--- /srv/rebuilderd/tmp/rebuilderdM3WVSa/inputs/pkg-haskell-tools_0.12.6_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdM3WVSa/out/pkg-haskell-tools_0.12.6_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-18 03:10:14.000000 debian-binary │ -rw-r--r-- 0 0 0 1180 2026-02-18 03:10:14.000000 control.tar.xz │ --rw-r--r-- 0 0 0 5306644 2026-02-18 03:10:14.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 5312076 2026-02-18 03:10:14.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -5,15 +5,15 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-18 03:10:14.000000 ./usr/lib/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-18 03:10:14.000000 ./usr/lib/pkg-haskell-tools/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2026-02-18 03:10:14.000000 ./usr/lib/pkg-haskell-tools/bin/ │ │ │ -rwxr-xr-x 0 root (0) root (0) 965 2026-02-18 01:47:15.000000 ./usr/lib/pkg-haskell-tools/bin/cabal-debian │ │ │ -rwxr-xr-x 0 root (0) root (0) 2777 2026-02-18 01:47:15.000000 ./usr/lib/pkg-haskell-tools/bin/dch │ │ │ -rwxr-xr-x 0 root (0) root (0) 4592 2026-02-18 01:47:15.000000 ./usr/lib/pkg-haskell-tools/bin/debian2dsc │ │ │ -rwxr-xr-x 0 root (0) root (0) 1904 2026-02-18 01:47:15.000000 ./usr/lib/pkg-haskell-tools/bin/init │ │ │ --rwxr-xr-x 0 root (0) root (0) 32184456 2026-02-18 03:10:14.000000 ./usr/lib/pkg-haskell-tools/bin/make-all │ │ │ +-rwxr-xr-x 0 root (0) root (0) 32184464 2026-02-18 03:10:14.000000 ./usr/lib/pkg-haskell-tools/bin/make-all │ │ │ -rwxr-xr-x 0 root (0) root (0) 1964 2026-02-18 01:47:15.000000 ./usr/lib/pkg-haskell-tools/bin/mass-change │ │ │ -rwxr-xr-x 0 root (0) root (0) 2292 2026-02-18 01:47:15.000000 ./usr/lib/pkg-haskell-tools/bin/tag │ │ │ -rwxr-xr-x 0 root (0) root (0) 3712 2026-02-18 01:47:15.000000 ./usr/lib/pkg-haskell-tools/bin/upgrade │ │ │ -rwxr-xr-x 0 root (0) root (0) 3625 2026-02-18 01:47:15.000000 ./usr/lib/pkg-haskell-tools/bin/upload │ │ │ -rwxr-xr-x 0 root (0) root (0) 1375 2026-02-18 01:47:15.000000 ./usr/lib/pkg-haskell-tools/bin/what-to-build │ │ │ -rwxr-xr-x 0 root (0) root (0) 2091 2026-02-18 01:47:15.000000 ./usr/lib/pkg-haskell-tools/bin/what-to-upgrade │ │ │ -rwxr-xr-x 0 root (0) root (0) 1174 2026-02-18 01:47:15.000000 ./usr/lib/pkg-haskell-tools/bin/what-to-upload │ │ ├── ./usr/lib/pkg-haskell-tools/bin/make-all │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: EXEC (Executable file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ Entry point address: 0x10f99 │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 32183216 (bytes into file) │ │ │ │ + Start of section headers: 32183224 (bytes into file) │ │ │ │ Flags: 0x5000400, Version5 EABI, hard-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 10 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 31 │ │ │ │ Section header string table index: 30 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -5,15 +5,15 @@ │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ LOAD 0x000000 0x00008000 0x00008000 0x1d32058 0x1d32058 R E 0x1000 │ │ │ │ - LOAD 0x1d32780 0x01d3b780 0x01d3b780 0x17ea98 0x1826ec RW 0x1000 │ │ │ │ + LOAD 0x1d32780 0x01d3b780 0x01d3b780 0x17eaa0 0x1826ec RW 0x1000 │ │ │ │ DYNAMIC 0x1d32edc 0x01d3bedc 0x01d3bedc 0x00118 0x00118 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ GNU_EH_FRAME 0x1d32050 0x01d3a050 0x01d3a050 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ ARM_EXIDX 0x1bc4564 0x01bcc564 0x01bcc564 0x00008 0x00008 R 0x4 │ │ │ │ GNU_RELRO 0x1d32780 0x01d3b780 0x01d3b780 0x00880 0x00880 RW 0x10 │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -There are 31 section headers, starting at offset 0x1eb13b0: │ │ │ │ +There are 31 section headers, starting at offset 0x1eb13b8: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .interp PROGBITS 00008174 000174 000019 00 A 0 0 1 │ │ │ │ [ 2] .note.ABI-tag NOTE 00008190 000190 000020 00 A 0 0 4 │ │ │ │ [ 3] .note.gnu.build-id NOTE 000081b0 0001b0 000024 00 A 0 0 4 │ │ │ │ @@ -22,19 +22,19 @@ │ │ │ │ [17] .eh_frame PROGBITS 01d3a04c 1d3204c 000004 00 A 0 0 4 │ │ │ │ [18] .eh_frame_hdr PROGBITS 01d3a050 1d32050 000008 00 A 0 0 4 │ │ │ │ [19] .data.rel.ro.local PROGBITS 01d3b780 1d32780 000020 00 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 01d3b7a0 1d327a0 000004 04 WA 0 0 4 │ │ │ │ [21] .init_array INIT_ARRAY 01d3b7a4 1d327a4 000008 04 WA 0 0 4 │ │ │ │ [22] .data.rel.ro PROGBITS 01d3b7b0 1d327b0 00072c 00 WA 0 0 16 │ │ │ │ [23] .dynamic DYNAMIC 01d3bedc 1d32edc 000118 08 WA 5 0 4 │ │ │ │ - [24] .data PROGBITS 01d3c000 1d33000 17ab94 00 WA 0 0 16 │ │ │ │ - [25] .tm_clone_table PROGBITS 01eb6b94 1eadb94 000000 00 WA 0 0 4 │ │ │ │ - [26] .got PROGBITS 01eb6b94 1eadb94 003684 00 WA 0 0 4 │ │ │ │ - [27] .bss NOBITS 01eba240 1eb1218 003c2c 00 WA 0 0 64 │ │ │ │ - [28] .note.gnu.gold-version NOTE 00000000 1eb1218 00001c 00 0 0 4 │ │ │ │ - [29] .ARM.attributes ARM_ATTRIBUTES 00000000 1eb1234 00003b 00 0 0 1 │ │ │ │ - [30] .shstrtab STRTAB 00000000 1eb126f 000141 00 0 0 1 │ │ │ │ + [24] .data PROGBITS 01d3c000 1d33000 17ab9c 00 WA 0 0 16 │ │ │ │ + [25] .tm_clone_table PROGBITS 01eb6b9c 1eadb9c 000000 00 WA 0 0 4 │ │ │ │ + [26] .got PROGBITS 01eb6b9c 1eadb9c 003684 00 WA 0 0 4 │ │ │ │ + [27] .bss NOBITS 01eba240 1eb1220 003c2c 00 WA 0 0 64 │ │ │ │ + [28] .note.gnu.gold-version NOTE 00000000 1eb1220 00001c 00 0 0 4 │ │ │ │ + [29] .ARM.attributes ARM_ATTRIBUTES 00000000 1eb123c 00003b 00 0 0 1 │ │ │ │ + [30] .shstrtab STRTAB 00000000 1eb1277 000141 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -83,95 +83,95 @@ │ │ │ │ 79: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (16) │ │ │ │ 80: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (16) │ │ │ │ 81: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (16) │ │ │ │ 82: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (17) │ │ │ │ 83: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (17) │ │ │ │ 84: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (17) │ │ │ │ 85: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (3) │ │ │ │ - 86: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (3) │ │ │ │ - 87: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (3) │ │ │ │ - 88: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (3) │ │ │ │ - 89: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (3) │ │ │ │ - 90: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (3) │ │ │ │ - 91: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (3) │ │ │ │ - 92: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (3) │ │ │ │ - 93: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (3) │ │ │ │ - 94: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (2) │ │ │ │ - 95: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (2) │ │ │ │ - 96: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (2) │ │ │ │ - 97: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (3) │ │ │ │ - 98: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (4) │ │ │ │ - 99: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (4) │ │ │ │ - 100: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (3) │ │ │ │ - 101: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (3) │ │ │ │ - 102: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (3) │ │ │ │ - 103: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (3) │ │ │ │ - 104: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (3) │ │ │ │ - 105: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (3) │ │ │ │ - 106: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (3) │ │ │ │ - 107: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (3) │ │ │ │ - 108: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (3) │ │ │ │ - 109: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (3) │ │ │ │ - 110: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (3) │ │ │ │ - 111: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (3) │ │ │ │ - 112: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (3) │ │ │ │ - 113: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (3) │ │ │ │ - 114: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (3) │ │ │ │ - 115: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (3) │ │ │ │ - 116: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (2) │ │ │ │ - 117: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (2) │ │ │ │ - 118: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (2) │ │ │ │ - 119: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (2) │ │ │ │ - 120: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (2) │ │ │ │ + 86: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getres@GLIBC_2.17 (7) │ │ │ │ + 87: 00000000 0 FUNC GLOBAL DEFAULT UND clock_gettime@GLIBC_2.17 (7) │ │ │ │ + 88: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (3) │ │ │ │ + 89: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (3) │ │ │ │ + 90: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (3) │ │ │ │ + 91: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (3) │ │ │ │ + 92: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (3) │ │ │ │ + 93: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (3) │ │ │ │ + 94: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (3) │ │ │ │ + 95: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (3) │ │ │ │ + 96: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (2) │ │ │ │ + 97: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (2) │ │ │ │ + 98: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (2) │ │ │ │ + 99: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (3) │ │ │ │ + 100: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (4) │ │ │ │ + 101: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (4) │ │ │ │ + 102: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (3) │ │ │ │ + 103: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (3) │ │ │ │ + 104: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (3) │ │ │ │ + 105: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (3) │ │ │ │ + 106: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (3) │ │ │ │ + 107: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (3) │ │ │ │ + 108: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (3) │ │ │ │ + 109: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (3) │ │ │ │ + 110: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (3) │ │ │ │ + 111: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (3) │ │ │ │ + 112: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (3) │ │ │ │ + 113: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (3) │ │ │ │ + 114: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (3) │ │ │ │ + 115: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (3) │ │ │ │ + 116: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (3) │ │ │ │ + 117: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (3) │ │ │ │ + 118: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (2) │ │ │ │ + 119: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (2) │ │ │ │ + 120: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (2) │ │ │ │ 121: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (2) │ │ │ │ - 122: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (2) │ │ │ │ - 123: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (2) │ │ │ │ - 124: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (8) │ │ │ │ - 125: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (2) │ │ │ │ - 126: 00000000 0 FUNC GLOBAL DEFAULT UND clock_gettime@GLIBC_2.17 (7) │ │ │ │ - 127: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getres@GLIBC_2.17 (7) │ │ │ │ - 128: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (9) │ │ │ │ - 129: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (2) │ │ │ │ - 130: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ - 131: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ - 132: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ - 133: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ - 134: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ - 135: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ - 136: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ - 137: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add │ │ │ │ - 138: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_divrem_1 │ │ │ │ - 139: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ - 140: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_xor_n │ │ │ │ - 141: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_ior_n │ │ │ │ - 142: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_andn_n │ │ │ │ - 143: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_and_n │ │ │ │ - 144: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_invert │ │ │ │ - 145: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm_sec │ │ │ │ - 146: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm │ │ │ │ - 147: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_nextprime │ │ │ │ - 148: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_probab_prime_p │ │ │ │ - 149: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_export │ │ │ │ - 150: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_sizeinbase │ │ │ │ - 151: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_tdiv_qr │ │ │ │ - 152: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcdext │ │ │ │ - 153: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_clear │ │ │ │ - 154: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ - 155: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ - 156: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ - 157: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ - 158: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ - 159: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ - 160: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ - 161: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (10) │ │ │ │ - 162: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (3) │ │ │ │ - 163: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (3) │ │ │ │ - 164: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (3) │ │ │ │ - 165: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (11) │ │ │ │ - 166: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (11) │ │ │ │ + 122: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (2) │ │ │ │ + 123: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (2) │ │ │ │ + 124: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (2) │ │ │ │ + 125: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (2) │ │ │ │ + 126: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (2) │ │ │ │ + 127: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ + 128: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ + 129: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ + 130: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ + 131: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ + 132: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ + 133: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ + 134: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add │ │ │ │ + 135: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_divrem_1 │ │ │ │ + 136: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ + 137: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_xor_n │ │ │ │ + 138: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_ior_n │ │ │ │ + 139: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_andn_n │ │ │ │ + 140: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_and_n │ │ │ │ + 141: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_invert │ │ │ │ + 142: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm_sec │ │ │ │ + 143: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm │ │ │ │ + 144: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_nextprime │ │ │ │ + 145: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_probab_prime_p │ │ │ │ + 146: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_export │ │ │ │ + 147: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_sizeinbase │ │ │ │ + 148: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_tdiv_qr │ │ │ │ + 149: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcdext │ │ │ │ + 150: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_clear │ │ │ │ + 151: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ + 152: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ + 153: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ + 154: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ + 155: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ + 156: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ + 157: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ + 158: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (8) │ │ │ │ + 159: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (9) │ │ │ │ + 160: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (2) │ │ │ │ + 161: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (3) │ │ │ │ + 162: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (3) │ │ │ │ + 163: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (3) │ │ │ │ + 164: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (10) │ │ │ │ + 165: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (10) │ │ │ │ + 166: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (11) │ │ │ │ 167: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (3) │ │ │ │ 168: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (3) │ │ │ │ 169: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (3) │ │ │ │ 170: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ 171: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (3) │ │ │ │ 172: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (3) │ │ │ │ 173: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ @@ -215,86 +215,86 @@ │ │ │ │ 211: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (20) │ │ │ │ 212: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (20) │ │ │ │ 213: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (20) │ │ │ │ 214: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (3) │ │ │ │ 215: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (3) │ │ │ │ 216: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (3) │ │ │ │ 217: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (3) │ │ │ │ - 218: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (3) │ │ │ │ - 219: 00000000 0 FUNC GLOBAL DEFAULT UND regerror@GLIBC_2.4 (3) │ │ │ │ - 220: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (3) │ │ │ │ - 221: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (3) │ │ │ │ - 222: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (3) │ │ │ │ - 223: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (3) │ │ │ │ - 224: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (3) │ │ │ │ - 225: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (12) │ │ │ │ + 218: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (3) │ │ │ │ + 219: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (12) │ │ │ │ + 220: 00000000 0 FUNC GLOBAL DEFAULT UND regerror@GLIBC_2.4 (3) │ │ │ │ + 221: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (3) │ │ │ │ + 222: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (3) │ │ │ │ + 223: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (3) │ │ │ │ + 224: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (3) │ │ │ │ + 225: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (3) │ │ │ │ 226: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (2) │ │ │ │ 227: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (3) │ │ │ │ 228: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (3) │ │ │ │ - 229: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (13) │ │ │ │ - 230: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (14) │ │ │ │ - 231: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (3) │ │ │ │ - 232: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (3) │ │ │ │ - 233: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (3) │ │ │ │ - 234: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (3) │ │ │ │ - 235: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (3) │ │ │ │ - 236: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (3) │ │ │ │ - 237: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (3) │ │ │ │ - 238: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (3) │ │ │ │ - 239: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (3) │ │ │ │ - 240: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (3) │ │ │ │ - 241: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (3) │ │ │ │ - 242: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (3) │ │ │ │ - 243: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (3) │ │ │ │ - 244: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (3) │ │ │ │ - 245: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (3) │ │ │ │ - 246: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (3) │ │ │ │ - 247: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (3) │ │ │ │ - 248: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (3) │ │ │ │ - 249: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (3) │ │ │ │ - 250: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (3) │ │ │ │ - 251: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (3) │ │ │ │ - 252: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (3) │ │ │ │ - 253: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (3) │ │ │ │ - 254: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (3) │ │ │ │ - 255: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (3) │ │ │ │ - 256: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (3) │ │ │ │ - 257: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (3) │ │ │ │ - 258: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (3) │ │ │ │ - 259: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (3) │ │ │ │ - 260: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (3) │ │ │ │ - 261: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (3) │ │ │ │ - 262: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (3) │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (3) │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (3) │ │ │ │ + 229: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (13) │ │ │ │ + 230: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (3) │ │ │ │ + 231: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (3) │ │ │ │ + 232: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (3) │ │ │ │ + 233: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (3) │ │ │ │ + 234: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (3) │ │ │ │ + 235: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (3) │ │ │ │ + 236: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (3) │ │ │ │ + 237: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (3) │ │ │ │ + 238: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (3) │ │ │ │ + 239: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (3) │ │ │ │ + 240: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (3) │ │ │ │ + 241: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (3) │ │ │ │ + 242: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (3) │ │ │ │ + 243: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (3) │ │ │ │ + 244: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (3) │ │ │ │ + 245: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (3) │ │ │ │ + 246: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (3) │ │ │ │ + 247: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (3) │ │ │ │ + 248: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (3) │ │ │ │ + 249: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (3) │ │ │ │ + 250: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (3) │ │ │ │ + 251: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (3) │ │ │ │ + 252: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (3) │ │ │ │ + 253: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (3) │ │ │ │ + 254: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (3) │ │ │ │ + 255: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (3) │ │ │ │ + 256: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (3) │ │ │ │ + 257: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (14) │ │ │ │ + 258: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (3) │ │ │ │ + 259: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (3) │ │ │ │ + 260: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (3) │ │ │ │ + 261: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (3) │ │ │ │ + 262: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (3) │ │ │ │ + 263: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (3) │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (3) │ │ │ │ 265: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (3) │ │ │ │ - 266: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (3) │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (3) │ │ │ │ 267: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (3) │ │ │ │ - 268: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (3) │ │ │ │ - 269: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (3) │ │ │ │ - 270: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (3) │ │ │ │ + 268: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (3) │ │ │ │ + 269: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (3) │ │ │ │ + 270: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (3) │ │ │ │ 271: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (3) │ │ │ │ 272: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (3) │ │ │ │ 273: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (3) │ │ │ │ 274: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (3) │ │ │ │ - 275: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (3) │ │ │ │ - 276: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (3) │ │ │ │ + 275: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (3) │ │ │ │ + 276: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (3) │ │ │ │ 277: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (3) │ │ │ │ 278: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (3) │ │ │ │ 279: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (3) │ │ │ │ - 280: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (3) │ │ │ │ - 281: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (3) │ │ │ │ - 282: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (3) │ │ │ │ - 283: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (3) │ │ │ │ - 284: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (3) │ │ │ │ - 285: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (3) │ │ │ │ - 286: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (3) │ │ │ │ - 287: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (3) │ │ │ │ - 288: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (3) │ │ │ │ - 289: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (3) │ │ │ │ + 280: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (3) │ │ │ │ + 281: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (3) │ │ │ │ + 282: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (3) │ │ │ │ + 283: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (3) │ │ │ │ + 284: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (3) │ │ │ │ + 285: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (3) │ │ │ │ + 286: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (3) │ │ │ │ + 287: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (3) │ │ │ │ + 288: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (3) │ │ │ │ + 289: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (3) │ │ │ │ 290: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (3) │ │ │ │ 291: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (3) │ │ │ │ 292: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (3) │ │ │ │ 293: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (3) │ │ │ │ 294: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (3) │ │ │ │ 295: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (3) │ │ │ │ 296: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (3) │ │ │ │ @@ -308,29 +308,29 @@ │ │ │ │ 304: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (3) │ │ │ │ 305: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (3) │ │ │ │ 306: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (3) │ │ │ │ 307: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (3) │ │ │ │ 308: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (3) │ │ │ │ 309: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (3) │ │ │ │ 310: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (3) │ │ │ │ - 311: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (3) │ │ │ │ - 312: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (3) │ │ │ │ + 311: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (3) │ │ │ │ + 312: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (3) │ │ │ │ 313: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (3) │ │ │ │ 314: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (3) │ │ │ │ 315: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (15) │ │ │ │ - 316: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (3) │ │ │ │ - 317: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (3) │ │ │ │ - 318: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (3) │ │ │ │ + 316: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (3) │ │ │ │ + 317: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (3) │ │ │ │ + 318: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (3) │ │ │ │ 319: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (3) │ │ │ │ 320: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (3) │ │ │ │ 321: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (3) │ │ │ │ - 322: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (3) │ │ │ │ - 323: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (3) │ │ │ │ - 324: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (3) │ │ │ │ - 325: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (3) │ │ │ │ + 322: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (3) │ │ │ │ + 323: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (3) │ │ │ │ + 324: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (3) │ │ │ │ + 325: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (3) │ │ │ │ 326: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (3) │ │ │ │ 327: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (3) │ │ │ │ 328: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (3) │ │ │ │ 329: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (3) │ │ │ │ 330: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (3) │ │ │ │ 331: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (3) │ │ │ │ 332: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (3) │ │ │ │ @@ -347,9 +347,9 @@ │ │ │ │ 343: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (3) │ │ │ │ 344: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (3) │ │ │ │ 345: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (3) │ │ │ │ 346: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (3) │ │ │ │ 347: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (3) │ │ │ │ 348: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (3) │ │ │ │ 349: 0000c3f4 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (16) │ │ │ │ - 350: 0000b7b8 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (3) │ │ │ │ + 350: 0000b7c4 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (3) │ │ │ │ 351: 0000c178 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (16) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,334 +1,334 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x2cb0 contains 33 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -01eb9d18 00000115 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -01eb9d20 00000415 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -01eb6ab0 00004602 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -01eb9a30 00004615 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -01eb6aa0 00004702 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -01eb9a2c 00004715 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -01eb6ac0 00004802 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -01eb9a28 00004815 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -01eb6b00 00004902 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -01eb9a24 00004915 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -01eb6ae0 00004a02 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -01eb9a20 00004a15 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -01eb6b30 00004b02 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -01eb9a1c 00004b15 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -01eb6ad0 00004c02 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -01eb9a18 00004c15 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -01eb6b40 00004d02 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -01eb9a14 00004d15 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -01eb6b10 00004e02 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -01eb9a10 00004e15 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -01eb6a90 00004f02 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -01eb9a0c 00004f15 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -01eb6af0 00005002 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -01eb9a08 00005015 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -01eb6b20 00005102 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -01eb9a04 00005115 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -01eb98c4 00006515 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -01eb98a0 00006a15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -01eb9d14 00007c15 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -01eb9d1c 00007d15 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -01eb6b98 0000aa15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -01eb8350 0000fd15 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ -01eb8944 00015e15 R_ARM_GLOB_DAT 0000b7b8 free@GLIBC_2.4 │ │ │ │ +01eb9d20 00000115 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +01eb9d28 00000415 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +01eb6ab8 00004602 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +01eb9a38 00004615 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +01eb6aa8 00004702 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +01eb9a34 00004715 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +01eb6ac8 00004802 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +01eb9a30 00004815 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +01eb6b08 00004902 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +01eb9a2c 00004915 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +01eb6ae8 00004a02 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +01eb9a28 00004a15 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +01eb6b38 00004b02 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +01eb9a24 00004b15 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +01eb6ad8 00004c02 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +01eb9a20 00004c15 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +01eb6b48 00004d02 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +01eb9a1c 00004d15 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +01eb6b18 00004e02 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +01eb9a18 00004e15 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +01eb6a98 00004f02 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +01eb9a14 00004f15 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +01eb6af8 00005002 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +01eb9a10 00005015 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +01eb6b28 00005102 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +01eb9a0c 00005115 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +01eb98cc 00006715 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +01eb98a8 00006c15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +01eb9d24 00007e15 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +01eb9d1c 00009e15 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +01eb6ba0 0000aa15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +01eb8230 00010715 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ +01eb87f0 00015e15 R_ARM_GLOB_DAT 0000b7c4 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x2db8 contains 295 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -01eb9d7c 00000516 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -01eb9d80 0000a716 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -01eb9d84 0000aa16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -01eb9d88 0000d616 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -01eb9d8c 0000d716 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -01eb9d90 0000d816 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -01eb9d94 00000316 R_ARM_JUMP_SLOT 00000000 __ioctl_time64@GLIBC_2.34 │ │ │ │ -01eb9d98 0000d916 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ -01eb9d9c 0000db16 R_ARM_JUMP_SLOT 00000000 regerror@GLIBC_2.4 │ │ │ │ -01eb9da0 0000da16 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ -01eb9da4 0000dc16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -01eb9da8 0000dd16 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ -01eb9dac 0000de16 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -01eb9db0 0000df16 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ -01eb9db4 00015e16 R_ARM_JUMP_SLOT 0000b7b8 free@GLIBC_2.4 │ │ │ │ -01eb9db8 0000e016 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -01eb9dbc 0000e116 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ -01eb9dc0 0000e316 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ -01eb9dc4 0000e416 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ -01eb9dc8 0000ec16 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ -01eb9dcc 0000ee16 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ -01eb9dd0 0000f016 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -01eb9dd4 00008116 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ -01eb9dd8 0000f316 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ -01eb9ddc 0000f516 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ -01eb9de0 0000e816 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -01eb9de4 0000e716 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -01eb9de8 0000ea16 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ -01eb9dec 0000e916 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -01eb9df0 00008016 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ -01eb9df4 0000ed16 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ -01eb9df8 0000eb16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ -01eb9dfc 0000f116 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ -01eb9e00 0000ef16 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ -01eb9e04 0000f416 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ -01eb9e08 0000f216 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ -01eb9e0c 0000f716 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ -01eb9e10 0000a116 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ -01eb9e14 0000f916 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -01eb9e18 0000fb16 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ -01eb9e1c 0000fc16 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ -01eb9e20 0000fe16 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ -01eb9e24 0000ff16 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -01eb9e28 00010016 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ -01eb9e2c 00010116 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ -01eb9e30 00010216 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ -01eb9e34 00010316 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ -01eb9e38 00010416 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ -01eb9e3c 00010516 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ -01eb9e40 0000e516 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ -01eb9e44 00010616 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ -01eb9e48 00010716 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ -01eb9e4c 0000f816 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ -01eb9e50 0000f616 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ -01eb9e54 0000fa16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ -01eb9e58 0000e616 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ -01eb9e5c 00007f16 R_ARM_JUMP_SLOT 00000000 clock_getres@GLIBC_2.17 │ │ │ │ -01eb9e60 00007e16 R_ARM_JUMP_SLOT 00000000 clock_gettime@GLIBC_2.17 │ │ │ │ -01eb9e64 00010816 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +01eb9d84 00000516 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ +01eb9d88 0000a716 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +01eb9d8c 0000aa16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +01eb9d90 0000d616 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +01eb9d94 0000d716 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +01eb9d98 0000d816 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ +01eb9d9c 00000316 R_ARM_JUMP_SLOT 00000000 __ioctl_time64@GLIBC_2.34 │ │ │ │ +01eb9da0 0000d916 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ +01eb9da4 0000da16 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +01eb9da8 0000db16 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ +01eb9dac 0000dc16 R_ARM_JUMP_SLOT 00000000 regerror@GLIBC_2.4 │ │ │ │ +01eb9db0 0000dd16 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ +01eb9db4 0000df16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +01eb9db8 0000de16 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ +01eb9dbc 0000e016 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ +01eb9dc0 00015e16 R_ARM_JUMP_SLOT 0000b7c4 free@GLIBC_2.4 │ │ │ │ +01eb9dc4 0000e116 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +01eb9dc8 0000e316 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ +01eb9dcc 0000e416 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ +01eb9dd0 0000e716 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ +01eb9dd4 0000e816 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +01eb9dd8 0000eb16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +01eb9ddc 0000a016 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ +01eb9de0 0000ee16 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +01eb9de4 0000f016 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ +01eb9de8 0000f216 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ +01eb9dec 0000f416 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +01eb9df0 0000f516 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ +01eb9df4 0000f716 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +01eb9df8 00009f16 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ +01eb9dfc 0000e616 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ +01eb9e00 0000e916 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +01eb9e04 0000ea16 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ +01eb9e08 0000ed16 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ +01eb9e0c 0000ec16 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ +01eb9e10 0000f116 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ +01eb9e14 0000ef16 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ +01eb9e18 0000a616 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ +01eb9e1c 0000f316 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +01eb9e20 0000f816 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ +01eb9e24 0000f616 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ +01eb9e28 0000fa16 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ +01eb9e2c 0000f916 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +01eb9e30 0000fb16 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ +01eb9e34 0000fc16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ +01eb9e38 0000fd16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addclose@GLIBC_2.4 │ │ │ │ +01eb9e3c 0000fe16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_adddup2@GLIBC_2.4 │ │ │ │ +01eb9e40 0000ff16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_init@GLIBC_2.4 │ │ │ │ +01eb9e44 00010016 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_init@GLIBC_2.4 │ │ │ │ +01eb9e48 00010116 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addchdir_np@GLIBC_2.29 │ │ │ │ +01eb9e4c 00010216 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_destroy@GLIBC_2.4 │ │ │ │ +01eb9e50 00010316 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_destroy@GLIBC_2.4 │ │ │ │ +01eb9e54 00010416 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ +01eb9e58 00010516 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setsigdefault@GLIBC_2.4 │ │ │ │ +01eb9e5c 00010616 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ +01eb9e60 0000e516 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ +01eb9e64 00010a16 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ 01eb9e68 00010916 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ -01eb9e6c 00010a16 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +01eb9e6c 00010816 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ 01eb9e70 00010b16 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ -01eb9e74 00007b16 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ -01eb9e78 00011316 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ -01eb9e7c 00011416 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ +01eb9e74 00007d16 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ +01eb9e78 00011416 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ +01eb9e7c 00011316 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ 01eb9e80 00011216 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ 01eb9e84 00012316 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ 01eb9e88 00012216 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ 01eb9e8c 00012516 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ 01eb9e90 00012416 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ 01eb9e94 00012916 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ 01eb9e98 00012616 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ -01eb9e9c 00007c16 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ -01eb9ea0 00007d16 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +01eb9e9c 00009e16 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ +01eb9ea0 00007e16 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ 01eb9ea4 00012e16 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ 01eb9ea8 00012d16 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ 01eb9eac 00012c16 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ 01eb9eb0 00012b16 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ 01eb9eb4 00012716 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ 01eb9eb8 00012816 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ 01eb9ebc 00013216 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ 01eb9ec0 00013616 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ 01eb9ec4 00013f16 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ 01eb9ec8 00014816 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ 01eb9ecc 00014916 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ -01eb9ed0 00007616 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ -01eb9ed4 00007516 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ +01eb9ed0 00007816 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ +01eb9ed4 00007716 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ 01eb9ed8 00014a16 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ -01eb9edc 00007416 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ -01eb9ee0 0000ab16 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -01eb9ee4 00014b16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -01eb9ee8 0000b716 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ -01eb9eec 0000ce16 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ -01eb9ef0 0000c216 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ -01eb9ef4 0000cf16 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ -01eb9ef8 0000c716 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ -01eb9efc 0000bd16 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ -01eb9f00 0000c916 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -01eb9f04 0000d116 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ -01eb9f08 0000d316 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ -01eb9f0c 0000b216 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ -01eb9f10 0000c016 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ -01eb9f14 0000ba16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ -01eb9f18 0000d216 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ -01eb9f1c 0000cd16 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ -01eb9f20 0000c416 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ -01eb9f24 0000d016 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ -01eb9f28 00014c16 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ -01eb9f2c 00000116 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -01eb9f30 00000416 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -01eb9f34 00014d16 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ -01eb9f38 00014e16 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ -01eb9f3c 00014f16 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ -01eb9f40 0000b316 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ -01eb9f44 0000be16 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ -01eb9f48 0000bf16 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ -01eb9f4c 0000c616 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ -01eb9f50 0000b116 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ -01eb9f54 0000c516 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ -01eb9f58 0000cb16 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ -01eb9f5c 0000af16 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ -01eb9f60 0000d516 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ -01eb9f64 0000c816 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ -01eb9f68 0000b016 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ -01eb9f6c 0000bc16 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ -01eb9f70 0000bb16 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ -01eb9f74 0000d416 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ -01eb9f78 0000b616 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ -01eb9f7c 0000c116 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ -01eb9f80 0000c316 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ -01eb9f84 0000ca16 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ -01eb9f88 0000b416 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ -01eb9f8c 0000b816 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ -01eb9f90 00015016 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -01eb9f94 00014016 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -01eb9f98 00013416 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ -01eb9f9c 00015516 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ -01eb9fa0 00015416 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ -01eb9fa4 00015316 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ -01eb9fa8 00015216 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ -01eb9fac 0000e216 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ -01eb9fb0 00015116 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -01eb9fb4 00013016 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ -01eb9fb8 00015916 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ -01eb9fbc 00015a16 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ -01eb9fc0 00015b16 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ -01eb9fc4 00015c16 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ -01eb9fc8 00015816 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ -01eb9fcc 0000a616 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -01eb9fd0 0000a516 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ -01eb9fd4 0000a216 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ -01eb9fd8 0000a416 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ -01eb9fdc 0000a316 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ -01eb9fe0 0000a016 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ -01eb9fe4 00009f16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ -01eb9fe8 00009e16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ -01eb9fec 00009d16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ -01eb9ff0 0000b516 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ -01eb9ff4 00009c16 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ -01eb9ff8 0000ac16 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ -01eb9ffc 00009b16 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ -01eba000 00009a16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ -01eba004 00009916 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ -01eba008 00009816 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ -01eba00c 00009716 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ -01eba010 00009616 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ -01eba014 00009516 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ -01eba018 00009416 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ -01eba01c 00009316 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ -01eba020 00009216 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ -01eba024 00009116 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ -01eba028 00009016 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ -01eba02c 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ -01eba030 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ -01eba034 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ -01eba038 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ -01eba03c 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ -01eba040 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ -01eba044 00008916 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ -01eba048 00008816 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ -01eba04c 00008716 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ -01eba050 00008616 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ -01eba054 00008516 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ -01eba058 00008416 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ -01eba05c 00008316 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ -01eba060 00008216 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ -01eba064 00007316 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -01eba068 00007216 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ -01eba06c 00006d16 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -01eba070 00006b16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -01eba074 00006916 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -01eba078 00007116 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ -01eba07c 00007016 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ -01eba080 00006f16 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ -01eba084 00006e16 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ -01eba088 00006c16 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ -01eba08c 00006316 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ -01eba090 00011716 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -01eba094 00011916 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ -01eba098 00006216 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ -01eba09c 00006816 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ -01eba0a0 00006716 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ -01eba0a4 00006616 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ -01eba0a8 0000a916 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ -01eba0ac 00006416 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ -01eba0b0 00014416 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -01eba0b4 00006116 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ -01eba0b8 00005d16 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ -01eba0bc 00005c16 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ -01eba0c0 00006016 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ -01eba0c4 00005f16 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ -01eba0c8 00005e16 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ -01eba0cc 00005b16 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -01eba0d0 0000a816 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -01eba0d4 00005a16 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ -01eba0d8 00005916 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ -01eba0dc 00005816 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -01eba0e0 00014716 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ -01eba0e4 00005716 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ -01eba0e8 00005616 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ -01eba0ec 00005516 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -01eba0f0 00005416 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ -01eba0f4 00015f16 R_ARM_JUMP_SLOT 0000c178 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ -01eba0f8 00005316 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ -01eba0fc 00005216 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ -01eba100 00004516 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ -01eba104 00004416 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ -01eba108 00004316 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ -01eba10c 00003b16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ -01eba110 00003816 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ -01eba114 00004216 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ -01eba118 00004116 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ -01eba11c 00010d16 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ -01eba120 00004016 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ -01eba124 00003f16 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ -01eba128 00003e16 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ -01eba12c 00003d16 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ -01eba130 00003c16 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ -01eba134 00003a16 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ -01eba138 00003916 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ -01eba13c 00003716 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ -01eba140 00003616 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ -01eba144 00003516 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ -01eba148 00003416 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ -01eba14c 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ -01eba150 00003316 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ -01eba154 00002c16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ -01eba158 00003216 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ -01eba15c 00002916 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ -01eba160 00002b16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ -01eba164 00002716 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ -01eba168 00002416 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ -01eba16c 00002516 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ -01eba170 00002216 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ -01eba174 00003116 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ -01eba178 00003016 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ -01eba17c 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ -01eba180 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ -01eba184 00002a16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ -01eba188 00002816 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ -01eba18c 00002616 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ -01eba190 00002316 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ -01eba194 00002116 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ -01eba198 00002016 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ -01eba19c 00001b16 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ -01eba1a0 00001f16 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ -01eba1a4 00001e16 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ -01eba1a8 00001a16 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ -01eba1ac 00001d16 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ -01eba1b0 00001c16 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ -01eba1b4 00010c16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ -01eba1b8 0000b916 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ -01eba1bc 0000cc16 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ -01eba1c0 00001816 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ -01eba1c4 00001916 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ -01eba1c8 00015d16 R_ARM_JUMP_SLOT 0000c3f4 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ -01eba1cc 00001716 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ -01eba1d0 00001616 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ -01eba1d4 00001516 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ -01eba1d8 00001316 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ -01eba1dc 00001116 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ -01eba1e0 00001216 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ -01eba1e4 00001416 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ -01eba1e8 00000c16 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ -01eba1ec 00001016 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ -01eba1f0 00000b16 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ -01eba1f4 00000916 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ -01eba1f8 00000a16 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -01eba1fc 00000816 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ -01eba200 00000f16 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ -01eba204 00000e16 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ -01eba208 00000d16 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ -01eba20c 00000716 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ -01eba210 00000616 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ -01eba214 00000216 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ │ +01eb9edc 00007616 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ +01eb9ee0 00005616 R_ARM_JUMP_SLOT 00000000 clock_getres@GLIBC_2.17 │ │ │ │ +01eb9ee4 00005716 R_ARM_JUMP_SLOT 00000000 clock_gettime@GLIBC_2.17 │ │ │ │ +01eb9ee8 0000ab16 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +01eb9eec 00014b16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ +01eb9ef0 0000b716 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ +01eb9ef4 0000ce16 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ +01eb9ef8 0000c216 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ +01eb9efc 0000cf16 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ +01eb9f00 0000c716 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ +01eb9f04 0000bd16 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ +01eb9f08 0000c916 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +01eb9f0c 0000d116 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +01eb9f10 0000d316 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ +01eb9f14 0000b216 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ +01eb9f18 0000c016 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ +01eb9f1c 0000ba16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ +01eb9f20 0000d216 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ +01eb9f24 0000cd16 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ +01eb9f28 0000c416 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ +01eb9f2c 0000d016 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ +01eb9f30 00014c16 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ +01eb9f34 00000116 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +01eb9f38 00000416 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +01eb9f3c 00014d16 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ +01eb9f40 00014e16 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ +01eb9f44 00014f16 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ +01eb9f48 0000b316 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ +01eb9f4c 0000be16 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ +01eb9f50 0000bf16 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ +01eb9f54 0000c616 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ +01eb9f58 0000b116 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ +01eb9f5c 0000c516 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ +01eb9f60 0000cb16 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ +01eb9f64 0000af16 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ +01eb9f68 0000d516 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ +01eb9f6c 0000c816 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ +01eb9f70 0000b016 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ +01eb9f74 0000bc16 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ +01eb9f78 0000bb16 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ +01eb9f7c 0000d416 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ +01eb9f80 0000b616 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ +01eb9f84 0000c116 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ +01eb9f88 0000c316 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ +01eb9f8c 0000ca16 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ +01eb9f90 0000b416 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ +01eb9f94 0000b816 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +01eb9f98 00015016 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ +01eb9f9c 00014016 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +01eb9fa0 00013416 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ +01eb9fa4 00015516 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ +01eb9fa8 00015416 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ +01eb9fac 00015316 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ +01eb9fb0 00015216 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ +01eb9fb4 0000e216 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ +01eb9fb8 00015116 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ +01eb9fbc 00013016 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ +01eb9fc0 00015916 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ +01eb9fc4 00015a16 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ +01eb9fc8 00015b16 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ +01eb9fcc 00015c16 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ +01eb9fd0 00015816 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ +01eb9fd4 0000a516 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ +01eb9fd8 0000a416 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ +01eb9fdc 0000a116 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ +01eb9fe0 0000a316 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ +01eb9fe4 0000a216 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ +01eb9fe8 00009d16 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ +01eb9fec 00009c16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ +01eb9ff0 00009b16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ +01eb9ff4 00009a16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ +01eb9ff8 0000b516 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ +01eb9ffc 00009916 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ +01eba000 0000ac16 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ +01eba004 00009816 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ +01eba008 00009716 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ +01eba00c 00009616 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ +01eba010 00009516 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ +01eba014 00009416 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ +01eba018 00009316 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ +01eba01c 00009216 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ +01eba020 00009116 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ +01eba024 00009016 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ +01eba028 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ +01eba02c 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ +01eba030 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ +01eba034 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ +01eba038 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ +01eba03c 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ +01eba040 00008916 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ +01eba044 00008816 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ +01eba048 00008716 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ +01eba04c 00008616 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ +01eba050 00008516 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ +01eba054 00008416 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ +01eba058 00008316 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ +01eba05c 00008216 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ +01eba060 00008116 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ +01eba064 00008016 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ +01eba068 00007f16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ +01eba06c 00007516 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +01eba070 00007416 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ +01eba074 00006f16 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ +01eba078 00006d16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ +01eba07c 00006b16 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ +01eba080 00007316 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ +01eba084 00007216 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ +01eba088 00007116 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ +01eba08c 00007016 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ +01eba090 00006e16 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ +01eba094 00006516 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ +01eba098 00011716 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +01eba09c 00011a16 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +01eba0a0 00006416 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ +01eba0a4 00006a16 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ +01eba0a8 00006916 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ +01eba0ac 00006816 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ +01eba0b0 0000a916 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +01eba0b4 00006616 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ +01eba0b8 00014516 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ +01eba0bc 00006316 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ +01eba0c0 00005f16 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ +01eba0c4 00005e16 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ +01eba0c8 00006216 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ +01eba0cc 00006116 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ +01eba0d0 00006016 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ +01eba0d4 00005d16 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ +01eba0d8 0000a816 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +01eba0dc 00005c16 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ +01eba0e0 00005b16 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ +01eba0e4 00005a16 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +01eba0e8 00014716 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ +01eba0ec 00005916 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ +01eba0f0 00005816 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ +01eba0f4 00005516 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +01eba0f8 00005416 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ +01eba0fc 00015f16 R_ARM_JUMP_SLOT 0000c178 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ +01eba100 00005316 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ +01eba104 00005216 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ +01eba108 00004516 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ +01eba10c 00004416 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ +01eba110 00004316 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ +01eba114 00003b16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ +01eba118 00003816 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ +01eba11c 00004216 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ +01eba120 00004116 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ +01eba124 00010e16 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ +01eba128 00004016 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ +01eba12c 00003f16 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ +01eba130 00003e16 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ +01eba134 00003d16 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ +01eba138 00003c16 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ +01eba13c 00003a16 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ +01eba140 00003916 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ +01eba144 00003716 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ +01eba148 00003616 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ +01eba14c 00003516 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ +01eba150 00003416 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ +01eba154 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ +01eba158 00003316 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ +01eba15c 00002c16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ +01eba160 00003216 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ +01eba164 00002916 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ +01eba168 00002b16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ +01eba16c 00002716 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ +01eba170 00002416 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ +01eba174 00002516 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ +01eba178 00002216 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ +01eba17c 00003116 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ +01eba180 00003016 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ +01eba184 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ +01eba188 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ +01eba18c 00002a16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ +01eba190 00002816 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ +01eba194 00002616 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ +01eba198 00002316 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ +01eba19c 00002116 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ +01eba1a0 00002016 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ +01eba1a4 00001b16 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ +01eba1a8 00001f16 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ +01eba1ac 00001e16 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ +01eba1b0 00001a16 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ +01eba1b4 00001d16 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ +01eba1b8 00001c16 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ +01eba1bc 00010d16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ +01eba1c0 0000b916 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ +01eba1c4 0000cc16 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ +01eba1c8 00001816 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ +01eba1cc 00001916 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ +01eba1d0 00015d16 R_ARM_JUMP_SLOT 0000c3f4 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ +01eba1d4 00001716 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ +01eba1d8 00001616 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ +01eba1dc 00001516 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ +01eba1e0 00001316 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ +01eba1e4 00001116 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ +01eba1e8 00001216 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ +01eba1ec 00001416 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ +01eba1f0 00000c16 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ +01eba1f4 00001016 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ +01eba1f8 00000b16 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ +01eba1fc 00000916 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ +01eba200 00000a16 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ +01eba204 00000816 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ +01eba208 00000f16 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ +01eba20c 00000e16 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ +01eba210 00000d16 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ +01eba214 00000716 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ +01eba218 00000616 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ +01eba21c 00000216 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,11 +1,11 @@ │ │ │ │ │ │ │ │ Dynamic section at offset 0x1d32edc contains 30 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ - 0x00000003 (PLTGOT) 0x1eb9d70 │ │ │ │ + 0x00000003 (PLTGOT) 0x1eb9d78 │ │ │ │ 0x00000002 (PLTRELSZ) 2360 (bytes) │ │ │ │ 0x00000017 (JMPREL) 0xadb8 │ │ │ │ 0x00000014 (PLTREL) REL │ │ │ │ 0x00000011 (REL) 0xacb0 │ │ │ │ 0x00000012 (RELSZ) 264 (bytes) │ │ │ │ 0x00000013 (RELENT) 8 (bytes) │ │ │ │ 0x00000015 (DEBUG) 0x0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: b23bf045155344d3b8ad44ccfae9f5dd0d6f5090 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 0e0dd250d70c723dfa78237aa13f79754b7fa296 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -18,58 +18,58 @@ │ │ │ │ 038: 3 (GLIBC_2.4) 12 (libnuma_1.1) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 03c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ 040: 5 (GLIBC_2.32) 2 (GLIBC_2.34) 6 (GLIBC_2.8) 2 (GLIBC_2.34) │ │ │ │ 044: 2 (GLIBC_2.34) 7 (GLIBC_2.17) 10 (LIBFFI_BASE_8.0) 10 (LIBFFI_BASE_8.0) │ │ │ │ 048: 10 (LIBFFI_BASE_8.0) 10 (LIBFFI_BASE_8.0) 10 (LIBFFI_BASE_8.0) 10 (LIBFFI_BASE_8.0) │ │ │ │ 04c: 10 (LIBFFI_BASE_8.0) 10 (LIBFFI_BASE_8.0) 10 (LIBFFI_BASE_8.0) 10 (LIBFFI_BASE_8.0) │ │ │ │ 050: 10 (LIBFFI_BASE_8.0) 10 (LIBFFI_BASE_8.0) 11 (LIBFFI_CLOSURE_8.0) 11 (LIBFFI_CLOSURE_8.0) │ │ │ │ - 054: 11 (LIBFFI_CLOSURE_8.0) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 054: 11 (LIBFFI_CLOSURE_8.0) 3 (GLIBC_2.4) 7 (GLIBC_2.17) 7 (GLIBC_2.17) │ │ │ │ 058: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 05c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ - 060: 2 (GLIBC_2.34) 3 (GLIBC_2.4) 4 (GLIBC_2.38) 4 (GLIBC_2.38) │ │ │ │ - 064: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 05c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 060: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 3 (GLIBC_2.4) │ │ │ │ + 064: 4 (GLIBC_2.38) 4 (GLIBC_2.38) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 068: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 06c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 070: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 074: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ + 074: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ 078: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ - 07c: 8 (GLIBC_2.33) 2 (GLIBC_2.34) 7 (GLIBC_2.17) 7 (GLIBC_2.17) │ │ │ │ - 080: 9 (GLIBC_2.9) 2 (GLIBC_2.34) 0 (*local*) 0 (*local*) │ │ │ │ + 07c: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 0 (*local*) │ │ │ │ + 080: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 084: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 088: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 08c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 090: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 094: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 098: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 09c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 0a0: 0 (*local*) a (GLIBC_2.11) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0a4: 3 (GLIBC_2.4) b (GLIBC_2.7) b (GLIBC_2.7) 3 (GLIBC_2.4) │ │ │ │ + 09c: 0 (*local*) 0 (*local*) 8 (GLIBC_2.33) 9 (GLIBC_2.9) │ │ │ │ + 0a0: 2 (GLIBC_2.34) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 0a4: a (GLIBC_2.7) a (GLIBC_2.7) b (GLIBC_2.11) 3 (GLIBC_2.4) │ │ │ │ 0a8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 0 (*local*) 3 (GLIBC_2.4) │ │ │ │ 0ac: 3 (GLIBC_2.4) 0 (*local*) 0 (*local*) 14 (GLIBC_2.4) │ │ │ │ 0b0: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ 0b4: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ 0b8: 15 (GLIBC_2.29) 15 (GLIBC_2.29) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ 0bc: 14 (GLIBC_2.4) 16 (GLIBC_2.27) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ 0c0: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ 0c4: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ 0c8: 16 (GLIBC_2.27) 15 (GLIBC_2.29) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ 0cc: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 16 (GLIBC_2.27) 14 (GLIBC_2.4) │ │ │ │ 0d0: 14 (GLIBC_2.4) 15 (GLIBC_2.29) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ 0d4: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0d8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 0d8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) c (GLIBC_2.25) │ │ │ │ 0dc: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0e0: 3 (GLIBC_2.4) c (GLIBC_2.25) 2 (GLIBC_2.34) 3 (GLIBC_2.4) │ │ │ │ - 0e4: 3 (GLIBC_2.4) d (GLIBC_2.29) e (GLIBC_2.15) 3 (GLIBC_2.4) │ │ │ │ + 0e0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 2 (GLIBC_2.34) 3 (GLIBC_2.4) │ │ │ │ + 0e4: 3 (GLIBC_2.4) d (GLIBC_2.15) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 0e8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 0ec: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 0f0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 0f4: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 0f8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 0fc: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 100: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 100: 3 (GLIBC_2.4) e (GLIBC_2.29) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 104: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 108: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 10c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 110: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 114: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 118: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 11c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ @@ -97,19 +97,19 @@ │ │ │ │ 0x0020: Name: GLIBC_2.4 Flags: none Version: 3 │ │ │ │ 0x0030: Name: GLIBC_2.38 Flags: none Version: 4 │ │ │ │ 0x0040: Name: GLIBC_2.32 Flags: none Version: 5 │ │ │ │ 0x0050: Name: GLIBC_2.8 Flags: none Version: 6 │ │ │ │ 0x0060: Name: GLIBC_2.17 Flags: none Version: 7 │ │ │ │ 0x0070: Name: GLIBC_2.33 Flags: none Version: 8 │ │ │ │ 0x0080: Name: GLIBC_2.9 Flags: none Version: 9 │ │ │ │ - 0x0090: Name: GLIBC_2.11 Flags: none Version: 10 │ │ │ │ - 0x00a0: Name: GLIBC_2.7 Flags: none Version: 11 │ │ │ │ + 0x0090: Name: GLIBC_2.7 Flags: none Version: 10 │ │ │ │ + 0x00a0: Name: GLIBC_2.11 Flags: none Version: 11 │ │ │ │ 0x00b0: Name: GLIBC_2.25 Flags: none Version: 12 │ │ │ │ - 0x00c0: Name: GLIBC_2.29 Flags: none Version: 13 │ │ │ │ - 0x00d0: Name: GLIBC_2.15 Flags: none Version: 14 │ │ │ │ + 0x00c0: Name: GLIBC_2.15 Flags: none Version: 13 │ │ │ │ + 0x00d0: Name: GLIBC_2.29 Flags: none Version: 14 │ │ │ │ 0x00e0: Name: GLIBC_2.28 Flags: none Version: 15 │ │ │ │ 0x00f0: Version: 1 File: libffi.so.8 Cnt: 2 │ │ │ │ 0x0100: Name: LIBFFI_BASE_8.0 Flags: none Version: 16 │ │ │ │ 0x0110: Name: LIBFFI_CLOSURE_8.0 Flags: none Version: 17 │ │ │ │ 0x0120: Version: 1 File: libnuma.so.1 Cnt: 2 │ │ │ │ 0x0130: Name: libnuma_1.1 Flags: none Version: 18 │ │ │ │ 0x0140: Name: libnuma_1.2 Flags: none Version: 19 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -75,14 +75,16 @@ │ │ │ │ ffi_type_uint32 │ │ │ │ ffi_type_sint8 │ │ │ │ ffi_prep_closure_loc │ │ │ │ LIBFFI_CLOSURE_8.0 │ │ │ │ ffi_closure_alloc │ │ │ │ ffi_prep_cif │ │ │ │ ffi_closure_free │ │ │ │ +clock_getres │ │ │ │ +clock_gettime │ │ │ │ vsnprintf │ │ │ │ posix_memalign │ │ │ │ __ctime64_r │ │ │ │ __time64 │ │ │ │ __nanosleep64 │ │ │ │ setlocale │ │ │ │ __isoc23_strtol │ │ │ │ @@ -90,25 +92,20 @@ │ │ │ │ strerror │ │ │ │ __ctype_b_loc │ │ │ │ vfprintf │ │ │ │ snprintf │ │ │ │ __localtime64_r │ │ │ │ __clock_gettime64 │ │ │ │ __clock_getres64 │ │ │ │ -__lutimes64 │ │ │ │ -__futimes64 │ │ │ │ __futimens64 │ │ │ │ +__futimes64 │ │ │ │ __utimes64 │ │ │ │ +__lutimes64 │ │ │ │ __utimensat64 │ │ │ │ -GLIBC_2.33 │ │ │ │ __lstat64_time64 │ │ │ │ -clock_gettime │ │ │ │ -clock_getres │ │ │ │ -GLIBC_2.9 │ │ │ │ -__fcntl_time64 │ │ │ │ __gmpn_mul │ │ │ │ __gmpn_mul_1 │ │ │ │ __gmpn_sub_1 │ │ │ │ __gmpn_add_1 │ │ │ │ __gmpn_popcount │ │ │ │ __gmpn_mod_1 │ │ │ │ __gmpn_sub │ │ │ │ @@ -132,67 +129,70 @@ │ │ │ │ __gmpz_gcd │ │ │ │ __gmpz_init │ │ │ │ __gmpn_gcd_1 │ │ │ │ __gmpz_get_d_2exp │ │ │ │ __gmpz_get_d │ │ │ │ __gmpn_lshift │ │ │ │ __gmpn_rshift │ │ │ │ -GLIBC_2.11 │ │ │ │ +GLIBC_2.33 │ │ │ │ +GLIBC_2.9 │ │ │ │ +__fcntl_time64 │ │ │ │ epoll_wait │ │ │ │ epoll_create │ │ │ │ epoll_ctl │ │ │ │ GLIBC_2.7 │ │ │ │ eventfd_write │ │ │ │ +GLIBC_2.11 │ │ │ │ __gmon_start__ │ │ │ │ __assert_fail │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ libm.so.6 │ │ │ │ GLIBC_2.29 │ │ │ │ GLIBC_2.27 │ │ │ │ -regerror │ │ │ │ getentropy │ │ │ │ GLIBC_2.25 │ │ │ │ +regerror │ │ │ │ __utime64 │ │ │ │ -posix_spawn_file_actions_addchdir_np │ │ │ │ posix_spawnp │ │ │ │ GLIBC_2.15 │ │ │ │ -__errno_location │ │ │ │ -getpwuid_r │ │ │ │ initgroups │ │ │ │ -posix_spawnattr_setsigdefault │ │ │ │ -sigaddset │ │ │ │ -posix_spawnattr_setflags │ │ │ │ -sigemptyset │ │ │ │ +getpwuid_r │ │ │ │ +__errno_location │ │ │ │ sigaction │ │ │ │ +sigemptyset │ │ │ │ posix_spawn_file_actions_addopen │ │ │ │ posix_spawn_file_actions_addclose │ │ │ │ posix_spawn_file_actions_adddup2 │ │ │ │ posix_spawn_file_actions_init │ │ │ │ posix_spawnattr_init │ │ │ │ +posix_spawn_file_actions_addchdir_np │ │ │ │ posix_spawn_file_actions_destroy │ │ │ │ posix_spawnattr_destroy │ │ │ │ +sigaddset │ │ │ │ +posix_spawnattr_setsigdefault │ │ │ │ +posix_spawnattr_setflags │ │ │ │ realpath │ │ │ │ +sigismember │ │ │ │ sigdelset │ │ │ │ sigfillset │ │ │ │ -sigismember │ │ │ │ sigsuspend │ │ │ │ sigpending │ │ │ │ getgrgid_r │ │ │ │ -getpwnam_r │ │ │ │ getgrnam_r │ │ │ │ +getpwnam_r │ │ │ │ getgroups │ │ │ │ setgroups │ │ │ │ +getgrent │ │ │ │ endpwent │ │ │ │ setpwent │ │ │ │ getpwent │ │ │ │ getlogin │ │ │ │ endgrent │ │ │ │ setgrent │ │ │ │ -getgrent │ │ │ │ truncate64 │ │ │ │ readlink │ │ │ │ pathconf │ │ │ │ unsetenv │ │ │ │ clearenv │ │ │ │ fdopendir │ │ │ │ closedir │ │ │ │ @@ -270,29 +270,30 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +UUUU33335 │ │ │ │ +UUUU33335 │ │ │ │ +UUUU33335 │ │ │ │ +UUUU33335 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -UUUU""33 │ │ │ │ -UUUU3333 │ │ │ │ -UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU""33 │ │ │ │ @@ -309,14 +310,15 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -343,35 +345,33 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ +UUUU""33 │ │ │ │ +UUUU3333 │ │ │ │ +UUUU3333 │ │ │ │ +UUUU""33 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -UUUU33335 │ │ │ │ -UUUU33335 │ │ │ │ -UUUU33335 │ │ │ │ -UUUU33335 │ │ │ │ 3333UUUU │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU1 │ │ │ │ 3333UUUU1 │ │ │ │ @@ -390,17 +390,17 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ -3333UUUUhPO │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ +3333UUUU@NO │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -651,1188 +651,14 @@ │ │ │ │ async-2.2.5-GJdUPvZimPm5ggRAeaaEHV │ │ │ │ Control.Concurrent.Async.Internal │ │ │ │ AsyncCancelled │ │ │ │ ExceptionInLinkedThread │ │ │ │ async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.ExceptionInLinkedThread │ │ │ │ async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.AsyncCancelled │ │ │ │ async-2.2.5-GJdUPvZimPm5ggRAeaaEHV:Control.Concurrent.Async.Internal.Async │ │ │ │ -Build-Depends │ │ │ │ -Build-Depends-Indep │ │ │ │ -src/Debian/Control/Policy.hs │ │ │ │ -'IOError │ │ │ │ -'ParseControlError │ │ │ │ -'ParseRelationsError │ │ │ │ -'NoParagraphs │ │ │ │ -'MissingField │ │ │ │ -'NoBinaryParagraphs │ │ │ │ -'C:HasControl │ │ │ │ -HasControl │ │ │ │ -'C:HasDebianControl │ │ │ │ -HasDebianControl │ │ │ │ -'DebianControl │ │ │ │ -DebianControl │ │ │ │ -parseError │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ -Debian.Control.Policy │ │ │ │ -ControlFileError │ │ │ │ -: IOError │ │ │ │ -: ParseControlError │ │ │ │ -: ParseRelationsError │ │ │ │ -: MissingField │ │ │ │ -: NoBinaryParagraphs │ │ │ │ -: NoParagraphs │ │ │ │ -, column │ │ │ │ -(parseDebianControl "" │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Policy.NoParagraphs │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Policy.NoBinaryParagraphs │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Policy.MissingField │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Policy.ParseRelationsError │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Policy.ParseControlError │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Policy.IOError │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Policy.C:HasDebianControl │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Policy.DebianControl │ │ │ │ -end of input │ │ │ │ -parseControlFromHandle String: Failure parsing │ │ │ │ -src/Debian/Control/String.hs │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ -Debian.Control.String │ │ │ │ -Debian.Control.Text │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ -Debian.Pretty │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ -end of input │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ -Debian.Relation.String │ │ │ │ -(Debian.Version.parseDebianVersion ( │ │ │ │ - :: String)) │ │ │ │ -ParseDebianVersion │ │ │ │ -'C:ParseDebianVersion │ │ │ │ -Invalid Debian Version String: │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ -Debian.Version.Common │ │ │ │ -src/Debian/Version/Common.hs │ │ │ │ -^(([0-9]+):)?(([^-]*)|((.*)-([^-]*)))$ │ │ │ │ --0123456789 │ │ │ │ -Debian.Version.String │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ -Debian.Version.parseDebianVersion │ │ │ │ -'DebianVersion │ │ │ │ -'Numeric │ │ │ │ -'NonNumeric │ │ │ │ -'Simulated │ │ │ │ -Debian.Version.Internal.DebianVersion │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -NonNumeric │ │ │ │ -Numeric │ │ │ │ -Found {unFound = │ │ │ │ -Simulated {unFound = │ │ │ │ -Debian.Version.Internal.NonNumeric │ │ │ │ -Debian.Version.Internal.Numeric │ │ │ │ -Simulated │ │ │ │ -Debian.Version.Internal.Found │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ -Debian.Version.Internal │ │ │ │ -NonNumeric │ │ │ │ -DebianVersion │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Version.Internal.DebianVersion │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Version.Internal.NonNumeric │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Version.Internal.Numeric │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Version.Internal.Found │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Version.Internal.Simulated │ │ │ │ -parseArch: internal error │ │ │ │ -src/Debian/Arch.hs │ │ │ │ -'ArchCPU │ │ │ │ -'ArchCPUAny │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ArchOSAny │ │ │ │ -Debian.Arch.ArchOS │ │ │ │ -Debian.Arch.ArchCPU │ │ │ │ -Debian.Arch.Arch │ │ │ │ -ArchCPUAny │ │ │ │ -ArchCPU │ │ │ │ -ArchOSAny │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ -Debian.Arch │ │ │ │ -src/Debian/Arch.hs:38:15-16|case │ │ │ │ -src/Debian/Arch.hs:24:54-55|case │ │ │ │ -src/Debian/Arch.hs:14:51-52|case │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Arch.Source │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Arch.All │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Arch.Binary │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Arch.ArchCPU │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Arch.ArchCPUAny │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Arch.ArchOS │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Arch.ArchOSAny │ │ │ │ -'C:ControlFunctions │ │ │ │ -ControlFunctions │ │ │ │ -'Control │ │ │ │ -Control' │ │ │ │ -'Paragraph │ │ │ │ -Paragraph' │ │ │ │ -'Comment │ │ │ │ -Debian.Control.Common │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ -Failure: │ │ │ │ -unControl │ │ │ │ -Control {unControl = │ │ │ │ -Paragraph │ │ │ │ -Paragraph │ │ │ │ -src/Debian/Control/Common.hs:47:17-18|case │ │ │ │ -Comment │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Common.C:ControlFunctions │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Common.Field │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Common.Comment │ │ │ │ -parseControlFromHandle ByteString: Failure parsing │ │ │ │ -Failed to parse │ │ │ │ -src/Debian/Control/ByteString.hs │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -moduleError │ │ │ │ -Debian.Control.ByteString │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.ByteString.Ok │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.ByteString.Fail │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.ByteString.Empty │ │ │ │ -'C:ParseRelations │ │ │ │ -ParseRelations │ │ │ │ -Relation │ │ │ │ -VersionReq │ │ │ │ -'ArchExcept │ │ │ │ -'ArchOnly │ │ │ │ -ArchitectureReq │ │ │ │ -'C:PkgName │ │ │ │ -'BinPkgName │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'SrcPkgName │ │ │ │ -Debian.Relation.Common.SrcPkgName │ │ │ │ -Debian.Relation.Common.BinPkgName │ │ │ │ -unBinPkgName │ │ │ │ -BinPkgName {unBinPkgName = │ │ │ │ -unSrcPkgName │ │ │ │ -SrcPkgName {unSrcPkgName = │ │ │ │ -ArchExcept │ │ │ │ -ArchOnly │ │ │ │ -ArchOnly │ │ │ │ -ArchExcept │ │ │ │ -src/Debian/Relation/Common.hs:103:15-16|case │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ -Debian.Relation.Common │ │ │ │ -SrcPkgName │ │ │ │ -BinPkgName │ │ │ │ -src/Debian/Relation/Common.hs:115:17-18|case │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.RRel │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.SLT │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.LTE │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.EEQ │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.GRE │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.SGR │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.ArchOnly │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.ArchExcept │ │ │ │ -debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.C:PkgName │ │ │ │ -\\(\\|[0-9]+) │ │ │ │ -Text.Regex │ │ │ │ -regex-compat-0.95.2.2-U4FGgieUK8oIViiYfd3h │ │ │ │ -Text.Regex.Posix.Wrap.wrapCompile: IOError from mallocBytes(regex_t) : │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCompile pattern │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCount cstr │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCount p_match │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatchAll cstr │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatchAll p_match │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatch cstr │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatch allocaBytes │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapTest │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapError errBuf │ │ │ │ -'ReturnCode │ │ │ │ -ReturnCode │ │ │ │ -'ExecOption │ │ │ │ -ExecOption │ │ │ │ -'CompOption │ │ │ │ -CompOption │ │ │ │ -Text.Regex.Posix.Wrap │ │ │ │ -regex-posix-0.96.0.2-CChj6ESadddEQd656uqrvZ │ │ │ │ -ReturnCode │ │ │ │ -ExecOption │ │ │ │ -CompOption │ │ │ │ -regex-posix-0.96.0.2-CChj6ESadddEQd656uqrvZ:Text.Regex.Posix.Wrap.Regex │ │ │ │ -Text.Regex.Posix.String died: │ │ │ │ -regex-posix-0.96.0.2-CChj6ESadddEQd656uqrvZ │ │ │ │ -Text.Regex.Posix.String │ │ │ │ -regex failed to match │ │ │ │ -'AllTextMatches │ │ │ │ -AllTextMatches │ │ │ │ -'AllMatches │ │ │ │ -AllMatches │ │ │ │ -'AllTextSubmatches │ │ │ │ -AllTextSubmatches │ │ │ │ -'AllSubmatches │ │ │ │ -AllSubmatches │ │ │ │ -RegexContext │ │ │ │ -'C:RegexLike │ │ │ │ -RegexLike │ │ │ │ -'C:Extract │ │ │ │ -RegexMaker │ │ │ │ -'C:RegexOptions │ │ │ │ -RegexOptions │ │ │ │ -MatchResult │ │ │ │ -makeRegexOpts failed │ │ │ │ -src/Text/Regex/Base/RegexLike.hs │ │ │ │ -Text.Regex.Base.RegexLike │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexContext │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexLike │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:Extract │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexMaker │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexOptions │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.MR │ │ │ │ -Text.Regex.Base.Context │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI │ │ │ │ -src/Text/Regex/Base/Context.hs:316:10-36|(whole, _) : subs │ │ │ │ -src/Text/Regex/Base/Context.hs:329:41-64|(whole, _) : _ │ │ │ │ -src/Text/Regex/Base/Context.hs:334:41-67|(whole, _) : subs │ │ │ │ -regex failed to match │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -fromList │ │ │ │ -Data.Map.Ordered.Map │ │ │ │ -./Data/Map/Ordered/Internal.hs │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -ordered-containers-0.2.4-5X4r23GpCYI3qjzOzJNqBx │ │ │ │ -Data.Map.Ordered.Internal │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -ordered-containers-0.2.4-5X4r23GpCYI3qjzOzJNqBx:Data.Map.Ordered.Internal.OMap │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -IndexPreference │ │ │ │ -Data.Map.Util │ │ │ │ -ordered-containers-0.2.4-5X4r23GpCYI3qjzOzJNqBx │ │ │ │ -Data.Map.Util.Bias │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -unbiased │ │ │ │ -Bias {unbiased = │ │ │ │ -ordered-containers-0.2.4-5X4r23GpCYI3qjzOzJNqBx:Data.Map.Util.L │ │ │ │ -ordered-containers-0.2.4-5X4r23GpCYI3qjzOzJNqBx:Data.Map.Util.R │ │ │ │ -'C:InfiniteListLike │ │ │ │ -InfiniteListLike │ │ │ │ -ListLike │ │ │ │ -Called last on empty list │ │ │ │ -init: empty list │ │ │ │ -index: index not found │ │ │ │ -index: index must be >= 0 │ │ │ │ -ListLike.cycle: empty list │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -src/Data/ListLike/Base.hs │ │ │ │ -Data.ListLike.Base │ │ │ │ -ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb │ │ │ │ -ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb:Data.ListLike.Base.C:InfiniteListLike │ │ │ │ -ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb:Data.ListLike.Base.C:ListLike │ │ │ │ -FoldableLL │ │ │ │ -fold1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -src/Data/ListLike/FoldableLL.hs │ │ │ │ -Data.ListLike.FoldableLL │ │ │ │ -ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb │ │ │ │ -ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb:Data.ListLike.FoldableLL.C:FoldableLL │ │ │ │ -stimes: positive multiplier expected │ │ │ │ - not in range [0.. │ │ │ │ -Error in array index; │ │ │ │ -Negative range size │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Unimplemented: hGetNonBlocking in instance ListLikeIO String Char │ │ │ │ -src/Data/ListLike/Instances.hs:561:18-39|a :< _ │ │ │ │ -src/Data/ListLike/Instances.hs:562:18-39|_ :> a │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ -Data.ByteString.Lazy │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -src/Data/ListLike/Instances.hs │ │ │ │ -Data.ListLike.Instances │ │ │ │ -ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb │ │ │ │ -StringLike │ │ │ │ -Data.ListLike.String │ │ │ │ -ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb │ │ │ │ -ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb:Data.ListLike.String.C:StringLike │ │ │ │ -emptyError │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -text-2.1.3-inplace │ │ │ │ -ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb │ │ │ │ -Data.ListLike.Text.Text │ │ │ │ -src/Data/ListLike/Text/Text.hs │ │ │ │ -'C:ListLikeIO │ │ │ │ -ListLikeIO │ │ │ │ -Data.ListLike.IO │ │ │ │ -ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb │ │ │ │ -ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb:Data.ListLike.IO.C:ListLikeIO │ │ │ │ -'C:Pretty │ │ │ │ -ribbonsPerLine │ │ │ │ -lineLength │ │ │ │ - in LeftMode. This should never happen and indicates a bug in Cabal. │ │ │ │ -flatStyle: tried to access │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Pretty.hs │ │ │ │ -Distribution.Pretty │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Pretty.C:Pretty │ │ │ │ -pred{CabalSpecVersion}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{CabalSpecVersion}: tried to take `succ' of last tag in enumeration │ │ │ │ -toEnum{CabalSpecVersion}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/CabalSpecVersion.hs │ │ │ │ -'NoGlobstar │ │ │ │ -'HasGlobstar │ │ │ │ -HasGlobstar │ │ │ │ -'NoCommonStanzas │ │ │ │ -'HasCommonStanzas │ │ │ │ -'HasElif │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'CabalSpecV3_12 │ │ │ │ -'CabalSpecV3_8 │ │ │ │ -'CabalSpecV3_6 │ │ │ │ -'CabalSpecV3_4 │ │ │ │ -'CabalSpecV3_0 │ │ │ │ -'CabalSpecV2_4 │ │ │ │ -'CabalSpecV2_2 │ │ │ │ -'CabalSpecV2_0 │ │ │ │ -'CabalSpecV1_24 │ │ │ │ -'CabalSpecV1_22 │ │ │ │ -'CabalSpecV1_20 │ │ │ │ -'CabalSpecV1_18 │ │ │ │ -'CabalSpecV1_12 │ │ │ │ -'CabalSpecV1_10 │ │ │ │ -'CabalSpecV1_8 │ │ │ │ -'CabalSpecV1_6 │ │ │ │ -'CabalSpecV1_4 │ │ │ │ -'CabalSpecV1_2 │ │ │ │ -'CabalSpecV1_0 │ │ │ │ -Distribution.CabalSpecVersion.CabalSpecVersion │ │ │ │ -NoCommonStanzas │ │ │ │ -HasCommonStanzas │ │ │ │ -CabalSpecVersion │ │ │ │ -Distribution.CabalSpecVersion │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -CabalSpecV1_0 │ │ │ │ -CabalSpecV1_2 │ │ │ │ -CabalSpecV1_4 │ │ │ │ -CabalSpecV1_6 │ │ │ │ -CabalSpecV1_8 │ │ │ │ -CabalSpecV1_10 │ │ │ │ -CabalSpecV1_12 │ │ │ │ -CabalSpecV1_18 │ │ │ │ -CabalSpecV1_20 │ │ │ │ -CabalSpecV1_22 │ │ │ │ -CabalSpecV1_24 │ │ │ │ -CabalSpecV2_0 │ │ │ │ -CabalSpecV2_2 │ │ │ │ -CabalSpecV2_4 │ │ │ │ -CabalSpecV3_0 │ │ │ │ -CabalSpecV3_4 │ │ │ │ -CabalSpecV3_6 │ │ │ │ -CabalSpecV3_8 │ │ │ │ -CabalSpecV3_12 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.HasGlobstar │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.NoGlobstar │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.HasCommonStanzas │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.NoCommonStanzas │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.HasElif │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.NoElif │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_4 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_6 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_8 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_10 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_12 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_18 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_20 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_22 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_24 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV2_2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV2_4 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_4 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_6 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_8 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_12 │ │ │ │ -'C:GStructuredProd │ │ │ │ -GStructuredProd │ │ │ │ -'C:GStructuredSum │ │ │ │ -GStructuredSum │ │ │ │ -'C:Structured │ │ │ │ -Structured │ │ │ │ -'C:GStructured │ │ │ │ -GStructured │ │ │ │ -'Structure │ │ │ │ -'Nominal │ │ │ │ -'Newtype │ │ │ │ -Structure │ │ │ │ -; expected: │ │ │ │ -Non-matching structured hashes: │ │ │ │ -Nominal │ │ │ │ -Newtype │ │ │ │ -Structure │ │ │ │ -Ordering │ │ │ │ -GHC.Internal.Maybe │ │ │ │ -ghc-internal │ │ │ │ -GHC.Internal.Data.Either │ │ │ │ -(,,,,,,) │ │ │ │ -ghc-prim │ │ │ │ -GHC.Tuple │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Utils/Structured.hs:139:13-14|case │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Utils/Structured.hs │ │ │ │ -Distribution.Utils.Structured │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -undefined │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.C:Structured │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.Tag │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.Nominal │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.Newtype │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.Structure │ │ │ │ -not enough bytes │ │ │ │ -Distribution.Utils.MD5 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Text.Parsec.Combinator │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ - backtracked │ │ │ │ -end of input │ │ │ │ -'ParseError │ │ │ │ -'Message │ │ │ │ -'UnExpect │ │ │ │ -'SysUnExpect │ │ │ │ -toEnum is undefined for Message │ │ │ │ -end of input │ │ │ │ -unexpected │ │ │ │ -expecting │ │ │ │ -unknown parse error │ │ │ │ -libraries/parsec/src/Text/Parsec/Error.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -Text.Parsec.Error │ │ │ │ -ParseError │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.ParseError │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.SysUnExpect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.UnExpect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.Expect │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Error.Message │ │ │ │ -, column │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'SourcePos │ │ │ │ -Text.Parsec.Pos.SourcePos │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -Text.Parsec.Pos │ │ │ │ -SourcePos │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Pos.SourcePos │ │ │ │ -'C:Stream │ │ │ │ -'Consumed │ │ │ │ -Consumed │ │ │ │ -Text.ParserCombinators.Parsec.Prim.many: combinator 'many' is applied to a parser that accepts an empty string. │ │ │ │ -libraries/parsec/src/Text/Parsec/Prim.hs │ │ │ │ -Text.Parsec.Prim │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -fromList │ │ │ │ -parse error at │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.C:Stream │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Ok │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Error │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.State │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Consumed │ │ │ │ -parsec-3.1.18.0-inplace:Text.Parsec.Prim.Empty │ │ │ │ -Text.Parsec.String │ │ │ │ -parsec-3.1.18.0-inplace │ │ │ │ -'PrefsMod │ │ │ │ -PrefsMod │ │ │ │ -'InfoMod │ │ │ │ -Options.Applicative.Builder │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -disabled option │ │ │ │ -cannot parse value ` │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Options.Applicative.Builder.Completer │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -'DefaultProp │ │ │ │ -DefaultProp │ │ │ │ -HasMetavar │ │ │ │ -HasValue │ │ │ │ -HasCompleter │ │ │ │ -'ArgumentFields │ │ │ │ -ArgumentFields │ │ │ │ -'CommandFields │ │ │ │ -CommandFields │ │ │ │ -'FlagFields │ │ │ │ -FlagFields │ │ │ │ -'OptionFields │ │ │ │ -OptionFields │ │ │ │ -Options.Applicative.Builder.Internal │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.Mod │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.DefaultProp │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.ArgumentFields │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.CommandFields │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.FlagFields │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.OptionFields │ │ │ │ -Options.Applicative.Extra │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Invalid option ` │ │ │ │ -Invalid argument ` │ │ │ │ -` expects an argument. │ │ │ │ -The option ` │ │ │ │ -Missing: │ │ │ │ -Did you mean this? │ │ │ │ -Did you mean one of these? │ │ │ │ -Show version information │ │ │ │ -Show this help text │ │ │ │ -Options.Applicative.Help.Chunk │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Nothing} │ │ │ │ -Chunk {unChunk = │ │ │ │ -Global options: │ │ │ │ -Available options: │ │ │ │ -Available commands: │ │ │ │ -default: │ │ │ │ -'AlwaysRequired │ │ │ │ -'MaybeRequired │ │ │ │ -'NeverRequired │ │ │ │ -Parenthetic │ │ │ │ -'OptDescStyle │ │ │ │ -OptDescStyle │ │ │ │ -Options.Applicative.Help.Core │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -AlwaysRequired │ │ │ │ -MaybeRequired │ │ │ │ -NeverRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.NeverRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.MaybeRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.AlwaysRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.OptDescStyle │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -src/Options/Applicative/Help/Levenshtein.hs │ │ │ │ -Options.Applicative.Help.Levenshtein │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Options.Applicative.Help.Pretty │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -'ParserHelp │ │ │ │ -ParserHelp │ │ │ │ -Options.Applicative.Help.Types │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Types.ParserHelp │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Options/Applicative/Types.hs:134:13-14|case │ │ │ │ -CompletionResult _ │ │ │ │ - │ │ │ │ -CmdStart │ │ │ │ -, prefShowHelpOnEmpty = │ │ │ │ -, prefShowHelpOnError = │ │ │ │ -, prefDisambiguate = │ │ │ │ -ParserPrefs {prefMultiSuffix = │ │ │ │ -True, prefTabulateFill = │ │ │ │ -False, prefTabulateFill = │ │ │ │ -, prefHelpShowGlobal = │ │ │ │ -, prefHelpLongEquals = │ │ │ │ -, prefColumns = │ │ │ │ -, prefBacktrack = │ │ │ │ -Backtrack │ │ │ │ -NoBacktrack │ │ │ │ -SubparserInline │ │ │ │ -OptShort │ │ │ │ -OptLong │ │ │ │ -True, propDescMod = _ } │ │ │ │ -False, propDescMod = _ } │ │ │ │ -, propShowGlobal = │ │ │ │ -, propShowDefault = │ │ │ │ -, propMetaVar = │ │ │ │ -, propHelp = │ │ │ │ -Internal │ │ │ │ -OptProperties { propVisibility = │ │ │ │ -Success │ │ │ │ -Failure │ │ │ │ -CompletionInvoked │ │ │ │ -Intersperse │ │ │ │ -NoIntersperse │ │ │ │ -AllPositionals │ │ │ │ -ForwardOptions │ │ │ │ -ArgumentReachability {argumentIsUnreachable = │ │ │ │ -MarkDefault │ │ │ │ -NoDefault │ │ │ │ -BindNode │ │ │ │ -AltNode │ │ │ │ -MultNode │ │ │ │ -Option {optProps = │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Options.Applicative.Types │ │ │ │ -IsCmdStart │ │ │ │ -'CmdStart │ │ │ │ -'CmdCont │ │ │ │ -Backtracking │ │ │ │ -'Backtrack │ │ │ │ -'NoBacktrack │ │ │ │ -'SubparserInline │ │ │ │ -ParserPrefs │ │ │ │ -'ParserPrefs │ │ │ │ -'OptLong │ │ │ │ -'OptShort │ │ │ │ -OptVisibility │ │ │ │ -'Internal │ │ │ │ -'Visible │ │ │ │ -OptProperties │ │ │ │ -'OptProperties │ │ │ │ -Completer │ │ │ │ -'Completer │ │ │ │ -CompletionResult │ │ │ │ -'CompletionResult │ │ │ │ -ParserFailure │ │ │ │ -'ParserFailure │ │ │ │ -ParserResult │ │ │ │ -'Success │ │ │ │ -'Failure │ │ │ │ -'CompletionInvoked │ │ │ │ -ArgPolicy │ │ │ │ -'Intersperse │ │ │ │ -'NoIntersperse │ │ │ │ -'AllPositionals │ │ │ │ -'ForwardOptions │ │ │ │ -SomeParser │ │ │ │ -ParseError │ │ │ │ -'UnknownError │ │ │ │ -'ShowHelpText │ │ │ │ -'ErrorMsg │ │ │ │ -'InfoMsg │ │ │ │ -'ExpectsArgError │ │ │ │ -'UnexpectedError │ │ │ │ -'MissingError │ │ │ │ -'CReader │ │ │ │ -OptReader │ │ │ │ -'FlagReader │ │ │ │ -'OptReader │ │ │ │ -'ArgReader │ │ │ │ -'SomeParser │ │ │ │ -ParserInfo │ │ │ │ -'ParserInfo │ │ │ │ -'CmdReader │ │ │ │ -'Context │ │ │ │ -ArgumentReachability │ │ │ │ -'ArgumentReachability │ │ │ │ -AltNodeType │ │ │ │ -'MarkDefault │ │ │ │ -'NoDefault │ │ │ │ -'BindNode │ │ │ │ -'MultNode │ │ │ │ -'AltNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Leaf │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MarkDefault │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoDefault │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Context │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserInfo │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NilP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Option │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.FlagReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ArgReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ErrorMsg │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.InfoMsg │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ShowHelpText │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnknownError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MissingError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ExpectsArgError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnexpectedError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SomeParser │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Intersperse │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoIntersperse │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AllPositionals │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ForwardOptions │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Success │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Failure │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CompletionInvoked │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptProperties │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Internal │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Hidden │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Visible │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptShort │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptLong │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserPrefs │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Backtrack │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoBacktrack │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SubparserInline │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdStart │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdCont │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Options.Applicative.Internal │ │ │ │ -ComplResult │ │ │ │ -'ComplResult │ │ │ │ -'ComplParser │ │ │ │ -'ComplOption │ │ │ │ -Completion │ │ │ │ -'Completion │ │ │ │ -'NondetT │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TNil │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TCons │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplParser │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplOption │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplResult │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.C:MonadP │ │ │ │ -'Enriched │ │ │ │ -'Standard │ │ │ │ -Richness │ │ │ │ -Options.Applicative.BashCompletion │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -sh-completion-script │ │ │ │ -ish-completion-script │ │ │ │ -ash-completion-script │ │ │ │ -bash-completion-index │ │ │ │ -ash-completion-word │ │ │ │ -bash-completion-command-desc-length │ │ │ │ -bash-completion-option-desc-length │ │ │ │ -bash-completion-enriched │ │ │ │ -#compdef │ │ │ │ - compadd -f -- $word │ │ │ │ - compadd -l -d desc -- $parts[1] │ │ │ │ - local desc=($(print -f "%-019s -- %s" $parts[1] $parts[2])) │ │ │ │ - else │ │ │ │ - compadd -d desc -- $parts[1] │ │ │ │ - local desc=("$parts[1] ($parts[2])") │ │ │ │ - if [[ $word[1] == "-" ]]; then │ │ │ │ - if [[ -n $parts[2] ]]; then │ │ │ │ - IFS=$'\t' parts=($( echo $word )) │ │ │ │ - # Split the line at a tab if there is one. │ │ │ │ - local -a parts │ │ │ │ -for word in $completions; do │ │ │ │ - "${request[@]}" )) │ │ │ │ -IFS=$'\n' completions=($( │ │ │ │ - request=(${request[@]} --bash-completion-word $arg) │ │ │ │ -for arg in ${words[@]}; do │ │ │ │ -request=(--bash-completion-enriched --bash-completion-index $index) │ │ │ │ -local index=$((CURRENT - 1)) │ │ │ │ -local word │ │ │ │ -local completions │ │ │ │ -local request │ │ │ │ - function _ │ │ │ │ - --arguments '(_ │ │ │ │ -complete --no-files --command │ │ │ │ - end │ │ │ │ - echo -E "$opt" │ │ │ │ - else │ │ │ │ - echo -E "$opt/" │ │ │ │ - if test -d $opt │ │ │ │ - $tmpline) │ │ │ │ - for opt in ( │ │ │ │ - set tmpline $tmpline --bash-completion-word $arg │ │ │ │ - for arg in $cl │ │ │ │ - set -l tmpline --bash-completion-enriched --bash-completion-index $cn │ │ │ │ - set -l cn (count $cn) │ │ │ │ - set -l cn (commandline --tokenize --cut-at-cursor --current-process) │ │ │ │ - # Hack around fish issue #3934 │ │ │ │ - set -l cl (commandline --tokenize --current-process) │ │ │ │ -complete -o filenames -F _ │ │ │ │ - "${CMDLINE[@]}") ) │ │ │ │ - COMPREPLY=( $( │ │ │ │ - done │ │ │ │ - CMDLINE=(${CMDLINE[@]} --bash-completion-word $arg) │ │ │ │ - for arg in ${COMP_WORDS[@]}; do │ │ │ │ - CMDLINE=(--bash-completion-index $COMP_CWORD) │ │ │ │ - local IFS=$'\n' │ │ │ │ - local CMDLINE │ │ │ │ -Enriched │ │ │ │ -Standard │ │ │ │ -src/Options/Applicative/BashCompletion.hs:36:13-14|case │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Standard │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Enriched │ │ │ │ -'OptWord │ │ │ │ -Options.Applicative.Common │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Common.OptWord │ │ │ │ -overflow │ │ │ │ -'SetAnsiStyle │ │ │ │ -AnsiStyle │ │ │ │ -'Italicized │ │ │ │ -'Underlined │ │ │ │ -'Background │ │ │ │ -'Foreground │ │ │ │ -Intensity │ │ │ │ -'Magenta │ │ │ │ - styles left at theend of rendering (there should be only 1). Please report this as a bug. │ │ │ │ -There are │ │ │ │ -There is no empty style left at the end of rendering (but there should be). Please report this as a bug. │ │ │ │ -src/Prettyprinter/Render/Terminal/Internal.hs │ │ │ │ -Prettyprinter.Render.Terminal.Internal │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY │ │ │ │ -, ansiUnderlining = │ │ │ │ -, ansiItalics = │ │ │ │ -, ansiBold = │ │ │ │ -, ansiBackground = │ │ │ │ -SetAnsiStyle {ansiForeground = │ │ │ │ -Background │ │ │ │ -Foreground │ │ │ │ -Underlined │ │ │ │ -Italicized │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.SetAnsiStyle │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Italicized │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Underlined │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Bold │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Foreground │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Background │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Vivid │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Dull │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Black │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Red │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Green │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Yellow │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Blue │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Magenta │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Cyan │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.White │ │ │ │ -getReportedLayerColor does not support underlining. │ │ │ │ -getReport requires a list of terminating sequences. │ │ │ │ -unix/System/Console/ANSI/Internal.hs │ │ │ │ -System.Console.ANSI.Internal │ │ │ │ -ansi-terminal-1.1.5-FszpEGPXnXp6vXauWXuziW │ │ │ │ -INSIDE_EMACS │ │ │ │ -System.Console.ANSI.Codes │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ -src/System/Console/ANSI/Types.hs:161:13-14|case │ │ │ │ - (r g b) is outside of a 6 level (6x6x6) color cube. │ │ │ │ - (gray) is outside of the range 0 to 23. │ │ │ │ -toEnum{Color}: tag ( │ │ │ │ -toEnum{ColorIntensity}: tag ( │ │ │ │ -toEnum{ConsoleLayer}: tag ( │ │ │ │ -toEnum{BlinkSpeed}: tag ( │ │ │ │ -toEnum{Underlining}: tag ( │ │ │ │ -toEnum{ConsoleIntensity}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -SetPaletteColor │ │ │ │ -SetColor │ │ │ │ -SetSwapForegroundBackground │ │ │ │ -SetVisible │ │ │ │ -SetItalicized │ │ │ │ -SetDefaultColor │ │ │ │ -SetRGBColor │ │ │ │ -SetBlinkSpeed │ │ │ │ -SetUnderlining │ │ │ │ -SetConsoleIntensity │ │ │ │ -pred{Color}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Color}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ColorIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ColorIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ConsoleLayer}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ConsoleLayer}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{BlinkSpeed}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{BlinkSpeed}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Underlining}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Underlining}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ConsoleIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ConsoleIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ -src/System/Console/ANSI/Types.hs │ │ │ │ -'SetDefaultColor │ │ │ │ -'SetPaletteColor │ │ │ │ -'SetColor │ │ │ │ -'SetBlinkSpeed │ │ │ │ -'SetUnderlining │ │ │ │ -'SetSwapForegroundBackground │ │ │ │ -'SetVisible │ │ │ │ -'SetItalicized │ │ │ │ -'SetConsoleIntensity │ │ │ │ -'SetRGBColor │ │ │ │ -'NormalIntensity │ │ │ │ -'FaintIntensity │ │ │ │ -'BoldIntensity │ │ │ │ -ConsoleIntensity │ │ │ │ -'NoUnderline │ │ │ │ -'DashedUnderline │ │ │ │ -'DottedUnderline │ │ │ │ -'CurlyUnderline │ │ │ │ -'DoubleUnderline │ │ │ │ -'SingleUnderline │ │ │ │ -'NoBlink │ │ │ │ -'RapidBlink │ │ │ │ -'SlowBlink │ │ │ │ -BlinkSpeed │ │ │ │ -'Underlining │ │ │ │ -'Background │ │ │ │ -'Foreground │ │ │ │ -ConsoleLayer │ │ │ │ -ColorIntensity │ │ │ │ -'Magenta │ │ │ │ -System.Console.ANSI.Types │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ -SetDefaultColor │ │ │ │ -SetPaletteColor │ │ │ │ -SetRGBColor │ │ │ │ -SetColor │ │ │ │ -SetSwapForegroundBackground │ │ │ │ -SetVisible │ │ │ │ -SetBlinkSpeed │ │ │ │ -SetUnderlining │ │ │ │ -SetItalicized │ │ │ │ -SetConsoleIntensity │ │ │ │ -NormalIntensity │ │ │ │ -FaintIntensity │ │ │ │ -BoldIntensity │ │ │ │ -NoUnderline │ │ │ │ -DashedUnderline │ │ │ │ -DottedUnderline │ │ │ │ -CurlyUnderline │ │ │ │ -DoubleUnderline │ │ │ │ -SingleUnderline │ │ │ │ -RapidBlink │ │ │ │ -SlowBlink │ │ │ │ -Underlining │ │ │ │ -Background │ │ │ │ -Foreground │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Reset │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetConsoleIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetItalicized │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetUnderlining │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetBlinkSpeed │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetVisible │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetSwapForegroundBackground │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetRGBColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetPaletteColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetDefaultColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.BoldIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.FaintIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NormalIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SingleUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DoubleUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.CurlyUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DottedUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DashedUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SlowBlink │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.RapidBlink │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoBlink │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Foreground │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Background │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Underlining │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Dull │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Vivid │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Black │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Red │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Green │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Yellow │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Blue │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Magenta │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Cyan │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.White │ │ │ │ -Data.Colour │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -withOpacity │ │ │ │ -transparent │ │ │ │ - `withOpacity` │ │ │ │ -Data.Colour.SRGB.Linear.rgb │ │ │ │ -Data.Colour.SRGB.Linear.rgb │ │ │ │ -Data.Colour.SRGB.sRGB24read: no parse │ │ │ │ -./Data/Colour/SRGB.hs │ │ │ │ -Data.Colour.SRGB │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -'RGBSpace │ │ │ │ -RGBSpace │ │ │ │ -'TransferFunction │ │ │ │ -TransferFunction │ │ │ │ -Data.Colour.RGBSpace │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data/Colour/RGBSpace.hs:75:3-34|[r, g, b] │ │ │ │ -Data/Colour/RGBSpace.hs:68:3-34|[r0, g0, b0] │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.RGBSpace │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.TransferFunction │ │ │ │ -ColourOps │ │ │ │ -AffineSpace │ │ │ │ -AlphaColour │ │ │ │ -./Data/Colour/Internal.hs │ │ │ │ -Data.Colour.Internal │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.C:ColourOps │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGBA │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Alpha │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGB │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Blue │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Green │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Red │ │ │ │ -Data.Colour.Chan │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -mkRGBGamut │ │ │ │ -'RGBGamut │ │ │ │ -RGBGamut │ │ │ │ -Data.Colour.RGB │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data/Colour/RGB.hs:114:3-31|Just o │ │ │ │ -Data/Colour/RGB.hs:113:3-49|[x, y, z] │ │ │ │ -mkRGBGamut │ │ │ │ -, channelBlue = │ │ │ │ -, channelGreen = │ │ │ │ -RGB {channelRed = │ │ │ │ -channelBlue │ │ │ │ -channelGreen │ │ │ │ -channelRed │ │ │ │ -;colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGBGamut │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGB │ │ │ │ -Data.Colour.Matrix │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data/Colour/Matrix.hs:(29,1)-(34,21)|function inverse │ │ │ │ -Data/Colour/Matrix.hs:(35,1)-(36,41)|function determinant │ │ │ │ -Chromaticity │ │ │ │ -Data.Colour.CIE.Chromaticity │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -mkChromaticity │ │ │ │ -mkChromaticity │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.CIE.Chromaticity.Chroma │ │ │ │ -Data.Colour.SRGB.Linear │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data.Colour.CIE.Illuminant │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -SAnnPush │ │ │ │ -SAnnPop │ │ │ │ -LayoutOptions {layoutPageWidth = │ │ │ │ -AvailablePerLine │ │ │ │ -Unbounded │ │ │ │ -Tried skipping spaces in unannotated data! Please report this as a bug in 'prettyprinter'. │ │ │ │ -'LayoutOptions │ │ │ │ -LayoutOptions │ │ │ │ -'UndoAnn │ │ │ │ -LayoutPipeline │ │ │ │ -'Nesting │ │ │ │ -'WithPageWidth │ │ │ │ -'FlatAlt │ │ │ │ -'Annotated │ │ │ │ -'AvailablePerLine │ │ │ │ -'Unbounded │ │ │ │ -PageWidth │ │ │ │ -'FittingPredicate │ │ │ │ -FittingPredicate │ │ │ │ -'RecordedWhitespace │ │ │ │ -'AnnotationLevel │ │ │ │ -WhitespaceStrippingState │ │ │ │ -'SAnnPush │ │ │ │ -'SAnnPop │ │ │ │ -SimpleDocStream │ │ │ │ -'Shallow │ │ │ │ -FusionDepth │ │ │ │ -'DontRemove │ │ │ │ -AnnotationRemoval │ │ │ │ -'Flattened │ │ │ │ -'NeverFlat │ │ │ │ -'AlreadyFlat │ │ │ │ -FlattenResult │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -text-2.1.3-inplace │ │ │ │ -emptyError │ │ │ │ -src/Prettyprinter/Internal.hs │ │ │ │ -Prettyprinter.Internal │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ -overflow │ │ │ │ -src/Prettyprinter/Internal.hs:1597:15-16|case │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -src/Prettyprinter/Internal.hs:1775:15-16|case │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.C:Pretty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nil │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cons │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.UndoAnn │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Fail │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Empty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Char │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Text │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Line │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.FlatAlt │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cat │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nest │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Union │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Column │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.WithPageWidth │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nesting │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Annotated │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AvailablePerLine │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Unbounded │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AnnotationLevel │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.RecordedWhitespace │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SFail │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SEmpty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SChar │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SText │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SLine │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPush │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPop │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Shallow │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Deep │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Remove │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.DontRemove │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Flattened │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AlreadyFlat │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.NeverFlat │ │ │ │ - an empty style stack! Please report this as a bug. │ │ │ │ -Please report this as a bug │ │ │ │ - must not appear in a rendered │ │ │ │ -SimpleDocStream │ │ │ │ -. This is a bug in the layout algorithm! │ │ │ │ -An unpaired style terminator was encountered. This is a bug in the layout algorithm! Please report this as a bug │ │ │ │ -Conversion from SimpleDocStream to SimpleDocTree failed! Please report this as a bug │ │ │ │ -Conversion from SimpleDocStream to SimpleDocTree left unconsumed input! Please report this as a bug │ │ │ │ -src/Prettyprinter/Render/Util/Panic.hs │ │ │ │ -Prettyprinter.Render.Util.Panic │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ -Prettyprinter.Symbols.Ascii │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ was empty │ │ │ │ were empty │ │ │ │ Exit code: │ │ │ │ , system command failed │ │ │ │ Command line: │ │ │ │ Development.Shake. │ │ │ │ src/Development/Shake/Command.hs:256:22-23|case │ │ │ │ @@ -3311,219 +2137,14 @@ │ │ │ │ src/Development/Shake/Internal/Rules/Files.hs │ │ │ │ 'FilesRule │ │ │ │ FilesRule │ │ │ │ Development.Shake.Internal.Rules.Files │ │ │ │ shake-0.19.8-92D9YLUI3W6At6B0GgRtno │ │ │ │ shake-0.19.8-92D9YLUI3W6At6B0GgRtno:Development.Shake.Internal.Rules.Files.Result │ │ │ │ shake-0.19.8-92D9YLUI3W6At6B0GgRtno:Development.Shake.Internal.Rules.Files.FilesRule │ │ │ │ -Codec.Binary.UTF8.String │ │ │ │ -utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ -utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ -Data.ByteString.UTF8 │ │ │ │ -errorEmptyList │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Data.ByteString │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -./Data/ByteString/UTF8.hs │ │ │ │ -'Present │ │ │ │ -LookupRes │ │ │ │ -'BitmapIndexed │ │ │ │ -'Collision │ │ │ │ -Data.HashMap.Internal.HashMap │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -Data.HashMap.Internal │ │ │ │ -./Data/HashMap/Internal.hs │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ -cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ -GHC.Internal.Base │ │ │ │ -ghc-internal │ │ │ │ -BitmapIndexed │ │ │ │ -Collision │ │ │ │ -BitmapIndexed │ │ │ │ -Collision │ │ │ │ -fromList │ │ │ │ -Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ -Data.HashMap.alterF internal error: hit bogus# │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -leafHashCode │ │ │ │ -Data.HashMap.Internal.(!): key not found │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -Arg: $dHashable │ │ │ │ -Type: Hashable k │ │ │ │ -In module `Data.HashMap.Internal' │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Absent │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Present │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Empty │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.BitmapIndexed │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Leaf │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Full │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Collision │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.L │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -fromList' │ │ │ │ -Data.HashMap.Internal.Array: Undefined element │ │ │ │ -./Data/HashMap/Internal/Array.hs │ │ │ │ -Data.HashMap.Internal.Array │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.MArray │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.Array │ │ │ │ -Data.HashMap.Internal.List │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -leafHashCode │ │ │ │ -Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ -Data.HashMap.alterF internal error: impossible adjust │ │ │ │ -Data.HashMap.alterF internal error: hit bogus# │ │ │ │ -Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ -./Data/HashMap/Internal/Strict.hs │ │ │ │ -Data.HashMap.Internal.Strict │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'HashSet │ │ │ │ -./Data/HashSet/Internal.hs │ │ │ │ -maximum: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -Arg: $dHashable │ │ │ │ -Type: Hashable a │ │ │ │ -In module `Data.HashSet.Internal' │ │ │ │ -fromList │ │ │ │ -Data.HashSet.Internal.HashSet │ │ │ │ -Data.HashSet.Internal │ │ │ │ -unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ -fromList │ │ │ │ -StdGen {unStdGen = │ │ │ │ -StateGen {unStateGen = │ │ │ │ -'StateGen │ │ │ │ -StateGen │ │ │ │ -'C:RandomGen │ │ │ │ -RandomGen │ │ │ │ -UniformRange │ │ │ │ -GUniform │ │ │ │ -'StateGenM │ │ │ │ -StateGenM │ │ │ │ -FrozenGen │ │ │ │ -'C:StatefulGen │ │ │ │ -StatefulGen │ │ │ │ -System.Random.Internal │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:RandomGen │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.StateGenM │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.MBA │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:FrozenGen │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:StatefulGen │ │ │ │ -'C:Finite │ │ │ │ -Cardinality │ │ │ │ -GFinite: V1 has no inhabitants │ │ │ │ -src/System/Random/GFinite.hs │ │ │ │ -System.Random.GFinite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -src/System/Random/GFinite.hs:32:13-14|case │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:Finite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:GFinite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Shift │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Card │ │ │ │ -bitmaskWithRejection64 0 │ │ │ │ -bitmaskWithRejection32 0 │ │ │ │ -src/System/Random/SplitMix.hs │ │ │ │ -System.Random.SplitMix │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix.SMGen │ │ │ │ -bitmaskWithRejection32 0 │ │ │ │ -bitmaskWithRejection64 0 │ │ │ │ -src/System/Random/SplitMix32.hs │ │ │ │ -System.Random.SplitMix32 │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix32.SMGen │ │ │ │ -'PushArray │ │ │ │ -'EmptyStack │ │ │ │ -ArrayStack │ │ │ │ -'MutableArray │ │ │ │ -MutableArray │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -fromList │ │ │ │ -Data.Primitive.Array.Array │ │ │ │ -unsafeArrayFromListN' │ │ │ │ -GHC.Internal.Base │ │ │ │ -ghc-internal │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -emptyArray# │ │ │ │ -negative multiplier │ │ │ │ -mfix for Data.Primitive.Array applied to strict function. │ │ │ │ -mzipWith │ │ │ │ -mapArray' │ │ │ │ -bad indexing │ │ │ │ -traverse │ │ │ │ -toConstr │ │ │ │ -Data.Primitive.Array.MutableArray │ │ │ │ -infinite arrays are not well defined │ │ │ │ -uninitialized element │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -fromListN │ │ │ │ -impossible │ │ │ │ -emptyArray │ │ │ │ -empty array │ │ │ │ -Data.Primitive.Array. │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -Data.Primitive.Array │ │ │ │ -./Data/Primitive/Array.hs │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ -fromList │ │ │ │ -'FromListNTag │ │ │ │ -'FromListTag │ │ │ │ -Data.Primitive.Internal.Read │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ -'C:MonadPrimBase │ │ │ │ -MonadPrimBase │ │ │ │ -'C:MonadPrim │ │ │ │ -MonadPrim │ │ │ │ -PrimBase │ │ │ │ -PrimMonad │ │ │ │ -Control.Monad.Primitive │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ //code.jquery.com/ │ │ │ │ Language.Javascript.JQuery │ │ │ │ js-jquery-3.7.1-8KO0YF0lMdXAifFgfEjXEh │ │ │ │ dist-ghc/build/autogen/Paths_js_jquery.hs │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ @@ -3671,307 +2292,14 @@ │ │ │ │ foldr1: empty structure │ │ │ │ heaps-0.4.1-FUsesrslL927qQjbxu4Cu8:Data.Heap.Entry │ │ │ │ heaps-0.4.1-FUsesrslL927qQjbxu4Cu8:Data.Heap.Empty │ │ │ │ heaps-0.4.1-FUsesrslL927qQjbxu4Cu8:Data.Heap.Heap │ │ │ │ heaps-0.4.1-FUsesrslL927qQjbxu4Cu8:Data.Heap.Cons │ │ │ │ heaps-0.4.1-FUsesrslL927qQjbxu4Cu8:Data.Heap.Nil │ │ │ │ heaps-0.4.1-FUsesrslL927qQjbxu4Cu8:Data.Heap.Node │ │ │ │ -Hashable2 │ │ │ │ -Hashable1 │ │ │ │ -'C:Hashable │ │ │ │ -Hashable │ │ │ │ -GHashable │ │ │ │ -'HashArgs1 │ │ │ │ -'HashArgs0 │ │ │ │ -HashArgs │ │ │ │ -Data.Hashable.Class │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.Hashed │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ -K@~Data.Hashable.LowLevel │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ -breakOnAll │ │ │ │ -: empty input │ │ │ │ -Negative index │ │ │ │ -Index too large │ │ │ │ -streamError │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ -Data.Text.Internal.Fusion │ │ │ │ -emptyError │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Data.Text.Text │ │ │ │ -Data.Text.Internal │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -unpackCStringLen# │ │ │ │ -overflow │ │ │ │ -Data.Text.stimes: given number does not fit into an Int! │ │ │ │ -Data.Text.stimes: given number is negative! │ │ │ │ -overflowError │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text. │ │ │ │ -: size overflow │ │ │ │ - at position │ │ │ │ -decodeASCII: detected non-ASCII codepoint │ │ │ │ -libraries/text/src/Data/Text/Encoding.hs │ │ │ │ -Decoding │ │ │ │ -Data.Text.Encoding │ │ │ │ -text-2.1.3-inplace │ │ │ │ -UTF-32BE │ │ │ │ -streamUtf32BE │ │ │ │ -UTF-32LE │ │ │ │ -streamUtf32LE │ │ │ │ -overflow │ │ │ │ -UTF-16BE │ │ │ │ -streamUtf16BE │ │ │ │ -UTF-16LE │ │ │ │ -streamUtf16LE │ │ │ │ -Data.Text.Encoding: Invalid UTF-8 stream │ │ │ │ -text-2.1.3-inplace:Data.Text.Encoding.Some │ │ │ │ -libraries/text/src/Data/Text/Encoding/Error.hs │ │ │ │ -'EncodeError │ │ │ │ -'DecodeError │ │ │ │ -libraries/text/src/Data/Text/Encoding/Error.hs:76:15-16|case │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Encoding.Error │ │ │ │ -UnicodeException │ │ │ │ -Cannot encode character '\x │ │ │ │ -Cannot encode input: │ │ │ │ -Cannot decode byte '\x │ │ │ │ -Cannot decode input: │ │ │ │ -text-2.1.3-inplace:Data.Text.Encoding.Error.DecodeError │ │ │ │ -text-2.1.3-inplace:Data.Text.Encoding.Error.EncodeError │ │ │ │ -hGetContents │ │ │ │ -hGetChunk │ │ │ │ -libraries/text/src/Data/Text/IO.hs │ │ │ │ -Data.Text.IO │ │ │ │ -text-2.1.3-inplace │ │ │ │ -overflow │ │ │ │ -Data.Text.append: size overflow │ │ │ │ -libraries/text/src/Data/Text/Internal.hs │ │ │ │ -Data.Text.Internal │ │ │ │ -text-2.1.3-inplace │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Text │ │ │ │ -Data.Text.Internal.Builder │ │ │ │ -text-2.1.3-inplace │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Builder.Buffer │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -moduleError │ │ │ │ -libraries/text/src/Data/Text/Internal/Encoding.hs │ │ │ │ -'Utf8State │ │ │ │ -Utf8State │ │ │ │ -'PartialUtf8CodePoint │ │ │ │ -PartialUtf8CodePoint │ │ │ │ -Data.Text.Internal.Encoding │ │ │ │ -text-2.1.3-inplace │ │ │ │ -, partialUtf8CodePoint = │ │ │ │ -Utf8State {utf8CodePointState = │ │ │ │ -PartialUtf8CodePoint │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8State │ │ │ │ -UTF-16LE │ │ │ │ -streamUtf16LE │ │ │ │ -UTF-16BE │ │ │ │ -streamUtf16BE │ │ │ │ -UTF-32BE │ │ │ │ -streamUtf32BE │ │ │ │ -UTF-32LE │ │ │ │ -streamUtf32LE │ │ │ │ -Data.Text.Internal.Encoding.Fusion │ │ │ │ -text-2.1.3-inplace │ │ │ │ -streamUtf8 │ │ │ │ -: Invalid │ │ │ │ -Data.Text.Internal.Encoding.Fusion. │ │ │ │ - │ │ │ │ -'Incomplete │ │ │ │ -DecoderResult │ │ │ │ -'CodePoint │ │ │ │ -CodePoint │ │ │ │ -'DecoderState │ │ │ │ -DecoderState │ │ │ │ -'ByteClass │ │ │ │ -ByteClass │ │ │ │ -Data.Text.Internal.Encoding.Utf8 │ │ │ │ -text-2.1.3-inplace │ │ │ │ -DecoderState │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8.Accept │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8.Incomplete │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8.Reject │ │ │ │ -Data.Text.Internal.Fusion.CaseMapping │ │ │ │ -text-2.1.3-inplace │ │ │ │ -overflow │ │ │ │ -head_empty │ │ │ │ -Empty stream │ │ │ │ -Negative index │ │ │ │ -Index too large │ │ │ │ -emptyError │ │ │ │ -Internal error │ │ │ │ -internalError │ │ │ │ -streamError │ │ │ │ -Data.Text.Internal.Fusion.Common. │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -text-2.1.3-inplace │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Z1 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Z2 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.NS │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.JS │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.RI │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Just1 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Just2 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.I1 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.I2 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.I3 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Init0 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Init1 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.L │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.R │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.N │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.J │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.C0 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.C1 │ │ │ │ -Data.Text.Internal.Fusion.Size: size overflow │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Size.hs │ │ │ │ -Between │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Size.hs:49:23-24|case │ │ │ │ -'Between │ │ │ │ -'Unknown │ │ │ │ -Data.Text.Internal.Fusion.Size │ │ │ │ -text-2.1.3-inplace │ │ │ │ -overflow │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Size.hs:102:10-17| │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Size.hs:102:10-17| │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Size.Between │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Size.Unknown │ │ │ │ -Data.Text.Internal.Fusion.Types │ │ │ │ -text-2.1.3-inplace │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Types.hs:(109,7)-(118,26)|function loop │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Types.hs:(96,7)-(103,71)|function loop │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Stream │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Done │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Skip │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Yield │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Scan1 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Scan2 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.:*: │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS0 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS1 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS2 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS3 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.CC │ │ │ │ -hGetLine │ │ │ │ -commitAndReleaseBuffer │ │ │ │ -no buffer! │ │ │ │ -libraries/text/src/Data/Text/Internal/IO.hs │ │ │ │ -Data.Text.Internal.IO │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Lazy: invariant violation: │ │ │ │ -libraries/text/src/Data/Text/Internal/Lazy.hs │ │ │ │ -Data.Text.Internal.Lazy │ │ │ │ -text-2.1.3-inplace │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Empty │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Chunk │ │ │ │ -Data.Text.Internal.Search │ │ │ │ -text-2.1.3-inplace │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Search.:* │ │ │ │ -StrictTextBuilder │ │ │ │ -Data.Text.Internal.StrictBuilder │ │ │ │ -text-2.1.3-inplace │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.StrictBuilder.StrictTextBuilder │ │ │ │ -breakOnAll │ │ │ │ -fromList │ │ │ │ -impossibleError │ │ │ │ -: impossible case │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -: empty input │ │ │ │ -Data.Text.Lazy. │ │ │ │ -Negative index │ │ │ │ -Index too large │ │ │ │ -streamError │ │ │ │ -libraries/text/src/Data/Text/Internal/Lazy/Fusion.hs │ │ │ │ -Data.Text.Internal.Lazy.Fusion │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -emptyError │ │ │ │ -libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ -Data.Text.Internal.Fusion.Common │ │ │ │ -head_empty │ │ │ │ -fromStrict │ │ │ │ -Data.Text.Lazy.Text.gunfold │ │ │ │ -Data.Text.Lazy.Text │ │ │ │ -Data.Text.Lazy.stimes: given number is negative! │ │ │ │ -libraries/text/src/Data/Text/Lazy.hs │ │ │ │ -Data.Text.Lazy │ │ │ │ -text-2.1.3-inplace │ │ │ │ -overflow │ │ │ │ -Data.Text.Lazy.Encoding │ │ │ │ -text-2.1.3-inplace │ │ │ │ -UTF-32BE │ │ │ │ -streamUtf32BE │ │ │ │ -UTF-32LE │ │ │ │ -streamUtf32LE │ │ │ │ -overflow │ │ │ │ -UTF-16BE │ │ │ │ -streamUtf16BE │ │ │ │ -UTF-16LE │ │ │ │ -streamUtf16LE │ │ │ │ -Data.Text.Internal.Encoding: Invalid UTF-8 stream │ │ │ │ -Data.Text.Unsafe │ │ │ │ -text-2.1.3-inplace │ │ │ │ -text-2.1.3-inplace:Data.Text.Unsafe.Iter │ │ │ │ -Data.Text.Show │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Internal.Reverse │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Internal.Transformation │ │ │ │ -text-2.1.3-inplace │ │ │ │ -Data.Text.Array │ │ │ │ -text-2.1.3-inplace │ │ │ │ -UTF-16LE │ │ │ │ -streamUtf16LE │ │ │ │ -UTF-16BE │ │ │ │ -streamUtf16BE │ │ │ │ -UTF-32BE │ │ │ │ -streamUtf32BE │ │ │ │ -UTF-32LE │ │ │ │ -streamUtf32LE │ │ │ │ -Data.Text.Internal.Lazy.Encoding.Fusion │ │ │ │ -text-2.1.3-inplace │ │ │ │ -streamUtf8 │ │ │ │ -: Invalid │ │ │ │ -Data.Text.Lazy.Encoding.Fusion. │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.T │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S0 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S1 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S2 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S3 │ │ │ │ -text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S4 │ │ │ │ -Data.Text.Internal.Lazy.Search │ │ │ │ -text-2.1.3-inplace │ │ │ │ System.FilePattern.Directory │ │ │ │ filepattern-0.1.3-Hp53fJm3ArE5Zi6FB1QlC1 │ │ │ │ step invariant violated (3) │ │ │ │ step invariant violated (2), │ │ │ │ step invariant violated (1) │ │ │ │ src/System/FilePattern/Step.hs │ │ │ │ 'StarStar │ │ │ │ @@ -4016,14 +2344,1447 @@ │ │ │ │ System.FilePattern.Core │ │ │ │ 'Pattern │ │ │ │ src/System/FilePattern/Core.hs:(65,18)-(68,57)|case │ │ │ │ System.FilePattern.ListBy │ │ │ │ filepattern-0.1.3-Hp53fJm3ArE5Zi6FB1QlC1 │ │ │ │ System.FilePattern.Monads │ │ │ │ filepattern-0.1.3-Hp53fJm3ArE5Zi6FB1QlC1 │ │ │ │ +Build-Depends │ │ │ │ +Build-Depends-Indep │ │ │ │ +src/Debian/Control/Policy.hs │ │ │ │ +'IOError │ │ │ │ +'ParseControlError │ │ │ │ +'ParseRelationsError │ │ │ │ +'NoParagraphs │ │ │ │ +'MissingField │ │ │ │ +'NoBinaryParagraphs │ │ │ │ +'C:HasControl │ │ │ │ +HasControl │ │ │ │ +'C:HasDebianControl │ │ │ │ +HasDebianControl │ │ │ │ +'DebianControl │ │ │ │ +DebianControl │ │ │ │ +parseError │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ +Debian.Control.Policy │ │ │ │ +ControlFileError │ │ │ │ +: IOError │ │ │ │ +: ParseControlError │ │ │ │ +: ParseRelationsError │ │ │ │ +: MissingField │ │ │ │ +: NoBinaryParagraphs │ │ │ │ +: NoParagraphs │ │ │ │ +, column │ │ │ │ +(parseDebianControl "" │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Policy.NoParagraphs │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Policy.NoBinaryParagraphs │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Policy.MissingField │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Policy.ParseRelationsError │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Policy.ParseControlError │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Policy.IOError │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Policy.C:HasDebianControl │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Policy.DebianControl │ │ │ │ +end of input │ │ │ │ +parseControlFromHandle String: Failure parsing │ │ │ │ +src/Debian/Control/String.hs │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ +Debian.Control.String │ │ │ │ +Debian.Control.Text │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ +Debian.Pretty │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ +end of input │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ +Debian.Relation.String │ │ │ │ +(Debian.Version.parseDebianVersion ( │ │ │ │ + :: String)) │ │ │ │ +ParseDebianVersion │ │ │ │ +'C:ParseDebianVersion │ │ │ │ +Invalid Debian Version String: │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ +Debian.Version.Common │ │ │ │ +src/Debian/Version/Common.hs │ │ │ │ +^(([0-9]+):)?(([^-]*)|((.*)-([^-]*)))$ │ │ │ │ +-0123456789 │ │ │ │ +Debian.Version.String │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ +Debian.Version.parseDebianVersion │ │ │ │ +'DebianVersion │ │ │ │ +'Numeric │ │ │ │ +'NonNumeric │ │ │ │ +'Simulated │ │ │ │ +Debian.Version.Internal.DebianVersion │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +NonNumeric │ │ │ │ +Numeric │ │ │ │ +Found {unFound = │ │ │ │ +Simulated {unFound = │ │ │ │ +Debian.Version.Internal.NonNumeric │ │ │ │ +Debian.Version.Internal.Numeric │ │ │ │ +Simulated │ │ │ │ +Debian.Version.Internal.Found │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ +Debian.Version.Internal │ │ │ │ +NonNumeric │ │ │ │ +DebianVersion │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Version.Internal.DebianVersion │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Version.Internal.NonNumeric │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Version.Internal.Numeric │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Version.Internal.Found │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Version.Internal.Simulated │ │ │ │ +parseArch: internal error │ │ │ │ +src/Debian/Arch.hs │ │ │ │ +'ArchCPU │ │ │ │ +'ArchCPUAny │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ArchOSAny │ │ │ │ +Debian.Arch.ArchOS │ │ │ │ +Debian.Arch.ArchCPU │ │ │ │ +Debian.Arch.Arch │ │ │ │ +ArchCPUAny │ │ │ │ +ArchCPU │ │ │ │ +ArchOSAny │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ +Debian.Arch │ │ │ │ +src/Debian/Arch.hs:38:15-16|case │ │ │ │ +src/Debian/Arch.hs:24:54-55|case │ │ │ │ +src/Debian/Arch.hs:14:51-52|case │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Arch.Source │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Arch.All │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Arch.Binary │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Arch.ArchCPU │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Arch.ArchCPUAny │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Arch.ArchOS │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Arch.ArchOSAny │ │ │ │ +'C:ControlFunctions │ │ │ │ +ControlFunctions │ │ │ │ +'Control │ │ │ │ +Control' │ │ │ │ +'Paragraph │ │ │ │ +Paragraph' │ │ │ │ +'Comment │ │ │ │ +Debian.Control.Common │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ +Failure: │ │ │ │ +unControl │ │ │ │ +Control {unControl = │ │ │ │ +Paragraph │ │ │ │ +Paragraph │ │ │ │ +src/Debian/Control/Common.hs:47:17-18|case │ │ │ │ +Comment │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Common.C:ControlFunctions │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Common.Field │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.Common.Comment │ │ │ │ +parseControlFromHandle ByteString: Failure parsing │ │ │ │ +Failed to parse │ │ │ │ +src/Debian/Control/ByteString.hs │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +moduleError │ │ │ │ +Debian.Control.ByteString │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.ByteString.Ok │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.ByteString.Fail │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Control.ByteString.Empty │ │ │ │ +'C:ParseRelations │ │ │ │ +ParseRelations │ │ │ │ +Relation │ │ │ │ +VersionReq │ │ │ │ +'ArchExcept │ │ │ │ +'ArchOnly │ │ │ │ +ArchitectureReq │ │ │ │ +'C:PkgName │ │ │ │ +'BinPkgName │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'SrcPkgName │ │ │ │ +Debian.Relation.Common.SrcPkgName │ │ │ │ +Debian.Relation.Common.BinPkgName │ │ │ │ +unBinPkgName │ │ │ │ +BinPkgName {unBinPkgName = │ │ │ │ +unSrcPkgName │ │ │ │ +SrcPkgName {unSrcPkgName = │ │ │ │ +ArchExcept │ │ │ │ +ArchOnly │ │ │ │ +ArchOnly │ │ │ │ +ArchExcept │ │ │ │ +src/Debian/Relation/Common.hs:103:15-16|case │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum │ │ │ │ +Debian.Relation.Common │ │ │ │ +SrcPkgName │ │ │ │ +BinPkgName │ │ │ │ +src/Debian/Relation/Common.hs:115:17-18|case │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.RRel │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.SLT │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.LTE │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.EEQ │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.GRE │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.SGR │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.ArchOnly │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.ArchExcept │ │ │ │ +debian-4.1.2-KCSpOs0BCCgBFKwYTqMEum:Debian.Relation.Common.C:PkgName │ │ │ │ +StdGen {unStdGen = │ │ │ │ +StateGen {unStateGen = │ │ │ │ +'StateGen │ │ │ │ +StateGen │ │ │ │ +'C:RandomGen │ │ │ │ +RandomGen │ │ │ │ +UniformRange │ │ │ │ +GUniform │ │ │ │ +'StateGenM │ │ │ │ +StateGenM │ │ │ │ +FrozenGen │ │ │ │ +'C:StatefulGen │ │ │ │ +StatefulGen │ │ │ │ +System.Random.Internal │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:RandomGen │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.StateGenM │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.MBA │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:FrozenGen │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:StatefulGen │ │ │ │ +'C:Finite │ │ │ │ +Cardinality │ │ │ │ +GFinite: V1 has no inhabitants │ │ │ │ +src/System/Random/GFinite.hs │ │ │ │ +System.Random.GFinite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +src/System/Random/GFinite.hs:32:13-14|case │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:Finite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:GFinite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Shift │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Card │ │ │ │ +bitmaskWithRejection64 0 │ │ │ │ +bitmaskWithRejection32 0 │ │ │ │ +src/System/Random/SplitMix.hs │ │ │ │ +System.Random.SplitMix │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix.SMGen │ │ │ │ +bitmaskWithRejection32 0 │ │ │ │ +bitmaskWithRejection64 0 │ │ │ │ +src/System/Random/SplitMix32.hs │ │ │ │ +System.Random.SplitMix32 │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix32.SMGen │ │ │ │ +\\(\\|[0-9]+) │ │ │ │ +Text.Regex │ │ │ │ +regex-compat-0.95.2.2-U4FGgieUK8oIViiYfd3h │ │ │ │ +Text.Regex.Posix.Wrap.wrapCompile: IOError from mallocBytes(regex_t) : │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCompile pattern │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCount cstr │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapCount p_match │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatchAll cstr │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatchAll p_match │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatch cstr │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapMatch allocaBytes │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapTest │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.TRE.Wrap.wrapError errBuf │ │ │ │ +'ReturnCode │ │ │ │ +ReturnCode │ │ │ │ +'ExecOption │ │ │ │ +ExecOption │ │ │ │ +'CompOption │ │ │ │ +CompOption │ │ │ │ +Text.Regex.Posix.Wrap │ │ │ │ +regex-posix-0.96.0.2-CChj6ESadddEQd656uqrvZ │ │ │ │ +ReturnCode │ │ │ │ +ExecOption │ │ │ │ +CompOption │ │ │ │ +regex-posix-0.96.0.2-CChj6ESadddEQd656uqrvZ:Text.Regex.Posix.Wrap.Regex │ │ │ │ +Text.Regex.Posix.String died: │ │ │ │ +regex-posix-0.96.0.2-CChj6ESadddEQd656uqrvZ │ │ │ │ +Text.Regex.Posix.String │ │ │ │ +regex failed to match │ │ │ │ +'AllTextMatches │ │ │ │ +AllTextMatches │ │ │ │ +'AllMatches │ │ │ │ +AllMatches │ │ │ │ +'AllTextSubmatches │ │ │ │ +AllTextSubmatches │ │ │ │ +'AllSubmatches │ │ │ │ +AllSubmatches │ │ │ │ +RegexContext │ │ │ │ +'C:RegexLike │ │ │ │ +RegexLike │ │ │ │ +'C:Extract │ │ │ │ +RegexMaker │ │ │ │ +'C:RegexOptions │ │ │ │ +RegexOptions │ │ │ │ +MatchResult │ │ │ │ +makeRegexOpts failed │ │ │ │ +src/Text/Regex/Base/RegexLike.hs │ │ │ │ +Text.Regex.Base.RegexLike │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexContext │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexLike │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:Extract │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexMaker │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexOptions │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.MR │ │ │ │ +Text.Regex.Base.Context │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI │ │ │ │ +src/Text/Regex/Base/Context.hs:316:10-36|(whole, _) : subs │ │ │ │ +src/Text/Regex/Base/Context.hs:329:41-64|(whole, _) : _ │ │ │ │ +src/Text/Regex/Base/Context.hs:334:41-67|(whole, _) : subs │ │ │ │ +regex failed to match │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +fromList │ │ │ │ +Data.Map.Ordered.Map │ │ │ │ +./Data/Map/Ordered/Internal.hs │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +ordered-containers-0.2.4-5X4r23GpCYI3qjzOzJNqBx │ │ │ │ +Data.Map.Ordered.Internal │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +ordered-containers-0.2.4-5X4r23GpCYI3qjzOzJNqBx:Data.Map.Ordered.Internal.OMap │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +IndexPreference │ │ │ │ +Data.Map.Util │ │ │ │ +ordered-containers-0.2.4-5X4r23GpCYI3qjzOzJNqBx │ │ │ │ +Data.Map.Util.Bias │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +unbiased │ │ │ │ +Bias {unbiased = │ │ │ │ +ordered-containers-0.2.4-5X4r23GpCYI3qjzOzJNqBx:Data.Map.Util.L │ │ │ │ +ordered-containers-0.2.4-5X4r23GpCYI3qjzOzJNqBx:Data.Map.Util.R │ │ │ │ +'Present │ │ │ │ +LookupRes │ │ │ │ +'BitmapIndexed │ │ │ │ +'Collision │ │ │ │ +Data.HashMap.Internal.HashMap │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +Data.HashMap.Internal │ │ │ │ +./Data/HashMap/Internal.hs │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ +cmp: Should never happen, leavesAndCollisions includes non Leaf / Collision │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +BitmapIndexed │ │ │ │ +Collision │ │ │ │ +BitmapIndexed │ │ │ │ +Collision │ │ │ │ +fromList │ │ │ │ +Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ +Data.HashMap.alterF internal error: hit bogus# │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal.hs:(1610,5)-(1674,20)|function go │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +leafHashCode │ │ │ │ +Data.HashMap.Internal.(!): key not found │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +Arg: $dHashable │ │ │ │ +Type: Hashable k │ │ │ │ +In module `Data.HashMap.Internal' │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Absent │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Present │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Empty │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.BitmapIndexed │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Leaf │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Full │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Collision │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.L │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +fromList' │ │ │ │ +Data.HashMap.Internal.Array: Undefined element │ │ │ │ +./Data/HashMap/Internal/Array.hs │ │ │ │ +Data.HashMap.Internal.Array │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.MArray │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt:Data.HashMap.Internal.Array.Array │ │ │ │ +Data.HashMap.Internal.List │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +leafHashCode │ │ │ │ +Data/HashMap/Internal/Strict.hs:(461,5)-(525,20)|function go │ │ │ │ +Data.HashMap.alterF internal error: impossible adjust │ │ │ │ +Data.HashMap.alterF internal error: hit bogus# │ │ │ │ +Data.HashMap.alterF internal error: hit test_bottom │ │ │ │ +./Data/HashMap/Internal/Strict.hs │ │ │ │ +Data.HashMap.Internal.Strict │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'HashSet │ │ │ │ +./Data/HashSet/Internal.hs │ │ │ │ +maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +Arg: $dHashable │ │ │ │ +Type: Hashable a │ │ │ │ +In module `Data.HashSet.Internal' │ │ │ │ +fromList │ │ │ │ +Data.HashSet.Internal.HashSet │ │ │ │ +Data.HashSet.Internal │ │ │ │ +unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ +fromList │ │ │ │ +Hashable2 │ │ │ │ +Hashable1 │ │ │ │ +'C:Hashable │ │ │ │ +Hashable │ │ │ │ +GHashable │ │ │ │ +'HashArgs1 │ │ │ │ +'HashArgs0 │ │ │ │ +HashArgs │ │ │ │ +Data.Hashable.Class │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.Hashed │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ +K@~Data.Hashable.LowLevel │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +'C:InfiniteListLike │ │ │ │ +InfiniteListLike │ │ │ │ +ListLike │ │ │ │ +Called last on empty list │ │ │ │ +init: empty list │ │ │ │ +index: index not found │ │ │ │ +index: index must be >= 0 │ │ │ │ +ListLike.cycle: empty list │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +src/Data/ListLike/Base.hs │ │ │ │ +Data.ListLike.Base │ │ │ │ +ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb │ │ │ │ +ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb:Data.ListLike.Base.C:InfiniteListLike │ │ │ │ +ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb:Data.ListLike.Base.C:ListLike │ │ │ │ +FoldableLL │ │ │ │ +fold1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +src/Data/ListLike/FoldableLL.hs │ │ │ │ +Data.ListLike.FoldableLL │ │ │ │ +ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb │ │ │ │ +ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb:Data.ListLike.FoldableLL.C:FoldableLL │ │ │ │ +stimes: positive multiplier expected │ │ │ │ + not in range [0.. │ │ │ │ +Error in array index; │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Unimplemented: hGetNonBlocking in instance ListLikeIO String Char │ │ │ │ +src/Data/ListLike/Instances.hs:561:18-39|a :< _ │ │ │ │ +src/Data/ListLike/Instances.hs:562:18-39|_ :> a │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ +Data.ByteString.Lazy │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +src/Data/ListLike/Instances.hs │ │ │ │ +Data.ListLike.Instances │ │ │ │ +ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb │ │ │ │ +StringLike │ │ │ │ +Data.ListLike.String │ │ │ │ +ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb │ │ │ │ +ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb:Data.ListLike.String.C:StringLike │ │ │ │ +emptyError │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +head_empty │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +text-2.1.3-inplace │ │ │ │ +ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb │ │ │ │ +Data.ListLike.Text.Text │ │ │ │ +src/Data/ListLike/Text/Text.hs │ │ │ │ +'C:ListLikeIO │ │ │ │ +ListLikeIO │ │ │ │ +Data.ListLike.IO │ │ │ │ +ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb │ │ │ │ +ListLike-4.7.8.4-BGRyQi2hgiDF9CurYnP5Hb:Data.ListLike.IO.C:ListLikeIO │ │ │ │ +'PushArray │ │ │ │ +'EmptyStack │ │ │ │ +ArrayStack │ │ │ │ +'MutableArray │ │ │ │ +MutableArray │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +fromList │ │ │ │ +Data.Primitive.Array.Array │ │ │ │ +unsafeArrayFromListN' │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +emptyArray# │ │ │ │ +negative multiplier │ │ │ │ +mfix for Data.Primitive.Array applied to strict function. │ │ │ │ +mzipWith │ │ │ │ +mapArray' │ │ │ │ +bad indexing │ │ │ │ +traverse │ │ │ │ +toConstr │ │ │ │ +Data.Primitive.Array.MutableArray │ │ │ │ +infinite arrays are not well defined │ │ │ │ +uninitialized element │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +fromListN │ │ │ │ +impossible │ │ │ │ +emptyArray │ │ │ │ +empty array │ │ │ │ +Data.Primitive.Array. │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +Data.Primitive.Array │ │ │ │ +./Data/Primitive/Array.hs │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ +fromList │ │ │ │ +'FromListNTag │ │ │ │ +'FromListTag │ │ │ │ +Data.Primitive.Internal.Read │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ +'C:MonadPrimBase │ │ │ │ +MonadPrimBase │ │ │ │ +'C:MonadPrim │ │ │ │ +MonadPrim │ │ │ │ +PrimBase │ │ │ │ +PrimMonad │ │ │ │ +Control.Monad.Primitive │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ +Codec.Binary.UTF8.String │ │ │ │ +utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ +utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ +Data.ByteString.UTF8 │ │ │ │ +errorEmptyList │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Data.ByteString │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +./Data/ByteString/UTF8.hs │ │ │ │ +'C:Pretty │ │ │ │ +ribbonsPerLine │ │ │ │ +lineLength │ │ │ │ + in LeftMode. This should never happen and indicates a bug in Cabal. │ │ │ │ +flatStyle: tried to access │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Pretty.hs │ │ │ │ +Distribution.Pretty │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Pretty.C:Pretty │ │ │ │ +pred{CabalSpecVersion}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{CabalSpecVersion}: tried to take `succ' of last tag in enumeration │ │ │ │ +toEnum{CabalSpecVersion}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/CabalSpecVersion.hs │ │ │ │ +'NoGlobstar │ │ │ │ +'HasGlobstar │ │ │ │ +HasGlobstar │ │ │ │ +'NoCommonStanzas │ │ │ │ +'HasCommonStanzas │ │ │ │ +'HasElif │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'CabalSpecV3_12 │ │ │ │ +'CabalSpecV3_8 │ │ │ │ +'CabalSpecV3_6 │ │ │ │ +'CabalSpecV3_4 │ │ │ │ +'CabalSpecV3_0 │ │ │ │ +'CabalSpecV2_4 │ │ │ │ +'CabalSpecV2_2 │ │ │ │ +'CabalSpecV2_0 │ │ │ │ +'CabalSpecV1_24 │ │ │ │ +'CabalSpecV1_22 │ │ │ │ +'CabalSpecV1_20 │ │ │ │ +'CabalSpecV1_18 │ │ │ │ +'CabalSpecV1_12 │ │ │ │ +'CabalSpecV1_10 │ │ │ │ +'CabalSpecV1_8 │ │ │ │ +'CabalSpecV1_6 │ │ │ │ +'CabalSpecV1_4 │ │ │ │ +'CabalSpecV1_2 │ │ │ │ +'CabalSpecV1_0 │ │ │ │ +Distribution.CabalSpecVersion.CabalSpecVersion │ │ │ │ +NoCommonStanzas │ │ │ │ +HasCommonStanzas │ │ │ │ +CabalSpecVersion │ │ │ │ +Distribution.CabalSpecVersion │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +CabalSpecV1_0 │ │ │ │ +CabalSpecV1_2 │ │ │ │ +CabalSpecV1_4 │ │ │ │ +CabalSpecV1_6 │ │ │ │ +CabalSpecV1_8 │ │ │ │ +CabalSpecV1_10 │ │ │ │ +CabalSpecV1_12 │ │ │ │ +CabalSpecV1_18 │ │ │ │ +CabalSpecV1_20 │ │ │ │ +CabalSpecV1_22 │ │ │ │ +CabalSpecV1_24 │ │ │ │ +CabalSpecV2_0 │ │ │ │ +CabalSpecV2_2 │ │ │ │ +CabalSpecV2_4 │ │ │ │ +CabalSpecV3_0 │ │ │ │ +CabalSpecV3_4 │ │ │ │ +CabalSpecV3_6 │ │ │ │ +CabalSpecV3_8 │ │ │ │ +CabalSpecV3_12 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.HasGlobstar │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.NoGlobstar │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.HasCommonStanzas │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.NoCommonStanzas │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.HasElif │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.NoElif │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_4 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_6 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_8 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_10 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_12 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_18 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_20 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_22 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_24 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV2_2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV2_4 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_4 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_6 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_8 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_12 │ │ │ │ +'C:GStructuredProd │ │ │ │ +GStructuredProd │ │ │ │ +'C:GStructuredSum │ │ │ │ +GStructuredSum │ │ │ │ +'C:Structured │ │ │ │ +Structured │ │ │ │ +'C:GStructured │ │ │ │ +GStructured │ │ │ │ +'Structure │ │ │ │ +'Nominal │ │ │ │ +'Newtype │ │ │ │ +Structure │ │ │ │ +; expected: │ │ │ │ +Non-matching structured hashes: │ │ │ │ +Nominal │ │ │ │ +Newtype │ │ │ │ +Structure │ │ │ │ +Ordering │ │ │ │ +GHC.Internal.Maybe │ │ │ │ +ghc-internal │ │ │ │ +GHC.Internal.Data.Either │ │ │ │ +(,,,,,,) │ │ │ │ +ghc-prim │ │ │ │ +GHC.Tuple │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Utils/Structured.hs:139:13-14|case │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Utils/Structured.hs │ │ │ │ +Distribution.Utils.Structured │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +undefined │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.C:Structured │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.Tag │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.Nominal │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.Newtype │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.Structure │ │ │ │ +not enough bytes │ │ │ │ +Distribution.Utils.MD5 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Text.Parsec.Combinator │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ + backtracked │ │ │ │ +end of input │ │ │ │ +'ParseError │ │ │ │ +'Message │ │ │ │ +'UnExpect │ │ │ │ +'SysUnExpect │ │ │ │ +toEnum is undefined for Message │ │ │ │ +end of input │ │ │ │ +unexpected │ │ │ │ +expecting │ │ │ │ +unknown parse error │ │ │ │ +libraries/parsec/src/Text/Parsec/Error.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +Text.Parsec.Error │ │ │ │ +ParseError │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.ParseError │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.SysUnExpect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.UnExpect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.Expect │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Error.Message │ │ │ │ +, column │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'SourcePos │ │ │ │ +Text.Parsec.Pos.SourcePos │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +Text.Parsec.Pos │ │ │ │ +SourcePos │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Pos.SourcePos │ │ │ │ +'C:Stream │ │ │ │ +'Consumed │ │ │ │ +Consumed │ │ │ │ +Text.ParserCombinators.Parsec.Prim.many: combinator 'many' is applied to a parser that accepts an empty string. │ │ │ │ +libraries/parsec/src/Text/Parsec/Prim.hs │ │ │ │ +Text.Parsec.Prim │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +fromList │ │ │ │ +parse error at │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.C:Stream │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Ok │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Error │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.State │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Consumed │ │ │ │ +parsec-3.1.18.0-inplace:Text.Parsec.Prim.Empty │ │ │ │ +Text.Parsec.String │ │ │ │ +parsec-3.1.18.0-inplace │ │ │ │ +'Splitter │ │ │ │ +Splitter │ │ │ │ +'KeepBlank │ │ │ │ +'DropBlank │ │ │ │ +EndPolicy │ │ │ │ +'KeepBlankFields │ │ │ │ +'DropBlankFields │ │ │ │ +'Condense │ │ │ │ +CondensePolicy │ │ │ │ +'KeepRight │ │ │ │ +'KeepLeft │ │ │ │ +DelimPolicy │ │ │ │ +'Delimiter │ │ │ │ +Delimiter │ │ │ │ +Data.List.Split.Internals │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP │ │ │ │ +src/Data/List/Split/Internals.hs:116:19-20|case │ │ │ │ +KeepBlank │ │ │ │ +DropBlank │ │ │ │ +KeepBlankFields │ │ │ │ +DropBlankFields │ │ │ │ +Condense │ │ │ │ +KeepRight │ │ │ │ +KeepLeft │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Delim │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Text │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Splitter │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlank │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlank │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Condense │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlankFields │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlankFields │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Drop │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Keep │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepLeft │ │ │ │ +split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepRight │ │ │ │ +'PrefsMod │ │ │ │ +PrefsMod │ │ │ │ +'InfoMod │ │ │ │ +Options.Applicative.Builder │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +disabled option │ │ │ │ +cannot parse value ` │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Options.Applicative.Builder.Completer │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +'DefaultProp │ │ │ │ +DefaultProp │ │ │ │ +HasMetavar │ │ │ │ +HasValue │ │ │ │ +HasCompleter │ │ │ │ +'ArgumentFields │ │ │ │ +ArgumentFields │ │ │ │ +'CommandFields │ │ │ │ +CommandFields │ │ │ │ +'FlagFields │ │ │ │ +FlagFields │ │ │ │ +'OptionFields │ │ │ │ +OptionFields │ │ │ │ +Options.Applicative.Builder.Internal │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.Mod │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.DefaultProp │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.ArgumentFields │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.CommandFields │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.FlagFields │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.OptionFields │ │ │ │ +Options.Applicative.Extra │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Invalid option ` │ │ │ │ +Invalid argument ` │ │ │ │ +` expects an argument. │ │ │ │ +The option ` │ │ │ │ +Missing: │ │ │ │ +Did you mean this? │ │ │ │ +Did you mean one of these? │ │ │ │ +Show version information │ │ │ │ +Show this help text │ │ │ │ +Options.Applicative.Help.Chunk │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Nothing} │ │ │ │ +Chunk {unChunk = │ │ │ │ +Global options: │ │ │ │ +Available options: │ │ │ │ +Available commands: │ │ │ │ +default: │ │ │ │ +'AlwaysRequired │ │ │ │ +'MaybeRequired │ │ │ │ +'NeverRequired │ │ │ │ +Parenthetic │ │ │ │ +'OptDescStyle │ │ │ │ +OptDescStyle │ │ │ │ +Options.Applicative.Help.Core │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +AlwaysRequired │ │ │ │ +MaybeRequired │ │ │ │ +NeverRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.NeverRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.MaybeRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.AlwaysRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.OptDescStyle │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +src/Options/Applicative/Help/Levenshtein.hs │ │ │ │ +Options.Applicative.Help.Levenshtein │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Options.Applicative.Help.Pretty │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +'ParserHelp │ │ │ │ +ParserHelp │ │ │ │ +Options.Applicative.Help.Types │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Types.ParserHelp │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Options/Applicative/Types.hs:134:13-14|case │ │ │ │ +CompletionResult _ │ │ │ │ + │ │ │ │ +CmdStart │ │ │ │ +, prefShowHelpOnEmpty = │ │ │ │ +, prefShowHelpOnError = │ │ │ │ +, prefDisambiguate = │ │ │ │ +ParserPrefs {prefMultiSuffix = │ │ │ │ +True, prefTabulateFill = │ │ │ │ +False, prefTabulateFill = │ │ │ │ +, prefHelpShowGlobal = │ │ │ │ +, prefHelpLongEquals = │ │ │ │ +, prefColumns = │ │ │ │ +, prefBacktrack = │ │ │ │ +Backtrack │ │ │ │ +NoBacktrack │ │ │ │ +SubparserInline │ │ │ │ +OptShort │ │ │ │ +OptLong │ │ │ │ +True, propDescMod = _ } │ │ │ │ +False, propDescMod = _ } │ │ │ │ +, propShowGlobal = │ │ │ │ +, propShowDefault = │ │ │ │ +, propMetaVar = │ │ │ │ +, propHelp = │ │ │ │ +Internal │ │ │ │ +OptProperties { propVisibility = │ │ │ │ +Success │ │ │ │ +Failure │ │ │ │ +CompletionInvoked │ │ │ │ +Intersperse │ │ │ │ +NoIntersperse │ │ │ │ +AllPositionals │ │ │ │ +ForwardOptions │ │ │ │ +ArgumentReachability {argumentIsUnreachable = │ │ │ │ +MarkDefault │ │ │ │ +NoDefault │ │ │ │ +BindNode │ │ │ │ +AltNode │ │ │ │ +MultNode │ │ │ │ +Option {optProps = │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Options.Applicative.Types │ │ │ │ +IsCmdStart │ │ │ │ +'CmdStart │ │ │ │ +'CmdCont │ │ │ │ +Backtracking │ │ │ │ +'Backtrack │ │ │ │ +'NoBacktrack │ │ │ │ +'SubparserInline │ │ │ │ +ParserPrefs │ │ │ │ +'ParserPrefs │ │ │ │ +'OptLong │ │ │ │ +'OptShort │ │ │ │ +OptVisibility │ │ │ │ +'Internal │ │ │ │ +'Visible │ │ │ │ +OptProperties │ │ │ │ +'OptProperties │ │ │ │ +Completer │ │ │ │ +'Completer │ │ │ │ +CompletionResult │ │ │ │ +'CompletionResult │ │ │ │ +ParserFailure │ │ │ │ +'ParserFailure │ │ │ │ +ParserResult │ │ │ │ +'Success │ │ │ │ +'Failure │ │ │ │ +'CompletionInvoked │ │ │ │ +ArgPolicy │ │ │ │ +'Intersperse │ │ │ │ +'NoIntersperse │ │ │ │ +'AllPositionals │ │ │ │ +'ForwardOptions │ │ │ │ +SomeParser │ │ │ │ +ParseError │ │ │ │ +'UnknownError │ │ │ │ +'ShowHelpText │ │ │ │ +'ErrorMsg │ │ │ │ +'InfoMsg │ │ │ │ +'ExpectsArgError │ │ │ │ +'UnexpectedError │ │ │ │ +'MissingError │ │ │ │ +'CReader │ │ │ │ +OptReader │ │ │ │ +'FlagReader │ │ │ │ +'OptReader │ │ │ │ +'ArgReader │ │ │ │ +'SomeParser │ │ │ │ +ParserInfo │ │ │ │ +'ParserInfo │ │ │ │ +'CmdReader │ │ │ │ +'Context │ │ │ │ +ArgumentReachability │ │ │ │ +'ArgumentReachability │ │ │ │ +AltNodeType │ │ │ │ +'MarkDefault │ │ │ │ +'NoDefault │ │ │ │ +'BindNode │ │ │ │ +'MultNode │ │ │ │ +'AltNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Leaf │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MarkDefault │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoDefault │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Context │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserInfo │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NilP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Option │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.FlagReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ArgReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ErrorMsg │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.InfoMsg │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ShowHelpText │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnknownError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MissingError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ExpectsArgError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnexpectedError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SomeParser │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Intersperse │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoIntersperse │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AllPositionals │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ForwardOptions │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Success │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Failure │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CompletionInvoked │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptProperties │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Internal │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Hidden │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Visible │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptShort │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptLong │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserPrefs │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Backtrack │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoBacktrack │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SubparserInline │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdStart │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdCont │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Options.Applicative.Internal │ │ │ │ +ComplResult │ │ │ │ +'ComplResult │ │ │ │ +'ComplParser │ │ │ │ +'ComplOption │ │ │ │ +Completion │ │ │ │ +'Completion │ │ │ │ +'NondetT │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TNil │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TCons │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplParser │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplOption │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplResult │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.C:MonadP │ │ │ │ +'Enriched │ │ │ │ +'Standard │ │ │ │ +Richness │ │ │ │ +Options.Applicative.BashCompletion │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +sh-completion-script │ │ │ │ +ish-completion-script │ │ │ │ +ash-completion-script │ │ │ │ +bash-completion-index │ │ │ │ +ash-completion-word │ │ │ │ +bash-completion-command-desc-length │ │ │ │ +bash-completion-option-desc-length │ │ │ │ +bash-completion-enriched │ │ │ │ +#compdef │ │ │ │ + compadd -f -- $word │ │ │ │ + compadd -l -d desc -- $parts[1] │ │ │ │ + local desc=($(print -f "%-019s -- %s" $parts[1] $parts[2])) │ │ │ │ + else │ │ │ │ + compadd -d desc -- $parts[1] │ │ │ │ + local desc=("$parts[1] ($parts[2])") │ │ │ │ + if [[ $word[1] == "-" ]]; then │ │ │ │ + if [[ -n $parts[2] ]]; then │ │ │ │ + IFS=$'\t' parts=($( echo $word )) │ │ │ │ + # Split the line at a tab if there is one. │ │ │ │ + local -a parts │ │ │ │ +for word in $completions; do │ │ │ │ + "${request[@]}" )) │ │ │ │ +IFS=$'\n' completions=($( │ │ │ │ + request=(${request[@]} --bash-completion-word $arg) │ │ │ │ +for arg in ${words[@]}; do │ │ │ │ +request=(--bash-completion-enriched --bash-completion-index $index) │ │ │ │ +local index=$((CURRENT - 1)) │ │ │ │ +local word │ │ │ │ +local completions │ │ │ │ +local request │ │ │ │ + function _ │ │ │ │ + --arguments '(_ │ │ │ │ +complete --no-files --command │ │ │ │ + end │ │ │ │ + echo -E "$opt" │ │ │ │ + else │ │ │ │ + echo -E "$opt/" │ │ │ │ + if test -d $opt │ │ │ │ + $tmpline) │ │ │ │ + for opt in ( │ │ │ │ + set tmpline $tmpline --bash-completion-word $arg │ │ │ │ + for arg in $cl │ │ │ │ + set -l tmpline --bash-completion-enriched --bash-completion-index $cn │ │ │ │ + set -l cn (count $cn) │ │ │ │ + set -l cn (commandline --tokenize --cut-at-cursor --current-process) │ │ │ │ + # Hack around fish issue #3934 │ │ │ │ + set -l cl (commandline --tokenize --current-process) │ │ │ │ +complete -o filenames -F _ │ │ │ │ + "${CMDLINE[@]}") ) │ │ │ │ + COMPREPLY=( $( │ │ │ │ + done │ │ │ │ + CMDLINE=(${CMDLINE[@]} --bash-completion-word $arg) │ │ │ │ + for arg in ${COMP_WORDS[@]}; do │ │ │ │ + CMDLINE=(--bash-completion-index $COMP_CWORD) │ │ │ │ + local IFS=$'\n' │ │ │ │ + local CMDLINE │ │ │ │ +Enriched │ │ │ │ +Standard │ │ │ │ +src/Options/Applicative/BashCompletion.hs:36:13-14|case │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Standard │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Enriched │ │ │ │ +'OptWord │ │ │ │ +Options.Applicative.Common │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Common.OptWord │ │ │ │ +overflow │ │ │ │ +'SetAnsiStyle │ │ │ │ +AnsiStyle │ │ │ │ +'Italicized │ │ │ │ +'Underlined │ │ │ │ +'Background │ │ │ │ +'Foreground │ │ │ │ +Intensity │ │ │ │ +'Magenta │ │ │ │ + styles left at theend of rendering (there should be only 1). Please report this as a bug. │ │ │ │ +There are │ │ │ │ +There is no empty style left at the end of rendering (but there should be). Please report this as a bug. │ │ │ │ +src/Prettyprinter/Render/Terminal/Internal.hs │ │ │ │ +Prettyprinter.Render.Terminal.Internal │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY │ │ │ │ +, ansiUnderlining = │ │ │ │ +, ansiItalics = │ │ │ │ +, ansiBold = │ │ │ │ +, ansiBackground = │ │ │ │ +SetAnsiStyle {ansiForeground = │ │ │ │ +Background │ │ │ │ +Foreground │ │ │ │ +Underlined │ │ │ │ +Italicized │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.SetAnsiStyle │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Italicized │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Underlined │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Bold │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Foreground │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Background │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Vivid │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Dull │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Black │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Red │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Green │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Yellow │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Blue │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Magenta │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Cyan │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.White │ │ │ │ +getReportedLayerColor does not support underlining. │ │ │ │ +getReport requires a list of terminating sequences. │ │ │ │ +unix/System/Console/ANSI/Internal.hs │ │ │ │ +System.Console.ANSI.Internal │ │ │ │ +ansi-terminal-1.1.5-FszpEGPXnXp6vXauWXuziW │ │ │ │ +INSIDE_EMACS │ │ │ │ +System.Console.ANSI.Codes │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ +src/System/Console/ANSI/Types.hs:161:13-14|case │ │ │ │ + (r g b) is outside of a 6 level (6x6x6) color cube. │ │ │ │ + (gray) is outside of the range 0 to 23. │ │ │ │ +toEnum{Color}: tag ( │ │ │ │ +toEnum{ColorIntensity}: tag ( │ │ │ │ +toEnum{ConsoleLayer}: tag ( │ │ │ │ +toEnum{BlinkSpeed}: tag ( │ │ │ │ +toEnum{Underlining}: tag ( │ │ │ │ +toEnum{ConsoleIntensity}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +SetPaletteColor │ │ │ │ +SetColor │ │ │ │ +SetSwapForegroundBackground │ │ │ │ +SetVisible │ │ │ │ +SetItalicized │ │ │ │ +SetDefaultColor │ │ │ │ +SetRGBColor │ │ │ │ +SetBlinkSpeed │ │ │ │ +SetUnderlining │ │ │ │ +SetConsoleIntensity │ │ │ │ +pred{Color}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Color}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ColorIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ColorIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ConsoleLayer}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ConsoleLayer}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{BlinkSpeed}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{BlinkSpeed}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Underlining}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Underlining}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ConsoleIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ConsoleIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ +src/System/Console/ANSI/Types.hs │ │ │ │ +'SetDefaultColor │ │ │ │ +'SetPaletteColor │ │ │ │ +'SetColor │ │ │ │ +'SetBlinkSpeed │ │ │ │ +'SetUnderlining │ │ │ │ +'SetSwapForegroundBackground │ │ │ │ +'SetVisible │ │ │ │ +'SetItalicized │ │ │ │ +'SetConsoleIntensity │ │ │ │ +'SetRGBColor │ │ │ │ +'NormalIntensity │ │ │ │ +'FaintIntensity │ │ │ │ +'BoldIntensity │ │ │ │ +ConsoleIntensity │ │ │ │ +'NoUnderline │ │ │ │ +'DashedUnderline │ │ │ │ +'DottedUnderline │ │ │ │ +'CurlyUnderline │ │ │ │ +'DoubleUnderline │ │ │ │ +'SingleUnderline │ │ │ │ +'NoBlink │ │ │ │ +'RapidBlink │ │ │ │ +'SlowBlink │ │ │ │ +BlinkSpeed │ │ │ │ +'Underlining │ │ │ │ +'Background │ │ │ │ +'Foreground │ │ │ │ +ConsoleLayer │ │ │ │ +ColorIntensity │ │ │ │ +'Magenta │ │ │ │ +System.Console.ANSI.Types │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ +SetDefaultColor │ │ │ │ +SetPaletteColor │ │ │ │ +SetRGBColor │ │ │ │ +SetColor │ │ │ │ +SetSwapForegroundBackground │ │ │ │ +SetVisible │ │ │ │ +SetBlinkSpeed │ │ │ │ +SetUnderlining │ │ │ │ +SetItalicized │ │ │ │ +SetConsoleIntensity │ │ │ │ +NormalIntensity │ │ │ │ +FaintIntensity │ │ │ │ +BoldIntensity │ │ │ │ +NoUnderline │ │ │ │ +DashedUnderline │ │ │ │ +DottedUnderline │ │ │ │ +CurlyUnderline │ │ │ │ +DoubleUnderline │ │ │ │ +SingleUnderline │ │ │ │ +RapidBlink │ │ │ │ +SlowBlink │ │ │ │ +Underlining │ │ │ │ +Background │ │ │ │ +Foreground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Reset │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetConsoleIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetItalicized │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetUnderlining │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetBlinkSpeed │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetVisible │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetSwapForegroundBackground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetRGBColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetPaletteColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetDefaultColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.BoldIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.FaintIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NormalIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SingleUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DoubleUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.CurlyUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DottedUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DashedUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SlowBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.RapidBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Foreground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Background │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Underlining │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Dull │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Vivid │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Black │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Red │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Green │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Yellow │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Blue │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Magenta │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Cyan │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.White │ │ │ │ +Data.Colour │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +withOpacity │ │ │ │ +transparent │ │ │ │ + `withOpacity` │ │ │ │ +Data.Colour.SRGB.Linear.rgb │ │ │ │ +Data.Colour.SRGB.Linear.rgb │ │ │ │ +Data.Colour.SRGB.sRGB24read: no parse │ │ │ │ +./Data/Colour/SRGB.hs │ │ │ │ +Data.Colour.SRGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +'RGBSpace │ │ │ │ +RGBSpace │ │ │ │ +'TransferFunction │ │ │ │ +TransferFunction │ │ │ │ +Data.Colour.RGBSpace │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/RGBSpace.hs:75:3-34|[r, g, b] │ │ │ │ +Data/Colour/RGBSpace.hs:68:3-34|[r0, g0, b0] │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.RGBSpace │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.TransferFunction │ │ │ │ +ColourOps │ │ │ │ +AffineSpace │ │ │ │ +AlphaColour │ │ │ │ +./Data/Colour/Internal.hs │ │ │ │ +Data.Colour.Internal │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.C:ColourOps │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGBA │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Alpha │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Blue │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Green │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Red │ │ │ │ +Data.Colour.Chan │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +mkRGBGamut │ │ │ │ +'RGBGamut │ │ │ │ +RGBGamut │ │ │ │ +Data.Colour.RGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/RGB.hs:114:3-31|Just o │ │ │ │ +Data/Colour/RGB.hs:113:3-49|[x, y, z] │ │ │ │ +mkRGBGamut │ │ │ │ +, channelBlue = │ │ │ │ +, channelGreen = │ │ │ │ +RGB {channelRed = │ │ │ │ +channelBlue │ │ │ │ +channelGreen │ │ │ │ +channelRed │ │ │ │ +;colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGBGamut │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGB │ │ │ │ +Data.Colour.Matrix │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/Matrix.hs:(29,1)-(34,21)|function inverse │ │ │ │ +Data/Colour/Matrix.hs:(35,1)-(36,41)|function determinant │ │ │ │ +Chromaticity │ │ │ │ +Data.Colour.CIE.Chromaticity │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +mkChromaticity │ │ │ │ +mkChromaticity │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.CIE.Chromaticity.Chroma │ │ │ │ +Data.Colour.SRGB.Linear │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data.Colour.CIE.Illuminant │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +SAnnPush │ │ │ │ +SAnnPop │ │ │ │ +LayoutOptions {layoutPageWidth = │ │ │ │ +AvailablePerLine │ │ │ │ +Unbounded │ │ │ │ +Tried skipping spaces in unannotated data! Please report this as a bug in 'prettyprinter'. │ │ │ │ +'LayoutOptions │ │ │ │ +LayoutOptions │ │ │ │ +'UndoAnn │ │ │ │ +LayoutPipeline │ │ │ │ +'Nesting │ │ │ │ +'WithPageWidth │ │ │ │ +'FlatAlt │ │ │ │ +'Annotated │ │ │ │ +'AvailablePerLine │ │ │ │ +'Unbounded │ │ │ │ +PageWidth │ │ │ │ +'FittingPredicate │ │ │ │ +FittingPredicate │ │ │ │ +'RecordedWhitespace │ │ │ │ +'AnnotationLevel │ │ │ │ +WhitespaceStrippingState │ │ │ │ +'SAnnPush │ │ │ │ +'SAnnPop │ │ │ │ +SimpleDocStream │ │ │ │ +'Shallow │ │ │ │ +FusionDepth │ │ │ │ +'DontRemove │ │ │ │ +AnnotationRemoval │ │ │ │ +'Flattened │ │ │ │ +'NeverFlat │ │ │ │ +'AlreadyFlat │ │ │ │ +FlattenResult │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +text-2.1.3-inplace │ │ │ │ +emptyError │ │ │ │ +src/Prettyprinter/Internal.hs │ │ │ │ +Prettyprinter.Internal │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +overflow │ │ │ │ +src/Prettyprinter/Internal.hs:1597:15-16|case │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +src/Prettyprinter/Internal.hs:1775:15-16|case │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.C:Pretty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nil │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cons │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.UndoAnn │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Fail │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Empty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Char │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Text │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Line │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.FlatAlt │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cat │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nest │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Union │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Column │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.WithPageWidth │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nesting │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Annotated │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AvailablePerLine │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Unbounded │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AnnotationLevel │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.RecordedWhitespace │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SFail │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SEmpty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SChar │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SText │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SLine │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPush │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPop │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Shallow │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Deep │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Remove │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.DontRemove │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Flattened │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AlreadyFlat │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.NeverFlat │ │ │ │ + an empty style stack! Please report this as a bug. │ │ │ │ +Please report this as a bug │ │ │ │ + must not appear in a rendered │ │ │ │ +SimpleDocStream │ │ │ │ +. This is a bug in the layout algorithm! │ │ │ │ +An unpaired style terminator was encountered. This is a bug in the layout algorithm! Please report this as a bug │ │ │ │ +Conversion from SimpleDocStream to SimpleDocTree failed! Please report this as a bug │ │ │ │ +Conversion from SimpleDocStream to SimpleDocTree left unconsumed input! Please report this as a bug │ │ │ │ +src/Prettyprinter/Render/Util/Panic.hs │ │ │ │ +Prettyprinter.Render.Util.Panic │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +Prettyprinter.Symbols.Ascii │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ signalBarrier │ │ │ │ 'OnceRunning │ │ │ │ 'OnceDone │ │ │ │ 'OncePending │ │ │ │ 'Barrier │ │ │ │ Control.Concurrent.Extra.signalBarrier, attempt to signal a barrier that has already been signaled │ │ │ │ src/Control/Concurrent/Extra.hs │ │ │ │ @@ -5651,43 +5412,14 @@ │ │ │ │ eval_thunk_selector: strange selectee %d │ │ │ │ current segment array │ │ │ │ nonmoving scavenge: unimplemented/strange closure type %d @ %p │ │ │ │ Memory map: │ │ │ │ /proc/self/maps │ │ │ │ Could not open /proc/self/maps │ │ │ │ Error: %s │ │ │ │ -clock_gettime │ │ │ │ -clock_getres │ │ │ │ -toEnum{Clock}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{Clock}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Clock}: tried to take `pred' of first tag in enumeration │ │ │ │ -System/Clock.hsc │ │ │ │ -System.Clock │ │ │ │ -clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ │ │ │ │ -TimeSpec │ │ │ │ -, nsec = │ │ │ │ -TimeSpec {sec = │ │ │ │ -RealtimeCoarse │ │ │ │ -MonotonicCoarse │ │ │ │ -Boottime │ │ │ │ -MonotonicRaw │ │ │ │ -ThreadCPUTime │ │ │ │ -ProcessCPUTime │ │ │ │ -Realtime │ │ │ │ -Monotonic │ │ │ │ -clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.TimeSpec │ │ │ │ -clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.Monotonic │ │ │ │ -clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.Realtime │ │ │ │ -clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.ProcessCPUTime │ │ │ │ -clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.ThreadCPUTime │ │ │ │ -clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.MonotonicRaw │ │ │ │ -clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.Boottime │ │ │ │ -clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.MonotonicCoarse │ │ │ │ -clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.RealtimeCoarse │ │ │ │ System.Directory │ │ │ │ directory-1.3.8.5-inplace │ │ │ │ removePathForcibly │ │ │ │ copyFile │ │ │ │ atomicCopyFileContents │ │ │ │ withReplacementFile │ │ │ │ .copyFile.tmp │ │ │ │ @@ -6235,14 +5967,43 @@ │ │ │ │ Control.Monad.Reader.Class │ │ │ │ mtl-2.3.1-inplace │ │ │ │ mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ MonadState │ │ │ │ Control.Monad.State.Class │ │ │ │ mtl-2.3.1-inplace │ │ │ │ mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ +clock_gettime │ │ │ │ +clock_getres │ │ │ │ +toEnum{Clock}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{Clock}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Clock}: tried to take `pred' of first tag in enumeration │ │ │ │ +System/Clock.hsc │ │ │ │ +System.Clock │ │ │ │ +clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ │ │ │ │ +TimeSpec │ │ │ │ +, nsec = │ │ │ │ +TimeSpec {sec = │ │ │ │ +RealtimeCoarse │ │ │ │ +MonotonicCoarse │ │ │ │ +Boottime │ │ │ │ +MonotonicRaw │ │ │ │ +ThreadCPUTime │ │ │ │ +ProcessCPUTime │ │ │ │ +Realtime │ │ │ │ +Monotonic │ │ │ │ +clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.TimeSpec │ │ │ │ +clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.Monotonic │ │ │ │ +clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.Realtime │ │ │ │ +clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.ProcessCPUTime │ │ │ │ +clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.ThreadCPUTime │ │ │ │ +clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.MonotonicRaw │ │ │ │ +clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.Boottime │ │ │ │ +clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.MonotonicCoarse │ │ │ │ +clock-0.8.4-H2gxghH0gZSWFOI5QDUKZ:System.Clock.RealtimeCoarse │ │ │ │ Control.Monad.Trans.Accum │ │ │ │ transformers-0.6.1.1-inplace │ │ │ │ MonadTrans │ │ │ │ Control.Monad.Trans.Class │ │ │ │ transformers-0.6.1.1-inplace │ │ │ │ transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ Control.Monad.Trans.Cont │ │ │ │ @@ -6304,14 +6065,289 @@ │ │ │ │ 'WriterT │ │ │ │ Control.Monad.Trans.Writer.Strict │ │ │ │ transformers-0.6.1.1-inplace │ │ │ │ minimum: empty structure │ │ │ │ maximum: empty structure │ │ │ │ foldr1: empty structure │ │ │ │ foldl1: empty structure │ │ │ │ +breakOnAll │ │ │ │ +: empty input │ │ │ │ +Negative index │ │ │ │ +Index too large │ │ │ │ +streamError │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ +Data.Text.Internal.Fusion │ │ │ │ +emptyError │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +head_empty │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Data.Text.Text │ │ │ │ +Data.Text.Internal │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +unpackCStringLen# │ │ │ │ +overflow │ │ │ │ +Data.Text.stimes: given number does not fit into an Int! │ │ │ │ +Data.Text.stimes: given number is negative! │ │ │ │ +overflowError │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text. │ │ │ │ +: size overflow │ │ │ │ + at position │ │ │ │ +decodeASCII: detected non-ASCII codepoint │ │ │ │ +libraries/text/src/Data/Text/Encoding.hs │ │ │ │ +Decoding │ │ │ │ +Data.Text.Encoding │ │ │ │ +text-2.1.3-inplace │ │ │ │ +UTF-32BE │ │ │ │ +streamUtf32BE │ │ │ │ +UTF-32LE │ │ │ │ +streamUtf32LE │ │ │ │ +overflow │ │ │ │ +UTF-16BE │ │ │ │ +streamUtf16BE │ │ │ │ +UTF-16LE │ │ │ │ +streamUtf16LE │ │ │ │ +Data.Text.Encoding: Invalid UTF-8 stream │ │ │ │ +text-2.1.3-inplace:Data.Text.Encoding.Some │ │ │ │ +libraries/text/src/Data/Text/Encoding/Error.hs │ │ │ │ +'EncodeError │ │ │ │ +'DecodeError │ │ │ │ +libraries/text/src/Data/Text/Encoding/Error.hs:76:15-16|case │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Encoding.Error │ │ │ │ +UnicodeException │ │ │ │ +Cannot encode character '\x │ │ │ │ +Cannot encode input: │ │ │ │ +Cannot decode byte '\x │ │ │ │ +Cannot decode input: │ │ │ │ +text-2.1.3-inplace:Data.Text.Encoding.Error.DecodeError │ │ │ │ +text-2.1.3-inplace:Data.Text.Encoding.Error.EncodeError │ │ │ │ +hGetContents │ │ │ │ +hGetChunk │ │ │ │ +libraries/text/src/Data/Text/IO.hs │ │ │ │ +Data.Text.IO │ │ │ │ +text-2.1.3-inplace │ │ │ │ +overflow │ │ │ │ +Data.Text.append: size overflow │ │ │ │ +libraries/text/src/Data/Text/Internal.hs │ │ │ │ +Data.Text.Internal │ │ │ │ +text-2.1.3-inplace │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Text │ │ │ │ +Data.Text.Internal.Builder │ │ │ │ +text-2.1.3-inplace │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Builder.Buffer │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +moduleError │ │ │ │ +libraries/text/src/Data/Text/Internal/Encoding.hs │ │ │ │ +'Utf8State │ │ │ │ +Utf8State │ │ │ │ +'PartialUtf8CodePoint │ │ │ │ +PartialUtf8CodePoint │ │ │ │ +Data.Text.Internal.Encoding │ │ │ │ +text-2.1.3-inplace │ │ │ │ +, partialUtf8CodePoint = │ │ │ │ +Utf8State {utf8CodePointState = │ │ │ │ +PartialUtf8CodePoint │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8State │ │ │ │ +UTF-16LE │ │ │ │ +streamUtf16LE │ │ │ │ +UTF-16BE │ │ │ │ +streamUtf16BE │ │ │ │ +UTF-32BE │ │ │ │ +streamUtf32BE │ │ │ │ +UTF-32LE │ │ │ │ +streamUtf32LE │ │ │ │ +Data.Text.Internal.Encoding.Fusion │ │ │ │ +text-2.1.3-inplace │ │ │ │ +streamUtf8 │ │ │ │ +: Invalid │ │ │ │ +Data.Text.Internal.Encoding.Fusion. │ │ │ │ + │ │ │ │ +'Incomplete │ │ │ │ +DecoderResult │ │ │ │ +'CodePoint │ │ │ │ +CodePoint │ │ │ │ +'DecoderState │ │ │ │ +DecoderState │ │ │ │ +'ByteClass │ │ │ │ +ByteClass │ │ │ │ +Data.Text.Internal.Encoding.Utf8 │ │ │ │ +text-2.1.3-inplace │ │ │ │ +DecoderState │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8.Accept │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8.Incomplete │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Encoding.Utf8.Reject │ │ │ │ +Data.Text.Internal.Fusion.CaseMapping │ │ │ │ +text-2.1.3-inplace │ │ │ │ +overflow │ │ │ │ +head_empty │ │ │ │ +Empty stream │ │ │ │ +Negative index │ │ │ │ +Index too large │ │ │ │ +emptyError │ │ │ │ +Internal error │ │ │ │ +internalError │ │ │ │ +streamError │ │ │ │ +Data.Text.Internal.Fusion.Common. │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +text-2.1.3-inplace │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Z1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Z2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.NS │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.JS │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.RI │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Just1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Just2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.I1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.I2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.I3 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Init0 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.Init1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.L │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.R │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.N │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.J │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.C0 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Common.C1 │ │ │ │ +Data.Text.Internal.Fusion.Size: size overflow │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Size.hs │ │ │ │ +Between │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Size.hs:49:23-24|case │ │ │ │ +'Between │ │ │ │ +'Unknown │ │ │ │ +Data.Text.Internal.Fusion.Size │ │ │ │ +text-2.1.3-inplace │ │ │ │ +overflow │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Size.hs:102:10-17| │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Size.hs:102:10-17| │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Size.Between │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Size.Unknown │ │ │ │ +Data.Text.Internal.Fusion.Types │ │ │ │ +text-2.1.3-inplace │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Types.hs:(109,7)-(118,26)|function loop │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Types.hs:(96,7)-(103,71)|function loop │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Stream │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Done │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Skip │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Yield │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Scan1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.Scan2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.:*: │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS0 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.RS3 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Fusion.Types.CC │ │ │ │ +hGetLine │ │ │ │ +commitAndReleaseBuffer │ │ │ │ +no buffer! │ │ │ │ +libraries/text/src/Data/Text/Internal/IO.hs │ │ │ │ +Data.Text.Internal.IO │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Lazy: invariant violation: │ │ │ │ +libraries/text/src/Data/Text/Internal/Lazy.hs │ │ │ │ +Data.Text.Internal.Lazy │ │ │ │ +text-2.1.3-inplace │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Empty │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Chunk │ │ │ │ +Data.Text.Internal.Search │ │ │ │ +text-2.1.3-inplace │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Search.:* │ │ │ │ +StrictTextBuilder │ │ │ │ +Data.Text.Internal.StrictBuilder │ │ │ │ +text-2.1.3-inplace │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.StrictBuilder.StrictTextBuilder │ │ │ │ +breakOnAll │ │ │ │ +fromList │ │ │ │ +impossibleError │ │ │ │ +: impossible case │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +: empty input │ │ │ │ +Data.Text.Lazy. │ │ │ │ +Negative index │ │ │ │ +Index too large │ │ │ │ +streamError │ │ │ │ +libraries/text/src/Data/Text/Internal/Lazy/Fusion.hs │ │ │ │ +Data.Text.Internal.Lazy.Fusion │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +emptyError │ │ │ │ +libraries/text/src/Data/Text/Internal/Fusion/Common.hs │ │ │ │ +Data.Text.Internal.Fusion.Common │ │ │ │ +head_empty │ │ │ │ +fromStrict │ │ │ │ +Data.Text.Lazy.Text.gunfold │ │ │ │ +Data.Text.Lazy.Text │ │ │ │ +Data.Text.Lazy.stimes: given number is negative! │ │ │ │ +libraries/text/src/Data/Text/Lazy.hs │ │ │ │ +Data.Text.Lazy │ │ │ │ +text-2.1.3-inplace │ │ │ │ +overflow │ │ │ │ +Data.Text.Lazy.Encoding │ │ │ │ +text-2.1.3-inplace │ │ │ │ +UTF-32BE │ │ │ │ +streamUtf32BE │ │ │ │ +UTF-32LE │ │ │ │ +streamUtf32LE │ │ │ │ +overflow │ │ │ │ +UTF-16BE │ │ │ │ +streamUtf16BE │ │ │ │ +UTF-16LE │ │ │ │ +streamUtf16LE │ │ │ │ +Data.Text.Internal.Encoding: Invalid UTF-8 stream │ │ │ │ +Data.Text.Unsafe │ │ │ │ +text-2.1.3-inplace │ │ │ │ +text-2.1.3-inplace:Data.Text.Unsafe.Iter │ │ │ │ +Data.Text.Show │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Internal.Reverse │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Internal.Transformation │ │ │ │ +text-2.1.3-inplace │ │ │ │ +Data.Text.Array │ │ │ │ +text-2.1.3-inplace │ │ │ │ +UTF-16LE │ │ │ │ +streamUtf16LE │ │ │ │ +UTF-16BE │ │ │ │ +streamUtf16BE │ │ │ │ +UTF-32BE │ │ │ │ +streamUtf32BE │ │ │ │ +UTF-32LE │ │ │ │ +streamUtf32LE │ │ │ │ +Data.Text.Internal.Lazy.Encoding.Fusion │ │ │ │ +text-2.1.3-inplace │ │ │ │ +streamUtf8 │ │ │ │ +: Invalid │ │ │ │ +Data.Text.Lazy.Encoding.Fusion. │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.T │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S0 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S1 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S2 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S3 │ │ │ │ +text-2.1.3-inplace:Data.Text.Internal.Lazy.Encoding.Fusion.S4 │ │ │ │ +Data.Text.Internal.Lazy.Search │ │ │ │ +text-2.1.3-inplace │ │ │ │ Data.Binary.Put │ │ │ │ binary-0.8.9.3-inplace │ │ │ │ stimes: positive multiplier expected │ │ │ │ binary-0.8.9.3-inplace:Data.Binary.Put.PairS │ │ │ │ Data.Binary.Get.runGet at position │ │ │ │ Data.Binary.Get.runGetState at position │ │ │ │ libraries/binary/src/Data/Binary/Get.hs │ │ │ │ @@ -6371,14 +6407,158 @@ │ │ │ │ 'C:SumSize │ │ │ │ not enough bytes │ │ │ │ Unknown encoding for constructor │ │ │ │ libraries/binary/src/Data/Binary/Generic.hs │ │ │ │ Data.Binary.Generic │ │ │ │ binary-0.8.9.3-inplace │ │ │ │ undefined │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +intercalate │ │ │ │ +negative length: │ │ │ │ +packCStringLen │ │ │ │ +hGetNonBlocking │ │ │ │ +errorEmptyList │ │ │ │ +hGetSome │ │ │ │ +Data.ByteString.hGetLine │ │ │ │ +moduleErrorIO │ │ │ │ +empty ByteString │ │ │ │ +moduleError │ │ │ │ +Data.ByteString. │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +: illegal ByteString size │ │ │ │ + !"#$%&'()*+,-./0123456789:;<=>?@ABCDEFGHIJKLMNOPQRSTUVWXYZ[\]^_`abcdefghijklmnopqrstuvwxyz{|}~ │ │ │ │ +Negative exponent │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +moduleError │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +errorEmptyList │ │ │ │ +libraries/bytestring/Data/ByteString/Char8.hs │ │ │ │ +Data.ByteString.Char8 │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Char8.unlines │ │ │ │ +Data.ByteString.Unsafe │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +negative index: │ │ │ │ +index too large: │ │ │ │ +Strict splitWith returned [] for nonempty input │ │ │ │ +Strict split returned [] for nonempty input │ │ │ │ +hGetNonBlocking │ │ │ │ +internal error: toSplit not longer than toScan │ │ │ │ +splitAtEndFold │ │ │ │ +empty ByteString │ │ │ │ +moduleError │ │ │ │ +Data.ByteString.Lazy. │ │ │ │ +: illegal ByteString size │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ +Data.ByteString.Lazy │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ +Data.ByteString.Lazy │ │ │ │ +errorEmptyList │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy/Char8.hs │ │ │ │ +Data.ByteString.Lazy.Char8 │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Strict splitWith returned [] for nonempty input │ │ │ │ +Strict split returned [] for nonempty input │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +gunfold: unexpected constructor of lazy ByteString │ │ │ │ +Data.ByteString.Lazy: invariant violation: │ │ │ │ +Lazy.toStrict │ │ │ │ +Data.ByteString.Lazy.ByteString │ │ │ │ +stimes: non-negative multiplier expected │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy/Internal.hs │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Data.ByteString.Lazy.Internal │ │ │ │ +ByteString │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Lazy.Internal.Empty │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Lazy.Internal.Chunk │ │ │ │ +Short.intercalate │ │ │ │ +Short.cons │ │ │ │ +Short.snoc │ │ │ │ + not in range [0.. │ │ │ │ +error in array index: │ │ │ │ +indexError │ │ │ │ +negative length: │ │ │ │ +packCStringLen │ │ │ │ +moduleErrorIO │ │ │ │ +errorEmptySBS │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ShortByteString │ │ │ │ +Data.ByteString.Short.Internal.ShortByteString │ │ │ │ +unShortByteString │ │ │ │ +empty ShortByteString │ │ │ │ +moduleError │ │ │ │ +Data.ByteString.Short. │ │ │ │ +libraries/bytestring/Data/ByteString/Short/Internal.hs │ │ │ │ +ShortByteString │ │ │ │ +Data.ByteString.Short.Internal │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Short.append │ │ │ │ +Short.concat │ │ │ │ +Negative exponent │ │ │ │ + free: │ │ │ │ + required: │ │ │ │ + Not enough space after flush. │ │ │ │ +Data.ByteString.Builder.Internal.hPut: internal error. │ │ │ │ +libraries/bytestring/Data/ByteString/Builder/Internal.hs │ │ │ │ +'AllocationStrategy │ │ │ │ +AllocationStrategy │ │ │ │ +'InsertChunk │ │ │ │ +'BufferFull │ │ │ │ +BuildSignal │ │ │ │ +'Finished │ │ │ │ +ChunkIOStream │ │ │ │ +'BufferRange │ │ │ │ +BufferRange │ │ │ │ +Data.ByteString.Builder.Internal │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +stimes @Builder: non-negative multiplier expected │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.AllocationStrategy │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Done │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.BufferFull │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.InsertChunk │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Finished │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Yield1 │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Buffer │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.BufferRange │ │ │ │ +unsafePackLenLiteral │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +gunfold: unexpected constructor of strict ByteString │ │ │ │ +'SizeOverflowException │ │ │ │ +Data.ByteString.ByteString │ │ │ │ +Data.ByteString. │ │ │ │ +: size overflow │ │ │ │ +stimes @ByteString: non-negative multiplier expected │ │ │ │ +ByteString │ │ │ │ +SizeOverflowException │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Data.ByteString.Internal.Type │ │ │ │ +libraries/bytestring/Data/ByteString/Internal/Type.hs │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Internal.Type.BS │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ Data.IntSet.keysSet: Nil │ │ │ │ libraries/containers/containers/src/Data/IntMap/Internal.hs:(1353,19)-(1356,30)|lambda │ │ │ │ libraries/containers/containers/src/Data/IntMap/Internal.hs:1307:24-71|lambda │ │ │ │ @@ -6713,158 +6893,14 @@ │ │ │ │ Utils.Containers.Internal.BitQueue │ │ │ │ containers-0.7-inplace │ │ │ │ containers-0.7-inplace:Utils.Containers.Internal.BitQueue.BQB │ │ │ │ StrictPair │ │ │ │ Utils.Containers.Internal.StrictPair │ │ │ │ containers-0.7-inplace │ │ │ │ containers-0.7-inplace:Utils.Containers.Internal.StrictPair.:*: │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -intercalate │ │ │ │ -negative length: │ │ │ │ -packCStringLen │ │ │ │ -hGetNonBlocking │ │ │ │ -errorEmptyList │ │ │ │ -hGetSome │ │ │ │ -Data.ByteString.hGetLine │ │ │ │ -moduleErrorIO │ │ │ │ -empty ByteString │ │ │ │ -moduleError │ │ │ │ -Data.ByteString. │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -: illegal ByteString size │ │ │ │ - !"#$%&'()*+,-./0123456789:;<=>?@ABCDEFGHIJKLMNOPQRSTUVWXYZ[\]^_`abcdefghijklmnopqrstuvwxyz{|}~ │ │ │ │ -Negative exponent │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -moduleError │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -errorEmptyList │ │ │ │ -libraries/bytestring/Data/ByteString/Char8.hs │ │ │ │ -Data.ByteString.Char8 │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Char8.unlines │ │ │ │ -Data.ByteString.Unsafe │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -negative index: │ │ │ │ -index too large: │ │ │ │ -Strict splitWith returned [] for nonempty input │ │ │ │ -Strict split returned [] for nonempty input │ │ │ │ -hGetNonBlocking │ │ │ │ -internal error: toSplit not longer than toScan │ │ │ │ -splitAtEndFold │ │ │ │ -empty ByteString │ │ │ │ -moduleError │ │ │ │ -Data.ByteString.Lazy. │ │ │ │ -: illegal ByteString size │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ -Data.ByteString.Lazy │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ -Data.ByteString.Lazy │ │ │ │ -errorEmptyList │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy/Char8.hs │ │ │ │ -Data.ByteString.Lazy.Char8 │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Strict splitWith returned [] for nonempty input │ │ │ │ -Strict split returned [] for nonempty input │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -gunfold: unexpected constructor of lazy ByteString │ │ │ │ -Data.ByteString.Lazy: invariant violation: │ │ │ │ -Lazy.toStrict │ │ │ │ -Data.ByteString.Lazy.ByteString │ │ │ │ -stimes: non-negative multiplier expected │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy/Internal.hs │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Data.ByteString.Lazy.Internal │ │ │ │ -ByteString │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Lazy.Internal.Empty │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Lazy.Internal.Chunk │ │ │ │ -Short.intercalate │ │ │ │ -Short.cons │ │ │ │ -Short.snoc │ │ │ │ - not in range [0.. │ │ │ │ -error in array index: │ │ │ │ -indexError │ │ │ │ -negative length: │ │ │ │ -packCStringLen │ │ │ │ -moduleErrorIO │ │ │ │ -errorEmptySBS │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ShortByteString │ │ │ │ -Data.ByteString.Short.Internal.ShortByteString │ │ │ │ -unShortByteString │ │ │ │ -empty ShortByteString │ │ │ │ -moduleError │ │ │ │ -Data.ByteString.Short. │ │ │ │ -libraries/bytestring/Data/ByteString/Short/Internal.hs │ │ │ │ -ShortByteString │ │ │ │ -Data.ByteString.Short.Internal │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Short.append │ │ │ │ -Short.concat │ │ │ │ -Negative exponent │ │ │ │ - free: │ │ │ │ - required: │ │ │ │ - Not enough space after flush. │ │ │ │ -Data.ByteString.Builder.Internal.hPut: internal error. │ │ │ │ -libraries/bytestring/Data/ByteString/Builder/Internal.hs │ │ │ │ -'AllocationStrategy │ │ │ │ -AllocationStrategy │ │ │ │ -'InsertChunk │ │ │ │ -'BufferFull │ │ │ │ -BuildSignal │ │ │ │ -'Finished │ │ │ │ -ChunkIOStream │ │ │ │ -'BufferRange │ │ │ │ -BufferRange │ │ │ │ -Data.ByteString.Builder.Internal │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -stimes @Builder: non-negative multiplier expected │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.AllocationStrategy │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Done │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.BufferFull │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.InsertChunk │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Finished │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Yield1 │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Buffer │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.BufferRange │ │ │ │ -unsafePackLenLiteral │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -gunfold: unexpected constructor of strict ByteString │ │ │ │ -'SizeOverflowException │ │ │ │ -Data.ByteString.ByteString │ │ │ │ -Data.ByteString. │ │ │ │ -: size overflow │ │ │ │ -stimes @ByteString: non-negative multiplier expected │ │ │ │ -ByteString │ │ │ │ -SizeOverflowException │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Data.ByteString.Internal.Type │ │ │ │ -libraries/bytestring/Data/ByteString/Internal/Type.hs │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Internal.Type.BS │ │ │ │ 'QuasiQuoter │ │ │ │ QuasiQuoter │ │ │ │ Language.Haskell.TH.Quote │ │ │ │ template-haskell │ │ │ │ template-haskell:Language.Haskell.TH.Quote.QuasiQuoter │ │ │ │ extsEnabled │ │ │ │ isExtEnabled │ │ │ │ @@ -7809,50 +7845,14 @@ │ │ │ │ libraries/array/Data/Array/Base.hs │ │ │ │ Data.Array.Base │ │ │ │ array-0.5.8.0-inplace │ │ │ │ array-0.5.8.0-inplace:Data.Array.Base.STUArray │ │ │ │ array-0.5.8.0-inplace:Data.Array.Base.C:MArray │ │ │ │ array-0.5.8.0-inplace:Data.Array.Base.UArray │ │ │ │ array-0.5.8.0-inplace:Data.Array.Base.C:IArray │ │ │ │ -'Splitter │ │ │ │ -Splitter │ │ │ │ -'KeepBlank │ │ │ │ -'DropBlank │ │ │ │ -EndPolicy │ │ │ │ -'KeepBlankFields │ │ │ │ -'DropBlankFields │ │ │ │ -'Condense │ │ │ │ -CondensePolicy │ │ │ │ -'KeepRight │ │ │ │ -'KeepLeft │ │ │ │ -DelimPolicy │ │ │ │ -'Delimiter │ │ │ │ -Delimiter │ │ │ │ -Data.List.Split.Internals │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP │ │ │ │ -src/Data/List/Split/Internals.hs:116:19-20|case │ │ │ │ -KeepBlank │ │ │ │ -DropBlank │ │ │ │ -KeepBlankFields │ │ │ │ -DropBlankFields │ │ │ │ -Condense │ │ │ │ -KeepRight │ │ │ │ -KeepLeft │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Delim │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Text │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Splitter │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlank │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlank │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Condense │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlankFields │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlankFields │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Drop │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Keep │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepLeft │ │ │ │ -split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepRight │ │ │ │ 'WrapArrow │ │ │ │ WrappedArrow │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ 'WrapMonad │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -85,77 +85,77 @@ │ │ │ │ 0x00009cf4 70655f75 696e7433 32006666 695f7479 pe_uint32.ffi_ty │ │ │ │ 0x00009d04 70655f73 696e7438 00666669 5f707265 pe_sint8.ffi_pre │ │ │ │ 0x00009d14 705f636c 6f737572 655f6c6f 63004c49 p_closure_loc.LI │ │ │ │ 0x00009d24 42464649 5f434c4f 53555245 5f382e30 BFFI_CLOSURE_8.0 │ │ │ │ 0x00009d34 00666669 5f636c6f 73757265 5f616c6c .ffi_closure_all │ │ │ │ 0x00009d44 6f630066 66695f70 7265705f 63696600 oc.ffi_prep_cif. │ │ │ │ 0x00009d54 6666695f 636c6f73 7572655f 66726565 ffi_closure_free │ │ │ │ - 0x00009d64 00666f70 656e3634 00737470 63707900 .fopen64.stpcpy. │ │ │ │ - 0x00009d74 76736e70 72696e74 66006663 6c6f7365 vsnprintf.fclose │ │ │ │ - 0x00009d84 00707269 6e746600 70757473 00737072 .printf.puts.spr │ │ │ │ - 0x00009d94 696e7466 00706f73 69785f6d 656d616c intf.posix_memal │ │ │ │ - 0x00009da4 69676e00 7374726e 6c656e00 5f5f6374 ign.strnlen.__ct │ │ │ │ - 0x00009db4 696d6536 345f7200 5f5f7469 6d653634 ime64_r.__time64 │ │ │ │ - 0x00009dc4 005f5f6e 616e6f73 6c656570 36340073 .__nanosleep64.s │ │ │ │ - 0x00009dd4 65746c6f 63616c65 005f5f69 736f6332 etlocale.__isoc2 │ │ │ │ - 0x00009de4 335f7374 72746f6c 005f5f69 736f6332 3_strtol.__isoc2 │ │ │ │ - 0x00009df4 335f7374 72746f75 6c007374 72657272 3_strtoul.strerr │ │ │ │ - 0x00009e04 6f720073 74646572 72006670 75746300 or.stderr.fputc. │ │ │ │ - 0x00009e14 66707269 6e746600 73747272 63687200 fprintf.strrchr. │ │ │ │ - 0x00009e24 5f5f6374 7970655f 625f6c6f 63007374 __ctype_b_loc.st │ │ │ │ - 0x00009e34 646f7574 00737472 746f6400 73747264 dout.strtod.strd │ │ │ │ - 0x00009e44 75700066 666c7573 68007374 726e636d up.fflush.strncm │ │ │ │ - 0x00009e54 70007374 72637079 00766670 72696e74 p.strcpy.vfprint │ │ │ │ - 0x00009e64 66007374 726e6370 7900736e 7072696e f.strncpy.snprin │ │ │ │ - 0x00009e74 74660073 7472636d 70005f5f 6c6f6361 tf.strcmp.__loca │ │ │ │ - 0x00009e84 6c74696d 6536345f 72005f5f 636c6f63 ltime64_r.__cloc │ │ │ │ - 0x00009e94 6b5f6765 7474696d 65363400 5f5f636c k_gettime64.__cl │ │ │ │ - 0x00009ea4 6f636b5f 67657472 65733634 005f5f6c ock_getres64.__l │ │ │ │ - 0x00009eb4 7574696d 65733634 005f5f66 7574696d utimes64.__futim │ │ │ │ - 0x00009ec4 65733634 005f5f66 7574696d 656e7336 es64.__futimens6 │ │ │ │ - 0x00009ed4 34005f5f 7574696d 65733634 005f5f75 4.__utimes64.__u │ │ │ │ - 0x00009ee4 74696d65 6e736174 3634006d 6b6e6f64 timensat64.mknod │ │ │ │ - 0x00009ef4 00474c49 42435f32 2e333300 5f5f6c73 .GLIBC_2.33.__ls │ │ │ │ - 0x00009f04 74617436 345f7469 6d653634 00636c6f tat64_time64.clo │ │ │ │ - 0x00009f14 636b5f67 65747469 6d650063 6c6f636b ck_gettime.clock │ │ │ │ - 0x00009f24 5f676574 72657300 70697065 3200474c _getres.pipe2.GL │ │ │ │ - 0x00009f34 4942435f 322e3900 5f5f6663 6e746c5f IBC_2.9.__fcntl_ │ │ │ │ - 0x00009f44 74696d65 3634005f 5f676d70 6e5f6d75 time64.__gmpn_mu │ │ │ │ - 0x00009f54 6c005f5f 676d706e 5f6d756c 5f31005f l.__gmpn_mul_1._ │ │ │ │ - 0x00009f64 5f676d70 6e5f7375 625f3100 5f5f676d _gmpn_sub_1.__gm │ │ │ │ - 0x00009f74 706e5f61 64645f31 005f5f67 6d706e5f pn_add_1.__gmpn_ │ │ │ │ - 0x00009f84 706f7063 6f756e74 005f5f67 6d706e5f popcount.__gmpn_ │ │ │ │ - 0x00009f94 6d6f645f 31005f5f 676d706e 5f737562 mod_1.__gmpn_sub │ │ │ │ - 0x00009fa4 005f5f67 6d706e5f 61646400 5f5f676d .__gmpn_add.__gm │ │ │ │ - 0x00009fb4 706e5f64 69767265 6d5f3100 5f5f676d pn_divrem_1.__gm │ │ │ │ - 0x00009fc4 706e5f63 6d70005f 5f676d70 6e5f786f pn_cmp.__gmpn_xo │ │ │ │ - 0x00009fd4 725f6e00 5f5f676d 706e5f69 6f725f6e r_n.__gmpn_ior_n │ │ │ │ - 0x00009fe4 005f5f67 6d706e5f 616e646e 5f6e005f .__gmpn_andn_n._ │ │ │ │ - 0x00009ff4 5f676d70 6e5f616e 645f6e00 5f5f676d _gmpn_and_n.__gm │ │ │ │ - 0x0000a004 707a5f69 6e766572 74005f5f 676d707a pz_invert.__gmpz │ │ │ │ - 0x0000a014 5f706f77 6d5f7365 63005f5f 676d707a _powm_sec.__gmpz │ │ │ │ - 0x0000a024 5f706f77 6d005f5f 676d707a 5f6e6578 _powm.__gmpz_nex │ │ │ │ - 0x0000a034 74707269 6d65005f 5f676d70 7a5f7072 tprime.__gmpz_pr │ │ │ │ - 0x0000a044 6f626162 5f707269 6d655f70 005f5f67 obab_prime_p.__g │ │ │ │ - 0x0000a054 6d707a5f 6578706f 7274005f 5f676d70 mpz_export.__gmp │ │ │ │ - 0x0000a064 7a5f7369 7a65696e 62617365 005f5f67 z_sizeinbase.__g │ │ │ │ - 0x0000a074 6d706e5f 74646976 5f717200 5f5f676d mpn_tdiv_qr.__gm │ │ │ │ - 0x0000a084 707a5f67 63646578 74005f5f 676d707a pz_gcdext.__gmpz │ │ │ │ - 0x0000a094 5f636c65 6172005f 5f676d70 7a5f6763 _clear.__gmpz_gc │ │ │ │ - 0x0000a0a4 64005f5f 676d707a 5f696e69 74005f5f d.__gmpz_init.__ │ │ │ │ - 0x0000a0b4 676d706e 5f676364 5f31005f 5f676d70 gmpn_gcd_1.__gmp │ │ │ │ - 0x0000a0c4 7a5f6765 745f645f 32657870 005f5f67 z_get_d_2exp.__g │ │ │ │ - 0x0000a0d4 6d707a5f 6765745f 64005f5f 676d706e mpz_get_d.__gmpn │ │ │ │ - 0x0000a0e4 5f6c7368 69667400 5f5f676d 706e5f72 _lshift.__gmpn_r │ │ │ │ - 0x0000a0f4 73686966 74006578 65637670 6500474c shift.execvpe.GL │ │ │ │ - 0x0000a104 4942435f 322e3131 0065706f 6c6c5f77 IBC_2.11.epoll_w │ │ │ │ - 0x0000a114 61697400 65706f6c 6c5f6372 65617465 ait.epoll_create │ │ │ │ - 0x0000a124 0065706f 6c6c5f63 746c0065 76656e74 .epoll_ctl.event │ │ │ │ - 0x0000a134 66640047 4c494243 5f322e37 00657665 fd.GLIBC_2.7.eve │ │ │ │ - 0x0000a144 6e746664 5f777269 74650061 626f7274 ntfd_write.abort │ │ │ │ + 0x00009d64 00666f70 656e3634 00636c6f 636b5f67 .fopen64.clock_g │ │ │ │ + 0x00009d74 65747265 7300636c 6f636b5f 67657474 etres.clock_gett │ │ │ │ + 0x00009d84 696d6500 73747063 70790076 736e7072 ime.stpcpy.vsnpr │ │ │ │ + 0x00009d94 696e7466 0066636c 6f736500 7072696e intf.fclose.prin │ │ │ │ + 0x00009da4 74660070 75747300 73707269 6e746600 tf.puts.sprintf. │ │ │ │ + 0x00009db4 706f7369 785f6d65 6d616c69 676e0073 posix_memalign.s │ │ │ │ + 0x00009dc4 74726e6c 656e005f 5f637469 6d653634 trnlen.__ctime64 │ │ │ │ + 0x00009dd4 5f72005f 5f74696d 65363400 5f5f6e61 _r.__time64.__na │ │ │ │ + 0x00009de4 6e6f736c 65657036 34007365 746c6f63 nosleep64.setloc │ │ │ │ + 0x00009df4 616c6500 5f5f6973 6f633233 5f737472 ale.__isoc23_str │ │ │ │ + 0x00009e04 746f6c00 5f5f6973 6f633233 5f737472 tol.__isoc23_str │ │ │ │ + 0x00009e14 746f756c 00737472 6572726f 72007374 toul.strerror.st │ │ │ │ + 0x00009e24 64657272 00667075 74630066 7072696e derr.fputc.fprin │ │ │ │ + 0x00009e34 74660073 74727263 6872005f 5f637479 tf.strrchr.__cty │ │ │ │ + 0x00009e44 70655f62 5f6c6f63 00737464 6f757400 pe_b_loc.stdout. │ │ │ │ + 0x00009e54 73747274 6f640073 74726475 70006666 strtod.strdup.ff │ │ │ │ + 0x00009e64 6c757368 00737472 6e636d70 00737472 lush.strncmp.str │ │ │ │ + 0x00009e74 63707900 76667072 696e7466 00737472 cpy.vfprintf.str │ │ │ │ + 0x00009e84 6e637079 00736e70 72696e74 66007374 ncpy.snprintf.st │ │ │ │ + 0x00009e94 72636d70 005f5f6c 6f63616c 74696d65 rcmp.__localtime │ │ │ │ + 0x00009ea4 36345f72 005f5f63 6c6f636b 5f676574 64_r.__clock_get │ │ │ │ + 0x00009eb4 74696d65 3634005f 5f636c6f 636b5f67 time64.__clock_g │ │ │ │ + 0x00009ec4 65747265 73363400 5f5f6675 74696d65 etres64.__futime │ │ │ │ + 0x00009ed4 6e733634 005f5f66 7574696d 65733634 ns64.__futimes64 │ │ │ │ + 0x00009ee4 005f5f75 74696d65 73363400 5f5f6c75 .__utimes64.__lu │ │ │ │ + 0x00009ef4 74696d65 73363400 5f5f7574 696d656e times64.__utimen │ │ │ │ + 0x00009f04 73617436 34005f5f 6c737461 7436345f sat64.__lstat64_ │ │ │ │ + 0x00009f14 74696d65 3634005f 5f676d70 6e5f6d75 time64.__gmpn_mu │ │ │ │ + 0x00009f24 6c005f5f 676d706e 5f6d756c 5f31005f l.__gmpn_mul_1._ │ │ │ │ + 0x00009f34 5f676d70 6e5f7375 625f3100 5f5f676d _gmpn_sub_1.__gm │ │ │ │ + 0x00009f44 706e5f61 64645f31 005f5f67 6d706e5f pn_add_1.__gmpn_ │ │ │ │ + 0x00009f54 706f7063 6f756e74 005f5f67 6d706e5f popcount.__gmpn_ │ │ │ │ + 0x00009f64 6d6f645f 31005f5f 676d706e 5f737562 mod_1.__gmpn_sub │ │ │ │ + 0x00009f74 005f5f67 6d706e5f 61646400 5f5f676d .__gmpn_add.__gm │ │ │ │ + 0x00009f84 706e5f64 69767265 6d5f3100 5f5f676d pn_divrem_1.__gm │ │ │ │ + 0x00009f94 706e5f63 6d70005f 5f676d70 6e5f786f pn_cmp.__gmpn_xo │ │ │ │ + 0x00009fa4 725f6e00 5f5f676d 706e5f69 6f725f6e r_n.__gmpn_ior_n │ │ │ │ + 0x00009fb4 005f5f67 6d706e5f 616e646e 5f6e005f .__gmpn_andn_n._ │ │ │ │ + 0x00009fc4 5f676d70 6e5f616e 645f6e00 5f5f676d _gmpn_and_n.__gm │ │ │ │ + 0x00009fd4 707a5f69 6e766572 74005f5f 676d707a pz_invert.__gmpz │ │ │ │ + 0x00009fe4 5f706f77 6d5f7365 63005f5f 676d707a _powm_sec.__gmpz │ │ │ │ + 0x00009ff4 5f706f77 6d005f5f 676d707a 5f6e6578 _powm.__gmpz_nex │ │ │ │ + 0x0000a004 74707269 6d65005f 5f676d70 7a5f7072 tprime.__gmpz_pr │ │ │ │ + 0x0000a014 6f626162 5f707269 6d655f70 005f5f67 obab_prime_p.__g │ │ │ │ + 0x0000a024 6d707a5f 6578706f 7274005f 5f676d70 mpz_export.__gmp │ │ │ │ + 0x0000a034 7a5f7369 7a65696e 62617365 005f5f67 z_sizeinbase.__g │ │ │ │ + 0x0000a044 6d706e5f 74646976 5f717200 5f5f676d mpn_tdiv_qr.__gm │ │ │ │ + 0x0000a054 707a5f67 63646578 74005f5f 676d707a pz_gcdext.__gmpz │ │ │ │ + 0x0000a064 5f636c65 6172005f 5f676d70 7a5f6763 _clear.__gmpz_gc │ │ │ │ + 0x0000a074 64005f5f 676d707a 5f696e69 74005f5f d.__gmpz_init.__ │ │ │ │ + 0x0000a084 676d706e 5f676364 5f31005f 5f676d70 gmpn_gcd_1.__gmp │ │ │ │ + 0x0000a094 7a5f6765 745f645f 32657870 005f5f67 z_get_d_2exp.__g │ │ │ │ + 0x0000a0a4 6d707a5f 6765745f 64005f5f 676d706e mpz_get_d.__gmpn │ │ │ │ + 0x0000a0b4 5f6c7368 69667400 5f5f676d 706e5f72 _lshift.__gmpn_r │ │ │ │ + 0x0000a0c4 73686966 74006d6b 6e6f6400 474c4942 shift.mknod.GLIB │ │ │ │ + 0x0000a0d4 435f322e 33330070 69706532 00474c49 C_2.33.pipe2.GLI │ │ │ │ + 0x0000a0e4 42435f32 2e39005f 5f66636e 746c5f74 BC_2.9.__fcntl_t │ │ │ │ + 0x0000a0f4 696d6536 34006570 6f6c6c5f 77616974 ime64.epoll_wait │ │ │ │ + 0x0000a104 0065706f 6c6c5f63 72656174 65006570 .epoll_create.ep │ │ │ │ + 0x0000a114 6f6c6c5f 63746c00 6576656e 74666400 oll_ctl.eventfd. │ │ │ │ + 0x0000a124 474c4942 435f322e 37006576 656e7466 GLIBC_2.7.eventf │ │ │ │ + 0x0000a134 645f7772 69746500 65786563 76706500 d_write.execvpe. │ │ │ │ + 0x0000a144 474c4942 435f322e 31310061 626f7274 GLIBC_2.11.abort │ │ │ │ 0x0000a154 00726169 73650066 77726974 65005f5f .raise.fwrite.__ │ │ │ │ 0x0000a164 676d6f6e 5f737461 72745f5f 0071736f gmon_start__.qso │ │ │ │ 0x0000a174 7274005f 5f617373 6572745f 6661696c rt.__assert_fail │ │ │ │ 0x0000a184 005f4954 4d5f6465 72656769 73746572 ._ITM_deregister │ │ │ │ 0x0000a194 544d436c 6f6e6554 61626c65 005f4954 TMCloneTable._IT │ │ │ │ 0x0000a1a4 4d5f7265 67697374 6572544d 436c6f6e M_registerTMClon │ │ │ │ 0x0000a1b4 65546162 6c650061 636f7368 66006c69 eTable.acoshf.li │ │ │ │ @@ -171,86 +171,86 @@ │ │ │ │ 0x0000a254 6e686600 61636f73 66007369 6e636f73 nhf.acosf.sincos │ │ │ │ 0x0000a264 00706f77 66006578 70006163 6f736800 .powf.exp.acosh. │ │ │ │ 0x0000a274 6173696e 68660063 65696c00 6578706d asinhf.ceil.expm │ │ │ │ 0x0000a284 31660065 78706600 636f7368 66006c6f 1f.expf.coshf.lo │ │ │ │ 0x0000a294 67317066 006c6f67 0073696e 66007369 g1pf.log.sinf.si │ │ │ │ 0x0000a2a4 6e680061 636f7300 6174616e 6866006d nh.acos.atanhf.m │ │ │ │ 0x0000a2b4 656d6370 79006d65 6d636d70 0062636d emcpy.memcmp.bcm │ │ │ │ - 0x0000a2c4 70006d65 6d636872 00726567 65786563 p.memchr.regexec │ │ │ │ - 0x0000a2d4 00726567 6572726f 72006d61 6c6c6f63 .regerror.malloc │ │ │ │ - 0x0000a2e4 00726567 636f6d70 006d656d 73657400 .regcomp.memset. │ │ │ │ - 0x0000a2f4 72656766 72656500 66726565 006d656d regfree.free.mem │ │ │ │ - 0x0000a304 6d6f7665 00676574 656e7472 6f707900 move.getentropy. │ │ │ │ - 0x0000a314 474c4942 435f322e 3235005f 5f757469 GLIBC_2.25.__uti │ │ │ │ + 0x0000a2c4 70006d65 6d636872 006d656d 73657400 p.memchr.memset. │ │ │ │ + 0x0000a2d4 67657465 6e74726f 70790047 4c494243 getentropy.GLIBC │ │ │ │ + 0x0000a2e4 5f322e32 35007265 67657272 6f720072 _2.25.regerror.r │ │ │ │ + 0x0000a2f4 65676578 65630072 6567636f 6d70006d egexec.regcomp.m │ │ │ │ + 0x0000a304 616c6c6f 63007265 67667265 65006672 alloc.regfree.fr │ │ │ │ + 0x0000a314 6565006d 656d6d6f 7665005f 5f757469 ee.memmove.__uti │ │ │ │ 0x0000a324 6d653634 00676574 70676964 006b696c me64.getpgid.kil │ │ │ │ - 0x0000a334 6c706700 706f7369 785f7370 61776e5f lpg.posix_spawn_ │ │ │ │ - 0x0000a344 66696c65 5f616374 696f6e73 5f616464 file_actions_add │ │ │ │ - 0x0000a354 63686469 725f6e70 00706f73 69785f73 chdir_np.posix_s │ │ │ │ - 0x0000a364 7061776e 7000474c 4942435f 322e3135 pawnp.GLIBC_2.15 │ │ │ │ - 0x0000a374 00777269 7465005f 5f657272 6e6f5f6c .write.__errno_l │ │ │ │ - 0x0000a384 6f636174 696f6e00 64757032 005f6578 ocation.dup2._ex │ │ │ │ - 0x0000a394 69740072 65616400 73797363 6f6e6600 it.read.sysconf. │ │ │ │ - 0x0000a3a4 666f726b 00706970 65006765 74707775 fork.pipe.getpwu │ │ │ │ - 0x0000a3b4 69645f72 00636c6f 73650073 65746769 id_r.close.setgi │ │ │ │ - 0x0000a3c4 64007365 74756964 006b696c 6c00696e d.setuid.kill.in │ │ │ │ - 0x0000a3d4 69746772 6f757073 00776169 74706964 itgroups.waitpid │ │ │ │ - 0x0000a3e4 00706f73 69785f73 7061776e 61747472 .posix_spawnattr │ │ │ │ - 0x0000a3f4 5f736574 73696764 65666175 6c740063 _setsigdefault.c │ │ │ │ - 0x0000a404 68646972 00736967 61646473 65740067 hdir.sigaddset.g │ │ │ │ - 0x0000a414 65746769 6400706f 7369785f 73706177 etgid.posix_spaw │ │ │ │ - 0x0000a424 6e617474 725f7365 74666c61 67730073 nattr_setflags.s │ │ │ │ - 0x0000a434 65747067 69640073 65747369 6400656e etpgid.setsid.en │ │ │ │ - 0x0000a444 7669726f 6e007369 67656d70 74797365 viron.sigemptyse │ │ │ │ - 0x0000a454 74007369 67616374 696f6e00 65786563 t.sigaction.exec │ │ │ │ - 0x0000a464 76700070 6f736978 5f737061 776e5f66 vp.posix_spawn_f │ │ │ │ - 0x0000a474 696c655f 61637469 6f6e735f 6164646f ile_actions_addo │ │ │ │ - 0x0000a484 70656e00 706f7369 785f7370 61776e5f pen.posix_spawn_ │ │ │ │ - 0x0000a494 66696c65 5f616374 696f6e73 5f616464 file_actions_add │ │ │ │ - 0x0000a4a4 636c6f73 6500706f 7369785f 73706177 close.posix_spaw │ │ │ │ - 0x0000a4b4 6e5f6669 6c655f61 6374696f 6e735f61 n_file_actions_a │ │ │ │ - 0x0000a4c4 64646475 70320070 6f736978 5f737061 dddup2.posix_spa │ │ │ │ - 0x0000a4d4 776e5f66 696c655f 61637469 6f6e735f wn_file_actions_ │ │ │ │ - 0x0000a4e4 696e6974 00706f73 69785f73 7061776e init.posix_spawn │ │ │ │ - 0x0000a4f4 61747472 5f696e69 7400706f 7369785f attr_init.posix_ │ │ │ │ - 0x0000a504 73706177 6e5f6669 6c655f61 6374696f spawn_file_actio │ │ │ │ - 0x0000a514 6e735f64 65737472 6f790070 6f736978 ns_destroy.posix │ │ │ │ - 0x0000a524 5f737061 776e6174 74725f64 65737472 _spawnattr_destr │ │ │ │ - 0x0000a534 6f790067 65746575 69640072 65616c70 oy.geteuid.realp │ │ │ │ - 0x0000a544 61746800 7374726c 656e0063 686f776e ath.strlen.chown │ │ │ │ - 0x0000a554 00736967 64656c73 65740073 69676669 .sigdelset.sigfi │ │ │ │ - 0x0000a564 6c6c7365 74007369 6769736d 656d6265 llset.sigismembe │ │ │ │ - 0x0000a574 7200616c 61726d00 73696773 75737065 r.alarm.sigsuspe │ │ │ │ + 0x0000a334 6c706700 706f7369 785f7370 61776e70 lpg.posix_spawnp │ │ │ │ + 0x0000a344 00474c49 42435f32 2e313500 666f726b .GLIBC_2.15.fork │ │ │ │ + 0x0000a354 00737973 636f6e66 00706970 65007265 .sysconf.pipe.re │ │ │ │ + 0x0000a364 61640073 65746769 6400636c 6f736500 ad.setgid.close. │ │ │ │ + 0x0000a374 696e6974 67726f75 70730067 65747077 initgroups.getpw │ │ │ │ + 0x0000a384 7569645f 72006b69 6c6c0063 68646972 uid_r.kill.chdir │ │ │ │ + 0x0000a394 00776169 74706964 00736574 75696400 .waitpid.setuid. │ │ │ │ + 0x0000a3a4 5f5f6572 726e6f5f 6c6f6361 74696f6e __errno_location │ │ │ │ + 0x0000a3b4 00676574 67696400 77726974 65005f65 .getgid.write._e │ │ │ │ + 0x0000a3c4 78697400 73657473 69640064 75703200 xit.setsid.dup2. │ │ │ │ + 0x0000a3d4 73657470 67696400 73696761 6374696f setpgid.sigactio │ │ │ │ + 0x0000a3e4 6e007369 67656d70 74797365 74006578 n.sigemptyset.ex │ │ │ │ + 0x0000a3f4 65637670 00706f73 69785f73 7061776e ecvp.posix_spawn │ │ │ │ + 0x0000a404 5f66696c 655f6163 74696f6e 735f6164 _file_actions_ad │ │ │ │ + 0x0000a414 646f7065 6e00706f 7369785f 73706177 dopen.posix_spaw │ │ │ │ + 0x0000a424 6e5f6669 6c655f61 6374696f 6e735f61 n_file_actions_a │ │ │ │ + 0x0000a434 6464636c 6f736500 706f7369 785f7370 ddclose.posix_sp │ │ │ │ + 0x0000a444 61776e5f 66696c65 5f616374 696f6e73 awn_file_actions │ │ │ │ + 0x0000a454 5f616464 64757032 00706f73 69785f73 _adddup2.posix_s │ │ │ │ + 0x0000a464 7061776e 5f66696c 655f6163 74696f6e pawn_file_action │ │ │ │ + 0x0000a474 735f696e 69740070 6f736978 5f737061 s_init.posix_spa │ │ │ │ + 0x0000a484 776e6174 74725f69 6e697400 706f7369 wnattr_init.posi │ │ │ │ + 0x0000a494 785f7370 61776e5f 66696c65 5f616374 x_spawn_file_act │ │ │ │ + 0x0000a4a4 696f6e73 5f616464 63686469 725f6e70 ions_addchdir_np │ │ │ │ + 0x0000a4b4 00706f73 69785f73 7061776e 5f66696c .posix_spawn_fil │ │ │ │ + 0x0000a4c4 655f6163 74696f6e 735f6465 7374726f e_actions_destro │ │ │ │ + 0x0000a4d4 7900706f 7369785f 73706177 6e617474 y.posix_spawnatt │ │ │ │ + 0x0000a4e4 725f6465 7374726f 79007369 67616464 r_destroy.sigadd │ │ │ │ + 0x0000a4f4 73657400 706f7369 785f7370 61776e61 set.posix_spawna │ │ │ │ + 0x0000a504 7474725f 73657473 69676465 6661756c ttr_setsigdefaul │ │ │ │ + 0x0000a514 7400706f 7369785f 73706177 6e617474 t.posix_spawnatt │ │ │ │ + 0x0000a524 725f7365 74666c61 67730065 6e766972 r_setflags.envir │ │ │ │ + 0x0000a534 6f6e0073 74726c65 6e007265 616c7061 on.strlen.realpa │ │ │ │ + 0x0000a544 74680067 65746575 69640063 686f776e th.geteuid.chown │ │ │ │ + 0x0000a554 00736967 69736d65 6d626572 00736967 .sigismember.sig │ │ │ │ + 0x0000a564 64656c73 65740073 69676669 6c6c7365 delset.sigfillse │ │ │ │ + 0x0000a574 7400616c 61726d00 73696773 75737065 t.alarm.sigsuspe │ │ │ │ 0x0000a584 6e640073 69677065 6e64696e 67006765 nd.sigpending.ge │ │ │ │ - 0x0000a594 74677267 69645f72 00676574 70776e61 tgrgid_r.getpwna │ │ │ │ - 0x0000a5a4 6d5f7200 67657467 726e616d 5f720067 m_r.getgrnam_r.g │ │ │ │ + 0x0000a594 74677267 69645f72 00676574 67726e61 tgrgid_r.getgrna │ │ │ │ + 0x0000a5a4 6d5f7200 67657470 776e616d 5f720067 m_r.getpwnam_r.g │ │ │ │ 0x0000a5b4 65746772 6f757073 00736574 67726f75 etgroups.setgrou │ │ │ │ - 0x0000a5c4 70730067 65747569 64007365 74657569 ps.getuid.seteui │ │ │ │ - 0x0000a5d4 64006765 74656769 6400656e 64707765 d.getegid.endpwe │ │ │ │ - 0x0000a5e4 6e740073 65747077 656e7400 67657470 nt.setpwent.getp │ │ │ │ - 0x0000a5f4 77656e74 00736574 65676964 00676574 went.setegid.get │ │ │ │ - 0x0000a604 6c6f6769 6e00656e 64677265 6e740073 login.endgrent.s │ │ │ │ - 0x0000a614 65746772 656e7400 67657467 72656e74 etgrent.getgrent │ │ │ │ + 0x0000a5c4 70730067 65747569 64007365 74656769 ps.getuid.setegi │ │ │ │ + 0x0000a5d4 64007365 74657569 64006765 74656769 d.seteuid.getegi │ │ │ │ + 0x0000a5e4 64006765 74677265 6e740065 6e647077 d.getgrent.endpw │ │ │ │ + 0x0000a5f4 656e7400 73657470 77656e74 00676574 ent.setpwent.get │ │ │ │ + 0x0000a604 7077656e 74006765 746c6f67 696e0065 pwent.getlogin.e │ │ │ │ + 0x0000a614 6e646772 656e7400 73657467 72656e74 ndgrent.setgrent │ │ │ │ 0x0000a624 006f7065 6e646972 006d6b64 69720072 .opendir.mkdir.r │ │ │ │ 0x0000a634 6d646972 00676574 63776400 7472756e mdir.getcwd.trun │ │ │ │ 0x0000a644 63617465 36340072 656e616d 65007379 cate64.rename.sy │ │ │ │ 0x0000a654 6d6c696e 6b006c69 6e6b006c 63686f77 mlink.link.lchow │ │ │ │ 0x0000a664 6e007265 61646c69 6e6b0075 6e6c696e n.readlink.unlin │ │ │ │ 0x0000a674 6b006163 63657373 0063686d 6f640070 k.access.chmod.p │ │ │ │ 0x0000a684 61746863 6f6e6600 756e7365 74656e76 athconf.unsetenv │ │ │ │ 0x0000a694 00636c65 6172656e 76006765 74656e76 .clearenv.getenv │ │ │ │ 0x0000a6a4 00736574 656e7600 70757465 6e760066 .setenv.putenv.f │ │ │ │ 0x0000a6b4 646f7065 6e646972 00636c6f 73656469 dopendir.closedi │ │ │ │ - 0x0000a6c4 72007465 6c6c6469 72006663 68646972 r.telldir.fchdir │ │ │ │ + 0x0000a6c4 72006663 68646972 0074656c 6c646972 r.fchdir.telldir │ │ │ │ 0x0000a6d4 00736565 6b646972 00726577 696e6464 .seekdir.rewindd │ │ │ │ 0x0000a6e4 69720073 74617478 00474c49 42435f32 ir.statx.GLIBC_2 │ │ │ │ - 0x0000a6f4 2e323800 6663686f 776e0066 63686d6f .28.fchown.fchmo │ │ │ │ - 0x0000a704 64006670 61746863 6f6e6600 6f70656e d.fpathconf.open │ │ │ │ - 0x0000a714 61743634 00647570 0074696d 6573006e at64.dup.times.n │ │ │ │ - 0x0000a724 69636500 67657470 72696f72 69747900 ice.getpriority. │ │ │ │ - 0x0000a734 65786974 00736574 7072696f 72697479 exit.setpriority │ │ │ │ + 0x0000a6f4 2e323800 66706174 68636f6e 66006663 .28.fpathconf.fc │ │ │ │ + 0x0000a704 686f776e 00666368 6d6f6400 6f70656e hown.fchmod.open │ │ │ │ + 0x0000a714 61743634 00647570 0074696d 65730067 at64.dup.times.g │ │ │ │ + 0x0000a724 65747072 696f7269 74790073 65747072 etpriority.setpr │ │ │ │ + 0x0000a734 696f7269 7479006e 69636500 65786974 iority.nice.exit │ │ │ │ 0x0000a744 00676574 70677270 00676574 70706964 .getpgrp.getppid │ │ │ │ 0x0000a754 00676574 70696400 72656164 64697236 .getpid.readdir6 │ │ │ │ 0x0000a764 3400747a 73657400 7265616c 6c6f6300 4.tzset.realloc. │ │ │ │ 0x0000a774 66747275 6e636174 65363400 6f70656e ftruncate64.open │ │ │ │ 0x0000a784 3634006e 6c5f6c61 6e67696e 666f0063 64.nl_langinfo.c │ │ │ │ 0x0000a794 616c6c6f 63006973 61747479 006c7365 alloc.isatty.lse │ │ │ │ 0x0000a7a4 656b3634 006d6b66 69666f00 73696770 ek64.mkfifo.sigp │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -4,1483 +4,1483 @@ │ │ │ │ Disassembly of section .plt: │ │ │ │ │ │ │ │ 0000b6fc <__libc_start_main@plt-0x14>: │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [pc, #4] @ b70c <__libc_start_main@plt-0x4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr pc, [lr, #8]! │ │ │ │ - mvneq lr, r4, ror #12 │ │ │ │ + mvneq lr, ip, ror #12 │ │ │ │ │ │ │ │ 0000b710 <__libc_start_main@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ - ldr pc, [ip, #1636]! @ 0x664 │ │ │ │ + ldr pc, [ip, #1644]! @ 0x66c │ │ │ │ │ │ │ │ 0000b71c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ - ldr pc, [ip, #1628]! @ 0x65c │ │ │ │ + ldr pc, [ip, #1636]! @ 0x664 │ │ │ │ │ │ │ │ 0000b728 <__gmon_start__@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ - ldr pc, [ip, #1620]! @ 0x654 │ │ │ │ + ldr pc, [ip, #1628]! @ 0x65c │ │ │ │ │ │ │ │ 0000b734 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ - ldr pc, [ip, #1612]! @ 0x64c │ │ │ │ + ldr pc, [ip, #1620]! @ 0x654 │ │ │ │ │ │ │ │ 0000b740 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ - ldr pc, [ip, #1604]! @ 0x644 │ │ │ │ + ldr pc, [ip, #1612]! @ 0x64c │ │ │ │ │ │ │ │ 0000b74c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ - ldr pc, [ip, #1596]! @ 0x63c │ │ │ │ + ldr pc, [ip, #1604]! @ 0x644 │ │ │ │ │ │ │ │ 0000b758 <__ioctl_time64@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ - ldr pc, [ip, #1588]! @ 0x634 │ │ │ │ + ldr pc, [ip, #1596]! @ 0x63c │ │ │ │ │ │ │ │ 0000b764 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ + ldr pc, [ip, #1588]! @ 0x634 │ │ │ │ + │ │ │ │ +0000b770 : │ │ │ │ + add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ + add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1580]! @ 0x62c │ │ │ │ │ │ │ │ -0000b770 : │ │ │ │ +0000b77c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1572]! @ 0x624 │ │ │ │ │ │ │ │ -0000b77c : │ │ │ │ +0000b788 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1564]! @ 0x61c │ │ │ │ │ │ │ │ -0000b788 : │ │ │ │ +0000b794 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1556]! @ 0x614 │ │ │ │ │ │ │ │ -0000b794 : │ │ │ │ +0000b7a0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1548]! @ 0x60c │ │ │ │ │ │ │ │ -0000b7a0 : │ │ │ │ +0000b7ac : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1540]! @ 0x604 │ │ │ │ │ │ │ │ -0000b7ac : │ │ │ │ +0000b7b8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1532]! @ 0x5fc │ │ │ │ │ │ │ │ -0000b7b8 : │ │ │ │ +0000b7c4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1524]! @ 0x5f4 │ │ │ │ │ │ │ │ -0000b7c4 : │ │ │ │ +0000b7d0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1516]! @ 0x5ec │ │ │ │ │ │ │ │ -0000b7d0 : │ │ │ │ +0000b7dc : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1508]! @ 0x5e4 │ │ │ │ │ │ │ │ -0000b7dc : │ │ │ │ +0000b7e8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1500]! @ 0x5dc │ │ │ │ │ │ │ │ -0000b7e8 : │ │ │ │ +0000b7f4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1492]! @ 0x5d4 │ │ │ │ │ │ │ │ -0000b7f4 : │ │ │ │ +0000b800 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1484]! @ 0x5cc │ │ │ │ │ │ │ │ -0000b800 : │ │ │ │ +0000b80c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1476]! @ 0x5c4 │ │ │ │ │ │ │ │ -0000b80c : │ │ │ │ +0000b818 <__fcntl_time64@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1468]! @ 0x5bc │ │ │ │ │ │ │ │ -0000b818 <__fcntl_time64@plt>: │ │ │ │ +0000b824 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1460]! @ 0x5b4 │ │ │ │ │ │ │ │ -0000b824 : │ │ │ │ +0000b830 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1452]! @ 0x5ac │ │ │ │ │ │ │ │ -0000b830 : │ │ │ │ +0000b83c <__errno_location@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1444]! @ 0x5a4 │ │ │ │ │ │ │ │ -0000b83c <__errno_location@plt>: │ │ │ │ +0000b848 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1436]! @ 0x59c │ │ │ │ │ │ │ │ -0000b848 : │ │ │ │ +0000b854 <_exit@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1428]! @ 0x594 │ │ │ │ │ │ │ │ -0000b854 <_exit@plt>: │ │ │ │ +0000b860 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1420]! @ 0x58c │ │ │ │ │ │ │ │ -0000b860 : │ │ │ │ +0000b86c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1412]! @ 0x584 │ │ │ │ │ │ │ │ -0000b86c : │ │ │ │ +0000b878 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1404]! @ 0x57c │ │ │ │ │ │ │ │ -0000b878 : │ │ │ │ +0000b884 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1396]! @ 0x574 │ │ │ │ │ │ │ │ -0000b884 : │ │ │ │ +0000b890 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1388]! @ 0x56c │ │ │ │ │ │ │ │ -0000b890 : │ │ │ │ +0000b89c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1380]! @ 0x564 │ │ │ │ │ │ │ │ -0000b89c : │ │ │ │ +0000b8a8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1372]! @ 0x55c │ │ │ │ │ │ │ │ -0000b8a8 : │ │ │ │ +0000b8b4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1364]! @ 0x554 │ │ │ │ │ │ │ │ -0000b8b4 : │ │ │ │ +0000b8c0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1356]! @ 0x54c │ │ │ │ │ │ │ │ -0000b8c0 : │ │ │ │ +0000b8cc : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1348]! @ 0x544 │ │ │ │ │ │ │ │ -0000b8cc : │ │ │ │ +0000b8d8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1340]! @ 0x53c │ │ │ │ │ │ │ │ -0000b8d8 : │ │ │ │ +0000b8e4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1332]! @ 0x534 │ │ │ │ │ │ │ │ -0000b8e4 : │ │ │ │ +0000b8f0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1324]! @ 0x52c │ │ │ │ │ │ │ │ -0000b8f0 : │ │ │ │ +0000b8fc : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1316]! @ 0x524 │ │ │ │ │ │ │ │ -0000b8fc : │ │ │ │ +0000b908 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1308]! @ 0x51c │ │ │ │ │ │ │ │ -0000b908 : │ │ │ │ +0000b914 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1300]! @ 0x514 │ │ │ │ │ │ │ │ -0000b914 : │ │ │ │ +0000b920 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1292]! @ 0x50c │ │ │ │ │ │ │ │ -0000b920 : │ │ │ │ +0000b92c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1284]! @ 0x504 │ │ │ │ │ │ │ │ -0000b92c : │ │ │ │ +0000b938 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1276]! @ 0x4fc │ │ │ │ │ │ │ │ -0000b938 : │ │ │ │ +0000b944 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1268]! @ 0x4f4 │ │ │ │ │ │ │ │ -0000b944 : │ │ │ │ +0000b950 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1260]! @ 0x4ec │ │ │ │ │ │ │ │ -0000b950 : │ │ │ │ +0000b95c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1252]! @ 0x4e4 │ │ │ │ │ │ │ │ -0000b95c : │ │ │ │ +0000b968 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1244]! @ 0x4dc │ │ │ │ │ │ │ │ -0000b968 : │ │ │ │ +0000b974 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1236]! @ 0x4d4 │ │ │ │ │ │ │ │ -0000b974 : │ │ │ │ +0000b980 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1228]! @ 0x4cc │ │ │ │ │ │ │ │ -0000b980 : │ │ │ │ +0000b98c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1220]! @ 0x4c4 │ │ │ │ │ │ │ │ -0000b98c : │ │ │ │ +0000b998 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1212]! @ 0x4bc │ │ │ │ │ │ │ │ -0000b998 : │ │ │ │ +0000b9a4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1204]! @ 0x4b4 │ │ │ │ │ │ │ │ -0000b9a4 : │ │ │ │ +0000b9b0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1196]! @ 0x4ac │ │ │ │ │ │ │ │ -0000b9b0 : │ │ │ │ +0000b9bc : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1188]! @ 0x4a4 │ │ │ │ │ │ │ │ -0000b9bc : │ │ │ │ +0000b9c8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1180]! @ 0x49c │ │ │ │ │ │ │ │ -0000b9c8 : │ │ │ │ +0000b9d4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1172]! @ 0x494 │ │ │ │ │ │ │ │ -0000b9d4 : │ │ │ │ +0000b9e0 <__utimensat64@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1164]! @ 0x48c │ │ │ │ │ │ │ │ -0000b9e0 : │ │ │ │ +0000b9ec : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1156]! @ 0x484 │ │ │ │ │ │ │ │ -0000b9ec : │ │ │ │ +0000b9f8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1148]! @ 0x47c │ │ │ │ │ │ │ │ -0000b9f8 <__utimensat64@plt>: │ │ │ │ +0000ba04 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1140]! @ 0x474 │ │ │ │ │ │ │ │ -0000ba04 : │ │ │ │ +0000ba10 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1132]! @ 0x46c │ │ │ │ │ │ │ │ -0000ba10 : │ │ │ │ +0000ba1c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1124]! @ 0x464 │ │ │ │ │ │ │ │ -0000ba1c : │ │ │ │ +0000ba28 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1116]! @ 0x45c │ │ │ │ │ │ │ │ -0000ba28 : │ │ │ │ +0000ba34 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1108]! @ 0x454 │ │ │ │ │ │ │ │ -0000ba34 : │ │ │ │ +0000ba40 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1100]! @ 0x44c │ │ │ │ │ │ │ │ -0000ba40 : │ │ │ │ +0000ba4c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1092]! @ 0x444 │ │ │ │ │ │ │ │ -0000ba4c : │ │ │ │ +0000ba58 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1084]! @ 0x43c │ │ │ │ │ │ │ │ -0000ba58 : │ │ │ │ +0000ba64 <__lstat64_time64@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1076]! @ 0x434 │ │ │ │ │ │ │ │ -0000ba64 : │ │ │ │ +0000ba70 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1068]! @ 0x42c │ │ │ │ │ │ │ │ -0000ba70 : │ │ │ │ +0000ba7c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1060]! @ 0x424 │ │ │ │ │ │ │ │ -0000ba7c <__lstat64_time64@plt>: │ │ │ │ +0000ba88 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1052]! @ 0x41c │ │ │ │ │ │ │ │ -0000ba88 : │ │ │ │ +0000ba94 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1044]! @ 0x414 │ │ │ │ │ │ │ │ -0000ba94 : │ │ │ │ +0000baa0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1036]! @ 0x40c │ │ │ │ │ │ │ │ -0000baa0 : │ │ │ │ +0000baac : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1028]! @ 0x404 │ │ │ │ │ │ │ │ -0000baac : │ │ │ │ +0000bab8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1020]! @ 0x3fc │ │ │ │ │ │ │ │ -0000bab8 : │ │ │ │ +0000bac4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1012]! @ 0x3f4 │ │ │ │ │ │ │ │ -0000bac4 : │ │ │ │ +0000bad0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #1004]! @ 0x3ec │ │ │ │ │ │ │ │ -0000bad0 : │ │ │ │ +0000badc : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #996]! @ 0x3e4 │ │ │ │ │ │ │ │ -0000badc : │ │ │ │ +0000bae8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #988]! @ 0x3dc │ │ │ │ │ │ │ │ -0000bae8 : │ │ │ │ +0000baf4 <__clock_getres64@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #980]! @ 0x3d4 │ │ │ │ │ │ │ │ -0000baf4 : │ │ │ │ +0000bb00 <__clock_gettime64@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #972]! @ 0x3cc │ │ │ │ │ │ │ │ -0000bb00 : │ │ │ │ +0000bb0c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #964]! @ 0x3c4 │ │ │ │ │ │ │ │ -0000bb0c <__clock_getres64@plt>: │ │ │ │ +0000bb18 <__localtime64_r@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #956]! @ 0x3bc │ │ │ │ │ │ │ │ -0000bb18 <__clock_gettime64@plt>: │ │ │ │ +0000bb24 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #948]! @ 0x3b4 │ │ │ │ │ │ │ │ -0000bb24 : │ │ │ │ +0000bb30 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #940]! @ 0x3ac │ │ │ │ │ │ │ │ -0000bb30 <__localtime64_r@plt>: │ │ │ │ +0000bb3c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #932]! @ 0x3a4 │ │ │ │ │ │ │ │ -0000bb3c : │ │ │ │ +0000bb48 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #924]! @ 0x39c │ │ │ │ │ │ │ │ -0000bb48 : │ │ │ │ +0000bb54 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #916]! @ 0x394 │ │ │ │ │ │ │ │ -0000bb54 : │ │ │ │ +0000bb60 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #908]! @ 0x38c │ │ │ │ │ │ │ │ -0000bb60 : │ │ │ │ +0000bb6c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #900]! @ 0x384 │ │ │ │ │ │ │ │ -0000bb6c : │ │ │ │ +0000bb78 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #892]! @ 0x37c │ │ │ │ │ │ │ │ -0000bb78 : │ │ │ │ +0000bb84 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #884]! @ 0x374 │ │ │ │ │ │ │ │ -0000bb84 : │ │ │ │ +0000bb90 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #876]! @ 0x36c │ │ │ │ │ │ │ │ -0000bb90 : │ │ │ │ +0000bb9c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #868]! @ 0x364 │ │ │ │ │ │ │ │ -0000bb9c : │ │ │ │ +0000bba8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #860]! @ 0x35c │ │ │ │ │ │ │ │ -0000bba8 : │ │ │ │ +0000bbb4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #852]! @ 0x354 │ │ │ │ │ │ │ │ -0000bbb4 : │ │ │ │ +0000bbc0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #844]! @ 0x34c │ │ │ │ │ │ │ │ -0000bbc0 : │ │ │ │ +0000bbcc : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #836]! @ 0x344 │ │ │ │ │ │ │ │ -0000bbcc : │ │ │ │ +0000bbd8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #828]! @ 0x33c │ │ │ │ │ │ │ │ -0000bbd8 : │ │ │ │ +0000bbe4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #820]! @ 0x334 │ │ │ │ │ │ │ │ -0000bbe4 : │ │ │ │ +0000bbf0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #812]! @ 0x32c │ │ │ │ │ │ │ │ -0000bbf0 : │ │ │ │ +0000bbfc : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #804]! @ 0x324 │ │ │ │ │ │ │ │ -0000bbfc : │ │ │ │ +0000bc08 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #796]! @ 0x31c │ │ │ │ │ │ │ │ -0000bc08 : │ │ │ │ +0000bc14 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #788]! @ 0x314 │ │ │ │ │ │ │ │ -0000bc14 : │ │ │ │ +0000bc20 <__stat64_time64@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #780]! @ 0x30c │ │ │ │ │ │ │ │ -0000bc20 <__stat64_time64@plt>: │ │ │ │ +0000bc2c <__fstat64_time64@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #772]! @ 0x304 │ │ │ │ │ │ │ │ -0000bc2c <__fstat64_time64@plt>: │ │ │ │ +0000bc38 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #764]! @ 0x2fc │ │ │ │ │ │ │ │ -0000bc38 : │ │ │ │ +0000bc44 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #756]! @ 0x2f4 │ │ │ │ │ │ │ │ -0000bc44 : │ │ │ │ +0000bc50 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #748]! @ 0x2ec │ │ │ │ │ │ │ │ -0000bc50 : │ │ │ │ +0000bc5c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #740]! @ 0x2e4 │ │ │ │ │ │ │ │ -0000bc5c : │ │ │ │ +0000bc68 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #732]! @ 0x2dc │ │ │ │ │ │ │ │ -0000bc68 : │ │ │ │ +0000bc74 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #724]! @ 0x2d4 │ │ │ │ │ │ │ │ -0000bc74 : │ │ │ │ +0000bc80 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #716]! @ 0x2cc │ │ │ │ │ │ │ │ -0000bc80 : │ │ │ │ +0000bc8c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #708]! @ 0x2c4 │ │ │ │ │ │ │ │ -0000bc8c : │ │ │ │ +0000bc98 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #700]! @ 0x2bc │ │ │ │ │ │ │ │ -0000bc98 : │ │ │ │ +0000bca4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #692]! @ 0x2b4 │ │ │ │ │ │ │ │ -0000bca4 : │ │ │ │ +0000bcb0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #684]! @ 0x2ac │ │ │ │ │ │ │ │ -0000bcb0 : │ │ │ │ +0000bcbc : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #676]! @ 0x2a4 │ │ │ │ │ │ │ │ -0000bcbc : │ │ │ │ +0000bcc8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #668]! @ 0x29c │ │ │ │ │ │ │ │ -0000bcc8 : │ │ │ │ +0000bcd4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #660]! @ 0x294 │ │ │ │ │ │ │ │ -0000bcd4 : │ │ │ │ +0000bce0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #652]! @ 0x28c │ │ │ │ │ │ │ │ -0000bce0 : │ │ │ │ +0000bcec : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #644]! @ 0x284 │ │ │ │ │ │ │ │ -0000bcec : │ │ │ │ +0000bcf8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #636]! @ 0x27c │ │ │ │ │ │ │ │ -0000bcf8 : │ │ │ │ +0000bd04 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #628]! @ 0x274 │ │ │ │ │ │ │ │ -0000bd04 : │ │ │ │ +0000bd10 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #620]! @ 0x26c │ │ │ │ │ │ │ │ -0000bd10 : │ │ │ │ +0000bd1c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #612]! @ 0x264 │ │ │ │ │ │ │ │ -0000bd1c : │ │ │ │ +0000bd28 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #604]! @ 0x25c │ │ │ │ │ │ │ │ -0000bd28 : │ │ │ │ +0000bd34 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #596]! @ 0x254 │ │ │ │ │ │ │ │ -0000bd34 : │ │ │ │ +0000bd40 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #588]! @ 0x24c │ │ │ │ │ │ │ │ -0000bd40 : │ │ │ │ +0000bd4c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #580]! @ 0x244 │ │ │ │ │ │ │ │ -0000bd4c : │ │ │ │ +0000bd58 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #572]! @ 0x23c │ │ │ │ │ │ │ │ -0000bd58 : │ │ │ │ +0000bd64 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #564]! @ 0x234 │ │ │ │ │ │ │ │ -0000bd64 : │ │ │ │ +0000bd70 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #556]! @ 0x22c │ │ │ │ │ │ │ │ -0000bd70 : │ │ │ │ +0000bd7c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #548]! @ 0x224 │ │ │ │ │ │ │ │ -0000bd7c : │ │ │ │ +0000bd88 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #540]! @ 0x21c │ │ │ │ │ │ │ │ -0000bd88 : │ │ │ │ +0000bd94 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #532]! @ 0x214 │ │ │ │ │ │ │ │ -0000bd94 : │ │ │ │ +0000bda0 <__utime64@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #524]! @ 0x20c │ │ │ │ │ │ │ │ -0000bda0 <__utime64@plt>: │ │ │ │ +0000bdac : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #516]! @ 0x204 │ │ │ │ │ │ │ │ -0000bdac : │ │ │ │ +0000bdb8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #508]! @ 0x1fc │ │ │ │ │ │ │ │ -0000bdb8 : │ │ │ │ +0000bdc4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #500]! @ 0x1f4 │ │ │ │ │ │ │ │ -0000bdc4 : │ │ │ │ +0000bdd0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #492]! @ 0x1ec │ │ │ │ │ │ │ │ -0000bdd0 : │ │ │ │ +0000bddc : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #484]! @ 0x1e4 │ │ │ │ │ │ │ │ -0000bddc : │ │ │ │ +0000bde8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #476]! @ 0x1dc │ │ │ │ │ │ │ │ -0000bde8 : │ │ │ │ +0000bdf4 <__xpg_strerror_r@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #468]! @ 0x1d4 │ │ │ │ │ │ │ │ -0000bdf4 <__xpg_strerror_r@plt>: │ │ │ │ +0000be00 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #460]! @ 0x1cc │ │ │ │ │ │ │ │ -0000be00 : │ │ │ │ +0000be0c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #452]! @ 0x1c4 │ │ │ │ │ │ │ │ -0000be0c : │ │ │ │ +0000be18 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #444]! @ 0x1bc │ │ │ │ │ │ │ │ -0000be18 : │ │ │ │ +0000be24 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #436]! @ 0x1b4 │ │ │ │ │ │ │ │ -0000be24 : │ │ │ │ +0000be30 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #428]! @ 0x1ac │ │ │ │ │ │ │ │ -0000be30 : │ │ │ │ +0000be3c <__gmpn_rshift@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #420]! @ 0x1a4 │ │ │ │ │ │ │ │ -0000be3c <__gmpn_rshift@plt>: │ │ │ │ +0000be48 <__gmpn_lshift@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #412]! @ 0x19c │ │ │ │ │ │ │ │ -0000be48 <__gmpn_lshift@plt>: │ │ │ │ +0000be54 <__gmpz_get_d@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #404]! @ 0x194 │ │ │ │ │ │ │ │ -0000be54 <__gmpz_get_d@plt>: │ │ │ │ +0000be60 <__gmpz_get_d_2exp@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #396]! @ 0x18c │ │ │ │ │ │ │ │ -0000be60 <__gmpz_get_d_2exp@plt>: │ │ │ │ +0000be6c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #388]! @ 0x184 │ │ │ │ │ │ │ │ -0000be6c : │ │ │ │ +0000be78 <__gmpn_gcd_1@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #380]! @ 0x17c │ │ │ │ │ │ │ │ -0000be78 <__gmpn_gcd_1@plt>: │ │ │ │ +0000be84 <__assert_fail@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #372]! @ 0x174 │ │ │ │ │ │ │ │ -0000be84 <__assert_fail@plt>: │ │ │ │ +0000be90 <__gmpz_init@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #364]! @ 0x16c │ │ │ │ │ │ │ │ -0000be90 <__gmpz_init@plt>: │ │ │ │ +0000be9c <__gmpz_gcd@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #356]! @ 0x164 │ │ │ │ │ │ │ │ -0000be9c <__gmpz_gcd@plt>: │ │ │ │ +0000bea8 <__gmpz_clear@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #348]! @ 0x15c │ │ │ │ │ │ │ │ -0000bea8 <__gmpz_clear@plt>: │ │ │ │ +0000beb4 <__gmpz_gcdext@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #340]! @ 0x154 │ │ │ │ │ │ │ │ -0000beb4 <__gmpz_gcdext@plt>: │ │ │ │ +0000bec0 <__gmpn_tdiv_qr@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #332]! @ 0x14c │ │ │ │ │ │ │ │ -0000bec0 <__gmpn_tdiv_qr@plt>: │ │ │ │ +0000becc <__gmpz_sizeinbase@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #324]! @ 0x144 │ │ │ │ │ │ │ │ -0000becc <__gmpz_sizeinbase@plt>: │ │ │ │ +0000bed8 <__gmpz_export@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #316]! @ 0x13c │ │ │ │ │ │ │ │ -0000bed8 <__gmpz_export@plt>: │ │ │ │ +0000bee4 <__gmpz_probab_prime_p@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #308]! @ 0x134 │ │ │ │ │ │ │ │ -0000bee4 <__gmpz_probab_prime_p@plt>: │ │ │ │ +0000bef0 <__gmpz_nextprime@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #300]! @ 0x12c │ │ │ │ │ │ │ │ -0000bef0 <__gmpz_nextprime@plt>: │ │ │ │ +0000befc <__gmpz_powm@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #292]! @ 0x124 │ │ │ │ │ │ │ │ -0000befc <__gmpz_powm@plt>: │ │ │ │ +0000bf08 <__gmpz_powm_sec@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #284]! @ 0x11c │ │ │ │ │ │ │ │ -0000bf08 <__gmpz_powm_sec@plt>: │ │ │ │ +0000bf14 <__gmpz_invert@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #276]! @ 0x114 │ │ │ │ │ │ │ │ -0000bf14 <__gmpz_invert@plt>: │ │ │ │ +0000bf20 <__gmpn_and_n@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #268]! @ 0x10c │ │ │ │ │ │ │ │ -0000bf20 <__gmpn_and_n@plt>: │ │ │ │ +0000bf2c <__gmpn_andn_n@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #260]! @ 0x104 │ │ │ │ │ │ │ │ -0000bf2c <__gmpn_andn_n@plt>: │ │ │ │ +0000bf38 <__gmpn_ior_n@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #252]! @ 0xfc │ │ │ │ │ │ │ │ -0000bf38 <__gmpn_ior_n@plt>: │ │ │ │ +0000bf44 <__gmpn_xor_n@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #244]! @ 0xf4 │ │ │ │ │ │ │ │ -0000bf44 <__gmpn_xor_n@plt>: │ │ │ │ +0000bf50 <__gmpn_cmp@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #236]! @ 0xec │ │ │ │ │ │ │ │ -0000bf50 <__gmpn_cmp@plt>: │ │ │ │ +0000bf5c <__gmpn_divrem_1@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #228]! @ 0xe4 │ │ │ │ │ │ │ │ -0000bf5c <__gmpn_divrem_1@plt>: │ │ │ │ +0000bf68 <__gmpn_add@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #220]! @ 0xdc │ │ │ │ │ │ │ │ -0000bf68 <__gmpn_add@plt>: │ │ │ │ +0000bf74 <__gmpn_sub@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #212]! @ 0xd4 │ │ │ │ │ │ │ │ -0000bf74 <__gmpn_sub@plt>: │ │ │ │ +0000bf80 <__gmpn_mod_1@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #204]! @ 0xcc │ │ │ │ │ │ │ │ -0000bf80 <__gmpn_mod_1@plt>: │ │ │ │ +0000bf8c <__gmpn_popcount@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #196]! @ 0xc4 │ │ │ │ │ │ │ │ -0000bf8c <__gmpn_popcount@plt>: │ │ │ │ +0000bf98 <__gmpn_add_1@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #188]! @ 0xbc │ │ │ │ │ │ │ │ -0000bf98 <__gmpn_add_1@plt>: │ │ │ │ +0000bfa4 <__gmpn_sub_1@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #180]! @ 0xb4 │ │ │ │ │ │ │ │ -0000bfa4 <__gmpn_sub_1@plt>: │ │ │ │ +0000bfb0 <__gmpn_mul_1@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #172]! @ 0xac │ │ │ │ │ │ │ │ -0000bfb0 <__gmpn_mul_1@plt>: │ │ │ │ +0000bfbc <__gmpn_mul@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #164]! @ 0xa4 │ │ │ │ │ │ │ │ -0000bfbc <__gmpn_mul@plt>: │ │ │ │ +0000bfc8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #156]! @ 0x9c │ │ │ │ │ │ │ │ -0000bfc8 : │ │ │ │ +0000bfd4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #148]! @ 0x94 │ │ │ │ │ │ │ │ -0000bfd4 : │ │ │ │ +0000bfe0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #140]! @ 0x8c │ │ │ │ │ │ │ │ -0000bfe0 : │ │ │ │ +0000bfec : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #132]! @ 0x84 │ │ │ │ │ │ │ │ -0000bfec : │ │ │ │ +0000bff8 <__ctype_b_loc@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #124]! @ 0x7c │ │ │ │ │ │ │ │ -0000bff8 <__ctype_b_loc@plt>: │ │ │ │ +0000c004 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #116]! @ 0x74 │ │ │ │ │ │ │ │ -0000c004 : │ │ │ │ +0000c010 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #108]! @ 0x6c │ │ │ │ │ │ │ │ -0000c010 : │ │ │ │ +0000c01c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #100]! @ 0x64 │ │ │ │ │ │ │ │ -0000c01c : │ │ │ │ +0000c028 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #92]! @ 0x5c │ │ │ │ │ │ │ │ -0000c028 : │ │ │ │ +0000c034 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #84]! @ 0x54 │ │ │ │ │ │ │ │ -0000c034 : │ │ │ │ +0000c040 <__isoc23_strtoul@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #76]! @ 0x4c │ │ │ │ │ │ │ │ -0000c040 <__isoc23_strtoul@plt>: │ │ │ │ +0000c04c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #68]! @ 0x44 │ │ │ │ │ │ │ │ -0000c04c : │ │ │ │ +0000c058 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #60]! @ 0x3c │ │ │ │ │ │ │ │ -0000c058 : │ │ │ │ +0000c064 <__isoc23_strtol@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #52]! @ 0x34 │ │ │ │ │ │ │ │ -0000c064 <__isoc23_strtol@plt>: │ │ │ │ +0000c070 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #44]! @ 0x2c │ │ │ │ │ │ │ │ -0000c070 : │ │ │ │ +0000c07c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #36]! @ 0x24 │ │ │ │ │ │ │ │ -0000c07c : │ │ │ │ +0000c088 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #28]! │ │ │ │ │ │ │ │ -0000c088 : │ │ │ │ +0000c094 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #20]! │ │ │ │ │ │ │ │ -0000c094 : │ │ │ │ +0000c0a0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #12]! │ │ │ │ │ │ │ │ -0000c0a0 : │ │ │ │ +0000c0ac : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #712704 @ 0xae000 │ │ │ │ ldr pc, [ip, #4]! │ │ │ │ │ │ │ │ -0000c0ac : │ │ │ │ - add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ - add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #4092]! @ 0xffc │ │ │ │ - │ │ │ │ 0000c0b8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #4084]! @ 0xff4 │ │ │ │ + ldr pc, [ip, #4092]! @ 0xffc │ │ │ │ │ │ │ │ 0000c0c4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #4076]! @ 0xfec │ │ │ │ + ldr pc, [ip, #4084]! @ 0xff4 │ │ │ │ │ │ │ │ 0000c0d0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #4068]! @ 0xfe4 │ │ │ │ + ldr pc, [ip, #4076]! @ 0xfec │ │ │ │ │ │ │ │ 0000c0dc <__nanosleep64@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #4060]! @ 0xfdc │ │ │ │ + ldr pc, [ip, #4068]! @ 0xfe4 │ │ │ │ │ │ │ │ 0000c0e8 <__time64@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #4052]! @ 0xfd4 │ │ │ │ + ldr pc, [ip, #4060]! @ 0xfdc │ │ │ │ │ │ │ │ 0000c0f4 <__ctime64_r@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #4044]! @ 0xfcc │ │ │ │ + ldr pc, [ip, #4052]! @ 0xfd4 │ │ │ │ │ │ │ │ 0000c100 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #4036]! @ 0xfc4 │ │ │ │ + ldr pc, [ip, #4044]! @ 0xfcc │ │ │ │ │ │ │ │ 0000c10c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #4028]! @ 0xfbc │ │ │ │ + ldr pc, [ip, #4036]! @ 0xfc4 │ │ │ │ │ │ │ │ 0000c118 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #4020]! @ 0xfb4 │ │ │ │ + ldr pc, [ip, #4028]! @ 0xfbc │ │ │ │ │ │ │ │ 0000c124 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #4012]! @ 0xfac │ │ │ │ + ldr pc, [ip, #4020]! @ 0xfb4 │ │ │ │ │ │ │ │ 0000c130 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #4004]! @ 0xfa4 │ │ │ │ + ldr pc, [ip, #4012]! @ 0xfac │ │ │ │ │ │ │ │ 0000c13c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3996]! @ 0xf9c │ │ │ │ + ldr pc, [ip, #4004]! @ 0xfa4 │ │ │ │ │ │ │ │ 0000c148 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3988]! @ 0xf94 │ │ │ │ + ldr pc, [ip, #3996]! @ 0xf9c │ │ │ │ │ │ │ │ 0000c154 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3980]! @ 0xf8c │ │ │ │ + ldr pc, [ip, #3988]! @ 0xf94 │ │ │ │ │ │ │ │ 0000c160 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3972]! @ 0xf84 │ │ │ │ + ldr pc, [ip, #3980]! @ 0xf8c │ │ │ │ │ │ │ │ 0000c16c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3964]! @ 0xf7c │ │ │ │ + ldr pc, [ip, #3972]! @ 0xf84 │ │ │ │ │ │ │ │ 0000c178 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3956]! @ 0xf74 │ │ │ │ + ldr pc, [ip, #3964]! @ 0xf7c │ │ │ │ │ │ │ │ 0000c184 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3948]! @ 0xf6c │ │ │ │ + ldr pc, [ip, #3956]! @ 0xf74 │ │ │ │ │ │ │ │ 0000c190 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3940]! @ 0xf64 │ │ │ │ + ldr pc, [ip, #3948]! @ 0xf6c │ │ │ │ │ │ │ │ 0000c19c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3932]! @ 0xf5c │ │ │ │ + ldr pc, [ip, #3940]! @ 0xf64 │ │ │ │ │ │ │ │ 0000c1a8 <__getrusage64@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3924]! @ 0xf54 │ │ │ │ + ldr pc, [ip, #3932]! @ 0xf5c │ │ │ │ │ │ │ │ 0000c1b4 <__gettimeofday64@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3916]! @ 0xf4c │ │ │ │ + ldr pc, [ip, #3924]! @ 0xf54 │ │ │ │ │ │ │ │ 0000c1c0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3908]! @ 0xf44 │ │ │ │ + ldr pc, [ip, #3916]! @ 0xf4c │ │ │ │ │ │ │ │ 0000c1cc : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3900]! @ 0xf3c │ │ │ │ + ldr pc, [ip, #3908]! @ 0xf44 │ │ │ │ │ │ │ │ 0000c1d8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3892]! @ 0xf34 │ │ │ │ + ldr pc, [ip, #3900]! @ 0xf3c │ │ │ │ │ │ │ │ 0000c1e4 <__timerfd_settime64@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3884]! @ 0xf2c │ │ │ │ + ldr pc, [ip, #3892]! @ 0xf34 │ │ │ │ │ │ │ │ 0000c1f0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3876]! @ 0xf24 │ │ │ │ + ldr pc, [ip, #3884]! @ 0xf2c │ │ │ │ │ │ │ │ 0000c1fc : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3868]! @ 0xf1c │ │ │ │ + ldr pc, [ip, #3876]! @ 0xf24 │ │ │ │ │ │ │ │ 0000c208 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3860]! @ 0xf14 │ │ │ │ + ldr pc, [ip, #3868]! @ 0xf1c │ │ │ │ │ │ │ │ 0000c214 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3852]! @ 0xf0c │ │ │ │ + ldr pc, [ip, #3860]! @ 0xf14 │ │ │ │ │ │ │ │ 0000c220 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3844]! @ 0xf04 │ │ │ │ + ldr pc, [ip, #3852]! @ 0xf0c │ │ │ │ │ │ │ │ 0000c22c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3836]! @ 0xefc │ │ │ │ + ldr pc, [ip, #3844]! @ 0xf04 │ │ │ │ │ │ │ │ 0000c238 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3828]! @ 0xef4 │ │ │ │ + ldr pc, [ip, #3836]! @ 0xefc │ │ │ │ │ │ │ │ 0000c244 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3820]! @ 0xeec │ │ │ │ + ldr pc, [ip, #3828]! @ 0xef4 │ │ │ │ │ │ │ │ 0000c250 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3812]! @ 0xee4 │ │ │ │ + ldr pc, [ip, #3820]! @ 0xeec │ │ │ │ │ │ │ │ 0000c25c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3804]! @ 0xedc │ │ │ │ + ldr pc, [ip, #3812]! @ 0xee4 │ │ │ │ │ │ │ │ 0000c268 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3796]! @ 0xed4 │ │ │ │ + ldr pc, [ip, #3804]! @ 0xedc │ │ │ │ │ │ │ │ 0000c274 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3788]! @ 0xecc │ │ │ │ + ldr pc, [ip, #3796]! @ 0xed4 │ │ │ │ │ │ │ │ 0000c280 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3780]! @ 0xec4 │ │ │ │ + ldr pc, [ip, #3788]! @ 0xecc │ │ │ │ │ │ │ │ 0000c28c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3772]! @ 0xebc │ │ │ │ + ldr pc, [ip, #3780]! @ 0xec4 │ │ │ │ │ │ │ │ 0000c298 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3764]! @ 0xeb4 │ │ │ │ + ldr pc, [ip, #3772]! @ 0xebc │ │ │ │ │ │ │ │ 0000c2a4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3756]! @ 0xeac │ │ │ │ + ldr pc, [ip, #3764]! @ 0xeb4 │ │ │ │ │ │ │ │ 0000c2b0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3748]! @ 0xea4 │ │ │ │ + ldr pc, [ip, #3756]! @ 0xeac │ │ │ │ │ │ │ │ 0000c2bc : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3740]! @ 0xe9c │ │ │ │ + ldr pc, [ip, #3748]! @ 0xea4 │ │ │ │ │ │ │ │ 0000c2c8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3732]! @ 0xe94 │ │ │ │ + ldr pc, [ip, #3740]! @ 0xe9c │ │ │ │ │ │ │ │ 0000c2d4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3724]! @ 0xe8c │ │ │ │ + ldr pc, [ip, #3732]! @ 0xe94 │ │ │ │ │ │ │ │ 0000c2e0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3716]! @ 0xe84 │ │ │ │ + ldr pc, [ip, #3724]! @ 0xe8c │ │ │ │ │ │ │ │ 0000c2ec : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3708]! @ 0xe7c │ │ │ │ + ldr pc, [ip, #3716]! @ 0xe84 │ │ │ │ │ │ │ │ 0000c2f8 <__pthread_cond_timedwait64@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3700]! @ 0xe74 │ │ │ │ + ldr pc, [ip, #3708]! @ 0xe7c │ │ │ │ │ │ │ │ 0000c304 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3692]! @ 0xe6c │ │ │ │ + ldr pc, [ip, #3700]! @ 0xe74 │ │ │ │ │ │ │ │ 0000c310 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3684]! @ 0xe64 │ │ │ │ + ldr pc, [ip, #3692]! @ 0xe6c │ │ │ │ │ │ │ │ 0000c31c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3676]! @ 0xe5c │ │ │ │ + ldr pc, [ip, #3684]! @ 0xe64 │ │ │ │ │ │ │ │ 0000c328 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3668]! @ 0xe54 │ │ │ │ + ldr pc, [ip, #3676]! @ 0xe5c │ │ │ │ │ │ │ │ 0000c334 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3660]! @ 0xe4c │ │ │ │ + ldr pc, [ip, #3668]! @ 0xe54 │ │ │ │ │ │ │ │ 0000c340 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3652]! @ 0xe44 │ │ │ │ + ldr pc, [ip, #3660]! @ 0xe4c │ │ │ │ │ │ │ │ 0000c34c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3644]! @ 0xe3c │ │ │ │ + ldr pc, [ip, #3652]! @ 0xe44 │ │ │ │ │ │ │ │ 0000c358 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3636]! @ 0xe34 │ │ │ │ + ldr pc, [ip, #3644]! @ 0xe3c │ │ │ │ │ │ │ │ 0000c364 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3628]! @ 0xe2c │ │ │ │ + ldr pc, [ip, #3636]! @ 0xe34 │ │ │ │ │ │ │ │ 0000c370 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3620]! @ 0xe24 │ │ │ │ + ldr pc, [ip, #3628]! @ 0xe2c │ │ │ │ │ │ │ │ 0000c37c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3612]! @ 0xe1c │ │ │ │ + ldr pc, [ip, #3620]! @ 0xe24 │ │ │ │ │ │ │ │ 0000c388 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3604]! @ 0xe14 │ │ │ │ + ldr pc, [ip, #3612]! @ 0xe1c │ │ │ │ │ │ │ │ 0000c394 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3596]! @ 0xe0c │ │ │ │ + ldr pc, [ip, #3604]! @ 0xe14 │ │ │ │ │ │ │ │ 0000c3a0 <__select64@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3588]! @ 0xe04 │ │ │ │ + ldr pc, [ip, #3596]! @ 0xe0c │ │ │ │ │ │ │ │ 0000c3ac : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3580]! @ 0xdfc │ │ │ │ + ldr pc, [ip, #3588]! @ 0xe04 │ │ │ │ │ │ │ │ 0000c3b8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3572]! @ 0xdf4 │ │ │ │ + ldr pc, [ip, #3580]! @ 0xdfc │ │ │ │ │ │ │ │ 0000c3c4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3564]! @ 0xdec │ │ │ │ + ldr pc, [ip, #3572]! @ 0xdf4 │ │ │ │ │ │ │ │ 0000c3d0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3556]! @ 0xde4 │ │ │ │ + ldr pc, [ip, #3564]! @ 0xdec │ │ │ │ │ │ │ │ 0000c3dc : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3548]! @ 0xddc │ │ │ │ + ldr pc, [ip, #3556]! @ 0xde4 │ │ │ │ │ │ │ │ 0000c3e8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3540]! @ 0xdd4 │ │ │ │ + ldr pc, [ip, #3548]! @ 0xddc │ │ │ │ │ │ │ │ 0000c3f4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3532]! @ 0xdcc │ │ │ │ + ldr pc, [ip, #3540]! @ 0xdd4 │ │ │ │ │ │ │ │ 0000c400 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3524]! @ 0xdc4 │ │ │ │ + ldr pc, [ip, #3532]! @ 0xdcc │ │ │ │ │ │ │ │ 0000c40c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3516]! @ 0xdbc │ │ │ │ + ldr pc, [ip, #3524]! @ 0xdc4 │ │ │ │ │ │ │ │ 0000c418 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3508]! @ 0xdb4 │ │ │ │ + ldr pc, [ip, #3516]! @ 0xdbc │ │ │ │ │ │ │ │ 0000c424 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3500]! @ 0xdac │ │ │ │ + ldr pc, [ip, #3508]! @ 0xdb4 │ │ │ │ │ │ │ │ 0000c430 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3492]! @ 0xda4 │ │ │ │ + ldr pc, [ip, #3500]! @ 0xdac │ │ │ │ │ │ │ │ 0000c43c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3484]! @ 0xd9c │ │ │ │ + ldr pc, [ip, #3492]! @ 0xda4 │ │ │ │ │ │ │ │ 0000c448 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3476]! @ 0xd94 │ │ │ │ + ldr pc, [ip, #3484]! @ 0xd9c │ │ │ │ │ │ │ │ 0000c454 <__isoc23_sscanf@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3468]! @ 0xd8c │ │ │ │ + ldr pc, [ip, #3476]! @ 0xd94 │ │ │ │ │ │ │ │ 0000c460 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3460]! @ 0xd84 │ │ │ │ + ldr pc, [ip, #3468]! @ 0xd8c │ │ │ │ │ │ │ │ 0000c46c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3452]! @ 0xd7c │ │ │ │ + ldr pc, [ip, #3460]! @ 0xd84 │ │ │ │ │ │ │ │ 0000c478 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3444]! @ 0xd74 │ │ │ │ + ldr pc, [ip, #3452]! @ 0xd7c │ │ │ │ │ │ │ │ 0000c484 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3436]! @ 0xd6c │ │ │ │ + ldr pc, [ip, #3444]! @ 0xd74 │ │ │ │ │ │ │ │ 0000c490 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3428]! @ 0xd64 │ │ │ │ + ldr pc, [ip, #3436]! @ 0xd6c │ │ │ │ │ │ │ │ 0000c49c : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3420]! @ 0xd5c │ │ │ │ + ldr pc, [ip, #3428]! @ 0xd64 │ │ │ │ │ │ │ │ 0000c4a8 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3412]! @ 0xd54 │ │ │ │ + ldr pc, [ip, #3420]! @ 0xd5c │ │ │ │ │ │ │ │ 0000c4b4 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3404]! @ 0xd4c │ │ │ │ + ldr pc, [ip, #3412]! @ 0xd54 │ │ │ │ │ │ │ │ 0000c4c0 : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3396]! @ 0xd44 │ │ │ │ + ldr pc, [ip, #3404]! @ 0xd4c │ │ │ │ │ │ │ │ 0000c4cc : │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3388]! @ 0xd3c │ │ │ │ + ldr pc, [ip, #3396]! @ 0xd44 │ │ │ │ │ │ │ │ 0000c4d8 <__cxa_atexit@plt>: │ │ │ │ add ip, pc, #31457280 @ 0x1e00000 │ │ │ │ add ip, ip, #708608 @ 0xad000 │ │ │ │ - ldr pc, [ip, #3380]! @ 0xd34 │ │ │ │ + ldr pc, [ip, #3388]! @ 0xd3c │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -250,15 +250,15 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r3, [r0] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldr ip, [r0] │ │ │ │ b c7a8 <__cxa_atexit@plt+0x2d0> │ │ │ │ - mvneq sp, ip, ror #16 │ │ │ │ + mvneq sp, r4, ror r8 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, r2 │ │ │ │ ldr sl, [pc, #1292] @ cdf8 <__cxa_atexit@plt+0x920> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -580,19 +580,19 @@ │ │ │ │ ldr r9, [r3, #-20] @ 0xffffffec │ │ │ │ and r3, r9, #31 │ │ │ │ lsr r9, r9, #5 │ │ │ │ b cb00 <__cxa_atexit@plt+0x628> │ │ │ │ ldr r0, [pc, #20] @ ce08 <__cxa_atexit@plt+0x930> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1b8476c <__cxa_atexit@plt+0x1b78294> │ │ │ │ - mvneq sp, ip, ror r4 │ │ │ │ + mvneq sp, r4, lsl #9 │ │ │ │ bicseq fp, r2, r8, lsl #30 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - @ instruction: 0x01be5820 │ │ │ │ + @ instruction: 0x01be39d4 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldr fp, [pc, #2784] @ d8fc <__cxa_atexit@plt+0x1424> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #2780] @ d900 <__cxa_atexit@plt+0x1428> │ │ │ │ add fp, pc, fp │ │ │ │ bic sl, r1, #3 │ │ │ │ @@ -1285,38 +1285,38 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne d040 <__cxa_atexit@plt+0xb68> │ │ │ │ b d008 <__cxa_atexit@plt+0xb30> │ │ │ │ ldr r1, [pc, #112] @ d964 <__cxa_atexit@plt+0x148c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r1, #20] │ │ │ │ b d874 <__cxa_atexit@plt+0x139c> │ │ │ │ - mvneq ip, r8, asr #30 │ │ │ │ + mvneq ip, r0, asr pc │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0x01eb0290 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ bicseq fp, r2, sl, lsl #19 │ │ │ │ - mvneq r6, ip, ror #2 │ │ │ │ + mvneq r6, r4, ror r1 │ │ │ │ bicseq fp, r2, sl, asr r9 │ │ │ │ @ instruction: 0x01d2b996 │ │ │ │ - strdeq r5, [sl, #244]! @ 0xf4 │ │ │ │ + strdeq r5, [sl, #252]! @ 0xfc │ │ │ │ strexheq pc, r8, [sl] @ │ │ │ │ mvneq pc, ip, ror pc @ │ │ │ │ stlexheq pc, r8, [sl] │ │ │ │ - mvneq r5, r4, lsr lr │ │ │ │ + mvneq r5, ip, lsr lr │ │ │ │ mvneq pc, r0, ror lr @ │ │ │ │ - strheq r5, [sl, #200]! @ 0xc8 │ │ │ │ - mvneq r5, r8, asr ip │ │ │ │ - ldrdeq r5, [sl, #184]! @ 0xb8 │ │ │ │ - mvneq r5, ip, lsl #19 │ │ │ │ - mvneq r5, r8, ror r9 │ │ │ │ + mvneq r5, r0, asr #25 │ │ │ │ + mvneq r5, r0, ror #24 │ │ │ │ + mvneq r5, r0, ror #23 │ │ │ │ + @ instruction: 0x01ea5994 │ │ │ │ + mvneq r5, r0, lsl #19 │ │ │ │ mvneq pc, r0, asr r9 @ │ │ │ │ - @ instruction: 0x01be4e9c │ │ │ │ - @ instruction: 0x01be4ee0 │ │ │ │ + @ instruction: 0x01be3050 │ │ │ │ + @ instruction: 0x01be3094 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - @ instruction: 0x01be4e64 │ │ │ │ + @ instruction: 0x01be3018 │ │ │ │ mvneq pc, ip, asr r8 @ │ │ │ │ mvneq pc, r0, asr #16 │ │ │ │ strdeq pc, [sl, #120]! @ 0x78 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -1660,15 +1660,15 @@ │ │ │ │ clz r1, r1 │ │ │ │ add r3, ip, r2 │ │ │ │ rsb r2, r1, #32 │ │ │ │ sub r3, r3, r2 │ │ │ │ uxtb r3, r3 │ │ │ │ b ddd8 <__cxa_atexit@plt+0x1900> │ │ │ │ mvneq pc, r0, ror r4 @ │ │ │ │ - strdeq r5, [sl, #56]! @ 0x38 │ │ │ │ + mvneq r5, r0, lsl #8 │ │ │ │ mvneq pc, r4, lsr #6 │ │ │ │ mvneq pc, ip, asr #5 │ │ │ │ strheq pc, [sl, #32]! @ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -1766,15 +1766,15 @@ │ │ │ │ add fp, fp, r6, lsl #2 │ │ │ │ cmp r7, r9 │ │ │ │ bhi e020 <__cxa_atexit@plt+0x1b48> │ │ │ │ b df88 <__cxa_atexit@plt+0x1ab0> │ │ │ │ ldr r4, [sl, #-20] @ 0xffffffec │ │ │ │ lsr r4, r4, #5 │ │ │ │ b df44 <__cxa_atexit@plt+0x1a6c> │ │ │ │ - mvneq fp, r0, ror #28 │ │ │ │ + mvneq fp, r8, ror #28 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ ldr r3, [pc, #64] @ e0d0 <__cxa_atexit@plt+0x1bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -2513,29 +2513,29 @@ │ │ │ │ bl ecf8 <__cxa_atexit@plt+0x2820> │ │ │ │ b e548 <__cxa_atexit@plt+0x2070> │ │ │ │ ldr r0, [pc, #212] @ ecf4 <__cxa_atexit@plt+0x281c> │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1b8476c <__cxa_atexit@plt+0x1b78294> │ │ │ │ mvneq ip, r4, lsl #30 │ │ │ │ - mvneq fp, ip, lsr #24 │ │ │ │ + mvneq fp, r4, lsr ip │ │ │ │ bicseq sl, r2, r8, ror r9 │ │ │ │ mvneq ip, r0, ror #29 │ │ │ │ ldrdeq ip, [sl, #228]! @ 0xe4 │ │ │ │ mvneq ip, r4, lsr lr │ │ │ │ mvneq ip, r4, lsr #27 │ │ │ │ mvneq ip, r8, asr sp │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ mvneq ip, r8, lsr #26 │ │ │ │ mvneq ip, ip, asr #25 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0x01eacc98 │ │ │ │ @ instruction: 0xffffd260 │ │ │ │ mvneq ip, r0, asr ip │ │ │ │ - @ instruction: 0xffffd458 │ │ │ │ + @ instruction: 0xffffda78 │ │ │ │ mvneq ip, r4, lsr #24 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ strdeq ip, [sl, #176]! @ 0xb0 │ │ │ │ ldrdeq ip, [sl, #184]! @ 0xb8 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ mvneq ip, r0, ror #22 │ │ │ │ mvneq ip, r8, lsr fp │ │ │ │ @@ -2557,21 +2557,21 @@ │ │ │ │ mvneq ip, r8, asr r7 │ │ │ │ mvneq ip, r4, ror #13 │ │ │ │ mvneq ip, r4, ror #12 │ │ │ │ mvneq ip, r8, lsr #12 │ │ │ │ mvneq ip, r4, lsl #12 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - @ instruction: 0xffffdb68 │ │ │ │ - @ instruction: 0xffffdb64 │ │ │ │ + @ instruction: 0xffffd32c │ │ │ │ + @ instruction: 0xffffd324 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - @ instruction: 0xffffd454 │ │ │ │ + @ instruction: 0xffffd668 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - @ instruction: 0x01be3b2c │ │ │ │ + @ instruction: 0x01be1ce0 │ │ │ │ ldr r1, [pc, #3972] @ fc84 <__cxa_atexit@plt+0x37ac> │ │ │ │ movw ip, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [pc, #3968] @ fc88 <__cxa_atexit@plt+0x37b0> │ │ │ │ add r1, pc, r1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #3960] @ fc8c <__cxa_atexit@plt+0x37b4> │ │ │ │ mov r5, r0 │ │ │ │ @@ -3559,33 +3559,33 @@ │ │ │ │ str r9, [sl, #24] │ │ │ │ ldr r6, [r1, #28] │ │ │ │ str r6, [sl, #28] │ │ │ │ ldr lr, [r1, #32]! │ │ │ │ str lr, [sl, #32]! │ │ │ │ bcc fc34 <__cxa_atexit@plt+0x375c> │ │ │ │ b f6c4 <__cxa_atexit@plt+0x31ec> │ │ │ │ - mvneq fp, r4, rrx │ │ │ │ + mvneq fp, ip, rrx │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ bicseq fp, r2, lr, ror r1 │ │ │ │ - @ instruction: 0x01be952c │ │ │ │ + @ instruction: 0x01be76e0 │ │ │ │ mvneq ip, r4, ror r2 │ │ │ │ mvneq ip, r4, asr #4 │ │ │ │ mvneq ip, r8, lsl r1 │ │ │ │ mvneq ip, r8, ror #1 │ │ │ │ mvneq ip, ip, ror r0 │ │ │ │ mvneq ip, ip, asr #32 │ │ │ │ mvneq fp, r4, lsr #30 │ │ │ │ strdeq fp, [sl, #228]! @ 0xe4 │ │ │ │ ldrdeq fp, [sl, #216]! @ 0xd8 │ │ │ │ mvneq fp, r8, lsr #27 │ │ │ │ mvneq fp, r4, asr #26 │ │ │ │ mvneq fp, r4, lsl sp │ │ │ │ mvneq fp, ip, lsr #25 │ │ │ │ mvneq fp, ip, ror ip │ │ │ │ - @ instruction: 0x01be8e08 │ │ │ │ + @ instruction: 0x01be6fbc │ │ │ │ mvneq fp, r0, asr #22 │ │ │ │ mvneq fp, r0, lsl fp │ │ │ │ strheq fp, [sl, #160]! @ 0xa0 │ │ │ │ mvneq fp, r0, lsl #21 │ │ │ │ mvneq fp, r0, asr #18 │ │ │ │ mvneq fp, r0, lsl r9 │ │ │ │ mvneq fp, r8, ror #15 │ │ │ │ @@ -3615,27 +3615,27 @@ │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ mvneq sl, r0, lsr #23 │ │ │ │ mvneq sl, r0, ror fp │ │ │ │ mvneq sl, r0, ror #21 │ │ │ │ mvneq sl, lr, asr #21 │ │ │ │ bicseq r9, r2, sl, asr #19 │ │ │ │ - @ instruction: 0x01be7d18 │ │ │ │ - strheq r2, [sl, #168]! @ 0xa8 │ │ │ │ - mvneq r2, ip, lsl #21 │ │ │ │ + @ instruction: 0x01be5ecc │ │ │ │ + mvneq r2, r0, asr #21 │ │ │ │ + @ instruction: 0x01ea2a94 │ │ │ │ mvneq sl, r0, ror #20 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - mvneq r2, ip, lsr sl │ │ │ │ - mvneq r2, r0, lsl sl │ │ │ │ + mvneq r2, r4, asr #20 │ │ │ │ + mvneq r2, r8, lsl sl │ │ │ │ mvneq sl, r4, ror #19 │ │ │ │ - ldrdeq r2, [sl, #152]! @ 0x98 │ │ │ │ - strheq r2, [sl, #148]! @ 0x94 │ │ │ │ + mvneq r2, r0, ror #19 │ │ │ │ + strheq r2, [sl, #156]! @ 0x9c │ │ │ │ mvneq sl, r8, lsl #19 │ │ │ │ - mvneq r2, r0, ror r9 │ │ │ │ - mvneq r2, ip, asr #18 │ │ │ │ + mvneq r2, r8, ror r9 │ │ │ │ + mvneq r2, r4, asr r9 │ │ │ │ mvneq sl, r0, lsr #18 │ │ │ │ mvneq sl, r0, lsr #17 │ │ │ │ mvneq sl, r0, ror r8 │ │ │ │ mvneq sl, r4, asr r8 │ │ │ │ mvneq sl, r8, asr r8 │ │ │ │ mvneq sl, r0, asr #16 │ │ │ │ mvneq sl, r0, lsl r8 │ │ │ │ @@ -4791,37 +4791,37 @@ │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ stmdami r4, {r3, sl, ip, sp, pc} │ │ │ │ andeq pc, r0, sl, asr r8 @ │ │ │ │ bl fea4efac <__cxa_atexit@plt+0xfea42ad4> │ │ │ │ bl feb4efb0 <__cxa_atexit@plt+0xfeb42ad8> │ │ │ │ - mvneq r8, ip, lsr #27 │ │ │ │ + strheq r8, [sl, #212]! @ 0xd4 │ │ │ │ @ instruction: 0xffffce24 │ │ │ │ ldr r3, [pc, #20] @ 10fe8 <__cxa_atexit@plt+0x4b10> │ │ │ │ ldr r2, [pc, #20] @ 10fec <__cxa_atexit@plt+0x4b14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ b b728 <__gmon_start__@plt> │ │ │ │ - @ instruction: 0x01ea8d94 │ │ │ │ + @ instruction: 0x01ea8d9c │ │ │ │ @ instruction: 0xffffce28 │ │ │ │ - addscc pc, r4, r6, asr #12 │ │ │ │ + addscc pc, ip, r6, asr #12 │ │ │ │ rscne pc, fp, r0, asr #5 │ │ │ │ - orrscc pc, r4, #73400320 @ 0x4600000 │ │ │ │ + orrscc pc, ip, #73400320 @ 0x4600000 │ │ │ │ mvnne pc, #192, 4 │ │ │ │ andle r4, r5, r3, lsl #5 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ svclt 0x00004770 │ │ │ │ - addscc pc, r4, r6, asr #12 │ │ │ │ + addscc pc, ip, r6, asr #12 │ │ │ │ rscne pc, fp, r0, asr #5 │ │ │ │ - orrscc pc, r4, #73400320 @ 0x4600000 │ │ │ │ + orrscc pc, ip, #73400320 @ 0x4600000 │ │ │ │ mvnne pc, #192, 4 │ │ │ │ svceq 0x00d91a1b │ │ │ │ @ instruction: 0x01a3eb01 │ │ │ │ andle r1, r5, r9, asr #32 │ │ │ │ movweq pc, #576 @ 0x240 @ │ │ │ │ movweq pc, #704 @ 0x2c0 @ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ @@ -4865,15 +4865,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 110f0 <__cxa_atexit@plt+0x4c18> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - mvneq r5, r4, ror #21 │ │ │ │ + mvneq r5, ip, ror #21 │ │ │ │ bicseq sl, r2, r4, lsr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11128 <__cxa_atexit@plt+0x4c50> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -4882,15 +4882,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r4, lsl #21 │ │ │ │ + mvneq r5, ip, lsl #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -4921,15 +4921,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - mvneq r5, r4, lsl sl │ │ │ │ + mvneq r5, ip, lsl sl │ │ │ │ bicseq sl, r2, r0, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11208 <__cxa_atexit@plt+0x4d30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -4938,15 +4938,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r4, lsr #19 │ │ │ │ + mvneq r5, ip, lsr #19 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -4967,15 +4967,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 11288 <__cxa_atexit@plt+0x4db0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - mvneq r5, r4, asr r9 │ │ │ │ + mvneq r5, ip, asr r9 │ │ │ │ bicseq sl, r2, r8, lsr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 112c0 <__cxa_atexit@plt+0x4de8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -4984,15 +4984,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, ror #17 │ │ │ │ + strdeq r5, [sl, #132]! @ 0x84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11300 <__cxa_atexit@plt+0x4e28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -5000,15 +5000,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, lsr #17 │ │ │ │ + strheq r5, [sl, #132]! @ 0x84 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5035,15 +5035,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r5, r0, ror #16 │ │ │ │ + mvneq r5, r8, ror #16 │ │ │ │ bicseq sl, r2, r0, lsr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 113d0 <__cxa_atexit@plt+0x4ef8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -5052,15 +5052,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [sl, #124]! @ 0x7c │ │ │ │ + mvneq r5, r4, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11410 <__cxa_atexit@plt+0x4f38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -5068,15 +5068,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ea579c │ │ │ │ + mvneq r5, r4, lsr #15 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5111,16 +5111,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - mvneq r5, ip, lsr r7 │ │ │ │ - mvneq r5, r0, lsr r7 │ │ │ │ + mvneq r5, r4, asr #14 │ │ │ │ + mvneq r5, r8, lsr r7 │ │ │ │ bicseq sl, r2, r4, ror fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11504 <__cxa_atexit@plt+0x502c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -5129,15 +5129,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, lsr #13 │ │ │ │ + strheq r5, [sl, #96]! @ 0x60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11544 <__cxa_atexit@plt+0x506c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -5145,15 +5145,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, ror #12 │ │ │ │ + mvneq r5, r0, ror r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5180,15 +5180,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r5, r0, lsr #12 │ │ │ │ + mvneq r5, r8, lsr #12 │ │ │ │ bicseq sl, r2, r4, ror #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11614 <__cxa_atexit@plt+0x513c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -5197,15 +5197,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ea5598 │ │ │ │ + mvneq r5, r0, lsr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11654 <__cxa_atexit@plt+0x517c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -5213,15 +5213,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, asr r5 │ │ │ │ + mvneq r5, r0, ror #10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5257,17 +5257,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - mvneq r5, r0, lsl #10 │ │ │ │ - mvneq r5, r0, lsl #10 │ │ │ │ - mvneq r5, r8, ror #9 │ │ │ │ + mvneq r5, r8, lsl #10 │ │ │ │ + mvneq r5, r8, lsl #10 │ │ │ │ + strdeq r5, [sl, #64]! @ 0x40 │ │ │ │ bicseq sl, r2, r4, lsr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ @@ -5282,15 +5282,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r4, asr #8 │ │ │ │ + mvneq r5, ip, asr #8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5318,15 +5318,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strdeq r5, [sl, #56]! @ 0x38 │ │ │ │ + mvneq r5, r0, lsl #8 │ │ │ │ bicseq sl, r2, r4, asr #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -5340,15 +5340,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1185c <__cxa_atexit@plt+0x5384> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r4, lsl #7 │ │ │ │ + mvneq r5, ip, lsl #7 │ │ │ │ ldrsheq sl, [r2, #120] @ 0x78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11894 <__cxa_atexit@plt+0x53bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -5357,15 +5357,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, lsl r3 │ │ │ │ + mvneq r5, r0, lsr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 118d4 <__cxa_atexit@plt+0x53fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -5373,15 +5373,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [sl, #40]! @ 0x28 │ │ │ │ + mvneq r5, r0, ror #5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5408,15 +5408,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01ea5290 │ │ │ │ + @ instruction: 0x01ea5298 │ │ │ │ bicseq sl, r2, r4, lsl r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 119bc <__cxa_atexit@plt+0x54e4> │ │ │ │ @@ -5507,22 +5507,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #36] @ 11b0c <__cxa_atexit@plt+0x5634> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [pc, #28] @ 11b10 <__cxa_atexit@plt+0x5638> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 459244 <__cxa_atexit@plt+0x44cd6c> │ │ │ │ + b 1239b4 <__cxa_atexit@plt+0x1174dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [sl, #0]! │ │ │ │ + ldrdeq r5, [sl, #8]! │ │ │ │ + mvneq r5, r4, ror #1 │ │ │ │ ldrdeq r5, [sl, #12]! │ │ │ │ ldrdeq r5, [sl, #4]! │ │ │ │ - mvneq r5, ip, asr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ bicseq sl, r2, r8, asr r5 │ │ │ │ @@ -5557,16 +5557,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - mvneq r5, r0, asr r0 │ │ │ │ - mvneq r5, r0, lsr #32 │ │ │ │ + mvneq r5, r8, asr r0 │ │ │ │ + mvneq r5, r8, lsr #32 │ │ │ │ bicseq sl, r2, r4, lsl #10 │ │ │ │ bicseq sl, r2, r0, ror #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ @@ -5593,27 +5593,27 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #60] @ 11c78 <__cxa_atexit@plt+0x57a0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr sl, [pc, #52] @ 11c7c <__cxa_atexit@plt+0x57a4> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r5, ip │ │ │ │ - b 459244 <__cxa_atexit@plt+0x44cd6c> │ │ │ │ + b 1239b4 <__cxa_atexit@plt+0x1174dc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strexheq r4, ip, [sl] │ │ │ │ - strheq r4, [sl, #244]! @ 0xf4 │ │ │ │ + mvneq r4, r4, lsr #31 │ │ │ │ + strheq r4, [sl, #252]! @ 0xfc │ │ │ │ + mvneq r4, r4, lsr #31 │ │ │ │ strexheq r4, ip, [sl] │ │ │ │ strexheq r4, r4, [sl] │ │ │ │ - mvneq r4, ip, lsl #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ bicseq sl, r2, ip, lsl #8 │ │ │ │ @@ -5649,36 +5649,36 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - strdeq r4, [sl, #232]! @ 0xe8 │ │ │ │ - strheq r4, [sl, #228]! @ 0xe4 │ │ │ │ + mvneq r4, r0, lsl #30 │ │ │ │ + strheq r4, [sl, #236]! @ 0xec │ │ │ │ ldrheq sl, [r2, #52] @ 0x34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 11d58 <__cxa_atexit@plt+0x5880> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - stlexheq r4, r0, [sl] │ │ │ │ + stlexheq r4, r8, [sl] │ │ │ │ bicseq sl, r2, r8, ror #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 11d80 <__cxa_atexit@plt+0x58a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, ror #28 │ │ │ │ + mvneq r4, r0, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11db8 <__cxa_atexit@plt+0x58e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -5686,15 +5686,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [sl, #212]! @ 0xd4 │ │ │ │ + strdeq r4, [sl, #220]! @ 0xdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -5732,30 +5732,30 @@ │ │ │ │ ldr r3, [pc, #76] @ 11eb0 <__cxa_atexit@plt+0x59d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #68] @ 11eb4 <__cxa_atexit@plt+0x59dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ - b 4328d4 <__cxa_atexit@plt+0x4263fc> │ │ │ │ + b fd044 <__cxa_atexit@plt+0xf0b6c> │ │ │ │ mov r6, r3 │ │ │ │ b 11e8c <__cxa_atexit@plt+0x59b4> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 11ea0 <__cxa_atexit@plt+0x59c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bicseq sl, r2, r0, asr r2 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ + mvneq r4, r4, lsl #27 │ │ │ │ mvneq r4, ip, ror sp │ │ │ │ - mvneq r4, r4, ror sp │ │ │ │ bicseq sl, r2, r0, lsr #4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -5782,30 +5782,30 @@ │ │ │ │ ldr r3, [pc, #76] @ 11f78 <__cxa_atexit@plt+0x5aa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #68] @ 11f7c <__cxa_atexit@plt+0x5aa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ - b 4328d4 <__cxa_atexit@plt+0x4263fc> │ │ │ │ + b fd044 <__cxa_atexit@plt+0xf0b6c> │ │ │ │ mov r6, r3 │ │ │ │ b 11f54 <__cxa_atexit@plt+0x5a7c> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 11f68 <__cxa_atexit@plt+0x5a90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bicseq sl, r2, r8, lsl #3 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ + strheq r4, [sl, #204]! @ 0xcc │ │ │ │ strheq r4, [sl, #196]! @ 0xc4 │ │ │ │ - mvneq r4, ip, lsr #25 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11fbc <__cxa_atexit@plt+0x5ae4> │ │ │ │ ldr r2, [pc, #40] @ 11fc8 <__cxa_atexit@plt+0x5af0> │ │ │ │ @@ -5816,16 +5816,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ rsb r8, r3, #0 │ │ │ │ b 198a078 <__cxa_atexit@plt+0x197dba0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [sl, #188]! @ 0xbc │ │ │ │ - mvneq r4, r8, lsr ip │ │ │ │ + mvneq r4, r4, lsl #24 │ │ │ │ + mvneq r4, r0, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 12044 <__cxa_atexit@plt+0x5b6c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -5856,15 +5856,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ stcleq 12, cr12, [ip], {204} @ 0xcc │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - mvneq r4, ip, asr #23 │ │ │ │ + ldrdeq r4, [sl, #180]! @ 0xb4 │ │ │ │ ldrheq sl, [r2, #12] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 120d8 <__cxa_atexit@plt+0x5c00> │ │ │ │ mov r0, r4 │ │ │ │ @@ -5888,25 +5888,25 @@ │ │ │ │ b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sl, r2, ip, rrx │ │ │ │ bicseq sl, r2, r4, ror r0 │ │ │ │ - mvneq r4, ip, lsr fp │ │ │ │ - mvneq r4, r0, lsr fp │ │ │ │ + mvneq r4, r4, asr #22 │ │ │ │ + mvneq r4, r8, lsr fp │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #12] @ 12110 <__cxa_atexit@plt+0x5c38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ rsb r8, r3, #0 │ │ │ │ b 198a078 <__cxa_atexit@plt+0x197dba0> │ │ │ │ - mvneq r4, r4, ror #21 │ │ │ │ + mvneq r4, ip, ror #21 │ │ │ │ bicseq sl, r2, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 12148 <__cxa_atexit@plt+0x5c70> │ │ │ │ @@ -5962,18 +5962,18 @@ │ │ │ │ b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ bicseq r9, r2, ip, lsl #31 │ │ │ │ bicseq r9, r2, r0, lsl #31 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq r4, r4, asr sl │ │ │ │ + mvneq r4, ip, asr sl │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ bicseq r9, r2, r4, asr #30 │ │ │ │ - mvneq r4, r8, lsl #20 │ │ │ │ + mvneq r4, r0, lsl sl │ │ │ │ ldrsheq r9, [r2, #228] @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 12240 <__cxa_atexit@plt+0x5d68> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ @@ -5997,15 +5997,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r8, r6, #3 │ │ │ │ b 12310 <__cxa_atexit@plt+0x5e38> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, ror r9 │ │ │ │ + mvneq r4, r4, lsl #19 │ │ │ │ ldrheq r9, [r2, #232] @ 0xe8 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -6073,15 +6073,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ bicseq r9, r2, ip, lsr #27 │ │ │ │ - mvneq r4, r0, asr r8 │ │ │ │ + mvneq r4, r8, asr r8 │ │ │ │ bicseq r9, r2, r8, lsl #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 12428 <__cxa_atexit@plt+0x5f50> │ │ │ │ mov r3, r7 │ │ │ │ @@ -6105,15 +6105,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strheq r4, [sl, #120]! @ 0x78 │ │ │ │ + mvneq r4, r0, asr #15 │ │ │ │ bicseq r9, r2, r8, lsl #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12474 <__cxa_atexit@plt+0x5f9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -6242,24 +6242,24 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 6a4a8 <__cxa_atexit@plt+0x5dfd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r4, [sl, #84]! @ 0x54 │ │ │ │ + strheq r4, [sl, #92]! @ 0x5c │ │ │ │ + strheq r4, [sl, #88]! @ 0x58 │ │ │ │ strheq r4, [sl, #80]! @ 0x50 │ │ │ │ - mvneq r4, r8, lsr #11 │ │ │ │ ldrsbeq r9, [r2, #192] @ 0xc0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 41f514 <__cxa_atexit@plt+0x41303c> │ │ │ │ + b e9c84 <__cxa_atexit@plt+0xdd7ac> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -6282,15 +6282,15 @@ │ │ │ │ bicseq r9, r2, r8, lsl #25 │ │ │ │ bicseq r9, r2, r0, ror ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 40a6bc <__cxa_atexit@plt+0x3fe1e4> │ │ │ │ + b d4e2c <__cxa_atexit@plt+0xc8954> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -6327,39 +6327,39 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 127c8 <__cxa_atexit@plt+0x62f0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [sl, #60]! @ 0x3c │ │ │ │ + mvneq r4, r4, lsl #8 │ │ │ │ bicseq r9, r2, ip, lsl #28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 127e8 <__cxa_atexit@plt+0x6310> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 5cedc <__cxa_atexit@plt+0x50a04> │ │ │ │ - mvneq r4, r0, lsr #8 │ │ │ │ + mvneq r4, r8, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1281c <__cxa_atexit@plt+0x6344> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 12824 <__cxa_atexit@plt+0x634c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1b336ec <__cxa_atexit@plt+0x1b27214> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ea4390 │ │ │ │ + @ instruction: 0x01ea4398 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1285c <__cxa_atexit@plt+0x6384> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -6367,15 +6367,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, asr r3 │ │ │ │ + mvneq r4, r8, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 128a8 <__cxa_atexit@plt+0x63d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -6386,16 +6386,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1986204 <__cxa_atexit@plt+0x1979d2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, lsl r3 │ │ │ │ - mvneq r4, r0, ror r3 │ │ │ │ + mvneq r4, r8, lsl r3 │ │ │ │ + mvneq r4, r8, ror r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12914 <__cxa_atexit@plt+0x643c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -6418,16 +6418,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r4, [sl, #36]! @ 0x24 │ │ │ │ - mvneq r4, r8, lsl #6 │ │ │ │ + strheq r4, [sl, #44]! @ 0x2c │ │ │ │ + mvneq r4, r0, lsl r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -6469,27 +6469,27 @@ │ │ │ │ ldr r3, [pc, #64] @ 12a28 <__cxa_atexit@plt+0x6550> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #56] @ 12a2c <__cxa_atexit@plt+0x6554> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub sl, r6, #2 │ │ │ │ - b 4328d4 <__cxa_atexit@plt+0x4263fc> │ │ │ │ + b fd044 <__cxa_atexit@plt+0xf0b6c> │ │ │ │ mov r6, r3 │ │ │ │ b 12a10 <__cxa_atexit@plt+0x6538> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ + mvneq r4, r0, lsl #4 │ │ │ │ strdeq r4, [sl, #24]! │ │ │ │ - strdeq r4, [sl, #16]! │ │ │ │ bicseq r9, r2, ip, lsr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -6528,15 +6528,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ bicseq r9, r2, ip, ror #23 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - mvneq r4, r0, lsr #2 │ │ │ │ + mvneq r4, r8, lsr #2 │ │ │ │ @ instruction: 0x01d29b94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 12b8c <__cxa_atexit@plt+0x66b4> │ │ │ │ @@ -6568,26 +6568,26 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ add r8, ip, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 5b3c40 <__cxa_atexit@plt+0x5a7768> │ │ │ │ + b 27e3b0 <__cxa_atexit@plt+0x271ed8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - mvneq r4, r0, ror r0 │ │ │ │ - strheq r4, [sl, #12]! │ │ │ │ - strheq r4, [sl, #8]! │ │ │ │ + mvneq r4, r8, ror r0 │ │ │ │ + mvneq r4, r4, asr #1 │ │ │ │ + mvneq r4, r0, asr #1 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ ldrsbeq r9, [r2, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12bf4 <__cxa_atexit@plt+0x671c> │ │ │ │ @@ -6597,15 +6597,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r3, [sl, #248]! @ 0xf8 │ │ │ │ + mvneq r3, r0, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -6827,21 +6827,21 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffffac │ │ │ │ @ instruction: 0x01bb96ae │ │ │ │ - mvneq r3, ip, asr #24 │ │ │ │ + mvneq r3, r4, asr ip │ │ │ │ bicseq r9, r2, r0, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 88c0d4 <__cxa_atexit@plt+0x87fbfc> │ │ │ │ + b b148f4 <__cxa_atexit@plt+0xb0841c> │ │ │ │ bicseq r9, r2, r0, lsl r7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -6911,17 +6911,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - mvneq r3, r8, asr fp │ │ │ │ + mvneq r3, r0, ror #22 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r3, r8, lsl #23 │ │ │ │ + @ instruction: 0x01ea3b90 │ │ │ │ ldrsbeq r9, [r2, #84] @ 0x54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -6945,15 +6945,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - ldrdeq r3, [sl, #172]! @ 0xac │ │ │ │ + mvneq r3, r4, ror #21 │ │ │ │ bicseq r9, r2, r0, asr r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 131f0 <__cxa_atexit@plt+0x6d18> │ │ │ │ @@ -7048,15 +7048,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 13308 <__cxa_atexit@plt+0x6e30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, lsl r9 │ │ │ │ + mvneq r3, r0, lsr #18 │ │ │ │ ldrheq r9, [r2, #52] @ 0x34 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -7080,18 +7080,18 @@ │ │ │ │ bhi 1338c <__cxa_atexit@plt+0x6eb4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 13394 <__cxa_atexit@plt+0x6ebc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 484b78 <__cxa_atexit@plt+0x4786a0> │ │ │ │ + b 14f2e8 <__cxa_atexit@plt+0x142e10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, lsr #16 │ │ │ │ + mvneq r3, r8, lsr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7110,15 +7110,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - ldrdeq r3, [sl, #116]! @ 0x74 │ │ │ │ + ldrdeq r3, [sl, #124]! @ 0x7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 1341c <__cxa_atexit@plt+0x6f44> │ │ │ │ add r8, pc, r8 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ @ instruction: 0x01bb91c9 │ │ │ │ @@ -7169,15 +7169,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strdeq r3, [sl, #104]! @ 0x68 │ │ │ │ + mvneq r3, r0, lsl #14 │ │ │ │ @ instruction: 0x01bb9129 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 13594 <__cxa_atexit@plt+0x70bc> │ │ │ │ @@ -7210,27 +7210,27 @@ │ │ │ │ str r1, [r8, #80] @ 0x50 │ │ │ │ str r0, [r8, #84] @ 0x54 │ │ │ │ str r9, [r8, #88] @ 0x58 │ │ │ │ str r2, [r8, #92] @ 0x5c │ │ │ │ str r3, [r8, #96] @ 0x60 │ │ │ │ mov r9, #64 @ 0x40 │ │ │ │ mov sl, #0 │ │ │ │ - b 88bde0 <__cxa_atexit@plt+0x87f908> │ │ │ │ + b b14600 <__cxa_atexit@plt+0xb08128> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - mvneq r3, r0, ror r6 │ │ │ │ - ldrdeq r3, [sl, #100]! @ 0x64 │ │ │ │ + mvneq r3, r8, ror r6 │ │ │ │ + ldrdeq r3, [sl, #108]! @ 0x6c │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq r3, r4, asr #13 │ │ │ │ + mvneq r3, ip, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -7249,15 +7249,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 13630 <__cxa_atexit@plt+0x7158> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r3, r0, lsr r6 │ │ │ │ + mvneq r3, r8, lsr r6 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7274,15 +7274,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 13694 <__cxa_atexit@plt+0x71bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - strheq r3, [sl, #88]! @ 0x58 │ │ │ │ + mvneq r3, r0, asr #11 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -7361,17 +7361,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - mvneq r3, r8, ror #8 │ │ │ │ + mvneq r3, r0, ror r4 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - mvneq r3, r8, lsl #9 │ │ │ │ + @ instruction: 0x01ea3490 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13868 <__cxa_atexit@plt+0x7390> │ │ │ │ @@ -7396,15 +7396,15 @@ │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - ldrdeq r3, [sl, #56]! @ 0x38 │ │ │ │ + mvneq r3, r0, ror #7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13908 <__cxa_atexit@plt+0x7430> │ │ │ │ ldr r2, [pc, #116] @ 13910 <__cxa_atexit@plt+0x7438> │ │ │ │ @@ -7503,15 +7503,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 13a24 <__cxa_atexit@plt+0x754c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [sl, #28]! │ │ │ │ + mvneq r3, r4, lsl #4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -7590,20 +7590,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [sl, #-8] │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [sl, #4]! │ │ │ │ + ldrdeq r3, [sl, #12]! │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x01ea3098 │ │ │ │ + mvneq r3, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ - mvneq r3, ip, rrx │ │ │ │ + mvneq r3, r4, ror r0 │ │ │ │ bicseq r8, r2, r4, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13bd4 <__cxa_atexit@plt+0x76fc> │ │ │ │ ldr r8, [pc, #36] @ 13bdc <__cxa_atexit@plt+0x7704> │ │ │ │ @@ -7614,31 +7614,31 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bb8a20 │ │ │ │ - ldrdeq r2, [sl, #248]! @ 0xf8 │ │ │ │ + mvneq r2, r0, ror #31 │ │ │ │ bicseq r8, r2, ip, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13c18 <__cxa_atexit@plt+0x7740> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 13c20 <__cxa_atexit@plt+0x7748> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b b79fc8 <__cxa_atexit@plt+0xb6daf0> │ │ │ │ + b 9ade6c <__cxa_atexit@plt+0x9a1994> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strexheq r2, r4, [sl] │ │ │ │ + strexheq r2, ip, [sl] │ │ │ │ bicseq r8, r2, r4, ror #21 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -7655,15 +7655,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 5e1634 <__cxa_atexit@plt+0x5d515c> │ │ │ │ + b 2abda4 <__cxa_atexit@plt+0x29f8cc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -7672,15 +7672,15 @@ │ │ │ │ bicseq r8, r2, r4, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 13ccc <__cxa_atexit@plt+0x77f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 5e2980 <__cxa_atexit@plt+0x5d64a8> │ │ │ │ + b 2ad0f0 <__cxa_atexit@plt+0x2a0c18> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ bicseq r8, r2, r4, lsl sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ b 19eb3d8 <__cxa_atexit@plt+0x19def00> │ │ │ │ @@ -7718,15 +7718,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ bicseq r8, r2, r4, asr #19 │ │ │ │ ldrheq r8, [r2, #148] @ 0x94 │ │ │ │ - mvneq r2, r0, ror #28 │ │ │ │ + mvneq r2, r8, ror #28 │ │ │ │ bicseq r8, r2, r8, asr #19 │ │ │ │ @ instruction: 0x01d28994 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -7759,15 +7759,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ bicseq r8, r2, r0, lsr #18 │ │ │ │ bicseq r8, r2, r0, lsl r9 │ │ │ │ - strheq r2, [sl, #220]! @ 0xdc │ │ │ │ + mvneq r2, r4, asr #27 │ │ │ │ bicseq r8, r2, r4, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13e64 <__cxa_atexit@plt+0x798c> │ │ │ │ ldr r8, [pc, #36] @ 13e6c <__cxa_atexit@plt+0x7994> │ │ │ │ @@ -7778,15 +7778,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bb8790 │ │ │ │ - mvneq r2, r8, asr #26 │ │ │ │ + mvneq r2, r0, asr sp │ │ │ │ bicseq r8, r2, r4, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13eb4 <__cxa_atexit@plt+0x79dc> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -7794,19 +7794,19 @@ │ │ │ │ ldr r2, [pc, #32] @ 13ebc <__cxa_atexit@plt+0x79e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #24] @ 13ec0 <__cxa_atexit@plt+0x79e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4ff5f0 <__cxa_atexit@plt+0x4f3118> │ │ │ │ + b 1c9d60 <__cxa_atexit@plt+0x1bd888> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, lsl #26 │ │ │ │ - mvneq r2, ip, ror sp │ │ │ │ + mvneq r2, r8, lsl #26 │ │ │ │ + mvneq r2, r4, lsl #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -7887,34 +7887,34 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bb85d3 │ │ │ │ - @ instruction: 0x01ea2b94 │ │ │ │ + @ instruction: 0x01ea2b9c │ │ │ │ bicseq r8, r2, r0, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14064 <__cxa_atexit@plt+0x7b8c> │ │ │ │ ldr r2, [pc, #36] @ 1406c <__cxa_atexit@plt+0x7b94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 14070 <__cxa_atexit@plt+0x7b98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 501e4c <__cxa_atexit@plt+0x4f5974> │ │ │ │ + b 1cc5bc <__cxa_atexit@plt+0x1c00e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r8, r2, ip, lsl r7 │ │ │ │ - mvneq r2, ip, asr #22 │ │ │ │ + mvneq r2, r4, asr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -7949,16 +7949,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ bicseq r8, r2, ip, asr #13 │ │ │ │ bicseq r8, r2, r8, lsr #12 │ │ │ │ - mvneq r2, r8, ror #22 │ │ │ │ - ldrdeq r2, [sl, #164]! @ 0xa4 │ │ │ │ + mvneq r2, r0, ror fp │ │ │ │ + ldrdeq r2, [sl, #172]! @ 0xac │ │ │ │ @ instruction: 0x01d28694 │ │ │ │ bicseq r8, r2, ip, asr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -7995,27 +7995,27 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ bicseq r8, r2, r4, lsl r6 │ │ │ │ bicseq r8, r2, r0, ror r5 │ │ │ │ - strheq r2, [sl, #160]! @ 0xa0 │ │ │ │ - mvneq r2, ip, lsl sl │ │ │ │ + strheq r2, [sl, #168]! @ 0xa8 │ │ │ │ + mvneq r2, r4, lsr #20 │ │ │ │ ldrsbeq r8, [r2, #92] @ 0x5c │ │ │ │ bicseq r7, r2, r8, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 14204 <__cxa_atexit@plt+0x7d2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r7, r3, #97 @ 0x61 │ │ │ │ add r8, r7, #512 @ 0x200 │ │ │ │ b 12310 <__cxa_atexit@plt+0x5e38> │ │ │ │ - mvneq r2, r8, lsr sl │ │ │ │ + mvneq r2, r0, asr #20 │ │ │ │ ldrsbeq r8, [r2, #84] @ 0x54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14298 <__cxa_atexit@plt+0x7dc0> │ │ │ │ @@ -8119,15 +8119,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0x01bb8242 │ │ │ │ - mvneq r2, r4, lsl r8 │ │ │ │ + mvneq r2, ip, lsl r8 │ │ │ │ bicseq r8, r2, r4, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14414 <__cxa_atexit@plt+0x7f3c> │ │ │ │ ldr r2, [pc, #52] @ 1441c <__cxa_atexit@plt+0x7f44> │ │ │ │ @@ -8142,32 +8142,32 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq r2, r8, lsr #15 │ │ │ │ - mvneq r2, r8, lsr #16 │ │ │ │ + strheq r2, [sl, #112]! @ 0x70 │ │ │ │ + mvneq r2, r0, lsr r8 │ │ │ │ bicseq r8, r2, ip, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1445c <__cxa_atexit@plt+0x7f84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #24] @ 14460 <__cxa_atexit@plt+0x7f88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add r8, r3, #3 │ │ │ │ ldr sl, [pc, #12] @ 14464 <__cxa_atexit@plt+0x7f8c> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 458df8 <__cxa_atexit@plt+0x44c920> │ │ │ │ + b 123568 <__cxa_atexit@plt+0x117090> │ │ │ │ bicseq r8, r2, ip, ror #6 │ │ │ │ - mvneq r2, ip, ror #15 │ │ │ │ - mvneq r2, r0, ror #15 │ │ │ │ + strdeq r2, [sl, #116]! @ 0x74 │ │ │ │ + mvneq r2, r8, ror #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -8202,16 +8202,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ bicseq r8, r2, r4, lsl r3 │ │ │ │ bicseq r8, r2, r4, lsr r2 │ │ │ │ - mvneq r2, r8, lsl #15 │ │ │ │ - mvneq r2, r0, ror #13 │ │ │ │ + @ instruction: 0x01ea2790 │ │ │ │ + mvneq r2, r8, ror #13 │ │ │ │ bicseq r8, r2, r4, lsl #6 │ │ │ │ bicseq r8, r2, ip, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -8248,16 +8248,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ bicseq r8, r2, ip, asr r2 │ │ │ │ bicseq r8, r2, ip, ror r1 │ │ │ │ - ldrdeq r2, [sl, #96]! @ 0x60 │ │ │ │ - mvneq r2, r8, lsr #12 │ │ │ │ + ldrdeq r2, [sl, #104]! @ 0x68 │ │ │ │ + mvneq r2, r0, lsr r6 │ │ │ │ bicseq r8, r2, ip, asr #4 │ │ │ │ bicseq r8, r2, r8, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -8315,24 +8315,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 146e0 <__cxa_atexit@plt+0x8208> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ea2590 │ │ │ │ - ldrdeq r2, [sl, #80]! @ 0x50 │ │ │ │ - strdeq r2, [sl, #84]! @ 0x54 │ │ │ │ + @ instruction: 0x01ea2598 │ │ │ │ + ldrdeq r2, [sl, #88]! @ 0x58 │ │ │ │ + strdeq r2, [sl, #92]! @ 0x5c │ │ │ │ bicseq r8, r2, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ bicseq r8, r2, ip, asr r1 │ │ │ │ bicseq r8, r2, ip, ror r0 │ │ │ │ - ldrdeq r2, [sl, #80]! @ 0x50 │ │ │ │ - mvneq r2, r8, lsr #10 │ │ │ │ + ldrdeq r2, [sl, #88]! @ 0x58 │ │ │ │ + mvneq r2, r0, lsr r5 │ │ │ │ bicseq r8, r2, r8, lsl #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 19ec4ac <__cxa_atexit@plt+0x19dffd4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -8346,15 +8346,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, ror #8 │ │ │ │ + mvneq r2, ip, ror #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -8373,15 +8373,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - mvneq r2, r4, lsl r4 │ │ │ │ + mvneq r2, ip, lsl r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -8412,26 +8412,26 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - mvneq r2, r8, lsl #7 │ │ │ │ + @ instruction: 0x01ea2390 │ │ │ │ bicseq r7, r2, r0, ror #31 │ │ │ │ ldrsheq r7, [r2, #136] @ 0x88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 14884 <__cxa_atexit@plt+0x83ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r7, r3, #97 @ 0x61 │ │ │ │ add r8, r7, #512 @ 0x200 │ │ │ │ b 12310 <__cxa_atexit@plt+0x5e38> │ │ │ │ - strheq r2, [sl, #56]! @ 0x38 │ │ │ │ + mvneq r2, r0, asr #7 │ │ │ │ bicseq r7, r2, r4, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14918 <__cxa_atexit@plt+0x8440> │ │ │ │ @@ -8535,31 +8535,31 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0x01bb7bc2 │ │ │ │ - @ instruction: 0x01ea2194 │ │ │ │ + @ instruction: 0x01ea219c │ │ │ │ ldrsbeq r7, [r2, #220] @ 0xdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14a7c <__cxa_atexit@plt+0x85a4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 14a84 <__cxa_atexit@plt+0x85ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 5b5044 <__cxa_atexit@plt+0x5a8b6c> │ │ │ │ + b 27f7b4 <__cxa_atexit@plt+0x2732dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, lsr r1 │ │ │ │ + mvneq r2, r8, lsr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -8638,33 +8638,33 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bb7a01 │ │ │ │ - ldrdeq r1, [sl, #248]! @ 0xf8 │ │ │ │ + mvneq r1, r0, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14c1c <__cxa_atexit@plt+0x8744> │ │ │ │ ldr r2, [pc, #36] @ 14c24 <__cxa_atexit@plt+0x874c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 14c28 <__cxa_atexit@plt+0x8750> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 442fb4 <__cxa_atexit@plt+0x436adc> │ │ │ │ + b 10d724 <__cxa_atexit@plt+0x10124c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strexheq r1, ip, [sl] │ │ │ │ - mvneq r2, r4, lsr r0 │ │ │ │ + mvneq r1, r4, lsr #31 │ │ │ │ + mvneq r2, ip, lsr r0 │ │ │ │ bicseq r7, r2, r4, lsr #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -8691,15 +8691,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ bicseq r7, r2, r4, ror sl │ │ │ │ - mvneq r1, r0, asr #31 │ │ │ │ + mvneq r1, r8, asr #31 │ │ │ │ bicseq r7, r2, r4, asr #23 │ │ │ │ @ instruction: 0x01d27b94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -8727,15 +8727,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ bicseq r7, r2, r4, ror #19 │ │ │ │ - mvneq r1, r0, lsr pc │ │ │ │ + mvneq r1, r8, lsr pc │ │ │ │ bicseq r7, r2, r4, lsr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14d80 <__cxa_atexit@plt+0x88a8> │ │ │ │ ldr r2, [pc, #32] @ 14d88 <__cxa_atexit@plt+0x88b0> │ │ │ │ @@ -8752,15 +8752,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14da8 <__cxa_atexit@plt+0x88d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 1986204 <__cxa_atexit@plt+0x1979d2c> │ │ │ │ - mvneq r1, r8, ror #28 │ │ │ │ + mvneq r1, r0, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14e0c <__cxa_atexit@plt+0x8934> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -8785,15 +8785,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strheq r1, [sl, #216]! @ 0xd8 │ │ │ │ + mvneq r1, r0, asr #27 │ │ │ │ @ instruction: 0x01bb77b0 │ │ │ │ bicseq r7, r2, r8, lsr sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14e7c <__cxa_atexit@plt+0x89a4> │ │ │ │ @@ -8804,19 +8804,19 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 14e88 <__cxa_atexit@plt+0x89b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 5b07f4 <__cxa_atexit@plt+0x5a431c> │ │ │ │ + b 27af64 <__cxa_atexit@plt+0x26ea8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsr sp │ │ │ │ - @ instruction: 0x01ea1d9c │ │ │ │ + mvneq r1, r4, asr #26 │ │ │ │ + mvneq r1, r4, lsr #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -8845,15 +8845,15 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ bicseq r7, r2, r8, lsl r8 │ │ │ │ - mvneq r1, ip, asr sp │ │ │ │ + mvneq r1, r4, ror #26 │ │ │ │ bicseq r7, r2, r0, lsl #19 │ │ │ │ bicseq r7, r2, r0, asr r9 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5], #4 │ │ │ │ @@ -8889,15 +8889,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ bicseq r7, r2, r8, ror r7 │ │ │ │ - strheq r1, [sl, #200]! @ 0xc8 │ │ │ │ + mvneq r1, r0, asr #25 │ │ │ │ ldrsbeq r7, [r2, #140] @ 0x8c │ │ │ │ ldrheq r7, [r2, #128] @ 0x80 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5], #4 │ │ │ │ @@ -8933,15 +8933,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ bicseq r7, r2, r8, asr #13 │ │ │ │ - mvneq r1, r8, lsl #24 │ │ │ │ + mvneq r1, r0, lsl ip │ │ │ │ bicseq r7, r2, ip, lsr #16 │ │ │ │ bicseq r7, r2, r4, lsl r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 150a0 <__cxa_atexit@plt+0x8bc8> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -8978,23 +8978,23 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01bb74bb │ │ │ │ - mvneq r1, ip, lsr #21 │ │ │ │ + strheq r1, [sl, #164]! @ 0xa4 │ │ │ │ bicseq r7, r2, r0, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 15154 <__cxa_atexit@plt+0x8c7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 88c0d4 <__cxa_atexit@plt+0x87fbfc> │ │ │ │ + b b148f4 <__cxa_atexit@plt+0xb0841c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ bicseq r7, r2, ip, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -9014,20 +9014,20 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldmdb r5, {r9, sl} │ │ │ │ ldr r8, [r5] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strheq r1, [sl, #168]! @ 0xa8 │ │ │ │ + mvneq r1, r0, asr #21 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrsheq r7, [r2, #108] @ 0x6c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 15218 <__cxa_atexit@plt+0x8d40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -9035,15 +9035,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -9063,15 +9063,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 15288 <__cxa_atexit@plt+0x8db0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - ldrdeq r1, [sl, #152]! @ 0x98 │ │ │ │ + mvneq r1, r0, ror #19 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -9088,15 +9088,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 152ec <__cxa_atexit@plt+0x8e14> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r1, r0, ror #18 │ │ │ │ + mvneq r1, r8, ror #18 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ bicseq r7, r2, r4, asr #11 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -9139,23 +9139,23 @@ │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 153b4 <__cxa_atexit@plt+0x8edc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 3d264 <__cxa_atexit@plt+0x30d8c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r1, r4, lsr #17 │ │ │ │ + mvneq r1, ip, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 153d4 <__cxa_atexit@plt+0x8efc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, asr #16 │ │ │ │ + mvneq r1, r4, asr r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15434 <__cxa_atexit@plt+0x8f5c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -9178,16 +9178,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ea1794 │ │ │ │ - mvneq r1, r8, ror #15 │ │ │ │ + @ instruction: 0x01ea179c │ │ │ │ + strdeq r1, [sl, #112]! @ 0x70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -9234,28 +9234,28 @@ │ │ │ │ ldr r3, [pc, #68] @ 15560 <__cxa_atexit@plt+0x9088> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #60] @ 15564 <__cxa_atexit@plt+0x908c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub sl, r6, #2 │ │ │ │ - b 4328d4 <__cxa_atexit@plt+0x4263fc> │ │ │ │ + b fd044 <__cxa_atexit@plt+0xf0b6c> │ │ │ │ mov r6, r3 │ │ │ │ b 15544 <__cxa_atexit@plt+0x906c> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ + mvneq r1, ip, asr #13 │ │ │ │ mvneq r1, r4, asr #13 │ │ │ │ - strheq r1, [sl, #108]! @ 0x6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -9300,18 +9300,18 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ ldrheq r7, [r2, #8] │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strdeq r1, [sl, #88]! @ 0x58 │ │ │ │ - mvneq r1, r0, lsl r6 │ │ │ │ - mvneq r1, r4, lsr r6 │ │ │ │ - mvneq r1, r0, ror #12 │ │ │ │ + mvneq r1, r0, lsl #12 │ │ │ │ + mvneq r1, r8, lsl r6 │ │ │ │ + mvneq r1, ip, lsr r6 │ │ │ │ + mvneq r1, r8, ror #12 │ │ │ │ bicseq r7, r2, r0, lsl #6 │ │ │ │ bicseq r7, r2, r4, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -9369,25 +9369,25 @@ │ │ │ │ ldr r9, [pc, #28] @ 15754 <__cxa_atexit@plt+0x927c> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsr #10 │ │ │ │ + mvneq r1, r4, lsr r5 │ │ │ │ bicseq r7, r2, ip, ror #3 │ │ │ │ bicseq r7, r2, ip, asr #4 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ ldrheq r6, [r2, #248] @ 0xf8 │ │ │ │ bicseq r7, r2, r4, ror #5 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - strdeq r1, [sl, #68]! @ 0x44 │ │ │ │ - mvneq r1, r0, lsl r5 │ │ │ │ - mvneq r1, r4, lsr r5 │ │ │ │ - mvneq r1, r0, ror #10 │ │ │ │ + strdeq r1, [sl, #76]! @ 0x4c │ │ │ │ + mvneq r1, r8, lsl r5 │ │ │ │ + mvneq r1, ip, lsr r5 │ │ │ │ + mvneq r1, r8, ror #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -9395,15 +9395,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 157d0 <__cxa_atexit@plt+0x92f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 157d4 <__cxa_atexit@plt+0x92fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 4a7624 <__cxa_atexit@plt+0x49b14c> │ │ │ │ + b 171d94 <__cxa_atexit@plt+0x1658bc> │ │ │ │ ldr r7, [pc, #24] @ 157d8 <__cxa_atexit@plt+0x9300> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @@ -9420,15 +9420,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ea139c │ │ │ │ + mvneq r1, r4, lsr #7 │ │ │ │ ldrsheq r7, [r2, #4] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -9495,18 +9495,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ bicseq r7, r2, r0 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ ldrsbeq r6, [r2, #216] @ 0xd8 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - mvneq r1, r8, lsl r3 │ │ │ │ - mvneq r1, r0, lsr r3 │ │ │ │ - mvneq r1, r4, asr r3 │ │ │ │ - mvneq r1, r0, lsl #7 │ │ │ │ + mvneq r1, r0, lsr #6 │ │ │ │ + mvneq r1, r8, lsr r3 │ │ │ │ + mvneq r1, ip, asr r3 │ │ │ │ + mvneq r1, r8, lsl #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -9516,15 +9516,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #52] @ 159bc <__cxa_atexit@plt+0x94e4> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, r0, #2 │ │ │ │ mov r9, r3 │ │ │ │ - b 59c9cc <__cxa_atexit@plt+0x5904f4> │ │ │ │ + b 26713c <__cxa_atexit@plt+0x25ac64> │ │ │ │ ldr r7, [pc, #28] @ 159c0 <__cxa_atexit@plt+0x94e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @@ -9588,23 +9588,23 @@ │ │ │ │ ldr r7, [pc, #24] @ 15abc <__cxa_atexit@plt+0x95e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r1, [sl, #20]! │ │ │ │ + strheq r1, [sl, #28]! │ │ │ │ bicseq r6, r2, r8, ror lr │ │ │ │ @ instruction: 0xfffff6a0 │ │ │ │ bicseq r6, r2, ip, lsr ip │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - mvneq r1, r0, lsl #3 │ │ │ │ - @ instruction: 0x01ea119c │ │ │ │ - mvneq r1, r0, asr #3 │ │ │ │ - mvneq r1, ip, ror #3 │ │ │ │ + mvneq r1, r8, lsl #3 │ │ │ │ + mvneq r1, r4, lsr #3 │ │ │ │ + mvneq r1, r8, asr #3 │ │ │ │ + strdeq r1, [sl, #20]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ mov sl, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -9615,15 +9615,15 @@ │ │ │ │ ldr r1, [pc, #56] @ 15b48 <__cxa_atexit@plt+0x9670> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r9, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ add r8, r1, #2 │ │ │ │ mov r9, r3 │ │ │ │ - b 59a420 <__cxa_atexit@plt+0x58df48> │ │ │ │ + b 264b90 <__cxa_atexit@plt+0x2586b8> │ │ │ │ ldr r7, [pc, #28] @ 15b4c <__cxa_atexit@plt+0x9674> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @@ -9640,15 +9640,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1b336ec <__cxa_atexit@plt+0x1b27214> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsr #32 │ │ │ │ + mvneq r1, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15bcc <__cxa_atexit@plt+0x96f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -9659,16 +9659,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1986204 <__cxa_atexit@plt+0x1979d2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, ror #31 │ │ │ │ - mvneq r1, ip, asr #32 │ │ │ │ + strdeq r0, [sl, #244]! @ 0xf4 │ │ │ │ + mvneq r1, r4, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15c10 <__cxa_atexit@plt+0x9738> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -9676,15 +9676,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strexheq r0, ip, [sl] │ │ │ │ + mvneq r0, r4, lsr #31 │ │ │ │ ldrsheq r6, [r2, #196] @ 0xc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -9754,18 +9754,18 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldrsheq r6, [r2, #184] @ 0xb8 │ │ │ │ @ instruction: 0xfffff424 │ │ │ │ bicseq r6, r2, r0, asr #19 │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ - mvneq r0, r0, lsl #30 │ │ │ │ - mvneq r0, r8, lsl pc │ │ │ │ - mvneq r0, ip, lsr pc │ │ │ │ - mvneq r0, r8, ror #30 │ │ │ │ + mvneq r0, r8, lsl #30 │ │ │ │ + mvneq r0, r0, lsr #30 │ │ │ │ + mvneq r0, r4, asr #30 │ │ │ │ + mvneq r0, r0, ror pc │ │ │ │ bicseq r6, r2, r8, asr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15e00 <__cxa_atexit@plt+0x9928> │ │ │ │ @@ -9797,26 +9797,26 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ add r8, ip, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 5b3c40 <__cxa_atexit@plt+0x5a7768> │ │ │ │ + b 27e3b0 <__cxa_atexit@plt+0x271ed8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - strdeq r0, [sl, #220]! @ 0xdc │ │ │ │ - mvneq r0, r8, asr #28 │ │ │ │ - mvneq r0, r4, asr #28 │ │ │ │ + mvneq r0, r4, lsl #28 │ │ │ │ + mvneq r0, r0, asr lr │ │ │ │ + mvneq r0, ip, asr #28 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ bicseq r6, r2, r8, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15e68 <__cxa_atexit@plt+0x9990> │ │ │ │ @@ -9826,15 +9826,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, asr #26 │ │ │ │ + mvneq r0, ip, asr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -10026,15 +10026,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, lsr #20 │ │ │ │ + mvneq r0, ip, lsr #20 │ │ │ │ bicseq r6, r2, r8, asr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r8 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ @@ -10107,18 +10107,18 @@ │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ bicseq r6, r2, r0, lsl #13 │ │ │ │ ldrheq r6, [r2, #112] @ 0x70 │ │ │ │ @ instruction: 0xffffeec4 │ │ │ │ bicseq r6, r2, r0, ror #8 │ │ │ │ bicseq r6, r2, ip, asr r8 │ │ │ │ @ instruction: 0xfffff294 │ │ │ │ - @ instruction: 0x01ea0998 │ │ │ │ - strheq r0, [sl, #144]! @ 0x90 │ │ │ │ - ldrdeq r0, [sl, #148]! @ 0x94 │ │ │ │ - mvneq r0, r0, lsl #20 │ │ │ │ + mvneq r0, r0, lsr #19 │ │ │ │ + strheq r0, [sl, #152]! @ 0x98 │ │ │ │ + ldrdeq r0, [sl, #156]! @ 0x9c │ │ │ │ + mvneq r0, r8, lsl #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16318 <__cxa_atexit@plt+0x9e40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -10126,15 +10126,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ea0894 │ │ │ │ + @ instruction: 0x01ea089c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -10180,15 +10180,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #60] @ 16424 <__cxa_atexit@plt+0x9f4c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r5, sl} │ │ │ │ str r1, [r2] │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 436944 <__cxa_atexit@plt+0x42a46c> │ │ │ │ + b 1010b4 <__cxa_atexit@plt+0xf4bdc> │ │ │ │ mov r6, r3 │ │ │ │ b 1640c <__cxa_atexit@plt+0x9f34> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1641c <__cxa_atexit@plt+0x9f44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -10227,15 +10227,15 @@ │ │ │ │ ldr r2, [pc, #64] @ 164e0 <__cxa_atexit@plt+0xa008> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #60] @ 164e4 <__cxa_atexit@plt+0xa00c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, sl} │ │ │ │ str r1, [r5] │ │ │ │ sub sl, r6, #3 │ │ │ │ - b 436944 <__cxa_atexit@plt+0x42a46c> │ │ │ │ + b 1010b4 <__cxa_atexit@plt+0xf4bdc> │ │ │ │ mov r6, r3 │ │ │ │ b 164c8 <__cxa_atexit@plt+0x9ff0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ 164dc <__cxa_atexit@plt+0xa004> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -10258,15 +10258,15 @@ │ │ │ │ ldr r2, [pc, #64] @ 1655c <__cxa_atexit@plt+0xa084> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #60] @ 16560 <__cxa_atexit@plt+0xa088> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, sl} │ │ │ │ str r1, [r5] │ │ │ │ sub sl, r6, #3 │ │ │ │ - b 436944 <__cxa_atexit@plt+0x42a46c> │ │ │ │ + b 1010b4 <__cxa_atexit@plt+0xf4bdc> │ │ │ │ mov r6, r3 │ │ │ │ b 16544 <__cxa_atexit@plt+0xa06c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ 16558 <__cxa_atexit@plt+0xa080> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -10290,21 +10290,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 165c8 <__cxa_atexit@plt+0xa0f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 59aba4 <__cxa_atexit@plt+0x58e6cc> │ │ │ │ + b 265314 <__cxa_atexit@plt+0x258e3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r2, r4, lsl #29 │ │ │ │ - mvneq r0, ip, asr #12 │ │ │ │ + mvneq r0, r4, asr r6 │ │ │ │ ldrsheq r6, [r2, #72] @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1669c <__cxa_atexit@plt+0xa1c4> │ │ │ │ @@ -10361,25 +10361,25 @@ │ │ │ │ ldr r9, [pc, #28] @ 166d4 <__cxa_atexit@plt+0xa1fc> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, lsr #11 │ │ │ │ + strheq r0, [sl, #84]! @ 0x54 │ │ │ │ bicseq r6, r2, ip, ror #4 │ │ │ │ bicseq r6, r2, r0, ror #7 │ │ │ │ @ instruction: 0xffffea9c │ │ │ │ bicseq r6, r2, r8, lsr r0 │ │ │ │ bicseq r6, r2, r8, ror r4 │ │ │ │ @ instruction: 0xffffee6c │ │ │ │ - mvneq r0, r4, ror r5 │ │ │ │ - @ instruction: 0x01ea0590 │ │ │ │ - strheq r0, [sl, #84]! @ 0x54 │ │ │ │ - mvneq r0, r0, ror #11 │ │ │ │ + mvneq r0, ip, ror r5 │ │ │ │ + @ instruction: 0x01ea0598 │ │ │ │ + strheq r0, [sl, #92]! @ 0x5c │ │ │ │ + mvneq r0, r8, ror #11 │ │ │ │ bicseq r6, r2, r8, asr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -10421,17 +10421,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [sl, #68]! @ 0x44 │ │ │ │ + strheq r0, [sl, #76]! @ 0x4c │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - mvneq r0, r4, ror #9 │ │ │ │ + mvneq r0, ip, ror #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -10498,15 +10498,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r0, r4, lsr #6 │ │ │ │ + mvneq r0, ip, lsr #6 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -10531,16 +10531,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 16978 <__cxa_atexit@plt+0xa4a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 48078 <__cxa_atexit@plt+0x3bba0> │ │ │ │ - mvneq r0, r0, lsl #6 │ │ │ │ - mvneq r0, r4, ror #5 │ │ │ │ + mvneq r0, r8, lsl #6 │ │ │ │ + mvneq r0, ip, ror #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 169e4 <__cxa_atexit@plt+0xa50c> │ │ │ │ ldr r2, [pc, #96] @ 169fc <__cxa_atexit@plt+0xa524> │ │ │ │ @@ -10633,17 +10633,17 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - mvneq r0, r0, asr #3 │ │ │ │ - mvneq r0, r4, lsl #2 │ │ │ │ - ldrdeq r0, [sl, #4]! │ │ │ │ + mvneq r0, r8, asr #3 │ │ │ │ + mvneq r0, ip, lsl #2 │ │ │ │ + ldrdeq r0, [sl, #12]! │ │ │ │ bicseq r6, r2, r8, lsl r0 │ │ │ │ bicseq r5, r2, r0, ror #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -10684,17 +10684,17 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - strdeq r0, [sl, #4]! │ │ │ │ - mvneq r0, r8, lsr r0 │ │ │ │ - mvneq r0, r8 │ │ │ │ + strdeq r0, [sl, #12]! │ │ │ │ + mvneq r0, r0, asr #32 │ │ │ │ + mvneq r0, r0, lsl r0 │ │ │ │ bicseq r5, r2, ip, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 16c00 <__cxa_atexit@plt+0xa728> │ │ │ │ add r8, pc, r8 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ @@ -10738,15 +10738,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq pc, r4, ror #30 │ │ │ │ + mvneq pc, ip, ror #30 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -10771,16 +10771,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 16d38 <__cxa_atexit@plt+0xa860> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 48078 <__cxa_atexit@plt+0x3bba0> │ │ │ │ - mvneq pc, r0, asr #30 │ │ │ │ - mvneq pc, r4, lsr #30 │ │ │ │ + mvneq pc, r8, asr #30 │ │ │ │ + mvneq pc, ip, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 16da4 <__cxa_atexit@plt+0xa8cc> │ │ │ │ ldr r2, [pc, #96] @ 16dbc <__cxa_atexit@plt+0xa8e4> │ │ │ │ @@ -10873,17 +10873,17 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - mvneq pc, r0, lsl #28 │ │ │ │ - mvneq pc, r4, asr #26 │ │ │ │ - mvneq pc, r4, lsl sp @ │ │ │ │ + mvneq pc, r8, lsl #28 │ │ │ │ + mvneq pc, ip, asr #26 │ │ │ │ + mvneq pc, ip, lsl sp @ │ │ │ │ bicseq r5, r2, r8, ror #24 │ │ │ │ bicseq r5, r2, r0, lsr ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -10924,17 +10924,17 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - mvneq pc, r4, lsr sp @ │ │ │ │ - mvneq pc, r8, ror ip @ │ │ │ │ - mvneq pc, r8, asr #24 │ │ │ │ + mvneq pc, ip, lsr sp @ │ │ │ │ + mvneq pc, r0, lsl #25 │ │ │ │ + mvneq pc, r0, asr ip @ │ │ │ │ @ instruction: 0x01d25b9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -10948,15 +10948,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 16ffc <__cxa_atexit@plt+0xab24> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, lsr ip @ │ │ │ │ + mvneq pc, r0, asr #24 │ │ │ │ bicseq r5, r2, r0, asr #22 │ │ │ │ @ instruction: 0x01bb56af │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ @@ -11012,15 +11012,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 170f8 <__cxa_atexit@plt+0xac20> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq pc, r8, ror fp @ │ │ │ │ + mvneq pc, r0, lsl #23 │ │ │ │ bicseq r5, r2, r4, asr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 17130 <__cxa_atexit@plt+0xac58> │ │ │ │ add r3, r5, #8 │ │ │ │ @@ -11048,51 +11048,51 @@ │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #15 │ │ │ │ bne 17198 <__cxa_atexit@plt+0xacc0> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b a88610 <__cxa_atexit@plt+0xa7c138> │ │ │ │ + b 8bc4b4 <__cxa_atexit@plt+0x8affdc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 171b0 <__cxa_atexit@plt+0xacd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5], #12 │ │ │ │ add r9, r3, #1 │ │ │ │ b 151f9c4 <__cxa_atexit@plt+0x15134ec> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvneq pc, r8, asr #21 │ │ │ │ + ldrdeq pc, [r9, #160]! @ 0xa0 │ │ │ │ @ instruction: 0x01d2599c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #15 │ │ │ │ bne 171e4 <__cxa_atexit@plt+0xad0c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b a88610 <__cxa_atexit@plt+0xa7c138> │ │ │ │ + b 8bc4b4 <__cxa_atexit@plt+0x8affdc> │ │ │ │ ldr r3, [pc, #16] @ 171fc <__cxa_atexit@plt+0xad24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ b 151f9c4 <__cxa_atexit@plt+0x15134ec> │ │ │ │ - mvneq pc, ip, ror sl @ │ │ │ │ + mvneq pc, r4, lsl #21 │ │ │ │ bicseq r5, r2, r0, asr #18 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b adc880 <__cxa_atexit@plt+0xad03a8> │ │ │ │ + b 910724 <__cxa_atexit@plt+0x90424c> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -11158,15 +11158,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1adf4c8 <__cxa_atexit@plt+0x1ad2ff0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r2, r0, lsr #17 │ │ │ │ - mvneq pc, ip, ror r8 @ │ │ │ │ + mvneq pc, r4, lsl #17 │ │ │ │ @ instruction: 0x01d25898 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 173bc <__cxa_atexit@plt+0xaee4> │ │ │ │ @@ -11215,15 +11215,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 17424 <__cxa_atexit@plt+0xaf4c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq pc, ip, asr #16 │ │ │ │ + mvneq pc, r4, asr r8 @ │ │ │ │ ldrheq r5, [r2, #120] @ 0x78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1745c <__cxa_atexit@plt+0xaf84> │ │ │ │ add r3, r5, #8 │ │ │ │ @@ -11299,15 +11299,15 @@ │ │ │ │ mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0x01d25690 │ │ │ │ - mvneq pc, r8, lsr r7 @ │ │ │ │ + mvneq pc, r0, asr #14 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ bicseq r5, r2, r8, lsr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -11326,26 +11326,26 @@ │ │ │ │ b 19ab6fc <__cxa_atexit@plt+0x199f224> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq pc, r0, lsr r6 @ │ │ │ │ + mvneq pc, r8, lsr r6 @ │ │ │ │ ldrsbeq r5, [r2, #84] @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1760c <__cxa_atexit@plt+0xb134> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b 19ab6fc <__cxa_atexit@plt+0x199f224> │ │ │ │ - strdeq pc, [r9, #80]! @ 0x50 │ │ │ │ + strdeq pc, [r9, #88]! @ 0x58 │ │ │ │ bicseq r5, r2, r8, lsr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17684 <__cxa_atexit@plt+0xb1ac> │ │ │ │ @@ -11376,22 +11376,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvneq pc, r4, asr #10 │ │ │ │ + mvneq pc, ip, asr #10 │ │ │ │ @ instruction: 0x01bb50c1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldrsheq r5, [r2, #72] @ 0x48 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -11411,25 +11411,25 @@ │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ ldr r5, [pc, #48] @ 1775c <__cxa_atexit@plt+0xb284> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b adb330 <__cxa_atexit@plt+0xacee58> │ │ │ │ + b 90f1d4 <__cxa_atexit@plt+0x902cfc> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - mvneq pc, r0, asr #10 │ │ │ │ + mvneq pc, r8, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -11474,15 +11474,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 17834 <__cxa_atexit@plt+0xb35c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, ror #8 │ │ │ │ + mvneq pc, r0, ror r4 @ │ │ │ │ bicseq r5, r2, r8, ror #7 │ │ │ │ bicseq r5, r2, ip, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 178b8 <__cxa_atexit@plt+0xb3e0> │ │ │ │ @@ -11511,18 +11511,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 193f9dc <__cxa_atexit@plt+0x1933504> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvneq pc, r8, ror r3 @ │ │ │ │ + mvneq pc, r0, lsl #7 │ │ │ │ + strdeq pc, [r9, #52]! @ 0x34 │ │ │ │ mvneq pc, ip, ror #7 │ │ │ │ mvneq pc, r4, ror #7 │ │ │ │ - ldrdeq pc, [r9, #60]! @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17908 <__cxa_atexit@plt+0xb430> │ │ │ │ @@ -11531,15 +11531,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq pc, r8, lsl #7 │ │ │ │ + @ instruction: 0x01e9f390 │ │ │ │ bicseq r5, r2, r0, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1796c <__cxa_atexit@plt+0xb494> │ │ │ │ mov r0, r4 │ │ │ │ @@ -11555,16 +11555,16 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ b 172935c <__cxa_atexit@plt+0x171ce84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r0, lsr #5 │ │ │ │ - mvneq pc, r8, lsr #6 │ │ │ │ + mvneq pc, r8, lsr #5 │ │ │ │ + mvneq pc, r0, lsr r3 @ │ │ │ │ bicseq r5, r2, ip, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 179d0 <__cxa_atexit@plt+0xb4f8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -11580,16 +11580,16 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ b 172935c <__cxa_atexit@plt+0x171ce84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, ip, lsr r2 @ │ │ │ │ - mvneq pc, r8, asr #5 │ │ │ │ + mvneq pc, r4, asr #4 │ │ │ │ + ldrdeq pc, [r9, #32]! │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17a40 <__cxa_atexit@plt+0xb568> │ │ │ │ ldr r2, [pc, #76] @ 17a48 <__cxa_atexit@plt+0xb570> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -11609,15 +11609,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01e9f190 │ │ │ │ + @ instruction: 0x01e9f198 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 17a74 <__cxa_atexit@plt+0xb59c> │ │ │ │ andeq r0, r2, lr │ │ │ │ @@ -11648,15 +11648,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 17ae4 <__cxa_atexit@plt+0xb60c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01d25198 │ │ │ │ - mvneq pc, ip, lsr #2 │ │ │ │ + mvneq pc, r4, lsr r1 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [pc, #268] @ 17c08 <__cxa_atexit@plt+0xb730> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, #264] @ 17c0c <__cxa_atexit@plt+0xb734> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -11722,19 +11722,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xffffffec │ │ │ │ - mvneq pc, r0, ror r0 @ │ │ │ │ - @ instruction: 0x01e9f090 │ │ │ │ - mvneq pc, r8, lsr r0 @ │ │ │ │ + mvneq pc, r8, ror r0 @ │ │ │ │ + @ instruction: 0x01e9f098 │ │ │ │ + mvneq pc, r0, asr #32 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - mvneq pc, ip, asr #32 │ │ │ │ + mvneq pc, r4, asr r0 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17c64 <__cxa_atexit@plt+0xb78c> │ │ │ │ mov r3, r7 │ │ │ │ @@ -11751,15 +11751,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - mvneq lr, ip, ror pc │ │ │ │ + mvneq lr, r4, lsl #31 │ │ │ │ bicseq r4, r2, r4, ror #31 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17cfc <__cxa_atexit@plt+0xb824> │ │ │ │ ldr r2, [pc, #116] @ 17d1c <__cxa_atexit@plt+0xb844> │ │ │ │ @@ -11790,15 +11790,15 @@ │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr r7, [pc, #20] @ 17d24 <__cxa_atexit@plt+0xb84c> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq lr, r4, ror #29 │ │ │ │ + mvneq lr, ip, ror #29 │ │ │ │ bicseq r4, r2, r4, ror #30 │ │ │ │ bicseq r4, r2, r4, asr #30 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -11888,20 +11888,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [pc, #28] @ 17eb4 <__cxa_atexit@plt+0xb9dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - stlexheq lr, r0, [r9] │ │ │ │ + stlexheq lr, r8, [r9] │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ bicseq r4, r2, r0, ror #27 │ │ │ │ - strdeq lr, [r9, #212]! @ 0xd4 │ │ │ │ + strdeq lr, [r9, #220]! @ 0xdc │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - mvneq lr, r0, lsl #27 │ │ │ │ + mvneq lr, r8, lsl #27 │ │ │ │ bicseq r4, r2, ip, lsr #27 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 17f98 <__cxa_atexit@plt+0xbac0> │ │ │ │ @@ -11953,18 +11953,18 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq lr, r0, ror #25 │ │ │ │ - mvneq lr, r0, lsl #26 │ │ │ │ + mvneq lr, r8, ror #25 │ │ │ │ + mvneq lr, r8, lsl #26 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - strheq lr, [r9, #204]! @ 0xcc │ │ │ │ + mvneq lr, r4, asr #25 │ │ │ │ ldrheq r4, [r2, #192] @ 0xc0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 17da8 <__cxa_atexit@plt+0xb8d0> │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ @@ -12007,30 +12007,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 180a8 <__cxa_atexit@plt+0xbbd0> │ │ │ │ ldr r3, [pc, #84] @ 180cc <__cxa_atexit@plt+0xbbf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b af32d8 <__cxa_atexit@plt+0xae6e00> │ │ │ │ + b 92717c <__cxa_atexit@plt+0x91aca4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - mvneq lr, ip, ror fp │ │ │ │ + mvneq lr, r4, lsl #23 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ ldrsheq r4, [r2, #188] @ 0xbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -12053,15 +12053,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 18140 <__cxa_atexit@plt+0xbc68> │ │ │ │ ldr r3, [pc, #36] @ 18154 <__cxa_atexit@plt+0xbc7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b af32d8 <__cxa_atexit@plt+0xae6e00> │ │ │ │ + b 92717c <__cxa_atexit@plt+0x91aca4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ bicseq r4, r2, r4, ror fp │ │ │ │ @@ -12079,30 +12079,30 @@ │ │ │ │ ldr r3, [pc, #40] @ 181b8 <__cxa_atexit@plt+0xbce0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b af32d8 <__cxa_atexit@plt+0xae6e00> │ │ │ │ + b 92717c <__cxa_atexit@plt+0x91aca4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ bicseq r4, r2, r0, lsl fp │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 181e4 <__cxa_atexit@plt+0xbd0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b af32d8 <__cxa_atexit@plt+0xae6e00> │ │ │ │ + b 92717c <__cxa_atexit@plt+0x91aca4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrsbeq r4, [r2, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, #32] @ 18220 <__cxa_atexit@plt+0xbd48> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -12111,16 +12111,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 18228 <__cxa_atexit@plt+0xbd50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 1436e34 <__cxa_atexit@plt+0x142a95c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvneq lr, r4, lsl #21 │ │ │ │ - mvneq lr, r8, asr #19 │ │ │ │ + mvneq lr, ip, lsl #21 │ │ │ │ + ldrdeq lr, [r9, #144]! @ 0x90 │ │ │ │ bicseq r4, r2, r0, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1825c <__cxa_atexit@plt+0xbd84> │ │ │ │ @@ -12167,15 +12167,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq r4, r2, r4, ror #18 │ │ │ │ - ldrdeq lr, [r9, #136]! @ 0x88 │ │ │ │ + mvneq lr, r0, ror #17 │ │ │ │ bicseq r4, r2, r0, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 18328 <__cxa_atexit@plt+0xbe50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -12252,28 +12252,28 @@ │ │ │ │ ldr r3, [pc, #36] @ 18468 <__cxa_atexit@plt+0xbf90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1846c <__cxa_atexit@plt+0xbf94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b b93300 <__cxa_atexit@plt+0xb86e28> │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvneq lr, r0, asr #16 │ │ │ │ + mvneq lr, r8, asr #16 │ │ │ │ bicseq r4, r2, r8, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 18490 <__cxa_atexit@plt+0xbfb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a9d70c <__cxa_atexit@plt+0xa91234> │ │ │ │ + b 8d15b0 <__cxa_atexit@plt+0x8c50d8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12283,15 +12283,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq lr, r0, ror #15 │ │ │ │ + mvneq lr, r8, ror #15 │ │ │ │ bicseq r4, r2, r8, lsr #15 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -12326,34 +12326,34 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 18580 <__cxa_atexit@plt+0xc0a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, lsr #13 │ │ │ │ + mvneq lr, r8, lsr #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 185b8 <__cxa_atexit@plt+0xc0e0> │ │ │ │ ldr r2, [pc, #36] @ 185c8 <__cxa_atexit@plt+0xc0f0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ ldr r8, [pc, #28] @ 185cc <__cxa_atexit@plt+0xc0f4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b b0ef78 <__cxa_atexit@plt+0xb02aa0> │ │ │ │ + b 942e1c <__cxa_atexit@plt+0x936944> │ │ │ │ ldr r7, [pc, #16] @ 185d0 <__cxa_atexit@plt+0xc0f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq lr, ip, ror #13 │ │ │ │ + strdeq lr, [r9, #100]! @ 0x64 │ │ │ │ bicseq r4, r2, ip, asr #14 │ │ │ │ bicseq r4, r2, ip, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -12410,15 +12410,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #36] @ 186e4 <__cxa_atexit@plt+0xc20c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ sub r8, r6, #3 │ │ │ │ - b a290fc <__cxa_atexit@plt+0xa1cc24> │ │ │ │ + b 871fa8 <__cxa_atexit@plt+0x865ad0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -12442,29 +12442,29 @@ │ │ │ │ ldr r3, [pc, #72] @ 18784 <__cxa_atexit@plt+0xc2ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ ldr r8, [pc, #60] @ 18788 <__cxa_atexit@plt+0xc2b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ - b b0ef78 <__cxa_atexit@plt+0xb02aa0> │ │ │ │ + b 942e1c <__cxa_atexit@plt+0x936944> │ │ │ │ ldr r7, [pc, #36] @ 18780 <__cxa_atexit@plt+0xc2a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1877c <__cxa_atexit@plt+0xc2a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ bicseq r4, r2, r0, lsr #11 │ │ │ │ bicseq r4, r2, r4, asr #11 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - mvneq lr, r0, asr r5 │ │ │ │ + mvneq lr, r8, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 187c0 <__cxa_atexit@plt+0xc2e8> │ │ │ │ @@ -12473,15 +12473,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ - mvneq lr, r8, lsl r4 │ │ │ │ + mvneq lr, r0, lsr #8 │ │ │ │ bicseq r4, r2, r4, asr #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18824 <__cxa_atexit@plt+0xc34c> │ │ │ │ @@ -12494,29 +12494,29 @@ │ │ │ │ ldr r3, [pc, #72] @ 18854 <__cxa_atexit@plt+0xc37c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ ldr r8, [pc, #60] @ 18858 <__cxa_atexit@plt+0xc380> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ - b b0ef78 <__cxa_atexit@plt+0xb02aa0> │ │ │ │ + b 942e1c <__cxa_atexit@plt+0x936944> │ │ │ │ ldr r7, [pc, #36] @ 18850 <__cxa_atexit@plt+0xc378> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1884c <__cxa_atexit@plt+0xc374> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ ldrsbeq r4, [r2, #64] @ 0x40 │ │ │ │ ldrsheq r4, [r2, #68] @ 0x44 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - mvneq lr, r0, lsl #9 │ │ │ │ + mvneq lr, r8, lsl #9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18894 <__cxa_atexit@plt+0xc3bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -12525,15 +12525,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, lsl r3 │ │ │ │ + mvneq lr, r0, lsr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -12587,15 +12587,15 @@ │ │ │ │ ldr r6, [pc, #92] @ 189dc <__cxa_atexit@plt+0xc504> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ sub sl, r7, #3 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 4328d4 <__cxa_atexit@plt+0x4263fc> │ │ │ │ + b fd044 <__cxa_atexit@plt+0xf0b6c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ @@ -12604,16 +12604,16 @@ │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ + mvneq lr, r4, ror r2 │ │ │ │ mvneq lr, ip, ror #4 │ │ │ │ - mvneq lr, r4, ror #4 │ │ │ │ bicseq r4, r2, r8, asr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12641,23 +12641,23 @@ │ │ │ │ ldr r3, [pc, #48] @ 18a88 <__cxa_atexit@plt+0xc5b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #40] @ 18a8c <__cxa_atexit@plt+0xc5b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ - b 4328d4 <__cxa_atexit@plt+0x4263fc> │ │ │ │ + b fd044 <__cxa_atexit@plt+0xf0b6c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ + @ instruction: 0x01e9e190 │ │ │ │ mvneq lr, r8, lsl #3 │ │ │ │ - mvneq lr, r0, lsl #3 │ │ │ │ bicseq r4, r2, r4, lsl #5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -12671,29 +12671,29 @@ │ │ │ │ ldr r3, [pc, #72] @ 18b18 <__cxa_atexit@plt+0xc640> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ ldr r8, [pc, #60] @ 18b1c <__cxa_atexit@plt+0xc644> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ - b b0ef78 <__cxa_atexit@plt+0xb02aa0> │ │ │ │ + b 942e1c <__cxa_atexit@plt+0x936944> │ │ │ │ ldr r7, [pc, #36] @ 18b14 <__cxa_atexit@plt+0xc63c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 18b10 <__cxa_atexit@plt+0xc638> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ bicseq r4, r2, ip, lsl #4 │ │ │ │ bicseq r4, r2, r0, lsr r2 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - strheq lr, [r9, #28]! │ │ │ │ + mvneq lr, r4, asr #3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -12724,16 +12724,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq lr, r0, asr #32 │ │ │ │ - mvneq lr, r4, lsr #32 │ │ │ │ + mvneq lr, r8, asr #32 │ │ │ │ + mvneq lr, ip, lsr #32 │ │ │ │ @ instruction: 0x01d2419c │ │ │ │ bicseq r4, r2, ip, ror #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -12766,16 +12766,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - strexheq sp, r8, [r9] │ │ │ │ - mvneq sp, ip, ror pc │ │ │ │ + mvneq sp, r0, lsr #31 │ │ │ │ + mvneq sp, r4, lsl #31 │ │ │ │ ldrsheq r4, [r2, #4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -12793,29 +12793,29 @@ │ │ │ │ ldr r3, [pc, #72] @ 18d00 <__cxa_atexit@plt+0xc828> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ ldr r8, [pc, #60] @ 18d04 <__cxa_atexit@plt+0xc82c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ - b b0ef78 <__cxa_atexit@plt+0xb02aa0> │ │ │ │ + b 942e1c <__cxa_atexit@plt+0x936944> │ │ │ │ ldr r7, [pc, #36] @ 18cfc <__cxa_atexit@plt+0xc824> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 18cf8 <__cxa_atexit@plt+0xc820> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ bicseq r4, r2, r4, lsr #32 │ │ │ │ bicseq r4, r2, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ - ldrdeq sp, [r9, #244]! @ 0xf4 │ │ │ │ + ldrdeq sp, [r9, #252]! @ 0xfc │ │ │ │ bicseq r4, r2, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -12850,29 +12850,29 @@ │ │ │ │ ldr r3, [pc, #72] @ 18de4 <__cxa_atexit@plt+0xc90c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ ldr r8, [pc, #60] @ 18de8 <__cxa_atexit@plt+0xc910> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r2 │ │ │ │ - b b0ef78 <__cxa_atexit@plt+0xb02aa0> │ │ │ │ + b 942e1c <__cxa_atexit@plt+0x936944> │ │ │ │ ldr r7, [pc, #36] @ 18de0 <__cxa_atexit@plt+0xc908> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 18ddc <__cxa_atexit@plt+0xc904> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ bicseq r3, r2, r0, asr #30 │ │ │ │ bicseq r3, r2, r4, lsr #31 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ - strdeq sp, [r9, #224]! @ 0xe0 │ │ │ │ + strdeq sp, [r9, #232]! @ 0xe8 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18e14 <__cxa_atexit@plt+0xc93c> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -12907,15 +12907,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvneq sp, r4, ror sp │ │ │ │ + mvneq sp, ip, ror sp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 18e28 <__cxa_atexit@plt+0xc950> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -12934,15 +12934,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 18f04 <__cxa_atexit@plt+0xca2c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r4, asr #26 │ │ │ │ + mvneq sp, ip, asr #26 │ │ │ │ bicseq r3, r2, r8, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 18f24 <__cxa_atexit@plt+0xca4c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -12990,15 +12990,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ bicseq r3, r2, r0, ror #28 │ │ │ │ - mvneq sp, r8, asr #24 │ │ │ │ + mvneq sp, r0, asr ip │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 19030 <__cxa_atexit@plt+0xcb58> │ │ │ │ @@ -13019,15 +13019,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq sp, [r9, #176]! @ 0xb0 │ │ │ │ + strheq sp, [r9, #184]! @ 0xb8 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 190f8 <__cxa_atexit@plt+0xcc20> │ │ │ │ @@ -13169,15 +13169,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ ldrheq r3, [r2, #176] @ 0xb0 │ │ │ │ - mvneq sp, ip, ror r9 │ │ │ │ + mvneq sp, r4, lsl #19 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 192fc <__cxa_atexit@plt+0xce24> │ │ │ │ @@ -13198,15 +13198,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sp, r4, ror #17 │ │ │ │ + mvneq sp, ip, ror #17 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19364 <__cxa_atexit@plt+0xce8c> │ │ │ │ ldr r2, [pc, #40] @ 1936c <__cxa_atexit@plt+0xce94> │ │ │ │ @@ -13218,15 +13218,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 191f0 <__cxa_atexit@plt+0xcd18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvneq sp, ip, asr #16 │ │ │ │ + mvneq sp, r4, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 19394 <__cxa_atexit@plt+0xcebc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ @@ -13254,15 +13254,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 19404 <__cxa_atexit@plt+0xcf2c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - mvneq sp, ip, ror #15 │ │ │ │ + strdeq sp, [r9, #116]! @ 0x74 │ │ │ │ bicseq r3, r2, ip, asr #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -13276,15 +13276,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1945c <__cxa_atexit@plt+0xcf84> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, ror #15 │ │ │ │ + strdeq sp, [r9, #116]! @ 0x74 │ │ │ │ bicseq r3, r2, r0, lsl #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 194cc <__cxa_atexit@plt+0xcff4> │ │ │ │ @@ -13309,15 +13309,15 @@ │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ ldr r7, [pc, #12] @ 194e0 <__cxa_atexit@plt+0xd008> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r4, asr #15 │ │ │ │ + mvneq sp, ip, asr #15 │ │ │ │ bicseq r3, r2, r8, ror r9 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ beq 19538 <__cxa_atexit@plt+0xd060> │ │ │ │ @@ -13360,17 +13360,17 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sp, r8, lsr #14 │ │ │ │ + mvneq sp, r0, lsr r7 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - mvneq sp, r0, lsl #14 │ │ │ │ + mvneq sp, r8, lsl #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -13383,15 +13383,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 19608 <__cxa_atexit@plt+0xd130> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r0, asr #12 │ │ │ │ + mvneq sp, r8, asr #12 │ │ │ │ bicseq r3, r2, r8, ror #16 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 19624 <__cxa_atexit@plt+0xd14c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 16b2280 <__cxa_atexit@plt+0x16a5da8> │ │ │ │ @@ -13411,18 +13411,18 @@ │ │ │ │ bhi 19678 <__cxa_atexit@plt+0xd1a0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 19680 <__cxa_atexit@plt+0xd1a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 9dfdc <__cxa_atexit@plt+0x91b04> │ │ │ │ + b 3ad590 <__cxa_atexit@plt+0x3a10b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r4, lsr r5 │ │ │ │ + mvneq sp, ip, lsr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13469,16 +13469,16 @@ │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq r3, r2, ip, lsl r8 │ │ │ │ - mvneq sp, ip, asr #9 │ │ │ │ - mvneq sp, ip, ror #10 │ │ │ │ + ldrdeq sp, [r9, #68]! @ 0x44 │ │ │ │ + mvneq sp, r4, ror r5 │ │ │ │ bicseq r3, r2, ip, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 197c8 <__cxa_atexit@plt+0xd2f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -13495,15 +13495,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 197cc <__cxa_atexit@plt+0xd2f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #20] @ 197d0 <__cxa_atexit@plt+0xd2f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ bicseq r3, r2, r0, lsl #15 │ │ │ │ bicseq r3, r2, r8, lsl #15 │ │ │ │ @ instruction: 0x01d23794 │ │ │ │ bicseq r3, r2, r8, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -13517,15 +13517,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 19820 <__cxa_atexit@plt+0xd348> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #12] @ 19824 <__cxa_atexit@plt+0xd34c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ bicseq r3, r2, r4, lsr #14 │ │ │ │ bicseq r3, r2, ip, lsr #14 │ │ │ │ bicseq r3, r2, r8, lsr r7 │ │ │ │ bicseq r3, r2, r4, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -13561,15 +13561,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ @ instruction: 0x01bb39f1 │ │ │ │ - mvneq sp, ip, lsl #6 │ │ │ │ + mvneq sp, r4, lsl r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13591,31 +13591,31 @@ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 19944 <__cxa_atexit@plt+0xd46c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 16b2280 <__cxa_atexit@plt+0x16a5da8> │ │ │ │ - mvneq sp, ip, lsr #5 │ │ │ │ + strheq sp, [r9, #36]! @ 0x24 │ │ │ │ bicseq r3, r2, r0, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1997c <__cxa_atexit@plt+0xd4a4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 19984 <__cxa_atexit@plt+0xd4ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 266b48 <__cxa_atexit@plt+0x25a670> │ │ │ │ + b 6f5814 <__cxa_atexit@plt+0x6e933c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r0, lsr r2 │ │ │ │ + mvneq sp, r8, lsr r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13656,31 +13656,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r3, r2, r0, lsr r7 │ │ │ │ - mvneq sp, r4, lsl #5 │ │ │ │ + mvneq sp, ip, lsl #5 │ │ │ │ bicseq r3, r2, r8, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 19a84 <__cxa_atexit@plt+0xd5ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 19a88 <__cxa_atexit@plt+0xd5b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, asr #4 │ │ │ │ - mvneq sp, r8, ror r1 │ │ │ │ + mvneq sp, r0, asr r2 │ │ │ │ + mvneq sp, r0, lsl #3 │ │ │ │ bicseq r3, r2, r8, asr #13 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -13695,15 +13695,15 @@ │ │ │ │ ldr r7, [r8, #11] │ │ │ │ ldr r3, [pc, #56] @ 19b0c <__cxa_atexit@plt+0xd634> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r3, r3, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b a4d34 <__cxa_atexit@plt+0x9885c> │ │ │ │ + b 3b42e8 <__cxa_atexit@plt+0x3a7e10> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 19b10 <__cxa_atexit@plt+0xd638> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -13717,30 +13717,30 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 19b40 <__cxa_atexit@plt+0xd668> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b a4d34 <__cxa_atexit@plt+0x9885c> │ │ │ │ + b 3b42e8 <__cxa_atexit@plt+0x3a7e10> │ │ │ │ bicseq r3, r2, r4, lsr #12 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 19b7c <__cxa_atexit@plt+0xd6a4> │ │ │ │ ldr r8, [pc, #40] @ 19b94 <__cxa_atexit@plt+0xd6bc> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ + b 71da30 <__cxa_atexit@plt+0x711558> │ │ │ │ ldr r7, [pc, #20] @ 19b98 <__cxa_atexit@plt+0xd6c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ bicseq r3, r2, r4, lsl #12 │ │ │ │ @@ -13756,23 +13756,23 @@ │ │ │ │ bhi 19bdc <__cxa_atexit@plt+0xd704> │ │ │ │ str sl, [r5] │ │ │ │ ldr r2, [pc, #44] @ 19bf8 <__cxa_atexit@plt+0xd720> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ add r8, r2, #256 @ 0x100 │ │ │ │ mov sl, r3 │ │ │ │ - b a5684 <__cxa_atexit@plt+0x991ac> │ │ │ │ + b 3b4c38 <__cxa_atexit@plt+0x3a8760> │ │ │ │ ldr r7, [pc, #24] @ 19bfc <__cxa_atexit@plt+0xd724> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, ror r0 │ │ │ │ + mvneq sp, r0, lsl #1 │ │ │ │ bicseq r3, r2, r4, lsr #11 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -13781,15 +13781,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 19c58 <__cxa_atexit@plt+0xd780> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + b 70daf8 <__cxa_atexit@plt+0x701620> │ │ │ │ ldr r7, [pc, #20] @ 19c5c <__cxa_atexit@plt+0xd784> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq r3, r2, r4, ror #10 │ │ │ │ bicseq r3, r2, ip, asr #10 │ │ │ │ @@ -13806,23 +13806,23 @@ │ │ │ │ bhi 19ca4 <__cxa_atexit@plt+0xd7cc> │ │ │ │ str sl, [r5] │ │ │ │ ldr r2, [pc, #44] @ 19cc0 <__cxa_atexit@plt+0xd7e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #73 @ 0x49 │ │ │ │ add r8, r2, #256 @ 0x100 │ │ │ │ mov sl, r3 │ │ │ │ - b a5684 <__cxa_atexit@plt+0x991ac> │ │ │ │ + b 3b4c38 <__cxa_atexit@plt+0x3a8760> │ │ │ │ ldr r7, [pc, #24] @ 19cc4 <__cxa_atexit@plt+0xd7ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - strheq ip, [r9, #240]! @ 0xf0 │ │ │ │ + strheq ip, [r9, #248]! @ 0xf8 │ │ │ │ ldrsheq r3, [r2, #72] @ 0x48 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -13831,15 +13831,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 19d20 <__cxa_atexit@plt+0xd848> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + b 70daf8 <__cxa_atexit@plt+0x701620> │ │ │ │ ldr r7, [pc, #20] @ 19d24 <__cxa_atexit@plt+0xd84c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrheq r3, [r2, #72] @ 0x48 │ │ │ │ bicseq r3, r2, r0, lsr #9 │ │ │ │ @@ -13866,31 +13866,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r3, r2, r0, ror #8 │ │ │ │ - mvneq ip, ip, lsr pc │ │ │ │ + mvneq ip, r4, asr #30 │ │ │ │ bicseq r3, r2, r8, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 19dcc <__cxa_atexit@plt+0xd8f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 19dd0 <__cxa_atexit@plt+0xd8f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, lsl #30 │ │ │ │ - mvneq ip, r0, lsr lr │ │ │ │ + mvneq ip, r8, lsl #30 │ │ │ │ + mvneq ip, r8, lsr lr │ │ │ │ ldrsheq r3, [r2, #56] @ 0x38 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -13905,15 +13905,15 @@ │ │ │ │ ldr r7, [r8, #11] │ │ │ │ ldr r3, [pc, #56] @ 19e54 <__cxa_atexit@plt+0xd97c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r3, r3, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b a4d34 <__cxa_atexit@plt+0x9885c> │ │ │ │ + b 3b42e8 <__cxa_atexit@plt+0x3a7e10> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 19e58 <__cxa_atexit@plt+0xd980> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -13927,30 +13927,30 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 19e88 <__cxa_atexit@plt+0xd9b0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b a4d34 <__cxa_atexit@plt+0x9885c> │ │ │ │ + b 3b42e8 <__cxa_atexit@plt+0x3a7e10> │ │ │ │ bicseq r3, r2, r4, asr r3 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 19ec4 <__cxa_atexit@plt+0xd9ec> │ │ │ │ ldr r8, [pc, #40] @ 19edc <__cxa_atexit@plt+0xda04> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ + b 71da30 <__cxa_atexit@plt+0x711558> │ │ │ │ ldr r7, [pc, #20] @ 19ee0 <__cxa_atexit@plt+0xda08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ bicseq r3, r2, r4, lsr r3 │ │ │ │ @@ -13966,15 +13966,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 19f3c <__cxa_atexit@plt+0xda64> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + b 70daf8 <__cxa_atexit@plt+0x701620> │ │ │ │ ldr r7, [pc, #20] @ 19f40 <__cxa_atexit@plt+0xda68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq r3, r2, r8, ror #5 │ │ │ │ @ instruction: 0x01d2329c │ │ │ │ @@ -13991,23 +13991,23 @@ │ │ │ │ bhi 19f88 <__cxa_atexit@plt+0xdab0> │ │ │ │ str sl, [r5] │ │ │ │ ldr r2, [pc, #44] @ 19fa4 <__cxa_atexit@plt+0xdacc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #65 @ 0x41 │ │ │ │ add r8, r2, #256 @ 0x100 │ │ │ │ mov sl, r3 │ │ │ │ - b a5684 <__cxa_atexit@plt+0x991ac> │ │ │ │ + b 3b4c38 <__cxa_atexit@plt+0x3a8760> │ │ │ │ ldr r7, [pc, #24] @ 19fa8 <__cxa_atexit@plt+0xdad0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, ip, asr #25 │ │ │ │ + ldrdeq ip, [r9, #196]! @ 0xc4 │ │ │ │ bicseq r3, r2, r0, lsl #5 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -14016,15 +14016,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 1a004 <__cxa_atexit@plt+0xdb2c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + b 70daf8 <__cxa_atexit@plt+0x701620> │ │ │ │ ldr r7, [pc, #20] @ 1a008 <__cxa_atexit@plt+0xdb30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq r3, r2, r0, asr #4 │ │ │ │ bicseq r3, r2, r8, lsr #4 │ │ │ │ @@ -14051,31 +14051,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r3, r2, r8, ror #3 │ │ │ │ - mvneq ip, r8, asr ip │ │ │ │ + mvneq ip, r0, ror #24 │ │ │ │ bicseq r3, r2, r0, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1a0b0 <__cxa_atexit@plt+0xdbd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 1a0b4 <__cxa_atexit@plt+0xdbdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, ip, lsl ip │ │ │ │ - mvneq ip, ip, asr #22 │ │ │ │ + mvneq ip, r4, lsr #24 │ │ │ │ + mvneq ip, r4, asr fp │ │ │ │ bicseq r3, r2, r0, lsl #3 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -14090,15 +14090,15 @@ │ │ │ │ ldr r7, [r8, #11] │ │ │ │ ldr r3, [pc, #56] @ 1a138 <__cxa_atexit@plt+0xdc60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r3, r3, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b a4d34 <__cxa_atexit@plt+0x9885c> │ │ │ │ + b 3b42e8 <__cxa_atexit@plt+0x3a7e10> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1a13c <__cxa_atexit@plt+0xdc64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -14112,28 +14112,28 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 1a16c <__cxa_atexit@plt+0xdc94> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b a4d34 <__cxa_atexit@plt+0x9885c> │ │ │ │ + b 3b42e8 <__cxa_atexit@plt+0x3a7e10> │ │ │ │ ldrsbeq r3, [r2, #12] │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r8, [pc, #16] @ 1a1a0 <__cxa_atexit@plt+0xdcc8> │ │ │ │ add r8, pc, r8 │ │ │ │ str sl, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov sl, r3 │ │ │ │ - b 28d854 <__cxa_atexit@plt+0x28137c> │ │ │ │ + b 71c520 <__cxa_atexit@plt+0x710048> │ │ │ │ bicseq r3, r2, r4, asr #1 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -14142,15 +14142,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 1a1fc <__cxa_atexit@plt+0xdd24> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + b 70daf8 <__cxa_atexit@plt+0x701620> │ │ │ │ ldr r7, [pc, #20] @ 1a200 <__cxa_atexit@plt+0xdd28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01d23094 │ │ │ │ bicseq r3, r2, r8, asr #32 │ │ │ │ @@ -14183,16 +14183,16 @@ │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq r3, r2, r0, asr r0 │ │ │ │ - mvneq ip, r4, lsr #19 │ │ │ │ - mvneq ip, r4, asr #20 │ │ │ │ + mvneq ip, ip, lsr #19 │ │ │ │ + mvneq ip, ip, asr #20 │ │ │ │ bicseq r3, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 1a2f0 <__cxa_atexit@plt+0xde18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -14209,15 +14209,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1a2f4 <__cxa_atexit@plt+0xde1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #20] @ 1a2f8 <__cxa_atexit@plt+0xde20> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ ldrheq r2, [r2, #244] @ 0xf4 │ │ │ │ bicseq r2, r2, r0, ror #24 │ │ │ │ bicseq r2, r2, r8, asr #31 │ │ │ │ @ instruction: 0x01d22f98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -14231,15 +14231,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 1a348 <__cxa_atexit@plt+0xde70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #12] @ 1a34c <__cxa_atexit@plt+0xde74> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ bicseq r2, r2, r8, asr pc │ │ │ │ bicseq r2, r2, r4, lsl #24 │ │ │ │ bicseq r2, r2, ip, ror #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -14263,15 +14263,15 @@ │ │ │ │ stmib r5, {r0, r1, r8} │ │ │ │ mov r9, r3 │ │ │ │ b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ ldr r7, [pc, #12] @ 1a3c8 <__cxa_atexit@plt+0xdef0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r4, lsr #18 │ │ │ │ + mvneq ip, ip, lsr #18 │ │ │ │ ldrheq r2, [r2, #248] @ 0xf8 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1a41c <__cxa_atexit@plt+0xdf44> │ │ │ │ @@ -14300,16 +14300,16 @@ │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - @ instruction: 0x01e9c898 │ │ │ │ - strheq ip, [r9, #124]! @ 0x7c │ │ │ │ + mvneq ip, r0, lsr #17 │ │ │ │ + mvneq ip, r4, asr #15 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -14323,15 +14323,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1a4b8 <__cxa_atexit@plt+0xdfe0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e9c790 │ │ │ │ + @ instruction: 0x01e9c798 │ │ │ │ ldrsheq r2, [r2, #228] @ 0xe4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 1a4d4 <__cxa_atexit@plt+0xdffc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 16b2280 <__cxa_atexit@plt+0x16a5da8> │ │ │ │ @@ -14356,31 +14356,31 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bb2b3a │ │ │ │ - ldrdeq ip, [r9, #104]! @ 0x68 │ │ │ │ + mvneq ip, r0, ror #13 │ │ │ │ bicseq r2, r2, ip, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a570 <__cxa_atexit@plt+0xe098> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1a578 <__cxa_atexit@plt+0xe0a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 266b48 <__cxa_atexit@plt+0x25a670> │ │ │ │ + b 6f5814 <__cxa_atexit@plt+0x6e933c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, ip, lsr r6 │ │ │ │ + mvneq ip, r4, asr #12 │ │ │ │ bicseq r2, r2, r4, lsl #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -14411,15 +14411,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1a63c <__cxa_atexit@plt+0xe164> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, lsr #11 │ │ │ │ + mvneq ip, r8, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1b35594 <__cxa_atexit@plt+0x1b290bc> │ │ │ │ andeq r0, r2, sp │ │ │ │ @@ -14477,16 +14477,16 @@ │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ bicseq r2, r2, ip, asr sp │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - mvneq ip, r4, lsl #11 │ │ │ │ - mvneq ip, r8, lsl #12 │ │ │ │ + mvneq ip, ip, lsl #11 │ │ │ │ + mvneq ip, r0, lsl r6 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -14519,16 +14519,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - mvneq ip, ip, lsr #9 │ │ │ │ - mvneq ip, r0, lsr r5 │ │ │ │ + strheq ip, [r9, #68]! @ 0x44 │ │ │ │ + mvneq ip, r8, lsr r5 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1a82c <__cxa_atexit@plt+0xe354> │ │ │ │ mov r0, r4 │ │ │ │ @@ -14548,16 +14548,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1a63c <__cxa_atexit@plt+0xe164> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bb2ad7 │ │ │ │ - mvneq ip, r4, ror #7 │ │ │ │ - ldrdeq ip, [r9, #48]! @ 0x30 │ │ │ │ + mvneq ip, ip, ror #7 │ │ │ │ + ldrdeq ip, [r9, #56]! @ 0x38 │ │ │ │ bicseq r2, r2, r0, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1a894 <__cxa_atexit@plt+0xe3bc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -14574,15 +14574,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bb2789 │ │ │ │ - mvneq ip, r0, ror r3 │ │ │ │ + mvneq ip, r8, ror r3 │ │ │ │ ldrsbeq r2, [r2, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 1a8c0 <__cxa_atexit@plt+0xe3e8> │ │ │ │ add r9, pc, r9 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ @@ -14615,15 +14615,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ @ instruction: 0x01bb26bb │ │ │ │ - @ instruction: 0x01e9c294 │ │ │ │ + @ instruction: 0x01e9c29c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -14656,21 +14656,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 1a9fc <__cxa_atexit@plt+0xe524> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1aa00 <__cxa_atexit@plt+0xe528> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 2b0584 <__cxa_atexit@plt+0x2a40ac> │ │ │ │ + b 74aacc <__cxa_atexit@plt+0x73e5f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, ip, asr fp │ │ │ │ - mvneq ip, r0, lsl r2 │ │ │ │ + mvneq ip, r8, lsl r2 │ │ │ │ bicseq r2, r2, ip, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1aa58 <__cxa_atexit@plt+0xe580> │ │ │ │ mov r0, r4 │ │ │ │ @@ -14681,21 +14681,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 1aa60 <__cxa_atexit@plt+0xe588> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1aa64 <__cxa_atexit@plt+0xe58c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 2b0584 <__cxa_atexit@plt+0x2a40ac> │ │ │ │ + b 74aacc <__cxa_atexit@plt+0x73e5f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, ip, lsr #22 │ │ │ │ - mvneq ip, ip, lsr #3 │ │ │ │ + strheq ip, [r9, #20]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -14708,15 +14708,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1aabc <__cxa_atexit@plt+0xe5e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, lsl #4 │ │ │ │ + mvneq ip, r0, lsl r2 │ │ │ │ ldrsheq r2, [r2, #160] @ 0xa0 │ │ │ │ bicseq r2, r2, r4, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1ab34 <__cxa_atexit@plt+0xe65c> │ │ │ │ @@ -14736,23 +14736,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 2d347c <__cxa_atexit@plt+0x2c6fa4> │ │ │ │ + b 76d9c4 <__cxa_atexit@plt+0x7614ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, r8, lsl #22 │ │ │ │ - strdeq ip, [r9, #0]! │ │ │ │ - mvneq ip, ip, lsr #3 │ │ │ │ - strdeq ip, [r9, #4]! │ │ │ │ + strdeq ip, [r9, #8]! │ │ │ │ + strheq ip, [r9, #20]! │ │ │ │ + strdeq ip, [r9, #12]! │ │ │ │ bicseq r2, r2, r4, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1aba0 <__cxa_atexit@plt+0xe6c8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -14763,21 +14763,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 1aba8 <__cxa_atexit@plt+0xe6d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1abac <__cxa_atexit@plt+0xe6d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 2b0584 <__cxa_atexit@plt+0x2a40ac> │ │ │ │ + b 74aacc <__cxa_atexit@plt+0x73e5f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq r2, [r2, #164] @ 0xa4 │ │ │ │ - mvneq ip, r4, rrx │ │ │ │ + mvneq ip, ip, rrx │ │ │ │ bicseq r2, r2, r4, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1ac24 <__cxa_atexit@plt+0xe74c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -14796,23 +14796,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 2d347c <__cxa_atexit@plt+0x2c6fa4> │ │ │ │ + b 76d9c4 <__cxa_atexit@plt+0x7614ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, r8, lsl #22 │ │ │ │ - mvneq ip, r0 │ │ │ │ - strheq ip, [r9, #12]! │ │ │ │ - mvneq ip, r4 │ │ │ │ + mvneq ip, r8 │ │ │ │ + mvneq ip, r4, asr #1 │ │ │ │ + mvneq ip, ip │ │ │ │ bicseq r2, r2, r4, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1aca4 <__cxa_atexit@plt+0xe7cc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -14835,15 +14835,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01d22a90 │ │ │ │ - mvneq fp, ip, ror #30 │ │ │ │ + mvneq fp, r4, ror pc │ │ │ │ bicseq r2, r2, r4, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -14853,15 +14853,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq fp, [r9, #244]! @ 0xf4 │ │ │ │ + ldrdeq fp, [r9, #252]! @ 0xfc │ │ │ │ bicseq r2, r2, r8, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1ad54 <__cxa_atexit@plt+0xe87c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -14872,21 +14872,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 1ad5c <__cxa_atexit@plt+0xe884> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1ad60 <__cxa_atexit@plt+0xe888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 2b0584 <__cxa_atexit@plt+0x2a40ac> │ │ │ │ + b 74aacc <__cxa_atexit@plt+0x73e5f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, r8, lsl sl │ │ │ │ - strheq fp, [r9, #224]! @ 0xe0 │ │ │ │ + strheq fp, [r9, #232]! @ 0xe8 │ │ │ │ bicseq r2, r2, r4, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1adcc <__cxa_atexit@plt+0xe8f4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -14909,15 +14909,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r2, r2, r0, asr sl │ │ │ │ - mvneq fp, r4, asr #28 │ │ │ │ + mvneq fp, ip, asr #28 │ │ │ │ bicseq r2, r2, r4, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -14927,15 +14927,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq fp, ip, lsr #29 │ │ │ │ + strheq fp, [r9, #228]! @ 0xe4 │ │ │ │ bicseq r2, r2, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1ae7c <__cxa_atexit@plt+0xe9a4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -14946,21 +14946,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 1ae84 <__cxa_atexit@plt+0xe9ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1ae88 <__cxa_atexit@plt+0xe9b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 2b0584 <__cxa_atexit@plt+0x2a40ac> │ │ │ │ + b 74aacc <__cxa_atexit@plt+0x73e5f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, r8, asr #19 │ │ │ │ - mvneq fp, r8, lsl #27 │ │ │ │ + @ instruction: 0x01e9bd90 │ │ │ │ ldrsheq r2, [r2, #152] @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1af0c <__cxa_atexit@plt+0xea34> │ │ │ │ mov r0, r4 │ │ │ │ @@ -14988,18 +14988,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 191f9b0 <__cxa_atexit@plt+0x19134d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvneq fp, r4, lsr #26 │ │ │ │ - ldrdeq fp, [r9, #220]! @ 0xdc │ │ │ │ + mvneq fp, ip, lsr #26 │ │ │ │ + mvneq fp, r4, ror #27 │ │ │ │ + @ instruction: 0x01e9bd98 │ │ │ │ @ instruction: 0x01e9bd90 │ │ │ │ - mvneq fp, r8, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1af5c <__cxa_atexit@plt+0xea84> │ │ │ │ @@ -15008,15 +15008,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq fp, r4, lsr sp │ │ │ │ + mvneq fp, ip, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1afa4 <__cxa_atexit@plt+0xeacc> │ │ │ │ ldr r8, [pc, #36] @ 1afac <__cxa_atexit@plt+0xead4> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -15026,15 +15026,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bb1ea4 │ │ │ │ - mvneq fp, r8, lsl #24 │ │ │ │ + mvneq fp, r0, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1afec <__cxa_atexit@plt+0xeb14> │ │ │ │ ldr r8, [pc, #36] @ 1aff4 <__cxa_atexit@plt+0xeb1c> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -15044,15 +15044,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bb1e5c │ │ │ │ - mvneq fp, r0, asr #23 │ │ │ │ + mvneq fp, r8, asr #23 │ │ │ │ @ instruction: 0x01d22898 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -15119,16 +15119,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - @ instruction: 0x01e9bb90 │ │ │ │ - ldrdeq fp, [r9, #180]! @ 0xb4 │ │ │ │ + @ instruction: 0x01e9bb98 │ │ │ │ + ldrdeq fp, [r9, #188]! @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b194 <__cxa_atexit@plt+0xecbc> │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -15164,18 +15164,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ b 1b1cc <__cxa_atexit@plt+0xecf4> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq fp, r8, ror #21 │ │ │ │ + strdeq fp, [r9, #160]! @ 0xa0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - mvneq fp, r0, lsl #22 │ │ │ │ - mvneq fp, r4, asr #22 │ │ │ │ + mvneq fp, r8, lsl #22 │ │ │ │ + mvneq fp, ip, asr #22 │ │ │ │ bicseq r2, r2, r4, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b248 <__cxa_atexit@plt+0xed70> │ │ │ │ mov r0, r4 │ │ │ │ @@ -15195,16 +15195,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, ip, ror #13 │ │ │ │ - mvneq fp, r8, asr #19 │ │ │ │ - mvneq fp, ip, lsl #21 │ │ │ │ + ldrdeq fp, [r9, #144]! @ 0x90 │ │ │ │ + @ instruction: 0x01e9ba94 │ │ │ │ bicseq r2, r2, r8, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1b2b0 <__cxa_atexit@plt+0xedd8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -15215,21 +15215,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 1b2b8 <__cxa_atexit@plt+0xede0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1b2bc <__cxa_atexit@plt+0xede4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 2b0584 <__cxa_atexit@plt+0x2a40ac> │ │ │ │ + b 74aacc <__cxa_atexit@plt+0x73e5f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, r8, ror #13 │ │ │ │ - mvneq fp, r4, asr r9 │ │ │ │ + mvneq fp, ip, asr r9 │ │ │ │ bicseq r2, r2, r8, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b328 <__cxa_atexit@plt+0xee50> │ │ │ │ mov r0, r4 │ │ │ │ @@ -15252,15 +15252,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r2, r2, r4, ror #13 │ │ │ │ - mvneq fp, r8, ror #17 │ │ │ │ + strdeq fp, [r9, #128]! @ 0x80 │ │ │ │ bicseq r2, r2, r8, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15270,15 +15270,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq fp, r0, asr r9 │ │ │ │ + mvneq fp, r8, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b3dc <__cxa_atexit@plt+0xef04> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -15295,16 +15295,16 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #1 │ │ │ │ b 198a078 <__cxa_atexit@plt+0x197dba0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, lsr r8 │ │ │ │ - mvneq fp, r4, lsr #16 │ │ │ │ + mvneq fp, r0, asr #16 │ │ │ │ + mvneq fp, ip, lsr #16 │ │ │ │ bicseq r2, r2, r8, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1b440 <__cxa_atexit@plt+0xef68> │ │ │ │ mov r0, r4 │ │ │ │ @@ -15315,21 +15315,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 1b448 <__cxa_atexit@plt+0xef70> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1b44c <__cxa_atexit@plt+0xef74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 2b0584 <__cxa_atexit@plt+0x2a40ac> │ │ │ │ + b 74aacc <__cxa_atexit@plt+0x73e5f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, r8, lsl #13 │ │ │ │ - mvneq fp, r4, asr #15 │ │ │ │ + mvneq fp, ip, asr #15 │ │ │ │ ldrheq r2, [r2, #104] @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b4b8 <__cxa_atexit@plt+0xefe0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -15352,15 +15352,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r2, r2, r4, lsl #13 │ │ │ │ - mvneq fp, r8, asr r7 │ │ │ │ + mvneq fp, r0, ror #14 │ │ │ │ bicseq r2, r2, r8, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15370,15 +15370,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq fp, r0, asr #15 │ │ │ │ + mvneq fp, r8, asr #15 │ │ │ │ bicseq r2, r2, r8, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b594 <__cxa_atexit@plt+0xf0bc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -15406,18 +15406,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 193f38c <__cxa_atexit@plt+0x1932eb4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x01e9b69c │ │ │ │ - mvneq fp, r0, ror #14 │ │ │ │ + mvneq fp, r4, lsr #13 │ │ │ │ + mvneq fp, r8, ror #14 │ │ │ │ + mvneq fp, r0, lsl r7 │ │ │ │ mvneq fp, r8, lsl #14 │ │ │ │ - mvneq fp, r0, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b5e4 <__cxa_atexit@plt+0xf10c> │ │ │ │ @@ -15426,15 +15426,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq fp, ip, lsr #13 │ │ │ │ + strheq fp, [r9, #100]! @ 0x64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b628 <__cxa_atexit@plt+0xf150> │ │ │ │ @@ -15527,15 +15527,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ bicseq r2, r2, r4, ror #8 │ │ │ │ bicseq r2, r2, ip, lsr #9 │ │ │ │ - mvneq fp, r0, ror #10 │ │ │ │ + mvneq fp, r8, ror #10 │ │ │ │ bicseq r2, r2, r4, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15555,15 +15555,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldrsheq r2, [r2, #48] @ 0x30 │ │ │ │ - ldrdeq fp, [r9, #76]! @ 0x4c │ │ │ │ + mvneq fp, r4, ror #9 │ │ │ │ bicseq r2, r2, ip, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b858 <__cxa_atexit@plt+0xf380> │ │ │ │ mov r0, r4 │ │ │ │ @@ -15583,16 +15583,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, r4, lsl r4 │ │ │ │ - strheq fp, [r9, #56]! @ 0x38 │ │ │ │ - mvneq fp, ip, ror r4 │ │ │ │ + mvneq fp, r0, asr #7 │ │ │ │ + mvneq fp, r4, lsl #9 │ │ │ │ bicseq r2, r2, r4, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1b8d4 <__cxa_atexit@plt+0xf3fc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -15615,15 +15615,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r2, r2, r0, lsl #8 │ │ │ │ - mvneq fp, ip, lsr r3 │ │ │ │ + mvneq fp, r4, asr #6 │ │ │ │ bicseq r2, r2, r4, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15633,15 +15633,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq fp, r4, lsr #7 │ │ │ │ + mvneq fp, ip, lsr #7 │ │ │ │ bicseq r2, r2, ip, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1b984 <__cxa_atexit@plt+0xf4ac> │ │ │ │ mov r0, r4 │ │ │ │ @@ -15652,21 +15652,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 1b98c <__cxa_atexit@plt+0xf4b4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1b990 <__cxa_atexit@plt+0xf4b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 2b0584 <__cxa_atexit@plt+0x2a40ac> │ │ │ │ + b 74aacc <__cxa_atexit@plt+0x73e5f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, ip, lsl #7 │ │ │ │ - mvneq fp, r0, lsl #5 │ │ │ │ + mvneq fp, r8, lsl #5 │ │ │ │ bicseq r2, r2, r0, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1b9f4 <__cxa_atexit@plt+0xf51c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -15686,16 +15686,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r1, r2, r8, ror #14 │ │ │ │ - mvneq fp, ip, lsl r2 │ │ │ │ - mvneq fp, r0, ror #5 │ │ │ │ + mvneq fp, r4, lsr #4 │ │ │ │ + mvneq fp, r8, ror #5 │ │ │ │ bicseq r2, r2, r4, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1ba5c <__cxa_atexit@plt+0xf584> │ │ │ │ mov r0, r4 │ │ │ │ @@ -15706,21 +15706,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 1ba64 <__cxa_atexit@plt+0xf58c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1ba68 <__cxa_atexit@plt+0xf590> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 2b0584 <__cxa_atexit@plt+0x2a40ac> │ │ │ │ + b 74aacc <__cxa_atexit@plt+0x73e5f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, r4, lsr #7 │ │ │ │ - mvneq fp, r8, lsr #3 │ │ │ │ + strheq fp, [r9, #16]! │ │ │ │ bicseq r2, r2, r0, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 1bad4 <__cxa_atexit@plt+0xf5fc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -15743,15 +15743,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r2, r2, ip, lsl #7 │ │ │ │ - mvneq fp, ip, lsr r1 │ │ │ │ + mvneq fp, r4, asr #2 │ │ │ │ bicseq r2, r2, r0, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15761,15 +15761,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq fp, r4, lsr #3 │ │ │ │ + mvneq fp, ip, lsr #3 │ │ │ │ @ instruction: 0x01d22394 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1bb84 <__cxa_atexit@plt+0xf6ac> │ │ │ │ mov r0, r4 │ │ │ │ @@ -15786,28 +15786,28 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1634568 <__cxa_atexit@plt+0x1628090> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, r4, asr r3 │ │ │ │ - mvneq fp, r0, lsl #1 │ │ │ │ + mvneq fp, r8, lsl #1 │ │ │ │ bicseq r2, r2, ip, asr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr sl, [pc, #16] @ 1bbc0 <__cxa_atexit@plt+0xf6e8> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #12] @ 1bbc4 <__cxa_atexit@plt+0xf6ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ bicseq r2, r2, ip, lsr r3 │ │ │ │ - mvneq fp, ip, ror #1 │ │ │ │ + strdeq fp, [r9, #4]! │ │ │ │ mov r8, fp │ │ │ │ mov r7, r6 │ │ │ │ mov fp, r4 │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -15843,15 +15843,15 @@ │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [fp, #-8] │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - strheq fp, [r9, #4]! │ │ │ │ + strheq fp, [r9, #12]! │ │ │ │ bicseq r2, r2, r4, asr #5 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -15894,15 +15894,15 @@ │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [fp, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r4, fp │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, ror #31 │ │ │ │ + strdeq sl, [r9, #244]! @ 0xf4 │ │ │ │ ldrsheq r2, [r2, #24] │ │ │ │ bicseq r2, r2, r0, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bd8c <__cxa_atexit@plt+0xf8b4> │ │ │ │ @@ -15912,20 +15912,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #28] @ 1bd9c <__cxa_atexit@plt+0xf8c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ add r8, r2, #2 │ │ │ │ - b 13de1f8 <__cxa_atexit@plt+0x13d1d20> │ │ │ │ + b 721e80 <__cxa_atexit@plt+0x7159a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01d22198 │ │ │ │ - mvneq sl, ip, lsl lr │ │ │ │ + mvneq sl, r4, lsr #28 │ │ │ │ ldrheq r2, [r2, #28] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 1bde8 <__cxa_atexit@plt+0xf910> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -15935,28 +15935,28 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 1bdf0 <__cxa_atexit@plt+0xf918> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 1bdf4 <__cxa_atexit@plt+0xf91c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 13e3e1c <__cxa_atexit@plt+0x13d7944> │ │ │ │ + b 727aa4 <__cxa_atexit@plt+0x71b5cc> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq sl, r8, lsl #30 │ │ │ │ + mvneq sl, r0, lsl pc │ │ │ │ + mvneq sl, r4, lsl #30 │ │ │ │ strdeq sl, [r9, #236]! @ 0xec │ │ │ │ - strdeq sl, [r9, #228]! @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1be18 <__cxa_atexit@plt+0xf940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - ldrdeq sl, [r9, #224]! @ 0xe0 │ │ │ │ + ldrdeq sl, [r9, #232]! @ 0xe8 │ │ │ │ bicseq r2, r2, r8, asr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -15976,15 +15976,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 1be8c <__cxa_atexit@plt+0xf9b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - mvneq sl, r8, asr #28 │ │ │ │ + mvneq sl, r0, asr lr │ │ │ │ bicseq r2, r2, ip, lsl #2 │ │ │ │ bicseq r2, r2, r8, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1bee4 <__cxa_atexit@plt+0xfa0c> │ │ │ │ @@ -15996,21 +15996,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 1beec <__cxa_atexit@plt+0xfa14> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1bef0 <__cxa_atexit@plt+0xfa18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 2b0584 <__cxa_atexit@plt+0x2a40ac> │ │ │ │ + b 74aacc <__cxa_atexit@plt+0x73e5f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, r8, ror #1 │ │ │ │ - mvneq sl, r0, lsr #26 │ │ │ │ + mvneq sl, r8, lsr #26 │ │ │ │ ldrsheq r2, [r2, #8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 1bf10 <__cxa_atexit@plt+0xfa38> │ │ │ │ add r8, pc, r8 │ │ │ │ b 1626748 <__cxa_atexit@plt+0x161a270> │ │ │ │ @@ -16040,15 +16040,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r1, r2, ip, lsl #31 │ │ │ │ - @ instruction: 0x01e9ac90 │ │ │ │ + @ instruction: 0x01e9ac98 │ │ │ │ bicseq r1, r2, r0, ror pc │ │ │ │ bicseq r2, r2, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c000 <__cxa_atexit@plt+0xfb28> │ │ │ │ @@ -16083,15 +16083,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq sl, r0, ror #23 │ │ │ │ + mvneq sl, r8, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ bicseq r2, r2, r0, lsr r0 │ │ │ │ @@ -16111,22 +16111,22 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 1c0c0 <__cxa_atexit@plt+0xfbe8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #3 │ │ │ │ mov r5, sl │ │ │ │ - b 2d22c4 <__cxa_atexit@plt+0x2c5dec> │ │ │ │ + b 76c80c <__cxa_atexit@plt+0x760334> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, r4 │ │ │ │ bicseq r1, r2, ip, lsl #29 │ │ │ │ - mvneq sl, r8, asr fp │ │ │ │ + mvneq sl, r0, ror #22 │ │ │ │ bicseq r2, r2, r8, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1c11c <__cxa_atexit@plt+0xfc44> │ │ │ │ mov r0, r4 │ │ │ │ @@ -16138,21 +16138,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1c128 <__cxa_atexit@plt+0xfc50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #3 │ │ │ │ mov r5, r9 │ │ │ │ - b 3d2cf0 <__cxa_atexit@plt+0x3c6818> │ │ │ │ + b 9d460 <__cxa_atexit@plt+0x90f88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, r0, lsr r1 │ │ │ │ - mvneq sl, ip, ror #21 │ │ │ │ + strdeq sl, [r9, #164]! @ 0xa4 │ │ │ │ ldrheq r2, [r2, #24] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1c184 <__cxa_atexit@plt+0xfcac> │ │ │ │ mov r0, r4 │ │ │ │ @@ -16164,21 +16164,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1c190 <__cxa_atexit@plt+0xfcb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #3 │ │ │ │ mov r5, r9 │ │ │ │ - b 3d2cf0 <__cxa_atexit@plt+0x3c6818> │ │ │ │ + b 9d460 <__cxa_atexit@plt+0x90f88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r2, r0, lsl #3 │ │ │ │ - mvneq sl, r4, lsl #21 │ │ │ │ + mvneq sl, ip, lsl #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -16188,24 +16188,24 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, #48] @ 1c1f8 <__cxa_atexit@plt+0xfd20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #44] @ 1c1fc <__cxa_atexit@plt+0xfd24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2, r8} │ │ │ │ sub r8, r6, #10 │ │ │ │ - b 3d2cf0 <__cxa_atexit@plt+0x3c6818> │ │ │ │ + b 9d460 <__cxa_atexit@plt+0x90f88> │ │ │ │ ldr r7, [pc, #28] @ 1c200 <__cxa_atexit@plt+0xfd28> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + mvneq sl, r8, lsr #22 │ │ │ │ mvneq sl, r0, lsr #22 │ │ │ │ - mvneq sl, r8, lsl fp │ │ │ │ - mvneq sl, r4, lsl fp │ │ │ │ + mvneq sl, ip, lsl fp │ │ │ │ bicseq r2, r2, r8, lsr #2 │ │ │ │ ldrsheq r2, [r2, #12] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -16214,15 +16214,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ beq 1c244 <__cxa_atexit@plt+0xfd6c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1c254 <__cxa_atexit@plt+0xfd7c> │ │ │ │ mov r7, r8 │ │ │ │ - b 3d2cf0 <__cxa_atexit@plt+0x3c6818> │ │ │ │ + b 9d460 <__cxa_atexit@plt+0x90f88> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r7, r2 │ │ │ │ @@ -16235,43 +16235,43 @@ │ │ │ │ ldr r1, [pc, #88] @ 1c2d8 <__cxa_atexit@plt+0xfe00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7, r8} │ │ │ │ sub r3, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3d2cf0 <__cxa_atexit@plt+0x3c6818> │ │ │ │ + b 9d460 <__cxa_atexit@plt+0x90f88> │ │ │ │ ldr r7, [pc, #44] @ 1c2cc <__cxa_atexit@plt+0xfdf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1c2c8 <__cxa_atexit@plt+0xfdf0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ bicseq r2, r2, ip, asr r0 │ │ │ │ bicseq r2, r2, r0, lsl #1 │ │ │ │ + mvneq sl, r8, ror sl │ │ │ │ mvneq sl, r0, ror sl │ │ │ │ - mvneq sl, r8, ror #20 │ │ │ │ - mvneq sl, r4, ror #20 │ │ │ │ + mvneq sl, ip, ror #20 │ │ │ │ bicseq r2, r2, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ bne 1c308 <__cxa_atexit@plt+0xfe30> │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b 3d2cf0 <__cxa_atexit@plt+0x3c6818> │ │ │ │ + b 9d460 <__cxa_atexit@plt+0x90f88> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 1c34c <__cxa_atexit@plt+0xfe74> │ │ │ │ ldr r7, [pc, #80] @ 1c370 <__cxa_atexit@plt+0xfe98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -16280,35 +16280,35 @@ │ │ │ │ ldr r0, [pc, #68] @ 1c378 <__cxa_atexit@plt+0xfea0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r7} │ │ │ │ str r3, [r6, #16] │ │ │ │ sub r8, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3d2cf0 <__cxa_atexit@plt+0x3c6818> │ │ │ │ + b 9d460 <__cxa_atexit@plt+0x90f88> │ │ │ │ ldr r7, [pc, #24] @ 1c36c <__cxa_atexit@plt+0xfe94> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrheq r1, [r2, #248] @ 0xf8 │ │ │ │ + mvneq sl, r4, asr #19 │ │ │ │ strheq sl, [r9, #156]! @ 0x9c │ │ │ │ - strheq sl, [r9, #148]! @ 0x94 │ │ │ │ - strheq sl, [r9, #144]! @ 0x90 │ │ │ │ + strheq sl, [r9, #152]! @ 0x98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c398 <__cxa_atexit@plt+0xfec0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - mvneq sl, ip, asr r9 │ │ │ │ + mvneq sl, r4, ror #18 │ │ │ │ bicseq r1, r2, r4, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c460 <__cxa_atexit@plt+0xff88> │ │ │ │ ldr r2, [pc, #192] @ 1c47c <__cxa_atexit@plt+0xffa4> │ │ │ │ @@ -16358,20 +16358,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - ldrdeq sl, [r9, #116]! @ 0x74 │ │ │ │ + ldrdeq sl, [r9, #124]! @ 0x7c │ │ │ │ + mvneq sl, r4, ror #17 │ │ │ │ ldrdeq sl, [r9, #140]! @ 0x8c │ │ │ │ - ldrdeq sl, [r9, #132]! @ 0x84 │ │ │ │ - mvneq sl, r0, asr #17 │ │ │ │ + mvneq sl, r8, asr #17 │ │ │ │ + strheq sl, [r9, #136]! @ 0x88 │ │ │ │ strheq sl, [r9, #128]! @ 0x80 │ │ │ │ - mvneq sl, r8, lsr #17 │ │ │ │ bicseq r1, r2, r8, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 1c4b8 <__cxa_atexit@plt+0xffe0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -16402,19 +16402,19 @@ │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq sl, r4, lsr #16 │ │ │ │ mvneq sl, ip, lsl r8 │ │ │ │ - mvneq sl, r4, lsl r8 │ │ │ │ - mvneq sl, r0, lsl #16 │ │ │ │ + mvneq sl, r8, lsl #16 │ │ │ │ + strdeq sl, [r9, #120]! @ 0x78 │ │ │ │ strdeq sl, [r9, #112]! @ 0x70 │ │ │ │ - mvneq sl, r8, ror #15 │ │ │ │ ldrsheq r1, [r2, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -16443,27 +16443,27 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r8, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r8, #-20] @ 0xffffffec │ │ │ │ sub lr, r8, #16 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ str r2, [r8, #-4] │ │ │ │ sub r9, r6, #31 │ │ │ │ - b 405db8 <__cxa_atexit@plt+0x3f98e0> │ │ │ │ + b d0528 <__cxa_atexit@plt+0xc4050> │ │ │ │ mov r6, r8 │ │ │ │ b 1c5e8 <__cxa_atexit@plt+0x10110> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - mvneq sl, r8, lsl r6 │ │ │ │ - mvneq sl, r0, asr #12 │ │ │ │ - mvneq sl, r0, asr #14 │ │ │ │ - mvneq sl, ip, lsr r7 │ │ │ │ + mvneq sl, r0, lsr #12 │ │ │ │ + mvneq sl, r8, asr #12 │ │ │ │ + mvneq sl, r8, asr #14 │ │ │ │ + mvneq sl, r4, asr #14 │ │ │ │ bicseq r1, r2, r0, asr #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -16552,16 +16552,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - ldrdeq sl, [r9, #92]! @ 0x5c │ │ │ │ - mvneq sl, r4, ror r4 │ │ │ │ + mvneq sl, r4, ror #11 │ │ │ │ + mvneq sl, ip, ror r4 │ │ │ │ ldrheq r1, [r2, #188] @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c810 <__cxa_atexit@plt+0x10338> │ │ │ │ @@ -16593,16 +16593,16 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b 1c214 <__cxa_atexit@plt+0xfd3c> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - mvneq sl, ip, lsl r5 │ │ │ │ - strheq sl, [r9, #52]! @ 0x34 │ │ │ │ + mvneq sl, r4, lsr #10 │ │ │ │ + strheq sl, [r9, #60]! @ 0x3c │ │ │ │ bicseq r0, r2, r8, lsl #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 1c850 <__cxa_atexit@plt+0x10378> │ │ │ │ add r9, pc, r9 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ @@ -16678,15 +16678,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - mvneq sl, r4, ror #4 │ │ │ │ + mvneq sl, ip, ror #4 │ │ │ │ @ instruction: 0x01bb0321 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -16834,15 +16834,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strdeq r9, [r9, #252]! @ 0xfc │ │ │ │ + mvneq sl, r4 │ │ │ │ @ instruction: 0x01bb008f │ │ │ │ bicseq r1, r2, ip, ror #14 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -16893,31 +16893,31 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1cce0 <__cxa_atexit@plt+0x10808> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvneq sl, r8 │ │ │ │ + mvneq sl, r0, lsl r0 │ │ │ │ ldrheq r1, [r2, #104] @ 0x68 │ │ │ │ - mvneq r9, r0, lsr #30 │ │ │ │ + mvneq r9, r8, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1cd18 <__cxa_atexit@plt+0x10840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #28] @ 1cd1c <__cxa_atexit@plt+0x10844> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - strheq r9, [r9, #240]! @ 0xf0 │ │ │ │ - mvneq r9, r0, ror #29 │ │ │ │ + strheq r9, [r9, #248]! @ 0xf8 │ │ │ │ + mvneq r9, r8, ror #29 │ │ │ │ ldrheq r1, [r2, #96] @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1cd78 <__cxa_atexit@plt+0x108a0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -16935,15 +16935,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 190c24c <__cxa_atexit@plt+0x18ffd74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r1, r2, r0, ror r6 │ │ │ │ - stlexheq r9, r0, [r9] │ │ │ │ + stlexheq r9, r8, [r9] │ │ │ │ bicseq r1, r2, r8, asr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1cde8 <__cxa_atexit@plt+0x10910> │ │ │ │ @@ -16964,17 +16964,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r9, r4, ror #27 │ │ │ │ - mvneq r9, r4, ror lr │ │ │ │ - mvneq r9, r4, asr #29 │ │ │ │ + mvneq r9, ip, ror #27 │ │ │ │ + mvneq r9, ip, ror lr │ │ │ │ + mvneq r9, ip, asr #29 │ │ │ │ ldrsbeq r1, [r2, #92] @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -17049,17 +17049,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrdeq r9, [r9, #192]! @ 0xc0 │ │ │ │ - strdeq r9, [r9, #192]! @ 0xc0 │ │ │ │ - strdeq r9, [r9, #212]! @ 0xd4 │ │ │ │ + ldrdeq r9, [r9, #200]! @ 0xc8 │ │ │ │ + strdeq r9, [r9, #200]! @ 0xc8 │ │ │ │ + strdeq r9, [r9, #220]! @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cfa0 <__cxa_atexit@plt+0x10ac8> │ │ │ │ @@ -17073,16 +17073,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r9, ip, ror #24 │ │ │ │ - mvneq r9, r0, ror sp │ │ │ │ + mvneq r9, r4, ror ip │ │ │ │ + mvneq r9, r8, ror sp │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -17125,15 +17125,15 @@ │ │ │ │ str r5, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r9, [r9, #16] │ │ │ │ str r0, [r9, #12]! │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + b 70daf8 <__cxa_atexit@plt+0x701620> │ │ │ │ mov r6, r9 │ │ │ │ b 1d090 <__cxa_atexit@plt+0x10bb8> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1d0a4 <__cxa_atexit@plt+0x10bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -17153,15 +17153,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1d0ec <__cxa_atexit@plt+0x10c14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r4, asr #21 │ │ │ │ + mvneq r9, ip, asr #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d1a4 <__cxa_atexit@plt+0x10ccc> │ │ │ │ ldr lr, [pc, #160] @ 1d1b0 <__cxa_atexit@plt+0x10cd8> │ │ │ │ @@ -17203,15 +17203,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r9, ip, ror #20 │ │ │ │ + mvneq r9, r4, ror sl │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -17271,15 +17271,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r9, r8, lsl #21 │ │ │ │ + @ instruction: 0x01e99a90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17318,15 +17318,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1d380 <__cxa_atexit@plt+0x10ea8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, lsr r8 │ │ │ │ + mvneq r9, r8, lsr r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d438 <__cxa_atexit@plt+0x10f60> │ │ │ │ ldr lr, [pc, #160] @ 1d444 <__cxa_atexit@plt+0x10f6c> │ │ │ │ @@ -17368,15 +17368,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r9, [r9, #120]! @ 0x78 │ │ │ │ + mvneq r9, r0, ror #15 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -17436,15 +17436,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - strdeq r9, [r9, #116]! @ 0x74 │ │ │ │ + strdeq r9, [r9, #124]! @ 0x7c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17615,15 +17615,15 @@ │ │ │ │ str lr, [r2] │ │ │ │ str r5, [r9, #68]! @ 0x44 │ │ │ │ str r8, [r9, #8] │ │ │ │ str r9, [r9, #16] │ │ │ │ str r3, [r9, #12]! │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + b 70daf8 <__cxa_atexit@plt+0x701620> │ │ │ │ str r3, [r2, #32] │ │ │ │ str r8, [r2, #36] @ 0x24 │ │ │ │ str r0, [r2, #40] @ 0x28 │ │ │ │ add r2, r2, #28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1d894 <__cxa_atexit@plt+0x113bc> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -17638,15 +17638,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r2] │ │ │ │ str r0, [r9, #4]! │ │ │ │ str ip, [r9, #8] │ │ │ │ str r9, [r9, #16] │ │ │ │ str r3, [r9, #12]! │ │ │ │ mov r5, r2 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + b 70daf8 <__cxa_atexit@plt+0x701620> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ mov r6, r9 │ │ │ │ b 1d8a4 <__cxa_atexit@plt+0x113cc> │ │ │ │ mov r0, #20 │ │ │ │ @@ -17686,15 +17686,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1d940 <__cxa_atexit@plt+0x11468> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, ror r2 │ │ │ │ + mvneq r9, r8, ror r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d9f8 <__cxa_atexit@plt+0x11520> │ │ │ │ ldr lr, [pc, #160] @ 1da04 <__cxa_atexit@plt+0x1152c> │ │ │ │ @@ -17736,15 +17736,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r9, r8, lsl r2 │ │ │ │ + mvneq r9, r0, lsr #4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -17804,15 +17804,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r9, r4, lsr r2 │ │ │ │ + mvneq r9, ip, lsr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17851,15 +17851,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 1dbd4 <__cxa_atexit@plt+0x116fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r9, #252]! @ 0xfc │ │ │ │ + mvneq r8, r4, ror #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1dc8c <__cxa_atexit@plt+0x117b4> │ │ │ │ ldr lr, [pc, #160] @ 1dc98 <__cxa_atexit@plt+0x117c0> │ │ │ │ @@ -17901,15 +17901,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r8, r4, lsl #31 │ │ │ │ + mvneq r8, ip, lsl #31 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ @@ -17969,15 +17969,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - mvneq r8, r0, lsr #31 │ │ │ │ + mvneq r8, r8, lsr #31 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18140,15 +18140,15 @@ │ │ │ │ str r5, [r9, #68]! @ 0x44 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r9, #8] │ │ │ │ str r9, [r9, #16] │ │ │ │ str r4, [r9, #12]! │ │ │ │ mov r4, lr │ │ │ │ mov r5, r2 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + b 70daf8 <__cxa_atexit@plt+0x701620> │ │ │ │ str r3, [r2, #28] │ │ │ │ str r0, [r2, #32] │ │ │ │ add r2, r2, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1e0c8 <__cxa_atexit@plt+0x11bf0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ @@ -18163,15 +18163,15 @@ │ │ │ │ str r3, [r2] │ │ │ │ str r5, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r9, [r9, #16] │ │ │ │ str r0, [r9, #12]! │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + b 70daf8 <__cxa_atexit@plt+0x701620> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ mov r6, r9 │ │ │ │ b 1e0d8 <__cxa_atexit@plt+0x11c00> │ │ │ │ mov r7, #20 │ │ │ │ @@ -18226,15 +18226,15 @@ │ │ │ │ add lr, r2, #24 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ sub sl, r6, #5 │ │ │ │ mov r5, ip │ │ │ │ ldr r8, [pc, #52] @ 1e1e0 <__cxa_atexit@plt+0x11d08> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ + b 71da30 <__cxa_atexit@plt+0x711558> │ │ │ │ mov r6, r2 │ │ │ │ b 1e1c4 <__cxa_atexit@plt+0x11cec> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1e1d4 <__cxa_atexit@plt+0x11cfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -18254,15 +18254,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 1e23c <__cxa_atexit@plt+0x11d64> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + b 70daf8 <__cxa_atexit@plt+0x701620> │ │ │ │ ldr r7, [pc, #20] @ 1e240 <__cxa_atexit@plt+0x11d68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ bicseq pc, r1, r8 │ │ │ │ ldrsheq r0, [r2, #24] │ │ │ │ @@ -18278,15 +18278,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, #44] @ 1e29c <__cxa_atexit@plt+0x11dc4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + b 70daf8 <__cxa_atexit@plt+0x701620> │ │ │ │ ldr r7, [pc, #20] @ 1e2a0 <__cxa_atexit@plt+0x11dc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrsheq lr, [r1, #244] @ 0xf4 │ │ │ │ bicseq r0, r2, ip, lsr #3 │ │ │ │ @@ -18378,16 +18378,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ b 1e400 <__cxa_atexit@plt+0x11f28> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - mvneq r8, r0, asr #15 │ │ │ │ - mvneq r8, ip, lsl r8 │ │ │ │ + mvneq r8, r8, asr #15 │ │ │ │ + mvneq r8, r4, lsr #16 │ │ │ │ bicseq r0, r2, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e460 <__cxa_atexit@plt+0x11f88> │ │ │ │ ldr r2, [pc, #48] @ 1e468 <__cxa_atexit@plt+0x11f90> │ │ │ │ @@ -18397,28 +18397,28 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 1e470 <__cxa_atexit@plt+0x11f98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq lr, r1, r0, ror lr │ │ │ │ - mvneq r8, r0, asr r7 │ │ │ │ + mvneq r8, r8, asr r7 │ │ │ │ bicseq lr, r1, r4, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1e494 <__cxa_atexit@plt+0x11fbc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ bicseq lr, r1, r8, lsl #18 │ │ │ │ ldrheq pc, [r1, #244] @ 0xf4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -18443,25 +18443,25 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r9, #96]! @ 0x60 │ │ │ │ - mvneq r8, r0, lsl r7 │ │ │ │ - mvneq r8, r4, lsr r7 │ │ │ │ + ldrdeq r8, [r9, #104]! @ 0x68 │ │ │ │ + mvneq r8, r8, lsl r7 │ │ │ │ + mvneq r8, ip, lsr r7 │ │ │ │ bicseq pc, r1, r8, lsl pc @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [pc, #4] @ 1e540 <__cxa_atexit@plt+0x12068> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 28fc90 <__cxa_atexit@plt+0x2837b8> │ │ │ │ + b 71e95c <__cxa_atexit@plt+0x712484> │ │ │ │ ldrsheq pc, [r1, #224] @ 0xe0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e578 <__cxa_atexit@plt+0x120a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -18470,15 +18470,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, lsr r6 │ │ │ │ + mvneq r8, ip, lsr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18497,15 +18497,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - mvneq r8, r4, ror #11 │ │ │ │ + mvneq r8, ip, ror #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #64 @ 0x40 │ │ │ │ cmp r3, lr │ │ │ │ bcc 1e6a0 <__cxa_atexit@plt+0x121c8> │ │ │ │ @@ -18553,16 +18553,16 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ bicseq pc, r1, r8, lsl lr @ │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - mvneq r8, r0, ror #10 │ │ │ │ - mvneq r8, ip, lsr r5 │ │ │ │ + mvneq r8, r8, ror #10 │ │ │ │ + mvneq r8, r4, asr #10 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ bicseq pc, r1, r8, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e714 <__cxa_atexit@plt+0x1223c> │ │ │ │ @@ -18574,15 +18574,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bae52d │ │ │ │ - @ instruction: 0x01e98498 │ │ │ │ + mvneq r8, r0, lsr #9 │ │ │ │ bicseq lr, r1, ip, ror #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -18615,28 +18615,28 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 1e7d8 <__cxa_atexit@plt+0x12300> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq lr, r1, r8, lsl #22 │ │ │ │ - mvneq r8, r8, ror #7 │ │ │ │ + strdeq r8, [r9, #48]! @ 0x30 │ │ │ │ bicseq lr, r1, ip, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 1e7fc <__cxa_atexit@plt+0x12324> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ bicseq lr, r1, r0, lsr #11 │ │ │ │ bicseq pc, r1, r8, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -18660,27 +18660,27 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #60] @ 1e8a4 <__cxa_atexit@plt+0x123cc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr sl, [pc, #52] @ 1e8a8 <__cxa_atexit@plt+0x123d0> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r5, r3 │ │ │ │ - b 459244 <__cxa_atexit@plt+0x44cd6c> │ │ │ │ + b 1239b4 <__cxa_atexit@plt+0x1174dc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r8, ip, asr r3 │ │ │ │ + mvneq r8, r4, ror #6 │ │ │ │ + mvneq r8, r4, ror #6 │ │ │ │ mvneq r8, ip, asr r3 │ │ │ │ mvneq r8, r4, asr r3 │ │ │ │ - mvneq r8, ip, asr #6 │ │ │ │ ldrsbeq pc, [r1, #176] @ 0xb0 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -18779,15 +18779,15 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ bicseq lr, r1, ip, lsr r7 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r8, r4, lsl #3 │ │ │ │ + mvneq r8, ip, lsl #3 │ │ │ │ bicseq pc, r1, r0, lsl sl @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1eb38 <__cxa_atexit@plt+0x12660> │ │ │ │ @@ -18846,24 +18846,24 @@ │ │ │ │ ldr r7, [pc, #28] @ 1eb68 <__cxa_atexit@plt+0x12690> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, lsl r1 │ │ │ │ - mvneq r8, r8, ror r1 │ │ │ │ + mvneq r8, r0, lsr #2 │ │ │ │ + mvneq r8, r0, lsl #3 │ │ │ │ bicseq pc, r1, r4, lsr #18 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ bicseq pc, r1, ip, ror r9 @ │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ - mvneq r8, r0, asr #1 │ │ │ │ - @ instruction: 0x01e9809c │ │ │ │ + mvneq r8, r8, asr #1 │ │ │ │ + mvneq r8, r4, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ec00 <__cxa_atexit@plt+0x12728> │ │ │ │ ldr lr, [pc, #100] @ 1ec08 <__cxa_atexit@plt+0x12730> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -18889,15 +18889,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r7, r8, ror #31 │ │ │ │ + strdeq r7, [r9, #240]! @ 0xf0 │ │ │ │ bicseq lr, r1, ip, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldrne r7, [r5, #4] │ │ │ │ ldreq r7, [pc, #12] @ 1ec3c <__cxa_atexit@plt+0x12764> │ │ │ │ @@ -18929,15 +18929,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - mvneq r7, r8, lsr #30 │ │ │ │ + mvneq r7, r0, lsr pc │ │ │ │ ldrheq pc, [r1, #116] @ 0x74 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -18973,15 +18973,15 @@ │ │ │ │ bx ip │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - mvneq r7, ip, lsr #29 │ │ │ │ + strheq r7, [r9, #228]! @ 0xe4 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ @@ -19027,17 +19027,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ - mvneq r7, r0, asr #27 │ │ │ │ - mvneq r7, r4, ror #27 │ │ │ │ - strheq r7, [r9, #212]! @ 0xd4 │ │ │ │ + mvneq r7, r8, asr #27 │ │ │ │ + mvneq r7, ip, ror #27 │ │ │ │ + strheq r7, [r9, #220]! @ 0xdc │ │ │ │ @ instruction: 0x01d1f698 │ │ │ │ bicseq pc, r1, r4, ror r6 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -19084,16 +19084,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r7, [r9, #212]! @ 0xd4 │ │ │ │ - mvneq r7, r4, ror #25 │ │ │ │ + strheq r7, [r9, #220]! @ 0xdc │ │ │ │ + mvneq r7, ip, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1ef7c <__cxa_atexit@plt+0x12aa4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -19112,16 +19112,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1a63c <__cxa_atexit@plt+0xe164> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bae15f │ │ │ │ - @ instruction: 0x01e97c94 │ │ │ │ - mvneq r7, r0, lsl #25 │ │ │ │ + @ instruction: 0x01e97c9c │ │ │ │ + mvneq r7, r8, lsl #25 │ │ │ │ bicseq pc, r1, ip, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1efe8 <__cxa_atexit@plt+0x12b10> │ │ │ │ mov r0, r4 │ │ │ │ @@ -19133,21 +19133,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1eff4 <__cxa_atexit@plt+0x12b1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #3 │ │ │ │ mov r5, r9 │ │ │ │ - b 3d2cf0 <__cxa_atexit@plt+0x3c6818> │ │ │ │ + b 9d460 <__cxa_atexit@plt+0x90f88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq pc, [r1, #84] @ 0x54 @ │ │ │ │ - mvneq r7, r0, lsr #24 │ │ │ │ + mvneq r7, r8, lsr #24 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1f0ac <__cxa_atexit@plt+0x12bd4> │ │ │ │ ldrsheq pc, [r1, #88] @ 0x58 @ │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -19164,29 +19164,29 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 1f05c <__cxa_atexit@plt+0x12b84> │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ + b 6f576c <__cxa_atexit@plt+0x6e9294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq pc, r1, r0, lsl #11 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ + b 6f576c <__cxa_atexit@plt+0x6e9294> │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -19241,15 +19241,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1f37c <__cxa_atexit@plt+0x12ea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, lsr #20 │ │ │ │ + mvneq r7, r0, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f1c4 <__cxa_atexit@plt+0x12cec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -19257,15 +19257,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1f1dc <__cxa_atexit@plt+0x12d04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, ror #19 │ │ │ │ + strdeq r7, [r9, #144]! @ 0x90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1f294 <__cxa_atexit@plt+0x12dbc> │ │ │ │ ldr r3, [pc, #196] @ 1f2b4 <__cxa_atexit@plt+0x12ddc> │ │ │ │ @@ -19317,16 +19317,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldrdeq r7, [r9, #156]! @ 0x9c │ │ │ │ - strheq r7, [r9, #164]! @ 0xa4 │ │ │ │ + mvneq r7, r4, ror #19 │ │ │ │ + strheq r7, [r9, #172]! @ 0xac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f340 <__cxa_atexit@plt+0x12e68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -19360,16 +19360,16 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - mvneq r7, r0, lsl r9 │ │ │ │ - strdeq r7, [r9, #144]! @ 0x90 │ │ │ │ + mvneq r7, r8, lsl r9 │ │ │ │ + strdeq r7, [r9, #152]! @ 0x98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1f410 <__cxa_atexit@plt+0x12f38> │ │ │ │ ldr r3, [pc, #168] @ 1f438 <__cxa_atexit@plt+0x12f60> │ │ │ │ @@ -19414,15 +19414,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ bicseq pc, r1, r4, lsl #4 │ │ │ │ - mvneq r7, r4, ror #15 │ │ │ │ + mvneq r7, ip, ror #15 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f4a8 <__cxa_atexit@plt+0x12fd0> │ │ │ │ @@ -19449,28 +19449,28 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, r8, lsr r7 │ │ │ │ + mvneq r7, r0, asr #14 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f504 <__cxa_atexit@plt+0x1302c> │ │ │ │ ldr r5, [pc, #28] @ 1f514 <__cxa_atexit@plt+0x1303c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b d2908 <__cxa_atexit@plt+0xc6430> │ │ │ │ + b 3e1ebc <__cxa_atexit@plt+0x3d59e4> │ │ │ │ ldr r7, [pc, #12] @ 1f518 <__cxa_atexit@plt+0x13040> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ bicseq pc, r1, r4, lsl r1 @ │ │ │ │ bicseq pc, r1, r8, ror #1 │ │ │ │ @@ -19577,16 +19577,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r9, #68]! @ 0x44 │ │ │ │ - mvneq r7, ip, lsl #12 │ │ │ │ + strdeq r7, [r9, #76]! @ 0x4c │ │ │ │ + mvneq r7, r4, lsl r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -19623,16 +19623,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bicseq lr, r1, ip, lsl pc │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0x01bad48b │ │ │ │ - ldrdeq r7, [r9, #92]! @ 0x5c │ │ │ │ - mvneq r7, r4, ror #9 │ │ │ │ + mvneq r7, r4, ror #11 │ │ │ │ + mvneq r7, ip, ror #9 │ │ │ │ ldrsbeq lr, [r1, #228] @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f7b0 <__cxa_atexit@plt+0x132d8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -19646,15 +19646,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f7e4 <__cxa_atexit@plt+0x1330c> │ │ │ │ ldr r3, [pc, #28] @ 1f7f4 <__cxa_atexit@plt+0x1331c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r7, [pc, #12] @ 1f7f8 <__cxa_atexit@plt+0x13320> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ bicseq lr, r1, r8, asr #29 │ │ │ │ bicseq lr, r1, r0, lsr #29 │ │ │ │ @@ -19662,15 +19662,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1f824 <__cxa_atexit@plt+0x1334c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 1f828 <__cxa_atexit@plt+0x13350> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 13de1f8 <__cxa_atexit@plt+0x13d1d20> │ │ │ │ + b 721e80 <__cxa_atexit@plt+0x7159a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ bicseq sp, r1, r0, lsr ip │ │ │ │ bicseq lr, r1, r0, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 1f874 <__cxa_atexit@plt+0x1339c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -19682,32 +19682,32 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 1f87c <__cxa_atexit@plt+0x133a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 1f880 <__cxa_atexit@plt+0x133a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 13e3e1c <__cxa_atexit@plt+0x13d7944> │ │ │ │ + b 727aa4 <__cxa_atexit@plt+0x71b5cc> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strheq r7, [r9, #76]! @ 0x4c │ │ │ │ - mvneq r7, r0, ror r4 │ │ │ │ - mvneq r7, r4, lsr #9 │ │ │ │ + mvneq r7, r4, asr #9 │ │ │ │ + mvneq r7, r8, ror r4 │ │ │ │ + mvneq r7, ip, lsr #9 │ │ │ │ ldrsheq lr, [r1, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f8b0 <__cxa_atexit@plt+0x133d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1f8b4 <__cxa_atexit@plt+0x133dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r7, r4, lsr r4 │ │ │ │ + mvneq r7, ip, lsr r4 │ │ │ │ bicseq lr, r1, r4, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f8f4 <__cxa_atexit@plt+0x1341c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -19759,16 +19759,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ bicseq lr, r1, r0, lsl #26 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0x01bad27f │ │ │ │ - ldrdeq r7, [r9, #48]! @ 0x30 │ │ │ │ - ldrdeq r7, [r9, #40]! @ 0x28 │ │ │ │ + ldrdeq r7, [r9, #56]! @ 0x38 │ │ │ │ + mvneq r7, r0, ror #5 │ │ │ │ ldrsbeq lr, [r1, #192] @ 0xc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f9e8 <__cxa_atexit@plt+0x13510> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -19820,16 +19820,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ bicseq lr, r1, ip, lsl #24 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0x01bad18b │ │ │ │ - ldrdeq r7, [r9, #44]! @ 0x2c │ │ │ │ - mvneq r7, r4, ror #3 │ │ │ │ + mvneq r7, r4, ror #5 │ │ │ │ + mvneq r7, ip, ror #3 │ │ │ │ ldrsbeq lr, [r1, #188] @ 0xbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fb54 <__cxa_atexit@plt+0x1367c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -19929,21 +19929,21 @@ │ │ │ │ bx r0 │ │ │ │ bicseq lr, r1, r4, lsl #21 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ bicseq lr, r1, r0, ror #20 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ @ instruction: 0x01bad01f │ │ │ │ - mvneq r7, r0, ror r1 │ │ │ │ - mvneq r7, r8, ror r0 │ │ │ │ + mvneq r7, r8, ror r1 │ │ │ │ + mvneq r7, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0x01bad08b │ │ │ │ - ldrdeq r7, [r9, #28]! │ │ │ │ - mvneq r7, r4, ror #1 │ │ │ │ + mvneq r7, r4, ror #3 │ │ │ │ + mvneq r7, ip, ror #1 │ │ │ │ bicseq lr, r1, r4, lsl sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fcec <__cxa_atexit@plt+0x13814> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ @@ -19988,16 +19988,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ bicseq lr, r1, r8, ror #18 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ @ instruction: 0x01bacef3 │ │ │ │ - mvneq r7, r4, asr #32 │ │ │ │ - mvneq r6, ip, asr #30 │ │ │ │ + mvneq r7, ip, asr #32 │ │ │ │ + mvneq r6, r4, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fd90 <__cxa_atexit@plt+0x138b8> │ │ │ │ ldr r2, [pc, #60] @ 1fd98 <__cxa_atexit@plt+0x138c0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -20013,23 +20013,23 @@ │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strexheq r6, r4, [r9] │ │ │ │ + strexheq r6, ip, [r9] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #4] @ 1fdbc <__cxa_atexit@plt+0x138e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mvneq r6, ip, asr pc │ │ │ │ + mvneq r6, r4, ror #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fe44 <__cxa_atexit@plt+0x1396c> │ │ │ │ ldr r2, [pc, #132] @ 1fe60 <__cxa_atexit@plt+0x13988> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -20063,17 +20063,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - mvneq r6, ip, lsl #30 │ │ │ │ - mvneq r6, r0, lsl #28 │ │ │ │ - mvneq r6, r4, ror #29 │ │ │ │ + mvneq r6, r4, lsl pc │ │ │ │ + mvneq r6, r8, lsl #28 │ │ │ │ + mvneq r6, ip, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fec0 <__cxa_atexit@plt+0x139e8> │ │ │ │ @@ -20089,17 +20089,17 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r8, [pc, #24] @ 1fed4 <__cxa_atexit@plt+0x139fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r6, r4, lsl #29 │ │ │ │ - mvneq r6, r8, ror sp │ │ │ │ - mvneq r6, r8, asr lr │ │ │ │ + mvneq r6, ip, lsl #29 │ │ │ │ + mvneq r6, r0, lsl #27 │ │ │ │ + mvneq r6, r0, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ff38 <__cxa_atexit@plt+0x13a60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -20124,15 +20124,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - mvneq r6, ip, lsl #25 │ │ │ │ + @ instruction: 0x01e96c94 │ │ │ │ @ instruction: 0x01bacc6f │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -20169,16 +20169,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 20014 <__cxa_atexit@plt+0x13b3c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - mvneq r6, r0, lsl #27 │ │ │ │ - mvneq r6, r4, ror ip │ │ │ │ + mvneq r6, r8, lsl #27 │ │ │ │ + mvneq r6, ip, ror ip │ │ │ │ bicseq lr, r1, r4, asr #13 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0x01bacbb7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -20241,16 +20241,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0x01e96c9c │ │ │ │ - @ instruction: 0x01e96b90 │ │ │ │ + mvneq r6, r4, lsr #25 │ │ │ │ + @ instruction: 0x01e96b98 │ │ │ │ ldrheq lr, [r1, #80] @ 0x50 │ │ │ │ bicseq lr, r1, r4, asr #11 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0x01bacabf │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -20295,16 +20295,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - @ instruction: 0x01e96b94 │ │ │ │ - mvneq r6, r8, lsl #21 │ │ │ │ + @ instruction: 0x01e96b9c │ │ │ │ + @ instruction: 0x01e96a90 │ │ │ │ ldrsbeq lr, [r1, #64] @ 0x40 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0x01bac9c7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ @@ -20442,15 +20442,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 2044c <__cxa_atexit@plt+0x13f74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrsbeq lr, [r1, #44] @ 0x2c │ │ │ │ - strdeq r6, [r9, #136]! @ 0x88 │ │ │ │ + mvneq r6, r0, lsl #18 │ │ │ │ bicseq lr, r1, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20494 <__cxa_atexit@plt+0x13fbc> │ │ │ │ mov r3, r7 │ │ │ │ @@ -20466,15 +20466,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #16] @ 204b0 <__cxa_atexit@plt+0x13fd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r6, r0, lsl #17 │ │ │ │ + mvneq r6, r8, lsl #17 │ │ │ │ bicseq lr, r1, ip, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 204f8 <__cxa_atexit@plt+0x14020> │ │ │ │ ldr r1, [pc, #140] @ 20560 <__cxa_atexit@plt+0x14088> │ │ │ │ @@ -20512,16 +20512,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 20568 <__cxa_atexit@plt+0x14090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - ldrdeq r6, [r9, #112]! @ 0x70 │ │ │ │ - mvneq r6, ip, lsl r8 │ │ │ │ + ldrdeq r6, [r9, #120]! @ 0x78 │ │ │ │ + mvneq r6, r4, lsr #16 │ │ │ │ @ instruction: 0x01d1e190 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 20598 <__cxa_atexit@plt+0x140c0> │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -20546,31 +20546,31 @@ │ │ │ │ b 205e0 <__cxa_atexit@plt+0x14108> │ │ │ │ ldr r7, [pc, #16] @ 205f0 <__cxa_atexit@plt+0x14118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r6, r4, asr #14 │ │ │ │ - mvneq r6, ip, lsl #15 │ │ │ │ + mvneq r6, ip, asr #14 │ │ │ │ + @ instruction: 0x01e96794 │ │ │ │ ldrsheq lr, [r1, #12] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2061c <__cxa_atexit@plt+0x14144> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 20624 <__cxa_atexit@plt+0x1414c> │ │ │ │ ldr r7, [pc, #12] @ 20630 <__cxa_atexit@plt+0x14158> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r0, lsl #14 │ │ │ │ + mvneq r6, r8, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 20650 <__cxa_atexit@plt+0x14178> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -20617,15 +20617,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ bicseq lr, r1, r8, asr r0 │ │ │ │ - mvneq r6, ip, lsl r5 │ │ │ │ + mvneq r6, r4, lsr #10 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2075c <__cxa_atexit@plt+0x14284> │ │ │ │ @@ -20646,15 +20646,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r6, r4, lsl #9 │ │ │ │ + mvneq r6, ip, lsl #9 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ bicseq lr, r1, r8, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20804 <__cxa_atexit@plt+0x1432c> │ │ │ │ @@ -20685,15 +20685,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r8, ror #7 │ │ │ │ + strdeq r6, [r9, #48]! @ 0x30 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ @ instruction: 0x01d1df9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -20724,17 +20724,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 19065a8 <__cxa_atexit@plt+0x18fa0d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r6, r8, asr #6 │ │ │ │ + mvneq r6, r0, asr r3 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - mvneq r6, r8, lsl #9 │ │ │ │ + @ instruction: 0x01e96490 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrsheq sp, [r1, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 2090c <__cxa_atexit@plt+0x14434> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 20910 <__cxa_atexit@plt+0x14438> │ │ │ │ @@ -20747,15 +20747,15 @@ │ │ │ │ ldr r9, [r7, r1] │ │ │ │ ldr r3, [pc, #16] @ 20914 <__cxa_atexit@plt+0x1443c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 19065a8 <__cxa_atexit@plt+0x18fa0d0> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq r6, r4, lsr #8 │ │ │ │ + mvneq r6, ip, lsr #8 │ │ │ │ ldrheq sp, [r1, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2093c <__cxa_atexit@plt+0x14464> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #1 │ │ │ │ @@ -20799,15 +20799,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - strdeq r6, [r9, #24]! │ │ │ │ + mvneq r6, r0, lsl #4 │ │ │ │ ldrsbeq sp, [r1, #212] @ 0xd4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -20884,31 +20884,31 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ bicseq ip, r1, r0, lsl #17 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ bicseq ip, r1, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - mvneq r6, r4, ror #1 │ │ │ │ - ldrdeq r6, [r9, #4]! │ │ │ │ + mvneq r6, ip, ror #1 │ │ │ │ + ldrdeq r6, [r9, #12]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20b70 <__cxa_atexit@plt+0x14698> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 20b78 <__cxa_atexit@plt+0x146a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r8, lsr r0 │ │ │ │ + mvneq r6, r0, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20927,15 +20927,15 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - mvneq r6, r8 │ │ │ │ + mvneq r6, r0, lsl r0 │ │ │ │ bicseq sp, r1, r8, lsl #24 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20d00 <__cxa_atexit@plt+0x14828> │ │ │ │ add ip, r7, #8 │ │ │ │ @@ -21008,24 +21008,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #116 @ 0x74 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, lsl #31 │ │ │ │ + strexheq r5, r0, [r9] │ │ │ │ bicseq sp, r1, r8, ror #21 │ │ │ │ andeq r0, r0, ip, lsl sp │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ muleq r0, r4, lr │ │ │ │ - mvneq r5, r0, lsl pc │ │ │ │ + mvneq r5, r8, lsl pc │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - mvneq r5, r4, asr #29 │ │ │ │ + mvneq r5, ip, asr #29 │ │ │ │ @ instruction: 0x01d1da9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -21056,15 +21056,15 @@ │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - mvneq r5, ip, lsl #28 │ │ │ │ + mvneq r5, r4, lsl lr │ │ │ │ bicseq sp, r1, r4, lsl #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 20e78 <__cxa_atexit@plt+0x149a0> │ │ │ │ @@ -21098,15 +21098,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, lsl #27 │ │ │ │ + mvneq r5, r8, lsl #27 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ bicseq sp, r1, r8, asr #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20ee0 <__cxa_atexit@plt+0x14a08> │ │ │ │ @@ -21117,20 +21117,20 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [pc, #24] @ 20ef0 <__cxa_atexit@plt+0x14a18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r1, r2, r3, r7} │ │ │ │ - b 13de1f8 <__cxa_atexit@plt+0x13d1d20> │ │ │ │ + b 721e80 <__cxa_atexit@plt+0x7159a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq sp, r1, r8, ror #12 │ │ │ │ - mvneq r5, r4, asr #25 │ │ │ │ + mvneq r5, ip, asr #25 │ │ │ │ ldrsbeq sp, [r1, #140] @ 0x8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 20f3c <__cxa_atexit@plt+0x14a64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -21140,19 +21140,19 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 20f44 <__cxa_atexit@plt+0x14a6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 20f48 <__cxa_atexit@plt+0x14a70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 13e3e1c <__cxa_atexit@plt+0x13d7944> │ │ │ │ + b 727aa4 <__cxa_atexit@plt+0x71b5cc> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strdeq r5, [r9, #212]! @ 0xd4 │ │ │ │ - mvneq r5, r8, lsr #27 │ │ │ │ - ldrdeq r5, [r9, #220]! @ 0xdc │ │ │ │ + strdeq r5, [r9, #220]! @ 0xdc │ │ │ │ + strheq r5, [r9, #208]! @ 0xd0 │ │ │ │ + mvneq r5, r4, ror #27 │ │ │ │ bicseq sp, r1, r4, ror r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -21207,17 +21207,17 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strheq r5, [r9, #176]! @ 0xb0 │ │ │ │ - mvneq r5, r4, lsr #26 │ │ │ │ - mvneq r5, ip, lsl #23 │ │ │ │ + strheq r5, [r9, #184]! @ 0xb8 │ │ │ │ + mvneq r5, ip, lsr #26 │ │ │ │ + @ instruction: 0x01e95b94 │ │ │ │ bicseq sp, r1, ip, lsl r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -21243,27 +21243,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, sl} │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #19 │ │ │ │ add r8, lr, #3 │ │ │ │ - b 405db8 <__cxa_atexit@plt+0x3f98e0> │ │ │ │ + b d0528 <__cxa_atexit@plt+0xc4050> │ │ │ │ mov r6, r3 │ │ │ │ b 210e8 <__cxa_atexit@plt+0x14c10> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bicseq sp, r1, r4, lsr #13 │ │ │ │ bicseq sp, r1, r8, ror #9 │ │ │ │ - mvneq r5, r4, lsl #22 │ │ │ │ - mvneq r5, r0, asr #24 │ │ │ │ - mvneq r5, ip, lsr ip │ │ │ │ + mvneq r5, ip, lsl #22 │ │ │ │ + mvneq r5, r8, asr #24 │ │ │ │ + mvneq r5, r4, asr #24 │ │ │ │ bicseq sp, r1, ip, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 211b8 <__cxa_atexit@plt+0x14ce0> │ │ │ │ @@ -21309,19 +21309,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sp, r1, ip, lsr #12 │ │ │ │ bicseq sp, r1, r8, lsl r6 │ │ │ │ - mvneq r5, r0, asr sl │ │ │ │ + mvneq r5, r8, asr sl │ │ │ │ bicseq sp, r1, r8, ror #11 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01e95a9c │ │ │ │ - mvneq r5, r0, lsl #22 │ │ │ │ + mvneq r5, r4, lsr #21 │ │ │ │ + mvneq r5, r8, lsl #22 │ │ │ │ @ instruction: 0x01d1d590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #196] @ 212c8 <__cxa_atexit@plt+0x14df0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -21373,15 +21373,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrsheq sp, [r1, #36] @ 0x24 │ │ │ │ bicseq sp, r1, r8, ror #5 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ ldrsbeq sp, [r1, #72] @ 0x48 │ │ │ │ - mvneq r5, ip, lsr r9 │ │ │ │ + mvneq r5, r4, asr #18 │ │ │ │ bicseq sp, r1, r0, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21354 <__cxa_atexit@plt+0x14e7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -21417,15 +21417,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ bicseq sp, r1, r8, lsr r2 │ │ │ │ bicseq sp, r1, ip, lsr #4 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ bicseq sp, r1, r0, lsl #8 │ │ │ │ - mvneq r5, r8, ror #16 │ │ │ │ + mvneq r5, r0, ror r8 │ │ │ │ bicseq sp, r1, r4, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 213f0 <__cxa_atexit@plt+0x14f18> │ │ │ │ @@ -21441,25 +21441,25 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #48] @ 21414 <__cxa_atexit@plt+0x14f3c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 442fb4 <__cxa_atexit@plt+0x436adc> │ │ │ │ + b 10d724 <__cxa_atexit@plt+0x10124c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - ldrdeq r5, [r9, #112]! @ 0x70 │ │ │ │ - mvneq r5, ip, asr r8 │ │ │ │ + ldrdeq r5, [r9, #120]! @ 0x78 │ │ │ │ + mvneq r5, r4, ror #16 │ │ │ │ @ instruction: 0x01d1d394 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2148c <__cxa_atexit@plt+0x14fb4> │ │ │ │ @@ -21489,17 +21489,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq r5, r4, asr #14 │ │ │ │ + mvneq r5, ip, asr #14 │ │ │ │ bicseq sp, r1, r8, lsr #1 │ │ │ │ - strheq r5, [r9, #128]! @ 0x80 │ │ │ │ + strheq r5, [r9, #136]! @ 0x88 │ │ │ │ bicseq sp, r1, r4, lsr r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -21603,19 +21603,19 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ bicseq fp, r1, r4, lsl #15 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffff7e8 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - mvneq r5, r0, ror #11 │ │ │ │ + mvneq r5, r8, ror #11 │ │ │ │ bicseq fp, r1, r4, lsl #16 │ │ │ │ - mvneq r5, ip, asr #11 │ │ │ │ + ldrdeq r5, [r9, #84]! @ 0x54 │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ - mvneq r5, ip, ror r5 │ │ │ │ + mvneq r5, r4, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 216bc <__cxa_atexit@plt+0x151e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -21623,30 +21623,30 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 21710 <__cxa_atexit@plt+0x15238> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r9, #64]! @ 0x40 │ │ │ │ + strdeq r5, [r9, #72]! @ 0x48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 216f8 <__cxa_atexit@plt+0x15220> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 21700 <__cxa_atexit@plt+0x15228> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r5, [r9, #64]! @ 0x40 │ │ │ │ + strheq r5, [r9, #72]! @ 0x48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 217a8 <__cxa_atexit@plt+0x152d0> │ │ │ │ ldr r2, [pc, #140] @ 217b0 <__cxa_atexit@plt+0x152d8> │ │ │ │ @@ -21684,16 +21684,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - mvneq r5, r0, asr #11 │ │ │ │ - mvneq r5, ip, asr #8 │ │ │ │ + mvneq r5, r8, asr #11 │ │ │ │ + mvneq r5, r4, asr r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21800 <__cxa_atexit@plt+0x15328> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -21707,17 +21707,17 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r7, [pc, #12] @ 21814 <__cxa_atexit@plt+0x1533c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, ror #7 │ │ │ │ + mvneq r5, r8, ror #7 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r5, ip, lsr r5 │ │ │ │ + mvneq r5, r4, asr #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21898 <__cxa_atexit@plt+0x153c0> │ │ │ │ @@ -21782,19 +21782,19 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvneq r5, r4, lsr #9 │ │ │ │ + mvneq r5, ip, lsr #9 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - mvneq r5, r8, asr #6 │ │ │ │ - ldrdeq r5, [r9, #32]! │ │ │ │ + mvneq r5, r0, asr r3 │ │ │ │ + ldrdeq r5, [r9, #40]! @ 0x28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 219b0 <__cxa_atexit@plt+0x154d8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -21818,15 +21818,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - mvneq r5, r0, lsl r2 │ │ │ │ + mvneq r5, r8, lsl r2 │ │ │ │ bicseq ip, r1, ip, lsl lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 21a60 <__cxa_atexit@plt+0x15588> │ │ │ │ @@ -21860,15 +21860,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e95198 │ │ │ │ + mvneq r5, r0, lsr #3 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 20650 <__cxa_atexit@plt+0x14178> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -21905,16 +21905,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 14474 <__cxa_atexit@plt+0x7f9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e95094 │ │ │ │ - strdeq r5, [r9, #4]! │ │ │ │ + @ instruction: 0x01e9509c │ │ │ │ + strdeq r5, [r9, #12]! │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -21972,18 +21972,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ @ instruction: 0xffffee88 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strdeq r4, [r9, #248]! @ 0xf8 │ │ │ │ + mvneq r5, r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - strheq r4, [r9, #240]! @ 0xf0 │ │ │ │ + strheq r4, [r9, #248]! @ 0xf8 │ │ │ │ bicseq ip, r1, r0, ror #23 │ │ │ │ @ instruction: 0x01d1b794 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 21ca0 <__cxa_atexit@plt+0x157c8> │ │ │ │ @@ -22001,28 +22001,28 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01baae8c │ │ │ │ - mvneq r4, r4, ror #30 │ │ │ │ + mvneq r4, ip, ror #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21ce4 <__cxa_atexit@plt+0x1580c> │ │ │ │ ldr r3, [pc, #36] @ 21cf8 <__cxa_atexit@plt+0x15820> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #32] @ 21cfc <__cxa_atexit@plt+0x15824> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 13de1f8 <__cxa_atexit@plt+0x13d1d20> │ │ │ │ + b 721e80 <__cxa_atexit@plt+0x7159a8> │ │ │ │ ldr r7, [pc, #20] @ 21d00 <__cxa_atexit@plt+0x15828> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ bicseq fp, r1, ip, ror #14 │ │ │ │ @@ -22040,32 +22040,32 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 21d54 <__cxa_atexit@plt+0x1587c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 21d58 <__cxa_atexit@plt+0x15880> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 13e3e1c <__cxa_atexit@plt+0x13d7944> │ │ │ │ + b 727aa4 <__cxa_atexit@plt+0x71b5cc> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r4, r4, ror #31 │ │ │ │ - strexheq r4, r8, [r9] │ │ │ │ - mvneq r4, ip, asr #31 │ │ │ │ + mvneq r4, ip, ror #31 │ │ │ │ + mvneq r4, r0, lsr #31 │ │ │ │ + ldrdeq r4, [r9, #244]! @ 0xf4 │ │ │ │ bicseq ip, r1, r0, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21d88 <__cxa_atexit@plt+0x158b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21d8c <__cxa_atexit@plt+0x158b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r4, ip, asr pc │ │ │ │ + mvneq r4, r4, ror #30 │ │ │ │ bicseq ip, r1, ip, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21dcc <__cxa_atexit@plt+0x158f4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -22594,16 +22594,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 19a4dfc <__cxa_atexit@plt+0x1998924> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, lsr #12 │ │ │ │ - mvneq r4, r4, ror #14 │ │ │ │ + mvneq r4, r0, lsr r6 │ │ │ │ + mvneq r4, ip, ror #14 │ │ │ │ bicseq ip, r1, r0, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 2265c <__cxa_atexit@plt+0x16184> │ │ │ │ mov r0, r4 │ │ │ │ @@ -22623,17 +22623,17 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, asr #11 │ │ │ │ - mvneq r4, r0, lsl #14 │ │ │ │ - mvneq r4, r0, lsr #11 │ │ │ │ + mvneq r4, r8, asr #11 │ │ │ │ + mvneq r4, r8, lsl #14 │ │ │ │ + mvneq r4, r8, lsr #11 │ │ │ │ bicseq ip, r1, r8, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 226d4 <__cxa_atexit@plt+0x161fc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -22653,17 +22653,17 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, asr #10 │ │ │ │ - mvneq r4, ip, lsl #13 │ │ │ │ - mvneq r4, r8, lsr #10 │ │ │ │ + mvneq r4, r0, asr r5 │ │ │ │ + @ instruction: 0x01e94694 │ │ │ │ + mvneq r4, r0, lsr r5 │ │ │ │ ldrheq ip, [r1, #44] @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 22744 <__cxa_atexit@plt+0x1626c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -22683,15 +22683,15 @@ │ │ │ │ b 1a2bc44 <__cxa_atexit@plt+0x1a1f76c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq ip, r1, r0, ror r2 │ │ │ │ bicseq ip, r1, r8, ror r2 │ │ │ │ - mvneq r4, r0, asr #9 │ │ │ │ + mvneq r4, r8, asr #9 │ │ │ │ bicseq ip, r1, r0, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 227bc <__cxa_atexit@plt+0x162e4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -22711,17 +22711,17 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, ror #8 │ │ │ │ - mvneq r4, r8, lsr #11 │ │ │ │ - mvneq r4, r0, asr #8 │ │ │ │ + mvneq r4, r8, ror #8 │ │ │ │ + strheq r4, [r9, #80]! @ 0x50 │ │ │ │ + mvneq r4, r8, asr #8 │ │ │ │ bicseq ip, r1, r8, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 2282c <__cxa_atexit@plt+0x16354> │ │ │ │ mov r0, r4 │ │ │ │ @@ -22741,15 +22741,15 @@ │ │ │ │ b 1a2bc44 <__cxa_atexit@plt+0x1a1f76c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq ip, r1, ip, asr #3 │ │ │ │ ldrheq ip, [r1, #20] │ │ │ │ - ldrdeq r4, [r9, #56]! @ 0x38 │ │ │ │ + mvneq r4, r0, ror #7 │ │ │ │ ldrheq ip, [r1, #28] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 22898 <__cxa_atexit@plt+0x163c0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -22766,16 +22766,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 191316c <__cxa_atexit@plt+0x1906c94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, ror r3 │ │ │ │ - strheq r4, [r9, #64]! @ 0x40 │ │ │ │ + mvneq r4, r0, lsl #7 │ │ │ │ + strheq r4, [r9, #72]! @ 0x48 │ │ │ │ bicseq ip, r1, r0, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 22900 <__cxa_atexit@plt+0x16428> │ │ │ │ mov r0, r4 │ │ │ │ @@ -22787,21 +22787,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 2290c <__cxa_atexit@plt+0x16434> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 825a2c <__cxa_atexit@plt+0x819554> │ │ │ │ + b 5ca748 <__cxa_atexit@plt+0x5be270> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, lsl r3 │ │ │ │ - mvneq r4, ip, asr r4 │ │ │ │ + mvneq r4, r8, lsl r3 │ │ │ │ + mvneq r4, r4, ror #8 │ │ │ │ bicseq ip, r1, r4, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 22968 <__cxa_atexit@plt+0x16490> │ │ │ │ mov r0, r4 │ │ │ │ @@ -22813,21 +22813,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 22974 <__cxa_atexit@plt+0x1649c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b d0e9d8 <__cxa_atexit@plt+0xd02500> │ │ │ │ + b d1a254 <__cxa_atexit@plt+0xd0dd7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, lsr #5 │ │ │ │ - strdeq r4, [r9, #56]! @ 0x38 │ │ │ │ + strheq r4, [r9, #32]! │ │ │ │ + mvneq r4, r0, lsl #8 │ │ │ │ ldrsbeq ip, [r1, #12] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 229cc <__cxa_atexit@plt+0x164f4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -22838,21 +22838,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 229d4 <__cxa_atexit@plt+0x164fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 229d8 <__cxa_atexit@plt+0x16500> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b cc6514 <__cxa_atexit@plt+0xcba03c> │ │ │ │ + b cd1d90 <__cxa_atexit@plt+0xcc58b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq ip, r1, r0, lsr #1 │ │ │ │ - mvneq r4, r8, lsr r2 │ │ │ │ + mvneq r4, r0, asr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 22a00 <__cxa_atexit@plt+0x16528> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ @@ -22893,15 +22893,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq r4, r0, lsr #3 │ │ │ │ + mvneq r4, r8, lsr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 22ad4 <__cxa_atexit@plt+0x165fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -23024,15 +23024,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ bicseq fp, r1, ip, ror #27 │ │ │ │ ldrsheq fp, [r1, #220] @ 0xdc │ │ │ │ - strheq r3, [r9, #240]! @ 0xf0 │ │ │ │ + strheq r3, [r9, #248]! @ 0xf8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 22d00 <__cxa_atexit@plt+0x16828> │ │ │ │ ldr r3, [pc, #68] @ 22d10 <__cxa_atexit@plt+0x16838> │ │ │ │ @@ -23140,17 +23140,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, ror sp │ │ │ │ - ldrdeq r3, [r9, #228]! @ 0xe4 │ │ │ │ - ldrdeq r3, [r9, #212]! @ 0xd4 │ │ │ │ + mvneq r3, ip, ror sp │ │ │ │ + ldrdeq r3, [r9, #236]! @ 0xec │ │ │ │ + ldrdeq r3, [r9, #220]! @ 0xdc │ │ │ │ bicseq fp, r1, ip, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -23183,18 +23183,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 22f18 <__cxa_atexit@plt+0x16a40> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, ror #25 │ │ │ │ - mvneq r3, r4, lsr lr │ │ │ │ - mvneq r3, ip, lsr sp │ │ │ │ - mvneq r3, r0, lsr lr │ │ │ │ + mvneq r3, r8, ror #25 │ │ │ │ + mvneq r3, ip, lsr lr │ │ │ │ + mvneq r3, r4, asr #26 │ │ │ │ + mvneq r3, r8, lsr lr │ │ │ │ bicseq fp, r1, ip, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -23229,18 +23229,18 @@ │ │ │ │ b 22fcc <__cxa_atexit@plt+0x16af4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq r3, r8, lsr #24 │ │ │ │ + mvneq r3, r0, lsr ip │ │ │ │ @ instruction: 0x01ba9b51 │ │ │ │ - mvneq r3, r4, ror sp │ │ │ │ - mvneq r3, ip, ror ip │ │ │ │ + mvneq r3, ip, ror sp │ │ │ │ + mvneq r3, r4, lsl #25 │ │ │ │ bicseq fp, r1, r0, lsl #13 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -23286,21 +23286,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 230c8 <__cxa_atexit@plt+0x16bf0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - mvneq r3, ip, ror #25 │ │ │ │ - mvneq r3, r0, ror #23 │ │ │ │ + strdeq r3, [r9, #196]! @ 0xc4 │ │ │ │ + mvneq r3, r8, ror #23 │ │ │ │ bicseq fp, r1, r0, ror sl │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0x01ba9a69 │ │ │ │ - @ instruction: 0x01e93c90 │ │ │ │ - @ instruction: 0x01e93b98 │ │ │ │ + @ instruction: 0x01e93c98 │ │ │ │ + mvneq r3, r0, lsr #23 │ │ │ │ bicseq fp, r1, r4, lsr sl │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 231d4 <__cxa_atexit@plt+0x16cfc> │ │ │ │ @@ -23369,22 +23369,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - ldrdeq r3, [r9, #184]! @ 0xb8 │ │ │ │ - mvneq r3, ip, asr #21 │ │ │ │ + mvneq r3, r0, ror #23 │ │ │ │ + ldrdeq r3, [r9, #164]! @ 0xa4 │ │ │ │ bicseq fp, r1, r0, lsr r9 │ │ │ │ bicseq fp, r1, r8, asr #18 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0x01ba9941 │ │ │ │ - mvneq r3, r8, ror #22 │ │ │ │ - mvneq r3, r0, ror sl │ │ │ │ + mvneq r3, r0, ror fp │ │ │ │ + mvneq r3, r8, ror sl │ │ │ │ bicseq fp, r1, r8, ror #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r6, {r9, sl} │ │ │ │ @@ -23433,21 +23433,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 23314 <__cxa_atexit@plt+0x16e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - mvneq r3, r0, lsr #21 │ │ │ │ - @ instruction: 0x01e93994 │ │ │ │ + mvneq r3, r8, lsr #21 │ │ │ │ + @ instruction: 0x01e9399c │ │ │ │ bicseq fp, r1, r4, lsr #16 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ @ instruction: 0x01ba981d │ │ │ │ - mvneq r3, r4, asr #20 │ │ │ │ - mvneq r3, ip, asr #18 │ │ │ │ + mvneq r3, ip, asr #20 │ │ │ │ + mvneq r3, r4, asr r9 │ │ │ │ bicseq fp, r1, r8, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23364 <__cxa_atexit@plt+0x16e8c> │ │ │ │ ldr r2, [pc, #36] @ 2336c <__cxa_atexit@plt+0x16e94> │ │ │ │ @@ -23458,15 +23458,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r1, r4, ror #15 │ │ │ │ - mvneq r3, ip, asr #16 │ │ │ │ + mvneq r3, r4, asr r8 │ │ │ │ ldrsheq fp, [r1, #40] @ 0x28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -23492,16 +23492,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0x01ba9731 │ │ │ │ - mvneq r3, r4, asr r9 │ │ │ │ - mvneq r3, ip, asr r8 │ │ │ │ + mvneq r3, ip, asr r9 │ │ │ │ + mvneq r3, r4, ror #16 │ │ │ │ bicseq fp, r1, ip, asr r7 │ │ │ │ bicseq fp, r1, ip, lsl #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -23531,16 +23531,16 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ @ instruction: 0x01ba9699 │ │ │ │ - strheq r3, [r9, #140]! @ 0x8c │ │ │ │ - mvneq r3, r4, asr #15 │ │ │ │ + mvneq r3, r4, asr #17 │ │ │ │ + mvneq r3, ip, asr #15 │ │ │ │ bicseq fp, r1, r4, lsr #13 │ │ │ │ @ instruction: 0x01d1b698 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -23578,17 +23578,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e9369c │ │ │ │ - strdeq r3, [r9, #124]! @ 0x7c │ │ │ │ - strdeq r3, [r9, #108]! @ 0x6c │ │ │ │ + mvneq r3, r4, lsr #13 │ │ │ │ + mvneq r3, r4, lsl #16 │ │ │ │ + mvneq r3, r4, lsl #14 │ │ │ │ bicseq fp, r1, r4, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -23621,18 +23621,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 235f0 <__cxa_atexit@plt+0x17118> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, lsl #12 │ │ │ │ - mvneq r3, ip, asr r7 │ │ │ │ - mvneq r3, r4, ror #12 │ │ │ │ - mvneq r3, r8, asr r7 │ │ │ │ + mvneq r3, r0, lsl r6 │ │ │ │ + mvneq r3, r4, ror #14 │ │ │ │ + mvneq r3, ip, ror #12 │ │ │ │ + mvneq r3, r0, ror #14 │ │ │ │ bicseq fp, r1, r4, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -23667,18 +23667,18 @@ │ │ │ │ b 236a4 <__cxa_atexit@plt+0x171cc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq r3, r0, asr r5 │ │ │ │ + mvneq r3, r8, asr r5 │ │ │ │ @ instruction: 0x01ba946c │ │ │ │ - @ instruction: 0x01e9369c │ │ │ │ - mvneq r3, r4, lsr #11 │ │ │ │ + mvneq r3, r4, lsr #13 │ │ │ │ + mvneq r3, ip, lsr #11 │ │ │ │ bicseq sl, r1, r8, lsr #31 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -23724,21 +23724,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 237a0 <__cxa_atexit@plt+0x172c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - mvneq r3, r4, lsl r6 │ │ │ │ - mvneq r3, r8, lsl #10 │ │ │ │ + mvneq r3, ip, lsl r6 │ │ │ │ + mvneq r3, r0, lsl r5 │ │ │ │ bicseq fp, r1, r4, ror #7 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0x01ba9384 │ │ │ │ - strheq r3, [r9, #88]! @ 0x58 │ │ │ │ - mvneq r3, r0, asr #9 │ │ │ │ + mvneq r3, r0, asr #11 │ │ │ │ + mvneq r3, r8, asr #9 │ │ │ │ bicseq fp, r1, r8, lsr #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 238ac <__cxa_atexit@plt+0x173d4> │ │ │ │ @@ -23807,22 +23807,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - mvneq r3, r0, lsl #10 │ │ │ │ - strdeq r3, [r9, #52]! @ 0x34 │ │ │ │ + mvneq r3, r8, lsl #10 │ │ │ │ + strdeq r3, [r9, #60]! @ 0x3c │ │ │ │ bicseq fp, r1, r4, lsr #5 │ │ │ │ ldrheq fp, [r1, #44] @ 0x2c │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0x01ba925c │ │ │ │ - @ instruction: 0x01e93490 │ │ │ │ - @ instruction: 0x01e93398 │ │ │ │ + @ instruction: 0x01e93498 │ │ │ │ + mvneq r3, r0, lsr #7 │ │ │ │ bicseq fp, r1, ip, asr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r6, {r9, sl} │ │ │ │ @@ -23871,21 +23871,21 @@ │ │ │ │ ldr r7, [pc, #28] @ 239ec <__cxa_atexit@plt+0x17514> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - mvneq r3, r8, asr #7 │ │ │ │ - strheq r3, [r9, #44]! @ 0x2c │ │ │ │ + ldrdeq r3, [r9, #48]! @ 0x30 │ │ │ │ + mvneq r3, r4, asr #5 │ │ │ │ @ instruction: 0x01d1b198 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ @ instruction: 0x01ba9138 │ │ │ │ - mvneq r3, ip, ror #6 │ │ │ │ - mvneq r3, r4, ror r2 │ │ │ │ + mvneq r3, r4, ror r3 │ │ │ │ + mvneq r3, ip, ror r2 │ │ │ │ bicseq sl, r1, r0, ror ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23a3c <__cxa_atexit@plt+0x17564> │ │ │ │ ldr r2, [pc, #36] @ 23a44 <__cxa_atexit@plt+0x1756c> │ │ │ │ @@ -23896,15 +23896,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r1, ip, lsl #2 │ │ │ │ - mvneq r3, r4, ror r1 │ │ │ │ + mvneq r3, ip, ror r1 │ │ │ │ bicseq sl, r1, r0, lsr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -23930,16 +23930,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0x01ba904c │ │ │ │ - mvneq r3, ip, ror r2 │ │ │ │ - mvneq r3, r4, lsl #3 │ │ │ │ + mvneq r3, r4, lsl #5 │ │ │ │ + mvneq r3, ip, lsl #3 │ │ │ │ bicseq fp, r1, r0, asr #1 │ │ │ │ bicseq fp, r1, r0, lsl #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -23969,16 +23969,16 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ @ instruction: 0x01ba8fb4 │ │ │ │ - mvneq r3, r4, ror #3 │ │ │ │ - mvneq r3, ip, ror #1 │ │ │ │ + mvneq r3, ip, ror #3 │ │ │ │ + strdeq r3, [r9, #4]! │ │ │ │ bicseq fp, r1, r8, lsl r0 │ │ │ │ ldrsheq sl, [r1, #252] @ 0xfc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -23997,23 +23997,23 @@ │ │ │ │ bhi 23be0 <__cxa_atexit@plt+0x17708> │ │ │ │ ldr r3, [pc, #44] @ 23bf8 <__cxa_atexit@plt+0x17720> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 23bfc <__cxa_atexit@plt+0x17724> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b cfb50c <__cxa_atexit@plt+0xcef034> │ │ │ │ + b d06d88 <__cxa_atexit@plt+0xcfa8b0> │ │ │ │ ldr r7, [pc, #24] @ 23c00 <__cxa_atexit@plt+0x17728> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r3, r4, ror r1 │ │ │ │ + mvneq r3, ip, ror r1 │ │ │ │ ldrheq sl, [r1, #252] @ 0xfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24026,26 +24026,26 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r2, ip, ror #31 │ │ │ │ - mvneq r3, ip, lsl r1 │ │ │ │ + strdeq r2, [r9, #244]! @ 0xf4 │ │ │ │ + mvneq r3, r4, lsr #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 23c7c <__cxa_atexit@plt+0x177a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d0e854 <__cxa_atexit@plt+0xd0237c> │ │ │ │ - ldrdeq r3, [r9, #8]! │ │ │ │ + b d1a0d0 <__cxa_atexit@plt+0xd0dbf8> │ │ │ │ + mvneq r3, r0, ror #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 23cd8 <__cxa_atexit@plt+0x17800> │ │ │ │ ldr r3, [pc, #88] @ 23cf8 <__cxa_atexit@plt+0x17820> │ │ │ │ @@ -24132,16 +24132,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sl, r1, ip, ror #28 │ │ │ │ - mvneq r2, r8, lsr #28 │ │ │ │ - mvneq r2, r4, lsl lr │ │ │ │ + mvneq r2, r0, lsr lr │ │ │ │ + mvneq r2, ip, lsl lr │ │ │ │ bicseq sl, r1, r8, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 23e64 <__cxa_atexit@plt+0x1798c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -24162,16 +24162,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sl, r1, ip, ror #28 │ │ │ │ - strheq r2, [r9, #208]! @ 0xd0 │ │ │ │ - @ instruction: 0x01e92d9c │ │ │ │ + strheq r2, [r9, #216]! @ 0xd8 │ │ │ │ + mvneq r2, r4, lsr #27 │ │ │ │ bicseq sl, r1, r0, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 23edc <__cxa_atexit@plt+0x17a04> │ │ │ │ mov r0, r4 │ │ │ │ @@ -24192,16 +24192,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sl, r1, ip, ror #28 │ │ │ │ - mvneq r2, r8, lsr sp │ │ │ │ - mvneq r2, r4, lsr #26 │ │ │ │ + mvneq r2, r0, asr #26 │ │ │ │ + mvneq r2, ip, lsr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01d1b094 │ │ │ │ @@ -24262,22 +24262,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2401c <__cxa_atexit@plt+0x17b44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 5b07f4 <__cxa_atexit@plt+0x5a431c> │ │ │ │ + b 27af64 <__cxa_atexit@plt+0x26ea8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq sl, [r1, #252] @ 0xfc │ │ │ │ bicseq sl, r1, r4, asr #21 │ │ │ │ - mvneq r2, r0, lsl #24 │ │ │ │ + mvneq r2, r8, lsl #24 │ │ │ │ bicseq sl, r1, r4, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 24080 <__cxa_atexit@plt+0x17ba8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -24297,16 +24297,16 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq sl, [r1, #248] @ 0xf8 │ │ │ │ - @ instruction: 0x01e92b90 │ │ │ │ - mvneq r2, r8, lsr #23 │ │ │ │ + @ instruction: 0x01e92b98 │ │ │ │ + strheq r2, [r9, #176]! @ 0xb0 │ │ │ │ ldrsbeq r8, [r1, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 240d0 <__cxa_atexit@plt+0x17bf8> │ │ │ │ ldr r9, [pc, #36] @ 240d8 <__cxa_atexit@plt+0x17c00> │ │ │ │ @@ -24317,15 +24317,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r8, r1, r0, asr #27 │ │ │ │ - ldrdeq r2, [r9, #172]! @ 0xac │ │ │ │ + mvneq r2, r4, ror #21 │ │ │ │ bicseq sl, r1, r4, lsl #5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -24412,15 +24412,15 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ bicseq r8, r1, r8, asr #30 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - mvneq r2, r8, lsl #19 │ │ │ │ + @ instruction: 0x01e92990 │ │ │ │ bicseq sl, r1, ip, lsl #2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24288 <__cxa_atexit@plt+0x17db0> │ │ │ │ ldr r7, [pc, #104] @ 242e4 <__cxa_atexit@plt+0x17e0c> │ │ │ │ @@ -24449,15 +24449,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ bicseq r8, r1, r8, lsr #29 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - strdeq r2, [r9, #128]! @ 0x80 │ │ │ │ + strdeq r2, [r9, #136]! @ 0x88 │ │ │ │ bicseq sl, r1, r8, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24344 <__cxa_atexit@plt+0x17e6c> │ │ │ │ ldr r8, [pc, #60] @ 2434c <__cxa_atexit@plt+0x17e74> │ │ │ │ @@ -24475,16 +24475,16 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13a98 <__cxa_atexit@plt+0x75c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sl, r1, ip, lsl #26 │ │ │ │ bicseq sl, r1, r4, lsl sp │ │ │ │ - mvneq r2, r4, ror r8 │ │ │ │ - mvneq r2, ip, lsl sl │ │ │ │ + mvneq r2, ip, ror r8 │ │ │ │ + mvneq r2, r4, lsr #20 │ │ │ │ ldrsbeq sl, [r1, #200] @ 0xc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -24503,15 +24503,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - mvneq r2, r4, lsl r8 │ │ │ │ + mvneq r2, ip, lsl r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -24643,16 +24643,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ + strdeq r2, [r9, #116]! @ 0x74 │ │ │ │ mvneq r2, ip, ror #15 │ │ │ │ - mvneq r2, r4, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2464c <__cxa_atexit@plt+0x18174> │ │ │ │ @@ -24668,16 +24668,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r2, ip, lsr r7 │ │ │ │ mvneq r2, r4, lsr r7 │ │ │ │ - mvneq r2, ip, lsr #14 │ │ │ │ bicseq sl, r1, r8, lsl sl │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 246a0 <__cxa_atexit@plt+0x181c8> │ │ │ │ @@ -24773,28 +24773,28 @@ │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ bicseq sl, r1, ip, asr #17 │ │ │ │ - mvneq r2, ip, asr #11 │ │ │ │ + ldrdeq r2, [r9, #84]! @ 0x54 │ │ │ │ bicseq sl, r1, ip, ror #16 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 24824 <__cxa_atexit@plt+0x1834c> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #28 │ │ │ │ mov sl, r7 │ │ │ │ - b e5360c <__cxa_atexit@plt+0xe47134> │ │ │ │ + b f1b8e8 <__cxa_atexit@plt+0xf0f410> │ │ │ │ andeq r0, r0, r7, lsr #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 24854 <__cxa_atexit@plt+0x1837c> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ @@ -24826,15 +24826,15 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrdeq r2, [r9, #64]! @ 0x40 │ │ │ │ + ldrdeq r2, [r9, #72]! @ 0x48 │ │ │ │ andeq r0, r0, r7, ror #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -24856,62 +24856,62 @@ │ │ │ │ ldr r3, [pc, #24] @ 2494c <__cxa_atexit@plt+0x18474> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - mvneq r2, ip, asr #8 │ │ │ │ + mvneq r2, r4, asr r4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ bicseq sl, r1, r0, lsl r7 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 24974 <__cxa_atexit@plt+0x1849c> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r9, r7 │ │ │ │ - b e54d4c <__cxa_atexit@plt+0xe48874> │ │ │ │ + b f1d028 <__cxa_atexit@plt+0xf10b50> │ │ │ │ bicseq sl, r1, ip, lsl #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 249bc <__cxa_atexit@plt+0x184e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 249c4 <__cxa_atexit@plt+0x184ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e5a808 <__cxa_atexit@plt+0xe4e330> │ │ │ │ + b f22ae4 <__cxa_atexit@plt+0xf1660c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, ror #3 │ │ │ │ + strdeq r2, [r9, #20]! │ │ │ │ bicseq sl, r1, r0, asr #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 249fc <__cxa_atexit@plt+0x18524> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 24a04 <__cxa_atexit@plt+0x1852c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e5bce8 <__cxa_atexit@plt+0xe4f810> │ │ │ │ + b f23fc4 <__cxa_atexit@plt+0xf17aec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, lsr #3 │ │ │ │ + strheq r2, [r9, #20]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24a98 <__cxa_atexit@plt+0x185c0> │ │ │ │ ldr r2, [pc, #144] @ 24ab4 <__cxa_atexit@plt+0x185dc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -24948,17 +24948,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - mvneq r2, ip, ror #2 │ │ │ │ + mvneq r2, r4, ror r1 │ │ │ │ + mvneq r2, r0, lsl #6 │ │ │ │ strdeq r2, [r9, #40]! @ 0x28 │ │ │ │ - strdeq r2, [r9, #32]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24b14 <__cxa_atexit@plt+0x1863c> │ │ │ │ @@ -24974,16 +24974,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r2, r4, ror r2 │ │ │ │ mvneq r2, ip, ror #4 │ │ │ │ - mvneq r2, r4, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24bb8 <__cxa_atexit@plt+0x186e0> │ │ │ │ ldr r2, [pc, #144] @ 24bd4 <__cxa_atexit@plt+0x186fc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -25020,17 +25020,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - mvneq r2, ip, asr #32 │ │ │ │ + mvneq r2, r4, asr r0 │ │ │ │ + mvneq r2, r0, ror #3 │ │ │ │ ldrdeq r2, [r9, #24]! │ │ │ │ - ldrdeq r2, [r9, #16]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24c34 <__cxa_atexit@plt+0x1875c> │ │ │ │ @@ -25046,16 +25046,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r2, r4, asr r1 │ │ │ │ mvneq r2, ip, asr #2 │ │ │ │ - mvneq r2, r4, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24cd8 <__cxa_atexit@plt+0x18800> │ │ │ │ ldr r2, [pc, #144] @ 24cf4 <__cxa_atexit@plt+0x1881c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -25092,17 +25092,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - mvneq r1, ip, lsr #30 │ │ │ │ + mvneq r1, r4, lsr pc │ │ │ │ + mvneq r2, r0, asr #1 │ │ │ │ strheq r2, [r9, #8]! │ │ │ │ - strheq r2, [r9, #0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24d54 <__cxa_atexit@plt+0x1887c> │ │ │ │ @@ -25118,16 +25118,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r2, r4, lsr r0 │ │ │ │ mvneq r2, ip, lsr #32 │ │ │ │ - mvneq r2, r4, lsr #32 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ ldr r3, [pc, #280] @ 24e98 <__cxa_atexit@plt+0x189c0> │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -25200,18 +25200,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ bicseq sl, r1, r4, ror #5 │ │ │ │ - mvneq r1, r4, lsl #31 │ │ │ │ - mvneq r1, r8, lsl #28 │ │ │ │ + mvneq r1, ip, lsl #31 │ │ │ │ + mvneq r1, r0, lsl lr │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - mvneq r1, r8, ror sp │ │ │ │ + mvneq r1, r0, lsl #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24ee8 <__cxa_atexit@plt+0x18a10> │ │ │ │ ldr r3, [pc, #96] @ 24f38 <__cxa_atexit@plt+0x18a60> │ │ │ │ @@ -25238,15 +25238,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - ldrdeq r1, [r9, #196]! @ 0xc4 │ │ │ │ + ldrdeq r1, [r9, #204]! @ 0xcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -25279,17 +25279,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - mvneq r1, r8, asr ip │ │ │ │ + mvneq r1, r0, ror #24 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - mvneq r1, r4, lsr #24 │ │ │ │ + mvneq r1, ip, lsr #24 │ │ │ │ ldrheq sl, [r1] │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25064 <__cxa_atexit@plt+0x18b8c> │ │ │ │ ldr r2, [pc, #200] @ 250d8 <__cxa_atexit@plt+0x18c00> │ │ │ │ @@ -25343,15 +25343,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ - mvneq r1, r8, lsr fp │ │ │ │ + mvneq r1, r0, asr #22 │ │ │ │ ldrheq r9, [r1, #248] @ 0xf8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25118 <__cxa_atexit@plt+0x18c40> │ │ │ │ @@ -25381,15 +25381,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ - @ instruction: 0x01e91a98 │ │ │ │ + mvneq r1, r0, lsr #21 │ │ │ │ bicseq r9, r1, r0, lsr #30 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 251bc <__cxa_atexit@plt+0x18ce4> │ │ │ │ add r3, r5, #8 │ │ │ │ @@ -25404,15 +25404,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r3, [pc, #16] @ 251d8 <__cxa_atexit@plt+0x18d00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, lsr #20 │ │ │ │ + mvneq r1, r8, lsr #20 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r9, r1, r8, lsr #29 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -25653,15 +25653,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r3 │ │ │ │ - b e5a808 <__cxa_atexit@plt+0xe4e330> │ │ │ │ + b f22ae4 <__cxa_atexit@plt+0xf1660c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrsheq r9, [r1, #168] @ 0xa8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -25673,15 +25673,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r9, r3 │ │ │ │ b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, r3 │ │ │ │ - b e5a808 <__cxa_atexit@plt+0xe4e330> │ │ │ │ + b f22ae4 <__cxa_atexit@plt+0xf1660c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ bicseq r9, r1, ip, lsr #21 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 25644 <__cxa_atexit@plt+0x1916c> │ │ │ │ @@ -25728,15 +25728,15 @@ │ │ │ │ b 256dc <__cxa_atexit@plt+0x19204> │ │ │ │ ldr r1, [pc, #20] @ 256ec <__cxa_atexit@plt+0x19214> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0] │ │ │ │ str lr, [r5, #16] │ │ │ │ mov r5, r0 │ │ │ │ mov sl, r7 │ │ │ │ - b e5bce8 <__cxa_atexit@plt+0xe4f810> │ │ │ │ + b f23fc4 <__cxa_atexit@plt+0xf17aec> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrheq r9, [r1, #156] @ 0x9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -25885,15 +25885,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 25958 <__cxa_atexit@plt+0x19480> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrheq r9, [r1, #116] @ 0x74 │ │ │ │ - mvneq r1, ip, lsr #8 │ │ │ │ + mvneq r1, r4, lsr r4 │ │ │ │ bicseq r9, r1, r4, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2599c <__cxa_atexit@plt+0x194c4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -25909,15 +25909,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strheq r1, [r9, #52]! @ 0x34 │ │ │ │ + strheq r1, [r9, #60]! @ 0x3c │ │ │ │ bicseq r9, r1, r4, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -25959,16 +25959,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ + mvneq r1, r8, lsr r3 │ │ │ │ mvneq r1, r0, lsr r3 │ │ │ │ - mvneq r1, r8, lsr #6 │ │ │ │ bicseq r9, r1, r8, asr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ mvn r3, r3 │ │ │ │ @@ -26047,20 +26047,20 @@ │ │ │ │ ldr r7, [pc, #28] @ 25bec <__cxa_atexit@plt+0x19714> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ + mvneq r1, r0, lsl r2 │ │ │ │ mvneq r1, r8, lsl #4 │ │ │ │ - mvneq r1, r0, lsl #4 │ │ │ │ bicseq r9, r1, r4, lsl r5 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ + mvneq r1, r0, lsl #5 │ │ │ │ mvneq r1, r8, ror r2 │ │ │ │ - mvneq r1, r0, ror r2 │ │ │ │ bicseq r9, r1, r8, lsr #10 │ │ │ │ ldrsbeq r9, [r1, #68] @ 0x44 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -26089,16 +26089,16 @@ │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldr r7, [pc, #24] @ 25c94 <__cxa_atexit@plt+0x197bc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #1 │ │ │ │ bx r0 │ │ │ │ + mvneq r1, r4, lsr r1 │ │ │ │ mvneq r1, ip, lsr #2 │ │ │ │ - mvneq r1, r4, lsr #2 │ │ │ │ bicseq r9, r1, r0, ror #8 │ │ │ │ bicseq r9, r1, r4, asr #8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -26127,16 +26127,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldr r7, [pc, #20] @ 25d2c <__cxa_atexit@plt+0x19854> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x01e9109c │ │ │ │ @ instruction: 0x01e91094 │ │ │ │ - mvneq r1, ip, lsl #1 │ │ │ │ bicseq r9, r1, ip, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -26153,16 +26153,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r1, r8 │ │ │ │ mvneq r1, r0 │ │ │ │ - strdeq r0, [r9, #248]! @ 0xf8 │ │ │ │ bicseq r9, r1, ip, asr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 25dc4 <__cxa_atexit@plt+0x198ec> │ │ │ │ @@ -26288,16 +26288,16 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ + mvneq r0, r0, ror #28 │ │ │ │ mvneq r0, r8, asr lr │ │ │ │ - mvneq r0, r0, asr lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2600c <__cxa_atexit@plt+0x19b34> │ │ │ │ @@ -26316,16 +26316,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0x01e90d94 │ │ │ │ mvneq r0, ip, lsl #27 │ │ │ │ - mvneq r0, r4, lsl #27 │ │ │ │ ldrsheq r9, [r1, #12] │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -26458,28 +26458,28 @@ │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ bicseq r8, r1, r4, lsr #30 │ │ │ │ - mvneq r0, ip, lsl #23 │ │ │ │ + @ instruction: 0x01e90b94 │ │ │ │ ldrheq r8, [r1, #236] @ 0xec │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ bne 26278 <__cxa_atexit@plt+0x19da0> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #32]! │ │ │ │ sub sl, r5, #28 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b e0cf3c <__cxa_atexit@plt+0xe00a64> │ │ │ │ + b ed5218 <__cxa_atexit@plt+0xec8d40> │ │ │ │ andeq r2, r0, r9, lsr #17 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ bne 262a8 <__cxa_atexit@plt+0x19dd0> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ @@ -26512,15 +26512,15 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01e90a90 │ │ │ │ + @ instruction: 0x01e90a98 │ │ │ │ andeq r0, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -26543,15 +26543,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 263a8 <__cxa_atexit@plt+0x19ed0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - mvneq r0, r8, lsl #20 │ │ │ │ + mvneq r0, r0, lsl sl │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r2, r0, r9, ror #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -26568,64 +26568,64 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r0, ip, ror r9 │ │ │ │ + mvneq r0, r4, lsl #19 │ │ │ │ ldrsheq r8, [r1, #200] @ 0xc8 │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bne 26430 <__cxa_atexit@plt+0x19f58> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #32]! │ │ │ │ ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov sl, r7 │ │ │ │ - b e0f3ac <__cxa_atexit@plt+0xe02ed4> │ │ │ │ + b ed7688 <__cxa_atexit@plt+0xecb1b0> │ │ │ │ ldrsheq r8, [r1, #192] @ 0xc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2647c <__cxa_atexit@plt+0x19fa4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 26484 <__cxa_atexit@plt+0x19fac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e1e948 <__cxa_atexit@plt+0xe12470> │ │ │ │ + b ee6c24 <__cxa_atexit@plt+0xeda74c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, lsr #14 │ │ │ │ + mvneq r0, r4, lsr r7 │ │ │ │ bicseq r8, r1, r4, lsr #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 264c4 <__cxa_atexit@plt+0x19fec> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ 264cc <__cxa_atexit@plt+0x19ff4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e20dc0 <__cxa_atexit@plt+0xe148e8> │ │ │ │ + b ee909c <__cxa_atexit@plt+0xedcbc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, ror #13 │ │ │ │ + strdeq r0, [r9, #96]! @ 0x60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26570 <__cxa_atexit@plt+0x1a098> │ │ │ │ ldr lr, [pc, #160] @ 26590 <__cxa_atexit@plt+0x1a0b8> │ │ │ │ @@ -26667,17 +26667,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01e9069c │ │ │ │ + mvneq r0, r4, lsr #13 │ │ │ │ + mvneq r0, r0, asr #16 │ │ │ │ mvneq r0, r8, lsr r8 │ │ │ │ - mvneq r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 265fc <__cxa_atexit@plt+0x1a124> │ │ │ │ @@ -26696,16 +26696,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r0, r4, lsr #15 │ │ │ │ @ instruction: 0x01e9079c │ │ │ │ - @ instruction: 0x01e90794 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 266b0 <__cxa_atexit@plt+0x1a1d8> │ │ │ │ ldr lr, [pc, #160] @ 266d0 <__cxa_atexit@plt+0x1a1f8> │ │ │ │ @@ -26747,17 +26747,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq r0, ip, asr r5 │ │ │ │ + mvneq r0, r4, ror #10 │ │ │ │ + mvneq r0, r0, lsl #14 │ │ │ │ strdeq r0, [r9, #104]! @ 0x68 │ │ │ │ - strdeq r0, [r9, #96]! @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2673c <__cxa_atexit@plt+0x1a264> │ │ │ │ @@ -26776,16 +26776,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r0, r4, ror #12 │ │ │ │ mvneq r0, ip, asr r6 │ │ │ │ - mvneq r0, r4, asr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 267f0 <__cxa_atexit@plt+0x1a318> │ │ │ │ ldr lr, [pc, #160] @ 26810 <__cxa_atexit@plt+0x1a338> │ │ │ │ @@ -26827,17 +26827,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq r0, ip, lsl r4 │ │ │ │ + mvneq r0, r4, lsr #8 │ │ │ │ + mvneq r0, r0, asr #11 │ │ │ │ strheq r0, [r9, #88]! @ 0x58 │ │ │ │ - strheq r0, [r9, #80]! @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2687c <__cxa_atexit@plt+0x1a3a4> │ │ │ │ @@ -26856,16 +26856,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r0, r4, lsr #10 │ │ │ │ mvneq r0, ip, lsl r5 │ │ │ │ - mvneq r0, r4, lsl r5 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ ldr r3, [pc, #208] @ 26978 <__cxa_atexit@plt+0x1a4a0> │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -26920,16 +26920,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ bicseq r8, r1, r0, ror #16 │ │ │ │ - mvneq r0, r8, ror #8 │ │ │ │ - mvneq r0, r0, ror #5 │ │ │ │ + mvneq r0, r0, ror r4 │ │ │ │ + mvneq r0, r8, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 269c8 <__cxa_atexit@plt+0x1a4f0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -26984,15 +26984,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - @ instruction: 0x01e90190 │ │ │ │ + @ instruction: 0x01e90198 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 26aac <__cxa_atexit@plt+0x1a5d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -27037,17 +27037,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r9, lr │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - mvneq r0, r4, ror #1 │ │ │ │ + mvneq r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - mvneq r0, ip, lsr #1 │ │ │ │ + strheq r0, [r9, #4]! │ │ │ │ ldrsbeq r8, [r1, #92] @ 0x5c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 26bd8 <__cxa_atexit@plt+0x1a700> │ │ │ │ ldr r2, [pc, #112] @ 26bf8 <__cxa_atexit@plt+0x1a720> │ │ │ │ @@ -27145,15 +27145,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ - mvneq pc, r8, lsl #30 │ │ │ │ + mvneq pc, r0, lsl pc @ │ │ │ │ bicseq r8, r1, r4, lsr r4 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 26d34 <__cxa_atexit@plt+0x1a85c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -27176,15 +27176,15 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r3, [pc, #16] @ 26d88 <__cxa_atexit@plt+0x1a8b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r0, ror lr @ │ │ │ │ + mvneq pc, r8, ror lr @ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0x01d1839c │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -27546,15 +27546,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b e1e948 <__cxa_atexit@plt+0xe12470> │ │ │ │ + b ee6c24 <__cxa_atexit@plt+0xeda74c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @@ -27579,15 +27579,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b e1e948 <__cxa_atexit@plt+0xe12470> │ │ │ │ + b ee6c24 <__cxa_atexit@plt+0xeda74c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ bicseq r7, r1, r8, ror sp │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ @@ -27656,15 +27656,15 @@ │ │ │ │ b 27500 <__cxa_atexit@plt+0x1b028> │ │ │ │ ldr r3, [pc, #20] @ 2750c <__cxa_atexit@plt+0x1b034> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b e20dc0 <__cxa_atexit@plt+0xe148e8> │ │ │ │ + b ee909c <__cxa_atexit@plt+0xedcbc4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ bicseq r7, r1, r0, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -27907,15 +27907,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x01e8f498 │ │ │ │ + mvneq pc, r0, lsr #9 │ │ │ │ @ instruction: 0x01d17890 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 27934 <__cxa_atexit@plt+0x1b45c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -27984,16 +27984,16 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ + mvneq pc, ip, lsr #7 │ │ │ │ mvneq pc, r4, lsr #7 │ │ │ │ - @ instruction: 0x01e8f39c │ │ │ │ bicseq r7, r1, r8, asr r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 27a54 <__cxa_atexit@plt+0x1b57c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -28046,16 +28046,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ + strheq pc, [r8, #40]! @ 0x28 @ │ │ │ │ strheq pc, [r8, #32]! @ │ │ │ │ - mvneq pc, r8, lsr #5 │ │ │ │ bicseq r7, r1, r0, asr r6 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -28076,16 +28076,16 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #19 │ │ │ │ mov r8, #1 │ │ │ │ b 2724c <__cxa_atexit@plt+0x1ad74> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq pc, r0, lsl r2 @ │ │ │ │ mvneq pc, r8, lsl #4 │ │ │ │ - mvneq pc, r0, lsl #4 │ │ │ │ bicseq r7, r1, r0, ror #11 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -28121,16 +28121,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldr r7, [pc, #24] @ 27c58 <__cxa_atexit@plt+0x1b780> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x01e8f198 │ │ │ │ @ instruction: 0x01e8f190 │ │ │ │ - mvneq pc, r8, lsl #3 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ bicseq r7, r1, r8, asr #10 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -28151,16 +28151,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq pc, r8, ror #1 │ │ │ │ mvneq pc, r0, ror #1 │ │ │ │ - ldrdeq pc, [r8, #8]! │ │ │ │ ldrsbeq r7, [r1, #68] @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27d64 <__cxa_atexit@plt+0x1b88c> │ │ │ │ ldr r2, [pc, #152] @ 27d84 <__cxa_atexit@plt+0x1b8ac> │ │ │ │ @@ -28199,19 +28199,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 27d90 <__cxa_atexit@plt+0x1b8b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - strheq lr, [r8, #224]! @ 0xe0 │ │ │ │ + strheq lr, [r8, #232]! @ 0xe8 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ bicseq r7, r1, r4, lsr r4 │ │ │ │ - stlexheq lr, r0, [r8] │ │ │ │ + stlexheq lr, r8, [r8] │ │ │ │ bicseq r6, r1, r4, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27e18 <__cxa_atexit@plt+0x1b940> │ │ │ │ ldr r2, [pc, #124] @ 27e34 <__cxa_atexit@plt+0x1b95c> │ │ │ │ @@ -28231,28 +28231,28 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 27e20 <__cxa_atexit@plt+0x1b948> │ │ │ │ ldr r7, [pc, #76] @ 27e44 <__cxa_atexit@plt+0x1b96c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 27e40 <__cxa_atexit@plt+0x1b968> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldrdeq lr, [r8, #216]! @ 0xd8 │ │ │ │ + mvneq lr, r0, ror #27 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ bicseq r6, r1, ip, lsl #17 │ │ │ │ @ instruction: 0xffff7a0c │ │ │ │ bicseq r6, r1, r4, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -28263,15 +28263,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27e88 <__cxa_atexit@plt+0x1b9b0> │ │ │ │ ldr r7, [pc, #36] @ 27e9c <__cxa_atexit@plt+0x1b9c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r7, [pc, #16] @ 27ea0 <__cxa_atexit@plt+0x1b9c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffff798c │ │ │ │ bicseq r6, r1, r4, lsr #16 │ │ │ │ @@ -28316,15 +28316,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 27f54 <__cxa_atexit@plt+0x1ba7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ bicseq r7, r1, r4, ror #4 │ │ │ │ - strheq lr, [r8, #200]! @ 0xc8 │ │ │ │ + mvneq lr, r0, asr #25 │ │ │ │ bicseq r7, r1, r4, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 27f90 <__cxa_atexit@plt+0x1bab8> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -28335,15 +28335,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1634568 <__cxa_atexit@plt+0x1628090> │ │ │ │ ldr r7, [pc, #12] @ 27fa4 <__cxa_atexit@plt+0x1bacc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, asr ip │ │ │ │ + mvneq lr, r8, asr ip │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrsheq r7, [r1, #20] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 27fe8 <__cxa_atexit@plt+0x1bb10> │ │ │ │ @@ -28381,15 +28381,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq lr, r4, lsr #23 │ │ │ │ + mvneq lr, ip, lsr #23 │ │ │ │ bicseq r7, r1, r0, asr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28094 <__cxa_atexit@plt+0x1bbbc> │ │ │ │ ldr r3, [pc, #132] @ 28104 <__cxa_atexit@plt+0x1bc2c> │ │ │ │ @@ -28424,15 +28424,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strdeq lr, [r8, #168]! @ 0xa8 │ │ │ │ + mvneq lr, r0, lsl #22 │ │ │ │ @ instruction: 0x01d17094 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28164 <__cxa_atexit@plt+0x1bc8c> │ │ │ │ ldr r2, [pc, #216] @ 28204 <__cxa_atexit@plt+0x1bd2c> │ │ │ │ @@ -28491,17 +28491,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - mvneq lr, r0, lsl #21 │ │ │ │ - mvneq lr, r4, lsr #20 │ │ │ │ - mvneq lr, r0, lsl #20 │ │ │ │ + mvneq lr, r8, lsl #21 │ │ │ │ + mvneq lr, ip, lsr #20 │ │ │ │ + mvneq lr, r8, lsl #20 │ │ │ │ @ instruction: 0x01d16f90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 282f4 <__cxa_atexit@plt+0x1be1c> │ │ │ │ @@ -28564,20 +28564,20 @@ │ │ │ │ ldr r5, [pc, #40] @ 2834c <__cxa_atexit@plt+0x1be74> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - mvneq lr, ip, asr #18 │ │ │ │ + mvneq lr, r4, asr r9 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ - mvneq lr, r0, lsl r9 │ │ │ │ + mvneq lr, r8, lsl r9 │ │ │ │ bicseq r6, r1, r4, lsl #29 │ │ │ │ - mvneq lr, r4, asr #17 │ │ │ │ + mvneq lr, ip, asr #17 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ bicseq r6, r1, r0, lsr #29 │ │ │ │ bicseq r6, r1, r0, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -28623,15 +28623,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 28428 <__cxa_atexit@plt+0x1bf50> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - mvneq lr, r8, asr #15 │ │ │ │ + ldrdeq lr, [r8, #112]! @ 0x70 │ │ │ │ ldrheq r6, [r1, #216] @ 0xd8 │ │ │ │ @ instruction: 0x01d16d9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 284c4 <__cxa_atexit@plt+0x1bfec> │ │ │ │ @@ -28671,19 +28671,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 284f0 <__cxa_atexit@plt+0x1c018> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, asr r7 │ │ │ │ + mvneq lr, r8, asr r7 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ ldrsheq r6, [r1, #204] @ 0xcc │ │ │ │ - mvneq lr, r0, lsr r7 │ │ │ │ + mvneq lr, r8, lsr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 28578 <__cxa_atexit@plt+0x1c0a0> │ │ │ │ ldr r3, [pc, #112] @ 28588 <__cxa_atexit@plt+0x1c0b0> │ │ │ │ @@ -28715,15 +28715,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 28590 <__cxa_atexit@plt+0x1c0b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ bicseq r6, r1, r0, asr ip │ │ │ │ - mvneq lr, ip, ror r6 │ │ │ │ + mvneq lr, r4, lsl #13 │ │ │ │ bicseq r6, r1, r0, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 285cc <__cxa_atexit@plt+0x1c0f4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -28734,15 +28734,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 1634568 <__cxa_atexit@plt+0x1628090> │ │ │ │ ldr r7, [pc, #12] @ 285e0 <__cxa_atexit@plt+0x1c108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, lsl r6 │ │ │ │ + mvneq lr, ip, lsl r6 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ bicseq r6, r1, r0, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28624 <__cxa_atexit@plt+0x1c14c> │ │ │ │ @@ -28780,15 +28780,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq lr, r8, ror #10 │ │ │ │ + mvneq lr, r0, ror r5 │ │ │ │ bicseq r6, r1, ip, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 286d8 <__cxa_atexit@plt+0x1c200> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -28825,15 +28825,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strheq lr, [r8, #68]! @ 0x44 │ │ │ │ + strheq lr, [r8, #76]! @ 0x4c │ │ │ │ bicseq r6, r1, r8, ror sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 287a8 <__cxa_atexit@plt+0x1c2d0> │ │ │ │ ldr r2, [pc, #200] @ 28838 <__cxa_atexit@plt+0x1c360> │ │ │ │ @@ -28887,17 +28887,17 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - strdeq lr, [r8, #56]! @ 0x38 │ │ │ │ - mvneq lr, r8, lsr r4 │ │ │ │ - mvneq lr, ip, asr #7 │ │ │ │ + mvneq lr, r0, lsl #8 │ │ │ │ + mvneq lr, r0, asr #8 │ │ │ │ + ldrdeq lr, [r8, #52]! @ 0x34 │ │ │ │ bicseq r6, r1, r4, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 28928 <__cxa_atexit@plt+0x1c450> │ │ │ │ @@ -28961,20 +28961,20 @@ │ │ │ │ ldr r5, [pc, #40] @ 28980 <__cxa_atexit@plt+0x1c4a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - mvneq lr, ip, lsl r3 │ │ │ │ + mvneq lr, r4, lsr #6 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xffffef64 │ │ │ │ - ldrdeq lr, [r8, #44]! @ 0x2c │ │ │ │ + mvneq lr, r4, ror #5 │ │ │ │ bicseq r6, r1, r0, asr r8 │ │ │ │ - @ instruction: 0x01e8e290 │ │ │ │ + @ instruction: 0x01e8e298 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0x01d16894 │ │ │ │ bicseq r6, r1, ip, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -29020,15 +29020,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 28a5c <__cxa_atexit@plt+0x1c584> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - @ instruction: 0x01e8e194 │ │ │ │ + @ instruction: 0x01e8e19c │ │ │ │ bicseq r6, r1, r8, lsr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 28a80 <__cxa_atexit@plt+0x1c5a8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -29069,15 +29069,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 28b24 <__cxa_atexit@plt+0x1c64c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r8, #8]! │ │ │ │ + mvneq lr, r0, ror #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ bicseq r6, r1, r4, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28b60 <__cxa_atexit@plt+0x1c688> │ │ │ │ @@ -29088,16 +29088,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, asr r0 │ │ │ │ - @ instruction: 0x01e8e098 │ │ │ │ + mvneq lr, r0, rrx │ │ │ │ + mvneq lr, r0, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 28be8 <__cxa_atexit@plt+0x1c710> │ │ │ │ @@ -29128,17 +29128,17 @@ │ │ │ │ b 28bf8 <__cxa_atexit@plt+0x1c720> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strdeq sp, [r8, #240]! @ 0xf0 │ │ │ │ - mvneq lr, r0, lsl #1 │ │ │ │ - mvneq lr, r8, asr #32 │ │ │ │ + strdeq sp, [r8, #248]! @ 0xf8 │ │ │ │ + mvneq lr, r8, lsl #1 │ │ │ │ + mvneq lr, r0, asr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 28c54 <__cxa_atexit@plt+0x1c77c> │ │ │ │ ldr r7, [pc, #48] @ 28c64 <__cxa_atexit@plt+0x1c78c> │ │ │ │ @@ -29209,18 +29209,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - mvneq sp, ip, asr #29 │ │ │ │ + ldrdeq sp, [r8, #228]! @ 0xe4 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - mvneq sp, ip, asr #30 │ │ │ │ + mvneq sp, r4, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 28dc8 <__cxa_atexit@plt+0x1c8f0> │ │ │ │ @@ -29245,15 +29245,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - mvneq sp, ip, ror lr │ │ │ │ + mvneq sp, r4, lsl #29 │ │ │ │ ldrsheq r6, [r1, #68] @ 0x44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28e4c <__cxa_atexit@plt+0x1c974> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -29280,15 +29280,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 28e70 <__cxa_atexit@plt+0x1c998> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e8dd94 │ │ │ │ + @ instruction: 0x01e8dd9c │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ bicseq r6, r1, r0, lsl #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -29306,16 +29306,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, lsl #26 │ │ │ │ - mvneq sp, r8, lsl sp │ │ │ │ + mvneq sp, r4, lsl sp │ │ │ │ + mvneq sp, r0, lsr #26 │ │ │ │ @ instruction: 0x01d15590 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 28fb8 <__cxa_atexit@plt+0x1cae0> │ │ │ │ @@ -29374,24 +29374,24 @@ │ │ │ │ ldr r7, [pc, #28] @ 28fe8 <__cxa_atexit@plt+0x1cb10> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e8dc98 │ │ │ │ - strdeq sp, [r8, #200]! @ 0xc8 │ │ │ │ + mvneq sp, r0, lsr #25 │ │ │ │ + mvneq sp, r0, lsl #26 │ │ │ │ bicseq r5, r1, r4, lsr #9 │ │ │ │ @ instruction: 0xffff54f0 │ │ │ │ @ instruction: 0xffff5654 │ │ │ │ ldrsheq r5, [r1, #76] @ 0x4c │ │ │ │ @ instruction: 0xffff55e4 │ │ │ │ @ instruction: 0xffff5550 │ │ │ │ - mvneq sp, r0, asr #24 │ │ │ │ - mvneq sp, ip, lsl ip │ │ │ │ + mvneq sp, r8, asr #24 │ │ │ │ + mvneq sp, r4, lsr #24 │ │ │ │ bicseq r5, r1, ip, asr r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -29473,17 +29473,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ bicseq r3, r1, r0, lsl sp │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ ldrheq r3, [r1, #216] @ 0xd8 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - ldrdeq sp, [r8, #172]! @ 0xac │ │ │ │ - mvneq sp, r0, asr #21 │ │ │ │ - mvneq sp, r4, asr #21 │ │ │ │ + mvneq sp, r4, ror #21 │ │ │ │ + mvneq sp, r8, asr #21 │ │ │ │ + mvneq sp, ip, asr #21 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ bicseq r6, r1, r0, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 291dc <__cxa_atexit@plt+0x1cd04> │ │ │ │ @@ -29498,22 +29498,22 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 291ec <__cxa_atexit@plt+0x1cd14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r1, r4, lsr #3 │ │ │ │ bicseq r3, r1, ip, asr #24 │ │ │ │ - mvneq sp, ip, lsr #20 │ │ │ │ + mvneq sp, r4, lsr sl │ │ │ │ bicseq r6, r1, ip, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 29254 <__cxa_atexit@plt+0x1cd7c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -29533,25 +29533,25 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 12310 <__cxa_atexit@plt+0x5e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, asr #19 │ │ │ │ - mvneq sp, r4, lsr fp │ │ │ │ - mvneq sp, r8, lsr #19 │ │ │ │ + ldrdeq sp, [r8, #144]! @ 0x90 │ │ │ │ + mvneq sp, ip, lsr fp │ │ │ │ + strheq sp, [r8, #144]! @ 0x90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 29284 <__cxa_atexit@plt+0x1cdac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 5b76d8 <__cxa_atexit@plt+0x5ab200> │ │ │ │ - strheq sp, [r8, #152]! @ 0x98 │ │ │ │ + b 281e48 <__cxa_atexit@plt+0x275970> │ │ │ │ + mvneq sp, r0, asr #19 │ │ │ │ bicseq r6, r1, ip, lsl #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 292ac <__cxa_atexit@plt+0x1cdd4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -29573,21 +29573,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 29314 <__cxa_atexit@plt+0x1ce3c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r9 │ │ │ │ - b 5df0d8 <__cxa_atexit@plt+0x5d2c00> │ │ │ │ + b 2a9848 <__cxa_atexit@plt+0x29d370> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, lsl #18 │ │ │ │ - mvneq sp, r8, ror sl │ │ │ │ + mvneq sp, r0, lsl r9 │ │ │ │ + mvneq sp, r0, lsl #21 │ │ │ │ ldrheq r6, [r1, #8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 293b0 <__cxa_atexit@plt+0x1ced8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -29628,18 +29628,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 293e0 <__cxa_atexit@plt+0x1cf08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01e8d898 │ │ │ │ - mvneq sp, r8, lsl #20 │ │ │ │ - mvneq sp, r8, lsr #19 │ │ │ │ - mvneq sp, ip, ror #19 │ │ │ │ + mvneq sp, r0, lsr #17 │ │ │ │ + mvneq sp, r0, lsl sl │ │ │ │ + strheq sp, [r8, #144]! @ 0x90 │ │ │ │ + strdeq sp, [r8, #148]! @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2941c <__cxa_atexit@plt+0x1cf44> │ │ │ │ @@ -29648,15 +29648,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sp, r8, ror #18 │ │ │ │ + mvneq sp, r0, ror r9 │ │ │ │ bicseq r5, r1, r0, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 294b0 <__cxa_atexit@plt+0x1cfd8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -29685,16 +29685,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq sp, r4, lsl #15 │ │ │ │ - strdeq sp, [r8, #132]! @ 0x84 │ │ │ │ + mvneq sp, ip, lsl #15 │ │ │ │ + strdeq sp, [r8, #140]! @ 0x8c │ │ │ │ bicseq r5, r1, r8, asr pc │ │ │ │ bicseq r5, r1, ip, asr #30 │ │ │ │ bicseq r5, r1, r0, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #16] @ 294f0 <__cxa_atexit@plt+0x1d018> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -29739,19 +29739,19 @@ │ │ │ │ ldr r7, [pc, #40] @ 295a8 <__cxa_atexit@plt+0x1d0d0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ bicseq r5, r1, r4, ror #29 │ │ │ │ + mvneq sp, r8, asr r8 │ │ │ │ mvneq sp, r0, asr r8 │ │ │ │ mvneq sp, r8, asr #16 │ │ │ │ mvneq sp, r0, asr #16 │ │ │ │ mvneq sp, r8, lsr r8 │ │ │ │ - mvneq sp, r0, lsr r8 │ │ │ │ @ instruction: 0x01d15e94 │ │ │ │ @ instruction: 0x01d15e94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 29600 <__cxa_atexit@plt+0x1d128> │ │ │ │ @@ -29763,21 +29763,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 29608 <__cxa_atexit@plt+0x1d130> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 2960c <__cxa_atexit@plt+0x1d134> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ea1ac <__cxa_atexit@plt+0x3ddcd4> │ │ │ │ + b b491c <__cxa_atexit@plt+0xa8444> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r1, r4, asr lr │ │ │ │ - mvneq sp, r4, lsl #12 │ │ │ │ + mvneq sp, ip, lsl #12 │ │ │ │ bicseq r5, r1, r4, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 29664 <__cxa_atexit@plt+0x1d18c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -29788,21 +29788,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 2966c <__cxa_atexit@plt+0x1d194> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 29670 <__cxa_atexit@plt+0x1d198> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ea1ac <__cxa_atexit@plt+0x3ddcd4> │ │ │ │ + b b491c <__cxa_atexit@plt+0xa8444> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r1, r4, lsr #28 │ │ │ │ - mvneq sp, r0, lsr #11 │ │ │ │ + mvneq sp, r8, lsr #11 │ │ │ │ bicseq r5, r1, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 296c8 <__cxa_atexit@plt+0x1d1f0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -29813,21 +29813,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 296d0 <__cxa_atexit@plt+0x1d1f8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 296d4 <__cxa_atexit@plt+0x1d1fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ea1ac <__cxa_atexit@plt+0x3ddcd4> │ │ │ │ + b b491c <__cxa_atexit@plt+0xa8444> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsheq r5, [r1, #212] @ 0xd4 │ │ │ │ - mvneq sp, ip, lsr r5 │ │ │ │ + mvneq sp, r4, asr #10 │ │ │ │ ldrsheq r5, [r1, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2972c <__cxa_atexit@plt+0x1d254> │ │ │ │ mov r0, r4 │ │ │ │ @@ -29838,21 +29838,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 29734 <__cxa_atexit@plt+0x1d25c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 29738 <__cxa_atexit@plt+0x1d260> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 3ea1ac <__cxa_atexit@plt+0x3ddcd4> │ │ │ │ + b b491c <__cxa_atexit@plt+0xa8444> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r3, r1, r8, lsr r8 │ │ │ │ - ldrdeq sp, [r8, #72]! @ 0x48 │ │ │ │ + mvneq sp, r0, ror #9 │ │ │ │ bicseq r3, r1, r8, asr #26 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -29952,15 +29952,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strdeq sp, [r8, #40]! @ 0x28 │ │ │ │ + mvneq sp, r0, lsl #6 │ │ │ │ @ instruction: 0x01d13b9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2994c <__cxa_atexit@plt+0x1d474> │ │ │ │ @@ -29994,26 +29994,26 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b 29984 <__cxa_atexit@plt+0x1d4ac> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sp, ip, asr #4 │ │ │ │ + mvneq sp, r4, asr r2 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvneq sp, r4, ror r2 │ │ │ │ + mvneq sp, ip, ror r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 299bc <__cxa_atexit@plt+0x1d4e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9f95c <__cxa_atexit@plt+0x93484> │ │ │ │ - ldrdeq sp, [r8, #56]! @ 0x38 │ │ │ │ + b 3aef10 <__cxa_atexit@plt+0x3a2a38> │ │ │ │ + mvneq sp, r0, ror #7 │ │ │ │ bicseq r5, r1, r8, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 29a18 <__cxa_atexit@plt+0x1d540> │ │ │ │ mov r0, r4 │ │ │ │ @@ -30025,21 +30025,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 29a24 <__cxa_atexit@plt+0x1d54c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #3 │ │ │ │ mov r5, r9 │ │ │ │ - b 5df0d8 <__cxa_atexit@plt+0x5d2c00> │ │ │ │ + b 2a9848 <__cxa_atexit@plt+0x29d370> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01d15d90 │ │ │ │ - strdeq sp, [r8, #16]! │ │ │ │ + strdeq sp, [r8, #24]! │ │ │ │ bicseq r5, r1, r0, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 29a7c <__cxa_atexit@plt+0x1d5a4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -30050,21 +30050,21 @@ │ │ │ │ ldr r8, [pc, #40] @ 29a84 <__cxa_atexit@plt+0x1d5ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 29a88 <__cxa_atexit@plt+0x1d5b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 50f564 <__cxa_atexit@plt+0x50308c> │ │ │ │ + b 1d9cd4 <__cxa_atexit@plt+0x1cd7fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r3, r1, r8, lsl r4 │ │ │ │ - mvneq sp, r8, lsl #3 │ │ │ │ + @ instruction: 0x01e8d190 │ │ │ │ bicseq r5, r1, ip, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 29af0 <__cxa_atexit@plt+0x1d618> │ │ │ │ mov r0, r4 │ │ │ │ @@ -30086,15 +30086,15 @@ │ │ │ │ b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r1, r4, asr r9 │ │ │ │ bicseq r5, r1, r8, lsl #26 │ │ │ │ - mvneq sp, ip, lsl r1 │ │ │ │ + mvneq sp, r4, lsr #2 │ │ │ │ bicseq r5, r1, r0, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 29b68 <__cxa_atexit@plt+0x1d690> │ │ │ │ mov r0, r4 │ │ │ │ @@ -30109,22 +30109,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 29b78 <__cxa_atexit@plt+0x1d6a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #3 │ │ │ │ add r9, r2, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 4a7624 <__cxa_atexit@plt+0x49b14c> │ │ │ │ + b 171d94 <__cxa_atexit@plt+0x1658bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r5, r1, r0, asr #24 │ │ │ │ bicseq r5, r1, ip, ror #25 │ │ │ │ - mvneq sp, r4, lsr #1 │ │ │ │ + mvneq sp, ip, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 29bd4 <__cxa_atexit@plt+0x1d6fc> │ │ │ │ ldr r2, [pc, #68] @ 29be0 <__cxa_atexit@plt+0x1d708> │ │ │ │ @@ -30136,30 +30136,30 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 29bcc <__cxa_atexit@plt+0x1d6f4> │ │ │ │ ldr r3, [pc, #40] @ 29be8 <__cxa_atexit@plt+0x1d710> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7970c <__cxa_atexit@plt+0xb6d234> │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq ip, [r8, #240]! @ 0xf0 │ │ │ │ + strdeq ip, [r8, #248]! @ 0xf8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 29c08 <__cxa_atexit@plt+0x1d730> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7970c <__cxa_atexit@plt+0xb6d234> │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 29c4c <__cxa_atexit@plt+0x1d774> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -30201,29 +30201,29 @@ │ │ │ │ ldrls r0, [pc, #24] @ 29cd0 <__cxa_atexit@plt+0x1d7f8> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r3, r1, r8, ror #1 │ │ │ │ - strdeq ip, [r8, #236]! @ 0xec │ │ │ │ + mvneq ip, r4, lsl #30 │ │ │ │ bicseq r3, r1, r4, asr #1 │ │ │ │ bicseq r6, r1, ip, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 29d00 <__cxa_atexit@plt+0x1d828> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 29d04 <__cxa_atexit@plt+0x1d82c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq ip, ip, lsr #31 │ │ │ │ + strheq ip, [r8, #244]! @ 0xf4 │ │ │ │ bicseq r6, r1, r8, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 29d6c <__cxa_atexit@plt+0x1d894> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -30240,15 +30240,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 29d78 <__cxa_atexit@plt+0x1d8a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #24] @ 29d7c <__cxa_atexit@plt+0x1d8a4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ bicseq r3, r1, r4, asr #32 │ │ │ │ bicseq r3, r1, r8, lsr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ bicseq r3, r1, r8, lsl r0 │ │ │ │ @ instruction: 0x01d16690 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -30264,27 +30264,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29dcc <__cxa_atexit@plt+0x1d8f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #12] @ 29dd0 <__cxa_atexit@plt+0x1d8f8> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrheq r2, [r1, #248] @ 0xf8 │ │ │ │ ldrsbeq r2, [r1, #252] @ 0xfc │ │ │ │ ldrsbeq r2, [r1, #240] @ 0xf0 │ │ │ │ bicseq r2, r1, ip, lsr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 29dfc <__cxa_atexit@plt+0x1d924> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ bicseq r2, r1, r0, lsr #31 │ │ │ │ bicseq r6, r1, r0, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ @@ -30302,29 +30302,29 @@ │ │ │ │ ldrls r0, [pc, #24] @ 29e64 <__cxa_atexit@plt+0x1d98c> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r2, r1, ip, ror pc │ │ │ │ - mvneq ip, r8, ror #26 │ │ │ │ + mvneq ip, r0, ror sp │ │ │ │ bicseq r2, r1, r8, asr pc │ │ │ │ @ instruction: 0x01d16598 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 29e94 <__cxa_atexit@plt+0x1d9bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 29e98 <__cxa_atexit@plt+0x1d9c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq ip, r8, lsl lr │ │ │ │ + mvneq ip, r0, lsr #28 │ │ │ │ bicseq r6, r1, r4, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 29f00 <__cxa_atexit@plt+0x1da28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -30341,15 +30341,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 29f0c <__cxa_atexit@plt+0x1da34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #24] @ 29f10 <__cxa_atexit@plt+0x1da38> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldrsbeq r2, [r1, #232] @ 0xe8 │ │ │ │ bicseq r2, r1, ip, asr #29 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ bicseq r2, r1, ip, lsr #29 │ │ │ │ bicseq r6, r1, ip, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -30365,27 +30365,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 29f60 <__cxa_atexit@plt+0x1da88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #12] @ 29f64 <__cxa_atexit@plt+0x1da8c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ bicseq r2, r1, ip, asr #28 │ │ │ │ bicseq r2, r1, r0, ror lr │ │ │ │ bicseq r2, r1, r4, ror #28 │ │ │ │ bicseq r2, r1, r8, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 29f90 <__cxa_atexit@plt+0x1dab8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ bicseq r2, r1, ip, lsl #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 29ff8 <__cxa_atexit@plt+0x1db20> │ │ │ │ @@ -30408,15 +30408,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrdeq ip, [r8, #176]! @ 0xb0 │ │ │ │ + ldrdeq ip, [r8, #184]! @ 0xb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2a078 <__cxa_atexit@plt+0x1dba0> │ │ │ │ ldr r3, [pc, #124] @ 2a0a4 <__cxa_atexit@plt+0x1dbcc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -30448,15 +30448,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq ip, [r8, #184]! @ 0xb8 │ │ │ │ + mvneq ip, r0, asr #23 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a0f8 <__cxa_atexit@plt+0x1dc20> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -30477,15 +30477,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq ip, r8, lsr fp │ │ │ │ + mvneq ip, r0, asr #22 │ │ │ │ ldrsheq r6, [r1, #44] @ 0x2c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a14c <__cxa_atexit@plt+0x1dc74> │ │ │ │ @@ -30539,18 +30539,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strdeq ip, [r8, #152]! @ 0x98 │ │ │ │ + mvneq ip, r0, lsl #20 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - mvneq ip, r4, ror #22 │ │ │ │ + mvneq ip, ip, ror #22 │ │ │ │ ldrsheq r6, [r1, #28] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2a290 <__cxa_atexit@plt+0x1ddb8> │ │ │ │ @@ -30579,18 +30579,18 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq ip, r0, asr r9 │ │ │ │ + mvneq ip, r8, asr r9 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvneq ip, ip, lsr #21 │ │ │ │ + strheq ip, [r8, #164]! @ 0xa4 │ │ │ │ bicseq r6, r1, ip, asr r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 2a2f8 <__cxa_atexit@plt+0x1de20> │ │ │ │ @@ -30611,29 +30611,29 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ ldr r3, [pc, #28] @ 2a34c <__cxa_atexit@plt+0x1de74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b b93300 <__cxa_atexit@plt+0xb86e28> │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ - mvneq ip, r4, ror #18 │ │ │ │ + mvneq ip, ip, ror #18 │ │ │ │ ldrsbeq r6, [r1] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2a370 <__cxa_atexit@plt+0x1de98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a93328 <__cxa_atexit@plt+0xa86e50> │ │ │ │ + b 8c71cc <__cxa_atexit@plt+0x8bacf4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ bicseq r6, r1, ip, lsr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -30647,29 +30647,29 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #28] @ 2a3dc <__cxa_atexit@plt+0x1df04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b b93300 <__cxa_atexit@plt+0xb86e28> │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq ip, [r8, #132]! @ 0x84 │ │ │ │ + ldrdeq ip, [r8, #140]! @ 0x8c │ │ │ │ bicseq r6, r1, r0, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2a400 <__cxa_atexit@plt+0x1df28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a93328 <__cxa_atexit@plt+0xa86e50> │ │ │ │ + b 8c71cc <__cxa_atexit@plt+0x8bacf4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ bicseq r6, r1, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #52] @ 2a450 <__cxa_atexit@plt+0x1df78> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -30740,27 +30740,27 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, sl} │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #19 │ │ │ │ add r8, lr, #3 │ │ │ │ - b 405db8 <__cxa_atexit@plt+0x3f98e0> │ │ │ │ + b d0528 <__cxa_atexit@plt+0xc4050> │ │ │ │ mov r6, r3 │ │ │ │ b 2a54c <__cxa_atexit@plt+0x1e074> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bicseq r4, r1, r0, asr #4 │ │ │ │ bicseq r5, r1, ip │ │ │ │ - mvneq ip, r0, lsr #13 │ │ │ │ - ldrdeq ip, [r8, #124]! @ 0x7c │ │ │ │ - ldrdeq ip, [r8, #120]! @ 0x78 │ │ │ │ + mvneq ip, r8, lsr #13 │ │ │ │ + mvneq ip, r4, ror #15 │ │ │ │ + mvneq ip, r0, ror #15 │ │ │ │ bicseq r5, r1, r4, ror #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 2a660 <__cxa_atexit@plt+0x1e188> │ │ │ │ @@ -30823,19 +30823,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r4, r1, r0, lsl #31 │ │ │ │ @ instruction: 0x01d14f98 │ │ │ │ - mvneq ip, ip, ror #11 │ │ │ │ + strdeq ip, [r8, #84]! @ 0x54 │ │ │ │ @ instruction: 0x01d14f94 │ │ │ │ bicseq r4, r1, ip, lsl #31 │ │ │ │ ldrsheq r4, [r1, #248] @ 0xf8 │ │ │ │ - mvneq ip, r0, lsl r6 │ │ │ │ + mvneq ip, r8, lsl r6 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq r5, r1, r0, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #200] @ 2a778 <__cxa_atexit@plt+0x1e2a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ @@ -30877,26 +30877,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 2a77c <__cxa_atexit@plt+0x1e2a4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, r7, #3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3d2cf0 <__cxa_atexit@plt+0x3c6818> │ │ │ │ + b 9d460 <__cxa_atexit@plt+0x90f88> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrheq r4, [r1, #212] @ 0xd4 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ bicseq r4, r1, ip, lsr #32 │ │ │ │ - @ instruction: 0x01e8c490 │ │ │ │ + @ instruction: 0x01e8c498 │ │ │ │ ldrheq r5, [r1, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2a800 <__cxa_atexit@plt+0x1e328> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -30922,23 +30922,23 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 2a824 <__cxa_atexit@plt+0x1e34c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 3d2cf0 <__cxa_atexit@plt+0x3c6818> │ │ │ │ + b 9d460 <__cxa_atexit@plt+0x90f88> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldrsheq r4, [r1, #200] @ 0xc8 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ bicseq r3, r1, r4, asr pc │ │ │ │ - strheq ip, [r8, #60]! @ 0x3c │ │ │ │ + mvneq ip, r4, asr #7 │ │ │ │ bicseq r5, r1, ip, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a894 <__cxa_atexit@plt+0x1e3bc> │ │ │ │ @@ -30954,25 +30954,25 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #48] @ 2a8b8 <__cxa_atexit@plt+0x1e3e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 442fb4 <__cxa_atexit@plt+0x436adc> │ │ │ │ + b 10d724 <__cxa_atexit@plt+0x10124c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - mvneq ip, ip, lsr #6 │ │ │ │ - strheq ip, [r8, #56]! @ 0x38 │ │ │ │ + mvneq ip, r4, lsr r3 │ │ │ │ + mvneq ip, r0, asr #7 │ │ │ │ bicseq r4, r1, ip, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a918 <__cxa_atexit@plt+0x1e440> │ │ │ │ ldr r2, [pc, #68] @ 2a920 <__cxa_atexit@plt+0x1e448> │ │ │ │ @@ -30992,16 +30992,16 @@ │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq r4, r1, ip, lsl #24 │ │ │ │ - mvneq ip, ip, lsr #5 │ │ │ │ - @ instruction: 0x01e8c398 │ │ │ │ + strheq ip, [r8, #36]! @ 0x24 │ │ │ │ + mvneq ip, r0, lsr #7 │ │ │ │ ldrheq r4, [r1, #184] @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 2a990 <__cxa_atexit@plt+0x1e4b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -31017,15 +31017,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2a994 <__cxa_atexit@plt+0x1e4bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ bicseq r4, r1, r0, ror fp │ │ │ │ bicseq r4, r1, r4, lsl #23 │ │ │ │ bicseq r4, r1, ip, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -31037,33 +31037,33 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 2a9e0 <__cxa_atexit@plt+0x1e508> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ bicseq r4, r1, r0, lsr #22 │ │ │ │ bicseq r4, r1, r4, lsr fp │ │ │ │ @ instruction: 0x01d15890 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2aa1c <__cxa_atexit@plt+0x1e544> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2aa24 <__cxa_atexit@plt+0x1e54c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3ea1ac <__cxa_atexit@plt+0x3ddcd4> │ │ │ │ + b b491c <__cxa_atexit@plt+0xa8444> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e8c190 │ │ │ │ + @ instruction: 0x01e8c198 │ │ │ │ ldrsbeq r5, [r1, #128] @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2aa84 <__cxa_atexit@plt+0x1e5ac> │ │ │ │ @@ -31076,31 +31076,31 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 2aa7c <__cxa_atexit@plt+0x1e5a4> │ │ │ │ ldr r3, [pc, #40] @ 2aa98 <__cxa_atexit@plt+0x1e5c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7970c <__cxa_atexit@plt+0xb6d234> │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvneq ip, r0, asr #2 │ │ │ │ + mvneq ip, r8, asr #2 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ bicseq r5, r1, ip, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2aabc <__cxa_atexit@plt+0x1e5e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7970c <__cxa_atexit@plt+0xb6d234> │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ bicseq r5, r1, r8, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 2ab28 <__cxa_atexit@plt+0x1e650> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ @@ -31114,15 +31114,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2ab20 <__cxa_atexit@plt+0x1e648> │ │ │ │ ldr r3, [pc, #40] @ 2ab30 <__cxa_atexit@plt+0x1e658> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -31136,38 +31136,38 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 2ab6c <__cxa_atexit@plt+0x1e694> │ │ │ │ ldr r3, [pc, #24] @ 2ab78 <__cxa_atexit@plt+0x1e6a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r5, r1, ip, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2ab9c <__cxa_atexit@plt+0x1e6c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ bicseq r5, r1, r8, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2abc8 <__cxa_atexit@plt+0x1e6f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 2abcc <__cxa_atexit@plt+0x1e6f4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 13de1f8 <__cxa_atexit@plt+0x13d1d20> │ │ │ │ + b 721e80 <__cxa_atexit@plt+0x7159a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ bicseq r2, r1, ip, lsl #17 │ │ │ │ bicseq r5, r1, r8, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 2ac18 <__cxa_atexit@plt+0x1e740> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31179,32 +31179,32 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 2ac20 <__cxa_atexit@plt+0x1e748> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 2ac24 <__cxa_atexit@plt+0x1e74c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 13e3e1c <__cxa_atexit@plt+0x13d7944> │ │ │ │ + b 727aa4 <__cxa_atexit@plt+0x71b5cc> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq ip, r8, lsl r1 │ │ │ │ - mvneq ip, ip, asr #1 │ │ │ │ - mvneq ip, r0, lsl #2 │ │ │ │ + mvneq ip, r0, lsr #2 │ │ │ │ + ldrdeq ip, [r8, #4]! │ │ │ │ + mvneq ip, r8, lsl #2 │ │ │ │ bicseq r2, r1, r8, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2ac54 <__cxa_atexit@plt+0x1e77c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 2ac58 <__cxa_atexit@plt+0x1e780> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01e8c090 │ │ │ │ + @ instruction: 0x01e8c098 │ │ │ │ ldrsheq r2, [r1, #116] @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2ac98 <__cxa_atexit@plt+0x1e7c0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -31272,15 +31272,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ bicseq r2, r1, r8, asr #14 │ │ │ │ bicseq r2, r1, ip, lsr r7 │ │ │ │ - mvneq fp, r4, lsl #29 │ │ │ │ + mvneq fp, ip, lsl #29 │ │ │ │ bicseq r2, r1, r4, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2adbc <__cxa_atexit@plt+0x1e8e4> │ │ │ │ ldr r7, [pc, #84] @ 2ae00 <__cxa_atexit@plt+0x1e928> │ │ │ │ @@ -31304,15 +31304,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ bicseq r2, r1, ip, lsr #13 │ │ │ │ bicseq r2, r1, r0, lsr #13 │ │ │ │ - mvneq fp, r8, ror #27 │ │ │ │ + strdeq fp, [r8, #208]! @ 0xd0 │ │ │ │ bicseq r5, r1, r8, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r2, [pc, #36] @ 2ae50 <__cxa_atexit@plt+0x1e978> │ │ │ │ @@ -31337,15 +31337,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 2ae8c <__cxa_atexit@plt+0x1e9b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq fp, r4, lsr #28 │ │ │ │ + mvneq fp, ip, lsr #28 │ │ │ │ bicseq r5, r1, r4, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 2aef4 <__cxa_atexit@plt+0x1ea1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -31362,15 +31362,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 2af00 <__cxa_atexit@plt+0x1ea28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #24] @ 2af04 <__cxa_atexit@plt+0x1ea2c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ bicseq r4, r1, r0, lsr #12 │ │ │ │ bicseq r4, r1, r4, lsl r6 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ bicseq r2, r1, r8, asr r0 │ │ │ │ bicseq r5, r1, ip, lsl #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -31386,37 +31386,37 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2af54 <__cxa_atexit@plt+0x1ea7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #12] @ 2af58 <__cxa_atexit@plt+0x1ea80> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrsheq r1, [r1, #248] @ 0xf8 │ │ │ │ ldrheq r4, [r1, #88] @ 0x58 │ │ │ │ bicseq r4, r1, ip, lsr #11 │ │ │ │ bicseq r5, r1, r0, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2af8c <__cxa_atexit@plt+0x1eab4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 2af90 <__cxa_atexit@plt+0x1eab8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ bicseq r1, r1, r0, lsl lr │ │ │ │ bicseq r5, r1, r4, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3ea1ac <__cxa_atexit@plt+0x3ddcd4> │ │ │ │ + b b491c <__cxa_atexit@plt+0xa8444> │ │ │ │ bicseq r5, r1, r8, ror #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -31510,15 +31510,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq fp, r4, lsr #21 │ │ │ │ + mvneq fp, ip, lsr #21 │ │ │ │ bicseq r4, r1, ip, asr #6 │ │ │ │ bicseq r5, r1, r8, lsl #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -31543,27 +31543,27 @@ │ │ │ │ ldr r2, [pc, #68] @ 2b1f4 <__cxa_atexit@plt+0x1ed1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, r9, sl} │ │ │ │ sub r9, r6, #19 │ │ │ │ add r8, lr, #3 │ │ │ │ - b 405db8 <__cxa_atexit@plt+0x3f98e0> │ │ │ │ + b d0528 <__cxa_atexit@plt+0xc4050> │ │ │ │ mov r6, r3 │ │ │ │ b 2b1d8 <__cxa_atexit@plt+0x1ed00> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bicseq r3, r1, r0, ror #2 │ │ │ │ - mvneq fp, r4, lsl sl │ │ │ │ - mvneq fp, r4, asr sl │ │ │ │ - mvneq fp, ip, asr #22 │ │ │ │ - mvneq fp, r8, asr #22 │ │ │ │ + mvneq fp, ip, lsl sl │ │ │ │ + mvneq fp, ip, asr sl │ │ │ │ + mvneq fp, r4, asr fp │ │ │ │ + mvneq fp, r0, asr fp │ │ │ │ bicseq r5, r1, r0, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 2b27c <__cxa_atexit@plt+0x1eda4> │ │ │ │ @@ -31598,17 +31598,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ bicseq r1, r1, r0, asr #28 │ │ │ │ - mvneq fp, r0, ror #18 │ │ │ │ + mvneq fp, r8, ror #18 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strheq fp, [r8, #156]! @ 0x9c │ │ │ │ + mvneq fp, r4, asr #19 │ │ │ │ ldrheq r4, [r1, #248] @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #200] @ 2b388 <__cxa_atexit@plt+0x1eeb0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -31660,16 +31660,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0x01d12f9c │ │ │ │ @ instruction: 0x01d12f90 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - mvneq fp, r0, lsl #20 │ │ │ │ - mvneq fp, r0, lsl #17 │ │ │ │ + mvneq fp, r8, lsl #20 │ │ │ │ + mvneq fp, r8, lsl #17 │ │ │ │ bicseq r4, r1, r4, asr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2b414 <__cxa_atexit@plt+0x1ef3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -31704,16 +31704,16 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ bicseq r2, r1, r0, ror #29 │ │ │ │ ldrsbeq r2, [r1, #228] @ 0xe4 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - mvneq fp, r4, lsl r9 │ │ │ │ - mvneq fp, r8, lsr #15 │ │ │ │ + mvneq fp, ip, lsl r9 │ │ │ │ + strheq fp, [r8, #112]! @ 0x70 │ │ │ │ bicseq r4, r1, r8, lsl #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2b4b8 <__cxa_atexit@plt+0x1efe0> │ │ │ │ @@ -31731,25 +31731,25 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r5, [pc, #48] @ 2b4dc <__cxa_atexit@plt+0x1f004> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 442fb4 <__cxa_atexit@plt+0x436adc> │ │ │ │ + b 10d724 <__cxa_atexit@plt+0x10124c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - mvneq fp, r0, lsl r7 │ │ │ │ - @ instruction: 0x01e8b794 │ │ │ │ + mvneq fp, r8, lsl r7 │ │ │ │ + @ instruction: 0x01e8b79c │ │ │ │ bicseq r2, r1, r4, asr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2b5cc <__cxa_atexit@plt+0x1f0f4> │ │ │ │ @@ -31816,43 +31816,43 @@ │ │ │ │ ldr r7, [pc, #28] @ 2b610 <__cxa_atexit@plt+0x1f138> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, lsl #13 │ │ │ │ - mvneq fp, r8, ror #16 │ │ │ │ + @ instruction: 0x01e8b690 │ │ │ │ + mvneq fp, r0, ror r8 │ │ │ │ ldrheq r2, [r1, #232] @ 0xe8 │ │ │ │ @ instruction: 0xffff32c0 │ │ │ │ @ instruction: 0xffff376c │ │ │ │ @ instruction: 0xffff342c │ │ │ │ @ instruction: 0xffff3358 │ │ │ │ - mvneq fp, r8, lsl #12 │ │ │ │ - mvneq fp, ip, lsr #12 │ │ │ │ - strdeq fp, [r8, #92]! @ 0x5c │ │ │ │ + mvneq fp, r0, lsl r6 │ │ │ │ + mvneq fp, r4, lsr r6 │ │ │ │ + mvneq fp, r4, lsl #12 │ │ │ │ bicseq r1, r1, r8, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2b66c <__cxa_atexit@plt+0x1f194> │ │ │ │ ldr r8, [pc, #36] @ 2b674 <__cxa_atexit@plt+0x1f19c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2b678 <__cxa_atexit@plt+0x1f1a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r1, r1, r0, asr #14 │ │ │ │ - mvneq fp, r0, asr #10 │ │ │ │ + mvneq fp, r8, asr #10 │ │ │ │ ldrheq r4, [r1, #180] @ 0xb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -31883,29 +31883,29 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #64] @ 2b748 <__cxa_atexit@plt+0x1f270> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [pc, #56] @ 2b74c <__cxa_atexit@plt+0x1f274> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 459244 <__cxa_atexit@plt+0x44cd6c> │ │ │ │ + b 1239b4 <__cxa_atexit@plt+0x1174dc> │ │ │ │ mov r6, r2 │ │ │ │ b 2b728 <__cxa_atexit@plt+0x1f250> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ bicseq r1, r1, r8, ror sp │ │ │ │ - ldrdeq fp, [r8, #68]! @ 0x44 │ │ │ │ - mvneq fp, r0, ror #9 │ │ │ │ + ldrdeq fp, [r8, #76]! @ 0x4c │ │ │ │ + mvneq fp, r8, ror #9 │ │ │ │ + ldrdeq fp, [r8, #72]! @ 0x48 │ │ │ │ ldrdeq fp, [r8, #64]! @ 0x40 │ │ │ │ mvneq fp, r8, asr #9 │ │ │ │ - mvneq fp, r0, asr #9 │ │ │ │ bicseq r1, r1, r8, lsr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2b788 <__cxa_atexit@plt+0x1f2b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -31914,15 +31914,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 2b818 <__cxa_atexit@plt+0x1f340> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, lsr #8 │ │ │ │ + mvneq fp, ip, lsr #8 │ │ │ │ ldrsheq r1, [r1, #84] @ 0x54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2b7d4 <__cxa_atexit@plt+0x1f2fc> │ │ │ │ ldr r2, [pc, #40] @ 2b7dc <__cxa_atexit@plt+0x1f304> │ │ │ │ @@ -31930,27 +31930,27 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [pc, #28] @ 2b7e0 <__cxa_atexit@plt+0x1f308> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrdeq fp, [r8, #56]! @ 0x38 │ │ │ │ + mvneq fp, r0, ror #7 │ │ │ │ bicseq r1, r1, r4, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 2b804 <__cxa_atexit@plt+0x1f32c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ @ instruction: 0x01d11598 │ │ │ │ bicseq r1, r1, ip, ror r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -32004,18 +32004,18 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - mvneq fp, r0, lsr #6 │ │ │ │ + mvneq fp, r8, lsr #6 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0x01e8b390 │ │ │ │ + @ instruction: 0x01e8b398 │ │ │ │ bicseq r1, r1, r0, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2b990 <__cxa_atexit@plt+0x1f4b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -32051,18 +32051,18 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq fp, r0, asr r2 │ │ │ │ + mvneq fp, r8, asr r2 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - strheq fp, [r8, #44]! @ 0x2c │ │ │ │ + mvneq fp, r4, asr #5 │ │ │ │ bicseq r4, r1, ip, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ba10 <__cxa_atexit@plt+0x1f538> │ │ │ │ ldr sl, [pc, #52] @ 2ba18 <__cxa_atexit@plt+0x1f540> │ │ │ │ @@ -32077,16 +32077,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13a98 <__cxa_atexit@plt+0x75c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r1, r1, r8, lsr #20 │ │ │ │ - mvneq fp, r8, lsr #3 │ │ │ │ - mvneq fp, ip, lsr #6 │ │ │ │ + strheq fp, [r8, #16]! │ │ │ │ + mvneq fp, r4, lsr r3 │ │ │ │ bicseq r1, r1, r4, ror #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ba5c <__cxa_atexit@plt+0x1f584> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -32095,15 +32095,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 2b818 <__cxa_atexit@plt+0x1f340> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r0, asr r1 │ │ │ │ + mvneq fp, r8, asr r1 │ │ │ │ bicseq r4, r1, r8, lsr #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2badc <__cxa_atexit@plt+0x1f604> │ │ │ │ @@ -32133,16 +32133,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strdeq fp, [r8, #4]! │ │ │ │ - mvneq fp, r4, asr #2 │ │ │ │ + strdeq fp, [r8, #12]! │ │ │ │ + mvneq fp, ip, asr #2 │ │ │ │ bicseq r4, r1, r8, lsl #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -32164,15 +32164,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq fp, r0, rrx │ │ │ │ + mvneq fp, r8, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2bbb0 <__cxa_atexit@plt+0x1f6d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -32180,15 +32180,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq sl, [r8, #252]! @ 0xfc │ │ │ │ + mvneq fp, r4 │ │ │ │ bicseq r4, r1, r0, ror #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ @@ -32231,16 +32231,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strexheq sl, r8, [r8] │ │ │ │ - mvneq sl, r8, ror pc │ │ │ │ + mvneq sl, r0, lsr #31 │ │ │ │ + mvneq sl, r0, lsl #31 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ bicseq r4, r1, r4, ror r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -32303,18 +32303,18 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffed70 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ @ instruction: 0xfffff7f8 │ │ │ │ - mvneq sl, r0, ror #29 │ │ │ │ + mvneq sl, r8, ror #29 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ - stlexheq sl, r4, [r8] │ │ │ │ - ldrdeq sl, [r8, #244]! @ 0xf4 │ │ │ │ + stlexheq sl, ip, [r8] │ │ │ │ + ldrdeq sl, [r8, #252]! @ 0xfc │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ bicseq r3, r1, r4, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2be14 <__cxa_atexit@plt+0x1f93c> │ │ │ │ @@ -32335,16 +32335,16 @@ │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq r3, r1, r4, asr #12 │ │ │ │ - strheq sl, [r8, #208]! @ 0xd0 │ │ │ │ - stlexheq sl, ip, [r8] │ │ │ │ + strheq sl, [r8, #216]! @ 0xd8 │ │ │ │ + mvneq sl, r4, lsr #29 │ │ │ │ ldrsheq r3, [r1, #80] @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 2be8c <__cxa_atexit@plt+0x1f9b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -32360,15 +32360,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2be90 <__cxa_atexit@plt+0x1f9b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ bicseq r3, r1, r8, lsr #11 │ │ │ │ ldrheq r3, [r1, #92] @ 0x5c │ │ │ │ bicseq r3, r1, r4, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -32380,15 +32380,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 2bedc <__cxa_atexit@plt+0x1fa04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ bicseq r3, r1, r8, asr r5 │ │ │ │ bicseq r3, r1, ip, ror #10 │ │ │ │ bicseq r4, r1, r8, asr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -32410,16 +32410,16 @@ │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq r3, r1, r8, asr #8 │ │ │ │ - mvneq sl, r4, lsl #25 │ │ │ │ - mvneq sl, r0, ror sp │ │ │ │ + mvneq sl, ip, lsl #25 │ │ │ │ + mvneq sl, r8, ror sp │ │ │ │ bicseq r4, r1, r4, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 2bfb4 <__cxa_atexit@plt+0x1fadc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -32434,15 +32434,15 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #16] @ 2bfb8 <__cxa_atexit@plt+0x1fae0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq r3, r1, ip, asr #7 │ │ │ │ bicseq r3, r1, r0, asr #7 │ │ │ │ bicseq r4, r1, ip, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -32453,33 +32453,33 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #12] @ 2c000 <__cxa_atexit@plt+0x1fb28> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ bicseq r3, r1, r0, lsl #7 │ │ │ │ bicseq r3, r1, r4, ror r3 │ │ │ │ bicseq r4, r1, r8, asr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c03c <__cxa_atexit@plt+0x1fb64> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2c044 <__cxa_atexit@plt+0x1fb6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 50f564 <__cxa_atexit@plt+0x50308c> │ │ │ │ + b 1d9cd4 <__cxa_atexit@plt+0x1cd7fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r0, ror fp │ │ │ │ + mvneq sl, r8, ror fp │ │ │ │ @ instruction: 0x01d14194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -32513,17 +32513,17 @@ │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ bicseq r3, r1, ip, lsl #7 │ │ │ │ - mvneq sl, ip, lsl #22 │ │ │ │ - mvneq sl, r4, asr #22 │ │ │ │ - mvneq sl, ip, ror #22 │ │ │ │ + mvneq sl, r4, lsl fp │ │ │ │ + mvneq sl, ip, asr #22 │ │ │ │ + mvneq sl, r4, ror fp │ │ │ │ ldrsheq r4, [r1, #4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -32565,30 +32565,30 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 441f9c <__cxa_atexit@plt+0x435ac4> │ │ │ │ + b 10c70c <__cxa_atexit@plt+0x100234> │ │ │ │ mov r6, r3 │ │ │ │ b 2c1d0 <__cxa_atexit@plt+0x1fcf8> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ bicseq r3, r1, r8, ror r2 │ │ │ │ bicseq r3, r1, r8, lsl #5 │ │ │ │ - mvneq sl, r4, asr sl │ │ │ │ - ldrdeq sl, [r8, #172]! @ 0xac │ │ │ │ - mvneq sl, r4, lsr sl │ │ │ │ - mvneq sl, r4, lsl #24 │ │ │ │ - mvneq sl, r0, lsr sl │ │ │ │ + mvneq sl, ip, asr sl │ │ │ │ + mvneq sl, r4, ror #21 │ │ │ │ + mvneq sl, ip, lsr sl │ │ │ │ + mvneq sl, ip, lsl #24 │ │ │ │ + mvneq sl, r8, lsr sl │ │ │ │ bicseq r3, r1, ip, lsl #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 2c218 <__cxa_atexit@plt+0x1fd40> │ │ │ │ add r9, pc, r9 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ @@ -32620,16 +32620,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - mvneq sl, r4, asr #18 │ │ │ │ - mvneq sl, r8, lsr #22 │ │ │ │ + mvneq sl, ip, asr #18 │ │ │ │ + mvneq sl, r0, lsr fp │ │ │ │ bicseq r3, r1, ip, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c2fc <__cxa_atexit@plt+0x1fe24> │ │ │ │ ldr r2, [pc, #68] @ 2c304 <__cxa_atexit@plt+0x1fe2c> │ │ │ │ @@ -32649,16 +32649,16 @@ │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq r3, r1, ip, lsl #1 │ │ │ │ - mvneq sl, r8, asr #17 │ │ │ │ - strheq sl, [r8, #148]! @ 0x94 │ │ │ │ + ldrdeq sl, [r8, #128]! @ 0x80 │ │ │ │ + strheq sl, [r8, #156]! @ 0x9c │ │ │ │ @ instruction: 0x01d13e98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 2c370 <__cxa_atexit@plt+0x1fe98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -32673,15 +32673,15 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #16] @ 2c374 <__cxa_atexit@plt+0x1fe9c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq r3, r1, r0, lsl r0 │ │ │ │ bicseq r3, r1, r4 │ │ │ │ bicseq r3, r1, r0, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -32692,15 +32692,15 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #12] @ 2c3bc <__cxa_atexit@plt+0x1fee4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ bicseq r2, r1, r4, asr #31 │ │ │ │ ldrheq r2, [r1, #248] @ 0xf8 │ │ │ │ ldrsheq r3, [r1, #212] @ 0xd4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r8, r6 │ │ │ │ @@ -32729,27 +32729,27 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - mvneq sl, r0, lsl #19 │ │ │ │ + mvneq sl, r8, lsl #19 │ │ │ │ bicseq r3, r1, r0, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 186e1a8 <__cxa_atexit@plt+0x1861cd0> │ │ │ │ bicseq r3, r1, r8, lsr #26 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b a3fe80 <__cxa_atexit@plt+0xa339a8> │ │ │ │ + b 888d2c <__cxa_atexit@plt+0x87c854> │ │ │ │ bicseq r3, r1, r4, lsl #26 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 18710 <__cxa_atexit@plt+0xc238> │ │ │ │ @ instruction: 0x01d12e90 │ │ │ │ @@ -32775,16 +32775,16 @@ │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq r2, r1, r0, ror lr │ │ │ │ - ldrdeq sl, [r8, #96]! @ 0x60 │ │ │ │ - strheq sl, [r8, #124]! @ 0x7c │ │ │ │ + ldrdeq sl, [r8, #104]! @ 0x68 │ │ │ │ + mvneq sl, r4, asr #15 │ │ │ │ bicseq r2, r1, ip, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 2c56c <__cxa_atexit@plt+0x20094> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -32800,15 +32800,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2c570 <__cxa_atexit@plt+0x20098> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrsbeq r2, [r1, #212] @ 0xd4 │ │ │ │ bicseq r2, r1, r8, ror #27 │ │ │ │ ldrheq r2, [r1, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -32820,15 +32820,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 2c5bc <__cxa_atexit@plt+0x200e4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ bicseq r2, r1, r4, lsl #27 │ │ │ │ @ instruction: 0x01d12d98 │ │ │ │ bicseq r2, r1, r8, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -32843,31 +32843,31 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 2c618 <__cxa_atexit@plt+0x20140> │ │ │ │ ldr r3, [pc, #40] @ 2c634 <__cxa_atexit@plt+0x2015c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7970c <__cxa_atexit@plt+0xb6d234> │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvneq sl, r4, lsr #11 │ │ │ │ + mvneq sl, ip, lsr #11 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ bicseq r2, r1, r4, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2c658 <__cxa_atexit@plt+0x20180> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7970c <__cxa_atexit@plt+0xb6d234> │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ bicseq r2, r1, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 2c6f4 <__cxa_atexit@plt+0x2021c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ @@ -32888,15 +32888,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c6e4 <__cxa_atexit@plt+0x2020c> │ │ │ │ ldr r7, [pc, #72] @ 2c704 <__cxa_atexit@plt+0x2022c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2c700 <__cxa_atexit@plt+0x20228> │ │ │ │ @@ -32925,15 +32925,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2c770 <__cxa_atexit@plt+0x20298> │ │ │ │ ldr r7, [pc, #64] @ 2c790 <__cxa_atexit@plt+0x202b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2c78c <__cxa_atexit@plt+0x202b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -32954,15 +32954,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c7d4 <__cxa_atexit@plt+0x202fc> │ │ │ │ ldr r7, [pc, #36] @ 2c7e8 <__cxa_atexit@plt+0x20310> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r7, [pc, #16] @ 2c7ec <__cxa_atexit@plt+0x20314> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffff3040 │ │ │ │ ldrsbeq r1, [r1, #232] @ 0xe8 │ │ │ │ @@ -32981,15 +32981,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2c840 <__cxa_atexit@plt+0x20368> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ - mvneq sl, ip, lsl #11 │ │ │ │ + @ instruction: 0x01e8a594 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ bicseq r2, r1, r8, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -33025,15 +33025,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 2c8f0 <__cxa_atexit@plt+0x20418> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, lsr r3 │ │ │ │ + mvneq sl, ip, lsr r3 │ │ │ │ bicseq r2, r1, ip, ror r7 │ │ │ │ @ instruction: 0xffff7814 │ │ │ │ @ instruction: 0xffff7ad8 │ │ │ │ @ instruction: 0xffff78bc │ │ │ │ bicseq r2, r1, r0, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -33180,22 +33180,22 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x01e8a098 │ │ │ │ + mvneq sl, r0, lsr #1 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldrsbeq r1, [r1, #132] @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2cbd8 <__cxa_atexit@plt+0x20700> │ │ │ │ @@ -33219,17 +33219,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r8, #240]! @ 0xf0 │ │ │ │ - mvneq sl, r0, lsr r0 │ │ │ │ - mvneq sl, r4, asr r0 │ │ │ │ + strdeq r9, [r8, #248]! @ 0xf8 │ │ │ │ + mvneq sl, r8, lsr r0 │ │ │ │ + mvneq sl, ip, asr r0 │ │ │ │ bicseq r2, r1, r4, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 2cc1c <__cxa_atexit@plt+0x20744> │ │ │ │ add r9, pc, r9 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ @@ -33305,15 +33305,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - stlexheq r9, r8, [r8] │ │ │ │ + mvneq r9, r0, lsr #29 │ │ │ │ @ instruction: 0x01ba053b │ │ │ │ ldrsheq r3, [r1, #52] @ 0x34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -33328,22 +33328,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #36] @ 2cdc0 <__cxa_atexit@plt+0x208e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr sl, [pc, #28] @ 2cdc4 <__cxa_atexit@plt+0x208ec> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 459244 <__cxa_atexit@plt+0x44cd6c> │ │ │ │ + b 1239b4 <__cxa_atexit@plt+0x1174dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, lsl lr │ │ │ │ + mvneq r9, r4, lsr #28 │ │ │ │ + mvneq r9, r0, lsr lr │ │ │ │ mvneq r9, r8, lsr #28 │ │ │ │ mvneq r9, r0, lsr #28 │ │ │ │ - mvneq r9, r8, lsl lr │ │ │ │ bicseq r2, r1, ip, asr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2cdfc <__cxa_atexit@plt+0x20924> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -33351,15 +33351,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 2ce04 <__cxa_atexit@plt+0x2092c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16a60 <__cxa_atexit@plt+0xa588> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, lsr #27 │ │ │ │ + strheq r9, [r8, #212]! @ 0xd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ce74 <__cxa_atexit@plt+0x2099c> │ │ │ │ ldr r2, [pc, #84] @ 2ce7c <__cxa_atexit@plt+0x209a4> │ │ │ │ @@ -33409,15 +33409,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, asr #25 │ │ │ │ + ldrdeq r9, [r8, #192]! @ 0xc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2cf24 <__cxa_atexit@plt+0x20a4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -33425,15 +33425,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, lsl #25 │ │ │ │ + @ instruction: 0x01e89c90 │ │ │ │ bicseq r3, r1, r4, lsl #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #104 @ 0x68 │ │ │ │ cmp r2, r9 │ │ │ │ @@ -33492,16 +33492,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ bicseq r0, r1, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - mvneq r9, r8, lsl #24 │ │ │ │ - strdeq r9, [r8, #180]! @ 0xb4 │ │ │ │ + mvneq r9, r0, lsl ip │ │ │ │ + strdeq r9, [r8, #188]! @ 0xbc │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ bicseq r3, r1, r8, lsl r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -33575,22 +33575,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - mvneq r9, ip, lsr #22 │ │ │ │ + mvneq r9, r4, lsr fp │ │ │ │ @ instruction: 0xfffff7a8 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ - strheq r9, [r8, #164]! @ 0xa4 │ │ │ │ + strheq r9, [r8, #172]! @ 0xac │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - mvneq r9, r4, ror #23 │ │ │ │ - mvneq r9, r4, ror #24 │ │ │ │ + mvneq r9, ip, ror #23 │ │ │ │ + mvneq r9, ip, ror #24 │ │ │ │ bicseq r2, r1, ip, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d200 <__cxa_atexit@plt+0x20d28> │ │ │ │ ldr r2, [pc, #68] @ 2d208 <__cxa_atexit@plt+0x20d30> │ │ │ │ @@ -33610,16 +33610,16 @@ │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq r2, r1, ip, lsr #2 │ │ │ │ - mvneq r9, r4, asr #19 │ │ │ │ - strheq r9, [r8, #160]! @ 0xa0 │ │ │ │ + mvneq r9, ip, asr #19 │ │ │ │ + strheq r9, [r8, #168]! @ 0xa8 │ │ │ │ ldrsbeq r2, [r1, #8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 2d278 <__cxa_atexit@plt+0x20da0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -33635,15 +33635,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2d27c <__cxa_atexit@plt+0x20da4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01d12090 │ │ │ │ bicseq r2, r1, r4, lsr #1 │ │ │ │ bicseq r2, r1, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -33655,15 +33655,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 2d2c8 <__cxa_atexit@plt+0x20df0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ bicseq r2, r1, r0, asr #32 │ │ │ │ bicseq r2, r1, r4, asr r0 │ │ │ │ ldrsheq r1, [r1, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -33691,15 +33691,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, lsr #17 │ │ │ │ + mvneq r9, r8, lsr #17 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ bicseq r1, r1, r4, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 2d378 <__cxa_atexit@plt+0x20ea0> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -33759,22 +33759,22 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvneq r9, r8, lsl #15 │ │ │ │ + @ instruction: 0x01e89790 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ bicseq r1, r1, r8, lsr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d4d0 <__cxa_atexit@plt+0x20ff8> │ │ │ │ @@ -33847,18 +33847,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - mvneq r9, r4, asr r6 │ │ │ │ + mvneq r9, ip, asr r6 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - strheq r9, [r8, #104]! @ 0x68 │ │ │ │ + mvneq r9, r0, asr #13 │ │ │ │ bicseq r1, r1, ip, ror #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33886,15 +33886,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - mvneq r9, r0, lsl r6 │ │ │ │ + mvneq r9, r8, lsl r6 │ │ │ │ bicseq r1, r1, ip, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d6c0 <__cxa_atexit@plt+0x211e8> │ │ │ │ ldr r2, [pc, #68] @ 2d6c8 <__cxa_atexit@plt+0x211f0> │ │ │ │ @@ -33914,16 +33914,16 @@ │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq r1, r1, ip, lsr #24 │ │ │ │ - mvneq r9, r4, lsl #10 │ │ │ │ - strdeq r9, [r8, #80]! @ 0x50 │ │ │ │ + mvneq r9, ip, lsl #10 │ │ │ │ + strdeq r9, [r8, #88]! @ 0x58 │ │ │ │ ldrsbeq r1, [r1, #184] @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 2d738 <__cxa_atexit@plt+0x21260> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -33939,15 +33939,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2d73c <__cxa_atexit@plt+0x21264> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01d11b90 │ │ │ │ bicseq r1, r1, r4, lsr #23 │ │ │ │ bicseq r1, r1, ip, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -33959,15 +33959,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 2d788 <__cxa_atexit@plt+0x212b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ bicseq r1, r1, r0, asr #22 │ │ │ │ bicseq r1, r1, r4, asr fp │ │ │ │ bicseq r2, r1, r8, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -33976,19 +33976,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 2d7d8 <__cxa_atexit@plt+0x21300> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 501e4c <__cxa_atexit@plt+0x4f5974> │ │ │ │ + b 1cc5bc <__cxa_atexit@plt+0x1c00e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, ror #7 │ │ │ │ - mvneq r9, ip, ror #11 │ │ │ │ + strdeq r9, [r8, #52]! @ 0x34 │ │ │ │ + strdeq r9, [r8, #84]! @ 0x54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d810 <__cxa_atexit@plt+0x21338> │ │ │ │ ldr r2, [pc, #32] @ 2d818 <__cxa_atexit@plt+0x21340> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -33996,16 +33996,16 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 2d81c <__cxa_atexit@plt+0x21344> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r4, lsr #7 │ │ │ │ - mvneq r9, r4, lsr #11 │ │ │ │ + mvneq r9, ip, lsr #7 │ │ │ │ + mvneq r9, ip, lsr #11 │ │ │ │ bicseq r1, r1, r0, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2d88c <__cxa_atexit@plt+0x213b4> │ │ │ │ @@ -34031,15 +34031,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, asr r3 │ │ │ │ + mvneq r9, r8, asr r3 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ bicseq r2, r1, r8, asr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -34067,15 +34067,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r9, r0, lsl r3 │ │ │ │ + mvneq r9, r8, lsl r3 │ │ │ │ @ instruction: 0x01d1199c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d9a4 <__cxa_atexit@plt+0x214cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -34102,15 +34102,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2d9c8 <__cxa_atexit@plt+0x214f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, lsr r2 │ │ │ │ + mvneq r9, r4, asr #4 │ │ │ │ @ instruction: 0xffffb6fc │ │ │ │ bicseq r1, r1, r8, lsr #18 │ │ │ │ bicseq r1, r1, r4, lsl #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -34132,15 +34132,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - mvneq r9, r0, lsr #3 │ │ │ │ + mvneq r9, r8, lsr #3 │ │ │ │ bicseq r2, r1, r4, ror #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2da84 <__cxa_atexit@plt+0x215ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -34153,16 +34153,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 2da90 <__cxa_atexit@plt+0x215b8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13a98 <__cxa_atexit@plt+0x75c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r4, lsr r1 │ │ │ │ - mvneq r9, r8, lsr r3 │ │ │ │ + mvneq r9, ip, lsr r1 │ │ │ │ + mvneq r9, r0, asr #6 │ │ │ │ bicseq r2, r1, r0, ror r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -34194,15 +34194,15 @@ │ │ │ │ bx ip │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - ldrdeq r9, [r8, #0]! │ │ │ │ + ldrdeq r9, [r8, #8]! │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ bicseq r2, r1, r4, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -34261,18 +34261,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - mvneq r9, ip │ │ │ │ - mvneq r9, r0, ror r0 │ │ │ │ + mvneq r9, r4, lsl r0 │ │ │ │ + mvneq r9, r8, ror r0 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - ldrdeq r8, [r8, #244]! @ 0xf4 │ │ │ │ + ldrdeq r8, [r8, #252]! @ 0xfc │ │ │ │ @ instruction: 0x01d0f894 │ │ │ │ bicseq r1, r1, r8, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2dcac <__cxa_atexit@plt+0x217d4> │ │ │ │ @@ -34293,16 +34293,16 @@ │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrsheq r1, [r1, #88] @ 0x58 │ │ │ │ - mvneq r8, r8, lsl pc │ │ │ │ - mvneq r9, r4 │ │ │ │ + mvneq r8, r0, lsr #30 │ │ │ │ + mvneq r9, ip │ │ │ │ bicseq r1, r1, r4, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 2dd24 <__cxa_atexit@plt+0x2184c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -34318,15 +34318,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2dd28 <__cxa_atexit@plt+0x21850> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ bicseq r1, r1, ip, asr r5 │ │ │ │ bicseq r1, r1, r0, ror r5 │ │ │ │ bicseq r1, r1, r8, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -34338,15 +34338,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 2dd74 <__cxa_atexit@plt+0x2189c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ bicseq r1, r1, ip, lsl #10 │ │ │ │ bicseq r1, r1, r0, lsr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ddb0 <__cxa_atexit@plt+0x218d8> │ │ │ │ @@ -34356,30 +34356,30 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 2de04 <__cxa_atexit@plt+0x2192c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r8, #220]! @ 0xdc │ │ │ │ + mvneq r8, r4, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ddec <__cxa_atexit@plt+0x21914> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2ddf4 <__cxa_atexit@plt+0x2191c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r8, [r8, #220]! @ 0xdc │ │ │ │ + mvneq r8, r4, asr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2dec0 <__cxa_atexit@plt+0x219e8> │ │ │ │ ldr r2, [pc, #200] @ 2dee0 <__cxa_atexit@plt+0x21a08> │ │ │ │ @@ -34431,18 +34431,18 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - mvneq r8, r4, lsr sp │ │ │ │ + mvneq r8, ip, lsr sp │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - mvneq r8, r4, lsr #27 │ │ │ │ + mvneq r8, ip, lsr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2df78 <__cxa_atexit@plt+0x21aa0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -34477,37 +34477,37 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r8, r8, ror #24 │ │ │ │ + mvneq r8, r0, ror ip │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - ldrdeq r8, [r8, #196]! @ 0xc4 │ │ │ │ + ldrdeq r8, [r8, #204]! @ 0xcc │ │ │ │ bicseq r1, r1, ip, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2dfe8 <__cxa_atexit@plt+0x21b10> │ │ │ │ ldr r2, [pc, #36] @ 2dff0 <__cxa_atexit@plt+0x21b18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 2dff4 <__cxa_atexit@plt+0x21b1c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 501e4c <__cxa_atexit@plt+0x4f5974> │ │ │ │ + b 1cc5bc <__cxa_atexit@plt+0x1c00e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r8, #176]! @ 0xb0 │ │ │ │ - ldrdeq r8, [r8, #208]! @ 0xd0 │ │ │ │ + ldrdeq r8, [r8, #184]! @ 0xb8 │ │ │ │ + ldrdeq r8, [r8, #216]! @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e02c <__cxa_atexit@plt+0x21b54> │ │ │ │ ldr r2, [pc, #32] @ 2e034 <__cxa_atexit@plt+0x21b5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -34515,16 +34515,16 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 2e038 <__cxa_atexit@plt+0x21b60> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, lsl #23 │ │ │ │ - mvneq r8, r8, lsl #27 │ │ │ │ + @ instruction: 0x01e88b90 │ │ │ │ + @ instruction: 0x01e88d90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e070 <__cxa_atexit@plt+0x21b98> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -34532,15 +34532,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 2de04 <__cxa_atexit@plt+0x2192c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, lsr fp │ │ │ │ + mvneq r8, r4, asr #22 │ │ │ │ bicseq r0, r1, ip, asr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -34567,15 +34567,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - mvneq r8, r0, asr #22 │ │ │ │ + mvneq r8, r8, asr #22 │ │ │ │ @ instruction: 0x01d11a98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e150 <__cxa_atexit@plt+0x21c78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -34588,16 +34588,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 2e15c <__cxa_atexit@plt+0x21c84> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13a98 <__cxa_atexit@plt+0x75c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, ror #20 │ │ │ │ - mvneq r8, ip, ror #24 │ │ │ │ + mvneq r8, r0, ror sl │ │ │ │ + mvneq r8, r4, ror ip │ │ │ │ bicseq r1, r1, ip, ror #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -34624,15 +34624,15 @@ │ │ │ │ bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - mvneq r8, r4, lsl #20 │ │ │ │ + mvneq r8, ip, lsl #20 │ │ │ │ ldrsheq r1, [r1, #228] @ 0xe4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -34682,19 +34682,19 @@ │ │ │ │ b 2e2c0 <__cxa_atexit@plt+0x21de8> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - mvneq r8, r0, ror r9 │ │ │ │ + mvneq r8, r8, ror r9 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ - ldrdeq r8, [r8, #148]! @ 0x94 │ │ │ │ + ldrdeq r8, [r8, #156]! @ 0x9c │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - mvneq r8, r8, lsr r9 │ │ │ │ + mvneq r8, r0, asr #18 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ bicseq lr, r0, r8, asr #23 │ │ │ │ bicseq r0, r1, r0, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -34716,16 +34716,16 @@ │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq r0, r1, r0, lsl #31 │ │ │ │ - mvneq r8, ip, ror r8 │ │ │ │ - mvneq r8, r8, ror #18 │ │ │ │ + mvneq r8, r4, lsl #17 │ │ │ │ + mvneq r8, r0, ror r9 │ │ │ │ bicseq r0, r1, ip, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 2e3c0 <__cxa_atexit@plt+0x21ee8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -34741,15 +34741,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2e3c4 <__cxa_atexit@plt+0x21eec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ bicseq r0, r1, r4, ror #29 │ │ │ │ ldrsheq r0, [r1, #232] @ 0xe8 │ │ │ │ bicseq r0, r1, r0, asr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -34761,15 +34761,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 2e410 <__cxa_atexit@plt+0x21f38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ @ instruction: 0x01d10e94 │ │ │ │ bicseq r0, r1, r8, lsr #29 │ │ │ │ bicseq r0, r1, ip, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -34791,16 +34791,16 @@ │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq r0, r1, ip, lsl #28 │ │ │ │ - mvneq r8, r0, asr r7 │ │ │ │ - mvneq r8, ip, lsr r8 │ │ │ │ + mvneq r8, r8, asr r7 │ │ │ │ + mvneq r8, r4, asr #16 │ │ │ │ ldrheq r0, [r1, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 2e4ec <__cxa_atexit@plt+0x22014> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -34816,15 +34816,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2e4f0 <__cxa_atexit@plt+0x22018> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ bicseq r0, r1, r0, ror sp │ │ │ │ bicseq r0, r1, r4, lsl #27 │ │ │ │ bicseq r0, r1, ip, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -34836,15 +34836,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 2e53c <__cxa_atexit@plt+0x22064> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ bicseq r0, r1, r0, lsr #26 │ │ │ │ bicseq r0, r1, r4, lsr sp │ │ │ │ bicseq r1, r1, r4, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -34853,19 +34853,19 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 2e58c <__cxa_atexit@plt+0x220b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 501e4c <__cxa_atexit@plt+0x4f5974> │ │ │ │ + b 1cc5bc <__cxa_atexit@plt+0x1c00e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, lsr r6 │ │ │ │ - mvneq r8, r8, lsr r8 │ │ │ │ + mvneq r8, r0, asr #12 │ │ │ │ + mvneq r8, r0, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e5c4 <__cxa_atexit@plt+0x220ec> │ │ │ │ ldr r2, [pc, #32] @ 2e5cc <__cxa_atexit@plt+0x220f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -34873,16 +34873,16 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 2e5d0 <__cxa_atexit@plt+0x220f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r8, #80]! @ 0x50 │ │ │ │ - strdeq r8, [r8, #112]! @ 0x70 │ │ │ │ + strdeq r8, [r8, #88]! @ 0x58 │ │ │ │ + strdeq r8, [r8, #120]! @ 0x78 │ │ │ │ bicseq r1, r1, ip, asr #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e61c <__cxa_atexit@plt+0x22144> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -34895,16 +34895,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 2e628 <__cxa_atexit@plt+0x22150> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13a98 <__cxa_atexit@plt+0x75c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e8859c │ │ │ │ - mvneq r8, r0, lsr #15 │ │ │ │ + mvneq r8, r4, lsr #11 │ │ │ │ + mvneq r8, r8, lsr #15 │ │ │ │ bicseq r1, r1, ip, ror sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2e6cc <__cxa_atexit@plt+0x221f4> │ │ │ │ @@ -34947,15 +34947,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ bicseq r0, r1, r8, lsr fp │ │ │ │ - mvneq r8, ip, lsl #10 │ │ │ │ + mvneq r8, r4, lsl r5 │ │ │ │ ldrheq r1, [r1, #148] @ 0x94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -34981,15 +34981,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ bicseq r0, r1, r0, lsr #21 │ │ │ │ - mvneq r8, r8, ror #8 │ │ │ │ + mvneq r8, r0, ror r4 │ │ │ │ bicseq r1, r1, r8, lsr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -35007,15 +35007,15 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b 15574 <__cxa_atexit@plt+0x909c> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - mvneq r8, r8, ror #11 │ │ │ │ + strdeq r8, [r8, #80]! @ 0x50 │ │ │ │ ldrheq r1, [r1, #56] @ 0x38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e830 <__cxa_atexit@plt+0x22358> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -35028,16 +35028,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 2e83c <__cxa_atexit@plt+0x22364> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13a98 <__cxa_atexit@plt+0x75c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, lsl #7 │ │ │ │ - mvneq r8, ip, lsl #11 │ │ │ │ + @ instruction: 0x01e88390 │ │ │ │ + @ instruction: 0x01e88594 │ │ │ │ bicseq r1, r1, r4, asr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2e8e0 <__cxa_atexit@plt+0x22408> │ │ │ │ @@ -35080,15 +35080,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ bicseq r0, r1, r8, asr #18 │ │ │ │ - strdeq r8, [r8, #40]! @ 0x28 │ │ │ │ + mvneq r8, r0, lsl #6 │ │ │ │ bicseq r1, r1, ip, ror r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -35114,15 +35114,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ ldrheq r0, [r1, #128] @ 0x80 │ │ │ │ - mvneq r8, r4, asr r2 │ │ │ │ + mvneq r8, ip, asr r2 │ │ │ │ bicseq r1, r1, r0, lsl #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -35140,15 +35140,15 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b 15574 <__cxa_atexit@plt+0x909c> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - ldrdeq r8, [r8, #52]! @ 0x34 │ │ │ │ + ldrdeq r8, [r8, #60]! @ 0x3c │ │ │ │ bicseq r1, r1, r8, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2ea74 <__cxa_atexit@plt+0x2259c> │ │ │ │ @@ -35177,15 +35177,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, ror r1 │ │ │ │ + mvneq r8, ip, ror r1 │ │ │ │ andeq r0, r0, ip, lsr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2eac8 <__cxa_atexit@plt+0x225f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -35194,15 +35194,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 2eae0 <__cxa_atexit@plt+0x22608> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, ror #1 │ │ │ │ + mvneq r8, ip, ror #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2eba0 <__cxa_atexit@plt+0x226c8> │ │ │ │ ldr r2, [pc, #204] @ 2ebc0 <__cxa_atexit@plt+0x226e8> │ │ │ │ @@ -35255,18 +35255,18 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - mvneq r8, r4, asr r0 │ │ │ │ + mvneq r8, ip, asr r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - mvneq r8, r4, lsl #1 │ │ │ │ - mvneq r8, ip, asr #1 │ │ │ │ + mvneq r8, ip, lsl #1 │ │ │ │ + ldrdeq r8, [r8, #4]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2ec58 <__cxa_atexit@plt+0x22780> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -35301,18 +35301,18 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, r8, lsl #31 │ │ │ │ + strexheq r7, r0, [r8] │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - mvneq r7, r8, lsr #31 │ │ │ │ - strdeq r7, [r8, #240]! @ 0xf0 │ │ │ │ + strheq r7, [r8, #240]! @ 0xf0 │ │ │ │ + strdeq r7, [r8, #248]! @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ecc0 <__cxa_atexit@plt+0x227e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -35320,15 +35320,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 2eae0 <__cxa_atexit@plt+0x22608> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, ror #29 │ │ │ │ + strdeq r7, [r8, #228]! @ 0xe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -35347,15 +35347,15 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strheq r7, [r8, #232]! @ 0xe8 │ │ │ │ + mvneq r7, r0, asr #29 │ │ │ │ bicseq r0, r1, r0, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 2ed54 <__cxa_atexit@plt+0x2287c> │ │ │ │ add r9, pc, r9 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ @@ -35394,41 +35394,41 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - strdeq r7, [r8, #220]! @ 0xdc │ │ │ │ + mvneq r7, r4, lsl #28 │ │ │ │ @ instruction: 0x01b9e54d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ bicseq r0, r1, r8, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ee4c <__cxa_atexit@plt+0x22974> │ │ │ │ ldr r2, [pc, #36] @ 2ee54 <__cxa_atexit@plt+0x2297c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 2ee58 <__cxa_atexit@plt+0x22980> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 501e4c <__cxa_atexit@plt+0x4f5974> │ │ │ │ + b 1cc5bc <__cxa_atexit@plt+0x1c00e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, ror #26 │ │ │ │ - mvneq r7, ip, ror #30 │ │ │ │ + mvneq r7, r4, ror sp │ │ │ │ + mvneq r7, r4, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ee90 <__cxa_atexit@plt+0x229b8> │ │ │ │ ldr r2, [pc, #32] @ 2ee98 <__cxa_atexit@plt+0x229c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -35436,16 +35436,16 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 2ee9c <__cxa_atexit@plt+0x229c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, lsr #26 │ │ │ │ - mvneq r7, r4, lsr #30 │ │ │ │ + mvneq r7, ip, lsr #26 │ │ │ │ + mvneq r7, ip, lsr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2eed4 <__cxa_atexit@plt+0x229fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -35453,15 +35453,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r8, #200]! @ 0xc8 │ │ │ │ + mvneq r7, r0, ror #25 │ │ │ │ bicseq r0, r1, r0, asr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ef28 <__cxa_atexit@plt+0x22a50> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -35474,16 +35474,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 2ef34 <__cxa_atexit@plt+0x22a5c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13a98 <__cxa_atexit@plt+0x75c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e87c90 │ │ │ │ - stlexheq r7, r4, [r8] │ │ │ │ + @ instruction: 0x01e87c98 │ │ │ │ + stlexheq r7, ip, [r8] │ │ │ │ bicseq r0, r1, r4, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ @@ -35527,18 +35527,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ ldrsbeq sp, [r0, #224] @ 0xe0 │ │ │ │ - mvneq r7, r8, lsl ip │ │ │ │ + mvneq r7, r0, lsr #24 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strdeq r7, [r8, #180]! @ 0xb4 │ │ │ │ strdeq r7, [r8, #188]! @ 0xbc │ │ │ │ + mvneq r7, r4, lsl #24 │ │ │ │ bicseq r1, r1, ip, asr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -35635,17 +35635,17 @@ │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0x01d1009c │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - mvneq r7, r4, lsr #22 │ │ │ │ + mvneq r7, ip, lsr #22 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - mvneq r7, r8, lsl #21 │ │ │ │ + @ instruction: 0x01e87a90 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ ldrheq r0, [r1, #224] @ 0xe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -35687,15 +35687,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0x01e8799c │ │ │ │ + mvneq r7, r4, lsr #19 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f2c0 <__cxa_atexit@plt+0x22de8> │ │ │ │ ldr r2, [pc, #32] @ 2f2c8 <__cxa_atexit@plt+0x22df0> │ │ │ │ @@ -35704,16 +35704,16 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 2f2cc <__cxa_atexit@plt+0x22df4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r8, #132]! @ 0x84 │ │ │ │ - mvneq r7, r0, lsl #22 │ │ │ │ + strdeq r7, [r8, #140]! @ 0x8c │ │ │ │ + mvneq r7, r8, lsl #22 │ │ │ │ bicseq r0, r1, r4, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f30c <__cxa_atexit@plt+0x22e34> │ │ │ │ ldr r8, [pc, #36] @ 2f314 <__cxa_atexit@plt+0x22e3c> │ │ │ │ @@ -35724,15 +35724,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16a60 <__cxa_atexit@plt+0xa588> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sp, r0, ip, lsr #22 │ │ │ │ - mvneq r7, r0, lsr #17 │ │ │ │ + mvneq r7, r8, lsr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f384 <__cxa_atexit@plt+0x22eac> │ │ │ │ ldr r2, [pc, #104] @ 2f3a0 <__cxa_atexit@plt+0x22ec8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -35759,15 +35759,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2f3ac <__cxa_atexit@plt+0x22ed4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq r7, r8, asr r8 │ │ │ │ + mvneq r7, r0, ror #16 │ │ │ │ @ instruction: 0xffff990c │ │ │ │ bicseq pc, r0, r0, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1633ec8 <__cxa_atexit@plt+0x16279f0> │ │ │ │ @@ -35791,25 +35791,25 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #48] @ 2f44c <__cxa_atexit@plt+0x22f74> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4ff5f0 <__cxa_atexit@plt+0x4f3118> │ │ │ │ + b 1c9d60 <__cxa_atexit@plt+0x1bd888> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0x01e8779c │ │ │ │ - mvneq r7, r8, lsl #16 │ │ │ │ + mvneq r7, r4, lsr #15 │ │ │ │ + mvneq r7, r0, lsl r8 │ │ │ │ bicseq r0, r1, r0, lsr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f4c8 <__cxa_atexit@plt+0x22ff0> │ │ │ │ @@ -35840,16 +35840,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - mvneq r7, ip, lsl #14 │ │ │ │ - mvneq r7, r0, lsl #18 │ │ │ │ + mvneq r7, r4, lsl r7 │ │ │ │ + mvneq r7, r8, lsl #18 │ │ │ │ bicseq r0, r1, ip, lsl #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -35875,15 +35875,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvneq r7, ip, ror #12 │ │ │ │ + mvneq r7, r4, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f5ac <__cxa_atexit@plt+0x230d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -35891,15 +35891,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, lsl #12 │ │ │ │ + mvneq r7, r8, lsl #12 │ │ │ │ @ instruction: 0x01d10a98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ @@ -35943,15 +35943,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ bicseq sp, r0, ip, asr #16 │ │ │ │ - @ instruction: 0x01e8759c │ │ │ │ + mvneq r7, r4, lsr #11 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ ldrsbeq r0, [r1, #144] @ 0x90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -36003,16 +36003,16 @@ │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrsbeq pc, [r0, #172] @ 0xac @ │ │ │ │ - mvneq r7, r0, ror #8 │ │ │ │ - mvneq r7, ip, asr #10 │ │ │ │ + mvneq r7, r8, ror #8 │ │ │ │ + mvneq r7, r4, asr r5 │ │ │ │ bicseq pc, r0, r8, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 2f7dc <__cxa_atexit@plt+0x23304> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -36028,15 +36028,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2f7e0 <__cxa_atexit@plt+0x23308> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ bicseq pc, r0, r0, asr #20 │ │ │ │ bicseq pc, r0, r4, asr sl @ │ │ │ │ bicseq pc, r0, ip, lsl sl @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -36048,15 +36048,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 2f82c <__cxa_atexit@plt+0x23354> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ ldrsheq pc, [r0, #144] @ 0x90 @ │ │ │ │ bicseq pc, r0, r4, lsl #20 │ │ │ │ ldrsheq r0, [r1, #124] @ 0x7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -36087,15 +36087,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, lsr r3 │ │ │ │ + mvneq r7, r4, asr #6 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ bicseq r0, r1, ip, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f918 <__cxa_atexit@plt+0x23440> │ │ │ │ @@ -36107,69 +36107,69 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [pc, #36] @ 2f928 <__cxa_atexit@plt+0x23450> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b b7bd50 <__cxa_atexit@plt+0xb6f878> │ │ │ │ + b 9afbf4 <__cxa_atexit@plt+0x9a371c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq sp, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x01e87298 │ │ │ │ + mvneq r7, r0, lsr #5 │ │ │ │ bicseq r0, r1, ip, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2f954 <__cxa_atexit@plt+0x2347c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 2f958 <__cxa_atexit@plt+0x23480> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ bicseq sp, r0, r8, lsr #9 │ │ │ │ bicseq sp, r0, r0, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2f984 <__cxa_atexit@plt+0x234ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 2f988 <__cxa_atexit@plt+0x234b0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ bicseq sp, r0, ip, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldrheq r0, [r1, #36] @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f9e0 <__cxa_atexit@plt+0x23508> │ │ │ │ ldr r2, [pc, #36] @ 2f9e8 <__cxa_atexit@plt+0x23510> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 2f9ec <__cxa_atexit@plt+0x23514> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 501e4c <__cxa_atexit@plt+0x4f5974> │ │ │ │ + b 1cc5bc <__cxa_atexit@plt+0x1c00e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r8, #24]! │ │ │ │ - ldrdeq r7, [r8, #56]! @ 0x38 │ │ │ │ + mvneq r7, r0, ror #3 │ │ │ │ + mvneq r7, r0, ror #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fa24 <__cxa_atexit@plt+0x2354c> │ │ │ │ ldr r2, [pc, #32] @ 2fa2c <__cxa_atexit@plt+0x23554> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -36177,16 +36177,16 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 2fa30 <__cxa_atexit@plt+0x23558> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e87190 │ │ │ │ - @ instruction: 0x01e87390 │ │ │ │ + @ instruction: 0x01e87198 │ │ │ │ + @ instruction: 0x01e87398 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fa68 <__cxa_atexit@plt+0x23590> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -36194,15 +36194,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, asr #2 │ │ │ │ + mvneq r7, ip, asr #2 │ │ │ │ bicseq r0, r1, ip, lsr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fabc <__cxa_atexit@plt+0x235e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -36215,16 +36215,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 2fac8 <__cxa_atexit@plt+0x235f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13a98 <__cxa_atexit@plt+0x75c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r8, #12]! │ │ │ │ - mvneq r7, r0, lsl #6 │ │ │ │ + mvneq r7, r4, lsl #2 │ │ │ │ + mvneq r7, r8, lsl #6 │ │ │ │ ldrsbeq r0, [r1] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -36261,16 +36261,16 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ ldrsbeq sp, [r0, #40] @ 0x28 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - mvneq r7, ip, ror r0 │ │ │ │ - mvneq r7, r8, asr r0 │ │ │ │ + mvneq r7, r4, lsl #1 │ │ │ │ + mvneq r7, r0, rrx │ │ │ │ bicseq r0, r1, r8, lsr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -36353,17 +36353,17 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ bicseq pc, r0, r4, lsr r5 @ │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - mvneq r6, r0, ror #31 │ │ │ │ + mvneq r6, r8, ror #31 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - mvneq r6, r4, asr #30 │ │ │ │ + mvneq r6, ip, asr #30 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ bicseq r0, r1, r4, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -36405,15 +36405,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - mvneq r6, r4, ror #28 │ │ │ │ + mvneq r6, ip, ror #28 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fdf8 <__cxa_atexit@plt+0x23920> │ │ │ │ ldr r2, [pc, #32] @ 2fe00 <__cxa_atexit@plt+0x23928> │ │ │ │ @@ -36422,16 +36422,16 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 2fe04 <__cxa_atexit@plt+0x2392c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r6, [r8, #220]! @ 0xdc │ │ │ │ - mvneq r6, r8, asr #31 │ │ │ │ + mvneq r6, r4, asr #27 │ │ │ │ + ldrdeq r6, [r8, #240]! @ 0xf0 │ │ │ │ ldrsheq r0, [r1, #24] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fe44 <__cxa_atexit@plt+0x2396c> │ │ │ │ ldr r8, [pc, #36] @ 2fe4c <__cxa_atexit@plt+0x23974> │ │ │ │ @@ -36442,30 +36442,30 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16a60 <__cxa_atexit@plt+0xa588> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01d0cf90 │ │ │ │ - mvneq r6, r8, ror #26 │ │ │ │ + mvneq r6, r0, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fe84 <__cxa_atexit@plt+0x239ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2fe8c <__cxa_atexit@plt+0x239b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1633ec8 <__cxa_atexit@plt+0x16279f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r8, lsr #26 │ │ │ │ + mvneq r6, r0, lsr sp │ │ │ │ bicseq pc, r0, r4, ror #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2fef4 <__cxa_atexit@plt+0x23a1c> │ │ │ │ @@ -36482,25 +36482,25 @@ │ │ │ │ ldr r5, [r7, #12] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ ldr r5, [pc, #48] @ 2ff18 <__cxa_atexit@plt+0x23a40> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4ff5f0 <__cxa_atexit@plt+0x4f3118> │ │ │ │ + b 1c9d60 <__cxa_atexit@plt+0x1bd888> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldrdeq r6, [r8, #192]! @ 0xc0 │ │ │ │ - mvneq r6, ip, lsr sp │ │ │ │ + ldrdeq r6, [r8, #200]! @ 0xc8 │ │ │ │ + mvneq r6, r4, asr #26 │ │ │ │ bicseq pc, r0, r4, ror #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ff94 <__cxa_atexit@plt+0x23abc> │ │ │ │ @@ -36531,16 +36531,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - mvneq r6, r0, asr #24 │ │ │ │ - mvneq r6, r4, lsr lr │ │ │ │ + mvneq r6, r8, asr #24 │ │ │ │ + mvneq r6, ip, lsr lr │ │ │ │ bicseq pc, r0, r0, asr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -36566,15 +36566,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvneq r6, r0, lsr #23 │ │ │ │ + mvneq r6, r8, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30078 <__cxa_atexit@plt+0x23ba0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -36582,15 +36582,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, lsr fp │ │ │ │ + mvneq r6, ip, lsr fp │ │ │ │ bicseq pc, r0, r8, lsl #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ @@ -36637,16 +36637,16 @@ │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ bicseq ip, r0, r0, ror #26 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - mvneq r6, ip, lsr #21 │ │ │ │ - mvneq r6, r8, lsr #21 │ │ │ │ + strheq r6, [r8, #164]! @ 0xa4 │ │ │ │ + strheq r6, [r8, #160]! @ 0xa0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ ldrheq pc, [r0, #228] @ 0xe4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -36686,16 +36686,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r0, lsr #19 │ │ │ │ - mvneq r6, r0, ror #21 │ │ │ │ + mvneq r6, r8, lsr #19 │ │ │ │ + mvneq r6, r8, ror #21 │ │ │ │ ldrsheq pc, [r0, #196] @ 0xc4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30274 <__cxa_atexit@plt+0x23d9c> │ │ │ │ ldr sl, [pc, #52] @ 3027c <__cxa_atexit@plt+0x23da4> │ │ │ │ @@ -36710,16 +36710,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13a98 <__cxa_atexit@plt+0x75c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq sp, r0, r8, asr r2 │ │ │ │ - mvneq r6, r4, asr #18 │ │ │ │ - mvneq r6, r8, asr #21 │ │ │ │ + mvneq r6, ip, asr #18 │ │ │ │ + ldrdeq r6, [r8, #160]! @ 0xa0 │ │ │ │ bicseq pc, r0, r0, lsr #25 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -36744,15 +36744,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0x01d0f390 │ │ │ │ - ldrdeq r6, [r8, #140]! @ 0x8c │ │ │ │ + mvneq r6, r4, ror #17 │ │ │ │ bicseq pc, r0, r0, lsr ip @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3037c <__cxa_atexit@plt+0x23ea4> │ │ │ │ @@ -36782,15 +36782,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0x01d0ec90 │ │ │ │ - mvneq r6, ip, asr #16 │ │ │ │ + mvneq r6, r4, asr r8 │ │ │ │ bicseq lr, r0, r8, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 303e0 <__cxa_atexit@plt+0x23f08> │ │ │ │ ldr r2, [pc, #36] @ 303e8 <__cxa_atexit@plt+0x23f10> │ │ │ │ @@ -36800,16 +36800,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r8, #120]! @ 0x78 │ │ │ │ - mvneq r6, r4, asr #16 │ │ │ │ + mvneq r6, r0, ror #15 │ │ │ │ + mvneq r6, ip, asr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 30444 <__cxa_atexit@plt+0x23f6c> │ │ │ │ ldr lr, [pc, #64] @ 30450 <__cxa_atexit@plt+0x23f78> │ │ │ │ @@ -36827,15 +36827,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r6, ip, ror r7 │ │ │ │ + mvneq r6, r4, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #156] @ 30508 <__cxa_atexit@plt+0x24030> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r7, r8} │ │ │ │ @@ -36873,15 +36873,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 30510 <__cxa_atexit@plt+0x24038> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r6, [r8, #112]! @ 0x70 │ │ │ │ + strheq r6, [r8, #120]! @ 0x78 │ │ │ │ bicseq ip, r0, r4, asr r9 │ │ │ │ @ instruction: 0xfffe9024 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -36913,15 +36913,15 @@ │ │ │ │ b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ ldr r7, [pc, #20] @ 305b0 <__cxa_atexit@plt+0x240d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r0, lsl #14 │ │ │ │ + mvneq r6, r8, lsl #14 │ │ │ │ ldrheq ip, [r0, #128] @ 0x80 │ │ │ │ @ instruction: 0xfffe8f80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -36942,15 +36942,15 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - mvneq r6, ip, asr #11 │ │ │ │ + ldrdeq r6, [r8, #84]! @ 0x54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36970,15 +36970,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq r6, r0, asr r5 │ │ │ │ + mvneq r6, r8, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 306cc <__cxa_atexit@plt+0x241f4> │ │ │ │ ldr r2, [pc, #36] @ 306d4 <__cxa_atexit@plt+0x241fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -36987,16 +36987,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, ror #9 │ │ │ │ - mvneq r6, r8, asr r5 │ │ │ │ + strdeq r6, [r8, #68]! @ 0x44 │ │ │ │ + mvneq r6, r0, ror #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3071c <__cxa_atexit@plt+0x24244> │ │ │ │ @@ -37054,15 +37054,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 307e4 <__cxa_atexit@plt+0x2430c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r6, [r8, #76]! @ 0x4c │ │ │ │ + mvneq r6, r4, ror #9 │ │ │ │ bicseq ip, r0, r0, lsl #13 │ │ │ │ @ instruction: 0xfffe8d50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -37094,15 +37094,15 @@ │ │ │ │ b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ ldr r7, [pc, #20] @ 30884 <__cxa_atexit@plt+0x243ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, lsr #8 │ │ │ │ + mvneq r6, r4, lsr r4 │ │ │ │ ldrsbeq ip, [r0, #92] @ 0x5c │ │ │ │ @ instruction: 0xfffe8cac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -37124,15 +37124,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - ldrdeq r6, [r8, #40]! @ 0x28 │ │ │ │ + mvneq r6, r0, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30934 <__cxa_atexit@plt+0x2445c> │ │ │ │ ldr r2, [pc, #36] @ 3093c <__cxa_atexit@plt+0x24464> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -37141,16 +37141,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, lsl #5 │ │ │ │ - strdeq r6, [r8, #32]! │ │ │ │ + mvneq r6, ip, lsl #5 │ │ │ │ + strdeq r6, [r8, #40]! @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30978 <__cxa_atexit@plt+0x244a0> │ │ │ │ ldr r2, [pc, #32] @ 30980 <__cxa_atexit@plt+0x244a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -37158,16 +37158,16 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 30984 <__cxa_atexit@plt+0x244ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, lsr r2 │ │ │ │ - mvneq r6, r8, asr #8 │ │ │ │ + mvneq r6, r4, asr #4 │ │ │ │ + mvneq r6, r0, asr r4 │ │ │ │ bicseq pc, r0, r8, lsl r5 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 309c4 <__cxa_atexit@plt+0x244ec> │ │ │ │ ldr r8, [pc, #36] @ 309cc <__cxa_atexit@plt+0x244f4> │ │ │ │ @@ -37178,15 +37178,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16a60 <__cxa_atexit@plt+0xa588> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq ip, [r0, #72] @ 0x48 │ │ │ │ - mvneq r6, r8, ror #3 │ │ │ │ + strdeq r6, [r8, #16]! │ │ │ │ bicseq lr, r0, r0, lsl #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30a40 <__cxa_atexit@plt+0x24568> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -37213,15 +37213,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 30a64 <__cxa_atexit@plt+0x2458c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r0, lsr #3 │ │ │ │ + mvneq r6, r8, lsr #3 │ │ │ │ @ instruction: 0xffff8660 │ │ │ │ bicseq lr, r0, ip, lsl #17 │ │ │ │ bicseq sp, r0, r4, lsr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -37309,15 +37309,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq r5, [r8, #252]! @ 0xfc │ │ │ │ + mvneq r5, r4, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1633ec8 <__cxa_atexit@plt+0x16279f0> │ │ │ │ bicseq pc, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -37341,25 +37341,25 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #48] @ 30c84 <__cxa_atexit@plt+0x247ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4ff5f0 <__cxa_atexit@plt+0x4f3118> │ │ │ │ + b 1c9d60 <__cxa_atexit@plt+0x1bd888> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - mvneq r5, ip, ror #30 │ │ │ │ - ldrdeq r5, [r8, #240]! @ 0xf0 │ │ │ │ + mvneq r5, r4, ror pc │ │ │ │ + ldrdeq r5, [r8, #248]! @ 0xf8 │ │ │ │ ldrsheq pc, [r0, #20] @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -37389,15 +37389,15 @@ │ │ │ │ b 30d0c <__cxa_atexit@plt+0x24834> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - mvneq r6, ip, asr #1 │ │ │ │ + ldrdeq r6, [r8, #4]! │ │ │ │ bicseq pc, r0, ip, ror #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -37438,18 +37438,18 @@ │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, lsr #28 │ │ │ │ + mvneq r5, r4, lsr lr │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - strdeq r5, [r8, #216]! @ 0xd8 │ │ │ │ + mvneq r5, r0, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30e24 <__cxa_atexit@plt+0x2494c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -37457,15 +37457,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, lsl #27 │ │ │ │ + @ instruction: 0x01e85d90 │ │ │ │ bicseq pc, r0, ip, ror r0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ @@ -37508,15 +37508,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - mvneq r5, r4, lsr sp │ │ │ │ + mvneq r5, ip, lsr sp │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ ldrheq lr, [r0, #248] @ 0xf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ @@ -37559,16 +37559,16 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 30fc8 <__cxa_atexit@plt+0x24af0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r8, #184]! @ 0xb8 │ │ │ │ - mvneq r5, r4, lsl #28 │ │ │ │ + mvneq r5, r0, lsl #24 │ │ │ │ + mvneq r5, ip, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 31024 <__cxa_atexit@plt+0x24b4c> │ │ │ │ ldr r2, [pc, #68] @ 31030 <__cxa_atexit@plt+0x24b58> │ │ │ │ @@ -37580,30 +37580,30 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 3101c <__cxa_atexit@plt+0x24b44> │ │ │ │ ldr r3, [pc, #40] @ 31038 <__cxa_atexit@plt+0x24b60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7970c <__cxa_atexit@plt+0xb6d234> │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r5, r0, lsr #23 │ │ │ │ + mvneq r5, r8, lsr #23 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 31058 <__cxa_atexit@plt+0x24b80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7970c <__cxa_atexit@plt+0xb6d234> │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #84] @ 310c0 <__cxa_atexit@plt+0x24be8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -37616,15 +37616,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 310b8 <__cxa_atexit@plt+0x24be0> │ │ │ │ ldr r3, [pc, #40] @ 310c8 <__cxa_atexit@plt+0x24bf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -37637,26 +37637,26 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 31100 <__cxa_atexit@plt+0x24c28> │ │ │ │ ldr r3, [pc, #24] @ 3110c <__cxa_atexit@plt+0x24c34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3112c <__cxa_atexit@plt+0x24c54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -37673,28 +37673,28 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 311a0 <__cxa_atexit@plt+0x24cc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrsheq fp, [r0, #216] @ 0xd8 │ │ │ │ - mvneq r5, r0, lsr #20 │ │ │ │ + mvneq r5, r8, lsr #20 │ │ │ │ bicseq fp, r0, r4, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 311c4 <__cxa_atexit@plt+0x24cec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldrsbeq fp, [r0, #184] @ 0xb8 │ │ │ │ bicseq sp, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -37719,23 +37719,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, lsr #19 │ │ │ │ - mvneq r5, r0, ror #19 │ │ │ │ - mvneq r5, r4, lsl #20 │ │ │ │ + mvneq r5, r8, lsr #19 │ │ │ │ + mvneq r5, r8, ror #19 │ │ │ │ + mvneq r5, ip, lsl #20 │ │ │ │ ldrsbeq lr, [r0, #184] @ 0xb8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b a3678 <__cxa_atexit@plt+0x971a0> │ │ │ │ + b 3b2c2c <__cxa_atexit@plt+0x3a6754> │ │ │ │ bicseq sp, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 312a4 <__cxa_atexit@plt+0x24dcc> │ │ │ │ ldr r2, [pc, #36] @ 312ac <__cxa_atexit@plt+0x24dd4> │ │ │ │ @@ -37745,16 +37745,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r4, lsl r9 │ │ │ │ - mvneq r5, ip, lsr #20 │ │ │ │ + mvneq r5, ip, lsl r9 │ │ │ │ + mvneq r5, r4, lsr sl │ │ │ │ ldrheq sp, [r0, #60] @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 31330 <__cxa_atexit@plt+0x24e58> │ │ │ │ @@ -37787,17 +37787,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0x01b9b616 │ │ │ │ - mvneq r5, r4, lsr #17 │ │ │ │ - strdeq r5, [r8, #156]! @ 0x9c │ │ │ │ - mvneq r5, r4, lsl #18 │ │ │ │ + mvneq r5, ip, lsr #17 │ │ │ │ + mvneq r5, r4, lsl #20 │ │ │ │ + mvneq r5, ip, lsl #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31394 <__cxa_atexit@plt+0x24ebc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -37805,15 +37805,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, lsl r8 │ │ │ │ + mvneq r5, r0, lsr #16 │ │ │ │ bicseq sp, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 31480 <__cxa_atexit@plt+0x24fa8> │ │ │ │ @@ -37872,24 +37872,24 @@ │ │ │ │ ldr r7, [pc, #28] @ 314b0 <__cxa_atexit@plt+0x24fd8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r8, #112]! @ 0x70 │ │ │ │ - mvneq r5, r0, lsr r8 │ │ │ │ + ldrdeq r5, [r8, #120]! @ 0x78 │ │ │ │ + mvneq r5, r8, lsr r8 │ │ │ │ ldrsbeq ip, [r0, #252] @ 0xfc │ │ │ │ @ instruction: 0xfffed028 │ │ │ │ @ instruction: 0xfffed18c │ │ │ │ bicseq sp, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffed11c │ │ │ │ @ instruction: 0xfffed088 │ │ │ │ - mvneq r5, r8, ror r7 │ │ │ │ - mvneq r5, r4, asr r7 │ │ │ │ + mvneq r5, r0, lsl #15 │ │ │ │ + mvneq r5, ip, asr r7 │ │ │ │ bicseq sp, r0, ip, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3153c <__cxa_atexit@plt+0x25064> │ │ │ │ @@ -37915,15 +37915,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, lsr #13 │ │ │ │ + mvneq r5, r8, lsr #13 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ bicseq sp, r0, r0, lsl #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 31578 <__cxa_atexit@plt+0x250a0> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -38023,15 +38023,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldrdeq r5, [r8, #76]! @ 0x4c │ │ │ │ + mvneq r5, r4, ror #9 │ │ │ │ ldrsbeq sp, [r0, #176] @ 0xb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31754 <__cxa_atexit@plt+0x2527c> │ │ │ │ @@ -38103,18 +38103,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r5, [r8, #52]! @ 0x34 │ │ │ │ + ldrdeq r5, [r8, #60]! @ 0x3c │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - mvneq r5, r4, lsr r4 │ │ │ │ + mvneq r5, ip, lsr r4 │ │ │ │ bicseq sp, r0, r8, lsl #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38144,15 +38144,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - @ instruction: 0x01e85390 │ │ │ │ + @ instruction: 0x01e85398 │ │ │ │ ldrsheq sp, [r0, #144] @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31984 <__cxa_atexit@plt+0x254ac> │ │ │ │ @@ -38194,15 +38194,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - mvneq r5, r0, ror r2 │ │ │ │ + mvneq r5, r8, ror r2 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1633ec8 <__cxa_atexit@plt+0x16279f0> │ │ │ │ @@ -38228,25 +38228,25 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ ldr r5, [pc, #48] @ 31a60 <__cxa_atexit@plt+0x25588> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 4ff5f0 <__cxa_atexit@plt+0x4f3118> │ │ │ │ + b 1c9d60 <__cxa_atexit@plt+0x1bd888> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0x01e85190 │ │ │ │ - strdeq r5, [r8, #20]! │ │ │ │ + @ instruction: 0x01e85198 │ │ │ │ + strdeq r5, [r8, #28]! │ │ │ │ @ instruction: 0x01d0e39c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -38276,15 +38276,15 @@ │ │ │ │ b 31ae8 <__cxa_atexit@plt+0x25610> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strdeq r5, [r8, #32]! │ │ │ │ + strdeq r5, [r8, #40]! @ 0x28 │ │ │ │ bicseq lr, r0, r4, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -38311,15 +38311,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - mvneq r5, ip, rrx │ │ │ │ + mvneq r5, r4, ror r0 │ │ │ │ ldrsbeq lr, [r0, #20] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 31bec <__cxa_atexit@plt+0x25714> │ │ │ │ @@ -38334,39 +38334,39 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 31be4 <__cxa_atexit@plt+0x2570c> │ │ │ │ ldr r3, [pc, #44] @ 31c00 <__cxa_atexit@plt+0x25728> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ + b 3c435c <__cxa_atexit@plt+0x3b7e84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r4, r4, ror #31 │ │ │ │ + mvneq r4, ip, ror #31 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq lr, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 31c28 <__cxa_atexit@plt+0x25750> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ + b 3c435c <__cxa_atexit@plt+0x3b7e84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ + b c60dec <__cxa_atexit@plt+0xc54914> │ │ │ │ bicseq lr, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31c8c <__cxa_atexit@plt+0x257b4> │ │ │ │ ldr r2, [pc, #48] @ 31c94 <__cxa_atexit@plt+0x257bc> │ │ │ │ @@ -38376,20 +38376,20 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 31c9c <__cxa_atexit@plt+0x257c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b3988 <__cxa_atexit@plt+0xa74b0> │ │ │ │ + b 3c2f3c <__cxa_atexit@plt+0x3b6a64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq fp, r0, ip, lsl r2 │ │ │ │ - mvneq r4, r4, lsr #30 │ │ │ │ + mvneq r4, ip, lsr #30 │ │ │ │ bicseq lr, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 31cd4 <__cxa_atexit@plt+0x257fc> │ │ │ │ ldr r3, [pc, #48] @ 31cf0 <__cxa_atexit@plt+0x25818> │ │ │ │ @@ -38447,15 +38447,15 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ bicseq sp, r0, r0, lsl #20 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - mvneq r4, r8, asr lr │ │ │ │ + mvneq r4, r0, ror #28 │ │ │ │ ldrheq sp, [r0, #244] @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38472,15 +38472,15 @@ │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - ldrdeq r4, [r8, #220]! @ 0xdc │ │ │ │ + mvneq r4, r4, ror #27 │ │ │ │ bicseq sp, r0, r4, lsr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31e6c <__cxa_atexit@plt+0x25994> │ │ │ │ ldr r2, [pc, #72] @ 31e74 <__cxa_atexit@plt+0x2599c> │ │ │ │ @@ -38500,15 +38500,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvneq r4, r0, ror #26 │ │ │ │ + mvneq r4, r8, ror #26 │ │ │ │ bicseq sp, r0, r4, lsr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 322c4 <__cxa_atexit@plt+0x25dec> │ │ │ │ @@ -38532,15 +38532,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrheq sl, [r0, #244] @ 0xf4 │ │ │ │ - mvneq r4, ip, asr #25 │ │ │ │ + ldrdeq r4, [r8, #196]! @ 0xc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -38578,16 +38578,16 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq r4, r4, asr #24 │ │ │ │ - mvneq r4, r0, asr ip │ │ │ │ + mvneq r4, ip, asr #24 │ │ │ │ + mvneq r4, r8, asr ip │ │ │ │ ldrheq sl, [r0, #224] @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -38609,15 +38609,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strheq r4, [r8, #184]! @ 0xb8 │ │ │ │ + mvneq r4, r0, asr #23 │ │ │ │ bicseq sp, r0, ip, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 32094 <__cxa_atexit@plt+0x25bbc> │ │ │ │ @@ -38632,39 +38632,39 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3208c <__cxa_atexit@plt+0x25bb4> │ │ │ │ ldr r3, [pc, #44] @ 320a8 <__cxa_atexit@plt+0x25bd0> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ + b 3c435c <__cxa_atexit@plt+0x3b7e84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r4, ip, lsr fp │ │ │ │ + mvneq r4, r4, asr #22 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrheq sp, [r0, #192] @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 320d0 <__cxa_atexit@plt+0x25bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ + b 3c435c <__cxa_atexit@plt+0x3b7e84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ + b c60dec <__cxa_atexit@plt+0xc54914> │ │ │ │ bicseq sp, r0, ip, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32134 <__cxa_atexit@plt+0x25c5c> │ │ │ │ ldr r2, [pc, #48] @ 3213c <__cxa_atexit@plt+0x25c64> │ │ │ │ @@ -38674,20 +38674,20 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 32144 <__cxa_atexit@plt+0x25c6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b3988 <__cxa_atexit@plt+0xa74b0> │ │ │ │ + b 3c2f3c <__cxa_atexit@plt+0x3b6a64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq sl, r0, ip, lsr #27 │ │ │ │ - mvneq r4, ip, ror sl │ │ │ │ + mvneq r4, r4, lsl #21 │ │ │ │ bicseq sp, r0, r0, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3217c <__cxa_atexit@plt+0x25ca4> │ │ │ │ ldr r3, [pc, #48] @ 32198 <__cxa_atexit@plt+0x25cc0> │ │ │ │ @@ -38745,15 +38745,15 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ bicseq sl, r0, r8, lsr sp │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - strheq r4, [r8, #144]! @ 0x90 │ │ │ │ + strheq r4, [r8, #152]! @ 0x98 │ │ │ │ bicseq sp, r0, ip, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38770,15 +38770,15 @@ │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - mvneq r4, r4, lsr r9 │ │ │ │ + mvneq r4, ip, lsr r9 │ │ │ │ ldrsheq sp, [r0, #168] @ 0xa8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 323d0 <__cxa_atexit@plt+0x25ef8> │ │ │ │ @@ -38856,20 +38856,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq sl, r0, ip, lsl #21 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ bicseq sl, r0, r0, asr fp │ │ │ │ - mvneq r4, r8, ror #16 │ │ │ │ - mvneq r4, ip, ror #16 │ │ │ │ + mvneq r4, r0, ror r8 │ │ │ │ + mvneq r4, r4, ror r8 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - mvneq r4, r0, lsl #16 │ │ │ │ + mvneq r4, r8, lsl #16 │ │ │ │ @ instruction: 0x01d0d990 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ @@ -38929,18 +38929,18 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ bicseq sl, r0, r0, lsl #20 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - mvneq r4, r0, lsl #14 │ │ │ │ - mvneq r4, r4, lsl #14 │ │ │ │ + mvneq r4, r8, lsl #14 │ │ │ │ + mvneq r4, ip, lsl #14 │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ - strheq r4, [r8, #100]! @ 0x64 │ │ │ │ + strheq r4, [r8, #108]! @ 0x6c │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ bicseq sl, r0, r4, asr #19 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -39027,31 +39027,31 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r4, ip, ror r7 │ │ │ │ + mvneq r4, r4, lsl #15 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - mvneq r4, r0, lsr #10 │ │ │ │ + mvneq r4, r8, lsr #10 │ │ │ │ bicseq sp, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 326f0 <__cxa_atexit@plt+0x26218> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 326f4 <__cxa_atexit@plt+0x2621c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r4, [r8, #104]! @ 0x68 │ │ │ │ + mvneq r4, r0, ror #13 │ │ │ │ ldrsbeq sp, [r0, #108] @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 32740 <__cxa_atexit@plt+0x26268> │ │ │ │ ldr r2, [pc, #104] @ 32780 <__cxa_atexit@plt+0x262a8> │ │ │ │ @@ -39077,18 +39077,18 @@ │ │ │ │ b 322c4 <__cxa_atexit@plt+0x25dec> │ │ │ │ ldr r7, [pc, #24] @ 32784 <__cxa_atexit@plt+0x262ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - b 9f95c <__cxa_atexit@plt+0x93484> │ │ │ │ + b 3aef10 <__cxa_atexit@plt+0x3a2a38> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq r4, r0, lsr #12 │ │ │ │ - mvneq r4, ip, ror r6 │ │ │ │ + mvneq r4, r8, lsr #12 │ │ │ │ + mvneq r4, r4, lsl #13 │ │ │ │ bicseq sp, r0, r8, lsr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -39098,16 +39098,16 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 322c4 <__cxa_atexit@plt+0x25dec> │ │ │ │ ldr r2, [pc, #16] @ 327d4 <__cxa_atexit@plt+0x262fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #4] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 9f95c <__cxa_atexit@plt+0x93484> │ │ │ │ - mvneq r4, r8, asr #11 │ │ │ │ + b 3aef10 <__cxa_atexit@plt+0x3a2a38> │ │ │ │ + ldrdeq r4, [r8, #80]! @ 0x50 │ │ │ │ bicseq sp, r0, r8, lsl #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, fp │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r5 │ │ │ │ @@ -39151,18 +39151,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ mov fp, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, lsl #7 │ │ │ │ + @ instruction: 0x01e84390 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - mvneq r4, r4, lsr r3 │ │ │ │ + mvneq r4, ip, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 328e8 <__cxa_atexit@plt+0x26410> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -39170,15 +39170,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, asr #5 │ │ │ │ + mvneq r4, ip, asr #5 │ │ │ │ bicseq sp, r0, r0, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32928 <__cxa_atexit@plt+0x26450> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -39186,15 +39186,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 32930 <__cxa_atexit@plt+0x26458> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16a60 <__cxa_atexit@plt+0xa588> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, lsl #5 │ │ │ │ + mvneq r4, r8, lsl #5 │ │ │ │ ldrsbeq sp, [r0, #76] @ 0x4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #124 @ 0x7c │ │ │ │ cmp r2, lr │ │ │ │ @@ -39262,16 +39262,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, #124 @ 0x7c │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xffffe9e8 │ │ │ │ - mvneq r4, r8, lsl r2 │ │ │ │ - mvneq r4, r8, lsl #4 │ │ │ │ + mvneq r4, r0, lsr #4 │ │ │ │ + mvneq r4, r0, lsl r2 │ │ │ │ @ instruction: 0xfffff144 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xffffe9cc │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ bicseq sp, r0, r8, asr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -39341,15 +39341,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe4dc │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ @ instruction: 0xffffe4e4 │ │ │ │ @ instruction: 0xffffe7c0 │ │ │ │ @ instruction: 0xffffe644 │ │ │ │ @ instruction: 0xffffe740 │ │ │ │ - mvneq r4, ip, rrx │ │ │ │ + mvneq r4, r4, ror r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 32bfc <__cxa_atexit@plt+0x26724> │ │ │ │ @@ -39362,30 +39362,30 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 32bf4 <__cxa_atexit@plt+0x2671c> │ │ │ │ ldr r3, [pc, #40] @ 32c10 <__cxa_atexit@plt+0x26738> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7970c <__cxa_atexit@plt+0xb6d234> │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r3, r8, asr #31 │ │ │ │ + ldrdeq r3, [r8, #240]! @ 0xf0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 32c30 <__cxa_atexit@plt+0x26758> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7970c <__cxa_atexit@plt+0xb6d234> │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 32c74 <__cxa_atexit@plt+0x2679c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -39430,28 +39430,28 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 32d1c <__cxa_atexit@plt+0x26844> │ │ │ │ ldr r7, [pc, #76] @ 32d40 <__cxa_atexit@plt+0x26868> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 32d3c <__cxa_atexit@plt+0x26864> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldrdeq r3, [r8, #236]! @ 0xec │ │ │ │ + mvneq r3, r4, ror #29 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0x01d0b990 │ │ │ │ @ instruction: 0xfffecb10 │ │ │ │ bicseq fp, r0, r8, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -39462,15 +39462,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32d84 <__cxa_atexit@plt+0x268ac> │ │ │ │ ldr r7, [pc, #36] @ 32d98 <__cxa_atexit@plt+0x268c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r7, [pc, #16] @ 32d9c <__cxa_atexit@plt+0x268c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffeca90 │ │ │ │ bicseq fp, r0, r8, lsr #18 │ │ │ │ @@ -39489,15 +39489,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 32df0 <__cxa_atexit@plt+0x26918> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ - ldrdeq r3, [r8, #252]! @ 0xfc │ │ │ │ + mvneq r3, r4, ror #31 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ bicseq ip, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -39546,16 +39546,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 32ed8 <__cxa_atexit@plt+0x26a00> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, ror sp │ │ │ │ - mvneq r3, r0, ror pc │ │ │ │ + mvneq r3, ip, ror sp │ │ │ │ + mvneq r3, r8, ror pc │ │ │ │ @ instruction: 0x01d0c198 │ │ │ │ @ instruction: 0xffff1244 │ │ │ │ @ instruction: 0xffff1508 │ │ │ │ @ instruction: 0xffff12ec │ │ │ │ @ instruction: 0x01d0a098 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -39592,15 +39592,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, lsr #24 │ │ │ │ + mvneq r3, r4, lsr ip │ │ │ │ bicseq fp, r0, r4, lsl #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -39633,23 +39633,23 @@ │ │ │ │ ldr r7, [pc, #24] @ 33030 <__cxa_atexit@plt+0x26b58> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r3, [r8, #180]! @ 0xb4 │ │ │ │ + ldrdeq r3, [r8, #188]! @ 0xbc │ │ │ │ bicseq fp, r0, r0, lsl #18 │ │ │ │ @ instruction: 0xfffef03c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ bicseq ip, r0, r0, asr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r9, r5, #24 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3314c <__cxa_atexit@plt+0x26c74> │ │ │ │ @@ -39715,17 +39715,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - mvneq r3, r4, lsr fp │ │ │ │ - strdeq r3, [r8, #164]! @ 0xa4 │ │ │ │ - mvneq r3, ip, lsl fp │ │ │ │ + mvneq r3, ip, lsr fp │ │ │ │ + strdeq r3, [r8, #172]! @ 0xac │ │ │ │ + mvneq r3, r4, lsr #22 │ │ │ │ bicseq ip, r0, r4, lsr #16 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 33210 <__cxa_atexit@plt+0x26d38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -39762,17 +39762,17 @@ │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - mvneq r3, ip, asr #20 │ │ │ │ - mvneq r3, ip, lsl #20 │ │ │ │ - mvneq r3, r4, lsr sl │ │ │ │ + mvneq r3, r4, asr sl │ │ │ │ + mvneq r3, r4, lsl sl │ │ │ │ + mvneq r3, ip, lsr sl │ │ │ │ bicseq ip, r0, r4, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -39800,15 +39800,15 @@ │ │ │ │ str r9, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, lsr #18 │ │ │ │ + mvneq r3, r4, lsr r9 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ bicseq fp, r0, r8, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33324 <__cxa_atexit@plt+0x26e4c> │ │ │ │ @@ -39827,16 +39827,16 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13a98 <__cxa_atexit@plt+0x75c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq fp, r0, ip, lsr #26 │ │ │ │ bicseq fp, r0, r4, lsr sp │ │ │ │ - @ instruction: 0x01e83894 │ │ │ │ - mvneq r3, ip, lsr sl │ │ │ │ + @ instruction: 0x01e8389c │ │ │ │ + mvneq r3, r4, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33370 <__cxa_atexit@plt+0x26e98> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -39844,15 +39844,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, lsr r8 │ │ │ │ + mvneq r3, r4, asr #16 │ │ │ │ bicseq ip, r0, r8, lsl #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ @@ -39905,16 +39905,16 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - ldrdeq r3, [r8, #116]! @ 0x74 │ │ │ │ - mvneq r3, r4, asr #15 │ │ │ │ + ldrdeq r3, [r8, #124]! @ 0x7c │ │ │ │ + mvneq r3, ip, asr #15 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0x01d0c894 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ @@ -39972,16 +39972,16 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r8, r9 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ - strheq r3, [r8, #96]! @ 0x60 │ │ │ │ - @ instruction: 0x01e83890 │ │ │ │ + strheq r3, [r8, #104]! @ 0x68 │ │ │ │ + @ instruction: 0x01e83898 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -40016,15 +40016,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r8, #92]! @ 0x5c │ │ │ │ + mvneq r3, r4, ror #11 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33668 <__cxa_atexit@plt+0x27190> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -40034,15 +40034,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, asr #10 │ │ │ │ + mvneq r3, ip, asr #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 336c8 <__cxa_atexit@plt+0x271f0> │ │ │ │ @@ -40117,22 +40117,22 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldrsheq r9, [r0, #188] @ 0xbc │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ bicseq r9, r0, ip, lsl #25 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - mvneq r3, r0, ror #8 │ │ │ │ - mvneq r3, r0, asr r4 │ │ │ │ + mvneq r3, r8, ror #8 │ │ │ │ + mvneq r3, r8, asr r4 │ │ │ │ bicseq ip, r0, r0, asr #9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b a85544 <__cxa_atexit@plt+0xa7906c> │ │ │ │ + b 8b93e8 <__cxa_atexit@plt+0x8acf10> │ │ │ │ bicseq fp, r0, r4, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 337f8 <__cxa_atexit@plt+0x27320> │ │ │ │ add r9, pc, r9 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ @@ -40165,15 +40165,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ @ instruction: 0x01b999da │ │ │ │ - mvneq r3, ip, asr r3 │ │ │ │ + mvneq r3, r4, ror #6 │ │ │ │ bicseq sl, r0, ip, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 338dc <__cxa_atexit@plt+0x27404> │ │ │ │ @@ -40186,31 +40186,31 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 338d4 <__cxa_atexit@plt+0x273fc> │ │ │ │ ldr r3, [pc, #40] @ 338f0 <__cxa_atexit@plt+0x27418> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7970c <__cxa_atexit@plt+0xb6d234> │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvneq r3, r8, ror #5 │ │ │ │ + strdeq r3, [r8, #32]! │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrheq sl, [r0, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 33914 <__cxa_atexit@plt+0x2743c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b b7970c <__cxa_atexit@plt+0xb6d234> │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01d0ad94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 339b0 <__cxa_atexit@plt+0x274d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ @@ -40231,15 +40231,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 339a0 <__cxa_atexit@plt+0x274c8> │ │ │ │ ldr r7, [pc, #72] @ 339c0 <__cxa_atexit@plt+0x274e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 339bc <__cxa_atexit@plt+0x274e4> │ │ │ │ @@ -40268,15 +40268,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 33a2c <__cxa_atexit@plt+0x27554> │ │ │ │ ldr r7, [pc, #64] @ 33a4c <__cxa_atexit@plt+0x27574> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 33a48 <__cxa_atexit@plt+0x27570> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -40297,15 +40297,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33a90 <__cxa_atexit@plt+0x275b8> │ │ │ │ ldr r7, [pc, #36] @ 33aa4 <__cxa_atexit@plt+0x275cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b b7747c <__cxa_atexit@plt+0xb6afa4> │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r7, [pc, #16] @ 33aa8 <__cxa_atexit@plt+0x275d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffebd84 │ │ │ │ bicseq sl, r0, ip, lsl ip │ │ │ │ @@ -40324,15 +40324,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 33afc <__cxa_atexit@plt+0x27624> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ - ldrdeq r3, [r8, #32]! │ │ │ │ + ldrdeq r3, [r8, #40]! @ 0x28 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ bicseq fp, r0, ip, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 33b1c <__cxa_atexit@plt+0x27644> │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -40366,15 +40366,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ @ instruction: 0x01b99543 │ │ │ │ - mvneq r3, r8, lsr r0 │ │ │ │ + mvneq r3, r0, asr #32 │ │ │ │ ldrsbeq ip, [r0, #4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33bf0 <__cxa_atexit@plt+0x27718> │ │ │ │ ldr r2, [pc, #52] @ 33bf8 <__cxa_atexit@plt+0x27720> │ │ │ │ @@ -40385,69 +40385,69 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [pc, #36] @ 33c00 <__cxa_atexit@plt+0x27728> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b b7bd50 <__cxa_atexit@plt+0xb6f878> │ │ │ │ + b 9afbf4 <__cxa_atexit@plt+0x9a371c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r9, r0, r0, lsl r2 │ │ │ │ - mvneq r2, r0, asr #31 │ │ │ │ + mvneq r2, r8, asr #31 │ │ │ │ bicseq ip, r0, r4, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 33c2c <__cxa_atexit@plt+0x27754> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 33c30 <__cxa_atexit@plt+0x27758> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrsbeq r9, [r0, #16] │ │ │ │ bicseq r9, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 33c5c <__cxa_atexit@plt+0x27784> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 33c60 <__cxa_atexit@plt+0x27788> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrheq r9, [r0, #20] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldrsbeq fp, [r0, #252] @ 0xfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33cb8 <__cxa_atexit@plt+0x277e0> │ │ │ │ ldr r2, [pc, #36] @ 33cc0 <__cxa_atexit@plt+0x277e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 33cc4 <__cxa_atexit@plt+0x277ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 501e4c <__cxa_atexit@plt+0x4f5974> │ │ │ │ + b 1cc5bc <__cxa_atexit@plt+0x1c00e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, lsl #30 │ │ │ │ - mvneq r3, r0, lsl #2 │ │ │ │ + mvneq r2, r8, lsl #30 │ │ │ │ + mvneq r3, r8, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33cfc <__cxa_atexit@plt+0x27824> │ │ │ │ ldr r2, [pc, #32] @ 33d04 <__cxa_atexit@plt+0x2782c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -40455,16 +40455,16 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 33d08 <__cxa_atexit@plt+0x27830> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r2, [r8, #232]! @ 0xe8 │ │ │ │ - strheq r3, [r8, #8]! │ │ │ │ + mvneq r2, r0, asr #29 │ │ │ │ + mvneq r3, r0, asr #1 │ │ │ │ bicseq sl, r0, ip, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33d54 <__cxa_atexit@plt+0x2787c> │ │ │ │ ldr r2, [pc, #48] @ 33d5c <__cxa_atexit@plt+0x27884> │ │ │ │ @@ -40474,28 +40474,28 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #36] @ 33d64 <__cxa_atexit@plt+0x2788c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq r9, r0, ip, ror r5 │ │ │ │ - mvneq r2, ip, asr lr │ │ │ │ + mvneq r2, r4, ror #28 │ │ │ │ bicseq r9, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 33d88 <__cxa_atexit@plt+0x278b0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ bicseq r9, r0, r4, lsl r0 │ │ │ │ bicseq sl, r0, r0, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -40520,25 +40520,25 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r8, #220]! @ 0xdc │ │ │ │ - mvneq r2, ip, lsl lr │ │ │ │ - mvneq r2, r0, asr #28 │ │ │ │ + mvneq r2, r4, ror #27 │ │ │ │ + mvneq r2, r4, lsr #28 │ │ │ │ + mvneq r2, r8, asr #28 │ │ │ │ bicseq fp, r0, r0, lsr lr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [pc, #4] @ 33e34 <__cxa_atexit@plt+0x2795c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 28fc90 <__cxa_atexit@plt+0x2837b8> │ │ │ │ + b 71e95c <__cxa_atexit@plt+0x712484> │ │ │ │ bicseq r9, r0, ip, lsr r4 │ │ │ │ bicseq fp, r0, r4, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -40574,15 +40574,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 33ee4 <__cxa_atexit@plt+0x27a0c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, asr #26 │ │ │ │ + mvneq r2, r8, asr #26 │ │ │ │ bicseq fp, r0, r8, lsl #3 │ │ │ │ @ instruction: 0xffff0220 │ │ │ │ @ instruction: 0xffff04e4 │ │ │ │ @ instruction: 0xffff02c8 │ │ │ │ ldrheq sl, [r0, #80] @ 0x50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -40640,23 +40640,23 @@ │ │ │ │ ldr r7, [pc, #24] @ 33fec <__cxa_atexit@plt+0x27b14> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, lsl #25 │ │ │ │ + mvneq r2, ip, lsl #25 │ │ │ │ ldrsbeq sl, [r0, #72] @ 0x48 │ │ │ │ @ instruction: 0xfffea8cc │ │ │ │ @ instruction: 0xfffead78 │ │ │ │ @ instruction: 0xfffeaa38 │ │ │ │ @ instruction: 0xfffea964 │ │ │ │ - mvneq r2, r4, lsl ip │ │ │ │ - mvneq r2, r8, lsr ip │ │ │ │ - mvneq r2, r8, lsl #24 │ │ │ │ + mvneq r2, ip, lsl ip │ │ │ │ + mvneq r2, r0, asr #24 │ │ │ │ + mvneq r2, r0, lsl ip │ │ │ │ ldrheq fp, [r0, #36] @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 34028 <__cxa_atexit@plt+0x27b50> │ │ │ │ add r9, pc, r9 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ @@ -40709,30 +40709,30 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldrdeq r2, [r8, #172]! @ 0xac │ │ │ │ + mvneq r2, r4, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34130 <__cxa_atexit@plt+0x27c58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 34138 <__cxa_atexit@plt+0x27c60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, ror sl │ │ │ │ + mvneq r2, r0, lsl #21 │ │ │ │ ldrsbeq sl, [r0, #116] @ 0x74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -40765,23 +40765,23 @@ │ │ │ │ ldr r7, [pc, #24] @ 341e0 <__cxa_atexit@plt+0x27d08> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r2, r4, lsr #20 │ │ │ │ + mvneq r2, ip, lsr #20 │ │ │ │ bicseq sl, r0, r0, asr r7 │ │ │ │ @ instruction: 0xfffede8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ bicseq fp, r0, ip, lsr #20 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34360 <__cxa_atexit@plt+0x27e88> │ │ │ │ @@ -40881,18 +40881,18 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #3 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ mov r9, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - mvneq r2, r8, asr r9 │ │ │ │ + mvneq r2, r0, ror #18 │ │ │ │ bicseq r8, r0, r0, ror #26 │ │ │ │ - mvneq r2, r0, asr r9 │ │ │ │ - mvneq r2, r8, ror r9 │ │ │ │ + mvneq r2, r8, asr r9 │ │ │ │ + mvneq r2, r0, lsl #19 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ bicseq r8, r0, r8, asr #25 │ │ │ │ ldrsbeq r9, [r0, #252] @ 0xfc │ │ │ │ bicseq r9, r0, r0, lsl #30 │ │ │ │ @ instruction: 0xfffe804c │ │ │ │ @ instruction: 0xfffe835c │ │ │ │ bicseq r9, r0, r0, asr pc │ │ │ │ @@ -40921,40 +40921,40 @@ │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ ldr r3, [pc, #44] @ 34474 <__cxa_atexit@plt+0x27f9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 442fb4 <__cxa_atexit@plt+0x436adc> │ │ │ │ + b 10d724 <__cxa_atexit@plt+0x10124c> │ │ │ │ mov r6, r9 │ │ │ │ b 34460 <__cxa_atexit@plt+0x27f88> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - mvneq r2, r4, lsl #15 │ │ │ │ - strdeq r2, [r8, #120]! @ 0x78 │ │ │ │ + mvneq r2, ip, lsl #15 │ │ │ │ + mvneq r2, r0, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 344a8 <__cxa_atexit@plt+0x27fd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 344b0 <__cxa_atexit@plt+0x27fd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, lsl #14 │ │ │ │ + mvneq r2, r8, lsl #14 │ │ │ │ @ instruction: 0x01d09f98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -40987,37 +40987,37 @@ │ │ │ │ b 34544 <__cxa_atexit@plt+0x2806c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r2, r8, lsr #13 │ │ │ │ - ldrdeq r2, [r8, #108]! @ 0x6c │ │ │ │ - mvneq r2, r4, lsl #14 │ │ │ │ + strheq r2, [r8, #96]! @ 0x60 │ │ │ │ + mvneq r2, r4, ror #13 │ │ │ │ + mvneq r2, ip, lsl #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34590 <__cxa_atexit@plt+0x280b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 34598 <__cxa_atexit@plt+0x280c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, lsl r6 │ │ │ │ + mvneq r2, r0, lsr #12 │ │ │ │ bicseq fp, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b a46e8 <__cxa_atexit@plt+0x98210> │ │ │ │ + b 3b3c9c <__cxa_atexit@plt+0x3a77c4> │ │ │ │ bicseq fp, r0, r4, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34628 <__cxa_atexit@plt+0x28150> │ │ │ │ @@ -41039,58 +41039,58 @@ │ │ │ │ str r0, [r8, #8] │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34644 <__cxa_atexit@plt+0x2816c> │ │ │ │ ldr r3, [pc, #72] @ 34668 <__cxa_atexit@plt+0x28190> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d2908 <__cxa_atexit@plt+0xc6430> │ │ │ │ + b 3e1ebc <__cxa_atexit@plt+0x3d59e4> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 34664 <__cxa_atexit@plt+0x2818c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - mvneq r2, r4, lsr #11 │ │ │ │ + mvneq r2, ip, lsr #11 │ │ │ │ ldrsbeq r9, [r0, #244] @ 0xf4 │ │ │ │ @ instruction: 0xfffeaf04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 34694 <__cxa_atexit@plt+0x281bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 34698 <__cxa_atexit@plt+0x281c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b 1624d78 <__cxa_atexit@plt+0x16188a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r2, r0, asr #14 │ │ │ │ + mvneq r2, r8, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 346bc <__cxa_atexit@plt+0x281e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - mvneq r2, ip, lsr r5 │ │ │ │ + mvneq r2, r4, asr #10 │ │ │ │ ldrsheq fp, [r0, #72] @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b a46e8 <__cxa_atexit@plt+0x98210> │ │ │ │ + b 3b3c9c <__cxa_atexit@plt+0x3a77c4> │ │ │ │ ldrsheq fp, [r0, #64] @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3473c <__cxa_atexit@plt+0x28264> │ │ │ │ @@ -41108,15 +41108,15 @@ │ │ │ │ str r0, [r8, #8] │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34758 <__cxa_atexit@plt+0x28280> │ │ │ │ ldr r3, [pc, #68] @ 34778 <__cxa_atexit@plt+0x282a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d2908 <__cxa_atexit@plt+0xc6430> │ │ │ │ + b 3e1ebc <__cxa_atexit@plt+0x3d59e4> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -41133,20 +41133,20 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3479c <__cxa_atexit@plt+0x282c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ b 1624d78 <__cxa_atexit@plt+0x16188a0> │ │ │ │ - mvneq r2, ip, lsr r6 │ │ │ │ + mvneq r2, r4, asr #12 │ │ │ │ bicseq fp, r0, r8, lsl r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b a46e8 <__cxa_atexit@plt+0x98210> │ │ │ │ + b 3b3c9c <__cxa_atexit@plt+0x3a77c4> │ │ │ │ bicseq fp, r0, r0, lsl r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34844 <__cxa_atexit@plt+0x2836c> │ │ │ │ @@ -41174,45 +41174,45 @@ │ │ │ │ str r9, [r8, #12]! │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34860 <__cxa_atexit@plt+0x28388> │ │ │ │ ldr r3, [pc, #76] @ 34888 <__cxa_atexit@plt+0x283b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d2908 <__cxa_atexit@plt+0xc6430> │ │ │ │ + b 3e1ebc <__cxa_atexit@plt+0x3d59e4> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 34884 <__cxa_atexit@plt+0x283ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - mvneq r2, r0, lsr #7 │ │ │ │ + mvneq r2, r8, lsr #7 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldrheq r9, [r0, #216] @ 0xd8 │ │ │ │ @ instruction: 0xfffeace8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 348b4 <__cxa_atexit@plt+0x283dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 348b8 <__cxa_atexit@plt+0x283e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b 1624d78 <__cxa_atexit@plt+0x16188a0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r2, r0, lsr #10 │ │ │ │ + mvneq r2, r8, lsr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ bicseq fp, r0, r0, asr #6 │ │ │ │ @@ -41235,25 +41235,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r8, [pc, #40] @ 3495c <__cxa_atexit@plt+0x28484> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 28fc90 <__cxa_atexit@plt+0x2837b8> │ │ │ │ + b 71e95c <__cxa_atexit@plt+0x712484> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01e82498 │ │ │ │ + mvneq r2, r0, lsr #9 │ │ │ │ bicseq fp, r0, r8, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3498c <__cxa_atexit@plt+0x284b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -41279,15 +41279,15 @@ │ │ │ │ ldr r3, [pc, #144] @ 34a60 <__cxa_atexit@plt+0x28588> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #136] @ 34a64 <__cxa_atexit@plt+0x2858c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b a428c <__cxa_atexit@plt+0x97db4> │ │ │ │ + b 3b3840 <__cxa_atexit@plt+0x3a7368> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 34a3c <__cxa_atexit@plt+0x28564> │ │ │ │ ldr r2, [pc, #96] @ 34a68 <__cxa_atexit@plt+0x28590> │ │ │ │ @@ -41328,15 +41328,15 @@ │ │ │ │ ldr r3, [pc, #56] @ 34acc <__cxa_atexit@plt+0x285f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [pc, #48] @ 34ad0 <__cxa_atexit@plt+0x285f8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b a428c <__cxa_atexit@plt+0x97db4> │ │ │ │ + b 3b3840 <__cxa_atexit@plt+0x3a7368> │ │ │ │ ldr r7, [pc, #16] @ 34ac4 <__cxa_atexit@plt+0x285ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 34ac8 <__cxa_atexit@plt+0x285f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ bicseq r8, r0, r0, asr #18 │ │ │ │ @@ -41371,15 +41371,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #40] @ 34b6c <__cxa_atexit@plt+0x28694> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b a428c <__cxa_atexit@plt+0x97db4> │ │ │ │ + b 3b3840 <__cxa_atexit@plt+0x3a7368> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x01d08890 │ │ │ │ @ instruction: 0x01d0889c │ │ │ │ @@ -41403,15 +41403,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #36] @ 34be8 <__cxa_atexit@plt+0x28710> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b a428c <__cxa_atexit@plt+0x97db4> │ │ │ │ + b 3b3840 <__cxa_atexit@plt+0x3a7368> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ bicseq r8, r0, r0, lsl r8 │ │ │ │ bicseq r8, r0, ip, lsl r8 │ │ │ │ bicseq sl, r0, r4, ror #31 │ │ │ │ @@ -41421,15 +41421,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #24] @ 34c24 <__cxa_atexit@plt+0x2874c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b a428c <__cxa_atexit@plt+0x97db4> │ │ │ │ + b 3b3840 <__cxa_atexit@plt+0x3a7368> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ bicseq r8, r0, r8, asr #15 │ │ │ │ @ instruction: 0x01d0af9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -41621,15 +41621,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r1, r8, lsr #25 │ │ │ │ + strheq r1, [r8, #192]! @ 0xc0 │ │ │ │ @ instruction: 0x01b97ab1 │ │ │ │ bicseq sl, r0, r8, ror #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34f78 <__cxa_atexit@plt+0x28aa0> │ │ │ │ @@ -41638,15 +41638,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 34f80 <__cxa_atexit@plt+0x28aa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16e20 <__cxa_atexit@plt+0xa948> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, lsr ip │ │ │ │ + mvneq r1, r8, lsr ip │ │ │ │ bicseq sl, r0, ip, lsl ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34fcc <__cxa_atexit@plt+0x28af4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -41659,16 +41659,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 34fd8 <__cxa_atexit@plt+0x28b00> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13a98 <__cxa_atexit@plt+0x75c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, ror #23 │ │ │ │ - strdeq r1, [r8, #208]! @ 0xd0 │ │ │ │ + strdeq r1, [r8, #180]! @ 0xb4 │ │ │ │ + strdeq r1, [r8, #216]! @ 0xd8 │ │ │ │ bicseq sl, r0, r4, asr #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35024 <__cxa_atexit@plt+0x28b4c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -41681,16 +41681,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 35030 <__cxa_atexit@plt+0x28b58> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13a98 <__cxa_atexit@plt+0x75c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e81b94 │ │ │ │ - strheq r1, [r8, #216]! @ 0xd8 │ │ │ │ + @ instruction: 0x01e81b9c │ │ │ │ + mvneq r1, r0, asr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35068 <__cxa_atexit@plt+0x28b90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -41698,15 +41698,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r4, asr #22 │ │ │ │ + mvneq r1, ip, asr #22 │ │ │ │ bicseq sl, r0, r0, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 350a8 <__cxa_atexit@plt+0x28bd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -41714,15 +41714,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 350b0 <__cxa_atexit@plt+0x28bd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16a60 <__cxa_atexit@plt+0xa588> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, lsl #22 │ │ │ │ + mvneq r1, r8, lsl #22 │ │ │ │ bicseq sl, r0, r0, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 350e8 <__cxa_atexit@plt+0x28c10> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -41730,15 +41730,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 350f0 <__cxa_atexit@plt+0x28c18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16a60 <__cxa_atexit@plt+0xa588> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, asr #21 │ │ │ │ + mvneq r1, r8, asr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -41760,16 +41760,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 13a98 <__cxa_atexit@plt+0x75c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r0, r4, lsl #29 │ │ │ │ - mvneq r1, ip, asr sl │ │ │ │ - mvneq r1, r0, ror #23 │ │ │ │ + mvneq r1, r4, ror #20 │ │ │ │ + mvneq r1, r8, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 351dc <__cxa_atexit@plt+0x28d04> │ │ │ │ ldr r2, [pc, #84] @ 351e4 <__cxa_atexit@plt+0x28d0c> │ │ │ │ @@ -41907,15 +41907,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - mvneq r1, r0, lsr r8 │ │ │ │ + mvneq r1, r8, lsr r8 │ │ │ │ @ instruction: 0x01b97d8c │ │ │ │ @ instruction: 0x01d0a794 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35408 <__cxa_atexit@plt+0x28f30> │ │ │ │ @@ -41932,15 +41932,15 @@ │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r9, r0, r0, lsl r5 │ │ │ │ - mvneq r1, ip, lsr #15 │ │ │ │ + strheq r1, [r8, #116]! @ 0x74 │ │ │ │ bicseq sl, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 354ec <__cxa_atexit@plt+0x29014> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -41994,21 +41994,21 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r1, [r8, #100]! @ 0x64 │ │ │ │ + strdeq r1, [r8, #108]! @ 0x6c │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ ldrsheq r7, [r0, #232] @ 0xe8 │ │ │ │ ldrsbeq r7, [r0, #236] @ 0xec │ │ │ │ bicseq r7, r0, r0, asr #29 │ │ │ │ bicseq sl, r0, r4, lsr r2 │ │ │ │ - @ instruction: 0x01e81790 │ │ │ │ + @ instruction: 0x01e81798 │ │ │ │ bicseq r7, r0, ip, lsr lr │ │ │ │ bicseq sl, r0, r0, lsr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -42046,26 +42046,26 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ ldrsbeq r7, [r0, #220] @ 0xdc │ │ │ │ bicseq sl, r0, r4, lsl #2 │ │ │ │ - mvneq r1, ip, lsl r6 │ │ │ │ - mvneq r1, r4, lsl #13 │ │ │ │ + mvneq r1, r4, lsr #12 │ │ │ │ + mvneq r1, ip, lsl #13 │ │ │ │ bicseq sl, r0, r8, lsr #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #12] @ 3560c <__cxa_atexit@plt+0x29134> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add sl, r3, #1 │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ - mvneq r1, r8, lsr #13 │ │ │ │ + strheq r1, [r8, #96]! @ 0x60 │ │ │ │ bicseq r7, r0, r8, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 35668 <__cxa_atexit@plt+0x29190> │ │ │ │ @@ -42082,29 +42082,29 @@ │ │ │ │ ldrls r0, [pc, #24] @ 35674 <__cxa_atexit@plt+0x2919c> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r7, r0, r8, lsr #26 │ │ │ │ - mvneq r1, r8, asr r5 │ │ │ │ + mvneq r1, r0, ror #10 │ │ │ │ bicseq r7, r0, r4, lsl #26 │ │ │ │ bicseq r7, r0, r0, ror #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 356a4 <__cxa_atexit@plt+0x291cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 356a8 <__cxa_atexit@plt+0x291d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r1, r8, lsl #12 │ │ │ │ + mvneq r1, r0, lsl r6 │ │ │ │ bicseq r7, r0, ip, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 35708 <__cxa_atexit@plt+0x29230> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -42119,15 +42119,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #24] @ 35714 <__cxa_atexit@plt+0x2923c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ bicseq r7, r0, r4, lsl #25 │ │ │ │ bicseq r7, r0, r8, ror ip │ │ │ │ bicseq r7, r0, r4, ror #24 │ │ │ │ bicseq r7, r0, r0, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -42140,29 +42140,29 @@ │ │ │ │ ldr r0, [pc, #32] @ 35764 <__cxa_atexit@plt+0x2928c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #12] @ 3575c <__cxa_atexit@plt+0x29284> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ bicseq r7, r0, r0, lsl ip │ │ │ │ bicseq r7, r0, r8, lsr #24 │ │ │ │ bicseq r7, r0, ip, lsl ip │ │ │ │ bicseq sl, r0, r0, ror r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [pc, #16] @ 35790 <__cxa_atexit@plt+0x292b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r9, r3, #2 │ │ │ │ b 1849048 <__cxa_atexit@plt+0x183cb70> │ │ │ │ - mvneq r1, r4, asr r6 │ │ │ │ + mvneq r1, ip, asr r6 │ │ │ │ bicseq r7, r0, r4, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-12] │ │ │ │ ldrls r1, [pc, #56] @ 357ec <__cxa_atexit@plt+0x29314> │ │ │ │ @@ -42179,29 +42179,29 @@ │ │ │ │ ldrls r0, [pc, #24] @ 357f8 <__cxa_atexit@plt+0x29320> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r7, r0, r4, lsl #22 │ │ │ │ - ldrdeq r1, [r8, #52]! @ 0x34 │ │ │ │ + ldrdeq r1, [r8, #60]! @ 0x3c │ │ │ │ bicseq r7, r0, r0, ror #21 │ │ │ │ ldrheq r7, [r0, #172] @ 0xac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 35828 <__cxa_atexit@plt+0x29350> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 3582c <__cxa_atexit@plt+0x29354> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r1, r4, lsl #9 │ │ │ │ + mvneq r1, ip, lsl #9 │ │ │ │ bicseq r7, r0, r8, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 3588c <__cxa_atexit@plt+0x293b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -42216,15 +42216,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #24] @ 35898 <__cxa_atexit@plt+0x293c0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ bicseq r7, r0, r0, ror #20 │ │ │ │ bicseq r7, r0, r4, asr sl │ │ │ │ bicseq r7, r0, r0, asr #20 │ │ │ │ bicseq r7, r0, ip, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -42237,24 +42237,24 @@ │ │ │ │ ldr r0, [pc, #32] @ 358e8 <__cxa_atexit@plt+0x29410> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #12] @ 358e0 <__cxa_atexit@plt+0x29408> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ bicseq r7, r0, ip, ror #19 │ │ │ │ bicseq r7, r0, r4, lsl #20 │ │ │ │ ldrsheq r7, [r0, #152] @ 0x98 │ │ │ │ bicseq sl, r0, r0, ror #3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b a88e88 <__cxa_atexit@plt+0xa7c9b0> │ │ │ │ + b 8bcd2c <__cxa_atexit@plt+0x8b0854> │ │ │ │ ldrheq sl, [r0, #28] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35964 <__cxa_atexit@plt+0x2948c> │ │ │ │ ldr r2, [pc, #72] @ 3596c <__cxa_atexit@plt+0x29494> │ │ │ │ @@ -42274,15 +42274,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvneq r1, r8, ror #4 │ │ │ │ + mvneq r1, r0, ror r2 │ │ │ │ bicseq sl, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 35a44 <__cxa_atexit@plt+0x2956c> │ │ │ │ @@ -42293,37 +42293,37 @@ │ │ │ │ bhi 359c0 <__cxa_atexit@plt+0x294e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 359c8 <__cxa_atexit@plt+0x294f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r8, ror #3 │ │ │ │ + strdeq r1, [r8, #16]! │ │ │ │ bicseq r7, r0, ip, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35a08 <__cxa_atexit@plt+0x29530> │ │ │ │ ldr r8, [pc, #36] @ 35a10 <__cxa_atexit@plt+0x29538> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 35a14 <__cxa_atexit@plt+0x2953c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r0, r4, asr #14 │ │ │ │ - mvneq r1, r4, lsr #3 │ │ │ │ + mvneq r1, ip, lsr #3 │ │ │ │ @ instruction: 0x01d0a098 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 17228 <__cxa_atexit@plt+0xad50> │ │ │ │ @@ -42399,17 +42399,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ bicseq r7, r0, r8, lsl #12 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - mvneq r1, r8, ror #1 │ │ │ │ + strdeq r1, [r8, #0]! │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - strheq r1, [r8, #0]! │ │ │ │ + strheq r1, [r8, #8]! │ │ │ │ bicseq r9, r0, r0, asr pc │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ @@ -42456,16 +42456,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - mvneq r0, r4, ror #31 │ │ │ │ - mvneq r0, r8, asr #31 │ │ │ │ + mvneq r0, ip, ror #31 │ │ │ │ + ldrdeq r0, [r8, #240]! @ 0xf0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ bicseq r9, r0, r4, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -42504,15 +42504,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - mvneq r0, r0, lsl #30 │ │ │ │ + mvneq r0, r8, lsl #30 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ ldrheq r9, [r0, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -42537,29 +42537,29 @@ │ │ │ │ ldrls r0, [pc, #24] @ 35d90 <__cxa_atexit@plt+0x298b8> │ │ │ │ ldrls r0, [pc, r0] │ │ │ │ movls r5, r3 │ │ │ │ movls r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r7, r0, r4, lsr #7 │ │ │ │ - mvneq r0, ip, lsr lr │ │ │ │ + mvneq r0, r4, asr #28 │ │ │ │ bicseq r7, r0, r0, lsl #7 │ │ │ │ bicseq r7, r0, ip, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 35dc0 <__cxa_atexit@plt+0x298e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 35dc4 <__cxa_atexit@plt+0x298ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r0, ip, ror #29 │ │ │ │ + strdeq r0, [r8, #228]! @ 0xe4 │ │ │ │ bicseq r7, r0, r8, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 35e24 <__cxa_atexit@plt+0x2994c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -42574,15 +42574,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #24] @ 35e30 <__cxa_atexit@plt+0x29958> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ bicseq r7, r0, r0, lsl #6 │ │ │ │ ldrsheq r7, [r0, #36] @ 0x24 │ │ │ │ bicseq r7, r0, r0, ror #5 │ │ │ │ ldrheq r7, [r0, #44] @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -42595,15 +42595,15 @@ │ │ │ │ ldr r0, [pc, #32] @ 35e80 <__cxa_atexit@plt+0x299a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #12] @ 35e78 <__cxa_atexit@plt+0x299a0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ bicseq r7, r0, ip, lsl #5 │ │ │ │ bicseq r7, r0, r4, lsr #5 │ │ │ │ @ instruction: 0x01d07298 │ │ │ │ bicseq r9, r0, r4, lsl #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -42707,20 +42707,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ bicseq r7, r0, r0, asr r2 │ │ │ │ - mvneq r0, ip, asr #25 │ │ │ │ - mvneq r0, r0, lsr #26 │ │ │ │ - mvneq r0, r8, ror #26 │ │ │ │ - mvneq r0, r8, asr #29 │ │ │ │ - mvneq r0, r8, lsr #25 │ │ │ │ - mvneq r0, r8, lsl #29 │ │ │ │ + ldrdeq r0, [r8, #196]! @ 0xc4 │ │ │ │ + mvneq r0, r8, lsr #26 │ │ │ │ + mvneq r0, r0, ror sp │ │ │ │ + ldrdeq r0, [r8, #224]! @ 0xe0 │ │ │ │ + strheq r0, [r8, #192]! @ 0xc0 │ │ │ │ + stlexheq r0, r0, [r8] │ │ │ │ ldrsbeq r8, [r0, #28] │ │ │ │ bicseq r7, r0, r0, ror #1 │ │ │ │ bicseq r8, r0, r8, asr r3 │ │ │ │ @ instruction: 0xfffe63e4 │ │ │ │ bicseq r7, r0, r4, asr #2 │ │ │ │ @ instruction: 0xfffe66ec │ │ │ │ bicseq r8, r0, r8, lsr #4 │ │ │ │ @@ -42743,25 +42743,25 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #48] @ 360ec <__cxa_atexit@plt+0x29c14> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 442fb4 <__cxa_atexit@plt+0x436adc> │ │ │ │ + b 10d724 <__cxa_atexit@plt+0x10124c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - strdeq r0, [r8, #168]! @ 0xa8 │ │ │ │ - mvneq r0, r4, lsl #23 │ │ │ │ + mvneq r0, r0, lsl #22 │ │ │ │ + mvneq r0, ip, lsl #23 │ │ │ │ ldrheq r9, [r0, #144] @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36164 <__cxa_atexit@plt+0x29c8c> │ │ │ │ @@ -42791,17 +42791,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq r0, ip, ror #20 │ │ │ │ + mvneq r0, r4, ror sl │ │ │ │ bicseq r6, r0, r8, asr pc │ │ │ │ - ldrdeq r0, [r8, #184]! @ 0xb8 │ │ │ │ + mvneq r0, r0, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 361c8 <__cxa_atexit@plt+0x29cf0> │ │ │ │ ldr r8, [pc, #36] @ 361d0 <__cxa_atexit@plt+0x29cf8> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -42811,15 +42811,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b967ae │ │ │ │ - mvneq r0, r4, ror #19 │ │ │ │ + mvneq r0, ip, ror #19 │ │ │ │ bicseq r9, r0, r4, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 361f4 <__cxa_atexit@plt+0x29d1c> │ │ │ │ add r9, pc, r9 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ @@ -42852,15 +42852,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ @ instruction: 0x01b96f9e │ │ │ │ - mvneq r0, r0, ror #18 │ │ │ │ + mvneq r0, r8, ror #18 │ │ │ │ ldrheq r9, [r0, #112] @ 0x70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -42884,27 +42884,27 @@ │ │ │ │ ldr r2, [pc, #68] @ 36328 <__cxa_atexit@plt+0x29e50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, r9, sl} │ │ │ │ sub r9, r6, #19 │ │ │ │ add r8, lr, #3 │ │ │ │ - b 405db8 <__cxa_atexit@plt+0x3f98e0> │ │ │ │ + b d0528 <__cxa_atexit@plt+0xc4050> │ │ │ │ mov r6, r3 │ │ │ │ b 3630c <__cxa_atexit@plt+0x29e34> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bicseq r7, r0, r4, ror pc │ │ │ │ - mvneq r0, r0, ror #17 │ │ │ │ - mvneq r0, r8, lsl fp │ │ │ │ - mvneq r0, r8, lsl sl │ │ │ │ - mvneq r0, r4, lsl sl │ │ │ │ + mvneq r0, r8, ror #17 │ │ │ │ + mvneq r0, r0, lsr #22 │ │ │ │ + mvneq r0, r0, lsr #20 │ │ │ │ + mvneq r0, ip, lsl sl │ │ │ │ bicseq r9, r0, r8, lsr #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 36498 <__cxa_atexit@plt+0x29fc0> │ │ │ │ @@ -42995,24 +42995,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, lsr r8 │ │ │ │ + mvneq r0, r4, asr #16 │ │ │ │ ldrsbeq r6, [r0, #200] @ 0xc8 │ │ │ │ bicseq r9, r0, r4, lsr #6 │ │ │ │ bicseq r9, r0, r0, lsr #3 │ │ │ │ ldrsheq r9, [r0, #44] @ 0x2c │ │ │ │ ldrsheq r9, [r0, #40] @ 0x28 │ │ │ │ ldrsheq r9, [r0, #32] │ │ │ │ - mvneq r0, r0, lsl #16 │ │ │ │ + mvneq r0, r8, lsl #16 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - mvneq r0, r0, lsr r8 │ │ │ │ + mvneq r0, r8, lsr r8 │ │ │ │ bicseq r9, r0, r4, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #200] @ 365b8 <__cxa_atexit@plt+0x2a0e0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -43064,16 +43064,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ ldrheq r7, [r0, #196] @ 0xc4 │ │ │ │ bicseq r7, r0, r8, lsr #25 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - strheq r0, [r8, #136]! @ 0x88 │ │ │ │ - mvneq r0, r0, asr r6 │ │ │ │ + mvneq r0, r0, asr #17 │ │ │ │ + mvneq r0, r8, asr r6 │ │ │ │ bicseq r9, r0, r0, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 36644 <__cxa_atexit@plt+0x2a16c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -43108,16 +43108,16 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldrsheq r7, [r0, #184] @ 0xb8 │ │ │ │ bicseq r7, r0, ip, ror #23 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - mvneq r0, ip, asr #15 │ │ │ │ - mvneq r0, r8, ror r5 │ │ │ │ + ldrdeq r0, [r8, #116]! @ 0x74 │ │ │ │ + mvneq r0, r0, lsl #11 │ │ │ │ ldrsbeq r9, [r0, #52] @ 0x34 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -43139,25 +43139,25 @@ │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ ldr r3, [pc, #44] @ 3671c <__cxa_atexit@plt+0x2a244> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 442fb4 <__cxa_atexit@plt+0x436adc> │ │ │ │ + b 10d724 <__cxa_atexit@plt+0x10124c> │ │ │ │ mov r6, r9 │ │ │ │ b 36708 <__cxa_atexit@plt+0x2a230> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - ldrdeq r0, [r8, #76]! @ 0x4c │ │ │ │ - mvneq r0, r0, asr r5 │ │ │ │ + mvneq r0, r4, ror #9 │ │ │ │ + mvneq r0, r8, asr r5 │ │ │ │ bicseq r9, r0, r4, asr r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ bhi 367a0 <__cxa_atexit@plt+0x2a2c8> │ │ │ │ @@ -43190,17 +43190,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - mvneq r0, ip, lsr r4 │ │ │ │ + mvneq r0, r4, asr #8 │ │ │ │ bicseq r6, r0, r4, ror r8 │ │ │ │ - @ instruction: 0x01e8059c │ │ │ │ + mvneq r0, r4, lsr #11 │ │ │ │ bicseq r9, r0, r4, lsr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -43226,15 +43226,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x01e80398 │ │ │ │ + mvneq r0, r0, lsr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -43417,36 +43417,36 @@ │ │ │ │ ldr r7, [pc, #104] @ 36ba0 <__cxa_atexit@plt+0x2a6c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 4328d4 <__cxa_atexit@plt+0x4263fc> │ │ │ │ + b fd044 <__cxa_atexit@plt+0xf0b6c> │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xffffee34 │ │ │ │ @ instruction: 0xffffefb0 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ @ instruction: 0xffffee30 │ │ │ │ - mvneq r0, r4, lsl r2 │ │ │ │ + mvneq r0, ip, lsl r2 │ │ │ │ @ instruction: 0xffffec88 │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ @ instruction: 0xfffff7a8 │ │ │ │ - @ instruction: 0x01e80294 │ │ │ │ + @ instruction: 0x01e8029c │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ - strdeq r0, [r8, #28]! │ │ │ │ + mvneq r0, r4, lsl #4 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - ldrdeq r0, [r8, #4]! │ │ │ │ - strheq r0, [r8, #0]! │ │ │ │ + ldrdeq r0, [r8, #12]! │ │ │ │ + strheq r0, [r8, #8]! │ │ │ │ + strheq r0, [r8, #12]! │ │ │ │ strheq r0, [r8, #4]! │ │ │ │ - mvneq r0, ip, lsr #1 │ │ │ │ bicseq r8, r0, r8, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ @@ -43490,15 +43490,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe94c │ │ │ │ - mvneq pc, r0, lsr #31 │ │ │ │ + mvneq pc, r8, lsr #31 │ │ │ │ @ instruction: 0xffffe9cc │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ bicseq r8, r0, r4, lsr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -43509,15 +43509,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 36cd0 <__cxa_atexit@plt+0x2a7f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r7, #232]! @ 0xe8 │ │ │ │ + mvneq pc, r0, lsl #30 │ │ │ │ bicseq r8, r0, ip, asr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36d60 <__cxa_atexit@plt+0x2a888> │ │ │ │ @@ -43540,49 +43540,49 @@ │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r1, [r8, #6] │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b b8152c <__cxa_atexit@plt+0xb75054> │ │ │ │ + b 9b53d0 <__cxa_atexit@plt+0x9a8ef8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 36d70 <__cxa_atexit@plt+0x2a898> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - stlexheq pc, r4, [r7] │ │ │ │ + stlexheq pc, ip, [r7] │ │ │ │ bicseq r8, r0, ip, lsr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 36dac <__cxa_atexit@plt+0x2a8d4> │ │ │ │ ldr r3, [pc, #48] @ 36dc4 <__cxa_atexit@plt+0x2a8ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b b8152c <__cxa_atexit@plt+0xb75054> │ │ │ │ + b 9b53d0 <__cxa_atexit@plt+0x9a8ef8> │ │ │ │ ldr r7, [pc, #12] @ 36dc0 <__cxa_atexit@plt+0x2a8e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r4, lsr lr @ │ │ │ │ + mvneq pc, ip, lsr lr @ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r8, r0, r8, asr ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #28] @ 36dfc <__cxa_atexit@plt+0x2a924> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43662,15 +43662,15 @@ │ │ │ │ bne 36f2c <__cxa_atexit@plt+0x2aa54> │ │ │ │ ldr r3, [pc, #108] @ 36f7c <__cxa_atexit@plt+0x2aaa4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b b8152c <__cxa_atexit@plt+0xb75054> │ │ │ │ + b 9b53d0 <__cxa_atexit@plt+0x9a8ef8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #88] @ 36f8c <__cxa_atexit@plt+0x2aab4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ @@ -43683,23 +43683,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - mvneq pc, r0, ror #28 │ │ │ │ + mvneq pc, r8, ror #28 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ bicseq r6, r0, ip, lsr #8 │ │ │ │ @ instruction: 0xfffe3520 │ │ │ │ - strheq pc, [r7, #196]! @ 0xc4 @ │ │ │ │ + strheq pc, [r7, #204]! @ 0xcc @ │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0x01e7fd90 │ │ │ │ + @ instruction: 0x01e7fd98 │ │ │ │ bicseq r8, r0, r8, lsl #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 37004 <__cxa_atexit@plt+0x2ab2c> │ │ │ │ str r7, [r5] │ │ │ │ @@ -43738,15 +43738,15 @@ │ │ │ │ bne 3705c <__cxa_atexit@plt+0x2ab84> │ │ │ │ ldr r3, [pc, #80] @ 37090 <__cxa_atexit@plt+0x2abb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b b8152c <__cxa_atexit@plt+0xb75054> │ │ │ │ + b 9b53d0 <__cxa_atexit@plt+0x9a8ef8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 37098 <__cxa_atexit@plt+0x2abc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ @@ -43756,17 +43756,17 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvneq pc, r4, lsl #23 │ │ │ │ + mvneq pc, ip, lsl #23 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - mvneq pc, r4, lsr ip @ │ │ │ │ + mvneq pc, ip, lsr ip @ │ │ │ │ bicseq r8, r0, ip, ror r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -43790,15 +43790,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 37124 <__cxa_atexit@plt+0x2ac4c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - mvneq pc, r0, lsr fp @ │ │ │ │ + mvneq pc, r8, lsr fp @ │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ ldrsheq r8, [r0, #132] @ 0x84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -43828,16 +43828,16 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - mvneq pc, r4, lsr sl @ │ │ │ │ - mvneq pc, ip, lsl sl @ │ │ │ │ + mvneq pc, ip, lsr sl @ │ │ │ │ + mvneq pc, r4, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 371f4 <__cxa_atexit@plt+0x2ad1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -43845,30 +43845,30 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 37248 <__cxa_atexit@plt+0x2ad70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq pc, [r7, #152]! @ 0x98 @ │ │ │ │ + mvneq pc, r0, asr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37230 <__cxa_atexit@plt+0x2ad58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 37238 <__cxa_atexit@plt+0x2ad60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, ror r9 @ │ │ │ │ + mvneq pc, r0, lsl #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 372e0 <__cxa_atexit@plt+0x2ae08> │ │ │ │ ldr r2, [pc, #140] @ 372e8 <__cxa_atexit@plt+0x2ae10> │ │ │ │ @@ -43906,16 +43906,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - mvneq pc, r8, lsl #21 │ │ │ │ - mvneq pc, r4, lsl r9 @ │ │ │ │ + @ instruction: 0x01e7fa90 │ │ │ │ + mvneq pc, ip, lsl r9 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 37338 <__cxa_atexit@plt+0x2ae60> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -43929,17 +43929,17 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r7, [pc, #12] @ 3734c <__cxa_atexit@plt+0x2ae74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, lsr #17 │ │ │ │ + strheq pc, [r7, #128]! @ 0x80 @ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq pc, r4, lsl #20 │ │ │ │ + mvneq pc, ip, lsl #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 373d0 <__cxa_atexit@plt+0x2aef8> │ │ │ │ @@ -44004,19 +44004,19 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvneq pc, ip, ror #18 │ │ │ │ + mvneq pc, r4, ror r9 @ │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - mvneq pc, r0, lsl r8 @ │ │ │ │ - @ instruction: 0x01e7f798 │ │ │ │ + mvneq pc, r8, lsl r8 @ │ │ │ │ + mvneq pc, r0, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 374c0 <__cxa_atexit@plt+0x2afe8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -44024,15 +44024,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 37248 <__cxa_atexit@plt+0x2ad70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, ip, ror #13 │ │ │ │ + strdeq pc, [r7, #100]! @ 0x64 │ │ │ │ bicseq r6, r0, r0, lsl #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 37540 <__cxa_atexit@plt+0x2b068> │ │ │ │ @@ -44062,16 +44062,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01e7f690 │ │ │ │ - mvneq pc, r0, ror #13 │ │ │ │ + @ instruction: 0x01e7f698 │ │ │ │ + mvneq pc, r8, ror #13 │ │ │ │ bicseq r5, r0, r8, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 37584 <__cxa_atexit@plt+0x2b0ac> │ │ │ │ add r8, pc, r8 │ │ │ │ b 1626748 <__cxa_atexit@plt+0x161a270> │ │ │ │ @@ -44131,15 +44131,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - strheq pc, [r7, #92]! @ 0x5c @ │ │ │ │ + mvneq pc, r4, asr #11 │ │ │ │ ldrsheq r5, [r0, #200] @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 376e8 <__cxa_atexit@plt+0x2b210> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -44173,15 +44173,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strdeq pc, [r7, #72]! @ 0x48 │ │ │ │ + mvneq pc, r0, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ bicseq r5, r0, r8, lsr ip │ │ │ │ @@ -44232,15 +44232,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldrdeq pc, [r7, #48]! @ 0x30 │ │ │ │ + ldrdeq pc, [r7, #56]! @ 0x38 │ │ │ │ ldrsheq r8, [r0, #16] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -44275,15 +44275,15 @@ │ │ │ │ bx ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq pc, ip, asr #6 │ │ │ │ + mvneq pc, r4, asr r3 @ │ │ │ │ bicseq r6, r0, r8, lsr pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 379d0 <__cxa_atexit@plt+0x2b4f8> │ │ │ │ add ip, r7, #8 │ │ │ │ @@ -44356,24 +44356,24 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #116 @ 0x74 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - strheq pc, [r7, #40]! @ 0x28 @ │ │ │ │ + mvneq pc, r0, asr #5 │ │ │ │ bicseq r6, r0, r8, lsl lr │ │ │ │ @ instruction: 0xfffea04c │ │ │ │ @ instruction: 0xfffe9bb0 │ │ │ │ @ instruction: 0xfffe90d8 │ │ │ │ @ instruction: 0xfffea1c4 │ │ │ │ - mvneq pc, r0, asr #4 │ │ │ │ + mvneq pc, r8, asr #4 │ │ │ │ @ instruction: 0xfffea064 │ │ │ │ @ instruction: 0xfffea108 │ │ │ │ - strdeq pc, [r7, #20]! │ │ │ │ + strdeq pc, [r7, #28]! │ │ │ │ bicseq r7, r0, ip, ror #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ @@ -44415,15 +44415,15 @@ │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - mvneq pc, r4, lsl #2 │ │ │ │ + mvneq pc, ip, lsl #2 │ │ │ │ bicseq r5, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 37b04 <__cxa_atexit@plt+0x2b62c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 1626748 <__cxa_atexit@plt+0x161a270> │ │ │ │ @@ -44483,15 +44483,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - mvneq pc, ip, lsr r0 @ │ │ │ │ + mvneq pc, r4, asr #32 │ │ │ │ bicseq r5, r0, r8, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 37c68 <__cxa_atexit@plt+0x2b790> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -44525,15 +44525,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq lr, r8, ror pc │ │ │ │ + mvneq lr, r0, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ ldrheq r5, [r0, #104] @ 0x68 │ │ │ │ @@ -44584,15 +44584,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - mvneq lr, r0, asr lr │ │ │ │ + mvneq lr, r8, asr lr │ │ │ │ bicseq r7, r0, r0, lsl #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ @@ -44628,16 +44628,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - mvneq lr, ip, asr #27 │ │ │ │ - @ instruction: 0x01e7ed9c │ │ │ │ + ldrdeq lr, [r7, #212]! @ 0xd4 │ │ │ │ + mvneq lr, r4, lsr #27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37eb8 <__cxa_atexit@plt+0x2b9e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -44666,15 +44666,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, lsr sp │ │ │ │ + mvneq lr, ip, lsr sp │ │ │ │ @ instruction: 0xffffb85c │ │ │ │ @ instruction: 0x01d05498 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 37ef4 <__cxa_atexit@plt+0x2ba1c> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -44735,15 +44735,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - mvneq lr, ip, asr #24 │ │ │ │ + mvneq lr, r4, asr ip │ │ │ │ bicseq r5, r0, r8, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38058 <__cxa_atexit@plt+0x2bb80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -44777,15 +44777,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq lr, r8, lsl #23 │ │ │ │ + @ instruction: 0x01e7eb90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ bicseq r5, r0, r8, asr #5 │ │ │ │ @@ -44836,15 +44836,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - mvneq lr, r0, ror #20 │ │ │ │ + mvneq lr, r8, ror #20 │ │ │ │ bicseq r7, r0, r0, ror r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ @@ -44895,19 +44895,19 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - mvneq lr, r4, asr fp │ │ │ │ + mvneq lr, ip, asr fp │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq lr, ip, lsr #19 │ │ │ │ - mvneq lr, ip, ror r9 │ │ │ │ - mvneq lr, r8, ror r9 │ │ │ │ + strheq lr, [r7, #148]! @ 0x94 │ │ │ │ + mvneq lr, r4, lsl #19 │ │ │ │ + mvneq lr, r0, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 382ac <__cxa_atexit@plt+0x2bdd4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -44915,15 +44915,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, lsl #18 │ │ │ │ + mvneq lr, r8, lsl #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 382ec <__cxa_atexit@plt+0x2be14> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -44931,15 +44931,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, asr #17 │ │ │ │ + mvneq lr, r8, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3832c <__cxa_atexit@plt+0x2be54> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -44947,15 +44947,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, lsl #17 │ │ │ │ + mvneq lr, r8, lsl #17 │ │ │ │ bicseq r7, r0, r8, asr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #388 @ 0x184 │ │ │ │ @@ -45180,17 +45180,17 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcb48 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xffffec98 │ │ │ │ @ instruction: 0xffffe6d4 │ │ │ │ @ instruction: 0xffffcc88 │ │ │ │ - mvneq lr, ip, lsl #13 │ │ │ │ + @ instruction: 0x01e7e694 │ │ │ │ @ instruction: 0xffffcbc4 │ │ │ │ - mvneq lr, ip, asr #12 │ │ │ │ + mvneq lr, r4, asr r6 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xffffc9d8 │ │ │ │ @ instruction: 0xffffc9f0 │ │ │ │ @ instruction: 0xffffcb08 │ │ │ │ @ instruction: 0xffffca58 │ │ │ │ @@ -45417,40 +45417,40 @@ │ │ │ │ mov r6, #436 @ 0x1b4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb094 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ - mvneq lr, r4, lsr r4 │ │ │ │ - mvneq lr, r4, lsr #9 │ │ │ │ + mvneq lr, ip, lsr r4 │ │ │ │ + mvneq lr, ip, lsr #9 │ │ │ │ @ instruction: 0xffffc0d8 │ │ │ │ bicseq r5, r0, ip, lsl #24 │ │ │ │ @ instruction: 0xffffb5e4 │ │ │ │ @ instruction: 0xffffaf88 │ │ │ │ - mvneq lr, r8, asr #6 │ │ │ │ + mvneq lr, r0, asr r3 │ │ │ │ @ instruction: 0xffffb2ac │ │ │ │ - @ instruction: 0x01e7e39c │ │ │ │ + mvneq lr, r4, lsr #7 │ │ │ │ @ instruction: 0xffffb434 │ │ │ │ - strdeq lr, [r7, #44]! @ 0x2c │ │ │ │ + mvneq lr, r4, lsl #6 │ │ │ │ @ instruction: 0xffffb4d8 │ │ │ │ - ldrdeq lr, [r7, #32]! │ │ │ │ + ldrdeq lr, [r7, #40]! @ 0x28 │ │ │ │ @ instruction: 0xffffc5e4 │ │ │ │ @ instruction: 0xffffbaf0 │ │ │ │ @ instruction: 0xffffbbb8 │ │ │ │ @ instruction: 0xffffb5e4 │ │ │ │ @ instruction: 0xffffb514 │ │ │ │ @ instruction: 0xffffb74c │ │ │ │ @ instruction: 0xffffb3c0 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ - mvneq lr, r8, lsl #8 │ │ │ │ + mvneq lr, r0, lsl r4 │ │ │ │ @ instruction: 0xffffb214 │ │ │ │ - mvneq lr, r4, ror #7 │ │ │ │ + mvneq lr, ip, ror #7 │ │ │ │ @ instruction: 0xffffaeb8 │ │ │ │ - strdeq lr, [r7, #44]! @ 0x2c │ │ │ │ + mvneq lr, r4, lsl #6 │ │ │ │ bicseq r5, r0, r4, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 38bc0 <__cxa_atexit@plt+0x2c6e8> │ │ │ │ @@ -45504,23 +45504,23 @@ │ │ │ │ ldr r7, [pc, #24] @ 38bec <__cxa_atexit@plt+0x2c714> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, lsl #1 │ │ │ │ + mvneq lr, ip, lsl #1 │ │ │ │ @ instruction: 0x01d0589c │ │ │ │ @ instruction: 0xfffe58e8 │ │ │ │ @ instruction: 0xfffe5a4c │ │ │ │ ldrsheq r5, [r0, #132] @ 0x84 │ │ │ │ @ instruction: 0xfffe59dc │ │ │ │ @ instruction: 0xfffe5948 │ │ │ │ - mvneq lr, r8, lsr r0 │ │ │ │ - mvneq lr, r4, lsl r0 │ │ │ │ + mvneq lr, r0, asr #32 │ │ │ │ + mvneq lr, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38c40 <__cxa_atexit@plt+0x2c768> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -45528,15 +45528,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, ror #30 │ │ │ │ + mvneq sp, r4, ror pc │ │ │ │ bicseq r5, r0, r4, asr #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -45569,23 +45569,23 @@ │ │ │ │ ldr r7, [pc, #24] @ 38cf0 <__cxa_atexit@plt+0x2c818> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq sp, r4, lsl pc │ │ │ │ + mvneq sp, ip, lsl pc │ │ │ │ bicseq r5, r0, r0, asr #24 │ │ │ │ @ instruction: 0xfffe937c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b b7c524 <__cxa_atexit@plt+0xb7004c> │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ @ instruction: 0x01d06c90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ @@ -45622,17 +45622,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq sp, r4, lsr #29 │ │ │ │ - mvneq sp, r8, ror lr │ │ │ │ - mvneq sp, r0, lsr #29 │ │ │ │ + mvneq sp, ip, lsr #29 │ │ │ │ + mvneq sp, r0, lsl #29 │ │ │ │ + mvneq sp, r8, lsr #29 │ │ │ │ ldrsbeq r6, [r0, #180] @ 0xb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -45659,15 +45659,15 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0x01e7dd9c │ │ │ │ + mvneq sp, r4, lsr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38e8c <__cxa_atexit@plt+0x2c9b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -45675,15 +45675,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r0, lsr #26 │ │ │ │ + mvneq sp, r8, lsr #26 │ │ │ │ bicseq r6, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ @@ -45720,15 +45720,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - mvneq sp, ip, asr #25 │ │ │ │ + ldrdeq sp, [r7, #196]! @ 0xc4 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ bicseq r6, r0, r0, ror #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -45764,17 +45764,17 @@ │ │ │ │ b 38fe8 <__cxa_atexit@plt+0x2cb10> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ - mvneq sp, r8, lsl #24 │ │ │ │ + mvneq sp, r0, lsl ip │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - mvneq sp, r4, lsl lr │ │ │ │ + mvneq sp, ip, lsl lr │ │ │ │ bicseq r6, r0, ip, lsr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -45792,15 +45792,15 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq sp, r8, ror #25 │ │ │ │ + strdeq sp, [r7, #192]! @ 0xc0 │ │ │ │ bicseq r6, r0, r8, asr #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 390d8 <__cxa_atexit@plt+0x2cc00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -45829,17 +45829,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sp, r4, ror fp │ │ │ │ + mvneq sp, ip, ror fp │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - mvneq sp, r0, lsr #23 │ │ │ │ + mvneq sp, r8, lsr #23 │ │ │ │ bicseq r6, r0, r0, lsl #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #124 @ 0x7c │ │ │ │ cmp fp, r7 │ │ │ │ @@ -45968,18 +45968,18 @@ │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #24] @ 39330 <__cxa_atexit@plt+0x2ce58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #16] @ 39334 <__cxa_atexit@plt+0x2ce5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 59c9cc <__cxa_atexit@plt+0x5904f4> │ │ │ │ + b 26713c <__cxa_atexit@plt+0x25ac64> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ + ldrdeq sp, [r7, #172]! @ 0xac │ │ │ │ ldrdeq sp, [r7, #164]! @ 0xa4 │ │ │ │ - mvneq sp, ip, asr #21 │ │ │ │ ldrsbeq r6, [r0, #180] @ 0xb4 │ │ │ │ @ instruction: 0x01b94058 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 39378 <__cxa_atexit@plt+0x2cea0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #80] @ 0x50 │ │ │ │ ldr sl, [r5, #92] @ 0x5c │ │ │ │ @@ -45987,35 +45987,35 @@ │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #24] @ 3937c <__cxa_atexit@plt+0x2cea4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #16] @ 39380 <__cxa_atexit@plt+0x2cea8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 59c9cc <__cxa_atexit@plt+0x5904f4> │ │ │ │ + b 26713c <__cxa_atexit@plt+0x25ac64> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01e7da90 │ │ │ │ mvneq sp, r8, lsl #21 │ │ │ │ - mvneq sp, r0, lsl #21 │ │ │ │ bicseq r6, r0, r8, lsl #23 │ │ │ │ @ instruction: 0x01b94014 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 393bc <__cxa_atexit@plt+0x2cee4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #88] @ 0x58 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 393c0 <__cxa_atexit@plt+0x2cee8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 393c4 <__cxa_atexit@plt+0x2ceec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 436944 <__cxa_atexit@plt+0x42a46c> │ │ │ │ + b 1010b4 <__cxa_atexit@plt+0xf4bdc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ + mvneq sp, r4, asr sl │ │ │ │ mvneq sp, ip, asr #20 │ │ │ │ - mvneq sp, r4, asr #20 │ │ │ │ bicseq r6, r0, r4, asr #22 │ │ │ │ @ instruction: 0x01b93fd8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46047,33 +46047,33 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffff6fb4 │ │ │ │ @ instruction: 0xffff722c │ │ │ │ bicseq r5, r0, r8, asr r8 │ │ │ │ bicseq r5, r0, r8, ror r6 │ │ │ │ - strheq sp, [r7, #156]! @ 0x9c │ │ │ │ + mvneq sp, r4, asr #19 │ │ │ │ @ instruction: 0x01d06a94 │ │ │ │ @ instruction: 0x01b93f40 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 394a4 <__cxa_atexit@plt+0x2cfcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #32] @ 394a8 <__cxa_atexit@plt+0x2cfd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr sl, [r5, #84] @ 0x54 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 394ac <__cxa_atexit@plt+0x2cfd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 436944 <__cxa_atexit@plt+0x42a46c> │ │ │ │ + b 1010b4 <__cxa_atexit@plt+0xf4bdc> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq sp, ip, ror #18 │ │ │ │ - mvneq sp, ip, asr r9 │ │ │ │ + mvneq sp, r4, ror r9 │ │ │ │ + mvneq sp, r4, ror #18 │ │ │ │ bicseq r6, r0, r4, lsr sl │ │ │ │ @ instruction: 0x01b93f00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46105,15 +46105,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffff71b8 │ │ │ │ @ instruction: 0xffff73ac │ │ │ │ bicseq r5, r0, r8, ror #15 │ │ │ │ @ instruction: 0x01d05590 │ │ │ │ - ldrdeq sp, [r7, #132]! @ 0x84 │ │ │ │ + ldrdeq sp, [r7, #140]! @ 0x8c │ │ │ │ bicseq r6, r0, r4, lsl #19 │ │ │ │ @ instruction: 0x01b93e68 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46140,23 +46140,23 @@ │ │ │ │ ldr r3, [pc, #48] @ 395f4 <__cxa_atexit@plt+0x2d11c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #40] @ 395f8 <__cxa_atexit@plt+0x2d120> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub sl, r6, #7 │ │ │ │ - b 59c9cc <__cxa_atexit@plt+0x5904f4> │ │ │ │ + b 26713c <__cxa_atexit@plt+0x25ac64> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffff7380 │ │ │ │ @ instruction: 0xffff798c │ │ │ │ + mvneq sp, r0, lsr r8 │ │ │ │ mvneq sp, r8, lsr #16 │ │ │ │ - mvneq sp, r0, lsr #16 │ │ │ │ bicseq r6, r0, r8, ror #16 │ │ │ │ @ instruction: 0x01b93dc4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46174,22 +46174,22 @@ │ │ │ │ ldr r3, [pc, #44] @ 39678 <__cxa_atexit@plt+0x2d1a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #36] @ 3967c <__cxa_atexit@plt+0x2d1a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub sl, r6, #3 │ │ │ │ - b 59c9cc <__cxa_atexit@plt+0x5904f4> │ │ │ │ + b 26713c <__cxa_atexit@plt+0x25ac64> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xffff9464 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ + mvneq sp, r8, lsr #15 │ │ │ │ mvneq sp, r0, lsr #15 │ │ │ │ - @ instruction: 0x01e7d798 │ │ │ │ bicseq r6, r0, r4, asr #13 │ │ │ │ @ instruction: 0x01b93d48 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 396c4 <__cxa_atexit@plt+0x2d1ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ @@ -46198,19 +46198,19 @@ │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #28] @ 396cc <__cxa_atexit@plt+0x2d1f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #20] @ 396d0 <__cxa_atexit@plt+0x2d1f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 59a420 <__cxa_atexit@plt+0x58df48> │ │ │ │ + b 264b90 <__cxa_atexit@plt+0x2586b8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrsbeq r3, [r0, #112] @ 0x70 │ │ │ │ - mvneq sp, ip, lsr r7 │ │ │ │ - mvneq sp, r0, asr #14 │ │ │ │ + mvneq sp, r4, asr #14 │ │ │ │ + mvneq sp, r8, asr #14 │ │ │ │ bicseq r6, r0, r0, ror r6 │ │ │ │ @ instruction: 0x01b93cfc │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 39718 <__cxa_atexit@plt+0x2d240> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r5, #64] @ 0x40 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ @@ -46219,19 +46219,19 @@ │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #28] @ 39720 <__cxa_atexit@plt+0x2d248> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #20] @ 39724 <__cxa_atexit@plt+0x2d24c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 59a420 <__cxa_atexit@plt+0x58df48> │ │ │ │ + b 264b90 <__cxa_atexit@plt+0x2586b8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r3, r0, r0, ror sp │ │ │ │ - mvneq sp, r8, ror #13 │ │ │ │ - mvneq sp, ip, ror #13 │ │ │ │ + strdeq sp, [r7, #96]! @ 0x60 │ │ │ │ + strdeq sp, [r7, #100]! @ 0x64 │ │ │ │ bicseq r6, r0, ip, lsl #12 │ │ │ │ @ instruction: 0x01b93cb0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46251,22 +46251,22 @@ │ │ │ │ ldr r3, [pc, #44] @ 397ac <__cxa_atexit@plt+0x2d2d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #36] @ 397b0 <__cxa_atexit@plt+0x2d2d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ sub sl, r6, #7 │ │ │ │ - b 59c9cc <__cxa_atexit@plt+0x5904f4> │ │ │ │ + b 26713c <__cxa_atexit@plt+0x25ac64> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xffff9d3c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ + mvneq sp, r4, ror r6 │ │ │ │ mvneq sp, ip, ror #12 │ │ │ │ - mvneq sp, r4, ror #12 │ │ │ │ bicseq r6, r0, r4, asr #10 │ │ │ │ @ instruction: 0x01b93c2c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 397f4 <__cxa_atexit@plt+0x2d31c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #52] @ 0x34 │ │ │ │ ldr sl, [r5, #56] @ 0x38 │ │ │ │ @@ -46274,18 +46274,18 @@ │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #24] @ 397f8 <__cxa_atexit@plt+0x2d320> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #16] @ 397fc <__cxa_atexit@plt+0x2d324> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 59c9cc <__cxa_atexit@plt+0x5904f4> │ │ │ │ + b 26713c <__cxa_atexit@plt+0x25ac64> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ + mvneq sp, r4, lsl r6 │ │ │ │ mvneq sp, ip, lsl #12 │ │ │ │ - mvneq sp, r4, lsl #12 │ │ │ │ ldrsheq r6, [r0, #72] @ 0x48 │ │ │ │ @ instruction: 0x01b93be8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46342,24 +46342,24 @@ │ │ │ │ ldr r7, [pc, #56] @ 39924 <__cxa_atexit@plt+0x2d44c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub sl, r6, #43 @ 0x2b │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 59c9cc <__cxa_atexit@plt+0x5904f4> │ │ │ │ + b 26713c <__cxa_atexit@plt+0x25ac64> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xffff9d20 │ │ │ │ @ instruction: 0xffff9e04 │ │ │ │ @ instruction: 0xffffee8c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ + mvneq sp, r4, lsl r5 │ │ │ │ mvneq sp, ip, lsl #10 │ │ │ │ - mvneq sp, r4, lsl #10 │ │ │ │ ldrheq r6, [r0, #4] │ │ │ │ @ instruction: 0x01b93ac8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 39968 <__cxa_atexit@plt+0x2d490> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ @@ -46367,18 +46367,18 @@ │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #24] @ 3996c <__cxa_atexit@plt+0x2d494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #16] @ 39970 <__cxa_atexit@plt+0x2d498> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 59c9cc <__cxa_atexit@plt+0x5904f4> │ │ │ │ + b 26713c <__cxa_atexit@plt+0x25ac64> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ + mvneq sp, r0, lsr #9 │ │ │ │ @ instruction: 0x01e7d498 │ │ │ │ - @ instruction: 0x01e7d490 │ │ │ │ bicseq r6, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b93a84 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46398,15 +46398,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 399e0 <__cxa_atexit@plt+0x2d508> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffff674 │ │ │ │ - mvneq sp, r4, lsr r4 │ │ │ │ + mvneq sp, ip, lsr r4 │ │ │ │ ldrheq r5, [r0, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39a30 <__cxa_atexit@plt+0x2d558> │ │ │ │ ldr r2, [pc, #52] @ 39a38 <__cxa_atexit@plt+0x2d560> │ │ │ │ @@ -46421,32 +46421,32 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq sp, ip, lsl #3 │ │ │ │ - mvneq sp, ip, lsl #4 │ │ │ │ + @ instruction: 0x01e7d194 │ │ │ │ + mvneq sp, r4, lsl r2 │ │ │ │ bicseq r5, r0, r8, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 39a78 <__cxa_atexit@plt+0x2d5a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #24] @ 39a7c <__cxa_atexit@plt+0x2d5a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add r8, r3, #3 │ │ │ │ ldr sl, [pc, #12] @ 39a80 <__cxa_atexit@plt+0x2d5a8> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 458df8 <__cxa_atexit@plt+0x44c920> │ │ │ │ + b 123568 <__cxa_atexit@plt+0x117090> │ │ │ │ bicseq r5, r0, ip, asr #28 │ │ │ │ - ldrdeq sp, [r7, #16]! │ │ │ │ - mvneq sp, r4, asr #3 │ │ │ │ + ldrdeq sp, [r7, #24]! │ │ │ │ + mvneq sp, ip, asr #3 │ │ │ │ bicseq r6, r0, r0, ror #9 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #120 @ 0x78 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -46571,15 +46571,15 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r9, r3, #7 │ │ │ │ add r8, r1, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 4a7624 <__cxa_atexit@plt+0x49b14c> │ │ │ │ + b 171d94 <__cxa_atexit@plt+0x1658bc> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r5, [sp] │ │ │ │ add fp, sp, #64 @ 0x40 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #64] @ 39cf4 <__cxa_atexit@plt+0x2d81c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -46594,22 +46594,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp] │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ - strheq sp, [r7, #8]! │ │ │ │ + mvneq sp, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0x01d05b94 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ bicseq r5, r0, r0, asr #24 │ │ │ │ - ldrdeq ip, [r7, #240]! @ 0xf0 │ │ │ │ - mvneq ip, r8, lsr #30 │ │ │ │ + ldrdeq ip, [r7, #248]! @ 0xf8 │ │ │ │ + mvneq ip, r0, lsr pc │ │ │ │ bicseq r6, r0, r4, asr r2 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 39d88 <__cxa_atexit@plt+0x2d8b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -46631,15 +46631,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r9, r3, #7 │ │ │ │ add r8, r0, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 4a7624 <__cxa_atexit@plt+0x49b14c> │ │ │ │ + b 171d94 <__cxa_atexit@plt+0x1658bc> │ │ │ │ ldr r3, [pc, #32] @ 39db0 <__cxa_atexit@plt+0x2d8d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #28] @ 39db4 <__cxa_atexit@plt+0x2d8dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ mov r6, #24 │ │ │ │ @@ -46647,16 +46647,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrheq r5, [r0, #168] @ 0xa8 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ bicseq r5, r0, r8, asr #22 │ │ │ │ - ldrdeq ip, [r7, #236]! @ 0xec │ │ │ │ - mvneq ip, r4, lsr lr │ │ │ │ + mvneq ip, r4, ror #29 │ │ │ │ + mvneq ip, ip, lsr lr │ │ │ │ bicseq r6, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 39dfc <__cxa_atexit@plt+0x2d924> │ │ │ │ bicseq r6, r0, r0, ror r1 │ │ │ │ @@ -46798,16 +46798,16 @@ │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ bicseq r5, r0, r0, ror #12 │ │ │ │ - strheq ip, [r7, #180]! @ 0xb4 │ │ │ │ - mvneq ip, r0, lsr #25 │ │ │ │ + strheq ip, [r7, #188]! @ 0xbc │ │ │ │ + mvneq ip, r8, lsr #25 │ │ │ │ bicseq r5, r0, ip, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 3a088 <__cxa_atexit@plt+0x2dbb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -46823,15 +46823,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3a08c <__cxa_atexit@plt+0x2dbb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ bicseq r5, r0, r4, asr #11 │ │ │ │ ldrsbeq r5, [r0, #88] @ 0x58 │ │ │ │ bicseq r5, r0, r0, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -46843,24 +46843,24 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 3a0d8 <__cxa_atexit@plt+0x2dc00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7b8ec <__cxa_atexit@plt+0xb6f414> │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ bicseq r5, r0, r4, ror r5 │ │ │ │ bicseq r5, r0, r8, lsl #11 │ │ │ │ bicseq r5, r0, ip, lsl #17 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 40a6bc <__cxa_atexit@plt+0x3fe1e4> │ │ │ │ + b d4e2c <__cxa_atexit@plt+0xc8954> │ │ │ │ ldrsheq r5, [r0, #124] @ 0x7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 3a118 <__cxa_atexit@plt+0x2dc40> │ │ │ │ add r9, pc, r9 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ @@ -46893,15 +46893,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ @ instruction: 0x01b92664 │ │ │ │ - mvneq ip, ip, lsr sl │ │ │ │ + mvneq ip, r4, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 3a1b8 <__cxa_atexit@plt+0x2dce0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ @ instruction: 0x01b92728 │ │ │ │ @@ -46952,15 +46952,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq ip, ip, asr r9 │ │ │ │ + mvneq ip, r4, ror #18 │ │ │ │ @ instruction: 0x01b92699 │ │ │ │ bicseq r5, r0, r0, asr #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -47039,20 +47039,20 @@ │ │ │ │ mov r6, #112 @ 0x70 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - ldrdeq ip, [r7, #128]! @ 0x80 │ │ │ │ + ldrdeq ip, [r7, #136]! @ 0x88 │ │ │ │ bicseq r5, r0, r8, asr #11 │ │ │ │ bicseq r5, r0, r8, asr #11 │ │ │ │ - mvneq ip, r4, asr #17 │ │ │ │ + mvneq ip, ip, asr #17 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - ldrdeq ip, [r7, #140]! @ 0x8c │ │ │ │ + mvneq ip, r4, ror #17 │ │ │ │ bicseq r5, r0, ip, ror r5 │ │ │ │ ldrheq r5, [r0, #80] @ 0x50 │ │ │ │ bicseq r5, r0, r8, asr #10 │ │ │ │ ldrsbeq r5, [r0, #180] @ 0xb4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, r8 │ │ │ │ @@ -47258,17 +47258,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, ror r6 │ │ │ │ - mvneq ip, ip, lsl #13 │ │ │ │ - ldrdeq ip, [r7, #108]! @ 0x6c │ │ │ │ + mvneq ip, r8, ror r6 │ │ │ │ + @ instruction: 0x01e7c694 │ │ │ │ + mvneq ip, r4, ror #13 │ │ │ │ bicseq r4, r0, r8, asr pc │ │ │ │ bicseq r4, r0, r8, lsl #31 │ │ │ │ bicseq r4, r0, r4, lsl #31 │ │ │ │ @ instruction: 0x01d04f94 │ │ │ │ bicseq r5, r0, r4, asr #6 │ │ │ │ bicseq r4, r0, r8, lsr #30 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @@ -47305,35 +47305,35 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ add r8, r1, #3 │ │ │ │ ldr r9, [pc, #84] @ 3a85c <__cxa_atexit@plt+0x2e384> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov sl, r7 │ │ │ │ - b 3fffac <__cxa_atexit@plt+0x3f3ad4> │ │ │ │ + b ca71c <__cxa_atexit@plt+0xbe244> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 3a860 <__cxa_atexit@plt+0x2e388> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #136 @ 0x88 │ │ │ │ add r3, r7, #3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3d2a98 <__cxa_atexit@plt+0x3c65c0> │ │ │ │ + b 9d208 <__cxa_atexit@plt+0x90d30> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ bicseq r4, r0, r8, lsr lr │ │ │ │ - mvneq ip, ip, ror #11 │ │ │ │ - mvneq ip, ip, ror #9 │ │ │ │ + strdeq ip, [r7, #84]! @ 0x54 │ │ │ │ + strdeq ip, [r7, #68]! @ 0x44 │ │ │ │ ldrsheq r4, [r0, #212] @ 0xd4 │ │ │ │ bicseq r5, r0, ip, ror #14 │ │ │ │ @ instruction: 0x01b92ba8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3a8e4 <__cxa_atexit@plt+0x2e40c> │ │ │ │ @@ -47358,28 +47358,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ add r8, r1, #3 │ │ │ │ ldr r9, [pc, #56] @ 3a914 <__cxa_atexit@plt+0x2e43c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov sl, r7 │ │ │ │ - b 3fffac <__cxa_atexit@plt+0x3f3ad4> │ │ │ │ + b ca71c <__cxa_atexit@plt+0xbe244> │ │ │ │ ldr r3, [pc, #44] @ 3a918 <__cxa_atexit@plt+0x2e440> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #140 @ 0x8c │ │ │ │ add r8, r3, #3 │ │ │ │ - b 3d2a98 <__cxa_atexit@plt+0x3c65c0> │ │ │ │ + b 9d208 <__cxa_atexit@plt+0x90d30> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - mvneq ip, ip, lsr #10 │ │ │ │ + mvneq ip, r4, lsr r5 │ │ │ │ bicseq r4, r0, r4, asr sp │ │ │ │ - mvneq ip, r8, lsl r4 │ │ │ │ + mvneq ip, r0, lsr #8 │ │ │ │ bicseq r4, r0, r0, lsr sp │ │ │ │ bicseq r5, r0, r0, lsr #13 │ │ │ │ @ instruction: 0x01b92afc │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 3a968 <__cxa_atexit@plt+0x2e490> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -47391,19 +47391,19 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r8, r1, #3 │ │ │ │ ldr r9, [pc, #20] @ 3a974 <__cxa_atexit@plt+0x2e49c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov sl, r7 │ │ │ │ - b 3fffac <__cxa_atexit@plt+0x3f3ad4> │ │ │ │ + b ca71c <__cxa_atexit@plt+0xbe244> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r4, r0, r0, ror #25 │ │ │ │ - @ instruction: 0x01e7c494 │ │ │ │ - @ instruction: 0x01e7c394 │ │ │ │ + @ instruction: 0x01e7c49c │ │ │ │ + @ instruction: 0x01e7c39c │ │ │ │ bicseq r5, r0, r4, lsr r6 │ │ │ │ @ instruction: 0x01b92aac │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 3a9f0 <__cxa_atexit@plt+0x2e518> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -47428,15 +47428,15 @@ │ │ │ │ add r5, r5, #136 @ 0x88 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - mvneq ip, ip, lsr #8 │ │ │ │ + mvneq ip, r4, lsr r4 │ │ │ │ ldrheq r5, [r0, #80] @ 0x50 │ │ │ │ @ instruction: 0x01b92a34 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3aa3c <__cxa_atexit@plt+0x2e564> │ │ │ │ mov r3, r7 │ │ │ │ @@ -47453,15 +47453,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #136 @ 0x88 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq ip, r0, asr #7 │ │ │ │ + mvneq ip, r8, asr #7 │ │ │ │ bicseq r5, r0, ip, asr #10 │ │ │ │ @ instruction: 0x01b929dc │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -47493,15 +47493,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 3ab64 <__cxa_atexit@plt+0x2e68c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq ip, r0, asr r3 │ │ │ │ + mvneq ip, r8, asr r3 │ │ │ │ bicseq r5, r0, ip, lsr #9 │ │ │ │ @ instruction: 0x01b92948 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 3ab2c <__cxa_atexit@plt+0x2e654> │ │ │ │ ldr r7, [pc, #52] @ 3ab54 <__cxa_atexit@plt+0x2e67c> │ │ │ │ @@ -47515,15 +47515,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3ab48 <__cxa_atexit@plt+0x2e670> │ │ │ │ b 3ab64 <__cxa_atexit@plt+0x2e68c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvneq ip, r4, ror #5 │ │ │ │ + mvneq ip, ip, ror #5 │ │ │ │ bicseq r5, r0, r8, lsr #8 │ │ │ │ @ instruction: 0x01b928fc │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -47707,31 +47707,31 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ mov r3, #276 @ 0x114 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xffffee8c │ │ │ │ @ instruction: 0xfffff2e8 │ │ │ │ - mvneq ip, r8, lsl r1 │ │ │ │ - strdeq ip, [r7, #12]! │ │ │ │ + mvneq ip, r0, lsr #2 │ │ │ │ + mvneq ip, r4, lsl #2 │ │ │ │ @ instruction: 0xfffff3c8 │ │ │ │ + ldrdeq ip, [r7, #12]! │ │ │ │ ldrdeq ip, [r7, #4]! │ │ │ │ - mvneq ip, ip, asr #1 │ │ │ │ + mvneq ip, r8, asr #1 │ │ │ │ mvneq ip, r0, asr #1 │ │ │ │ strheq ip, [r7, #8]! │ │ │ │ - strheq ip, [r7, #0]! │ │ │ │ - mvneq fp, r4, ror #28 │ │ │ │ - mvneq fp, ip, asr #29 │ │ │ │ - mvneq fp, r4, asr lr │ │ │ │ - mvneq fp, r8, lsl #30 │ │ │ │ - mvneq ip, ip, lsr r0 │ │ │ │ - mvneq ip, r0 │ │ │ │ + mvneq fp, ip, ror #28 │ │ │ │ + ldrdeq fp, [r7, #228]! @ 0xe4 │ │ │ │ + mvneq fp, ip, asr lr │ │ │ │ + mvneq fp, r0, lsl pc │ │ │ │ + mvneq ip, r4, asr #32 │ │ │ │ + mvneq ip, r8 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ - mvneq ip, r0, lsr r0 │ │ │ │ - mvneq ip, ip, ror #4 │ │ │ │ + mvneq ip, r8, lsr r0 │ │ │ │ + mvneq ip, r4, ror r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3aed4 <__cxa_atexit@plt+0x2e9fc> │ │ │ │ ldr r3, [pc, #44] @ 3aee4 <__cxa_atexit@plt+0x2ea0c> │ │ │ │ @@ -47744,52 +47744,52 @@ │ │ │ │ mov r9, #4 │ │ │ │ b 168e578 <__cxa_atexit@plt+0x16820a0> │ │ │ │ ldr r7, [pc, #16] @ 3aeec <__cxa_atexit@plt+0x2ea14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq fp, ip, ror #30 │ │ │ │ + mvneq fp, r4, ror pc │ │ │ │ bicseq r5, r0, ip, lsr #11 │ │ │ │ bicseq r5, r0, ip, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 3af28 <__cxa_atexit@plt+0x2ea50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 3af2c <__cxa_atexit@plt+0x2ea54> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 3af30 <__cxa_atexit@plt+0x2ea58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 2a94a0 <__cxa_atexit@plt+0x29cfc8> │ │ │ │ + b 7439e8 <__cxa_atexit@plt+0x737510> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ bicseq r3, r0, ip, lsr #4 │ │ │ │ - mvneq fp, ip, lsl pc │ │ │ │ + mvneq fp, r4, lsr #30 │ │ │ │ bicseq r5, r0, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3af54 <__cxa_atexit@plt+0x2ea7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2a9e18 <__cxa_atexit@plt+0x29d940> │ │ │ │ + b 744360 <__cxa_atexit@plt+0x737e88> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrsheq r5, [r0, #68] @ 0x44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3af80 <__cxa_atexit@plt+0x2eaa8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #16] @ 3af84 <__cxa_atexit@plt+0x2eaac> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b a3f32c <__cxa_atexit@plt+0xa32e54> │ │ │ │ + b 8881d8 <__cxa_atexit@plt+0x87bd00> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ bicseq r1, r0, ip, lsl lr │ │ │ │ ldrheq r5, [r0, #68] @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -47820,15 +47820,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffef170 │ │ │ │ - mvneq fp, r8, lsr sp │ │ │ │ + mvneq fp, r0, asr #26 │ │ │ │ ldrsbeq r5, [r0, #52] @ 0x34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #80] @ 3b084 <__cxa_atexit@plt+0x2ebac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -48158,30 +48158,30 @@ │ │ │ │ mov r6, ip │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ @ instruction: 0xffff137c │ │ │ │ @ instruction: 0xffff12d0 │ │ │ │ @ instruction: 0xffff0b94 │ │ │ │ bicseq r3, r0, ip, ror #31 │ │ │ │ @ instruction: 0xffff136c │ │ │ │ - mvneq fp, r0, ror fp │ │ │ │ + mvneq fp, r8, ror fp │ │ │ │ @ instruction: 0xffff0da8 │ │ │ │ @ instruction: 0xfffef888 │ │ │ │ @ instruction: 0xfffef6c8 │ │ │ │ @ instruction: 0xffff0c40 │ │ │ │ @ instruction: 0xfffef734 │ │ │ │ @ instruction: 0xffff1080 │ │ │ │ @ instruction: 0xffff0f44 │ │ │ │ @ instruction: 0xffff3790 │ │ │ │ - mvneq fp, r0, lsl #19 │ │ │ │ - mvneq fp, r0, ror r9 │ │ │ │ + mvneq fp, r8, lsl #19 │ │ │ │ + mvneq fp, r8, ror r9 │ │ │ │ @ instruction: 0xffff351c │ │ │ │ - mvneq fp, ip, lsr #19 │ │ │ │ + strheq fp, [r7, #148]! @ 0x94 │ │ │ │ @ instruction: 0xffff1dc0 │ │ │ │ - mvneq fp, r8, asr #19 │ │ │ │ - mvneq fp, r4, lsr #22 │ │ │ │ + ldrdeq fp, [r7, #144]! @ 0x90 │ │ │ │ + mvneq fp, ip, lsr #22 │ │ │ │ @ instruction: 0xffff32c4 │ │ │ │ @ instruction: 0xffff3264 │ │ │ │ @ instruction: 0xffff2ff8 │ │ │ │ @ instruction: 0xffff2ee8 │ │ │ │ @ instruction: 0xffff2824 │ │ │ │ @ instruction: 0xffff1e80 │ │ │ │ @ instruction: 0xffff1164 │ │ │ │ @@ -48220,24 +48220,24 @@ │ │ │ │ ldr r0, [pc, #56] @ 3b67c <__cxa_atexit@plt+0x2f1a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ add r9, r3, #1 │ │ │ │ add sl, lr, #3 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r0 │ │ │ │ - b 2a8f24 <__cxa_atexit@plt+0x29ca4c> │ │ │ │ + b 74346c <__cxa_atexit@plt+0x736f94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r0, r4, lsr #22 │ │ │ │ bicseq r4, r0, r0, lsl #29 │ │ │ │ - mvneq fp, r8, asr #11 │ │ │ │ - strheq fp, [r7, #92]! @ 0x5c │ │ │ │ - strdeq fp, [r7, #112]! @ 0x70 │ │ │ │ + ldrdeq fp, [r7, #80]! @ 0x50 │ │ │ │ + mvneq fp, r4, asr #11 │ │ │ │ + strdeq fp, [r7, #120]! @ 0x78 │ │ │ │ bicseq r4, r0, r4, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3b6e8 <__cxa_atexit@plt+0x2f210> │ │ │ │ mov r0, r4 │ │ │ │ @@ -48253,23 +48253,23 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #48] @ 3b6fc <__cxa_atexit@plt+0x2f224> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 2a9954 <__cxa_atexit@plt+0x29d47c> │ │ │ │ + b 743e9c <__cxa_atexit@plt+0x7379c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrsheq r4, [r0, #220] @ 0xdc │ │ │ │ bicseq r4, r0, r4, lsl #28 │ │ │ │ - mvneq fp, r0, lsr #10 │ │ │ │ + mvneq fp, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3b71c <__cxa_atexit@plt+0x2f244> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 16356e8 <__cxa_atexit@plt+0x1629210> │ │ │ │ @@ -48317,15 +48317,15 @@ │ │ │ │ mov r9, #4 │ │ │ │ b 168e578 <__cxa_atexit@plt+0x16820a0> │ │ │ │ ldr r7, [pc, #16] @ 3b7e0 <__cxa_atexit@plt+0x2f308> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq fp, r8, ror r6 │ │ │ │ + mvneq fp, r0, lsl #13 │ │ │ │ bicseq r4, r0, r4, ror #26 │ │ │ │ bicseq r4, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ 3b87c <__cxa_atexit@plt+0x2f3a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -48362,15 +48362,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ bicseq r4, r0, r8, lsl ip │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ ldrsbeq r4, [r0, #204] @ 0xcc │ │ │ │ @ instruction: 0xfffff6ac │ │ │ │ - ldrdeq fp, [r7, #88]! @ 0x58 │ │ │ │ + mvneq fp, r0, ror #11 │ │ │ │ bicseq r4, r0, r8, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3b8d0 <__cxa_atexit@plt+0x2f3f8> │ │ │ │ ldr r3, [pc, #100] @ 3b918 <__cxa_atexit@plt+0x2f440> │ │ │ │ @@ -48399,15 +48399,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r4, r0, r0, lsl #23 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ bicseq r4, r0, ip, lsr ip │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ - mvneq fp, r0, asr #10 │ │ │ │ + mvneq fp, r8, asr #10 │ │ │ │ bicseq r4, r0, r4, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3b990 <__cxa_atexit@plt+0x2f4b8> │ │ │ │ ldr r2, [pc, #196] @ 3ba0c <__cxa_atexit@plt+0x2f534> │ │ │ │ @@ -48456,22 +48456,22 @@ │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ ldr r7, [pc, #32] @ 3ba18 <__cxa_atexit@plt+0x2f540> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff554 │ │ │ │ - mvneq fp, r0, lsl #9 │ │ │ │ + mvneq fp, r8, lsl #9 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffff580 │ │ │ │ - mvneq fp, ip, lsr #9 │ │ │ │ + strheq fp, [r7, #68]! @ 0x44 │ │ │ │ @ instruction: 0x01d04a90 │ │ │ │ bicseq r4, r0, ip, lsl fp │ │ │ │ - mvneq fp, r4, lsl #4 │ │ │ │ - mvneq fp, r0, asr #8 │ │ │ │ + mvneq fp, ip, lsl #4 │ │ │ │ + mvneq fp, r8, asr #8 │ │ │ │ bicseq r4, r0, r4, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ba70 <__cxa_atexit@plt+0x2f598> │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ @@ -48498,18 +48498,18 @@ │ │ │ │ ldr r7, [pc, #12] @ 3baa8 <__cxa_atexit@plt+0x2f5d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r4, r0, ip, ror #19 │ │ │ │ bicseq r4, r0, r8, ror sl │ │ │ │ - mvneq fp, r0, ror #2 │ │ │ │ - @ instruction: 0x01e7b39c │ │ │ │ + mvneq fp, r8, ror #2 │ │ │ │ + mvneq fp, r4, lsr #7 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ - ldrdeq fp, [r7, #48]! @ 0x30 │ │ │ │ + ldrdeq fp, [r7, #56]! @ 0x38 │ │ │ │ bicseq r4, r0, r8, ror #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3bb00 <__cxa_atexit@plt+0x2f628> │ │ │ │ @@ -48523,15 +48523,15 @@ │ │ │ │ mov r9, #4 │ │ │ │ b 168e578 <__cxa_atexit@plt+0x16820a0> │ │ │ │ ldr r7, [pc, #16] @ 3bb18 <__cxa_atexit@plt+0x2f640> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - mvneq fp, r0, asr #6 │ │ │ │ + mvneq fp, r8, asr #6 │ │ │ │ bicseq r4, r0, ip, lsr #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 3bb38 <__cxa_atexit@plt+0x2f660> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ @@ -48585,15 +48585,15 @@ │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [fp, #-8] │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, lsl r1 │ │ │ │ + mvneq fp, r4, lsr #2 │ │ │ │ bicseq r4, r0, r0, ror r9 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -48636,15 +48636,15 @@ │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [fp, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r4, fp │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, asr r0 │ │ │ │ + mvneq fp, ip, asr r0 │ │ │ │ bicseq r4, r0, r4, lsr #17 │ │ │ │ @ instruction: 0x01b91780 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ @@ -48687,15 +48687,15 @@ │ │ │ │ str r3, [lr] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [pc, #20] @ 3bdac <__cxa_atexit@plt+0x2f8d4> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ bl 1b843f0 <__cxa_atexit@plt+0x1b77f18> │ │ │ │ - mvneq lr, r8, asr r0 │ │ │ │ + mvneq lr, r0, rrx │ │ │ │ @ instruction: 0xffffd0cc │ │ │ │ @ instruction: 0xffffd0d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ @@ -48719,15 +48719,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b9181e │ │ │ │ - mvneq sl, ip, ror #27 │ │ │ │ + strdeq sl, [r7, #212]! @ 0xd4 │ │ │ │ bicseq r4, r0, ip, lsr r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3be70 <__cxa_atexit@plt+0x2f998> │ │ │ │ @@ -48779,15 +48779,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq sl, [r7, #208]! @ 0xd0 │ │ │ │ + strheq sl, [r7, #216]! @ 0xd8 │ │ │ │ bicseq r4, r0, r0, asr r6 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ @@ -48803,15 +48803,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq sl, ip, asr #26 │ │ │ │ + mvneq sl, r4, asr sp │ │ │ │ ldrsheq r4, [r0, #80] @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -48853,15 +48853,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 841f5c <__cxa_atexit@plt+0x835a84> │ │ │ │ + b aca77c <__cxa_atexit@plt+0xabe2a4> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ bicseq r4, r0, r0, asr r5 │ │ │ │ bicseq r4, r0, ip, asr #10 │ │ │ │ bicseq r4, r0, r4, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -48919,16 +48919,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq sl, r4, lsr sp │ │ │ │ - mvneq sl, r4, lsl #23 │ │ │ │ + mvneq sl, ip, lsr sp │ │ │ │ + mvneq sl, ip, lsl #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 3c1a0 <__cxa_atexit@plt+0x2fcc8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -48943,28 +48943,28 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strheq sl, [r7, #200]! @ 0xc8 │ │ │ │ + mvneq sl, r0, asr #25 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 3c1d8 <__cxa_atexit@plt+0x2fd00> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r0, lsl #25 │ │ │ │ + mvneq sl, r8, lsl #25 │ │ │ │ bicseq r4, r0, ip, lsl #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c20c <__cxa_atexit@plt+0x2fd34> │ │ │ │ ldr r7, [pc, #32] @ 3c21c <__cxa_atexit@plt+0x2fd44> │ │ │ │ @@ -48972,15 +48972,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 841f5c <__cxa_atexit@plt+0x835a84> │ │ │ │ + b aca77c <__cxa_atexit@plt+0xabe2a4> │ │ │ │ bicseq r4, r0, ip, ror #6 │ │ │ │ bicseq r4, r0, r8, ror #6 │ │ │ │ bicseq r4, r0, r0, asr r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -49025,28 +49025,28 @@ │ │ │ │ ldr r3, [pc, #24] @ 3c2f0 <__cxa_atexit@plt+0x2fe18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r7, #152]! @ 0x98 │ │ │ │ - mvneq sl, r8, lsl #18 │ │ │ │ + mvneq sl, r0, ror #19 │ │ │ │ + mvneq sl, r0, lsl r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 16ac8a8 <__cxa_atexit@plt+0x16a03d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 94d7e8 <__cxa_atexit@plt+0x941310> │ │ │ │ + b bd6008 <__cxa_atexit@plt+0xbc9b30> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 88c0d4 <__cxa_atexit@plt+0x87fbfc> │ │ │ │ + b b148f4 <__cxa_atexit@plt+0xb0841c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3c3a0 <__cxa_atexit@plt+0x2fec8> │ │ │ │ ldr r2, [pc, #108] @ 3c3b0 <__cxa_atexit@plt+0x2fed8> │ │ │ │ @@ -49076,15 +49076,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3c3bc <__cxa_atexit@plt+0x2fee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq sl, ip, ror #16 │ │ │ │ + mvneq sl, r4, ror r8 │ │ │ │ bicseq r4, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #48] @ 3c404 <__cxa_atexit@plt+0x2ff2c> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49096,23 +49096,23 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq sl, [r7, #116]! @ 0x74 │ │ │ │ + strdeq sl, [r7, #124]! @ 0x7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3c428 <__cxa_atexit@plt+0x2ff50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, asr #15 │ │ │ │ + mvneq sl, ip, asr #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3c4a8 <__cxa_atexit@plt+0x2ffd0> │ │ │ │ ldr r2, [pc, #108] @ 3c4b8 <__cxa_atexit@plt+0x2ffe0> │ │ │ │ @@ -49142,15 +49142,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3c4c4 <__cxa_atexit@plt+0x2ffec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq sl, ip, lsr #16 │ │ │ │ + mvneq sl, r4, lsr r8 │ │ │ │ bicseq r4, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #48] @ 3c50c <__cxa_atexit@plt+0x30034> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49162,23 +49162,23 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strheq sl, [r7, #116]! @ 0x74 │ │ │ │ + strheq sl, [r7, #124]! @ 0x7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3c530 <__cxa_atexit@plt+0x30058> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, lsl #15 │ │ │ │ + mvneq sl, ip, lsl #15 │ │ │ │ @ instruction: 0x01d04098 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3c588 <__cxa_atexit@plt+0x300b0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -49195,15 +49195,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1521a58 <__cxa_atexit@plt+0x1515580> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b910a0 │ │ │ │ - mvneq sl, ip, ror r6 │ │ │ │ + mvneq sl, r4, lsl #13 │ │ │ │ bicseq r4, r0, ip, lsr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3c608 <__cxa_atexit@plt+0x30130> │ │ │ │ @@ -49275,15 +49275,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1521a58 <__cxa_atexit@plt+0x1515580> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b90f57 │ │ │ │ - mvneq sl, ip, lsr r5 │ │ │ │ + mvneq sl, r4, asr #10 │ │ │ │ bicseq r3, r0, r4, lsl pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3c748 <__cxa_atexit@plt+0x30270> │ │ │ │ @@ -49462,15 +49462,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b a4caec <__cxa_atexit@plt+0xa40614> │ │ │ │ + b 89599c <__cxa_atexit@plt+0x8894c4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3ca24 <__cxa_atexit@plt+0x3054c> │ │ │ │ ldr r3, [pc, #80] @ 3ca34 <__cxa_atexit@plt+0x3055c> │ │ │ │ @@ -49492,32 +49492,32 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3ca40 <__cxa_atexit@plt+0x30568> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq sl, r4, ror #3 │ │ │ │ - mvneq sl, r4, lsr #5 │ │ │ │ + mvneq sl, ip, ror #3 │ │ │ │ + mvneq sl, ip, lsr #5 │ │ │ │ ldrsheq r3, [r0, #188] @ 0xbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 3ca78 <__cxa_atexit@plt+0x305a0> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 3ca7c <__cxa_atexit@plt+0x305a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, lsl #3 │ │ │ │ - mvneq sl, r4, asr #4 │ │ │ │ + mvneq sl, ip, lsl #3 │ │ │ │ + mvneq sl, ip, asr #4 │ │ │ │ bicseq r3, r0, r4, lsr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3cae0 <__cxa_atexit@plt+0x30608> │ │ │ │ @@ -49539,32 +49539,32 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3cafc <__cxa_atexit@plt+0x30624> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq sl, r8, lsl #7 │ │ │ │ - mvneq sl, r8, ror #6 │ │ │ │ + @ instruction: 0x01e7a390 │ │ │ │ + mvneq sl, r0, ror r3 │ │ │ │ bicseq r3, r0, r4, asr fp │ │ │ │ bicseq r3, r0, r8, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 3cb34 <__cxa_atexit@plt+0x3065c> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #16] @ 3cb38 <__cxa_atexit@plt+0x30660> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, lsr #6 │ │ │ │ - mvneq sl, r4, lsl #6 │ │ │ │ + mvneq sl, ip, lsr #6 │ │ │ │ + mvneq sl, ip, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -49582,15 +49582,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 3cba4 <__cxa_atexit@plt+0x306cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ bicseq r3, r0, r0, ror #21 │ │ │ │ - mvneq sl, r8, asr r0 │ │ │ │ + mvneq sl, r0, rrx │ │ │ │ bicseq r3, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cbf8 <__cxa_atexit@plt+0x30720> │ │ │ │ mov r0, r4 │ │ │ │ @@ -49607,26 +49607,26 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 1ba9534 <__cxa_atexit@plt+0x1b9d05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvneq sl, r8 │ │ │ │ + mvneq sl, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #20] @ 3cc2c <__cxa_atexit@plt+0x30754> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 3cc30 <__cxa_atexit@plt+0x30758> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq sl, r0, lsr r0 │ │ │ │ + mvneq sl, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3cc5c <__cxa_atexit@plt+0x30784> │ │ │ │ ldr r2, [pc, #24] @ 3cc60 <__cxa_atexit@plt+0x30788> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49699,16 +49699,16 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ bx r0 │ │ │ │ mov r4, #52 @ 0x34 │ │ │ │ str r4, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, lr │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sl, ip, asr #2 │ │ │ │ - mvneq sl, ip, lsr #2 │ │ │ │ + mvneq sl, r4, asr r1 │ │ │ │ + mvneq sl, r4, lsr r1 │ │ │ │ bicseq r3, r0, ip, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 3cde4 <__cxa_atexit@plt+0x3090c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -49731,15 +49731,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r3, r0, r4, asr #30 │ │ │ │ - mvneq r9, ip, lsr #28 │ │ │ │ + mvneq r9, r4, lsr lr │ │ │ │ bicseq r3, r0, r8, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -49864,15 +49864,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ add r5, r5, #8 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvneq r9, r4, ror #24 │ │ │ │ + mvneq r9, ip, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3d040 <__cxa_atexit@plt+0x30b68> │ │ │ │ ldr r3, [pc, #32] @ 3d048 <__cxa_atexit@plt+0x30b70> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -49881,23 +49881,23 @@ │ │ │ │ ldr r3, [pc, #20] @ 3d04c <__cxa_atexit@plt+0x30b74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ add r5, r5, #8 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r9, ip, lsl ip │ │ │ │ + mvneq r9, r4, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3d06c <__cxa_atexit@plt+0x30b94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strheq r9, [r7, #180]! @ 0xb4 │ │ │ │ + strheq r9, [r7, #188]! @ 0xbc │ │ │ │ ldrheq r3, [r0, #196] @ 0xc4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 3d090 <__cxa_atexit@plt+0x30bb8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -49995,30 +49995,30 @@ │ │ │ │ ldr r2, [pc, #20] @ 3d214 <__cxa_atexit@plt+0x30d3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e7999c │ │ │ │ + mvneq r9, r4, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d248 <__cxa_atexit@plt+0x30d70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 3d250 <__cxa_atexit@plt+0x30d78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, ror #18 │ │ │ │ + mvneq r9, r8, ror #18 │ │ │ │ bicseq r3, r0, r0, lsr #21 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3d2b8 <__cxa_atexit@plt+0x30de0> │ │ │ │ @@ -50129,15 +50129,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r9, r8, asr #16 │ │ │ │ + mvneq r9, r0, asr r8 │ │ │ │ bicseq r3, r0, r8, asr #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3d470 <__cxa_atexit@plt+0x30f98> │ │ │ │ ldr r3, [pc, #40] @ 3d478 <__cxa_atexit@plt+0x30fa0> │ │ │ │ @@ -50149,15 +50149,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 3d47c <__cxa_atexit@plt+0x30fa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvneq r9, ip, ror #15 │ │ │ │ + strdeq r9, [r7, #116]! @ 0x74 │ │ │ │ bicseq r3, r0, r8, ror r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 3d4e4 <__cxa_atexit@plt+0x3100c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -50272,16 +50272,16 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - mvneq r9, ip, lsr #12 │ │ │ │ - mvneq r9, ip, lsl r8 │ │ │ │ + mvneq r9, r4, lsr r6 │ │ │ │ + mvneq r9, r4, lsr #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3d68c <__cxa_atexit@plt+0x311b4> │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -50310,16 +50310,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ - @ instruction: 0x01e79590 │ │ │ │ - mvneq r9, r0, lsl #15 │ │ │ │ + @ instruction: 0x01e79598 │ │ │ │ + mvneq r9, r8, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 3d748 <__cxa_atexit@plt+0x31270> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -50382,16 +50382,16 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ - mvneq r9, r4, ror r4 │ │ │ │ - mvneq r9, r4, ror #12 │ │ │ │ + mvneq r9, ip, ror r4 │ │ │ │ + mvneq r9, ip, ror #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3d844 <__cxa_atexit@plt+0x3136c> │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -50420,16 +50420,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ - ldrdeq r9, [r7, #56]! @ 0x38 │ │ │ │ - mvneq r9, r8, asr #11 │ │ │ │ + mvneq r9, r0, ror #7 │ │ │ │ + ldrdeq r9, [r7, #80]! @ 0x50 │ │ │ │ bicseq r3, r0, r4, lsl #9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -50545,15 +50545,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3daac <__cxa_atexit@plt+0x315d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r4, ror r1 │ │ │ │ + mvneq r9, ip, ror r1 │ │ │ │ @ instruction: 0x01d0329c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -50586,15 +50586,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r4, rrx │ │ │ │ + mvneq r9, ip, rrx │ │ │ │ ldrsheq r3, [r0, #16] │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -50672,18 +50672,18 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - mvneq r9, r4, asr #32 │ │ │ │ - @ instruction: 0x01e7909c │ │ │ │ + mvneq r9, ip, asr #32 │ │ │ │ + mvneq r9, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - mvneq r9, r0, asr #32 │ │ │ │ + mvneq r9, r8, asr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ bicseq r3, r0, ip, lsr #1 │ │ │ │ bicseq r3, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ ldrheq r3, [r0, #12] │ │ │ │ bicseq r3, r0, r8, ror #1 │ │ │ │ @@ -50731,15 +50731,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3dd94 <__cxa_atexit@plt+0x318bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, lsl #29 │ │ │ │ + stlexheq r8, r4, [r7] │ │ │ │ bicseq r2, r0, r4, asr #31 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 3db64 <__cxa_atexit@plt+0x3168c> │ │ │ │ bicseq r2, r0, r4, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -50752,15 +50752,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 17235a4 <__cxa_atexit@plt+0x17170cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, asr #27 │ │ │ │ + ldrdeq r8, [r7, #212]! @ 0xd4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3de24 <__cxa_atexit@plt+0x3194c> │ │ │ │ ldr r3, [pc, #40] @ 3de34 <__cxa_atexit@plt+0x3195c> │ │ │ │ @@ -50830,15 +50830,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r8, r4, asr sp │ │ │ │ + mvneq r8, ip, asr sp │ │ │ │ bicseq r2, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3df64 <__cxa_atexit@plt+0x31a8c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -50850,15 +50850,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 3df70 <__cxa_atexit@plt+0x31a98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ add r5, r5, #8 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r8, [r7, #200]! @ 0xc8 │ │ │ │ + mvneq r8, r0, lsl #26 │ │ │ │ ldrsheq r2, [r0, #220] @ 0xdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3df94 <__cxa_atexit@plt+0x31abc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -50901,15 +50901,15 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - mvneq r8, ip, asr #24 │ │ │ │ + mvneq r8, r4, asr ip │ │ │ │ bicseq r2, r0, r0, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3e060 <__cxa_atexit@plt+0x31b88> │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -50936,23 +50936,23 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - strheq r8, [r7, #188]! @ 0xbc │ │ │ │ + mvneq r8, r4, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3e0e8 <__cxa_atexit@plt+0x31c10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, lsr fp │ │ │ │ + mvneq r8, r0, asr #22 │ │ │ │ bicseq r2, r0, ip, lsl #25 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 3e10c <__cxa_atexit@plt+0x31c34> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -50978,15 +50978,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 17235c4 <__cxa_atexit@plt+0x17170ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, asr #20 │ │ │ │ + mvneq r8, ip, asr #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3e1ac <__cxa_atexit@plt+0x31cd4> │ │ │ │ ldr r3, [pc, #40] @ 3e1bc <__cxa_atexit@plt+0x31ce4> │ │ │ │ @@ -51056,15 +51056,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r8, ip, asr #19 │ │ │ │ + ldrdeq r8, [r7, #148]! @ 0x94 │ │ │ │ ldrsheq r2, [r0, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3e2ec <__cxa_atexit@plt+0x31e14> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -51076,15 +51076,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 3e2f8 <__cxa_atexit@plt+0x31e20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ add r5, r5, #8 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvneq r8, r0, ror r9 │ │ │ │ + mvneq r8, r8, ror r9 │ │ │ │ bicseq r2, r0, r0, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3e31c <__cxa_atexit@plt+0x31e44> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -51127,15 +51127,15 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - mvneq r8, r4, asr #17 │ │ │ │ + mvneq r8, ip, asr #17 │ │ │ │ ldrsbeq r2, [r0, #148] @ 0x94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3e3e8 <__cxa_atexit@plt+0x31f10> │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -51162,23 +51162,23 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - mvneq r8, r4, lsr r8 │ │ │ │ + mvneq r8, ip, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3e470 <__cxa_atexit@plt+0x31f98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strheq r8, [r7, #112]! @ 0x70 │ │ │ │ + strheq r8, [r7, #120]! @ 0x78 │ │ │ │ bicseq r2, r0, r0, lsr r9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 3e494 <__cxa_atexit@plt+0x31fbc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -51210,15 +51210,15 @@ │ │ │ │ str r1, [r2, #-12] │ │ │ │ stmdb r2, {r0, r9} │ │ │ │ beq 3e514 <__cxa_atexit@plt+0x3203c> │ │ │ │ ldr r3, [pc, #40] @ 3e530 <__cxa_atexit@plt+0x32058> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -51227,15 +51227,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3e558 <__cxa_atexit@plt+0x32080> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ bicseq r2, r0, ip, ror r8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #136] @ 3e5f8 <__cxa_atexit@plt+0x32120> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -51270,19 +51270,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ands r3, r7, #3 │ │ │ │ bne 3e5a4 <__cxa_atexit@plt+0x320cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - mvneq r8, r4, asr #16 │ │ │ │ - @ instruction: 0x01e7889c │ │ │ │ - mvneq r8, r8, lsl #17 │ │ │ │ + mvneq r8, ip, asr #16 │ │ │ │ + mvneq r8, r4, lsr #17 │ │ │ │ + @ instruction: 0x01e78890 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - mvneq r8, r8, lsr #17 │ │ │ │ + strheq r8, [r7, #128]! @ 0x80 │ │ │ │ bicseq r2, r0, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 3e678 <__cxa_atexit@plt+0x321a0> │ │ │ │ ldr r7, [pc, #120] @ 3e6ac <__cxa_atexit@plt+0x321d4> │ │ │ │ @@ -51310,19 +51310,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 3e6a0 <__cxa_atexit@plt+0x321c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ands r3, r7, #3 │ │ │ │ bne 3e648 <__cxa_atexit@plt+0x32170> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r8, r0, lsr #15 │ │ │ │ - strdeq r8, [r7, #120]! @ 0x78 │ │ │ │ - mvneq r8, r4, ror #15 │ │ │ │ + mvneq r8, r8, lsr #15 │ │ │ │ + mvneq r8, r0, lsl #16 │ │ │ │ + mvneq r8, ip, ror #15 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r8, r4, lsl #16 │ │ │ │ + mvneq r8, ip, lsl #16 │ │ │ │ bicseq r2, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #7 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #10 │ │ │ │ @@ -51331,16 +51331,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 3e6f4 <__cxa_atexit@plt+0x3221c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 3e6f8 <__cxa_atexit@plt+0x32220> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 185de10 <__cxa_atexit@plt+0x1851938> │ │ │ │ - mvneq r8, r4, ror r7 │ │ │ │ - mvneq r8, r8, ror #14 │ │ │ │ + mvneq r8, ip, ror r7 │ │ │ │ + mvneq r8, r0, ror r7 │ │ │ │ bicseq r2, r0, ip, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #7 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #10 │ │ │ │ @@ -51349,16 +51349,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 3e73c <__cxa_atexit@plt+0x32264> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 3e740 <__cxa_atexit@plt+0x32268> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 185de10 <__cxa_atexit@plt+0x1851938> │ │ │ │ - mvneq r8, ip, lsr #14 │ │ │ │ - mvneq r8, r0, lsr #14 │ │ │ │ + mvneq r8, r4, lsr r7 │ │ │ │ + mvneq r8, r8, lsr #14 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e7c4 <__cxa_atexit@plt+0x322ec> │ │ │ │ @@ -51382,30 +51382,30 @@ │ │ │ │ ldr r5, [pc, #76] @ 3e7f8 <__cxa_atexit@plt+0x32320> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #68] @ 3e7fc <__cxa_atexit@plt+0x32324> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b bcc1e0 <__cxa_atexit@plt+0xbbfd08> │ │ │ │ + b a00084 <__cxa_atexit@plt+0x9f3bac> │ │ │ │ mov r6, r2 │ │ │ │ b 3e7d4 <__cxa_atexit@plt+0x322fc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3e7e4 <__cxa_atexit@plt+0x3230c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ bicseq r2, r0, r4, lsr #12 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq r8, [r7, #100]! @ 0x64 │ │ │ │ + ldrdeq r8, [r7, #108]! @ 0x6c │ │ │ │ + mvneq r8, r8, asr #13 │ │ │ │ mvneq r8, r0, asr #13 │ │ │ │ - strheq r8, [r7, #104]! @ 0x68 │ │ │ │ - strheq r8, [r7, #64]! @ 0x40 │ │ │ │ + strheq r8, [r7, #72]! @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ bicseq r1, r0, r8, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -51433,38 +51433,38 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvneq r8, r4, ror #6 │ │ │ │ - mvneq r8, r8, ror #11 │ │ │ │ - mvneq r8, r8, asr #11 │ │ │ │ + mvneq r8, ip, ror #6 │ │ │ │ + strdeq r8, [r7, #80]! @ 0x50 │ │ │ │ + ldrdeq r8, [r7, #80]! @ 0x50 │ │ │ │ @ instruction: 0x01d01d90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 3e8cc <__cxa_atexit@plt+0x323f4> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #16] @ 3e8d0 <__cxa_atexit@plt+0x323f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, lsl #11 │ │ │ │ - mvneq r8, ip, ror #10 │ │ │ │ + @ instruction: 0x01e78594 │ │ │ │ + mvneq r8, r4, ror r5 │ │ │ │ bicseq r2, r0, ip, lsr r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b a88a80 <__cxa_atexit@plt+0xa7c5a8> │ │ │ │ + b 8bc924 <__cxa_atexit@plt+0x8b044c> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 3e950 <__cxa_atexit@plt+0x32478> │ │ │ │ @@ -51493,15 +51493,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 3e970 <__cxa_atexit@plt+0x32498> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrsbeq r2, [r0, #72] @ 0x48 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r8, r4, lsr #5 │ │ │ │ + mvneq r8, ip, lsr #5 │ │ │ │ bicseq r2, r0, r0, lsr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 3e998 <__cxa_atexit@plt+0x324c0> │ │ │ │ ldr r2, [r5] │ │ │ │ @@ -51565,36 +51565,36 @@ │ │ │ │ ldr r6, [pc, #100] @ 3eaec <__cxa_atexit@plt+0x32614> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ ldr r6, [pc, #92] @ 3eaf0 <__cxa_atexit@plt+0x32618> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b bcc1e0 <__cxa_atexit@plt+0xbbfd08> │ │ │ │ + b a00084 <__cxa_atexit@plt+0x9f3bac> │ │ │ │ mov r2, r6 │ │ │ │ b 3eab0 <__cxa_atexit@plt+0x325d8> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 3ead0 <__cxa_atexit@plt+0x325f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ bicseq r2, r0, r4, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - mvneq r8, r8, lsr #7 │ │ │ │ + strheq r8, [r7, #48]! @ 0x30 │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - mvneq r8, r0, lsl #8 │ │ │ │ + mvneq r8, r8, lsl #8 │ │ │ │ + mvneq r8, ip, ror #7 │ │ │ │ mvneq r8, r4, ror #7 │ │ │ │ - ldrdeq r8, [r7, #60]! @ 0x3c │ │ │ │ - ldrdeq r8, [r7, #20]! │ │ │ │ + ldrdeq r8, [r7, #28]! │ │ │ │ bicseq r2, r0, ip, lsr #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3eb30 <__cxa_atexit@plt+0x32658> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -51636,42 +51636,42 @@ │ │ │ │ ldr r6, [pc, #92] @ 3ec00 <__cxa_atexit@plt+0x32728> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ ldr r6, [pc, #84] @ 3ec04 <__cxa_atexit@plt+0x3272c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b bcc1e0 <__cxa_atexit@plt+0xbbfd08> │ │ │ │ + b a00084 <__cxa_atexit@plt+0x9f3bac> │ │ │ │ mov r3, r6 │ │ │ │ b 3ebcc <__cxa_atexit@plt+0x326f4> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 3ebe4 <__cxa_atexit@plt+0x3270c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ bicseq r2, r0, r8, lsr #4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq r8, r4, ror r2 │ │ │ │ + mvneq r8, ip, ror r2 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - mvneq r8, r0, ror #5 │ │ │ │ + mvneq r8, r8, ror #5 │ │ │ │ + ldrdeq r8, [r7, #32]! │ │ │ │ mvneq r8, r8, asr #5 │ │ │ │ - mvneq r8, r0, asr #5 │ │ │ │ - strheq r8, [r7, #8]! │ │ │ │ + mvneq r8, r0, asr #1 │ │ │ │ bicseq r2, r0, r8, lsl r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ec28 <__cxa_atexit@plt+0x32750> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88a730 <__cxa_atexit@plt+0x87e258> │ │ │ │ + b b12f50 <__cxa_atexit@plt+0xb06a78> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldrsheq r2, [r0, #20] │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #172] @ 3ecf0 <__cxa_atexit@plt+0x32818> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ @@ -51704,32 +51704,32 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #80] @ 3ed0c <__cxa_atexit@plt+0x32834> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b bcc1e0 <__cxa_atexit@plt+0xbbfd08> │ │ │ │ + b a00084 <__cxa_atexit@plt+0x9f3bac> │ │ │ │ mov r6, r3 │ │ │ │ b 3ecdc <__cxa_atexit@plt+0x32804> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 3ecf4 <__cxa_atexit@plt+0x3281c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ bicseq r2, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - ldrdeq r8, [r7, #20]! │ │ │ │ + ldrdeq r8, [r7, #28]! │ │ │ │ + mvneq r8, r4, asr #3 │ │ │ │ strheq r8, [r7, #28]! │ │ │ │ - strheq r8, [r7, #20]! │ │ │ │ - mvneq r7, ip, lsr #31 │ │ │ │ + strheq r7, [r7, #244]! @ 0xf4 │ │ │ │ bicseq r2, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -51751,16 +51751,16 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 6bef0 <__cxa_atexit@plt+0x5fa18> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ - mvneq r8, r0, lsl r1 │ │ │ │ - strdeq r8, [r7, #12]! │ │ │ │ + mvneq r8, r8, lsl r1 │ │ │ │ + mvneq r8, r4, lsl #2 │ │ │ │ @ instruction: 0x01d02094 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 3edc4 <__cxa_atexit@plt+0x328ec> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -51870,15 +51870,15 @@ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ bicseq r1, r0, ip, lsl #30 │ │ │ │ bicseq r1, r0, r0, asr #30 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ - mvneq r7, ip, lsl #26 │ │ │ │ + mvneq r7, r4, lsl sp │ │ │ │ ldrsbeq r1, [r0, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #180] @ 3f02c <__cxa_atexit@plt+0x32b54> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r2, #3 │ │ │ │ @@ -51926,15 +51926,15 @@ │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ bicseq r1, r0, r4, lsr #28 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - mvneq r7, r0, lsl #24 │ │ │ │ + mvneq r7, r8, lsl #24 │ │ │ │ ldrsheq r1, [r0, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r6, [pc, #132] @ 3f0e8 <__cxa_atexit@plt+0x32c10> │ │ │ │ @@ -51972,23 +51972,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ bicseq r1, r0, r4, ror #26 │ │ │ │ @ instruction: 0xfffff784 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - mvneq r7, r4, lsr fp │ │ │ │ + mvneq r7, ip, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3f118 <__cxa_atexit@plt+0x32c40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, lsl #22 │ │ │ │ + mvneq r7, r0, lsl fp │ │ │ │ bicseq r1, r0, ip, lsr #26 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 3ee44 <__cxa_atexit@plt+0x3296c> │ │ │ │ bicseq r1, r0, r4, asr #23 │ │ │ │ andeq r0, r1, r3 │ │ │ │ @@ -52215,15 +52215,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ - mvneq r7, r0, lsr #14 │ │ │ │ + mvneq r7, r8, lsr #14 │ │ │ │ bicseq r1, r0, r4, ror #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 3f4e8 <__cxa_atexit@plt+0x33010> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -52233,15 +52233,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 3f50c <__cxa_atexit@plt+0x33034> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, lsl r7 │ │ │ │ + mvneq r7, ip, lsl r7 │ │ │ │ bicseq r1, r0, r4, ror #15 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3f54c <__cxa_atexit@plt+0x33074> │ │ │ │ @@ -52310,15 +52310,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r7, r8, lsr r6 │ │ │ │ + mvneq r7, r0, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3f684 <__cxa_atexit@plt+0x331ac> │ │ │ │ ldr r2, [pc, #44] @ 3f68c <__cxa_atexit@plt+0x331b4> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ @@ -52330,15 +52330,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ add r5, r5, #8 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq r7, [r7, #92]! @ 0x5c │ │ │ │ + mvneq r7, r4, ror #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 3f708 <__cxa_atexit@plt+0x33230> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -52465,27 +52465,27 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3f8ac <__cxa_atexit@plt+0x333d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, ror r3 │ │ │ │ + mvneq r7, ip, ror r3 │ │ │ │ ldrsbeq r1, [r0, #108] @ 0x6c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b a513a8 <__cxa_atexit@plt+0xa44ed0> │ │ │ │ + b 89a258 <__cxa_atexit@plt+0x88dd80> │ │ │ │ bicseq r0, r0, ip, asr #26 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b a4caec <__cxa_atexit@plt+0xa40614> │ │ │ │ + b 89599c <__cxa_atexit@plt+0x8894c4> │ │ │ │ bicseq r1, r0, r0, lsl #13 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -52513,28 +52513,28 @@ │ │ │ │ ldr r5, [pc, #68] @ 3f99c <__cxa_atexit@plt+0x334c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #60] @ 3f9a0 <__cxa_atexit@plt+0x334c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b bcc1e0 <__cxa_atexit@plt+0xbbfd08> │ │ │ │ + b a00084 <__cxa_atexit@plt+0x9f3bac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r7, ip, lsr #10 │ │ │ │ + mvneq r7, r4, lsr r5 │ │ │ │ + mvneq r7, ip, lsl r5 │ │ │ │ mvneq r7, r4, lsl r5 │ │ │ │ - mvneq r7, ip, lsl #10 │ │ │ │ - mvneq r7, r4, lsl #6 │ │ │ │ + mvneq r7, ip, lsl #6 │ │ │ │ ldrheq r1, [r0, #80] @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #20] @ 3f9cc <__cxa_atexit@plt+0x334f4> │ │ │ │ ldr r3, [pc, #20] @ 3f9d0 <__cxa_atexit@plt+0x334f8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -52578,30 +52578,30 @@ │ │ │ │ ldr r5, [pc, #80] @ 3faac <__cxa_atexit@plt+0x335d4> │ │ │ │ add ip, pc, ip │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, ip, #2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b bcaedc <__cxa_atexit@plt+0xbbea04> │ │ │ │ + b 9fed80 <__cxa_atexit@plt+0x9f28a8> │ │ │ │ mov r6, r2 │ │ │ │ b 3fa84 <__cxa_atexit@plt+0x335ac> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3fa94 <__cxa_atexit@plt+0x335bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ bicseq r1, r0, r4, lsl r5 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldrsheq r1, [r0, #44] @ 0x2c │ │ │ │ bicseq r1, r0, r0, ror r2 │ │ │ │ - mvneq r7, r4, lsl r4 │ │ │ │ - strdeq r7, [r7, #60]! @ 0x3c │ │ │ │ + mvneq r7, ip, lsl r4 │ │ │ │ + mvneq r7, r4, lsl #8 │ │ │ │ ldrsbeq r1, [r0, #64] @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 3fafc <__cxa_atexit@plt+0x33624> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -52689,30 +52689,30 @@ │ │ │ │ ldr r5, [pc, #80] @ 3fc68 <__cxa_atexit@plt+0x33790> │ │ │ │ add ip, pc, ip │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, ip, #2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b bcaedc <__cxa_atexit@plt+0xbbea04> │ │ │ │ + b 9fed80 <__cxa_atexit@plt+0x9f28a8> │ │ │ │ mov r6, r2 │ │ │ │ b 3fc40 <__cxa_atexit@plt+0x33768> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3fc50 <__cxa_atexit@plt+0x33778> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ bicseq r1, r0, r8, asr r3 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ bicseq r1, r0, r0, asr #2 │ │ │ │ ldrheq r1, [r0, #4] │ │ │ │ - mvneq r7, r8, asr r2 │ │ │ │ - mvneq r7, r0, asr #4 │ │ │ │ + mvneq r7, r0, ror #4 │ │ │ │ + mvneq r7, r8, asr #4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3fcc0 <__cxa_atexit@plt+0x337e8> │ │ │ │ ldr r2, [pc, #60] @ 3fcc8 <__cxa_atexit@plt+0x337f0> │ │ │ │ @@ -52764,15 +52764,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r6, ip, lsl pc │ │ │ │ + mvneq r6, r4, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3fd98 <__cxa_atexit@plt+0x338c0> │ │ │ │ ldr r3, [pc, #40] @ 3fda0 <__cxa_atexit@plt+0x338c8> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ @@ -52783,15 +52783,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 3fda4 <__cxa_atexit@plt+0x338cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ add r5, r5, #8 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvneq r6, r4, asr #29 │ │ │ │ + mvneq r6, ip, asr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3fde0 <__cxa_atexit@plt+0x33908> │ │ │ │ @@ -52801,15 +52801,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - stlexheq r6, ip, [r7] │ │ │ │ + mvneq r6, r4, lsr #29 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3fe44 <__cxa_atexit@plt+0x3396c> │ │ │ │ ldr r2, [pc, #60] @ 3fe4c <__cxa_atexit@plt+0x33974> │ │ │ │ @@ -52861,15 +52861,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01e76d98 │ │ │ │ + mvneq r6, r0, lsr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ff1c <__cxa_atexit@plt+0x33a44> │ │ │ │ ldr r3, [pc, #40] @ 3ff24 <__cxa_atexit@plt+0x33a4c> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ @@ -52880,15 +52880,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 3ff28 <__cxa_atexit@plt+0x33a50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ add r5, r5, #8 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvneq r6, r0, asr #26 │ │ │ │ + mvneq r6, r8, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3ff64 <__cxa_atexit@plt+0x33a8c> │ │ │ │ @@ -52898,15 +52898,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r6, r0, asr #26 │ │ │ │ + mvneq r6, r8, asr #26 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -53051,15 +53051,15 @@ │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ @ instruction: 0x01d00c90 │ │ │ │ @ instruction: 0xffffe6cc │ │ │ │ @ instruction: 0xffffe834 │ │ │ │ - mvneq r6, r4, ror sl │ │ │ │ + mvneq r6, ip, ror sl │ │ │ │ bicseq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #172] @ 40298 <__cxa_atexit@plt+0x33dc0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ @@ -53105,15 +53105,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ ldrheq r0, [r0, #180] @ 0xb4 │ │ │ │ @ instruction: 0xffffe5e4 │ │ │ │ @ instruction: 0xffffe750 │ │ │ │ - @ instruction: 0x01e76990 │ │ │ │ + @ instruction: 0x01e76998 │ │ │ │ bicseq r0, r0, r0, lsl sp │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r6, [pc, #128] @ 4034c <__cxa_atexit@plt+0x33e74> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -53149,15 +53149,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrsheq r0, [r0, #172] @ 0xac │ │ │ │ @ instruction: 0xffffe51c │ │ │ │ @ instruction: 0xffffe688 │ │ │ │ - mvneq r6, ip, asr #17 │ │ │ │ + ldrdeq r6, [r7, #132]! @ 0x84 │ │ │ │ bicseq r0, r0, r0, ror #24 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 40390 <__cxa_atexit@plt+0x33eb8> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -53277,16 +53277,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 769fc <__cxa_atexit@plt+0x6a524> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r6, [r7, #108]! @ 0x6c │ │ │ │ - mvneq r6, r8, lsr #18 │ │ │ │ + mvneq r6, r4, asr #13 │ │ │ │ + mvneq r6, r0, lsr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 405a4 <__cxa_atexit@plt+0x340cc> │ │ │ │ ldr r7, [pc, #48] @ 405b4 <__cxa_atexit@plt+0x340dc> │ │ │ │ @@ -53342,15 +53342,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r6, [r7, #84]! @ 0x54 │ │ │ │ + strheq r6, [r7, #92]! @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #44] @ 406a8 <__cxa_atexit@plt+0x341d0> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -53421,16 +53421,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r6, r4, ror #8 │ │ │ │ - strheq r6, [r7, #64]! @ 0x40 │ │ │ │ + mvneq r6, ip, ror #8 │ │ │ │ + strheq r6, [r7, #72]! @ 0x48 │ │ │ │ bicseq r0, r0, r0, lsr #11 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 407cc <__cxa_atexit@plt+0x342f4> │ │ │ │ @@ -53651,15 +53651,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrdeq r6, [r7, #0]! │ │ │ │ + ldrdeq r6, [r7, #8]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 40b78 <__cxa_atexit@plt+0x346a0> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -53703,15 +53703,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvneq r6, r8, rrx │ │ │ │ + mvneq r6, r0, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 40c3c <__cxa_atexit@plt+0x34764> │ │ │ │ ldr r3, [pc, #32] @ 40c44 <__cxa_atexit@plt+0x3476c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -53720,15 +53720,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 40c48 <__cxa_atexit@plt+0x34770> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r6, r0, lsr #32 │ │ │ │ + mvneq r6, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 40c80 <__cxa_atexit@plt+0x347a8> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -53763,16 +53763,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 40cfc <__cxa_atexit@plt+0x34824> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r4, asr pc │ │ │ │ - mvneq r5, r0, asr pc │ │ │ │ + mvneq r5, ip, asr pc │ │ │ │ + mvneq r5, r8, asr pc │ │ │ │ bicseq r0, r0, ip, lsl r3 │ │ │ │ bicseq r0, r0, r0, lsl #6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 40fcc <__cxa_atexit@plt+0x34af4> │ │ │ │ @@ -53934,15 +53934,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r5, ip, lsr ip │ │ │ │ + mvneq r5, r4, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -54003,19 +54003,19 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ biceq pc, pc, r8, ror pc @ │ │ │ │ - mvneq r5, r0, ror fp │ │ │ │ + mvneq r5, r8, ror fp │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - mvneq r5, r0, lsr #28 │ │ │ │ + mvneq r5, r8, lsr #28 │ │ │ │ biceq pc, pc, ip, lsr pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 41140 <__cxa_atexit@plt+0x34c68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -54047,19 +54047,19 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r5, r0, lsr #21 │ │ │ │ + mvneq r5, r8, lsr #21 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvneq r5, r8, lsr sp │ │ │ │ + mvneq r5, r0, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 411b0 <__cxa_atexit@plt+0x34cd8> │ │ │ │ @@ -54123,16 +54123,16 @@ │ │ │ │ add r3, r3, r2, lsl #18 │ │ │ │ cmp r3, r1 │ │ │ │ beq 41200 <__cxa_atexit@plt+0x34d28> │ │ │ │ b 41238 <__cxa_atexit@plt+0x34d60> │ │ │ │ biceq r2, r8, #138 @ 0x8a │ │ │ │ @ instruction: 0xfff1e000 │ │ │ │ @ instruction: 0xfff2108a │ │ │ │ - ldrdeq r5, [r7, #160]! @ 0xa0 │ │ │ │ - ldrdeq r5, [r7, #152]! @ 0x98 │ │ │ │ + ldrdeq r5, [r7, #168]! @ 0xa8 │ │ │ │ + mvneq r5, r0, ror #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 413a0 <__cxa_atexit@plt+0x34ec8> │ │ │ │ ldr r3, [pc, #256] @ 413bc <__cxa_atexit@plt+0x34ee4> │ │ │ │ @@ -54198,16 +54198,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ biceq r2, r8, #138 @ 0x8a │ │ │ │ @ instruction: 0xfff1e000 │ │ │ │ @ instruction: 0xfff2108a │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - ldrdeq r5, [r7, #152]! @ 0x98 │ │ │ │ - ldrdeq r5, [r7, #128]! @ 0x80 │ │ │ │ + mvneq r5, r0, ror #19 │ │ │ │ + ldrdeq r5, [r7, #136]! @ 0x88 │ │ │ │ biceq pc, pc, r8, ror ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #204] @ 414ac <__cxa_atexit@plt+0x34fd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ @@ -54257,16 +54257,16 @@ │ │ │ │ add r3, r3, r2, lsl #18 │ │ │ │ cmp r3, r1 │ │ │ │ beq 41418 <__cxa_atexit@plt+0x34f40> │ │ │ │ b 41450 <__cxa_atexit@plt+0x34f78> │ │ │ │ biceq r2, r8, #138 @ 0x8a │ │ │ │ @ instruction: 0xfff1e000 │ │ │ │ @ instruction: 0xfff2108a │ │ │ │ - mvneq r5, r8, asr #17 │ │ │ │ - mvneq r5, r0, asr #15 │ │ │ │ + ldrdeq r5, [r7, #128]! @ 0x80 │ │ │ │ + mvneq r5, r8, asr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 41514 <__cxa_atexit@plt+0x3503c> │ │ │ │ ldr r3, [pc, #80] @ 41524 <__cxa_atexit@plt+0x3504c> │ │ │ │ @@ -54332,15 +54332,15 @@ │ │ │ │ b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r5, r0, lsl r6 │ │ │ │ + mvneq r5, r8, lsl r6 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ biceq pc, pc, r4, ror sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 4160c <__cxa_atexit@plt+0x35134> │ │ │ │ ldr r2, [pc, #24] @ 41610 <__cxa_atexit@plt+0x35138> │ │ │ │ mov r9, r7 │ │ │ │ @@ -54366,15 +54366,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 41664 <__cxa_atexit@plt+0x3518c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ - @ instruction: 0x01e75590 │ │ │ │ + @ instruction: 0x01e75598 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 41734 <__cxa_atexit@plt+0x3525c> │ │ │ │ @@ -54432,18 +54432,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ biceq pc, pc, ip, ror #17 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - strdeq r5, [r7, #76]! @ 0x4c │ │ │ │ - mvneq r5, ip, ror r7 │ │ │ │ - mvneq r5, r0, lsr #12 │ │ │ │ - mvneq r5, r0, lsr #13 │ │ │ │ + mvneq r5, r4, lsl #10 │ │ │ │ + mvneq r5, r4, lsl #15 │ │ │ │ + mvneq r5, r8, lsr #12 │ │ │ │ + mvneq r5, r8, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41810 <__cxa_atexit@plt+0x35338> │ │ │ │ @@ -54478,18 +54478,18 @@ │ │ │ │ str r9, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - mvneq r5, ip, lsl #8 │ │ │ │ - mvneq r5, ip, lsl #13 │ │ │ │ - mvneq r5, r0, lsr r5 │ │ │ │ - strheq r5, [r7, #80]! @ 0x50 │ │ │ │ + mvneq r5, r4, lsl r4 │ │ │ │ + @ instruction: 0x01e75694 │ │ │ │ + mvneq r5, r8, lsr r5 │ │ │ │ + strheq r5, [r7, #88]! @ 0x58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 418bc <__cxa_atexit@plt+0x353e4> │ │ │ │ ldr r3, [pc, #148] @ 418e4 <__cxa_atexit@plt+0x3540c> │ │ │ │ @@ -54528,17 +54528,17 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - mvneq r5, r8, ror #7 │ │ │ │ + strdeq r5, [r7, #48]! @ 0x30 │ │ │ │ biceq pc, pc, ip, ror r7 @ │ │ │ │ - strheq r5, [r7, #56]! @ 0x38 │ │ │ │ + mvneq r5, r0, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4191c <__cxa_atexit@plt+0x35444> │ │ │ │ ldr r7, [pc, #76] @ 4195c <__cxa_atexit@plt+0x35484> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -54557,16 +54557,16 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r5, r4, asr #6 │ │ │ │ - mvneq r5, r4, lsr #6 │ │ │ │ + mvneq r5, ip, asr #6 │ │ │ │ + mvneq r5, ip, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 419b0 <__cxa_atexit@plt+0x354d8> │ │ │ │ ldr r2, [pc, #56] @ 419bc <__cxa_atexit@plt+0x354e4> │ │ │ │ @@ -54582,15 +54582,15 @@ │ │ │ │ b 419cc <__cxa_atexit@plt+0x354f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r5, ip, lsl #4 │ │ │ │ + mvneq r5, r4, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #152] @ 41a70 <__cxa_atexit@plt+0x35598> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-8 │ │ │ │ @@ -54627,18 +54627,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 41a74 <__cxa_atexit@plt+0x3559c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r8, r7 │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq r5, r4, lsl #3 │ │ │ │ + mvneq r5, ip, lsl #3 │ │ │ │ biceq pc, pc, r0, lsl #12 │ │ │ │ - ldrdeq r5, [r7, #16]! │ │ │ │ - mvneq r5, r4, lsr #3 │ │ │ │ + ldrdeq r5, [r7, #24]! │ │ │ │ + mvneq r5, ip, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41ab8 <__cxa_atexit@plt+0x355e0> │ │ │ │ @@ -54650,15 +54650,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 41ad4 <__cxa_atexit@plt+0x355fc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ - mvneq r5, r0, lsr #2 │ │ │ │ + mvneq r5, r8, lsr #2 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 41b20 <__cxa_atexit@plt+0x35648> │ │ │ │ @@ -54675,15 +54675,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #8] @ 41b30 <__cxa_atexit@plt+0x35658> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ biceq pc, pc, ip, lsl r5 @ │ │ │ │ - ldrdeq r5, [r7, #8]! │ │ │ │ + mvneq r5, r0, ror #1 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ mov fp, r7 │ │ │ │ cmp lr, r6 │ │ │ │ bcc 41c3c <__cxa_atexit@plt+0x35764> │ │ │ │ @@ -54754,21 +54754,21 @@ │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - mvneq r5, r4, ror #3 │ │ │ │ - mvneq r5, r8, asr r0 │ │ │ │ - mvneq r5, r0, lsr r1 │ │ │ │ + mvneq r5, ip, ror #3 │ │ │ │ + mvneq r5, r0, rrx │ │ │ │ + mvneq r5, r8, lsr r1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01e75194 │ │ │ │ - mvneq r5, ip │ │ │ │ - mvneq r5, r8, ror #1 │ │ │ │ + @ instruction: 0x01e7519c │ │ │ │ + mvneq r5, r4, lsl r0 │ │ │ │ + strdeq r5, [r7, #0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 41b38 <__cxa_atexit@plt+0x35660> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -54817,20 +54817,20 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r1, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r5, [r7, #8]! │ │ │ │ - mvneq r4, r0, lsr pc │ │ │ │ - mvneq r5, r0 │ │ │ │ - mvneq r5, r0, ror r0 │ │ │ │ - mvneq r4, r8, ror #29 │ │ │ │ - mvneq r4, r4, asr #31 │ │ │ │ + mvneq r5, r0, asr #1 │ │ │ │ + mvneq r4, r8, lsr pc │ │ │ │ + mvneq r5, r8 │ │ │ │ + mvneq r5, r8, ror r0 │ │ │ │ + strdeq r4, [r7, #224]! @ 0xe0 │ │ │ │ + mvneq r4, ip, asr #31 │ │ │ │ strdeq pc, [pc, #44] @ 41db8 <__cxa_atexit@plt+0x358e0> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -54854,22 +54854,22 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ - b ba4c30 <__cxa_atexit@plt+0xb98758> │ │ │ │ + b 9d8ad4 <__cxa_atexit@plt+0x9cc5fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r7, #208]! @ 0xd0 │ │ │ │ - @ instruction: 0x01e75090 │ │ │ │ - mvneq r4, ip, lsl #28 │ │ │ │ + strdeq r4, [r7, #216]! @ 0xd8 │ │ │ │ + @ instruction: 0x01e75098 │ │ │ │ + mvneq r4, r4, lsl lr │ │ │ │ @ instruction: 0x01cff29c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 41f0c <__cxa_atexit@plt+0x35a34> │ │ │ │ @@ -54946,16 +54946,16 @@ │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq pc, [pc, #12] @ 41f70 <__cxa_atexit@plt+0x35a98> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ biceq pc, pc, r0, asr #3 │ │ │ │ biceq pc, pc, r8, asr r1 @ │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ - strdeq r4, [r7, #192]! @ 0xc0 │ │ │ │ - strheq r4, [r7, #212]! @ 0xd4 │ │ │ │ + strdeq r4, [r7, #200]! @ 0xc8 │ │ │ │ + strheq r4, [r7, #220]! @ 0xdc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -54970,15 +54970,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 41fd4 <__cxa_atexit@plt+0x35afc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r4, r4, ror ip │ │ │ │ + mvneq r4, ip, ror ip │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ biceq pc, pc, r8, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #112] @ 42060 <__cxa_atexit@plt+0x35b88> │ │ │ │ mov r3, r5 │ │ │ │ @@ -55010,15 +55010,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ biceq lr, pc, ip, ror #31 │ │ │ │ biceq pc, pc, r4, lsl r0 @ │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq r4, ip, lsr #23 │ │ │ │ + strheq r4, [r7, #180]! @ 0xb4 │ │ │ │ biceq pc, pc, ip, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 420a4 <__cxa_atexit@plt+0x35bcc> │ │ │ │ ldr r2, [pc, #28] @ 420a8 <__cxa_atexit@plt+0x35bd0> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -55032,15 +55032,15 @@ │ │ │ │ biceq pc, pc, r4, lsl r0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 420cc <__cxa_atexit@plt+0x35bf4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 8423d8 <__cxa_atexit@plt+0x835f00> │ │ │ │ + b acabf8 <__cxa_atexit@plt+0xabe720> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ biceq lr, pc, r0, ror #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -55057,15 +55057,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ biceq lr, pc, ip, ror #30 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @@ -55077,15 +55077,15 @@ │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ biceq lr, pc, ip, lsl pc @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5], #-8 │ │ │ │ @@ -55139,15 +55139,15 @@ │ │ │ │ ldr r6, [pc, #220] @ 4233c <__cxa_atexit@plt+0x35e64> │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r6, pc, r6 │ │ │ │ str r8, [r5] │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r9 │ │ │ │ - b acb264 <__cxa_atexit@plt+0xabed8c> │ │ │ │ + b 8ff108 <__cxa_atexit@plt+0x8f2c30> │ │ │ │ add ip, r0, r1 │ │ │ │ mov r2, r4 │ │ │ │ cmp r1, ip │ │ │ │ bge 421f4 <__cxa_atexit@plt+0x35d1c> │ │ │ │ add sl, r3, #8 │ │ │ │ mvn r3, #0 │ │ │ │ add r0, sl, r1 │ │ │ │ @@ -55186,20 +55186,20 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r4, r0, asr sl │ │ │ │ + mvneq r4, r8, asr sl │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - mvneq r4, r8, lsl #20 │ │ │ │ - mvneq r4, r4, lsr sl │ │ │ │ + mvneq r4, r0, lsl sl │ │ │ │ + mvneq r4, ip, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4239c <__cxa_atexit@plt+0x35ec4> │ │ │ │ @@ -55219,16 +55219,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 423bc <__cxa_atexit@plt+0x35ee4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r4, r0, ror #17 │ │ │ │ - mvneq r4, r4, lsr #17 │ │ │ │ + mvneq r4, r8, ror #17 │ │ │ │ + mvneq r4, ip, lsr #17 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ ldrdeq lr, [pc, #192] @ 42488 <__cxa_atexit@plt+0x35fb0> │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 42408 <__cxa_atexit@plt+0x35f30> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -55316,17 +55316,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #16] @ 42540 <__cxa_atexit@plt+0x36068> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 19ee72c <__cxa_atexit@plt+0x19e2254> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq r4, ip, ror #18 │ │ │ │ - mvneq r4, r8, lsl #15 │ │ │ │ - mvneq r4, r8, asr #18 │ │ │ │ + mvneq r4, r4, ror r9 │ │ │ │ + @ instruction: 0x01e74790 │ │ │ │ + mvneq r4, r0, asr r9 │ │ │ │ biceq lr, pc, ip, lsl #22 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ cmp r2, #1 │ │ │ │ @@ -55370,15 +55370,15 @@ │ │ │ │ cmp r2, #10 │ │ │ │ beq 425d4 <__cxa_atexit@plt+0x360fc> │ │ │ │ ldr r2, [pc, #24] @ 4261c <__cxa_atexit@plt+0x36144> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ biceq lr, pc, ip, lsl sl @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -55413,17 +55413,17 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r4, r8, lsl #16 │ │ │ │ - mvneq r4, r0, lsr #11 │ │ │ │ - mvneq r4, r4, lsr #12 │ │ │ │ + mvneq r4, r0, lsl r8 │ │ │ │ + mvneq r4, r8, lsr #11 │ │ │ │ + mvneq r4, ip, lsr #12 │ │ │ │ biceq lr, pc, ip, ror r9 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 426e8 <__cxa_atexit@plt+0x36210> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -55453,17 +55453,17 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r4, r8, ror #14 │ │ │ │ - mvneq r4, r0, lsl #10 │ │ │ │ - strheq r4, [r7, #76]! @ 0x4c │ │ │ │ + mvneq r4, r0, ror r7 │ │ │ │ + mvneq r4, r8, lsl #10 │ │ │ │ + mvneq r4, r4, asr #9 │ │ │ │ ldrdeq lr, [pc, #140] @ 427fc <__cxa_atexit@plt+0x36324> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 42788 <__cxa_atexit@plt+0x362b0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -55493,17 +55493,17 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r4, r8, asr #13 │ │ │ │ - mvneq r4, r0, ror #8 │ │ │ │ - mvneq r4, r4, ror #9 │ │ │ │ + ldrdeq r4, [r7, #96]! @ 0x60 │ │ │ │ + mvneq r4, r8, ror #8 │ │ │ │ + mvneq r4, ip, ror #9 │ │ │ │ biceq lr, pc, r4, asr #17 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 42888 <__cxa_atexit@plt+0x363b0> │ │ │ │ @@ -55587,15 +55587,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 42978 <__cxa_atexit@plt+0x364a0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r4, r4, lsl #10 │ │ │ │ + mvneq r4, ip, lsl #10 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ biceq lr, pc, r8, asr r7 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 42818 <__cxa_atexit@plt+0x36340> │ │ │ │ @ instruction: 0x01cfe394 │ │ │ │ @@ -55627,15 +55627,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 42a1c <__cxa_atexit@plt+0x36544> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r4, r0, lsr #4 │ │ │ │ + mvneq r4, r8, lsr #4 │ │ │ │ biceq lr, pc, ip, asr #6 │ │ │ │ biceq lr, pc, r0, lsr r7 @ │ │ │ │ biceq lr, pc, r8, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -55646,15 +55646,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba7d10 <__cxa_atexit@plt+0x1b9b838> │ │ │ │ ldr r7, [pc, #12] @ 42a60 <__cxa_atexit@plt+0x36588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, asr #3 │ │ │ │ + mvneq r4, r8, asr #3 │ │ │ │ biceq lr, pc, ip, ror #5 │ │ │ │ biceq sp, pc, ip, lsl fp @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -55820,16 +55820,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 42d1c <__cxa_atexit@plt+0x36844> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, lsr #31 │ │ │ │ - ldrdeq r3, [r7, #236]! @ 0xec │ │ │ │ + strheq r3, [r7, #244]! @ 0xf4 │ │ │ │ + mvneq r3, r4, ror #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42d74 <__cxa_atexit@plt+0x3689c> │ │ │ │ ldr r7, [pc, #68] @ 42d84 <__cxa_atexit@plt+0x368ac> │ │ │ │ @@ -55884,15 +55884,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 42e1c <__cxa_atexit@plt+0x36944> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r3, r4, ror #28 │ │ │ │ + mvneq r3, ip, ror #28 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -55906,15 +55906,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ ldr r3, [pc, #8] @ 42e68 <__cxa_atexit@plt+0x36990> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvneq r3, r4, lsl #28 │ │ │ │ + mvneq r3, ip, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 42e90 <__cxa_atexit@plt+0x369b8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ @@ -56070,15 +56070,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 43100 <__cxa_atexit@plt+0x36c28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, lsr #22 │ │ │ │ + mvneq r3, r8, lsr #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43174 <__cxa_atexit@plt+0x36c9c> │ │ │ │ ldr r2, [pc, #108] @ 43190 <__cxa_atexit@plt+0x36cb8> │ │ │ │ @@ -56117,15 +56117,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 431bc <__cxa_atexit@plt+0x36ce4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, ror #20 │ │ │ │ + mvneq r3, ip, ror #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43214 <__cxa_atexit@plt+0x36d3c> │ │ │ │ ldr r2, [pc, #60] @ 4321c <__cxa_atexit@plt+0x36d44> │ │ │ │ @@ -56201,15 +56201,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4330c <__cxa_atexit@plt+0x36e34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, lsl r9 │ │ │ │ + mvneq r3, ip, lsl r9 │ │ │ │ biceq sp, pc, r8, ror lr @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43350 <__cxa_atexit@plt+0x36e78> │ │ │ │ @@ -56269,15 +56269,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq r3, r8, ror r8 │ │ │ │ + mvneq r3, r0, lsl #17 │ │ │ │ strheq sp, [pc, #192] @ 434e8 <__cxa_atexit@plt+0x37010> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56292,15 +56292,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ b 41e30 <__cxa_atexit@plt+0x35958> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strdeq r3, [r7, #124]! @ 0x7c │ │ │ │ + mvneq r3, r4, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 434b0 <__cxa_atexit@plt+0x36fd8> │ │ │ │ @@ -56309,15 +56309,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r3, [r7, #144]! @ 0x90 │ │ │ │ + strheq r3, [r7, #152]! @ 0x98 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba4688 <__cxa_atexit@plt+0x1b981b0> │ │ │ │ strheq sp, [pc, #196] @ 435a0 <__cxa_atexit@plt+0x370c8> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -56382,15 +56382,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r3, [r7, #100]! @ 0x64 │ │ │ │ + strheq r3, [r7, #108]! @ 0x6c │ │ │ │ biceq sp, pc, ip, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56405,15 +56405,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ b 41e30 <__cxa_atexit@plt+0x35958> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvneq r3, r8, lsr r6 │ │ │ │ + mvneq r3, r0, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43674 <__cxa_atexit@plt+0x3719c> │ │ │ │ @@ -56422,15 +56422,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r3, ip, ror #15 │ │ │ │ + strdeq r3, [r7, #116]! @ 0x74 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba4688 <__cxa_atexit@plt+0x1b981b0> │ │ │ │ strdeq sp, [pc, #160] @ 43740 <__cxa_atexit@plt+0x37268> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -56495,15 +56495,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r3, [r7, #64]! @ 0x40 │ │ │ │ + strdeq r3, [r7, #72]! @ 0x48 │ │ │ │ biceq sp, pc, r8, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56518,15 +56518,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ b 41e30 <__cxa_atexit@plt+0x35958> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvneq r3, r4, ror r4 │ │ │ │ + mvneq r3, ip, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43838 <__cxa_atexit@plt+0x37360> │ │ │ │ @@ -56535,15 +56535,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r3, r8, lsr #12 │ │ │ │ + mvneq r3, r0, lsr r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba47c4 <__cxa_atexit@plt+0x1b982ec> │ │ │ │ biceq sp, pc, r8, lsr r9 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ @@ -56610,15 +56610,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 43970 <__cxa_atexit@plt+0x37498> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strheq r3, [r7, #32]! │ │ │ │ + strheq r3, [r7, #40]! @ 0x28 │ │ │ │ biceq sp, pc, r4, lsl r8 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 439b4 <__cxa_atexit@plt+0x374dc> │ │ │ │ @@ -56678,15 +56678,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq r3, r4, lsl r2 │ │ │ │ + mvneq r3, ip, lsl r2 │ │ │ │ biceq sp, pc, ip, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56701,15 +56701,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ b 41e30 <__cxa_atexit@plt+0x35958> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01e73198 │ │ │ │ + mvneq r3, r0, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43b14 <__cxa_atexit@plt+0x3763c> │ │ │ │ @@ -56718,15 +56718,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r3, ip, asr #6 │ │ │ │ + mvneq r3, r4, asr r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba4724 <__cxa_atexit@plt+0x1b9824c> │ │ │ │ biceq sp, pc, r0, asr r6 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -56791,15 +56791,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq r3, r0, asr r0 │ │ │ │ + mvneq r3, r8, asr r0 │ │ │ │ biceq sp, pc, r8, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56814,15 +56814,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ b 41e30 <__cxa_atexit@plt+0x35958> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq r2, [r7, #244]! @ 0xf4 │ │ │ │ + ldrdeq r2, [r7, #252]! @ 0xfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43cd8 <__cxa_atexit@plt+0x37800> │ │ │ │ @@ -56831,15 +56831,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r3, r8, lsl #3 │ │ │ │ + @ instruction: 0x01e73190 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba47c4 <__cxa_atexit@plt+0x1b982ec> │ │ │ │ @ instruction: 0x01cfd498 │ │ │ │ andeq r0, r1, r3 │ │ │ │ @@ -56926,15 +56926,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 43e60 <__cxa_atexit@plt+0x37988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, asr #27 │ │ │ │ + mvneq r2, r8, asr #27 │ │ │ │ biceq sp, pc, r4, lsr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 43ea4 <__cxa_atexit@plt+0x379cc> │ │ │ │ @@ -56994,15 +56994,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq r2, r4, lsr #26 │ │ │ │ + mvneq r2, ip, lsr #26 │ │ │ │ biceq sp, pc, ip, asr r1 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -57017,15 +57017,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ b 41e30 <__cxa_atexit@plt+0x35958> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvneq r2, r8, lsr #25 │ │ │ │ + strheq r2, [r7, #192]! @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 44004 <__cxa_atexit@plt+0x37b2c> │ │ │ │ @@ -57034,15 +57034,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r2, ip, asr lr │ │ │ │ + mvneq r2, r4, ror #28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba4724 <__cxa_atexit@plt+0x1b9824c> │ │ │ │ biceq sp, pc, r0, ror #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -57107,15 +57107,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq r2, r0, ror #22 │ │ │ │ + mvneq r2, r8, ror #22 │ │ │ │ strexbeq ip, r8, [pc] @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -57130,15 +57130,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ b 41e30 <__cxa_atexit@plt+0x35958> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvneq r2, r4, ror #21 │ │ │ │ + mvneq r2, ip, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 441c8 <__cxa_atexit@plt+0x37cf0> │ │ │ │ @@ -57147,15 +57147,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01e72c98 │ │ │ │ + mvneq r2, r0, lsr #25 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba4688 <__cxa_atexit@plt+0x1b981b0> │ │ │ │ strexbeq ip, ip, [pc] @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -57220,15 +57220,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01e7299c │ │ │ │ + mvneq r2, r4, lsr #19 │ │ │ │ ldrdeq ip, [pc, #212] @ 443d8 <__cxa_atexit@plt+0x37f00> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -57243,15 +57243,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ b 41e30 <__cxa_atexit@plt+0x35958> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvneq r2, r0, lsr #18 │ │ │ │ + mvneq r2, r8, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4438c <__cxa_atexit@plt+0x37eb4> │ │ │ │ @@ -57260,15 +57260,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq r2, [r7, #164]! @ 0xa4 │ │ │ │ + ldrdeq r2, [r7, #172]! @ 0xac │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba47c4 <__cxa_atexit@plt+0x1b982ec> │ │ │ │ biceq ip, pc, r4, ror #27 │ │ │ │ andeq r0, r1, r3 │ │ │ │ @@ -57335,15 +57335,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 444c4 <__cxa_atexit@plt+0x37fec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, asr r7 │ │ │ │ + mvneq r2, r4, ror #14 │ │ │ │ biceq ip, pc, r0, asr #25 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44508 <__cxa_atexit@plt+0x38030> │ │ │ │ @@ -57403,15 +57403,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq r2, r0, asr #13 │ │ │ │ + mvneq r2, r8, asr #13 │ │ │ │ strdeq ip, [pc, #168] @ 44688 <__cxa_atexit@plt+0x381b0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -57426,15 +57426,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ b 41e30 <__cxa_atexit@plt+0x35958> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvneq r2, r4, asr #12 │ │ │ │ + mvneq r2, ip, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 44668 <__cxa_atexit@plt+0x38190> │ │ │ │ @@ -57443,15 +57443,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r2, [r7, #120]! @ 0x78 │ │ │ │ + mvneq r2, r0, lsl #16 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba4724 <__cxa_atexit@plt+0x1b9824c> │ │ │ │ biceq ip, pc, r8, lsl fp @ │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ @@ -57502,15 +57502,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ beq 4478c <__cxa_atexit@plt+0x382b4> │ │ │ │ ldr r3, [pc, #84] @ 447a8 <__cxa_atexit@plt+0x382d0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 8896cc <__cxa_atexit@plt+0x87d1f4> │ │ │ │ + b b11eec <__cxa_atexit@plt+0xb05a14> │ │ │ │ cmp r2, r6 │ │ │ │ bcc 44794 <__cxa_atexit@plt+0x382bc> │ │ │ │ ldr r7, [pc, #56] @ 447ac <__cxa_atexit@plt+0x382d4> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ @@ -57530,15 +57530,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 447d4 <__cxa_atexit@plt+0x382fc> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 8896cc <__cxa_atexit@plt+0x87d1f4> │ │ │ │ + b b11eec <__cxa_atexit@plt+0xb05a14> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldrdeq ip, [pc, #144] @ 44870 <__cxa_atexit@plt+0x38398> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ 44884 <__cxa_atexit@plt+0x383ac> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -57749,15 +57749,15 @@ │ │ │ │ biceq ip, pc, r8, lsl #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 44b40 <__cxa_atexit@plt+0x38668> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 8896cc <__cxa_atexit@plt+0x87d1f4> │ │ │ │ + b b11eec <__cxa_atexit@plt+0xb05a14> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ biceq ip, pc, r4, ror #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ 44bf0 <__cxa_atexit@plt+0x38718> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -57942,15 +57942,15 @@ │ │ │ │ biceq ip, pc, r4, lsl #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 44e44 <__cxa_atexit@plt+0x3896c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 8896cc <__cxa_atexit@plt+0x87d1f4> │ │ │ │ + b b11eec <__cxa_atexit@plt+0xb05a14> │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ biceq ip, pc, r0, ror #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 44e68 <__cxa_atexit@plt+0x38990> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -57960,15 +57960,15 @@ │ │ │ │ biceq ip, pc, ip, lsr r3 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 44e8c <__cxa_atexit@plt+0x389b4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 8896cc <__cxa_atexit@plt+0x87d1f4> │ │ │ │ + b b11eec <__cxa_atexit@plt+0xb05a14> │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ biceq ip, pc, r8, lsl r3 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -58024,15 +58024,15 @@ │ │ │ │ biceq ip, pc, ip, lsr r2 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 44f8c <__cxa_atexit@plt+0x38ab4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 8896cc <__cxa_atexit@plt+0x87d1f4> │ │ │ │ + b b11eec <__cxa_atexit@plt+0xb05a14> │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ biceq ip, pc, r8, lsl r2 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 44fb0 <__cxa_atexit@plt+0x38ad8> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -58042,15 +58042,15 @@ │ │ │ │ strdeq ip, [pc, #20] @ 44fd0 <__cxa_atexit@plt+0x38af8> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 44fd4 <__cxa_atexit@plt+0x38afc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 8896cc <__cxa_atexit@plt+0x87d1f4> │ │ │ │ + b b11eec <__cxa_atexit@plt+0xb05a14> │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ ldrdeq ip, [pc, #16] @ 44ff0 <__cxa_atexit@plt+0x38b18> │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 44ffc <__cxa_atexit@plt+0x38b24> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -58116,15 +58116,15 @@ │ │ │ │ biceq ip, pc, ip, asr #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 450fc <__cxa_atexit@plt+0x38c24> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 8896cc <__cxa_atexit@plt+0x87d1f4> │ │ │ │ + b b11eec <__cxa_atexit@plt+0xb05a14> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ biceq ip, pc, r8, lsr #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ 451ac <__cxa_atexit@plt+0x38cd4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -58342,15 +58342,15 @@ │ │ │ │ biceq fp, pc, r4, asr #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 45484 <__cxa_atexit@plt+0x38fac> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 8896cc <__cxa_atexit@plt+0x87d1f4> │ │ │ │ + b b11eec <__cxa_atexit@plt+0xb05a14> │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ biceq fp, pc, r0, lsr #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 454a8 <__cxa_atexit@plt+0x38fd0> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -58360,15 +58360,15 @@ │ │ │ │ strdeq fp, [pc, #204] @ 45580 <__cxa_atexit@plt+0x390a8> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 454cc <__cxa_atexit@plt+0x38ff4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 8896cc <__cxa_atexit@plt+0x87d1f4> │ │ │ │ + b b11eec <__cxa_atexit@plt+0xb05a14> │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ ldrdeq fp, [pc, #200] @ 455a0 <__cxa_atexit@plt+0x390c8> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -58424,15 +58424,15 @@ │ │ │ │ strdeq fp, [pc, #188] @ 45670 <__cxa_atexit@plt+0x39198> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 455cc <__cxa_atexit@plt+0x390f4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 8896cc <__cxa_atexit@plt+0x87d1f4> │ │ │ │ + b b11eec <__cxa_atexit@plt+0xb05a14> │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ biceq fp, pc, r8, ror #23 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -58502,28 +58502,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 45700 <__cxa_atexit@plt+0x39228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba7d10 <__cxa_atexit@plt+0x1b9b838> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r1, ip, lsl #15 │ │ │ │ + @ instruction: 0x01e71794 │ │ │ │ strheq fp, [pc, #168] @ 457b4 <__cxa_atexit@plt+0x392dc> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 45730 <__cxa_atexit@plt+0x39258> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ 45734 <__cxa_atexit@plt+0x3925c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba7d10 <__cxa_atexit@plt+0x1b9b838> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r1, r8, asr r7 │ │ │ │ + mvneq r1, r0, ror #14 │ │ │ │ biceq fp, pc, r4, lsl #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -58550,15 +58550,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ b 80ec0 <__cxa_atexit@plt+0x749e8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - mvneq r1, r0, lsl r7 │ │ │ │ + mvneq r1, r8, lsl r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldmdb r5, {r7, sl} │ │ │ │ bx r0 │ │ │ │ @@ -58611,16 +58611,16 @@ │ │ │ │ stmib r3, {r1, r8, lr} │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba53cc <__cxa_atexit@plt+0x1b98ef4> │ │ │ │ - mvneq r1, r4, lsl #12 │ │ │ │ - strdeq r1, [r7, #88]! @ 0x58 │ │ │ │ + mvneq r1, ip, lsl #12 │ │ │ │ + mvneq r1, r0, lsl #12 │ │ │ │ biceq fp, pc, ip, lsl #18 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 45904 <__cxa_atexit@plt+0x3942c> │ │ │ │ @@ -58690,15 +58690,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 459f4 <__cxa_atexit@plt+0x3951c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsl #9 │ │ │ │ + @ instruction: 0x01e71494 │ │ │ │ biceq fp, pc, r4, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -58712,15 +58712,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 45a4c <__cxa_atexit@plt+0x39574> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, lsr r4 │ │ │ │ + mvneq r1, r8, lsr r4 │ │ │ │ strheq fp, [pc, #112] @ 45ac4 <__cxa_atexit@plt+0x395ec> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -58734,15 +58734,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 45aa4 <__cxa_atexit@plt+0x395cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r7, #24]! │ │ │ │ + mvneq r1, r0, ror #3 │ │ │ │ biceq fp, pc, ip, asr r7 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -58756,15 +58756,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 45afc <__cxa_atexit@plt+0x39624> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsr #7 │ │ │ │ + strheq r1, [r7, #52]! @ 0x34 │ │ │ │ biceq fp, pc, r8, lsl #14 │ │ │ │ strdeq fp, [pc, #104] @ 45b70 <__cxa_atexit@plt+0x39698> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -58834,15 +58834,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r1, r4, asr #32 │ │ │ │ + mvneq r1, ip, asr #32 │ │ │ │ biceq sl, pc, r4, asr r9 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 45c74 <__cxa_atexit@plt+0x3979c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -58854,15 +58854,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 45c80 <__cxa_atexit@plt+0x397a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvneq r0, r8, ror #31 │ │ │ │ + strdeq r0, [r7, #240]! @ 0xf0 │ │ │ │ biceq sl, pc, r4, lsl #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 45ca8 <__cxa_atexit@plt+0x397d0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -58894,15 +58894,15 @@ │ │ │ │ add sl, r1, #1 │ │ │ │ b 1b35fac <__cxa_atexit@plt+0x1b29ad4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ biceq sl, pc, r0, lsr #17 │ │ │ │ - mvneq r0, ip, ror #29 │ │ │ │ + strdeq r0, [r7, #228]! @ 0xe4 │ │ │ │ biceq sl, pc, r4, ror #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 45d60 <__cxa_atexit@plt+0x39888> │ │ │ │ ldr r2, [pc, #40] @ 45d64 <__cxa_atexit@plt+0x3988c> │ │ │ │ str r7, [r5] │ │ │ │ ldr r1, [pc, #36] @ 45d68 <__cxa_atexit@plt+0x39890> │ │ │ │ @@ -58912,15 +58912,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add sl, r1, #1 │ │ │ │ b 1b35fac <__cxa_atexit@plt+0x1b29ad4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq sl, pc, ip, asr #16 │ │ │ │ - stlexheq r0, r8, [r7] │ │ │ │ + mvneq r0, r0, lsr #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 45d88 <__cxa_atexit@plt+0x398b0> │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -58961,15 +58961,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq r0, r0, ror #28 │ │ │ │ + mvneq r0, r8, ror #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 45e4c <__cxa_atexit@plt+0x39974> │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -58990,15 +58990,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r0, r8, ror #27 │ │ │ │ + strdeq r0, [r7, #208]! @ 0xd0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 45eec <__cxa_atexit@plt+0x39a14> │ │ │ │ @@ -59013,15 +59013,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ biceq fp, pc, r4, lsr r3 @ │ │ │ │ - strdeq r0, [r7, #196]! @ 0xc4 │ │ │ │ + strdeq r0, [r7, #204]! @ 0xcc │ │ │ │ strdeq fp, [pc, #40] @ 45f30 <__cxa_atexit@plt+0x39a58> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -59090,15 +59090,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r0, r4, asr #24 │ │ │ │ + mvneq r0, ip, asr #24 │ │ │ │ biceq sl, pc, r4, asr r5 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 46074 <__cxa_atexit@plt+0x39b9c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -59110,15 +59110,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 46080 <__cxa_atexit@plt+0x39ba8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvneq r0, r8, ror #23 │ │ │ │ + strdeq r0, [r7, #176]! @ 0xb0 │ │ │ │ biceq sl, pc, r4, lsl #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 460a8 <__cxa_atexit@plt+0x39bd0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -59150,15 +59150,15 @@ │ │ │ │ add sl, r1, #1 │ │ │ │ b 1b35fac <__cxa_atexit@plt+0x1b29ad4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ biceq sl, pc, r0, lsr #9 │ │ │ │ - mvneq r0, ip, ror #21 │ │ │ │ + strdeq r0, [r7, #164]! @ 0xa4 │ │ │ │ biceq sl, pc, r4, ror #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 46160 <__cxa_atexit@plt+0x39c88> │ │ │ │ ldr r2, [pc, #40] @ 46164 <__cxa_atexit@plt+0x39c8c> │ │ │ │ str r7, [r5] │ │ │ │ ldr r1, [pc, #36] @ 46168 <__cxa_atexit@plt+0x39c90> │ │ │ │ @@ -59168,15 +59168,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add sl, r1, #1 │ │ │ │ b 1b35fac <__cxa_atexit@plt+0x1b29ad4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq sl, pc, ip, asr #8 │ │ │ │ - @ instruction: 0x01e70a98 │ │ │ │ + mvneq r0, r0, lsr #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 46188 <__cxa_atexit@plt+0x39cb0> │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -59217,15 +59217,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq r0, r0, ror #20 │ │ │ │ + mvneq r0, r8, ror #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4624c <__cxa_atexit@plt+0x39d74> │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -59246,15 +59246,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r0, r8, ror #19 │ │ │ │ + strdeq r0, [r7, #144]! @ 0x90 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 462ec <__cxa_atexit@plt+0x39e14> │ │ │ │ @@ -59269,15 +59269,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ biceq sl, pc, r0, lsr pc @ │ │ │ │ - strdeq r0, [r7, #132]! @ 0x84 │ │ │ │ + strdeq r0, [r7, #140]! @ 0x8c │ │ │ │ strdeq sl, [pc, #232] @ 463f0 <__cxa_atexit@plt+0x39f18> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -59402,15 +59402,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 46514 <__cxa_atexit@plt+0x3a03c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r0, ip, ror #14 │ │ │ │ + mvneq r0, r4, ror r7 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -59426,15 +59426,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ ldr r3, [pc, #8] @ 46568 <__cxa_atexit@plt+0x3a090> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvneq r0, r4, lsl #14 │ │ │ │ + mvneq r0, ip, lsl #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #92] @ 465e0 <__cxa_atexit@plt+0x3a108> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -59541,15 +59541,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4673c <__cxa_atexit@plt+0x3a264> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, ror r5 │ │ │ │ + mvneq r0, r0, lsl #11 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 46798 <__cxa_atexit@plt+0x3a2c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -59591,15 +59591,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 46804 <__cxa_atexit@plt+0x3a32c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, ror #7 │ │ │ │ + strdeq r0, [r7, #48]! @ 0x30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #8 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 46854 <__cxa_atexit@plt+0x3a37c> │ │ │ │ @@ -59755,15 +59755,15 @@ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ biceq sl, pc, r0, lsr #15 │ │ │ │ biceq sl, pc, r0, ror #7 │ │ │ │ @ instruction: 0xffff7e30 │ │ │ │ biceq sl, pc, r0, lsl r8 @ │ │ │ │ @ instruction: 0xffff7f98 │ │ │ │ - ldrdeq r0, [r7, #20]! │ │ │ │ + ldrdeq r0, [r7, #28]! │ │ │ │ biceq sl, pc, r4, lsr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #192] @ 46b6c <__cxa_atexit@plt+0x3a694> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ @@ -59816,15 +59816,15 @@ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ muleq r0, ip, r1 │ │ │ │ biceq sl, pc, r4, lsr #13 │ │ │ │ biceq sl, pc, r4, ror #5 │ │ │ │ @ instruction: 0xffff7d24 │ │ │ │ biceq sl, pc, r4, lsl #14 │ │ │ │ @ instruction: 0xffff7e8c │ │ │ │ - mvneq r0, r8, asr #1 │ │ │ │ + ldrdeq r0, [r7, #0]! │ │ │ │ strheq sl, [pc, #32] @ 46bb4 <__cxa_atexit@plt+0x3a6dc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r6, [pc, #152] @ 46c40 <__cxa_atexit@plt+0x3a768> │ │ │ │ mov r2, r5 │ │ │ │ @@ -59868,15 +59868,15 @@ │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ biceq sl, pc, ip, asr #11 │ │ │ │ biceq sl, pc, r0, lsl r2 @ │ │ │ │ @ instruction: 0xffff7c40 │ │ │ │ biceq sl, pc, r0, lsr #12 │ │ │ │ @ instruction: 0xffff7da8 │ │ │ │ - mvneq pc, r4, ror #31 │ │ │ │ + mvneq pc, ip, ror #31 │ │ │ │ biceq sl, pc, r0, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #232] @ 46d58 <__cxa_atexit@plt+0x3a880> │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -59940,15 +59940,15 @@ │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ strheq sl, [pc, #76] @ 46db8 <__cxa_atexit@plt+0x3a8e0> │ │ │ │ strdeq sl, [pc, #8] @ 46d78 <__cxa_atexit@plt+0x3a8a0> │ │ │ │ biceq sl, pc, ip, lsr #10 │ │ │ │ @ instruction: 0xffff7b40 │ │ │ │ @ instruction: 0xffff7ca4 │ │ │ │ - mvneq pc, r4, ror #29 │ │ │ │ + mvneq pc, ip, ror #29 │ │ │ │ biceq sl, pc, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #192] @ 46e50 <__cxa_atexit@plt+0x3a978> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ @@ -60001,15 +60001,15 @@ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ biceq sl, pc, r4, asr #7 │ │ │ │ biceq sl, pc, r0 │ │ │ │ @ instruction: 0xffff7a40 │ │ │ │ biceq sl, pc, r4, lsr #8 │ │ │ │ @ instruction: 0xffff7ba8 │ │ │ │ - mvneq pc, r4, ror #27 │ │ │ │ + mvneq pc, ip, ror #27 │ │ │ │ biceq r9, pc, ip, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r6, [pc, #152] @ 46f24 <__cxa_atexit@plt+0x3aa4c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -60053,23 +60053,23 @@ │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ biceq sl, pc, ip, ror #5 │ │ │ │ biceq r9, pc, ip, lsr #30 │ │ │ │ @ instruction: 0xffff795c │ │ │ │ biceq sl, pc, r0, asr #6 │ │ │ │ @ instruction: 0xffff7ac4 │ │ │ │ - mvneq pc, r0, lsl #26 │ │ │ │ + mvneq pc, r8, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 46f5c <__cxa_atexit@plt+0x3aa84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - stlheq r0, [r6] │ │ │ │ + stlheq r8, [r6] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 46fd4 <__cxa_atexit@plt+0x3aafc> │ │ │ │ ldr r7, [pc, #152] @ 47018 <__cxa_atexit@plt+0x3ab40> │ │ │ │ @@ -60110,19 +60110,19 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ biceq sl, pc, r0, asr #4 │ │ │ │ - ldrdeq pc, [r6, #184]! @ 0xb8 │ │ │ │ + mvneq pc, r0, ror #23 │ │ │ │ biceq sl, pc, r4, ror r2 @ │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ @ instruction: 0xfffff438 │ │ │ │ - mvneq pc, r8, lsr #24 │ │ │ │ + mvneq pc, r0, lsr ip @ │ │ │ │ biceq r9, pc, r8, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -60147,31 +60147,31 @@ │ │ │ │ ldr r5, [pc, #84] @ 470f4 <__cxa_atexit@plt+0x3ac1c> │ │ │ │ add ip, pc, ip │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, ip, #2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b bcaedc <__cxa_atexit@plt+0xbbea04> │ │ │ │ + b 9fed80 <__cxa_atexit@plt+0x9f28a8> │ │ │ │ mov r6, r2 │ │ │ │ b 470c8 <__cxa_atexit@plt+0x3abf0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 470dc <__cxa_atexit@plt+0x3ac04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ biceq r9, pc, ip, asr #29 │ │ │ │ @ instruction: 0xffff883c │ │ │ │ @ instruction: 0xffff8a24 │ │ │ │ strheq r9, [pc, #204] @ 471bc <__cxa_atexit@plt+0x3ace4> │ │ │ │ biceq r9, pc, ip, lsr #24 │ │ │ │ - ldrdeq pc, [r6, #212]! @ 0xd4 │ │ │ │ - strheq pc, [r6, #216]! @ 0xd8 @ │ │ │ │ + ldrdeq pc, [r6, #220]! @ 0xdc │ │ │ │ + mvneq pc, r0, asr #27 │ │ │ │ biceq sl, pc, r0, asr r1 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 47170 <__cxa_atexit@plt+0x3ac98> │ │ │ │ @@ -60213,19 +60213,19 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq sl, pc, r4, lsr #1 │ │ │ │ - mvneq pc, ip, lsr sl @ │ │ │ │ + mvneq pc, r4, asr #20 │ │ │ │ ldrdeq sl, [pc, #8] @ 471d0 <__cxa_atexit@plt+0x3acf8> │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ - mvneq pc, ip, lsl #21 │ │ │ │ + @ instruction: 0x01e6fa94 │ │ │ │ biceq sl, pc, r8, rrx │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #8 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -60254,18 +60254,18 @@ │ │ │ │ ldr r3, [pc, #20] @ 47260 <__cxa_atexit@plt+0x3ad88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ strdeq r9, [pc, #248] @ 4735c <__cxa_atexit@plt+0x3ae84> │ │ │ │ - mvneq pc, r8, asr sl @ │ │ │ │ + mvneq pc, r0, ror #20 │ │ │ │ @ instruction: 0xfffff678 │ │ │ │ @ instruction: 0xfffff1d8 │ │ │ │ - @ instruction: 0x01e6fa90 │ │ │ │ + @ instruction: 0x01e6fa98 │ │ │ │ strdeq r9, [pc, #252] @ 47374 <__cxa_atexit@plt+0x3ae9c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 472f4 <__cxa_atexit@plt+0x3ae1c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -60288,24 +60288,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r8, r2, #2 │ │ │ │ add sl, lr, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r9 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r9, r0 │ │ │ │ - b bcd198 <__cxa_atexit@plt+0xbc0cc0> │ │ │ │ + b a0103c <__cxa_atexit@plt+0x9f4b64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r9, pc, ip, lsl #29 │ │ │ │ biceq r9, pc, r0, ror lr @ │ │ │ │ strexbeq r9, ip, [pc] @ │ │ │ │ - mvneq pc, r0, lsr r9 @ │ │ │ │ - mvneq pc, r0, lsr #18 │ │ │ │ + mvneq pc, r8, lsr r9 @ │ │ │ │ + mvneq pc, r8, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47344 <__cxa_atexit@plt+0x3ae6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -60313,15 +60313,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, ror #16 │ │ │ │ + mvneq pc, r0, ror r8 @ │ │ │ │ biceq r9, pc, r8, lsr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 473cc <__cxa_atexit@plt+0x3aef4> │ │ │ │ @@ -60349,15 +60349,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq pc, ip, lsl r8 @ │ │ │ │ + mvneq pc, r4, lsr #16 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ biceq r9, pc, r4, asr #18 │ │ │ │ biceq r9, pc, r0, asr #18 │ │ │ │ biceq r9, pc, r8, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -60392,15 +60392,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b bda244 <__cxa_atexit@plt+0xbcdd6c> │ │ │ │ + b a0e0e8 <__cxa_atexit@plt+0xa01c10> │ │ │ │ @ instruction: 0x01cf919c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 474fc <__cxa_atexit@plt+0x3b024> │ │ │ │ ldr r1, [pc, #88] @ 47504 <__cxa_atexit@plt+0x3b02c> │ │ │ │ @@ -60424,32 +60424,32 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvneq pc, r8, ror #13 │ │ │ │ - mvneq pc, ip, ror #18 │ │ │ │ - mvneq pc, ip, asr #18 │ │ │ │ + strdeq pc, [r6, #96]! @ 0x60 │ │ │ │ + mvneq pc, r4, ror r9 @ │ │ │ │ + mvneq pc, r4, asr r9 @ │ │ │ │ biceq r9, pc, r4, lsl r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 47548 <__cxa_atexit@plt+0x3b070> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #16] @ 4754c <__cxa_atexit@plt+0x3b074> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r0, lsl r9 @ │ │ │ │ - strdeq pc, [r6, #128]! @ 0x80 │ │ │ │ + mvneq pc, r8, lsl r9 @ │ │ │ │ + strdeq pc, [r6, #136]! @ 0x88 │ │ │ │ biceq r9, pc, r4, lsr #15 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 475c4 <__cxa_atexit@plt+0x3b0ec> │ │ │ │ @@ -60565,16 +60565,16 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ - mvneq pc, r8, asr r7 @ │ │ │ │ - mvneq pc, r8, asr r5 @ │ │ │ │ + mvneq pc, r0, ror #14 │ │ │ │ + mvneq pc, r0, ror #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 47760 <__cxa_atexit@plt+0x3b288> │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -60600,16 +60600,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq pc, r8, asr #13 │ │ │ │ - mvneq pc, r8, asr #9 │ │ │ │ + ldrdeq pc, [r6, #96]! @ 0x60 │ │ │ │ + ldrdeq pc, [r6, #64]! @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 47810 <__cxa_atexit@plt+0x3b338> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -60669,16 +60669,16 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - strheq pc, [r6, #88]! @ 0x58 @ │ │ │ │ - strheq pc, [r6, #56]! @ 0x38 @ │ │ │ │ + mvneq pc, r0, asr #11 │ │ │ │ + mvneq pc, r0, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 47900 <__cxa_atexit@plt+0x3b428> │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -60704,24 +60704,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq pc, r8, lsr #10 │ │ │ │ - mvneq pc, r8, lsr #6 │ │ │ │ + mvneq pc, r0, lsr r5 @ │ │ │ │ + mvneq pc, r0, lsr r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4798c <__cxa_atexit@plt+0x3b4b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e6f294 │ │ │ │ + @ instruction: 0x01e6f29c │ │ │ │ biceq r9, pc, r0, lsr #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r1, r7 │ │ │ │ @@ -60748,15 +60748,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 47a3c <__cxa_atexit@plt+0x3b564> │ │ │ │ ldr r3, [pc, #76] @ 47a5c <__cxa_atexit@plt+0x3b584> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 47a60 <__cxa_atexit@plt+0x3b588> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ @@ -60784,15 +60784,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq 47ac0 <__cxa_atexit@plt+0x3b5e8> │ │ │ │ ldr r3, [pc, #48] @ 47acc <__cxa_atexit@plt+0x3b5f4> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ ldr r3, [pc, #28] @ 47ad0 <__cxa_atexit@plt+0x3b5f8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba7d10 <__cxa_atexit@plt+0x1b9b838> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -60803,15 +60803,15 @@ │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 47af8 <__cxa_atexit@plt+0x3b620> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldrdeq r9, [pc, #44] @ 47b30 <__cxa_atexit@plt+0x3b658> │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #136] @ 47b98 <__cxa_atexit@plt+0x3b6c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #20]! │ │ │ │ @@ -60846,19 +60846,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ands r3, r7, #3 │ │ │ │ bne 47b44 <__cxa_atexit@plt+0x3b66c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - mvneq pc, r4, lsr #5 │ │ │ │ - strdeq pc, [r6, #44]! @ 0x2c │ │ │ │ - mvneq pc, r8, ror #5 │ │ │ │ + mvneq pc, ip, lsr #5 │ │ │ │ + mvneq pc, r4, lsl #6 │ │ │ │ + strdeq pc, [r6, #32]! │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - mvneq pc, r8, lsl #6 │ │ │ │ + mvneq pc, r0, lsl r3 @ │ │ │ │ biceq r9, pc, r4, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 47c18 <__cxa_atexit@plt+0x3b740> │ │ │ │ ldr r7, [pc, #120] @ 47c4c <__cxa_atexit@plt+0x3b774> │ │ │ │ @@ -60886,19 +60886,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 47c40 <__cxa_atexit@plt+0x3b768> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ands r3, r7, #3 │ │ │ │ bne 47be8 <__cxa_atexit@plt+0x3b710> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq pc, r0, lsl #4 │ │ │ │ - mvneq pc, r8, asr r2 @ │ │ │ │ - mvneq pc, r4, asr #4 │ │ │ │ + mvneq pc, r8, lsl #4 │ │ │ │ + mvneq pc, r0, ror #4 │ │ │ │ + mvneq pc, ip, asr #4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq pc, r4, ror #4 │ │ │ │ + mvneq pc, ip, ror #4 │ │ │ │ biceq r9, pc, r4, ror r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #7 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #10 │ │ │ │ @@ -60907,16 +60907,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 47c94 <__cxa_atexit@plt+0x3b7bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 47c98 <__cxa_atexit@plt+0x3b7c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 185de10 <__cxa_atexit@plt+0x1851938> │ │ │ │ - ldrdeq pc, [r6, #20]! │ │ │ │ - mvneq pc, r8, asr #3 │ │ │ │ + ldrdeq pc, [r6, #28]! │ │ │ │ + ldrdeq pc, [r6, #16]! │ │ │ │ biceq r9, pc, ip, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r2, #7 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r2, #10 │ │ │ │ @@ -60925,16 +60925,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 47cdc <__cxa_atexit@plt+0x3b804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 47ce0 <__cxa_atexit@plt+0x3b808> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 185de10 <__cxa_atexit@plt+0x1851938> │ │ │ │ - mvneq pc, ip, lsl #3 │ │ │ │ - mvneq pc, r0, lsl #3 │ │ │ │ + @ instruction: 0x01e6f194 │ │ │ │ + mvneq pc, r8, lsl #3 │ │ │ │ biceq r9, pc, r0, asr #11 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 47d24 <__cxa_atexit@plt+0x3b84c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -61033,15 +61033,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff53c │ │ │ │ @ instruction: 0xfffff674 │ │ │ │ @ instruction: 0xfffff6a0 │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - mvneq lr, r0, lsl #28 │ │ │ │ + mvneq lr, r8, lsl #28 │ │ │ │ biceq r9, pc, ip, lsr #8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 7c4d4 <__cxa_atexit@plt+0x6fffc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ @@ -61115,15 +61115,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 47fd4 <__cxa_atexit@plt+0x3bafc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - mvneq lr, r0, asr #29 │ │ │ │ + mvneq lr, r8, asr #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 48008 <__cxa_atexit@plt+0x3bb30> │ │ │ │ ldr r2, [pc, #32] @ 48014 <__cxa_atexit@plt+0x3bb3c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -61459,18 +61459,18 @@ │ │ │ │ ldr r3, [pc, #20] @ 48534 <__cxa_atexit@plt+0x3c05c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ biceq r8, pc, r4, lsr #26 │ │ │ │ - mvneq lr, r4, lsl #15 │ │ │ │ + mvneq lr, ip, lsl #15 │ │ │ │ @ instruction: 0xffffe3a4 │ │ │ │ @ instruction: 0xffffdf04 │ │ │ │ - strheq lr, [r6, #124]! @ 0x7c │ │ │ │ + mvneq lr, r4, asr #15 │ │ │ │ strdeq r8, [pc, #196] @ 48610 <__cxa_atexit@plt+0x3c138> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 485bc <__cxa_atexit@plt+0x3c0e4> │ │ │ │ @@ -61512,27 +61512,27 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ biceq r8, pc, r8, asr ip @ │ │ │ │ - strdeq lr, [r6, #80]! @ 0x50 │ │ │ │ + strdeq lr, [r6, #88]! @ 0x58 │ │ │ │ biceq r8, pc, r8, asr sp @ │ │ │ │ @ instruction: 0xffffe2f0 │ │ │ │ @ instruction: 0xffffde50 │ │ │ │ - mvneq lr, r0, asr #12 │ │ │ │ + mvneq lr, r8, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 48638 <__cxa_atexit@plt+0x3c160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, ror #11 │ │ │ │ + strdeq lr, [r6, #80]! @ 0x50 │ │ │ │ biceq r8, pc, r4, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 486c0 <__cxa_atexit@plt+0x3c1e8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -61555,24 +61555,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r8, r2, #3 │ │ │ │ add sl, lr, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r9 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r9, r0 │ │ │ │ - b bcd198 <__cxa_atexit@plt+0xbc0cc0> │ │ │ │ + b a0103c <__cxa_atexit@plt+0x9f4b64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, pc, r8, ror #16 │ │ │ │ biceq r8, pc, r4, asr r8 @ │ │ │ │ biceq r8, pc, r4, lsl #25 │ │ │ │ - mvneq lr, r4, ror #10 │ │ │ │ - mvneq lr, r4, asr r5 │ │ │ │ + mvneq lr, ip, ror #10 │ │ │ │ + mvneq lr, ip, asr r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48730 <__cxa_atexit@plt+0x3c258> │ │ │ │ ldr r2, [pc, #60] @ 48738 <__cxa_atexit@plt+0x3c260> │ │ │ │ @@ -61627,15 +61627,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ biceq r8, pc, ip, lsr #16 │ │ │ │ - mvneq lr, ip, lsl #10 │ │ │ │ + mvneq lr, r4, lsl r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 48800 <__cxa_atexit@plt+0x3c328> │ │ │ │ ldr r7, [pc, #52] @ 48828 <__cxa_atexit@plt+0x3c350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -61648,23 +61648,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrdeq r8, [pc, #116] @ 488a0 <__cxa_atexit@plt+0x3c3c8> │ │ │ │ - strheq lr, [r6, #68]! @ 0x44 │ │ │ │ + strheq lr, [r6, #76]! @ 0x4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 48848 <__cxa_atexit@plt+0x3c370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, lsr #7 │ │ │ │ + mvneq lr, ip, lsr #7 │ │ │ │ strheq r8, [pc, #116] @ 488c8 <__cxa_atexit@plt+0x3c3f0> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48888 <__cxa_atexit@plt+0x3c3b0> │ │ │ │ @@ -61699,15 +61699,15 @@ │ │ │ │ b 40fcc <__cxa_atexit@plt+0x34af4> │ │ │ │ ldr r7, [pc, #16] @ 488f4 <__cxa_atexit@plt+0x3c41c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq lr, r0, lsr r3 │ │ │ │ + mvneq lr, r8, lsr r3 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ biceq r8, pc, r8, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 48928 <__cxa_atexit@plt+0x3c450> │ │ │ │ @@ -61717,24 +61717,24 @@ │ │ │ │ str r7, [r5] │ │ │ │ b 40fcc <__cxa_atexit@plt+0x34af4> │ │ │ │ ldr r7, [pc, #12] @ 4893c <__cxa_atexit@plt+0x3c464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, ror #5 │ │ │ │ + mvneq lr, ip, ror #5 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 48960 <__cxa_atexit@plt+0x3c488> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, asr #5 │ │ │ │ + mvneq lr, r8, asr #5 │ │ │ │ biceq r8, pc, r4, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -61821,15 +61821,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ biceq r8, pc, r4, lsr #10 │ │ │ │ - mvneq lr, r4, lsl #4 │ │ │ │ + mvneq lr, ip, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 48b08 <__cxa_atexit@plt+0x3c630> │ │ │ │ ldr r7, [pc, #52] @ 48b30 <__cxa_atexit@plt+0x3c658> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -61842,15 +61842,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ biceq r8, pc, ip, asr #9 │ │ │ │ - mvneq lr, ip, lsr #3 │ │ │ │ + strheq lr, [r6, #20]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #76] @ 48b90 <__cxa_atexit@plt+0x3c6b8> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -61916,15 +61916,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 48c58 <__cxa_atexit@plt+0x3c780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, asr #31 │ │ │ │ + ldrdeq sp, [r6, #240]! @ 0xf0 │ │ │ │ biceq r8, pc, r4, lsr r6 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 48cd4 <__cxa_atexit@plt+0x3c7fc> │ │ │ │ @@ -61973,15 +61973,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 48d3c <__cxa_atexit@plt+0x3c864> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - mvneq lr, r8, asr r1 │ │ │ │ + mvneq lr, r0, ror #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 48d70 <__cxa_atexit@plt+0x3c898> │ │ │ │ ldr r2, [pc, #32] @ 48d7c <__cxa_atexit@plt+0x3c8a4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -62080,15 +62080,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xffff7734 │ │ │ │ biceq r8, pc, r4, lsr #2 │ │ │ │ - mvneq sp, r8, ror #26 │ │ │ │ + mvneq sp, r0, ror sp │ │ │ │ biceq r8, pc, ip, ror r4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 48f40 <__cxa_atexit@plt+0x3ca68> │ │ │ │ mov r3, r5 │ │ │ │ @@ -62118,15 +62118,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffff7690 │ │ │ │ biceq r8, pc, r8, lsl #1 │ │ │ │ - mvneq sp, ip, asr #25 │ │ │ │ + ldrdeq sp, [r6, #196]! @ 0xc4 │ │ │ │ biceq r8, pc, r4, ror #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -62216,15 +62216,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 49108 <__cxa_atexit@plt+0x3cc30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, lsl fp │ │ │ │ + mvneq sp, r0, lsr #22 │ │ │ │ biceq r8, pc, r4, lsl #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49184 <__cxa_atexit@plt+0x3ccac> │ │ │ │ @@ -62273,15 +62273,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 491ec <__cxa_atexit@plt+0x3cd14> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - mvneq sp, r8, lsr #25 │ │ │ │ + strheq sp, [r6, #192]! @ 0xc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 49220 <__cxa_atexit@plt+0x3cd48> │ │ │ │ ldr r2, [pc, #32] @ 4922c <__cxa_atexit@plt+0x3cd54> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -62392,15 +62392,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 493c8 <__cxa_atexit@plt+0x3cef0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - mvneq sp, ip, asr #21 │ │ │ │ + ldrdeq sp, [r6, #164]! @ 0xa4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 493fc <__cxa_atexit@plt+0x3cf24> │ │ │ │ ldr r2, [pc, #32] @ 49408 <__cxa_atexit@plt+0x3cf30> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -62551,15 +62551,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba7d10 <__cxa_atexit@plt+0x1b9b838> │ │ │ │ ldr r7, [pc, #16] @ 49648 <__cxa_atexit@plt+0x3d170> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq sp, r8, asr r8 │ │ │ │ + mvneq sp, r0, ror #16 │ │ │ │ biceq r7, pc, r4, ror sp @ │ │ │ │ biceq r7, pc, ip, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -62658,26 +62658,26 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strdeq sp, [r6, #56]! @ 0x38 │ │ │ │ - mvneq sp, r8, asr #13 │ │ │ │ + mvneq sp, r0, lsl #8 │ │ │ │ + ldrdeq sp, [r6, #96]! @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4981c <__cxa_atexit@plt+0x3d344> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addeq r7, r3, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r0, lsl #13 │ │ │ │ + mvneq sp, r8, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 49884 <__cxa_atexit@plt+0x3d3ac> │ │ │ │ ldr r1, [pc, #80] @ 4988c <__cxa_atexit@plt+0x3d3b4> │ │ │ │ ldr r3, [pc, #80] @ 49890 <__cxa_atexit@plt+0x3d3b8> │ │ │ │ @@ -62698,26 +62698,26 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq sp, r8, asr r3 │ │ │ │ - mvneq sp, r8, lsr #12 │ │ │ │ + mvneq sp, r0, ror #6 │ │ │ │ + mvneq sp, r0, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 498bc <__cxa_atexit@plt+0x3d3e4> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addeq r7, r3, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r0, ror #11 │ │ │ │ + mvneq sp, r8, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4990c <__cxa_atexit@plt+0x3d434> │ │ │ │ ldr r2, [pc, #56] @ 49918 <__cxa_atexit@plt+0x3d440> │ │ │ │ @@ -62733,15 +62733,15 @@ │ │ │ │ b 49928 <__cxa_atexit@plt+0x3d450> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strheq sp, [r6, #32]! │ │ │ │ + strheq sp, [r6, #40]! @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 49a1c <__cxa_atexit@plt+0x3d544> │ │ │ │ @@ -62802,27 +62802,27 @@ │ │ │ │ sub r7, r6, #59 @ 0x3b │ │ │ │ bx r0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - ldrdeq sp, [r6, #64]! @ 0x40 │ │ │ │ + ldrdeq sp, [r6, #72]! @ 0x48 │ │ │ │ biceq r7, pc, r8, asr r5 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b a513a8 <__cxa_atexit@plt+0xa44ed0> │ │ │ │ + b 89a258 <__cxa_atexit@plt+0x88dd80> │ │ │ │ biceq r6, pc, r8, asr #23 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b a4caec <__cxa_atexit@plt+0xa40614> │ │ │ │ + b 89599c <__cxa_atexit@plt+0x8894c4> │ │ │ │ biceq r7, pc, r8, asr r9 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -62850,36 +62850,36 @@ │ │ │ │ ldr r5, [pc, #68] @ 49b20 <__cxa_atexit@plt+0x3d648> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #60] @ 49b24 <__cxa_atexit@plt+0x3d64c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b bcc1e0 <__cxa_atexit@plt+0xbbfd08> │ │ │ │ + b a00084 <__cxa_atexit@plt+0x9f3bac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq sp, r8, lsr #7 │ │ │ │ + strheq sp, [r6, #48]! @ 0x30 │ │ │ │ + @ instruction: 0x01e6d398 │ │ │ │ @ instruction: 0x01e6d390 │ │ │ │ - mvneq sp, r8, lsl #7 │ │ │ │ - mvneq sp, r0, lsl #3 │ │ │ │ + mvneq sp, r8, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 49b44 <__cxa_atexit@plt+0x3d66c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [r6, #12]! │ │ │ │ + mvneq sp, r4, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49be8 <__cxa_atexit@plt+0x3d710> │ │ │ │ ldr lr, [pc, #140] @ 49bf0 <__cxa_atexit@plt+0x3d718> │ │ │ │ ldr r0, [pc, #140] @ 49bf4 <__cxa_atexit@plt+0x3d71c> │ │ │ │ @@ -62915,17 +62915,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 49bfc <__cxa_atexit@plt+0x3d724> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq sp, r0, lsr r0 │ │ │ │ + mvneq sp, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - mvneq sp, r4, ror r0 │ │ │ │ + mvneq sp, ip, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 49c50 <__cxa_atexit@plt+0x3d778> │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -62939,15 +62939,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 49c54 <__cxa_atexit@plt+0x3d77c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq sp, r0, lsl r0 │ │ │ │ + mvneq sp, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ bne 49c80 <__cxa_atexit@plt+0x3d7a8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -62955,15 +62955,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 49c94 <__cxa_atexit@plt+0x3d7bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, ip, asr #31 │ │ │ │ + ldrdeq ip, [r6, #244]! @ 0xf4 │ │ │ │ biceq r7, pc, r0, lsr #10 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49cfc <__cxa_atexit@plt+0x3d824> │ │ │ │ @@ -63033,17 +63033,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 49dd4 <__cxa_atexit@plt+0x3d8fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq ip, r8, asr lr │ │ │ │ + mvneq ip, r0, ror #28 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - stlexheq ip, ip, [r6] │ │ │ │ + mvneq ip, r4, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 49e28 <__cxa_atexit@plt+0x3d950> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -63057,15 +63057,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 49e2c <__cxa_atexit@plt+0x3d954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq ip, r8, lsr lr │ │ │ │ + mvneq ip, r0, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ bne 49e58 <__cxa_atexit@plt+0x3d980> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -63073,15 +63073,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 49e6c <__cxa_atexit@plt+0x3d994> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [r6, #212]! @ 0xd4 │ │ │ │ + strdeq ip, [r6, #220]! @ 0xdc │ │ │ │ biceq r7, pc, r8, asr #6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49ed4 <__cxa_atexit@plt+0x3d9fc> │ │ │ │ @@ -63208,33 +63208,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 4a0a8 <__cxa_atexit@plt+0x3dbd0> │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, ip, ror #24 │ │ │ │ - @ instruction: 0x01e6cc94 │ │ │ │ - strdeq ip, [r6, #224]! @ 0xe0 │ │ │ │ - mvneq ip, r4, ror #29 │ │ │ │ + mvneq ip, r4, ror ip │ │ │ │ + @ instruction: 0x01e6cc9c │ │ │ │ + strdeq ip, [r6, #232]! @ 0xe8 │ │ │ │ + mvneq ip, ip, ror #29 │ │ │ │ biceq r7, pc, r8, lsr #4 │ │ │ │ biceq r7, pc, r4, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq ip, r0, lsl #24 │ │ │ │ + mvneq ip, r8, lsl #24 │ │ │ │ biceq r7, pc, r0, lsr r3 @ │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ - mvneq ip, r8, lsr lr │ │ │ │ + mvneq ip, r0, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4a0d0 <__cxa_atexit@plt+0x3dbf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, asr fp │ │ │ │ + mvneq ip, r8, asr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4a174 <__cxa_atexit@plt+0x3dc9c> │ │ │ │ ldr lr, [pc, #140] @ 4a17c <__cxa_atexit@plt+0x3dca4> │ │ │ │ ldr r0, [pc, #140] @ 4a180 <__cxa_atexit@plt+0x3dca8> │ │ │ │ @@ -63270,17 +63270,17 @@ │ │ │ │ b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ bic r7, r1, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq ip, r4, lsr #21 │ │ │ │ + mvneq ip, ip, lsr #21 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strdeq ip, [r6, #164]! @ 0xa4 │ │ │ │ + strdeq ip, [r6, #172]! @ 0xac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 4a1e4 <__cxa_atexit@plt+0x3dd0c> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -63296,15 +63296,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01e6ca98 │ │ │ │ + mvneq ip, r0, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ bne 4a214 <__cxa_atexit@plt+0x3dd3c> │ │ │ │ ldr r7, [pc, #32] @ 4a228 <__cxa_atexit@plt+0x3dd50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -63312,15 +63312,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, ip, asr #20 │ │ │ │ + mvneq ip, r4, asr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4a2cc <__cxa_atexit@plt+0x3ddf4> │ │ │ │ ldr lr, [pc, #140] @ 4a2d4 <__cxa_atexit@plt+0x3ddfc> │ │ │ │ ldr r0, [pc, #140] @ 4a2d8 <__cxa_atexit@plt+0x3de00> │ │ │ │ @@ -63356,17 +63356,17 @@ │ │ │ │ b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ bic r7, r1, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq ip, ip, asr #18 │ │ │ │ + mvneq ip, r4, asr r9 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01e6c99c │ │ │ │ + mvneq ip, r4, lsr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 4a33c <__cxa_atexit@plt+0x3de64> │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -63382,15 +63382,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq ip, r0, asr #18 │ │ │ │ + mvneq ip, r8, asr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ bne 4a36c <__cxa_atexit@plt+0x3de94> │ │ │ │ ldr r7, [pc, #32] @ 4a380 <__cxa_atexit@plt+0x3dea8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -63398,15 +63398,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [r6, #132]! @ 0x84 │ │ │ │ + strdeq ip, [r6, #140]! @ 0x8c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4a3bc <__cxa_atexit@plt+0x3dee4> │ │ │ │ ldr r7, [pc, #40] @ 4a3cc <__cxa_atexit@plt+0x3def4> │ │ │ │ @@ -63454,25 +63454,25 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ ldr r0, [pc, #56] @ 4a488 <__cxa_atexit@plt+0x3dfb0> │ │ │ │ add lr, pc, lr │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, lr, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - b bcaedc <__cxa_atexit@plt+0xbbea04> │ │ │ │ + b 9fed80 <__cxa_atexit@plt+0x9f28a8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffff4b0 │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ biceq r6, pc, r8, lsr #19 │ │ │ │ biceq r6, pc, ip, lsr r8 @ │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvneq ip, ip, lsr sl │ │ │ │ - mvneq ip, r8, lsl #20 │ │ │ │ + mvneq ip, r4, asr #20 │ │ │ │ + mvneq ip, r0, lsl sl │ │ │ │ biceq r6, pc, ip, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #116] @ 4a518 <__cxa_atexit@plt+0x3e040> │ │ │ │ tst r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -63564,28 +63564,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 4a618 <__cxa_atexit@plt+0x3e140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba7d10 <__cxa_atexit@plt+0x1b9b838> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq ip, r4, ror r8 │ │ │ │ + mvneq ip, ip, ror r8 │ │ │ │ @ instruction: 0x01cf6d94 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 4a648 <__cxa_atexit@plt+0x3e170> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ 4a64c <__cxa_atexit@plt+0x3e174> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba7d10 <__cxa_atexit@plt+0x1b9b838> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq ip, r0, asr #16 │ │ │ │ + mvneq ip, r8, asr #16 │ │ │ │ biceq r6, pc, r0, ror #26 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63618,15 +63618,15 @@ │ │ │ │ str r7, [r3, #32] │ │ │ │ b 80ec0 <__cxa_atexit@plt+0x749e8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffff4d0 │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ - strdeq ip, [r6, #120]! @ 0x78 │ │ │ │ + mvneq ip, r0, lsl #16 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strheq r6, [pc, #200] @ 4a7c8 <__cxa_atexit@plt+0x3e2f0> │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 4a714 <__cxa_atexit@plt+0x3e23c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -63652,28 +63652,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 4a778 <__cxa_atexit@plt+0x3e2a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba7d10 <__cxa_atexit@plt+0x1b9b838> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq ip, r4, lsl r7 │ │ │ │ + mvneq ip, ip, lsl r7 │ │ │ │ biceq r6, pc, r4, lsr ip @ │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 4a7a8 <__cxa_atexit@plt+0x3e2d0> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ 4a7ac <__cxa_atexit@plt+0x3e2d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba7d10 <__cxa_atexit@plt+0x1b9b838> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq ip, r0, ror #13 │ │ │ │ + mvneq ip, r8, ror #13 │ │ │ │ biceq r6, pc, r0, lsl #24 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63706,15 +63706,15 @@ │ │ │ │ str r7, [r3, #32] │ │ │ │ b 80ec0 <__cxa_atexit@plt+0x749e8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffff548 │ │ │ │ @ instruction: 0xfffff694 │ │ │ │ - @ instruction: 0x01e6c698 │ │ │ │ + mvneq ip, r0, lsr #13 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ biceq r6, pc, r0, asr fp @ │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -63773,15 +63773,15 @@ │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ biceq r5, pc, ip, asr #25 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b a4caec <__cxa_atexit@plt+0xa40614> │ │ │ │ + b 89599c <__cxa_atexit@plt+0x8894c4> │ │ │ │ biceq r6, pc, ip, asr sl @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -63809,36 +63809,36 @@ │ │ │ │ ldr r5, [pc, #68] @ 4aa1c <__cxa_atexit@plt+0x3e544> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #60] @ 4aa20 <__cxa_atexit@plt+0x3e548> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b bcc1e0 <__cxa_atexit@plt+0xbbfd08> │ │ │ │ + b a00084 <__cxa_atexit@plt+0x9f3bac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq ip, ip, lsr #9 │ │ │ │ + strheq ip, [r6, #68]! @ 0x44 │ │ │ │ + @ instruction: 0x01e6c49c │ │ │ │ @ instruction: 0x01e6c494 │ │ │ │ - mvneq ip, ip, lsl #9 │ │ │ │ - mvneq ip, r4, lsl #5 │ │ │ │ + mvneq ip, ip, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4aa40 <__cxa_atexit@plt+0x3e568> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, ror #3 │ │ │ │ + mvneq ip, r8, ror #3 │ │ │ │ ldrdeq r6, [pc, #156] @ 4aae8 <__cxa_atexit@plt+0x3e610> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -63934,15 +63934,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #96] @ 4ac34 <__cxa_atexit@plt+0x3e75c> │ │ │ │ ldr r8, [r2, #8]! │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b a513a8 <__cxa_atexit@plt+0xa44ed0> │ │ │ │ + b 89a258 <__cxa_atexit@plt+0x88dd80> │ │ │ │ mov r3, r6 │ │ │ │ b 4abf4 <__cxa_atexit@plt+0x3e71c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #32] @ 4ac1c <__cxa_atexit@plt+0x3e744> │ │ │ │ ldr r6, [pc, #32] @ 4ac20 <__cxa_atexit@plt+0x3e748> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -63950,19 +63950,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ biceq r6, pc, r4, asr #12 │ │ │ │ - mvneq ip, r4, lsr #1 │ │ │ │ + mvneq ip, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xffffbcec │ │ │ │ @ instruction: 0xffffb84c │ │ │ │ - mvneq ip, r4, lsl #2 │ │ │ │ + mvneq ip, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ ldrdeq r6, [pc, #124] @ 4acbc <__cxa_atexit@plt+0x3e7e4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 4ac64 <__cxa_atexit@plt+0x3e78c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -64003,15 +64003,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sl, r3, #3 │ │ │ │ add r8, ip, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ mov r5, r2 │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b bcaedc <__cxa_atexit@plt+0xbbea04> │ │ │ │ + b 9fed80 <__cxa_atexit@plt+0x9f28a8> │ │ │ │ ldr r7, [pc, #112] @ 4ad70 <__cxa_atexit@plt+0x3e898> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4ad3c <__cxa_atexit@plt+0x3e864> │ │ │ │ @@ -64043,16 +64043,16 @@ │ │ │ │ biceq r6, pc, ip, lsr r2 @ │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ biceq r6, pc, ip, asr r0 @ │ │ │ │ @ instruction: 0xffff4c00 │ │ │ │ @ instruction: 0xffff4de8 │ │ │ │ biceq r6, pc, r0, lsl #1 │ │ │ │ strdeq r5, [pc, #240] @ 4ae88 <__cxa_atexit@plt+0x3e9b0> │ │ │ │ - @ instruction: 0x01e6c198 │ │ │ │ - mvneq ip, ip, ror r1 │ │ │ │ + mvneq ip, r0, lsr #3 │ │ │ │ + mvneq ip, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4add0 <__cxa_atexit@plt+0x3e8f8> │ │ │ │ @@ -64061,15 +64061,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba53cc <__cxa_atexit@plt+0x1b98ef4> │ │ │ │ - mvneq ip, r8, asr #1 │ │ │ │ + ldrdeq ip, [r6, #0]! │ │ │ │ biceq r6, pc, r4, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 4ae54 <__cxa_atexit@plt+0x3e97c> │ │ │ │ ldr r7, [pc, #152] @ 4ae98 <__cxa_atexit@plt+0x3e9c0> │ │ │ │ @@ -64095,34 +64095,34 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba7d10 <__cxa_atexit@plt+0x1b9b838> │ │ │ │ ldr r3, [pc, #72] @ 4aea4 <__cxa_atexit@plt+0x3e9cc> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a513a8 <__cxa_atexit@plt+0xa44ed0> │ │ │ │ + b 89a258 <__cxa_atexit@plt+0x88dd80> │ │ │ │ mov r3, r6 │ │ │ │ b 4ae78 <__cxa_atexit@plt+0x3e9a0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 4ae9c <__cxa_atexit@plt+0x3e9c4> │ │ │ │ ldr r6, [pc, #28] @ 4aea0 <__cxa_atexit@plt+0x3e9c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ biceq r6, pc, r0, asr #7 │ │ │ │ - mvneq fp, r0, lsr #28 │ │ │ │ + mvneq fp, r8, lsr #28 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ @ instruction: 0xffffba58 │ │ │ │ @ instruction: 0xffffb5b8 │ │ │ │ - mvneq fp, r0, ror lr │ │ │ │ + mvneq fp, r8, ror lr │ │ │ │ biceq r6, pc, r0, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 4aee0 <__cxa_atexit@plt+0x3ea08> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -64162,15 +64162,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sl, r3, #3 │ │ │ │ add r8, ip, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ mov r5, r2 │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b bcaedc <__cxa_atexit@plt+0xbbea04> │ │ │ │ + b 9fed80 <__cxa_atexit@plt+0x9f28a8> │ │ │ │ ldr r7, [pc, #112] @ 4afec <__cxa_atexit@plt+0x3eb14> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4afb8 <__cxa_atexit@plt+0x3eae0> │ │ │ │ @@ -64202,16 +64202,16 @@ │ │ │ │ biceq r5, pc, r0, asr #31 │ │ │ │ @ instruction: 0xfffff440 │ │ │ │ biceq r5, pc, r0, ror #27 │ │ │ │ @ instruction: 0xffff4984 │ │ │ │ @ instruction: 0xffff4b6c │ │ │ │ biceq r5, pc, r4, lsl #28 │ │ │ │ biceq r5, pc, r4, ror sp @ │ │ │ │ - mvneq fp, ip, lsl pc │ │ │ │ - mvneq fp, r0, lsl #30 │ │ │ │ + mvneq fp, r4, lsr #30 │ │ │ │ + mvneq fp, r8, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4b04c <__cxa_atexit@plt+0x3eb74> │ │ │ │ @@ -64220,15 +64220,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba53cc <__cxa_atexit@plt+0x1b98ef4> │ │ │ │ - mvneq fp, ip, asr #28 │ │ │ │ + mvneq fp, r4, asr lr │ │ │ │ biceq r6, pc, r4, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 4b0d4 <__cxa_atexit@plt+0x3ebfc> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -64339,15 +64339,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba53cc <__cxa_atexit@plt+0x1b98ef4> │ │ │ │ - mvneq fp, r0, ror ip │ │ │ │ + mvneq fp, r8, ror ip │ │ │ │ biceq r6, pc, r8, lsl #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b28c <__cxa_atexit@plt+0x3edb4> │ │ │ │ @@ -64409,23 +64409,23 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ biceq r6, pc, r8, ror r0 @ │ │ │ │ biceq r6, pc, r8, lsr r1 @ │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ - mvneq fp, r0, ror fp │ │ │ │ + mvneq fp, r8, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4b36c <__cxa_atexit@plt+0x3ee94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strheq fp, [r6, #132]! @ 0x84 │ │ │ │ + strheq fp, [r6, #140]! @ 0x8c │ │ │ │ biceq r6, pc, r0, ror #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b3c4 <__cxa_atexit@plt+0x3eeec> │ │ │ │ @@ -64452,15 +64452,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ biceq r5, pc, ip, asr #31 │ │ │ │ biceq r6, pc, ip, lsl #1 │ │ │ │ @ instruction: 0xffffe2a8 │ │ │ │ - mvneq fp, r4, asr #21 │ │ │ │ + mvneq fp, ip, asr #21 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4b434 <__cxa_atexit@plt+0x3ef5c> │ │ │ │ @@ -64510,16 +64510,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 13f1488 <__cxa_atexit@plt+0x13e4fb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, pc, r0, asr #31 │ │ │ │ - mvneq fp, r8, ror #13 │ │ │ │ - mvneq fp, r4, asr #14 │ │ │ │ + strdeq fp, [r6, #96]! @ 0x60 │ │ │ │ + mvneq fp, ip, asr #14 │ │ │ │ biceq r5, pc, r4, asr sl @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ @@ -64527,15 +64527,15 @@ │ │ │ │ bhi 4b528 <__cxa_atexit@plt+0x3f050> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #28] @ 4b538 <__cxa_atexit@plt+0x3f060> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ - b bcd6e0 <__cxa_atexit@plt+0xbc1208> │ │ │ │ + b a01584 <__cxa_atexit@plt+0x9f50ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ biceq r5, pc, r8, lsr #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -64608,16 +64608,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 13f1488 <__cxa_atexit@plt+0x13e4fb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, pc, r4, lsl #14 │ │ │ │ - mvneq fp, r0, ror #10 │ │ │ │ - strheq fp, [r6, #92]! @ 0x5c │ │ │ │ + mvneq fp, r8, ror #10 │ │ │ │ + mvneq fp, r4, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ @ instruction: 0x01cf5c94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -64638,16 +64638,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 13f1488 <__cxa_atexit@plt+0x13e4fb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, pc, r4, ror ip @ │ │ │ │ - mvneq fp, r8, ror #9 │ │ │ │ - mvneq fp, r4, asr #10 │ │ │ │ + strdeq fp, [r6, #64]! @ 0x40 │ │ │ │ + mvneq fp, ip, asr #10 │ │ │ │ biceq r5, pc, r4, lsr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b774 <__cxa_atexit@plt+0x3f29c> │ │ │ │ @@ -64674,26 +64674,26 @@ │ │ │ │ add r2, sl, #8 │ │ │ │ str r0, [sl, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ stm r2, {r0, r8, sl} │ │ │ │ str lr, [sl, #20]! │ │ │ │ add r8, r1, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b bcd198 <__cxa_atexit@plt+0xbc0cc0> │ │ │ │ + b a0103c <__cxa_atexit@plt+0x9f4b64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq fp, r4, ror #8 │ │ │ │ + mvneq fp, ip, ror #8 │ │ │ │ biceq r5, pc, r8, ror r7 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -64790,19 +64790,19 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcd80 │ │ │ │ biceq r5, pc, r0, lsr #18 │ │ │ │ - strheq fp, [r6, #40]! @ 0x28 │ │ │ │ + mvneq fp, r0, asr #5 │ │ │ │ biceq r5, pc, r0, lsr #20 │ │ │ │ @ instruction: 0xffffafb8 │ │ │ │ @ instruction: 0xffffab18 │ │ │ │ - mvneq fp, r8, lsl #6 │ │ │ │ + mvneq fp, r0, lsl r3 │ │ │ │ biceq r5, pc, r4, ror #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #8 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -64914,15 +64914,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b821b9 │ │ │ │ - mvneq fp, r0, ror #1 │ │ │ │ + mvneq fp, r8, ror #1 │ │ │ │ biceq r5, pc, r8, lsr #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4bb7c <__cxa_atexit@plt+0x3f6a4> │ │ │ │ @@ -64988,15 +64988,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 4bc58 <__cxa_atexit@plt+0x3f780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq fp, r4, rrx │ │ │ │ + mvneq fp, ip, rrx │ │ │ │ biceq r5, pc, r4, lsl #17 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ and r0, r2, #3 │ │ │ │ @@ -65022,15 +65022,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 4bce0 <__cxa_atexit@plt+0x3f808> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq sl, [r6, #252]! @ 0xfc │ │ │ │ + mvneq sl, r4, ror #31 │ │ │ │ strdeq r5, [pc, #124] @ 4bd68 <__cxa_atexit@plt+0x3f890> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -65081,38 +65081,38 @@ │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ bne 4bd80 <__cxa_atexit@plt+0x3f8a8> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 841f5c <__cxa_atexit@plt+0x835a84> │ │ │ │ + b aca77c <__cxa_atexit@plt+0xabe2a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 841f5c <__cxa_atexit@plt+0x835a84> │ │ │ │ + b aca77c <__cxa_atexit@plt+0xabe2a4> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ biceq r5, pc, r8, asr r7 @ │ │ │ │ biceq r5, pc, r4, asr r7 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strheq sl, [r6, #232]! @ 0xe8 │ │ │ │ + mvneq sl, r0, asr #29 │ │ │ │ biceq r5, pc, r4, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ bne 4be2c <__cxa_atexit@plt+0x3f954> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 841f5c <__cxa_atexit@plt+0x835a84> │ │ │ │ + b aca77c <__cxa_atexit@plt+0xabe2a4> │ │ │ │ ldr r7, [pc, #16] @ 4be44 <__cxa_atexit@plt+0x3f96c> │ │ │ │ ldr r0, [pc, #16] @ 4be48 <__cxa_atexit@plt+0x3f970> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ biceq r5, pc, ip, lsr #13 │ │ │ │ @@ -65140,15 +65140,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 4bebc <__cxa_atexit@plt+0x3f9e4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 841f5c <__cxa_atexit@plt+0x835a84> │ │ │ │ + b aca77c <__cxa_atexit@plt+0xabe2a4> │ │ │ │ ldr r7, [pc, #16] @ 4bed4 <__cxa_atexit@plt+0x3f9fc> │ │ │ │ ldr r0, [pc, #16] @ 4bed8 <__cxa_atexit@plt+0x3fa00> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ biceq r5, pc, ip, lsl r6 @ │ │ │ │ @@ -65199,16 +65199,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 4bfa8 <__cxa_atexit@plt+0x3fad0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r0, lsr #26 │ │ │ │ - mvneq sl, r0, asr ip │ │ │ │ + mvneq sl, r8, lsr #26 │ │ │ │ + mvneq sl, r8, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4c000 <__cxa_atexit@plt+0x3fb28> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65224,16 +65224,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 1b6ad60 <__cxa_atexit@plt+0x1b5e888> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r0, lsl ip │ │ │ │ - mvneq sl, ip, lsr #29 │ │ │ │ + mvneq sl, r8, lsl ip │ │ │ │ + strheq sl, [r6, #228]! @ 0xe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 16ac8a8 <__cxa_atexit@plt+0x16a03d0> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -65452,26 +65452,26 @@ │ │ │ │ mov r5, r8 │ │ │ │ b 1ba9534 <__cxa_atexit@plt+0x1b9d05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvneq sl, ip, ror r8 │ │ │ │ + mvneq sl, r4, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #20] @ 4c3c0 <__cxa_atexit@plt+0x3fee8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 4c3c4 <__cxa_atexit@plt+0x3feec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01e6a89c │ │ │ │ + mvneq sl, r4, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4c3fc <__cxa_atexit@plt+0x3ff24> │ │ │ │ @@ -65480,15 +65480,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sl, ip, asr sl │ │ │ │ + mvneq sl, r4, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 4c460 <__cxa_atexit@plt+0x3ff88> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65505,15 +65505,15 @@ │ │ │ │ mov r5, r8 │ │ │ │ b 1ba9534 <__cxa_atexit@plt+0x1b9d05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvneq sl, r8, lsr #15 │ │ │ │ + strheq sl, [r6, #112]! @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #20] @ 4c494 <__cxa_atexit@plt+0x3ffbc> │ │ │ │ ldr r3, [pc, #20] @ 4c498 <__cxa_atexit@plt+0x3ffc0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -65533,15 +65533,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sl, r8, lsl #19 │ │ │ │ + @ instruction: 0x01e6a990 │ │ │ │ biceq r5, pc, r8, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c534 <__cxa_atexit@plt+0x4005c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -65558,39 +65558,39 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 1ba9534 <__cxa_atexit@plt+0x1b9d05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq sl, ip, asr #13 │ │ │ │ + ldrdeq sl, [r6, #100]! @ 0x64 │ │ │ │ biceq r5, pc, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #20] @ 4c56c <__cxa_atexit@plt+0x40094> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 4c570 <__cxa_atexit@plt+0x40098> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq sl, r8, lsr r9 │ │ │ │ + mvneq sl, r0, asr #18 │ │ │ │ biceq r5, pc, r4, lsl r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4c59c <__cxa_atexit@plt+0x400c4> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #8] @ 4c5a0 <__cxa_atexit@plt+0x400c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - mvneq sl, r8, lsl #18 │ │ │ │ + mvneq sl, r0, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4c5e8 <__cxa_atexit@plt+0x40110> │ │ │ │ @@ -65604,15 +65604,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvneq sl, r8, ror r8 │ │ │ │ + mvneq sl, r0, lsl #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4c63c <__cxa_atexit@plt+0x40164> │ │ │ │ @@ -65624,15 +65624,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sl, r0, lsl #17 │ │ │ │ + mvneq sl, r8, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 4c6a0 <__cxa_atexit@plt+0x401c8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -65649,15 +65649,15 @@ │ │ │ │ mov r5, r8 │ │ │ │ b 1ba9534 <__cxa_atexit@plt+0x1b9d05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvneq sl, r8, ror #10 │ │ │ │ + mvneq sl, r0, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #20] @ 4c6d4 <__cxa_atexit@plt+0x401fc> │ │ │ │ ldr r3, [pc, #20] @ 4c6d8 <__cxa_atexit@plt+0x40200> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -65677,15 +65677,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sl, r8, asr #14 │ │ │ │ + mvneq sl, r0, asr r7 │ │ │ │ stlexbeq r4, ip, [pc] @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c754 <__cxa_atexit@plt+0x4027c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -65693,15 +65693,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16f79dc <__cxa_atexit@plt+0x16eb504> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r8, asr r4 │ │ │ │ + mvneq sl, r0, ror #8 │ │ │ │ biceq r4, pc, r8, asr lr @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4c78c <__cxa_atexit@plt+0x402b4> │ │ │ │ @@ -65909,17 +65909,17 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - mvneq sl, r0, lsr #3 │ │ │ │ - mvneq sl, r4, ror #3 │ │ │ │ + mvneq sl, r8, lsr #3 │ │ │ │ mvneq sl, ip, ror #3 │ │ │ │ + strdeq sl, [r6, #20]! │ │ │ │ biceq r4, pc, r8, lsl fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4cb20 <__cxa_atexit@plt+0x40648> │ │ │ │ mov r0, r4 │ │ │ │ @@ -65931,21 +65931,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 4cb2c <__cxa_atexit@plt+0x40654> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 31708c <__cxa_atexit@plt+0x30abb4> │ │ │ │ + b 7b15d4 <__cxa_atexit@plt+0x7a50fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r4, [pc, #168] @ 4cbd8 <__cxa_atexit@plt+0x40700> │ │ │ │ - mvneq sl, r4, ror #1 │ │ │ │ + mvneq sl, ip, ror #1 │ │ │ │ biceq r4, pc, ip, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4cb9c <__cxa_atexit@plt+0x406c4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -65962,23 +65962,23 @@ │ │ │ │ ldr r5, [pc, #48] @ 4cbac <__cxa_atexit@plt+0x406d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [pc, #44] @ 4cbb0 <__cxa_atexit@plt+0x406d8> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r9, r3 │ │ │ │ - b 3111e4 <__cxa_atexit@plt+0x304d0c> │ │ │ │ + b 7ab72c <__cxa_atexit@plt+0x79f254> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, pc, ip, lsl #21 │ │ │ │ - mvneq sl, r0, lsl #1 │ │ │ │ - mvneq sl, ip, lsr #6 │ │ │ │ - mvneq sl, r0, lsr #6 │ │ │ │ + mvneq sl, r8, lsl #1 │ │ │ │ + mvneq sl, r4, lsr r3 │ │ │ │ + mvneq sl, r8, lsr #6 │ │ │ │ biceq r4, pc, r0, ror sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4cc08 <__cxa_atexit@plt+0x40730> │ │ │ │ mov r0, r4 │ │ │ │ @@ -65989,37 +65989,37 @@ │ │ │ │ ldr r8, [pc, #40] @ 4cc10 <__cxa_atexit@plt+0x40738> │ │ │ │ ldr r3, [pc, #40] @ 4cc14 <__cxa_atexit@plt+0x4073c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 88c0d4 <__cxa_atexit@plt+0x87fbfc> │ │ │ │ + b b148f4 <__cxa_atexit@plt+0xb0841c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, pc, r0, lsr sl @ │ │ │ │ - strdeq r9, [r6, #252]! @ 0xfc │ │ │ │ + mvneq sl, r4 │ │ │ │ strheq r5, [pc, #36] @ 4cc44 <__cxa_atexit@plt+0x4076c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4cc4c <__cxa_atexit@plt+0x40774> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 4cc54 <__cxa_atexit@plt+0x4077c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 94d7e8 <__cxa_atexit@plt+0x941310> │ │ │ │ + b bd6008 <__cxa_atexit@plt+0xbc9b30> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, ror #30 │ │ │ │ + mvneq r9, r8, ror #30 │ │ │ │ biceq r5, pc, r0, ror r2 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -66082,18 +66082,18 @@ │ │ │ │ bhi 4cd74 <__cxa_atexit@plt+0x4089c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 4cd7c <__cxa_atexit@plt+0x408a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 88c0d4 <__cxa_atexit@plt+0x87fbfc> │ │ │ │ + b b148f4 <__cxa_atexit@plt+0xb0841c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, lsr lr │ │ │ │ + mvneq r9, r0, asr #28 │ │ │ │ biceq r5, pc, ip, ror #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -66156,15 +66156,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b80ca6 │ │ │ │ - mvneq r9, r8, ror sp │ │ │ │ + mvneq r9, r0, lsl #27 │ │ │ │ biceq r5, pc, ip, rrx │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -66254,16 +66254,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 4d024 <__cxa_atexit@plt+0x40b4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strheq r9, [r6, #204]! @ 0xcc │ │ │ │ - ldrdeq r9, [r6, #180]! @ 0xb4 │ │ │ │ + mvneq r9, r4, asr #25 │ │ │ │ + ldrdeq r9, [r6, #188]! @ 0xbc │ │ │ │ biceq r4, pc, r4, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4d064 <__cxa_atexit@plt+0x40b8c> │ │ │ │ ldr r3, [pc, #56] @ 4d080 <__cxa_atexit@plt+0x40ba8> │ │ │ │ @@ -66279,15 +66279,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r9, r4, ror fp │ │ │ │ + mvneq r9, ip, ror fp │ │ │ │ biceq r4, pc, r4, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4d0f4 <__cxa_atexit@plt+0x40c1c> │ │ │ │ ldr r2, [pc, #120] @ 4d120 <__cxa_atexit@plt+0x40c48> │ │ │ │ @@ -66320,15 +66320,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - mvneq r9, ip, asr sp │ │ │ │ + mvneq r9, r4, ror #26 │ │ │ │ biceq r4, pc, r0, lsl lr @ │ │ │ │ biceq r4, pc, ip, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ 4d180 <__cxa_atexit@plt+0x40ca8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -66343,27 +66343,27 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq r9, [r6, #200]! @ 0xc8 │ │ │ │ + mvneq r9, r0, ror #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r2, [pc, #16] @ 4d1b4 <__cxa_atexit@plt+0x40cdc> │ │ │ │ cmp r3, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e69c98 │ │ │ │ + mvneq r9, r0, lsr #25 │ │ │ │ biceq r4, pc, r0, asr sp @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -66453,16 +66453,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 4d340 <__cxa_atexit@plt+0x40e68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldrdeq r9, [r6, #136]! @ 0x88 │ │ │ │ - mvneq r9, r0, lsl #19 │ │ │ │ + mvneq r9, r0, ror #17 │ │ │ │ + mvneq r9, r8, lsl #19 │ │ │ │ biceq r4, pc, r8, asr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4d380 <__cxa_atexit@plt+0x40ea8> │ │ │ │ ldr r3, [pc, #56] @ 4d39c <__cxa_atexit@plt+0x40ec4> │ │ │ │ @@ -66478,15 +66478,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r9, r0, lsr #18 │ │ │ │ + mvneq r9, r8, lsr #18 │ │ │ │ biceq r4, pc, r8, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4d418 <__cxa_atexit@plt+0x40f40> │ │ │ │ ldr r2, [pc, #128] @ 4d444 <__cxa_atexit@plt+0x40f6c> │ │ │ │ @@ -66521,16 +66521,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strheq r9, [r6, #128]! @ 0x80 │ │ │ │ - mvneq r9, r0, ror #15 │ │ │ │ + strheq r9, [r6, #136]! @ 0x88 │ │ │ │ + mvneq r9, r8, ror #15 │ │ │ │ biceq r4, pc, ip, ror #21 │ │ │ │ biceq r4, pc, r8, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 4d4b0 <__cxa_atexit@plt+0x40fd8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -66547,31 +66547,31 @@ │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ cmp r3, r0 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r9, r0, lsr #16 │ │ │ │ - mvneq r9, r0, asr r7 │ │ │ │ + mvneq r9, r8, lsr #16 │ │ │ │ + mvneq r9, r8, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4d4f0 <__cxa_atexit@plt+0x41018> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ 4d4f4 <__cxa_atexit@plt+0x4101c> │ │ │ │ cmp r1, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r9, [r6, #124]! @ 0x7c │ │ │ │ - strdeq r9, [r6, #108]! @ 0x6c │ │ │ │ + mvneq r9, r4, ror #15 │ │ │ │ + mvneq r9, r4, lsl #14 │ │ │ │ biceq r4, pc, ip, ror r0 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -66614,15 +66614,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r9, [r6, #112]! @ 0x70 │ │ │ │ + strdeq r9, [r6, #120]! @ 0x78 │ │ │ │ biceq r4, pc, r4, ror r9 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -66690,15 +66690,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r9, r4, lsr r6 │ │ │ │ + mvneq r9, ip, lsr r6 │ │ │ │ biceq r4, pc, r4, asr r8 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -66768,31 +66768,31 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r9, [r6, #60]! @ 0x3c │ │ │ │ - @ instruction: 0x01e6949c │ │ │ │ + mvneq r9, r4, ror #7 │ │ │ │ + mvneq r9, r4, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 4d864 <__cxa_atexit@plt+0x4138c> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #24] @ 4d868 <__cxa_atexit@plt+0x41390> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e69398 │ │ │ │ - mvneq r9, r8, asr r4 │ │ │ │ + mvneq r9, r0, lsr #7 │ │ │ │ + mvneq r9, r0, ror #8 │ │ │ │ biceq r4, pc, ip, ror #13 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 4d88c <__cxa_atexit@plt+0x413b4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -66870,17 +66870,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - mvneq r9, r8, lsl #5 │ │ │ │ + @ instruction: 0x01e69290 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - mvneq r9, r8, lsr #5 │ │ │ │ + strheq r9, [r6, #32]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4da34 <__cxa_atexit@plt+0x4155c> │ │ │ │ @@ -66903,15 +66903,15 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - mvneq r9, r0, lsl #4 │ │ │ │ + mvneq r9, r8, lsl #4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4daa4 <__cxa_atexit@plt+0x415cc> │ │ │ │ ldr r2, [pc, #68] @ 4daac <__cxa_atexit@plt+0x415d4> │ │ │ │ @@ -66971,15 +66971,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4db54 <__cxa_atexit@plt+0x4167c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, asr #1 │ │ │ │ + ldrdeq r9, [r6, #4]! │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -67099,31 +67099,31 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strexheq r8, r0, [r6] │ │ │ │ - mvneq r8, r0, asr #29 │ │ │ │ + strexheq r8, r8, [r6] │ │ │ │ + mvneq r8, r8, asr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4dd90 <__cxa_atexit@plt+0x418b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ 4dd94 <__cxa_atexit@plt+0x418bc> │ │ │ │ cmp r2, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, lsr pc │ │ │ │ - mvneq r8, ip, asr lr │ │ │ │ + mvneq r8, r4, asr #30 │ │ │ │ + mvneq r8, r4, ror #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4de00 <__cxa_atexit@plt+0x41928> │ │ │ │ ldr r1, [pc, #80] @ 4de08 <__cxa_atexit@plt+0x41930> │ │ │ │ @@ -67145,31 +67145,31 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq r8, [r6, #232]! @ 0xe8 │ │ │ │ - mvneq r8, r8, lsl #28 │ │ │ │ + mvneq r8, r0, ror #29 │ │ │ │ + mvneq r8, r0, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4de48 <__cxa_atexit@plt+0x41970> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ 4de4c <__cxa_atexit@plt+0x41974> │ │ │ │ cmp r2, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, lsl #29 │ │ │ │ - mvneq r8, r4, lsr #27 │ │ │ │ + mvneq r8, ip, lsl #29 │ │ │ │ + mvneq r8, ip, lsr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4deb8 <__cxa_atexit@plt+0x419e0> │ │ │ │ ldr r1, [pc, #80] @ 4dec0 <__cxa_atexit@plt+0x419e8> │ │ │ │ @@ -67191,31 +67191,31 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvneq r8, r0, lsr #28 │ │ │ │ - mvneq r8, r0, asr sp │ │ │ │ + mvneq r8, r8, lsr #28 │ │ │ │ + mvneq r8, r8, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4df00 <__cxa_atexit@plt+0x41a28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ 4df04 <__cxa_atexit@plt+0x41a2c> │ │ │ │ cmp r2, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, asr #27 │ │ │ │ - mvneq r8, ip, ror #25 │ │ │ │ + ldrdeq r8, [r6, #212]! @ 0xd4 │ │ │ │ + strdeq r8, [r6, #196]! @ 0xc4 │ │ │ │ biceq r3, pc, ip, asr #12 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -67266,15 +67266,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 4dff4 <__cxa_atexit@plt+0x41b1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01e68c90 │ │ │ │ + @ instruction: 0x01e68c98 │ │ │ │ andeq r0, r0, r8, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4e034 <__cxa_atexit@plt+0x41b5c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -67290,15 +67290,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 4e048 <__cxa_atexit@plt+0x41b70> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq r8, r8, lsr #24 │ │ │ │ + mvneq r8, r0, lsr ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e09c <__cxa_atexit@plt+0x41bc4> │ │ │ │ @@ -67358,15 +67358,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r8, r8, lsr #22 │ │ │ │ + mvneq r8, r0, lsr fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4e180 <__cxa_atexit@plt+0x41ca8> │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -67387,15 +67387,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strheq r8, [r6, #160]! @ 0xa0 │ │ │ │ + strheq r8, [r6, #168]! @ 0xa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4e1f4 <__cxa_atexit@plt+0x41d1c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ @@ -67432,15 +67432,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - mvneq r8, r8, lsr #19 │ │ │ │ + strheq r8, [r6, #144]! @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 4e2fc <__cxa_atexit@plt+0x41e24> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -67464,15 +67464,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - mvneq r8, r4, lsr #18 │ │ │ │ + mvneq r8, ip, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4e34c <__cxa_atexit@plt+0x41e74> │ │ │ │ ldr r3, [pc, #64] @ 4e368 <__cxa_atexit@plt+0x41e90> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -67490,15 +67490,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r8, r0, asr #17 │ │ │ │ + mvneq r8, r8, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4e390 <__cxa_atexit@plt+0x41eb8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ @@ -67618,15 +67618,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - mvneq r8, r0, asr #13 │ │ │ │ + mvneq r8, r8, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 4e5e4 <__cxa_atexit@plt+0x4210c> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -67650,15 +67650,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - mvneq r8, ip, lsr r6 │ │ │ │ + mvneq r8, r4, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4e634 <__cxa_atexit@plt+0x4215c> │ │ │ │ ldr r3, [pc, #64] @ 4e650 <__cxa_atexit@plt+0x42178> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -67676,15 +67676,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrdeq r8, [r6, #88]! @ 0x58 │ │ │ │ + mvneq r8, r0, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4e678 <__cxa_atexit@plt+0x421a0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ @@ -67775,15 +67775,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4e7e4 <__cxa_atexit@plt+0x4230c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, lsr r4 │ │ │ │ + mvneq r8, r4, asr #8 │ │ │ │ biceq r2, pc, ip, ror #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -67892,31 +67892,31 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvneq r8, ip, lsr #6 │ │ │ │ - mvneq r8, ip, asr r2 │ │ │ │ + mvneq r8, r4, lsr r3 │ │ │ │ + mvneq r8, r4, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4e9f4 <__cxa_atexit@plt+0x4251c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ 4e9f8 <__cxa_atexit@plt+0x42520> │ │ │ │ cmp r2, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r6, #40]! @ 0x28 │ │ │ │ - strdeq r8, [r6, #24]! │ │ │ │ + mvneq r8, r0, ror #5 │ │ │ │ + mvneq r8, r0, lsl #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4ea64 <__cxa_atexit@plt+0x4258c> │ │ │ │ ldr r1, [pc, #80] @ 4ea6c <__cxa_atexit@plt+0x42594> │ │ │ │ @@ -67938,31 +67938,31 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvneq r8, r4, ror r2 │ │ │ │ - mvneq r8, r4, lsr #3 │ │ │ │ + mvneq r8, ip, ror r2 │ │ │ │ + mvneq r8, ip, lsr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4eaac <__cxa_atexit@plt+0x425d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ 4eab0 <__cxa_atexit@plt+0x425d8> │ │ │ │ cmp r2, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r0, lsr #4 │ │ │ │ - mvneq r8, r0, asr #2 │ │ │ │ + mvneq r8, r8, lsr #4 │ │ │ │ + mvneq r8, r8, asr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4eb1c <__cxa_atexit@plt+0x42644> │ │ │ │ ldr r1, [pc, #80] @ 4eb24 <__cxa_atexit@plt+0x4264c> │ │ │ │ @@ -67984,31 +67984,31 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strheq r8, [r6, #28]! │ │ │ │ - mvneq r8, ip, ror #1 │ │ │ │ + mvneq r8, r4, asr #3 │ │ │ │ + strdeq r8, [r6, #4]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4eb64 <__cxa_atexit@plt+0x4268c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ 4eb68 <__cxa_atexit@plt+0x42690> │ │ │ │ cmp r2, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, ror #2 │ │ │ │ - mvneq r8, r8, lsl #1 │ │ │ │ + mvneq r8, r0, ror r1 │ │ │ │ + @ instruction: 0x01e68090 │ │ │ │ biceq r2, pc, r8, ror #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4ebac <__cxa_atexit@plt+0x426d4> │ │ │ │ @@ -68062,15 +68062,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 4ec64 <__cxa_atexit@plt+0x4278c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq r8, r0, lsr #32 │ │ │ │ + mvneq r8, r8, lsr #32 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4eca4 <__cxa_atexit@plt+0x427cc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -68086,15 +68086,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 4ecb8 <__cxa_atexit@plt+0x427e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ andeq r0, r0, ip, ror #8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strheq r7, [r6, #248]! @ 0xf8 │ │ │ │ + mvneq r7, r0, asr #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4ed0c <__cxa_atexit@plt+0x42834> │ │ │ │ @@ -68154,15 +68154,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r7, [r6, #232]! @ 0xe8 │ │ │ │ + mvneq r7, r0, asr #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4edf0 <__cxa_atexit@plt+0x42918> │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -68183,15 +68183,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq r7, r0, asr #28 │ │ │ │ + mvneq r7, r8, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4ee64 <__cxa_atexit@plt+0x4298c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ @@ -68563,31 +68563,31 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strheq r7, [r6, #128]! @ 0x80 │ │ │ │ - mvneq r7, r0, ror #15 │ │ │ │ + strheq r7, [r6, #136]! @ 0x88 │ │ │ │ + mvneq r7, r8, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4f470 <__cxa_atexit@plt+0x42f98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ 4f474 <__cxa_atexit@plt+0x42f9c> │ │ │ │ cmp r2, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, asr r8 │ │ │ │ - mvneq r7, ip, ror r7 │ │ │ │ + mvneq r7, r4, ror #16 │ │ │ │ + mvneq r7, r4, lsl #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b 16e6bb8 <__cxa_atexit@plt+0x16da6e0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -68614,31 +68614,31 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvneq r7, r4, ror #15 │ │ │ │ - mvneq r7, r4, lsl r7 │ │ │ │ + mvneq r7, ip, ror #15 │ │ │ │ + mvneq r7, ip, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4f53c <__cxa_atexit@plt+0x43064> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #20] @ 4f540 <__cxa_atexit@plt+0x43068> │ │ │ │ cmp r2, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e67790 │ │ │ │ - strheq r7, [r6, #96]! @ 0x60 │ │ │ │ + @ instruction: 0x01e67798 │ │ │ │ + strheq r7, [r6, #104]! @ 0x68 │ │ │ │ biceq r2, pc, r0, lsl r0 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -68702,15 +68702,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - mvneq r7, r4, asr r6 │ │ │ │ + mvneq r7, ip, asr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4f6a0 <__cxa_atexit@plt+0x431c8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #100] @ 4f6e8 <__cxa_atexit@plt+0x43210> │ │ │ │ @@ -68737,15 +68737,15 @@ │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #10 │ │ │ │ andeq r0, r0, ip, lsr #10 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strheq r7, [r6, #92]! @ 0x5c │ │ │ │ + mvneq r7, r4, asr #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f738 <__cxa_atexit@plt+0x43260> │ │ │ │ @@ -68805,15 +68805,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r7, ip, lsl #9 │ │ │ │ + @ instruction: 0x01e67494 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4f81c <__cxa_atexit@plt+0x43344> │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -68834,15 +68834,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq r7, r4, lsl r4 │ │ │ │ + mvneq r7, ip, lsl r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #48] @ 4f8b8 <__cxa_atexit@plt+0x433e0> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ @@ -68899,15 +68899,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strheq r7, [r6, #44]! @ 0x2c │ │ │ │ + mvneq r7, r4, asr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 4f9e8 <__cxa_atexit@plt+0x43510> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -68931,15 +68931,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - mvneq r7, r8, lsr r2 │ │ │ │ + mvneq r7, r0, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4fa38 <__cxa_atexit@plt+0x43560> │ │ │ │ ldr r3, [pc, #64] @ 4fa54 <__cxa_atexit@plt+0x4357c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -68957,15 +68957,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrdeq r7, [r6, #20]! │ │ │ │ + ldrdeq r7, [r6, #28]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4fa7c <__cxa_atexit@plt+0x435a4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ @@ -69094,15 +69094,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strheq r6, [r6, #240]! @ 0xf0 │ │ │ │ + strheq r6, [r6, #248]! @ 0xf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 4fcf4 <__cxa_atexit@plt+0x4381c> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -69126,15 +69126,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - mvneq r6, ip, lsr #30 │ │ │ │ + mvneq r6, r4, lsr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4fd44 <__cxa_atexit@plt+0x4386c> │ │ │ │ ldr r3, [pc, #64] @ 4fd60 <__cxa_atexit@plt+0x43888> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -69152,15 +69152,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r6, r8, asr #29 │ │ │ │ + ldrdeq r6, [r6, #224]! @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4fd88 <__cxa_atexit@plt+0x438b0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ @@ -69251,15 +69251,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4fef4 <__cxa_atexit@plt+0x43a1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, lsr #26 │ │ │ │ + mvneq r6, r4, lsr sp │ │ │ │ biceq r1, pc, ip, asr r6 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -69291,15 +69291,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r0, lsr #24 │ │ │ │ + mvneq r6, r8, lsr #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 50048 <__cxa_atexit@plt+0x43b70> │ │ │ │ ldr lr, [pc, #176] @ 50068 <__cxa_atexit@plt+0x43b90> │ │ │ │ @@ -69345,17 +69345,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq r6, [r6, #188]! @ 0xbc │ │ │ │ + mvneq r6, r4, ror #23 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strdeq r6, [r6, #188]! @ 0xbc │ │ │ │ + mvneq r6, r4, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 500e0 <__cxa_atexit@plt+0x43c08> │ │ │ │ @@ -69378,15 +69378,15 @@ │ │ │ │ str r8, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - mvneq r6, r4, asr fp │ │ │ │ + mvneq r6, ip, asr fp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 50154 <__cxa_atexit@plt+0x43c7c> │ │ │ │ ldr r2, [pc, #72] @ 5015c <__cxa_atexit@plt+0x43c84> │ │ │ │ @@ -69448,15 +69448,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 50208 <__cxa_atexit@plt+0x43d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r8, lsl sl │ │ │ │ + mvneq r6, r0, lsr #20 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -69527,25 +69527,25 @@ │ │ │ │ str r2, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x01e66a94 │ │ │ │ - mvneq r6, r0, lsr #23 │ │ │ │ - mvneq r6, r8, ror #19 │ │ │ │ + @ instruction: 0x01e66a9c │ │ │ │ + mvneq r6, r8, lsr #23 │ │ │ │ + strdeq r6, [r6, #144]! @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 5036c <__cxa_atexit@plt+0x43e94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strheq r6, [r6, #132]! @ 0x84 │ │ │ │ + strheq r6, [r6, #140]! @ 0x8c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 503b4 <__cxa_atexit@plt+0x43edc> │ │ │ │ @@ -69561,16 +69561,16 @@ │ │ │ │ b 6d47c <__cxa_atexit@plt+0x60fa4> │ │ │ │ ldr r7, [pc, #24] @ 503d4 <__cxa_atexit@plt+0x43efc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ + mvneq r6, ip, lsl fp │ │ │ │ mvneq r6, r4, lsl fp │ │ │ │ - mvneq r6, ip, lsl #22 │ │ │ │ ldrdeq r1, [pc, #188] @ 50498 <__cxa_atexit@plt+0x43fc0> │ │ │ │ biceq r1, pc, r0, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 5045c <__cxa_atexit@plt+0x43f84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -69598,15 +69598,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r6, [r6, #116]! @ 0x74 │ │ │ │ + ldrdeq r6, [r6, #124]! @ 0x7c │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ biceq r1, pc, r0, lsl r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 504b0 <__cxa_atexit@plt+0x43fd8> │ │ │ │ @@ -69627,15 +69627,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r6, ip, asr r7 │ │ │ │ + mvneq r6, r4, ror #14 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -69645,23 +69645,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 5053c <__cxa_atexit@plt+0x44064> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b ad527c <__cxa_atexit@plt+0xac8da4> │ │ │ │ + b 909120 <__cxa_atexit@plt+0x8fcc48> │ │ │ │ ldr r7, [pc, #24] @ 50540 <__cxa_atexit@plt+0x44068> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ biceq r1, pc, r4, lsr #21 │ │ │ │ - mvneq r6, r4, lsr #19 │ │ │ │ + mvneq r6, ip, lsr #19 │ │ │ │ @ instruction: 0x01cf1a90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ biceq r1, pc, r0, lsr #32 │ │ │ │ andeq r0, r1, r3 │ │ │ │ @@ -69712,25 +69712,25 @@ │ │ │ │ str r2, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strheq r6, [r6, #112]! @ 0x70 │ │ │ │ - strheq r6, [r6, #140]! @ 0x8c │ │ │ │ - mvneq r6, r4, lsl #14 │ │ │ │ + strheq r6, [r6, #120]! @ 0x78 │ │ │ │ + mvneq r6, r4, asr #17 │ │ │ │ + mvneq r6, ip, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 50650 <__cxa_atexit@plt+0x44178> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r6, #80]! @ 0x50 │ │ │ │ + ldrdeq r6, [r6, #88]! @ 0x58 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 50698 <__cxa_atexit@plt+0x441c0> │ │ │ │ @@ -69746,16 +69746,16 @@ │ │ │ │ b 6d47c <__cxa_atexit@plt+0x60fa4> │ │ │ │ ldr r7, [pc, #24] @ 506b8 <__cxa_atexit@plt+0x441e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ + mvneq r6, r8, lsr r8 │ │ │ │ mvneq r6, r0, lsr r8 │ │ │ │ - mvneq r6, r8, lsr #16 │ │ │ │ biceq r1, pc, r8, lsr r9 @ │ │ │ │ biceq r1, pc, ip, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #168] @ 50778 <__cxa_atexit@plt+0x442a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -69786,29 +69786,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #68] @ 50788 <__cxa_atexit@plt+0x442b0> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b ad527c <__cxa_atexit@plt+0xac8da4> │ │ │ │ + b 909120 <__cxa_atexit@plt+0x8fcc48> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldr r7, [pc, #16] @ 5077c <__cxa_atexit@plt+0x442a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ biceq r1, pc, ip, asr #16 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ biceq r1, pc, r0, ror r8 @ │ │ │ │ - mvneq r6, r0, ror r7 │ │ │ │ + mvneq r6, r8, ror r7 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ biceq r1, pc, r4, lsr r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -69834,28 +69834,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #64] @ 50844 <__cxa_atexit@plt+0x4436c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b ad527c <__cxa_atexit@plt+0xac8da4> │ │ │ │ + b 909120 <__cxa_atexit@plt+0x8fcc48> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldr r7, [pc, #12] @ 50838 <__cxa_atexit@plt+0x44360> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ biceq r1, pc, ip, lsl #15 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ strheq r1, [pc, #112] @ 508b8 <__cxa_atexit@plt+0x443e0> │ │ │ │ - strheq r6, [r6, #96]! @ 0x60 │ │ │ │ + strheq r6, [r6, #104]! @ 0x68 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ biceq r1, pc, r8, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5088c <__cxa_atexit@plt+0x443b4> │ │ │ │ @@ -69864,23 +69864,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 508a8 <__cxa_atexit@plt+0x443d0> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b ad527c <__cxa_atexit@plt+0xac8da4> │ │ │ │ + b 909120 <__cxa_atexit@plt+0x8fcc48> │ │ │ │ ldr r7, [pc, #24] @ 508ac <__cxa_atexit@plt+0x443d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ biceq r1, pc, r8, lsr r7 @ │ │ │ │ - mvneq r6, r8, lsr r6 │ │ │ │ + mvneq r6, r0, asr #12 │ │ │ │ biceq r1, pc, r4, lsr #14 │ │ │ │ biceq r1, pc, r4, lsr #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -69912,24 +69912,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ biceq r1, pc, ip, lsr #13 │ │ │ │ ldrdeq r1, [pc, #96] @ 509a8 <__cxa_atexit@plt+0x444d0> │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ + mvneq r6, r0, asr #11 │ │ │ │ strheq r6, [r6, #88]! @ 0x58 │ │ │ │ - strheq r6, [r6, #80]! @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 5096c <__cxa_atexit@plt+0x44494> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strheq r6, [r6, #36]! @ 0x24 │ │ │ │ + strheq r6, [r6, #44]! @ 0x2c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 509a0 <__cxa_atexit@plt+0x444c8> │ │ │ │ ldr r2, [pc, #24] @ 509a8 <__cxa_atexit@plt+0x444d0> │ │ │ │ @@ -69997,15 +69997,15 @@ │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strdeq r6, [r6, #52]! @ 0x34 │ │ │ │ + strdeq r6, [r6, #60]! @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 50af8 <__cxa_atexit@plt+0x44620> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -70027,15 +70027,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq r6, r0, ror r3 │ │ │ │ + mvneq r6, r8, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -70528,15 +70528,15 @@ │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ biceq r0, pc, r0, asr #5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r8, [pc, #4] @ 512ec <__cxa_atexit@plt+0x44e14> │ │ │ │ add r8, pc, r8 │ │ │ │ - b bd8f54 <__cxa_atexit@plt+0xbcca7c> │ │ │ │ + b a0cdf8 <__cxa_atexit@plt+0xa00920> │ │ │ │ strheq r0, [pc, #36] @ 51318 <__cxa_atexit@plt+0x44e40> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 51390 <__cxa_atexit@plt+0x44eb8> │ │ │ │ @@ -70641,15 +70641,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 514ac <__cxa_atexit@plt+0x44fd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r4, ror r7 │ │ │ │ + mvneq r5, ip, ror r7 │ │ │ │ biceq r0, pc, r8, asr fp @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -70753,16 +70753,16 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - mvneq r5, r8, lsr #11 │ │ │ │ - mvneq r5, r0, lsr r6 │ │ │ │ + strheq r5, [r6, #80]! @ 0x50 │ │ │ │ + mvneq r5, r8, lsr r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 51690 <__cxa_atexit@plt+0x451b8> │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -70789,24 +70789,24 @@ │ │ │ │ str r9, [r5] │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvneq r5, r4, lsl r5 │ │ │ │ - @ instruction: 0x01e6559c │ │ │ │ + mvneq r5, ip, lsl r5 │ │ │ │ + mvneq r5, r4, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 51720 <__cxa_atexit@plt+0x45248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, lsl #10 │ │ │ │ + mvneq r5, r8, lsl #10 │ │ │ │ biceq r0, pc, r4, ror #17 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -70898,15 +70898,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ 518b0 <__cxa_atexit@plt+0x453d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strheq r5, [r6, #48]! @ 0x30 │ │ │ │ + strheq r5, [r6, #56]! @ 0x38 │ │ │ │ biceq r0, pc, r8, ror #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70934,15 +70934,15 @@ │ │ │ │ b 92c80 <__cxa_atexit@plt+0x867a8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq r5, ip, asr #10 │ │ │ │ + mvneq r5, r4, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 51988 <__cxa_atexit@plt+0x454b0> │ │ │ │ @@ -70974,15 +70974,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq r5, [r6, #48]! @ 0x30 │ │ │ │ + ldrdeq r5, [r6, #56]! @ 0x38 │ │ │ │ biceq r0, pc, r8, asr #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 51a20 <__cxa_atexit@plt+0x45548> │ │ │ │ @@ -71035,15 +71035,15 @@ │ │ │ │ ldr r2, [r1] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq r5, r0, lsr #2 │ │ │ │ + mvneq r5, r8, lsr #2 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ biceq r0, pc, r4, ror #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -71065,15 +71065,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71088,15 +71088,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 51bac <__cxa_atexit@plt+0x456d4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r5, r0, lsr #1 │ │ │ │ + mvneq r5, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71113,15 +71113,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 51c10 <__cxa_atexit@plt+0x45738> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r5, ip, lsr r0 │ │ │ │ + mvneq r5, r4, asr #32 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ biceq r0, pc, r8, lsr #11 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -71211,17 +71211,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strheq r4, [r6, #232]! @ 0xe8 │ │ │ │ + mvneq r4, r0, asr #29 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - ldrdeq r4, [r6, #228]! @ 0xe4 │ │ │ │ + ldrdeq r4, [r6, #236]! @ 0xec │ │ │ │ biceq r0, pc, r0, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71249,15 +71249,15 @@ │ │ │ │ str sl, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - mvneq r4, r8, lsr #28 │ │ │ │ + mvneq r4, r0, lsr lr │ │ │ │ biceq r0, pc, ip, lsl #7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 51e94 <__cxa_atexit@plt+0x459bc> │ │ │ │ @@ -71322,15 +71322,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 51f50 <__cxa_atexit@plt+0x45a78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r6, #192]! @ 0xc0 │ │ │ │ + ldrdeq r4, [r6, #200]! @ 0xc8 │ │ │ │ biceq r0, pc, r8, ror #4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -71368,22 +71368,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 52024 <__cxa_atexit@plt+0x45b4c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9d8f44 <__cxa_atexit@plt+0x9cca6c> │ │ │ │ + b c61764 <__cxa_atexit@plt+0xc5528c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0x01b7baec │ │ │ │ - mvneq r4, ip, ror #23 │ │ │ │ + strdeq r4, [r6, #180]! @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -71397,15 +71397,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 52080 <__cxa_atexit@plt+0x45ba8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r4, ip, asr #23 │ │ │ │ + ldrdeq r4, [r6, #180]! @ 0xb4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71422,15 +71422,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 520e4 <__cxa_atexit@plt+0x45c0c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r4, r8, ror #22 │ │ │ │ + mvneq r4, r0, ror fp │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strdeq r0, [pc, #12] @ 520fc <__cxa_atexit@plt+0x45c24> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52128 <__cxa_atexit@plt+0x45c50> │ │ │ │ @@ -71443,15 +71443,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvneq r4, r0, lsl #21 │ │ │ │ + mvneq r4, r8, lsl #21 │ │ │ │ biceq r0, pc, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 52178 <__cxa_atexit@plt+0x45ca0> │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -71477,15 +71477,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71500,15 +71500,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5221c <__cxa_atexit@plt+0x45d44> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r4, r0, lsr sl │ │ │ │ + mvneq r4, r8, lsr sl │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71525,15 +71525,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 52280 <__cxa_atexit@plt+0x45da8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r4, ip, asr #19 │ │ │ │ + ldrdeq r4, [r6, #148]! @ 0x94 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ biceq pc, lr, ip, ror pc @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -71644,26 +71644,26 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b 3d264 <__cxa_atexit@plt+0x30d8c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - mvneq r4, r8, ror #15 │ │ │ │ - mvneq r4, r0, lsl r8 │ │ │ │ - mvneq r4, ip, lsr r8 │ │ │ │ - mvneq r4, r0, lsl r8 │ │ │ │ + strdeq r4, [r6, #112]! @ 0x70 │ │ │ │ + mvneq r4, r8, lsl r8 │ │ │ │ + mvneq r4, r4, asr #16 │ │ │ │ + mvneq r4, r8, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 52484 <__cxa_atexit@plt+0x45fac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e6479c │ │ │ │ + mvneq r4, r4, lsr #15 │ │ │ │ biceq pc, lr, r8, ror sp @ │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -71708,29 +71708,29 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r3, #3 │ │ │ │ beq 5255c <__cxa_atexit@plt+0x46084> │ │ │ │ add sl, r3, #3 │ │ │ │ mov r7, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ + b c60dec <__cxa_atexit@plt+0xc54914> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r4, r8, ror #12 │ │ │ │ + mvneq r4, r0, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ + b c60dec <__cxa_atexit@plt+0xc54914> │ │ │ │ biceq pc, lr, ip, lsl #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 525fc <__cxa_atexit@plt+0x46124> │ │ │ │ @@ -71756,17 +71756,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r6, #80]! @ 0x50 │ │ │ │ - mvneq r4, r0, lsr r7 │ │ │ │ - mvneq r4, r0, lsr r6 │ │ │ │ + ldrdeq r4, [r6, #88]! @ 0x58 │ │ │ │ + mvneq r4, r8, lsr r7 │ │ │ │ + mvneq r4, r8, lsr r6 │ │ │ │ strdeq pc, [lr, #184] @ 0xb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -71793,16 +71793,16 @@ │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0x01b7b46a │ │ │ │ - @ instruction: 0x01e6469c │ │ │ │ - mvneq r4, r4, lsr #11 │ │ │ │ + mvneq r4, r4, lsr #13 │ │ │ │ + mvneq r4, ip, lsr #11 │ │ │ │ biceq pc, lr, ip, ror #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -71835,18 +71835,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 52748 <__cxa_atexit@plt+0x46270> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, lsr #9 │ │ │ │ - mvneq r4, r0, lsl #12 │ │ │ │ - mvneq r4, r8, lsl #10 │ │ │ │ - strdeq r4, [r6, #92]! @ 0x5c │ │ │ │ + strheq r4, [r6, #64]! @ 0x40 │ │ │ │ + mvneq r4, r8, lsl #12 │ │ │ │ + mvneq r4, r0, lsl r5 │ │ │ │ + mvneq r4, r4, lsl #12 │ │ │ │ strheq pc, [lr, #172] @ 0xac @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -71881,18 +71881,18 @@ │ │ │ │ b 527fc <__cxa_atexit@plt+0x46324> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strdeq r4, [r6, #52]! @ 0x34 │ │ │ │ + strdeq r4, [r6, #60]! @ 0x3c │ │ │ │ @ instruction: 0x01b7b30a │ │ │ │ - mvneq r4, r0, asr #10 │ │ │ │ - mvneq r4, r8, asr #8 │ │ │ │ + mvneq r4, r8, asr #10 │ │ │ │ + mvneq r4, r0, asr r4 │ │ │ │ biceq pc, lr, r0, lsl #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -71916,16 +71916,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq r4, ip, asr #9 │ │ │ │ - strheq r4, [r6, #52]! @ 0x34 │ │ │ │ + ldrdeq r4, [r6, #68]! @ 0x44 │ │ │ │ + strheq r4, [r6, #60]! @ 0x3c │ │ │ │ biceq pc, lr, r0, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 52908 <__cxa_atexit@plt+0x46430> │ │ │ │ @@ -71951,17 +71951,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, asr #5 │ │ │ │ - mvneq r4, r4, lsr #8 │ │ │ │ - mvneq r4, r4, lsr #6 │ │ │ │ + mvneq r4, ip, asr #5 │ │ │ │ + mvneq r4, ip, lsr #8 │ │ │ │ + mvneq r4, ip, lsr #6 │ │ │ │ biceq pc, lr, ip, ror #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -71988,16 +71988,16 @@ │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0x01b7b172 │ │ │ │ - @ instruction: 0x01e64390 │ │ │ │ - @ instruction: 0x01e64298 │ │ │ │ + @ instruction: 0x01e64398 │ │ │ │ + mvneq r4, r0, lsr #5 │ │ │ │ biceq pc, lr, r0, ror #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -72030,18 +72030,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 52a54 <__cxa_atexit@plt+0x4657c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e6419c │ │ │ │ - strdeq r4, [r6, #36]! @ 0x24 │ │ │ │ - strdeq r4, [r6, #28]! │ │ │ │ - strdeq r4, [r6, #32]! │ │ │ │ + mvneq r4, r4, lsr #3 │ │ │ │ + strdeq r4, [r6, #44]! @ 0x2c │ │ │ │ + mvneq r4, r4, lsl #4 │ │ │ │ + strdeq r4, [r6, #40]! @ 0x28 │ │ │ │ strheq pc, [lr, #112] @ 0x70 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -72076,18 +72076,18 @@ │ │ │ │ b 52b08 <__cxa_atexit@plt+0x46630> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - mvneq r4, r8, ror #1 │ │ │ │ + strdeq r4, [r6, #0]! │ │ │ │ @ instruction: 0x01b7b012 │ │ │ │ - mvneq r4, r4, lsr r2 │ │ │ │ - mvneq r4, ip, lsr r1 │ │ │ │ + mvneq r4, ip, lsr r2 │ │ │ │ + mvneq r4, r4, asr #2 │ │ │ │ strdeq pc, [lr, #100] @ 0x64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -72111,16 +72111,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq r4, r0, asr #3 │ │ │ │ - mvneq r4, r8, lsr #1 │ │ │ │ + mvneq r4, r8, asr #3 │ │ │ │ + strheq r4, [r6, #0]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 52c08 <__cxa_atexit@plt+0x46730> │ │ │ │ ldr r1, [pc, #72] @ 52c10 <__cxa_atexit@plt+0x46738> │ │ │ │ ldr r3, [pc, #72] @ 52c14 <__cxa_atexit@plt+0x4673c> │ │ │ │ @@ -72131,29 +72131,29 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r3, #3 │ │ │ │ beq 52bf8 <__cxa_atexit@plt+0x46720> │ │ │ │ add sl, r3, #3 │ │ │ │ mov r7, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ + b c60dec <__cxa_atexit@plt+0xc54914> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r3, ip, asr #31 │ │ │ │ + ldrdeq r3, [r6, #244]! @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ + b c60dec <__cxa_atexit@plt+0xc54914> │ │ │ │ strdeq pc, [lr, #80] @ 0x50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 52c98 <__cxa_atexit@plt+0x467c0> │ │ │ │ @@ -72179,17 +72179,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, lsr pc │ │ │ │ - @ instruction: 0x01e64094 │ │ │ │ - strexheq r3, r4, [r6] │ │ │ │ + mvneq r3, ip, lsr pc │ │ │ │ + @ instruction: 0x01e6409c │ │ │ │ + strexheq r3, ip, [r6] │ │ │ │ biceq pc, lr, ip, asr r5 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -72216,16 +72216,16 @@ │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0x01b7adc9 │ │ │ │ - mvneq r4, r0 │ │ │ │ - mvneq r3, r8, lsl #30 │ │ │ │ + mvneq r4, r8 │ │ │ │ + mvneq r3, r0, lsl pc │ │ │ │ ldrdeq pc, [lr, #64] @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -72258,18 +72258,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 52de4 <__cxa_atexit@plt+0x4690c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, lsl #28 │ │ │ │ - mvneq r3, r4, ror #30 │ │ │ │ - mvneq r3, ip, ror #28 │ │ │ │ - mvneq r3, r0, ror #30 │ │ │ │ + mvneq r3, r4, lsl lr │ │ │ │ + mvneq r3, ip, ror #30 │ │ │ │ + mvneq r3, r4, ror lr │ │ │ │ + mvneq r3, r8, ror #30 │ │ │ │ biceq pc, lr, r0, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -72304,18 +72304,18 @@ │ │ │ │ b 52e98 <__cxa_atexit@plt+0x469c0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - mvneq r3, r8, asr sp │ │ │ │ + mvneq r3, r0, ror #26 │ │ │ │ @ instruction: 0x01b7ac69 │ │ │ │ - mvneq r3, r4, lsr #29 │ │ │ │ - mvneq r3, ip, lsr #27 │ │ │ │ + mvneq r3, ip, lsr #29 │ │ │ │ + strheq r3, [r6, #212]! @ 0xd4 │ │ │ │ biceq pc, lr, r4, ror #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -72339,16 +72339,16 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq r3, r0, lsr lr │ │ │ │ - mvneq r3, r8, lsl sp │ │ │ │ + mvneq r3, r8, lsr lr │ │ │ │ + mvneq r3, r0, lsr #26 │ │ │ │ biceq pc, lr, r0, ror #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -72617,17 +72617,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #129 @ 0x81 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - mvneq r3, r8, ror #17 │ │ │ │ + strdeq r3, [r6, #128]! @ 0x80 │ │ │ │ biceq lr, lr, r0, asr #29 │ │ │ │ - strheq r3, [r6, #132]! @ 0x84 │ │ │ │ + strheq r3, [r6, #140]! @ 0x8c │ │ │ │ biceq lr, lr, r0, lsr #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 533c0 <__cxa_atexit@plt+0x46ee8> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -72677,20 +72677,20 @@ │ │ │ │ ldr r5, [pc, #40] @ 53490 <__cxa_atexit@plt+0x46fb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #129 @ 0x81 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r6, #124]! @ 0x7c │ │ │ │ - mvneq r3, ip, lsl #16 │ │ │ │ + mvneq r3, r4, lsl #16 │ │ │ │ + mvneq r3, r4, lsl r8 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - mvneq r3, r0, lsl r8 │ │ │ │ + mvneq r3, r8, lsl r8 │ │ │ │ biceq lr, lr, ip, asr #27 │ │ │ │ - mvneq r3, r0, asr #15 │ │ │ │ + mvneq r3, r8, asr #15 │ │ │ │ strdeq lr, [lr, #220] @ 0xdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 53504 <__cxa_atexit@plt+0x4702c> │ │ │ │ @@ -72716,16 +72716,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 53520 <__cxa_atexit@plt+0x47048> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrdeq r3, [r6, #116]! @ 0x74 │ │ │ │ - mvneq r3, r4, lsl #14 │ │ │ │ + ldrdeq r3, [r6, #124]! @ 0x7c │ │ │ │ + mvneq r3, ip, lsl #14 │ │ │ │ biceq lr, lr, r0, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r3, [pc, #32] @ 5355c <__cxa_atexit@plt+0x47084> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -72733,16 +72733,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #2 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, ror #14 │ │ │ │ - @ instruction: 0x01e6369c │ │ │ │ + mvneq r3, r4, ror r7 │ │ │ │ + mvneq r3, r4, lsr #13 │ │ │ │ biceq lr, lr, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 535bc <__cxa_atexit@plt+0x470e4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -72754,21 +72754,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 535c8 <__cxa_atexit@plt+0x470f0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 913394 <__cxa_atexit@plt+0x906ebc> │ │ │ │ + b b9bbb4 <__cxa_atexit@plt+0xb8f6dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq lr, [lr, #208] @ 0xd0 │ │ │ │ - mvneq r3, r8, asr #12 │ │ │ │ + mvneq r3, r0, asr r6 │ │ │ │ biceq lr, lr, r0, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 53624 <__cxa_atexit@plt+0x4714c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -72780,21 +72780,21 @@ │ │ │ │ ldr r2, [pc, #44] @ 53630 <__cxa_atexit@plt+0x47158> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 913394 <__cxa_atexit@plt+0x906ebc> │ │ │ │ + b b9bbb4 <__cxa_atexit@plt+0xb8f6dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq lr, [lr, #220] @ 0xdc │ │ │ │ - mvneq r3, r0, ror #11 │ │ │ │ + mvneq r3, r8, ror #11 │ │ │ │ strheq lr, [lr, #216] @ 0xd8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -72811,15 +72811,15 @@ │ │ │ │ blt 536c8 <__cxa_atexit@plt+0x471f0> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r2, r9 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #1 │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ cmp r9, r0 │ │ │ │ bls 536c8 <__cxa_atexit@plt+0x471f0> │ │ │ │ ldr r3, [pc, #88] @ 53700 <__cxa_atexit@plt+0x47228> │ │ │ │ add r7, r0, r7 │ │ │ │ sub r2, r9, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r1, [r5] │ │ │ │ @@ -72836,17 +72836,17 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 536ec <__cxa_atexit@plt+0x47214> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, lsr r5 │ │ │ │ - mvneq r3, ip, ror #15 │ │ │ │ - mvneq r3, r0, ror r5 │ │ │ │ + mvneq r3, r8, lsr r5 │ │ │ │ + strdeq r3, [r6, #116]! @ 0x74 │ │ │ │ + mvneq r3, r8, ror r5 │ │ │ │ biceq lr, lr, r8, ror #25 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -72863,15 +72863,15 @@ │ │ │ │ blt 53798 <__cxa_atexit@plt+0x472c0> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r2, r9 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #2 │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ cmp r9, r0 │ │ │ │ bls 53798 <__cxa_atexit@plt+0x472c0> │ │ │ │ ldr r3, [pc, #88] @ 537d0 <__cxa_atexit@plt+0x472f8> │ │ │ │ add r7, r0, r7 │ │ │ │ sub r2, r9, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r1, [r5] │ │ │ │ @@ -72888,17 +72888,17 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 537bc <__cxa_atexit@plt+0x472e4> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, ror #8 │ │ │ │ - mvneq r3, ip, lsl r7 │ │ │ │ - mvneq r3, r0, lsr #9 │ │ │ │ + mvneq r3, r8, ror #8 │ │ │ │ + mvneq r3, r4, lsr #14 │ │ │ │ + mvneq r3, r8, lsr #9 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 53828 <__cxa_atexit@plt+0x47350> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ @@ -72918,15 +72918,15 @@ │ │ │ │ b 5395c <__cxa_atexit@plt+0x47484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e63394 │ │ │ │ + @ instruction: 0x01e6339c │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 53898 <__cxa_atexit@plt+0x473c0> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ @@ -72946,15 +72946,15 @@ │ │ │ │ b 5395c <__cxa_atexit@plt+0x47484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, lsr #6 │ │ │ │ + mvneq r3, r8, lsr #6 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 53908 <__cxa_atexit@plt+0x47430> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ @@ -72974,15 +72974,15 @@ │ │ │ │ b 5395c <__cxa_atexit@plt+0x47484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r3, [r6, #32]! │ │ │ │ + strheq r3, [r6, #40]! @ 0x28 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ sub r2, r3, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -73099,19 +73099,19 @@ │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, lr │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - mvneq r3, ip, asr #3 │ │ │ │ - ldrdeq r3, [r6, #24]! │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ + ldrdeq r3, [r6, #20]! │ │ │ │ mvneq r3, r0, ror #3 │ │ │ │ - strheq r3, [r6, #16]! │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + mvneq r3, r8, ror #3 │ │ │ │ + strheq r3, [r6, #24]! │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73151,16 +73151,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 53bec <__cxa_atexit@plt+0x47714> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - @ instruction: 0x01e63094 │ │ │ │ - mvneq r3, r4, rrx │ │ │ │ + @ instruction: 0x01e6309c │ │ │ │ + mvneq r3, ip, rrx │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ strdeq lr, [lr, #124] @ 0x7c │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -73181,15 +73181,15 @@ │ │ │ │ bge 53c9c <__cxa_atexit@plt+0x477c4> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, sl │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ ldr r1, [r5] │ │ │ │ cmp r0, sl │ │ │ │ bge 53c9c <__cxa_atexit@plt+0x477c4> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 53c9c <__cxa_atexit@plt+0x477c4> │ │ │ │ ldr r3, [pc, #96] @ 53cdc <__cxa_atexit@plt+0x47804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -73211,17 +73211,17 @@ │ │ │ │ b 53cc4 <__cxa_atexit@plt+0x477ec> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, ror pc │ │ │ │ - mvneq r3, r4, lsl r2 │ │ │ │ - mvneq r2, r4, lsr #31 │ │ │ │ + mvneq r2, r0, lsl #31 │ │ │ │ + mvneq r3, ip, lsl r2 │ │ │ │ + mvneq r2, ip, lsr #31 │ │ │ │ biceq sp, lr, r4, asr r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #32 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 53d80 <__cxa_atexit@plt+0x478a8> │ │ │ │ ldr lr, [pc, #136] @ 53d88 <__cxa_atexit@plt+0x478b0> │ │ │ │ @@ -73257,15 +73257,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r2, ip, ror lr │ │ │ │ + mvneq r2, r4, lsl #29 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrdeq sp, [lr, #136] @ 0x88 │ │ │ │ ldrdeq sp, [lr, #128] @ 0x80 │ │ │ │ @ instruction: 0x01ced898 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 53ddc <__cxa_atexit@plt+0x47904> │ │ │ │ @@ -73334,16 +73334,16 @@ │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, sl │ │ │ │ b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ biceq lr, lr, ip, ror r4 │ │ │ │ - @ instruction: 0x01e62d9c │ │ │ │ - mvneq r2, r8, asr #27 │ │ │ │ + mvneq r2, r4, lsr #27 │ │ │ │ + ldrdeq r2, [r6, #208]! @ 0xd0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 53f08 <__cxa_atexit@plt+0x47a30> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ @@ -73354,15 +73354,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 54004 <__cxa_atexit@plt+0x47b2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, lsr #25 │ │ │ │ + mvneq r2, ip, lsr #25 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 53f54 <__cxa_atexit@plt+0x47a7c> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ @@ -73373,15 +73373,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 54004 <__cxa_atexit@plt+0x47b2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, asr ip │ │ │ │ + mvneq r2, r0, ror #24 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 53fa0 <__cxa_atexit@plt+0x47ac8> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ @@ -73392,15 +73392,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 54004 <__cxa_atexit@plt+0x47b2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, lsl #24 │ │ │ │ + mvneq r2, r4, lsl ip │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 53fec <__cxa_atexit@plt+0x47b14> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ @@ -73411,15 +73411,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 54004 <__cxa_atexit@plt+0x47b2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, asr #23 │ │ │ │ + mvneq r2, r8, asr #23 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 54238 <__cxa_atexit@plt+0x47d60> │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -73579,18 +73579,18 @@ │ │ │ │ str r6, [sl, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r4, sl │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #7 │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ biceq r2, r8, #135 @ 0x87 │ │ │ │ - mvneq r2, ip, lsr #21 │ │ │ │ + strheq r2, [r6, #164]! @ 0xa4 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - mvneq r2, r0, lsr #20 │ │ │ │ - strdeq r2, [r6, #144]! @ 0x90 │ │ │ │ + mvneq r2, r8, lsr #20 │ │ │ │ + strdeq r2, [r6, #152]! @ 0x98 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @@ -73627,16 +73627,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 5435c <__cxa_atexit@plt+0x47e84> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - mvneq r2, r4, lsl r9 │ │ │ │ - mvneq r2, r4, ror #17 │ │ │ │ + mvneq r2, ip, lsl r9 │ │ │ │ + mvneq r2, ip, ror #17 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73667,16 +73667,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 543fc <__cxa_atexit@plt+0x47f24> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - mvneq r2, r4, ror r8 │ │ │ │ - mvneq r2, r4, asr #16 │ │ │ │ + mvneq r2, ip, ror r8 │ │ │ │ + mvneq r2, ip, asr #16 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73707,16 +73707,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 5449c <__cxa_atexit@plt+0x47fc4> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - ldrdeq r2, [r6, #116]! @ 0x74 │ │ │ │ - mvneq r2, r4, lsr #15 │ │ │ │ + ldrdeq r2, [r6, #124]! @ 0x7c │ │ │ │ + mvneq r2, ip, lsr #15 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73747,16 +73747,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 5453c <__cxa_atexit@plt+0x48064> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ - mvneq r2, r4, lsr r7 │ │ │ │ - mvneq r2, r4, lsl #14 │ │ │ │ + mvneq r2, ip, lsr r7 │ │ │ │ + mvneq r2, ip, lsl #14 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ biceq sp, lr, ip, lsr #29 │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -73777,15 +73777,15 @@ │ │ │ │ bge 545ec <__cxa_atexit@plt+0x48114> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, sl │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ ldr r1, [r5] │ │ │ │ cmp r0, sl │ │ │ │ bge 545ec <__cxa_atexit@plt+0x48114> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 545ec <__cxa_atexit@plt+0x48114> │ │ │ │ ldr r3, [pc, #96] @ 5462c <__cxa_atexit@plt+0x48154> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -73807,17 +73807,17 @@ │ │ │ │ b 54614 <__cxa_atexit@plt+0x4813c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, lsr #12 │ │ │ │ - mvneq r2, r4, asr #17 │ │ │ │ - mvneq r2, r4, asr r6 │ │ │ │ + mvneq r2, r0, lsr r6 │ │ │ │ + mvneq r2, ip, asr #17 │ │ │ │ + mvneq r2, ip, asr r6 │ │ │ │ biceq sp, lr, r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #32 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 546d0 <__cxa_atexit@plt+0x481f8> │ │ │ │ ldr lr, [pc, #136] @ 546d8 <__cxa_atexit@plt+0x48200> │ │ │ │ @@ -73853,15 +73853,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r2, ip, lsr #10 │ │ │ │ + mvneq r2, r4, lsr r5 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ biceq ip, lr, r8, lsl #31 │ │ │ │ biceq ip, lr, r0, lsl #31 │ │ │ │ biceq ip, lr, r8, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 5472c <__cxa_atexit@plt+0x48254> │ │ │ │ @@ -73930,16 +73930,16 @@ │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, sl │ │ │ │ b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ biceq sp, lr, ip, lsr #22 │ │ │ │ - mvneq r2, ip, asr #8 │ │ │ │ - mvneq r2, r8, ror r4 │ │ │ │ + mvneq r2, r4, asr r4 │ │ │ │ + mvneq r2, r0, lsl #9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r3, #-12]! │ │ │ │ sub r2, r3, #32 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -74066,15 +74066,15 @@ │ │ │ │ mov fp, lr │ │ │ │ b 19bf048 <__cxa_atexit@plt+0x19b2b70> │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #1 │ │ │ │ mov r8, fp │ │ │ │ mov fp, lr │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ cmp sl, r0 │ │ │ │ ble 54a64 <__cxa_atexit@plt+0x4858c> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 54a80 <__cxa_atexit@plt+0x485a8> │ │ │ │ sub r3, sl, r0 │ │ │ │ add r2, r0, r9 │ │ │ │ str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ @@ -74121,25 +74121,25 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ biceq sp, lr, r0, asr #21 │ │ │ │ strheq sp, [lr, #172] @ 0xac │ │ │ │ - mvneq r2, r4, lsr r3 │ │ │ │ + mvneq r2, ip, lsr r3 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - mvneq r2, ip, lsl r4 │ │ │ │ + mvneq r2, r4, lsr #8 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - strdeq r2, [r6, #72]! @ 0x48 │ │ │ │ - mvneq r2, r4, ror #6 │ │ │ │ - @ instruction: 0x01e62390 │ │ │ │ - strdeq r2, [r6, #52]! @ 0x34 │ │ │ │ - mvneq r2, ip, lsl #7 │ │ │ │ - mvneq r2, r4, ror #11 │ │ │ │ + mvneq r2, r0, lsl #10 │ │ │ │ + mvneq r2, ip, ror #6 │ │ │ │ + @ instruction: 0x01e62398 │ │ │ │ + strdeq r2, [r6, #60]! @ 0x3c │ │ │ │ + @ instruction: 0x01e62394 │ │ │ │ + mvneq r2, ip, ror #11 │ │ │ │ biceq sp, lr, r4, lsl r9 │ │ │ │ andeq r1, r0, ip, lsl r5 │ │ │ │ strheq sp, [lr, #136] @ 0x88 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -74236,15 +74236,15 @@ │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr fp, [r5, #24] │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, r3, #8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, #1 │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ ldr r2, [pc, #472] @ 54ebc <__cxa_atexit@plt+0x489e4> │ │ │ │ cmp r9, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ble 54d7c <__cxa_atexit@plt+0x488a4> │ │ │ │ mov r3, r6 │ │ │ │ add r2, r2, #2 │ │ │ │ str r7, [r3, #24]! │ │ │ │ @@ -74356,30 +74356,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r0 │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - mvneq r1, r8, lsr lr │ │ │ │ + mvneq r1, r0, asr #28 │ │ │ │ biceq sp, lr, r8, lsl r6 │ │ │ │ - mvneq r1, r4, lsl pc │ │ │ │ + mvneq r1, ip, lsl pc │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - mvneq r2, r4, lsr #1 │ │ │ │ + mvneq r2, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - mvneq r1, r4, lsl #29 │ │ │ │ - mvneq r2, r8, lsl #2 │ │ │ │ + mvneq r1, ip, lsl #29 │ │ │ │ + mvneq r2, r0, lsl r1 │ │ │ │ biceq sp, lr, ip, lsr #13 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - strheq r1, [r6, #244]! @ 0xf4 │ │ │ │ - mvneq r2, r8, lsr r2 │ │ │ │ + strheq r1, [r6, #252]! @ 0xfc │ │ │ │ + mvneq r2, r0, asr #4 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ biceq sp, lr, r8, lsr r7 │ │ │ │ biceq sp, lr, r4, lsr r7 │ │ │ │ - strdeq r1, [r6, #232]! @ 0xe8 │ │ │ │ + mvneq r1, r0, lsl #30 │ │ │ │ biceq sp, lr, r0, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5485c <__cxa_atexit@plt+0x48384> │ │ │ │ biceq sp, lr, r8, ror #9 │ │ │ │ @@ -74491,15 +74491,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r9 │ │ │ │ add r0, r3, #8 │ │ │ │ mov r3, #2 │ │ │ │ mov r6, ip │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ cmp r9, r0 │ │ │ │ ble 551e8 <__cxa_atexit@plt+0x48d10> │ │ │ │ mov r1, r6 │ │ │ │ cmp r0, #0 │ │ │ │ bmi 55288 <__cxa_atexit@plt+0x48db0> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ sub r6, r9, r0 │ │ │ │ @@ -74523,15 +74523,15 @@ │ │ │ │ b 54004 <__cxa_atexit@plt+0x47b2c> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r2, #8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #2 │ │ │ │ mov r6, ip │ │ │ │ mov r7, r1 │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ cmp r9, r0 │ │ │ │ ble 55258 <__cxa_atexit@plt+0x48d80> │ │ │ │ mov r1, r6 │ │ │ │ cmp r0, #0 │ │ │ │ bmi 552b0 <__cxa_atexit@plt+0x48dd8> │ │ │ │ sub r6, r9, r0 │ │ │ │ add r2, r0, r7 │ │ │ │ @@ -74680,36 +74680,36 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r2 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ biceq sp, lr, ip, lsr #5 │ │ │ │ - mvneq r1, ip, lsr #23 │ │ │ │ - mvneq r1, r0, ror #23 │ │ │ │ + strheq r1, [r6, #180]! @ 0xb4 │ │ │ │ + mvneq r1, r8, ror #23 │ │ │ │ @ instruction: 0xffffe784 │ │ │ │ andeq r0, r0, r4, ror #19 │ │ │ │ andeq r0, r0, r0, asr r7 │ │ │ │ andeq r0, r0, r0, ror #14 │ │ │ │ - strdeq r1, [r6, #188]! @ 0xbc │ │ │ │ + mvneq r1, r4, lsl #24 │ │ │ │ muleq r0, ip, r7 │ │ │ │ - mvneq r1, r0, asr ip │ │ │ │ + mvneq r1, r8, asr ip │ │ │ │ andeq r0, r0, ip, asr #19 │ │ │ │ - stlexheq r1, r8, [r6] │ │ │ │ + mvneq r1, r0, lsr #29 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ - mvneq r1, r4, lsr #24 │ │ │ │ + mvneq r1, ip, lsr #24 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - mvneq r1, r0, asr #25 │ │ │ │ + mvneq r1, r8, asr #25 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ - mvneq r1, ip, lsr fp │ │ │ │ + mvneq r1, r4, asr #22 │ │ │ │ muleq r0, ip, r4 │ │ │ │ - mvneq r1, ip, lsl #30 │ │ │ │ + mvneq r1, r4, lsl pc │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - mvneq r1, r0, lsl #23 │ │ │ │ + mvneq r1, r8, lsl #23 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ @ instruction: 0xffffeee4 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xfffff010 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ @@ -74867,16 +74867,16 @@ │ │ │ │ ldr r8, [pc, #24] @ 556b8 <__cxa_atexit@plt+0x491e0> │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r1, r4, asr #11 │ │ │ │ - mvneq r1, ip, lsl r8 │ │ │ │ + mvneq r1, ip, asr #11 │ │ │ │ + mvneq r1, r4, lsr #16 │ │ │ │ biceq ip, lr, ip, lsr sp │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov ip, r7 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ @@ -74921,15 +74921,15 @@ │ │ │ │ str lr, [sp, #8] │ │ │ │ bge 55830 <__cxa_atexit@plt+0x49358> │ │ │ │ mov r1, fp │ │ │ │ add r0, r1, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ cmp r6, r0 │ │ │ │ ble 55884 <__cxa_atexit@plt+0x493ac> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ cmp r0, #0 │ │ │ │ str r2, [r3, #68]! @ 0x44 │ │ │ │ ldr r2, [pc, #444] @ 5596c <__cxa_atexit@plt+0x49494> │ │ │ │ @@ -75039,27 +75039,27 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, ip │ │ │ │ mov r0, #84 @ 0x54 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xffffee48 │ │ │ │ - mvneq r1, r8, lsr #15 │ │ │ │ + strheq r1, [r6, #112]! @ 0x70 │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ - mvneq r1, ip, ror #8 │ │ │ │ - mvneq r1, r8, asr #8 │ │ │ │ + mvneq r1, r4, ror r4 │ │ │ │ + mvneq r1, r0, asr r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strheq r1, [r6, #80]! @ 0x50 │ │ │ │ + strheq r1, [r6, #88]! @ 0x58 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - mvneq r1, r0, ror r3 │ │ │ │ - mvneq r1, r4, lsl #12 │ │ │ │ + mvneq r1, r8, ror r3 │ │ │ │ + mvneq r1, ip, lsl #12 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - mvneq r1, r4, asr #7 │ │ │ │ - mvneq r1, r8, asr r6 │ │ │ │ - mvneq r1, r8, lsl r4 │ │ │ │ + mvneq r1, ip, asr #7 │ │ │ │ + mvneq r1, r0, ror #12 │ │ │ │ + mvneq r1, r0, lsr #8 │ │ │ │ biceq ip, lr, r0, ror #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5485c <__cxa_atexit@plt+0x48384> │ │ │ │ biceq ip, lr, r8, asr #20 │ │ │ │ @@ -75202,16 +75202,16 @@ │ │ │ │ ldr r8, [pc, #24] @ 55bf4 <__cxa_atexit@plt+0x4971c> │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r1, r8, lsl #1 │ │ │ │ - mvneq r1, r0, ror #5 │ │ │ │ + @ instruction: 0x01e61090 │ │ │ │ + mvneq r1, r8, ror #5 │ │ │ │ biceq ip, lr, r0, lsl #16 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov ip, r7 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ @@ -75256,15 +75256,15 @@ │ │ │ │ str lr, [sp, #8] │ │ │ │ bge 55d6c <__cxa_atexit@plt+0x49894> │ │ │ │ mov r1, fp │ │ │ │ add r0, r1, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ cmp r6, r0 │ │ │ │ ble 55dc0 <__cxa_atexit@plt+0x498e8> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ cmp r0, #0 │ │ │ │ str r2, [r3, #68]! @ 0x44 │ │ │ │ ldr r2, [pc, #444] @ 55ea8 <__cxa_atexit@plt+0x499d0> │ │ │ │ @@ -75374,27 +75374,27 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, ip │ │ │ │ mov r0, #84 @ 0x54 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xffffdfbc │ │ │ │ - mvneq r1, ip, ror #4 │ │ │ │ + mvneq r1, r4, ror r2 │ │ │ │ @ instruction: 0xffffe048 │ │ │ │ - mvneq r0, r0, lsr pc │ │ │ │ - mvneq r0, ip, lsl #30 │ │ │ │ + mvneq r0, r8, lsr pc │ │ │ │ + mvneq r0, r4, lsl pc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - mvneq r1, r4, ror r0 │ │ │ │ + mvneq r1, ip, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - mvneq r0, r4, lsr lr │ │ │ │ - mvneq r1, r8, asr #1 │ │ │ │ + mvneq r0, ip, lsr lr │ │ │ │ + ldrdeq r1, [r6, #0]! │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - mvneq r0, r8, lsl #29 │ │ │ │ - mvneq r1, ip, lsl r1 │ │ │ │ - ldrdeq r0, [r6, #236]! @ 0xec │ │ │ │ + stlexheq r0, r0, [r6] │ │ │ │ + mvneq r1, r4, lsr #2 │ │ │ │ + mvneq r0, r4, ror #29 │ │ │ │ biceq ip, lr, r4, lsr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5485c <__cxa_atexit@plt+0x48384> │ │ │ │ biceq ip, lr, ip, lsl #10 │ │ │ │ @@ -75486,15 +75486,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str ip, [sp, #24] │ │ │ │ stm r0, {r2, r7, lr} │ │ │ │ add r0, r2, #8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ cmp fp, r0 │ │ │ │ ble 56114 <__cxa_atexit@plt+0x49c3c> │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r6, #42 @ 0x2a │ │ │ │ str r9, [r3, #44]! @ 0x2c │ │ │ │ ldr lr, [pc, #428] @ 5622c <__cxa_atexit@plt+0x49d54> │ │ │ │ sub ip, r6, #54 @ 0x36 │ │ │ │ @@ -75601,32 +75601,32 @@ │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ b 5621c <__cxa_atexit@plt+0x49d44> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ mov fp, ip │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01e60b94 │ │ │ │ - mvneq r0, r0, lsr lr │ │ │ │ - mvneq r0, r8, asr #22 │ │ │ │ + @ instruction: 0x01e60b9c │ │ │ │ + mvneq r0, r8, lsr lr │ │ │ │ + mvneq r0, r0, asr fp │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - mvneq r0, r8, ror #25 │ │ │ │ + strdeq r0, [r6, #192]! @ 0xc0 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - ldrdeq r0, [r6, #164]! @ 0xa4 │ │ │ │ - mvneq r0, r4, ror sp │ │ │ │ - mvneq r0, ip, lsl #21 │ │ │ │ - mvneq r0, ip, lsr sp │ │ │ │ + ldrdeq r0, [r6, #172]! @ 0xac │ │ │ │ + mvneq r0, ip, ror sp │ │ │ │ + @ instruction: 0x01e60a94 │ │ │ │ + mvneq r0, r4, asr #26 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - mvneq r0, r4, lsl #25 │ │ │ │ - mvneq r0, r4, lsr #30 │ │ │ │ - mvneq r0, ip, lsr ip │ │ │ │ - mvneq r0, r8, ror #29 │ │ │ │ + mvneq r0, ip, lsl #25 │ │ │ │ + mvneq r0, ip, lsr #30 │ │ │ │ + mvneq r0, r4, asr #24 │ │ │ │ + strdeq r0, [r6, #224]! @ 0xe0 │ │ │ │ @ instruction: 0xffffd630 │ │ │ │ - mvneq r0, r0, asr #24 │ │ │ │ - mvneq r0, r8, asr #22 │ │ │ │ + mvneq r0, r8, asr #24 │ │ │ │ + mvneq r0, r0, asr fp │ │ │ │ biceq ip, lr, r4, lsl #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 5485c <__cxa_atexit@plt+0x48384> │ │ │ │ biceq ip, lr, ip, ror #2 │ │ │ │ @@ -75683,16 +75683,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r0, ip, ror #17 │ │ │ │ - strheq r0, [r6, #176]! @ 0xb0 │ │ │ │ + strdeq r0, [r6, #132]! @ 0x84 │ │ │ │ + strheq r0, [r6, #184]! @ 0xb8 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strdeq fp, [lr, #36] @ 0x24 │ │ │ │ biceq fp, lr, ip, ror #5 │ │ │ │ biceq ip, lr, r4, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 563c8 <__cxa_atexit@plt+0x49ef0> │ │ │ │ @@ -75721,15 +75721,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75744,15 +75744,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5646c <__cxa_atexit@plt+0x49f94> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r0, r0, ror #15 │ │ │ │ + mvneq r0, r8, ror #15 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75769,15 +75769,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 564d0 <__cxa_atexit@plt+0x49ff8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r0, ip, ror r7 │ │ │ │ + mvneq r0, r4, lsl #15 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ biceq ip, lr, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 56534 <__cxa_atexit@plt+0x4a05c> │ │ │ │ @@ -75792,22 +75792,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 858d74 <__cxa_atexit@plt+0x84c89c> │ │ │ │ + b ae1594 <__cxa_atexit@plt+0xad50bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq ip, lr, r4, asr #32 │ │ │ │ ldrdeq fp, [lr, #180] @ 0xb4 │ │ │ │ - ldrdeq r0, [r6, #96]! @ 0x60 │ │ │ │ + ldrdeq r0, [r6, #104]! @ 0x68 │ │ │ │ biceq ip, lr, ip, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 565b4 <__cxa_atexit@plt+0x4a0dc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -75824,23 +75824,23 @@ │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r2, #2 │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 911338 <__cxa_atexit@plt+0x904e60> │ │ │ │ + b b99b58 <__cxa_atexit@plt+0xb8d680> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq ip, lr, r0, asr #1 │ │ │ │ biceq fp, lr, r8, lsl #22 │ │ │ │ biceq fp, lr, r8, ror pc │ │ │ │ - mvneq r0, r8, asr r6 │ │ │ │ + mvneq r0, r0, ror #12 │ │ │ │ ldrdeq ip, [lr, #8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 56638 <__cxa_atexit@plt+0x4a160> │ │ │ │ mov r0, r4 │ │ │ │ @@ -75857,23 +75857,23 @@ │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r2, #2 │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 911338 <__cxa_atexit@plt+0x904e60> │ │ │ │ + b b99b58 <__cxa_atexit@plt+0xb8d680> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq ip, lr, ip, lsl #1 │ │ │ │ biceq fp, lr, r4, lsl #21 │ │ │ │ strdeq fp, [lr, #228] @ 0xe4 │ │ │ │ - ldrdeq r0, [r6, #84]! @ 0x54 │ │ │ │ + ldrdeq r0, [r6, #92]! @ 0x5c │ │ │ │ strheq ip, [lr, #4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 566bc <__cxa_atexit@plt+0x4a1e4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -75890,23 +75890,23 @@ │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r2, #2 │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 911338 <__cxa_atexit@plt+0x904e60> │ │ │ │ + b b99b58 <__cxa_atexit@plt+0xb8d680> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq ip, lr, r8, rrx │ │ │ │ biceq fp, lr, r0, lsl #20 │ │ │ │ biceq fp, lr, r4, asr lr │ │ │ │ - mvneq r0, r0, asr r5 │ │ │ │ + mvneq r0, r8, asr r5 │ │ │ │ biceq ip, lr, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 56740 <__cxa_atexit@plt+0x4a268> │ │ │ │ mov r0, r4 │ │ │ │ @@ -75923,23 +75923,23 @@ │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r2, #2 │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 911338 <__cxa_atexit@plt+0x904e60> │ │ │ │ + b b99b58 <__cxa_atexit@plt+0xb8d680> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq ip, lr, r0, lsr #32 │ │ │ │ biceq fp, lr, ip, ror r9 │ │ │ │ ldrdeq fp, [lr, #208] @ 0xd0 │ │ │ │ - mvneq r0, ip, asr #9 │ │ │ │ + ldrdeq r0, [r6, #68]! @ 0x44 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 58de0 <__cxa_atexit@plt+0x4c908> │ │ │ │ biceq fp, lr, ip, lsl #25 │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #44 @ 0x2c │ │ │ │ @@ -75964,15 +75964,15 @@ │ │ │ │ bge 56844 <__cxa_atexit@plt+0x4a36c> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, sl │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ cmp sl, r0 │ │ │ │ ble 56844 <__cxa_atexit@plt+0x4a36c> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 56844 <__cxa_atexit@plt+0x4a36c> │ │ │ │ ldr lr, [pc, #156] @ 56890 <__cxa_atexit@plt+0x4a3b8> │ │ │ │ sub r3, r9, #39 @ 0x27 │ │ │ │ sub r2, r9, #23 │ │ │ │ @@ -76006,20 +76006,20 @@ │ │ │ │ sub r7, r9, #39 @ 0x27 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, ror r6 │ │ │ │ - mvneq r0, ip, ror #6 │ │ │ │ - mvneq r0, r8, lsr #14 │ │ │ │ + mvneq r0, ip, ror r6 │ │ │ │ + mvneq r0, r4, ror r3 │ │ │ │ + mvneq r0, r0, lsr r7 │ │ │ │ + mvneq r0, ip, lsr #8 │ │ │ │ + ldrdeq r0, [r6, #52]! @ 0x34 │ │ │ │ mvneq r0, r4, lsr #8 │ │ │ │ - mvneq r0, ip, asr #7 │ │ │ │ - mvneq r0, ip, lsl r4 │ │ │ │ biceq fp, lr, r8, lsl pc │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 568e8 <__cxa_atexit@plt+0x4a410> │ │ │ │ ldr lr, [pc, #56] @ 568f0 <__cxa_atexit@plt+0x4a418> │ │ │ │ @@ -76035,23 +76035,23 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r0, ip, lsl #6 │ │ │ │ + mvneq r0, r4, lsl r3 │ │ │ │ strheq fp, [lr, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 56918 <__cxa_atexit@plt+0x4a440> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 8423d8 <__cxa_atexit@plt+0x835f00> │ │ │ │ + b acabf8 <__cxa_atexit@plt+0xabe720> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ biceq fp, lr, r4, lsr #17 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 56958 <__cxa_atexit@plt+0x4a480> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -76059,15 +76059,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76082,15 +76082,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 569b4 <__cxa_atexit@plt+0x4a4dc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - @ instruction: 0x01e60298 │ │ │ │ + mvneq r0, r0, lsr #5 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76107,15 +76107,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 56a18 <__cxa_atexit@plt+0x4a540> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r0, r4, lsr r2 │ │ │ │ + mvneq r0, ip, lsr r2 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ biceq fp, lr, ip, asr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -76135,35 +76135,35 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 56a88 <__cxa_atexit@plt+0x4a5b0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #36] @ 56aa8 <__cxa_atexit@plt+0x4a5d0> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 88c474 <__cxa_atexit@plt+0x87ff9c> │ │ │ │ + b b14c94 <__cxa_atexit@plt+0xb087bc> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvneq r0, r4, asr r1 │ │ │ │ + mvneq r0, ip, asr r1 │ │ │ │ strheq sl, [lr, #184] @ 0xb8 │ │ │ │ strheq fp, [lr, #204] @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 56ad8 <__cxa_atexit@plt+0x4a600> │ │ │ │ ldr r9, [pc, #24] @ 56ae8 <__cxa_atexit@plt+0x4a610> │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 88c474 <__cxa_atexit@plt+0x87ff9c> │ │ │ │ + b b14c94 <__cxa_atexit@plt+0xb087bc> │ │ │ │ bic r7, r8, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ biceq sl, lr, r8, ror #22 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -76188,15 +76188,15 @@ │ │ │ │ b 56c74 <__cxa_atexit@plt+0x4a79c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, ror r0 │ │ │ │ + mvneq r0, r4, lsl #1 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 56bb0 <__cxa_atexit@plt+0x4a6d8> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ @@ -76216,15 +76216,15 @@ │ │ │ │ b 56c74 <__cxa_atexit@plt+0x4a79c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8 │ │ │ │ + mvneq r0, r0, lsl r0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 56c20 <__cxa_atexit@plt+0x4a748> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ @@ -76244,15 +76244,15 @@ │ │ │ │ b 56c74 <__cxa_atexit@plt+0x4a79c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strexheq pc, r8, [r5] @ │ │ │ │ + mvneq pc, r0, lsr #31 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ sub r2, r3, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -76369,19 +76369,19 @@ │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, lr │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strheq pc, [r5, #228]! @ 0xe4 @ │ │ │ │ - mvneq pc, r0, asr #29 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ + strheq pc, [r5, #236]! @ 0xec @ │ │ │ │ mvneq pc, r8, asr #29 │ │ │ │ - stlexheq pc, r8, [r5] │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + ldrdeq pc, [r5, #224]! @ 0xe0 │ │ │ │ + mvneq pc, r0, lsr #29 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76421,16 +76421,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 56f04 <__cxa_atexit@plt+0x4aa2c> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - mvneq pc, ip, ror sp @ │ │ │ │ - mvneq pc, ip, asr #26 │ │ │ │ + mvneq pc, r4, lsl #27 │ │ │ │ + mvneq pc, r4, asr sp @ │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ biceq fp, lr, r4, lsr #11 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, lr │ │ │ │ @@ -76470,15 +76470,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq pc, r8, lsr ip @ │ │ │ │ + mvneq pc, r0, asr #24 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ biceq sl, lr, ip, lsr #13 │ │ │ │ biceq sl, lr, r8, lsr #13 │ │ │ │ ldrdeq fp, [lr, #76] @ 0x4c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -76508,15 +76508,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76531,15 +76531,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 570b8 <__cxa_atexit@plt+0x4abe0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - @ instruction: 0x01e5fb94 │ │ │ │ + @ instruction: 0x01e5fb9c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76556,15 +76556,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5711c <__cxa_atexit@plt+0x4ac44> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq pc, r0, lsr fp @ │ │ │ │ + mvneq pc, r8, lsr fp @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5719c <__cxa_atexit@plt+0x4acc4> │ │ │ │ @@ -76598,16 +76598,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq pc, r4, asr sl @ │ │ │ │ - mvneq pc, r4, ror sl @ │ │ │ │ + mvneq pc, ip, asr sl @ │ │ │ │ + mvneq pc, ip, ror sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 57204 <__cxa_atexit@plt+0x4ad2c> │ │ │ │ @@ -76618,15 +76618,15 @@ │ │ │ │ sub r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq pc, r8, lsl #20 │ │ │ │ + mvneq pc, r0, lsl sl @ │ │ │ │ biceq fp, lr, ip, lsr #11 │ │ │ │ andeq r0, r4, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub ip, r5, #36 @ 0x24 │ │ │ │ mov r1, fp │ │ │ │ cmp fp, ip │ │ │ │ bhi 5745c <__cxa_atexit@plt+0x4af84> │ │ │ │ @@ -76651,15 +76651,15 @@ │ │ │ │ stmib sp, {r0, ip} │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, fp, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ cmp r8, r0 │ │ │ │ ble 5737c <__cxa_atexit@plt+0x4aea4> │ │ │ │ ldr ip, [sp, #8] │ │ │ │ ldm sp, {r2, lr} │ │ │ │ cmp r0, #0 │ │ │ │ bmi 573ec <__cxa_atexit@plt+0x4af14> │ │ │ │ ldr r3, [pc, #456] @ 57480 <__cxa_atexit@plt+0x4afa8> │ │ │ │ @@ -76773,22 +76773,22 @@ │ │ │ │ b 5746c <__cxa_atexit@plt+0x4af94> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r4, asr r9 @ │ │ │ │ - mvneq pc, r0, ror #18 │ │ │ │ + mvneq pc, ip, asr r9 @ │ │ │ │ + mvneq pc, r8, ror #18 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - strheq pc, [r5, #168]! @ 0xa8 @ │ │ │ │ + mvneq pc, r0, asr #21 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - mvneq pc, ip, lsl fp @ │ │ │ │ + mvneq pc, r4, lsr #22 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - mvneq pc, ip, ror fp @ │ │ │ │ + mvneq pc, r4, lsl #23 │ │ │ │ biceq fp, lr, r4, lsr #6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -76847,15 +76847,15 @@ │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r3, r7 │ │ │ │ bge 5763c <__cxa_atexit@plt+0x4b164> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ cmp r0, r7 │ │ │ │ bge 57648 <__cxa_atexit@plt+0x4b170> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 57648 <__cxa_atexit@plt+0x4b170> │ │ │ │ ldr r7, [pc, #220] @ 5769c <__cxa_atexit@plt+0x4b1c4> │ │ │ │ add lr, r5, #16 │ │ │ │ sub r2, r9, #11 │ │ │ │ @@ -76909,20 +76909,20 @@ │ │ │ │ ldr r6, [pc, #56] @ 576c0 <__cxa_atexit@plt+0x4b1e8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq pc, r8, asr r6 @ │ │ │ │ + mvneq pc, r0, ror #12 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ biceq r9, lr, ip, asr #31 │ │ │ │ biceq r9, lr, r8, asr #31 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - mvneq pc, ip, asr #17 │ │ │ │ + ldrdeq pc, [r5, #132]! @ 0x84 │ │ │ │ biceq sl, lr, ip │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ biceq sl, lr, r4 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ biceq r9, lr, r0, ror pc │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -77066,16 +77066,16 @@ │ │ │ │ biceq r2, r8, #237 @ 0xed │ │ │ │ @ instruction: 0xfff1e000 │ │ │ │ @ instruction: 0xfff210ed │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - ldrdeq pc, [r5, #52]! @ 0x34 │ │ │ │ - mvneq pc, r4, ror r3 @ │ │ │ │ + ldrdeq pc, [r5, #60]! @ 0x3c │ │ │ │ + mvneq pc, ip, ror r3 @ │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -77090,15 +77090,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 57974 <__cxa_atexit@plt+0x4b49c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - ldrdeq pc, [r5, #32]! │ │ │ │ + ldrdeq pc, [r5, #40]! @ 0x28 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77114,15 +77114,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 579d4 <__cxa_atexit@plt+0x4b4fc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - mvneq pc, r0, ror r2 @ │ │ │ │ + mvneq pc, r8, ror r2 @ │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77138,15 +77138,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 57a34 <__cxa_atexit@plt+0x4b55c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - mvneq pc, r0, lsl r2 @ │ │ │ │ + mvneq pc, r8, lsl r2 @ │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77162,15 +77162,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 57a94 <__cxa_atexit@plt+0x4b5bc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - strheq pc, [r5, #16]! @ │ │ │ │ + strheq pc, [r5, #24]! @ │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57ad8 <__cxa_atexit@plt+0x4b600> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ @@ -77182,15 +77182,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 57bd4 <__cxa_atexit@plt+0x4b6fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r5, #4]! │ │ │ │ + ldrdeq pc, [r5, #12]! │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57b24 <__cxa_atexit@plt+0x4b64c> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ @@ -77201,15 +77201,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 57bd4 <__cxa_atexit@plt+0x4b6fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, lsl #1 │ │ │ │ + @ instruction: 0x01e5f090 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57b70 <__cxa_atexit@plt+0x4b698> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ @@ -77220,15 +77220,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 57bd4 <__cxa_atexit@plt+0x4b6fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, ip, lsr r0 @ │ │ │ │ + mvneq pc, r4, asr #32 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57bbc <__cxa_atexit@plt+0x4b6e4> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ @@ -77239,15 +77239,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, lr │ │ │ │ b 57bd4 <__cxa_atexit@plt+0x4b6fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r5, #240]! @ 0xf0 │ │ │ │ + strdeq lr, [r5, #248]! @ 0xf8 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57e08 <__cxa_atexit@plt+0x4b930> │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -77407,18 +77407,18 @@ │ │ │ │ str r6, [sl, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r4, sl │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #7 │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ biceq r2, r8, #135 @ 0x87 │ │ │ │ - ldrdeq lr, [r5, #236]! @ 0xec │ │ │ │ + mvneq lr, r4, ror #29 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - mvneq lr, r0, asr lr │ │ │ │ - mvneq lr, r0, lsr #28 │ │ │ │ + mvneq lr, r8, asr lr │ │ │ │ + mvneq lr, r8, lsr #28 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @@ -77455,16 +77455,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 57f2c <__cxa_atexit@plt+0x4ba54> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - mvneq lr, r4, asr #26 │ │ │ │ - mvneq lr, r4, lsl sp │ │ │ │ + mvneq lr, ip, asr #26 │ │ │ │ + mvneq lr, ip, lsl sp │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77495,16 +77495,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 57fcc <__cxa_atexit@plt+0x4baf4> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - mvneq lr, r4, lsr #25 │ │ │ │ - mvneq lr, r4, ror ip │ │ │ │ + mvneq lr, ip, lsr #25 │ │ │ │ + mvneq lr, ip, ror ip │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77535,16 +77535,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 5806c <__cxa_atexit@plt+0x4bb94> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - mvneq lr, r4, lsl #24 │ │ │ │ - ldrdeq lr, [r5, #180]! @ 0xb4 │ │ │ │ + mvneq lr, ip, lsl #24 │ │ │ │ + ldrdeq lr, [r5, #188]! @ 0xbc │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77575,16 +77575,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 5810c <__cxa_atexit@plt+0x4bc34> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ - mvneq lr, r4, ror #22 │ │ │ │ - mvneq lr, r4, lsr fp │ │ │ │ + mvneq lr, ip, ror #22 │ │ │ │ + mvneq lr, ip, lsr fp │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0x01cea39c │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, lr │ │ │ │ @@ -77624,15 +77624,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq lr, r0, lsr sl │ │ │ │ + mvneq lr, r8, lsr sl │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ biceq r9, lr, r4, lsr #9 │ │ │ │ biceq r9, lr, r0, lsr #9 │ │ │ │ ldrdeq sl, [lr, #36] @ 0x24 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -77662,15 +77662,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77685,15 +77685,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 582c0 <__cxa_atexit@plt+0x4bde8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq lr, ip, lsl #19 │ │ │ │ + @ instruction: 0x01e5e994 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77710,15 +77710,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 58324 <__cxa_atexit@plt+0x4be4c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq lr, r8, lsr #18 │ │ │ │ + mvneq lr, r0, lsr r9 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 583a4 <__cxa_atexit@plt+0x4becc> │ │ │ │ @@ -77752,16 +77752,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq lr, ip, asr #16 │ │ │ │ - mvneq lr, ip, ror #16 │ │ │ │ + mvneq lr, r4, asr r8 │ │ │ │ + mvneq lr, r4, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5840c <__cxa_atexit@plt+0x4bf34> │ │ │ │ @@ -77772,15 +77772,15 @@ │ │ │ │ sub r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq lr, r0, lsl #16 │ │ │ │ + mvneq lr, r8, lsl #16 │ │ │ │ @ instruction: 0x01cea394 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5846c <__cxa_atexit@plt+0x4bf94> │ │ │ │ ldr lr, [pc, #56] @ 58474 <__cxa_atexit@plt+0x4bf9c> │ │ │ │ @@ -77796,23 +77796,23 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq lr, r8, lsl #15 │ │ │ │ + @ instruction: 0x01e5e790 │ │ │ │ biceq sl, lr, r4, lsr r3 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5849c <__cxa_atexit@plt+0x4bfc4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 8423d8 <__cxa_atexit@plt+0x835f00> │ │ │ │ + b acabf8 <__cxa_atexit@plt+0xabe720> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ biceq r9, lr, r0, lsr #26 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 584dc <__cxa_atexit@plt+0x4c004> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -77820,15 +77820,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77843,15 +77843,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 58538 <__cxa_atexit@plt+0x4c060> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq lr, r4, lsl r7 │ │ │ │ + mvneq lr, ip, lsl r7 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77868,15 +77868,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5859c <__cxa_atexit@plt+0x4c0c4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - strheq lr, [r5, #96]! @ 0x60 │ │ │ │ + strheq lr, [r5, #104]! @ 0x68 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ biceq sl, lr, r0, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -77914,15 +77914,15 @@ │ │ │ │ b 58c04 <__cxa_atexit@plt+0x4c72c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvneq lr, r4, asr #11 │ │ │ │ + mvneq lr, ip, asr #11 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ biceq sl, lr, r4, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -78028,15 +78028,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ sub sl, r3, #1 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78051,15 +78051,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 58878 <__cxa_atexit@plt+0x4c3a0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - ldrdeq lr, [r5, #52]! @ 0x34 │ │ │ │ + ldrdeq lr, [r5, #60]! @ 0x3c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78076,15 +78076,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 588dc <__cxa_atexit@plt+0x4c404> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq lr, r0, ror r3 │ │ │ │ + mvneq lr, r8, ror r3 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ biceq r9, lr, r0, ror #17 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #48] @ 58924 <__cxa_atexit@plt+0x4c44c> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -78094,15 +78094,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ sub sl, r3, #2 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78117,15 +78117,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 58980 <__cxa_atexit@plt+0x4c4a8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq lr, ip, asr #5 │ │ │ │ + ldrdeq lr, [r5, #36]! @ 0x24 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78142,15 +78142,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 589e4 <__cxa_atexit@plt+0x4c50c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq lr, r8, ror #4 │ │ │ │ + mvneq lr, r0, ror r2 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldrdeq r9, [lr, #120] @ 0x78 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #48] @ 58a2c <__cxa_atexit@plt+0x4c554> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -78160,15 +78160,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ sub sl, r3, #3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78183,15 +78183,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 58a88 <__cxa_atexit@plt+0x4c5b0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq lr, r4, asr #3 │ │ │ │ + mvneq lr, ip, asr #3 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78208,15 +78208,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 58aec <__cxa_atexit@plt+0x4c614> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq lr, r0, ror #2 │ │ │ │ + mvneq lr, r8, ror #2 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldrdeq r9, [lr, #96] @ 0x60 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #48] @ 58b34 <__cxa_atexit@plt+0x4c65c> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -78226,15 +78226,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ sub sl, r3, #4 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78249,15 +78249,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 58b90 <__cxa_atexit@plt+0x4c6b8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - strheq lr, [r5, #12]! │ │ │ │ + mvneq lr, r4, asr #1 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78274,15 +78274,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 58bf4 <__cxa_atexit@plt+0x4c71c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq lr, r8, asr r0 │ │ │ │ + mvneq lr, r0, rrx │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ biceq r9, lr, r0, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -78336,16 +78336,16 @@ │ │ │ │ b 58ca0 <__cxa_atexit@plt+0x4c7c8> │ │ │ │ subs r1, r1, #4 │ │ │ │ bne 58c48 <__cxa_atexit@plt+0x4c770> │ │ │ │ b 58ca0 <__cxa_atexit@plt+0x4c7c8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq lr, r0, lsl r2 │ │ │ │ - mvneq sp, ip, asr #31 │ │ │ │ + mvneq lr, r8, lsl r2 │ │ │ │ + ldrdeq sp, [r5, #244]! @ 0xf4 │ │ │ │ biceq r9, lr, r0, lsl #18 │ │ │ │ strdeq r9, [lr, #136] @ 0x88 │ │ │ │ biceq r9, lr, r0, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ @@ -78366,35 +78366,35 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 58d64 <__cxa_atexit@plt+0x4c88c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #36] @ 58d84 <__cxa_atexit@plt+0x4c8ac> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 88c474 <__cxa_atexit@plt+0x87ff9c> │ │ │ │ + b b14c94 <__cxa_atexit@plt+0xb087bc> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvneq sp, r8, ror lr │ │ │ │ + mvneq sp, r0, lsl #29 │ │ │ │ ldrdeq r8, [lr, #140] @ 0x8c │ │ │ │ biceq r9, lr, r0, ror #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 58db4 <__cxa_atexit@plt+0x4c8dc> │ │ │ │ ldr r9, [pc, #24] @ 58dc4 <__cxa_atexit@plt+0x4c8ec> │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 88c474 <__cxa_atexit@plt+0x87ff9c> │ │ │ │ + b b14c94 <__cxa_atexit@plt+0xb087bc> │ │ │ │ bic r7, r8, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ biceq r8, lr, ip, lsl #17 │ │ │ │ @ instruction: 0xffffd978 │ │ │ │ andeq r0, r0, r7, lsl #10 │ │ │ │ @@ -78460,16 +78460,16 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - @ instruction: 0x01e5dd9c │ │ │ │ - mvneq sp, r4, asr sp │ │ │ │ + mvneq sp, r4, lsr #27 │ │ │ │ + mvneq sp, ip, asr sp │ │ │ │ biceq r9, lr, r0, lsl r9 │ │ │ │ biceq r9, lr, ip, ror #17 │ │ │ │ andeq r0, r0, r7, lsl #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bmi 58fc8 <__cxa_atexit@plt+0x4caf0> │ │ │ │ @@ -78703,15 +78703,15 @@ │ │ │ │ add r3, lr, #2 │ │ │ │ cmp r3, #1 │ │ │ │ blt 59334 <__cxa_atexit@plt+0x4ce5c> │ │ │ │ cmp r3, sl │ │ │ │ bge 5936c <__cxa_atexit@plt+0x4ce94> │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ cmp sl, r0 │ │ │ │ ble 593b8 <__cxa_atexit@plt+0x4cee0> │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bmi 59408 <__cxa_atexit@plt+0x4cf30> │ │ │ │ add r7, r0, r9 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -78722,15 +78722,15 @@ │ │ │ │ add r3, lr, #2 │ │ │ │ cmp r3, #1 │ │ │ │ blt 59350 <__cxa_atexit@plt+0x4ce78> │ │ │ │ cmp r3, sl │ │ │ │ bge 59390 <__cxa_atexit@plt+0x4ceb8> │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ cmp sl, r0 │ │ │ │ ble 593dc <__cxa_atexit@plt+0x4cf04> │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bmi 59440 <__cxa_atexit@plt+0x4cf68> │ │ │ │ add r7, r0, r9 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -78834,25 +78834,25 @@ │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xffffd69c │ │ │ │ biceq r9, lr, ip, lsr #9 │ │ │ │ biceq r9, lr, r8, lsr #9 │ │ │ │ andeq r0, r0, r4, lsr #14 │ │ │ │ - mvneq sp, r8, ror #20 │ │ │ │ + mvneq sp, r0, ror sl │ │ │ │ andeq r0, r0, ip, ror #14 │ │ │ │ - mvneq sp, ip, asr #21 │ │ │ │ + ldrdeq sp, [r5, #164]! @ 0xa4 │ │ │ │ muleq r0, ip, r7 │ │ │ │ - mvneq sp, r8, lsl fp │ │ │ │ + mvneq sp, r0, lsr #22 │ │ │ │ andeq r0, r0, r8, ror r4 │ │ │ │ - mvneq sp, r4, lsr #21 │ │ │ │ + mvneq sp, ip, lsr #21 │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ - strdeq sp, [r5, #164]! @ 0xa4 │ │ │ │ + strdeq sp, [r5, #172]! @ 0xac │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - mvneq sp, r0, asr #22 │ │ │ │ + mvneq sp, r8, asr #22 │ │ │ │ strdeq r9, [lr, #64] @ 0x40 │ │ │ │ biceq r9, lr, r8, ror #9 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #26 │ │ │ │ biceq r9, lr, r0, ror #5 │ │ │ │ andeq sl, r0, ip, ror #3 │ │ │ │ @@ -78884,15 +78884,15 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ cmp r9, #0 │ │ │ │ beq 59584 <__cxa_atexit@plt+0x4d0ac> │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ rsb r2, r0, #0 │ │ │ │ b 59588 <__cxa_atexit@plt+0x4d0b0> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ str r9, [r5, #16] │ │ │ │ cmp r1, r3 │ │ │ │ @@ -78943,17 +78943,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xffffee6c │ │ │ │ - mvneq sp, r0, ror r6 │ │ │ │ - mvneq sp, r4, lsl r6 │ │ │ │ - mvneq sp, r8, lsl #12 │ │ │ │ + mvneq sp, r8, ror r6 │ │ │ │ + mvneq sp, ip, lsl r6 │ │ │ │ + mvneq sp, r0, lsl r6 │ │ │ │ @ instruction: 0xffffef84 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ biceq r9, lr, r8, asr r1 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -79003,18 +79003,18 @@ │ │ │ │ ldr r3, [pc, #36] @ 59764 <__cxa_atexit@plt+0x4d28c> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xffffed7c │ │ │ │ - mvneq sp, ip, lsr r5 │ │ │ │ - mvneq sp, r0, ror #10 │ │ │ │ + mvneq sp, r4, asr #10 │ │ │ │ + mvneq sp, r8, ror #10 │ │ │ │ @ instruction: 0xffffeea4 │ │ │ │ - mvneq sp, r4, lsl r5 │ │ │ │ + mvneq sp, ip, lsl r5 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ biceq r9, lr, r8, rrx │ │ │ │ andeq sl, r0, ip, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -79221,16 +79221,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xffffe6ec │ │ │ │ - ldrdeq sp, [r5, #16]! │ │ │ │ - mvneq sp, r0, ror r1 │ │ │ │ + ldrdeq sp, [r5, #24]! │ │ │ │ + mvneq sp, r8, ror r1 │ │ │ │ @ instruction: 0xffffe94c │ │ │ │ biceq r8, lr, r8, lsl #26 │ │ │ │ andeq r0, r0, r7, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -79448,16 +79448,16 @@ │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0xffffd150 │ │ │ │ - mvneq ip, ip, lsr lr │ │ │ │ - ldrdeq ip, [r5, #220]! @ 0xdc │ │ │ │ + mvneq ip, r4, asr #28 │ │ │ │ + mvneq ip, r4, ror #27 │ │ │ │ @ instruction: 0xffffd3f0 │ │ │ │ @ instruction: 0xffffd4bc │ │ │ │ biceq r8, lr, r8, ror r9 │ │ │ │ andeq sl, r0, ip, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -79563,15 +79563,15 @@ │ │ │ │ b 5676c <__cxa_atexit@plt+0x4a294> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - mvneq ip, r4, asr #24 │ │ │ │ + mvneq ip, ip, asr #24 │ │ │ │ strheq r8, [lr, #120] @ 0x78 │ │ │ │ andeq r0, r0, r8, asr #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -79600,15 +79600,15 @@ │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r7, r2 │ │ │ │ b 5676c <__cxa_atexit@plt+0x4a294> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01e5cb9c │ │ │ │ + mvneq ip, r4, lsr #23 │ │ │ │ biceq r8, lr, r4, lsr #14 │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 5a0e4 <__cxa_atexit@plt+0x4dc0c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -79629,15 +79629,15 @@ │ │ │ │ ldr fp, [r7, #7] │ │ │ │ cmp r9, #0 │ │ │ │ beq 5a128 <__cxa_atexit@plt+0x4dc50> │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r9 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ rsb r2, r0, #0 │ │ │ │ b 5a12c <__cxa_atexit@plt+0x4dc54> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #52 @ 0x34 │ │ │ │ str r2, [r1, #-4]! │ │ │ │ @@ -79695,18 +79695,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, ip │ │ │ │ mov r7, r2 │ │ │ │ mov fp, r8 │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - ldrdeq ip, [r5, #164]! @ 0xa4 │ │ │ │ - mvneq ip, r8, ror sl │ │ │ │ + ldrdeq ip, [r5, #172]! @ 0xac │ │ │ │ + mvneq ip, r0, lsl #21 │ │ │ │ @ instruction: 0xffffc6fc │ │ │ │ - mvneq ip, r8, ror #20 │ │ │ │ + mvneq ip, r0, ror sl │ │ │ │ @ instruction: 0xffffc860 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0x01ce8594 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -79758,17 +79758,17 @@ │ │ │ │ ldr r3, [pc, #36] @ 5a330 <__cxa_atexit@plt+0x4de58> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xffffc634 │ │ │ │ - strheq ip, [r5, #156]! @ 0x9c │ │ │ │ - mvneq ip, r4, asr r9 │ │ │ │ - mvneq ip, r8, ror #18 │ │ │ │ + mvneq ip, r4, asr #19 │ │ │ │ + mvneq ip, ip, asr r9 │ │ │ │ + mvneq ip, r0, ror r9 │ │ │ │ @ instruction: 0xffffc75c │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0x01ce849c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -79787,15 +79787,15 @@ │ │ │ │ b 5a3a4 <__cxa_atexit@plt+0x4decc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq ip, r0, lsr r8 │ │ │ │ + mvneq ip, r8, lsr r8 │ │ │ │ biceq r8, lr, r8, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5a414 <__cxa_atexit@plt+0x4df3c> │ │ │ │ @@ -79824,16 +79824,16 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strdeq ip, [r5, #120]! @ 0x78 │ │ │ │ - mvneq ip, r0, lsr #16 │ │ │ │ + mvneq ip, r0, lsl #16 │ │ │ │ + mvneq ip, r8, lsr #16 │ │ │ │ biceq r8, lr, r0, lsr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5a4f0 <__cxa_atexit@plt+0x4e018> │ │ │ │ @@ -79841,15 +79841,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ blt 5a4c8 <__cxa_atexit@plt+0x4dff0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ ldr lr, [pc, #152] @ 5a510 <__cxa_atexit@plt+0x4e038> │ │ │ │ ldr r2, [pc, #152] @ 5a514 <__cxa_atexit@plt+0x4e03c> │ │ │ │ mov r1, #0 │ │ │ │ rsb r0, r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #136] @ 5a518 <__cxa_atexit@plt+0x4e040> │ │ │ │ @@ -79883,28 +79883,28 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldr r7, [pc, #20] @ 5a51c <__cxa_atexit@plt+0x4e044> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - mvneq ip, r4, lsr #15 │ │ │ │ - mvneq ip, r4, asr r7 │ │ │ │ + mvneq ip, ip, lsr #15 │ │ │ │ + mvneq ip, ip, asr r7 │ │ │ │ biceq r8, lr, ip, asr #5 │ │ │ │ - mvneq ip, r0, lsl r7 │ │ │ │ - mvneq ip, r8, lsr r7 │ │ │ │ + mvneq ip, r8, lsl r7 │ │ │ │ + mvneq ip, r0, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5a548 <__cxa_atexit@plt+0x4e070> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ - mvneq ip, r8, lsr #13 │ │ │ │ + strheq ip, [r5, #96]! @ 0x60 │ │ │ │ biceq r8, lr, r0, lsl #5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5a5ac <__cxa_atexit@plt+0x4e0d4> │ │ │ │ @@ -79996,23 +79996,23 @@ │ │ │ │ ldr r5, [pc, #48] @ 5a6f4 <__cxa_atexit@plt+0x4e21c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r3, [pc, #44] @ 5a6f8 <__cxa_atexit@plt+0x4e220> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov sl, r3 │ │ │ │ - b 3111e4 <__cxa_atexit@plt+0x304d0c> │ │ │ │ + b 7ab72c <__cxa_atexit@plt+0x79f254> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, lr, r8, ror #2 │ │ │ │ - mvneq ip, r8, lsr r5 │ │ │ │ - mvneq ip, r8, lsl #16 │ │ │ │ - strdeq ip, [r5, #124]! @ 0x7c │ │ │ │ + mvneq ip, r0, asr #10 │ │ │ │ + mvneq ip, r0, lsl r8 │ │ │ │ + mvneq ip, r4, lsl #16 │ │ │ │ biceq r8, lr, ip, lsr r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -80033,39 +80033,39 @@ │ │ │ │ beq 5a77c <__cxa_atexit@plt+0x4e2a4> │ │ │ │ ldr r7, [pc, #68] @ 5a7a0 <__cxa_atexit@plt+0x4e2c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #60] @ 5a7a4 <__cxa_atexit@plt+0x4e2cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 5a7a8 <__cxa_atexit@plt+0x4e2d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvneq ip, r0, ror #13 │ │ │ │ + mvneq ip, r8, ror #13 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq ip, r4, asr #13 │ │ │ │ + mvneq ip, ip, asr #13 │ │ │ │ biceq r8, lr, r4, asr #1 │ │ │ │ @ instruction: 0x01ce8090 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5a7d0 <__cxa_atexit@plt+0x4e2f8> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ biceq r8, lr, r8, rrx │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 5a824 <__cxa_atexit@plt+0x4e34c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -80080,17 +80080,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 5a830 <__cxa_atexit@plt+0x4e358> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ b 1868f98 <__cxa_atexit@plt+0x185cac0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq ip, r8, lsr r6 │ │ │ │ + mvneq ip, r0, asr #12 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq ip, r8, lsl r6 │ │ │ │ + mvneq ip, r0, lsr #12 │ │ │ │ biceq r8, lr, r8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5a858 <__cxa_atexit@plt+0x4e380> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -80121,27 +80121,27 @@ │ │ │ │ beq 5a8e4 <__cxa_atexit@plt+0x4e40c> │ │ │ │ ldr r7, [pc, #60] @ 5a8f8 <__cxa_atexit@plt+0x4e420> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #52] @ 5a8fc <__cxa_atexit@plt+0x4e424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - mvneq ip, r0, lsl #11 │ │ │ │ + mvneq ip, r8, lsl #11 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq ip, r4, ror #10 │ │ │ │ + mvneq ip, ip, ror #10 │ │ │ │ biceq r7, lr, ip, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 5a960 <__cxa_atexit@plt+0x4e488> │ │ │ │ @@ -80157,23 +80157,23 @@ │ │ │ │ beq 5a968 <__cxa_atexit@plt+0x4e490> │ │ │ │ ldr r7, [pc, #44] @ 5a978 <__cxa_atexit@plt+0x4e4a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #36] @ 5a97c <__cxa_atexit@plt+0x4e4a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - strdeq ip, [r5, #64]! @ 0x40 │ │ │ │ + strdeq ip, [r5, #72]! @ 0x48 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - ldrdeq ip, [r5, #68]! @ 0x44 │ │ │ │ + ldrdeq ip, [r5, #76]! @ 0x4c │ │ │ │ biceq r7, lr, r4, lsl pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -80197,33 +80197,33 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2} │ │ │ │ ldr r3, [pc, #80] @ 5aa40 <__cxa_atexit@plt+0x4e568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [pc, #76] @ 5aa44 <__cxa_atexit@plt+0x4e56c> │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3111e4 <__cxa_atexit@plt+0x304d0c> │ │ │ │ + b 7ab72c <__cxa_atexit@plt+0x79f254> │ │ │ │ ldr r7, [pc, #44] @ 5aa34 <__cxa_atexit@plt+0x4e55c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ mov r6, r3 │ │ │ │ b 5aa24 <__cxa_atexit@plt+0x4e54c> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + mvneq ip, ip, ror #3 │ │ │ │ mvneq ip, r4, ror #3 │ │ │ │ - ldrdeq ip, [r5, #28]! │ │ │ │ - mvneq ip, r4, lsl r2 │ │ │ │ - mvneq ip, r8, lsr r2 │ │ │ │ - ldrdeq ip, [r5, #76]! @ 0x4c │ │ │ │ - ldrdeq ip, [r5, #72]! @ 0x48 │ │ │ │ + mvneq ip, ip, lsl r2 │ │ │ │ + mvneq ip, r0, asr #4 │ │ │ │ + mvneq ip, r4, ror #9 │ │ │ │ + mvneq ip, r0, ror #9 │ │ │ │ biceq r7, lr, r8, asr lr │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5ab94 <__cxa_atexit@plt+0x4e6bc> │ │ │ │ @@ -80304,29 +80304,29 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ ldr r7, [pc, #52] @ 5abd0 <__cxa_atexit@plt+0x4e6f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ - mvneq ip, ip, lsr r3 │ │ │ │ + mvneq ip, r4, asr #6 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ andeq r0, r0, r4, ror #7 │ │ │ │ - mvneq ip, r0, asr #6 │ │ │ │ - mvneq ip, ip, lsl r3 │ │ │ │ + mvneq ip, r8, asr #6 │ │ │ │ + mvneq ip, r4, lsr #6 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - mvneq ip, r4, lsr r1 │ │ │ │ - mvneq ip, r8, lsr #5 │ │ │ │ - mvneq ip, ip, asr #6 │ │ │ │ + mvneq ip, ip, lsr r1 │ │ │ │ + strheq ip, [r5, #32]! │ │ │ │ + mvneq ip, r4, asr r3 │ │ │ │ biceq r7, lr, ip, lsl sp │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ biceq r7, lr, r0, lsl #27 │ │ │ │ - strdeq ip, [r5, #16]! │ │ │ │ - mvneq ip, r4, ror #6 │ │ │ │ + strdeq ip, [r5, #24]! │ │ │ │ + mvneq ip, ip, ror #6 │ │ │ │ biceq r7, lr, r0, asr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #1 │ │ │ │ blt 5ac2c <__cxa_atexit@plt+0x4e754> │ │ │ │ ldr r2, [pc, #84] @ 5ac58 <__cxa_atexit@plt+0x4e780> │ │ │ │ @@ -80350,20 +80350,20 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #32] @ 5ac74 <__cxa_atexit@plt+0x4e79c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ biceq r7, lr, ip, lsl ip │ │ │ │ - mvneq ip, ip, lsl #1 │ │ │ │ - mvneq ip, r4, lsl #4 │ │ │ │ + @ instruction: 0x01e5c094 │ │ │ │ + mvneq ip, ip, lsl #4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq ip, r8, rrx │ │ │ │ - mvneq ip, r0, ror #3 │ │ │ │ - mvneq ip, r4, lsl #5 │ │ │ │ + mvneq ip, r0, ror r0 │ │ │ │ + mvneq ip, r8, ror #3 │ │ │ │ + mvneq ip, ip, lsl #5 │ │ │ │ strdeq r7, [lr, #184] @ 0xb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #100] @ 5acf0 <__cxa_atexit@plt+0x4e818> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #92] @ 5acf4 <__cxa_atexit@plt+0x4e81c> │ │ │ │ @@ -80387,19 +80387,19 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #32] @ 5ad04 <__cxa_atexit@plt+0x4e82c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 185de10 <__cxa_atexit@plt+0x1851938> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01e5c194 │ │ │ │ + @ instruction: 0x01e5c19c │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ - mvneq ip, r4, lsl #3 │ │ │ │ - mvneq ip, r4, ror r1 │ │ │ │ + mvneq ip, ip, lsl #3 │ │ │ │ + mvneq ip, ip, ror r1 │ │ │ │ @ instruction: 0x01ce7b9c │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -80421,16 +80421,16 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - mvneq fp, r0, asr pc │ │ │ │ - mvneq ip, r8, asr #1 │ │ │ │ + mvneq fp, r8, asr pc │ │ │ │ + ldrdeq ip, [r5, #0]! │ │ │ │ biceq r7, lr, r0, lsl #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 5adbc <__cxa_atexit@plt+0x4e8e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 5adc0 <__cxa_atexit@plt+0x4e8e8> │ │ │ │ @@ -80438,17 +80438,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 5adc4 <__cxa_atexit@plt+0x4e8ec> │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #16] @ 5adc8 <__cxa_atexit@plt+0x4e8f0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq fp, r4, lsl #30 │ │ │ │ - mvneq ip, ip, ror r0 │ │ │ │ - mvneq ip, r0, lsr #2 │ │ │ │ + mvneq fp, ip, lsl #30 │ │ │ │ + mvneq ip, r4, lsl #1 │ │ │ │ + mvneq ip, r8, lsr #2 │ │ │ │ biceq r7, lr, r4, lsr #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #100] @ 5ae44 <__cxa_atexit@plt+0x4e96c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #92] @ 5ae48 <__cxa_atexit@plt+0x4e970> │ │ │ │ @@ -80472,19 +80472,19 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #32] @ 5ae58 <__cxa_atexit@plt+0x4e980> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 185de10 <__cxa_atexit@plt+0x1851938> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq ip, r0, asr #32 │ │ │ │ + mvneq ip, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - mvneq ip, r0, lsr r0 │ │ │ │ - mvneq ip, r0, lsr #32 │ │ │ │ + mvneq ip, r8, lsr r0 │ │ │ │ + mvneq ip, r8, lsr #32 │ │ │ │ biceq r7, lr, r4, lsl sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 5aeb4 <__cxa_atexit@plt+0x4e9dc> │ │ │ │ ldr r2, [pc, #68] @ 5aeb8 <__cxa_atexit@plt+0x4e9e0> │ │ │ │ and r1, r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -80501,16 +80501,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #16] @ 5aec0 <__cxa_atexit@plt+0x4e9e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 185de10 <__cxa_atexit@plt+0x1851938> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strheq fp, [r5, #244]! @ 0xf4 │ │ │ │ - mvneq fp, r8, lsr #31 │ │ │ │ + strheq fp, [r5, #252]! @ 0xfc │ │ │ │ + strheq fp, [r5, #240]! @ 0xf0 │ │ │ │ @ instruction: 0x01ce7994 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5aee4 <__cxa_atexit@plt+0x4ea0c> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -80545,29 +80545,29 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strdeq r7, [lr, #128] @ 0x80 │ │ │ │ - mvneq fp, r0, ror #26 │ │ │ │ - ldrdeq fp, [r5, #232]! @ 0xe8 │ │ │ │ + mvneq fp, r8, ror #26 │ │ │ │ + mvneq fp, r0, ror #29 │ │ │ │ ldrdeq r7, [lr, #140] @ 0x8c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5afa0 <__cxa_atexit@plt+0x4eac8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 5afa4 <__cxa_atexit@plt+0x4eacc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r9, r3, #1 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq fp, r4, asr ip │ │ │ │ + mvneq fp, ip, asr ip │ │ │ │ biceq r7, lr, r8, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, r5, #4 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -80589,40 +80589,40 @@ │ │ │ │ beq 5b030 <__cxa_atexit@plt+0x4eb58> │ │ │ │ ldr r7, [pc, #72] @ 5b054 <__cxa_atexit@plt+0x4eb7c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #64] @ 5b058 <__cxa_atexit@plt+0x4eb80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 5b05c <__cxa_atexit@plt+0x4eb84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ - mvneq fp, r0, lsr lr │ │ │ │ + mvneq fp, r8, lsr lr │ │ │ │ @ instruction: 0xfffff7d0 │ │ │ │ - mvneq fp, r4, lsl lr │ │ │ │ + mvneq fp, ip, lsl lr │ │ │ │ biceq r7, lr, r0, lsl r8 │ │ │ │ biceq r7, lr, r8, lsl #7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 5b080 <__cxa_atexit@plt+0x4eba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, asr #28 │ │ │ │ + mvneq fp, r0, asr lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5b11c <__cxa_atexit@plt+0x4ec44> │ │ │ │ ldr r3, [pc, #136] @ 5b12c <__cxa_atexit@plt+0x4ec54> │ │ │ │ @@ -80661,15 +80661,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ biceq r7, lr, r4, lsr #15 │ │ │ │ - mvneq fp, r0, ror #21 │ │ │ │ + mvneq fp, r8, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5b18c <__cxa_atexit@plt+0x4ecb4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -80690,15 +80690,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq fp, r4, asr sl │ │ │ │ + mvneq fp, ip, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5b1d0 <__cxa_atexit@plt+0x4ecf8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ @@ -80766,15 +80766,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq fp, r0, ror #18 │ │ │ │ + mvneq fp, r8, ror #18 │ │ │ │ biceq r7, lr, ip, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b36c <__cxa_atexit@plt+0x4ee94> │ │ │ │ @@ -80797,37 +80797,37 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 8423d8 <__cxa_atexit@plt+0x835f00> │ │ │ │ + b acabf8 <__cxa_atexit@plt+0xabe720> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq fp, r8, ror r8 │ │ │ │ + mvneq fp, r0, lsl #17 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ biceq r7, lr, ip, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 5b3b8 <__cxa_atexit@plt+0x4eee0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 8423d8 <__cxa_atexit@plt+0x835f00> │ │ │ │ + b acabf8 <__cxa_atexit@plt+0xabe720> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r6, lr, r4, lsl #28 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 5b3fc <__cxa_atexit@plt+0x4ef24> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -80836,15 +80836,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80859,15 +80859,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5b458 <__cxa_atexit@plt+0x4ef80> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - strdeq fp, [r5, #116]! @ 0x74 │ │ │ │ + strdeq fp, [r5, #124]! @ 0x7c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80884,15 +80884,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5b4bc <__cxa_atexit@plt+0x4efe4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - @ instruction: 0x01e5b790 │ │ │ │ + @ instruction: 0x01e5b798 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ biceq r7, lr, ip, ror #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -81050,17 +81050,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - strdeq fp, [r5, #72]! @ 0x48 │ │ │ │ + mvneq fp, r0, lsl #10 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq fp, r8, lsl r5 │ │ │ │ + mvneq fp, r0, lsr #10 │ │ │ │ biceq r7, lr, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81084,15 +81084,15 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - mvneq fp, ip, ror #8 │ │ │ │ + mvneq fp, r4, ror r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -81143,17 +81143,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq fp, r0, lsl #7 │ │ │ │ + mvneq fp, r8, lsl #7 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - mvneq fp, r4, lsr #7 │ │ │ │ + mvneq fp, ip, lsr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5b938 <__cxa_atexit@plt+0x4f460> │ │ │ │ @@ -81176,15 +81176,15 @@ │ │ │ │ str r9, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - mvneq fp, r0, lsl #6 │ │ │ │ + mvneq fp, r8, lsl #6 │ │ │ │ biceq r6, lr, r8, ror pc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b988 <__cxa_atexit@plt+0x4f4b0> │ │ │ │ @@ -81197,15 +81197,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ ldr r7, [pc, #16] @ 5b9a0 <__cxa_atexit@plt+0x4f4c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq fp, r8, ror #4 │ │ │ │ + mvneq fp, r0, ror r2 │ │ │ │ biceq r6, lr, ip, asr #30 │ │ │ │ biceq r6, lr, r4, lsr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -81236,17 +81236,17 @@ │ │ │ │ str r2, [r3, #28] │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ biceq r6, lr, ip, ror #29 │ │ │ │ - strdeq fp, [r5, #76]! @ 0x4c │ │ │ │ - mvneq fp, r0, lsr #4 │ │ │ │ - mvneq fp, r0, asr r4 │ │ │ │ + mvneq fp, r4, lsl #10 │ │ │ │ + mvneq fp, r8, lsr #4 │ │ │ │ + mvneq fp, r8, asr r4 │ │ │ │ biceq r6, lr, ip, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5ba64 <__cxa_atexit@plt+0x4f58c> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -81339,37 +81339,37 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 8423d8 <__cxa_atexit@plt+0x835f00> │ │ │ │ + b acabf8 <__cxa_atexit@plt+0xabe720> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq fp, r0 │ │ │ │ + mvneq fp, r8 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r6, [lr, #180] @ 0xb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 5bc30 <__cxa_atexit@plt+0x4f758> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 8423d8 <__cxa_atexit@plt+0x835f00> │ │ │ │ + b acabf8 <__cxa_atexit@plt+0xabe720> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ biceq r6, lr, ip, lsl #11 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 5bc74 <__cxa_atexit@plt+0x4f79c> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -81378,15 +81378,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81401,15 +81401,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5bcd0 <__cxa_atexit@plt+0x4f7f8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq sl, ip, ror pc │ │ │ │ + mvneq sl, r4, lsl #31 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81426,15 +81426,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5bd34 <__cxa_atexit@plt+0x4f85c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq sl, r8, lsl pc │ │ │ │ + mvneq sl, r0, lsr #30 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ biceq r6, lr, r4, ror sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -81592,17 +81592,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - mvneq sl, r0, lsl #25 │ │ │ │ + mvneq sl, r8, lsl #25 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - mvneq sl, r0, lsr #25 │ │ │ │ + mvneq sl, r8, lsr #25 │ │ │ │ ldrdeq r6, [lr, #124] @ 0x7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81626,15 +81626,15 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - strdeq sl, [r5, #180]! @ 0xb4 │ │ │ │ + strdeq sl, [r5, #188]! @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c088 <__cxa_atexit@plt+0x4fbb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -81642,15 +81642,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, lsr #22 │ │ │ │ + mvneq sl, ip, lsr #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 5c144 <__cxa_atexit@plt+0x4fc6c> │ │ │ │ ldr lr, [pc, #176] @ 5c164 <__cxa_atexit@plt+0x4fc8c> │ │ │ │ @@ -81696,17 +81696,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - mvneq sl, r0, ror #21 │ │ │ │ + mvneq sl, r8, ror #21 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - mvneq sl, r0, lsl #22 │ │ │ │ + mvneq sl, r8, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5c1dc <__cxa_atexit@plt+0x4fd04> │ │ │ │ @@ -81729,15 +81729,15 @@ │ │ │ │ str r8, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - mvneq sl, r8, asr sl │ │ │ │ + mvneq sl, r0, ror #20 │ │ │ │ ldrdeq r6, [lr, #100] @ 0x64 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c244 <__cxa_atexit@plt+0x4fd6c> │ │ │ │ @@ -81754,15 +81754,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq sl, ip, lsr #19 │ │ │ │ + strheq sl, [r5, #148]! @ 0x94 │ │ │ │ biceq r6, lr, r4, ror r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81792,17 +81792,17 @@ │ │ │ │ str r2, [r3, #28] │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ biceq r6, lr, r0, asr #12 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq sl, ip, asr #24 │ │ │ │ - mvneq sl, r0, ror r9 │ │ │ │ - mvneq sl, r0, lsr #23 │ │ │ │ + mvneq sl, r4, asr ip │ │ │ │ + mvneq sl, r8, ror r9 │ │ │ │ + mvneq sl, r8, lsr #23 │ │ │ │ strheq r6, [lr, #76] @ 0x4c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5c314 <__cxa_atexit@plt+0x4fe3c> │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -81879,15 +81879,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq sl, ip, lsl sl │ │ │ │ + mvneq sl, r4, lsr #20 │ │ │ │ biceq r6, lr, ip, ror r4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -81930,15 +81930,15 @@ │ │ │ │ b 5c544 <__cxa_atexit@plt+0x5006c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, asr #13 │ │ │ │ + mvneq sl, ip, asr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c53c <__cxa_atexit@plt+0x50064> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -82020,15 +82020,15 @@ │ │ │ │ str r0, [lr] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - strdeq sl, [r5, #84]! @ 0x54 │ │ │ │ + strdeq sl, [r5, #92]! @ 0x5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5c6d4 <__cxa_atexit@plt+0x501fc> │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #196] @ 5c760 <__cxa_atexit@plt+0x50288> │ │ │ │ @@ -82081,15 +82081,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - strdeq sl, [r5, #76]! @ 0x4c │ │ │ │ + mvneq sl, r4, lsl #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ bne 5c79c <__cxa_atexit@plt+0x502c4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -82126,15 +82126,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - mvneq sl, r4, asr #8 │ │ │ │ + mvneq sl, ip, asr #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -82158,15 +82158,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5c8a4 <__cxa_atexit@plt+0x503cc> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - strheq sl, [r5, #52]! @ 0x34 │ │ │ │ + strheq sl, [r5, #60]! @ 0x3c │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ biceq r6, lr, ip, lsr r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -82199,18 +82199,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r5, [lr, #240] @ 0xf0 │ │ │ │ - mvneq sl, ip, lsl #11 │ │ │ │ + @ instruction: 0x01e5a594 │ │ │ │ @ instruction: 0xfffff0b8 │ │ │ │ - mvneq sl, r8, asr #11 │ │ │ │ - ldrdeq sl, [r5, #40]! @ 0x28 │ │ │ │ + ldrdeq sl, [r5, #80]! @ 0x50 │ │ │ │ + mvneq sl, r0, ror #5 │ │ │ │ biceq r4, lr, r4, lsl #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -82253,15 +82253,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq sl, r4, asr #9 │ │ │ │ + mvneq sl, ip, asr #9 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ biceq r4, lr, ip, asr fp │ │ │ │ biceq r4, lr, r8, asr fp │ │ │ │ biceq r4, lr, r4, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -82392,16 +82392,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ - mvneq sl, r0, asr #32 │ │ │ │ - strdeq r9, [r5, #252]! @ 0xfc │ │ │ │ + mvneq sl, r8, asr #32 │ │ │ │ + mvneq sl, r4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 5cc70 <__cxa_atexit@plt+0x50798> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -82438,15 +82438,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r9, r8, ror pc │ │ │ │ + mvneq r9, r0, lsl #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5cd40 <__cxa_atexit@plt+0x50868> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #40] @ 5cd4c <__cxa_atexit@plt+0x50874> │ │ │ │ @@ -82458,15 +82458,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvneq r9, ip, lsl pc │ │ │ │ + mvneq r9, r4, lsr #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5cd70 <__cxa_atexit@plt+0x50898> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ @@ -82509,16 +82509,16 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq r9, r0, asr lr │ │ │ │ - mvneq r9, r4, lsl #29 │ │ │ │ + mvneq r9, r8, asr lr │ │ │ │ + mvneq r9, ip, lsl #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5ce40 <__cxa_atexit@plt+0x50968> │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -82546,16 +82546,16 @@ │ │ │ │ str r9, [r5] │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strheq r9, [r5, #216]! @ 0xd8 │ │ │ │ - mvneq r9, ip, ror #27 │ │ │ │ + mvneq r9, r0, asr #27 │ │ │ │ + strdeq r9, [r5, #212]! @ 0xd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ biceq r5, lr, r8, lsl sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -82598,15 +82598,15 @@ │ │ │ │ b 5cfb4 <__cxa_atexit@plt+0x50adc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r4, asr ip │ │ │ │ + mvneq r9, ip, asr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5cfac <__cxa_atexit@plt+0x50ad4> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -82688,15 +82688,15 @@ │ │ │ │ str r0, [lr] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - mvneq r9, r4, lsl #23 │ │ │ │ + mvneq r9, ip, lsl #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5d144 <__cxa_atexit@plt+0x50c6c> │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #196] @ 5d1d0 <__cxa_atexit@plt+0x50cf8> │ │ │ │ @@ -82749,15 +82749,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - mvneq r9, ip, lsl #21 │ │ │ │ + @ instruction: 0x01e59a94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ bne 5d20c <__cxa_atexit@plt+0x50d34> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -82794,15 +82794,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - ldrdeq r9, [r5, #148]! @ 0x94 │ │ │ │ + ldrdeq r9, [r5, #156]! @ 0x9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -82826,15 +82826,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5d314 <__cxa_atexit@plt+0x50e3c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - mvneq r9, r4, asr #18 │ │ │ │ + mvneq r9, ip, asr #18 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ biceq r5, lr, ip, asr #11 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -82867,18 +82867,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ biceq r5, lr, r0, asr #10 │ │ │ │ - mvneq r9, ip, lsl fp │ │ │ │ + mvneq r9, r4, lsr #22 │ │ │ │ @ instruction: 0xffffe648 │ │ │ │ - mvneq r9, r8, asr fp │ │ │ │ - mvneq r9, r8, ror #16 │ │ │ │ + mvneq r9, r0, ror #22 │ │ │ │ + mvneq r9, r0, ror r8 │ │ │ │ @ instruction: 0x01ce4194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -82921,15 +82921,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq r9, r4, asr sl │ │ │ │ + mvneq r9, ip, asr sl │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ biceq r4, lr, ip, ror #1 │ │ │ │ biceq r4, lr, r8, ror #1 │ │ │ │ strheq r4, [lr, #4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -83060,16 +83060,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ - ldrdeq r9, [r5, #80]! @ 0x50 │ │ │ │ - mvneq r9, ip, lsl #11 │ │ │ │ + ldrdeq r9, [r5, #88]! @ 0x58 │ │ │ │ + @ instruction: 0x01e59594 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 5d6e0 <__cxa_atexit@plt+0x51208> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -83106,15 +83106,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r9, r8, lsl #10 │ │ │ │ + mvneq r9, r0, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5d7b0 <__cxa_atexit@plt+0x512d8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [pc, #40] @ 5d7bc <__cxa_atexit@plt+0x512e4> │ │ │ │ @@ -83126,15 +83126,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvneq r9, ip, lsr #9 │ │ │ │ + strheq r9, [r5, #68]! @ 0x44 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 5d7e0 <__cxa_atexit@plt+0x51308> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ @@ -83177,16 +83177,16 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq r9, r0, ror #7 │ │ │ │ - mvneq r9, r4, lsl r4 │ │ │ │ + mvneq r9, r8, ror #7 │ │ │ │ + mvneq r9, ip, lsl r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5d8b0 <__cxa_atexit@plt+0x513d8> │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -83214,16 +83214,16 @@ │ │ │ │ str r9, [r5] │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq r9, r8, asr #6 │ │ │ │ - mvneq r9, ip, ror r3 │ │ │ │ + mvneq r9, r0, asr r3 │ │ │ │ + mvneq r9, r4, lsl #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ biceq r4, lr, r8, lsr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -83259,15 +83259,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 13f1488 <__cxa_atexit@plt+0x13e4fb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r0, ror #3 │ │ │ │ + mvneq r9, r8, ror #3 │ │ │ │ biceq r4, lr, r0, lsr #11 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -83449,16 +83449,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - mvneq r8, ip, lsl pc │ │ │ │ - mvneq r8, ip, ror #30 │ │ │ │ + mvneq r8, r4, lsr #30 │ │ │ │ + mvneq r8, r4, ror pc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -83482,29 +83482,29 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str lr, [r3, #20]! │ │ │ │ ldr r2, [pc, #64] @ 5dd88 <__cxa_atexit@plt+0x518b0> │ │ │ │ mov sl, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #2 │ │ │ │ - b bcd198 <__cxa_atexit@plt+0xbc0cc0> │ │ │ │ + b a0103c <__cxa_atexit@plt+0x9f4b64> │ │ │ │ mov r6, r3 │ │ │ │ b 5dd64 <__cxa_atexit@plt+0x5188c> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 5dd78 <__cxa_atexit@plt+0x518a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ biceq r4, lr, r0, lsr #23 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0x01e59194 │ │ │ │ + @ instruction: 0x01e5919c │ │ │ │ ldrdeq r4, [lr, #180] @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 5de0c <__cxa_atexit@plt+0x51934> │ │ │ │ mov r0, r4 │ │ │ │ @@ -83532,18 +83532,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 193f38c <__cxa_atexit@plt+0x1932eb4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvneq r8, r4, lsr #28 │ │ │ │ - mvneq r8, r8, ror #29 │ │ │ │ + mvneq r8, ip, lsr #28 │ │ │ │ + strdeq r8, [r5, #224]! @ 0xe0 │ │ │ │ + stlexheq r8, r8, [r5] │ │ │ │ stlexheq r8, r0, [r5] │ │ │ │ - mvneq r8, r8, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5de5c <__cxa_atexit@plt+0x51984> │ │ │ │ @@ -83552,15 +83552,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r8, r4, lsr lr │ │ │ │ + mvneq r8, ip, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5dec8 <__cxa_atexit@plt+0x519f0> │ │ │ │ ldr r1, [pc, #72] @ 5ded0 <__cxa_atexit@plt+0x519f8> │ │ │ │ ldr r3, [pc, #72] @ 5ded4 <__cxa_atexit@plt+0x519fc> │ │ │ │ @@ -83571,29 +83571,29 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r3, #3 │ │ │ │ beq 5deb8 <__cxa_atexit@plt+0x519e0> │ │ │ │ add sl, r3, #3 │ │ │ │ mov r7, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ + b c60dec <__cxa_atexit@plt+0xc54914> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r8, ip, lsl #26 │ │ │ │ + mvneq r8, r4, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ + b c60dec <__cxa_atexit@plt+0xc54914> │ │ │ │ biceq r4, lr, r0, lsl #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r6, r5, #8 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -83671,16 +83671,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r8, r0, ror ip │ │ │ │ - mvneq r8, r4, asr #24 │ │ │ │ + mvneq r8, r8, ror ip │ │ │ │ + mvneq r8, ip, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5e074 <__cxa_atexit@plt+0x51b9c> │ │ │ │ ldr r7, [pc, #76] @ 5e0b4 <__cxa_atexit@plt+0x51bdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -83699,16 +83699,16 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r8, ip, ror #23 │ │ │ │ - mvneq r8, r4, asr #23 │ │ │ │ + strdeq r8, [r5, #180]! @ 0xb4 │ │ │ │ + mvneq r8, ip, asr #23 │ │ │ │ ldrdeq r4, [lr, #128] @ 0x80 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5e13c <__cxa_atexit@plt+0x51c64> │ │ │ │ @@ -83736,15 +83736,15 @@ │ │ │ │ subcs sl, r2, #4 │ │ │ │ addcc r9, r1, #3 │ │ │ │ subcc sl, r2, #3 │ │ │ │ b 5e2a4 <__cxa_atexit@plt+0x51dcc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r8, [r5, #160]! @ 0xa0 │ │ │ │ + strheq r8, [r5, #168]! @ 0xa8 │ │ │ │ biceq r4, lr, r0, lsr #5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -83775,17 +83775,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 5e1d8 <__cxa_atexit@plt+0x51d00> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r8, lsl sl │ │ │ │ - mvneq r8, r0, lsl #26 │ │ │ │ - mvneq r8, ip, ror sl │ │ │ │ + mvneq r8, r0, lsr #20 │ │ │ │ + mvneq r8, r8, lsl #26 │ │ │ │ + mvneq r8, r4, lsl #21 │ │ │ │ strdeq r4, [lr, #28] │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -83816,17 +83816,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 5e27c <__cxa_atexit@plt+0x51da4> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, ror r9 │ │ │ │ - mvneq r8, ip, asr ip │ │ │ │ - ldrdeq r8, [r5, #152]! @ 0x98 │ │ │ │ + mvneq r8, ip, ror r9 │ │ │ │ + mvneq r8, r4, ror #24 │ │ │ │ + mvneq r8, r0, ror #19 │ │ │ │ biceq r4, lr, r4, asr r1 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub ip, r5, #28 │ │ │ │ cmp fp, ip │ │ │ │ bhi 5e41c <__cxa_atexit@plt+0x51f44> │ │ │ │ @@ -83923,15 +83923,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5e438 <__cxa_atexit@plt+0x51f60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ biceq r2, r8, #187 @ 0xbb │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - mvneq r8, r4, lsr #22 │ │ │ │ + mvneq r8, ip, lsr #22 │ │ │ │ biceq r4, lr, ip, ror #10 │ │ │ │ biceq r4, lr, r0, asr r5 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -83990,20 +83990,20 @@ │ │ │ │ ldr r3, [pc, #28] @ 5e548 <__cxa_atexit@plt+0x52070> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - strdeq r8, [r5, #96]! @ 0x60 │ │ │ │ - mvneq r8, r8, lsl #14 │ │ │ │ + strdeq r8, [r5, #104]! @ 0x68 │ │ │ │ + mvneq r8, r0, lsl r7 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - mvneq r8, r4, asr r7 │ │ │ │ + mvneq r8, ip, asr r7 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5e674 <__cxa_atexit@plt+0x5219c> │ │ │ │ @@ -84025,15 +84025,15 @@ │ │ │ │ b 5e2a4 <__cxa_atexit@plt+0x51dcc> │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r4, r3 │ │ │ │ add r0, r8, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #2 │ │ │ │ - bl 841b00 <__cxa_atexit@plt+0x835628> │ │ │ │ + bl aca320 <__cxa_atexit@plt+0xabde48> │ │ │ │ cmp sl, r0 │ │ │ │ ble 5e5f8 <__cxa_atexit@plt+0x52120> │ │ │ │ mov r3, r4 │ │ │ │ cmp r0, #0 │ │ │ │ bmi 5e640 <__cxa_atexit@plt+0x52168> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ add r9, r0, r9 │ │ │ │ @@ -84073,20 +84073,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 5e6a4 <__cxa_atexit@plt+0x521cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - mvneq r8, ip, ror #16 │ │ │ │ + mvneq r8, r4, ror r8 │ │ │ │ biceq r4, lr, r4, ror #6 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - strheq r8, [r5, #132]! @ 0x84 │ │ │ │ + strheq r8, [r5, #140]! @ 0x8c │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - mvneq r8, r0, lsr r9 │ │ │ │ + mvneq r8, r8, lsr r9 │ │ │ │ biceq r4, lr, r8, lsr r3 │ │ │ │ strdeq r4, [lr, #44] @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ cmp sl, #1 │ │ │ │ blt 5e6d0 <__cxa_atexit@plt+0x521f8> │ │ │ │ @@ -84149,22 +84149,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 858d74 <__cxa_atexit@plt+0x84c89c> │ │ │ │ + b ae1594 <__cxa_atexit@plt+0xad50bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, lr, r8, lsr #4 │ │ │ │ biceq r3, lr, r0, asr #18 │ │ │ │ - mvneq r8, ip, lsr r4 │ │ │ │ + mvneq r8, r4, asr #8 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5e8c8 <__cxa_atexit@plt+0x523f0> │ │ │ │ cmp sl, #1 │ │ │ │ @@ -84221,15 +84221,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b 5e824 <__cxa_atexit@plt+0x5234c> │ │ │ │ ldr r7, [pc, #36] @ 5e8f4 <__cxa_atexit@plt+0x5241c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01e58690 │ │ │ │ + @ instruction: 0x01e58698 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ biceq r4, lr, r0, lsr #3 │ │ │ │ @ instruction: 0x01ce419c │ │ │ │ biceq r4, lr, r0, lsr r1 │ │ │ │ strheq r4, [lr, #12] │ │ │ │ @@ -84296,15 +84296,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ biceq r4, lr, ip, lsl r0 │ │ │ │ - mvneq r8, r0, lsl #5 │ │ │ │ + mvneq r8, r8, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5ea3c <__cxa_atexit@plt+0x52564> │ │ │ │ ldr r3, [pc, #48] @ 5ea58 <__cxa_atexit@plt+0x52580> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -84317,15 +84317,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq r8, r0, lsl r2 │ │ │ │ + mvneq r8, r8, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r1, r2, #30 │ │ │ │ cmp r1, #8 │ │ │ │ @@ -84413,25 +84413,25 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, r0, r2 │ │ │ │ - mvneq r8, r4, lsr #2 │ │ │ │ - mvneq r8, r0, ror #1 │ │ │ │ - mvneq r8, r0, lsr #7 │ │ │ │ - mvneq r8, r8, ror r0 │ │ │ │ + mvneq r8, ip, lsr #2 │ │ │ │ + mvneq r8, r8, ror #1 │ │ │ │ + mvneq r8, r8, lsr #7 │ │ │ │ + mvneq r8, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - @ instruction: 0x01e58190 │ │ │ │ - mvneq r8, ip, asr #2 │ │ │ │ - mvneq r8, r0, lsl r4 │ │ │ │ + @ instruction: 0x01e58198 │ │ │ │ + mvneq r8, r4, asr r1 │ │ │ │ + mvneq r8, r8, lsl r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0x01e58098 │ │ │ │ + mvneq r8, r0, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5ec8c <__cxa_atexit@plt+0x527b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -84466,19 +84466,19 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, r0, asr #31 │ │ │ │ - mvneq r8, ip, lsr #5 │ │ │ │ - mvneq r7, r8, ror pc │ │ │ │ - mvneq r8, r0 │ │ │ │ - strheq r7, [r5, #252]! @ 0xfc │ │ │ │ + mvneq r7, r8, asr #31 │ │ │ │ + strheq r8, [r5, #36]! @ 0x24 │ │ │ │ + mvneq r7, r0, lsl #31 │ │ │ │ + mvneq r8, r8 │ │ │ │ + mvneq r7, r4, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5ed48 <__cxa_atexit@plt+0x52870> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -84513,19 +84513,19 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, r4, lsl #30 │ │ │ │ - mvneq r8, ip, ror #3 │ │ │ │ - strheq r7, [r5, #236]! @ 0xec │ │ │ │ - mvneq r7, r4, asr #30 │ │ │ │ - mvneq r7, r0, lsl #30 │ │ │ │ + mvneq r7, ip, lsl #30 │ │ │ │ + strdeq r8, [r5, #20]! │ │ │ │ + mvneq r7, r4, asr #29 │ │ │ │ + mvneq r7, ip, asr #30 │ │ │ │ + mvneq r7, r8, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5ee04 <__cxa_atexit@plt+0x5292c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -84560,19 +84560,19 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, r8, asr #28 │ │ │ │ - mvneq r8, r4, lsr r1 │ │ │ │ - mvneq r7, r0, lsl #28 │ │ │ │ - mvneq r7, r8, lsl #29 │ │ │ │ - mvneq r7, r4, asr #28 │ │ │ │ + mvneq r7, r0, asr lr │ │ │ │ + mvneq r8, ip, lsr r1 │ │ │ │ + mvneq r7, r8, lsl #28 │ │ │ │ + stlexheq r7, r0, [r5] │ │ │ │ + mvneq r7, ip, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5eec0 <__cxa_atexit@plt+0x529e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -84607,19 +84607,19 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, ip, lsl #27 │ │ │ │ - mvneq r8, r4, ror r0 │ │ │ │ - mvneq r7, r4, asr #26 │ │ │ │ - mvneq r7, ip, asr #27 │ │ │ │ - mvneq r7, r8, lsl #27 │ │ │ │ + @ instruction: 0x01e57d94 │ │ │ │ + mvneq r8, ip, ror r0 │ │ │ │ + mvneq r7, ip, asr #26 │ │ │ │ + ldrdeq r7, [r5, #212]! @ 0xd4 │ │ │ │ + @ instruction: 0x01e57d90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5ef3c <__cxa_atexit@plt+0x52a64> │ │ │ │ @@ -84669,15 +84669,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - mvneq r7, r0, lsl #29 │ │ │ │ + mvneq r7, r8, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #88] @ 5f048 <__cxa_atexit@plt+0x52b70> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -84698,15 +84698,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r7, r8, lsl #28 │ │ │ │ + mvneq r7, r0, lsl lr │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 5f0a0 <__cxa_atexit@plt+0x52bc8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -84719,28 +84719,28 @@ │ │ │ │ cmp r2, r3 │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strheq r7, [r5, #220]! @ 0xdc │ │ │ │ + mvneq r7, r4, asr #27 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 5f0d8 <__cxa_atexit@plt+0x52c00> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, lsl #27 │ │ │ │ + mvneq r7, r8, lsl #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 5f0f8 <__cxa_atexit@plt+0x52c20> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -84852,15 +84852,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 5f2bc <__cxa_atexit@plt+0x52de4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - mvneq r7, r0, ror r9 │ │ │ │ + mvneq r7, r8, ror r9 │ │ │ │ biceq r3, lr, r8, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 5f300 <__cxa_atexit@plt+0x52e28> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -84871,24 +84871,24 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq r7, [r5, #140]! @ 0x8c │ │ │ │ + mvneq r7, r4, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5f328 <__cxa_atexit@plt+0x52e50> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ - mvneq r7, ip, asr #17 │ │ │ │ + ldrdeq r7, [r5, #132]! @ 0x84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 5f34c <__cxa_atexit@plt+0x52e74> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -84994,15 +84994,15 @@ │ │ │ │ b 5e7e8 <__cxa_atexit@plt+0x52310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strdeq r7, [r5, #96]! @ 0x60 │ │ │ │ + strdeq r7, [r5, #104]! @ 0x68 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01ce3590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5f51c <__cxa_atexit@plt+0x53044> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -85030,15 +85030,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 5f580 <__cxa_atexit@plt+0x530a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r7, r4, ror r6 │ │ │ │ + mvneq r7, ip, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 5f0f8 <__cxa_atexit@plt+0x52c20> │ │ │ │ biceq r3, lr, r8, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -85208,15 +85208,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 5f848 <__cxa_atexit@plt+0x53370> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r7, ip, lsr #7 │ │ │ │ + strheq r7, [r5, #52]! @ 0x34 │ │ │ │ biceq r3, lr, r8, lsl r2 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5f870 <__cxa_atexit@plt+0x53398> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -85261,15 +85261,15 @@ │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, r5, #8 │ │ │ │ mov r5, r6 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ mov r6, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @@ -85279,30 +85279,30 @@ │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrsbeq lr, [r6, sp]! │ │ │ │ biceq r2, lr, r0, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 88c0d4 <__cxa_atexit@plt+0x87fbfc> │ │ │ │ + b b148f4 <__cxa_atexit@plt+0xb0841c> │ │ │ │ biceq r2, lr, r8, asr r8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 5f9a4 <__cxa_atexit@plt+0x534cc> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 88c348 <__cxa_atexit@plt+0x87fe70> │ │ │ │ + b b14b68 <__cxa_atexit@plt+0xb08690> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85317,15 +85317,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5fa00 <__cxa_atexit@plt+0x53528> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r7, ip, asr #4 │ │ │ │ + mvneq r7, r4, asr r2 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85342,15 +85342,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5fa64 <__cxa_atexit@plt+0x5358c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r7, r8, ror #3 │ │ │ │ + strdeq r7, [r5, #16]! │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ biceq r3, lr, ip, lsr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -85460,15 +85460,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 5fc38 <__cxa_atexit@plt+0x53760> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r8, ror pc │ │ │ │ + mvneq r6, r0, lsl #31 │ │ │ │ biceq r2, lr, ip, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5fc70 <__cxa_atexit@plt+0x53798> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -85476,15 +85476,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 5fc78 <__cxa_atexit@plt+0x537a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 5fa78 <__cxa_atexit@plt+0x535a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r8, lsr pc │ │ │ │ + mvneq r6, r0, asr #30 │ │ │ │ biceq r2, lr, ip, lsr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5fcb0 <__cxa_atexit@plt+0x537d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -85492,15 +85492,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 5fcb8 <__cxa_atexit@plt+0x537e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 5fa78 <__cxa_atexit@plt+0x535a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r5, #232]! @ 0xe8 │ │ │ │ + mvneq r6, r0, lsl #30 │ │ │ │ strdeq r2, [lr, #208] @ 0xd0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5fce8 <__cxa_atexit@plt+0x53810> │ │ │ │ @@ -85663,15 +85663,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #24 │ │ │ │ andeq r0, r0, r8, lsr ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mvneq r6, r8, asr #25 │ │ │ │ + ldrdeq r6, [r5, #192]! @ 0xc0 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ biceq r1, lr, ip, asr #15 │ │ │ │ biceq r1, lr, r8, asr #15 │ │ │ │ biceq r2, lr, r4, lsr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -85818,15 +85818,15 @@ │ │ │ │ ldr r5, [sp] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - mvneq r6, r4, ror sl │ │ │ │ + mvneq r6, ip, ror sl │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 60214 <__cxa_atexit@plt+0x53d3c> │ │ │ │ ldr r2, [pc, #68] @ 60238 <__cxa_atexit@plt+0x53d60> │ │ │ │ @@ -85845,15 +85845,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r8 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq r6, r8, asr #19 │ │ │ │ + ldrdeq r6, [r5, #144]! @ 0x90 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [pc, #208] @ 60320 <__cxa_atexit@plt+0x53e48> │ │ │ │ ldr lr, [pc, #208] @ 60324 <__cxa_atexit@plt+0x53e4c> │ │ │ │ add r3, r5, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -85904,17 +85904,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r8 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ @ instruction: 0xffffffe8 │ │ │ │ - mvneq r6, r4, lsl #18 │ │ │ │ + mvneq r6, ip, lsl #18 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrdeq r6, [r5, #136]! @ 0x88 │ │ │ │ + mvneq r6, r0, ror #17 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [sl, #11] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r3 │ │ │ │ @@ -85989,16 +85989,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0x01e5679c │ │ │ │ - strheq r6, [r5, #112]! @ 0x70 │ │ │ │ + mvneq r6, r4, lsr #15 │ │ │ │ + strheq r6, [r5, #120]! @ 0x78 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 604c4 <__cxa_atexit@plt+0x53fec> │ │ │ │ ldr r2, [pc, #68] @ 604e8 <__cxa_atexit@plt+0x54010> │ │ │ │ @@ -86017,15 +86017,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r8 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - mvneq r6, r8, lsl r7 │ │ │ │ + mvneq r6, r0, lsr #14 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 60530 <__cxa_atexit@plt+0x54058> │ │ │ │ ldr r2, [pc, #68] @ 60554 <__cxa_atexit@plt+0x5407c> │ │ │ │ @@ -86044,15 +86044,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r8 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - mvneq r6, ip, lsr #13 │ │ │ │ + strheq r6, [r5, #100]! @ 0x64 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 6059c <__cxa_atexit@plt+0x540c4> │ │ │ │ ldr r2, [pc, #68] @ 605c0 <__cxa_atexit@plt+0x540e8> │ │ │ │ @@ -86071,15 +86071,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r8 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - mvneq r6, r0, asr #12 │ │ │ │ + mvneq r6, r8, asr #12 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 60608 <__cxa_atexit@plt+0x54130> │ │ │ │ ldr r2, [pc, #68] @ 6062c <__cxa_atexit@plt+0x54154> │ │ │ │ @@ -86098,15 +86098,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r8 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r6, [r5, #84]! @ 0x54 │ │ │ │ + ldrdeq r6, [r5, #92]! @ 0x5c │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [pc, #208] @ 60714 <__cxa_atexit@plt+0x5423c> │ │ │ │ ldr lr, [pc, #208] @ 60718 <__cxa_atexit@plt+0x54240> │ │ │ │ add r3, r5, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -86157,17 +86157,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r8 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ @ instruction: 0xffffffe8 │ │ │ │ - mvneq r6, r0, lsl r5 │ │ │ │ + mvneq r6, r8, lsl r5 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvneq r6, r4, ror #9 │ │ │ │ + mvneq r6, ip, ror #9 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [sl, #11] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r3 │ │ │ │ @@ -86242,16 +86242,16 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - mvneq r6, r8, lsr #7 │ │ │ │ - strheq r6, [r5, #60]! @ 0x3c │ │ │ │ + strheq r6, [r5, #48]! @ 0x30 │ │ │ │ + mvneq r6, r4, asr #7 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 608b8 <__cxa_atexit@plt+0x543e0> │ │ │ │ ldr r2, [pc, #68] @ 608dc <__cxa_atexit@plt+0x54404> │ │ │ │ @@ -86270,15 +86270,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r8 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - mvneq r6, r4, lsr #6 │ │ │ │ + mvneq r6, ip, lsr #6 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 60924 <__cxa_atexit@plt+0x5444c> │ │ │ │ ldr r2, [pc, #68] @ 60948 <__cxa_atexit@plt+0x54470> │ │ │ │ @@ -86297,15 +86297,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r8 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - strheq r6, [r5, #40]! @ 0x28 │ │ │ │ + mvneq r6, r0, asr #5 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 60990 <__cxa_atexit@plt+0x544b8> │ │ │ │ ldr r2, [pc, #68] @ 609b4 <__cxa_atexit@plt+0x544dc> │ │ │ │ @@ -86324,15 +86324,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r8 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - mvneq r6, ip, asr #4 │ │ │ │ + mvneq r6, r4, asr r2 │ │ │ │ strdeq r2, [lr, #4] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 609e0 <__cxa_atexit@plt+0x54508> │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -86342,15 +86342,15 @@ │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [pc, #16] @ 60a00 <__cxa_atexit@plt+0x54528> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b 5fcfc <__cxa_atexit@plt+0x53824> │ │ │ │ - strdeq r6, [r5, #24]! │ │ │ │ + mvneq r6, r0, lsl #4 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #100] @ 60a74 <__cxa_atexit@plt+0x5459c> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -86455,15 +86455,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq r6, r4, asr #1 │ │ │ │ + mvneq r6, ip, asr #1 │ │ │ │ biceq r1, lr, r8, ror #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60c08 <__cxa_atexit@plt+0x54730> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -86500,16 +86500,16 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strdeq r5, [r5, #248]! @ 0xf8 │ │ │ │ - strheq r5, [r5, #244]! @ 0xf4 │ │ │ │ + mvneq r6, r0 │ │ │ │ + strheq r5, [r5, #252]! @ 0xfc │ │ │ │ biceq r1, lr, r0, lsr lr │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r8, [r3, #16]! │ │ │ │ cmp r1, #2 │ │ │ │ @@ -86587,20 +86587,20 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strheq r5, [r5, #232]! @ 0xe8 │ │ │ │ + mvneq r5, r0, asr #29 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xffffef98 │ │ │ │ - mvneq r5, r0, lsl pc │ │ │ │ - strheq r6, [r5, #16]! │ │ │ │ - mvneq r5, ip, lsr #29 │ │ │ │ + mvneq r5, r8, lsl pc │ │ │ │ + strheq r6, [r5, #24]! │ │ │ │ + strheq r5, [r5, #228]! @ 0xe4 │ │ │ │ biceq r1, lr, r4, asr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 60e10 <__cxa_atexit@plt+0x54938> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -86613,15 +86613,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ 60e3c <__cxa_atexit@plt+0x54964> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 5fcfc <__cxa_atexit@plt+0x53824> │ │ │ │ - strheq r5, [r5, #220]! @ 0xdc │ │ │ │ + mvneq r5, r4, asr #27 │ │ │ │ biceq r1, lr, r0, ror ip │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 60e80 <__cxa_atexit@plt+0x549a8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -86656,15 +86656,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r5, r0, lsl #27 │ │ │ │ + mvneq r5, r8, lsl #27 │ │ │ │ biceq r1, lr, r4, asr #23 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ bic r5, r7, #3 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r5, [r5] │ │ │ │ @@ -86727,20 +86727,20 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ b 60ff4 <__cxa_atexit@plt+0x54b1c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r5, ip, asr ip │ │ │ │ + mvneq r5, r4, ror #24 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffffed08 │ │ │ │ - strheq r5, [r5, #200]! @ 0xc8 │ │ │ │ - mvneq r5, ip, asr #30 │ │ │ │ - mvneq r5, ip, asr #24 │ │ │ │ + mvneq r5, r0, asr #25 │ │ │ │ + mvneq r5, r4, asr pc │ │ │ │ + mvneq r5, r4, asr ip │ │ │ │ @ instruction: 0x01ce1a94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 61040 <__cxa_atexit@plt+0x54b68> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -86753,15 +86753,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ 6106c <__cxa_atexit@plt+0x54b94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 5fcfc <__cxa_atexit@plt+0x53824> │ │ │ │ - mvneq r5, ip, lsl #23 │ │ │ │ + @ instruction: 0x01e55b94 │ │ │ │ biceq r1, lr, r0, asr #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 610b0 <__cxa_atexit@plt+0x54bd8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -86798,16 +86798,16 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r5, r0, asr fp │ │ │ │ - mvneq r5, ip, lsl #22 │ │ │ │ + mvneq r5, r8, asr fp │ │ │ │ + mvneq r5, r4, lsl fp │ │ │ │ biceq r1, lr, r8, lsl #19 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -86863,20 +86863,20 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 61214 <__cxa_atexit@plt+0x54d3c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r5, ip, lsr sl │ │ │ │ + mvneq r5, r4, asr #20 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffea98 │ │ │ │ - mvneq r5, ip, lsl #21 │ │ │ │ - mvneq r5, r0, lsr sp │ │ │ │ - mvneq r5, ip, lsr #20 │ │ │ │ + @ instruction: 0x01e55a94 │ │ │ │ + mvneq r5, r8, lsr sp │ │ │ │ + mvneq r5, r4, lsr sl │ │ │ │ biceq r1, lr, r4, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 61260 <__cxa_atexit@plt+0x54d88> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -86889,15 +86889,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ 6128c <__cxa_atexit@plt+0x54db4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 5fcfc <__cxa_atexit@plt+0x53824> │ │ │ │ - mvneq r5, ip, ror #18 │ │ │ │ + mvneq r5, r4, ror r9 │ │ │ │ biceq r1, lr, r8, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 612e4 <__cxa_atexit@plt+0x54e0c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -86908,21 +86908,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 612ec <__cxa_atexit@plt+0x54e14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [pc, #28] @ 612f0 <__cxa_atexit@plt+0x54e18> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 88c0d4 <__cxa_atexit@plt+0x87fbfc> │ │ │ │ + b b148f4 <__cxa_atexit@plt+0xb0841c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, lsr #18 │ │ │ │ - mvneq r5, r4, lsl ip │ │ │ │ + mvneq r5, r0, lsr r9 │ │ │ │ + mvneq r5, ip, lsl ip │ │ │ │ biceq r1, lr, r8, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 61338 <__cxa_atexit@plt+0x54e60> │ │ │ │ @@ -87004,15 +87004,15 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc 614b0 <__cxa_atexit@plt+0x54fd8> │ │ │ │ cmp r7, #5 │ │ │ │ bge 6145c <__cxa_atexit@plt+0x54f84> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ - b 88c0d4 <__cxa_atexit@plt+0x87fbfc> │ │ │ │ + b b148f4 <__cxa_atexit@plt+0xb0841c> │ │ │ │ ldr lr, [pc, #104] @ 614cc <__cxa_atexit@plt+0x54ff4> │ │ │ │ ldr r1, [pc, #104] @ 614d0 <__cxa_atexit@plt+0x54ff8> │ │ │ │ sub r0, r6, #15 │ │ │ │ add lr, pc, lr │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [pc, #88] @ 614d4 <__cxa_atexit@plt+0x54ffc> │ │ │ │ @@ -87025,34 +87025,34 @@ │ │ │ │ str lr, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r3, [pc, #60] @ 614dc <__cxa_atexit@plt+0x55004> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [pc, #56] @ 614e0 <__cxa_atexit@plt+0x55008> │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3111e4 <__cxa_atexit@plt+0x304d0c> │ │ │ │ + b 7ab72c <__cxa_atexit@plt+0x79f254> │ │ │ │ ldr r3, [pc, #16] @ 614c8 <__cxa_atexit@plt+0x54ff0> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ + mvneq r5, ip, ror r7 │ │ │ │ + mvneq r5, r4, lsr #15 │ │ │ │ mvneq r5, r4, ror r7 │ │ │ │ - @ instruction: 0x01e5579c │ │ │ │ - mvneq r5, ip, ror #14 │ │ │ │ - mvneq r5, ip, lsr #20 │ │ │ │ - mvneq r5, r4, asr #20 │ │ │ │ + mvneq r5, r4, lsr sl │ │ │ │ + mvneq r5, ip, asr #20 │ │ │ │ biceq r0, lr, ip, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 88c0d4 <__cxa_atexit@plt+0x87fbfc> │ │ │ │ + b b148f4 <__cxa_atexit@plt+0xb0841c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6155c <__cxa_atexit@plt+0x55084> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -87076,15 +87076,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 61580 <__cxa_atexit@plt+0x550a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, ror r6 │ │ │ │ + mvneq r5, r4, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ biceq r1, lr, ip, lsr #11 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -87142,15 +87142,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01e55590 │ │ │ │ + @ instruction: 0x01e55598 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 616c4 <__cxa_atexit@plt+0x551ec> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ @@ -87167,15 +87167,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r5, ip, lsl r5 │ │ │ │ + mvneq r5, r4, lsr #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 61778 <__cxa_atexit@plt+0x552a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ @@ -87213,18 +87213,18 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r5, r8, ror #8 │ │ │ │ + mvneq r5, r0, ror r4 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - mvneq r5, ip, lsl #9 │ │ │ │ - mvneq r5, r0, asr #9 │ │ │ │ + @ instruction: 0x01e55494 │ │ │ │ + mvneq r5, r8, asr #9 │ │ │ │ biceq r1, lr, ip, ror #6 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 617d8 <__cxa_atexit@plt+0x55300> │ │ │ │ @@ -87295,15 +87295,15 @@ │ │ │ │ ldr r7, [pc, #192] @ 61990 <__cxa_atexit@plt+0x554b8> │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr sl, [pc, #184] @ 61994 <__cxa_atexit@plt+0x554bc> │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3111e4 <__cxa_atexit@plt+0x304d0c> │ │ │ │ + b 7ab72c <__cxa_atexit@plt+0x79f254> │ │ │ │ ldr r7, [pc, #132] @ 61974 <__cxa_atexit@plt+0x5549c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #104] @ 6196c <__cxa_atexit@plt+0x55494> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -87331,23 +87331,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ - strdeq r5, [r5, #40]! @ 0x28 │ │ │ │ + mvneq r5, r0, lsl #6 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ muleq r0, ip, r1 │ │ │ │ + mvneq r5, r0, asr r3 │ │ │ │ + mvneq r5, r8, ror r3 │ │ │ │ mvneq r5, r8, asr #6 │ │ │ │ - mvneq r5, r0, ror r3 │ │ │ │ - mvneq r5, r0, asr #6 │ │ │ │ - strdeq r5, [r5, #88]! @ 0x58 │ │ │ │ - mvneq r5, r0, lsl r6 │ │ │ │ + mvneq r5, r0, lsl #12 │ │ │ │ + mvneq r5, r8, lsl r6 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ biceq r1, lr, r0, lsl #3 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 61a28 <__cxa_atexit@plt+0x55550> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -87469,34 +87469,34 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ ldr r3, [pc, #84] @ 61be4 <__cxa_atexit@plt+0x5570c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [pc, #80] @ 61be8 <__cxa_atexit@plt+0x55710> │ │ │ │ add r8, r3, #1 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3111e4 <__cxa_atexit@plt+0x304d0c> │ │ │ │ + b 7ab72c <__cxa_atexit@plt+0x79f254> │ │ │ │ ldr r7, [pc, #40] @ 61bd0 <__cxa_atexit@plt+0x556f8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 61bd4 <__cxa_atexit@plt+0x556fc> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r5, ip, lsr r0 │ │ │ │ + mvneq r5, r4, asr #32 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0x01e55090 │ │ │ │ + strheq r5, [r5, #8]! │ │ │ │ mvneq r5, r8, lsl #1 │ │ │ │ - strheq r5, [r5, #0]! │ │ │ │ - mvneq r5, r0, lsl #1 │ │ │ │ - mvneq r5, ip, lsr r3 │ │ │ │ - mvneq r5, r8, asr r3 │ │ │ │ + mvneq r5, r4, asr #6 │ │ │ │ + mvneq r5, r0, ror #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61c4c <__cxa_atexit@plt+0x55774> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -87520,15 +87520,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 61c70 <__cxa_atexit@plt+0x55798> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, lsl #31 │ │ │ │ + strexheq r4, r4, [r5] │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ biceq r0, lr, r8, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 61cc4 <__cxa_atexit@plt+0x557ec> │ │ │ │ @@ -87546,15 +87546,15 @@ │ │ │ │ b 61cdc <__cxa_atexit@plt+0x55804> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq r4, [r5, #228]! @ 0xe4 │ │ │ │ + strdeq r4, [r5, #236]! @ 0xec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr lr, [pc, #140] @ 61d7c <__cxa_atexit@plt+0x558a4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -87590,16 +87590,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 61d84 <__cxa_atexit@plt+0x558ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r4, ip, asr #29 │ │ │ │ - mvneq r4, r8, lsr pc │ │ │ │ + ldrdeq r4, [r5, #228]! @ 0xe4 │ │ │ │ + mvneq r4, r0, asr #30 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #100] @ 61e00 <__cxa_atexit@plt+0x55928> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ @@ -87622,16 +87622,16 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 61e04 <__cxa_atexit@plt+0x5592c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, asr #28 │ │ │ │ - strheq r4, [r5, #228]! @ 0xe4 │ │ │ │ + mvneq r4, ip, asr #28 │ │ │ │ + strheq r4, [r5, #236]! @ 0xec │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 61e4c <__cxa_atexit@plt+0x55974> │ │ │ │ ldr r7, [pc, #52] @ 61e5c <__cxa_atexit@plt+0x55984> │ │ │ │ @@ -87707,15 +87707,15 @@ │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ biceq r0, lr, r0, lsr #24 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - mvneq r4, ip, asr #26 │ │ │ │ + mvneq r4, r4, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 61fdc <__cxa_atexit@plt+0x55b04> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ @@ -87753,15 +87753,15 @@ │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ biceq r0, lr, r4, asr fp │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - mvneq r4, ip, ror #24 │ │ │ │ + mvneq r4, r4, ror ip │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6209c <__cxa_atexit@plt+0x55bc4> │ │ │ │ and r3, r9, #3 │ │ │ │ @@ -87794,15 +87794,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 620b4 <__cxa_atexit@plt+0x55bdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvneq r4, r4, ror fp │ │ │ │ + mvneq r4, ip, ror fp │ │ │ │ strdeq r0, [lr, #172] @ 0xac │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ @@ -87826,15 +87826,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffdc │ │ │ │ - ldrdeq r4, [r5, #168]! @ 0xa8 │ │ │ │ + mvneq r4, r0, ror #21 │ │ │ │ biceq r0, lr, r0, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 621a4 <__cxa_atexit@plt+0x55ccc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -87852,23 +87852,23 @@ │ │ │ │ ldr r5, [pc, #48] @ 621b4 <__cxa_atexit@plt+0x55cdc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r3, [pc, #44] @ 621b8 <__cxa_atexit@plt+0x55ce0> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov sl, r3 │ │ │ │ - b 3111e4 <__cxa_atexit@plt+0x304d0c> │ │ │ │ + b 7ab72c <__cxa_atexit@plt+0x79f254> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r0, lr, r8, lsr #13 │ │ │ │ - mvneq r4, r8, ror sl │ │ │ │ + mvneq r4, r0, lsl #21 │ │ │ │ + mvneq r4, r0, asr sp │ │ │ │ mvneq r4, r8, asr #26 │ │ │ │ - mvneq r4, r0, asr #26 │ │ │ │ strdeq r0, [lr, #144] @ 0x90 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6221c <__cxa_atexit@plt+0x55d44> │ │ │ │ @@ -87892,16 +87892,16 @@ │ │ │ │ ldr r7, [pc, #8] @ 6222c <__cxa_atexit@plt+0x55d54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ biceq r0, lr, ip, lsr #19 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ biceq r0, lr, r8, lsr r6 │ │ │ │ - mvneq r4, r8, lsr #21 │ │ │ │ - mvneq r4, ip, lsl ip │ │ │ │ + strheq r4, [r5, #160]! @ 0xa0 │ │ │ │ + mvneq r4, r4, lsr #24 │ │ │ │ biceq r0, lr, r0, ror r9 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 62278 <__cxa_atexit@plt+0x55da0> │ │ │ │ ldr r9, [pc, #36] @ 6227c <__cxa_atexit@plt+0x55da4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -87910,16 +87910,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #20] @ 62284 <__cxa_atexit@plt+0x55dac> │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ biceq r0, lr, r4, asr #18 │ │ │ │ - mvneq r4, r0, asr #20 │ │ │ │ - strheq r4, [r5, #184]! @ 0xb8 │ │ │ │ + mvneq r4, r8, asr #20 │ │ │ │ + mvneq r4, r0, asr #23 │ │ │ │ biceq r0, lr, r8, lsr #18 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 622c0 <__cxa_atexit@plt+0x55de8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 622c4 <__cxa_atexit@plt+0x55dec> │ │ │ │ @@ -87927,17 +87927,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 622c8 <__cxa_atexit@plt+0x55df0> │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #16] @ 622cc <__cxa_atexit@plt+0x55df4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r4, r0, lsl #20 │ │ │ │ - mvneq r4, r8, ror fp │ │ │ │ - mvneq r4, ip, lsr ip │ │ │ │ + mvneq r4, r8, lsl #20 │ │ │ │ + mvneq r4, r0, lsl #23 │ │ │ │ + mvneq r4, r4, asr #24 │ │ │ │ biceq r0, lr, r0, ror #17 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -87953,25 +87953,25 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ biceq r0, lr, ip, lsr #10 │ │ │ │ - @ instruction: 0x01e5499c │ │ │ │ - mvneq r4, r4, lsl fp │ │ │ │ + mvneq r4, r4, lsr #19 │ │ │ │ + mvneq r4, ip, lsl fp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 62354 <__cxa_atexit@plt+0x55e7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, asr #17 │ │ │ │ + ldrdeq r4, [r5, #132]! @ 0x84 │ │ │ │ @ instruction: 0x01ce0890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 623c8 <__cxa_atexit@plt+0x55ef0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -87989,23 +87989,23 @@ │ │ │ │ ldr r5, [pc, #48] @ 623d8 <__cxa_atexit@plt+0x55f00> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r3, [pc, #44] @ 623dc <__cxa_atexit@plt+0x55f04> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov sl, r3 │ │ │ │ - b 3111e4 <__cxa_atexit@plt+0x304d0c> │ │ │ │ + b 7ab72c <__cxa_atexit@plt+0x79f254> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r0, lr, r0, asr r8 │ │ │ │ - mvneq r4, r4, asr r8 │ │ │ │ - mvneq r4, r4, lsr #22 │ │ │ │ - mvneq r4, r4, asr #22 │ │ │ │ + mvneq r4, ip, asr r8 │ │ │ │ + mvneq r4, ip, lsr #22 │ │ │ │ + mvneq r4, ip, asr #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 62418 <__cxa_atexit@plt+0x55f40> │ │ │ │ @@ -88018,15 +88018,15 @@ │ │ │ │ b 46310 <__cxa_atexit@plt+0x39e38> │ │ │ │ ldr r7, [pc, #20] @ 62434 <__cxa_atexit@plt+0x55f5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq r4, [r5, #160]! @ 0xa0 │ │ │ │ + strdeq r4, [r5, #168]! @ 0xa8 │ │ │ │ biceq r0, lr, r8, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88036,15 +88036,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r4, r8, lsr #21 │ │ │ │ + strheq r4, [r5, #160]! @ 0xa0 │ │ │ │ biceq pc, sp, ip, lsr #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -88096,15 +88096,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6256c <__cxa_atexit@plt+0x56094> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bdb998 <__cxa_atexit@plt+0xbcf4c0> │ │ │ │ + b a0f83c <__cxa_atexit@plt+0xa03364> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88115,15 +88115,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r4, ip, lsr #17 │ │ │ │ + strheq r4, [r5, #132]! @ 0x84 │ │ │ │ strexbeq lr, ip, [sp] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 625f4 <__cxa_atexit@plt+0x5611c> │ │ │ │ @@ -88197,15 +88197,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 626fc <__cxa_atexit@plt+0x56224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, lsr #10 │ │ │ │ + mvneq r4, ip, lsr #10 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 62764 <__cxa_atexit@plt+0x5628c> │ │ │ │ ldr lr, [pc, #80] @ 6276c <__cxa_atexit@plt+0x56294> │ │ │ │ ldr r0, [pc, #80] @ 62770 <__cxa_atexit@plt+0x56298> │ │ │ │ @@ -88226,15 +88226,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvneq r4, r8, ror r4 │ │ │ │ + mvneq r4, r0, lsl #9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ b 62798 <__cxa_atexit@plt+0x562c0> │ │ │ │ andeq r0, r2, lr │ │ │ │ @@ -88309,19 +88309,19 @@ │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldr r7, [pc, #12] @ 628b8 <__cxa_atexit@plt+0x563e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ biceq r0, lr, r4, lsr #7 │ │ │ │ - mvneq r4, r8, lsl #8 │ │ │ │ - mvneq r4, r8, lsr #8 │ │ │ │ + mvneq r4, r0, lsl r4 │ │ │ │ + mvneq r4, r0, lsr r4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - mvneq r4, r8, asr #7 │ │ │ │ + ldrdeq r4, [r5, #48]! @ 0x30 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -88359,19 +88359,19 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 6298c <__cxa_atexit@plt+0x564b4> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r4, r0, ror #5 │ │ │ │ - mvneq r4, r0, lsl #6 │ │ │ │ + mvneq r4, r8, ror #5 │ │ │ │ + mvneq r4, r8, lsl #6 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - mvneq r4, ip, asr #5 │ │ │ │ + ldrdeq r4, [r5, #36]! @ 0x24 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 629dc <__cxa_atexit@plt+0x56504> │ │ │ │ ldr r7, [pc, #52] @ 629ec <__cxa_atexit@plt+0x56514> │ │ │ │ @@ -88428,15 +88428,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r4, r0, lsl #3 │ │ │ │ + mvneq r4, r8, lsl #3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ b 62798 <__cxa_atexit@plt+0x562c0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -88459,16 +88459,16 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, lsl #2 │ │ │ │ - strdeq r4, [r5, #4]! │ │ │ │ + mvneq r4, r0, lsl r1 │ │ │ │ + strdeq r4, [r5, #12]! │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 62bbc <__cxa_atexit@plt+0x566e4> │ │ │ │ @@ -88510,15 +88510,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x01ce009c │ │ │ │ - mvneq r4, r0, asr #32 │ │ │ │ + mvneq r4, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 62c30 <__cxa_atexit@plt+0x56758> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -88539,15 +88539,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strheq r3, [r5, #240]! @ 0xf0 │ │ │ │ + strheq r3, [r5, #248]! @ 0xf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 62c74 <__cxa_atexit@plt+0x5679c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba81d0 <__cxa_atexit@plt+0x1b9bcf8> │ │ │ │ @@ -88576,15 +88576,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r3, r8, asr pc │ │ │ │ + mvneq r3, r0, ror #30 │ │ │ │ biceq pc, sp, r4, lsl fp @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 62d34 <__cxa_atexit@plt+0x5685c> │ │ │ │ @@ -88649,15 +88649,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffff7834 │ │ │ │ @ instruction: 0xffff7848 │ │ │ │ biceq pc, sp, r4, lsl sl @ │ │ │ │ - mvneq r3, r8, lsl lr │ │ │ │ + mvneq r3, r0, lsr #28 │ │ │ │ biceq pc, sp, r4, asr lr @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #92] @ 62e84 <__cxa_atexit@plt+0x569ac> │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ ldr r8, [r3, #4] │ │ │ │ @@ -88701,15 +88701,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r3, r4, ror #26 │ │ │ │ + mvneq r3, ip, ror #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 62f24 <__cxa_atexit@plt+0x56a4c> │ │ │ │ @@ -88770,15 +88770,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ biceq pc, sp, r4, ror ip @ │ │ │ │ - mvneq r3, r0, asr #24 │ │ │ │ + mvneq r3, r8, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 63038 <__cxa_atexit@plt+0x56b60> │ │ │ │ @@ -88846,15 +88846,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ biceq pc, sp, ip, ror #22 │ │ │ │ - mvneq r3, r0, lsl #22 │ │ │ │ + mvneq r3, r8, lsl #22 │ │ │ │ biceq pc, sp, ip, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 63174 <__cxa_atexit@plt+0x56c9c> │ │ │ │ mov r3, r7 │ │ │ │ @@ -88876,15 +88876,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq r3, ip, ror #20 │ │ │ │ + mvneq r3, r4, ror sl │ │ │ │ ldrdeq pc, [sp, #164] @ 0xa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 631bc <__cxa_atexit@plt+0x56ce4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -88952,29 +88952,29 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r3, r8, ror r9 │ │ │ │ + mvneq r3, r0, lsl #19 │ │ │ │ biceq lr, sp, r8, lsl #5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r8, [pc, #4] @ 632e8 <__cxa_atexit@plt+0x56e10> │ │ │ │ add r8, pc, r8 │ │ │ │ - b bda244 <__cxa_atexit@plt+0xbcdd6c> │ │ │ │ + b a0e0e8 <__cxa_atexit@plt+0xa01c10> │ │ │ │ biceq lr, sp, ip, ror r2 │ │ │ │ biceq pc, sp, ip, asr #19 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b bdb424 <__cxa_atexit@plt+0xbcef4c> │ │ │ │ + b a0f2c8 <__cxa_atexit@plt+0xa02df0> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 7c4d4 <__cxa_atexit@plt+0x6fffc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -89047,15 +89047,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 63444 <__cxa_atexit@plt+0x56f6c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - mvneq r3, r0, asr sl │ │ │ │ + mvneq r3, r8, asr sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 63478 <__cxa_atexit@plt+0x56fa0> │ │ │ │ ldr r2, [pc, #32] @ 63484 <__cxa_atexit@plt+0x56fac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -89182,19 +89182,19 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 6366c <__cxa_atexit@plt+0x57194> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 63670 <__cxa_atexit@plt+0x57198> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b ad527c <__cxa_atexit@plt+0xac8da4> │ │ │ │ + b 909120 <__cxa_atexit@plt+0x8fcc48> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r3, ip, ror #16 │ │ │ │ - mvneq r3, ip, lsr #17 │ │ │ │ + mvneq r3, r4, ror r8 │ │ │ │ + strheq r3, [r5, #132]! @ 0x84 │ │ │ │ biceq pc, sp, ip, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 636b4 <__cxa_atexit@plt+0x571dc> │ │ │ │ ldr r3, [pc, #40] @ 636bc <__cxa_atexit@plt+0x571e4> │ │ │ │ @@ -89202,20 +89202,20 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 636c0 <__cxa_atexit@plt+0x571e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ 636c4 <__cxa_atexit@plt+0x571ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b ad527c <__cxa_atexit@plt+0xac8da4> │ │ │ │ + b 909120 <__cxa_atexit@plt+0x8fcc48> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq r3, ip, lsl r8 │ │ │ │ - mvneq r3, ip, asr r8 │ │ │ │ + mvneq r3, r4, lsr #16 │ │ │ │ + mvneq r3, r4, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -89232,15 +89232,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6372c <__cxa_atexit@plt+0x57254> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, lsl #16 │ │ │ │ + mvneq r3, r4, lsl r8 │ │ │ │ biceq pc, sp, r0, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -89254,15 +89254,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 63784 <__cxa_atexit@plt+0x572ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, ror r7 │ │ │ │ + mvneq r3, r8, ror r7 │ │ │ │ biceq pc, sp, ip, ror #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -89276,50 +89276,50 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 637dc <__cxa_atexit@plt+0x57304> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, lsl r7 │ │ │ │ + mvneq r3, ip, lsl r7 │ │ │ │ biceq pc, sp, r8, lsl r5 @ │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 63940 <__cxa_atexit@plt+0x57468> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 63818 <__cxa_atexit@plt+0x57340> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 63820 <__cxa_atexit@plt+0x57348> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 9d95d8 <__cxa_atexit@plt+0x9cd100> │ │ │ │ + b c61df8 <__cxa_atexit@plt+0xc55920> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e53394 │ │ │ │ + @ instruction: 0x01e5339c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 63858 <__cxa_atexit@plt+0x57380> │ │ │ │ ldr r3, [pc, #32] @ 63860 <__cxa_atexit@plt+0x57388> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 63864 <__cxa_atexit@plt+0x5738c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 9d9364 <__cxa_atexit@plt+0x9cce8c> │ │ │ │ + b c61b84 <__cxa_atexit@plt+0xc556ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r3, ip, asr #6 │ │ │ │ + mvneq r3, r4, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -89333,15 +89333,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 638c0 <__cxa_atexit@plt+0x573e8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r3, ip, lsl #7 │ │ │ │ + @ instruction: 0x01e53394 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -89358,15 +89358,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 63924 <__cxa_atexit@plt+0x5744c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r3, r8, lsr #6 │ │ │ │ + mvneq r3, r0, lsr r3 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ strheq pc, [sp, #52] @ 0x34 @ │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -89485,18 +89485,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ andeq r0, r0, r4, lsl #17 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - strdeq r3, [r5, #20]! │ │ │ │ - ldrdeq r3, [r5, #76]! @ 0x4c │ │ │ │ + strdeq r3, [r5, #28]! │ │ │ │ + mvneq r3, r4, ror #9 │ │ │ │ biceq pc, sp, ip, ror #4 │ │ │ │ - @ instruction: 0x01e53194 │ │ │ │ + @ instruction: 0x01e5319c │ │ │ │ strheq pc, [sp, #28] @ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 63b6c <__cxa_atexit@plt+0x57694> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -89556,15 +89556,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 63c3c <__cxa_atexit@plt+0x57764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mvneq r3, r8 │ │ │ │ + mvneq r3, r0, lsl r0 │ │ │ │ ldrdeq lr, [sp, #116] @ 0x74 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ biceq sp, sp, r8, ror #18 │ │ │ │ biceq pc, sp, r0, lsr #1 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -89613,15 +89613,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 63d20 <__cxa_atexit@plt+0x57848> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ andeq r0, r0, r0, lsr #8 │ │ │ │ - mvneq r2, ip, lsr #30 │ │ │ │ + mvneq r2, r4, lsr pc │ │ │ │ strdeq lr, [sp, #96] @ 0x60 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ strheq lr, [sp, #252] @ 0xfc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -89643,15 +89643,15 @@ │ │ │ │ b 5485c <__cxa_atexit@plt+0x48384> │ │ │ │ ldr r7, [pc, #20] @ 63d98 <__cxa_atexit@plt+0x578c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - stlexheq r2, ip, [r5] │ │ │ │ + mvneq r2, r4, lsr #29 │ │ │ │ biceq lr, sp, r4, ror r6 │ │ │ │ biceq lr, sp, ip, asr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -89712,17 +89712,17 @@ │ │ │ │ b 1ba53cc <__cxa_atexit@plt+0x1b98ef4> │ │ │ │ ldr r7, [pc, #36] @ 63ebc <__cxa_atexit@plt+0x579e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, asr #28 │ │ │ │ - mvneq r2, r0, lsl lr │ │ │ │ - strheq r3, [r5, #12]! │ │ │ │ + mvneq r2, r4, asr lr │ │ │ │ + mvneq r2, r8, lsl lr │ │ │ │ + mvneq r3, r4, asr #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ biceq lr, sp, r0, ror #10 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ biceq lr, sp, r4, lsr #28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -89847,15 +89847,15 @@ │ │ │ │ b 5485c <__cxa_atexit@plt+0x48384> │ │ │ │ ldr r7, [pc, #20] @ 640c8 <__cxa_atexit@plt+0x57bf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq r2, ip, ror #22 │ │ │ │ + mvneq r2, r4, ror fp │ │ │ │ biceq lr, sp, r4, asr #6 │ │ │ │ biceq lr, sp, ip, lsl ip │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -89914,16 +89914,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strdeq r2, [r5, #160]! @ 0xa0 │ │ │ │ - ldrdeq r2, [r5, #216]! @ 0xd8 │ │ │ │ + strdeq r2, [r5, #168]! @ 0xa8 │ │ │ │ + mvneq r2, r0, ror #27 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ biceq lr, sp, r0, asr #4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ biceq lr, sp, r4, lsl #22 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -90047,15 +90047,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 643e8 <__cxa_atexit@plt+0x57f10> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ biceq lr, sp, r4, asr #18 │ │ │ │ - mvneq r2, ip, ror #16 │ │ │ │ + mvneq r2, r4, ror r8 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -90089,16 +90089,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 64494 <__cxa_atexit@plt+0x57fbc> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffff3d0 │ │ │ │ - mvneq r2, r0, ror #15 │ │ │ │ - mvneq r2, r8, asr #21 │ │ │ │ + mvneq r2, r8, ror #15 │ │ │ │ + ldrdeq r2, [r5, #160]! @ 0xa0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -90149,15 +90149,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq r2, ip, ror #12 │ │ │ │ + mvneq r2, r4, ror r6 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ biceq lr, sp, r8, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 645b4 <__cxa_atexit@plt+0x580dc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -90257,18 +90257,18 @@ │ │ │ │ bhi 64730 <__cxa_atexit@plt+0x58258> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 64738 <__cxa_atexit@plt+0x58260> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 312314 <__cxa_atexit@plt+0x305e3c> │ │ │ │ + b 7ac85c <__cxa_atexit@plt+0x7a0384> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, ror r4 │ │ │ │ + mvneq r2, r4, lsl #9 │ │ │ │ biceq lr, sp, r4, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 647cc <__cxa_atexit@plt+0x582f4> │ │ │ │ ldr r2, [pc, #144] @ 647ec <__cxa_atexit@plt+0x58314> │ │ │ │ @@ -90306,17 +90306,17 @@ │ │ │ │ ldr r7, [pc, #32] @ 647fc <__cxa_atexit@plt+0x58324> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - mvneq r2, r4, lsr #8 │ │ │ │ + mvneq r2, ip, lsr #8 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - mvneq r2, r4, asr r4 │ │ │ │ + mvneq r2, ip, asr r4 │ │ │ │ biceq sp, sp, ip, lsl ip │ │ │ │ biceq lr, sp, r0, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #80] @ 64868 <__cxa_atexit@plt+0x58390> │ │ │ │ ldr r3, [pc, #80] @ 6486c <__cxa_atexit@plt+0x58394> │ │ │ │ @@ -90337,15 +90337,15 @@ │ │ │ │ b 5485c <__cxa_atexit@plt+0x48384> │ │ │ │ ldr r7, [pc, #20] @ 64870 <__cxa_atexit@plt+0x58398> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r2, r8, asr #7 │ │ │ │ + ldrdeq r2, [r5, #48]! @ 0x30 │ │ │ │ @ instruction: 0x01cddb9c │ │ │ │ ldrdeq lr, [sp, #76] @ 0x4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 6490c <__cxa_atexit@plt+0x58434> │ │ │ │ str r8, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -90379,15 +90379,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r9 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - mvneq r2, ip, lsr #6 │ │ │ │ + mvneq r2, r4, lsr r3 │ │ │ │ strdeq sp, [sp, #172] @ 0xac │ │ │ │ biceq lr, sp, r4, lsr r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #80] @ 64984 <__cxa_atexit@plt+0x584ac> │ │ │ │ ldr r3, [pc, #80] @ 64988 <__cxa_atexit@plt+0x584b0> │ │ │ │ @@ -90408,15 +90408,15 @@ │ │ │ │ b 5485c <__cxa_atexit@plt+0x48384> │ │ │ │ ldr r7, [pc, #20] @ 6498c <__cxa_atexit@plt+0x584b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r2, ip, lsr #5 │ │ │ │ + strheq r2, [r5, #36]! @ 0x24 │ │ │ │ biceq sp, sp, r0, lsl #21 │ │ │ │ strheq lr, [sp, #48] @ 0x30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #156] @ 64a40 <__cxa_atexit@plt+0x58568> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r5 │ │ │ │ @@ -90533,15 +90533,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 64b7c <__cxa_atexit@plt+0x586a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r2, r8, ror r0 │ │ │ │ + mvneq r2, r0, lsl #1 │ │ │ │ strheq lr, [sp, #16] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #72] @ 64be0 <__cxa_atexit@plt+0x58708> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -90559,17 +90559,17 @@ │ │ │ │ ldr r3, [pc, #28] @ 64bec <__cxa_atexit@plt+0x58714> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq r2, r8, lsr r0 │ │ │ │ + mvneq r2, r0, asr #32 │ │ │ │ strdeq sp, [sp, #232] @ 0xe8 │ │ │ │ - mvneq r2, r4, lsl r0 │ │ │ │ + mvneq r2, ip, lsl r0 │ │ │ │ biceq lr, sp, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 64c1c <__cxa_atexit@plt+0x58744> │ │ │ │ ldr r2, [pc, #24] @ 64c20 <__cxa_atexit@plt+0x58748> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -90580,31 +90580,31 @@ │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ biceq sp, sp, r8, lsl #30 │ │ │ │ strdeq lr, [sp] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 8423d8 <__cxa_atexit@plt+0x835f00> │ │ │ │ + b acabf8 <__cxa_atexit@plt+0xabe720> │ │ │ │ biceq lr, sp, r4, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 64c70 <__cxa_atexit@plt+0x58798> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 64c78 <__cxa_atexit@plt+0x587a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 312314 <__cxa_atexit@plt+0x305e3c> │ │ │ │ + b 7ac85c <__cxa_atexit@plt+0x7a0384> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsr pc │ │ │ │ + mvneq r1, r4, asr #30 │ │ │ │ ldrdeq lr, [sp, #4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 64d0c <__cxa_atexit@plt+0x58834> │ │ │ │ ldr r2, [pc, #144] @ 64d2c <__cxa_atexit@plt+0x58854> │ │ │ │ @@ -90642,17 +90642,17 @@ │ │ │ │ ldr r7, [pc, #32] @ 64d3c <__cxa_atexit@plt+0x58864> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - mvneq r1, r4, ror #29 │ │ │ │ + mvneq r1, ip, ror #29 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - mvneq r1, r4, lsl pc │ │ │ │ + mvneq r1, ip, lsl pc │ │ │ │ ldrdeq sp, [sp, #108] @ 0x6c │ │ │ │ biceq lr, sp, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #80] @ 64da8 <__cxa_atexit@plt+0x588d0> │ │ │ │ ldr r3, [pc, #80] @ 64dac <__cxa_atexit@plt+0x588d4> │ │ │ │ @@ -90673,15 +90673,15 @@ │ │ │ │ b 5485c <__cxa_atexit@plt+0x48384> │ │ │ │ ldr r7, [pc, #20] @ 64db0 <__cxa_atexit@plt+0x588d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r1, r8, lsl #29 │ │ │ │ + stlexheq r1, r0, [r5] │ │ │ │ biceq sp, sp, ip, asr r6 │ │ │ │ strexbeq sp, ip, [sp] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 64e4c <__cxa_atexit@plt+0x58974> │ │ │ │ str r8, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -90715,15 +90715,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r9 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - mvneq r1, ip, ror #27 │ │ │ │ + strdeq r1, [r5, #212]! @ 0xd4 │ │ │ │ strheq sp, [sp, #92] @ 0x5c │ │ │ │ strdeq sp, [sp, #228] @ 0xe4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #80] @ 64ec4 <__cxa_atexit@plt+0x589ec> │ │ │ │ ldr r3, [pc, #80] @ 64ec8 <__cxa_atexit@plt+0x589f0> │ │ │ │ @@ -90744,15 +90744,15 @@ │ │ │ │ b 5485c <__cxa_atexit@plt+0x48384> │ │ │ │ ldr r7, [pc, #20] @ 64ecc <__cxa_atexit@plt+0x589f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r1, ip, ror #26 │ │ │ │ + mvneq r1, r4, ror sp │ │ │ │ biceq sp, sp, r0, asr #10 │ │ │ │ biceq sp, sp, r0, ror lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #156] @ 64f80 <__cxa_atexit@plt+0x58aa8> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r5 │ │ │ │ @@ -90869,15 +90869,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 650bc <__cxa_atexit@plt+0x58be4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r1, r8, lsr fp │ │ │ │ + mvneq r1, r0, asr #22 │ │ │ │ biceq sp, sp, r0, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #72] @ 65120 <__cxa_atexit@plt+0x58c48> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -90895,17 +90895,17 @@ │ │ │ │ ldr r3, [pc, #28] @ 6512c <__cxa_atexit@plt+0x58c54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strdeq r1, [r5, #168]! @ 0xa8 │ │ │ │ + mvneq r1, r0, lsl #22 │ │ │ │ strheq sp, [sp, #152] @ 0x98 │ │ │ │ - ldrdeq r1, [r5, #164]! @ 0xa4 │ │ │ │ + ldrdeq r1, [r5, #172]! @ 0xac │ │ │ │ strdeq sp, [sp, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 6515c <__cxa_atexit@plt+0x58c84> │ │ │ │ ldr r2, [pc, #24] @ 65160 <__cxa_atexit@plt+0x58c88> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -90916,15 +90916,15 @@ │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ biceq sp, sp, r8, asr #19 │ │ │ │ strheq sp, [sp, #176] @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 8423d8 <__cxa_atexit@plt+0x835f00> │ │ │ │ + b acabf8 <__cxa_atexit@plt+0xabe720> │ │ │ │ biceq sp, sp, r4, lsl ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #28 │ │ │ │ @@ -91005,19 +91005,19 @@ │ │ │ │ add r9, r3, #137 @ 0x89 │ │ │ │ ldr r3, [pc, #32] @ 652ec <__cxa_atexit@plt+0x58e14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add sl, r3, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq r1, r4, asr r9 │ │ │ │ - mvneq r1, ip, lsl #19 │ │ │ │ + mvneq r1, ip, asr r9 │ │ │ │ + @ instruction: 0x01e51994 │ │ │ │ biceq ip, sp, r4, lsl r3 │ │ │ │ - mvneq r1, ip, ror #18 │ │ │ │ - mvneq r1, ip, lsl r9 │ │ │ │ + mvneq r1, r4, ror r9 │ │ │ │ + mvneq r1, r4, lsr #18 │ │ │ │ biceq sp, sp, ip, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 65388 <__cxa_atexit@plt+0x58eb0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -91064,17 +91064,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ biceq sp, sp, r0, asr #9 │ │ │ │ - mvneq r1, r0, lsr r9 │ │ │ │ - mvneq r1, r8, lsr #21 │ │ │ │ - mvneq r1, r4, lsl #17 │ │ │ │ + mvneq r1, r8, lsr r9 │ │ │ │ + strheq r1, [r5, #160]! @ 0xa0 │ │ │ │ + mvneq r1, ip, lsl #17 │ │ │ │ biceq sp, sp, r8, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -91102,16 +91102,16 @@ │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ biceq sp, sp, r0, lsl #8 │ │ │ │ - mvneq r1, r0, ror r8 │ │ │ │ - mvneq r1, r8, ror #19 │ │ │ │ + mvneq r1, r8, ror r8 │ │ │ │ + strdeq r1, [r5, #144]! @ 0x90 │ │ │ │ biceq sp, sp, r4, lsl r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 654ac <__cxa_atexit@plt+0x58fd4> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -91123,16 +91123,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #20] @ 654b8 <__cxa_atexit@plt+0x58fe0> │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01cdd39c │ │ │ │ - mvneq r1, ip, lsl #16 │ │ │ │ - mvneq r1, r4, lsl #19 │ │ │ │ + mvneq r1, r4, lsl r8 │ │ │ │ + mvneq r1, ip, lsl #19 │ │ │ │ biceq sp, sp, r0, asr #17 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -91152,16 +91152,16 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ - mvneq r1, r4, lsr #15 │ │ │ │ - mvneq r1, ip, lsl r9 │ │ │ │ + mvneq r1, ip, lsr #15 │ │ │ │ + mvneq r1, r4, lsr #18 │ │ │ │ biceq sp, sp, ip, asr #16 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -91185,34 +91185,34 @@ │ │ │ │ ldr r7, [pc, #56] @ 655d0 <__cxa_atexit@plt+0x590f8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #44] @ 655d4 <__cxa_atexit@plt+0x590fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ - mvneq r1, r4, lsr #17 │ │ │ │ + mvneq r1, ip, lsr #17 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvneq r1, r4, lsl #17 │ │ │ │ + mvneq r1, ip, lsl #17 │ │ │ │ biceq sp, sp, r4, lsr #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 655fc <__cxa_atexit@plt+0x59124> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ biceq sp, sp, ip, ror r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 65638 <__cxa_atexit@plt+0x59160> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -91307,20 +91307,20 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ biceq sp, sp, ip, asr r1 │ │ │ │ - mvneq r1, ip, asr #11 │ │ │ │ - mvneq r1, r0, asr #14 │ │ │ │ + ldrdeq r1, [r5, #84]! @ 0x54 │ │ │ │ + mvneq r1, r8, asr #14 │ │ │ │ andeq r0, r0, r8, lsr #7 │ │ │ │ @ instruction: 0xffffede8 │ │ │ │ - mvneq r1, r4, ror r5 │ │ │ │ - mvneq r1, ip, ror #13 │ │ │ │ + mvneq r1, ip, ror r5 │ │ │ │ + strdeq r1, [r5, #100]! @ 0x64 │ │ │ │ ldrdeq sp, [sp, #80] @ 0x50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r2, [pc, #88] @ 65824 <__cxa_atexit@plt+0x5934c> │ │ │ │ @@ -91346,16 +91346,16 @@ │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ biceq sp, sp, r0, lsr r0 │ │ │ │ - mvneq r1, r0, lsr #9 │ │ │ │ - mvneq r1, r8, lsl r6 │ │ │ │ + mvneq r1, r8, lsr #9 │ │ │ │ + mvneq r1, r0, lsr #12 │ │ │ │ biceq sp, sp, r4, asr #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 6587c <__cxa_atexit@plt+0x593a4> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -91367,16 +91367,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #20] @ 65888 <__cxa_atexit@plt+0x593b0> │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq ip, sp, ip, asr #31 │ │ │ │ - mvneq r1, ip, lsr r4 │ │ │ │ - strheq r1, [r5, #84]! @ 0x54 │ │ │ │ + mvneq r1, r4, asr #8 │ │ │ │ + strheq r1, [r5, #92]! @ 0x5c │ │ │ │ strdeq sp, [sp, #64] @ 0x40 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -91396,16 +91396,16 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffee40 │ │ │ │ - ldrdeq r1, [r5, #52]! @ 0x34 │ │ │ │ - mvneq r1, ip, asr #10 │ │ │ │ + ldrdeq r1, [r5, #60]! @ 0x3c │ │ │ │ + mvneq r1, r4, asr r5 │ │ │ │ biceq sp, sp, ip, ror r4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -91429,34 +91429,34 @@ │ │ │ │ ldr r7, [pc, #56] @ 659a0 <__cxa_atexit@plt+0x594c8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #44] @ 659a4 <__cxa_atexit@plt+0x594cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffee0c │ │ │ │ - ldrdeq r1, [r5, #68]! @ 0x44 │ │ │ │ + ldrdeq r1, [r5, #76]! @ 0x4c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strheq r1, [r5, #68]! @ 0x44 │ │ │ │ + strheq r1, [r5, #76]! @ 0x4c │ │ │ │ ldrdeq sp, [sp, #52] @ 0x34 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 659cc <__cxa_atexit@plt+0x594f4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ biceq sp, sp, ip, lsr #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 65a08 <__cxa_atexit@plt+0x59530> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -91503,32 +91503,32 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffeaa4 │ │ │ │ - mvneq r1, r4, lsr r2 │ │ │ │ - mvneq r1, ip, lsr #7 │ │ │ │ + mvneq r1, ip, lsr r2 │ │ │ │ + strheq r1, [r5, #52]! @ 0x34 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ biceq sp, sp, r0, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #28] @ 65ae0 <__cxa_atexit@plt+0x59608> │ │ │ │ ldr r3, [pc, #28] @ 65ae4 <__cxa_atexit@plt+0x5960c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #16] @ 65ae8 <__cxa_atexit@plt+0x59610> │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ biceq ip, sp, r8, ror #26 │ │ │ │ - ldrdeq r1, [r5, #24]! │ │ │ │ - mvneq r1, r0, asr r3 │ │ │ │ + mvneq r1, r0, ror #3 │ │ │ │ + mvneq r1, r8, asr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -91541,15 +91541,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 65b40 <__cxa_atexit@plt+0x59668> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [r5, #48]! @ 0x30 │ │ │ │ + strdeq r1, [r5, #56]! @ 0x38 │ │ │ │ biceq sp, sp, r0, lsl #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -91563,15 +91563,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 65b98 <__cxa_atexit@plt+0x596c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r4, lsr #7 │ │ │ │ + mvneq r1, ip, lsr #7 │ │ │ │ biceq sp, sp, ip, lsr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -91585,15 +91585,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 65bf0 <__cxa_atexit@plt+0x59718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, asr r3 │ │ │ │ + mvneq r1, r8, asr r3 │ │ │ │ ldrdeq sp, [sp, #24] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -91607,15 +91607,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 65c48 <__cxa_atexit@plt+0x59770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [r5, #44]! @ 0x2c │ │ │ │ + mvneq r1, r4, lsl #6 │ │ │ │ biceq sp, sp, r4, lsl #3 │ │ │ │ biceq sp, sp, r0, ror #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -91662,19 +91662,19 @@ │ │ │ │ b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - mvneq r0, ip, lsl #30 │ │ │ │ + mvneq r0, r4, lsl pc │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - mvneq r0, r0, ror #31 │ │ │ │ - mvneq r1, ip, asr #4 │ │ │ │ - mvneq r0, r8, lsr #31 │ │ │ │ + mvneq r0, r8, ror #31 │ │ │ │ + mvneq r1, r4, asr r2 │ │ │ │ + strheq r0, [r5, #240]! @ 0xf0 │ │ │ │ biceq sp, sp, r8, ror r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 65d94 <__cxa_atexit@plt+0x598bc> │ │ │ │ mov r3, r5 │ │ │ │ @@ -91700,17 +91700,17 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvneq r0, ip, lsr #30 │ │ │ │ - @ instruction: 0x01e51198 │ │ │ │ - mvneq r0, ip, lsl #30 │ │ │ │ + mvneq r0, r4, lsr pc │ │ │ │ + mvneq r1, r0, lsr #3 │ │ │ │ + mvneq r0, r4, lsl pc │ │ │ │ biceq sp, sp, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 65e00 <__cxa_atexit@plt+0x59928> │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -91718,16 +91718,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 65e04 <__cxa_atexit@plt+0x5992c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ moveq r3, r7 │ │ │ │ addne r7, r2, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, asr #29 │ │ │ │ - mvneq r1, ip, lsr #2 │ │ │ │ + mvneq r0, ip, asr #29 │ │ │ │ + mvneq r1, r4, lsr r1 │ │ │ │ biceq ip, sp, r8, lsl lr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -91738,30 +91738,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 65e54 <__cxa_atexit@plt+0x5997c> │ │ │ │ ldr r3, [pc, #36] @ 65e6c <__cxa_atexit@plt+0x59994> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b bdb998 <__cxa_atexit@plt+0xbcf4c0> │ │ │ │ + b a0f83c <__cxa_atexit@plt+0xa03364> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ strheq ip, [sp, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 65e90 <__cxa_atexit@plt+0x599b8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b bdb998 <__cxa_atexit@plt+0xbcf4c0> │ │ │ │ + b a0f83c <__cxa_atexit@plt+0xa03364> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 65eb0 <__cxa_atexit@plt+0x599d8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -91825,15 +91825,15 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strexheq r0, ip, [r5] │ │ │ │ + mvneq r0, r4, lsr #31 │ │ │ │ biceq fp, sp, r4, asr #11 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -91912,15 +91912,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - mvneq r0, ip, lsr lr │ │ │ │ + mvneq r0, r4, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 6619c <__cxa_atexit@plt+0x59cc4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r1, r5 │ │ │ │ @@ -91950,15 +91950,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq r0, r0, lsr #27 │ │ │ │ + mvneq r0, r8, lsr #27 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 661f8 <__cxa_atexit@plt+0x59d20> │ │ │ │ @@ -91975,15 +91975,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r0, ip, lsr #26 │ │ │ │ + mvneq r0, r4, lsr sp │ │ │ │ biceq fp, sp, ip, asr #6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ ldrhi r0, [r4, #-8] │ │ │ │ @@ -92087,16 +92087,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r0, r8, lsl sl │ │ │ │ - mvneq r0, r4, lsl #23 │ │ │ │ + mvneq r0, r0, lsr #20 │ │ │ │ + mvneq r0, ip, lsl #23 │ │ │ │ biceq ip, sp, r0, lsr #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66410 <__cxa_atexit@plt+0x59f38> │ │ │ │ @@ -92184,16 +92184,16 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01e5089c │ │ │ │ - mvneq r0, r4, lsl #20 │ │ │ │ + mvneq r0, r4, lsr #17 │ │ │ │ + mvneq r0, ip, lsl #20 │ │ │ │ biceq ip, sp, ip, lsr #17 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -92389,16 +92389,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r0, r0, asr #9 │ │ │ │ - mvneq r0, r4, ror r3 │ │ │ │ + mvneq r0, r8, asr #9 │ │ │ │ + mvneq r0, ip, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66900 <__cxa_atexit@plt+0x5a428> │ │ │ │ ldr r1, [pc, #124] @ 66920 <__cxa_atexit@plt+0x5a448> │ │ │ │ @@ -92431,16 +92431,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r0, [r5, #32]! │ │ │ │ - mvneq r0, r0, lsl r3 │ │ │ │ + strdeq r0, [r5, #40]! @ 0x28 │ │ │ │ + mvneq r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 66968 <__cxa_atexit@plt+0x5a490> │ │ │ │ @@ -92451,15 +92451,15 @@ │ │ │ │ sub r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r0, r4, lsr #5 │ │ │ │ + mvneq r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 669e0 <__cxa_atexit@plt+0x5a508> │ │ │ │ ldr r1, [pc, #84] @ 669e8 <__cxa_atexit@plt+0x5a510> │ │ │ │ ldr r2, [pc, #84] @ 669ec <__cxa_atexit@plt+0x5a514> │ │ │ │ @@ -92481,27 +92481,27 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r0, r0, lsl #4 │ │ │ │ - mvneq r0, ip, ror r4 │ │ │ │ + mvneq r0, r8, lsl #4 │ │ │ │ + mvneq r0, r4, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #20] @ 66a1c <__cxa_atexit@plt+0x5a544> │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addgt r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, lsr r4 │ │ │ │ + mvneq r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 66a7c <__cxa_atexit@plt+0x5a5a4> │ │ │ │ add r3, r7, #8 │ │ │ │ @@ -92521,15 +92521,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq r0, r8, asr #2 │ │ │ │ + mvneq r0, r0, asr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 66af0 <__cxa_atexit@plt+0x5a618> │ │ │ │ ldr r3, [pc, #132] @ 66b30 <__cxa_atexit@plt+0x5a658> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -92565,15 +92565,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffbf1c │ │ │ │ biceq ip, sp, r8, lsr #2 │ │ │ │ - strdeq r0, [r5, #0]! │ │ │ │ + strdeq r0, [r5, #8]! │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66b84 <__cxa_atexit@plt+0x5a6ac> │ │ │ │ @@ -92801,15 +92801,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r4, asr #26 │ │ │ │ + mvneq pc, ip, asr #26 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ @@ -92885,15 +92885,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 6703c <__cxa_atexit@plt+0x5ab64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r4, ror fp @ │ │ │ │ + mvneq pc, ip, ror fp @ │ │ │ │ strdeq fp, [sp, #220] @ 0xdc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -93110,15 +93110,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrdeq pc, [r4, #176]! @ 0xb0 │ │ │ │ + ldrdeq pc, [r4, #184]! @ 0xb8 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ biceq fp, sp, r8, ror sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #32] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -93285,16 +93285,16 @@ │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ biceq fp, sp, r4, lsl #11 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffffac6c │ │ │ │ biceq fp, sp, ip, asr #4 │ │ │ │ - strheq pc, [r4, #108]! @ 0x6c @ │ │ │ │ - mvneq pc, r0, lsr r8 @ │ │ │ │ + mvneq pc, r4, asr #13 │ │ │ │ + mvneq pc, r8, lsr r8 @ │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ strheq fp, [sp, #116] @ 0x74 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -93327,15 +93327,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 67724 <__cxa_atexit@plt+0x5b24c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrdeq pc, [r4, #64]! @ 0x40 │ │ │ │ + ldrdeq pc, [r4, #72]! @ 0x48 │ │ │ │ biceq fp, sp, r8, lsl r7 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ b 67744 <__cxa_atexit@plt+0x5b26c> │ │ │ │ @@ -93358,15 +93358,15 @@ │ │ │ │ ldr r7, [pc, #136] @ 67814 <__cxa_atexit@plt+0x5b33c> │ │ │ │ mov r6, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #124] @ 67818 <__cxa_atexit@plt+0x5b340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 677f0 <__cxa_atexit@plt+0x5b318> │ │ │ │ ldr r7, [pc, #96] @ 6781c <__cxa_atexit@plt+0x5b344> │ │ │ │ ldr r3, [pc, #96] @ 67820 <__cxa_atexit@plt+0x5b348> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ @@ -93386,28 +93386,28 @@ │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strheq pc, [r4, #96]! @ 0x60 @ │ │ │ │ + strheq pc, [r4, #104]! @ 0x68 @ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x01e4f690 │ │ │ │ + @ instruction: 0x01e4f698 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ biceq fp, sp, ip, lsl r6 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 67848 <__cxa_atexit@plt+0x5b370> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92d20c <__cxa_atexit@plt+0x920d34> │ │ │ │ + b bb5a2c <__cxa_atexit@plt+0xba9554> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strdeq fp, [sp, #84] @ 0x54 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 6789c <__cxa_atexit@plt+0x5b3c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -93422,17 +93422,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 678a8 <__cxa_atexit@plt+0x5b3d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r7 │ │ │ │ b 1868f98 <__cxa_atexit@plt+0x185cac0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq pc, r0, asr #11 │ │ │ │ + mvneq pc, r8, asr #11 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq pc, r0, lsr #11 │ │ │ │ + mvneq pc, r8, lsr #11 │ │ │ │ @ instruction: 0x01cdb594 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 678d0 <__cxa_atexit@plt+0x5b3f8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -93569,24 +93569,24 @@ │ │ │ │ biceq r9, sp, r0, asr #21 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [pc, #4] @ 67af0 <__cxa_atexit@plt+0x5b618> │ │ │ │ add r8, pc, r8 │ │ │ │ - b bd9734 <__cxa_atexit@plt+0xbcd25c> │ │ │ │ + b a0d5d8 <__cxa_atexit@plt+0xa01100> │ │ │ │ strheq r9, [sp, #160] @ 0xa0 │ │ │ │ @ instruction: 0x01cd9a9c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [pc, #4] @ 67b14 <__cxa_atexit@plt+0x5b63c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b bd9734 <__cxa_atexit@plt+0xbcd25c> │ │ │ │ + b a0d5d8 <__cxa_atexit@plt+0xa01100> │ │ │ │ biceq r9, sp, ip, lsl #21 │ │ │ │ biceq fp, sp, r4, lsr #5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -93640,15 +93640,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 67c0c <__cxa_atexit@plt+0x5b734> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - mvneq pc, r4, lsl r0 @ │ │ │ │ + mvneq pc, ip, lsl r0 @ │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ biceq fp, sp, ip, lsr #4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ @@ -94302,19 +94302,19 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ @ instruction: 0xfffff654 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r4, lsl #17 │ │ │ │ andeq r0, r0, r0, lsr #17 │ │ │ │ biceq sl, sp, r0, asr #13 │ │ │ │ andeq r0, r0, ip, lsr sl │ │ │ │ - strdeq lr, [r4, #128]! @ 0x80 │ │ │ │ + strdeq lr, [r4, #136]! @ 0x88 │ │ │ │ andeq r0, r0, ip, ror sl │ │ │ │ andeq r0, r0, r4, ror #21 │ │ │ │ - strdeq lr, [r4, #132]! @ 0x84 │ │ │ │ - mvneq lr, ip, asr #17 │ │ │ │ + strdeq lr, [r4, #140]! @ 0x8c │ │ │ │ + ldrdeq lr, [r4, #132]! @ 0x84 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ @ instruction: 0xfffff748 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strheq sl, [sp, #120] @ 0x78 │ │ │ │ andeq r9, r0, sp, asr #1 │ │ │ │ @@ -94396,19 +94396,19 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffff5f8 │ │ │ │ andeq r0, r0, r8, asr #16 │ │ │ │ - mvneq lr, ip, asr #13 │ │ │ │ + ldrdeq lr, [r4, #100]! @ 0x64 │ │ │ │ andeq r0, r0, r8, asr r8 │ │ │ │ andeq r0, r0, r0, asr #17 │ │ │ │ - ldrdeq lr, [r4, #96]! @ 0x60 │ │ │ │ - mvneq lr, ip, lsr #13 │ │ │ │ + ldrdeq lr, [r4, #104]! @ 0x68 │ │ │ │ + strheq lr, [r4, #100]! @ 0x64 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ biceq sl, sp, r0, asr r6 │ │ │ │ andeq r1, r0, sp, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 68828 <__cxa_atexit@plt+0x5c350> │ │ │ │ @@ -94472,21 +94472,21 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq r0, r0, r8, lsl r7 │ │ │ │ - @ instruction: 0x01e4e59c │ │ │ │ + mvneq lr, r4, lsr #11 │ │ │ │ andeq r0, r0, r8, lsr #14 │ │ │ │ muleq r0, r0, r7 │ │ │ │ - mvneq lr, r0, lsr #11 │ │ │ │ - mvneq lr, ip, ror r5 │ │ │ │ + mvneq lr, r8, lsr #11 │ │ │ │ + mvneq lr, r4, lsl #11 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - mvneq lr, r0, lsl #14 │ │ │ │ + mvneq lr, r8, lsl #14 │ │ │ │ biceq sl, sp, ip, lsl r5 │ │ │ │ andeq r1, r0, sp, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 68968 <__cxa_atexit@plt+0x5c490> │ │ │ │ ldr r3, [pc, #272] @ 68a54 <__cxa_atexit@plt+0x5c57c> │ │ │ │ @@ -94550,23 +94550,23 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffff540 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - mvneq lr, ip, asr r4 │ │ │ │ + mvneq lr, r4, ror #8 │ │ │ │ andeq r0, r0, r8, ror #11 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - mvneq lr, r0, ror #8 │ │ │ │ - mvneq lr, ip, lsr r4 │ │ │ │ + mvneq lr, r8, ror #8 │ │ │ │ + mvneq lr, r4, asr #8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ biceq sl, sp, ip, lsr #5 │ │ │ │ - mvneq lr, r0, asr r3 │ │ │ │ - mvneq lr, r8, asr #9 │ │ │ │ + mvneq lr, r8, asr r3 │ │ │ │ + ldrdeq lr, [r4, #64]! @ 0x40 │ │ │ │ ldrdeq sl, [sp, #60] @ 0x3c │ │ │ │ andeq r1, r0, sp, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -94596,16 +94596,16 @@ │ │ │ │ b 5aa58 <__cxa_atexit@plt+0x4e580> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ biceq sl, sp, r8, asr #2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff500 │ │ │ │ - mvneq lr, r4, lsl r1 │ │ │ │ - mvneq lr, r4, asr r1 │ │ │ │ + mvneq lr, ip, lsl r1 │ │ │ │ + mvneq lr, ip, asr r1 │ │ │ │ biceq sl, sp, r0, asr #6 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -94653,19 +94653,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ @ instruction: 0xfffff4c4 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ - strheq lr, [r4, #44]! @ 0x2c │ │ │ │ + mvneq lr, r4, asr #5 │ │ │ │ andeq r0, r0, r8, asr #8 │ │ │ │ @ instruction: 0x000004b0 │ │ │ │ - mvneq lr, ip, lsr #5 │ │ │ │ - @ instruction: 0x01e4e29c │ │ │ │ + strheq lr, [r4, #36]! @ 0x24 │ │ │ │ + mvneq lr, r4, lsr #5 │ │ │ │ biceq sl, sp, r0, asr r2 │ │ │ │ andeq pc, r0, fp, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 68c1c <__cxa_atexit@plt+0x5c744> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ @@ -94702,19 +94702,19 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #32] @ 68cb0 <__cxa_atexit@plt+0x5c7d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 185de10 <__cxa_atexit@plt+0x1851938> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ - mvneq lr, r8, ror #3 │ │ │ │ + strdeq lr, [r4, #16]! │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq lr, [r4, #24]! │ │ │ │ - mvneq lr, r8, asr #3 │ │ │ │ + mvneq lr, r0, ror #3 │ │ │ │ + ldrdeq lr, [r4, #16]! │ │ │ │ biceq sl, sp, ip, lsl #3 │ │ │ │ andeq pc, r0, fp, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 68ce0 <__cxa_atexit@plt+0x5c808> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ @@ -94751,19 +94751,19 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #32] @ 68d74 <__cxa_atexit@plt+0x5c89c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 185de10 <__cxa_atexit@plt+0x1851938> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ - mvneq lr, r4, lsr #2 │ │ │ │ + mvneq lr, ip, lsr #2 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ - mvneq lr, r4, lsl r1 │ │ │ │ - mvneq lr, r4, lsl #2 │ │ │ │ + mvneq lr, ip, lsl r1 │ │ │ │ + mvneq lr, ip, lsl #2 │ │ │ │ biceq sl, sp, r8, asr #1 │ │ │ │ andeq r0, r0, ip, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -94872,19 +94872,19 @@ │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ @ instruction: 0xffffed74 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq sp, ip, asr pc │ │ │ │ + mvneq sp, r4, ror #30 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - mvneq sp, ip, asr #30 │ │ │ │ - mvneq sp, ip, lsr pc │ │ │ │ + mvneq sp, r4, asr pc │ │ │ │ + mvneq sp, r4, asr #30 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ biceq r9, sp, ip, ror #28 │ │ │ │ andeq r3, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 68fb8 <__cxa_atexit@plt+0x5cae0> │ │ │ │ ldr r2, [pc, #68] @ 68fbc <__cxa_atexit@plt+0x5cae4> │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -94902,16 +94902,16 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #16] @ 68fc4 <__cxa_atexit@plt+0x5caec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 185de10 <__cxa_atexit@plt+0x1851938> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strheq sp, [r4, #224]! @ 0xe0 │ │ │ │ - mvneq sp, r4, lsr #29 │ │ │ │ + strheq sp, [r4, #232]! @ 0xe8 │ │ │ │ + mvneq sp, ip, lsr #29 │ │ │ │ biceq r8, sp, ip, asr #11 │ │ │ │ andeq r3, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95067,17 +95067,17 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff058 │ │ │ │ - strheq sp, [r4, #144]! @ 0x90 │ │ │ │ + strheq sp, [r4, #152]! @ 0x98 │ │ │ │ @ instruction: 0xffffd578 │ │ │ │ - mvneq sp, r8, lsr sl │ │ │ │ + mvneq sp, r0, asr #20 │ │ │ │ @ instruction: 0xfffff098 │ │ │ │ biceq r9, sp, r8, lsr ip │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -95146,27 +95146,27 @@ │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #8] @ 69390 <__cxa_atexit@plt+0x5ceb8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 1843c74 <__cxa_atexit@plt+0x183779c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq sp, r4, lsr #21 │ │ │ │ + mvneq sp, ip, lsr #21 │ │ │ │ biceq r9, sp, r4, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 693bc <__cxa_atexit@plt+0x5cee4> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #8] @ 693c0 <__cxa_atexit@plt+0x5cee8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 1836ab4 <__cxa_atexit@plt+0x182a5dc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq sp, r4, ror sl │ │ │ │ + mvneq sp, ip, ror sl │ │ │ │ biceq r9, sp, r4, lsl #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 693f8 <__cxa_atexit@plt+0x5cf20> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -95323,26 +95323,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #20] @ 6965c <__cxa_atexit@plt+0x5d184> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - mvneq sp, ip, lsl sl │ │ │ │ + mvneq sp, r4, lsr #20 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - ldrdeq sp, [r4, #132]! @ 0x84 │ │ │ │ + ldrdeq sp, [r4, #140]! @ 0x8c │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ ldrdeq r8, [sp, #160] @ 0xa0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffc6fc │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ @ instruction: 0xffffc680 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - mvneq sp, ip, lsl #18 │ │ │ │ + mvneq sp, r4, lsl r9 │ │ │ │ biceq r9, sp, r4, asr #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 696bc <__cxa_atexit@plt+0x5d1e4> │ │ │ │ ldr r3, [pc, #152] @ 6973c <__cxa_atexit@plt+0x5d264> │ │ │ │ @@ -95507,19 +95507,19 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strdeq r9, [sp, #88] @ 0x58 │ │ │ │ - mvneq sp, r8, lsl #12 │ │ │ │ + mvneq sp, r0, lsl r6 │ │ │ │ biceq r9, sp, r8, lsl r6 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ biceq r9, sp, r4, ror #6 │ │ │ │ - mvneq sp, r8, lsr r6 │ │ │ │ + mvneq sp, r0, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6997c <__cxa_atexit@plt+0x5d4a4> │ │ │ │ @@ -95528,15 +95528,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ - mvneq sp, r4, lsr r4 │ │ │ │ + mvneq sp, ip, lsr r4 │ │ │ │ biceq r9, sp, r8, ror r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 699ec <__cxa_atexit@plt+0x5d514> │ │ │ │ @@ -95567,19 +95567,19 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ biceq r9, sp, r8, lsl #10 │ │ │ │ - mvneq sp, ip, lsl r5 │ │ │ │ + mvneq sp, r4, lsr #10 │ │ │ │ biceq r9, sp, r0, lsr r5 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ biceq r9, sp, r4, ror r2 │ │ │ │ - mvneq sp, ip, asr #10 │ │ │ │ + mvneq sp, r4, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 69a6c <__cxa_atexit@plt+0x5d594> │ │ │ │ @@ -95588,15 +95588,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ - mvneq sp, r4, asr #6 │ │ │ │ + mvneq sp, ip, asr #6 │ │ │ │ biceq r9, sp, r8, lsr #9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69aac <__cxa_atexit@plt+0x5d5d4> │ │ │ │ @@ -95651,17 +95651,17 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ strdeq r9, [sp, #48] @ 0x30 │ │ │ │ strdeq r9, [sp, #52] @ 0x34 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ biceq r9, sp, ip, lsr r1 │ │ │ │ - mvneq sp, r8, lsl r4 │ │ │ │ + mvneq sp, r0, lsr #8 │ │ │ │ biceq r9, sp, r0, asr #7 │ │ │ │ - ldrdeq sp, [r4, #56]! @ 0x38 │ │ │ │ + mvneq sp, r0, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 69bb4 <__cxa_atexit@plt+0x5d6dc> │ │ │ │ @@ -95670,15 +95670,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ - strdeq sp, [r4, #28]! │ │ │ │ + mvneq sp, r4, lsl #4 │ │ │ │ biceq r9, sp, r0, lsl #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 69c3c <__cxa_atexit@plt+0x5d764> │ │ │ │ @@ -95724,15 +95724,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 69c98 <__cxa_atexit@plt+0x5d7c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, lsl #31 │ │ │ │ + strexheq ip, r0, [r4] │ │ │ │ biceq r9, sp, r8, lsr #32 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69ce0 <__cxa_atexit@plt+0x5d808> │ │ │ │ @@ -95857,15 +95857,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - mvneq ip, r0, asr #27 │ │ │ │ + mvneq ip, r8, asr #27 │ │ │ │ biceq r8, sp, r8, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -95886,15 +95886,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 13f1488 <__cxa_atexit@plt+0x13e4fb0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - mvneq ip, r0, lsr #26 │ │ │ │ + mvneq ip, r8, lsr #26 │ │ │ │ biceq r9, sp, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69f74 <__cxa_atexit@plt+0x5da9c> │ │ │ │ ldr r2, [pc, #56] @ 69f7c <__cxa_atexit@plt+0x5daa4> │ │ │ │ @@ -95910,16 +95910,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 13f1488 <__cxa_atexit@plt+0x13e4fb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r8, [sp, #248] @ 0xf8 │ │ │ │ - mvneq ip, r8, asr #24 │ │ │ │ - mvneq ip, r4, lsr #25 │ │ │ │ + mvneq ip, r0, asr ip │ │ │ │ + mvneq ip, ip, lsr #25 │ │ │ │ biceq r8, sp, r8, ror #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a008 <__cxa_atexit@plt+0x5db30> │ │ │ │ @@ -95943,26 +95943,26 @@ │ │ │ │ str r2, [sl, #12]! │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [sl, #-8] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ str r0, [sl, #8] │ │ │ │ str r0, [sl, #-4] │ │ │ │ - b bcd198 <__cxa_atexit@plt+0xbc0cc0> │ │ │ │ + b a0103c <__cxa_atexit@plt+0x9f4b64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ strheq r8, [sp, #188] @ 0xbc │ │ │ │ - mvneq ip, r4, asr #23 │ │ │ │ + mvneq ip, ip, asr #23 │ │ │ │ biceq r8, sp, ip, lsl pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a084 <__cxa_atexit@plt+0x5dbac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -95977,17 +95977,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 13f1488 <__cxa_atexit@plt+0x13e4fb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r4, asr #22 │ │ │ │ - mvneq ip, ip, asr #29 │ │ │ │ - @ instruction: 0x01e4cb90 │ │ │ │ + mvneq ip, ip, asr #22 │ │ │ │ + ldrdeq ip, [r4, #228]! @ 0xe4 │ │ │ │ + @ instruction: 0x01e4cb98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ stlexbeq r8, r8, [sp] │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -96007,17 +96007,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 13f1488 <__cxa_atexit@plt+0x13e4fb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, ip, asr #21 │ │ │ │ - mvneq ip, r8, asr lr │ │ │ │ - mvneq ip, r8, lsl fp │ │ │ │ + ldrdeq ip, [r4, #164]! @ 0xa4 │ │ │ │ + mvneq ip, r0, ror #28 │ │ │ │ + mvneq ip, r0, lsr #22 │ │ │ │ biceq r8, sp, ip, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a19c <__cxa_atexit@plt+0x5dcc4> │ │ │ │ @@ -96044,27 +96044,27 @@ │ │ │ │ str r0, [sl, #28] │ │ │ │ stm r1, {r0, r8, sl} │ │ │ │ str lr, [sl, #20]! │ │ │ │ ldr r5, [pc, #56] @ 6a1c8 <__cxa_atexit@plt+0x5dcf0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b bcd198 <__cxa_atexit@plt+0xbc0cc0> │ │ │ │ + b a0103c <__cxa_atexit@plt+0x9f4b64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - mvneq ip, ip, lsr sl │ │ │ │ - mvneq ip, r8, lsr #27 │ │ │ │ + mvneq ip, r4, asr #20 │ │ │ │ + strheq ip, [r4, #208]! @ 0xd0 │ │ │ │ @ instruction: 0x01cd7d98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a21c <__cxa_atexit@plt+0x5dd44> │ │ │ │ ldr r2, [pc, #56] @ 6a224 <__cxa_atexit@plt+0x5dd4c> │ │ │ │ @@ -96080,16 +96080,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 13f1488 <__cxa_atexit@plt+0x13e4fb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, sp, r8, ror sp │ │ │ │ - mvneq ip, r0, lsr #19 │ │ │ │ - strdeq ip, [r4, #156]! @ 0x9c │ │ │ │ + mvneq ip, r8, lsr #19 │ │ │ │ + mvneq ip, r4, lsl #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -96117,15 +96117,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - mvneq ip, ip, lsl r9 │ │ │ │ + mvneq ip, r4, lsr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -96158,15 +96158,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvneq ip, ip, lsl #17 │ │ │ │ + @ instruction: 0x01e4c894 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a3c4 <__cxa_atexit@plt+0x5deec> │ │ │ │ @@ -96235,15 +96235,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - strdeq ip, [r4, #168]! @ 0xa8 │ │ │ │ + mvneq ip, r0, lsl #22 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -96328,15 +96328,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6a60c <__cxa_atexit@plt+0x5e134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, asr #18 │ │ │ │ + mvneq ip, r8, asr #18 │ │ │ │ biceq r8, sp, r0, lsr #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -96350,15 +96350,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6a664 <__cxa_atexit@plt+0x5e18c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, ror r8 │ │ │ │ + mvneq ip, r0, lsl #17 │ │ │ │ biceq r8, sp, ip, asr #18 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -96374,15 +96374,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6a6c4 <__cxa_atexit@plt+0x5e1ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, lsl #11 │ │ │ │ + mvneq ip, r8, lsl #11 │ │ │ │ strdeq r8, [sp, #128] @ 0x80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -96396,15 +96396,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6a71c <__cxa_atexit@plt+0x5e244> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, asr r8 │ │ │ │ + mvneq ip, r8, asr r8 │ │ │ │ biceq r8, sp, r0, lsr #17 │ │ │ │ @ instruction: 0x01b635c2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -96500,22 +96500,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 6a8d4 <__cxa_atexit@plt+0x5e3fc> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b bb9cb8 <__cxa_atexit@plt+0xbad7e0> │ │ │ │ + b 9edb5c <__cxa_atexit@plt+0x9e1684> │ │ │ │ ldr r7, [pc, #20] @ 6a8d8 <__cxa_atexit@plt+0x5e400> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ biceq r8, sp, ip, lsr #15 │ │ │ │ - mvneq ip, ip, asr #7 │ │ │ │ - @ instruction: 0x01e4c694 │ │ │ │ + ldrdeq ip, [r4, #52]! @ 0x34 │ │ │ │ + @ instruction: 0x01e4c69c │ │ │ │ biceq r8, sp, ip, lsl #15 │ │ │ │ biceq r8, sp, r0, ror #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -96559,22 +96559,22 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b bb9da8 <__cxa_atexit@plt+0xbad8d0> │ │ │ │ + b 9edc4c <__cxa_atexit@plt+0x9e1774> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ biceq r8, sp, r8, lsr r7 │ │ │ │ - mvneq ip, r4, ror #5 │ │ │ │ - strheq ip, [r4, #84]! @ 0x54 │ │ │ │ + mvneq ip, ip, ror #5 │ │ │ │ + strheq ip, [r4, #92]! @ 0x5c │ │ │ │ strdeq r8, [sp, #108] @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #136] @ 6aa60 <__cxa_atexit@plt+0x5e588> │ │ │ │ mov r2, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -96605,19 +96605,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ add r2, r1, #2 │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b bb9da8 <__cxa_atexit@plt+0xbad8d0> │ │ │ │ + b 9edc4c <__cxa_atexit@plt+0x9e1774> │ │ │ │ muleq r0, r0, r0 │ │ │ │ biceq r8, sp, r4, lsl #13 │ │ │ │ - mvneq ip, r4, lsr r2 │ │ │ │ - mvneq ip, r0, lsl #10 │ │ │ │ + mvneq ip, ip, lsr r2 │ │ │ │ + mvneq ip, r8, lsl #10 │ │ │ │ biceq r8, sp, r0, asr r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ @@ -96636,30 +96636,30 @@ │ │ │ │ ldr r3, [pc, #32] @ 6aae4 <__cxa_atexit@plt+0x5e60c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b bb9da8 <__cxa_atexit@plt+0xbad8d0> │ │ │ │ + b 9edc4c <__cxa_atexit@plt+0x9e1774> │ │ │ │ biceq r8, sp, r8, lsl #12 │ │ │ │ - strheq ip, [r4, #20]! │ │ │ │ - mvneq ip, r0, lsl #9 │ │ │ │ + strheq ip, [r4, #28]! │ │ │ │ + mvneq ip, r8, lsl #9 │ │ │ │ biceq r8, sp, r4, ror #11 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ab18 <__cxa_atexit@plt+0x5e640> │ │ │ │ ldr r3, [pc, #28] @ 6ab28 <__cxa_atexit@plt+0x5e650> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b bb9c38 <__cxa_atexit@plt+0xbad760> │ │ │ │ + b 9edadc <__cxa_atexit@plt+0x9e1604> │ │ │ │ ldr r7, [pc, #12] @ 6ab2c <__cxa_atexit@plt+0x5e654> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ biceq r8, sp, r4, asr #11 │ │ │ │ biceq r8, sp, r0, lsr #11 │ │ │ │ @@ -96685,22 +96685,22 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r7, [r3, #12] │ │ │ │ ldr r3, [pc, #32] @ 6abb8 <__cxa_atexit@plt+0x5e6e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bb9cb8 <__cxa_atexit@plt+0xbad7e0> │ │ │ │ + b 9edb5c <__cxa_atexit@plt+0x9e1684> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ ldrdeq r8, [sp, #64] @ 0x40 │ │ │ │ - mvneq ip, ip, ror #1 │ │ │ │ - strheq ip, [r4, #48]! @ 0x30 │ │ │ │ + strdeq ip, [r4, #4]! │ │ │ │ + strheq ip, [r4, #56]! @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6abfc <__cxa_atexit@plt+0x5e724> │ │ │ │ ldr r2, [pc, #44] @ 6ac04 <__cxa_atexit@plt+0x5e72c> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -96708,35 +96708,35 @@ │ │ │ │ ldr r0, [pc, #36] @ 6ac08 <__cxa_atexit@plt+0x5e730> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bb9c38 <__cxa_atexit@plt+0xbad760> │ │ │ │ + b 9edadc <__cxa_atexit@plt+0x9e1604> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strheq fp, [r4, #244]! @ 0xf4 │ │ │ │ + strheq fp, [r4, #252]! @ 0xfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6ac28 <__cxa_atexit@plt+0x5e750> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b bb9d28 <__cxa_atexit@plt+0xbad850> │ │ │ │ + b 9edbcc <__cxa_atexit@plt+0x9e16f4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6ac48 <__cxa_atexit@plt+0x5e770> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mvneq fp, r4, asr #31 │ │ │ │ + mvneq fp, ip, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ biceq r8, sp, r8, ror #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -96768,67 +96768,67 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ ldr r5, [pc, #68] @ 6ad20 <__cxa_atexit@plt+0x5e848> │ │ │ │ str r3, [r3, #20] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, ip │ │ │ │ - b bb9cb8 <__cxa_atexit@plt+0xbad7e0> │ │ │ │ + b 9edb5c <__cxa_atexit@plt+0x9e1684> │ │ │ │ mov r6, r3 │ │ │ │ b 6acfc <__cxa_atexit@plt+0x5e824> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 6ad0c <__cxa_atexit@plt+0x5e834> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ biceq r8, sp, r8, ror #7 │ │ │ │ biceq r8, sp, r0, lsr #7 │ │ │ │ - mvneq fp, r0, asr #31 │ │ │ │ - @ instruction: 0x01e4c294 │ │ │ │ + mvneq fp, r8, asr #31 │ │ │ │ + @ instruction: 0x01e4c29c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ad58 <__cxa_atexit@plt+0x5e880> │ │ │ │ ldr r3, [pc, #32] @ 6ad60 <__cxa_atexit@plt+0x5e888> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 6ad64 <__cxa_atexit@plt+0x5e88c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b bb9c38 <__cxa_atexit@plt+0xbad760> │ │ │ │ + b 9edadc <__cxa_atexit@plt+0x9e1604> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq fp, ip, asr #28 │ │ │ │ + mvneq fp, r4, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6ad84 <__cxa_atexit@plt+0x5e8ac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b bb9d28 <__cxa_atexit@plt+0xbad850> │ │ │ │ + b 9edbcc <__cxa_atexit@plt+0x9e16f4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 6adb4 <__cxa_atexit@plt+0x5e8dc> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 6adb8 <__cxa_atexit@plt+0x5e8e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - strheq fp, [r4, #232]! @ 0xe8 │ │ │ │ - mvneq fp, r8, asr lr │ │ │ │ + mvneq fp, r0, asr #29 │ │ │ │ + mvneq fp, r0, ror #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -96840,15 +96840,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, lsr #27 │ │ │ │ + strheq fp, [r4, #212]! @ 0xd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96859,40 +96859,40 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r0, lsr #28 │ │ │ │ + mvneq fp, r8, lsr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ae90 <__cxa_atexit@plt+0x5e9b8> │ │ │ │ ldr r3, [pc, #36] @ 6ae98 <__cxa_atexit@plt+0x5e9c0> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #20] @ 6ae9c <__cxa_atexit@plt+0x5e9c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b bb9c38 <__cxa_atexit@plt+0xbad760> │ │ │ │ + b 9edadc <__cxa_atexit@plt+0x9e1604> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq fp, r4, lsl sp │ │ │ │ + mvneq fp, ip, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6aebc <__cxa_atexit@plt+0x5e9e4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b bb9d28 <__cxa_atexit@plt+0xbad850> │ │ │ │ + b 9edbcc <__cxa_atexit@plt+0x9e16f4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96914,15 +96914,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq ip, r8, lsr #32 │ │ │ │ + mvneq ip, r0, lsr r0 │ │ │ │ biceq r8, sp, r4, lsl r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ @@ -96955,29 +96955,29 @@ │ │ │ │ stmdb r5, {r2, lr} │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r5, [pc, #72] @ 6b010 <__cxa_atexit@plt+0x5eb38> │ │ │ │ str r3, [r3, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r5, sl │ │ │ │ - b bb9cb8 <__cxa_atexit@plt+0xbad7e0> │ │ │ │ + b 9edb5c <__cxa_atexit@plt+0x9e1684> │ │ │ │ mov r6, r3 │ │ │ │ b 6afe8 <__cxa_atexit@plt+0x5eb10> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 6aff8 <__cxa_atexit@plt+0x5eb20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ biceq r8, sp, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ biceq r8, sp, r8, asr #1 │ │ │ │ - mvneq fp, r8, ror #25 │ │ │ │ + strdeq fp, [r4, #192]! @ 0xc0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - strexheq fp, ip, [r4] │ │ │ │ + mvneq fp, r4, lsr #31 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ ldrdeq r8, [sp] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ sub r9, r5, #20 │ │ │ │ @@ -97009,33 +97009,33 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ str r5, [r3, #8] │ │ │ │ ldr r5, [pc, #88] @ 6b0f8 <__cxa_atexit@plt+0x5ec20> │ │ │ │ str r3, [r3, #20] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r9 │ │ │ │ - b bb9cb8 <__cxa_atexit@plt+0xbad7e0> │ │ │ │ + b 9edb5c <__cxa_atexit@plt+0x9e1684> │ │ │ │ mov r6, r3 │ │ │ │ b 6b0c0 <__cxa_atexit@plt+0x5ebe8> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 6b0dc <__cxa_atexit@plt+0x5ec04> │ │ │ │ ldr r3, [pc, #20] @ 6b0e0 <__cxa_atexit@plt+0x5ec08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ biceq r8, sp, r4, lsr #32 │ │ │ │ - ldrdeq fp, [r4, #184]! @ 0xb8 │ │ │ │ + mvneq fp, r0, ror #23 │ │ │ │ biceq r7, sp, r8, ror #31 │ │ │ │ - mvneq fp, r8, lsl #24 │ │ │ │ - ldrdeq fp, [r4, #236]! @ 0xec │ │ │ │ + mvneq fp, r0, lsl ip │ │ │ │ + mvneq fp, r4, ror #29 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ - mvneq fp, ip, lsl ip │ │ │ │ + mvneq fp, r4, lsr #24 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r8 │ │ │ │ @@ -97045,23 +97045,23 @@ │ │ │ │ str r9, [r5] │ │ │ │ ldr r1, [pc, #48] @ 6b15c <__cxa_atexit@plt+0x5ec84> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ mov r9, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add sl, r1, #1 │ │ │ │ - b bcc1e0 <__cxa_atexit@plt+0xbbfd08> │ │ │ │ + b a00084 <__cxa_atexit@plt+0x9f3bac> │ │ │ │ ldr r7, [pc, #24] @ 6b160 <__cxa_atexit@plt+0x5ec88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ biceq r8, sp, ip, lsr #32 │ │ │ │ - mvneq fp, r0, lsr fp │ │ │ │ + mvneq fp, r8, lsr fp │ │ │ │ biceq r8, sp, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b194 <__cxa_atexit@plt+0x5ecbc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -97069,15 +97069,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 181f2b4 <__cxa_atexit@plt+0x1812ddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, lsl sl │ │ │ │ + mvneq fp, r0, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b238 <__cxa_atexit@plt+0x5ed60> │ │ │ │ ldr r1, [pc, #152] @ 6b258 <__cxa_atexit@plt+0x5ed80> │ │ │ │ @@ -97117,17 +97117,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrdeq fp, [r4, #148]! @ 0x94 │ │ │ │ + ldrdeq fp, [r4, #156]! @ 0x9c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq fp, r0, asr sl │ │ │ │ + mvneq fp, r8, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6b284 <__cxa_atexit@plt+0x5edac> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -97149,15 +97149,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - mvneq fp, ip, asr #19 │ │ │ │ + ldrdeq fp, [r4, #148]! @ 0x94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6b33c <__cxa_atexit@plt+0x5ee64> │ │ │ │ @@ -97181,15 +97181,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvneq fp, r8, ror #17 │ │ │ │ + strdeq fp, [r4, #128]! @ 0x80 │ │ │ │ biceq r7, sp, r4, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b3b0 <__cxa_atexit@plt+0x5eed8> │ │ │ │ ldr r2, [pc, #56] @ 6b3b8 <__cxa_atexit@plt+0x5eee0> │ │ │ │ @@ -97201,46 +97201,46 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 6b3c0 <__cxa_atexit@plt+0x5eee8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b bcc1e0 <__cxa_atexit@plt+0xbbfd08> │ │ │ │ + b a00084 <__cxa_atexit@plt+0x9f3bac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, sp, ip, asr #27 │ │ │ │ - mvneq fp, r8, lsl #16 │ │ │ │ - mvneq fp, r4, asr #17 │ │ │ │ + mvneq fp, r0, lsl r8 │ │ │ │ + mvneq fp, ip, asr #17 │ │ │ │ @ instruction: 0x01cd7d9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b3f4 <__cxa_atexit@plt+0x5ef1c> │ │ │ │ ldr r2, [pc, #28] @ 6b404 <__cxa_atexit@plt+0x5ef2c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b bb9c38 <__cxa_atexit@plt+0xbad760> │ │ │ │ + b 9edadc <__cxa_atexit@plt+0x9e1604> │ │ │ │ ldr r7, [pc, #12] @ 6b408 <__cxa_atexit@plt+0x5ef30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ biceq r7, sp, ip, ror sp │ │ │ │ biceq r7, sp, r8, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6b42c <__cxa_atexit@plt+0x5ef54> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b bb9d28 <__cxa_atexit@plt+0xbad850> │ │ │ │ + b 9edbcc <__cxa_atexit@plt+0x9e16f4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ biceq r7, sp, r4, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -97266,30 +97266,30 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldrdeq fp, [r4, #160]! @ 0xa0 │ │ │ │ + ldrdeq fp, [r4, #168]! @ 0xa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b4e4 <__cxa_atexit@plt+0x5f00c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 6b4ec <__cxa_atexit@plt+0x5f014> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 13f1488 <__cxa_atexit@plt+0x13e4fb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, asr #13 │ │ │ │ + ldrdeq fp, [r4, #96]! @ 0x60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b524 <__cxa_atexit@plt+0x5f04c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -97297,15 +97297,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, lsl #13 │ │ │ │ + @ instruction: 0x01e4b690 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -97338,16 +97338,16 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 13f1488 <__cxa_atexit@plt+0x13e4fb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [r4, #80]! @ 0x50 │ │ │ │ - mvneq fp, r0, asr r6 │ │ │ │ + strdeq fp, [r4, #88]! @ 0x58 │ │ │ │ + mvneq fp, r8, asr r6 │ │ │ │ strdeq r7, [sp, #176] @ 0xb0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -97372,15 +97372,15 @@ │ │ │ │ ldr r1, [pc, #64] @ 6b684 <__cxa_atexit@plt+0x5f1ac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #24]! │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ - b bcd198 <__cxa_atexit@plt+0xbc0cc0> │ │ │ │ + b a0103c <__cxa_atexit@plt+0x9f4b64> │ │ │ │ ldr r7, [pc, #36] @ 6b688 <__cxa_atexit@plt+0x5f1b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -97411,32 +97411,32 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 6b708 <__cxa_atexit@plt+0x5f230> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b bb9da8 <__cxa_atexit@plt+0xbad8d0> │ │ │ │ + b 9edc4c <__cxa_atexit@plt+0x9e1774> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r7, sp, r0, ror #22 │ │ │ │ - mvneq fp, r8, ror r8 │ │ │ │ - mvneq fp, r0, ror #16 │ │ │ │ + mvneq fp, r0, lsl #17 │ │ │ │ + mvneq fp, r8, ror #16 │ │ │ │ @ instruction: 0x01cd7b94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b73c <__cxa_atexit@plt+0x5f264> │ │ │ │ ldr r2, [pc, #28] @ 6b74c <__cxa_atexit@plt+0x5f274> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b bb9c38 <__cxa_atexit@plt+0xbad760> │ │ │ │ + b 9edadc <__cxa_atexit@plt+0x9e1604> │ │ │ │ ldr r7, [pc, #12] @ 6b750 <__cxa_atexit@plt+0x5f278> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ biceq r7, sp, r0, lsl #23 │ │ │ │ biceq r7, sp, r0, asr fp │ │ │ │ @@ -97497,26 +97497,26 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #64] @ 6b87c <__cxa_atexit@plt+0x5f3a4> │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r0 │ │ │ │ - b bccd88 <__cxa_atexit@plt+0xbc08b0> │ │ │ │ + b a00c2c <__cxa_atexit@plt+0x9f4754> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq fp, r8, asr #15 │ │ │ │ - mvneq fp, r8, asr r4 │ │ │ │ + ldrdeq fp, [r4, #112]! @ 0x70 │ │ │ │ + mvneq fp, r0, ror #8 │ │ │ │ + strheq fp, [r4, #120]! @ 0x78 │ │ │ │ strheq fp, [r4, #112]! @ 0x70 │ │ │ │ - mvneq fp, r8, lsr #15 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - mvneq fp, r8, lsr #8 │ │ │ │ + mvneq fp, r0, lsr r4 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - mvneq fp, r8, lsr #14 │ │ │ │ + mvneq fp, r0, lsr r7 │ │ │ │ biceq r7, sp, r4, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -97528,15 +97528,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, asr #7 │ │ │ │ + mvneq fp, ip, asr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b908 <__cxa_atexit@plt+0x5f430> │ │ │ │ ldr r2, [pc, #40] @ 6b910 <__cxa_atexit@plt+0x5f438> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -97547,15 +97547,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvneq fp, r8, lsr #5 │ │ │ │ + strheq fp, [r4, #32]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b94c <__cxa_atexit@plt+0x5f474> │ │ │ │ @@ -97594,16 +97594,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, lsl #6 │ │ │ │ - mvneq fp, ip, asr r2 │ │ │ │ + mvneq fp, ip, lsl #6 │ │ │ │ + mvneq fp, r4, ror #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6ba48 <__cxa_atexit@plt+0x5f570> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -97632,42 +97632,42 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq fp, r4, lsl #3 │ │ │ │ - mvneq fp, ip, lsl #10 │ │ │ │ + mvneq fp, ip, lsl #3 │ │ │ │ + mvneq fp, r4, lsl r5 │ │ │ │ biceq r7, sp, ip, asr #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6baa0 <__cxa_atexit@plt+0x5f5c8> │ │ │ │ ldr r2, [pc, #28] @ 6bab0 <__cxa_atexit@plt+0x5f5d8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b bb9c38 <__cxa_atexit@plt+0xbad760> │ │ │ │ + b 9edadc <__cxa_atexit@plt+0x9e1604> │ │ │ │ ldr r7, [pc, #12] @ 6bab4 <__cxa_atexit@plt+0x5f5dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ biceq r7, sp, r4, lsr #16 │ │ │ │ biceq r7, sp, r8, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6bad8 <__cxa_atexit@plt+0x5f600> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b bb9d28 <__cxa_atexit@plt+0xbad850> │ │ │ │ + b 9edbcc <__cxa_atexit@plt+0x9e16f4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ biceq r7, sp, r4, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -97689,15 +97689,15 @@ │ │ │ │ str r1, [sl, #24] │ │ │ │ bhi 6bb5c <__cxa_atexit@plt+0x5f684> │ │ │ │ ldr r2, [pc, #60] @ 6bb7c <__cxa_atexit@plt+0x5f6a4> │ │ │ │ sub lr, r5, #4 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r8, r9, sl} │ │ │ │ - b bb9c38 <__cxa_atexit@plt+0xbad760> │ │ │ │ + b 9edadc <__cxa_atexit@plt+0x9e1604> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldr r7, [pc, #20] @ 6bb78 <__cxa_atexit@plt+0x5f6a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -97742,15 +97742,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 6bc24 <__cxa_atexit@plt+0x5f74c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ biceq r7, sp, r0, ror #14 │ │ │ │ - mvneq fp, ip, ror r0 │ │ │ │ + mvneq fp, r4, lsl #1 │ │ │ │ biceq r7, sp, r0, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 6bc74 <__cxa_atexit@plt+0x5f79c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -97765,30 +97765,30 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrdeq r7, [sp, #108] @ 0x6c │ │ │ │ - strdeq sl, [r4, #248]! @ 0xf8 │ │ │ │ + mvneq fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 6bcb4 <__cxa_atexit@plt+0x5f7dc> │ │ │ │ ldr r3, [pc, #36] @ 6bcb8 <__cxa_atexit@plt+0x5f7e0> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01cd769c │ │ │ │ - strheq sl, [r4, #244]! @ 0xf4 │ │ │ │ + strheq sl, [r4, #252]! @ 0xfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6bd4c <__cxa_atexit@plt+0x5f874> │ │ │ │ ldr r1, [pc, #144] @ 6bd6c <__cxa_atexit@plt+0x5f894> │ │ │ │ @@ -97826,17 +97826,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - strheq sl, [r4, #232]! @ 0xe8 │ │ │ │ - mvneq sl, r0, lsl pc │ │ │ │ - mvneq sl, r8, lsr pc │ │ │ │ + mvneq sl, r0, asr #29 │ │ │ │ + mvneq sl, r8, lsl pc │ │ │ │ + mvneq sl, r0, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 6bdc0 <__cxa_atexit@plt+0x5f8e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -97855,16 +97855,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sl, ip, lsl #29 │ │ │ │ - strheq sl, [r4, #224]! @ 0xe0 │ │ │ │ + stlexheq sl, r4, [r4] │ │ │ │ + strheq sl, [r4, #232]! @ 0xe8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6be48 <__cxa_atexit@plt+0x5f970> │ │ │ │ @@ -97888,15 +97888,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - ldrdeq sl, [r4, #220]! @ 0xdc │ │ │ │ + mvneq sl, r4, ror #27 │ │ │ │ ldrdeq r7, [sp, #64] @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6bec8 <__cxa_atexit@plt+0x5f9f0> │ │ │ │ ldr r2, [pc, #68] @ 6bed0 <__cxa_atexit@plt+0x5f9f8> │ │ │ │ @@ -97911,47 +97911,47 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r7} │ │ │ │ ldr r0, [pc, #36] @ 6bedc <__cxa_atexit@plt+0x5fa04> │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ - b bcc7ac <__cxa_atexit@plt+0xbc02d4> │ │ │ │ + b a00650 <__cxa_atexit@plt+0x9f4178> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, sp, r4, lsr #9 │ │ │ │ biceq r7, sp, ip, ror r4 │ │ │ │ - strdeq sl, [r4, #196]! @ 0xc4 │ │ │ │ - mvneq sl, r8, lsr #27 │ │ │ │ + strdeq sl, [r4, #204]! @ 0xcc │ │ │ │ + strheq sl, [r4, #208]! @ 0xd0 │ │ │ │ biceq r7, sp, r8, asr r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6bf10 <__cxa_atexit@plt+0x5fa38> │ │ │ │ ldr r2, [pc, #28] @ 6bf20 <__cxa_atexit@plt+0x5fa48> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b bb9c38 <__cxa_atexit@plt+0xbad760> │ │ │ │ + b 9edadc <__cxa_atexit@plt+0x9e1604> │ │ │ │ ldr r7, [pc, #12] @ 6bf24 <__cxa_atexit@plt+0x5fa4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ biceq r7, sp, ip, lsr r4 │ │ │ │ biceq r7, sp, r4, lsl r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6bf48 <__cxa_atexit@plt+0x5fa70> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b bb9d28 <__cxa_atexit@plt+0xbad850> │ │ │ │ + b 9edbcc <__cxa_atexit@plt+0x9e16f4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strdeq r7, [sp, #48] @ 0x30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -97977,15 +97977,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - strheq sl, [r4, #244]! @ 0xf4 │ │ │ │ + strheq sl, [r4, #252]! @ 0xfc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6c014 <__cxa_atexit@plt+0x5fb3c> │ │ │ │ ldr r7, [pc, #52] @ 6c024 <__cxa_atexit@plt+0x5fb4c> │ │ │ │ @@ -98044,15 +98044,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - mvneq sl, r4, ror #22 │ │ │ │ + mvneq sl, ip, ror #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 6c158 <__cxa_atexit@plt+0x5fc80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -98078,15 +98078,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldrdeq sl, [r4, #168]! @ 0xa8 │ │ │ │ + mvneq sl, r0, ror #21 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r1, [pc, #68] @ 6c1c4 <__cxa_atexit@plt+0x5fcec> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -98104,26 +98104,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq sl, r4, ror #20 │ │ │ │ + mvneq sl, ip, ror #20 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ strh r7, [r3, #2] │ │ │ │ ldr r7, [pc, #8] @ 6c1f4 <__cxa_atexit@plt+0x5fd1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r8, lsr #20 │ │ │ │ + mvneq sl, r0, lsr sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6c294 <__cxa_atexit@plt+0x5fdbc> │ │ │ │ ldr r7, [pc, #164] @ 6c2bc <__cxa_atexit@plt+0x5fde4> │ │ │ │ @@ -98167,16 +98167,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ biceq r7, sp, r8, ror #1 │ │ │ │ - mvneq sl, r8, lsl #26 │ │ │ │ - strdeq sl, [r4, #200]! @ 0xc8 │ │ │ │ + mvneq sl, r0, lsl sp │ │ │ │ + mvneq sl, r0, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6c334 <__cxa_atexit@plt+0x5fe5c> │ │ │ │ @@ -98198,34 +98198,34 @@ │ │ │ │ strh r7, [r3, #16] │ │ │ │ strh lr, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sl, r4, asr ip │ │ │ │ - mvneq sl, r4, asr #24 │ │ │ │ + mvneq sl, ip, asr ip │ │ │ │ + mvneq sl, ip, asr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 6c368 <__cxa_atexit@plt+0x5fe90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #145 @ 0x91 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r4, #128]! @ 0x80 │ │ │ │ + ldrdeq sl, [r4, #136]! @ 0x88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 6c38c <__cxa_atexit@plt+0x5feb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #193 @ 0xc1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, ip, lsr #17 │ │ │ │ + strheq sl, [r4, #132]! @ 0x84 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6c458 <__cxa_atexit@plt+0x5ff80> │ │ │ │ ldr r7, [pc, #204] @ 6c47c <__cxa_atexit@plt+0x5ffa4> │ │ │ │ @@ -98280,16 +98280,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ biceq r6, sp, r8, lsr #30 │ │ │ │ - mvneq sl, r0, asr fp │ │ │ │ - mvneq sl, ip, lsr fp │ │ │ │ + mvneq sl, r8, asr fp │ │ │ │ + mvneq sl, r4, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #144] @ 6c530 <__cxa_atexit@plt+0x60058> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -98323,16 +98323,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq sl, r4, ror sl │ │ │ │ - mvneq sl, r0, ror #20 │ │ │ │ + mvneq sl, ip, ror sl │ │ │ │ + mvneq sl, r8, ror #20 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6c5a8 <__cxa_atexit@plt+0x600d0> │ │ │ │ @@ -98355,16 +98355,16 @@ │ │ │ │ str r0, [r3, #4] │ │ │ │ strh lr, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sl, r0, ror #19 │ │ │ │ - mvneq sl, ip, asr #19 │ │ │ │ + mvneq sl, r8, ror #19 │ │ │ │ + ldrdeq sl, [r4, #148]! @ 0x94 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6c688 <__cxa_atexit@plt+0x601b0> │ │ │ │ ldr r7, [pc, #208] @ 6c6ac <__cxa_atexit@plt+0x601d4> │ │ │ │ @@ -98420,16 +98420,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ strdeq r6, [sp, #204] @ 0xcc │ │ │ │ - mvneq sl, r0, lsr #18 │ │ │ │ - mvneq sl, ip, lsl #18 │ │ │ │ + mvneq sl, r8, lsr #18 │ │ │ │ + mvneq sl, r4, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #148] @ 6c764 <__cxa_atexit@plt+0x6028c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -98464,16 +98464,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - mvneq sl, r0, asr #16 │ │ │ │ - mvneq sl, ip, lsr #16 │ │ │ │ + mvneq sl, r8, asr #16 │ │ │ │ + mvneq sl, r4, lsr r8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6c7e0 <__cxa_atexit@plt+0x60308> │ │ │ │ @@ -98497,16 +98497,16 @@ │ │ │ │ str r0, [r3, #4] │ │ │ │ strh lr, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sl, r8, lsr #15 │ │ │ │ - @ instruction: 0x01e4a794 │ │ │ │ + strheq sl, [r4, #112]! @ 0x70 │ │ │ │ + @ instruction: 0x01e4a79c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6c868 <__cxa_atexit@plt+0x60390> │ │ │ │ ldr r3, [pc, #100] @ 6c878 <__cxa_atexit@plt+0x603a0> │ │ │ │ @@ -98593,15 +98593,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - ldrdeq sl, [r4, #32]! │ │ │ │ + ldrdeq sl, [r4, #40]! @ 0x28 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [pc, #120] @ 6c9f8 <__cxa_atexit@plt+0x60520> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ @@ -98630,15 +98630,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - mvneq sl, ip, lsr r2 │ │ │ │ + mvneq sl, r4, asr #4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #8]! │ │ │ │ ldr lr, [pc, #76] @ 6ca6c <__cxa_atexit@plt+0x60594> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -98658,26 +98658,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strheq sl, [r4, #28]! │ │ │ │ + mvneq sl, r4, asr #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ strh r7, [r3, #2] │ │ │ │ ldr r7, [pc, #8] @ 6ca9c <__cxa_atexit@plt+0x605c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r0, lsl #3 │ │ │ │ + mvneq sl, r8, lsl #3 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6cb14 <__cxa_atexit@plt+0x6063c> │ │ │ │ ldr r3, [pc, #100] @ 6cb24 <__cxa_atexit@plt+0x6064c> │ │ │ │ @@ -98765,15 +98765,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - mvneq sl, r0, lsr #32 │ │ │ │ + mvneq sl, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [pc, #124] @ 6ccac <__cxa_atexit@plt+0x607d4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ @@ -98803,15 +98803,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - mvneq r9, r8, lsl #31 │ │ │ │ + strexheq r9, r0, [r4] │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #88] @ 6cd20 <__cxa_atexit@plt+0x60848> │ │ │ │ add lr, pc, lr │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #8]! │ │ │ │ ldrh r0, [r7, #3] │ │ │ │ @@ -98831,26 +98831,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq r9, r8, lsl #30 │ │ │ │ + mvneq r9, r0, lsl pc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ strh r7, [r3, #2] │ │ │ │ ldr r7, [pc, #8] @ 6cd50 <__cxa_atexit@plt+0x60878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, ip, asr #29 │ │ │ │ + ldrdeq r9, [r4, #228]! @ 0xe4 │ │ │ │ biceq r6, sp, ip, asr #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6cdb8 <__cxa_atexit@plt+0x608e0> │ │ │ │ @@ -98896,29 +98896,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 6ce28 <__cxa_atexit@plt+0x60950> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r9, r8, asr #28 │ │ │ │ + mvneq r9, r0, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 6ce54 <__cxa_atexit@plt+0x6097c> │ │ │ │ ldr r7, [pc, #24] @ 6ce60 <__cxa_atexit@plt+0x60988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1ba4e4c <__cxa_atexit@plt+0x1b98974> │ │ │ │ - mvneq r9, ip, lsl #28 │ │ │ │ + mvneq r9, r4, lsl lr │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub sl, r5, #28 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6cee4 <__cxa_atexit@plt+0x60a0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -98951,17 +98951,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq r9, r0, lsl #26 │ │ │ │ - strheq sl, [r4, #0]! │ │ │ │ - mvneq r9, r4, asr #26 │ │ │ │ + mvneq r9, r8, lsl #26 │ │ │ │ + strheq sl, [r4, #8]! │ │ │ │ + mvneq r9, ip, asr #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6cf64 <__cxa_atexit@plt+0x60a8c> │ │ │ │ @@ -98979,16 +98979,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1915238 <__cxa_atexit@plt+0x1908d60> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq sl, r8, lsr #32 │ │ │ │ - mvneq r9, r8, lsr #25 │ │ │ │ + mvneq sl, r0, lsr r0 │ │ │ │ + strheq r9, [r4, #192]! @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6cfbc <__cxa_atexit@plt+0x60ae4> │ │ │ │ @@ -99000,15 +99000,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r9, r4, asr #31 │ │ │ │ + mvneq r9, ip, asr #31 │ │ │ │ biceq r6, sp, ip, ror #7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -99180,15 +99180,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r6, sp, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - mvneq r9, ip, lsl sl │ │ │ │ + mvneq r9, r4, lsr #20 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -99213,15 +99213,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 6d320 <__cxa_atexit@plt+0x60e48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - mvneq r9, r4, ror r9 │ │ │ │ + mvneq r9, ip, ror r9 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ biceq r6, sp, r4, lsr #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -99445,17 +99445,17 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, ror #10 │ │ │ │ - ldrdeq r9, [r4, #136]! @ 0x88 │ │ │ │ - mvneq r9, r8, asr #10 │ │ │ │ + mvneq r9, r0, ror r5 │ │ │ │ + mvneq r9, r0, ror #17 │ │ │ │ + mvneq r9, r0, asr r5 │ │ │ │ biceq r5, sp, r8, ror #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d740 <__cxa_atexit@plt+0x61268> │ │ │ │ @@ -99554,19 +99554,19 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldr r7, [pc, #20] @ 6d878 <__cxa_atexit@plt+0x613a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, lsr #15 │ │ │ │ + strheq r9, [r4, #112]! @ 0x70 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0x01cd5b90 │ │ │ │ - mvneq r9, ip, lsr #7 │ │ │ │ - mvneq r9, ip, lsr #8 │ │ │ │ + strheq r9, [r4, #52]! @ 0x34 │ │ │ │ + mvneq r9, r4, lsr r4 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -99579,15 +99579,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r9, r8, lsl r3 │ │ │ │ + mvneq r9, r0, lsr #6 │ │ │ │ biceq r5, sp, ip, ror #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -99759,19 +99759,19 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldr r7, [pc, #20] @ 6dbac <__cxa_atexit@plt+0x616d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r4, ror r4 │ │ │ │ + mvneq r9, ip, ror r4 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ biceq r5, sp, ip, asr r8 │ │ │ │ - mvneq r9, r8, ror r0 │ │ │ │ - strdeq r9, [r4, #8]! │ │ │ │ + mvneq r9, r0, lsl #1 │ │ │ │ + mvneq r9, r0, lsl #2 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -99784,15 +99784,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r8, r4, ror #31 │ │ │ │ + mvneq r8, ip, ror #31 │ │ │ │ biceq r5, sp, r8, lsr r8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -100092,15 +100092,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6e0dc <__cxa_atexit@plt+0x61c04> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, lsr #29 │ │ │ │ + strheq r8, [r4, #228]! @ 0xe4 │ │ │ │ biceq r5, sp, r4, lsr #7 │ │ │ │ @ instruction: 0x01b60111 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ @@ -100150,15 +100150,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r8, ip, asr #27 │ │ │ │ + ldrdeq r8, [r4, #212]! @ 0xd4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6e230 <__cxa_atexit@plt+0x61d58> │ │ │ │ ldr r3, [pc, #92] @ 6e240 <__cxa_atexit@plt+0x61d68> │ │ │ │ @@ -100183,28 +100183,28 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6e248 <__cxa_atexit@plt+0x61d70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvneq r8, ip, lsr sp │ │ │ │ + mvneq r8, r4, asr #26 │ │ │ │ biceq r5, sp, ip, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #8] @ 6e278 <__cxa_atexit@plt+0x61da0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 16aa6f4 <__cxa_atexit@plt+0x169e21c> │ │ │ │ - mvneq r8, ip, asr #25 │ │ │ │ + ldrdeq r8, [r4, #196]! @ 0xc4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6e2fc <__cxa_atexit@plt+0x61e24> │ │ │ │ ldr r3, [pc, #112] @ 6e30c <__cxa_atexit@plt+0x61e34> │ │ │ │ @@ -100235,15 +100235,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6e318 <__cxa_atexit@plt+0x61e40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - mvneq r8, ip, ror ip │ │ │ │ + mvneq r8, r4, lsl #25 │ │ │ │ biceq r5, sp, r4, ror r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6e354 <__cxa_atexit@plt+0x61e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -100252,15 +100252,15 @@ │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ stm r5, {r1, r2} │ │ │ │ ldr r3, [pc, #12] @ 6e358 <__cxa_atexit@plt+0x61e80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 1b3417c <__cxa_atexit@plt+0x1b27ca4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strdeq r8, [r4, #176]! @ 0xb0 │ │ │ │ + strdeq r8, [r4, #184]! @ 0xb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -100300,15 +100300,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6e41c <__cxa_atexit@plt+0x61f44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - mvneq r8, r8, ror fp │ │ │ │ + mvneq r8, r0, lsl #23 │ │ │ │ biceq r5, sp, r4, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6e458 <__cxa_atexit@plt+0x61f80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -100317,15 +100317,15 @@ │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ stm r5, {r1, r2} │ │ │ │ ldr r3, [pc, #12] @ 6e45c <__cxa_atexit@plt+0x61f84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 1b3425c <__cxa_atexit@plt+0x1b27d84> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvneq r8, ip, ror #21 │ │ │ │ + strdeq r8, [r4, #164]! @ 0xa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -100384,26 +100384,26 @@ │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 6e568 <__cxa_atexit@plt+0x62090> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1915078 <__cxa_atexit@plt+0x1908ba0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvneq r8, r0, ror #19 │ │ │ │ + mvneq r8, r8, ror #19 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [pc, #16] @ 6e594 <__cxa_atexit@plt+0x620bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ b 1915078 <__cxa_atexit@plt+0x1908ba0> │ │ │ │ - strheq r8, [r4, #152]! @ 0x98 │ │ │ │ + mvneq r8, r0, asr #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6e600 <__cxa_atexit@plt+0x62128> │ │ │ │ ldr r3, [pc, #88] @ 6e610 <__cxa_atexit@plt+0x62138> │ │ │ │ @@ -100453,26 +100453,26 @@ │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 6e67c <__cxa_atexit@plt+0x621a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1914f98 <__cxa_atexit@plt+0x1908ac0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvneq r8, ip, asr #17 │ │ │ │ + ldrdeq r8, [r4, #132]! @ 0x84 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r2, [pc, #16] @ 6e6a8 <__cxa_atexit@plt+0x621d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ b 1914f98 <__cxa_atexit@plt+0x1908ac0> │ │ │ │ - mvneq r8, r4, lsr #17 │ │ │ │ + mvneq r8, ip, lsr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e6e0 <__cxa_atexit@plt+0x62208> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -100480,15 +100480,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, asr #9 │ │ │ │ + ldrdeq r8, [r4, #68]! @ 0x44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e720 <__cxa_atexit@plt+0x62248> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -100496,15 +100496,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, lsl #9 │ │ │ │ + @ instruction: 0x01e48494 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e764 <__cxa_atexit@plt+0x6228c> │ │ │ │ ldr r3, [pc, #40] @ 6e774 <__cxa_atexit@plt+0x6229c> │ │ │ │ @@ -100554,15 +100554,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16aa7d4 <__cxa_atexit@plt+0x169e2fc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - mvneq r8, ip, asr #14 │ │ │ │ + mvneq r8, r4, asr r7 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e864 <__cxa_atexit@plt+0x6238c> │ │ │ │ @@ -100579,15 +100579,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ b 16aa7d4 <__cxa_atexit@plt+0x169e2fc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - strdeq r8, [r4, #108]! @ 0x6c │ │ │ │ + mvneq r8, r4, lsl #14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6e930 <__cxa_atexit@plt+0x62458> │ │ │ │ ldr r3, [pc, #192] @ 6e958 <__cxa_atexit@plt+0x62480> │ │ │ │ @@ -100785,16 +100785,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r4, lsl r0 │ │ │ │ - mvneq r8, r4, ror r0 │ │ │ │ + mvneq r8, ip, lsl r0 │ │ │ │ + mvneq r8, ip, ror r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ec20 <__cxa_atexit@plt+0x62748> │ │ │ │ ldr r3, [pc, #84] @ 6ec28 <__cxa_atexit@plt+0x62750> │ │ │ │ @@ -100843,15 +100843,15 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mvneq r7, r8, ror #30 │ │ │ │ + mvneq r7, r0, ror pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -100982,15 +100982,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r4, #196]! @ 0xc4 │ │ │ │ + strdeq r7, [r4, #204]! @ 0xcc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6ef44 <__cxa_atexit@plt+0x62a6c> │ │ │ │ @@ -101075,24 +101075,24 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6f038 <__cxa_atexit@plt+0x62b60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r7, r8, lsr #24 │ │ │ │ + mvneq r7, r0, lsr ip │ │ │ │ biceq r4, sp, ip, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 6f058 <__cxa_atexit@plt+0x62b80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #145 @ 0x91 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, ror #23 │ │ │ │ + mvneq r7, r8, ror #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f090 <__cxa_atexit@plt+0x62bb8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -101100,15 +101100,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, lsl fp │ │ │ │ + mvneq r7, r4, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f0d0 <__cxa_atexit@plt+0x62bf8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -101116,15 +101116,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r4, #172]! @ 0xac │ │ │ │ + mvneq r7, r4, ror #21 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6f180 <__cxa_atexit@plt+0x62ca8> │ │ │ │ @@ -101172,15 +101172,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ biceq r4, sp, r0, lsr #6 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - mvneq r7, r8, lsl #28 │ │ │ │ + mvneq r7, r0, lsl lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6f228 <__cxa_atexit@plt+0x62d50> │ │ │ │ @@ -101205,15 +101205,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16aa6f4 <__cxa_atexit@plt+0x169e21c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - mvneq r7, ip, asr #26 │ │ │ │ + mvneq r7, r4, asr sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f278 <__cxa_atexit@plt+0x62da0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -101222,15 +101222,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, lsr r9 │ │ │ │ + mvneq r7, ip, lsr r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6f308 <__cxa_atexit@plt+0x62e30> │ │ │ │ @@ -101341,16 +101341,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ biceq r4, sp, ip, ror r0 │ │ │ │ - mvneq r7, r0, lsl #16 │ │ │ │ - mvneq r7, r8, lsr #16 │ │ │ │ + mvneq r7, r8, lsl #16 │ │ │ │ + mvneq r7, r0, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6f4c4 <__cxa_atexit@plt+0x62fec> │ │ │ │ @@ -101370,16 +101370,16 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, r4, lsl #15 │ │ │ │ - mvneq r7, r8, asr #14 │ │ │ │ + mvneq r7, ip, lsl #15 │ │ │ │ + mvneq r7, r0, asr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6f528 <__cxa_atexit@plt+0x63050> │ │ │ │ ldr r3, [pc, #64] @ 6f538 <__cxa_atexit@plt+0x63060> │ │ │ │ @@ -101397,24 +101397,24 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6f540 <__cxa_atexit@plt+0x63068> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01e4779c │ │ │ │ + mvneq r7, r4, lsr #15 │ │ │ │ biceq r3, sp, r4, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 6f560 <__cxa_atexit@plt+0x63088> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, asr r7 │ │ │ │ + mvneq r7, ip, asr r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6f5c8 <__cxa_atexit@plt+0x630f0> │ │ │ │ ldr r3, [pc, #84] @ 6f5d8 <__cxa_atexit@plt+0x63100> │ │ │ │ @@ -101480,15 +101480,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, r4, lsl #18 │ │ │ │ + mvneq r7, ip, lsl #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f6e0 <__cxa_atexit@plt+0x63208> │ │ │ │ ldr r7, [pc, #68] @ 6f6f0 <__cxa_atexit@plt+0x63218> │ │ │ │ @@ -101607,15 +101607,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ biceq r3, sp, r4, asr #25 │ │ │ │ - mvneq r7, r4, asr r7 │ │ │ │ + mvneq r7, ip, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6f8cc <__cxa_atexit@plt+0x633f4> │ │ │ │ @@ -101628,15 +101628,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, r8, asr #13 │ │ │ │ + ldrdeq r7, [r4, #96]! @ 0x60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6f90c <__cxa_atexit@plt+0x63434> │ │ │ │ ldr r5, [pc, #32] @ 6f91c <__cxa_atexit@plt+0x63444> │ │ │ │ @@ -101709,15 +101709,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ biceq r3, sp, r4, asr #22 │ │ │ │ - strheq r7, [r4, #92]! @ 0x5c │ │ │ │ + mvneq r7, r4, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6fa64 <__cxa_atexit@plt+0x6358c> │ │ │ │ @@ -101730,15 +101730,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, r0, lsr r5 │ │ │ │ + mvneq r7, r8, lsr r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6faa4 <__cxa_atexit@plt+0x635cc> │ │ │ │ ldr r3, [pc, #32] @ 6fab4 <__cxa_atexit@plt+0x635dc> │ │ │ │ @@ -101764,15 +101764,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r7, [r4, #12]! │ │ │ │ + mvneq r7, r4, asr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6fb30 <__cxa_atexit@plt+0x63658> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -101780,15 +101780,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, ror r0 │ │ │ │ + mvneq r7, r4, lsl #1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6fbfc <__cxa_atexit@plt+0x63724> │ │ │ │ ldr r7, [pc, #200] @ 6fc24 <__cxa_atexit@plt+0x6374c> │ │ │ │ @@ -101844,15 +101844,15 @@ │ │ │ │ mov r7, sl │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ biceq r3, sp, ip, asr #18 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strheq r3, [sp, #148] @ 0x94 │ │ │ │ - mvneq r7, r4, lsr #7 │ │ │ │ + mvneq r7, ip, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6fcb8 <__cxa_atexit@plt+0x637e0> │ │ │ │ @@ -101882,15 +101882,15 @@ │ │ │ │ b 16ab074 <__cxa_atexit@plt+0x169eb9c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ biceq r3, sp, ip, ror #17 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - @ instruction: 0x01e47294 │ │ │ │ + @ instruction: 0x01e4729c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6fd50 <__cxa_atexit@plt+0x63878> │ │ │ │ ldr r3, [pc, #108] @ 6fd60 <__cxa_atexit@plt+0x63888> │ │ │ │ @@ -101920,15 +101920,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 6fd6c <__cxa_atexit@plt+0x63894> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ biceq r3, sp, ip, lsr r8 │ │ │ │ - mvneq r7, ip, lsr #4 │ │ │ │ + mvneq r7, r4, lsr r2 │ │ │ │ strdeq r3, [sp, #124] @ 0x7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 6fdac <__cxa_atexit@plt+0x638d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -101938,15 +101938,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 6fdb0 <__cxa_atexit@plt+0x638d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 16ab074 <__cxa_atexit@plt+0x169eb9c> │ │ │ │ biceq r3, sp, ip, asr #15 │ │ │ │ - mvneq r7, r0, lsr #3 │ │ │ │ + mvneq r7, r8, lsr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6fde8 <__cxa_atexit@plt+0x63910> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -101954,15 +101954,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, asr #27 │ │ │ │ + mvneq r6, ip, asr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6fe28 <__cxa_atexit@plt+0x63950> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -101970,15 +101970,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, lsl #27 │ │ │ │ + mvneq r6, ip, lsl #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6fee4 <__cxa_atexit@plt+0x63a0c> │ │ │ │ ldr r3, [pc, #184] @ 6ff0c <__cxa_atexit@plt+0x63a34> │ │ │ │ @@ -102075,15 +102075,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 6ffd4 <__cxa_atexit@plt+0x63afc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 16ab074 <__cxa_atexit@plt+0x169eb9c> │ │ │ │ @ instruction: 0x01cd3598 │ │ │ │ - mvneq r6, r0, lsl #31 │ │ │ │ + mvneq r6, r8, lsl #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 70044 <__cxa_atexit@plt+0x63b6c> │ │ │ │ ldr r3, [pc, #92] @ 70054 <__cxa_atexit@plt+0x63b7c> │ │ │ │ @@ -102136,15 +102136,15 @@ │ │ │ │ stmib r5, {r1, r2} │ │ │ │ ldr r3, [pc, #16] @ 700c8 <__cxa_atexit@plt+0x63bf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 16ab074 <__cxa_atexit@plt+0x169eb9c> │ │ │ │ strheq r3, [sp, #64] @ 0x40 │ │ │ │ - mvneq r6, ip, lsl #29 │ │ │ │ + stlexheq r6, r4, [r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70104 <__cxa_atexit@plt+0x63c2c> │ │ │ │ ldr r2, [pc, #36] @ 7010c <__cxa_atexit@plt+0x63c34> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -102154,15 +102154,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, sp, r4, ror #8 │ │ │ │ - mvneq r6, ip, lsr #21 │ │ │ │ + strheq r6, [r4, #164]! @ 0xa4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70170 <__cxa_atexit@plt+0x63c98> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -102186,15 +102186,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - mvneq r6, r0, asr sl │ │ │ │ + mvneq r6, r8, asr sl │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -102229,15 +102229,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, sp, r8, lsr r3 │ │ │ │ - mvneq r6, r0, lsl #19 │ │ │ │ + mvneq r6, r8, lsl #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 702a0 <__cxa_atexit@plt+0x63dc8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -102262,15 +102262,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - mvneq r6, r4, lsr #18 │ │ │ │ + mvneq r6, ip, lsr #18 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70358 <__cxa_atexit@plt+0x63e80> │ │ │ │ @@ -102358,17 +102358,17 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 1919cd4 <__cxa_atexit@plt+0x190d7fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e46790 │ │ │ │ - mvneq r6, r0, ror #16 │ │ │ │ - ldrdeq r6, [r4, #124]! @ 0x7c │ │ │ │ + @ instruction: 0x01e46798 │ │ │ │ + mvneq r6, r8, ror #16 │ │ │ │ + mvneq r6, r4, ror #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r8, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -102394,15 +102394,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 704d4 <__cxa_atexit@plt+0x63ffc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, lsl r7 │ │ │ │ + mvneq r6, ip, lsl r7 │ │ │ │ biceq r2, sp, ip, lsr #31 │ │ │ │ @ instruction: 0xffffdcb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -102428,15 +102428,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - mvneq r6, r8, lsl #13 │ │ │ │ + @ instruction: 0x01e46690 │ │ │ │ biceq r3, sp, r0, lsl r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 705a0 <__cxa_atexit@plt+0x640c8> │ │ │ │ @@ -102465,15 +102465,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 705ec <__cxa_atexit@plt+0x64114> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e46998 │ │ │ │ + mvneq r6, r0, lsr #19 │ │ │ │ @ instruction: 0x01cd3090 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -102503,15 +102503,15 @@ │ │ │ │ b 70674 <__cxa_atexit@plt+0x6419c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - mvneq r6, ip, ror #10 │ │ │ │ + mvneq r6, r4, ror r5 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -102559,15 +102559,15 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r6, r8, ror #10 │ │ │ │ + mvneq r6, r0, ror r5 │ │ │ │ biceq r2, sp, r8, lsr pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #16 │ │ │ │ cmp fp, ip │ │ │ │ bhi 707f0 <__cxa_atexit@plt+0x64318> │ │ │ │ @@ -102602,18 +102602,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strdeq r6, [r4, #52]! @ 0x34 │ │ │ │ + strdeq r6, [r4, #60]! @ 0x3c │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ biceq r2, sp, r8, lsr lr │ │ │ │ - mvneq r6, r8, asr #8 │ │ │ │ + mvneq r6, r0, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 70854 <__cxa_atexit@plt+0x6437c> │ │ │ │ @@ -102622,15 +102622,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r6, ip, lsr r4 │ │ │ │ + mvneq r6, r4, asr #8 │ │ │ │ strdeq r2, [sp, #216] @ 0xd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 708a8 <__cxa_atexit@plt+0x643d0> │ │ │ │ @@ -102659,15 +102659,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 708f4 <__cxa_atexit@plt+0x6441c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e46690 │ │ │ │ + @ instruction: 0x01e46698 │ │ │ │ strheq r2, [sp, #220] @ 0xdc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -102697,15 +102697,15 @@ │ │ │ │ b 7097c <__cxa_atexit@plt+0x644a4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - mvneq r6, r4, ror #4 │ │ │ │ + mvneq r6, ip, ror #4 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -102752,15 +102752,15 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r6, r0, ror #4 │ │ │ │ + mvneq r6, r8, ror #4 │ │ │ │ biceq r2, sp, r8, asr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 70af4 <__cxa_atexit@plt+0x6461c> │ │ │ │ @@ -102796,17 +102796,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq r6, r8, ror #1 │ │ │ │ + strdeq r6, [r4, #0]! │ │ │ │ biceq r2, sp, r0, lsl #22 │ │ │ │ - mvneq r6, r4, asr #2 │ │ │ │ + mvneq r6, ip, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 70b58 <__cxa_atexit@plt+0x64680> │ │ │ │ @@ -102815,15 +102815,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r6, r8, lsr r1 │ │ │ │ + mvneq r6, r0, asr #2 │ │ │ │ biceq r2, sp, r4, ror #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70bac <__cxa_atexit@plt+0x646d4> │ │ │ │ @@ -102852,15 +102852,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 70bf8 <__cxa_atexit@plt+0x64720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, lsl #7 │ │ │ │ + @ instruction: 0x01e46394 │ │ │ │ ldrdeq r2, [sp, #168] @ 0xa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 70c68 <__cxa_atexit@plt+0x64790> │ │ │ │ @@ -102888,15 +102888,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - mvneq r5, r4, ror #30 │ │ │ │ + mvneq r5, ip, ror #30 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -102934,15 +102934,15 @@ │ │ │ │ cmp r7, #2 │ │ │ │ ldreq r7, [r5, #4] │ │ │ │ ldrne r7, [pc, #12] @ 70d40 <__cxa_atexit@plt+0x64868> │ │ │ │ ldrne r7, [pc, r7] │ │ │ │ addne r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, asr #4 │ │ │ │ + mvneq r6, ip, asr #4 │ │ │ │ biceq r2, sp, r0, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -102987,18 +102987,18 @@ │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq r5, r0, lsl lr │ │ │ │ + mvneq r5, r8, lsl lr │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strheq r5, [r4, #236]! @ 0xec │ │ │ │ + mvneq r5, r4, asr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -103051,16 +103051,16 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldrdeq r5, [r4, #208]! @ 0xd0 │ │ │ │ - @ instruction: 0x01e46090 │ │ │ │ + ldrdeq r5, [r4, #216]! @ 0xd8 │ │ │ │ + @ instruction: 0x01e46098 │ │ │ │ biceq r2, sp, r4, asr #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 70ff4 <__cxa_atexit@plt+0x64b1c> │ │ │ │ @@ -103118,16 +103118,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - mvneq r5, r4, ror #25 │ │ │ │ - strexheq r5, r0, [r4] │ │ │ │ + mvneq r5, ip, ror #25 │ │ │ │ + strexheq r5, r8, [r4] │ │ │ │ strheq r2, [sp, #108] @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ ldmib r2, {r7, r9} │ │ │ │ @@ -103171,16 +103171,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - strdeq r5, [r4, #180]! @ 0xb4 │ │ │ │ - strheq r5, [r4, #224]! @ 0xe0 │ │ │ │ + strdeq r5, [r4, #188]! @ 0xbc │ │ │ │ + strheq r5, [r4, #232]! @ 0xe8 │ │ │ │ biceq r2, sp, r8, lsr #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ @@ -103210,15 +103210,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r5, ip, lsl #22 │ │ │ │ + mvneq r5, r4, lsl fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -103316,17 +103316,17 @@ │ │ │ │ ldr r7, [pc, #32] @ 71344 <__cxa_atexit@plt+0x64e6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, lsr #18 │ │ │ │ - mvneq r5, r0, asr #25 │ │ │ │ - strdeq r5, [r4, #200]! @ 0xc8 │ │ │ │ + mvneq r5, r0, lsr r9 │ │ │ │ + mvneq r5, r8, asr #25 │ │ │ │ + mvneq r5, r0, lsl #26 │ │ │ │ ldrdeq r2, [sp, #56] @ 0x38 │ │ │ │ @ instruction: 0xfffff13c │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ @ instruction: 0xfffff180 │ │ │ │ @ instruction: 0x01cd2394 │ │ │ │ @@ -103351,15 +103351,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 713c8 <__cxa_atexit@plt+0x64ef0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - mvneq r5, r4, ror #23 │ │ │ │ + mvneq r5, ip, ror #23 │ │ │ │ biceq r2, sp, ip, asr r3 │ │ │ │ biceq r2, sp, r8, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -103508,18 +103508,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - mvneq r5, r8, asr #11 │ │ │ │ - @ instruction: 0x01e4599c │ │ │ │ - @ instruction: 0x01e45990 │ │ │ │ - mvneq r5, r8, lsr r9 │ │ │ │ + ldrdeq r5, [r4, #80]! @ 0x50 │ │ │ │ + mvneq r5, r4, lsr #19 │ │ │ │ + @ instruction: 0x01e45998 │ │ │ │ + mvneq r5, r0, asr #18 │ │ │ │ biceq r2, sp, r0, asr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -103537,15 +103537,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 716b0 <__cxa_atexit@plt+0x651d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strdeq r5, [r4, #140]! @ 0x8c │ │ │ │ + mvneq r5, r4, lsl #18 │ │ │ │ biceq r2, sp, ip, lsl #1 │ │ │ │ biceq r2, sp, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -103571,15 +103571,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 71738 <__cxa_atexit@plt+0x65260> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, asr #9 │ │ │ │ + mvneq r5, r8, asr #9 │ │ │ │ strdeq r1, [sp, #240] @ 0xf0 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ strheq r1, [sp, #244] @ 0xf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -103624,15 +103624,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 7180c <__cxa_atexit@plt+0x65334> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, lsr r4 │ │ │ │ + mvneq r5, r0, asr #8 │ │ │ │ biceq r1, sp, r8, lsl #30 │ │ │ │ @ instruction: 0xffffec6c │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffff794 │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ @ instruction: 0xffffecb0 │ │ │ │ strdeq r1, [sp, #232] @ 0xe8 │ │ │ │ @@ -103666,18 +103666,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 718b4 <__cxa_atexit@plt+0x653dc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, asr r3 │ │ │ │ + mvneq r5, r8, asr r3 │ │ │ │ biceq r1, sp, r4, lsl #29 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - mvneq r5, r4, lsl #14 │ │ │ │ + mvneq r5, ip, lsl #14 │ │ │ │ biceq r1, sp, r0, asr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -103698,15 +103698,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 71934 <__cxa_atexit@plt+0x6545c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ - mvneq r5, r8, ror r6 │ │ │ │ + mvneq r5, r0, lsl #13 │ │ │ │ strdeq r1, [sp, #208] @ 0xd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ @@ -103746,15 +103746,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - mvneq r5, r0, lsl #12 │ │ │ │ + mvneq r5, r8, lsl #12 │ │ │ │ biceq r1, sp, ip, asr sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 71aa8 <__cxa_atexit@plt+0x655d0> │ │ │ │ @@ -103799,15 +103799,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 71ac8 <__cxa_atexit@plt+0x655f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrdeq r5, [r4, #68]! @ 0x44 │ │ │ │ + ldrdeq r5, [r4, #76]! @ 0x4c │ │ │ │ @ instruction: 0x01cd1c90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #96] @ 71b44 <__cxa_atexit@plt+0x6566c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -103833,15 +103833,15 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r5, ip, lsr #8 │ │ │ │ + mvneq r5, r4, lsr r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 71b88 <__cxa_atexit@plt+0x656b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -103849,15 +103849,15 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ stmda r5, {r0, r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 71b8c <__cxa_atexit@plt+0x656b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strheq r5, [r4, #60]! @ 0x3c │ │ │ │ + mvneq r5, r4, asr #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 71bc0 <__cxa_atexit@plt+0x656e8> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [pc, #40] @ 71bd8 <__cxa_atexit@plt+0x65700> │ │ │ │ @@ -103867,16 +103867,16 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ ldr r7, [pc, #12] @ 71bd4 <__cxa_atexit@plt+0x656fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, ror #1 │ │ │ │ - mvneq r5, ip, lsl #7 │ │ │ │ + mvneq r5, r8, ror #1 │ │ │ │ + @ instruction: 0x01e45394 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 71c8c <__cxa_atexit@plt+0x657b4> │ │ │ │ ldr r3, [pc, #160] @ 71c9c <__cxa_atexit@plt+0x657c4> │ │ │ │ @@ -103920,15 +103920,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 71cac <__cxa_atexit@plt+0x657d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - strdeq r5, [r4, #32]! │ │ │ │ + strdeq r5, [r4, #40]! @ 0x28 │ │ │ │ strheq r1, [sp, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #96] @ 71d28 <__cxa_atexit@plt+0x65850> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -103954,15 +103954,15 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r5, r8, asr #4 │ │ │ │ + mvneq r5, r0, asr r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 71d6c <__cxa_atexit@plt+0x65894> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -103970,15 +103970,15 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ stmda r5, {r0, r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 71d70 <__cxa_atexit@plt+0x65898> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq r5, [r4, #24]! │ │ │ │ + mvneq r5, r0, ror #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 71db0 <__cxa_atexit@plt+0x658d8> │ │ │ │ ldr r3, [pc, #56] @ 71dc8 <__cxa_atexit@plt+0x658f0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -103991,32 +103991,32 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ ldr r7, [pc, #12] @ 71dc4 <__cxa_atexit@plt+0x658ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, lsr #28 │ │ │ │ + mvneq r4, r0, lsr lr │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq r5, r4, lsr #3 │ │ │ │ + mvneq r5, ip, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 71e04 <__cxa_atexit@plt+0x6592c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 71e08 <__cxa_atexit@plt+0x65930> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, asr #29 │ │ │ │ - strdeq r4, [r4, #216]! @ 0xd8 │ │ │ │ + ldrdeq r4, [r4, #224]! @ 0xe0 │ │ │ │ + mvneq r4, r0, lsl #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 71be8 <__cxa_atexit@plt+0x65710> │ │ │ │ @@ -104055,15 +104055,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - mvneq r5, r0, lsl r1 │ │ │ │ + mvneq r5, r8, lsl r1 │ │ │ │ @ instruction: 0x01cd189c │ │ │ │ mov r1, r6 │ │ │ │ ldm r5, {r0, lr} │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -104126,17 +104126,17 @@ │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1986194 <__cxa_atexit@plt+0x1979cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r4, #176]! @ 0xb0 │ │ │ │ - mvneq r4, r8, ror ip │ │ │ │ - mvneq r4, ip, ror pc │ │ │ │ + strdeq r4, [r4, #184]! @ 0xb8 │ │ │ │ + mvneq r4, r0, lsl #25 │ │ │ │ + mvneq r4, r4, lsl #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7203c <__cxa_atexit@plt+0x65b64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -104151,17 +104151,17 @@ │ │ │ │ sub r1, r5, #16 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1986194 <__cxa_atexit@plt+0x1979cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, lsl #23 │ │ │ │ - mvneq r4, r4, lsl ip │ │ │ │ - mvneq r4, r8, lsl pc │ │ │ │ + @ instruction: 0x01e44b94 │ │ │ │ + mvneq r4, ip, lsl ip │ │ │ │ + mvneq r4, r0, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72088 <__cxa_atexit@plt+0x65bb0> │ │ │ │ ldr r8, [pc, #36] @ 72090 <__cxa_atexit@plt+0x65bb8> │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -104171,15 +104171,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b5c2d2 │ │ │ │ - mvneq r4, r4, lsr #22 │ │ │ │ + mvneq r4, ip, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 720d4 <__cxa_atexit@plt+0x65bfc> │ │ │ │ @@ -104224,15 +104224,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - mvneq r4, ip, ror sl │ │ │ │ + mvneq r4, r4, lsl #21 │ │ │ │ @ instruction: 0x01b5c1ed │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -104307,17 +104307,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b5c0e2 │ │ │ │ - mvneq r4, r8, lsr r9 │ │ │ │ - mvneq r4, r8, lsr #21 │ │ │ │ - @ instruction: 0x01e4499c │ │ │ │ + mvneq r4, r0, asr #18 │ │ │ │ + strheq r4, [r4, #160]! @ 0xa0 │ │ │ │ + mvneq r4, r4, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 722fc <__cxa_atexit@plt+0x65e24> │ │ │ │ @@ -104362,15 +104362,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - mvneq r4, r4, asr r8 │ │ │ │ + mvneq r4, ip, asr r8 │ │ │ │ @ instruction: 0x01b5bfc5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -104419,15 +104419,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - mvneq r4, r8, ror r7 │ │ │ │ + mvneq r4, r0, lsl #15 │ │ │ │ @ instruction: 0x01b5bef0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -104453,16 +104453,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq r4, r0, ror r8 │ │ │ │ - mvneq r4, r4, asr r7 │ │ │ │ + mvneq r4, r8, ror r8 │ │ │ │ + mvneq r4, ip, asr r7 │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ @@ -104795,16 +104795,16 @@ │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r1, #0 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - mvneq r4, ip, ror r2 │ │ │ │ - mvneq r4, ip, asr #4 │ │ │ │ + mvneq r4, r4, lsl #5 │ │ │ │ + mvneq r4, r4, asr r2 │ │ │ │ biceq r0, sp, r4, lsr #26 │ │ │ │ biceq r0, sp, r0, asr #26 │ │ │ │ @ instruction: 0xfffff5c8 │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -104848,16 +104848,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r1, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, lsl #3 │ │ │ │ - mvneq r4, r0, asr r1 │ │ │ │ + mvneq r4, r8, lsl #3 │ │ │ │ + mvneq r4, r8, asr r1 │ │ │ │ @ instruction: 0xfffff4cc │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ biceq r0, sp, ip, asr #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -104930,15 +104930,15 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - mvneq r4, ip, ror r3 │ │ │ │ + mvneq r4, r4, lsl #7 │ │ │ │ biceq r0, sp, r0, lsl fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 72cc0 <__cxa_atexit@plt+0x667e8> │ │ │ │ @@ -105018,16 +105018,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01cd0a94 │ │ │ │ - mvneq r3, r0, asr lr │ │ │ │ - mvneq r3, ip, lsr lr │ │ │ │ + mvneq r3, r8, asr lr │ │ │ │ + mvneq r3, r4, asr #28 │ │ │ │ strdeq r0, [sp, #168] @ 0xa8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72e08 <__cxa_atexit@plt+0x66930> │ │ │ │ @@ -105065,15 +105065,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r0, sp, r8, ror #20 │ │ │ │ - mvneq r3, ip, lsr #26 │ │ │ │ + mvneq r3, r4, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72ec4 <__cxa_atexit@plt+0x669ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -105081,15 +105081,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, ror #25 │ │ │ │ + strdeq r3, [r4, #192]! @ 0xc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72f7c <__cxa_atexit@plt+0x66aa4> │ │ │ │ ldr r2, [pc, #168] @ 72f98 <__cxa_atexit@plt+0x66ac0> │ │ │ │ @@ -105133,17 +105133,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq r3, r4, ror #25 │ │ │ │ + mvneq r3, ip, ror #25 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - mvneq r3, r8, lsl sp │ │ │ │ + mvneq r3, r0, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 73008 <__cxa_atexit@plt+0x66b30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -105169,17 +105169,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r3, r4, asr #24 │ │ │ │ + mvneq r3, ip, asr #24 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - mvneq r3, ip, ror #24 │ │ │ │ + mvneq r3, r4, ror ip │ │ │ │ strheq r0, [sp, #128] @ 0x80 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -105227,15 +105227,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 16175d4 <__cxa_atexit@plt+0x160b0fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r0, sp, r4, lsr #17 │ │ │ │ - mvneq r3, r0, lsl #22 │ │ │ │ + mvneq r3, r8, lsl #22 │ │ │ │ biceq r0, sp, r8, lsl #17 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 73160 <__cxa_atexit@plt+0x66c88> │ │ │ │ @@ -105321,15 +105321,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, lsr #18 │ │ │ │ + mvneq r3, r0, lsr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73338 <__cxa_atexit@plt+0x66e60> │ │ │ │ ldr r3, [pc, #144] @ 73340 <__cxa_atexit@plt+0x66e68> │ │ │ │ @@ -105368,15 +105368,15 @@ │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r3, r4, ror #17 │ │ │ │ + mvneq r3, ip, ror #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ 733b8 <__cxa_atexit@plt+0x66ee0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -105397,15 +105397,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r3, r0, ror #16 │ │ │ │ + mvneq r3, r8, ror #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 733f0 <__cxa_atexit@plt+0x66f18> │ │ │ │ ldr r3, [pc, #32] @ 733fc <__cxa_atexit@plt+0x66f24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -105413,15 +105413,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - mvneq r3, r8, lsr #16 │ │ │ │ + mvneq r3, r0, lsr r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73438 <__cxa_atexit@plt+0x66f60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -105430,15 +105430,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, ror r7 │ │ │ │ + mvneq r3, ip, ror r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73478 <__cxa_atexit@plt+0x66fa0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -105446,15 +105446,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, lsr r7 │ │ │ │ + mvneq r3, ip, lsr r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 7350c <__cxa_atexit@plt+0x67034> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -105489,18 +105489,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldrdeq r3, [r4, #108]! @ 0x6c │ │ │ │ - mvneq r3, r4, lsr #14 │ │ │ │ - strheq r3, [r4, #120]! @ 0x78 │ │ │ │ - mvneq r3, ip, asr #13 │ │ │ │ + mvneq r3, r4, ror #13 │ │ │ │ + mvneq r3, ip, lsr #14 │ │ │ │ + mvneq r3, r0, asr #15 │ │ │ │ + ldrdeq r3, [r4, #100]! @ 0x64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73570 <__cxa_atexit@plt+0x67098> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -105508,15 +105508,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, lsr r6 │ │ │ │ + mvneq r3, r4, asr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 735fc <__cxa_atexit@plt+0x67124> │ │ │ │ @@ -105549,17 +105549,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r3, r0, asr #12 │ │ │ │ - mvneq r3, ip, lsl #12 │ │ │ │ - mvneq r3, r8, ror #11 │ │ │ │ + mvneq r3, r8, asr #12 │ │ │ │ + mvneq r3, r4, lsl r6 │ │ │ │ + strdeq r3, [r4, #80]! @ 0x50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 736a0 <__cxa_atexit@plt+0x671c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -105590,16 +105590,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq r3, r8, lsr r5 │ │ │ │ - strheq r3, [r4, #136]! @ 0x88 │ │ │ │ + mvneq r3, r0, asr #10 │ │ │ │ + mvneq r3, r0, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 736fc <__cxa_atexit@plt+0x67224> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -105607,15 +105607,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r3, [r4, #64]! @ 0x40 │ │ │ │ + strheq r3, [r4, #72]! @ 0x48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7378c <__cxa_atexit@plt+0x672b4> │ │ │ │ ldr lr, [pc, #108] @ 73794 <__cxa_atexit@plt+0x672bc> │ │ │ │ @@ -105733,19 +105733,19 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - mvneq r3, ip, lsl #13 │ │ │ │ + @ instruction: 0x01e43694 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - mvneq r3, r4, ror #7 │ │ │ │ - mvneq r3, r8, lsr #7 │ │ │ │ - mvneq r3, r4, lsl #7 │ │ │ │ + mvneq r3, ip, ror #7 │ │ │ │ + strheq r3, [r4, #48]! @ 0x30 │ │ │ │ + mvneq r3, ip, lsl #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ bhi 739a0 <__cxa_atexit@plt+0x674c8> │ │ │ │ @@ -105781,15 +105781,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, ror #11 │ │ │ │ + mvneq r3, r8, ror #11 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73a14 <__cxa_atexit@plt+0x6753c> │ │ │ │ @@ -105806,16 +105806,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq pc, ip, r0, ror #31 │ │ │ │ - mvneq r3, ip, lsr #3 │ │ │ │ - mvneq r3, r8, lsl #4 │ │ │ │ + strheq r3, [r4, #20]! │ │ │ │ + mvneq r3, r0, lsl r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 73b08 <__cxa_atexit@plt+0x67630> │ │ │ │ @@ -105877,16 +105877,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - mvneq r3, r8, lsr r1 │ │ │ │ - mvneq r3, ip, ror r4 │ │ │ │ + mvneq r3, r0, asr #2 │ │ │ │ + mvneq r3, r4, lsl #9 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -105912,15 +105912,15 @@ │ │ │ │ b 73bd4 <__cxa_atexit@plt+0x676fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq r3, r4, lsl r0 │ │ │ │ + mvneq r3, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp ip, r6 │ │ │ │ @@ -105991,15 +105991,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr sl, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ - mvneq r3, r8, asr #5 │ │ │ │ + ldrdeq r3, [r4, #32]! │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 73d5c <__cxa_atexit@plt+0x67884> │ │ │ │ @@ -106059,15 +106059,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffff4e4 │ │ │ │ - mvneq r3, ip, ror r1 │ │ │ │ + mvneq r3, r4, lsl #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73e50 <__cxa_atexit@plt+0x67978> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -106076,15 +106076,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, asr sp │ │ │ │ + mvneq r2, r4, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73e90 <__cxa_atexit@plt+0x679b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -106092,15 +106092,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, lsl sp │ │ │ │ + mvneq r2, r4, lsr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 73f00 <__cxa_atexit@plt+0x67a28> │ │ │ │ @@ -106126,15 +106126,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r2, r4, lsr #26 │ │ │ │ + mvneq r2, ip, lsr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 73f90 <__cxa_atexit@plt+0x67ab8> │ │ │ │ @@ -106162,15 +106162,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldrdeq r2, [r4, #240]! @ 0xf0 │ │ │ │ + ldrdeq r2, [r4, #248]! @ 0xf8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 74034 <__cxa_atexit@plt+0x67b5c> │ │ │ │ @@ -106202,15 +106202,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, asr #30 │ │ │ │ + mvneq r2, r0, asr pc │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 740a8 <__cxa_atexit@plt+0x67bd0> │ │ │ │ @@ -106227,16 +106227,16 @@ │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq pc, [ip, #68] @ 0x44 │ │ │ │ - mvneq r2, r8, lsl fp │ │ │ │ - mvneq r2, r4, ror fp │ │ │ │ + mvneq r2, r0, lsr #22 │ │ │ │ + mvneq r2, ip, ror fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7418c <__cxa_atexit@plt+0x67cb4> │ │ │ │ @@ -106294,16 +106294,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - mvneq r2, r4, lsr #21 │ │ │ │ - strdeq r2, [r4, #212]! @ 0xd4 │ │ │ │ + mvneq r2, ip, lsr #21 │ │ │ │ + strdeq r2, [r4, #220]! @ 0xdc │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov ip, sl │ │ │ │ mov r2, r9 │ │ │ │ @@ -106367,15 +106367,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ biceq pc, ip, r4, lsr r7 @ │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - ldrdeq r2, [r4, #204]! @ 0xcc │ │ │ │ + mvneq r2, r4, ror #25 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 74384 <__cxa_atexit@plt+0x67eac> │ │ │ │ ldr r2, [pc, #140] @ 74394 <__cxa_atexit@plt+0x67ebc> │ │ │ │ @@ -106464,15 +106464,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, asr #14 │ │ │ │ + mvneq r2, r4, asr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74514 <__cxa_atexit@plt+0x6803c> │ │ │ │ ldr r3, [pc, #144] @ 7451c <__cxa_atexit@plt+0x68044> │ │ │ │ @@ -106511,15 +106511,15 @@ │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r2, r8, lsl #14 │ │ │ │ + mvneq r2, r0, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [pc, #84] @ 74594 <__cxa_atexit@plt+0x680bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -106540,15 +106540,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r2, r4, lsl #13 │ │ │ │ + mvneq r2, ip, lsl #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 745cc <__cxa_atexit@plt+0x680f4> │ │ │ │ ldr r3, [pc, #32] @ 745d8 <__cxa_atexit@plt+0x68100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -106556,15 +106556,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - mvneq r2, ip, asr #12 │ │ │ │ + mvneq r2, r4, asr r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74614 <__cxa_atexit@plt+0x6813c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -106573,15 +106573,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e42598 │ │ │ │ + mvneq r2, r0, lsr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74654 <__cxa_atexit@plt+0x6817c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -106589,15 +106589,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, asr r5 │ │ │ │ + mvneq r2, r0, ror #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 746e0 <__cxa_atexit@plt+0x68208> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -106629,18 +106629,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, lsl #10 │ │ │ │ + mvneq r2, r0, lsl r5 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - mvneq r2, r4, asr #10 │ │ │ │ - strdeq r2, [r4, #72]! @ 0x48 │ │ │ │ + mvneq r2, ip, asr #10 │ │ │ │ + mvneq r2, r0, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74740 <__cxa_atexit@plt+0x68268> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -106648,15 +106648,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, ror #8 │ │ │ │ + mvneq r2, r4, ror r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 747cc <__cxa_atexit@plt+0x682f4> │ │ │ │ @@ -106689,17 +106689,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r2, r0, ror r4 │ │ │ │ - mvneq r2, ip, lsr r4 │ │ │ │ - mvneq r2, r8, lsl r4 │ │ │ │ + mvneq r2, r8, ror r4 │ │ │ │ + mvneq r2, r4, asr #8 │ │ │ │ + mvneq r2, r0, lsr #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 74870 <__cxa_atexit@plt+0x68398> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -106730,16 +106730,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq r2, r8, ror #6 │ │ │ │ - mvneq r2, r8, ror #13 │ │ │ │ + mvneq r2, r0, ror r3 │ │ │ │ + strdeq r2, [r4, #96]! @ 0x60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7496c <__cxa_atexit@plt+0x68494> │ │ │ │ ldr lr, [pc, #212] @ 7498c <__cxa_atexit@plt+0x684b4> │ │ │ │ @@ -106796,15 +106796,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - mvneq r2, r4, lsr r6 │ │ │ │ + mvneq r2, ip, lsr r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 74a20 <__cxa_atexit@plt+0x68548> │ │ │ │ @@ -106835,15 +106835,15 @@ │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - mvneq r2, ip, ror #10 │ │ │ │ + mvneq r2, r4, ror r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ bhi 74ac8 <__cxa_atexit@plt+0x685f0> │ │ │ │ @@ -106879,15 +106879,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r2, [r4, #72]! @ 0x48 │ │ │ │ + mvneq r2, r0, asr #9 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74b3c <__cxa_atexit@plt+0x68664> │ │ │ │ @@ -106904,16 +106904,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq lr, [ip, #232] @ 0xe8 │ │ │ │ - mvneq r2, r4, lsl #1 │ │ │ │ - mvneq r2, r0, ror #1 │ │ │ │ + mvneq r2, ip, lsl #1 │ │ │ │ + mvneq r2, r8, ror #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 74c30 <__cxa_atexit@plt+0x68758> │ │ │ │ @@ -106975,16 +106975,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - mvneq r2, r0, lsl r0 │ │ │ │ - mvneq r2, r4, asr r3 │ │ │ │ + mvneq r2, r8, lsl r0 │ │ │ │ + mvneq r2, ip, asr r3 │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -107010,15 +107010,15 @@ │ │ │ │ b 74cfc <__cxa_atexit@plt+0x68824> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq r1, ip, ror #29 │ │ │ │ + strdeq r1, [r4, #228]! @ 0xe4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp ip, r6 │ │ │ │ @@ -107089,15 +107089,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr sl, [sp] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - mvneq r2, r0, lsr #3 │ │ │ │ + mvneq r2, r8, lsr #3 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 74e84 <__cxa_atexit@plt+0x689ac> │ │ │ │ @@ -107157,15 +107157,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ - mvneq r2, r4, asr r0 │ │ │ │ + mvneq r2, ip, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74f78 <__cxa_atexit@plt+0x68aa0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -107174,15 +107174,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r4, lsr ip │ │ │ │ + mvneq r1, ip, lsr ip │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74fec <__cxa_atexit@plt+0x68b14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -107209,15 +107209,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - mvneq r1, r0, ror #23 │ │ │ │ + mvneq r1, r8, ror #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75048 <__cxa_atexit@plt+0x68b70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -107226,15 +107226,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r4, ror #22 │ │ │ │ + mvneq r1, ip, ror #22 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75100 <__cxa_atexit@plt+0x68c28> │ │ │ │ @@ -107333,15 +107333,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r1, [r4, #152]! @ 0x98 │ │ │ │ + mvneq r1, r0, asr #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75238 <__cxa_atexit@plt+0x68d60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -107350,15 +107350,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r4, ror r9 │ │ │ │ + mvneq r1, ip, ror r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75310 <__cxa_atexit@plt+0x68e38> │ │ │ │ ldr r7, [pc, #212] @ 75338 <__cxa_atexit@plt+0x68e60> │ │ │ │ @@ -107416,16 +107416,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq lr, [ip, #96] @ 0x60 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq r1, r0, ror r9 │ │ │ │ - mvneq r1, r4, lsr r9 │ │ │ │ + mvneq r1, r8, ror r9 │ │ │ │ + mvneq r1, ip, lsr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 753e8 <__cxa_atexit@plt+0x68f10> │ │ │ │ @@ -107461,16 +107461,16 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - mvneq r1, r4, lsl #17 │ │ │ │ - mvneq r1, r8, asr #16 │ │ │ │ + mvneq r1, ip, lsl #17 │ │ │ │ + mvneq r1, r0, asr r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7543c <__cxa_atexit@plt+0x68f64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -107479,15 +107479,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r0, ror r7 │ │ │ │ + mvneq r1, r8, ror r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75480 <__cxa_atexit@plt+0x68fa8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -107496,15 +107496,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsr #14 │ │ │ │ + mvneq r1, r4, lsr r7 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 754f4 <__cxa_atexit@plt+0x6901c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -107531,15 +107531,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldrdeq r1, [r4, #104]! @ 0x68 │ │ │ │ + mvneq r1, r0, ror #13 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 755c4 <__cxa_atexit@plt+0x690ec> │ │ │ │ @@ -107698,15 +107698,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq r1, [r4, #124]! @ 0x7c │ │ │ │ + mvneq r1, r4, ror #15 │ │ │ │ biceq lr, ip, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 75808 <__cxa_atexit@plt+0x69330> │ │ │ │ @@ -107754,15 +107754,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 75890 <__cxa_atexit@plt+0x693b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r4, #48]! @ 0x30 │ │ │ │ + ldrdeq r1, [r4, #56]! @ 0x38 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov lr, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -108094,15 +108094,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 75de4 <__cxa_atexit@plt+0x6990c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, lsl #28 │ │ │ │ + mvneq r0, r8, lsl #28 │ │ │ │ biceq sp, ip, r4, lsl fp │ │ │ │ @ instruction: 0xffffd070 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #164 @ 0xa4 │ │ │ │ @@ -108207,15 +108207,15 @@ │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ biceq sp, ip, ip, ror #23 │ │ │ │ ldrdeq sp, [ip, #188] @ 0xbc │ │ │ │ biceq sp, ip, ip, asr #23 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - mvneq r1, r8, ror #1 │ │ │ │ + strdeq r1, [r4, #0]! │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @@ -108264,15 +108264,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r0, r4, lsl #30 │ │ │ │ + mvneq r0, ip, lsl #30 │ │ │ │ @ instruction: 0x01b582c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -108313,15 +108313,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ biceq sp, ip, r4, lsl #18 │ │ │ │ - strheq r0, [r4, #224]! @ 0xe0 │ │ │ │ + strheq r0, [r4, #232]! @ 0xe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 76190 <__cxa_atexit@plt+0x69cb8> │ │ │ │ @@ -108333,33 +108333,33 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r0, r4, lsr #28 │ │ │ │ + mvneq r0, ip, lsr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 761c0 <__cxa_atexit@plt+0x69ce8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, lsr #20 │ │ │ │ + mvneq r0, r4, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 761e4 <__cxa_atexit@plt+0x69d0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, lsl #20 │ │ │ │ + mvneq r0, r0, lsl sl │ │ │ │ @ instruction: 0x01ccd89c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 7624c <__cxa_atexit@plt+0x69d74> │ │ │ │ mov r0, r4 │ │ │ │ @@ -108380,16 +108380,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sp, ip, r8, asr #16 │ │ │ │ - mvneq r0, r8, asr #19 │ │ │ │ - strheq r0, [r4, #148]! @ 0x94 │ │ │ │ + ldrdeq r0, [r4, #144]! @ 0x90 │ │ │ │ + strheq r0, [r4, #156]! @ 0x9c │ │ │ │ biceq sp, ip, r4, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 762c4 <__cxa_atexit@plt+0x69dec> │ │ │ │ mov r0, r4 │ │ │ │ @@ -108410,16 +108410,16 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sp, ip, r4, lsl r8 │ │ │ │ - mvneq r0, r0, asr r9 │ │ │ │ - mvneq r0, ip, lsr r9 │ │ │ │ + mvneq r0, r8, asr r9 │ │ │ │ + mvneq r0, r4, asr #18 │ │ │ │ strdeq sp, [ip, #124] @ 0x7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7632c <__cxa_atexit@plt+0x69e54> │ │ │ │ @@ -108578,16 +108578,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r0, ip, lsr #13 │ │ │ │ - mvneq r0, r0, ror r7 │ │ │ │ + strheq r0, [r4, #100]! @ 0x64 │ │ │ │ + mvneq r0, r8, ror r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 765bc <__cxa_atexit@plt+0x6a0e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -108603,15 +108603,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r0, ip, ror #13 │ │ │ │ + strdeq r0, [r4, #100]! @ 0x64 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 76608 <__cxa_atexit@plt+0x6a130> │ │ │ │ ldr r3, [pc, #32] @ 76618 <__cxa_atexit@plt+0x6a140> │ │ │ │ @@ -108656,15 +108656,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 766a8 <__cxa_atexit@plt+0x6a1d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 15d2254 <__cxa_atexit@plt+0x15c5d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, lsl #10 │ │ │ │ + mvneq r0, r0, lsl r5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 766dc <__cxa_atexit@plt+0x6a204> │ │ │ │ ldr r3, [pc, #32] @ 766ec <__cxa_atexit@plt+0x6a214> │ │ │ │ @@ -108739,15 +108739,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, asr #7 │ │ │ │ + mvneq r0, r8, asr #7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 76828 <__cxa_atexit@plt+0x6a350> │ │ │ │ ldr r3, [pc, #32] @ 76838 <__cxa_atexit@plt+0x6a360> │ │ │ │ @@ -108889,15 +108889,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 76a50 <__cxa_atexit@plt+0x6a578> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq sp, ip, r8, lsr r1 │ │ │ │ - mvneq r0, ip, ror r5 │ │ │ │ + mvneq r0, r4, lsl #11 │ │ │ │ biceq sp, ip, r8, ror #2 │ │ │ │ biceq sp, ip, r8, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 76aa8 <__cxa_atexit@plt+0x6a5d0> │ │ │ │ @@ -108915,15 +108915,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 172935c <__cxa_atexit@plt+0x171ce84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sp, ip, r8, lsr #2 │ │ │ │ - mvneq r0, ip, asr r1 │ │ │ │ + mvneq r0, r4, ror #2 │ │ │ │ biceq sp, ip, r4, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 76b0c <__cxa_atexit@plt+0x6a634> │ │ │ │ mov r0, r4 │ │ │ │ @@ -108940,28 +108940,28 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 172935c <__cxa_atexit@plt+0x171ce84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sp, ip, r4, asr #1 │ │ │ │ - strdeq r0, [r4, #8]! │ │ │ │ + mvneq r0, r0, lsl #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, #20] @ 76b48 <__cxa_atexit@plt+0x6a670> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #16] @ 76b4c <__cxa_atexit@plt+0x6a674> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ biceq sp, ip, ip, asr #2 │ │ │ │ - mvneq r0, r4, lsl r4 │ │ │ │ + mvneq r0, ip, lsl r4 │ │ │ │ biceq sp, ip, r8, lsr r1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 76bc8 <__cxa_atexit@plt+0x6a6f0> │ │ │ │ @@ -109169,18 +109169,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq pc, ip, lsl #28 │ │ │ │ + mvneq pc, r4, lsl lr @ │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ biceq ip, ip, ip, lsl lr │ │ │ │ - mvneq r0, r4, ror #1 │ │ │ │ + mvneq r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, ror #14 │ │ │ │ biceq ip, ip, ip, asr #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 76ef4 <__cxa_atexit@plt+0x6aa1c> │ │ │ │ @@ -109256,18 +109256,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq pc, [r3, #192]! @ 0xc0 @ │ │ │ │ + strheq pc, [r3, #200]! @ 0xc8 @ │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ biceq ip, ip, r0, asr #25 │ │ │ │ - mvneq pc, r8, lsl #31 │ │ │ │ + strexheq pc, r0, [r3] @ │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ biceq ip, ip, r0, ror ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 77048 <__cxa_atexit@plt+0x6ab70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -109325,18 +109325,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01e3fb9c │ │ │ │ + mvneq pc, r4, lsr #23 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ biceq ip, ip, ip, lsr #23 │ │ │ │ - mvneq pc, r4, ror lr @ │ │ │ │ + mvneq pc, ip, ror lr @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ biceq ip, ip, ip, asr fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 771ac <__cxa_atexit@plt+0x6acd4> │ │ │ │ @@ -109490,18 +109490,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq pc, r8, lsl #18 │ │ │ │ + mvneq pc, r0, lsl r9 @ │ │ │ │ @ instruction: 0xfffff8a4 │ │ │ │ biceq ip, ip, r8, lsl r9 │ │ │ │ - mvneq pc, r0, ror #23 │ │ │ │ + mvneq pc, r8, ror #23 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ biceq ip, ip, r8, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 773f0 <__cxa_atexit@plt+0x6af18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -109559,18 +109559,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq pc, [r3, #116]! @ 0x74 │ │ │ │ + strdeq pc, [r3, #124]! @ 0x7c │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ biceq ip, ip, r4, lsl #16 │ │ │ │ - mvneq pc, ip, asr #21 │ │ │ │ + ldrdeq pc, [r3, #164]! @ 0xa4 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ strheq ip, [ip, #116] @ 0x74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 77504 <__cxa_atexit@plt+0x6b02c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -109628,18 +109628,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq pc, r0, ror #13 │ │ │ │ + mvneq pc, r8, ror #13 │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ strdeq ip, [ip, #96] @ 0x60 │ │ │ │ - strheq pc, [r3, #152]! @ 0x98 @ │ │ │ │ + mvneq pc, r0, asr #19 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq ip, ip, r0, lsr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 77618 <__cxa_atexit@plt+0x6b140> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -109696,19 +109696,19 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01e3f598 │ │ │ │ - strheq pc, [r3, #92]! @ 0x5c @ │ │ │ │ + mvneq pc, r0, lsr #11 │ │ │ │ + mvneq pc, r4, asr #11 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ ldrdeq ip, [ip, #92] @ 0x5c │ │ │ │ - mvneq pc, r4, lsr #17 │ │ │ │ + mvneq pc, ip, lsr #17 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0x01ccc59c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ @@ -109725,15 +109725,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 77760 <__cxa_atexit@plt+0x6b288> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strheq pc, [r3, #64]! @ 0x40 @ │ │ │ │ + strheq pc, [r3, #72]! @ 0x48 @ │ │ │ │ biceq ip, ip, r8, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -109743,24 +109743,24 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ - mvneq pc, r0, asr #8 │ │ │ │ + mvneq pc, r8, asr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 777c8 <__cxa_atexit@plt+0x6b2f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, asr r4 @ │ │ │ │ + mvneq pc, r0, ror #8 │ │ │ │ strdeq ip, [ip, #64] @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 77824 <__cxa_atexit@plt+0x6b34c> │ │ │ │ @@ -109782,16 +109782,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e3f39c │ │ │ │ - @ instruction: 0x01e3f790 │ │ │ │ + mvneq pc, r4, lsr #7 │ │ │ │ + @ instruction: 0x01e3f798 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 778b0 <__cxa_atexit@plt+0x6b3d8> │ │ │ │ ldr r1, [pc, #84] @ 778bc <__cxa_atexit@plt+0x6b3e4> │ │ │ │ @@ -109814,15 +109814,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq pc, r0, lsr #6 │ │ │ │ + mvneq pc, r8, lsr #6 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 778ec <__cxa_atexit@plt+0x6b414> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -109837,16 +109837,16 @@ │ │ │ │ add r3, r3, #217 @ 0xd9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 77920 <__cxa_atexit@plt+0x6b448> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 1986194 <__cxa_atexit@plt+0x1979cbc> │ │ │ │ - mvneq pc, ip, lsr #6 │ │ │ │ - mvneq pc, ip, lsr #12 │ │ │ │ + mvneq pc, r4, lsr r3 @ │ │ │ │ + mvneq pc, r4, lsr r6 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -109876,15 +109876,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvneq pc, ip, lsr #4 │ │ │ │ + mvneq pc, r4, lsr r2 @ │ │ │ │ @ instruction: 0x01b56b0e │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -109947,16 +109947,16 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r8, ror r2 @ │ │ │ │ - mvneq pc, r8, ror #2 │ │ │ │ + mvneq pc, r0, lsl #5 │ │ │ │ + mvneq pc, r0, ror r1 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 77b3c <__cxa_atexit@plt+0x6b664> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -109981,15 +109981,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq pc, r8, lsl #1 │ │ │ │ + @ instruction: 0x01e3f090 │ │ │ │ @ instruction: 0x01b5696a │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -110038,15 +110038,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - mvneq lr, ip, lsr #31 │ │ │ │ + strheq lr, [r3, #244]! @ 0xf4 │ │ │ │ @ instruction: 0x01b5688c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -110072,16 +110072,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq pc, r4, lsr #1 │ │ │ │ - mvneq lr, r8, lsl #31 │ │ │ │ + mvneq pc, ip, lsr #1 │ │ │ │ + strexheq lr, r0, [r3] │ │ │ │ biceq fp, ip, r8, ror #31 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -110348,16 +110348,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvneq lr, r8, lsr #23 │ │ │ │ - mvneq lr, r0, lsl #23 │ │ │ │ + strheq lr, [r3, #176]! @ 0xb0 │ │ │ │ + mvneq lr, r8, lsl #23 │ │ │ │ ldrdeq fp, [ip, #184] @ 0xb8 │ │ │ │ biceq fp, ip, r0, lsl #24 │ │ │ │ @ instruction: 0xfffff748 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ @ instruction: 0x01ccbb94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -110410,16 +110410,16 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01e3ea90 │ │ │ │ - mvneq lr, r8, ror #20 │ │ │ │ + @ instruction: 0x01e3ea98 │ │ │ │ + mvneq lr, r0, ror sl │ │ │ │ ldrdeq fp, [ip, #172] @ 0xac │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ @ instruction: 0xfffff694 │ │ │ │ biceq fp, ip, r0, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -110456,16 +110456,16 @@ │ │ │ │ ldr r7, [pc, #40] @ 782dc <__cxa_atexit@plt+0x6be04> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r4, asr #19 │ │ │ │ - @ instruction: 0x01e3e99c │ │ │ │ + mvneq lr, ip, asr #19 │ │ │ │ + mvneq lr, r4, lsr #19 │ │ │ │ @ instruction: 0xfffff560 │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ @ instruction: 0xfffff5c8 │ │ │ │ biceq fp, ip, ip, lsl sl │ │ │ │ biceq fp, ip, r4, ror #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -110531,15 +110531,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - mvneq lr, r0, asr #17 │ │ │ │ + mvneq lr, r8, asr #17 │ │ │ │ strdeq fp, [ip, #140] @ 0x8c │ │ │ │ biceq fp, ip, r0, lsr r9 │ │ │ │ @ instruction: 0xfffff470 │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ @ instruction: 0xfffff4d8 │ │ │ │ strheq fp, [ip, #140] @ 0x8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -110588,15 +110588,15 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strheq lr, [r3, #124]! @ 0x7c │ │ │ │ + mvneq lr, r4, asr #15 │ │ │ │ biceq fp, ip, r4, lsl r8 │ │ │ │ @ instruction: 0xfffff368 │ │ │ │ @ instruction: 0xfffff5a8 │ │ │ │ @ instruction: 0xfffff3d0 │ │ │ │ ldrdeq fp, [ip, #124] @ 0x7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -110629,15 +110629,15 @@ │ │ │ │ ldr r7, [pc, #36] @ 7858c <__cxa_atexit@plt+0x6c0b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r0, lsl #14 │ │ │ │ + mvneq lr, r8, lsl #14 │ │ │ │ @ instruction: 0xfffff2ac │ │ │ │ @ instruction: 0xfffff4ec │ │ │ │ @ instruction: 0xfffff314 │ │ │ │ biceq fp, ip, r8, ror #14 │ │ │ │ biceq fp, ip, r4, asr r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -110756,15 +110756,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 7877c <__cxa_atexit@plt+0x6c2a4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrdeq fp, [ip, #80] @ 0x50 │ │ │ │ - mvneq lr, r0, asr r8 │ │ │ │ + mvneq lr, r8, asr r8 │ │ │ │ biceq fp, ip, r0, lsl #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7881c <__cxa_atexit@plt+0x6c344> │ │ │ │ @@ -110803,17 +110803,17 @@ │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #20] @ 78838 <__cxa_atexit@plt+0x6c360> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x01e3e494 │ │ │ │ + @ instruction: 0x01e3e49c │ │ │ │ biceq fp, ip, r8, asr #10 │ │ │ │ - strdeq lr, [r3, #56]! @ 0x38 │ │ │ │ + mvneq lr, r0, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 788a4 <__cxa_atexit@plt+0x6c3cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -110832,32 +110832,32 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 788a8 <__cxa_atexit@plt+0x6c3d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq lr, ip, lsl #8 │ │ │ │ - mvneq lr, ip, asr r3 │ │ │ │ + mvneq lr, r4, lsl r4 │ │ │ │ + mvneq lr, r4, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 1b8caac <__cxa_atexit@plt+0x1b805d4> │ │ │ │ ldr r3, [pc, #28] @ 788e8 <__cxa_atexit@plt+0x6c410> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [pc, #24] @ 788ec <__cxa_atexit@plt+0x6c414> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ tst r0, #255 @ 0xff │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r1 │ │ │ │ - ldrdeq lr, [r3, #60]! @ 0x3c │ │ │ │ - mvneq lr, ip, lsl #6 │ │ │ │ + mvneq lr, r4, ror #7 │ │ │ │ + mvneq lr, r4, lsl r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7898c <__cxa_atexit@plt+0x6c4b4> │ │ │ │ ldr r7, [pc, #140] @ 7899c <__cxa_atexit@plt+0x6c4c4> │ │ │ │ @@ -110895,17 +110895,17 @@ │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #20] @ 789a8 <__cxa_atexit@plt+0x6c4d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - mvneq lr, ip, asr r2 │ │ │ │ + mvneq lr, r4, ror #4 │ │ │ │ ldrdeq fp, [ip, #60] @ 0x3c │ │ │ │ - mvneq lr, r0, asr r3 │ │ │ │ + mvneq lr, r8, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 78a14 <__cxa_atexit@plt+0x6c53c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -110924,32 +110924,32 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 78a18 <__cxa_atexit@plt+0x6c540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrdeq lr, [r3, #20]! │ │ │ │ - strheq lr, [r3, #36]! @ 0x24 │ │ │ │ + ldrdeq lr, [r3, #28]! │ │ │ │ + strheq lr, [r3, #44]! @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 1b8caac <__cxa_atexit@plt+0x1b805d4> │ │ │ │ ldr r3, [pc, #28] @ 78a58 <__cxa_atexit@plt+0x6c580> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [pc, #24] @ 78a5c <__cxa_atexit@plt+0x6c584> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ tst r0, #255 @ 0xff │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - mvneq lr, r4, lsr #3 │ │ │ │ - mvneq lr, r4, ror #4 │ │ │ │ + mvneq lr, ip, lsr #3 │ │ │ │ + mvneq lr, ip, ror #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78b14 <__cxa_atexit@plt+0x6c63c> │ │ │ │ ldr r7, [pc, #164] @ 78b24 <__cxa_atexit@plt+0x6c64c> │ │ │ │ @@ -110993,17 +110993,17 @@ │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #28] @ 78b38 <__cxa_atexit@plt+0x6c660> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0x01e3e498 │ │ │ │ - mvneq lr, ip, lsr #9 │ │ │ │ - ldrdeq lr, [r3, #76]! @ 0x4c │ │ │ │ + mvneq lr, r0, lsr #9 │ │ │ │ + strheq lr, [r3, #68]! @ 0x44 │ │ │ │ + mvneq lr, r4, ror #9 │ │ │ │ biceq fp, ip, r8, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 78bb8 <__cxa_atexit@plt+0x6c6e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -111029,17 +111029,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #12] @ 78bbc <__cxa_atexit@plt+0x6c6e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strdeq lr, [r3, #52]! @ 0x34 │ │ │ │ - mvneq lr, r8, lsl #8 │ │ │ │ - mvneq lr, r4, lsr #8 │ │ │ │ + strdeq lr, [r3, #60]! @ 0x3c │ │ │ │ + mvneq lr, r0, lsl r4 │ │ │ │ + mvneq lr, ip, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 1b8cabc <__cxa_atexit@plt+0x1b805e4> │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ cmn r0, #1 │ │ │ │ @@ -111054,17 +111054,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #8] @ 78c20 <__cxa_atexit@plt+0x6c748> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r1 │ │ │ │ - mvneq lr, ip, lsl #7 │ │ │ │ - mvneq lr, r0, lsr #7 │ │ │ │ - strheq lr, [r3, #52]! @ 0x34 │ │ │ │ + @ instruction: 0x01e3e394 │ │ │ │ + mvneq lr, r8, lsr #7 │ │ │ │ + strheq lr, [r3, #60]! @ 0x3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78cd0 <__cxa_atexit@plt+0x6c7f8> │ │ │ │ ldr r7, [pc, #148] @ 78ce0 <__cxa_atexit@plt+0x6c808> │ │ │ │ @@ -111104,17 +111104,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 78cec <__cxa_atexit@plt+0x6c814> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - mvneq sp, ip, asr #30 │ │ │ │ + mvneq sp, r4, asr pc │ │ │ │ strheq fp, [ip] │ │ │ │ - mvneq sp, r4, ror #31 │ │ │ │ + mvneq sp, ip, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 78d60 <__cxa_atexit@plt+0x6c888> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -111135,16 +111135,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 78d68 <__cxa_atexit@plt+0x6c890> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvneq sp, r8, lsr #29 │ │ │ │ - mvneq sp, r4, asr pc │ │ │ │ + strheq sp, [r3, #224]! @ 0xe0 │ │ │ │ + mvneq sp, ip, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 1b8cabc <__cxa_atexit@plt+0x1b805e4> │ │ │ │ add r7, r0, #1 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -111155,16 +111155,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 78db4 <__cxa_atexit@plt+0x6c8dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r0, lsl #30 │ │ │ │ - mvneq sp, ip, asr #28 │ │ │ │ + mvneq sp, r8, lsl #30 │ │ │ │ + mvneq sp, r4, asr lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 78e60 <__cxa_atexit@plt+0x6c988> │ │ │ │ ldr r7, [pc, #148] @ 78e70 <__cxa_atexit@plt+0x6c998> │ │ │ │ @@ -111204,17 +111204,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 78e7c <__cxa_atexit@plt+0x6c9a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - mvneq sp, r4, lsl #29 │ │ │ │ + mvneq sp, ip, lsl #29 │ │ │ │ biceq sl, ip, r4, lsr #30 │ │ │ │ - mvneq sp, ip, lsl #27 │ │ │ │ + @ instruction: 0x01e3dd94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 78ef0 <__cxa_atexit@plt+0x6ca18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -111235,16 +111235,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 78ef8 <__cxa_atexit@plt+0x6ca20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvneq sp, r0, ror #27 │ │ │ │ - strdeq sp, [r3, #204]! @ 0xcc │ │ │ │ + mvneq sp, r8, ror #27 │ │ │ │ + mvneq sp, r4, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 1b8cabc <__cxa_atexit@plt+0x1b805e4> │ │ │ │ add r7, r0, #1 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -111255,16 +111255,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 78f44 <__cxa_atexit@plt+0x6ca6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, lsr #25 │ │ │ │ - mvneq sp, r4, lsl #27 │ │ │ │ + strheq sp, [r3, #192]! @ 0xc0 │ │ │ │ + mvneq sp, ip, lsl #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 78c38 <__cxa_atexit@plt+0x6c760> │ │ │ │ @@ -111395,17 +111395,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 79178 <__cxa_atexit@plt+0x6cca0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - mvneq sp, r8, lsl #23 │ │ │ │ + @ instruction: 0x01e3db90 │ │ │ │ biceq sl, ip, r4, lsr ip │ │ │ │ - @ instruction: 0x01e3da90 │ │ │ │ + @ instruction: 0x01e3da98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 791ec <__cxa_atexit@plt+0x6cd14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -111426,16 +111426,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 791f4 <__cxa_atexit@plt+0x6cd1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvneq sp, r4, ror #21 │ │ │ │ - mvneq sp, r0, lsl #20 │ │ │ │ + mvneq sp, ip, ror #21 │ │ │ │ + mvneq sp, r8, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 1b8cabc <__cxa_atexit@plt+0x1b805e4> │ │ │ │ add r7, r0, #1 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -111446,16 +111446,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 79240 <__cxa_atexit@plt+0x6cd68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, lsr #19 │ │ │ │ - mvneq sp, r8, lsl #21 │ │ │ │ + strheq sp, [r3, #148]! @ 0x94 │ │ │ │ + @ instruction: 0x01e3da90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 792e4 <__cxa_atexit@plt+0x6ce0c> │ │ │ │ ldr r3, [pc, #140] @ 792f4 <__cxa_atexit@plt+0x6ce1c> │ │ │ │ @@ -111599,15 +111599,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ adcsgt sl, r2, #848 @ 0x350 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - mvneq sp, r8, lsl #15 │ │ │ │ + @ instruction: 0x01e3d790 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 79518 <__cxa_atexit@plt+0x6d040> │ │ │ │ @@ -111633,15 +111633,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - mvneq sp, ip, ror #13 │ │ │ │ + strdeq sp, [r3, #100]! @ 0x64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 795d4 <__cxa_atexit@plt+0x6d0fc> │ │ │ │ ldr r7, [pc, #184] @ 79608 <__cxa_atexit@plt+0x6d130> │ │ │ │ @@ -111690,15 +111690,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ tsthi ip, r5, asr #27 │ │ │ │ strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ adcsgt sl, r2, #848 @ 0x350 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ strdeq sl, [ip, #112] @ 0x70 │ │ │ │ - mvneq sp, r4, asr #12 │ │ │ │ + mvneq sp, ip, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 79684 <__cxa_atexit@plt+0x6d1ac> │ │ │ │ @@ -111725,30 +111725,30 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ tsthi ip, r5, asr #27 │ │ │ │ strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - mvneq sp, r0, lsl #11 │ │ │ │ + mvneq sp, r8, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 796d0 <__cxa_atexit@plt+0x6d1f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 796d8 <__cxa_atexit@plt+0x6d200> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 15d2254 <__cxa_atexit@plt+0x15c5d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [r3, #72]! @ 0x48 │ │ │ │ + mvneq sp, r0, ror #9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79714 <__cxa_atexit@plt+0x6d23c> │ │ │ │ ldr r2, [pc, #32] @ 7971c <__cxa_atexit@plt+0x6d244> │ │ │ │ @@ -111826,15 +111826,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ biceq sl, ip, r0, ror #11 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - ldrdeq sp, [r3, #112]! @ 0x70 │ │ │ │ + ldrdeq sp, [r3, #120]! @ 0x78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79890 <__cxa_atexit@plt+0x6d3b8> │ │ │ │ @@ -111854,15 +111854,15 @@ │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvneq sp, r8, lsr #14 │ │ │ │ + mvneq sp, r0, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79930 <__cxa_atexit@plt+0x6d458> │ │ │ │ ldr lr, [pc, #140] @ 79950 <__cxa_atexit@plt+0x6d478> │ │ │ │ @@ -111899,16 +111899,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq sp, r8, asr #5 │ │ │ │ - mvneq sp, ip, lsl #7 │ │ │ │ + ldrdeq sp, [r3, #32]! │ │ │ │ + @ instruction: 0x01e3d394 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 799a0 <__cxa_atexit@plt+0x6d4c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -111924,15 +111924,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sp, r8, lsl #6 │ │ │ │ + mvneq sp, r0, lsl r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 799f4 <__cxa_atexit@plt+0x6d51c> │ │ │ │ ldr r2, [pc, #32] @ 799fc <__cxa_atexit@plt+0x6d524> │ │ │ │ @@ -112010,15 +112010,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ biceq sl, ip, r4, lsl #6 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strdeq sp, [r3, #64]! @ 0x40 │ │ │ │ + strdeq sp, [r3, #72]! @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79b70 <__cxa_atexit@plt+0x6d698> │ │ │ │ @@ -112038,15 +112038,15 @@ │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvneq sp, r8, asr #8 │ │ │ │ + mvneq sp, r0, asr r4 │ │ │ │ biceq sl, ip, ip, ror #4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -112070,15 +112070,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ biceq sl, ip, r0, lsr #4 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - mvneq sp, ip, ror #7 │ │ │ │ + strdeq sp, [r3, #52]! @ 0x34 │ │ │ │ strdeq sl, [ip, #16] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bl 1b8d100 <__cxa_atexit@plt+0x1b80c28> │ │ │ │ cmp r0, #0 │ │ │ │ beq 79c38 <__cxa_atexit@plt+0x6d760> │ │ │ │ ldr r3, [pc, #40] @ 79c4c <__cxa_atexit@plt+0x6d774> │ │ │ │ @@ -112090,15 +112090,15 @@ │ │ │ │ b 1a741d0 <__cxa_atexit@plt+0x1a67cf8> │ │ │ │ ldr r7, [pc, #20] @ 79c54 <__cxa_atexit@plt+0x6d77c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mvn r7, #-2147483648 @ 0x80000000 │ │ │ │ b 1ba94e8 <__cxa_atexit@plt+0x1b9d010> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq sp, r0, lsl #7 │ │ │ │ + mvneq sp, r8, lsl #7 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ @ instruction: 0x01cca19c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bl 1b8d100 <__cxa_atexit@plt+0x1b80c28> │ │ │ │ cmp r0, #0 │ │ │ │ beq 79c8c <__cxa_atexit@plt+0x6d7b4> │ │ │ │ @@ -112111,15 +112111,15 @@ │ │ │ │ b 1a741d0 <__cxa_atexit@plt+0x1a67cf8> │ │ │ │ ldr r7, [pc, #20] @ 79ca8 <__cxa_atexit@plt+0x6d7d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mvn r7, #-2147483648 @ 0x80000000 │ │ │ │ b 1ba94e8 <__cxa_atexit@plt+0x1b9d010> │ │ │ │ @ instruction: 0xffffffe8 │ │ │ │ - mvneq sp, ip, lsr #6 │ │ │ │ + mvneq sp, r4, lsr r3 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79cdc <__cxa_atexit@plt+0x6d804> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -112127,15 +112127,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 79ce4 <__cxa_atexit@plt+0x6d80c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 14034cc <__cxa_atexit@plt+0x13f6ff4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, ip, asr #29 │ │ │ │ + ldrdeq ip, [r3, #228]! @ 0xe4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 79d18 <__cxa_atexit@plt+0x6d840> │ │ │ │ ldr r3, [pc, #32] @ 79d28 <__cxa_atexit@plt+0x6d850> │ │ │ │ @@ -112181,15 +112181,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [r3, #216]! @ 0xd8 │ │ │ │ + mvneq ip, r0, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 79e68 <__cxa_atexit@plt+0x6d990> │ │ │ │ ldr lr, [pc, #168] @ 79e88 <__cxa_atexit@plt+0x6d9b0> │ │ │ │ @@ -112233,17 +112233,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq ip, ip, lsr #27 │ │ │ │ + strheq ip, [r3, #212]! @ 0xd4 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq ip, r4, lsr #28 │ │ │ │ + mvneq ip, ip, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 79eb4 <__cxa_atexit@plt+0x6d9dc> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @@ -112267,15 +112267,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - mvneq ip, ip, lsl #27 │ │ │ │ + @ instruction: 0x01e3cd94 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 79f48 <__cxa_atexit@plt+0x6da70> │ │ │ │ ldr r3, [pc, #32] @ 79f58 <__cxa_atexit@plt+0x6da80> │ │ │ │ @@ -112321,15 +112321,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, asr #23 │ │ │ │ + ldrdeq ip, [r3, #176]! @ 0xb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a098 <__cxa_atexit@plt+0x6dbc0> │ │ │ │ ldr lr, [pc, #168] @ 7a0b8 <__cxa_atexit@plt+0x6dbe0> │ │ │ │ @@ -112373,17 +112373,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq ip, ip, ror fp │ │ │ │ + mvneq ip, r4, lsl #23 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - mvneq ip, r0, lsr ip │ │ │ │ + mvneq ip, r8, lsr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7a128 <__cxa_atexit@plt+0x6dc50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -112407,15 +112407,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - mvneq ip, ip, lsl #23 │ │ │ │ + @ instruction: 0x01e3cb94 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7a178 <__cxa_atexit@plt+0x6dca0> │ │ │ │ ldr r3, [pc, #32] @ 7a188 <__cxa_atexit@plt+0x6dcb0> │ │ │ │ @@ -112466,15 +112466,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7a234 <__cxa_atexit@plt+0x6dd5c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e3ca90 │ │ │ │ + @ instruction: 0x01e3ca98 │ │ │ │ biceq r9, ip, r4, lsl ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7a2b0 <__cxa_atexit@plt+0x6ddd8> │ │ │ │ @@ -112504,15 +112504,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7a2cc <__cxa_atexit@plt+0x6ddf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq ip, r8, asr r9 │ │ │ │ + mvneq ip, r0, ror #18 │ │ │ │ biceq r9, ip, r0, lsl #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #52] @ 7a314 <__cxa_atexit@plt+0x6de3c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -112524,23 +112524,23 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq ip, r4, ror #17 │ │ │ │ + mvneq ip, ip, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7a338 <__cxa_atexit@plt+0x6de60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strheq ip, [r3, #132]! @ 0x84 │ │ │ │ + strheq ip, [r3, #140]! @ 0x8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7a3b4 <__cxa_atexit@plt+0x6dedc> │ │ │ │ ldr r3, [pc, #104] @ 7a3c4 <__cxa_atexit@plt+0x6deec> │ │ │ │ @@ -112569,15 +112569,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7a3d0 <__cxa_atexit@plt+0x6def8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - mvneq ip, ip, lsl r9 │ │ │ │ + mvneq ip, r4, lsr #18 │ │ │ │ biceq r9, ip, r0, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #52] @ 7a418 <__cxa_atexit@plt+0x6df40> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -112589,23 +112589,23 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq ip, r8, lsr #17 │ │ │ │ + strheq ip, [r3, #128]! @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7a43c <__cxa_atexit@plt+0x6df64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, ror r8 │ │ │ │ + mvneq ip, r0, lsl #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7a484 <__cxa_atexit@plt+0x6dfac> │ │ │ │ ldr r3, [pc, #52] @ 7a494 <__cxa_atexit@plt+0x6dfbc> │ │ │ │ @@ -112666,15 +112666,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ biceq r9, ip, ip, lsr #18 │ │ │ │ - mvneq ip, ip, lsr #21 │ │ │ │ + strheq ip, [r3, #164]! @ 0xa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7a58c <__cxa_atexit@plt+0x6e0b4> │ │ │ │ @@ -112684,15 +112684,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq ip, r8, lsr #20 │ │ │ │ + mvneq ip, r0, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -112756,17 +112756,17 @@ │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #28] @ 7a6c4 <__cxa_atexit@plt+0x6e1ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - mvneq ip, ip, lsl #18 │ │ │ │ - mvneq ip, r0, lsr #18 │ │ │ │ - mvneq ip, r0, asr r9 │ │ │ │ + mvneq ip, r4, lsl r9 │ │ │ │ + mvneq ip, r8, lsr #18 │ │ │ │ + mvneq ip, r8, asr r9 │ │ │ │ biceq r9, ip, r0, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 7a744 <__cxa_atexit@plt+0x6e26c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -112792,17 +112792,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #12] @ 7a748 <__cxa_atexit@plt+0x6e270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq ip, r8, ror #16 │ │ │ │ - mvneq ip, ip, ror r8 │ │ │ │ - @ instruction: 0x01e3c898 │ │ │ │ + mvneq ip, r0, ror r8 │ │ │ │ + mvneq ip, r4, lsl #17 │ │ │ │ + mvneq ip, r0, lsr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 1b8cabc <__cxa_atexit@plt+0x1b805e4> │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ cmn r0, #1 │ │ │ │ @@ -112817,17 +112817,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #8] @ 7a7ac <__cxa_atexit@plt+0x6e2d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r1 │ │ │ │ - mvneq ip, r0, lsl #16 │ │ │ │ - mvneq ip, r4, lsl r8 │ │ │ │ - mvneq ip, r8, lsr #16 │ │ │ │ + mvneq ip, r8, lsl #16 │ │ │ │ + mvneq ip, ip, lsl r8 │ │ │ │ + mvneq ip, r0, lsr r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -112840,15 +112840,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7a80c <__cxa_atexit@plt+0x6e334> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e3c490 │ │ │ │ + @ instruction: 0x01e3c498 │ │ │ │ biceq r9, ip, r4, ror r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -112874,15 +112874,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq ip, r4, lsr #8 │ │ │ │ + mvneq ip, ip, lsr #8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a8cc <__cxa_atexit@plt+0x6e3f4> │ │ │ │ ldr r1, [pc, #32] @ 7a8d4 <__cxa_atexit@plt+0x6e3fc> │ │ │ │ @@ -112927,15 +112927,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq ip, ip, lsr #6 │ │ │ │ + mvneq ip, r4, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7a984 <__cxa_atexit@plt+0x6e4ac> │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -112956,23 +112956,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strheq ip, [r3, #36]! @ 0x24 │ │ │ │ + strheq ip, [r3, #44]! @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7a9f8 <__cxa_atexit@plt+0x6e520> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, lsr #4 │ │ │ │ + mvneq ip, r0, lsr r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7aa64 <__cxa_atexit@plt+0x6e58c> │ │ │ │ @@ -113112,17 +113112,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq fp, r4, ror #31 │ │ │ │ + mvneq fp, ip, ror #31 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - mvneq ip, r4, lsr #7 │ │ │ │ + mvneq ip, ip, lsr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7acac <__cxa_atexit@plt+0x6e7d4> │ │ │ │ @@ -113141,15 +113141,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - mvneq ip, ip, lsl #6 │ │ │ │ + mvneq ip, r4, lsl r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7acf0 <__cxa_atexit@plt+0x6e818> │ │ │ │ @@ -113174,15 +113174,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq fp, r4, ror pc │ │ │ │ + mvneq fp, ip, ror pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ad7c <__cxa_atexit@plt+0x6e8a4> │ │ │ │ ldr r1, [pc, #32] @ 7ad84 <__cxa_atexit@plt+0x6e8ac> │ │ │ │ @@ -113227,15 +113227,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq fp, ip, ror lr │ │ │ │ + mvneq fp, r4, lsl #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7ae34 <__cxa_atexit@plt+0x6e95c> │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -113256,23 +113256,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq fp, r4, lsl #28 │ │ │ │ + mvneq fp, ip, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7aea8 <__cxa_atexit@plt+0x6e9d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, ror sp │ │ │ │ + mvneq fp, r0, lsl #27 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7af14 <__cxa_atexit@plt+0x6ea3c> │ │ │ │ @@ -113412,17 +113412,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq fp, r4, lsr fp │ │ │ │ + mvneq fp, ip, lsr fp │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - strdeq fp, [r3, #228]! @ 0xe4 │ │ │ │ + strdeq fp, [r3, #236]! @ 0xec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7b15c <__cxa_atexit@plt+0x6ec84> │ │ │ │ @@ -113441,15 +113441,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - mvneq fp, ip, asr lr │ │ │ │ + mvneq fp, r4, ror #28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7b1a0 <__cxa_atexit@plt+0x6ecc8> │ │ │ │ @@ -113474,15 +113474,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq fp, r4, asr #21 │ │ │ │ + mvneq fp, ip, asr #21 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b22c <__cxa_atexit@plt+0x6ed54> │ │ │ │ ldr r1, [pc, #32] @ 7b234 <__cxa_atexit@plt+0x6ed5c> │ │ │ │ @@ -113527,15 +113527,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq fp, ip, asr #19 │ │ │ │ + ldrdeq fp, [r3, #148]! @ 0x94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7b2e4 <__cxa_atexit@plt+0x6ee0c> │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -113556,23 +113556,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq fp, r4, asr r9 │ │ │ │ + mvneq fp, ip, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7b358 <__cxa_atexit@plt+0x6ee80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, asr #17 │ │ │ │ + ldrdeq fp, [r3, #128]! @ 0x80 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7b3c4 <__cxa_atexit@plt+0x6eeec> │ │ │ │ @@ -113712,17 +113712,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq fp, r4, lsl #13 │ │ │ │ + mvneq fp, ip, lsl #13 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - mvneq fp, r4, asr #20 │ │ │ │ + mvneq fp, ip, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7b60c <__cxa_atexit@plt+0x6f134> │ │ │ │ @@ -113741,15 +113741,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - mvneq fp, ip, lsr #19 │ │ │ │ + strheq fp, [r3, #148]! @ 0x94 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7b658 <__cxa_atexit@plt+0x6f180> │ │ │ │ ldr r7, [pc, #40] @ 7b668 <__cxa_atexit@plt+0x6f190> │ │ │ │ @@ -113761,15 +113761,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ ldr r7, [pc, #16] @ 7b670 <__cxa_atexit@plt+0x6f198> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq fp, r4, lsl #12 │ │ │ │ + mvneq fp, ip, lsl #12 │ │ │ │ biceq r8, ip, r0, lsl r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7b690 <__cxa_atexit@plt+0x6f1b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -113905,15 +113905,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ ldr r7, [pc, #16] @ 7b8b0 <__cxa_atexit@plt+0x6f3d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - mvneq fp, r4, asr #7 │ │ │ │ + mvneq fp, ip, asr #7 │ │ │ │ ldrdeq r8, [ip, #80] @ 0x50 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -113933,18 +113933,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #28] @ 7b928 <__cxa_atexit@plt+0x6f450> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - ldrdeq fp, [r3, #96]! @ 0x60 │ │ │ │ - mvneq fp, r0, ror #6 │ │ │ │ + ldrdeq fp, [r3, #104]! @ 0x68 │ │ │ │ + mvneq fp, r8, ror #6 │ │ │ │ biceq r8, ip, ip, ror #10 │ │ │ │ - mvneq fp, r8, lsr #13 │ │ │ │ + strheq fp, [r3, #96]! @ 0x60 │ │ │ │ biceq r8, ip, r0, asr #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -113964,18 +113964,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #28] @ 7b9a4 <__cxa_atexit@plt+0x6f4cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - mvneq fp, r4, asr r6 │ │ │ │ - mvneq fp, r4, ror #5 │ │ │ │ + mvneq fp, ip, asr r6 │ │ │ │ + mvneq fp, ip, ror #5 │ │ │ │ strdeq r8, [ip, #64] @ 0x40 │ │ │ │ - mvneq fp, ip, lsr #12 │ │ │ │ + mvneq fp, r4, lsr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7b9ec <__cxa_atexit@plt+0x6f514> │ │ │ │ ldr r3, [pc, #52] @ 7b9fc <__cxa_atexit@plt+0x6f524> │ │ │ │ @@ -114016,15 +114016,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 172a19c <__cxa_atexit@plt+0x171dcc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, ip, ip, ror #8 │ │ │ │ - mvneq fp, ip, lsr #3 │ │ │ │ + strheq fp, [r3, #20]! │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 7bb6c <__cxa_atexit@plt+0x6f694> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -114077,15 +114077,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01e3b090 │ │ │ │ + @ instruction: 0x01e3b098 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7bbec <__cxa_atexit@plt+0x6f714> │ │ │ │ ldr r3, [pc, #148] @ 7bc14 <__cxa_atexit@plt+0x6f73c> │ │ │ │ @@ -114333,15 +114333,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sl, r8, asr sp │ │ │ │ + mvneq sl, r0, ror #26 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7bfb0 <__cxa_atexit@plt+0x6fad8> │ │ │ │ @@ -114383,15 +114383,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sl, r8, ror #24 │ │ │ │ + mvneq sl, r0, ror ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -114543,15 +114543,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 7c2a4 <__cxa_atexit@plt+0x6fdcc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strdeq sl, [r3, #180]! @ 0xb4 │ │ │ │ + strdeq sl, [r3, #188]! @ 0xbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 7c2d8 <__cxa_atexit@plt+0x6fe00> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 7c2e4 <__cxa_atexit@plt+0x6fe0c> │ │ │ │ @@ -114654,17 +114654,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strheq sl, [r3, #124]! @ 0x7c │ │ │ │ - mvneq sl, ip, lsr #23 │ │ │ │ - @ instruction: 0x01e3ab98 │ │ │ │ + mvneq sl, r4, asr #15 │ │ │ │ + strheq sl, [r3, #180]! @ 0xb4 │ │ │ │ + mvneq sl, r0, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7c4b4 <__cxa_atexit@plt+0x6ffdc> │ │ │ │ @@ -114678,16 +114678,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sl, r8, lsr #22 │ │ │ │ - mvneq sl, r4, lsl fp │ │ │ │ + mvneq sl, r0, lsr fp │ │ │ │ + mvneq sl, ip, lsl fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7c518 <__cxa_atexit@plt+0x70040> │ │ │ │ @@ -114828,15 +114828,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 172a19c <__cxa_atexit@plt+0x171dcc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, ip, r4, asr #16 │ │ │ │ - strdeq sl, [r3, #76]! @ 0x4c │ │ │ │ + mvneq sl, r4, lsl #10 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 7ca18 <__cxa_atexit@plt+0x70540> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -114876,17 +114876,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq sl, r4, asr #8 │ │ │ │ - mvneq sl, r4, lsr r8 │ │ │ │ - mvneq sl, r0, lsr #16 │ │ │ │ + mvneq sl, ip, asr #8 │ │ │ │ + mvneq sl, ip, lsr r8 │ │ │ │ + mvneq sl, r8, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7c82c <__cxa_atexit@plt+0x70354> │ │ │ │ @@ -114900,16 +114900,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq sl, [r3, #112]! @ 0x70 │ │ │ │ - @ instruction: 0x01e3a79c │ │ │ │ + strheq sl, [r3, #120]! @ 0x78 │ │ │ │ + mvneq sl, r4, lsr #15 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c89c <__cxa_atexit@plt+0x703c4> │ │ │ │ ldr r2, [pc, #68] @ 7c8a4 <__cxa_atexit@plt+0x703cc> │ │ │ │ @@ -114980,15 +114980,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba4e4c <__cxa_atexit@plt+0x1b98974> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strheq sl, [r3, #44]! @ 0x2c │ │ │ │ + mvneq sl, r4, asr #5 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -115015,15 +115015,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r3 │ │ │ │ b 1ba4e4c <__cxa_atexit@plt+0x1b98974> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sl, r8, lsl r2 │ │ │ │ + mvneq sl, r0, lsr #4 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7ca98 <__cxa_atexit@plt+0x705c0> │ │ │ │ @@ -115265,17 +115265,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r9, r0, lsr lr │ │ │ │ - mvneq sl, r0, lsr #4 │ │ │ │ - mvneq sl, ip, lsl #4 │ │ │ │ + mvneq r9, r8, lsr lr │ │ │ │ + mvneq sl, r8, lsr #4 │ │ │ │ + mvneq sl, r4, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ce40 <__cxa_atexit@plt+0x70968> │ │ │ │ @@ -115289,16 +115289,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01e3a19c │ │ │ │ - mvneq sl, r8, lsl #3 │ │ │ │ + mvneq sl, r4, lsr #3 │ │ │ │ + @ instruction: 0x01e3a190 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7cea4 <__cxa_atexit@plt+0x709cc> │ │ │ │ @@ -115423,17 +115423,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strheq r9, [r3, #184]! @ 0xb8 │ │ │ │ - mvneq r9, r8, lsr #31 │ │ │ │ - strexheq r9, r4, [r3] │ │ │ │ + mvneq r9, r0, asr #23 │ │ │ │ + strheq r9, [r3, #240]! @ 0xf0 │ │ │ │ + strexheq r9, ip, [r3] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7d0b8 <__cxa_atexit@plt+0x70be0> │ │ │ │ @@ -115447,16 +115447,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r9, r4, lsr #30 │ │ │ │ - mvneq r9, r0, lsl pc │ │ │ │ + mvneq r9, ip, lsr #30 │ │ │ │ + mvneq r9, r8, lsl pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7d11c <__cxa_atexit@plt+0x70c44> │ │ │ │ @@ -115525,15 +115525,15 @@ │ │ │ │ b 7d1e8 <__cxa_atexit@plt+0x70d10> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - mvneq r9, r4, ror #21 │ │ │ │ + mvneq r9, ip, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7d244 <__cxa_atexit@plt+0x70d6c> │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -115562,15 +115562,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ b 7d280 <__cxa_atexit@plt+0x70da8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - mvneq r9, r4, asr #20 │ │ │ │ + mvneq r9, ip, asr #20 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -115709,17 +115709,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r9, r0, asr #14 │ │ │ │ - mvneq r9, r0, lsr fp │ │ │ │ - mvneq r9, ip, lsl fp │ │ │ │ + mvneq r9, r8, asr #14 │ │ │ │ + mvneq r9, r8, lsr fp │ │ │ │ + mvneq r9, r4, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7d530 <__cxa_atexit@plt+0x71058> │ │ │ │ @@ -115733,16 +115733,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r9, ip, lsr #21 │ │ │ │ - @ instruction: 0x01e39a98 │ │ │ │ + strheq r9, [r3, #164]! @ 0xa4 │ │ │ │ + mvneq r9, r0, lsr #21 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7d594 <__cxa_atexit@plt+0x710bc> │ │ │ │ @@ -115802,15 +115802,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba4e4c <__cxa_atexit@plt+0x1b98974> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r9, r0, lsr #12 │ │ │ │ + mvneq r9, r8, lsr #12 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7d680 <__cxa_atexit@plt+0x711a8> │ │ │ │ ldr r7, [pc, #80] @ 7d6c4 <__cxa_atexit@plt+0x711ec> │ │ │ │ @@ -115831,15 +115831,15 @@ │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba4e4c <__cxa_atexit@plt+0x1b98974> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r9, r0, lsr #11 │ │ │ │ + mvneq r9, r8, lsr #11 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d754 <__cxa_atexit@plt+0x7127c> │ │ │ │ ldr r2, [pc, #136] @ 7d770 <__cxa_atexit@plt+0x71298> │ │ │ │ @@ -115875,17 +115875,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r9, r8, lsr #9 │ │ │ │ - @ instruction: 0x01e39898 │ │ │ │ - mvneq r9, r4, lsl #17 │ │ │ │ + strheq r9, [r3, #64]! @ 0x40 │ │ │ │ + mvneq r9, r0, lsr #17 │ │ │ │ + mvneq r9, ip, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7d7c8 <__cxa_atexit@plt+0x712f0> │ │ │ │ @@ -115899,16 +115899,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r9, r4, lsl r8 │ │ │ │ - mvneq r9, r0, lsl #16 │ │ │ │ + mvneq r9, ip, lsl r8 │ │ │ │ + mvneq r9, r8, lsl #16 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7d82c <__cxa_atexit@plt+0x71354> │ │ │ │ @@ -115968,15 +115968,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba4e4c <__cxa_atexit@plt+0x1b98974> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r9, r8, lsl #7 │ │ │ │ + @ instruction: 0x01e39390 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7d918 <__cxa_atexit@plt+0x71440> │ │ │ │ ldr r7, [pc, #80] @ 7d95c <__cxa_atexit@plt+0x71484> │ │ │ │ @@ -115997,15 +115997,15 @@ │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba4e4c <__cxa_atexit@plt+0x1b98974> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r9, r8, lsl #6 │ │ │ │ + mvneq r9, r0, lsl r3 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -116145,17 +116145,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r9, r0, ror r0 │ │ │ │ - mvneq r9, r0, ror #8 │ │ │ │ - mvneq r9, ip, asr #8 │ │ │ │ + mvneq r9, r8, ror r0 │ │ │ │ + mvneq r9, r8, ror #8 │ │ │ │ + mvneq r9, r4, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7dc00 <__cxa_atexit@plt+0x71728> │ │ │ │ @@ -116169,16 +116169,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq r9, [r3, #60]! @ 0x3c │ │ │ │ - mvneq r9, r8, asr #7 │ │ │ │ + mvneq r9, r4, ror #7 │ │ │ │ + ldrdeq r9, [r3, #48]! @ 0x30 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7dc44 <__cxa_atexit@plt+0x7176c> │ │ │ │ @@ -116315,17 +116315,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvneq r8, r8, asr #27 │ │ │ │ - strheq r9, [r3, #24]! │ │ │ │ - mvneq r9, r4, lsr #3 │ │ │ │ + ldrdeq r8, [r3, #208]! @ 0xd0 │ │ │ │ + mvneq r9, r0, asr #3 │ │ │ │ + mvneq r9, ip, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7dea8 <__cxa_atexit@plt+0x719d0> │ │ │ │ @@ -116339,16 +116339,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r9, r4, lsr r1 │ │ │ │ - mvneq r9, r0, lsr #2 │ │ │ │ + mvneq r9, ip, lsr r1 │ │ │ │ + mvneq r9, r8, lsr #2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7df20 <__cxa_atexit@plt+0x71a48> │ │ │ │ @@ -116544,15 +116544,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ - strdeq r8, [r3, #156]! @ 0x9c │ │ │ │ + mvneq r8, r4, lsl #20 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7e23c <__cxa_atexit@plt+0x71d64> │ │ │ │ @@ -116679,15 +116679,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 7e404 <__cxa_atexit@plt+0x71f2c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01e38a94 │ │ │ │ + @ instruction: 0x01e38a9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 7e438 <__cxa_atexit@plt+0x71f60> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 7e444 <__cxa_atexit@plt+0x71f6c> │ │ │ │ @@ -116850,15 +116850,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 7e6b0 <__cxa_atexit@plt+0x721d8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r8, r8, ror #15 │ │ │ │ + strdeq r8, [r3, #112]! @ 0x70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 7e6e4 <__cxa_atexit@plt+0x7220c> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 7e6f0 <__cxa_atexit@plt+0x72218> │ │ │ │ @@ -116970,15 +116970,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 7e890 <__cxa_atexit@plt+0x723b8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r8, r8, lsl #12 │ │ │ │ + mvneq r8, r0, lsl r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 7e8c4 <__cxa_atexit@plt+0x723ec> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 7e8d0 <__cxa_atexit@plt+0x723f8> │ │ │ │ @@ -117079,16 +117079,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1732eb0 <__cxa_atexit@plt+0x17269d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, ror r1 │ │ │ │ - ldrdeq r8, [r3, #28]! │ │ │ │ + mvneq r8, r4, lsl #3 │ │ │ │ + mvneq r8, r4, ror #3 │ │ │ │ biceq r5, ip, r0, lsr #9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7eabc <__cxa_atexit@plt+0x725e4> │ │ │ │ @@ -117135,15 +117135,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 7eb24 <__cxa_atexit@plt+0x7264c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r8, r4, ror r3 │ │ │ │ + mvneq r8, ip, ror r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 7eb58 <__cxa_atexit@plt+0x72680> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 7eb64 <__cxa_atexit@plt+0x7268c> │ │ │ │ @@ -117340,29 +117340,29 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 7ee58 <__cxa_atexit@plt+0x72980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, asr #27 │ │ │ │ + ldrdeq r7, [r3, #208]! @ 0xd0 │ │ │ │ biceq r5, ip, r4, asr r1 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 7ecb4 <__cxa_atexit@plt+0x727dc> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 7ee90 <__cxa_atexit@plt+0x729b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r3, #208]! @ 0xd0 │ │ │ │ + ldrdeq r7, [r3, #216]! @ 0xd8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7eec4 <__cxa_atexit@plt+0x729ec> │ │ │ │ @@ -117387,15 +117387,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, r0, ror #26 │ │ │ │ + mvneq r7, r8, ror #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7ef90 <__cxa_atexit@plt+0x72ab8> │ │ │ │ ldr r3, [pc, #128] @ 7efb8 <__cxa_atexit@plt+0x72ae0> │ │ │ │ @@ -117486,15 +117486,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq r7, [r3, #180]! @ 0xb4 │ │ │ │ + ldrdeq r7, [r3, #188]! @ 0xbc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f118 <__cxa_atexit@plt+0x72c40> │ │ │ │ ldr r2, [pc, #112] @ 7f134 <__cxa_atexit@plt+0x72c5c> │ │ │ │ @@ -117613,15 +117613,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, r8, lsl sl │ │ │ │ + mvneq r7, r0, lsr #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -117696,15 +117696,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, ip, asr #17 │ │ │ │ + ldrdeq r7, [r3, #132]! @ 0x84 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7f458 <__cxa_atexit@plt+0x72f80> │ │ │ │ @@ -117811,15 +117811,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - mvneq r7, r0, ror #13 │ │ │ │ + mvneq r7, r8, ror #13 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ strdeq r4, [ip, #140] @ 0x8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -117851,15 +117851,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - mvneq r7, r4, lsr r6 │ │ │ │ + mvneq r7, ip, lsr r6 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ biceq r4, ip, r8, asr r8 │ │ │ │ biceq r4, ip, r8, ror r9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -117878,15 +117878,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - mvneq r7, r0, lsr #18 │ │ │ │ + mvneq r7, r8, lsr #18 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7f6f4 <__cxa_atexit@plt+0x7321c> │ │ │ │ @@ -117911,15 +117911,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, r0, ror r5 │ │ │ │ + mvneq r7, r8, ror r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7f7b4 <__cxa_atexit@plt+0x732dc> │ │ │ │ @@ -118026,15 +118026,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - mvneq r7, r4, lsl #7 │ │ │ │ + mvneq r7, ip, lsl #7 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ biceq r4, ip, r0, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -118066,15 +118066,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldrdeq r7, [r3, #40]! @ 0x28 │ │ │ │ + mvneq r7, r0, ror #5 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ strdeq r4, [ip, #76] @ 0x4c │ │ │ │ biceq r4, ip, ip, lsl r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -118093,15 +118093,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - mvneq r7, r4, asr #11 │ │ │ │ + mvneq r7, ip, asr #11 │ │ │ │ strheq r4, [ip, #92] @ 0x5c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -118141,15 +118141,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, r0, ror #9 │ │ │ │ + mvneq r7, r8, ror #9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7fb10 <__cxa_atexit@plt+0x73638> │ │ │ │ @@ -118174,15 +118174,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, r4, asr r1 │ │ │ │ + mvneq r7, ip, asr r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7fbd0 <__cxa_atexit@plt+0x736f8> │ │ │ │ @@ -118289,15 +118289,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - mvneq r6, r8, ror #30 │ │ │ │ + mvneq r6, r0, ror pc │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ biceq r4, ip, r4, lsl #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -118329,15 +118329,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - strheq r6, [r3, #236]! @ 0xec │ │ │ │ + mvneq r6, r4, asr #29 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ biceq r4, ip, r0, ror #1 │ │ │ │ biceq r4, ip, r0, lsl #4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -118356,15 +118356,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - mvneq r7, r8, lsr #3 │ │ │ │ + strheq r7, [r3, #16]! │ │ │ │ biceq r4, ip, r0, lsr #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7fe6c <__cxa_atexit@plt+0x73994> │ │ │ │ @@ -118436,15 +118436,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, r4, asr #32 │ │ │ │ + mvneq r7, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ffb0 <__cxa_atexit@plt+0x73ad8> │ │ │ │ @@ -118453,15 +118453,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, r0 │ │ │ │ + mvneq r7, r8 │ │ │ │ biceq r4, ip, r8, lsr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7fff0 <__cxa_atexit@plt+0x73b18> │ │ │ │ @@ -118506,15 +118506,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r6, ip, lsr #30 │ │ │ │ + mvneq r6, r4, lsr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 800cc <__cxa_atexit@plt+0x73bf4> │ │ │ │ ldr r2, [pc, #36] @ 800d4 <__cxa_atexit@plt+0x73bfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -118523,16 +118523,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, ror #21 │ │ │ │ - mvneq r6, r8, ror #28 │ │ │ │ + strdeq r6, [r3, #164]! @ 0xa4 │ │ │ │ + mvneq r6, r0, ror lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -118570,15 +118570,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ biceq r3, ip, r0, lsr #29 │ │ │ │ biceq r3, ip, r4, lsl #26 │ │ │ │ strheq r3, [ip, #236] @ 0xec │ │ │ │ @ instruction: 0xffffb558 │ │ │ │ ldrdeq r3, [ip, #236] @ 0xec │ │ │ │ - mvneq r6, r8, lsl fp │ │ │ │ + mvneq r6, r0, lsr #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -118616,15 +118616,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ biceq r3, ip, r8, ror #27 │ │ │ │ biceq r3, ip, ip, asr #24 │ │ │ │ biceq r3, ip, r4, lsl #28 │ │ │ │ @ instruction: 0xffffb4a0 │ │ │ │ biceq r3, ip, r4, lsr #28 │ │ │ │ - mvneq r6, r0, ror #20 │ │ │ │ + mvneq r6, r8, ror #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8027c <__cxa_atexit@plt+0x73da4> │ │ │ │ @@ -118649,15 +118649,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r6, r8, ror #19 │ │ │ │ + strdeq r6, [r3, #144]! @ 0x90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80308 <__cxa_atexit@plt+0x73e30> │ │ │ │ ldr r1, [pc, #32] @ 80310 <__cxa_atexit@plt+0x73e38> │ │ │ │ @@ -118702,15 +118702,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strdeq r6, [r3, #128]! @ 0x80 │ │ │ │ + strdeq r6, [r3, #136]! @ 0x88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 803c0 <__cxa_atexit@plt+0x73ee8> │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -118731,23 +118731,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq r6, r8, ror r8 │ │ │ │ + mvneq r6, r0, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 80434 <__cxa_atexit@plt+0x73f5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, ror #15 │ │ │ │ + strdeq r6, [r3, #116]! @ 0x74 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 804a0 <__cxa_atexit@plt+0x73fc8> │ │ │ │ @@ -118871,15 +118871,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r6, r0, ror r6 │ │ │ │ + mvneq r6, r8, ror r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80680 <__cxa_atexit@plt+0x741a8> │ │ │ │ ldr r1, [pc, #32] @ 80688 <__cxa_atexit@plt+0x741b0> │ │ │ │ @@ -118924,15 +118924,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq r6, r8, ror r5 │ │ │ │ + mvneq r6, r0, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 80738 <__cxa_atexit@plt+0x74260> │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -118953,23 +118953,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq r6, r0, lsl #10 │ │ │ │ + mvneq r6, r8, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 807ac <__cxa_atexit@plt+0x742d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, ror r4 │ │ │ │ + mvneq r6, ip, ror r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80818 <__cxa_atexit@plt+0x74340> │ │ │ │ @@ -119067,15 +119067,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r6, r8, ror #12 │ │ │ │ + mvneq r6, r0, ror r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 80988 <__cxa_atexit@plt+0x744b0> │ │ │ │ @@ -119159,17 +119159,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r6, r8, ror #2 │ │ │ │ + mvneq r6, r0, ror r1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - mvneq r6, r8, lsr #10 │ │ │ │ + mvneq r6, r0, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 80b28 <__cxa_atexit@plt+0x74650> │ │ │ │ @@ -119188,15 +119188,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - @ instruction: 0x01e36490 │ │ │ │ + @ instruction: 0x01e36498 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 80b6c <__cxa_atexit@plt+0x74694> │ │ │ │ @@ -119221,15 +119221,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r6, [r3, #8]! │ │ │ │ + mvneq r6, r0, lsl #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80bf8 <__cxa_atexit@plt+0x74720> │ │ │ │ ldr r1, [pc, #32] @ 80c00 <__cxa_atexit@plt+0x74728> │ │ │ │ @@ -119274,15 +119274,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq r6, r0 │ │ │ │ + mvneq r6, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 80cb0 <__cxa_atexit@plt+0x747d8> │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -119303,23 +119303,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq r5, r8, lsl #31 │ │ │ │ + strexheq r5, r0, [r3] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 80d24 <__cxa_atexit@plt+0x7484c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r3, #236]! @ 0xec │ │ │ │ + mvneq r5, r4, lsl #30 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80d90 <__cxa_atexit@plt+0x748b8> │ │ │ │ @@ -119430,15 +119430,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ ldr r7, [pc, #16] @ 80f04 <__cxa_atexit@plt+0x74a2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq r5, r0, ror sp │ │ │ │ + mvneq r5, r8, ror sp │ │ │ │ biceq r3, ip, ip, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 80f24 <__cxa_atexit@plt+0x74a4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ @@ -119512,15 +119512,15 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - mvneq r5, r8, lsl #31 │ │ │ │ + strexheq r5, r0, [r3] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8108c <__cxa_atexit@plt+0x74bb4> │ │ │ │ @@ -119558,15 +119558,15 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ - ldrdeq r5, [r3, #224]! @ 0xe0 │ │ │ │ + ldrdeq r5, [r3, #232]! @ 0xe8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8113c <__cxa_atexit@plt+0x74c64> │ │ │ │ ldr r7, [pc, #40] @ 8114c <__cxa_atexit@plt+0x74c74> │ │ │ │ @@ -119578,15 +119578,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ ldr r7, [pc, #16] @ 81154 <__cxa_atexit@plt+0x74c7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - mvneq r5, r0, lsr #22 │ │ │ │ + mvneq r5, r8, lsr #22 │ │ │ │ biceq r2, ip, ip, asr #29 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 811b0 <__cxa_atexit@plt+0x74cd8> │ │ │ │ @@ -119634,15 +119634,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r5, ip, lsl #27 │ │ │ │ + @ instruction: 0x01e35d94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8126c <__cxa_atexit@plt+0x74d94> │ │ │ │ ldr r2, [pc, #36] @ 81274 <__cxa_atexit@plt+0x74d9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -119651,16 +119651,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, asr #18 │ │ │ │ - mvneq r5, r8, asr #25 │ │ │ │ + mvneq r5, r4, asr r9 │ │ │ │ + ldrdeq r5, [r3, #192]! @ 0xc0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -119729,15 +119729,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ biceq r2, ip, r4, ror #21 │ │ │ │ biceq r2, ip, r8, lsr #25 │ │ │ │ @ instruction: 0xffffa328 │ │ │ │ - strdeq r5, [r3, #128]! @ 0x80 │ │ │ │ + strdeq r5, [r3, #136]! @ 0x88 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -119775,15 +119775,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ biceq r2, ip, ip, lsr #20 │ │ │ │ strdeq r2, [ip, #176] @ 0xb0 │ │ │ │ @ instruction: 0xffffa270 │ │ │ │ - mvneq r5, r8, lsr r8 │ │ │ │ + mvneq r5, r0, asr #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -119844,15 +119844,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ biceq r2, ip, r0, lsl r9 │ │ │ │ ldrdeq r2, [ip, #172] @ 0xac │ │ │ │ @ instruction: 0xffffa150 │ │ │ │ - mvneq r5, ip, lsl r7 │ │ │ │ + mvneq r5, r4, lsr #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -119882,15 +119882,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ biceq r2, ip, r8, ror r8 │ │ │ │ biceq r2, ip, r4, asr #20 │ │ │ │ @ instruction: 0xffffa0b8 │ │ │ │ - mvneq r5, r4, lsl #13 │ │ │ │ + mvneq r5, ip, lsl #13 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 81644 <__cxa_atexit@plt+0x7516c> │ │ │ │ @@ -119915,15 +119915,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r5, r0, lsr #12 │ │ │ │ + mvneq r5, r8, lsr #12 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 816c8 <__cxa_atexit@plt+0x751f0> │ │ │ │ @@ -119948,15 +119948,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r5, r4, ror r5 │ │ │ │ + mvneq r5, ip, ror r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -120051,15 +120051,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 818b4 <__cxa_atexit@plt+0x753dc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r5, r4, ror #11 │ │ │ │ + mvneq r5, ip, ror #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 818e8 <__cxa_atexit@plt+0x75410> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 818f4 <__cxa_atexit@plt+0x7541c> │ │ │ │ @@ -120141,19 +120141,19 @@ │ │ │ │ ldr r7, [pc, #28] @ 81a24 <__cxa_atexit@plt+0x7554c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, lsl r2 │ │ │ │ - mvneq r5, r4, lsr #12 │ │ │ │ + mvneq r5, r8, lsl r2 │ │ │ │ + mvneq r5, ip, lsr #12 │ │ │ │ biceq r2, ip, ip, asr r3 │ │ │ │ biceq r2, ip, r4, asr r3 │ │ │ │ - ldrdeq r5, [r3, #84]! @ 0x54 │ │ │ │ + ldrdeq r5, [r3, #92]! @ 0x5c │ │ │ │ biceq r2, ip, ip, lsr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 81ab8 <__cxa_atexit@plt+0x755e0> │ │ │ │ @@ -120195,19 +120195,19 @@ │ │ │ │ ldr r7, [pc, #28] @ 81afc <__cxa_atexit@plt+0x75624> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, lsr r1 │ │ │ │ - mvneq r5, ip, asr #10 │ │ │ │ + mvneq r5, r0, asr #2 │ │ │ │ + mvneq r5, r4, asr r5 │ │ │ │ biceq r2, ip, r4, lsl #5 │ │ │ │ biceq r2, ip, ip, ror r2 │ │ │ │ - strdeq r5, [r3, #76]! @ 0x4c │ │ │ │ + mvneq r5, r4, lsl #10 │ │ │ │ biceq r2, ip, r8, lsr #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -120308,15 +120308,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strexheq r4, r0, [r3] │ │ │ │ + strexheq r4, r8, [r3] │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0x01cc2094 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -120331,15 +120331,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r8, [r5, #12] │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r4, ip, lsr #30 │ │ │ │ + mvneq r4, r4, lsr pc │ │ │ │ biceq r2, ip, r4, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 81d74 <__cxa_atexit@plt+0x7589c> │ │ │ │ @@ -120364,15 +120364,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - stlexheq r4, r8, [r3] │ │ │ │ + mvneq r4, r0, lsr #29 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ strheq r1, [ip, #248] @ 0xf8 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -120386,15 +120386,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - mvneq r4, r0, asr lr │ │ │ │ + mvneq r4, r8, asr lr │ │ │ │ biceq r1, ip, r8, ror #30 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 81e50 <__cxa_atexit@plt+0x75978> │ │ │ │ @@ -120419,25 +120419,25 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r4, [r3, #220]! @ 0xdc │ │ │ │ + mvneq r4, r4, asr #27 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 81e9c <__cxa_atexit@plt+0x759c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, lsl #27 │ │ │ │ + mvneq r4, ip, lsl #27 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81f3c <__cxa_atexit@plt+0x75a64> │ │ │ │ @@ -120612,15 +120612,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 82178 <__cxa_atexit@plt+0x75ca0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r8, lsr #21 │ │ │ │ + strheq r4, [r3, #160]! @ 0xa0 │ │ │ │ ldrdeq r2, [ip, #4] │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -120702,15 +120702,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 822e0 <__cxa_atexit@plt+0x75e08> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strheq r4, [r3, #184]! @ 0xb8 │ │ │ │ + mvneq r4, r0, asr #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 82314 <__cxa_atexit@plt+0x75e3c> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 82320 <__cxa_atexit@plt+0x75e48> │ │ │ │ @@ -120814,19 +120814,19 @@ │ │ │ │ ldr r7, [pc, #28] @ 824a8 <__cxa_atexit@plt+0x75fd0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, lsl #15 │ │ │ │ - mvneq r4, r0, lsr #23 │ │ │ │ + @ instruction: 0x01e34794 │ │ │ │ + mvneq r4, r8, lsr #23 │ │ │ │ ldrdeq r1, [ip, #136] @ 0x88 │ │ │ │ ldrdeq r1, [ip, #128] @ 0x80 │ │ │ │ - mvneq r4, r0, asr fp │ │ │ │ + mvneq r4, r8, asr fp │ │ │ │ biceq r1, ip, ip, ror sp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -120886,15 +120886,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 825c4 <__cxa_atexit@plt+0x760ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq r4, r4, lsl #13 │ │ │ │ + mvneq r4, ip, lsl #13 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0x01cc1794 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 825f4 <__cxa_atexit@plt+0x7611c> │ │ │ │ @@ -120906,15 +120906,15 @@ │ │ │ │ ldr r3, [pc, #16] @ 8260c <__cxa_atexit@plt+0x76134> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r3, r8} │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r4, ip, lsr #12 │ │ │ │ + mvneq r4, r4, lsr r6 │ │ │ │ biceq r1, ip, r8, asr #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 82670 <__cxa_atexit@plt+0x76198> │ │ │ │ @@ -120939,25 +120939,25 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01e3459c │ │ │ │ + mvneq r4, r4, lsr #11 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 826bc <__cxa_atexit@plt+0x761e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r4, ror #10 │ │ │ │ + mvneq r4, ip, ror #10 │ │ │ │ biceq r1, ip, r0, lsl #23 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -121075,15 +121075,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 828b4 <__cxa_atexit@plt+0x763dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, ror #6 │ │ │ │ + mvneq r4, r4, ror r3 │ │ │ │ strheq r1, [ip, #144] @ 0x90 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 827a8 <__cxa_atexit@plt+0x762d0> │ │ │ │ biceq r1, ip, r0, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -121193,24 +121193,24 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r4, r0, lsl #3 │ │ │ │ - mvneq r4, r4, lsr r2 │ │ │ │ + mvneq r4, r8, lsl #3 │ │ │ │ + mvneq r4, ip, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 82ab0 <__cxa_atexit@plt+0x765d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, lsr r1 │ │ │ │ + mvneq r4, r4, asr #2 │ │ │ │ ldrdeq r1, [ip, #8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 82b48 <__cxa_atexit@plt+0x76670> │ │ │ │ @@ -121315,24 +121315,24 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r4, r0, rrx │ │ │ │ - mvneq r3, r4, lsl #31 │ │ │ │ + mvneq r4, r8, rrx │ │ │ │ + mvneq r3, ip, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 82c98 <__cxa_atexit@plt+0x767c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, lsl r0 │ │ │ │ + mvneq r4, r4, lsr #32 │ │ │ │ biceq r1, ip, ip, ror #13 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -121448,15 +121448,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 82e88 <__cxa_atexit@plt+0x769b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e33d98 │ │ │ │ + mvneq r3, r0, lsr #27 │ │ │ │ biceq r1, ip, ip, lsl #10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -121563,15 +121563,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 83054 <__cxa_atexit@plt+0x76b7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r3, ip, asr #23 │ │ │ │ + ldrdeq r3, [r3, #180]! @ 0xb4 │ │ │ │ biceq r1, ip, r0, asr r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 82f20 <__cxa_atexit@plt+0x76a48> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -121581,15 +121581,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #16] @ 8309c <__cxa_atexit@plt+0x76bc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ biceq r1, ip, ip, ror #6 │ │ │ │ - mvneq r3, r4, asr #29 │ │ │ │ + mvneq r3, ip, asr #29 │ │ │ │ biceq r0, ip, ip, asr #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83110 <__cxa_atexit@plt+0x76c38> │ │ │ │ @@ -121636,15 +121636,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 83178 <__cxa_atexit@plt+0x76ca0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r3, r0, lsr #26 │ │ │ │ + mvneq r3, r8, lsr #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 831ac <__cxa_atexit@plt+0x76cd4> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 831b8 <__cxa_atexit@plt+0x76ce0> │ │ │ │ @@ -121812,15 +121812,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #16] @ 83438 <__cxa_atexit@plt+0x76f60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ biceq r1, ip, r8, lsr r0 │ │ │ │ - mvneq r3, r8, lsr #22 │ │ │ │ + mvneq r3, r0, lsr fp │ │ │ │ biceq r1, ip, r4, lsr #32 │ │ │ │ andeq r0, r3, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83480 <__cxa_atexit@plt+0x76fa8> │ │ │ │ @@ -121871,15 +121871,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 83528 <__cxa_atexit@plt+0x77050> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ biceq r0, ip, ip, ror #30 │ │ │ │ - mvneq r3, ip, asr sl │ │ │ │ + mvneq r3, r4, ror #20 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ biceq r0, ip, r8, lsr pc │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 83560 <__cxa_atexit@plt+0x77088> │ │ │ │ @@ -121901,15 +121901,15 @@ │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ ldr r3, [pc, #20] @ 835a0 <__cxa_atexit@plt+0x770c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ strdeq r0, [ip, #224] @ 0xe0 │ │ │ │ - mvneq r3, r0, ror #19 │ │ │ │ + mvneq r3, r8, ror #19 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ ldrdeq r0, [ip, #224] @ 0xe0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -121948,28 +121948,28 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 83658 <__cxa_atexit@plt+0x77180> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, asr #11 │ │ │ │ + ldrdeq r3, [r3, #80]! @ 0x50 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, #20] @ 83688 <__cxa_atexit@plt+0x771b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #16] @ 8368c <__cxa_atexit@plt+0x771b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ biceq r0, ip, r8, asr #28 │ │ │ │ - ldrdeq r3, [r3, #132]! @ 0x84 │ │ │ │ + ldrdeq r3, [r3, #140]! @ 0x8c │ │ │ │ biceq r0, ip, r4, lsr lr │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 836bc <__cxa_atexit@plt+0x771e4> │ │ │ │ @@ -122208,16 +122208,16 @@ │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ biceq r0, ip, r8, lsl #21 │ │ │ │ - mvneq r3, r4, lsl r5 │ │ │ │ - mvneq r3, ip, lsl r2 │ │ │ │ + mvneq r3, ip, lsl r5 │ │ │ │ + mvneq r3, r4, lsr #4 │ │ │ │ biceq r0, ip, r8, asr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 83ac4 <__cxa_atexit@plt+0x775ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -122245,16 +122245,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strdeq r0, [ip, #144] @ 0x90 │ │ │ │ - mvneq r3, ip, ror r4 │ │ │ │ - mvneq r3, ip, ror r1 │ │ │ │ + mvneq r3, r4, lsl #9 │ │ │ │ + mvneq r3, r4, lsl #3 │ │ │ │ biceq r0, ip, r4, asr #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 83b44 <__cxa_atexit@plt+0x7766c> │ │ │ │ ldr r3, [pc, #152] @ 83bbc <__cxa_atexit@plt+0x776e4> │ │ │ │ @@ -122295,16 +122295,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #10 │ │ │ │ - mvneq r3, r0, asr r0 │ │ │ │ - mvneq r3, r8, lsl r1 │ │ │ │ + mvneq r3, r8, asr r0 │ │ │ │ + mvneq r3, r0, lsr #2 │ │ │ │ strdeq r0, [ip, #140] @ 0x8c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 83bf8 <__cxa_atexit@plt+0x77720> │ │ │ │ ldr r7, [pc, #104] @ 83c54 <__cxa_atexit@plt+0x7777c> │ │ │ │ @@ -122332,16 +122332,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, ror #8 │ │ │ │ - strheq r2, [r3, #248]! @ 0xf8 │ │ │ │ - mvneq r3, r0, lsl #1 │ │ │ │ + mvneq r2, r0, asr #31 │ │ │ │ + mvneq r3, r8, lsl #1 │ │ │ │ biceq r0, ip, r8, ror #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #140] @ 83d00 <__cxa_atexit@plt+0x77828> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -122376,16 +122376,16 @@ │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ biceq r0, ip, r8, ror #15 │ │ │ │ - mvneq r3, r4, ror r2 │ │ │ │ - mvneq r2, ip, ror pc │ │ │ │ + mvneq r3, ip, ror r2 │ │ │ │ + mvneq r2, r4, lsl #31 │ │ │ │ strheq r0, [ip, #120] @ 0x78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 83d64 <__cxa_atexit@plt+0x7788c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -122413,16 +122413,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ biceq r0, ip, r0, asr r7 │ │ │ │ - ldrdeq r3, [r3, #28]! │ │ │ │ - ldrdeq r2, [r3, #236]! @ 0xec │ │ │ │ + mvneq r3, r4, ror #3 │ │ │ │ + mvneq r2, r4, ror #29 │ │ │ │ biceq r0, ip, r4, lsr #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 83de0 <__cxa_atexit@plt+0x77908> │ │ │ │ ldr r3, [pc, #44] @ 83df0 <__cxa_atexit@plt+0x77918> │ │ │ │ @@ -122545,16 +122545,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - mvneq r2, r4, ror #24 │ │ │ │ - mvneq r2, ip, lsr #26 │ │ │ │ + mvneq r2, ip, ror #24 │ │ │ │ + mvneq r2, r4, lsr sp │ │ │ │ biceq r0, ip, r4, lsl r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 83fe0 <__cxa_atexit@plt+0x77b08> │ │ │ │ ldr r7, [pc, #108] @ 84040 <__cxa_atexit@plt+0x77b68> │ │ │ │ @@ -122583,16 +122583,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq r2, [r3, #176]! @ 0xb0 │ │ │ │ - @ instruction: 0x01e32c98 │ │ │ │ + ldrdeq r2, [r3, #184]! @ 0xb8 │ │ │ │ + mvneq r2, r0, lsr #25 │ │ │ │ biceq r0, ip, ip, ror r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #140] @ 840ec <__cxa_atexit@plt+0x77c14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -122627,16 +122627,16 @@ │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [ip, #60] @ 0x3c │ │ │ │ - mvneq r2, r8, lsl #29 │ │ │ │ - @ instruction: 0x01e32b90 │ │ │ │ + stlexheq r2, r0, [r3] │ │ │ │ + @ instruction: 0x01e32b98 │ │ │ │ biceq r0, ip, ip, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 84150 <__cxa_atexit@plt+0x77c78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -122664,16 +122664,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ biceq r0, ip, r4, ror #6 │ │ │ │ - strdeq r2, [r3, #208]! @ 0xd0 │ │ │ │ - strdeq r2, [r3, #160]! @ 0xa0 │ │ │ │ + strdeq r2, [r3, #216]! @ 0xd8 │ │ │ │ + strdeq r2, [r3, #168]! @ 0xa8 │ │ │ │ biceq r0, ip, r8, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #140] @ 84230 <__cxa_atexit@plt+0x77d58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -122708,16 +122708,16 @@ │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [ip, #40] @ 0x28 │ │ │ │ - mvneq r2, r4, asr #26 │ │ │ │ - mvneq r2, ip, asr #20 │ │ │ │ + mvneq r2, ip, asr #26 │ │ │ │ + mvneq r2, r4, asr sl │ │ │ │ biceq r0, ip, r8, lsl #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 84294 <__cxa_atexit@plt+0x77dbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -122745,16 +122745,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ biceq r0, ip, r0, lsr #4 │ │ │ │ - mvneq r2, ip, lsr #25 │ │ │ │ - mvneq r2, ip, lsr #19 │ │ │ │ + strheq r2, [r3, #196]! @ 0xc4 │ │ │ │ + strheq r2, [r3, #148]! @ 0x94 │ │ │ │ strdeq r0, [ip, #20] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #140] @ 84374 <__cxa_atexit@plt+0x77e9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -122789,16 +122789,16 @@ │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ biceq r0, ip, r4, ror r1 │ │ │ │ - mvneq r2, r0, lsl #24 │ │ │ │ - mvneq r2, r8, lsl #18 │ │ │ │ + mvneq r2, r8, lsl #24 │ │ │ │ + mvneq r2, r0, lsl r9 │ │ │ │ biceq r0, ip, r4, asr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 843d8 <__cxa_atexit@plt+0x77f00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -122826,16 +122826,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldrdeq r0, [ip, #12] │ │ │ │ - mvneq r2, r8, ror #22 │ │ │ │ - mvneq r2, r8, ror #16 │ │ │ │ + mvneq r2, r0, ror fp │ │ │ │ + mvneq r2, r0, ror r8 │ │ │ │ strheq r0, [ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #148] @ 844c0 <__cxa_atexit@plt+0x77fe8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ @@ -122872,17 +122872,17 @@ │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ biceq r0, ip, r8, lsr #32 │ │ │ │ - strheq r2, [r3, #164]! @ 0xa4 │ │ │ │ - @ instruction: 0x01e32790 │ │ │ │ - strheq r2, [r3, #116]! @ 0x74 │ │ │ │ + strheq r2, [r3, #172]! @ 0xac │ │ │ │ + @ instruction: 0x01e32798 │ │ │ │ + strheq r2, [r3, #124]! @ 0x7c │ │ │ │ strdeq pc, [fp, #244] @ 0xf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 84530 <__cxa_atexit@plt+0x78058> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -122912,17 +122912,17 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ biceq pc, fp, r4, lsl #31 │ │ │ │ - mvneq r2, r0, lsl sl │ │ │ │ - mvneq r2, r4, ror #13 │ │ │ │ - mvneq r2, r8, lsl #14 │ │ │ │ + mvneq r2, r8, lsl sl │ │ │ │ + mvneq r2, ip, ror #13 │ │ │ │ + mvneq r2, r0, lsl r7 │ │ │ │ biceq pc, fp, r4, ror #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -122937,17 +122937,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 845d0 <__cxa_atexit@plt+0x780f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #20] @ 845d4 <__cxa_atexit@plt+0x780fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, asr #12 │ │ │ │ + mvneq r2, r4, asr r6 │ │ │ │ biceq pc, fp, ip, lsr #30 │ │ │ │ - mvneq r2, r8, lsr #12 │ │ │ │ + mvneq r2, r0, lsr r6 │ │ │ │ biceq pc, fp, r4, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 8462c <__cxa_atexit@plt+0x78154> │ │ │ │ mov r0, r4 │ │ │ │ @@ -122964,46 +122964,46 @@ │ │ │ │ mov r5, r9 │ │ │ │ b 172935c <__cxa_atexit@plt+0x171ce84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq pc, fp, r4, lsr #11 │ │ │ │ - ldrdeq r2, [r3, #88]! @ 0x58 │ │ │ │ + mvneq r2, r0, ror #11 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 8465c <__cxa_atexit@plt+0x78184> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e32598 │ │ │ │ + mvneq r2, r0, lsr #11 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 84680 <__cxa_atexit@plt+0x781a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, lsr #11 │ │ │ │ + mvneq r2, r8, lsr #11 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, #20] @ 846b0 <__cxa_atexit@plt+0x781d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #16] @ 846b4 <__cxa_atexit@plt+0x781dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ biceq pc, fp, r8, lsr #29 │ │ │ │ - mvneq r2, ip, lsr #17 │ │ │ │ + strheq r2, [r3, #132]! @ 0x84 │ │ │ │ stlexbeq pc, r4, [fp] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 846ec <__cxa_atexit@plt+0x78214> │ │ │ │ @@ -123041,15 +123041,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strdeq pc, [fp, #216] @ 0xd8 │ │ │ │ - strdeq r2, [r3, #124]! @ 0x7c │ │ │ │ + mvneq r2, r4, lsl #16 │ │ │ │ biceq pc, fp, r0, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 84798 <__cxa_atexit@plt+0x782c0> │ │ │ │ @@ -123061,15 +123061,15 @@ │ │ │ │ ldr r2, [pc, #20] @ 847bc <__cxa_atexit@plt+0x782e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ biceq pc, fp, r4, lsr #27 │ │ │ │ - mvneq r2, r8, lsr #15 │ │ │ │ + strheq r2, [r3, #112]! @ 0x70 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -123082,15 +123082,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 84814 <__cxa_atexit@plt+0x7833c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r3, #124]! @ 0x7c │ │ │ │ + mvneq r2, r4, ror #15 │ │ │ │ biceq pc, fp, r4, ror sp @ │ │ │ │ biceq pc, fp, r0, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -123133,20 +123133,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e3239c │ │ │ │ + mvneq r2, r4, lsr #7 │ │ │ │ strheq pc, [fp, #204] @ 0xcc @ │ │ │ │ ldrdeq pc, [fp, #44] @ 0x2c │ │ │ │ biceq pc, fp, r0, ror #5 │ │ │ │ biceq pc, fp, r0, lsl #26 │ │ │ │ - mvneq r2, ip, lsl r7 │ │ │ │ + mvneq r2, r4, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8495c <__cxa_atexit@plt+0x78484> │ │ │ │ ldr r2, [pc, #84] @ 84964 <__cxa_atexit@plt+0x7848c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -123168,15 +123168,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq r2, r0, lsl #5 │ │ │ │ + mvneq r2, r8, lsl #5 │ │ │ │ ldrdeq pc, [fp, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 84994 <__cxa_atexit@plt+0x784bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -123260,17 +123260,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq r2, r4, asr r1 │ │ │ │ + mvneq r2, ip, asr r1 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq r2, ip, lsl #10 │ │ │ │ + mvneq r2, r4, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 84b3c <__cxa_atexit@plt+0x78664> │ │ │ │ @@ -123289,15 +123289,15 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - mvneq r2, r8, ror r4 │ │ │ │ + mvneq r2, r0, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84bb8 <__cxa_atexit@plt+0x786e0> │ │ │ │ ldr r2, [pc, #84] @ 84bc0 <__cxa_atexit@plt+0x786e8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -123319,15 +123319,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq r2, r4, lsr #32 │ │ │ │ + mvneq r2, ip, lsr #32 │ │ │ │ biceq pc, fp, r4, ror r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 84bf0 <__cxa_atexit@plt+0x78718> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -123411,17 +123411,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r1, [r3, #232]! @ 0xe8 │ │ │ │ + mvneq r1, r0, lsl #30 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - strheq r2, [r3, #32]! │ │ │ │ + strheq r2, [r3, #40]! @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 84d98 <__cxa_atexit@plt+0x788c0> │ │ │ │ @@ -123440,15 +123440,15 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - mvneq r2, ip, lsl r2 │ │ │ │ + mvneq r2, r4, lsr #4 │ │ │ │ biceq pc, fp, r0, asr #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84e1c <__cxa_atexit@plt+0x78944> │ │ │ │ @@ -123495,15 +123495,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 84e84 <__cxa_atexit@plt+0x789ac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r2, r4, lsl r0 │ │ │ │ + mvneq r2, ip, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 84eb8 <__cxa_atexit@plt+0x789e0> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 84ec4 <__cxa_atexit@plt+0x789ec> │ │ │ │ @@ -123861,15 +123861,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 8543c <__cxa_atexit@plt+0x78f64> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r1, ip, asr sl │ │ │ │ + mvneq r1, r4, ror #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 85470 <__cxa_atexit@plt+0x78f98> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 8547c <__cxa_atexit@plt+0x78fa4> │ │ │ │ @@ -123978,15 +123978,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 85610 <__cxa_atexit@plt+0x79138> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r1, r8, lsl #17 │ │ │ │ + @ instruction: 0x01e31890 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 85644 <__cxa_atexit@plt+0x7916c> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 85650 <__cxa_atexit@plt+0x79178> │ │ │ │ @@ -124344,15 +124344,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 85bc8 <__cxa_atexit@plt+0x796f0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq r1, [r3, #32]! │ │ │ │ + ldrdeq r1, [r3, #40]! @ 0x28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 85bfc <__cxa_atexit@plt+0x79724> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 85c08 <__cxa_atexit@plt+0x79730> │ │ │ │ @@ -124741,15 +124741,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 861fc <__cxa_atexit@plt+0x79d24> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01e30c9c │ │ │ │ + mvneq r0, r4, lsr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 86230 <__cxa_atexit@plt+0x79d58> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 8623c <__cxa_atexit@plt+0x79d64> │ │ │ │ @@ -125107,15 +125107,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 867b4 <__cxa_atexit@plt+0x7a2dc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r0, r4, ror #13 │ │ │ │ + mvneq r0, ip, ror #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 867e8 <__cxa_atexit@plt+0x7a310> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 867f4 <__cxa_atexit@plt+0x7a31c> │ │ │ │ @@ -125274,16 +125274,16 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xffffe100 │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ - @ instruction: 0x01e30298 │ │ │ │ - mvneq r0, r0, asr #5 │ │ │ │ + mvneq r0, r0, lsr #5 │ │ │ │ + mvneq r0, r8, asr #5 │ │ │ │ @ instruction: 0xffffe970 │ │ │ │ @ instruction: 0xffffe910 │ │ │ │ @ instruction: 0xffffe594 │ │ │ │ andeq r0, r0, r0, lsr r4 │ │ │ │ @ instruction: 0xfffff310 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @@ -125878,15 +125878,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 873c0 <__cxa_atexit@plt+0x7aee8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq pc, [r2, #168]! @ 0xa8 │ │ │ │ + mvneq pc, r0, ror #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 873f4 <__cxa_atexit@plt+0x7af1c> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 87400 <__cxa_atexit@plt+0x7af28> │ │ │ │ @@ -125976,15 +125976,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq pc, r0, lsr #13 │ │ │ │ + mvneq pc, r8, lsr #13 │ │ │ │ strdeq ip, [fp, #224] @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 87574 <__cxa_atexit@plt+0x7b09c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -126068,17 +126068,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq pc, r4, ror r5 @ │ │ │ │ + mvneq pc, ip, ror r5 @ │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq pc, ip, lsr #18 │ │ │ │ + mvneq pc, r4, lsr r9 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8771c <__cxa_atexit@plt+0x7b244> │ │ │ │ @@ -126097,15 +126097,15 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - @ instruction: 0x01e2f898 │ │ │ │ + mvneq pc, r0, lsr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87798 <__cxa_atexit@plt+0x7b2c0> │ │ │ │ ldr r2, [pc, #84] @ 877a0 <__cxa_atexit@plt+0x7b2c8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -126127,15 +126127,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq pc, r4, asr #8 │ │ │ │ + mvneq pc, ip, asr #8 │ │ │ │ @ instruction: 0x01cbcc94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 877d0 <__cxa_atexit@plt+0x7b2f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -126219,17 +126219,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq pc, r8, lsl r3 @ │ │ │ │ + mvneq pc, r0, lsr #6 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - ldrdeq pc, [r2, #96]! @ 0x60 │ │ │ │ + ldrdeq pc, [r2, #104]! @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 87978 <__cxa_atexit@plt+0x7b4a0> │ │ │ │ @@ -126248,15 +126248,15 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - mvneq pc, ip, lsr r6 @ │ │ │ │ + mvneq pc, r4, asr #12 │ │ │ │ biceq ip, fp, r0, ror #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 879fc <__cxa_atexit@plt+0x7b524> │ │ │ │ @@ -126303,15 +126303,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 87a64 <__cxa_atexit@plt+0x7b58c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq pc, r4, lsr r4 @ │ │ │ │ + mvneq pc, ip, lsr r4 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 87a98 <__cxa_atexit@plt+0x7b5c0> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 87aa4 <__cxa_atexit@plt+0x7b5cc> │ │ │ │ @@ -126618,15 +126618,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 87f50 <__cxa_atexit@plt+0x7ba78> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq lr, r8, asr #30 │ │ │ │ + mvneq lr, r0, asr pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 87f84 <__cxa_atexit@plt+0x7baac> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 87f90 <__cxa_atexit@plt+0x7bab8> │ │ │ │ @@ -126735,15 +126735,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 88124 <__cxa_atexit@plt+0x7bc4c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq lr, r4, ror sp │ │ │ │ + mvneq lr, ip, ror sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 88158 <__cxa_atexit@plt+0x7bc80> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 88164 <__cxa_atexit@plt+0x7bc8c> │ │ │ │ @@ -127050,15 +127050,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 88610 <__cxa_atexit@plt+0x7c138> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq lr, r8, lsl #17 │ │ │ │ + @ instruction: 0x01e2e890 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 88644 <__cxa_atexit@plt+0x7c16c> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 88650 <__cxa_atexit@plt+0x7c178> │ │ │ │ @@ -127441,15 +127441,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 88c2c <__cxa_atexit@plt+0x7c754> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq lr, ip, ror #4 │ │ │ │ + mvneq lr, r4, ror r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 88c60 <__cxa_atexit@plt+0x7c788> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 88c6c <__cxa_atexit@plt+0x7c794> │ │ │ │ @@ -127756,15 +127756,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 89118 <__cxa_atexit@plt+0x7cc40> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq sp, r0, lsl #27 │ │ │ │ + mvneq sp, r8, lsl #27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8914c <__cxa_atexit@plt+0x7cc74> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 89158 <__cxa_atexit@plt+0x7cc80> │ │ │ │ @@ -127919,16 +127919,16 @@ │ │ │ │ b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ @ instruction: 0xffffe380 │ │ │ │ @ instruction: 0xffffe1e4 │ │ │ │ @ instruction: 0xffffe5cc │ │ │ │ - mvneq sp, r0, lsr r9 │ │ │ │ - mvneq sp, r4, asr r9 │ │ │ │ + mvneq sp, r8, lsr r9 │ │ │ │ + mvneq sp, ip, asr r9 │ │ │ │ @ instruction: 0xffffeb18 │ │ │ │ @ instruction: 0xffffe810 │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ @ instruction: 0xfffff3e8 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @@ -128470,15 +128470,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 89c40 <__cxa_atexit@plt+0x7d768> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq sp, r8, asr r2 │ │ │ │ + mvneq sp, r0, ror #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 89c74 <__cxa_atexit@plt+0x7d79c> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 89c80 <__cxa_atexit@plt+0x7d7a8> │ │ │ │ @@ -128836,15 +128836,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 8a1f8 <__cxa_atexit@plt+0x7dd20> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq ip, r0, lsr #25 │ │ │ │ + mvneq ip, r8, lsr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8a22c <__cxa_atexit@plt+0x7dd54> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 8a238 <__cxa_atexit@plt+0x7dd60> │ │ │ │ @@ -128953,15 +128953,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 8a3cc <__cxa_atexit@plt+0x7def4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq ip, ip, asr #21 │ │ │ │ + ldrdeq ip, [r2, #164]! @ 0xa4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8a400 <__cxa_atexit@plt+0x7df28> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 8a40c <__cxa_atexit@plt+0x7df34> │ │ │ │ @@ -129319,15 +129319,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 8a984 <__cxa_atexit@plt+0x7e4ac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq ip, r4, lsl r5 │ │ │ │ + mvneq ip, ip, lsl r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8a9b8 <__cxa_atexit@plt+0x7e4e0> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 8a9c4 <__cxa_atexit@plt+0x7e4ec> │ │ │ │ @@ -129775,15 +129775,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 8b0a4 <__cxa_atexit@plt+0x7ebcc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strdeq fp, [r2, #212]! @ 0xd4 │ │ │ │ + strdeq fp, [r2, #220]! @ 0xdc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8b0d8 <__cxa_atexit@plt+0x7ec00> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 8b0e4 <__cxa_atexit@plt+0x7ec0c> │ │ │ │ @@ -130141,15 +130141,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 8b65c <__cxa_atexit@plt+0x7f184> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq fp, ip, lsr r8 │ │ │ │ + mvneq fp, r4, asr #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8b690 <__cxa_atexit@plt+0x7f1b8> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 8b69c <__cxa_atexit@plt+0x7f1c4> │ │ │ │ @@ -130950,15 +130950,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 8c300 <__cxa_atexit@plt+0x7fe28> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01e2ab98 │ │ │ │ + mvneq sl, r0, lsr #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8c334 <__cxa_atexit@plt+0x7fe5c> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 8c340 <__cxa_atexit@plt+0x7fe68> │ │ │ │ @@ -131316,15 +131316,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 8c8b8 <__cxa_atexit@plt+0x803e0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq sl, r0, ror #11 │ │ │ │ + mvneq sl, r8, ror #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8c8ec <__cxa_atexit@plt+0x80414> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 8c8f8 <__cxa_atexit@plt+0x80420> │ │ │ │ @@ -131433,15 +131433,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 8ca8c <__cxa_atexit@plt+0x805b4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq sl, ip, lsl #8 │ │ │ │ + mvneq sl, r4, lsl r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8cac0 <__cxa_atexit@plt+0x805e8> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 8cacc <__cxa_atexit@plt+0x805f4> │ │ │ │ @@ -131799,15 +131799,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 8d044 <__cxa_atexit@plt+0x80b6c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r9, r4, asr lr │ │ │ │ + mvneq r9, ip, asr lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8d078 <__cxa_atexit@plt+0x80ba0> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 8d084 <__cxa_atexit@plt+0x80bac> │ │ │ │ @@ -132255,15 +132255,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 8d764 <__cxa_atexit@plt+0x8128c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r9, r4, lsr r7 │ │ │ │ + mvneq r9, ip, lsr r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8d798 <__cxa_atexit@plt+0x812c0> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 8d7a4 <__cxa_atexit@plt+0x812cc> │ │ │ │ @@ -132621,15 +132621,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 8dd1c <__cxa_atexit@plt+0x81844> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r9, ip, ror r1 │ │ │ │ + mvneq r9, r4, lsl #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8dd50 <__cxa_atexit@plt+0x81878> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 8dd5c <__cxa_atexit@plt+0x81884> │ │ │ │ @@ -133529,15 +133529,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 8eb4c <__cxa_atexit@plt+0x82674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r2, #4]! │ │ │ │ + ldrdeq r8, [r2, #12]! │ │ │ │ strdeq r5, [fp, #160] @ 0xa0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8ebb8 <__cxa_atexit@plt+0x826e0> │ │ │ │ @@ -133602,15 +133602,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r8, r4, asr #32 │ │ │ │ + mvneq r8, ip, asr #32 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8ecac <__cxa_atexit@plt+0x827d4> │ │ │ │ ldr r1, [pc, #32] @ 8ecb4 <__cxa_atexit@plt+0x827dc> │ │ │ │ @@ -133655,15 +133655,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq r7, ip, asr #30 │ │ │ │ + mvneq r7, r4, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8ed64 <__cxa_atexit@plt+0x8288c> │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -133684,23 +133684,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq r7, [r2, #228]! @ 0xe4 │ │ │ │ + ldrdeq r7, [r2, #236]! @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 8edd8 <__cxa_atexit@plt+0x82900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, asr #28 │ │ │ │ + mvneq r7, r0, asr lr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8ee4c <__cxa_atexit@plt+0x82974> │ │ │ │ @@ -133848,15 +133848,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 8f048 <__cxa_atexit@plt+0x82b70> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r7, r0, asr lr │ │ │ │ + mvneq r7, r8, asr lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8f07c <__cxa_atexit@plt+0x82ba4> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 8f088 <__cxa_atexit@plt+0x82bb0> │ │ │ │ @@ -133927,15 +133927,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 8f184 <__cxa_atexit@plt+0x82cac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e27a9c │ │ │ │ + mvneq r7, r4, lsr #21 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba7d10 <__cxa_atexit@plt+0x1b9b838> │ │ │ │ strheq r5, [fp, #68] @ 0x44 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -134031,29 +134031,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ biceq r5, fp, ip, ror #1 │ │ │ │ - mvneq r7, r4, asr #24 │ │ │ │ + mvneq r7, ip, asr #24 │ │ │ │ ldrdeq r5, [fp, #4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 8f358 <__cxa_atexit@plt+0x82e80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 8f35c <__cxa_atexit@plt+0x82e84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ strheq r5, [fp, #4] │ │ │ │ - mvneq r7, ip, lsl #24 │ │ │ │ + mvneq r7, r4, lsl ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8f3bc <__cxa_atexit@plt+0x82ee4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -134076,16 +134076,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, lsl #16 │ │ │ │ - strdeq r7, [r2, #176]! @ 0xb0 │ │ │ │ + mvneq r7, r4, lsl r8 │ │ │ │ + strdeq r7, [r2, #184]! @ 0xb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 8f428 <__cxa_atexit@plt+0x82f50> │ │ │ │ @@ -134158,15 +134158,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 8f520 <__cxa_atexit@plt+0x83048> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, lsl #14 │ │ │ │ + mvneq r7, r8, lsl #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba7d10 <__cxa_atexit@plt+0x1b9b838> │ │ │ │ biceq r5, fp, r8, lsr #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -134373,18 +134373,18 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 8f87c <__cxa_atexit@plt+0x833a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r7, [r2, #100]! @ 0x64 │ │ │ │ + strheq r7, [r2, #108]! @ 0x6c │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffff5cc │ │ │ │ - mvneq r7, r4, lsl #14 │ │ │ │ + mvneq r7, ip, lsl #14 │ │ │ │ ldrdeq r4, [fp, #212] @ 0xd4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8f8c8 <__cxa_atexit@plt+0x833f0> │ │ │ │ @@ -134397,15 +134397,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ ldr r7, [pc, #16] @ 8f8e0 <__cxa_atexit@plt+0x83408> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01e27394 │ │ │ │ + @ instruction: 0x01e2739c │ │ │ │ biceq r4, fp, ip, lsr #27 │ │ │ │ biceq r4, fp, r0, lsl #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 8f904 <__cxa_atexit@plt+0x8342c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -134498,21 +134498,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffff40c │ │ │ │ - mvneq r7, r8, asr #10 │ │ │ │ - ldrdeq r7, [r2, #64]! @ 0x40 │ │ │ │ + mvneq r7, r0, asr r5 │ │ │ │ + ldrdeq r7, [r2, #72]! @ 0x48 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffff45c │ │ │ │ - @ instruction: 0x01e2759c │ │ │ │ - mvneq r7, ip, ror #9 │ │ │ │ + mvneq r7, r4, lsr #11 │ │ │ │ + strdeq r7, [r2, #68]! @ 0x44 │ │ │ │ biceq r4, fp, r4, ror #23 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8fac8 <__cxa_atexit@plt+0x835f0> │ │ │ │ @@ -134525,15 +134525,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ ldr r7, [pc, #16] @ 8fae0 <__cxa_atexit@plt+0x83608> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0x01e27194 │ │ │ │ + @ instruction: 0x01e2719c │ │ │ │ biceq r4, fp, ip, lsr #23 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -134560,15 +134560,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r7, ip, asr #2 │ │ │ │ + mvneq r7, r4, asr r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8fba4 <__cxa_atexit@plt+0x836cc> │ │ │ │ ldr r1, [pc, #32] @ 8fbac <__cxa_atexit@plt+0x836d4> │ │ │ │ @@ -134613,15 +134613,15 @@ │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq r7, r4, asr r0 │ │ │ │ + mvneq r7, ip, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8fc5c <__cxa_atexit@plt+0x83784> │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba7fc4 <__cxa_atexit@plt+0x1b9baec> │ │ │ │ @@ -134642,23 +134642,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ba8274 <__cxa_atexit@plt+0x1b9bd9c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq r6, [r2, #252]! @ 0xfc │ │ │ │ + mvneq r6, r4, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 8fcd0 <__cxa_atexit@plt+0x837f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r0, asr pc │ │ │ │ + mvneq r6, r8, asr pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8fd44 <__cxa_atexit@plt+0x8386c> │ │ │ │ @@ -134806,15 +134806,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 8ff40 <__cxa_atexit@plt+0x83a68> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r6, r8, asr pc │ │ │ │ + mvneq r6, r0, ror #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 8ff74 <__cxa_atexit@plt+0x83a9c> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 8ff80 <__cxa_atexit@plt+0x83aa8> │ │ │ │ @@ -134907,15 +134907,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 900d4 <__cxa_atexit@plt+0x83bfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r6, ip, asr #22 │ │ │ │ + mvneq r6, r4, asr fp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba7d10 <__cxa_atexit@plt+0x1b9b838> │ │ │ │ biceq r4, fp, r4, ror #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -135033,29 +135033,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ biceq r4, fp, r4, asr #2 │ │ │ │ - @ instruction: 0x01e26c9c │ │ │ │ + mvneq r6, r4, lsr #25 │ │ │ │ biceq r4, fp, ip, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 90300 <__cxa_atexit@plt+0x83e28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 90304 <__cxa_atexit@plt+0x83e2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ biceq r4, fp, ip, lsl #2 │ │ │ │ - mvneq r6, r4, ror #24 │ │ │ │ + mvneq r6, ip, ror #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9038c <__cxa_atexit@plt+0x83eb4> │ │ │ │ ldr lr, [pc, #132] @ 903ac <__cxa_atexit@plt+0x83ed4> │ │ │ │ @@ -135090,16 +135090,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvneq r6, r4, ror #16 │ │ │ │ - mvneq r6, r8, lsr ip │ │ │ │ + mvneq r6, ip, ror #16 │ │ │ │ + mvneq r6, r0, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 903f8 <__cxa_atexit@plt+0x83f20> │ │ │ │ @@ -135111,15 +135111,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r6, [r2, #188]! @ 0xbc │ │ │ │ + mvneq r6, r4, asr #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 90464 <__cxa_atexit@plt+0x83f8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -135143,15 +135143,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - mvneq r6, ip, asr r7 │ │ │ │ + mvneq r6, r4, ror #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 904d0 <__cxa_atexit@plt+0x83ff8> │ │ │ │ @@ -135246,15 +135246,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 90620 <__cxa_atexit@plt+0x84148> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r0, lsl #12 │ │ │ │ + mvneq r6, r8, lsl #12 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba7d10 <__cxa_atexit@plt+0x1b9b838> │ │ │ │ biceq r4, fp, r8, lsr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -135478,18 +135478,18 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 909c0 <__cxa_atexit@plt+0x844e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r0, ror r5 │ │ │ │ + mvneq r6, r8, ror r5 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffff37c │ │ │ │ - strheq r6, [r2, #92]! @ 0x5c │ │ │ │ + mvneq r6, r4, asr #11 │ │ │ │ @ instruction: 0x01cb3c90 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 90a0c <__cxa_atexit@plt+0x84534> │ │ │ │ @@ -135502,15 +135502,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ ldr r7, [pc, #16] @ 90a24 <__cxa_atexit@plt+0x8454c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r6, r0, asr r2 │ │ │ │ + mvneq r6, r8, asr r2 │ │ │ │ biceq r3, fp, r8, ror ip │ │ │ │ biceq r3, fp, ip, lsr ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 90a48 <__cxa_atexit@plt+0x84570> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -135603,21 +135603,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ @ instruction: 0xfffff1c4 │ │ │ │ - mvneq r6, r8, lsl #8 │ │ │ │ - mvneq r6, ip, lsl #7 │ │ │ │ + mvneq r6, r0, lsl r4 │ │ │ │ + @ instruction: 0x01e26394 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffff214 │ │ │ │ - mvneq r6, ip, asr r4 │ │ │ │ - mvneq r6, r8, lsr #7 │ │ │ │ + mvneq r6, r4, ror #8 │ │ │ │ + strheq r6, [r2, #48]! @ 0x30 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -135637,18 +135637,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #28] @ 90c48 <__cxa_atexit@plt+0x84770> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - strheq r6, [r2, #48]! @ 0x30 │ │ │ │ - mvneq r6, r0, asr #32 │ │ │ │ + strheq r6, [r2, #56]! @ 0x38 │ │ │ │ + mvneq r6, r8, asr #32 │ │ │ │ biceq r3, fp, r8, ror #20 │ │ │ │ - mvneq r6, r8, lsl #7 │ │ │ │ + @ instruction: 0x01e26390 │ │ │ │ biceq r3, fp, ip, lsr sl │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -135669,18 +135669,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #28] @ 90cc8 <__cxa_atexit@plt+0x847f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - mvneq r6, r0, lsr r3 │ │ │ │ - mvneq r5, r0, asr #31 │ │ │ │ + mvneq r6, r8, lsr r3 │ │ │ │ + mvneq r5, r8, asr #31 │ │ │ │ biceq r3, fp, r8, ror #19 │ │ │ │ - mvneq r6, r8, lsl #6 │ │ │ │ + mvneq r6, r0, lsl r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -135742,15 +135742,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ biceq r3, fp, r4, asr #17 │ │ │ │ strdeq r3, [fp, #140] @ 0x8c │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - strheq r5, [r2, #228]! @ 0xe4 │ │ │ │ + strheq r5, [r2, #236]! @ 0xec │ │ │ │ strheq r3, [fp, #140] @ 0x8c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -135781,15 +135781,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ biceq r3, fp, r8, lsr #16 │ │ │ │ biceq r3, fp, r0, ror #16 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - mvneq r5, r8, lsl lr │ │ │ │ + mvneq r5, r0, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 90eb8 <__cxa_atexit@plt+0x849e0> │ │ │ │ ldr r2, [pc, #36] @ 90ec0 <__cxa_atexit@plt+0x849e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -135798,16 +135798,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, lsl #26 │ │ │ │ - mvneq r6, ip, ror r0 │ │ │ │ + mvneq r5, r8, lsl #26 │ │ │ │ + mvneq r6, r4, lsl #1 │ │ │ │ strheq r3, [fp, #120] @ 0x78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -135874,16 +135874,16 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r2, #176]! @ 0xb0 │ │ │ │ - mvneq r5, ip, asr #30 │ │ │ │ + ldrdeq r5, [r2, #184]! @ 0xb8 │ │ │ │ + mvneq r5, r4, asr pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -135991,15 +135991,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1ba816c <__cxa_atexit@plt+0x1b9bc94> │ │ │ │ ldr r7, [pc, #16] @ 911c8 <__cxa_atexit@plt+0x84cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ - mvneq r5, ip, lsr #21 │ │ │ │ + strheq r5, [r2, #164]! @ 0xa4 │ │ │ │ ldrdeq r3, [fp, #68] @ 0x44 │ │ │ │ biceq r2, fp, r0, lsr #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -136047,15 +136047,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 912a4 <__cxa_atexit@plt+0x84dcc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strdeq r5, [r2, #180]! @ 0xb4 │ │ │ │ + strdeq r5, [r2, #188]! @ 0xbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 912d8 <__cxa_atexit@plt+0x84e00> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 912e4 <__cxa_atexit@plt+0x84e0c> │ │ │ │ @@ -136203,15 +136203,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 91514 <__cxa_atexit@plt+0x8503c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r5, ip, lsl #14 │ │ │ │ + mvneq r5, r4, lsl r7 │ │ │ │ biceq r3, fp, r8, rrx │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91548 <__cxa_atexit@plt+0x85070> │ │ │ │ @@ -136345,15 +136345,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 9174c <__cxa_atexit@plt+0x85274> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r5, ip, asr #14 │ │ │ │ + mvneq r5, r4, asr r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 91780 <__cxa_atexit@plt+0x852a8> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 9178c <__cxa_atexit@plt+0x852b4> │ │ │ │ @@ -136458,15 +136458,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 91910 <__cxa_atexit@plt+0x85438> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, lsl r3 │ │ │ │ + mvneq r5, r8, lsl r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 91968 <__cxa_atexit@plt+0x85490> │ │ │ │ @@ -136488,23 +136488,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq r5, ip, lsl r3 │ │ │ │ + mvneq r5, r4, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 919a8 <__cxa_atexit@plt+0x854d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, ror r2 │ │ │ │ + mvneq r5, r0, lsl #5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 919e4 <__cxa_atexit@plt+0x8550c> │ │ │ │ ldr r2, [pc, #32] @ 919ec <__cxa_atexit@plt+0x85514> │ │ │ │ @@ -136539,24 +136539,24 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 1ba86d4 <__cxa_atexit@plt+0x1b9c1fc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r5, ip, ror r2 │ │ │ │ - mvneq r5, ip, asr #4 │ │ │ │ + mvneq r5, r4, lsl #5 │ │ │ │ + mvneq r5, r4, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 91a78 <__cxa_atexit@plt+0x855a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r8, lsr #3 │ │ │ │ + strheq r5, [r2, #16]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -136669,15 +136669,15 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - mvneq r5, r4, lsl #7 │ │ │ │ + mvneq r5, ip, lsl #7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 91c98 <__cxa_atexit@plt+0x857c0> │ │ │ │ ldr r2, [pc, #32] @ 91ca0 <__cxa_atexit@plt+0x857c8> │ │ │ │ @@ -136711,23 +136711,23 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 1ba86d4 <__cxa_atexit@plt+0x1b9c1fc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq r4, r8, asr #31 │ │ │ │ + ldrdeq r4, [r2, #240]! @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 91d24 <__cxa_atexit@plt+0x8584c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r2, #236]! @ 0xec │ │ │ │ + mvneq r4, r4, lsl #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -136840,15 +136840,15 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - ldrdeq r5, [r2, #8]! │ │ │ │ + mvneq r5, r0, ror #1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1ba8368 <__cxa_atexit@plt+0x1b9be90> │ │ │ │ biceq r2, fp, r8, asr #15 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -136900,15 +136900,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 91ff8 <__cxa_atexit@plt+0x85b20> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq r4, [r2, #252]! @ 0xfc │ │ │ │ + mvneq r4, r4, ror #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 9202c <__cxa_atexit@plt+0x85b54> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 92038 <__cxa_atexit@plt+0x85b60> │ │ │ │ @@ -136962,15 +136962,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 920f0 <__cxa_atexit@plt+0x85c18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r4, r0, lsr fp │ │ │ │ + mvneq r4, r8, lsr fp │ │ │ │ biceq r2, fp, r0, lsl r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -136989,15 +136989,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvneq r4, r4, lsl #29 │ │ │ │ + mvneq r4, ip, lsl #29 │ │ │ │ strheq r2, [fp, #84] @ 0x54 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -137169,15 +137169,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 9242c <__cxa_atexit@plt+0x85f54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r2, #116]! @ 0x74 │ │ │ │ + strdeq r4, [r2, #124]! @ 0x7c │ │ │ │ strdeq r2, [fp, #36] @ 0x24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 92470 <__cxa_atexit@plt+0x85f98> │ │ │ │ @@ -137259,16 +137259,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r4, ip, ror r6 │ │ │ │ - mvneq r4, r8, lsr #13 │ │ │ │ + mvneq r4, r4, lsl #13 │ │ │ │ + strheq r4, [r2, #96]! @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 925d8 <__cxa_atexit@plt+0x86100> │ │ │ │ @@ -137279,15 +137279,15 @@ │ │ │ │ sub r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r4, r4, lsr r6 │ │ │ │ + mvneq r4, ip, lsr r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 92620 <__cxa_atexit@plt+0x86148> │ │ │ │ ldr r2, [pc, #32] @ 92628 <__cxa_atexit@plt+0x86150> │ │ │ │ @@ -137332,15 +137332,15 @@ │ │ │ │ bl 1ba0734 <__cxa_atexit@plt+0x1b9425c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - mvneq r4, ip, lsr r9 │ │ │ │ + mvneq r4, r4, asr #18 │ │ │ │ biceq r2, fp, ip, lsr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9272c <__cxa_atexit@plt+0x86254> │ │ │ │ @@ -137387,15 +137387,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 92794 <__cxa_atexit@plt+0x862bc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvneq r4, r0, asr #16 │ │ │ │ + mvneq r4, r8, asr #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 927c8 <__cxa_atexit@plt+0x862f0> │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r2, [pc, #28] @ 927d4 <__cxa_atexit@plt+0x862fc> │ │ │ │ @@ -137558,15 +137558,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ 92a40 <__cxa_atexit@plt+0x86568> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #145 @ 0x91 │ │ │ │ b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq r4, [r2, #24]! │ │ │ │ + mvneq r4, r0, lsl #4 │ │ │ │ biceq r1, fp, r4, ror #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -137693,17 +137693,17 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 92c5c <__cxa_atexit@plt+0x86784> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r2, #36]! @ 0x24 │ │ │ │ + ldrdeq r4, [r2, #44]! @ 0x2c │ │ │ │ @ instruction: 0xffffed48 │ │ │ │ - mvneq r4, r8, asr #6 │ │ │ │ + mvneq r4, r0, asr r3 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xffffeff0 │ │ │ │ biceq r1, fp, r4, asr #21 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -137827,22 +137827,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ @ instruction: 0xffffee44 │ │ │ │ - mvneq r4, ip, ror #2 │ │ │ │ + mvneq r4, r4, ror r1 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - mvneq r4, ip, asr #1 │ │ │ │ + ldrdeq r4, [r2, #4]! │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xffffebc0 │ │ │ │ @ instruction: 0xffffee94 │ │ │ │ - mvneq r4, r0, asr #3 │ │ │ │ - mvneq r4, r8, ror #1 │ │ │ │ + mvneq r4, r8, asr #3 │ │ │ │ + strdeq r4, [r2, #0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -137854,15 +137854,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, asr sp │ │ │ │ + mvneq r3, r0, ror #26 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 92f14 <__cxa_atexit@plt+0x86a3c> │ │ │ │ @@ -137914,15 +137914,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r3, ip, lsl #24 │ │ │ │ + mvneq r3, r4, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -138026,15 +138026,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvneq r3, r0, ror #20 │ │ │ │ + mvneq r3, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -138224,15 +138224,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvneq r3, r8, asr #14 │ │ │ │ + mvneq r3, r0, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -138319,15 +138319,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, lsl r6 │ │ │ │ + mvneq r3, ip, lsl r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 93658 <__cxa_atexit@plt+0x87180> │ │ │ │ @@ -138379,15 +138379,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r3, r8, asr #9 │ │ │ │ + ldrdeq r3, [r2, #64]! @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -138566,15 +138566,15 @@ │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ sub r5, r5, #8 │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq r3, ip, ror #3 │ │ │ │ + strdeq r3, [r2, #20]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r3, #3 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -138680,15 +138680,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 93bc8 <__cxa_atexit@plt+0x876f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, asr r0 │ │ │ │ + mvneq r3, r0, rrx │ │ │ │ ldrdeq r0, [fp, #184] @ 0xb8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 93c24 <__cxa_atexit@plt+0x8774c> │ │ │ │ @@ -138834,15 +138834,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r2, ip, lsr #27 │ │ │ │ + strheq r2, [r2, #212]! @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -138868,15 +138868,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r2, r4, lsr #26 │ │ │ │ + mvneq r2, ip, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -139044,15 +139044,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ biceq r0, fp, r4, ror r6 │ │ │ │ - ldrdeq r2, [r2, #160]! @ 0xa0 │ │ │ │ + ldrdeq r2, [r2, #168]! @ 0xa8 │ │ │ │ biceq r0, fp, r8, asr #12 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9421c <__cxa_atexit@plt+0x87d44> │ │ │ │ @@ -139101,15 +139101,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0x01cb059c │ │ │ │ strheq r0, [fp, #84] @ 0x54 │ │ │ │ - mvneq r2, r4, lsl #20 │ │ │ │ + mvneq r2, ip, lsl #20 │ │ │ │ biceq r0, fp, r8, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ @@ -139141,15 +139141,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ strdeq r0, [fp, #68] @ 0x44 │ │ │ │ - mvneq r2, ip, asr #18 │ │ │ │ + mvneq r2, r4, asr r9 │ │ │ │ biceq r0, fp, ip, asr #9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 9418c <__cxa_atexit@plt+0x87cb4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -139161,15 +139161,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16aa684 <__cxa_atexit@plt+0x169e1ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, ror #16 │ │ │ │ + mvneq r2, r0, ror r8 │ │ │ │ strdeq r0, [fp, #60] @ 0x3c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -139208,16 +139208,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16aa7d4 <__cxa_atexit@plt+0x169e2fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r2, [r2, #120]! @ 0x78 │ │ │ │ - mvneq r2, r8, lsl r8 │ │ │ │ + mvneq r2, r0, asr #15 │ │ │ │ + mvneq r2, r0, lsr #16 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 94448 <__cxa_atexit@plt+0x87f70> │ │ │ │ ldr r2, [pc, #32] @ 94450 <__cxa_atexit@plt+0x87f78> │ │ │ │ @@ -139273,15 +139273,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrdeq r2, [r2, #96]! @ 0x60 │ │ │ │ + ldrdeq r2, [r2, #104]! @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -139515,15 +139515,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r2, r8, lsl #6 │ │ │ │ + mvneq r2, r0, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -139604,15 +139604,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ biceq pc, sl, r0, lsr #5 │ │ │ │ biceq pc, sl, r8, lsr sp @ │ │ │ │ - mvneq r2, r4, lsr #4 │ │ │ │ + mvneq r2, ip, lsr #4 │ │ │ │ @ instruction: 0xffffe2f4 │ │ │ │ ldrdeq pc, [sl, #44] @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -139669,15 +139669,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r2, #12]! │ │ │ │ + mvneq r2, r4, lsl #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 94b70 <__cxa_atexit@plt+0x88698> │ │ │ │ @@ -139738,15 +139738,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r1, ip, lsl #31 │ │ │ │ + strexheq r1, r4, [r2] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -139772,15 +139772,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r1, r4, lsl #30 │ │ │ │ + mvneq r1, ip, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -139948,15 +139948,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ biceq pc, sl, r4, lsl #17 │ │ │ │ - mvneq r1, r4, lsl #25 │ │ │ │ + mvneq r1, ip, lsl #25 │ │ │ │ biceq pc, sl, r8, asr r8 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9503c <__cxa_atexit@plt+0x88b64> │ │ │ │ @@ -140005,15 +140005,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ biceq pc, sl, ip, lsr #15 │ │ │ │ biceq pc, sl, r4, asr #15 │ │ │ │ - strheq r1, [r2, #184]! @ 0xb8 │ │ │ │ + mvneq r1, r0, asr #23 │ │ │ │ biceq pc, sl, r8, ror r7 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ @@ -140045,15 +140045,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ biceq pc, sl, r4, lsl #14 │ │ │ │ - mvneq r1, r0, lsl #22 │ │ │ │ + mvneq r1, r8, lsl #22 │ │ │ │ ldrdeq pc, [sl, #108] @ 0x6c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 94fac <__cxa_atexit@plt+0x88ad4> │ │ │ │ ldrdeq pc, [sl, #104] @ 0x68 │ │ │ │ andeq r0, r1, r3 │ │ │ │ @@ -140098,16 +140098,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16aa7d4 <__cxa_atexit@plt+0x169e2fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r2, #144]! @ 0x90 │ │ │ │ - mvneq r1, r0, lsr sl │ │ │ │ + ldrdeq r1, [r2, #152]! @ 0x98 │ │ │ │ + mvneq r1, r8, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 952a0 <__cxa_atexit@plt+0x88dc8> │ │ │ │ ldr lr, [pc, #168] @ 952c0 <__cxa_atexit@plt+0x88de8> │ │ │ │ @@ -140151,17 +140151,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq r1, r4, ror r9 │ │ │ │ + mvneq r1, ip, ror r9 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - mvneq r1, ip, lsr #20 │ │ │ │ + mvneq r1, r4, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 95330 <__cxa_atexit@plt+0x88e58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -140185,15 +140185,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - mvneq r1, r8, lsl #19 │ │ │ │ + @ instruction: 0x01e21990 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95388 <__cxa_atexit@plt+0x88eb0> │ │ │ │ ldr r2, [pc, #32] @ 95390 <__cxa_atexit@plt+0x88eb8> │ │ │ │ @@ -140249,15 +140249,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01e21790 │ │ │ │ + @ instruction: 0x01e21798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -140304,17 +140304,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r1, r8, lsl #14 │ │ │ │ + mvneq r1, r0, lsl r7 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq r1, r8, asr #15 │ │ │ │ + ldrdeq r1, [r2, #112]! @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9558c <__cxa_atexit@plt+0x890b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -140336,15 +140336,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - mvneq r1, r0, lsr r7 │ │ │ │ + mvneq r1, r8, lsr r7 │ │ │ │ biceq pc, sl, r0, ror #4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -140576,16 +140576,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16aa7d4 <__cxa_atexit@plt+0x169e2fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, r8, asr r2 │ │ │ │ - strheq r1, [r2, #40]! @ 0x28 │ │ │ │ + mvneq r1, r0, ror #4 │ │ │ │ + mvneq r1, r0, asr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95a18 <__cxa_atexit@plt+0x89540> │ │ │ │ ldr lr, [pc, #168] @ 95a38 <__cxa_atexit@plt+0x89560> │ │ │ │ @@ -140629,17 +140629,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strdeq r1, [r2, #28]! │ │ │ │ + mvneq r1, r4, lsl #4 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strheq r1, [r2, #36]! @ 0x24 │ │ │ │ + strheq r1, [r2, #44]! @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 95aa8 <__cxa_atexit@plt+0x895d0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -140663,15 +140663,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - mvneq r1, r0, lsl r2 │ │ │ │ + mvneq r1, r8, lsl r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95b00 <__cxa_atexit@plt+0x89628> │ │ │ │ ldr r2, [pc, #32] @ 95b08 <__cxa_atexit@plt+0x89630> │ │ │ │ @@ -140727,15 +140727,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq r1, r8, lsl r0 │ │ │ │ + mvneq r1, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -140782,17 +140782,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strexheq r0, r0, [r2] │ │ │ │ + strexheq r0, r8, [r2] │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq r1, r0, asr r0 │ │ │ │ + mvneq r1, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 95d04 <__cxa_atexit@plt+0x8982c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -140814,15 +140814,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - strheq r0, [r2, #248]! @ 0xf8 │ │ │ │ + mvneq r0, r0, asr #31 │ │ │ │ biceq lr, sl, r8, ror #21 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -140903,15 +140903,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16aa684 <__cxa_atexit@plt+0x169e1ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, lsr sp │ │ │ │ + mvneq r0, r8, lsr sp │ │ │ │ biceq lr, sl, r4, lsr #19 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -141091,15 +141091,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - strheq r0, [r2, #184]! @ 0xb8 │ │ │ │ + mvneq r0, r0, asr #23 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ strdeq lr, [sl, #96] @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 961b4 <__cxa_atexit@plt+0x89cdc> │ │ │ │ @@ -141110,28 +141110,28 @@ │ │ │ │ ldr r3, [pc, #20] @ 961c0 <__cxa_atexit@plt+0x89ce8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 1951a70 <__cxa_atexit@plt+0x1945598> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r0, [r2, #144]! @ 0x90 │ │ │ │ + strdeq r0, [r2, #152]! @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 961f0 <__cxa_atexit@plt+0x89d18> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 961f4 <__cxa_atexit@plt+0x89d1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 1915238 <__cxa_atexit@plt+0x1908d60> │ │ │ │ ldrdeq sp, [sl, #148] @ 0x94 │ │ │ │ - mvneq r0, r0, lsr #20 │ │ │ │ + mvneq r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96244 <__cxa_atexit@plt+0x89d6c> │ │ │ │ ldr r2, [pc, #56] @ 9624c <__cxa_atexit@plt+0x89d74> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -141146,16 +141146,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1915238 <__cxa_atexit@plt+0x1908d60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq sp, [sl, #144] @ 0x90 │ │ │ │ - mvneq r0, ip, ror r9 │ │ │ │ - ldrdeq r0, [r2, #152]! @ 0x98 │ │ │ │ + mvneq r0, r4, lsl #19 │ │ │ │ + mvneq r0, r0, ror #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 962a4 <__cxa_atexit@plt+0x89dcc> │ │ │ │ ldr r2, [pc, #56] @ 962ac <__cxa_atexit@plt+0x89dd4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -141170,16 +141170,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1915238 <__cxa_atexit@plt+0x1908d60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sp, sl, r4, lsr r9 │ │ │ │ - mvneq r0, ip, lsl r9 │ │ │ │ - mvneq r0, r8, ror r9 │ │ │ │ + mvneq r0, r4, lsr #18 │ │ │ │ + mvneq r0, r0, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96304 <__cxa_atexit@plt+0x89e2c> │ │ │ │ ldr r2, [pc, #56] @ 9630c <__cxa_atexit@plt+0x89e34> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -141194,16 +141194,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1915238 <__cxa_atexit@plt+0x1908d60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sp, sl, r8, lsl r9 │ │ │ │ - strheq r0, [r2, #140]! @ 0x8c │ │ │ │ - mvneq r0, r8, lsl r9 │ │ │ │ + mvneq r0, r4, asr #17 │ │ │ │ + mvneq r0, r0, lsr #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96364 <__cxa_atexit@plt+0x89e8c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -141217,16 +141217,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1951760 <__cxa_atexit@plt+0x1945288> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, asr r8 │ │ │ │ - strdeq r0, [r2, #180]! @ 0xb4 │ │ │ │ + mvneq r0, r4, ror #16 │ │ │ │ + strdeq r0, [r2, #188]! @ 0xbc │ │ │ │ strheq lr, [sl, #72] @ 0x48 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -141297,16 +141297,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 19517d0 <__cxa_atexit@plt+0x19452f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, lsl r7 │ │ │ │ - strheq r0, [r2, #164]! @ 0xa4 │ │ │ │ + mvneq r0, r4, lsr #14 │ │ │ │ + strheq r0, [r2, #172]! @ 0xac │ │ │ │ biceq lr, sl, r8, ror r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -141378,16 +141378,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1951760 <__cxa_atexit@plt+0x1945288> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r2, #88]! @ 0x58 │ │ │ │ - mvneq r0, r0, ror r9 │ │ │ │ + mvneq r0, r0, ror #11 │ │ │ │ + mvneq r0, r8, ror r9 │ │ │ │ biceq lr, sl, r4, lsr r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -141458,16 +141458,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1951760 <__cxa_atexit@plt+0x1945288> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e20498 │ │ │ │ - mvneq r0, r0, lsr r8 │ │ │ │ + mvneq r0, r0, lsr #9 │ │ │ │ + mvneq r0, r8, lsr r8 │ │ │ │ strdeq lr, [sl, #4] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -141538,16 +141538,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 19517d0 <__cxa_atexit@plt+0x19452f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, asr r3 │ │ │ │ - strdeq r0, [r2, #96]! @ 0x60 │ │ │ │ + mvneq r0, r0, ror #6 │ │ │ │ + strdeq r0, [r2, #104]! @ 0x68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 968c4 <__cxa_atexit@plt+0x8a3ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -141561,16 +141561,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1951760 <__cxa_atexit@plt+0x1945288> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r2, #44]! @ 0x2c │ │ │ │ - @ instruction: 0x01e20694 │ │ │ │ + mvneq r0, r4, lsl #6 │ │ │ │ + @ instruction: 0x01e2069c │ │ │ │ biceq sp, sl, r8, asr pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -141677,15 +141677,15 @@ │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 96a9c <__cxa_atexit@plt+0x8a5c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r8, r7 │ │ │ │ b 1b3417c <__cxa_atexit@plt+0x1b27ca4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strheq r0, [r2, #64]! @ 0x40 │ │ │ │ + strheq r0, [r2, #72]! @ 0x48 │ │ │ │ biceq sp, sl, r0, lsr #27 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 96ac8 <__cxa_atexit@plt+0x8a5f0> │ │ │ │ ldr r7, [pc, #32] @ 96ae0 <__cxa_atexit@plt+0x8a608> │ │ │ │ @@ -141779,15 +141779,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ @ instruction: 0xfffff6ac │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - mvneq r0, r8, lsl #7 │ │ │ │ + @ instruction: 0x01e20390 │ │ │ │ strdeq sp, [sl, #184] @ 0xb8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmda r5, {r7, r8} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -141816,15 +141816,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvneq r0, r8, asr #5 │ │ │ │ + ldrdeq r0, [r2, #32]! │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ biceq sp, sl, r0, ror #22 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r0, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -141924,18 +141924,18 @@ │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffff4ec │ │ │ │ - mvneq r0, r8, asr #2 │ │ │ │ + mvneq r0, r0, asr r1 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ - mvneq r0, r4, lsr #3 │ │ │ │ + mvneq r0, ip, lsr #3 │ │ │ │ biceq sp, sl, r8, lsr #19 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -141964,15 +141964,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ @ instruction: 0xfffff404 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvneq r0, r4, ror r0 │ │ │ │ + mvneq r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ biceq sp, sl, r0, lsl r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -142039,15 +142039,15 @@ │ │ │ │ mov r7, lr │ │ │ │ b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ @ instruction: 0xfffff3b8 │ │ │ │ @ instruction: 0xfffff3e4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffff4a0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - mvneq pc, r0, ror pc @ │ │ │ │ + mvneq pc, r8, ror pc @ │ │ │ │ biceq sp, sl, r8, ror #15 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -142079,15 +142079,15 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ @ instruction: 0xfffff3e0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strheq pc, [r1, #224]! @ 0xe0 @ │ │ │ │ + strheq pc, [r1, #232]! @ 0xe8 @ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ biceq sp, sl, r4, asr #14 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -142160,18 +142160,18 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ @ instruction: 0xfffff5c0 │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq pc, r0, ror #26 │ │ │ │ + mvneq pc, r8, ror #26 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffff2e0 │ │ │ │ - @ instruction: 0x01e1fd90 │ │ │ │ + @ instruction: 0x01e1fd98 │ │ │ │ strdeq sp, [sl, #88] @ 0x58 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -142298,15 +142298,15 @@ │ │ │ │ @ instruction: 0xffffe850 │ │ │ │ @ instruction: 0xffffeb80 │ │ │ │ biceq sp, sl, ip, ror #1 │ │ │ │ biceq sp, sl, r8, asr #6 │ │ │ │ biceq sp, sl, r8, ror r4 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xfffff108 │ │ │ │ - strheq pc, [r1, #184]! @ 0xb8 @ │ │ │ │ + mvneq pc, r0, asr #23 │ │ │ │ @ instruction: 0xffffba18 │ │ │ │ biceq sp, sl, ip, lsr r2 │ │ │ │ strdeq sp, [sl, #48] @ 0x30 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r9 │ │ │ │ @@ -142437,15 +142437,15 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0x01e1f998 │ │ │ │ + mvneq pc, r0, lsr #19 │ │ │ │ biceq sp, sl, r0, lsl #4 │ │ │ │ strheq sp, [sl, #16] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -142520,15 +142520,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16aa684 <__cxa_atexit@plt+0x169e1ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, ip, ror #7 │ │ │ │ + strdeq pc, [r1, #52]! @ 0x34 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -142547,15 +142547,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x01e1f494 │ │ │ │ + @ instruction: 0x01e1f49c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub lr, r5, #16 │ │ │ │ cmp fp, lr │ │ │ │ bhi 9794c <__cxa_atexit@plt+0x8b474> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -142646,18 +142646,18 @@ │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - mvneq pc, r4, ror #13 │ │ │ │ + mvneq pc, ip, ror #13 │ │ │ │ biceq ip, sl, r8, ror #29 │ │ │ │ biceq ip, sl, r0, lsl pc │ │ │ │ - mvneq pc, r4, lsr #13 │ │ │ │ + mvneq pc, ip, lsr #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 97a18 <__cxa_atexit@plt+0x8b540> │ │ │ │ @@ -142671,15 +142671,15 @@ │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq pc, [r1, #80]! @ 0x50 │ │ │ │ + ldrdeq pc, [r1, #88]! @ 0x58 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -142718,15 +142718,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq pc, [r1, #12]! │ │ │ │ + mvneq pc, r4, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -142773,17 +142773,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq pc, r4, ror r0 @ │ │ │ │ + mvneq pc, ip, ror r0 @ │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq pc, r4, lsr r1 @ │ │ │ │ + mvneq pc, ip, lsr r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 97c20 <__cxa_atexit@plt+0x8b748> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -142805,15 +142805,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0x01e1f09c │ │ │ │ + mvneq pc, r4, lsr #1 │ │ │ │ biceq ip, sl, ip, asr #23 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -142939,19 +142939,19 @@ │ │ │ │ add sl, r0, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strdeq lr, [r1, #212]! @ 0xd4 │ │ │ │ + strdeq lr, [r1, #220]! @ 0xdc │ │ │ │ strheq ip, [sl, #108] @ 0x6c │ │ │ │ biceq ip, sl, r8, lsl r9 │ │ │ │ biceq ip, sl, r4, ror sl │ │ │ │ - @ instruction: 0x01e1ed94 │ │ │ │ + @ instruction: 0x01e1ed9c │ │ │ │ @ instruction: 0xffffaee4 │ │ │ │ biceq ip, sl, r8, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 97ed8 <__cxa_atexit@plt+0x8ba00> │ │ │ │ @@ -142975,15 +142975,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq lr, r4, lsl #26 │ │ │ │ + mvneq lr, ip, lsl #26 │ │ │ │ biceq ip, sl, r8, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 97f10 <__cxa_atexit@plt+0x8ba38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -143047,15 +143047,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrdeq lr, [r1, #184]! @ 0xb8 │ │ │ │ + mvneq lr, r0, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -143102,17 +143102,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq lr, r0, asr fp │ │ │ │ + mvneq lr, r8, asr fp │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq lr, r0, lsl ip │ │ │ │ + mvneq lr, r8, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 98144 <__cxa_atexit@plt+0x8bc6c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -143134,15 +143134,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - mvneq lr, r8, ror fp │ │ │ │ + mvneq lr, r0, lsl #23 │ │ │ │ biceq ip, sl, r8, lsr #13 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -143233,15 +143233,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq lr, [r1, #128]! @ 0x80 │ │ │ │ + strdeq lr, [r1, #136]! @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -143288,17 +143288,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvneq lr, r8, ror #16 │ │ │ │ + mvneq lr, r0, ror r8 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq lr, r8, lsr #18 │ │ │ │ + mvneq lr, r0, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9842c <__cxa_atexit@plt+0x8bf54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -143320,15 +143320,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0x01e1e890 │ │ │ │ + @ instruction: 0x01e1e898 │ │ │ │ biceq ip, sl, r0, asr #7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 984a4 <__cxa_atexit@plt+0x8bfcc> │ │ │ │ @@ -143530,15 +143530,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq lr, ip, asr #8 │ │ │ │ + mvneq lr, r4, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -143619,15 +143619,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 988f4 <__cxa_atexit@plt+0x8c41c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r1, #96]! @ 0x60 │ │ │ │ + strdeq lr, [r1, #104]! @ 0x68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98954 <__cxa_atexit@plt+0x8c47c> │ │ │ │ ldr r2, [pc, #72] @ 9895c <__cxa_atexit@plt+0x8c484> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -143646,15 +143646,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq lr, ip, ror r2 │ │ │ │ + mvneq lr, r4, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -143741,15 +143741,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r1, #8]! │ │ │ │ + mvneq lr, r0, ror #1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 98b18 <__cxa_atexit@plt+0x8c640> │ │ │ │ ldr r2, [pc, #32] @ 98b20 <__cxa_atexit@plt+0x8c648> │ │ │ │ @@ -143805,15 +143805,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq lr, r0 │ │ │ │ + mvneq lr, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -143951,15 +143951,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strheq sp, [r1, #216]! @ 0xd8 │ │ │ │ + mvneq sp, r0, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -144072,15 +144072,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 98ffc <__cxa_atexit@plt+0x8cb24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq fp, sl, ip, asr r9 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ biceq fp, sl, ip, asr r9 │ │ │ │ - mvneq sp, r4, lsl #31 │ │ │ │ + mvneq sp, ip, lsl #31 │ │ │ │ biceq fp, sl, r8, lsr r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -144109,15 +144109,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 99090 <__cxa_atexit@plt+0x8cbb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq fp, sl, r8, asr #17 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ biceq fp, sl, r8, asr #17 │ │ │ │ - strdeq sp, [r1, #224]! @ 0xe0 │ │ │ │ + strdeq sp, [r1, #232]! @ 0xe8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ biceq fp, sl, r8, asr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -144155,17 +144155,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvneq sp, r8, lsr #21 │ │ │ │ + strheq sp, [r1, #160]! @ 0xa0 │ │ │ │ biceq fp, sl, ip, lsl #16 │ │ │ │ - mvneq sp, ip, lsl lr │ │ │ │ + mvneq sp, r4, lsr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @ instruction: 0x01cab794 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -144211,16 +144211,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16aa7d4 <__cxa_atexit@plt+0x169e2fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, lsl #19 │ │ │ │ - mvneq sp, ip, ror #19 │ │ │ │ + @ instruction: 0x01e1d994 │ │ │ │ + strdeq sp, [r1, #148]! @ 0x94 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99274 <__cxa_atexit@plt+0x8cd9c> │ │ │ │ ldr r2, [pc, #32] @ 9927c <__cxa_atexit@plt+0x8cda4> │ │ │ │ @@ -144276,15 +144276,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq sp, r4, lsr #17 │ │ │ │ + mvneq sp, ip, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -144374,28 +144374,28 @@ │ │ │ │ ldr r3, [pc, #20] @ 994c0 <__cxa_atexit@plt+0x8cfe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 1951a70 <__cxa_atexit@plt+0x1945598> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq sp, [r1, #96]! @ 0x60 │ │ │ │ + strdeq sp, [r1, #104]! @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 994f0 <__cxa_atexit@plt+0x8d018> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 994f4 <__cxa_atexit@plt+0x8d01c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 1915238 <__cxa_atexit@plt+0x1908d60> │ │ │ │ ldrdeq sl, [sl, #100] @ 0x64 │ │ │ │ - mvneq sp, r0, lsr #14 │ │ │ │ + mvneq sp, r8, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99544 <__cxa_atexit@plt+0x8d06c> │ │ │ │ ldr r2, [pc, #56] @ 9954c <__cxa_atexit@plt+0x8d074> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -144410,16 +144410,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1915238 <__cxa_atexit@plt+0x1908d60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq sl, [sl, #96] @ 0x60 │ │ │ │ - mvneq sp, ip, ror r6 │ │ │ │ - ldrdeq sp, [r1, #104]! @ 0x68 │ │ │ │ + mvneq sp, r4, lsl #13 │ │ │ │ + mvneq sp, r0, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 995a4 <__cxa_atexit@plt+0x8d0cc> │ │ │ │ ldr r2, [pc, #56] @ 995ac <__cxa_atexit@plt+0x8d0d4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -144434,16 +144434,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1915238 <__cxa_atexit@plt+0x1908d60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sl, sl, r4, lsr r6 │ │ │ │ - mvneq sp, ip, lsl r6 │ │ │ │ - mvneq sp, r8, ror r6 │ │ │ │ + mvneq sp, r4, lsr #12 │ │ │ │ + mvneq sp, r0, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99604 <__cxa_atexit@plt+0x8d12c> │ │ │ │ ldr r2, [pc, #56] @ 9960c <__cxa_atexit@plt+0x8d134> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -144458,16 +144458,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1915238 <__cxa_atexit@plt+0x1908d60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sl, sl, r8, lsl r6 │ │ │ │ - strheq sp, [r1, #92]! @ 0x5c │ │ │ │ - mvneq sp, r8, lsl r6 │ │ │ │ + mvneq sp, r4, asr #11 │ │ │ │ + mvneq sp, r0, lsr #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99664 <__cxa_atexit@plt+0x8d18c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -144481,16 +144481,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1951760 <__cxa_atexit@plt+0x1945288> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, asr r5 │ │ │ │ - strdeq sp, [r1, #132]! @ 0x84 │ │ │ │ + mvneq sp, r4, ror #10 │ │ │ │ + strdeq sp, [r1, #140]! @ 0x8c │ │ │ │ biceq fp, sl, r8, ror #5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -144561,16 +144561,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 19517d0 <__cxa_atexit@plt+0x19452f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, lsl r4 │ │ │ │ - strheq sp, [r1, #116]! @ 0x74 │ │ │ │ + mvneq sp, r4, lsr #8 │ │ │ │ + strheq sp, [r1, #124]! @ 0x7c │ │ │ │ biceq fp, sl, r8, lsr #3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -144642,16 +144642,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1951760 <__cxa_atexit@plt+0x1945288> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [r1, #40]! @ 0x28 │ │ │ │ - mvneq sp, r0, ror r6 │ │ │ │ + mvneq sp, r0, ror #5 │ │ │ │ + mvneq sp, r8, ror r6 │ │ │ │ biceq fp, sl, r4, rrx │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -144722,16 +144722,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1951760 <__cxa_atexit@plt+0x1945288> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e1d198 │ │ │ │ - mvneq sp, r0, lsr r5 │ │ │ │ + mvneq sp, r0, lsr #3 │ │ │ │ + mvneq sp, r8, lsr r5 │ │ │ │ biceq sl, sl, r4, lsr #30 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -144802,16 +144802,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 19517d0 <__cxa_atexit@plt+0x19452f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, asr r0 │ │ │ │ - strdeq sp, [r1, #48]! @ 0x30 │ │ │ │ + mvneq sp, r0, rrx │ │ │ │ + strdeq sp, [r1, #56]! @ 0x38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99bc4 <__cxa_atexit@plt+0x8d6ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -144825,16 +144825,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1951760 <__cxa_atexit@plt+0x1945288> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [r1, #252]! @ 0xfc │ │ │ │ - @ instruction: 0x01e1d394 │ │ │ │ + mvneq sp, r4 │ │ │ │ + @ instruction: 0x01e1d39c │ │ │ │ biceq sl, sl, r8, lsl #27 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -144941,15 +144941,15 @@ │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 99d9c <__cxa_atexit@plt+0x8d8c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r8, r7 │ │ │ │ b 1b3417c <__cxa_atexit@plt+0x1b27ca4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strheq sp, [r1, #16]! │ │ │ │ + strheq sp, [r1, #24]! │ │ │ │ biceq sl, sl, r8, asr #23 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 99dc8 <__cxa_atexit@plt+0x8d8f0> │ │ │ │ ldr r7, [pc, #32] @ 99de0 <__cxa_atexit@plt+0x8d908> │ │ │ │ @@ -145043,15 +145043,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ @ instruction: 0xfffff6ac │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - mvneq sp, r8, lsl #1 │ │ │ │ + @ instruction: 0x01e1d090 │ │ │ │ biceq sl, sl, r8, lsr #20 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmda r5, {r7, r8} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -145080,15 +145080,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvneq ip, r8, asr #31 │ │ │ │ + ldrdeq ip, [r1, #240]! @ 0xf0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0x01caa990 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r0, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -145188,18 +145188,18 @@ │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffff4ec │ │ │ │ - mvneq ip, r8, asr #28 │ │ │ │ + mvneq ip, r0, asr lr │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ - mvneq ip, r4, lsr #29 │ │ │ │ + mvneq ip, ip, lsr #29 │ │ │ │ ldrdeq sl, [sl, #120] @ 0x78 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -145228,15 +145228,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ @ instruction: 0xfffff404 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvneq ip, r4, ror sp │ │ │ │ + mvneq ip, ip, ror sp │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ biceq sl, sl, r0, asr #14 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -145303,15 +145303,15 @@ │ │ │ │ mov r7, lr │ │ │ │ b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ @ instruction: 0xfffff3b8 │ │ │ │ @ instruction: 0xfffff3e4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffff4a0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - mvneq ip, r0, ror ip │ │ │ │ + mvneq ip, r8, ror ip │ │ │ │ biceq sl, sl, r8, lsl r6 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -145343,15 +145343,15 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ @ instruction: 0xfffff3e0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strheq ip, [r1, #176]! @ 0xb0 │ │ │ │ + strheq ip, [r1, #184]! @ 0xb8 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ biceq sl, sl, r4, ror r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -145424,18 +145424,18 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ @ instruction: 0xfffff5c0 │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq ip, r0, ror #20 │ │ │ │ + mvneq ip, r8, ror #20 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffff2e0 │ │ │ │ - @ instruction: 0x01e1ca90 │ │ │ │ + @ instruction: 0x01e1ca98 │ │ │ │ biceq sl, sl, r8, lsr #8 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -145562,15 +145562,15 @@ │ │ │ │ @ instruction: 0xffffecc4 │ │ │ │ @ instruction: 0xffffeeb4 │ │ │ │ strheq r9, [sl, #80] @ 0x50 │ │ │ │ biceq sl, sl, r8, asr #32 │ │ │ │ biceq sl, sl, r8, lsr #5 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xfffff108 │ │ │ │ - strheq ip, [r1, #136]! @ 0x88 │ │ │ │ + mvneq ip, r0, asr #17 │ │ │ │ @ instruction: 0xffff8718 │ │ │ │ biceq r9, sl, r0, lsl #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -145615,15 +145615,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strheq ip, [r1, #56]! @ 0x38 │ │ │ │ + mvneq ip, r0, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -145711,28 +145711,28 @@ │ │ │ │ ldr r3, [pc, #20] @ 9a9a4 <__cxa_atexit@plt+0x8e4cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 1951a70 <__cxa_atexit@plt+0x1945598> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvneq ip, ip, lsl #4 │ │ │ │ + mvneq ip, r4, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 9a9d4 <__cxa_atexit@plt+0x8e4fc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 9a9d8 <__cxa_atexit@plt+0x8e500> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b 1915238 <__cxa_atexit@plt+0x1908d60> │ │ │ │ strdeq r9, [sl, #16] │ │ │ │ - mvneq ip, ip, lsr r2 │ │ │ │ + mvneq ip, r4, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9aa28 <__cxa_atexit@plt+0x8e550> │ │ │ │ ldr r2, [pc, #56] @ 9aa30 <__cxa_atexit@plt+0x8e558> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -145747,16 +145747,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1915238 <__cxa_atexit@plt+0x1908d60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r9, sl, ip, ror #3 │ │ │ │ - @ instruction: 0x01e1c198 │ │ │ │ - strdeq ip, [r1, #20]! │ │ │ │ + mvneq ip, r0, lsr #3 │ │ │ │ + strdeq ip, [r1, #28]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9aa88 <__cxa_atexit@plt+0x8e5b0> │ │ │ │ ldr r2, [pc, #56] @ 9aa90 <__cxa_atexit@plt+0x8e5b8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -145771,16 +145771,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1915238 <__cxa_atexit@plt+0x1908d60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r9, sl, r0, asr r1 │ │ │ │ - mvneq ip, r8, lsr r1 │ │ │ │ - @ instruction: 0x01e1c194 │ │ │ │ + mvneq ip, r0, asr #2 │ │ │ │ + @ instruction: 0x01e1c19c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9aae8 <__cxa_atexit@plt+0x8e610> │ │ │ │ ldr r2, [pc, #56] @ 9aaf0 <__cxa_atexit@plt+0x8e618> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -145795,16 +145795,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 1915238 <__cxa_atexit@plt+0x1908d60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r9, sl, r4, lsr r1 │ │ │ │ - ldrdeq ip, [r1, #8]! │ │ │ │ - mvneq ip, r4, lsr r1 │ │ │ │ + mvneq ip, r0, ror #1 │ │ │ │ + mvneq ip, ip, lsr r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9ab48 <__cxa_atexit@plt+0x8e670> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -145818,16 +145818,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1951760 <__cxa_atexit@plt+0x1945288> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r8, ror r0 │ │ │ │ - mvneq ip, r0, lsl r4 │ │ │ │ + mvneq ip, r0, lsl #1 │ │ │ │ + mvneq ip, r8, lsl r4 │ │ │ │ biceq r9, sl, r4, lsr #28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -145897,16 +145897,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 19517d0 <__cxa_atexit@plt+0x19452f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, lsr pc │ │ │ │ - ldrdeq ip, [r1, #36]! @ 0x24 │ │ │ │ + mvneq fp, r4, asr #30 │ │ │ │ + ldrdeq ip, [r1, #44]! @ 0x2c │ │ │ │ biceq r9, sl, r8, ror #25 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -145976,16 +145976,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1951760 <__cxa_atexit@plt+0x1945288> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r0, lsl #28 │ │ │ │ - @ instruction: 0x01e1c198 │ │ │ │ + mvneq fp, r8, lsl #28 │ │ │ │ + mvneq ip, r0, lsr #3 │ │ │ │ biceq r9, sl, ip, lsr #23 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -146055,16 +146055,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1951760 <__cxa_atexit@plt+0x1945288> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r4, asr #25 │ │ │ │ - mvneq ip, ip, asr r0 │ │ │ │ + mvneq fp, ip, asr #25 │ │ │ │ + mvneq ip, r4, rrx │ │ │ │ biceq r9, sl, r0, ror sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -146134,16 +146134,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 19517d0 <__cxa_atexit@plt+0x19452f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, r8, lsl #23 │ │ │ │ - mvneq fp, r0, lsr #30 │ │ │ │ + @ instruction: 0x01e1bb90 │ │ │ │ + mvneq fp, r8, lsr #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9b094 <__cxa_atexit@plt+0x8ebbc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -146157,16 +146157,16 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 1951760 <__cxa_atexit@plt+0x1945288> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq fp, ip, lsr #22 │ │ │ │ - mvneq fp, r4, asr #29 │ │ │ │ + mvneq fp, r4, lsr fp │ │ │ │ + mvneq fp, ip, asr #29 │ │ │ │ ldrdeq r9, [sl, #136] @ 0x88 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -146271,15 +146271,15 @@ │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 9b264 <__cxa_atexit@plt+0x8ed8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r8, r7 │ │ │ │ b 1b3417c <__cxa_atexit@plt+0x1b27ca4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvneq fp, r8, ror #25 │ │ │ │ + strdeq fp, [r1, #192]! @ 0xc0 │ │ │ │ biceq r9, sl, r0, lsr #14 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9b290 <__cxa_atexit@plt+0x8edb8> │ │ │ │ ldr r7, [pc, #32] @ 9b2a8 <__cxa_atexit@plt+0x8edd0> │ │ │ │ @@ -146373,15 +146373,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ @ instruction: 0xfffff720 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - mvneq fp, r0, asr #23 │ │ │ │ + mvneq fp, r8, asr #23 │ │ │ │ biceq r9, sl, r0, lsl #11 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmda r5, {r7, r8} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -146410,15 +146410,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvneq fp, r0, lsl #22 │ │ │ │ + mvneq fp, r8, lsl #22 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ biceq r9, sl, r8, ror #9 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r0, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -146513,18 +146513,18 @@ │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xfffff518 │ │ │ │ - @ instruction: 0x01e1b990 │ │ │ │ + @ instruction: 0x01e1b998 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ - mvneq fp, r8, ror #19 │ │ │ │ + strdeq fp, [r1, #144]! @ 0x90 │ │ │ │ biceq r9, sl, r4, asr #6 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -146553,15 +146553,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ @ instruction: 0xfffff434 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvneq fp, r0, asr #17 │ │ │ │ + mvneq fp, r8, asr #17 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ biceq r9, sl, ip, lsr #5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -146626,15 +146626,15 @@ │ │ │ │ mov r7, lr │ │ │ │ b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ @ instruction: 0xfffff3e8 │ │ │ │ @ instruction: 0xfffff444 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffff4d4 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - mvneq fp, r4, asr #15 │ │ │ │ + mvneq fp, ip, asr #15 │ │ │ │ biceq r9, sl, ip, lsl #3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -146666,15 +146666,15 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ @ instruction: 0xfffff414 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvneq fp, r4, lsl #14 │ │ │ │ + mvneq fp, ip, lsl #14 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ biceq r9, sl, r8, ror #1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -146744,18 +146744,18 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ @ instruction: 0xfffff5e8 │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq fp, r0, asr #11 │ │ │ │ + mvneq fp, r8, asr #11 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffff320 │ │ │ │ - strdeq fp, [r1, #80]! @ 0x50 │ │ │ │ + strdeq fp, [r1, #88]! @ 0x58 │ │ │ │ biceq r8, sl, r8, lsr #31 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -146875,15 +146875,15 @@ │ │ │ │ @ instruction: 0xffffed48 │ │ │ │ @ instruction: 0xffffeefc │ │ │ │ biceq r8, sl, r4, lsr #2 │ │ │ │ strheq r8, [sl, #188] @ 0xbc │ │ │ │ biceq r8, sl, r8, lsr lr │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffff154 │ │ │ │ - mvneq fp, r4, lsr #8 │ │ │ │ + mvneq fp, ip, lsr #8 │ │ │ │ @ instruction: 0xffff727c │ │ │ │ biceq r8, sl, r4, ror #4 │ │ │ │ biceq r8, sl, ip, ror #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ @@ -146925,16 +146925,16 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 16aa7d4 <__cxa_atexit@plt+0x169e2fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, lsr #30 │ │ │ │ - mvneq sl, r4, lsl #31 │ │ │ │ + mvneq sl, ip, lsr #30 │ │ │ │ + mvneq sl, ip, lsl #31 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9bcdc <__cxa_atexit@plt+0x8f804> │ │ │ │ ldr r2, [pc, #32] @ 9bce4 <__cxa_atexit@plt+0x8f80c> │ │ │ │ @@ -146990,15 +146990,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvneq sl, ip, lsr lr │ │ │ │ + mvneq sl, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -147355,15 +147355,15 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - mvneq sl, r0, asr #25 │ │ │ │ + mvneq sl, r8, asr #25 │ │ │ │ biceq r8, sl, r0, lsl #13 │ │ │ │ biceq r8, sl, r0, lsl #9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -147438,15 +147438,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 16aa684 <__cxa_atexit@plt+0x169e1ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r4, lsl r7 │ │ │ │ + mvneq sl, ip, lsl r7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -147560,18 +147560,18 @@ │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - mvneq sl, ip, lsl sl │ │ │ │ + mvneq sl, r4, lsr #20 │ │ │ │ biceq r8, sl, r8, ror r3 │ │ │ │ biceq r8, sl, r0, lsr #7 │ │ │ │ - ldrdeq sl, [r1, #156]! @ 0x9c │ │ │ │ + mvneq sl, r4, ror #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9c6e0 <__cxa_atexit@plt+0x90208> │ │ │ │ @@ -147585,15 +147585,15 @@ │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sl, r8, lsl #18 │ │ │ │ + mvneq sl, r0, lsl r9 │ │ │ │ biceq r8, sl, ip, asr r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -147663,15 +147663,15 @@ │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strheq sl, [r1, #56]! @ 0x38 │ │ │ │ + mvneq sl, r0, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ @@ -147871,15 +147871,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 9cb64 <__cxa_atexit@plt+0x9068c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strheq sl, [r1, #12]! │ │ │ │ + mvneq sl, r4, asr #1 │ │ │ │ biceq r7, sl, ip, lsl #29 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -147908,15 +147908,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 9cbec <__cxa_atexit@plt+0x90714> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r7, sl, r4, lsr lr │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ biceq r7, sl, r8, asr lr │ │ │ │ - @ instruction: 0x01e1a394 │ │ │ │ + @ instruction: 0x01e1a39c │ │ │ │ biceq r7, sl, r0, lsl lr │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -147945,15 +147945,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 9cc80 <__cxa_atexit@plt+0x907a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ biceq r7, sl, r0, lsr #27 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ biceq r7, sl, r4, asr #27 │ │ │ │ - mvneq sl, r0, lsl #6 │ │ │ │ + mvneq sl, r8, lsl #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 9ccc0 <__cxa_atexit@plt+0x907e8> │ │ │ │ @@ -147969,15 +147969,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 9ccec <__cxa_atexit@plt+0x90814> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r4, lsr pc │ │ │ │ + mvneq r9, ip, lsr pc │ │ │ │ biceq r7, sl, r8, lsl #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 9cd70 <__cxa_atexit@plt+0x90898> │ │ │ │ @@ -148010,17 +148010,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq r9, ip, ror #28 │ │ │ │ + mvneq r9, r4, ror lr │ │ │ │ strheq r7, [sl, #204] @ 0xcc │ │ │ │ - mvneq sl, r0, ror #3 │ │ │ │ + mvneq sl, r8, ror #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ biceq r7, sl, r4, asr #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -148122,15 +148122,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9cf54 <__cxa_atexit@plt+0x90a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq sl, r0, ror r0 │ │ │ │ + mvneq sl, r8, ror r0 │ │ │ │ biceq r7, sl, r0, lsl #22 │ │ │ │ @ instruction: 0x01b3160d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ @@ -148150,88767 +148150,88873 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9d000 <__cxa_atexit@plt+0x90b28> │ │ │ │ - ldr r3, [pc, #60] @ 9d010 <__cxa_atexit@plt+0x90b38> │ │ │ │ + bhi 9d044 <__cxa_atexit@plt+0x90b6c> │ │ │ │ + ldr r3, [pc, #60] @ 9d054 <__cxa_atexit@plt+0x90b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 9cff0 <__cxa_atexit@plt+0x90b18> │ │ │ │ + beq 9d034 <__cxa_atexit@plt+0x90b5c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9d014 <__cxa_atexit@plt+0x90b3c> │ │ │ │ + ldr r7, [pc, #12] @ 9d058 <__cxa_atexit@plt+0x90b80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r7, sl, r4, asr #20 │ │ │ │ + biceq r7, sl, ip, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9d078 <__cxa_atexit@plt+0x90ba0> │ │ │ │ - ldr r3, [pc, #52] @ 9d088 <__cxa_atexit@plt+0x90bb0> │ │ │ │ + bhi 9d0bc <__cxa_atexit@plt+0x90be4> │ │ │ │ + ldr r3, [pc, #52] @ 9d0cc <__cxa_atexit@plt+0x90bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 9d068 <__cxa_atexit@plt+0x90b90> │ │ │ │ + beq 9d0ac <__cxa_atexit@plt+0x90bd4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9d08c <__cxa_atexit@plt+0x90bb4> │ │ │ │ + ldr r7, [pc, #12] @ 9d0d0 <__cxa_atexit@plt+0x90bf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq r7, [sl, #144] @ 0x90 │ │ │ │ + @ instruction: 0x01ca7998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldrdeq r7, [sl, #152] @ 0x98 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9d108 <__cxa_atexit@plt+0x90c30> │ │ │ │ - ldr r3, [pc, #76] @ 9d110 <__cxa_atexit@plt+0x90c38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9d100 <__cxa_atexit@plt+0x90c28> │ │ │ │ - ldr r3, [pc, #56] @ 9d114 <__cxa_atexit@plt+0x90c3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 9d118 <__cxa_atexit@plt+0x90c40> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #36] @ 9d11c <__cxa_atexit@plt+0x90c44> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1169bc <__cxa_atexit@plt+0x10a4e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strdeq r9, [r1, #224]! @ 0xe0 │ │ │ │ - mvneq r9, r8, ror #29 │ │ │ │ - biceq r7, sl, ip, asr r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 9d158 <__cxa_atexit@plt+0x90c80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 9d15c <__cxa_atexit@plt+0x90c84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ 9d160 <__cxa_atexit@plt+0x90c88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1169bc <__cxa_atexit@plt+0x10a4e4> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - stlexheq r9, r8, [r1] │ │ │ │ - stlexheq r9, r0, [r1] │ │ │ │ - biceq r7, sl, r8, lsl #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ 9d1c4 <__cxa_atexit@plt+0x90cec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 9d1c8 <__cxa_atexit@plt+0x90cf0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #56] @ 9d1cc <__cxa_atexit@plt+0x90cf4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ 9d1d0 <__cxa_atexit@plt+0x90cf8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #36] @ 9d1d4 <__cxa_atexit@plt+0x90cfc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #28] @ 9d1d8 <__cxa_atexit@plt+0x90d00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 135c9bc <__cxa_atexit@plt+0x13504e4> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvneq r9, r8, ror #20 │ │ │ │ - mvneq r9, r0, asr lr │ │ │ │ - mvneq r9, r4, asr #28 │ │ │ │ - mvneq r9, ip, lsr lr │ │ │ │ - mvneq r9, r4, lsr lr │ │ │ │ - biceq r7, sl, r4, lsl #17 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9d200 <__cxa_atexit@plt+0x90d28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - ldrdeq r9, [r1, #160]! @ 0xa0 │ │ │ │ - biceq r7, sl, ip, lsl #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9d250 <__cxa_atexit@plt+0x90d78> │ │ │ │ - ldr r3, [pc, #52] @ 9d260 <__cxa_atexit@plt+0x90d88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #48] @ 9d264 <__cxa_atexit@plt+0x90d8c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - ldr r3, [pc, #32] @ 9d268 <__cxa_atexit@plt+0x90d90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - biceq r7, sl, r0, lsr #16 │ │ │ │ - mvneq r9, r0, asr #21 │ │ │ │ - biceq r7, sl, r0, lsr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9d2b0 <__cxa_atexit@plt+0x90dd8> │ │ │ │ - ldr r2, [pc, #48] @ 9d2c8 <__cxa_atexit@plt+0x90df0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 9d2cc <__cxa_atexit@plt+0x90df4> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9d12c <__cxa_atexit@plt+0x90c54> │ │ │ │ + ldr r3, [pc, #52] @ 9d13c <__cxa_atexit@plt+0x90c64> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r7, [pc, #24] @ 9d2d0 <__cxa_atexit@plt+0x90df8> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9d11c <__cxa_atexit@plt+0x90c44> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 9d140 <__cxa_atexit@plt+0x90c68> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x01b315c6 │ │ │ │ - strdeq r7, [sl, #112] @ 0x70 │ │ │ │ - biceq r7, sl, r8, asr #15 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r7, sl, ip, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d338 <__cxa_atexit@plt+0x90e60> │ │ │ │ - ldr r2, [pc, #104] @ 9d368 <__cxa_atexit@plt+0x90e90> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9d1b0 <__cxa_atexit@plt+0x90cd8> │ │ │ │ + ldr r2, [pc, #72] @ 9d1c8 <__cxa_atexit@plt+0x90cf0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stmdb r6, {r2, r9} │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9d350 <__cxa_atexit@plt+0x90e78> │ │ │ │ - ldr r1, [pc, #88] @ 9d374 <__cxa_atexit@plt+0x90e9c> │ │ │ │ + ldr r1, [pc, #68] @ 9d1cc <__cxa_atexit@plt+0x90cf4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #84] @ 9d378 <__cxa_atexit@plt+0x90ea0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r7, [pc, #48] @ 9d370 <__cxa_atexit@plt+0x90e98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9d36c <__cxa_atexit@plt+0x90e94> │ │ │ │ + ldr r9, [pc, #64] @ 9d1d0 <__cxa_atexit@plt+0x90cf8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #60] @ 9d1d4 <__cxa_atexit@plt+0x90cfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #10 │ │ │ │ + b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ + ldr r7, [pc, #32] @ 9d1d8 <__cxa_atexit@plt+0x90d00> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - biceq r7, sl, r0, asr r7 │ │ │ │ - biceq r7, sl, r0, ror r7 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0x01b31542 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - biceq r7, sl, r0, lsl r7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + biceq r7, sl, r4, asr #19 │ │ │ │ + @ instruction: 0x01ca7998 │ │ │ │ + biceq r7, sl, r4, ror r9 │ │ │ │ + mvneq r9, r4, asr fp │ │ │ │ + biceq r7, sl, r0, lsr #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r9, [pc, #4] @ 9d1f4 <__cxa_atexit@plt+0x90d1c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ + biceq r7, sl, r4, lsl r9 │ │ │ │ + biceq r7, sl, ip, ror r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 9d3bc <__cxa_atexit@plt+0x90ee4> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9d2a4 <__cxa_atexit@plt+0x90dcc> │ │ │ │ + ldr r3, [pc, #180] @ 9d2d0 <__cxa_atexit@plt+0x90df8> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ - strdeq r7, [sl, #108] @ 0x6c │ │ │ │ - ldrdeq r7, [sl, #108] @ 0x6c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d420 <__cxa_atexit@plt+0x90f48> │ │ │ │ - ldr r2, [pc, #104] @ 9d454 <__cxa_atexit@plt+0x90f7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stmdb r6, {r2, sl} │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9d438 <__cxa_atexit@plt+0x90f60> │ │ │ │ - ldr r2, [pc, #88] @ 9d460 <__cxa_atexit@plt+0x90f88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #84] @ 9d464 <__cxa_atexit@plt+0x90f8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r9, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r7, [pc, #52] @ 9d45c <__cxa_atexit@plt+0x90f84> │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 9d240 <__cxa_atexit@plt+0x90d68> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 9d250 <__cxa_atexit@plt+0x90d78> │ │ │ │ + ldr r9, [pc, #160] @ 9d2d8 <__cxa_atexit@plt+0x90e00> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 9d2b4 <__cxa_atexit@plt+0x90ddc> │ │ │ │ + ldr r7, [pc, #120] @ 9d2e0 <__cxa_atexit@plt+0x90e08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #116] @ 9d2e4 <__cxa_atexit@plt+0x90e0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #112] @ 9d2e8 <__cxa_atexit@plt+0x90e10> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #108] @ 9d2ec <__cxa_atexit@plt+0x90e14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + sub r3, r2, #10 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ + ldr r7, [pc, #48] @ 9d2dc <__cxa_atexit@plt+0x90e04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9d458 <__cxa_atexit@plt+0x90f80> │ │ │ │ + ldr r7, [pc, #24] @ 9d2d4 <__cxa_atexit@plt+0x90dfc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - biceq r7, sl, r8, ror #12 │ │ │ │ - @ instruction: 0x01ca7698 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0x01b31456 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 9d4a0 <__cxa_atexit@plt+0x90fc8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mvneq r9, ip, asr #14 │ │ │ │ - biceq r7, sl, r8, lsr #11 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d500 <__cxa_atexit@plt+0x91028> │ │ │ │ - ldr r3, [pc, #68] @ 9d50c <__cxa_atexit@plt+0x91034> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9d4f8 <__cxa_atexit@plt+0x91020> │ │ │ │ - ldr r3, [pc, #48] @ 9d510 <__cxa_atexit@plt+0x91038> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 9d514 <__cxa_atexit@plt+0x9103c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strdeq r9, [r1, #104]! @ 0x68 │ │ │ │ - biceq r7, sl, r4, lsr r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9d544 <__cxa_atexit@plt+0x9106c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 9d548 <__cxa_atexit@plt+0x91070> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r9, ip, lsr #13 │ │ │ │ - biceq r7, sl, r0, lsl #10 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x01ca789c │ │ │ │ + biceq r7, sl, ip, asr #17 │ │ │ │ + biceq r7, sl, r4, ror #17 │ │ │ │ + ldrdeq r7, [sl, #140] @ 0x8c │ │ │ │ + strheq r7, [sl, #128] @ 0x80 │ │ │ │ + biceq r7, sl, ip, lsl #17 │ │ │ │ + mvneq r9, ip, ror #20 │ │ │ │ + biceq r7, sl, r8, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ 9d56c <__cxa_atexit@plt+0x91094> │ │ │ │ - add r9, pc, r9 │ │ │ │ + mov r3, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - strdeq r7, [sl, #68] @ 0x44 │ │ │ │ - ldrdeq r7, [sl, #76] @ 0x4c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9d5b0 <__cxa_atexit@plt+0x910d8> │ │ │ │ - ldr r3, [pc, #40] @ 9d5c0 <__cxa_atexit@plt+0x910e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 9d5c4 <__cxa_atexit@plt+0x910ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x01b312b3 │ │ │ │ - biceq r7, sl, r4, lsl #9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9d604 <__cxa_atexit@plt+0x9112c> │ │ │ │ - ldr r3, [pc, #36] @ 9d60c <__cxa_atexit@plt+0x91134> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9d5fc <__cxa_atexit@plt+0x91124> │ │ │ │ - b 9d61c <__cxa_atexit@plt+0x91144> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq r7, sl, ip, lsr r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #172] @ 9d6d0 <__cxa_atexit@plt+0x911f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 9d6a4 <__cxa_atexit@plt+0x911cc> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r2, [pc, #144] @ 9d6d4 <__cxa_atexit@plt+0x911fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - beq 9d6b0 <__cxa_atexit@plt+0x911d8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9d6bc <__cxa_atexit@plt+0x911e4> │ │ │ │ - ldr lr, [pc, #104] @ 9d6d8 <__cxa_atexit@plt+0x91200> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #100] @ 9d6dc <__cxa_atexit@plt+0x91204> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r6, [r5] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r6, [pc, #76] @ 9d6e0 <__cxa_atexit@plt+0x91208> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r5, r3 │ │ │ │ + bne 9d324 <__cxa_atexit@plt+0x90e4c> │ │ │ │ + ldr r9, [pc, #128] @ 9d398 <__cxa_atexit@plt+0x90ec0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r3 │ │ │ │ + b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 9d374 <__cxa_atexit@plt+0x90e9c> │ │ │ │ + ldr r7, [pc, #96] @ 9d39c <__cxa_atexit@plt+0x90ec4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #92] @ 9d3a0 <__cxa_atexit@plt+0x90ec8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #88] @ 9d3a4 <__cxa_atexit@plt+0x90ecc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #84] @ 9d3a8 <__cxa_atexit@plt+0x90ed0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + sub r8, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ - b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ - ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ + ldr r7, [pc, #24] @ 9d394 <__cxa_atexit@plt+0x90ebc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - mvneq r9, r4, asr r5 │ │ │ │ - biceq r7, sl, r8, ror #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r5, [r2, #7] │ │ │ │ - ldr r2, [pc, #120] @ 9d780 <__cxa_atexit@plt+0x912a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9d768 <__cxa_atexit@plt+0x91290> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 9d770 <__cxa_atexit@plt+0x91298> │ │ │ │ - ldr lr, [pc, #80] @ 9d784 <__cxa_atexit@plt+0x912ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #76] @ 9d788 <__cxa_atexit@plt+0x912b0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - str r6, [r3] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r6, [pc, #48] @ 9d78c <__cxa_atexit@plt+0x912b4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - mvneq r9, ip, lsl #9 │ │ │ │ - strheq r7, [sl, #44] @ 0x2c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldrdeq r7, [sl, #124] @ 0x7c │ │ │ │ + biceq r7, sl, ip, ror #15 │ │ │ │ + biceq r7, sl, r8, lsl #16 │ │ │ │ + ldrdeq r7, [sl, #124] @ 0x7c │ │ │ │ + strheq r7, [sl, #120] @ 0x78 │ │ │ │ + @ instruction: 0x01e19998 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9d7e4 <__cxa_atexit@plt+0x9130c> │ │ │ │ - ldr r2, [pc, #56] @ 9d7f0 <__cxa_atexit@plt+0x91318> │ │ │ │ + bcc 9d404 <__cxa_atexit@plt+0x90f2c> │ │ │ │ + ldr r2, [pc, #72] @ 9d41c <__cxa_atexit@plt+0x90f44> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 9d7f4 <__cxa_atexit@plt+0x9131c> │ │ │ │ + ldr r1, [pc, #68] @ 9d420 <__cxa_atexit@plt+0x90f48> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r0, [r3, #8] │ │ │ │ - ldr r3, [pc, #28] @ 9d7f8 <__cxa_atexit@plt+0x91320> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - mvneq r9, ip, lsl #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - biceq r7, sl, r8, lsr r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9d854 <__cxa_atexit@plt+0x9137c> │ │ │ │ - ldr r3, [pc, #40] @ 9d864 <__cxa_atexit@plt+0x9138c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 9d868 <__cxa_atexit@plt+0x91390> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r9, [pc, #64] @ 9d424 <__cxa_atexit@plt+0x90f4c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #60] @ 9d428 <__cxa_atexit@plt+0x90f50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #10 │ │ │ │ + b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ + ldr r7, [pc, #32] @ 9d42c <__cxa_atexit@plt+0x90f54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - @ instruction: 0x01b31019 │ │ │ │ - strdeq r7, [sl, #20] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9d8bc <__cxa_atexit@plt+0x913e4> │ │ │ │ - ldr r2, [pc, #56] @ 9d8c4 <__cxa_atexit@plt+0x913ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9d8b0 <__cxa_atexit@plt+0x913d8> │ │ │ │ - ldr r3, [pc, #36] @ 9d8c8 <__cxa_atexit@plt+0x913f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq r9, ip, lsl r4 │ │ │ │ - @ instruction: 0x01ca7194 │ │ │ │ + biceq r7, sl, r0, ror r7 │ │ │ │ + biceq r7, sl, ip, lsl #16 │ │ │ │ + biceq r7, sl, r0, lsr #14 │ │ │ │ + mvneq r9, r0, lsl #18 │ │ │ │ + biceq r7, sl, r0, lsl #16 │ │ │ │ + biceq r7, sl, r4, lsr r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9d8f0 <__cxa_atexit@plt+0x91418> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - mvneq r9, r0, ror #7 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r9, [pc, #4] @ 9d44c <__cxa_atexit@plt+0x90f74> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ + strheq r7, [sl, #108] @ 0x6c │ │ │ │ + ldrdeq r7, [sl, #112] @ 0x70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9d948 <__cxa_atexit@plt+0x91470> │ │ │ │ - ldr r3, [pc, #68] @ 9d960 <__cxa_atexit@plt+0x91488> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9d4fc <__cxa_atexit@plt+0x91024> │ │ │ │ + ldr r3, [pc, #180] @ 9d528 <__cxa_atexit@plt+0x91050> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 9d964 <__cxa_atexit@plt+0x9148c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r8, [sl, #20] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - mov r9, sl │ │ │ │ - str r2, [r9, #12]! │ │ │ │ - ldr r3, [pc, #40] @ 9d968 <__cxa_atexit@plt+0x91490> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r7, [pc, #28] @ 9d96c <__cxa_atexit@plt+0x91494> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - mvneq r9, r8, asr #7 │ │ │ │ - biceq r7, sl, r0, lsr #3 │ │ │ │ - biceq r7, sl, r8, lsl #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 9d98c <__cxa_atexit@plt+0x914b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1626748 <__cxa_atexit@plt+0x161a270> │ │ │ │ - biceq r7, sl, r8, ror r1 │ │ │ │ - biceq r7, sl, r8, ror #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 9d9ac <__cxa_atexit@plt+0x914d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1626748 <__cxa_atexit@plt+0x161a270> │ │ │ │ - biceq r7, sl, r8, asr r1 │ │ │ │ - strheq r7, [sl] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9d9ec <__cxa_atexit@plt+0x91514> │ │ │ │ - ldr r2, [pc, #36] @ 9d9f4 <__cxa_atexit@plt+0x9151c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 9d9f8 <__cxa_atexit@plt+0x91520> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mvneq r9, ip, asr #3 │ │ │ │ - mvneq r9, r4, ror #5 │ │ │ │ - biceq r7, sl, r4, rrx │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9da38 <__cxa_atexit@plt+0x91560> │ │ │ │ - ldr r2, [pc, #36] @ 9da40 <__cxa_atexit@plt+0x91568> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 9da44 <__cxa_atexit@plt+0x9156c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mvneq r9, r0, lsl #3 │ │ │ │ - @ instruction: 0x01e19298 │ │ │ │ - biceq r7, sl, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9daa8 <__cxa_atexit@plt+0x915d0> │ │ │ │ - ldr r2, [pc, #72] @ 9dab8 <__cxa_atexit@plt+0x915e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #68] @ 9dabc <__cxa_atexit@plt+0x915e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 9dac0 <__cxa_atexit@plt+0x915e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #48] @ 9dac4 <__cxa_atexit@plt+0x915ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01b30da4 │ │ │ │ - mvneq r9, r0, lsl #5 │ │ │ │ - mvneq r9, r8, lsl #3 │ │ │ │ - biceq r7, sl, r0, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 9dae4 <__cxa_atexit@plt+0x9160c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1626748 <__cxa_atexit@plt+0x161a270> │ │ │ │ - biceq r7, sl, r0, lsr #32 │ │ │ │ - biceq r7, sl, ip, asr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9db6c <__cxa_atexit@plt+0x91694> │ │ │ │ - ldr r2, [pc, #108] @ 9db74 <__cxa_atexit@plt+0x9169c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9db54 <__cxa_atexit@plt+0x9167c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 9db78 <__cxa_atexit@plt+0x916a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add sl, r2, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9db60 <__cxa_atexit@plt+0x91688> │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 9d498 <__cxa_atexit@plt+0x90fc0> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 9d4a8 <__cxa_atexit@plt+0x90fd0> │ │ │ │ + ldr r9, [pc, #160] @ 9d530 <__cxa_atexit@plt+0x91058> │ │ │ │ + add r9, pc, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r6, [sl, #248] @ 0xf8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r0, [pc, #48] @ 9dbd4 <__cxa_atexit@plt+0x916fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9dbc8 <__cxa_atexit@plt+0x916f0> │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - mov r8, r7 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r6, sl, ip, asr pc │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - biceq r6, sl, r0, asr #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9dc34 <__cxa_atexit@plt+0x9175c> │ │ │ │ - ldr r3, [pc, #40] @ 9dc44 <__cxa_atexit@plt+0x9176c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 9d50c <__cxa_atexit@plt+0x91034> │ │ │ │ + ldr r7, [pc, #120] @ 9d538 <__cxa_atexit@plt+0x91060> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #116] @ 9d53c <__cxa_atexit@plt+0x91064> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 9dc48 <__cxa_atexit@plt+0x91770> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0x01b30be1 │ │ │ │ - biceq r6, sl, ip, lsr #29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 9dc68 <__cxa_atexit@plt+0x91790> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1626748 <__cxa_atexit@plt+0x161a270> │ │ │ │ - stlexbeq r6, ip, [sl] │ │ │ │ - biceq r6, sl, r8, asr #29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9dcf0 <__cxa_atexit@plt+0x91818> │ │ │ │ - ldr r2, [pc, #108] @ 9dcf8 <__cxa_atexit@plt+0x91820> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9dcd8 <__cxa_atexit@plt+0x91800> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ 9dcfc <__cxa_atexit@plt+0x91824> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add sl, r2, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9dce4 <__cxa_atexit@plt+0x9180c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r9, [pc, #112] @ 9d540 <__cxa_atexit@plt+0x91068> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #108] @ 9d544 <__cxa_atexit@plt+0x9106c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + sub r3, r2, #10 │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ + ldr r7, [pc, #48] @ 9d534 <__cxa_atexit@plt+0x9105c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #24] @ 9d52c <__cxa_atexit@plt+0x91054> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - biceq r6, sl, r4, lsr lr │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + strdeq r7, [sl, #104] @ 0x68 │ │ │ │ + biceq r7, sl, r4, ror r6 │ │ │ │ + biceq r7, sl, r8, lsr r7 │ │ │ │ + biceq r7, sl, r4, lsl #13 │ │ │ │ + biceq r7, sl, r0, lsr #14 │ │ │ │ + biceq r7, sl, r4, lsr r6 │ │ │ │ + mvneq r9, r4, lsl r8 │ │ │ │ + ldrdeq r7, [sl, #108] @ 0x6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r0, [pc, #48] @ 9dd58 <__cxa_atexit@plt+0x91880> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ + mov r3, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - beq 9dd4c <__cxa_atexit@plt+0x91874> │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - mov r8, r7 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + bne 9d57c <__cxa_atexit@plt+0x910a4> │ │ │ │ + ldr r9, [pc, #128] @ 9d5f0 <__cxa_atexit@plt+0x91118> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r3 │ │ │ │ + b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 9d5cc <__cxa_atexit@plt+0x910f4> │ │ │ │ + ldr r7, [pc, #96] @ 9d5f4 <__cxa_atexit@plt+0x9111c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #92] @ 9d5f8 <__cxa_atexit@plt+0x91120> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #88] @ 9d5fc <__cxa_atexit@plt+0x91124> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #84] @ 9d600 <__cxa_atexit@plt+0x91128> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + sub r8, r2, #10 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ + ldr r7, [pc, #24] @ 9d5ec <__cxa_atexit@plt+0x91114> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r6, [sl, #216] @ 0xd8 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - strheq r6, [sl, #220] @ 0xdc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9ddb8 <__cxa_atexit@plt+0x918e0> │ │ │ │ - ldr r3, [pc, #40] @ 9ddc8 <__cxa_atexit@plt+0x918f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 9ddcc <__cxa_atexit@plt+0x918f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + biceq r7, sl, r8, lsr r6 │ │ │ │ + @ instruction: 0x01ca7594 │ │ │ │ + strheq r7, [sl, #80] @ 0x50 │ │ │ │ + biceq r7, sl, ip, asr #12 │ │ │ │ + biceq r7, sl, r0, ror #10 │ │ │ │ + mvneq r9, r0, asr #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 9d624 <__cxa_atexit@plt+0x9114c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0x01b30a48 │ │ │ │ - biceq r6, sl, r8, lsr #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 9ddec <__cxa_atexit@plt+0x91914> │ │ │ │ + mvneq r9, r4, lsl #12 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r8, [pc, #4] @ 9d640 <__cxa_atexit@plt+0x91168> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 1626748 <__cxa_atexit@plt+0x161a270> │ │ │ │ - biceq r6, sl, r8, lsl sp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9de90 <__cxa_atexit@plt+0x919b8> │ │ │ │ - ldr r2, [pc, #140] @ 9de98 <__cxa_atexit@plt+0x919c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9de78 <__cxa_atexit@plt+0x919a0> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r0, [pc, #104] @ 9de9c <__cxa_atexit@plt+0x919c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - mov r3, r5 │ │ │ │ - str sl, [r3, #-12]! │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - mov r2, r3 │ │ │ │ - str r0, [r2, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9de84 <__cxa_atexit@plt+0x919ac> │ │ │ │ - ldr r2, [pc, #64] @ 9dea0 <__cxa_atexit@plt+0x919c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 181eef4 <__cxa_atexit@plt+0x1812a1c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + b 16b2280 <__cxa_atexit@plt+0x16a5da8> │ │ │ │ + biceq r7, sl, r0, ror #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9d6d0 <__cxa_atexit@plt+0x911f8> │ │ │ │ + ldr r3, [pc, #148] @ 9d6f8 <__cxa_atexit@plt+0x91220> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 9d6ac <__cxa_atexit@plt+0x911d4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9d6bc <__cxa_atexit@plt+0x911e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9d6e0 <__cxa_atexit@plt+0x91208> │ │ │ │ + ldr r7, [pc, #116] @ 9d704 <__cxa_atexit@plt+0x9122c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #60] @ 9d700 <__cxa_atexit@plt+0x91228> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - mvneq r8, r8, lsl #27 │ │ │ │ + ldr r7, [pc, #36] @ 9d6fc <__cxa_atexit@plt+0x91224> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + biceq r7, sl, r4, lsl r6 │ │ │ │ + @ instruction: 0x01e19598 │ │ │ │ + ldrdeq r9, [r1, #80]! @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #92] @ 9df20 <__cxa_atexit@plt+0x91a48> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9df14 <__cxa_atexit@plt+0x91a3c> │ │ │ │ - ldr r3, [pc, #56] @ 9df24 <__cxa_atexit@plt+0x91a4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r2, r3, #1 │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldmda r5, {r1, r8} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #-8]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 181eef4 <__cxa_atexit@plt+0x1812a1c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9d74c <__cxa_atexit@plt+0x91274> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9d760 <__cxa_atexit@plt+0x91288> │ │ │ │ + ldr r2, [pc, #64] @ 9d774 <__cxa_atexit@plt+0x9129c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - strdeq r8, [r1, #204]! @ 0xcc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 9df54 <__cxa_atexit@plt+0x91a7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 181eef4 <__cxa_atexit@plt+0x1812a1c> │ │ │ │ - strheq r8, [r1, #192]! @ 0xc0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9df94 <__cxa_atexit@plt+0x91abc> │ │ │ │ - ldr r3, [pc, #40] @ 9dfa4 <__cxa_atexit@plt+0x91acc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 9dfa8 <__cxa_atexit@plt+0x91ad0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 9d770 <__cxa_atexit@plt+0x91298> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0x01b30861 │ │ │ │ - biceq r6, sl, ip, asr #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 9dfc8 <__cxa_atexit@plt+0x91af0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1626748 <__cxa_atexit@plt+0x161a270> │ │ │ │ - biceq r6, sl, ip, lsr fp │ │ │ │ - strheq r6, [sl, #176] @ 0xb0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r9, r8, lsl #10 │ │ │ │ + mvneq r9, ip, lsr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9e010 <__cxa_atexit@plt+0x91b38> │ │ │ │ - ldr r7, [pc, #48] @ 9e020 <__cxa_atexit@plt+0x91b48> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9d7bc <__cxa_atexit@plt+0x912e4> │ │ │ │ + ldr r7, [pc, #52] @ 9d7d0 <__cxa_atexit@plt+0x912f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 9e004 <__cxa_atexit@plt+0x91b2c> │ │ │ │ + beq 9d7b0 <__cxa_atexit@plt+0x912d8> │ │ │ │ mov r7, r8 │ │ │ │ - b 9e034 <__cxa_atexit@plt+0x91b5c> │ │ │ │ + b 9d7e0 <__cxa_atexit@plt+0x91308> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9e024 <__cxa_atexit@plt+0x91b4c> │ │ │ │ + ldr r7, [pc, #16] @ 9d7d4 <__cxa_atexit@plt+0x912fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r6, sl, ip, lsl #23 │ │ │ │ - biceq r6, sl, r8, asr fp │ │ │ │ + biceq r7, sl, ip, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 9e090 <__cxa_atexit@plt+0x91bb8> │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 9d83c <__cxa_atexit@plt+0x91364> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 9e0a8 <__cxa_atexit@plt+0x91bd0> │ │ │ │ + bne 9d828 <__cxa_atexit@plt+0x91350> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 9e0ec <__cxa_atexit@plt+0x91c14> │ │ │ │ - cmp r3, #4 │ │ │ │ - beq 9e0c8 <__cxa_atexit@plt+0x91bf0> │ │ │ │ - cmp r3, #5 │ │ │ │ - bne 9e138 <__cxa_atexit@plt+0x91c60> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 9e160 <__cxa_atexit@plt+0x91c88> │ │ │ │ - ldr r2, [pc, #280] @ 9e19c <__cxa_atexit@plt+0x91cc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #276] @ 9e1a0 <__cxa_atexit@plt+0x91cc8> │ │ │ │ - add lr, pc, lr │ │ │ │ - b 9e10c <__cxa_atexit@plt+0x91c34> │ │ │ │ - ldr r3, [pc, #224] @ 9e178 <__cxa_atexit@plt+0x91ca0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #220] @ 9e17c <__cxa_atexit@plt+0x91ca4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - b 9e0bc <__cxa_atexit@plt+0x91be4> │ │ │ │ - ldr r3, [pc, #192] @ 9e170 <__cxa_atexit@plt+0x91c98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #188] @ 9e174 <__cxa_atexit@plt+0x91c9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + bne 9d828 <__cxa_atexit@plt+0x91350> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9e160 <__cxa_atexit@plt+0x91c88> │ │ │ │ - ldr r2, [pc, #180] @ 9e194 <__cxa_atexit@plt+0x91cbc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #176] @ 9e198 <__cxa_atexit@plt+0x91cc0> │ │ │ │ - add lr, pc, lr │ │ │ │ - b 9e10c <__cxa_atexit@plt+0x91c34> │ │ │ │ + bcc 9d870 <__cxa_atexit@plt+0x91398> │ │ │ │ + ldr r2, [pc, #104] @ 9d888 <__cxa_atexit@plt+0x913b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + b 9d858 <__cxa_atexit@plt+0x91380> │ │ │ │ + ldr r7, [pc, #80] @ 9d880 <__cxa_atexit@plt+0x913a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9e160 <__cxa_atexit@plt+0x91c88> │ │ │ │ - ldr r2, [pc, #132] @ 9e188 <__cxa_atexit@plt+0x91cb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #128] @ 9e18c <__cxa_atexit@plt+0x91cb4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r1, [pc, #116] @ 9e190 <__cxa_atexit@plt+0x91cb8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - add r8, r1, #1 │ │ │ │ + bcc 9d870 <__cxa_atexit@plt+0x91398> │ │ │ │ + ldr r2, [pc, #48] @ 9d884 <__cxa_atexit@plt+0x913ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - ldr r3, [pc, #64] @ 9e180 <__cxa_atexit@plt+0x91ca8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [pc, #52] @ 9e184 <__cxa_atexit@plt+0x91cac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r8, r1, #1 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - mov r6, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq r6, sl, r8, lsr sl │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ - biceq r6, sl, r0, asr sl │ │ │ │ - andeq r0, r0, r8, lsl #8 │ │ │ │ - biceq r6, sl, r0, lsr #19 │ │ │ │ - @ instruction: 0xfffffaf8 │ │ │ │ - andeq r0, r0, r8, lsl #6 │ │ │ │ - ldrdeq r6, [sl, #148] @ 0x94 │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - biceq r6, sl, r4, asr r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 9e220 <__cxa_atexit@plt+0x91d48> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9e268 <__cxa_atexit@plt+0x91d90> │ │ │ │ - ldr r3, [pc, #176] @ 9e288 <__cxa_atexit@plt+0x91db0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #160] @ 9e28c <__cxa_atexit@plt+0x91db4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9e25c <__cxa_atexit@plt+0x91d84> │ │ │ │ - ldr r3, [pc, #128] @ 9e290 <__cxa_atexit@plt+0x91db8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 9e274 <__cxa_atexit@plt+0x91d9c> │ │ │ │ - ldr r5, [pc, #84] @ 9e294 <__cxa_atexit@plt+0x91dbc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #80] @ 9e298 <__cxa_atexit@plt+0x91dc0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r5, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffbb4 │ │ │ │ - @ instruction: 0x01b3059d │ │ │ │ + mvneq r9, ip, lsr #8 │ │ │ │ + mvneq r9, ip, lsl #8 │ │ │ │ + mvneq r9, r0, asr #8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9e2bc <__cxa_atexit@plt+0x91de4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - biceq r6, sl, r8, ror #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 9e354 <__cxa_atexit@plt+0x91e7c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9e39c <__cxa_atexit@plt+0x91ec4> │ │ │ │ - ldr r3, [pc, #176] @ 9e3bc <__cxa_atexit@plt+0x91ee4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #160] @ 9e3c0 <__cxa_atexit@plt+0x91ee8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9e390 <__cxa_atexit@plt+0x91eb8> │ │ │ │ - ldr r3, [pc, #128] @ 9e3c4 <__cxa_atexit@plt+0x91eec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 9e3a8 <__cxa_atexit@plt+0x91ed0> │ │ │ │ - ldr r5, [pc, #84] @ 9e3c8 <__cxa_atexit@plt+0x91ef0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #80] @ 9e3cc <__cxa_atexit@plt+0x91ef4> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r8, [pc, #4] @ 9d8a4 <__cxa_atexit@plt+0x913cc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r5, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffacc │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffff900 │ │ │ │ - @ instruction: 0x01b30474 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9e3f0 <__cxa_atexit@plt+0x91f18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - biceq r6, sl, r4, lsr r7 │ │ │ │ + b 16b2280 <__cxa_atexit@plt+0x16a5da8> │ │ │ │ + biceq r7, sl, r4, asr r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 9e488 <__cxa_atexit@plt+0x91fb0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9e4d0 <__cxa_atexit@plt+0x91ff8> │ │ │ │ - ldr r3, [pc, #176] @ 9e4f0 <__cxa_atexit@plt+0x92018> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #160] @ 9e4f4 <__cxa_atexit@plt+0x9201c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r9, #8] │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9e4c4 <__cxa_atexit@plt+0x91fec> │ │ │ │ - ldr r3, [pc, #128] @ 9e4f8 <__cxa_atexit@plt+0x92020> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9d8e0 <__cxa_atexit@plt+0x91408> │ │ │ │ + ldr r3, [pc, #40] @ 9d8f4 <__cxa_atexit@plt+0x9141c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 9e4dc <__cxa_atexit@plt+0x92004> │ │ │ │ - ldr r5, [pc, #84] @ 9e4fc <__cxa_atexit@plt+0x92024> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #80] @ 9e500 <__cxa_atexit@plt+0x92028> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r5, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #32] @ 9d8f8 <__cxa_atexit@plt+0x91420> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b ea554 <__cxa_atexit@plt+0xde07c> │ │ │ │ + ldr r7, [pc, #20] @ 9d8fc <__cxa_atexit@plt+0x91424> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff814 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffff648 │ │ │ │ - @ instruction: 0x01b30355 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9e524 <__cxa_atexit@plt+0x9204c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + mvneq r9, ip, lsl #14 │ │ │ │ + biceq r7, sl, r0, lsl r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - biceq r6, sl, r0, lsl r6 │ │ │ │ + ldr r2, [pc, #36] @ 9d934 <__cxa_atexit@plt+0x9145c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 9d938 <__cxa_atexit@plt+0x91460> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mvneq r9, r0, lsr #7 │ │ │ │ + ldrdeq r9, [r1, #32]! │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 9e5d0 <__cxa_atexit@plt+0x920f8> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9e628 <__cxa_atexit@plt+0x92150> │ │ │ │ - ldr r1, [pc, #188] @ 9e634 <__cxa_atexit@plt+0x9215c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #184] @ 9e638 <__cxa_atexit@plt+0x92160> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr lr, [pc, #172] @ 9e63c <__cxa_atexit@plt+0x92164> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str r0, [r1, #12]! │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-4]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #20] @ 9d964 <__cxa_atexit@plt+0x9148c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r3, [pc, #12] @ 9d968 <__cxa_atexit@plt+0x91490> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ + mvneq r9, r0, lsr #5 │ │ │ │ + mvneq r9, r4, asr r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9d9e0 <__cxa_atexit@plt+0x91508> │ │ │ │ + ldr r3, [pc, #100] @ 9d9f0 <__cxa_atexit@plt+0x91518> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 9e618 <__cxa_atexit@plt+0x92140> │ │ │ │ - ldr r7, [pc, #128] @ 9e640 <__cxa_atexit@plt+0x92168> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9e628 <__cxa_atexit@plt+0x92150> │ │ │ │ - ldr r1, [pc, #100] @ 9e644 <__cxa_atexit@plt+0x9216c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #96] @ 9e648 <__cxa_atexit@plt+0x92170> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #88] @ 9e64c <__cxa_atexit@plt+0x92174> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #80] @ 9e650 <__cxa_atexit@plt+0x92178> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + beq 9d9c0 <__cxa_atexit@plt+0x914e8> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #20 │ │ │ │ + bne 9d9d0 <__cxa_atexit@plt+0x914f8> │ │ │ │ + ldr r7, [pc, #60] @ 9d9f4 <__cxa_atexit@plt+0x9151c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff4d8 │ │ │ │ - @ instruction: 0xfffff550 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffff3d8 │ │ │ │ - @ instruction: 0x01b30234 │ │ │ │ - mvneq r8, r4, lsl r7 │ │ │ │ - mvneq r8, ip, lsl r6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9e674 <__cxa_atexit@plt+0x9219c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - ldrdeq r6, [sl, #64] @ 0x40 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9e70c <__cxa_atexit@plt+0x92234> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9e730 <__cxa_atexit@plt+0x92258> │ │ │ │ - ldr r2, [pc, #120] @ 9e73c <__cxa_atexit@plt+0x92264> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - ldr r0, [pc, #104] @ 9e740 <__cxa_atexit@plt+0x92268> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9e724 <__cxa_atexit@plt+0x9224c> │ │ │ │ - ldr r3, [pc, #72] @ 9e744 <__cxa_atexit@plt+0x9226c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ - ldr r7, [pc, #52] @ 9e748 <__cxa_atexit@plt+0x92270> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #44] @ 9e74c <__cxa_atexit@plt+0x92274> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r7, [pc, #36] @ 9d9fc <__cxa_atexit@plt+0x91524> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #16] @ 9d9f8 <__cxa_atexit@plt+0x91520> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff2d4 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - biceq r6, sl, r4, lsl r4 │ │ │ │ - biceq r6, sl, r8, lsl #8 │ │ │ │ - ldrdeq r6, [sl, #48] @ 0x30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9e774 <__cxa_atexit@plt+0x9229c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - biceq r6, sl, r8, lsr #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ 9e798 <__cxa_atexit@plt+0x922c0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - @ instruction: 0x01ca639c │ │ │ │ - ldrdeq r6, [sl, #52] @ 0x34 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + strdeq r9, [r1, #40]! @ 0x28 │ │ │ │ + strheq r7, [sl, #72] @ 0x48 │ │ │ │ + mvneq r9, r0, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9e818 <__cxa_atexit@plt+0x92340> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9e83c <__cxa_atexit@plt+0x92364> │ │ │ │ - ldr r2, [pc, #120] @ 9e848 <__cxa_atexit@plt+0x92370> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - ldr r0, [pc, #104] @ 9e84c <__cxa_atexit@plt+0x92374> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9e830 <__cxa_atexit@plt+0x92358> │ │ │ │ - ldr r3, [pc, #72] @ 9e850 <__cxa_atexit@plt+0x92378> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ - ldr r7, [pc, #52] @ 9e854 <__cxa_atexit@plt+0x9237c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #44] @ 9e858 <__cxa_atexit@plt+0x92380> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r3, [pc, #32] @ 9da38 <__cxa_atexit@plt+0x91560> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 9da3c <__cxa_atexit@plt+0x91564> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r1, [r7, #-2] │ │ │ │ + add r7, r2, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #20 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0x01e19298 │ │ │ │ + mvneq r9, r8, asr #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9da8c <__cxa_atexit@plt+0x915b4> │ │ │ │ + ldr r3, [pc, #60] @ 9daa4 <__cxa_atexit@plt+0x915cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [pc, #48] @ 9daa8 <__cxa_atexit@plt+0x915d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #24] @ 9daac <__cxa_atexit@plt+0x915d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff1a8 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strdeq r6, [sl, #36] @ 0x24 │ │ │ │ - biceq r6, sl, r8, ror #5 │ │ │ │ - strheq r6, [sl, #32] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9e880 <__cxa_atexit@plt+0x923a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - biceq r6, sl, r8, lsl #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ 9e8a4 <__cxa_atexit@plt+0x923cc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - biceq r6, sl, ip, ror r2 │ │ │ │ - strdeq r6, [sl, #32] │ │ │ │ + bx r0 │ │ │ │ + mvneq r9, r4, lsr #5 │ │ │ │ + mvneq r9, r8, asr r1 │ │ │ │ + biceq r7, sl, r4, lsr #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9e904 <__cxa_atexit@plt+0x9242c> │ │ │ │ - ldr r7, [pc, #92] @ 9e928 <__cxa_atexit@plt+0x92450> │ │ │ │ + bhi 9db1c <__cxa_atexit@plt+0x91644> │ │ │ │ + ldr r7, [pc, #92] @ 9db2c <__cxa_atexit@plt+0x91654> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9e914 <__cxa_atexit@plt+0x9243c> │ │ │ │ - ldr r7, [pc, #72] @ 9e92c <__cxa_atexit@plt+0x92454> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 9e8f8 <__cxa_atexit@plt+0x92420> │ │ │ │ - mov r7, r8 │ │ │ │ - b 9e034 <__cxa_atexit@plt+0x91b5c> │ │ │ │ + beq 9db00 <__cxa_atexit@plt+0x91628> │ │ │ │ + ldr r2, [pc, #76] @ 9db30 <__cxa_atexit@plt+0x91658> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9db10 <__cxa_atexit@plt+0x91638> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 9e934 <__cxa_atexit@plt+0x9245c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9e930 <__cxa_atexit@plt+0x92458> │ │ │ │ + ldr r7, [pc, #16] @ 9db34 <__cxa_atexit@plt+0x9165c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xfffff74c │ │ │ │ - biceq r6, sl, r8, lsl #5 │ │ │ │ - biceq r6, sl, r0, lsr #5 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0x01ca7398 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - biceq r6, sl, r0, asr r2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 9e978 <__cxa_atexit@plt+0x924a0> │ │ │ │ + ldr r3, [pc, #40] @ 9db70 <__cxa_atexit@plt+0x91698> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ - biceq r6, sl, ip, lsr r2 │ │ │ │ - biceq r6, sl, ip, lsl r2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9e9d8 <__cxa_atexit@plt+0x92500> │ │ │ │ - ldr r7, [pc, #96] @ 9ea00 <__cxa_atexit@plt+0x92528> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, sl} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9e9e8 <__cxa_atexit@plt+0x92510> │ │ │ │ - ldr r7, [pc, #76] @ 9ea04 <__cxa_atexit@plt+0x9252c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 9e9cc <__cxa_atexit@plt+0x924f4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 9e034 <__cxa_atexit@plt+0x91b5c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 9ea0c <__cxa_atexit@plt+0x92534> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9ea08 <__cxa_atexit@plt+0x92530> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9db68 <__cxa_atexit@plt+0x91690> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff678 │ │ │ │ - strheq r6, [sl, #20] │ │ │ │ - ldrdeq r6, [sl, #28] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - strdeq r6, [sl, #24] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 9ea8c <__cxa_atexit@plt+0x925b4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9ea84 <__cxa_atexit@plt+0x925ac> │ │ │ │ - ldr r3, [pc, #56] @ 9ea94 <__cxa_atexit@plt+0x925bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 9ea98 <__cxa_atexit@plt+0x925c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ 9ea9c <__cxa_atexit@plt+0x925c4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r6, sl, r4, lsr #3 │ │ │ │ - mvneq r8, r8, lsl #3 │ │ │ │ - mvneq r8, r4, ror r1 │ │ │ │ - @ instruction: 0x01ca6198 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9eb08 <__cxa_atexit@plt+0x92630> │ │ │ │ - ldr r3, [pc, #84] @ 9eb18 <__cxa_atexit@plt+0x92640> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9eaf8 <__cxa_atexit@plt+0x92620> │ │ │ │ - ldr r7, [pc, #64] @ 9eb1c <__cxa_atexit@plt+0x92644> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 9dbac <__cxa_atexit@plt+0x916d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1732db0 <__cxa_atexit@plt+0x17268d8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9eb20 <__cxa_atexit@plt+0x92648> │ │ │ │ + biceq r7, sl, r0, lsr #6 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 9dbd0 <__cxa_atexit@plt+0x916f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - biceq r6, sl, r4, asr #2 │ │ │ │ - biceq r6, sl, r8, lsl r1 │ │ │ │ + biceq r7, sl, r8, lsl #2 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 9eb4c <__cxa_atexit@plt+0x92674> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1732db0 <__cxa_atexit@plt+0x17268d8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - biceq r6, sl, ip, ror #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9eb78 <__cxa_atexit@plt+0x926a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #16] @ 9eb7c <__cxa_atexit@plt+0x926a4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - biceq r6, sl, r8, asr #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9ebc4 <__cxa_atexit@plt+0x926ec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 9ebd8 <__cxa_atexit@plt+0x92700> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ 9ebec <__cxa_atexit@plt+0x92714> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9ebe8 <__cxa_atexit@plt+0x92710> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r8, r8, lsl #1 │ │ │ │ - mvneq r8, r4, lsr #1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9ec48 <__cxa_atexit@plt+0x92770> │ │ │ │ - ldr r3, [pc, #72] @ 9ec60 <__cxa_atexit@plt+0x92788> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 9ec64 <__cxa_atexit@plt+0x9278c> │ │ │ │ + bcc 9dc20 <__cxa_atexit@plt+0x91748> │ │ │ │ + ldr r3, [pc, #60] @ 9dc38 <__cxa_atexit@plt+0x91760> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #56] @ 9dc3c <__cxa_atexit@plt+0x91764> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #60] @ 9ec68 <__cxa_atexit@plt+0x92790> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r7, {r1, r3} │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r1, r6, #10 │ │ │ │ + stmib r7, {r2, r9} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9ec6c <__cxa_atexit@plt+0x92794> │ │ │ │ + ldr r7, [pc, #24] @ 9dc40 <__cxa_atexit@plt+0x91768> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r6, sl, r4, asr #32 │ │ │ │ - @ instruction: 0x01e18398 │ │ │ │ - @ instruction: 0x01e18390 │ │ │ │ - biceq r6, sl, ip, lsr #32 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 16ac8a8 <__cxa_atexit@plt+0x16a03d0> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 9eca0 <__cxa_atexit@plt+0x927c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mvneq r8, r4, lsl r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mvneq r9, ip, ror #7 │ │ │ │ + mvneq r9, r8, ror #7 │ │ │ │ + ldrdeq r7, [sl, #36] @ 0x24 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 9ecc4 <__cxa_atexit@plt+0x927ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9dc7c <__cxa_atexit@plt+0x917a4> │ │ │ │ + ldr r3, [pc, #40] @ 9dc94 <__cxa_atexit@plt+0x917bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r8, lsr #30 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9ed14 <__cxa_atexit@plt+0x9283c> │ │ │ │ - ldr r3, [pc, #60] @ 9ed24 <__cxa_atexit@plt+0x9284c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9ed04 <__cxa_atexit@plt+0x9282c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9ed28 <__cxa_atexit@plt+0x92850> │ │ │ │ + ldr r7, [pc, #20] @ 9dc98 <__cxa_atexit@plt+0x917c0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - strexbeq r5, r8, [sl] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mvneq r9, r4, lsl #7 │ │ │ │ + @ instruction: 0x01ca7290 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9ed94 <__cxa_atexit@plt+0x928bc> │ │ │ │ - ldr r3, [pc, #60] @ 9eda4 <__cxa_atexit@plt+0x928cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9ed84 <__cxa_atexit@plt+0x928ac> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9dcd4 <__cxa_atexit@plt+0x917fc> │ │ │ │ + ldr r3, [pc, #40] @ 9dcec <__cxa_atexit@plt+0x91814> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9eda8 <__cxa_atexit@plt+0x928d0> │ │ │ │ + ldr r7, [pc, #20] @ 9dcf0 <__cxa_atexit@plt+0x91818> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - biceq r5, sl, r8, lsl pc │ │ │ │ - biceq r5, sl, r8, lsl #30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9ee00 <__cxa_atexit@plt+0x92928> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9edf8 <__cxa_atexit@plt+0x92920> │ │ │ │ - ldr r8, [pc, #40] @ 9ee08 <__cxa_atexit@plt+0x92930> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 9ee0c <__cxa_atexit@plt+0x92934> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1521a58 <__cxa_atexit@plt+0x1515580> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01b2f9b2 │ │ │ │ - mvneq r7, r4, lsl #28 │ │ │ │ - biceq r5, sl, ip, lsr #29 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9ee88 <__cxa_atexit@plt+0x929b0> │ │ │ │ - ldr r3, [pc, #100] @ 9ee98 <__cxa_atexit@plt+0x929c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9ee64 <__cxa_atexit@plt+0x9298c> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #5 │ │ │ │ - bne 9ee74 <__cxa_atexit@plt+0x9299c> │ │ │ │ - ldr r7, [r8, #5] │ │ │ │ + mvneq r9, r0, lsr r3 │ │ │ │ + biceq r7, sl, r0, asr r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9dd6c <__cxa_atexit@plt+0x91894> │ │ │ │ + ldr r2, [pc, #100] @ 9dd74 <__cxa_atexit@plt+0x9189c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #92] @ 9dd78 <__cxa_atexit@plt+0x918a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 9dd4c <__cxa_atexit@plt+0x91874> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 9dd58 <__cxa_atexit@plt+0x91880> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9eea0 <__cxa_atexit@plt+0x929c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #32] @ 9eea4 <__cxa_atexit@plt+0x929cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r7, [pc, #28] @ 9dd7c <__cxa_atexit@plt+0x918a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9ee9c <__cxa_atexit@plt+0x929c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - biceq r5, sl, r8, asr #28 │ │ │ │ - biceq r5, sl, ip, asr #28 │ │ │ │ - biceq r5, sl, r4, asr #28 │ │ │ │ - biceq r5, sl, r8, lsl lr │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + mvneq r8, r8, lsl #29 │ │ │ │ + stlexheq r8, r0, [r1] │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #5 │ │ │ │ - bne 9eedc <__cxa_atexit@plt+0x92a04> │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9dda8 <__cxa_atexit@plt+0x918d0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9eef4 <__cxa_atexit@plt+0x92a1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 9eef8 <__cxa_atexit@plt+0x92a20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - biceq r5, sl, r4, ror #27 │ │ │ │ - ldrdeq r5, [sl, #216] @ 0xd8 │ │ │ │ - strheq r5, [sl, #216] @ 0xd8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9ef50 <__cxa_atexit@plt+0x92a78> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9ef48 <__cxa_atexit@plt+0x92a70> │ │ │ │ - ldr r8, [pc, #40] @ 9ef58 <__cxa_atexit@plt+0x92a80> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 9ef5c <__cxa_atexit@plt+0x92a84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1521a58 <__cxa_atexit@plt+0x1515580> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ 9ddbc <__cxa_atexit@plt+0x918e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01b2f857 │ │ │ │ - strheq r7, [r1, #196]! @ 0xc4 │ │ │ │ - biceq r5, sl, r4, ror sp │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mvneq r8, r0, asr #28 │ │ │ │ + biceq r7, sl, ip, lsl #3 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9efdc <__cxa_atexit@plt+0x92b04> │ │ │ │ - ldr r3, [pc, #104] @ 9efec <__cxa_atexit@plt+0x92b14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9efb8 <__cxa_atexit@plt+0x92ae0> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - cmpne r7, #4 │ │ │ │ - bne 9efc8 <__cxa_atexit@plt+0x92af0> │ │ │ │ - ldr r7, [r8, #5] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9eff4 <__cxa_atexit@plt+0x92b1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #32] @ 9eff8 <__cxa_atexit@plt+0x92b20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9eff0 <__cxa_atexit@plt+0x92b18> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ddf0 <__cxa_atexit@plt+0x91918> │ │ │ │ + ldr r5, [pc, #28] @ 9de00 <__cxa_atexit@plt+0x91928> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ba9534 <__cxa_atexit@plt+0x1b9d05c> │ │ │ │ + ldr r7, [pc, #12] @ 9de04 <__cxa_atexit@plt+0x9192c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - biceq r5, sl, ip, lsl #26 │ │ │ │ - biceq r5, sl, r0, lsl sp │ │ │ │ - biceq r5, sl, r8, lsl #26 │ │ │ │ - ldrdeq r5, [sl, #204] @ 0xcc │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r7, sl, r0, ror r1 │ │ │ │ + biceq r7, sl, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 9f034 <__cxa_atexit@plt+0x92b5c> │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9f04c <__cxa_atexit@plt+0x92b74> │ │ │ │ + ldr r7, [pc, #16] @ 9de2c <__cxa_atexit@plt+0x91954> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 9f050 <__cxa_atexit@plt+0x92b78> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - biceq r5, sl, r4, lsr #25 │ │ │ │ - @ instruction: 0x01ca5c98 │ │ │ │ - biceq r5, sl, r0, ror #24 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #8] @ 9de30 <__cxa_atexit@plt+0x91958> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + ldrdeq r9, [r1, #16]! │ │ │ │ + biceq r7, sl, r8, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9f0a8 <__cxa_atexit@plt+0x92bd0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9f0a0 <__cxa_atexit@plt+0x92bc8> │ │ │ │ - ldr r8, [pc, #40] @ 9f0b0 <__cxa_atexit@plt+0x92bd8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 9f0b4 <__cxa_atexit@plt+0x92bdc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1521a58 <__cxa_atexit@plt+0x1515580> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 9de70 <__cxa_atexit@plt+0x91998> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9de68 <__cxa_atexit@plt+0x91990> │ │ │ │ + ldr r3, [pc, #24] @ 9de74 <__cxa_atexit@plt+0x9199c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01b2f6f9 │ │ │ │ - mvneq r7, ip, asr fp │ │ │ │ - biceq r5, sl, r4, lsr ip │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r7, sl, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9f130 <__cxa_atexit@plt+0x92c58> │ │ │ │ - ldr r3, [pc, #100] @ 9f140 <__cxa_atexit@plt+0x92c68> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 9de98 <__cxa_atexit@plt+0x919c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9f10c <__cxa_atexit@plt+0x92c34> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 9f11c <__cxa_atexit@plt+0x92c44> │ │ │ │ - ldr r7, [r8, #5] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9f148 <__cxa_atexit@plt+0x92c70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #32] @ 9f14c <__cxa_atexit@plt+0x92c74> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9f144 <__cxa_atexit@plt+0x92c6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq r5, [sl, #176] @ 0xb0 │ │ │ │ - ldrdeq r5, [sl, #180] @ 0xb4 │ │ │ │ - biceq r5, sl, ip, asr #23 │ │ │ │ - biceq r5, sl, r0, lsr #23 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r7, sl, r0, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9f184 <__cxa_atexit@plt+0x92cac> │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9f19c <__cxa_atexit@plt+0x92cc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 9f1a0 <__cxa_atexit@plt+0x92cc8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r3, [pc, #32] @ 9ded0 <__cxa_atexit@plt+0x919f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #28] @ 9ded4 <__cxa_atexit@plt+0x919fc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 9ded8 <__cxa_atexit@plt+0x91a00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1681e14 <__cxa_atexit@plt+0x167593c> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + biceq r6, sl, ip, ror #31 │ │ │ │ + mvneq r9, r8, lsr r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9df14 <__cxa_atexit@plt+0x91a3c> │ │ │ │ + ldr r2, [pc, #32] @ 9df20 <__cxa_atexit@plt+0x91a48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r5, sl, ip, ror #22 │ │ │ │ - biceq r5, sl, r0, ror #22 │ │ │ │ - biceq r5, sl, r0, lsl fp │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + strheq r7, [sl, #8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 9f1f8 <__cxa_atexit@plt+0x92d20> │ │ │ │ + bhi 9df78 <__cxa_atexit@plt+0x91aa0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9f1f0 <__cxa_atexit@plt+0x92d18> │ │ │ │ - ldr r8, [pc, #40] @ 9f200 <__cxa_atexit@plt+0x92d28> │ │ │ │ + beq 9df70 <__cxa_atexit@plt+0x91a98> │ │ │ │ + ldr r8, [pc, #40] @ 9df80 <__cxa_atexit@plt+0x91aa8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 9f204 <__cxa_atexit@plt+0x92d2c> │ │ │ │ + ldr r3, [pc, #36] @ 9df84 <__cxa_atexit@plt+0x91aac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 1521a58 <__cxa_atexit@plt+0x1515580> │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01b2f5a5 │ │ │ │ - mvneq r7, ip, lsl #20 │ │ │ │ - strdeq r5, [sl, #172] @ 0xac │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9f278 <__cxa_atexit@plt+0x92da0> │ │ │ │ - ldr r3, [pc, #92] @ 9f288 <__cxa_atexit@plt+0x92db0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 9f254 <__cxa_atexit@plt+0x92d7c> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 9f264 <__cxa_atexit@plt+0x92d8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 9f28c <__cxa_atexit@plt+0x92db4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 9f290 <__cxa_atexit@plt+0x92db8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9f294 <__cxa_atexit@plt+0x92dbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - biceq r5, sl, r4, lsr #21 │ │ │ │ - @ instruction: 0x01ca5a9c │ │ │ │ - biceq r5, sl, r0, lsr #21 │ │ │ │ - biceq r5, sl, r0, ror sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9f2c4 <__cxa_atexit@plt+0x92dec> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9f2dc <__cxa_atexit@plt+0x92e04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 9f2e0 <__cxa_atexit@plt+0x92e08> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - biceq r5, sl, r4, asr #20 │ │ │ │ - biceq r5, sl, r8, lsr sl │ │ │ │ + @ instruction: 0x01b30f61 │ │ │ │ + @ instruction: 0x01e18c94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9f328 <__cxa_atexit@plt+0x92e50> │ │ │ │ - ldr r7, [pc, #52] @ 9f33c <__cxa_atexit@plt+0x92e64> │ │ │ │ + bhi 9dfcc <__cxa_atexit@plt+0x91af4> │ │ │ │ + ldr r7, [pc, #52] @ 9dfe0 <__cxa_atexit@plt+0x91b08> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 9f31c <__cxa_atexit@plt+0x92e44> │ │ │ │ + beq 9dfc0 <__cxa_atexit@plt+0x91ae8> │ │ │ │ mov r7, r8 │ │ │ │ - b 9f34c <__cxa_atexit@plt+0x92e74> │ │ │ │ + b 9dff0 <__cxa_atexit@plt+0x91b18> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9f340 <__cxa_atexit@plt+0x92e68> │ │ │ │ + ldr r7, [pc, #16] @ 9dfe4 <__cxa_atexit@plt+0x91b0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq r5, [sl, #152] @ 0x98 │ │ │ │ + biceq r7, sl, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - mov r3, r2 │ │ │ │ - movne r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - moveq r3, #1 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9f3b0 <__cxa_atexit@plt+0x92ed8> │ │ │ │ - ldr r3, [pc, #40] @ 9f3c8 <__cxa_atexit@plt+0x92ef0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #5 │ │ │ │ + cmp r3, #18 │ │ │ │ + bhi 9e11c <__cxa_atexit@plt+0x91c44> │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9e130 <__cxa_atexit@plt+0x91c58> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r2, r3, #10 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr lr, [pc, #192] @ 9e144 <__cxa_atexit@plt+0x91c6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #188] @ 9e148 <__cxa_atexit@plt+0x91c70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b 9e0ec <__cxa_atexit@plt+0x91c14> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9e130 <__cxa_atexit@plt+0x91c58> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r2, r3, #11 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr lr, [pc, #160] @ 9e154 <__cxa_atexit@plt+0x91c7c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #156] @ 9e158 <__cxa_atexit@plt+0x91c80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + b 9e0ec <__cxa_atexit@plt+0x91c14> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9e130 <__cxa_atexit@plt+0x91c58> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r2, r3, #9 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr lr, [pc, #104] @ 9e14c <__cxa_atexit@plt+0x91c74> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #100] @ 9e150 <__cxa_atexit@plt+0x91c78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9f3cc <__cxa_atexit@plt+0x92ef4> │ │ │ │ + ldr r7, [pc, #76] @ 9e15c <__cxa_atexit@plt+0x91c84> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r4, asr ip │ │ │ │ - biceq r5, sl, r4, ror r9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r7, [pc, #28] @ 9e140 <__cxa_atexit@plt+0x91c68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r8, r8, lsr fp │ │ │ │ + ldrdeq r8, [r1, #188]! @ 0xbc │ │ │ │ + mvneq r8, r4, ror pc │ │ │ │ + mvneq r8, ip, ror fp │ │ │ │ + mvneq r8, r8, lsl pc │ │ │ │ + mvneq r8, ip, lsr #23 │ │ │ │ + mvneq r8, ip, asr #30 │ │ │ │ + strdeq r6, [sl, #224] @ 0xe0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9f428 <__cxa_atexit@plt+0x92f50> │ │ │ │ - ldr r2, [pc, #72] @ 9f440 <__cxa_atexit@plt+0x92f68> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9e198 <__cxa_atexit@plt+0x91cc0> │ │ │ │ + ldr r2, [pc, #40] @ 9e1a8 <__cxa_atexit@plt+0x91cd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 9f444 <__cxa_atexit@plt+0x92f6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #64] @ 9f448 <__cxa_atexit@plt+0x92f70> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #60] @ 9f44c <__cxa_atexit@plt+0x92f74> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r2, #2 │ │ │ │ - stmib r3, {r0, r2, r8} │ │ │ │ - sub sl, r6, #5 │ │ │ │ - add r8, r1, #2 │ │ │ │ - add r9, lr, #1 │ │ │ │ - b 172b7ac <__cxa_atexit@plt+0x171f2d4> │ │ │ │ - ldr r7, [pc, #32] @ 9f450 <__cxa_atexit@plt+0x92f78> │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + ldr r5, [pc, #32] @ 9e1ac <__cxa_atexit@plt+0x91cd4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ + ldr r7, [pc, #16] @ 9e1b0 <__cxa_atexit@plt+0x91cd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r5, sl, r8, ror lr │ │ │ │ - biceq r5, sl, r0, lsr #28 │ │ │ │ - biceq r5, sl, r4, asr r8 │ │ │ │ - mvneq r7, r8, ror #23 │ │ │ │ - biceq r5, sl, r0, asr lr │ │ │ │ - biceq r5, sl, ip, lsl #30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 9f4c8 <__cxa_atexit@plt+0x92ff0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9f4c0 <__cxa_atexit@plt+0x92fe8> │ │ │ │ - ldr r3, [pc, #72] @ 9f4d0 <__cxa_atexit@plt+0x92ff8> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + mvneq r8, r0, lsl fp │ │ │ │ + strheq r6, [sl, #232] @ 0xe8 │ │ │ │ + stlexbeq r6, r0, [sl] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 9e1d4 <__cxa_atexit@plt+0x91cfc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 9f4d4 <__cxa_atexit@plt+0x92ffc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #64] @ 9f4d8 <__cxa_atexit@plt+0x93000> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #60] @ 9f4dc <__cxa_atexit@plt+0x93004> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r0, r3, #2 │ │ │ │ - add r9, r2, #1 │ │ │ │ - add sl, lr, #1 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, r0 │ │ │ │ - b 172b7ac <__cxa_atexit@plt+0x171f2d4> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 8c71cc <__cxa_atexit@plt+0x8bacf4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ 9e258 <__cxa_atexit@plt+0x91d80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 9e22c <__cxa_atexit@plt+0x91d54> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9e234 <__cxa_atexit@plt+0x91d5c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9e248 <__cxa_atexit@plt+0x91d70> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #68] @ 9e260 <__cxa_atexit@plt+0x91d88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #32] @ 9e25c <__cxa_atexit@plt+0x91d84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - biceq r5, sl, r4, ror lr │ │ │ │ - biceq r5, sl, ip, asr #15 │ │ │ │ - biceq r5, sl, r4, asr #29 │ │ │ │ - mvneq r7, ip, asr #14 │ │ │ │ - biceq r5, sl, r0, asr #11 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + mvneq r8, r0, lsr #20 │ │ │ │ + mvneq r8, r4, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9e2a8 <__cxa_atexit@plt+0x91dd0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9e2bc <__cxa_atexit@plt+0x91de4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #56] @ 9e2d0 <__cxa_atexit@plt+0x91df8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 9e2cc <__cxa_atexit@plt+0x91df4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r8, ip, lsr #19 │ │ │ │ + mvneq r8, r8, asr #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9f55c <__cxa_atexit@plt+0x93084> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9f564 <__cxa_atexit@plt+0x9308c> │ │ │ │ - ldr r1, [pc, #120] @ 9f590 <__cxa_atexit@plt+0x930b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [pc, #108] @ 9f594 <__cxa_atexit@plt+0x930bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r9, {r1, r3} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9f578 <__cxa_atexit@plt+0x930a0> │ │ │ │ - ldr r2, [pc, #88] @ 9f59c <__cxa_atexit@plt+0x930c4> │ │ │ │ + bhi 9e334 <__cxa_atexit@plt+0x91e5c> │ │ │ │ + ldr r2, [pc, #76] @ 9e340 <__cxa_atexit@plt+0x91e68> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #84] @ 9f5a0 <__cxa_atexit@plt+0x930c8> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 9e344 <__cxa_atexit@plt+0x91e6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e32c <__cxa_atexit@plt+0x91e54> │ │ │ │ + ldr r3, [pc, #44] @ 9e348 <__cxa_atexit@plt+0x91e70> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r9, #12]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, r9 │ │ │ │ - b 9f56c <__cxa_atexit@plt+0x93094> │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9f598 <__cxa_atexit@plt+0x930c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - mvneq r7, r4, lsl #13 │ │ │ │ - mvneq r7, ip, asr #21 │ │ │ │ - biceq r5, sl, r8, lsr #10 │ │ │ │ - @ instruction: 0xffffdcc8 │ │ │ │ - @ instruction: 0x01b2f31a │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + mvneq r8, r4, lsr #17 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 9e36c <__cxa_atexit@plt+0x91e94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9f614 <__cxa_atexit@plt+0x9313c> │ │ │ │ - ldr r2, [pc, #96] @ 9f62c <__cxa_atexit@plt+0x93154> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #92] @ 9f630 <__cxa_atexit@plt+0x93158> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 9f634 <__cxa_atexit@plt+0x9315c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #84] @ 9f638 <__cxa_atexit@plt+0x93160> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [pc, #72] @ 9f63c <__cxa_atexit@plt+0x93164> │ │ │ │ + bcc 9e3a4 <__cxa_atexit@plt+0x91ecc> │ │ │ │ + ldr r2, [pc, #40] @ 9e3bc <__cxa_atexit@plt+0x91ee4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - add r8, r0, #2 │ │ │ │ - add r9, lr, #1 │ │ │ │ - b 172b7ac <__cxa_atexit@plt+0x171f2d4> │ │ │ │ - ldr r7, [pc, #36] @ 9f640 <__cxa_atexit@plt+0x93168> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - strdeq r5, [sl, #216] @ 0xd8 │ │ │ │ - biceq r5, sl, r0, ror #25 │ │ │ │ - biceq r5, sl, r8, ror r6 │ │ │ │ - mvneq r7, r8, lsl #20 │ │ │ │ - biceq r5, sl, r0, asr #27 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9f668 <__cxa_atexit@plt+0x93190> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 9f67c <__cxa_atexit@plt+0x931a4> │ │ │ │ - ldr r7, [pc, #8] @ 9f678 <__cxa_atexit@plt+0x931a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - biceq r5, sl, r8, lsl #27 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r2, [pc, #144] @ 9f718 <__cxa_atexit@plt+0x93240> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ 9f71c <__cxa_atexit@plt+0x93244> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5] │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 9f6dc <__cxa_atexit@plt+0x93204> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ + ldr r3, [pc, #20] @ 9e3c0 <__cxa_atexit@plt+0x91ee8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r0, r7, #3 │ │ │ │ - beq 9f6f0 <__cxa_atexit@plt+0x93218> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 9f6fc <__cxa_atexit@plt+0x93224> │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r1, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + mvneq r8, r8, ror #16 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9e49c <__cxa_atexit@plt+0x91fc4> │ │ │ │ + ldr lr, [pc, #212] @ 9e4bc <__cxa_atexit@plt+0x91fe4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #200] @ 9e4c0 <__cxa_atexit@plt+0x91fe8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 9f710 <__cxa_atexit@plt+0x93238> │ │ │ │ - str r7, [r5] │ │ │ │ - b 9f690 <__cxa_atexit@plt+0x931b8> │ │ │ │ - ldr r7, [pc, #60] @ 9f720 <__cxa_atexit@plt+0x93248> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ + beq 9e45c <__cxa_atexit@plt+0x91f84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9e4ac <__cxa_atexit@plt+0x91fd4> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r7, r2 │ │ │ │ + ldr r9, [r7, #-12]! │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 9e464 <__cxa_atexit@plt+0x91f8c> │ │ │ │ + ldr r3, [pc, #144] @ 9e4c4 <__cxa_atexit@plt+0x91fec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 9e490 <__cxa_atexit@plt+0x91fb8> │ │ │ │ + ldr r5, [pc, #124] @ 9e4c8 <__cxa_atexit@plt+0x91ff0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1910790 <__cxa_atexit@plt+0x19042b8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 9f724 <__cxa_atexit@plt+0x9324c> │ │ │ │ + ldr r7, [pc, #96] @ 9e4cc <__cxa_atexit@plt+0x91ff4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r5, [pc, #88] @ 9e4d0 <__cxa_atexit@plt+0x91ff8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmib r6, {r5, r7, r9} │ │ │ │ + ldr r0, [r2, #-8]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - mvneq r7, r4, asr #11 │ │ │ │ - ldrdeq r7, [r1, #76]! @ 0x4c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + mvneq r8, ip, lsr #15 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + mvneq r8, r4, lsl #15 │ │ │ │ + mvneq r8, r8, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 9f760 <__cxa_atexit@plt+0x93288> │ │ │ │ - ldr r3, [pc, #56] @ 9f77c <__cxa_atexit@plt+0x932a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9e55c <__cxa_atexit@plt+0x92084> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 9e52c <__cxa_atexit@plt+0x92054> │ │ │ │ + ldr r3, [pc, #100] @ 9e56c <__cxa_atexit@plt+0x92094> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 9f774 <__cxa_atexit@plt+0x9329c> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 9f67c <__cxa_atexit@plt+0x931a4> │ │ │ │ - ldr r7, [pc, #24] @ 9f780 <__cxa_atexit@plt+0x932a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + beq 9e554 <__cxa_atexit@plt+0x9207c> │ │ │ │ + ldr r5, [pc, #84] @ 9e570 <__cxa_atexit@plt+0x92098> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1910790 <__cxa_atexit@plt+0x19042b8> │ │ │ │ + ldr r2, [pc, #64] @ 9e574 <__cxa_atexit@plt+0x9209c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #56] @ 9e578 <__cxa_atexit@plt+0x920a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq r7, r8, ror r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r8, [r1, #108]! @ 0x6c │ │ │ │ + @ instruction: 0x01e18690 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 9f67c <__cxa_atexit@plt+0x931a4> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9f7f0 <__cxa_atexit@plt+0x93318> │ │ │ │ - ldr r3, [pc, #88] @ 9f810 <__cxa_atexit@plt+0x93338> │ │ │ │ + ldr r3, [pc, #16] @ 9e59c <__cxa_atexit@plt+0x920c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9f7e0 <__cxa_atexit@plt+0x93308> │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9f800 <__cxa_atexit@plt+0x93328> │ │ │ │ - str r8, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 9f67c <__cxa_atexit@plt+0x931a4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 1910790 <__cxa_atexit@plt+0x19042b8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9e5d4 <__cxa_atexit@plt+0x920fc> │ │ │ │ + ldr r2, [pc, #40] @ 9e5ec <__cxa_atexit@plt+0x92114> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 9f818 <__cxa_atexit@plt+0x93340> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #20] @ 9e5f0 <__cxa_atexit@plt+0x92118> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + mvneq r8, ip, lsl #12 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9e67c <__cxa_atexit@plt+0x921a4> │ │ │ │ + ldr r6, [pc, #132] @ 9e69c <__cxa_atexit@plt+0x921c4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r0, [pc, #120] @ 9e6a0 <__cxa_atexit@plt+0x921c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e66c <__cxa_atexit@plt+0x92194> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9e68c <__cxa_atexit@plt+0x921b4> │ │ │ │ + ldr r3, [pc, #80] @ 9e6a4 <__cxa_atexit@plt+0x921cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9f814 <__cxa_atexit@plt+0x9333c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - strdeq r5, [sl, #176] @ 0xb0 │ │ │ │ - biceq r5, sl, r4, lsl #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + mvneq r8, ip, ror r5 │ │ │ │ + mvneq r8, r4, asr #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9f840 <__cxa_atexit@plt+0x93368> │ │ │ │ - str r8, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 9f67c <__cxa_atexit@plt+0x931a4> │ │ │ │ - ldr r7, [pc, #12] @ 9f854 <__cxa_atexit@plt+0x9337c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - strheq r5, [sl, #176] @ 0xb0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9e6e4 <__cxa_atexit@plt+0x9220c> │ │ │ │ + ldr r3, [pc, #36] @ 9e6f0 <__cxa_atexit@plt+0x92218> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r8, ip, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9f898 <__cxa_atexit@plt+0x933c0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 9f8a0 <__cxa_atexit@plt+0x933c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #32] @ 9f8a4 <__cxa_atexit@plt+0x933cc> │ │ │ │ + mov r3, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9e77c <__cxa_atexit@plt+0x922a4> │ │ │ │ + ldr r6, [pc, #132] @ 9e79c <__cxa_atexit@plt+0x922c4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r0, [pc, #120] @ 9e7a0 <__cxa_atexit@plt+0x922c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1986204 <__cxa_atexit@plt+0x1979d2c> │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e76c <__cxa_atexit@plt+0x92294> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9e78c <__cxa_atexit@plt+0x922b4> │ │ │ │ + ldr r3, [pc, #80] @ 9e7a4 <__cxa_atexit@plt+0x922cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, lsr #6 │ │ │ │ - mvneq r7, r0, lsl #7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + mvneq r8, ip, ror r4 │ │ │ │ + strheq r8, [r1, #88]! @ 0x58 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9e7e4 <__cxa_atexit@plt+0x9230c> │ │ │ │ + ldr r3, [pc, #36] @ 9e7f0 <__cxa_atexit@plt+0x92318> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r8, r0, asr #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9f91c <__cxa_atexit@plt+0x93444> │ │ │ │ - ldr r2, [pc, #100] @ 9f934 <__cxa_atexit@plt+0x9345c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #96] @ 9f938 <__cxa_atexit@plt+0x93460> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 9f93c <__cxa_atexit@plt+0x93464> │ │ │ │ + bcc 9e880 <__cxa_atexit@plt+0x923a8> │ │ │ │ + ldr r0, [pc, #116] @ 9e890 <__cxa_atexit@plt+0x923b8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #88] @ 9f940 <__cxa_atexit@plt+0x93468> │ │ │ │ + ldr lr, [pc, #112] @ 9e894 <__cxa_atexit@plt+0x923bc> │ │ │ │ add lr, pc, lr │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [pc, #76] @ 9f944 <__cxa_atexit@plt+0x9346c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r9, [pc, #100] @ 9e898 <__cxa_atexit@plt+0x923c0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr sl, [pc, #92] @ 9e89c <__cxa_atexit@plt+0x923c4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #32]! │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str sl, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ str r3, [r3, #24] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - add r8, r0, #2 │ │ │ │ - add r9, lr, #1 │ │ │ │ - b 172b7ac <__cxa_atexit@plt+0x171f2d4> │ │ │ │ - ldr r7, [pc, #36] @ 9f948 <__cxa_atexit@plt+0x93470> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - strdeq r5, [sl, #164] @ 0xa4 │ │ │ │ - ldrdeq r5, [sl, #156] @ 0x9c │ │ │ │ - biceq r5, sl, r4, ror r3 │ │ │ │ - mvneq r7, r4, lsl #14 │ │ │ │ - ldrdeq r5, [sl, #172] @ 0xac │ │ │ │ - biceq r5, sl, r8, lsr #21 │ │ │ │ + @ instruction: 0xfffffbac │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0x01e18390 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9e8f4 <__cxa_atexit@plt+0x9241c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9e900 <__cxa_atexit@plt+0x92428> │ │ │ │ + ldr r2, [pc, #64] @ 9e910 <__cxa_atexit@plt+0x92438> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [pc, #48] @ 9e914 <__cxa_atexit@plt+0x9243c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r8, [r1, #36]! @ 0x24 │ │ │ │ + mvneq r8, r8, lsr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9f9b8 <__cxa_atexit@plt+0x934e0> │ │ │ │ - ldr r7, [pc, #104] @ 9f9dc <__cxa_atexit@plt+0x93504> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9f9cc <__cxa_atexit@plt+0x934f4> │ │ │ │ - ldr r3, [pc, #84] @ 9f9e0 <__cxa_atexit@plt+0x93508> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9e98c <__cxa_atexit@plt+0x924b4> │ │ │ │ + ldr r3, [pc, #100] @ 9e9a4 <__cxa_atexit@plt+0x924cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9f9a8 <__cxa_atexit@plt+0x934d0> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 9f9e8 <__cxa_atexit@plt+0x93510> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9f9e4 <__cxa_atexit@plt+0x9350c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffd690 │ │ │ │ - biceq r5, sl, r8, ror r0 │ │ │ │ - biceq r5, sl, r8, asr sl │ │ │ │ - biceq r5, sl, ip, lsl #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [r6, #4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9fa74 <__cxa_atexit@plt+0x9359c> │ │ │ │ - ldr r2, [pc, #108] @ 9fa90 <__cxa_atexit@plt+0x935b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 9fa94 <__cxa_atexit@plt+0x935bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #100] @ 9fa98 <__cxa_atexit@plt+0x935c0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #96] @ 9fa9c <__cxa_atexit@plt+0x935c4> │ │ │ │ + ldr lr, [pc, #96] @ 9e9a8 <__cxa_atexit@plt+0x924d0> │ │ │ │ add lr, pc, lr │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [pc, #84] @ 9faa0 <__cxa_atexit@plt+0x935c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r1, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - add r8, r0, #2 │ │ │ │ - add r9, lr, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 172b7ac <__cxa_atexit@plt+0x171f2d4> │ │ │ │ - ldr r7, [pc, #40] @ 9faa4 <__cxa_atexit@plt+0x935cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - biceq r5, sl, r0, lsr #19 │ │ │ │ - biceq r5, sl, r8, lsl #17 │ │ │ │ - biceq r5, sl, r0, lsr #4 │ │ │ │ - strheq r7, [r1, #80]! @ 0x50 │ │ │ │ - biceq r5, sl, r4, lsl #19 │ │ │ │ - biceq r5, sl, ip, ror #18 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9fb1c <__cxa_atexit@plt+0x93644> │ │ │ │ - ldr r7, [pc, #112] @ 9fb40 <__cxa_atexit@plt+0x93668> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 9fb44 <__cxa_atexit@plt+0x9366c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r9, [r3, #-16] │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - sub r7, r3, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9fb30 <__cxa_atexit@plt+0x93658> │ │ │ │ - ldr r3, [pc, #80] @ 9fb48 <__cxa_atexit@plt+0x93670> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9fb0c <__cxa_atexit@plt+0x93634> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 9fb50 <__cxa_atexit@plt+0x93678> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9fb4c <__cxa_atexit@plt+0x93674> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r7, ip, lsr #2 │ │ │ │ - @ instruction: 0xffffd59c │ │ │ │ - biceq r4, sl, r8, lsl pc │ │ │ │ - biceq r5, sl, ip, lsl #18 │ │ │ │ - biceq r5, sl, r4, asr #17 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9fb80 <__cxa_atexit@plt+0x936a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 9fb84 <__cxa_atexit@plt+0x936ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq r5, sl, ip, lsl #17 │ │ │ │ - @ instruction: 0x01ca5890 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9fbc4 <__cxa_atexit@plt+0x936ec> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #52] @ 9fbe4 <__cxa_atexit@plt+0x9370c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9fbdc <__cxa_atexit@plt+0x93704> │ │ │ │ - b 9fbfc <__cxa_atexit@plt+0x93724> │ │ │ │ - ldr r7, [pc, #28] @ 9fbe8 <__cxa_atexit@plt+0x93710> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #20] @ 9fbec <__cxa_atexit@plt+0x93714> │ │ │ │ + ldr r1, [pc, #92] @ 9e9ac <__cxa_atexit@plt+0x924d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #88] @ 9e9b0 <__cxa_atexit@plt+0x924d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + str r0, [r7, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + str r3, [r2, #12]! │ │ │ │ + str r9, [r7, #48] @ 0x30 │ │ │ │ + str r7, [r7, #52] @ 0x34 │ │ │ │ + str r7, [r7, #20] │ │ │ │ + add r3, r7, #24 │ │ │ │ + stm r3, {r1, r2, r8, r9} │ │ │ │ + str lr, [r7, #40]! @ 0x28 │ │ │ │ + sub r8, r6, #27 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - strheq r5, [sl, #116] @ 0x74 │ │ │ │ - biceq r5, sl, r8, lsr #15 │ │ │ │ - biceq r5, sl, r0, lsr #16 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 9fc18 <__cxa_atexit@plt+0x93740> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9fc7c <__cxa_atexit@plt+0x937a4> │ │ │ │ - ldr r7, [pc, #108] @ 9fca0 <__cxa_atexit@plt+0x937c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9fc90 <__cxa_atexit@plt+0x937b8> │ │ │ │ - ldr r3, [pc, #84] @ 9fca4 <__cxa_atexit@plt+0x937cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9fc6c <__cxa_atexit@plt+0x93794> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 9fcac <__cxa_atexit@plt+0x937d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9fca8 <__cxa_atexit@plt+0x937d0> │ │ │ │ + ldr r7, [pc, #32] @ 9e9b4 <__cxa_atexit@plt+0x924dc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0xffffd3cc │ │ │ │ - strheq r4, [sl, #212] @ 0xd4 │ │ │ │ - @ instruction: 0x01ca5794 │ │ │ │ - biceq r5, sl, r4, ror r7 │ │ │ │ + @ instruction: 0xfffff998 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + strheq r8, [r1, #52]! @ 0x34 │ │ │ │ + ldrdeq r6, [sl, #104] @ 0x68 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9fd54 <__cxa_atexit@plt+0x9387c> │ │ │ │ - ldr r3, [pc, #184] @ 9fd8c <__cxa_atexit@plt+0x938b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9fd44 <__cxa_atexit@plt+0x9386c> │ │ │ │ - ldr r7, [pc, #168] @ 9fd90 <__cxa_atexit@plt+0x938b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #-4]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r2, r3, #20 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9fd64 <__cxa_atexit@plt+0x9388c> │ │ │ │ - ldr r7, [pc, #140] @ 9fd94 <__cxa_atexit@plt+0x938bc> │ │ │ │ + bhi 9ea6c <__cxa_atexit@plt+0x92594> │ │ │ │ + ldr r7, [pc, #216] @ 9eab0 <__cxa_atexit@plt+0x925d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #136] @ 9fd98 <__cxa_atexit@plt+0x938c0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r2] │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9ea7c <__cxa_atexit@plt+0x925a4> │ │ │ │ + ldr ip, [pc, #192] @ 9eab4 <__cxa_atexit@plt+0x925dc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #188] @ 9eab8 <__cxa_atexit@plt+0x925e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #184] @ 9eabc <__cxa_atexit@plt+0x925e4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [pc, #180] @ 9eac0 <__cxa_atexit@plt+0x925e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r1, r7 │ │ │ │ + str ip, [r1, #12]! │ │ │ │ + str r9, [r7, #48] @ 0x30 │ │ │ │ + str r7, [r7, #52] @ 0x34 │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str sl, [r7, #24] │ │ │ │ + add sl, r7, #28 │ │ │ │ + stm sl, {r1, r8, r9} │ │ │ │ + add r1, r7, #64 @ 0x40 │ │ │ │ + str lr, [r7, #40]! @ 0x28 │ │ │ │ + sub r8, r3, #27 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 9ea9c <__cxa_atexit@plt+0x925c4> │ │ │ │ + ldr r3, [pc, #120] @ 9eacc <__cxa_atexit@plt+0x925f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - sub r5, r5, #28 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9fd78 <__cxa_atexit@plt+0x938a0> │ │ │ │ - ldr r3, [pc, #116] @ 9fda8 <__cxa_atexit@plt+0x938d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 9fda4 <__cxa_atexit@plt+0x938cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 9fda0 <__cxa_atexit@plt+0x938c8> │ │ │ │ + ldr r7, [pc, #84] @ 9eac8 <__cxa_atexit@plt+0x925f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9fd9c <__cxa_atexit@plt+0x938c4> │ │ │ │ + ldr r7, [pc, #64] @ 9eac4 <__cxa_atexit@plt+0x925ec> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - strdeq r6, [r1, #228]! @ 0xe4 │ │ │ │ - ldrdeq r4, [sl, #192] @ 0xc0 │ │ │ │ - biceq r5, sl, r4, asr #13 │ │ │ │ - ldrdeq r5, [sl, #108] @ 0x6c │ │ │ │ - @ instruction: 0xffffd360 │ │ │ │ - biceq r5, sl, ip, ror r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r5, [pc, #144] @ 9fe58 <__cxa_atexit@plt+0x93980> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r5, [r3] │ │ │ │ - sub r5, r3, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9fe34 <__cxa_atexit@plt+0x9395c> │ │ │ │ - ldr r3, [pc, #116] @ 9fe5c <__cxa_atexit@plt+0x93984> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #112] @ 9fe60 <__cxa_atexit@plt+0x93988> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7, #-16] │ │ │ │ - str r9, [r7, #-12] │ │ │ │ - stmda r7, {r3, r8, r9} │ │ │ │ - sub r7, r7, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9fe48 <__cxa_atexit@plt+0x93970> │ │ │ │ - ldr r3, [pc, #84] @ 9fe64 <__cxa_atexit@plt+0x9398c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9fe24 <__cxa_atexit@plt+0x9394c> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 9fe6c <__cxa_atexit@plt+0x93994> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9fe68 <__cxa_atexit@plt+0x93990> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - mvneq r6, r4, lsl lr │ │ │ │ - @ instruction: 0xffffd284 │ │ │ │ - biceq r4, sl, r0, lsl #24 │ │ │ │ - strdeq r5, [sl, #84] @ 0x54 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff8e4 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + mvneq r8, r0, lsl #6 │ │ │ │ + biceq r6, sl, r8, ror #11 │ │ │ │ + strdeq r6, [sl, #92] @ 0x5c │ │ │ │ + mvneq r8, ip, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9fea4 <__cxa_atexit@plt+0x939cc> │ │ │ │ - ldr r2, [pc, #40] @ 9febc <__cxa_atexit@plt+0x939e4> │ │ │ │ + bcc 9eb04 <__cxa_atexit@plt+0x9262c> │ │ │ │ + ldr r2, [pc, #28] @ 9eb10 <__cxa_atexit@plt+0x92638> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 9fec0 <__cxa_atexit@plt+0x939e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ - mvneq r6, r4, lsr sp │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - biceq r5, sl, r0, ror #10 │ │ │ │ + ldrdeq r8, [r1, #12]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9ff68 <__cxa_atexit@plt+0x93a90> │ │ │ │ - ldr r3, [pc, #184] @ 9ffa0 <__cxa_atexit@plt+0x93ac8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 9e9c4 <__cxa_atexit@plt+0x924ec> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub sl, r5, #12 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 9ebe8 <__cxa_atexit@plt+0x92710> │ │ │ │ + ldr r3, [pc, #228] @ 9ec24 <__cxa_atexit@plt+0x9274c> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 9ff58 <__cxa_atexit@plt+0x93a80> │ │ │ │ - ldr r7, [pc, #168] @ 9ffa4 <__cxa_atexit@plt+0x93acc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #-4]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9ff78 <__cxa_atexit@plt+0x93aa0> │ │ │ │ - ldr r7, [pc, #140] @ 9ffa8 <__cxa_atexit@plt+0x93ad0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #136] @ 9ffac <__cxa_atexit@plt+0x93ad4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [pc, #216] @ 9ec28 <__cxa_atexit@plt+0x92750> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9ebf0 <__cxa_atexit@plt+0x92718> │ │ │ │ + ldr r1, [pc, #188] @ 9ec2c <__cxa_atexit@plt+0x92754> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #184] @ 9ec30 <__cxa_atexit@plt+0x92758> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #180] @ 9ec34 <__cxa_atexit@plt+0x9275c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #176] @ 9ec38 <__cxa_atexit@plt+0x92760> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + str r1, [r2, #12]! │ │ │ │ + str r9, [r7, #48] @ 0x30 │ │ │ │ + str r7, [r7, #52] @ 0x34 │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str ip, [r7, #24] │ │ │ │ + add r1, r7, #28 │ │ │ │ + stm r1, {r2, r8, r9} │ │ │ │ + add r1, r7, #64 @ 0x40 │ │ │ │ + str lr, [r7, #40]! @ 0x28 │ │ │ │ + sub r8, r3, #27 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 9ec10 <__cxa_atexit@plt+0x92738> │ │ │ │ + ldr r3, [pc, #112] @ 9ec40 <__cxa_atexit@plt+0x92768> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - sub r5, r5, #28 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9ff8c <__cxa_atexit@plt+0x93ab4> │ │ │ │ - ldr r3, [pc, #116] @ 9ffbc <__cxa_atexit@plt+0x93ae4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 9ffb8 <__cxa_atexit@plt+0x93ae0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 9ffb4 <__cxa_atexit@plt+0x93adc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9ffb0 <__cxa_atexit@plt+0x93ad8> │ │ │ │ + ldr r7, [pc, #68] @ 9ec3c <__cxa_atexit@plt+0x92764> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xfffffc40 │ │ │ │ - mvneq r6, r0, ror #25 │ │ │ │ - strheq r4, [sl, #172] @ 0xac │ │ │ │ - strheq r5, [sl, #64] @ 0x40 │ │ │ │ - ldrdeq r5, [sl, #64] @ 0x40 │ │ │ │ - @ instruction: 0xffffd14c │ │ │ │ - biceq r5, sl, r8, ror #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r5, [pc, #144] @ a006c <__cxa_atexit@plt+0x93b94> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r5, [r3] │ │ │ │ - sub r5, r3, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a0048 <__cxa_atexit@plt+0x93b70> │ │ │ │ - ldr r3, [pc, #116] @ a0070 <__cxa_atexit@plt+0x93b98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #112] @ a0074 <__cxa_atexit@plt+0x93b9c> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r1 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + mvneq r8, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff768 │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + @ instruction: 0xfffffc7c │ │ │ │ + mvneq r8, r4, lsl #3 │ │ │ │ + biceq r6, sl, r4, ror r4 │ │ │ │ + mvneq r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9ec78 <__cxa_atexit@plt+0x927a0> │ │ │ │ + ldr r2, [pc, #28] @ 9ec84 <__cxa_atexit@plt+0x927ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r7, #-16] │ │ │ │ - str r9, [r7, #-12] │ │ │ │ - stmda r7, {r3, r8, r9} │ │ │ │ - sub r7, r7, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a005c <__cxa_atexit@plt+0x93b84> │ │ │ │ - ldr r3, [pc, #84] @ a0078 <__cxa_atexit@plt+0x93ba0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a0038 <__cxa_atexit@plt+0x93b60> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ a0080 <__cxa_atexit@plt+0x93ba8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + mvneq r7, r8, ror #30 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 9ed74 <__cxa_atexit@plt+0x9289c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 9ed7c <__cxa_atexit@plt+0x928a4> │ │ │ │ + ldr r2, [pc, #272] @ 9edc4 <__cxa_atexit@plt+0x928ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #264] @ 9edc8 <__cxa_atexit@plt+0x928f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + add r8, r7, #8 │ │ │ │ + ldm r8, {r1, r3, r8} │ │ │ │ + ldr r7, [pc, #248] @ 9edcc <__cxa_atexit@plt+0x928f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r9, r6 │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + add r2, r9, #68 @ 0x44 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 9ed90 <__cxa_atexit@plt+0x928b8> │ │ │ │ + ldr r1, [pc, #212] @ 9edd0 <__cxa_atexit@plt+0x928f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [pc, #208] @ 9edd4 <__cxa_atexit@plt+0x928fc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #204] @ 9edd8 <__cxa_atexit@plt+0x92900> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [pc, #200] @ 9eddc <__cxa_atexit@plt+0x92904> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #20]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r9, [r7, #48] @ 0x30 │ │ │ │ + str r7, [r7, #52] @ 0x34 │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str ip, [r7, #24] │ │ │ │ + add r1, r7, #28 │ │ │ │ + stm r1, {r3, r8, r9} │ │ │ │ + add r1, r7, #64 @ 0x40 │ │ │ │ + str sl, [r7, #40]! @ 0x28 │ │ │ │ + sub r8, r2, #27 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 9edb0 <__cxa_atexit@plt+0x928d8> │ │ │ │ + ldr r3, [pc, #136] @ 9ede4 <__cxa_atexit@plt+0x9290c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r6, #76 @ 0x4c │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a007c <__cxa_atexit@plt+0x93ba4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r2, r6 │ │ │ │ + b 9ed84 <__cxa_atexit@plt+0x928ac> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffffb60 │ │ │ │ - mvneq r6, r0, lsl #24 │ │ │ │ - @ instruction: 0xffffd070 │ │ │ │ - biceq r4, sl, ip, ror #19 │ │ │ │ - biceq r5, sl, r0, ror #7 │ │ │ │ + ldr r7, [pc, #72] @ 9ede0 <__cxa_atexit@plt+0x92908> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #56 @ 0x38 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r2 │ │ │ │ + bx r1 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + mvneq r7, r4, ror #29 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + @ instruction: 0xfffff5dc │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + strdeq r7, [r1, #248]! @ 0xf8 │ │ │ │ + ldrdeq r6, [sl, #36] @ 0x24 │ │ │ │ + mvneq r7, r4, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9ee1c <__cxa_atexit@plt+0x92944> │ │ │ │ + ldr r2, [pc, #28] @ 9ee28 <__cxa_atexit@plt+0x92950> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - biceq r5, sl, r4, lsl r4 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + mvneq r7, r4, asr #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a00f0 <__cxa_atexit@plt+0x93c18> │ │ │ │ - ldr r3, [pc, #60] @ a00fc <__cxa_atexit@plt+0x93c24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ee80 <__cxa_atexit@plt+0x929a8> │ │ │ │ + ldr r2, [pc, #60] @ 9ee88 <__cxa_atexit@plt+0x929b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq a00e8 <__cxa_atexit@plt+0x93c10> │ │ │ │ - ldr r3, [pc, #40] @ a0100 <__cxa_atexit@plt+0x93c28> │ │ │ │ + beq 9ee74 <__cxa_atexit@plt+0x9299c> │ │ │ │ + ldr r3, [pc, #40] @ 9ee8c <__cxa_atexit@plt+0x929b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - biceq r5, sl, ip, lsr #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a0128 <__cxa_atexit@plt+0x93c50> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 9eeb0 <__cxa_atexit@plt+0x929d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ - @ instruction: 0x01ca539c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a0180 <__cxa_atexit@plt+0x93ca8> │ │ │ │ - ldr r3, [pc, #40] @ a0190 <__cxa_atexit@plt+0x93cb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ a0194 <__cxa_atexit@plt+0x93cbc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ - ldr r7, [pc, #16] @ a0198 <__cxa_atexit@plt+0x93cc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r5, sl, ip, lsl #5 │ │ │ │ - biceq r5, sl, r4, ror r3 │ │ │ │ - biceq r5, sl, r8, asr #6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a0200 <__cxa_atexit@plt+0x93d28> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #236] @ a02b0 <__cxa_atexit@plt+0x93dd8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #128] @ 9ef4c <__cxa_atexit@plt+0x92a74> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq a0218 <__cxa_atexit@plt+0x93d40> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne a0224 <__cxa_atexit@plt+0x93d4c> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r2, [pc, #204] @ a02b8 <__cxa_atexit@plt+0x93de0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b b3988 <__cxa_atexit@plt+0xa74b0> │ │ │ │ - ldr r7, [pc, #180] @ a02bc <__cxa_atexit@plt+0x93de4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #172] @ a02c0 <__cxa_atexit@plt+0x93de8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9ef2c <__cxa_atexit@plt+0x92a54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9ef38 <__cxa_atexit@plt+0x92a60> │ │ │ │ + ldr lr, [pc, #88] @ 9ef50 <__cxa_atexit@plt+0x92a78> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r5, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a0294 <__cxa_atexit@plt+0x93dbc> │ │ │ │ - ldr r2, [pc, #124] @ a02c4 <__cxa_atexit@plt+0x93dec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ a02c8 <__cxa_atexit@plt+0x93df0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #116] @ a02cc <__cxa_atexit@plt+0x93df4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #112] @ a02d0 <__cxa_atexit@plt+0x93df8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [pc, #100] @ a02d4 <__cxa_atexit@plt+0x93dfc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub sl, r3, #6 │ │ │ │ - add r8, r0, #2 │ │ │ │ - add r9, lr, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 172b7ac <__cxa_atexit@plt+0x171f2d4> │ │ │ │ - ldr r7, [pc, #24] @ a02b4 <__cxa_atexit@plt+0x93ddc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - biceq r5, sl, r0, asr #2 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - biceq r5, sl, r8, ror r1 │ │ │ │ - biceq r5, sl, ip, ror #2 │ │ │ │ - @ instruction: 0xfffff2a0 │ │ │ │ - biceq r5, sl, ip, ror r1 │ │ │ │ - biceq r5, sl, r4, rrx │ │ │ │ - strdeq r4, [sl, #156] @ 0x9c │ │ │ │ - mvneq r6, ip, lsl #27 │ │ │ │ - strdeq r5, [sl, #24] │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a0310 <__cxa_atexit@plt+0x93e38> │ │ │ │ - add r3, r5, #12 │ │ │ │ - ldr r2, [pc, #164] @ a03a0 <__cxa_atexit@plt+0x93ec8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b b3988 <__cxa_atexit@plt+0xa74b0> │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r8, [r3, #12] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strheq r7, [r1, #224]! @ 0xe0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a0380 <__cxa_atexit@plt+0x93ea8> │ │ │ │ - ldr r2, [pc, #112] @ a03a4 <__cxa_atexit@plt+0x93ecc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #108] @ a03a8 <__cxa_atexit@plt+0x93ed0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ a03ac <__cxa_atexit@plt+0x93ed4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #100] @ a03b0 <__cxa_atexit@plt+0x93ed8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [pc, #88] @ a03b4 <__cxa_atexit@plt+0x93edc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub sl, r3, #6 │ │ │ │ - add r8, r0, #2 │ │ │ │ - add r9, lr, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 172b7ac <__cxa_atexit@plt+0x171f2d4> │ │ │ │ - ldr r7, [pc, #20] @ a039c <__cxa_atexit@plt+0x93ec4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r5, sl, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffff1b4 │ │ │ │ - @ instruction: 0x01ca5090 │ │ │ │ - biceq r4, sl, r8, ror pc │ │ │ │ - biceq r4, sl, r0, lsl r9 │ │ │ │ - mvneq r6, r0, lsr #25 │ │ │ │ - biceq r5, sl, r4, lsl #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne a03f4 <__cxa_atexit@plt+0x93f1c> │ │ │ │ - ldr r6, [pc, #148] @ a0470 <__cxa_atexit@plt+0x93f98> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq a0458 <__cxa_atexit@plt+0x93f80> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne a040c <__cxa_atexit@plt+0x93f34> │ │ │ │ - ldr r7, [pc, #124] @ a0478 <__cxa_atexit@plt+0x93fa0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #96] @ a0474 <__cxa_atexit@plt+0x93f9c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a0458 <__cxa_atexit@plt+0x93f80> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a0464 <__cxa_atexit@plt+0x93f8c> │ │ │ │ - ldr r3, [pc, #64] @ a047c <__cxa_atexit@plt+0x93fa4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ a0480 <__cxa_atexit@plt+0x93fa8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r3, [r8, #8] │ │ │ │ - b d2908 <__cxa_atexit@plt+0xc6430> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9efa0 <__cxa_atexit@plt+0x92ac8> │ │ │ │ + ldr lr, [pc, #52] @ 9efac <__cxa_atexit@plt+0x92ad4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - biceq r5, sl, ip, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - @ instruction: 0xfffffc60 │ │ │ │ - biceq r5, sl, r8, lsr r0 │ │ │ │ + mvneq r7, r0, lsr lr │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne a04b8 <__cxa_atexit@plt+0x93fe0> │ │ │ │ - ldr r7, [pc, #120] @ a0520 <__cxa_atexit@plt+0x94048> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #92] @ a051c <__cxa_atexit@plt+0x94044> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a0504 <__cxa_atexit@plt+0x9402c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc a0510 <__cxa_atexit@plt+0x94038> │ │ │ │ - ldr r3, [pc, #60] @ a0524 <__cxa_atexit@plt+0x9404c> │ │ │ │ + bcc 9f014 <__cxa_atexit@plt+0x92b3c> │ │ │ │ + ldr r3, [pc, #84] @ 9f02c <__cxa_atexit@plt+0x92b54> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ a0528 <__cxa_atexit@plt+0x94050> │ │ │ │ + ldr r2, [pc, #80] @ 9f030 <__cxa_atexit@plt+0x92b58> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r3, [r8, #8] │ │ │ │ - b d2908 <__cxa_atexit@plt+0xc6430> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r7, [r7, #36] @ 0x24 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + ldr r3, [pc, #44] @ 9f034 <__cxa_atexit@plt+0x92b5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + sub r8, r6, #15 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - biceq r4, sl, r0, lsr #31 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffbb4 │ │ │ │ - strexbeq r4, r0, [sl] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a0570 <__cxa_atexit@plt+0x94098> │ │ │ │ - ldr r3, [pc, #40] @ a057c <__cxa_atexit@plt+0x940a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ a0580 <__cxa_atexit@plt+0x940a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r3, [r8, #8] │ │ │ │ - b d2908 <__cxa_atexit@plt+0xc6430> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #28] @ 9f038 <__cxa_atexit@plt+0x92b60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffffb48 │ │ │ │ - biceq r4, sl, ip, lsl pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a05dc <__cxa_atexit@plt+0x94104> │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a062c <__cxa_atexit@plt+0x94154> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r2, r3, #10 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #144] @ a0650 <__cxa_atexit@plt+0x94178> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #140] @ a0654 <__cxa_atexit@plt+0x9417c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7, lr} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a0634 <__cxa_atexit@plt+0x9415c> │ │ │ │ - ldr lr, [pc, #84] @ a0644 <__cxa_atexit@plt+0x9416c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [pc, #68] @ a0648 <__cxa_atexit@plt+0x94170> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #64] @ a064c <__cxa_atexit@plt+0x94174> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add r2, lr, #2 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - b a0638 <__cxa_atexit@plt+0x94160> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r4, [sl, #232] @ 0xe8 │ │ │ │ - mvneq r6, ip, ror #12 │ │ │ │ - strdeq r6, [r1, #148]! @ 0x94 │ │ │ │ - ldrdeq r6, [r1, #104]! @ 0x68 │ │ │ │ - @ instruction: 0x01e16690 │ │ │ │ - biceq r4, sl, r8, asr lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a06ac <__cxa_atexit@plt+0x941d4> │ │ │ │ - ldr r3, [pc, #60] @ a06b8 <__cxa_atexit@plt+0x941e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a06a4 <__cxa_atexit@plt+0x941cc> │ │ │ │ - ldr r3, [pc, #40] @ a06bc <__cxa_atexit@plt+0x941e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - strdeq r4, [sl, #208] @ 0xd0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a06e4 <__cxa_atexit@plt+0x9420c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ - biceq r4, sl, r8, lsl #28 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + mvneq r7, r4, lsl #26 │ │ │ │ + biceq r6, sl, ip, asr r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi a07a0 <__cxa_atexit@plt+0x942c8> │ │ │ │ - ldr r7, [pc, #180] @ a07d8 <__cxa_atexit@plt+0x94300> │ │ │ │ + bhi 9f0dc <__cxa_atexit@plt+0x92c04> │ │ │ │ + ldr r7, [pc, #196] @ 9f120 <__cxa_atexit@plt+0x92c48> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a0790 <__cxa_atexit@plt+0x942b8> │ │ │ │ - ldr r7, [pc, #164] @ a07dc <__cxa_atexit@plt+0x94304> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a07b0 <__cxa_atexit@plt+0x942d8> │ │ │ │ - ldr r7, [pc, #140] @ a07e0 <__cxa_atexit@plt+0x94308> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #136] @ a07e4 <__cxa_atexit@plt+0x9430c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #24 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a07c4 <__cxa_atexit@plt+0x942ec> │ │ │ │ - ldr r2, [pc, #116] @ a07f4 <__cxa_atexit@plt+0x9431c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r2] │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9f0ec <__cxa_atexit@plt+0x92c14> │ │ │ │ + ldr r1, [pc, #172] @ 9f124 <__cxa_atexit@plt+0x92c4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #168] @ 9f128 <__cxa_atexit@plt+0x92c50> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + str r7, [r7, #36] @ 0x24 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + ldr lr, [pc, #132] @ 9f12c <__cxa_atexit@plt+0x92c54> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r1, r7, #48 @ 0x30 │ │ │ │ + str lr, [r7, #28]! │ │ │ │ + sub r8, r3, #15 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 9f10c <__cxa_atexit@plt+0x92c34> │ │ │ │ + ldr r3, [pc, #116] @ 9f138 <__cxa_atexit@plt+0x92c60> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ a07f0 <__cxa_atexit@plt+0x94318> │ │ │ │ + ldr r7, [pc, #80] @ 9f134 <__cxa_atexit@plt+0x92c5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ a07ec <__cxa_atexit@plt+0x94314> │ │ │ │ + ldr r7, [pc, #60] @ 9f130 <__cxa_atexit@plt+0x92c58> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a07e8 <__cxa_atexit@plt+0x94310> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0xfffff408 │ │ │ │ - mvneq r6, r8, lsr #9 │ │ │ │ - biceq r4, sl, r4, lsl #5 │ │ │ │ - biceq r4, sl, r8, ror ip │ │ │ │ - biceq r4, sl, ip, ror sp │ │ │ │ - @ instruction: 0xffffc914 │ │ │ │ - biceq r4, sl, r4, lsl sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [pc, #136] @ a089c <__cxa_atexit@plt+0x943c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5], #-20 @ 0xffffffec │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a0878 <__cxa_atexit@plt+0x943a0> │ │ │ │ - ldr r7, [pc, #116] @ a08a0 <__cxa_atexit@plt+0x943c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #112] @ a08a4 <__cxa_atexit@plt+0x943cc> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + mvneq r7, r4, ror #24 │ │ │ │ + biceq r5, sl, r4, lsl #31 │ │ │ │ + strexbeq r5, r8, [sl] │ │ │ │ + mvneq r7, ip, lsl #22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9f170 <__cxa_atexit@plt+0x92c98> │ │ │ │ + ldr r2, [pc, #28] @ 9f17c <__cxa_atexit@plt+0x92ca4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r9, [r3, #-16] │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - sub r7, r3, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a088c <__cxa_atexit@plt+0x943b4> │ │ │ │ - ldr r3, [pc, #84] @ a08a8 <__cxa_atexit@plt+0x943d0> │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + mvneq r7, r0, ror sl │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 9f048 <__cxa_atexit@plt+0x92b70> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 9f240 <__cxa_atexit@plt+0x92d68> │ │ │ │ + ldr r3, [pc, #208] @ 9f27c <__cxa_atexit@plt+0x92da4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a0868 <__cxa_atexit@plt+0x94390> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [pc, #196] @ 9f280 <__cxa_atexit@plt+0x92da8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9f248 <__cxa_atexit@plt+0x92d70> │ │ │ │ + ldr r1, [pc, #168] @ 9f284 <__cxa_atexit@plt+0x92dac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #164] @ 9f288 <__cxa_atexit@plt+0x92db0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + str r7, [r7, #36] @ 0x24 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + ldr r2, [pc, #128] @ 9f28c <__cxa_atexit@plt+0x92db4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r1, r7, #48 @ 0x30 │ │ │ │ + str r2, [r7, #28]! │ │ │ │ + sub r8, r3, #15 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 9f268 <__cxa_atexit@plt+0x92d90> │ │ │ │ + ldr r3, [pc, #108] @ 9f294 <__cxa_atexit@plt+0x92dbc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ a08b0 <__cxa_atexit@plt+0x943d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a08ac <__cxa_atexit@plt+0x943d4> │ │ │ │ + ldr r7, [pc, #64] @ 9f290 <__cxa_atexit@plt+0x92db8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffff330 │ │ │ │ - ldrdeq r6, [r1, #48]! @ 0x30 │ │ │ │ - @ instruction: 0xffffc840 │ │ │ │ - strheq r4, [sl, #28] │ │ │ │ - strheq r4, [sl, #176] @ 0xb0 │ │ │ │ - biceq r4, sl, r8, asr #24 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a08d8 <__cxa_atexit@plt+0x94400> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r9, r7 │ │ │ │ - b b3988 <__cxa_atexit@plt+0xa74b0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - biceq r4, sl, r0, ror #23 │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r3 │ │ │ │ + bx r1 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + mvneq r7, r8, ror #19 │ │ │ │ + @ instruction: 0xfffffab0 │ │ │ │ + @ instruction: 0xfffffc50 │ │ │ │ + mvneq r7, r0, lsl #22 │ │ │ │ + biceq r5, sl, r8, lsr #28 │ │ │ │ + mvneq r7, r8, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne a0918 <__cxa_atexit@plt+0x94440> │ │ │ │ - ldr r6, [pc, #148] @ a0994 <__cxa_atexit@plt+0x944bc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq a097c <__cxa_atexit@plt+0x944a4> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne a0930 <__cxa_atexit@plt+0x94458> │ │ │ │ - ldr r7, [pc, #124] @ a099c <__cxa_atexit@plt+0x944c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9f2cc <__cxa_atexit@plt+0x92df4> │ │ │ │ + ldr r2, [pc, #28] @ 9f2d8 <__cxa_atexit@plt+0x92e00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #96] @ a0998 <__cxa_atexit@plt+0x944c0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a097c <__cxa_atexit@plt+0x944a4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a0988 <__cxa_atexit@plt+0x944b0> │ │ │ │ - ldr r3, [pc, #64] @ a09a0 <__cxa_atexit@plt+0x944c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ a09a4 <__cxa_atexit@plt+0x944cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r3, [r8, #8] │ │ │ │ - b d2908 <__cxa_atexit@plt+0xc6430> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - biceq r4, sl, r8, lsr #22 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - biceq r4, sl, r4, lsl fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne a09dc <__cxa_atexit@plt+0x94504> │ │ │ │ - ldr r7, [pc, #120] @ a0a44 <__cxa_atexit@plt+0x9456c> │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + mvneq r7, r4, lsl r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 9f3cc <__cxa_atexit@plt+0x92ef4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 9f3d4 <__cxa_atexit@plt+0x92efc> │ │ │ │ + ldr r9, [pc, #276] @ 9f41c <__cxa_atexit@plt+0x92f44> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #268] @ 9f420 <__cxa_atexit@plt+0x92f48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r1, r3, r7} │ │ │ │ + ldr r2, [pc, #248] @ 9f424 <__cxa_atexit@plt+0x92f4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + mov r9, r6 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + add r2, r9, #8 │ │ │ │ + stm r2, {r1, r3, r7} │ │ │ │ + add r2, r9, #72 @ 0x48 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 9f3e8 <__cxa_atexit@plt+0x92f10> │ │ │ │ + ldr r1, [pc, #212] @ 9f428 <__cxa_atexit@plt+0x92f50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [pc, #208] @ 9f42c <__cxa_atexit@plt+0x92f54> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #204] @ 9f430 <__cxa_atexit@plt+0x92f58> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [pc, #200] @ 9f434 <__cxa_atexit@plt+0x92f5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #24]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r9, [r7, #48] @ 0x30 │ │ │ │ + str r7, [r7, #52] @ 0x34 │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str ip, [r7, #24] │ │ │ │ + add r1, r7, #28 │ │ │ │ + stm r1, {r3, r8, r9} │ │ │ │ + add r1, r7, #64 @ 0x40 │ │ │ │ + str sl, [r7, #40]! @ 0x28 │ │ │ │ + sub r8, r2, #27 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 9f408 <__cxa_atexit@plt+0x92f30> │ │ │ │ + ldr r3, [pc, #136] @ 9f43c <__cxa_atexit@plt+0x92f64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r6, #80 @ 0x50 │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 9f3dc <__cxa_atexit@plt+0x92f04> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 9f438 <__cxa_atexit@plt+0x92f60> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r0, #56 @ 0x38 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r2 │ │ │ │ + bx r1 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + @ instruction: 0x01e17890 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + @ instruction: 0xffffef84 │ │ │ │ + @ instruction: 0xfffff548 │ │ │ │ + @ instruction: 0xfffff498 │ │ │ │ + mvneq r7, r0, lsr #19 │ │ │ │ + biceq r5, sl, ip, ror ip │ │ │ │ + mvneq r7, ip, lsl r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9f474 <__cxa_atexit@plt+0x92f9c> │ │ │ │ + ldr r2, [pc, #28] @ 9f480 <__cxa_atexit@plt+0x92fa8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - mov r6, r8 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #92] @ a0a40 <__cxa_atexit@plt+0x94568> │ │ │ │ - add r6, pc, r6 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + mvneq r7, ip, ror #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9f4d8 <__cxa_atexit@plt+0x93000> │ │ │ │ + ldr r2, [pc, #60] @ 9f4e0 <__cxa_atexit@plt+0x93008> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r6, [r5] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq a0a28 <__cxa_atexit@plt+0x94550> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a0a34 <__cxa_atexit@plt+0x9455c> │ │ │ │ - ldr r3, [pc, #60] @ a0a48 <__cxa_atexit@plt+0x94570> │ │ │ │ + beq 9f4cc <__cxa_atexit@plt+0x92ff4> │ │ │ │ + ldr r3, [pc, #40] @ 9f4e4 <__cxa_atexit@plt+0x9300c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ a0a4c <__cxa_atexit@plt+0x94574> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r3, [r8, #8] │ │ │ │ - b d2908 <__cxa_atexit@plt+0xc6430> │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - biceq r4, sl, ip, ror sl │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - biceq r4, sl, ip, ror #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a0a94 <__cxa_atexit@plt+0x945bc> │ │ │ │ - ldr r3, [pc, #40] @ a0aa0 <__cxa_atexit@plt+0x945c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 9f508 <__cxa_atexit@plt+0x93030> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ a0aa4 <__cxa_atexit@plt+0x945cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r3, [r8, #8] │ │ │ │ - b d2908 <__cxa_atexit@plt+0xc6430> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - strdeq r4, [sl, #152] @ 0x98 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a0b00 <__cxa_atexit@plt+0x94628> │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a0b50 <__cxa_atexit@plt+0x94678> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r2, r3, #10 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #144] @ a0b74 <__cxa_atexit@plt+0x9469c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #140] @ a0b78 <__cxa_atexit@plt+0x946a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7, lr} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #136] @ 9f5ac <__cxa_atexit@plt+0x930d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f58c <__cxa_atexit@plt+0x930b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a0b58 <__cxa_atexit@plt+0x94680> │ │ │ │ - ldr lr, [pc, #84] @ a0b68 <__cxa_atexit@plt+0x94690> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [pc, #68] @ a0b6c <__cxa_atexit@plt+0x94694> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #64] @ a0b70 <__cxa_atexit@plt+0x94698> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add r2, lr, #2 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9f598 <__cxa_atexit@plt+0x930c0> │ │ │ │ + ldr lr, [pc, #96] @ 9f5b0 <__cxa_atexit@plt+0x930d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr ip, [r2, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r5, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - b a0b5c <__cxa_atexit@plt+0x94684> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01ca4994 │ │ │ │ - mvneq r6, r8, asr #2 │ │ │ │ - ldrdeq r6, [r1, #64]! @ 0x40 │ │ │ │ - strheq r6, [r1, #20]! │ │ │ │ - mvneq r6, ip, ror #2 │ │ │ │ - biceq r4, sl, r8, lsr #17 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + mvneq r7, r0, asr #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9f5fc <__cxa_atexit@plt+0x93124> │ │ │ │ + ldr lr, [pc, #48] @ 9f608 <__cxa_atexit@plt+0x93130> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r7} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r7, [r1, #136]! @ 0x88 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a0c20 <__cxa_atexit@plt+0x94748> │ │ │ │ - ldr r3, [pc, #184] @ a0c58 <__cxa_atexit@plt+0x94780> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a0c10 <__cxa_atexit@plt+0x94738> │ │ │ │ - ldr r7, [pc, #168] @ a0c5c <__cxa_atexit@plt+0x94784> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9f67c <__cxa_atexit@plt+0x931a4> │ │ │ │ + ldr r2, [pc, #96] @ 9f694 <__cxa_atexit@plt+0x931bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #92] @ 9f698 <__cxa_atexit@plt+0x931c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #-4]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a0c30 <__cxa_atexit@plt+0x94758> │ │ │ │ - ldr r7, [pc, #140] @ a0c60 <__cxa_atexit@plt+0x94788> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #136] @ a0c64 <__cxa_atexit@plt+0x9478c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - sub r5, r5, #28 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a0c44 <__cxa_atexit@plt+0x9476c> │ │ │ │ - ldr r3, [pc, #116] @ a0c74 <__cxa_atexit@plt+0x9479c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ a0c70 <__cxa_atexit@plt+0x94798> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ a0c6c <__cxa_atexit@plt+0x94794> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r7, [r7, #40] @ 0x28 │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r5, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + ldr r5, [pc, #48] @ 9f69c <__cxa_atexit@plt+0x931c4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r7, #32]! │ │ │ │ + sub r8, r6, #15 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a0c68 <__cxa_atexit@plt+0x94790> │ │ │ │ + ldr r7, [pc, #28] @ 9f6a0 <__cxa_atexit@plt+0x931c8> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xffffef88 │ │ │ │ - mvneq r6, r8, lsr #32 │ │ │ │ - biceq r3, sl, r4, lsl #28 │ │ │ │ - strdeq r4, [sl, #120] @ 0x78 │ │ │ │ - biceq r4, sl, r4, lsl #18 │ │ │ │ - @ instruction: 0xffffc494 │ │ │ │ - strheq r4, [sl, #112] @ 0x70 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r5, [pc, #144] @ a0d24 <__cxa_atexit@plt+0x9484c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r5, [r3] │ │ │ │ - sub r5, r3, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a0d00 <__cxa_atexit@plt+0x94828> │ │ │ │ - ldr r3, [pc, #116] @ a0d28 <__cxa_atexit@plt+0x94850> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #112] @ a0d2c <__cxa_atexit@plt+0x94854> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7, #-16] │ │ │ │ - str r9, [r7, #-12] │ │ │ │ - stmda r7, {r3, r8, r9} │ │ │ │ - sub r7, r7, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a0d14 <__cxa_atexit@plt+0x9483c> │ │ │ │ - ldr r3, [pc, #84] @ a0d30 <__cxa_atexit@plt+0x94858> │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + mvneq r7, r0, lsr #13 │ │ │ │ + biceq r5, sl, r0, lsl #20 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9f72c <__cxa_atexit@plt+0x93254> │ │ │ │ + ldr r6, [pc, #148] @ 9f75c <__cxa_atexit@plt+0x93284> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r6, [r5] │ │ │ │ + add r6, r2, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9f740 <__cxa_atexit@plt+0x93268> │ │ │ │ + ldr r3, [pc, #124] @ 9f768 <__cxa_atexit@plt+0x93290> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a0cf0 <__cxa_atexit@plt+0x94818> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [pc, #120] @ 9f76c <__cxa_atexit@plt+0x93294> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r2, #4]! │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ + add lr, r2, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r7, [r2, #20] │ │ │ │ + str r1, [r2, #24] │ │ │ │ + str r2, [r2, #28] │ │ │ │ + ldr r7, [pc, #84] @ 9f770 <__cxa_atexit@plt+0x93298> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #32]! │ │ │ │ + sub r8, r6, #15 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ a0d38 <__cxa_atexit@plt+0x94860> │ │ │ │ + ldr r7, [pc, #48] @ 9f764 <__cxa_atexit@plt+0x9328c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a0d34 <__cxa_atexit@plt+0x9485c> │ │ │ │ + ldr r7, [pc, #24] @ 9f760 <__cxa_atexit@plt+0x93288> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xffffeea8 │ │ │ │ - mvneq r5, r8, asr #30 │ │ │ │ - @ instruction: 0xffffc3b8 │ │ │ │ - biceq r3, sl, r4, lsr sp │ │ │ │ - biceq r4, sl, r8, lsr #14 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + biceq r5, sl, ip, lsr r9 │ │ │ │ + biceq r5, sl, r4, asr r9 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + strdeq r7, [r1, #80]! @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9f7a8 <__cxa_atexit@plt+0x932d0> │ │ │ │ + ldr r2, [pc, #28] @ 9f7b4 <__cxa_atexit@plt+0x932dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - biceq r4, sl, r0, lsl #16 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + mvneq r7, r8, lsr r4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a0df8 <__cxa_atexit@plt+0x94920> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq a0dec <__cxa_atexit@plt+0x94914> │ │ │ │ - ldr r3, [pc, #156] @ a0e28 <__cxa_atexit@plt+0x94950> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r8, #-8] │ │ │ │ - str r0, [r8, #-4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a0e04 <__cxa_atexit@plt+0x9492c> │ │ │ │ - ldr r2, [pc, #136] @ a0e34 <__cxa_atexit@plt+0x9495c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9f85c <__cxa_atexit@plt+0x93384> │ │ │ │ + ldr r7, [pc, #196] @ 9f89c <__cxa_atexit@plt+0x933c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + stmda r5, {r0, r7} │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9f86c <__cxa_atexit@plt+0x93394> │ │ │ │ + ldr r2, [pc, #168] @ 9f8a0 <__cxa_atexit@plt+0x933c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #132] @ a0e38 <__cxa_atexit@plt+0x94960> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #128] @ a0e3c <__cxa_atexit@plt+0x94964> │ │ │ │ + ldr lr, [pc, #164] @ 9f8a4 <__cxa_atexit@plt+0x933cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #124] @ a0e40 <__cxa_atexit@plt+0x94968> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #120] @ a0e44 <__cxa_atexit@plt+0x9496c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #2 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - sub sl, r3, #5 │ │ │ │ - add r8, r8, #2 │ │ │ │ - add r9, lr, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 172b7ac <__cxa_atexit@plt+0x171f2d4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r7, [r7, #40] @ 0x28 │ │ │ │ + add r2, r7, #8 │ │ │ │ + stm r2, {r8, r9, sl} │ │ │ │ + str r0, [r7, #20] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + ldr r0, [pc, #128] @ 9f8a8 <__cxa_atexit@plt+0x933d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r7, #52 @ 0x34 │ │ │ │ + str r0, [r7, #32]! │ │ │ │ + sub r8, r3, #15 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9f88c <__cxa_atexit@plt+0x933b4> │ │ │ │ + ldr r3, [pc, #112] @ 9f8b4 <__cxa_atexit@plt+0x933dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r6, #48 @ 0x30 │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r8 │ │ │ │ + ldr r7, [pc, #76] @ 9f8b0 <__cxa_atexit@plt+0x933d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ a0e2c <__cxa_atexit@plt+0x94954> │ │ │ │ + ldr r7, [pc, #56] @ 9f8ac <__cxa_atexit@plt+0x933d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ a0e30 <__cxa_atexit@plt+0x94958> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r5, r0, ror #28 │ │ │ │ - biceq r4, sl, r4, ror r4 │ │ │ │ - biceq r4, sl, r4, lsr r7 │ │ │ │ - biceq r4, sl, r4, asr #9 │ │ │ │ - biceq r4, sl, ip, ror #8 │ │ │ │ - biceq r3, sl, r0, lsr #29 │ │ │ │ - biceq r4, sl, r4, lsl #15 │ │ │ │ - mvneq r6, ip, lsr #4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xfffffae8 │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + mvneq r7, r4, ror #9 │ │ │ │ + biceq r5, sl, r0, lsl r8 │ │ │ │ + biceq r5, sl, r4, lsr #16 │ │ │ │ + mvneq r7, ip, lsl #7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a0e80 <__cxa_atexit@plt+0x949a8> │ │ │ │ - ldr r5, [pc, #40] @ a0e94 <__cxa_atexit@plt+0x949bc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #36] @ a0e98 <__cxa_atexit@plt+0x949c0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b b3988 <__cxa_atexit@plt+0xa74b0> │ │ │ │ - ldr r7, [pc, #20] @ a0e9c <__cxa_atexit@plt+0x949c4> │ │ │ │ + bhi 9f950 <__cxa_atexit@plt+0x93478> │ │ │ │ + ldr lr, [pc, #160] @ 9f978 <__cxa_atexit@plt+0x934a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r6, [pc, #144] @ 9f97c <__cxa_atexit@plt+0x934a4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmdb r5, {r6, r7} │ │ │ │ + add r6, r2, #44 @ 0x2c │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 9f95c <__cxa_atexit@plt+0x93484> │ │ │ │ + ldr r7, [pc, #116] @ 9f984 <__cxa_atexit@plt+0x934ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r4, [sl, #100] @ 0x64 │ │ │ │ - biceq r4, sl, r4, lsl #14 │ │ │ │ - ldrdeq r4, [sl, #100] @ 0x64 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a0ed4 <__cxa_atexit@plt+0x949fc> │ │ │ │ - ldr r3, [pc, #52] @ a0ef4 <__cxa_atexit@plt+0x94a1c> │ │ │ │ + ldr r3, [pc, #112] @ 9f988 <__cxa_atexit@plt+0x934b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a0eec <__cxa_atexit@plt+0x94a14> │ │ │ │ - b a0f0c <__cxa_atexit@plt+0x94a34> │ │ │ │ - ldr r7, [pc, #28] @ a0ef8 <__cxa_atexit@plt+0x94a20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #20] @ a0efc <__cxa_atexit@plt+0x94a24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ + add lr, r2, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ + str r2, [r2, #28] │ │ │ │ + ldr r7, [pc, #76] @ 9f98c <__cxa_atexit@plt+0x934b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #32]! │ │ │ │ + sub r8, r6, #15 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01ca4690 │ │ │ │ - biceq r4, sl, r4, lsl #13 │ │ │ │ - biceq r4, sl, r4, ror r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a0f30 <__cxa_atexit@plt+0x94a58> │ │ │ │ - ldr r7, [pc, #108] @ a0f8c <__cxa_atexit@plt+0x94ab4> │ │ │ │ + ldr r7, [pc, #28] @ 9f980 <__cxa_atexit@plt+0x934a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #100] @ a0f90 <__cxa_atexit@plt+0x94ab8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #72] @ a0f80 <__cxa_atexit@plt+0x94aa8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a0f78 <__cxa_atexit@plt+0x94aa0> │ │ │ │ - ldr r3, [pc, #52] @ a0f84 <__cxa_atexit@plt+0x94aac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a0f78 <__cxa_atexit@plt+0x94aa0> │ │ │ │ - ldr r3, [pc, #32] @ a0f88 <__cxa_atexit@plt+0x94ab0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r4, sl, ip, asr #12 │ │ │ │ - biceq r4, sl, r0, asr #12 │ │ │ │ - biceq r4, sl, ip, lsl r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ a0fd8 <__cxa_atexit@plt+0x94b00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a0fd0 <__cxa_atexit@plt+0x94af8> │ │ │ │ - ldr r3, [pc, #28] @ a0fdc <__cxa_atexit@plt+0x94b04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq r4, [sl, #64] @ 0x40 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a1004 <__cxa_atexit@plt+0x94b2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + strheq r7, [r1, #40]! @ 0x28 │ │ │ │ + biceq r5, sl, r0, lsr #14 │ │ │ │ + @ instruction: 0xfffff9d0 │ │ │ │ + @ instruction: 0xfffffb74 │ │ │ │ + mvneq r7, ip, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ - biceq r4, sl, r8, ror r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a10c4 <__cxa_atexit@plt+0x94bec> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq a10b8 <__cxa_atexit@plt+0x94be0> │ │ │ │ - ldr r3, [pc, #156] @ a10f4 <__cxa_atexit@plt+0x94c1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r8, #-8] │ │ │ │ - str r0, [r8, #-4] │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a10d0 <__cxa_atexit@plt+0x94bf8> │ │ │ │ - ldr r2, [pc, #136] @ a1100 <__cxa_atexit@plt+0x94c28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #132] @ a1104 <__cxa_atexit@plt+0x94c2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #128] @ a1108 <__cxa_atexit@plt+0x94c30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #124] @ a110c <__cxa_atexit@plt+0x94c34> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #120] @ a1110 <__cxa_atexit@plt+0x94c38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #2 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - sub sl, r3, #5 │ │ │ │ - add r8, r8, #2 │ │ │ │ - add r9, lr, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 172b7ac <__cxa_atexit@plt+0x171f2d4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r8 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9f9c4 <__cxa_atexit@plt+0x934ec> │ │ │ │ + ldr r2, [pc, #28] @ 9f9d0 <__cxa_atexit@plt+0x934f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ a10f8 <__cxa_atexit@plt+0x94c20> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + mvneq r7, ip, lsl r2 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 9fad0 <__cxa_atexit@plt+0x935f8> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp sl, r2 │ │ │ │ + bcc 9fad8 <__cxa_atexit@plt+0x93600> │ │ │ │ + ldr r9, [pc, #288] @ 9fb20 <__cxa_atexit@plt+0x93648> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #280] @ 9fb24 <__cxa_atexit@plt+0x9364c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + ldr r7, [pc, #252] @ 9fb28 <__cxa_atexit@plt+0x93650> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ a10fc <__cxa_atexit@plt+0x94c24> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r6, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01e15b94 │ │ │ │ - biceq r4, sl, r8, lsr #3 │ │ │ │ - biceq r4, sl, r4, asr r4 │ │ │ │ - strdeq r4, [sl, #24] │ │ │ │ - biceq r4, sl, r0, lsr #3 │ │ │ │ - ldrdeq r3, [sl, #180] @ 0xb4 │ │ │ │ - biceq r4, sl, r4, lsr #9 │ │ │ │ - mvneq r5, r0, ror #30 │ │ │ │ - biceq r4, sl, r8, asr #9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a1188 <__cxa_atexit@plt+0x94cb0> │ │ │ │ - ldr r1, [pc, #92] @ a1194 <__cxa_atexit@plt+0x94cbc> │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + mov r9, r6 │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + add r2, r9, #76 @ 0x4c │ │ │ │ + cmp sl, r2 │ │ │ │ + bcc 9faec <__cxa_atexit@plt+0x93614> │ │ │ │ + ldr r0, [pc, #208] @ 9fb2c <__cxa_atexit@plt+0x93654> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #204] @ 9fb30 <__cxa_atexit@plt+0x93658> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #200] @ 9fb34 <__cxa_atexit@plt+0x9365c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - ldr r1, [pc, #76] @ a1198 <__cxa_atexit@plt+0x94cc0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq a117c <__cxa_atexit@plt+0x94ca4> │ │ │ │ - ldr r3, [pc, #60] @ a119c <__cxa_atexit@plt+0x94cc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ a11a0 <__cxa_atexit@plt+0x94cc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r3, [pc, #196] @ 9fb38 <__cxa_atexit@plt+0x93660> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r3, r7 │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + str r9, [r7, #48] @ 0x30 │ │ │ │ + str r7, [r7, #52] @ 0x34 │ │ │ │ + str r7, [r7, #20] │ │ │ │ + add r0, r7, #24 │ │ │ │ + stm r0, {r1, r3, r8, r9} │ │ │ │ + add r1, r7, #64 @ 0x40 │ │ │ │ + str ip, [r7, #40]! @ 0x28 │ │ │ │ + sub r8, r2, #27 │ │ │ │ + cmp sl, r1 │ │ │ │ + bcc 9fb0c <__cxa_atexit@plt+0x93634> │ │ │ │ + ldr r3, [pc, #136] @ 9fb40 <__cxa_atexit@plt+0x93668> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r6, #84 @ 0x54 │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 9fae0 <__cxa_atexit@plt+0x93608> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r5, r0, asr sl │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01ca4294 │ │ │ │ - biceq r4, sl, r8, lsr r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ a11d4 <__cxa_atexit@plt+0x94cfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [pc, #20] @ a11d8 <__cxa_atexit@plt+0x94d00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq r4, sl, r8, lsr r2 │ │ │ │ - biceq r4, sl, r0, lsl #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a1218 <__cxa_atexit@plt+0x94d40> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #52] @ a1238 <__cxa_atexit@plt+0x94d60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1230 <__cxa_atexit@plt+0x94d58> │ │ │ │ - b a1250 <__cxa_atexit@plt+0x94d78> │ │ │ │ - ldr r7, [pc, #28] @ a123c <__cxa_atexit@plt+0x94d64> │ │ │ │ + ldr r7, [pc, #72] @ 9fb3c <__cxa_atexit@plt+0x93664> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #20] @ a1240 <__cxa_atexit@plt+0x94d68> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r4, sl, r0, ror #2 │ │ │ │ - biceq r4, sl, r4, asr r1 │ │ │ │ - @ instruction: 0x01ca4190 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a1294 <__cxa_atexit@plt+0x94dbc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a1304 <__cxa_atexit@plt+0x94e2c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #208] @ a1348 <__cxa_atexit@plt+0x94e70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ + mov r0, #56 @ 0x38 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r2 │ │ │ │ + bx r1 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + @ instruction: 0x01e17198 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + @ instruction: 0xffffe87c │ │ │ │ + @ instruction: 0xffffee40 │ │ │ │ + @ instruction: 0xffffed90 │ │ │ │ + @ instruction: 0x01e17298 │ │ │ │ + biceq r5, sl, r8, ror r5 │ │ │ │ + mvneq r7, r8, lsl r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a1314 <__cxa_atexit@plt+0x94e3c> │ │ │ │ - ldr r2, [pc, #124] @ a1334 <__cxa_atexit@plt+0x94e5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ a1338 <__cxa_atexit@plt+0x94e60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #116] @ a133c <__cxa_atexit@plt+0x94e64> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #112] @ a1340 <__cxa_atexit@plt+0x94e68> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [pc, #100] @ a1344 <__cxa_atexit@plt+0x94e6c> │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9fb78 <__cxa_atexit@plt+0x936a0> │ │ │ │ + ldr r2, [pc, #28] @ 9fb84 <__cxa_atexit@plt+0x936ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub sl, r3, #6 │ │ │ │ - add r8, r0, #2 │ │ │ │ - add r9, lr, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 172b7ac <__cxa_atexit@plt+0x171f2d4> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r7, [pc, #20] @ a1330 <__cxa_atexit@plt+0x94e58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - biceq r4, sl, r0, asr #1 │ │ │ │ - @ instruction: 0xffffe230 │ │ │ │ - biceq r4, sl, ip, lsl #2 │ │ │ │ - strdeq r3, [sl, #244] @ 0xf4 │ │ │ │ - biceq r3, sl, ip, lsl #19 │ │ │ │ - mvneq r5, ip, lsl sp │ │ │ │ - mvneq r5, r0, asr r9 │ │ │ │ - biceq r4, sl, r8, lsr r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + mvneq r7, r8, rrx │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a13b0 <__cxa_atexit@plt+0x94ed8> │ │ │ │ - ldr r2, [pc, #76] @ a13b8 <__cxa_atexit@plt+0x94ee0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #68] @ a13bc <__cxa_atexit@plt+0x94ee4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a13a4 <__cxa_atexit@plt+0x94ecc> │ │ │ │ - ldr r3, [pc, #44] @ a13c0 <__cxa_atexit@plt+0x94ee8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - mvneq r5, r4, lsr #16 │ │ │ │ - strdeq r4, [sl, #24] │ │ │ │ - biceq r4, sl, r0, asr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a13e8 <__cxa_atexit@plt+0x94f10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - strheq r4, [sl, #20] │ │ │ │ - ldrdeq r4, [sl, #28] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a1454 <__cxa_atexit@plt+0x94f7c> │ │ │ │ - ldr r2, [pc, #80] @ a1460 <__cxa_atexit@plt+0x94f88> │ │ │ │ + bhi 9fbdc <__cxa_atexit@plt+0x93704> │ │ │ │ + ldr r2, [pc, #60] @ 9fbe4 <__cxa_atexit@plt+0x9370c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #72] @ a1464 <__cxa_atexit@plt+0x94f8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq a144c <__cxa_atexit@plt+0x94f74> │ │ │ │ - ldr r3, [pc, #48] @ a1468 <__cxa_atexit@plt+0x94f90> │ │ │ │ + beq 9fbd0 <__cxa_atexit@plt+0x936f8> │ │ │ │ + ldr r3, [pc, #40] @ 9fbe8 <__cxa_atexit@plt+0x93710> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #44] @ a146c <__cxa_atexit@plt+0x94f94> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b b3988 <__cxa_atexit@plt+0xa74b0> │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvneq r5, r0, lsl #15 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq r4, [sl, #4] │ │ │ │ - biceq r4, sl, r8, asr r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a1498 <__cxa_atexit@plt+0x94fc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #16] @ a149c <__cxa_atexit@plt+0x94fc4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b b3988 <__cxa_atexit@plt+0xa74b0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - biceq r4, sl, r8, lsr #1 │ │ │ │ - biceq r4, sl, r8, lsl r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a14d4 <__cxa_atexit@plt+0x94ffc> │ │ │ │ - ldr r3, [pc, #52] @ a14f4 <__cxa_atexit@plt+0x9501c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a14ec <__cxa_atexit@plt+0x95014> │ │ │ │ - b a150c <__cxa_atexit@plt+0x95034> │ │ │ │ - ldr r7, [pc, #28] @ a14f8 <__cxa_atexit@plt+0x95020> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #20] @ a14fc <__cxa_atexit@plt+0x95024> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r4, [sl, #4] │ │ │ │ - biceq r4, sl, r8, asr #1 │ │ │ │ - strheq r4, [sl, #8] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a1530 <__cxa_atexit@plt+0x95058> │ │ │ │ - ldr r7, [pc, #108] @ a158c <__cxa_atexit@plt+0x950b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #100] @ a1590 <__cxa_atexit@plt+0x950b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #72] @ a1580 <__cxa_atexit@plt+0x950a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1578 <__cxa_atexit@plt+0x950a0> │ │ │ │ - ldr r3, [pc, #52] @ a1584 <__cxa_atexit@plt+0x950ac> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 9fc0c <__cxa_atexit@plt+0x93734> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1578 <__cxa_atexit@plt+0x950a0> │ │ │ │ - ldr r3, [pc, #32] @ a1588 <__cxa_atexit@plt+0x950b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x01ca4090 │ │ │ │ - biceq r4, sl, r4, lsl #1 │ │ │ │ - biceq r3, sl, ip, lsl pc │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ a15d8 <__cxa_atexit@plt+0x95100> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #132] @ 9fcac <__cxa_atexit@plt+0x937d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq a15d0 <__cxa_atexit@plt+0x950f8> │ │ │ │ - ldr r3, [pc, #28] @ a15dc <__cxa_atexit@plt+0x95104> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ + beq 9fc8c <__cxa_atexit@plt+0x937b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9fc98 <__cxa_atexit@plt+0x937c0> │ │ │ │ + add lr, r7, #3 │ │ │ │ + ldm lr, {r1, r8, lr} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr ip, [r2, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldr r0, [pc, #68] @ 9fcb0 <__cxa_atexit@plt+0x937d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r5} │ │ │ │ + add r0, r6, #12 │ │ │ │ + stm r0, {r1, r8, lr} │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq r3, [sl, #224] @ 0xe0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a1604 <__cxa_atexit@plt+0x9512c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + mvneq r7, r4, lsr #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc a1680 <__cxa_atexit@plt+0x951a8> │ │ │ │ - ldr r7, [pc, #80] @ a1698 <__cxa_atexit@plt+0x951c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #76] @ a169c <__cxa_atexit@plt+0x951c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ a16a0 <__cxa_atexit@plt+0x951c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r7, #24]! │ │ │ │ - str r1, [r3, #12]! │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9fd04 <__cxa_atexit@plt+0x9382c> │ │ │ │ + ldr lr, [pc, #56] @ 9fd10 <__cxa_atexit@plt+0x93838> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r7, #3 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r8} │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r7, r8, lsr r3 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9fd7c <__cxa_atexit@plt+0x938a4> │ │ │ │ + ldr r3, [pc, #88] @ 9fd94 <__cxa_atexit@plt+0x938bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #84] @ 9fd98 <__cxa_atexit@plt+0x938c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r5, {r1, r2} │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r7, [r7, #44] @ 0x2c │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + add r3, r7, #16 │ │ │ │ + stm r3, {r1, r2, r8, lr} │ │ │ │ + str r7, [r7, #32] │ │ │ │ + ldr r3, [pc, #44] @ 9fd9c <__cxa_atexit@plt+0x938c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7, #36]! @ 0x24 │ │ │ │ + sub r8, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a16a4 <__cxa_atexit@plt+0x951cc> │ │ │ │ + ldr r7, [pc, #28] @ 9fda0 <__cxa_atexit@plt+0x938c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffad4 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - biceq r3, sl, ip, ror #30 │ │ │ │ - biceq r3, sl, r0, lsl #27 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + strexheq r6, ip, [r1] │ │ │ │ + biceq r5, sl, ip, lsl #6 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a1760 <__cxa_atexit@plt+0x95288> │ │ │ │ - ldr r2, [pc, #200] @ a1790 <__cxa_atexit@plt+0x952b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #188] @ a1794 <__cxa_atexit@plt+0x952bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a1750 <__cxa_atexit@plt+0x95278> │ │ │ │ - ldr r7, [pc, #164] @ a1798 <__cxa_atexit@plt+0x952c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi 9fe40 <__cxa_atexit@plt+0x93968> │ │ │ │ + ldr r6, [pc, #168] @ 9fe70 <__cxa_atexit@plt+0x93998> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + stm r5, {r1, r6} │ │ │ │ + add r6, r2, #48 @ 0x30 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 9fe54 <__cxa_atexit@plt+0x9397c> │ │ │ │ + ldr r1, [pc, #140] @ 9fe7c <__cxa_atexit@plt+0x939a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #136] @ 9fe80 <__cxa_atexit@plt+0x939a8> │ │ │ │ + add lr, pc, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #-12]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a1768 <__cxa_atexit@plt+0x95290> │ │ │ │ - ldr r7, [pc, #136] @ a179c <__cxa_atexit@plt+0x952c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #132] @ a17a0 <__cxa_atexit@plt+0x952c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #24 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a177c <__cxa_atexit@plt+0x952a4> │ │ │ │ - ldr r3, [pc, #108] @ a17ac <__cxa_atexit@plt+0x952d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ a17a8 <__cxa_atexit@plt+0x952d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + add r1, r2, #20 │ │ │ │ + stm r1, {r5, r8, lr} │ │ │ │ + str r2, [r2, #32] │ │ │ │ + ldr r7, [pc, #88] @ 9fe84 <__cxa_atexit@plt+0x939ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #36]! @ 0x24 │ │ │ │ + sub r8, r6, #15 │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ a17a4 <__cxa_atexit@plt+0x952cc> │ │ │ │ + ldr r7, [pc, #48] @ 9fe78 <__cxa_atexit@plt+0x939a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r5, r4, asr #9 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0xffffe448 │ │ │ │ - mvneq r5, r8, ror #9 │ │ │ │ - biceq r3, sl, ip, asr #5 │ │ │ │ - biceq r3, sl, r0, asr #25 │ │ │ │ - @ instruction: 0xffffb954 │ │ │ │ - biceq r3, sl, r8, ror ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r5, [pc, #144] @ a185c <__cxa_atexit@plt+0x95384> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r5, [r3] │ │ │ │ - sub r5, r3, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a1838 <__cxa_atexit@plt+0x95360> │ │ │ │ - ldr r3, [pc, #116] @ a1860 <__cxa_atexit@plt+0x95388> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #112] @ a1864 <__cxa_atexit@plt+0x9538c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7, #-16] │ │ │ │ - str r9, [r7, #-12] │ │ │ │ - stmda r7, {r3, r8, r9} │ │ │ │ - sub r7, r7, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a184c <__cxa_atexit@plt+0x95374> │ │ │ │ - ldr r3, [pc, #84] @ a1868 <__cxa_atexit@plt+0x95390> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a1828 <__cxa_atexit@plt+0x95350> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ a1870 <__cxa_atexit@plt+0x95398> │ │ │ │ + ldr r7, [pc, #24] @ 9fe74 <__cxa_atexit@plt+0x9399c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a186c <__cxa_atexit@plt+0x95394> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xffffe370 │ │ │ │ - mvneq r5, r0, lsl r4 │ │ │ │ - @ instruction: 0xffffb880 │ │ │ │ - strdeq r3, [sl, #28] │ │ │ │ - strdeq r3, [sl, #176] @ 0xb0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + biceq r5, sl, r4, lsr r2 │ │ │ │ + biceq r5, sl, ip, asr #4 │ │ │ │ + @ instruction: 0xfffffbe8 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + mvneq r6, r0, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a18a8 <__cxa_atexit@plt+0x953d0> │ │ │ │ - ldr r2, [pc, #40] @ a18c0 <__cxa_atexit@plt+0x953e8> │ │ │ │ + bcc 9febc <__cxa_atexit@plt+0x939e4> │ │ │ │ + ldr r2, [pc, #28] @ 9fec8 <__cxa_atexit@plt+0x939f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ a18c4 <__cxa_atexit@plt+0x953ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ - mvneq r5, r0, lsr r3 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - strheq r3, [sl, #204] @ 0xcc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a192c <__cxa_atexit@plt+0x95454> │ │ │ │ - ldr r2, [pc, #76] @ a1934 <__cxa_atexit@plt+0x9545c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #68] @ a1938 <__cxa_atexit@plt+0x95460> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1920 <__cxa_atexit@plt+0x95448> │ │ │ │ - ldr r3, [pc, #44] @ a193c <__cxa_atexit@plt+0x95464> │ │ │ │ + mvneq r6, r4, lsr #26 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub lr, r5, #4 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 9ff80 <__cxa_atexit@plt+0x93aa8> │ │ │ │ + ldr r3, [pc, #216] @ 9ffc4 <__cxa_atexit@plt+0x93aec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r2, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r2] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp ip, r3 │ │ │ │ + bcc 9ff90 <__cxa_atexit@plt+0x93ab8> │ │ │ │ + ldr lr, [pc, #176] @ 9ffc8 <__cxa_atexit@plt+0x93af0> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r7, [r7, #44] @ 0x2c │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + add lr, r7, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + ldr r1, [pc, #144] @ 9ffcc <__cxa_atexit@plt+0x93af4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str r7, [r7, #32] │ │ │ │ + ldr r0, [pc, #132] @ 9ffd0 <__cxa_atexit@plt+0x93af8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r7, #56 @ 0x38 │ │ │ │ + str r0, [r7, #36]! @ 0x24 │ │ │ │ + sub r8, r3, #15 │ │ │ │ + cmp ip, r1 │ │ │ │ + bcc 9ffb0 <__cxa_atexit@plt+0x93ad8> │ │ │ │ + ldr r3, [pc, #116] @ 9ffdc <__cxa_atexit@plt+0x93b04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r6, #52 @ 0x34 │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #80] @ 9ffd8 <__cxa_atexit@plt+0x93b00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - mvneq r5, r8, lsr #5 │ │ │ │ - biceq r3, sl, ip, ror ip │ │ │ │ - biceq r3, sl, r4, asr #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a1964 <__cxa_atexit@plt+0x9548c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - biceq r3, sl, r8, lsr ip │ │ │ │ - biceq r3, sl, r0, ror #24 │ │ │ │ + ldr r7, [pc, #60] @ 9ffd4 <__cxa_atexit@plt+0x93afc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #48 @ 0x30 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r3 │ │ │ │ + bx r1 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xfffffac0 │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + mvneq r6, r0, asr #27 │ │ │ │ + strdeq r5, [sl, #8] │ │ │ │ + biceq r5, sl, ip, lsl #2 │ │ │ │ + mvneq r6, r8, ror #24 │ │ │ │ + strheq r5, [sl, #4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi a19d0 <__cxa_atexit@plt+0x954f8> │ │ │ │ - ldr r2, [pc, #80] @ a19dc <__cxa_atexit@plt+0x95504> │ │ │ │ + bhi a0040 <__cxa_atexit@plt+0x93b68> │ │ │ │ + ldr r2, [pc, #72] @ a004c <__cxa_atexit@plt+0x93b74> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #72] @ a19e0 <__cxa_atexit@plt+0x95508> │ │ │ │ + ldr r1, [pc, #64] @ a0050 <__cxa_atexit@plt+0x93b78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r1, [r3, #-8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a19c8 <__cxa_atexit@plt+0x954f0> │ │ │ │ - ldr r3, [pc, #48] @ a19e4 <__cxa_atexit@plt+0x9550c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #44] @ a19e8 <__cxa_atexit@plt+0x95510> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b b3988 <__cxa_atexit@plt+0xa74b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a0034 <__cxa_atexit@plt+0x93b5c> │ │ │ │ + ldr r7, [pc, #40] @ a0054 <__cxa_atexit@plt+0x93b7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b a00e0 <__cxa_atexit@plt+0x93c08> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - mvneq r5, r4, lsl #4 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r3, sl, r8, ror fp │ │ │ │ - ldrdeq r3, [sl, #188] @ 0xbc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a1a14 <__cxa_atexit@plt+0x9553c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #16] @ a1a18 <__cxa_atexit@plt+0x95540> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b b3988 <__cxa_atexit@plt+0xa74b0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - biceq r3, sl, ip, lsr #22 │ │ │ │ - @ instruction: 0x01ca3b9c │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x01e16b94 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + biceq r5, sl, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a1a50 <__cxa_atexit@plt+0x95578> │ │ │ │ - ldr r3, [pc, #52] @ a1a70 <__cxa_atexit@plt+0x95598> │ │ │ │ + ldr r3, [pc, #12] @ a0078 <__cxa_atexit@plt+0x93ba0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1a68 <__cxa_atexit@plt+0x95590> │ │ │ │ - b a1a88 <__cxa_atexit@plt+0x955b0> │ │ │ │ - ldr r7, [pc, #28] @ a1a74 <__cxa_atexit@plt+0x9559c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #20] @ a1a78 <__cxa_atexit@plt+0x955a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r3, sl, r8, asr fp │ │ │ │ - biceq r3, sl, ip, asr #22 │ │ │ │ - biceq r3, sl, ip, lsr fp │ │ │ │ + mov r8, r7 │ │ │ │ + b a00e0 <__cxa_atexit@plt+0x93c08> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a1aac <__cxa_atexit@plt+0x955d4> │ │ │ │ - ldr r7, [pc, #108] @ a1b08 <__cxa_atexit@plt+0x95630> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #100] @ a1b0c <__cxa_atexit@plt+0x95634> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a00b0 <__cxa_atexit@plt+0x93bd8> │ │ │ │ + ldr r2, [pc, #40] @ a00c8 <__cxa_atexit@plt+0x93bf0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #72] @ a1afc <__cxa_atexit@plt+0x95624> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1af4 <__cxa_atexit@plt+0x9561c> │ │ │ │ - ldr r3, [pc, #52] @ a1b00 <__cxa_atexit@plt+0x95628> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a1af4 <__cxa_atexit@plt+0x9561c> │ │ │ │ - ldr r3, [pc, #32] @ a1b04 <__cxa_atexit@plt+0x9562c> │ │ │ │ + ldr r3, [pc, #20] @ a00cc <__cxa_atexit@plt+0x93bf4> │ │ │ │ add r3, pc, r3 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r3, sl, r4, lsl fp │ │ │ │ - biceq r3, sl, r8, lsl #22 │ │ │ │ - biceq r3, sl, r0, lsr #19 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + mvneq r6, r0, lsr fp │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + biceq r4, sl, r8, asr #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ a1b54 <__cxa_atexit@plt+0x9567c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a018c <__cxa_atexit@plt+0x93cb4> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a0168 <__cxa_atexit@plt+0x93c90> │ │ │ │ + ldr r3, [pc, #176] @ a01b0 <__cxa_atexit@plt+0x93cd8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-8]! │ │ │ │ + str r1, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq a1b4c <__cxa_atexit@plt+0x95674> │ │ │ │ - ldr r3, [pc, #28] @ a1b58 <__cxa_atexit@plt+0x95680> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r3, sl, r4, asr r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a1b80 <__cxa_atexit@plt+0x956a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc a1c00 <__cxa_atexit@plt+0x95728> │ │ │ │ - ldr r7, [pc, #84] @ a1c18 <__cxa_atexit@plt+0x95740> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ a1c1c <__cxa_atexit@plt+0x95744> │ │ │ │ + beq a0180 <__cxa_atexit@plt+0x93ca8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a019c <__cxa_atexit@plt+0x93cc4> │ │ │ │ + ldr r2, [pc, #136] @ a01bc <__cxa_atexit@plt+0x93ce4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ a1c20 <__cxa_atexit@plt+0x95748> │ │ │ │ + ldr r1, [pc, #132] @ a01c0 <__cxa_atexit@plt+0x93ce8> │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #128] @ a01c4 <__cxa_atexit@plt+0x93cec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #72] @ a01b8 <__cxa_atexit@plt+0x93ce0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r7, #28]! │ │ │ │ - str r1, [r3, #16]! │ │ │ │ - mov r8, r3 │ │ │ │ + mov r8, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a1c24 <__cxa_atexit@plt+0x9574c> │ │ │ │ + ldr r7, [pc, #32] @ a01b4 <__cxa_atexit@plt+0x93cdc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffaec │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - biceq r3, sl, r0, lsl #20 │ │ │ │ - ldrdeq r3, [sl, #148] @ 0x94 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r1, r5, #4 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi a1ccc <__cxa_atexit@plt+0x957f4> │ │ │ │ - ldr r7, [pc, #200] @ a1d14 <__cxa_atexit@plt+0x9583c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r1] │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc a1cdc <__cxa_atexit@plt+0x95804> │ │ │ │ - ldr r7, [pc, #176] @ a1d18 <__cxa_atexit@plt+0x95840> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #172] @ a1d1c <__cxa_atexit@plt+0x95844> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + biceq r4, sl, r8, lsl #30 │ │ │ │ + mvneq r6, r0, lsl #21 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + biceq r4, sl, r0, ror #26 │ │ │ │ + biceq r4, sl, ip, asr #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a0220 <__cxa_atexit@plt+0x93d48> │ │ │ │ + ldr r2, [pc, #60] @ a022c <__cxa_atexit@plt+0x93d54> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #168] @ a1d20 <__cxa_atexit@plt+0x95848> │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r1, [pc, #56] @ a0230 <__cxa_atexit@plt+0x93d58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #52] @ a0234 <__cxa_atexit@plt+0x93d5c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r4, sl, r4, lsr #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r7, #28]! │ │ │ │ - add r2, r3, #48 @ 0x30 │ │ │ │ - str lr, [r3, #16]! │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc a1cfc <__cxa_atexit@plt+0x95824> │ │ │ │ - ldr r1, [pc, #124] @ a1d2c <__cxa_atexit@plt+0x95854> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne a02ac <__cxa_atexit@plt+0x93dd4> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc a02f4 <__cxa_atexit@plt+0x93e1c> │ │ │ │ + ldr r0, [pc, #144] @ a0300 <__cxa_atexit@plt+0x93e28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r8, [pc, #132] @ a0304 <__cxa_atexit@plt+0x93e2c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr r7, [pc, #124] @ a0308 <__cxa_atexit@plt+0x93e30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r2, r3 │ │ │ │ + str r7, [r2, #12]! │ │ │ │ + add r7, r3, #20 │ │ │ │ + stm r7, {r1, r8, lr} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ a1d28 <__cxa_atexit@plt+0x95850> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc a02f4 <__cxa_atexit@plt+0x93e1c> │ │ │ │ + ldr r0, [pc, #80] @ a030c <__cxa_atexit@plt+0x93e34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r1, [r3, #32] │ │ │ │ + ldr r2, [pc, #64] @ a0310 <__cxa_atexit@plt+0x93e38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r7, r3, #8 │ │ │ │ + stm r7, {r1, r2, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + ldr r7, [pc, #48] @ a0314 <__cxa_atexit@plt+0x93e3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #24]! │ │ │ │ + sub r8, r6, #18 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ a1d24 <__cxa_atexit@plt+0x9584c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r6, r8, lsr #22 │ │ │ │ + mvneq r6, r4, lsr #19 │ │ │ │ + mvneq r6, r0, lsl #21 │ │ │ │ + ldrdeq r6, [r1, #172]! @ 0xac │ │ │ │ + mvneq r6, r4, asr r9 │ │ │ │ + mvneq r6, r8, lsr #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a0334 <__cxa_atexit@plt+0x93e5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1626748 <__cxa_atexit@plt+0x161a270> │ │ │ │ + biceq r4, sl, r8, ror #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a0370 <__cxa_atexit@plt+0x93e98> │ │ │ │ + ldr r3, [pc, #36] @ a0378 <__cxa_atexit@plt+0x93ea0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ a037c <__cxa_atexit@plt+0x93ea4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xfffffa48 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - @ instruction: 0xfffffc58 │ │ │ │ - biceq r3, sl, r4, lsr #18 │ │ │ │ - biceq r3, sl, r8, asr #18 │ │ │ │ - mvneq r4, r8, lsl pc │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + mvneq r6, ip, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a03ec <__cxa_atexit@plt+0x93f14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a1d64 <__cxa_atexit@plt+0x9588c> │ │ │ │ - ldr r2, [pc, #28] @ a1d70 <__cxa_atexit@plt+0x95898> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + bcc a040c <__cxa_atexit@plt+0x93f34> │ │ │ │ + ldr r2, [pc, #104] @ a0418 <__cxa_atexit@plt+0x93f40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [r1, #6] │ │ │ │ + ldr r0, [pc, #88] @ a041c <__cxa_atexit@plt+0x93f44> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq a0400 <__cxa_atexit@plt+0x93f28> │ │ │ │ + ldr r9, [r5], #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ + ldr r7, [pc, #44] @ a0420 <__cxa_atexit@plt+0x93f48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ - mvneq r4, r4, ror lr │ │ │ │ - biceq r3, sl, r8, lsl #17 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + strdeq r6, [r1, #124]! @ 0x7c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a04bc <__cxa_atexit@plt+0x93fe4> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #112] @ a04d4 <__cxa_atexit@plt+0x93ffc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a1df0 <__cxa_atexit@plt+0x95918> │ │ │ │ - ldr r7, [pc, #136] @ a1e20 <__cxa_atexit@plt+0x95948> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r3] │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a1e00 <__cxa_atexit@plt+0x95928> │ │ │ │ - ldr r7, [pc, #120] @ a1e2c <__cxa_atexit@plt+0x95954> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #116] @ a1e30 <__cxa_atexit@plt+0x95958> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #112] @ a1e34 <__cxa_atexit@plt+0x9595c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r1, [r6, #28]! │ │ │ │ - bic r7, r6, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r2 │ │ │ │ + bhi a04c8 <__cxa_atexit@plt+0x93ff0> │ │ │ │ + ldr lr, [pc, #92] @ a04d8 <__cxa_atexit@plt+0x94000> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a04ac <__cxa_atexit@plt+0x93fd4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b a0778 <__cxa_atexit@plt+0x942a0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ a1e28 <__cxa_atexit@plt+0x95950> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a1e24 <__cxa_atexit@plt+0x9594c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mvneq r6, r0, asr #14 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a051c <__cxa_atexit@plt+0x94044> │ │ │ │ + ldr r2, [pc, #44] @ a0524 <__cxa_atexit@plt+0x9404c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + ldr r5, [pc, #24] @ a0528 <__cxa_atexit@plt+0x94050> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + b 1b356bc <__cxa_atexit@plt+0x1b291e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r3, sl, r0, lsl #16 │ │ │ │ - biceq r3, sl, ip, lsr #16 │ │ │ │ - @ instruction: 0xfffff8fc │ │ │ │ - @ instruction: 0xfffffb14 │ │ │ │ - @ instruction: 0xfffffbac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + mvneq r6, r0, ror #13 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a0554 <__cxa_atexit@plt+0x9407c> │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq r3, sl, ip, lsr #15 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a1ecc <__cxa_atexit@plt+0x959f4> │ │ │ │ - ldr r7, [pc, #136] @ a1efc <__cxa_atexit@plt+0x95a24> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r3] │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a1edc <__cxa_atexit@plt+0x95a04> │ │ │ │ - ldr r7, [pc, #120] @ a1f08 <__cxa_atexit@plt+0x95a30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #116] @ a1f0c <__cxa_atexit@plt+0x95a34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #112] @ a1f10 <__cxa_atexit@plt+0x95a38> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - bic r7, r6, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ a1f04 <__cxa_atexit@plt+0x95a2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a058c <__cxa_atexit@plt+0x940b4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [pc, #44] @ a059c <__cxa_atexit@plt+0x940c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a1f00 <__cxa_atexit@plt+0x95a28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r6, [r1, #100]! @ 0x64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a05bc <__cxa_atexit@plt+0x940e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1626748 <__cxa_atexit@plt+0x161a270> │ │ │ │ + biceq r4, sl, r0, ror #20 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r6, r5, #16 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi a0624 <__cxa_atexit@plt+0x9414c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a0630 <__cxa_atexit@plt+0x94158> │ │ │ │ + ldr r3, [pc, #80] @ a0640 <__cxa_atexit@plt+0x94168> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ a0644 <__cxa_atexit@plt+0x9416c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #56] @ a0648 <__cxa_atexit@plt+0x94170> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r3, sl, r4, lsr #14 │ │ │ │ - biceq r3, sl, r8, asr r7 │ │ │ │ - @ instruction: 0xfffff820 │ │ │ │ - @ instruction: 0xfffffad8 │ │ │ │ - @ instruction: 0xfffffa30 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + mvneq r6, ip, lsr #11 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r8, #3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a06b8 <__cxa_atexit@plt+0x941e0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a06d8 <__cxa_atexit@plt+0x94200> │ │ │ │ + ldr r2, [pc, #104] @ a06e4 <__cxa_atexit@plt+0x9420c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [r1, #6] │ │ │ │ + ldr r0, [pc, #88] @ a06e8 <__cxa_atexit@plt+0x94210> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq a06cc <__cxa_atexit@plt+0x941f4> │ │ │ │ + ldr r9, [r5], #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ + ldr r7, [pc, #44] @ a06ec <__cxa_atexit@plt+0x94214> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + mvneq r6, r0, lsr r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #20] @ a1f58 <__cxa_atexit@plt+0x95a80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #16] @ a1f5c <__cxa_atexit@plt+0x95a84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r3, #2 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 172b7ac <__cxa_atexit@plt+0x171f2d4> │ │ │ │ - biceq r3, sl, r4, lsl r7 │ │ │ │ - biceq r2, sl, r0, lsl sp │ │ │ │ - biceq r3, sl, r8, lsr #14 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi a1fd4 <__cxa_atexit@plt+0x95afc> │ │ │ │ - ldr r7, [pc, #112] @ a1ff8 <__cxa_atexit@plt+0x95b20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ a1ffc <__cxa_atexit@plt+0x95b24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a1fe8 <__cxa_atexit@plt+0x95b10> │ │ │ │ - ldr r3, [pc, #80] @ a2000 <__cxa_atexit@plt+0x95b28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + bhi a0760 <__cxa_atexit@plt+0x94288> │ │ │ │ + ldr lr, [pc, #64] @ a076c <__cxa_atexit@plt+0x94294> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq a1fc4 <__cxa_atexit@plt+0x95aec> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + beq a0754 <__cxa_atexit@plt+0x9427c> │ │ │ │ + mov r7, r8 │ │ │ │ + b a0778 <__cxa_atexit@plt+0x942a0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ a2008 <__cxa_atexit@plt+0x95b30> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a2004 <__cxa_atexit@plt+0x95b2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r4, r4, ror ip │ │ │ │ - @ instruction: 0xffffb0e4 │ │ │ │ - biceq r2, sl, r0, ror #20 │ │ │ │ - biceq r3, sl, ip, asr #13 │ │ │ │ - biceq r3, sl, r0, lsl #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ a2098 <__cxa_atexit@plt+0x95bc0> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a0838 <__cxa_atexit@plt+0x94360> │ │ │ │ + ldr r3, [pc, #216] @ a0864 <__cxa_atexit@plt+0x9438c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ str r3, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq a2074 <__cxa_atexit@plt+0x95b9c> │ │ │ │ - ldr r7, [pc, #100] @ a209c <__cxa_atexit@plt+0x95bc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a2080 <__cxa_atexit@plt+0x95ba8> │ │ │ │ - ldr r7, [pc, #88] @ a20a8 <__cxa_atexit@plt+0x95bd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #84] @ a20ac <__cxa_atexit@plt+0x95bd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ a20b0 <__cxa_atexit@plt+0x95bd8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a20a0 <__cxa_atexit@plt+0x95bc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #20] @ a20a4 <__cxa_atexit@plt+0x95bcc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - biceq r3, sl, r4, ror r4 │ │ │ │ - strdeq r3, [sl, #80] @ 0x50 │ │ │ │ - @ instruction: 0xffffe154 │ │ │ │ - biceq r3, sl, r8, lsr #12 │ │ │ │ - @ instruction: 0x01ca339c │ │ │ │ - ldrdeq r3, [sl, #88] @ 0x58 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #84] @ a2120 <__cxa_atexit@plt+0x95c48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a2108 <__cxa_atexit@plt+0x95c30> │ │ │ │ - ldr r7, [pc, #64] @ a2124 <__cxa_atexit@plt+0x95c4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #60] @ a2128 <__cxa_atexit@plt+0x95c50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ a212c <__cxa_atexit@plt+0x95c54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ - ldr r7, [pc, #32] @ a2130 <__cxa_atexit@plt+0x95c58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ a2134 <__cxa_atexit@plt+0x95c5c> │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a084c <__cxa_atexit@plt+0x94374> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a0854 <__cxa_atexit@plt+0x9437c> │ │ │ │ + ldr r8, [pc, #168] @ a0868 <__cxa_atexit@plt+0x94390> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr lr, [pc, #164] @ a086c <__cxa_atexit@plt+0x94394> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r2, r3, #19 │ │ │ │ + ldr r8, [pc, #124] @ a0870 <__cxa_atexit@plt+0x94398> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [pc, #120] @ a0874 <__cxa_atexit@plt+0x9439c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str ip, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffe0c0 │ │ │ │ - @ instruction: 0x01ca3594 │ │ │ │ - biceq r3, sl, r8, lsl #6 │ │ │ │ - biceq r3, sl, ip, ror #7 │ │ │ │ - biceq r3, sl, r8, ror #10 │ │ │ │ - biceq r3, sl, ip, lsr #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a2164 <__cxa_atexit@plt+0x95c8c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ a2188 <__cxa_atexit@plt+0x95cb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ a218c <__cxa_atexit@plt+0x95cb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 172b7ac <__cxa_atexit@plt+0x171f2d4> │ │ │ │ - biceq r3, sl, ip, ror #9 │ │ │ │ - biceq r2, sl, r8, ror #21 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #20] @ a21bc <__cxa_atexit@plt+0x95ce4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #16] @ a21c0 <__cxa_atexit@plt+0x95ce8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r3, #2 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 172b7ac <__cxa_atexit@plt+0x171f2d4> │ │ │ │ - biceq r3, sl, ip, lsr #10 │ │ │ │ - biceq r2, sl, ip, lsr #21 │ │ │ │ - biceq r3, sl, r0, asr #10 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a2238 <__cxa_atexit@plt+0x95d60> │ │ │ │ - ldr r7, [pc, #112] @ a225c <__cxa_atexit@plt+0x95d84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ a2260 <__cxa_atexit@plt+0x95d88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a224c <__cxa_atexit@plt+0x95d74> │ │ │ │ - ldr r3, [pc, #80] @ a2264 <__cxa_atexit@plt+0x95d8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + mvneq r6, r0, lsr r4 │ │ │ │ + ldrdeq r6, [r1, #52]! @ 0x34 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a0910 <__cxa_atexit@plt+0x94438> │ │ │ │ + ldr lr, [pc, #128] @ a091c <__cxa_atexit@plt+0x94444> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #100] @ a0920 <__cxa_atexit@plt+0x94448> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr sl, [pc, #84] @ a0924 <__cxa_atexit@plt+0x9444c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [pc, #80] @ a0928 <__cxa_atexit@plt+0x94450> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str ip, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str sl, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r3, [r3, #56] @ 0x38 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffba4 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + mvneq r6, r4, asr r3 │ │ │ │ + strdeq r6, [r1, #40]! @ 0x28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi a09dc <__cxa_atexit@plt+0x94504> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a09e8 <__cxa_atexit@plt+0x94510> │ │ │ │ + ldr lr, [pc, #168] @ a0a04 <__cxa_atexit@plt+0x9452c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #164] @ a0a08 <__cxa_atexit@plt+0x94530> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a09f8 <__cxa_atexit@plt+0x94520> │ │ │ │ + ldr lr, [pc, #108] @ a0a0c <__cxa_atexit@plt+0x94534> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r6, {r0, r3} │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ tst r8, #3 │ │ │ │ - beq a2228 <__cxa_atexit@plt+0x95d50> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + beq a09cc <__cxa_atexit@plt+0x944f4> │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b a0778 <__cxa_atexit@plt+0x942a0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ a226c <__cxa_atexit@plt+0x95d94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a2268 <__cxa_atexit@plt+0x95d90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r4, r0, lsl sl │ │ │ │ - @ instruction: 0xffffae80 │ │ │ │ - strdeq r2, [sl, #124] @ 0x7c │ │ │ │ - biceq r3, sl, r4, ror #9 │ │ │ │ - @ instruction: 0x01ca3498 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ a22fc <__cxa_atexit@plt+0x95e24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq a22d8 <__cxa_atexit@plt+0x95e00> │ │ │ │ - ldr r7, [pc, #100] @ a2300 <__cxa_atexit@plt+0x95e28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a22e4 <__cxa_atexit@plt+0x95e0c> │ │ │ │ - ldr r7, [pc, #88] @ a230c <__cxa_atexit@plt+0x95e34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #84] @ a2310 <__cxa_atexit@plt+0x95e38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ a2314 <__cxa_atexit@plt+0x95e3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a2304 <__cxa_atexit@plt+0x95e2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #20] @ a2308 <__cxa_atexit@plt+0x95e30> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - biceq r3, sl, r0, lsl r2 │ │ │ │ - biceq r3, sl, r8, lsl #8 │ │ │ │ - @ instruction: 0xffffdef0 │ │ │ │ - biceq r3, sl, r0, asr #8 │ │ │ │ - biceq r3, sl, r8, lsr r1 │ │ │ │ - strdeq r3, [sl, #48] @ 0x30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #84] @ a2384 <__cxa_atexit@plt+0x95eac> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + mvneq r6, r0, asr #4 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + biceq r4, sl, r4, lsl #13 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a236c <__cxa_atexit@plt+0x95e94> │ │ │ │ - ldr r7, [pc, #64] @ a2388 <__cxa_atexit@plt+0x95eb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #60] @ a238c <__cxa_atexit@plt+0x95eb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ a2390 <__cxa_atexit@plt+0x95eb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ - ldr r7, [pc, #32] @ a2394 <__cxa_atexit@plt+0x95ebc> │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a0a80 <__cxa_atexit@plt+0x945a8> │ │ │ │ + ldr lr, [pc, #88] @ a0a8c <__cxa_atexit@plt+0x945b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + ldr r9, [pc, #72] @ a0a90 <__cxa_atexit@plt+0x945b8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a0a74 <__cxa_atexit@plt+0x9459c> │ │ │ │ + ldr r7, [pc, #40] @ a0a94 <__cxa_atexit@plt+0x945bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ a2398 <__cxa_atexit@plt+0x95ec0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + b a00e0 <__cxa_atexit@plt+0x93c08> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffde5c │ │ │ │ - biceq r3, sl, ip, lsr #7 │ │ │ │ - biceq r3, sl, r4, lsr #1 │ │ │ │ - biceq r3, sl, r8, lsl #3 │ │ │ │ - biceq r3, sl, r0, lsl #7 │ │ │ │ - biceq r3, sl, r4, asr #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a23c8 <__cxa_atexit@plt+0x95ef0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ a23ec <__cxa_atexit@plt+0x95f14> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + mvneq r6, ip, asr r1 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + strdeq r4, [sl, #92] @ 0x5c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a0ab8 <__cxa_atexit@plt+0x945e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ a23f0 <__cxa_atexit@plt+0x95f18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 172b7ac <__cxa_atexit@plt+0x171f2d4> │ │ │ │ - biceq r3, sl, r4, lsl #6 │ │ │ │ - biceq r2, sl, r4, lsl #17 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ a2414 <__cxa_atexit@plt+0x95f3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - mvneq r4, ip, lsl #16 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a24bc <__cxa_atexit@plt+0x95fe4> │ │ │ │ - ldr lr, [pc, #164] @ a24dc <__cxa_atexit@plt+0x96004> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b a00e0 <__cxa_atexit@plt+0x93c08> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc a0b70 <__cxa_atexit@plt+0x94698> │ │ │ │ + ldr lr, [pc, #184] @ a0b98 <__cxa_atexit@plt+0x946c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #152] @ a24e0 <__cxa_atexit@plt+0x96008> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq a24a8 <__cxa_atexit@plt+0x95fd0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne a24b4 <__cxa_atexit@plt+0x95fdc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a24c8 <__cxa_atexit@plt+0x95ff0> │ │ │ │ - ldr r7, [pc, #108] @ a24e4 <__cxa_atexit@plt+0x9600c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr lr, [pc, #104] @ a24e8 <__cxa_atexit@plt+0x96010> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r3, r2, #11 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr ip, [r2, #4]! │ │ │ │ + ldr r9, [pc, #172] @ a0b9c <__cxa_atexit@plt+0x946c4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r2] │ │ │ │ + mov r3, r1 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq a0b38 <__cxa_atexit@plt+0x94660> │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + cmp r0, #2 │ │ │ │ + bne a0b44 <__cxa_atexit@plt+0x9466c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + bic r7, lr, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + add r6, r1, #36 @ 0x24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc a0b88 <__cxa_atexit@plt+0x946b0> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [pc, #72] @ a0ba4 <__cxa_atexit@plt+0x946cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + add r1, r1, #28 │ │ │ │ + stm r1, {r2, r3, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r3, [pc, #40] @ a0ba0 <__cxa_atexit@plt+0x946c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - mvneq r4, r4, asr r7 │ │ │ │ - mvneq r4, ip, ror fp │ │ │ │ - mvneq r4, r8, lsl r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + mvneq r6, r8, asr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne a2548 <__cxa_atexit@plt+0x96070> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a2550 <__cxa_atexit@plt+0x96078> │ │ │ │ - ldr r7, [pc, #72] @ a2560 <__cxa_atexit@plt+0x96088> │ │ │ │ + bne a0bd0 <__cxa_atexit@plt+0x946f8> │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a0c08 <__cxa_atexit@plt+0x94730> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [pc, #44] @ a0c18 <__cxa_atexit@plt+0x94740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr lr, [pc, #68] @ a2564 <__cxa_atexit@plt+0x9608c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - sub r2, r3, #11 │ │ │ │ str r7, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq r4, [r1, #172]! @ 0xac │ │ │ │ - mvneq r4, r8, ror r7 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a25d0 <__cxa_atexit@plt+0x960f8> │ │ │ │ - ldr r2, [pc, #88] @ a25e0 <__cxa_atexit@plt+0x96108> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ a25e4 <__cxa_atexit@plt+0x9610c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [pc, #80] @ a25e8 <__cxa_atexit@plt+0x96110> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #76] @ a25ec <__cxa_atexit@plt+0x96114> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #72] @ a25f0 <__cxa_atexit@plt+0x96118> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r2, r8} │ │ │ │ - ldr r0, [pc, #56] @ a25f4 <__cxa_atexit@plt+0x9611c> │ │ │ │ + mvneq r6, r8, lsr r0 │ │ │ │ + biceq r4, sl, r4, ror r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a0ca4 <__cxa_atexit@plt+0x947cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a0cb0 <__cxa_atexit@plt+0x947d8> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add lr, r7, #7 │ │ │ │ + ldm lr, {r1, r9, lr} │ │ │ │ + sub r0, r6, #2 │ │ │ │ + ldr ip, [pc, #92] @ a0cc0 <__cxa_atexit@plt+0x947e8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ a0cc4 <__cxa_atexit@plt+0x947ec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [pc, #72] @ a0cc8 <__cxa_atexit@plt+0x947f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - add r8, sl, #2 │ │ │ │ - add sl, lr, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b bcc1e0 <__cxa_atexit@plt+0xbbfd08> │ │ │ │ - ldr r7, [pc, #32] @ a25f8 <__cxa_atexit@plt+0x96120> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + b 16aaf94 <__cxa_atexit@plt+0x169eabc> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - biceq r3, sl, ip, ror #3 │ │ │ │ - ldrdeq r3, [sl, #16] │ │ │ │ - strheq r2, [sl, #108] @ 0x6c │ │ │ │ - strheq r4, [r1, #132]! @ 0x84 │ │ │ │ - mvneq r4, r8, lsr #17 │ │ │ │ - biceq r3, sl, r8, lsr #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a263c <__cxa_atexit@plt+0x96164> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ a2648 <__cxa_atexit@plt+0x96170> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mvneq r5, r8, lsr #31 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + @ instruction: 0x01e16394 │ │ │ │ + ldrdeq r4, [sl, #48] @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a2698 <__cxa_atexit@plt+0x961c0> │ │ │ │ + bhi a0d1c <__cxa_atexit@plt+0x94844> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ a26a0 <__cxa_atexit@plt+0x961c8> │ │ │ │ + ldr r2, [pc, #52] @ a0d24 <__cxa_atexit@plt+0x9484c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ a26a4 <__cxa_atexit@plt+0x961cc> │ │ │ │ + ldr r2, [pc, #44] @ a0d28 <__cxa_atexit@plt+0x94850> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ a26a8 <__cxa_atexit@plt+0x961d0> │ │ │ │ + ldr r2, [pc, #32] @ a0d2c <__cxa_atexit@plt+0x94854> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mvneq r4, r0, lsr r5 │ │ │ │ - @ instruction: 0x01e1459c │ │ │ │ - mvneq r4, ip, ror r5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a26f0 <__cxa_atexit@plt+0x96218> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ a26f8 <__cxa_atexit@plt+0x96220> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strheq r4, [r1, #76]! @ 0x4c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a2760 <__cxa_atexit@plt+0x96288> │ │ │ │ - ldr lr, [pc, #80] @ a276c <__cxa_atexit@plt+0x96294> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #68] @ a2770 <__cxa_atexit@plt+0x96298> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq a2754 <__cxa_atexit@plt+0x9627c> │ │ │ │ - cmp r2, #0 │ │ │ │ - ldrne r0, [r5, #-8]! │ │ │ │ - ldreq r0, [r7] │ │ │ │ - moveq r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ + b 13f1488 <__cxa_atexit@plt+0x13e4fb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - mvneq r4, r0, ror r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + strheq r5, [r1, #228]! @ 0xe4 │ │ │ │ + mvneq r6, ip, lsl r3 │ │ │ │ + mvneq r5, r0, lsl #30 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi a0da4 <__cxa_atexit@plt+0x948cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a27d4 <__cxa_atexit@plt+0x962fc> │ │ │ │ - ldr r2, [pc, #44] @ a27e4 <__cxa_atexit@plt+0x9630c> │ │ │ │ + bcc a0dac <__cxa_atexit@plt+0x948d4> │ │ │ │ + ldr r2, [pc, #100] @ a0dc8 <__cxa_atexit@plt+0x948f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #96] @ a0dcc <__cxa_atexit@plt+0x948f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #92] @ a0dd0 <__cxa_atexit@plt+0x948f8> │ │ │ │ + add r0, pc, r0 │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r2, [pc, #84] @ a0dd4 <__cxa_atexit@plt+0x948fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + sub r0, r6, #7 │ │ │ │ + stmib r5, {r0, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + b 13f1408 <__cxa_atexit@plt+0x13e4f30> │ │ │ │ + mov r6, r3 │ │ │ │ + b a0db4 <__cxa_atexit@plt+0x948dc> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a0dc4 <__cxa_atexit@plt+0x948ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - biceq r2, sl, r4, lsr #29 │ │ │ │ + biceq r4, sl, r4, lsl #6 │ │ │ │ + @ instruction: 0xfffff5d8 │ │ │ │ + biceq r4, sl, r8, lsr r1 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + mvneq r5, r0, asr lr │ │ │ │ + ldrdeq r4, [sl, #32] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ a0dfc <__cxa_atexit@plt+0x94924> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 16aad44 <__cxa_atexit@plt+0x169e86c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + biceq r4, sl, r8, lsr #5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a0e78 <__cxa_atexit@plt+0x949a0> │ │ │ │ + ldr r9, [pc, #92] @ a0e84 <__cxa_atexit@plt+0x949ac> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #88] @ a0e88 <__cxa_atexit@plt+0x949b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ + ldr r1, [pc, #80] @ a0e8c <__cxa_atexit@plt+0x949b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + ldmdb r5, {r8, ip} │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r9, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + sub r1, r6, #27 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + str ip, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + mvneq r6, r8, lsl #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a287c <__cxa_atexit@plt+0x963a4> │ │ │ │ - ldr r2, [pc, #152] @ a28a0 <__cxa_atexit@plt+0x963c8> │ │ │ │ + bhi a0ed8 <__cxa_atexit@plt+0x94a00> │ │ │ │ + ldr r3, [pc, #48] @ a0ee0 <__cxa_atexit@plt+0x94a08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a0ecc <__cxa_atexit@plt+0x949f4> │ │ │ │ + mov r7, r8 │ │ │ │ + b a0eec <__cxa_atexit@plt+0x94a14> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #124] @ a0f70 <__cxa_atexit@plt+0x94a98> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #144] @ a28a4 <__cxa_atexit@plt+0x963cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq a286c <__cxa_atexit@plt+0x96394> │ │ │ │ - ldr r7, [pc, #120] @ a28a8 <__cxa_atexit@plt+0x963d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a2884 <__cxa_atexit@plt+0x963ac> │ │ │ │ - ldr r7, [pc, #108] @ a28b4 <__cxa_atexit@plt+0x963dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #104] @ a28b8 <__cxa_atexit@plt+0x963e0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq a0f48 <__cxa_atexit@plt+0x94a70> │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a0f54 <__cxa_atexit@plt+0x94a7c> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #80] @ a0f74 <__cxa_atexit@plt+0x94a9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq a0f68 <__cxa_atexit@plt+0x94a90> │ │ │ │ + ldr r3, [pc, #60] @ a0f78 <__cxa_atexit@plt+0x94aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ a28bc <__cxa_atexit@plt+0x963e4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ a0f7c <__cxa_atexit@plt+0x94aa4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + mvneq r5, ip, lsl #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a0fdc <__cxa_atexit@plt+0x94b04> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #80] @ a0ffc <__cxa_atexit@plt+0x94b24> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq a0ff0 <__cxa_atexit@plt+0x94b18> │ │ │ │ + ldr r2, [pc, #56] @ a1000 <__cxa_atexit@plt+0x94b28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #32] @ a1004 <__cxa_atexit@plt+0x94b2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ a28ac <__cxa_atexit@plt+0x963d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ a28b0 <__cxa_atexit@plt+0x963d8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - mvneq r4, r8, lsl #7 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - biceq r2, sl, r0, ror ip │ │ │ │ - biceq r2, sl, ip, ror #27 │ │ │ │ - @ instruction: 0xffffd95c │ │ │ │ - biceq r2, sl, r0, lsr lr │ │ │ │ - biceq r2, sl, r4, lsr #23 │ │ │ │ - biceq r2, sl, ip, asr #27 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #84] @ a292c <__cxa_atexit@plt+0x96454> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a2914 <__cxa_atexit@plt+0x9643c> │ │ │ │ - ldr r7, [pc, #64] @ a2930 <__cxa_atexit@plt+0x96458> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #60] @ a2934 <__cxa_atexit@plt+0x9645c> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + mvneq r5, r4, lsl #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ a1028 <__cxa_atexit@plt+0x94b50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ a2938 <__cxa_atexit@plt+0x96460> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a1054 <__cxa_atexit@plt+0x94b7c> │ │ │ │ + ldr r7, [pc, #160] @ a10e8 <__cxa_atexit@plt+0x94c10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #128] @ a10dc <__cxa_atexit@plt+0x94c04> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ - ldr r7, [pc, #32] @ a293c <__cxa_atexit@plt+0x96464> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ a2940 <__cxa_atexit@plt+0x96468> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #4]! │ │ │ │ + str r2, [r7] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq a10b0 <__cxa_atexit@plt+0x94bd8> │ │ │ │ + str r3, [r7] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne a10c0 <__cxa_atexit@plt+0x94be8> │ │ │ │ + ldr r2, [pc, #92] @ a10e0 <__cxa_atexit@plt+0x94c08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq a10d4 <__cxa_atexit@plt+0x94bfc> │ │ │ │ + ldr r3, [pc, #68] @ a10e4 <__cxa_atexit@plt+0x94c0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffd8b4 │ │ │ │ - biceq r2, sl, r8, lsl #27 │ │ │ │ - strdeq r2, [sl, #172] @ 0xac │ │ │ │ - biceq r2, sl, r0, ror #23 │ │ │ │ - biceq r2, sl, ip, asr sp │ │ │ │ - biceq r2, sl, r0, lsr #26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #36] @ a10ec <__cxa_atexit@plt+0x94c14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + mvneq r5, r8, ror #24 │ │ │ │ + mvneq r5, r0, lsr #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne a2970 <__cxa_atexit@plt+0x96498> │ │ │ │ + bne a114c <__cxa_atexit@plt+0x94c74> │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #80] @ a116c <__cxa_atexit@plt+0x94c94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq a1160 <__cxa_atexit@plt+0x94c88> │ │ │ │ + ldr r2, [pc, #56] @ a1170 <__cxa_atexit@plt+0x94c98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #32] @ a1174 <__cxa_atexit@plt+0x94c9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ a2994 <__cxa_atexit@plt+0x964bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ a2998 <__cxa_atexit@plt+0x964c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 172b7ac <__cxa_atexit@plt+0x171f2d4> │ │ │ │ - biceq r2, sl, r0, ror #25 │ │ │ │ - ldrdeq r2, [sl, #44] @ 0x2c │ │ │ │ - strdeq r2, [sl, #192] @ 0xc0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0x01e15a94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a2a08 <__cxa_atexit@plt+0x96530> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a2a14 <__cxa_atexit@plt+0x9653c> │ │ │ │ - ldr lr, [pc, #84] @ a2a24 <__cxa_atexit@plt+0x9654c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #76] @ a2a28 <__cxa_atexit@plt+0x96550> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ a2a2c <__cxa_atexit@plt+0x96554> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a11e8 <__cxa_atexit@plt+0x94d10> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a11f4 <__cxa_atexit@plt+0x94d1c> │ │ │ │ + ldr r2, [pc, #72] @ a1204 <__cxa_atexit@plt+0x94d2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ a1208 <__cxa_atexit@plt+0x94d30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - mvneq r4, r0, asr #3 │ │ │ │ - mvneq r4, r4, lsl r2 │ │ │ │ - biceq r2, sl, ip, asr ip │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + mvneq r5, r0, ror #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi a2aa8 <__cxa_atexit@plt+0x965d0> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a1288 <__cxa_atexit@plt+0x94db0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc a2ab4 <__cxa_atexit@plt+0x965dc> │ │ │ │ - ldr lr, [pc, #96] @ a2ac4 <__cxa_atexit@plt+0x965ec> │ │ │ │ + bcc a1294 <__cxa_atexit@plt+0x94dbc> │ │ │ │ + ldr lr, [pc, #100] @ a12a4 <__cxa_atexit@plt+0x94dcc> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #88] @ a2ac8 <__cxa_atexit@plt+0x965f0> │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + sub r1, r6, #2 │ │ │ │ + ldr r0, [pc, #80] @ a12a8 <__cxa_atexit@plt+0x94dd0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r2, [pc, #68] @ a2acc <__cxa_atexit@plt+0x965f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r0, [r3, #8] │ │ │ │ + ldr r5, [pc, #68] @ a12ac <__cxa_atexit@plt+0x94dd4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str ip, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 16aaf94 <__cxa_atexit@plt+0x169eabc> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - mvneq r4, ip, lsr #2 │ │ │ │ - strheq r4, [r1, #68]! @ 0x44 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - biceq r2, sl, r4, lsr #24 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + strheq r5, [r1, #148]! @ 0x94 │ │ │ │ + mvneq r5, ip, lsr #27 │ │ │ │ + biceq r3, sl, ip, ror #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a2b78 <__cxa_atexit@plt+0x966a0> │ │ │ │ - ldr r2, [pc, #152] @ a2b9c <__cxa_atexit@plt+0x966c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi a1300 <__cxa_atexit@plt+0x94e28> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #144] @ a2ba0 <__cxa_atexit@plt+0x966c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + ldr r2, [pc, #52] @ a1308 <__cxa_atexit@plt+0x94e30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ a130c <__cxa_atexit@plt+0x94e34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq a2b68 <__cxa_atexit@plt+0x96690> │ │ │ │ - ldr r7, [pc, #120] @ a2ba4 <__cxa_atexit@plt+0x966cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a2b80 <__cxa_atexit@plt+0x966a8> │ │ │ │ - ldr r7, [pc, #108] @ a2bb0 <__cxa_atexit@plt+0x966d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #104] @ a2bb4 <__cxa_atexit@plt+0x966dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ a2bb8 <__cxa_atexit@plt+0x966e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r2, [pc, #32] @ a1310 <__cxa_atexit@plt+0x94e38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + b 13f1488 <__cxa_atexit@plt+0x13e4fb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ a2ba8 <__cxa_atexit@plt+0x966d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ a2bac <__cxa_atexit@plt+0x966d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - mvneq r4, ip, lsl #1 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - biceq r2, sl, r4, ror r9 │ │ │ │ - biceq r2, sl, ip, ror #22 │ │ │ │ - @ instruction: 0xffffd660 │ │ │ │ - strheq r2, [sl, #176] @ 0xb0 │ │ │ │ - biceq r2, sl, r8, lsr #17 │ │ │ │ - biceq r2, sl, ip, asr #22 │ │ │ │ + ldrdeq r5, [r1, #128]! @ 0x80 │ │ │ │ + mvneq r5, r8, lsr sp │ │ │ │ + mvneq r5, ip, lsl r9 │ │ │ │ + biceq r3, sl, r4, lsl #27 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #84] @ a2c28 <__cxa_atexit@plt+0x96750> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a2c10 <__cxa_atexit@plt+0x96738> │ │ │ │ - ldr r7, [pc, #64] @ a2c2c <__cxa_atexit@plt+0x96754> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #60] @ a2c30 <__cxa_atexit@plt+0x96758> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ a2c34 <__cxa_atexit@plt+0x9675c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi a1368 <__cxa_atexit@plt+0x94e90> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a1370 <__cxa_atexit@plt+0x94e98> │ │ │ │ + ldr r2, [pc, #64] @ a138c <__cxa_atexit@plt+0x94eb4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ - ldr r7, [pc, #32] @ a2c38 <__cxa_atexit@plt+0x96760> │ │ │ │ + ldr r1, [pc, #60] @ a1390 <__cxa_atexit@plt+0x94eb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r2, r9} │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + sub r3, r6, #3 │ │ │ │ + stmib r5, {r3, r8, r9} │ │ │ │ + b 13f1408 <__cxa_atexit@plt+0x13e4f30> │ │ │ │ + mov r6, r3 │ │ │ │ + b a1378 <__cxa_atexit@plt+0x94ea0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a1388 <__cxa_atexit@plt+0x94eb0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ a2c3c <__cxa_atexit@plt+0x96764> │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffd5b8 │ │ │ │ - biceq r2, sl, r8, lsl #22 │ │ │ │ - biceq r2, sl, r0, lsl #16 │ │ │ │ - biceq r2, sl, r4, ror #17 │ │ │ │ - ldrdeq r2, [sl, #172] @ 0xac │ │ │ │ - biceq r2, sl, r0, lsr #21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + biceq r3, sl, r0, asr sp │ │ │ │ + @ instruction: 0xfffffb4c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r3, sl, r8, lsl #26 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a2c6c <__cxa_atexit@plt+0x96794> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ a2c90 <__cxa_atexit@plt+0x967b8> │ │ │ │ + ldr r3, [pc, #16] @ a13b8 <__cxa_atexit@plt+0x94ee0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ a2c94 <__cxa_atexit@plt+0x967bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 172b7ac <__cxa_atexit@plt+0x171f2d4> │ │ │ │ - biceq r2, sl, r0, ror #20 │ │ │ │ - biceq r1, sl, r0, ror #31 │ │ │ │ - biceq r2, sl, r0, ror sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 16aad44 <__cxa_atexit@plt+0x169e86c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + biceq r3, sl, r0, ror #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a2d04 <__cxa_atexit@plt+0x9682c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a2d10 <__cxa_atexit@plt+0x96838> │ │ │ │ - ldr lr, [pc, #84] @ a2d20 <__cxa_atexit@plt+0x96848> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a142c <__cxa_atexit@plt+0x94f54> │ │ │ │ + ldr r2, [pc, #84] @ a1438 <__cxa_atexit@plt+0x94f60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #80] @ a143c <__cxa_atexit@plt+0x94f64> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #76] @ a2d24 <__cxa_atexit@plt+0x9684c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ a2d28 <__cxa_atexit@plt+0x96850> │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r1, [pc, #72] @ a1440 <__cxa_atexit@plt+0x94f68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + sub r1, r6, #23 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + str r2, [r3, #8] │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + mvneq r5, ip, asr #22 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ a1464 <__cxa_atexit@plt+0x94f8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - mvneq r3, r4, asr #29 │ │ │ │ - mvneq r3, r8, lsl pc │ │ │ │ - biceq r2, sl, r0, ror #20 │ │ │ │ + mvneq r5, r4, lsl #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub sl, r5, #20 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi a2dc8 <__cxa_atexit@plt+0x968f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a2dd4 <__cxa_atexit@plt+0x968fc> │ │ │ │ - ldr lr, [pc, #132] @ a2de4 <__cxa_atexit@plt+0x9690c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #124] @ a2de8 <__cxa_atexit@plt+0x96910> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - sub r1, r6, #19 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r1, [pc, #100] @ a2dec <__cxa_atexit@plt+0x96914> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a14a0 <__cxa_atexit@plt+0x94fc8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a14a8 <__cxa_atexit@plt+0x94fd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr lr, [pc, #88] @ a2df0 <__cxa_atexit@plt+0x96918> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ a2df4 <__cxa_atexit@plt+0x9691c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str r8, [r2, #40] @ 0x28 │ │ │ │ - mov r3, r2 │ │ │ │ - str r1, [r3, #28]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - add r1, r2, #8 │ │ │ │ - stm r1, {r0, r8, r9, lr} │ │ │ │ - str r2, [r2, #24] │ │ │ │ - mov r5, sl │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r2 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mvneq r5, r4, lsl r7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a14e4 <__cxa_atexit@plt+0x9500c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a14ec <__cxa_atexit@plt+0x95014> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - mvneq r3, r0, lsr lr │ │ │ │ - strheq r4, [r1, #20]! │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - biceq r2, sl, r0, ror #15 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a2eb8 <__cxa_atexit@plt+0x969e0> │ │ │ │ - ldr r1, [pc, #204] @ a2ef8 <__cxa_atexit@plt+0x96a20> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r3, [pc, #196] @ a2efc <__cxa_atexit@plt+0x96a24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - add r1, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc a2ec0 <__cxa_atexit@plt+0x969e8> │ │ │ │ - ldr r7, [pc, #164] @ a2f00 <__cxa_atexit@plt+0x96a28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #160] @ a2f04 <__cxa_atexit@plt+0x96a2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #156] @ a2f08 <__cxa_atexit@plt+0x96a30> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r8, r6 │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r8, [r8, #32] │ │ │ │ - str r8, [r8, #20] │ │ │ │ - mov r7, r8 │ │ │ │ - str r1, [r7, #24]! │ │ │ │ - add r3, r8, #44 @ 0x2c │ │ │ │ - str lr, [r8, #12]! │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc a2ee4 <__cxa_atexit@plt+0x96a0c> │ │ │ │ - ldr r2, [pc, #112] @ a2f10 <__cxa_atexit@plt+0x96a38> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r6, #40 @ 0x28 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + ldrdeq r5, [r1, #96]! @ 0x60 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1528 <__cxa_atexit@plt+0x95050> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a1530 <__cxa_atexit@plt+0x95058> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ a2f0c <__cxa_atexit@plt+0x96a34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - mvneq r3, r4, ror #26 │ │ │ │ - @ instruction: 0xffffe2c0 │ │ │ │ - @ instruction: 0xffffe590 │ │ │ │ - @ instruction: 0xffffe4e8 │ │ │ │ - biceq r2, sl, ip, lsr #14 │ │ │ │ - mvneq r3, r8, lsr #26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a2f48 <__cxa_atexit@plt+0x96a70> │ │ │ │ - ldr r2, [pc, #28] @ a2f54 <__cxa_atexit@plt+0x96a7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ - @ instruction: 0x01e13c90 │ │ │ │ - @ instruction: 0x01ca2694 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a2fc4 <__cxa_atexit@plt+0x96aec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a2fd0 <__cxa_atexit@plt+0x96af8> │ │ │ │ - ldr lr, [pc, #84] @ a2fe0 <__cxa_atexit@plt+0x96b08> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #76] @ a2fe4 <__cxa_atexit@plt+0x96b0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ a2fe8 <__cxa_atexit@plt+0x96b10> │ │ │ │ + mvneq r5, ip, lsl #13 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a156c <__cxa_atexit@plt+0x95094> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a1574 <__cxa_atexit@plt+0x9509c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mvneq r5, r8, asr #12 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a15b0 <__cxa_atexit@plt+0x950d8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a15b8 <__cxa_atexit@plt+0x950e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - mvneq r3, r4, lsl #24 │ │ │ │ - mvneq r3, r8, asr ip │ │ │ │ - strheq r2, [sl, #112] @ 0x70 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub sl, r5, #20 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi a3098 <__cxa_atexit@plt+0x96bc0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a30a4 <__cxa_atexit@plt+0x96bcc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #144] @ a30b4 <__cxa_atexit@plt+0x96bdc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr lr, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - sub r1, r6, #19 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r1, [pc, #112] @ a30b8 <__cxa_atexit@plt+0x96be0> │ │ │ │ + mvneq r5, r4, lsl #12 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a15f4 <__cxa_atexit@plt+0x9511c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a15fc <__cxa_atexit@plt+0x95124> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #104] @ a30bc <__cxa_atexit@plt+0x96be4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - ldr r1, [pc, #96] @ a30c0 <__cxa_atexit@plt+0x96be8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str r8, [r2, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #84] @ a30c4 <__cxa_atexit@plt+0x96bec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r3, r2 │ │ │ │ - str r0, [r3, #28]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r2, [r2, #24] │ │ │ │ - mov r5, sl │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r2 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mvneq r5, r0, asr #11 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1638 <__cxa_atexit@plt+0x95160> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a1640 <__cxa_atexit@plt+0x95168> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, ror fp │ │ │ │ - strdeq r3, [r1, #228]! @ 0xe4 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - biceq r2, sl, r4, ror #13 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi a3144 <__cxa_atexit@plt+0x96c6c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a3150 <__cxa_atexit@plt+0x96c78> │ │ │ │ - ldr lr, [pc, #100] @ a3160 <__cxa_atexit@plt+0x96c88> │ │ │ │ + mvneq r5, ip, ror r5 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a1688 <__cxa_atexit@plt+0x951b0> │ │ │ │ + ldr r7, [pc, #52] @ a169c <__cxa_atexit@plt+0x951c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq a167c <__cxa_atexit@plt+0x951a4> │ │ │ │ + mov r7, sl │ │ │ │ + b a16ac <__cxa_atexit@plt+0x951d4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ a16a0 <__cxa_atexit@plt+0x951c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r3, sl, ip, lsl #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq a170c <__cxa_atexit@plt+0x95234> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne a1758 <__cxa_atexit@plt+0x95280> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq a17c4 <__cxa_atexit@plt+0x952ec> │ │ │ │ + cmp r3, #4 │ │ │ │ + beq a17a4 <__cxa_atexit@plt+0x952cc> │ │ │ │ + cmp r3, #5 │ │ │ │ + bne a182c <__cxa_atexit@plt+0x95354> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a1874 <__cxa_atexit@plt+0x9539c> │ │ │ │ + ldr lr, [pc, #420] @ a18a4 <__cxa_atexit@plt+0x953cc> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ a3164 <__cxa_atexit@plt+0x96c8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldm r9, {r0, r1, r2, r8, r9} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r5, [pc, #68] @ a3168 <__cxa_atexit@plt+0x96c90> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr lr, [pc, #64] @ a316c <__cxa_atexit@plt+0x96c94> │ │ │ │ + ldr r8, [pc, #416] @ a18a8 <__cxa_atexit@plt+0x953d0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b a1848 <__cxa_atexit@plt+0x95370> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a1874 <__cxa_atexit@plt+0x9539c> │ │ │ │ + ldr lr, [pc, #360] @ a188c <__cxa_atexit@plt+0x953b4> │ │ │ │ add lr, pc, lr │ │ │ │ - add r3, r3, #8 │ │ │ │ - stm r3, {r0, r1, r2, r8} │ │ │ │ - add r8, r5, #2 │ │ │ │ - add sl, lr, #1 │ │ │ │ - mov r5, ip │ │ │ │ - b bcc1e0 <__cxa_atexit@plt+0xbbfd08> │ │ │ │ + ldr r8, [pc, #356] @ a1890 <__cxa_atexit@plt+0x953b8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a1874 <__cxa_atexit@plt+0x9539c> │ │ │ │ + ldr lr, [pc, #316] @ a18ac <__cxa_atexit@plt+0x953d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #312] @ a18b0 <__cxa_atexit@plt+0x953d8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a1874 <__cxa_atexit@plt+0x9539c> │ │ │ │ + ldr lr, [pc, #228] @ a189c <__cxa_atexit@plt+0x953c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #224] @ a18a0 <__cxa_atexit@plt+0x953c8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b a1848 <__cxa_atexit@plt+0x95370> │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a1884 <__cxa_atexit@plt+0x953ac> │ │ │ │ + ldr lr, [pc, #220] @ a18b4 <__cxa_atexit@plt+0x953dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #216] @ a18b8 <__cxa_atexit@plt+0x953e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #212] @ a18bc <__cxa_atexit@plt+0x953e4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #20]! │ │ │ │ + str r1, [r6, #28] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a1874 <__cxa_atexit@plt+0x9539c> │ │ │ │ + ldr lr, [pc, #84] @ a1894 <__cxa_atexit@plt+0x953bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #80] @ a1898 <__cxa_atexit@plt+0x953c0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + b a1878 <__cxa_atexit@plt+0x953a0> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + strdeq r5, [r1, #128]! @ 0x80 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + ldrdeq r5, [r1, #120]! @ 0x78 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + mvneq r5, r4, ror #16 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + mvneq r5, r0, lsr #18 │ │ │ │ + @ instruction: 0xfffffcfc │ │ │ │ + strheq r5, [r1, #132]! @ 0x84 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + mvneq r5, r8, asr #16 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a18f8 <__cxa_atexit@plt+0x95420> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a1900 <__cxa_atexit@plt+0x95428> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + strheq r5, [r1, #44]! @ 0x2c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a193c <__cxa_atexit@plt+0x95464> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a1944 <__cxa_atexit@plt+0x9546c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x01e13a94 │ │ │ │ - biceq r2, sl, r4, asr #12 │ │ │ │ - biceq r1, sl, r0, lsr fp │ │ │ │ - biceq r2, sl, r8, lsr r6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r9, r4 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a3238 <__cxa_atexit@plt+0x96d60> │ │ │ │ - ldr r1, [r9, #804] @ 0x324 │ │ │ │ - add r6, r3, #56 @ 0x38 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a3240 <__cxa_atexit@plt+0x96d68> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r4, [r7, #11] │ │ │ │ - ldr fp, [r7, #15] │ │ │ │ - sub r0, r6, #35 @ 0x23 │ │ │ │ - ldr ip, [pc, #144] @ a3258 <__cxa_atexit@plt+0x96d80> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #32]! │ │ │ │ - ldr r1, [pc, #136] @ a325c <__cxa_atexit@plt+0x96d84> │ │ │ │ + mvneq r5, r8, ror r2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1980 <__cxa_atexit@plt+0x954a8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a1988 <__cxa_atexit@plt+0x954b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r2, #-12] │ │ │ │ - str r3, [r2, #-8] │ │ │ │ - str r0, [r2, #-4] │ │ │ │ - ldr ip, [pc, #120] @ a3260 <__cxa_atexit@plt+0x96d88> │ │ │ │ - add ip, pc, ip │ │ │ │ - sub r2, r6, #51 @ 0x33 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r4, [r3, #24] │ │ │ │ - sub r0, r6, #42 @ 0x2a │ │ │ │ - ldr sl, [pc, #88] @ a3264 <__cxa_atexit@plt+0x96d8c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [pc, #84] @ a3268 <__cxa_atexit@plt+0x96d90> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r5, r4, lsr r2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a19c4 <__cxa_atexit@plt+0x954ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a19cc <__cxa_atexit@plt+0x954f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - sub r4, r3, #28 │ │ │ │ - stm r4, {r1, r8, sl} │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str ip, [r3, #-12] │ │ │ │ - stmdb r3, {r0, fp} │ │ │ │ - mov r4, r9 │ │ │ │ - mov r8, lr │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r3 │ │ │ │ - b a3248 <__cxa_atexit@plt+0x96d70> │ │ │ │ - mov r5, #56 @ 0x38 │ │ │ │ - str r5, [r9, #828] @ 0x33c │ │ │ │ - ldr r0, [r9, #-8] │ │ │ │ - mov r4, r9 │ │ │ │ - mov r5, r2 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - mvneq r3, r8, ror #26 │ │ │ │ - @ instruction: 0xfffff5b0 │ │ │ │ - mvneq r3, ip, lsl #21 │ │ │ │ - mvneq r3, r0, ror #27 │ │ │ │ - biceq r2, sl, ip, lsr r5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + strdeq r5, [r1, #16]! │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a329c <__cxa_atexit@plt+0x96dc4> │ │ │ │ - ldr r2, [pc, #28] @ a32ac <__cxa_atexit@plt+0x96dd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ + bhi a1a08 <__cxa_atexit@plt+0x95530> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a1a10 <__cxa_atexit@plt+0x95538> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bb9c38 <__cxa_atexit@plt+0xbad760> │ │ │ │ - ldr r7, [pc, #12] @ a32b0 <__cxa_atexit@plt+0x96dd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq r2, sl, r0, lsr #10 │ │ │ │ - strdeq r2, [sl, #72] @ 0x48 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ a32d4 <__cxa_atexit@plt+0x96dfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b bb9d28 <__cxa_atexit@plt+0xbad850> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrdeq r2, [sl, #68] @ 0x44 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mvneq r5, ip, lsr #3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1a7c <__cxa_atexit@plt+0x955a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a335c <__cxa_atexit@plt+0x96e84> │ │ │ │ - ldr r2, [pc, #104] @ a3368 <__cxa_atexit@plt+0x96e90> │ │ │ │ + bcc a1a88 <__cxa_atexit@plt+0x955b0> │ │ │ │ + ldr r2, [pc, #84] @ a1a98 <__cxa_atexit@plt+0x955c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #100] @ a336c <__cxa_atexit@plt+0x96e94> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #96] @ a3370 <__cxa_atexit@plt+0x96e98> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #92] @ a3374 <__cxa_atexit@plt+0x96e9c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #35 @ 0x23 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - mov r0, r3 │ │ │ │ - str r9, [r0, #20]! │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff350 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - @ instruction: 0xfffff3a4 │ │ │ │ - @ instruction: 0xfffff3ac │ │ │ │ - ldm r5, {r2, r8} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a33ac <__cxa_atexit@plt+0x96ed4> │ │ │ │ - ldr r1, [pc, #44] @ a33c0 <__cxa_atexit@plt+0x96ee8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ + ldr r1, [pc, #80] @ a1a9c <__cxa_atexit@plt+0x955c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b b2e08 <__cxa_atexit@plt+0xa6930> │ │ │ │ - ldr r7, [pc, #16] @ a33c4 <__cxa_atexit@plt+0x96eec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r2, r8, r9} │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq r2, sl, ip, lsl #9 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + mvneq r5, r8, asr r1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a3418 <__cxa_atexit@plt+0x96f40> │ │ │ │ - ldr r1, [pc, #60] @ a3430 <__cxa_atexit@plt+0x96f58> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ + bhi a1ad8 <__cxa_atexit@plt+0x95600> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a1ae0 <__cxa_atexit@plt+0x95608> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r2 │ │ │ │ - b b2e08 <__cxa_atexit@plt+0xa6930> │ │ │ │ - ldr r7, [pc, #20] @ a3434 <__cxa_atexit@plt+0x96f5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r2, sl, r0, lsr #8 │ │ │ │ - strdeq r2, [sl, #48] @ 0x30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a3484 <__cxa_atexit@plt+0x96fac> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [pc, #168] @ a3508 <__cxa_atexit@plt+0x97030> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldrdeq r5, [r1, #12]! │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a34e8 <__cxa_atexit@plt+0x97010> │ │ │ │ - ldr r2, [pc, #168] @ a3520 <__cxa_atexit@plt+0x97048> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ + bhi a1b1c <__cxa_atexit@plt+0x95644> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a1b24 <__cxa_atexit@plt+0x9564c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bb9c38 <__cxa_atexit@plt+0xbad760> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a34f8 <__cxa_atexit@plt+0x97020> │ │ │ │ - ldr sl, [pc, #116] @ a3510 <__cxa_atexit@plt+0x97038> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #112] @ a3514 <__cxa_atexit@plt+0x9703c> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r3, #13 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [pc, #100] @ a3518 <__cxa_atexit@plt+0x97040> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #96] @ a351c <__cxa_atexit@plt+0x97044> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - sub r2, r3, #3 │ │ │ │ - str sl, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - add r2, lr, #2 │ │ │ │ - str ip, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - mov r6, r3 │ │ │ │ - b bb9c38 <__cxa_atexit@plt+0xbad760> │ │ │ │ - ldr r7, [pc, #28] @ a350c <__cxa_atexit@plt+0x97034> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r3, r4, lsr #15 │ │ │ │ - ldrdeq r2, [sl, #36] @ 0x24 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - biceq r2, sl, ip, ror r3 │ │ │ │ - strheq r3, [r1, #124]! @ 0x7c │ │ │ │ - mvneq r3, r8, asr #22 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ a3540 <__cxa_atexit@plt+0x97068> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b bb9d28 <__cxa_atexit@plt+0xbad850> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ a3560 <__cxa_atexit@plt+0x97088> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - strheq r3, [r1, #96]! @ 0x60 │ │ │ │ - ldrdeq r2, [sl, #32] │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0x01e15098 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a35d8 <__cxa_atexit@plt+0x97100> │ │ │ │ - ldr r3, [pc, #96] @ a35e8 <__cxa_atexit@plt+0x97110> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq a35c8 <__cxa_atexit@plt+0x970f0> │ │ │ │ - ldr r2, [pc, #80] @ a35ec <__cxa_atexit@plt+0x97114> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr r9, [sl, #3] │ │ │ │ - ldr r3, [sl, #7] │ │ │ │ - ldr r0, [sl, #11] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov sl, r3 │ │ │ │ - b b2e08 <__cxa_atexit@plt+0xa6930> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a35f0 <__cxa_atexit@plt+0x97118> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - biceq r2, sl, r0, ror r2 │ │ │ │ - biceq r2, sl, r4, asr #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldmib r5, {r3, r8} │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi a3634 <__cxa_atexit@plt+0x9715c> │ │ │ │ - ldr r2, [pc, #36] @ a364c <__cxa_atexit@plt+0x97174> │ │ │ │ + bhi a1b6c <__cxa_atexit@plt+0x95694> │ │ │ │ + ldr r2, [pc, #52] @ a1b80 <__cxa_atexit@plt+0x956a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - stm r5, {r1, r2, r3} │ │ │ │ - b b2e08 <__cxa_atexit@plt+0xa6930> │ │ │ │ - ldr r7, [pc, #20] @ a3650 <__cxa_atexit@plt+0x97178> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + stmdb r3, {r2, r9, sl} │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a1b64 <__cxa_atexit@plt+0x9568c> │ │ │ │ + b a1b90 <__cxa_atexit@plt+0x956b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ a1b84 <__cxa_atexit@plt+0x956ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r8, r9} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - biceq r2, sl, r4, lsl #4 │ │ │ │ - ldrdeq r2, [sl, #40] @ 0x28 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b b3560 <__cxa_atexit@plt+0xa7088> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r3, sl, ip, lsr #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a36ec <__cxa_atexit@plt+0x97214> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a36f4 <__cxa_atexit@plt+0x9721c> │ │ │ │ - ldr r1, [pc, #112] @ a3710 <__cxa_atexit@plt+0x97238> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #108] @ a3714 <__cxa_atexit@plt+0x9723c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #104] @ a3718 <__cxa_atexit@plt+0x97240> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq a1bf8 <__cxa_atexit@plt+0x95720> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne a1c18 <__cxa_atexit@plt+0x95740> │ │ │ │ + bic r6, r3, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r6, #3 │ │ │ │ + beq a1c50 <__cxa_atexit@plt+0x95778> │ │ │ │ + cmp r6, #4 │ │ │ │ + beq a1c38 <__cxa_atexit@plt+0x95760> │ │ │ │ + cmp r6, #5 │ │ │ │ + bne a1ca4 <__cxa_atexit@plt+0x957cc> │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc a1cd4 <__cxa_atexit@plt+0x957fc> │ │ │ │ + ldr r0, [pc, #264] @ a1cfc <__cxa_atexit@plt+0x95824> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b a1cb8 <__cxa_atexit@plt+0x957e0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc a1cd4 <__cxa_atexit@plt+0x957fc> │ │ │ │ + ldr r0, [pc, #224] @ a1cf0 <__cxa_atexit@plt+0x95818> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + b a1cbc <__cxa_atexit@plt+0x957e4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc a1cd4 <__cxa_atexit@plt+0x957fc> │ │ │ │ + ldr r0, [pc, #188] @ a1cec <__cxa_atexit@plt+0x95814> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + b a1cbc <__cxa_atexit@plt+0x957e4> │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc a1cd4 <__cxa_atexit@plt+0x957fc> │ │ │ │ + ldr r0, [pc, #172] @ a1cf8 <__cxa_atexit@plt+0x95820> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b a1cb8 <__cxa_atexit@plt+0x957e0> │ │ │ │ + add r6, r9, #48 @ 0x30 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc a1ce4 <__cxa_atexit@plt+0x9580c> │ │ │ │ + ldr lr, [pc, #156] @ a1d00 <__cxa_atexit@plt+0x95828> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #100] @ a371c <__cxa_atexit@plt+0x97244> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - sub r1, r6, #3 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r9} │ │ │ │ - ldr r0, [pc, #80] @ a3720 <__cxa_atexit@plt+0x97248> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - ldr r0, [pc, #72] @ a3724 <__cxa_atexit@plt+0x9724c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - add r8, lr, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b bcc1e0 <__cxa_atexit@plt+0xbbfd08> │ │ │ │ - mov r6, r2 │ │ │ │ - b a36fc <__cxa_atexit@plt+0x97224> │ │ │ │ - mov r7, #8 │ │ │ │ + ldr r0, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr sl, [pc, #144] @ a1d04 <__cxa_atexit@plt+0x9582c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #28] │ │ │ │ + add lr, r9, #32 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + str r7, [r9, #44] @ 0x2c │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r8, #20]! │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc a1cd4 <__cxa_atexit@plt+0x957fc> │ │ │ │ + ldr r0, [pc, #60] @ a1cf4 <__cxa_atexit@plt+0x9581c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a370c <__cxa_atexit@plt+0x97234> │ │ │ │ + mov r7, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + b a1cd8 <__cxa_atexit@plt+0x95800> │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a1d40 <__cxa_atexit@plt+0x95868> │ │ │ │ + ldr r3, [pc, #40] @ a1d58 <__cxa_atexit@plt+0x95880> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ a1d5c <__cxa_atexit@plt+0x95884> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r2, sl, r0, asr #4 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq r1, sl, r4, lsr #22 │ │ │ │ - mvneq r3, r4, lsr #15 │ │ │ │ - @ instruction: 0x01e13794 │ │ │ │ - mvneq r3, ip, lsl #11 │ │ │ │ - strdeq r2, [sl, #24] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ a3754 <__cxa_atexit@plt+0x9727c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a374c <__cxa_atexit@plt+0x97274> │ │ │ │ - b a3764 <__cxa_atexit@plt+0x9728c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + strdeq r4, [r1, #228]! @ 0xe4 │ │ │ │ + ldrdeq r3, [sl, #76] @ 0x4c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1d98 <__cxa_atexit@plt+0x958c0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a1da0 <__cxa_atexit@plt+0x958c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - biceq r2, sl, r8, asr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a378c <__cxa_atexit@plt+0x972b4> │ │ │ │ - ldr r3, [pc, #128] @ a37f8 <__cxa_atexit@plt+0x97320> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a37e0 <__cxa_atexit@plt+0x97308> │ │ │ │ - b a3814 <__cxa_atexit@plt+0x9733c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a37e8 <__cxa_atexit@plt+0x97310> │ │ │ │ - ldr lr, [pc, #88] @ a37fc <__cxa_atexit@plt+0x97324> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [pc, #72] @ a3800 <__cxa_atexit@plt+0x97328> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #68] @ a3804 <__cxa_atexit@plt+0x9732c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add r2, lr, #2 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + mvneq r4, ip, lsl lr │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1ddc <__cxa_atexit@plt+0x95904> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a1de4 <__cxa_atexit@plt+0x9590c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldrdeq r4, [r1, #216]! @ 0xd8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1e20 <__cxa_atexit@plt+0x95948> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a1e28 <__cxa_atexit@plt+0x95950> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - biceq r2, sl, r0, lsl #2 │ │ │ │ - strheq r3, [r1, #72]! @ 0x48 │ │ │ │ - mvneq r3, r8, asr #16 │ │ │ │ - biceq r2, sl, r8, lsl #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a3880 <__cxa_atexit@plt+0x973a8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0x01e14d94 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a38d4 <__cxa_atexit@plt+0x973fc> │ │ │ │ - ldr r2, [pc, #208] @ a3908 <__cxa_atexit@plt+0x97430> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #204] @ a390c <__cxa_atexit@plt+0x97434> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [pc, #200] @ a3910 <__cxa_atexit@plt+0x97438> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #196] @ a3914 <__cxa_atexit@plt+0x9743c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #192] @ a3918 <__cxa_atexit@plt+0x97440> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmda r5, {r0, r2, r8} │ │ │ │ - ldr r0, [pc, #176] @ a391c <__cxa_atexit@plt+0x97444> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - add r8, sl, #2 │ │ │ │ - add sl, lr, #1 │ │ │ │ + bhi a1e64 <__cxa_atexit@plt+0x9598c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a1e6c <__cxa_atexit@plt+0x95994> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bcc1e0 <__cxa_atexit@plt+0xbbfd08> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r4, r0, asr sp │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1ed8 <__cxa_atexit@plt+0x95a00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a38e8 <__cxa_atexit@plt+0x97410> │ │ │ │ - ldr lr, [pc, #100] @ a38fc <__cxa_atexit@plt+0x97424> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [pc, #84] @ a3900 <__cxa_atexit@plt+0x97428> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #80] @ a3904 <__cxa_atexit@plt+0x9742c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add r2, lr, #2 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a1ee4 <__cxa_atexit@plt+0x95a0c> │ │ │ │ + ldr r2, [pc, #84] @ a1ef4 <__cxa_atexit@plt+0x95a1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ a1ef8 <__cxa_atexit@plt+0x95a20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + strdeq r4, [r1, #204]! @ 0xcc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1f34 <__cxa_atexit@plt+0x95a5c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a1f3c <__cxa_atexit@plt+0x95a64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r4, r0, lsl #25 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1f78 <__cxa_atexit@plt+0x95aa0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a1f80 <__cxa_atexit@plt+0x95aa8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r4, ip, lsr ip │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1fbc <__cxa_atexit@plt+0x95ae4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a1fc4 <__cxa_atexit@plt+0x95aec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strdeq r4, [r1, #184]! @ 0xb8 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a200c <__cxa_atexit@plt+0x95b34> │ │ │ │ + ldr r2, [pc, #52] @ a2020 <__cxa_atexit@plt+0x95b48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + stmdb r3, {r2, r9, sl} │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a2004 <__cxa_atexit@plt+0x95b2c> │ │ │ │ + b a2030 <__cxa_atexit@plt+0x95b58> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a38f8 <__cxa_atexit@plt+0x97420> │ │ │ │ + ldr r7, [pc, #16] @ a2024 <__cxa_atexit@plt+0x95b4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq r1, sl, r4, lsr #29 │ │ │ │ - biceq r2, sl, r0, ror r0 │ │ │ │ - mvneq r3, r4, asr #7 │ │ │ │ - mvneq r3, r0, asr r7 │ │ │ │ - @ instruction: 0xffffedc8 │ │ │ │ - biceq r1, sl, ip, lsr pc │ │ │ │ - biceq r1, sl, r0, lsr #30 │ │ │ │ - biceq r1, sl, ip, lsl #8 │ │ │ │ - mvneq r3, r4, lsl #12 │ │ │ │ - strdeq r3, [r1, #88]! @ 0x58 │ │ │ │ - biceq r2, sl, r8, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a39a4 <__cxa_atexit@plt+0x974cc> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r3, sl, r4, lsl r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + and r6, r2, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq a2098 <__cxa_atexit@plt+0x95bc0> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne a20b8 <__cxa_atexit@plt+0x95be0> │ │ │ │ + bic r6, r2, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + cmp r6, #3 │ │ │ │ + beq a20f0 <__cxa_atexit@plt+0x95c18> │ │ │ │ + cmp r6, #4 │ │ │ │ + beq a20d8 <__cxa_atexit@plt+0x95c00> │ │ │ │ + cmp r6, #5 │ │ │ │ + bne a2140 <__cxa_atexit@plt+0x95c68> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc a2174 <__cxa_atexit@plt+0x95c9c> │ │ │ │ + ldr r1, [pc, #264] @ a219c <__cxa_atexit@plt+0x95cc4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b a2154 <__cxa_atexit@plt+0x95c7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc a39ac <__cxa_atexit@plt+0x974d4> │ │ │ │ - ldr r1, [pc, #112] @ a39c8 <__cxa_atexit@plt+0x974f0> │ │ │ │ + bcc a2174 <__cxa_atexit@plt+0x95c9c> │ │ │ │ + ldr r1, [pc, #224] @ a2190 <__cxa_atexit@plt+0x95cb8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #108] @ a39cc <__cxa_atexit@plt+0x974f4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #104] @ a39d0 <__cxa_atexit@plt+0x974f8> │ │ │ │ + ldr r2, [r2, #2] │ │ │ │ + b a2158 <__cxa_atexit@plt+0x95c80> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a2174 <__cxa_atexit@plt+0x95c9c> │ │ │ │ + ldr r1, [pc, #188] @ a218c <__cxa_atexit@plt+0x95cb4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + b a2158 <__cxa_atexit@plt+0x95c80> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc a2174 <__cxa_atexit@plt+0x95c9c> │ │ │ │ + ldr r1, [pc, #172] @ a2198 <__cxa_atexit@plt+0x95cc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b a2154 <__cxa_atexit@plt+0x95c7c> │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc a2184 <__cxa_atexit@plt+0x95cac> │ │ │ │ + ldr lr, [pc, #156] @ a21a0 <__cxa_atexit@plt+0x95cc8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #100] @ a39d4 <__cxa_atexit@plt+0x974fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - sub r1, r6, #3 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r9} │ │ │ │ - ldr r0, [pc, #80] @ a39d8 <__cxa_atexit@plt+0x97500> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - ldr r0, [pc, #72] @ a39dc <__cxa_atexit@plt+0x97504> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - add r8, lr, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b bcc1e0 <__cxa_atexit@plt+0xbbfd08> │ │ │ │ - mov r6, r2 │ │ │ │ - b a39b4 <__cxa_atexit@plt+0x974dc> │ │ │ │ - mov r7, #8 │ │ │ │ + ldr r1, [r2, #1] │ │ │ │ + ldr r2, [r2, #5] │ │ │ │ + ldr sl, [pc, #144] @ a21a4 <__cxa_atexit@plt+0x95ccc> │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #36 @ 0x24 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r2, r8, r9} │ │ │ │ + str r7, [r3, #24] │ │ │ │ + mov r8, r3 │ │ │ │ + str sl, [r8, #28]! │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc a2174 <__cxa_atexit@plt+0x95c9c> │ │ │ │ + ldr r1, [pc, #64] @ a2194 <__cxa_atexit@plt+0x95cbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r2, #1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a39c4 <__cxa_atexit@plt+0x974ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - biceq r1, sl, r8, lsl #31 │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - biceq r1, sl, ip, ror #16 │ │ │ │ - mvneq r3, ip, ror #9 │ │ │ │ - ldrdeq r3, [r1, #76]! @ 0x4c │ │ │ │ - ldrdeq r3, [r1, #36]! @ 0x24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + b a2178 <__cxa_atexit@plt+0x95ca0> │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a3a18 <__cxa_atexit@plt+0x97540> │ │ │ │ - ldr r3, [pc, #40] @ a3a30 <__cxa_atexit@plt+0x97558> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a2220 <__cxa_atexit@plt+0x95d48> │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a2230 <__cxa_atexit@plt+0x95d58> │ │ │ │ + ldr r3, [pc, #132] @ a225c <__cxa_atexit@plt+0x95d84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #128] @ a2260 <__cxa_atexit@plt+0x95d88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #124] @ a2264 <__cxa_atexit@plt+0x95d8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a2214 <__cxa_atexit@plt+0x95d3c> │ │ │ │ + mov r5, r2 │ │ │ │ + b a2030 <__cxa_atexit@plt+0x95b58> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a3a34 <__cxa_atexit@plt+0x9755c> │ │ │ │ + ldr r7, [pc, #76] @ a2274 <__cxa_atexit@plt+0x95d9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - mvneq r3, r4, lsl #12 │ │ │ │ - biceq r1, sl, r4, asr #30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a3a70 <__cxa_atexit@plt+0x97598> │ │ │ │ - ldr r3, [pc, #40] @ a3a88 <__cxa_atexit@plt+0x975b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a3a8c <__cxa_atexit@plt+0x975b4> │ │ │ │ + ldr r7, [pc, #48] @ a2268 <__cxa_atexit@plt+0x95d90> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r5, [pc, #44] @ a226c <__cxa_atexit@plt+0x95d94> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #40] @ a2270 <__cxa_atexit@plt+0x95d98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #1 │ │ │ │ + add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e1359c │ │ │ │ - strdeq r1, [sl, #224] @ 0xe0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + biceq r3, sl, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + mvneq r4, r8, lsl #20 │ │ │ │ + strdeq r2, [sl, #240] @ 0xf0 │ │ │ │ + biceq r2, sl, r4, ror #31 │ │ │ │ + mvneq r4, r8, lsr #19 │ │ │ │ + biceq r3, sl, r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc a3ac8 <__cxa_atexit@plt+0x975f0> │ │ │ │ - ldr r3, [pc, #40] @ a3ae0 <__cxa_atexit@plt+0x97608> │ │ │ │ + bcc a22b0 <__cxa_atexit@plt+0x95dd8> │ │ │ │ + ldr r3, [pc, #40] @ a22c8 <__cxa_atexit@plt+0x95df0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a3ae4 <__cxa_atexit@plt+0x9760c> │ │ │ │ + ldr r7, [pc, #20] @ a22cc <__cxa_atexit@plt+0x95df4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r0, asr #10 │ │ │ │ - stlexbeq r1, ip, [sl] │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mvneq r4, r8, lsl #27 │ │ │ │ + biceq r2, sl, r8, ror pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc a3b20 <__cxa_atexit@plt+0x97648> │ │ │ │ - ldr r3, [pc, #40] @ a3b38 <__cxa_atexit@plt+0x97660> │ │ │ │ + bcc a2308 <__cxa_atexit@plt+0x95e30> │ │ │ │ + ldr r3, [pc, #40] @ a2320 <__cxa_atexit@plt+0x95e48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a3b3c <__cxa_atexit@plt+0x97664> │ │ │ │ + ldr r7, [pc, #20] @ a2324 <__cxa_atexit@plt+0x95e4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r1, #64]! @ 0x40 │ │ │ │ - biceq r1, sl, r8, asr #28 │ │ │ │ + mvneq r4, ip, lsr #26 │ │ │ │ + biceq r2, sl, r4, lsr pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc a3b78 <__cxa_atexit@plt+0x976a0> │ │ │ │ - ldr r3, [pc, #40] @ a3b90 <__cxa_atexit@plt+0x976b8> │ │ │ │ + bcc a2360 <__cxa_atexit@plt+0x95e88> │ │ │ │ + ldr r3, [pc, #40] @ a2378 <__cxa_atexit@plt+0x95ea0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a3b94 <__cxa_atexit@plt+0x976bc> │ │ │ │ + ldr r7, [pc, #20] @ a237c <__cxa_atexit@plt+0x95ea4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e1349c │ │ │ │ - strdeq r1, [sl, #212] @ 0xd4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mvneq r4, r0, ror #25 │ │ │ │ + strdeq r2, [sl, #224] @ 0xe0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc a3bd0 <__cxa_atexit@plt+0x976f8> │ │ │ │ - ldr r3, [pc, #40] @ a3be8 <__cxa_atexit@plt+0x97710> │ │ │ │ + bcc a23b8 <__cxa_atexit@plt+0x95ee0> │ │ │ │ + ldr r3, [pc, #40] @ a23d0 <__cxa_atexit@plt+0x95ef8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a3bec <__cxa_atexit@plt+0x97714> │ │ │ │ + ldr r7, [pc, #20] @ a23d4 <__cxa_atexit@plt+0x95efc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r8, asr #8 │ │ │ │ - biceq r1, sl, r0, lsr #27 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mvneq r4, r8, ror ip │ │ │ │ + biceq r2, sl, ip, lsr #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc a3c28 <__cxa_atexit@plt+0x97750> │ │ │ │ - ldr r3, [pc, #40] @ a3c40 <__cxa_atexit@plt+0x97768> │ │ │ │ + bcc a2410 <__cxa_atexit@plt+0x95f38> │ │ │ │ + ldr r3, [pc, #40] @ a2428 <__cxa_atexit@plt+0x95f50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a3c44 <__cxa_atexit@plt+0x9776c> │ │ │ │ + ldr r7, [pc, #20] @ a242c <__cxa_atexit@plt+0x95f54> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r1, #56]! @ 0x38 │ │ │ │ - biceq r1, sl, ip, asr #26 │ │ │ │ + mvneq r4, ip, lsl ip │ │ │ │ + biceq r2, sl, r8, ror #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc a3c80 <__cxa_atexit@plt+0x977a8> │ │ │ │ - ldr r3, [pc, #40] @ a3c98 <__cxa_atexit@plt+0x977c0> │ │ │ │ + bcc a2468 <__cxa_atexit@plt+0x95f90> │ │ │ │ + ldr r3, [pc, #40] @ a2480 <__cxa_atexit@plt+0x95fa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a3c9c <__cxa_atexit@plt+0x977c4> │ │ │ │ + ldr r7, [pc, #20] @ a2484 <__cxa_atexit@plt+0x95fac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, r4, lsl #7 │ │ │ │ - strdeq r1, [sl, #200] @ 0xc8 │ │ │ │ - @ instruction: 0x01b2abd6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01b2ac05 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01b2ac3a │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01b2ac69 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r3, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01b2ac9f │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r4, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01b2acd3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r5, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01b2acfd │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01b2ad32 │ │ │ │ + ldrdeq r4, [r1, #180]! @ 0xb4 │ │ │ │ + biceq r2, sl, r4, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #20] @ a3d8c <__cxa_atexit@plt+0x978b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #12] @ a3d90 <__cxa_atexit@plt+0x978b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 115524 <__cxa_atexit@plt+0x10904c> │ │ │ │ - @ instruction: 0x01e1329c │ │ │ │ - @ instruction: 0x01e13294 │ │ │ │ - biceq r1, sl, r0, lsr #25 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr sl, [pc, #16] @ a3dc0 <__cxa_atexit@plt+0x978e8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, #12] @ a3dc4 <__cxa_atexit@plt+0x978ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - @ instruction: 0x01ca1c90 │ │ │ │ - mvneq r2, ip, ror #29 │ │ │ │ - biceq r1, sl, r8, lsl #25 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a3e10 <__cxa_atexit@plt+0x97938> │ │ │ │ - ldr r3, [pc, #52] @ a3e28 <__cxa_atexit@plt+0x97950> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #48] @ a3e2c <__cxa_atexit@plt+0x97954> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ a3e30 <__cxa_atexit@plt+0x97958> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldr r7, [pc, #28] @ a3e34 <__cxa_atexit@plt+0x9795c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r1, sl, r0, ror #24 │ │ │ │ - stlexheq r2, ip, [r1] │ │ │ │ - biceq r1, sl, r8, asr ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ a3e6c <__cxa_atexit@plt+0x97994> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a24b8 <__cxa_atexit@plt+0x95fe0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a24c0 <__cxa_atexit@plt+0x95fe8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ a3e70 <__cxa_atexit@plt+0x97998> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r0, ror #28 │ │ │ │ - @ instruction: 0x01e12d90 │ │ │ │ + strdeq r4, [r1, #108]! @ 0x6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3ee0 <__cxa_atexit@plt+0x97a08> │ │ │ │ - ldr r3, [pc, #92] @ a3ef0 <__cxa_atexit@plt+0x97a18> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a256c <__cxa_atexit@plt+0x96094> │ │ │ │ + ldr r3, [pc, #144] @ a2574 <__cxa_atexit@plt+0x9609c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq a3ec0 <__cxa_atexit@plt+0x979e8> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r7, #10 │ │ │ │ - bne a3ed0 <__cxa_atexit@plt+0x979f8> │ │ │ │ - ldr r7, [pc, #60] @ a3ef4 <__cxa_atexit@plt+0x97a1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + beq a253c <__cxa_atexit@plt+0x96064> │ │ │ │ + ldr r1, [pc, #112] @ a2578 <__cxa_atexit@plt+0x960a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq a254c <__cxa_atexit@plt+0x96074> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne a2564 <__cxa_atexit@plt+0x9608c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a3efc <__cxa_atexit@plt+0x97a24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a3ef8 <__cxa_atexit@plt+0x97a20> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ a257c <__cxa_atexit@plt+0x960a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq r2, [r1, #208]! @ 0xd0 │ │ │ │ - ldrdeq r1, [sl, #180] @ 0xb4 │ │ │ │ - mvneq r2, r8, lsl #26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + strheq r4, [r1, #104]! @ 0x68 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ a3f30 <__cxa_atexit@plt+0x97a58> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ a3f34 <__cxa_atexit@plt+0x97a5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r2, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #10 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01e12d98 │ │ │ │ - mvneq r2, r8, asr #25 │ │ │ │ - biceq r1, sl, ip, ror fp │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a3f80 <__cxa_atexit@plt+0x97aa8> │ │ │ │ - ldr r3, [pc, #52] @ a3f98 <__cxa_atexit@plt+0x97ac0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #48] @ a3f9c <__cxa_atexit@plt+0x97ac4> │ │ │ │ - add sl, pc, sl │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ a25ec <__cxa_atexit@plt+0x96114> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ a3fa0 <__cxa_atexit@plt+0x97ac8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldr r7, [pc, #28] @ a3fa4 <__cxa_atexit@plt+0x97acc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq a25c4 <__cxa_atexit@plt+0x960ec> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne a25e0 <__cxa_atexit@plt+0x96108> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r1, sl, r4, asr fp │ │ │ │ - mvneq r2, ip, lsr #26 │ │ │ │ - biceq r1, sl, ip, asr #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ a25f0 <__cxa_atexit@plt+0x96118> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + mvneq r4, r4, lsr r6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ a3fdc <__cxa_atexit@plt+0x97b04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ a3fe0 <__cxa_atexit@plt+0x97b08> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a2624 <__cxa_atexit@plt+0x9614c> │ │ │ │ + ldr r3, [pc, #32] @ a2630 <__cxa_atexit@plt+0x96158> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + strdeq r4, [r1, #92]! @ 0x5c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a266c <__cxa_atexit@plt+0x96194> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a2674 <__cxa_atexit@plt+0x9619c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r1, #192]! @ 0xc0 │ │ │ │ - mvneq r2, r0, lsr #24 │ │ │ │ + mvneq r4, r8, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a4014 <__cxa_atexit@plt+0x97b3c> │ │ │ │ - ldr r3, [pc, #28] @ a401c <__cxa_atexit@plt+0x97b44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + bhi a26ac <__cxa_atexit@plt+0x961d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ a26b4 <__cxa_atexit@plt+0x961dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r4, r8, lsl #10 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi a2738 <__cxa_atexit@plt+0x96260> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a2744 <__cxa_atexit@plt+0x9626c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ a2754 <__cxa_atexit@plt+0x9627c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1732e30 <__cxa_atexit@plt+0x1726958> │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [pc, #72] @ a2758 <__cxa_atexit@plt+0x96280> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ a275c <__cxa_atexit@plt+0x96284> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ a2760 <__cxa_atexit@plt+0x96288> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ a4060 <__cxa_atexit@plt+0x97b88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r3, [pc, #36] @ a4064 <__cxa_atexit@plt+0x97b8c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #20] @ a4068 <__cxa_atexit@plt+0x97b90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 1986194 <__cxa_atexit@plt+0x1979cbc> │ │ │ │ - mvneq r2, ip, ror #31 │ │ │ │ - mvneq r2, r8, lsr #23 │ │ │ │ - strdeq r2, [r1, #224]! @ 0xe0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strheq r4, [r1, #72]! @ 0x48 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + strdeq r4, [r1, #68]! @ 0x44 │ │ │ │ + mvneq r4, r8, lsr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a40b0 <__cxa_atexit@plt+0x97bd8> │ │ │ │ - ldr r3, [pc, #48] @ a40c0 <__cxa_atexit@plt+0x97be8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #36] @ a40c4 <__cxa_atexit@plt+0x97bec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r3, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a2798 <__cxa_atexit@plt+0x962c0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ a27a0 <__cxa_atexit@plt+0x962c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r4, ip, lsl r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a2824 <__cxa_atexit@plt+0x9634c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a2830 <__cxa_atexit@plt+0x96358> │ │ │ │ + ldr lr, [pc, #104] @ a2840 <__cxa_atexit@plt+0x96368> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ a2844 <__cxa_atexit@plt+0x9636c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ a2848 <__cxa_atexit@plt+0x96370> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ a284c <__cxa_atexit@plt+0x96374> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x01b2aa3a │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + mvneq r4, r0, lsr #8 │ │ │ │ + mvneq r4, ip, ror #7 │ │ │ │ + mvneq r4, r8, asr #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4108 <__cxa_atexit@plt+0x97c30> │ │ │ │ - ldr r3, [pc, #44] @ a4118 <__cxa_atexit@plt+0x97c40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi a28c8 <__cxa_atexit@plt+0x963f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a28d4 <__cxa_atexit@plt+0x963fc> │ │ │ │ + ldr lr, [pc, #100] @ a28e4 <__cxa_atexit@plt+0x9640c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ a28e8 <__cxa_atexit@plt+0x96410> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ a28ec <__cxa_atexit@plt+0x96414> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - strheq r1, [sl, #148] @ 0x94 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + mvneq r4, r8, lsl r3 │ │ │ │ + @ instruction: 0x01e14698 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a29c4 <__cxa_atexit@plt+0x964ec> │ │ │ │ + ldr lr, [pc, #212] @ a29e4 <__cxa_atexit@plt+0x9650c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a29b4 <__cxa_atexit@plt+0x964dc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc a29cc <__cxa_atexit@plt+0x964f4> │ │ │ │ + ldr lr, [pc, #152] @ a29e8 <__cxa_atexit@plt+0x96510> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ a29ec <__cxa_atexit@plt+0x96514> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ a29f0 <__cxa_atexit@plt+0x96518> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + mvneq r4, r4, ror #11 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a2a78 <__cxa_atexit@plt+0x965a0> │ │ │ │ + ldr lr, [pc, #108] @ a2a84 <__cxa_atexit@plt+0x965ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ a2a88 <__cxa_atexit@plt+0x965b0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ a2a8c <__cxa_atexit@plt+0x965b4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + mvneq r4, ip, lsl r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a4188 <__cxa_atexit@plt+0x97cb0> │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi a2b20 <__cxa_atexit@plt+0x96648> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc a4190 <__cxa_atexit@plt+0x97cb8> │ │ │ │ - ldr r5, [pc, #88] @ a41ac <__cxa_atexit@plt+0x97cd4> │ │ │ │ + bcc a2b2c <__cxa_atexit@plt+0x96654> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ a2b3c <__cxa_atexit@plt+0x96664> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ a2b40 <__cxa_atexit@plt+0x96668> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #84] @ a41b0 <__cxa_atexit@plt+0x97cd8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #80] @ a41b4 <__cxa_atexit@plt+0x97cdc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - mov r5, r2 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ a2b44 <__cxa_atexit@plt+0x9666c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ mov r8, r1 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ mov r6, r3 │ │ │ │ - b a4198 <__cxa_atexit@plt+0x97cc0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a41a8 <__cxa_atexit@plt+0x97cd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r1, sl, ip, asr #18 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x01b2a979 │ │ │ │ - biceq r1, sl, ip, lsl r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a41dc <__cxa_atexit@plt+0x97d04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ - biceq r1, sl, r0, ror #16 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4218 <__cxa_atexit@plt+0x97d40> │ │ │ │ - ldr r3, [pc, #40] @ a4230 <__cxa_atexit@plt+0x97d58> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a4234 <__cxa_atexit@plt+0x97d5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, ror #20 │ │ │ │ - ldrdeq r1, [sl, #132] @ 0x84 │ │ │ │ + mvneq r4, r8, ror #8 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a4270 <__cxa_atexit@plt+0x97d98> │ │ │ │ - ldr r2, [pc, #36] @ a4278 <__cxa_atexit@plt+0x97da0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a427c <__cxa_atexit@plt+0x97da4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + bhi a2b94 <__cxa_atexit@plt+0x966bc> │ │ │ │ + ldr r2, [pc, #56] @ a2b9c <__cxa_atexit@plt+0x966c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a2ba0 <__cxa_atexit@plt+0x966c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a2ba4 <__cxa_atexit@plt+0x966cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r8, asr #18 │ │ │ │ - mvneq r2, r0, asr #27 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r6, r5, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi a4334 <__cxa_atexit@plt+0x97e5c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a433c <__cxa_atexit@plt+0x97e64> │ │ │ │ - ldr r3, [pc, #160] @ a4354 <__cxa_atexit@plt+0x97e7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #156] @ a4358 <__cxa_atexit@plt+0x97e80> │ │ │ │ + biceq r2, sl, r4, lsr r7 │ │ │ │ + mvneq r4, r4, lsr r0 │ │ │ │ + @ instruction: 0x01e14090 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a2bf4 <__cxa_atexit@plt+0x9671c> │ │ │ │ + ldr r2, [pc, #56] @ a2bfc <__cxa_atexit@plt+0x96724> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq a4308 <__cxa_atexit@plt+0x97e30> │ │ │ │ - str r9, [r3] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne a4318 <__cxa_atexit@plt+0x97e40> │ │ │ │ - ldr r3, [pc, #112] @ a435c <__cxa_atexit@plt+0x97e84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a432c <__cxa_atexit@plt+0x97e54> │ │ │ │ - b a43d4 <__cxa_atexit@plt+0x97efc> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a2c00 <__cxa_atexit@plt+0x96728> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a2c04 <__cxa_atexit@plt+0x9672c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ a4364 <__cxa_atexit@plt+0x97e8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + biceq r2, sl, r0, asr #13 │ │ │ │ + ldrdeq r3, [r1, #244]! @ 0xf4 │ │ │ │ + mvneq r4, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a2c54 <__cxa_atexit@plt+0x9677c> │ │ │ │ + ldr r2, [pc, #56] @ a2c5c <__cxa_atexit@plt+0x96784> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a2c60 <__cxa_atexit@plt+0x96788> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a2c64 <__cxa_atexit@plt+0x9678c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + biceq r2, sl, ip, asr #12 │ │ │ │ + mvneq r3, r4, ror pc │ │ │ │ + ldrdeq r3, [r1, #240]! @ 0xf0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a2cb4 <__cxa_atexit@plt+0x967dc> │ │ │ │ + ldr r2, [pc, #56] @ a2cbc <__cxa_atexit@plt+0x967e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a2cc0 <__cxa_atexit@plt+0x967e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a2cc4 <__cxa_atexit@plt+0x967ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, r7 │ │ │ │ - b a4344 <__cxa_atexit@plt+0x97e6c> │ │ │ │ + ldrdeq r2, [sl, #88] @ 0x58 │ │ │ │ + mvneq r3, r4, lsl pc │ │ │ │ + mvneq r3, r0, ror pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r1, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a2da8 <__cxa_atexit@plt+0x968d0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc a2db0 <__cxa_atexit@plt+0x968d8> │ │ │ │ + ldr lr, [pc, #220] @ a2dd8 <__cxa_atexit@plt+0x96900> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #216] @ a2ddc <__cxa_atexit@plt+0x96904> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r8, [r1, #8] │ │ │ │ + ldr sl, [r1, #12] │ │ │ │ + ldr r7, [r1, #16] │ │ │ │ + ldr r1, [r1, #20] │ │ │ │ + mov r9, r3 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi a2dcc <__cxa_atexit@plt+0x968f4> │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc a2dc4 <__cxa_atexit@plt+0x968ec> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r1, r8 │ │ │ │ + ldr r8, [pc, #128] @ a2de0 <__cxa_atexit@plt+0x96908> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r5, r5, #20 │ │ │ │ + stm r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #116] @ a2de4 <__cxa_atexit@plt+0x9690c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #96] @ a2de8 <__cxa_atexit@plt+0x96910> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r2, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r6, r3 │ │ │ │ + b a2db8 <__cxa_atexit@plt+0x968e0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ a4360 <__cxa_atexit@plt+0x97e88> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - biceq r1, sl, ip, lsr #15 │ │ │ │ - mvneq r2, r4, lsr r9 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + mvneq r3, r0, lsr #29 │ │ │ │ + mvneq r4, r4, ror #3 │ │ │ │ + @ instruction: 0xfffff8c8 │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a43a8 <__cxa_atexit@plt+0x97ed0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ a43c4 <__cxa_atexit@plt+0x97eec> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a2e38 <__cxa_atexit@plt+0x96960> │ │ │ │ + ldr r2, [pc, #56] @ a2e40 <__cxa_atexit@plt+0x96968> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a43bc <__cxa_atexit@plt+0x97ee4> │ │ │ │ - b a43d4 <__cxa_atexit@plt+0x97efc> │ │ │ │ - ldr r7, [pc, #24] @ a43c8 <__cxa_atexit@plt+0x97ef0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a2e44 <__cxa_atexit@plt+0x9696c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a2e48 <__cxa_atexit@plt+0x96970> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r2, r4, lsr #17 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #180] @ a4490 <__cxa_atexit@plt+0x97fb8> │ │ │ │ + biceq r2, sl, r0, asr #8 │ │ │ │ + @ instruction: 0x01e13d90 │ │ │ │ + mvneq r3, ip, ror #27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a2e98 <__cxa_atexit@plt+0x969c0> │ │ │ │ + ldr r2, [pc, #56] @ a2ea0 <__cxa_atexit@plt+0x969c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #176] @ a4494 <__cxa_atexit@plt+0x97fbc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a4428 <__cxa_atexit@plt+0x97f50> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [r7, #4]! │ │ │ │ - str r2, [r7] │ │ │ │ - ands r0, r3, #3 │ │ │ │ - beq a446c <__cxa_atexit@plt+0x97f94> │ │ │ │ - str r3, [r7] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne a447c <__cxa_atexit@plt+0x97fa4> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - bne a43e4 <__cxa_atexit@plt+0x97f0c> │ │ │ │ - b a4464 <__cxa_atexit@plt+0x97f8c> │ │ │ │ - ldr r3, [pc, #104] @ a4498 <__cxa_atexit@plt+0x97fc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a4464 <__cxa_atexit@plt+0x97f8c> │ │ │ │ - ldr r3, [pc, #80] @ a449c <__cxa_atexit@plt+0x97fc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #68] @ a44a0 <__cxa_atexit@plt+0x97fc8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a2ea4 <__cxa_atexit@plt+0x969cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a2ea8 <__cxa_atexit@plt+0x969d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ a44a4 <__cxa_atexit@plt+0x97fcc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + biceq r2, sl, ip, asr #7 │ │ │ │ + mvneq r3, r0, lsr sp │ │ │ │ + mvneq r3, ip, lsl #27 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r8, r5, #24 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi a2f50 <__cxa_atexit@plt+0x96a78> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a2f5c <__cxa_atexit@plt+0x96a84> │ │ │ │ + ldr lr, [pc, #144] @ a2f6c <__cxa_atexit@plt+0x96a94> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #136] @ a2f70 <__cxa_atexit@plt+0x96a98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + sub r0, r6, #9 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #100] @ a2f74 <__cxa_atexit@plt+0x96a9c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r3, [r2, #8] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + tst r1, #3 │ │ │ │ + beq a2f40 <__cxa_atexit@plt+0x96a68> │ │ │ │ + mov r5, r8 │ │ │ │ + mov r7, r1 │ │ │ │ + b a2f80 <__cxa_atexit@plt+0x96aa8> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffffec │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - mvneq r2, r4, asr #23 │ │ │ │ - ldrdeq r2, [r1, #112]! @ 0x70 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a44e8 <__cxa_atexit@plt+0x98010> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ a4504 <__cxa_atexit@plt+0x9802c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a44fc <__cxa_atexit@plt+0x98024> │ │ │ │ - b a43d4 <__cxa_atexit@plt+0x97efc> │ │ │ │ - ldr r7, [pc, #24] @ a4508 <__cxa_atexit@plt+0x98030> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - mvneq r2, r4, ror #14 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ a4534 <__cxa_atexit@plt+0x9805c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ a4538 <__cxa_atexit@plt+0x98060> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq r2, [r1, #164]! @ 0xa4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a455c <__cxa_atexit@plt+0x98084> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0xfffffbbc │ │ │ │ + strheq r3, [r1, #204]! @ 0xcc │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov r2, r7 │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne a45a4 <__cxa_atexit@plt+0x980cc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + beq a2fe8 <__cxa_atexit@plt+0x96b10> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne a3090 <__cxa_atexit@plt+0x96bb8> │ │ │ │ + bic r3, r2, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r3, #3 │ │ │ │ + str r8, [sp] │ │ │ │ + beq a3150 <__cxa_atexit@plt+0x96c78> │ │ │ │ + add ip, r6, #12 │ │ │ │ + cmp r3, #4 │ │ │ │ + beq a313c <__cxa_atexit@plt+0x96c64> │ │ │ │ + cmp r3, #5 │ │ │ │ + bne a3210 <__cxa_atexit@plt+0x96d38> │ │ │ │ + cmp r0, ip │ │ │ │ + bcc a32c4 <__cxa_atexit@plt+0x96dec> │ │ │ │ + ldr lr, [pc, #924] @ a3380 <__cxa_atexit@plt+0x96ea8> │ │ │ │ + add lr, pc, lr │ │ │ │ + b a3220 <__cxa_atexit@plt+0x96d48> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #12 │ │ │ │ + cmp r0, ip │ │ │ │ + bcc a32c4 <__cxa_atexit@plt+0x96dec> │ │ │ │ + str r8, [sp] │ │ │ │ + ldr lr, [pc, #864] @ a3364 <__cxa_atexit@plt+0x96e8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r2, #2] │ │ │ │ + mov r9, r6 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + add r3, r5, #4 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bcc a4620 <__cxa_atexit@plt+0x98148> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #168] @ a463c <__cxa_atexit@plt+0x98164> │ │ │ │ + bhi a3310 <__cxa_atexit@plt+0x96e38> │ │ │ │ + add ip, r6, #52 @ 0x34 │ │ │ │ + cmp r0, ip │ │ │ │ + bcc a32dc <__cxa_atexit@plt+0x96e04> │ │ │ │ + ldr fp, [pc, #816] @ a3368 <__cxa_atexit@plt+0x96e90> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + mov lr, r4 │ │ │ │ + ldr r8, [r7, #5] │ │ │ │ + ldr r4, [r7, #9] │ │ │ │ + sub r0, ip, #15 │ │ │ │ + ldr r2, [pc, #792] @ a336c <__cxa_atexit@plt+0x96e94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ + stmib r5, {r2, r9} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r0, [pc, #780] @ a3370 <__cxa_atexit@plt+0x96e98> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #16]! │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r4, [r6, #16] │ │ │ │ + str fp, [r6, #20] │ │ │ │ + add r0, r6, #24 │ │ │ │ + stm r0, {r1, r6, r8, sl} │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, r3 │ │ │ │ + b a312c <__cxa_atexit@plt+0x96c54> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #12 │ │ │ │ + cmp r0, ip │ │ │ │ + bcc a32c4 <__cxa_atexit@plt+0x96dec> │ │ │ │ + ldr lr, [pc, #684] @ a3354 <__cxa_atexit@plt+0x96e7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r2, #3] │ │ │ │ + mov r9, r6 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + add fp, r5, #4 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + cmp r3, fp │ │ │ │ + bhi a32f0 <__cxa_atexit@plt+0x96e18> │ │ │ │ + add ip, r6, #52 @ 0x34 │ │ │ │ + cmp r0, ip │ │ │ │ + bcc a32e8 <__cxa_atexit@plt+0x96e10> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r3, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, ip, #15 │ │ │ │ + ldr r8, [pc, #616] @ a3358 <__cxa_atexit@plt+0x96e80> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmib r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #608] @ a335c <__cxa_atexit@plt+0x96e84> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #16]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + ldr r5, [pc, #588] @ a3360 <__cxa_atexit@plt+0x96e88> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ + mov r5, fp │ │ │ │ + mov r6, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + cmp r0, ip │ │ │ │ + bcc a32c4 <__cxa_atexit@plt+0x96dec> │ │ │ │ + ldr lr, [pc, #560] @ a337c <__cxa_atexit@plt+0x96ea4> │ │ │ │ + add lr, pc, lr │ │ │ │ + b a3220 <__cxa_atexit@plt+0x96d48> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a3324 <__cxa_atexit@plt+0x96e4c> │ │ │ │ + mov ip, r7 │ │ │ │ + ldr lr, [pc, #528] @ a3378 <__cxa_atexit@plt+0x96ea0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r2, #1] │ │ │ │ + ldr sl, [r2, #5] │ │ │ │ + mov r9, r6 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + mov r7, ip │ │ │ │ + str ip, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + add ip, r5, #4 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + cmp r2, ip │ │ │ │ + bhi a3340 <__cxa_atexit@plt+0x96e68> │ │ │ │ + mov lr, r4 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a3334 <__cxa_atexit@plt+0x96e5c> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r8, [r7, #5] │ │ │ │ + ldr r4, [r7, #9] │ │ │ │ + sub r0, r3, #15 │ │ │ │ + ldr r2, [pc, #456] @ a3390 <__cxa_atexit@plt+0x96eb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r9} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r0, [pc, #444] @ a3394 <__cxa_atexit@plt+0x96ebc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #28]! │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r4, [r6, #16] │ │ │ │ + ldr r0, [pc, #420] @ a3398 <__cxa_atexit@plt+0x96ec0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r2, r6, #20 │ │ │ │ + stm r2, {r0, r1, r6, r8, sl} │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, ip │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #132] @ a4630 <__cxa_atexit@plt+0x98158> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq a45f4 <__cxa_atexit@plt+0x9811c> │ │ │ │ - str r7, [r3] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne a4600 <__cxa_atexit@plt+0x98128> │ │ │ │ - ldr r2, [pc, #96] @ a4634 <__cxa_atexit@plt+0x9815c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #4]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq a4614 <__cxa_atexit@plt+0x9813c> │ │ │ │ - mov r7, r3 │ │ │ │ - b a43d4 <__cxa_atexit@plt+0x97efc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r1 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + cmp r0, ip │ │ │ │ + bcc a32c4 <__cxa_atexit@plt+0x96dec> │ │ │ │ + ldr lr, [pc, #340] @ a3374 <__cxa_atexit@plt+0x96e9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r2, #1] │ │ │ │ + mov r9, r6 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + add r3, r5, #4 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + bhi a3310 <__cxa_atexit@plt+0x96e38> │ │ │ │ + mov lr, r4 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + add ip, r6, #52 @ 0x34 │ │ │ │ + cmp r0, ip │ │ │ │ + bcc a3304 <__cxa_atexit@plt+0x96e2c> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r8, [r7, #5] │ │ │ │ + ldr r4, [r7, #9] │ │ │ │ + sub r0, ip, #15 │ │ │ │ + ldr r2, [pc, #280] @ a3384 <__cxa_atexit@plt+0x96eac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r0, [pc, #264] @ a3388 <__cxa_atexit@plt+0x96eb0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #16]! │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r4, [r6, #16] │ │ │ │ + ldr r0, [pc, #240] @ a338c <__cxa_atexit@plt+0x96eb4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ + mov r4, lr │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, ip │ │ │ │ + mov r8, r1 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + b a3310 <__cxa_atexit@plt+0x96e38> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, ip │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ a4638 <__cxa_atexit@plt+0x98160> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + mov r4, lr │ │ │ │ + str r6, [lr, #828] @ 0x33c │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, ip │ │ │ │ + ldm sp, {r8, fp} │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b a32d0 <__cxa_atexit@plt+0x96df8> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + mov r4, lr │ │ │ │ + str r6, [lr, #828] @ 0x33c │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + ldm sp, {r8, fp} │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xfffffaa4 │ │ │ │ + mvneq r3, r4, asr lr │ │ │ │ + @ instruction: 0xfffff53c │ │ │ │ + @ instruction: 0xfffff7e4 │ │ │ │ + @ instruction: 0xfffffba8 │ │ │ │ + @ instruction: 0xfffff8c0 │ │ │ │ + strdeq r3, [r1, #224]! @ 0xe0 │ │ │ │ + @ instruction: 0xfffff5d4 │ │ │ │ + @ instruction: 0xfffff9ec │ │ │ │ + @ instruction: 0xfffffb64 │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + ldrdeq r3, [r1, #200]! @ 0xc8 │ │ │ │ + @ instruction: 0xfffff3b8 │ │ │ │ + @ instruction: 0xfffff65c │ │ │ │ + mvneq r3, ip, ror sp │ │ │ │ + @ instruction: 0xfffff460 │ │ │ │ + @ instruction: 0xfffff704 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a33f0 <__cxa_atexit@plt+0x96f18> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a33f8 <__cxa_atexit@plt+0x96f20> │ │ │ │ + ldr r1, [pc, #68] @ a3414 <__cxa_atexit@plt+0x96f3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ a3418 <__cxa_atexit@plt+0x96f40> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - mvneq r2, ip, asr #12 │ │ │ │ - mvneq r2, r4, asr #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b a3400 <__cxa_atexit@plt+0x96f28> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a3410 <__cxa_atexit@plt+0x96f38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq r1, sl, r0, lsr #29 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffff0b4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a4680 <__cxa_atexit@plt+0x981a8> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ a469c <__cxa_atexit@plt+0x981c4> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a3498 <__cxa_atexit@plt+0x96fc0> │ │ │ │ + ldr r2, [pc, #100] @ a34a4 <__cxa_atexit@plt+0x96fcc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a4694 <__cxa_atexit@plt+0x981bc> │ │ │ │ - b a43d4 <__cxa_atexit@plt+0x97efc> │ │ │ │ - ldr r7, [pc, #24] @ a46a0 <__cxa_atexit@plt+0x981c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #96] @ a34a8 <__cxa_atexit@plt+0x96fd0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #88] @ a34ac <__cxa_atexit@plt+0x96fd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r7, sl} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + mov r8, r7 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffa70 │ │ │ │ + @ instruction: 0xfffff084 │ │ │ │ + strdeq r3, [r1, #160]! @ 0xa0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a34e0 <__cxa_atexit@plt+0x97008> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a34e8 <__cxa_atexit@plt+0x97010> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldrdeq r3, [r1, #100]! @ 0x64 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a3594 <__cxa_atexit@plt+0x970bc> │ │ │ │ + ldr r3, [pc, #144] @ a359c <__cxa_atexit@plt+0x970c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a3564 <__cxa_atexit@plt+0x9708c> │ │ │ │ + ldr r1, [pc, #112] @ a35a0 <__cxa_atexit@plt+0x970c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq a3574 <__cxa_atexit@plt+0x9709c> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne a358c <__cxa_atexit@plt+0x970b4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - mvneq r2, ip, asr #11 │ │ │ │ - biceq r1, sl, ip, asr #8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr sl, [pc, #16] @ a46d0 <__cxa_atexit@plt+0x981f8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, #12] @ a46d4 <__cxa_atexit@plt+0x981fc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ a35a4 <__cxa_atexit@plt+0x970cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - biceq r1, sl, ip, lsr r4 │ │ │ │ - ldrdeq r2, [r1, #92]! @ 0x5c │ │ │ │ - biceq r1, sl, ip, lsr #8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a4718 <__cxa_atexit@plt+0x98240> │ │ │ │ - ldr r3, [pc, #44] @ a4730 <__cxa_atexit@plt+0x98258> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ a4734 <__cxa_atexit@plt+0x9825c> │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x01e13690 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ a3614 <__cxa_atexit@plt+0x9713c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 19065a8 <__cxa_atexit@plt+0x18fa0d0> │ │ │ │ - ldr r7, [pc, #24] @ a4738 <__cxa_atexit@plt+0x98260> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq a35ec <__cxa_atexit@plt+0x97114> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne a3608 <__cxa_atexit@plt+0x97130> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r1, sl, r4, lsl #8 │ │ │ │ - strdeq r1, [sl, #56] @ 0x38 │ │ │ │ - biceq r1, sl, ip, asr #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ a4768 <__cxa_atexit@plt+0x98290> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ a476c <__cxa_atexit@plt+0x98294> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ a3618 <__cxa_atexit@plt+0x97140> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r2, ip, lsl #9 │ │ │ │ - @ instruction: 0x01ca1398 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ a479c <__cxa_atexit@plt+0x982c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ a47a0 <__cxa_atexit@plt+0x982c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 19065a8 <__cxa_atexit@plt+0x18fa0d0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - biceq r1, sl, r4, lsl #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + mvneq r3, ip, lsl #12 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a47c4 <__cxa_atexit@plt+0x982ec> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a364c <__cxa_atexit@plt+0x97174> │ │ │ │ + ldr r3, [pc, #32] @ a3658 <__cxa_atexit@plt+0x97180> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ - mvneq r2, r4, lsr r4 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldrdeq r3, [r1, #84]! @ 0x54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a47f8 <__cxa_atexit@plt+0x98320> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ a4800 <__cxa_atexit@plt+0x98328> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi a3694 <__cxa_atexit@plt+0x971bc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ a369c <__cxa_atexit@plt+0x971c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r3, r0, lsr #10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a36d4 <__cxa_atexit@plt+0x971fc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ a36dc <__cxa_atexit@plt+0x97204> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 27411c <__cxa_atexit@plt+0x267c44> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r2, [r1, #48]! @ 0x30 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4854 <__cxa_atexit@plt+0x9837c> │ │ │ │ - ldr r3, [pc, #64] @ a486c <__cxa_atexit@plt+0x98394> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ a4870 <__cxa_atexit@plt+0x98398> │ │ │ │ + mvneq r3, r0, ror #9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi a3768 <__cxa_atexit@plt+0x97290> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a3774 <__cxa_atexit@plt+0x9729c> │ │ │ │ + ldr lr, [pc, #116] @ a3784 <__cxa_atexit@plt+0x972ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ a3788 <__cxa_atexit@plt+0x972b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ a378c <__cxa_atexit@plt+0x972b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ a3790 <__cxa_atexit@plt+0x972b8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ a3794 <__cxa_atexit@plt+0x972bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a4874 <__cxa_atexit@plt+0x9839c> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - strdeq r2, [r1, #112]! @ 0x70 │ │ │ │ - biceq r1, sl, r4, asr #5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a48c4 <__cxa_atexit@plt+0x983ec> │ │ │ │ - ldr r3, [pc, #60] @ a48dc <__cxa_atexit@plt+0x98404> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ a48e0 <__cxa_atexit@plt+0x98408> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #10 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + mvneq r3, r8, lsl #9 │ │ │ │ + ldrdeq r3, [r1, #64]! @ 0x40 │ │ │ │ + mvneq r3, r4, ror #10 │ │ │ │ + mvneq r3, r8, ror r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a37cc <__cxa_atexit@plt+0x972f4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ a37d4 <__cxa_atexit@plt+0x972fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a48e4 <__cxa_atexit@plt+0x9840c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + mvneq r3, r8, ror #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a3858 <__cxa_atexit@plt+0x97380> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a3864 <__cxa_atexit@plt+0x9738c> │ │ │ │ + ldr lr, [pc, #104] @ a3874 <__cxa_atexit@plt+0x9739c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ a3878 <__cxa_atexit@plt+0x973a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ a387c <__cxa_atexit@plt+0x973a4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ a3880 <__cxa_atexit@plt+0x973a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, r4, lsl #15 │ │ │ │ - mvneq r2, r0, lsl #15 │ │ │ │ - biceq r1, sl, r8, asr r2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a4978 <__cxa_atexit@plt+0x984a0> │ │ │ │ - ldr r3, [pc, #152] @ a49a0 <__cxa_atexit@plt+0x984c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq a4968 <__cxa_atexit@plt+0x98490> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a4988 <__cxa_atexit@plt+0x984b0> │ │ │ │ - ldr r8, [pc, #124] @ a49a8 <__cxa_atexit@plt+0x984d0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr lr, [pc, #108] @ a49ac <__cxa_atexit@plt+0x984d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r3, #19 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + mvneq r3, ip, ror #7 │ │ │ │ + strheq r3, [r1, #56]! @ 0x38 │ │ │ │ + @ instruction: 0x01e13394 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi a38fc <__cxa_atexit@plt+0x97424> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a3908 <__cxa_atexit@plt+0x97430> │ │ │ │ + ldr lr, [pc, #100] @ a3918 <__cxa_atexit@plt+0x97440> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ a391c <__cxa_atexit@plt+0x97444> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ a3920 <__cxa_atexit@plt+0x97448> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + mvneq r3, r4, ror #5 │ │ │ │ + mvneq r3, r4, ror #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a3958 <__cxa_atexit@plt+0x97480> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ a3960 <__cxa_atexit@plt+0x97488> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r3, ip, asr r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a39e8 <__cxa_atexit@plt+0x97510> │ │ │ │ + ldr lr, [pc, #108] @ a39f0 <__cxa_atexit@plt+0x97518> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a39d0 <__cxa_atexit@plt+0x974f8> │ │ │ │ + ldr r3, [pc, #64] @ a39f4 <__cxa_atexit@plt+0x9751c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a39e0 <__cxa_atexit@plt+0x97508> │ │ │ │ + b a3a38 <__cxa_atexit@plt+0x97560> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a49a4 <__cxa_atexit@plt+0x984cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ a3a2c <__cxa_atexit@plt+0x97554> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq a3a24 <__cxa_atexit@plt+0x9754c> │ │ │ │ + b a3a38 <__cxa_atexit@plt+0x97560> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne a3ac4 <__cxa_atexit@plt+0x975ec> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a3b28 <__cxa_atexit@plt+0x97650> │ │ │ │ + ldr lr, [pc, #232] @ a3b5c <__cxa_atexit@plt+0x97684> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #228] @ a3b60 <__cxa_atexit@plt+0x97688> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ a3b64 <__cxa_atexit@plt+0x9768c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ a3b68 <__cxa_atexit@plt+0x97690> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a3b3c <__cxa_atexit@plt+0x97664> │ │ │ │ + ldr r1, [pc, #120] @ a3b50 <__cxa_atexit@plt+0x97678> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ a3b54 <__cxa_atexit@plt+0x9767c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ a3b58 <__cxa_atexit@plt+0x97680> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov fp, ip │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq r1, sl, r8, lsr #3 │ │ │ │ - mvneq r2, r0, lsl #14 │ │ │ │ - strdeq r2, [r1, #96]! @ 0x60 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + mvneq r3, r8, lsr r4 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0x01e13190 │ │ │ │ + mvneq r3, r4, asr r1 │ │ │ │ + mvneq r3, r0, lsr r1 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a4a08 <__cxa_atexit@plt+0x98530> │ │ │ │ - ldr r8, [pc, #64] @ a4a14 <__cxa_atexit@plt+0x9853c> │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi a3bfc <__cxa_atexit@plt+0x97724> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a3c08 <__cxa_atexit@plt+0x97730> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ a3c18 <__cxa_atexit@plt+0x97740> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #60] @ a4a18 <__cxa_atexit@plt+0x98540> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r2, r8, asr r6 │ │ │ │ - mvneq r2, r4, asr r6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4a68 <__cxa_atexit@plt+0x98590> │ │ │ │ - ldr r3, [pc, #60] @ a4a80 <__cxa_atexit@plt+0x985a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ a4a84 <__cxa_atexit@plt+0x985ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #10 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a4a88 <__cxa_atexit@plt+0x985b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ a3c1c <__cxa_atexit@plt+0x97744> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ a3c20 <__cxa_atexit@plt+0x97748> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, ip, ror #11 │ │ │ │ - ldrdeq r2, [r1, #92]! @ 0x5c │ │ │ │ - strheq r1, [sl, #12] │ │ │ │ + mvneq r3, ip, lsl #7 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a4b10 <__cxa_atexit@plt+0x98638> │ │ │ │ - ldr r2, [pc, #132] @ a4b2c <__cxa_atexit@plt+0x98654> │ │ │ │ + bhi a3c70 <__cxa_atexit@plt+0x97798> │ │ │ │ + ldr r2, [pc, #56] @ a3c78 <__cxa_atexit@plt+0x977a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ a4b30 <__cxa_atexit@plt+0x98658> │ │ │ │ + ldr r1, [pc, #48] @ a3c7c <__cxa_atexit@plt+0x977a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a4b04 <__cxa_atexit@plt+0x9862c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a4b18 <__cxa_atexit@plt+0x98640> │ │ │ │ - ldr r3, [pc, #84] @ a4b34 <__cxa_atexit@plt+0x9865c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #80] @ a4b38 <__cxa_atexit@plt+0x98660> │ │ │ │ + ldr r1, [pc, #40] @ a3c80 <__cxa_atexit@plt+0x977a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + biceq r1, sl, r8, asr r6 │ │ │ │ + mvneq r2, r8, asr pc │ │ │ │ + strheq r2, [r1, #244]! @ 0xf4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a3cd0 <__cxa_atexit@plt+0x977f8> │ │ │ │ + ldr r2, [pc, #56] @ a3cd8 <__cxa_atexit@plt+0x97800> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a3cdc <__cxa_atexit@plt+0x97804> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a3ce0 <__cxa_atexit@plt+0x97808> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - mvneq r2, r8, ror #1 │ │ │ │ - biceq r1, sl, ip, asr r0 │ │ │ │ - mvneq r2, r8, lsl r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a4b80 <__cxa_atexit@plt+0x986a8> │ │ │ │ - ldr r2, [pc, #44] @ a4b8c <__cxa_atexit@plt+0x986b4> │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r1, sl, r4, ror #11 │ │ │ │ + strdeq r2, [r1, #232]! @ 0xe8 │ │ │ │ + mvneq r2, r4, asr pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a3d30 <__cxa_atexit@plt+0x97858> │ │ │ │ + ldr r2, [pc, #56] @ a3d38 <__cxa_atexit@plt+0x97860> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ a4b90 <__cxa_atexit@plt+0x986b8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a3d3c <__cxa_atexit@plt+0x97864> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, r2, #2 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a3d40 <__cxa_atexit@plt+0x97868> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq r0, [sl, #252] @ 0xfc │ │ │ │ - @ instruction: 0x01e12198 │ │ │ │ - strheq r0, [sl, #240] @ 0xf0 │ │ │ │ + biceq r1, sl, r0, ror r5 │ │ │ │ + stlexheq r2, r8, [r1] │ │ │ │ + strdeq r2, [r1, #228]! @ 0xe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a4c00 <__cxa_atexit@plt+0x98728> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a4c0c <__cxa_atexit@plt+0x98734> │ │ │ │ - ldr r1, [pc, #84] @ a4c1c <__cxa_atexit@plt+0x98744> │ │ │ │ + bhi a3d90 <__cxa_atexit@plt+0x978b8> │ │ │ │ + ldr r2, [pc, #56] @ a3d98 <__cxa_atexit@plt+0x978c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a3d9c <__cxa_atexit@plt+0x978c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ a4c20 <__cxa_atexit@plt+0x98748> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #64] @ a4c24 <__cxa_atexit@plt+0x9874c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #56] @ a4c28 <__cxa_atexit@plt+0x98750> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a3da0 <__cxa_atexit@plt+0x978c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - mov r6, r2 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + strdeq r1, [sl, #76] @ 0x4c │ │ │ │ + mvneq r2, r8, lsr lr │ │ │ │ + stlexheq r2, r4, [r1] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r1, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a3e84 <__cxa_atexit@plt+0x979ac> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc a3e8c <__cxa_atexit@plt+0x979b4> │ │ │ │ + ldr lr, [pc, #220] @ a3eb4 <__cxa_atexit@plt+0x979dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #216] @ a3eb8 <__cxa_atexit@plt+0x979e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r8, [r1, #8] │ │ │ │ + ldr sl, [r1, #12] │ │ │ │ + ldr r7, [r1, #16] │ │ │ │ + ldr r1, [r1, #20] │ │ │ │ + mov r9, r3 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi a3ea8 <__cxa_atexit@plt+0x979d0> │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc a3ea0 <__cxa_atexit@plt+0x979c8> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r1, r8 │ │ │ │ + ldr r8, [pc, #128] @ a3ebc <__cxa_atexit@plt+0x979e4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r5, r5, #20 │ │ │ │ + stm r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #116] @ a3ec0 <__cxa_atexit@plt+0x979e8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #96] @ a3ec4 <__cxa_atexit@plt+0x979ec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r2, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r6, r3 │ │ │ │ + b a3e94 <__cxa_atexit@plt+0x979bc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r1, #244]! @ 0xf4 │ │ │ │ - mvneq r2, r4, lsl r0 │ │ │ │ - mvneq r2, r8, lsr r0 │ │ │ │ - ldrdeq r2, [r1, #0]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + mvneq r2, r4, asr #27 │ │ │ │ + mvneq r3, r8, lsl #2 │ │ │ │ + @ instruction: 0xfffff814 │ │ │ │ + @ instruction: 0xfffffb08 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a4cac <__cxa_atexit@plt+0x987d4> │ │ │ │ - ldr lr, [pc, #128] @ a4ccc <__cxa_atexit@plt+0x987f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r1, [pc, #116] @ a4cd0 <__cxa_atexit@plt+0x987f8> │ │ │ │ + bhi a3f14 <__cxa_atexit@plt+0x97a3c> │ │ │ │ + ldr r2, [pc, #56] @ a3f1c <__cxa_atexit@plt+0x97a44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a3f20 <__cxa_atexit@plt+0x97a48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq a4ca0 <__cxa_atexit@plt+0x987c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a4cb8 <__cxa_atexit@plt+0x987e0> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ a4cd4 <__cxa_atexit@plt+0x987fc> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a3f24 <__cxa_atexit@plt+0x97a4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - mvneq r1, r0, asr #30 │ │ │ │ - mvneq r2, r4, ror r0 │ │ │ │ + biceq r1, sl, r4, ror #6 │ │ │ │ + strheq r2, [r1, #196]! @ 0xc4 │ │ │ │ + mvneq r2, r0, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a4d14 <__cxa_atexit@plt+0x9883c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ a4d20 <__cxa_atexit@plt+0x98848> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a3f74 <__cxa_atexit@plt+0x97a9c> │ │ │ │ + ldr r2, [pc, #56] @ a3f7c <__cxa_atexit@plt+0x97aa4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a3f80 <__cxa_atexit@plt+0x97aa8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ a3f84 <__cxa_atexit@plt+0x97aac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + strdeq r1, [sl, #32] │ │ │ │ + mvneq r2, r4, asr ip │ │ │ │ + strheq r2, [r1, #192]! @ 0xc0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r8, r5, #24 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi a4024 <__cxa_atexit@plt+0x97b4c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a4030 <__cxa_atexit@plt+0x97b58> │ │ │ │ + ldr lr, [pc, #136] @ a4040 <__cxa_atexit@plt+0x97b68> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #128] @ a4044 <__cxa_atexit@plt+0x97b6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + sub r1, r6, #9 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #92] @ a4048 <__cxa_atexit@plt+0x97b70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4018 <__cxa_atexit@plt+0x97b40> │ │ │ │ + mov r5, r8 │ │ │ │ + b a4054 <__cxa_atexit@plt+0x97b7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbbc │ │ │ │ + mvneq r2, r0, ror #23 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov r2, r7 │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq a40bc <__cxa_atexit@plt+0x97be4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne a4164 <__cxa_atexit@plt+0x97c8c> │ │ │ │ + bic r3, r2, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r3, #3 │ │ │ │ + str r8, [sp] │ │ │ │ + beq a4224 <__cxa_atexit@plt+0x97d4c> │ │ │ │ + add ip, r6, #12 │ │ │ │ + cmp r3, #4 │ │ │ │ + beq a4210 <__cxa_atexit@plt+0x97d38> │ │ │ │ + cmp r3, #5 │ │ │ │ + bne a42e4 <__cxa_atexit@plt+0x97e0c> │ │ │ │ + cmp r0, ip │ │ │ │ + bcc a4398 <__cxa_atexit@plt+0x97ec0> │ │ │ │ + ldr lr, [pc, #924] @ a4454 <__cxa_atexit@plt+0x97f7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + b a42f4 <__cxa_atexit@plt+0x97e1c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #12 │ │ │ │ + cmp r0, ip │ │ │ │ + bcc a4398 <__cxa_atexit@plt+0x97ec0> │ │ │ │ + str r8, [sp] │ │ │ │ + ldr lr, [pc, #864] @ a4438 <__cxa_atexit@plt+0x97f60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r2, #2] │ │ │ │ + mov r9, r6 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + add r3, r5, #4 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + bhi a43e4 <__cxa_atexit@plt+0x97f0c> │ │ │ │ + add ip, r6, #52 @ 0x34 │ │ │ │ + cmp r0, ip │ │ │ │ + bcc a43b0 <__cxa_atexit@plt+0x97ed8> │ │ │ │ + ldr fp, [pc, #816] @ a443c <__cxa_atexit@plt+0x97f64> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + mov lr, r4 │ │ │ │ + ldr r8, [r7, #5] │ │ │ │ + ldr r4, [r7, #9] │ │ │ │ + sub r0, ip, #15 │ │ │ │ + ldr r2, [pc, #792] @ a4440 <__cxa_atexit@plt+0x97f68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r9} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r0, [pc, #780] @ a4444 <__cxa_atexit@plt+0x97f6c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #16]! │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r4, [r6, #16] │ │ │ │ + str fp, [r6, #20] │ │ │ │ + add r0, r6, #24 │ │ │ │ + stm r0, {r1, r6, r8, sl} │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, r3 │ │ │ │ + b a4200 <__cxa_atexit@plt+0x97d28> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #12 │ │ │ │ + cmp r0, ip │ │ │ │ + bcc a4398 <__cxa_atexit@plt+0x97ec0> │ │ │ │ + ldr lr, [pc, #684] @ a4428 <__cxa_atexit@plt+0x97f50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r2, #3] │ │ │ │ + mov r9, r6 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + add fp, r5, #4 │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + cmp r3, fp │ │ │ │ + bhi a43c4 <__cxa_atexit@plt+0x97eec> │ │ │ │ + add ip, r6, #52 @ 0x34 │ │ │ │ + cmp r0, ip │ │ │ │ + bcc a43bc <__cxa_atexit@plt+0x97ee4> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r3, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, ip, #15 │ │ │ │ + ldr r8, [pc, #616] @ a442c <__cxa_atexit@plt+0x97f54> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmib r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #608] @ a4430 <__cxa_atexit@plt+0x97f58> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #16]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + ldr r5, [pc, #588] @ a4434 <__cxa_atexit@plt+0x97f5c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ + mov r5, fp │ │ │ │ + mov r6, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + cmp r0, ip │ │ │ │ + bcc a4398 <__cxa_atexit@plt+0x97ec0> │ │ │ │ + ldr lr, [pc, #560] @ a4450 <__cxa_atexit@plt+0x97f78> │ │ │ │ + add lr, pc, lr │ │ │ │ + b a42f4 <__cxa_atexit@plt+0x97e1c> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a43f8 <__cxa_atexit@plt+0x97f20> │ │ │ │ + mov ip, r7 │ │ │ │ + ldr lr, [pc, #528] @ a444c <__cxa_atexit@plt+0x97f74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r2, #1] │ │ │ │ + ldr sl, [r2, #5] │ │ │ │ + mov r9, r6 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + mov r7, ip │ │ │ │ + str ip, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + add ip, r5, #4 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + cmp r2, ip │ │ │ │ + bhi a4414 <__cxa_atexit@plt+0x97f3c> │ │ │ │ + mov lr, r4 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a4408 <__cxa_atexit@plt+0x97f30> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r8, [r7, #5] │ │ │ │ + ldr r4, [r7, #9] │ │ │ │ + sub r0, r3, #15 │ │ │ │ + ldr r2, [pc, #456] @ a4464 <__cxa_atexit@plt+0x97f8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r9} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r0, [pc, #444] @ a4468 <__cxa_atexit@plt+0x97f90> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #28]! │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r4, [r6, #16] │ │ │ │ + ldr r0, [pc, #420] @ a446c <__cxa_atexit@plt+0x97f94> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r2, r6, #20 │ │ │ │ + stm r2, {r0, r1, r6, r8, sl} │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, ip │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + cmp r0, ip │ │ │ │ + bcc a4398 <__cxa_atexit@plt+0x97ec0> │ │ │ │ + ldr lr, [pc, #340] @ a4448 <__cxa_atexit@plt+0x97f70> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r2, #1] │ │ │ │ + mov r9, r6 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + add r3, r5, #4 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + bhi a43e4 <__cxa_atexit@plt+0x97f0c> │ │ │ │ + mov lr, r4 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + add ip, r6, #52 @ 0x34 │ │ │ │ + cmp r0, ip │ │ │ │ + bcc a43d8 <__cxa_atexit@plt+0x97f00> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r8, [r7, #5] │ │ │ │ + ldr r4, [r7, #9] │ │ │ │ + sub r0, ip, #15 │ │ │ │ + ldr r2, [pc, #280] @ a4458 <__cxa_atexit@plt+0x97f80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r0, [pc, #264] @ a445c <__cxa_atexit@plt+0x97f84> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #16]! │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r4, [r6, #16] │ │ │ │ + ldr r0, [pc, #240] @ a4460 <__cxa_atexit@plt+0x97f88> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, ip │ │ │ │ + mov r8, r1 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r1, [r1, #252]! @ 0xfc │ │ │ │ - biceq r0, sl, ip, lsl lr │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + b a43e4 <__cxa_atexit@plt+0x97f0c> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, ip │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + mov r4, lr │ │ │ │ + str r6, [lr, #828] @ 0x33c │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, ip │ │ │ │ + ldm sp, {r8, fp} │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b a43a4 <__cxa_atexit@plt+0x97ecc> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + mov r4, lr │ │ │ │ + str r6, [lr, #828] @ 0x33c │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + ldm sp, {r8, fp} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffaac │ │ │ │ + mvneq r2, r0, lsl #27 │ │ │ │ + @ instruction: 0xfffff490 │ │ │ │ + @ instruction: 0xfffff784 │ │ │ │ + @ instruction: 0xfffffbb0 │ │ │ │ + @ instruction: 0xfffff860 │ │ │ │ + mvneq r2, ip, lsl lr │ │ │ │ + @ instruction: 0xfffff528 │ │ │ │ + @ instruction: 0xfffff9f4 │ │ │ │ + @ instruction: 0xfffffb6c │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + mvneq r2, r4, lsl #24 │ │ │ │ + @ instruction: 0xfffff30c │ │ │ │ + @ instruction: 0xfffff5fc │ │ │ │ + mvneq r2, r8, lsr #25 │ │ │ │ + @ instruction: 0xfffff3b4 │ │ │ │ + @ instruction: 0xfffff6a4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a4d5c <__cxa_atexit@plt+0x98884> │ │ │ │ - ldr r3, [pc, #36] @ a4d6c <__cxa_atexit@plt+0x98894> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [pc, #12] @ a4d70 <__cxa_atexit@plt+0x98898> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a44c4 <__cxa_atexit@plt+0x97fec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a44cc <__cxa_atexit@plt+0x97ff4> │ │ │ │ + ldr r1, [pc, #68] @ a44e8 <__cxa_atexit@plt+0x98010> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ a44ec <__cxa_atexit@plt+0x98014> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b a44d4 <__cxa_atexit@plt+0x97ffc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ a44e4 <__cxa_atexit@plt+0x9800c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strdeq r0, [sl, #212] @ 0xd4 │ │ │ │ ldrdeq r0, [sl, #208] @ 0xd0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffff008 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #132] @ a4e10 <__cxa_atexit@plt+0x98938> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq a4dc8 <__cxa_atexit@plt+0x988f0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a4dd0 <__cxa_atexit@plt+0x988f8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #96] @ a4e14 <__cxa_atexit@plt+0x9893c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4e04 <__cxa_atexit@plt+0x9892c> │ │ │ │ - ldr r3, [pc, #44] @ a4e18 <__cxa_atexit@plt+0x98940> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - biceq r0, sl, r8, lsr #26 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a4e58 <__cxa_atexit@plt+0x98980> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #84] @ a4e98 <__cxa_atexit@plt+0x989c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4e8c <__cxa_atexit@plt+0x989b4> │ │ │ │ - ldr r3, [pc, #40] @ a4e9c <__cxa_atexit@plt+0x989c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - biceq r0, sl, r4, lsr #25 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne a4f10 <__cxa_atexit@plt+0x98a38> │ │ │ │ - ldr r6, [pc, #244] @ a4fc0 <__cxa_atexit@plt+0x98ae8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a4fa4 <__cxa_atexit@plt+0x98acc> │ │ │ │ - ldr r6, [pc, #228] @ a4fc4 <__cxa_atexit@plt+0x98aec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r6, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a4fa4 <__cxa_atexit@plt+0x98acc> │ │ │ │ - mov r6, r8 │ │ │ │ - b a5030 <__cxa_atexit@plt+0x98b58> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #60 @ 0x3c │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a4fb0 <__cxa_atexit@plt+0x98ad8> │ │ │ │ - ldr r3, [pc, #160] @ a4fc8 <__cxa_atexit@plt+0x98af0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #156] @ a4fcc <__cxa_atexit@plt+0x98af4> │ │ │ │ + bcc a4568 <__cxa_atexit@plt+0x98090> │ │ │ │ + ldr r2, [pc, #96] @ a4574 <__cxa_atexit@plt+0x9809c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ a4578 <__cxa_atexit@plt+0x980a0> │ │ │ │ add lr, pc, lr │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - sub r3, r6, #22 │ │ │ │ - str r7, [r8, #52] @ 0x34 │ │ │ │ - str r3, [r8, #56] @ 0x38 │ │ │ │ - ldr r7, [pc, #136] @ a4fd0 <__cxa_atexit@plt+0x98af8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r8, #40] @ 0x28 │ │ │ │ - sub r3, r6, #31 │ │ │ │ - sub r1, r6, #42 @ 0x2a │ │ │ │ - ldr r9, [pc, #116] @ a4fd4 <__cxa_atexit@plt+0x98afc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [pc, #112] @ a4fd8 <__cxa_atexit@plt+0x98b00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr sl, [pc, #104] @ a4fdc <__cxa_atexit@plt+0x98b04> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - str sl, [r8, #12] │ │ │ │ - add r0, r8, #16 │ │ │ │ - stm r0, {r2, r8, r9} │ │ │ │ - str r1, [r8, #28] │ │ │ │ - str sl, [r8, #32] │ │ │ │ - str r3, [r8, #36] @ 0x24 │ │ │ │ - str lr, [r8, #44]! @ 0x2c │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #60 @ 0x3c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ a457c <__cxa_atexit@plt+0x980a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - mvneq r1, r0, lsr #25 │ │ │ │ - ldrdeq r2, [r1, #4]! │ │ │ │ - mvneq r1, r0, lsr #27 │ │ │ │ - mvneq r1, r8, lsr #25 │ │ │ │ - andeq r0, r0, r6, lsl #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ a5024 <__cxa_atexit@plt+0x98b4c> │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + @ instruction: 0xffffefd8 │ │ │ │ + mvneq r2, ip, lsl sl │ │ │ │ + strheq r0, [sl, #216] @ 0xd8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi a45d8 <__cxa_atexit@plt+0x98100> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a45d0 <__cxa_atexit@plt+0x980f8> │ │ │ │ + ldr r3, [pc, #44] @ a45e0 <__cxa_atexit@plt+0x98108> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a501c <__cxa_atexit@plt+0x98b44> │ │ │ │ - b a5030 <__cxa_atexit@plt+0x98b58> │ │ │ │ + ldr r2, [pc, #40] @ a45e4 <__cxa_atexit@plt+0x9810c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 16175d4 <__cxa_atexit@plt+0x160b0fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc a5174 <__cxa_atexit@plt+0x98c9c> │ │ │ │ - ldr sl, [pc, #308] @ a5184 <__cxa_atexit@plt+0x98cac> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - cmp r1, #9 │ │ │ │ - beq a50d0 <__cxa_atexit@plt+0x98bf8> │ │ │ │ - cmp r1, #10 │ │ │ │ - bne a5120 <__cxa_atexit@plt+0x98c48> │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #272] @ a51a0 <__cxa_atexit@plt+0x98cc8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr ip, [pc, #264] @ a51a4 <__cxa_atexit@plt+0x98ccc> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - mov sl, #1 │ │ │ │ - sub r2, r6, #39 @ 0x27 │ │ │ │ - add r0, r9, #1 │ │ │ │ - add r9, r3, #12 │ │ │ │ - stm r9, {r0, sl, ip} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r0, [pc, #232] @ a51a8 <__cxa_atexit@plt+0x98cd0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - b a5164 <__cxa_atexit@plt+0x98c8c> │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #184] @ a5194 <__cxa_atexit@plt+0x98cbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - sub r0, r6, #39 @ 0x27 │ │ │ │ - sub sl, ip, #1 │ │ │ │ - and r2, sl, #7 │ │ │ │ - sub r2, ip, r2 │ │ │ │ - add r2, r2, #8 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r2, [pc, #148] @ a5198 <__cxa_atexit@plt+0x98cc0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r1, [pc, #132] @ a519c <__cxa_atexit@plt+0x98cc4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - b a515c <__cxa_atexit@plt+0x98c84> │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #92] @ a5188 <__cxa_atexit@plt+0x98cb0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [pc, #88] @ a518c <__cxa_atexit@plt+0x98cb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #80] @ a5190 <__cxa_atexit@plt+0x98cb8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - sub r0, r6, #39 @ 0x27 │ │ │ │ - add ip, ip, #1 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add r2, r3, #24 │ │ │ │ - stm r2, {r0, r1, sl} │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - sub sl, r6, #23 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r1, r8, ror #31 │ │ │ │ - mvneq r1, r0, lsl pc │ │ │ │ - strheq r1, [r1, #164]! @ 0xa4 │ │ │ │ - mvneq r1, r0, asr #23 │ │ │ │ - mvneq r1, ip, lsl #22 │ │ │ │ - strdeq r1, [r1, #188]! @ 0xbc │ │ │ │ - mvneq r1, r4, lsr #30 │ │ │ │ - mvneq r1, r8, asr fp │ │ │ │ - mvneq r1, r4, ror #24 │ │ │ │ - mvneq r1, ip, ror pc │ │ │ │ - biceq r0, sl, r0, lsr #19 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r0, sl, r8, ror sp │ │ │ │ + mvneq r2, r8, lsr r6 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b a4608 <__cxa_atexit@plt+0x98130> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r0, sl, ip, asr #26 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq a464c <__cxa_atexit@plt+0x98174> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne a465c <__cxa_atexit@plt+0x98184> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq a4684 <__cxa_atexit@plt+0x981ac> │ │ │ │ + cmp r3, #4 │ │ │ │ + cmpne r3, #5 │ │ │ │ + cmp r9, #0 │ │ │ │ + bne a4664 <__cxa_atexit@plt+0x9818c> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + b a4678 <__cxa_atexit@plt+0x981a0> │ │ │ │ + cmp r9, #0 │ │ │ │ + bne a4664 <__cxa_atexit@plt+0x9818c> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + b a4678 <__cxa_atexit@plt+0x981a0> │ │ │ │ + cmp r9, #0 │ │ │ │ + beq a4674 <__cxa_atexit@plt+0x9819c> │ │ │ │ + ldr r7, [pc, #40] @ a4694 <__cxa_atexit@plt+0x981bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + cmp r9, #1 │ │ │ │ + bne a463c <__cxa_atexit@plt+0x98164> │ │ │ │ + ldr r9, [r7, #5] │ │ │ │ + b a4678 <__cxa_atexit@plt+0x981a0> │ │ │ │ + biceq r0, sl, r4, ror #25 │ │ │ │ + strheq r0, [sl, #204] @ 0xcc │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a522c <__cxa_atexit@plt+0x98d54> │ │ │ │ - ldr r7, [pc, #140] @ a525c <__cxa_atexit@plt+0x98d84> │ │ │ │ + bhi a46f8 <__cxa_atexit@plt+0x98220> │ │ │ │ + ldr r7, [pc, #76] @ a4708 <__cxa_atexit@plt+0x98230> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a521c <__cxa_atexit@plt+0x98d44> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a523c <__cxa_atexit@plt+0x98d64> │ │ │ │ - ldr r3, [pc, #108] @ a526c <__cxa_atexit@plt+0x98d94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #104] @ a5270 <__cxa_atexit@plt+0x98d98> │ │ │ │ + stmdb r5, {r7, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq a46e8 <__cxa_atexit@plt+0x98210> │ │ │ │ + ldr r2, [pc, #60] @ a470c <__cxa_atexit@plt+0x98234> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r3, r2, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ a5268 <__cxa_atexit@plt+0x98d90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ a5260 <__cxa_atexit@plt+0x98d88> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #24] @ a5264 <__cxa_atexit@plt+0x98d8c> │ │ │ │ + ldr r7, [pc, #16] @ a4710 <__cxa_atexit@plt+0x98238> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq r0, sl, r8, ror r8 │ │ │ │ - biceq r0, sl, ip, lsl #18 │ │ │ │ - biceq r0, sl, ip, lsr #18 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - strheq r0, [sl, #132] @ 0x84 │ │ │ │ - ldrdeq r0, [sl, #140] @ 0x8c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + biceq r0, sl, r8, ror #24 │ │ │ │ + biceq r0, sl, r4, asr #24 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a52c0 <__cxa_atexit@plt+0x98de8> │ │ │ │ - ldr r3, [pc, #56] @ a52dc <__cxa_atexit@plt+0x98e04> │ │ │ │ + ldr r3, [pc, #20] @ a473c <__cxa_atexit@plt+0x98264> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a52e0 <__cxa_atexit@plt+0x98e08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ + str r2, [r5, #8] │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r3, [pc, #28] @ a52e4 <__cxa_atexit@plt+0x98e0c> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + biceq r0, sl, r8, lsl ip │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [pc, #56] @ a478c <__cxa_atexit@plt+0x982b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #12]! │ │ │ │ + str r1, [r5] │ │ │ │ + str r7, [r2] │ │ │ │ + tst r3, #3 │ │ │ │ + beq a4780 <__cxa_atexit@plt+0x982a8> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r7 │ │ │ │ + b a4608 <__cxa_atexit@plt+0x98130> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r0, sl, r8, asr #23 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ + ldmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + b a4608 <__cxa_atexit@plt+0x98130> │ │ │ │ + biceq r1, sl, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi a4810 <__cxa_atexit@plt+0x98338> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a4808 <__cxa_atexit@plt+0x98330> │ │ │ │ + ldr r3, [pc, #56] @ a4818 <__cxa_atexit@plt+0x98340> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #24] @ a52e8 <__cxa_atexit@plt+0x98e10> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ a481c <__cxa_atexit@plt+0x98344> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ a4820 <__cxa_atexit@plt+0x98348> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r5, sl │ │ │ │ + b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq r0, sl, r8, lsl r8 │ │ │ │ - @ instruction: 0xfffffad0 │ │ │ │ - strdeq r0, [sl, #116] @ 0x74 │ │ │ │ - biceq r0, sl, r8, lsl #17 │ │ │ │ - biceq r0, sl, r0, ror r8 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r0, sl, r0, ror #31 │ │ │ │ + mvneq r2, ip, lsl #8 │ │ │ │ + strdeq r2, [r1, #56]! @ 0x38 │ │ │ │ + biceq r1, sl, r4, rrx │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a536c <__cxa_atexit@plt+0x98e94> │ │ │ │ - ldr r7, [pc, #140] @ a539c <__cxa_atexit@plt+0x98ec4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a535c <__cxa_atexit@plt+0x98e84> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a537c <__cxa_atexit@plt+0x98ea4> │ │ │ │ - ldr r3, [pc, #108] @ a53ac <__cxa_atexit@plt+0x98ed4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #104] @ a53b0 <__cxa_atexit@plt+0x98ed8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r3, r2, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ a53a8 <__cxa_atexit@plt+0x98ed0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #28] @ a53a0 <__cxa_atexit@plt+0x98ec8> │ │ │ │ + bhi a4854 <__cxa_atexit@plt+0x9837c> │ │ │ │ + ldr r5, [pc, #28] @ a4864 <__cxa_atexit@plt+0x9838c> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #24] @ a53a4 <__cxa_atexit@plt+0x98ecc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq r0, sl, r0, asr r7 │ │ │ │ - biceq r0, sl, ip, asr #15 │ │ │ │ - biceq r0, sl, r4, lsl #16 │ │ │ │ - @ instruction: 0xfffffa3c │ │ │ │ - biceq r0, sl, ip, lsl #15 │ │ │ │ - biceq r0, sl, ip, lsr #15 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a5400 <__cxa_atexit@plt+0x98f28> │ │ │ │ - ldr r3, [pc, #56] @ a541c <__cxa_atexit@plt+0x98f44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a5420 <__cxa_atexit@plt+0x98f48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r3, [pc, #28] @ a5424 <__cxa_atexit@plt+0x98f4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #24] @ a5428 <__cxa_atexit@plt+0x98f50> │ │ │ │ + b 1526650 <__cxa_atexit@plt+0x151a178> │ │ │ │ + ldr r7, [pc, #12] @ a4868 <__cxa_atexit@plt+0x98390> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [sl, #96] @ 0x60 │ │ │ │ - @ instruction: 0xfffff990 │ │ │ │ - biceq r0, sl, ip, asr #13 │ │ │ │ - biceq r0, sl, r8, asr #14 │ │ │ │ - biceq r0, sl, r8, lsl r7 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r1, sl, r8, asr #32 │ │ │ │ + biceq r1, sl, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #12] @ a488c <__cxa_atexit@plt+0x983b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1a2bc44 <__cxa_atexit@plt+0x1a1f76c> │ │ │ │ + biceq r1, sl, r4 │ │ │ │ + biceq r1, sl, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a5498 <__cxa_atexit@plt+0x98fc0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a54a4 <__cxa_atexit@plt+0x98fcc> │ │ │ │ - ldr r1, [pc, #84] @ a54b4 <__cxa_atexit@plt+0x98fdc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ a54b8 <__cxa_atexit@plt+0x98fe0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #64] @ a54bc <__cxa_atexit@plt+0x98fe4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #56] @ a54c0 <__cxa_atexit@plt+0x98fe8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ + bhi a48cc <__cxa_atexit@plt+0x983f4> │ │ │ │ + ldr r9, [pc, #36] @ a48d4 <__cxa_atexit@plt+0x983fc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ a48d8 <__cxa_atexit@plt+0x98400> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - mov r6, r2 │ │ │ │ + b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldrdeq r0, [sl, #244] @ 0xf4 │ │ │ │ + mvneq r2, r8, ror #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a4910 <__cxa_atexit@plt+0x98438> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ a4918 <__cxa_atexit@plt+0x98440> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, ip, lsr r7 │ │ │ │ - mvneq r1, ip, ror r7 │ │ │ │ - mvneq r1, r0, lsr #15 │ │ │ │ - mvneq r1, r8, lsr r8 │ │ │ │ + mvneq r2, r4, lsr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1b35594 <__cxa_atexit@plt+0x1b290bc> │ │ │ │ - biceq r0, sl, r4, ror r6 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a5590 <__cxa_atexit@plt+0x990b8> │ │ │ │ - ldr r6, [pc, #196] @ a55c4 <__cxa_atexit@plt+0x990ec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - stmdb r5, {r6, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq a557c <__cxa_atexit@plt+0x990a4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc a559c <__cxa_atexit@plt+0x990c4> │ │ │ │ - ldr lr, [pc, #156] @ a55c8 <__cxa_atexit@plt+0x990f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #-4]! │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r7, [r3] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a55b0 <__cxa_atexit@plt+0x990d8> │ │ │ │ - ldr r3, [pc, #100] @ a55d0 <__cxa_atexit@plt+0x990f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + bhi a49c8 <__cxa_atexit@plt+0x984f0> │ │ │ │ + ldr r2, [pc, #168] @ a49e4 <__cxa_atexit@plt+0x9850c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq a49a8 <__cxa_atexit@plt+0x984d0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne a49b4 <__cxa_atexit@plt+0x984dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a49d0 <__cxa_atexit@plt+0x984f8> │ │ │ │ + ldr r7, [pc, #120] @ a49ec <__cxa_atexit@plt+0x98514> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #100] @ a49f0 <__cxa_atexit@plt+0x98518> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ a49e8 <__cxa_atexit@plt+0x98510> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r7, [pc, #20] @ a55cc <__cxa_atexit@plt+0x990f4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + mvneq r2, r0, lsr #5 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + ldrdeq r2, [r1, #36]! @ 0x24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a4a54 <__cxa_atexit@plt+0x9857c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a4a68 <__cxa_atexit@plt+0x98590> │ │ │ │ + ldr r7, [pc, #92] @ a4a7c <__cxa_atexit@plt+0x985a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ a4a80 <__cxa_atexit@plt+0x985a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - biceq r0, sl, r0, lsr #11 │ │ │ │ - @ instruction: 0xfffff810 │ │ │ │ - biceq r0, sl, ip, ror r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + ldr r7, [pc, #28] @ a4a78 <__cxa_atexit@plt+0x985a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r2, r0, lsl #4 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + mvneq r2, r8, lsr #4 │ │ │ │ + biceq r0, sl, ip, lsl lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc a564c <__cxa_atexit@plt+0x99174> │ │ │ │ - ldr lr, [pc, #112] @ a566c <__cxa_atexit@plt+0x99194> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r7, [r3] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r2, r3, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a5658 <__cxa_atexit@plt+0x99180> │ │ │ │ - ldr r3, [pc, #56] @ a5674 <__cxa_atexit@plt+0x9919c> │ │ │ │ + bcc a4ad8 <__cxa_atexit@plt+0x98600> │ │ │ │ + ldr r3, [pc, #64] @ a4af0 <__cxa_atexit@plt+0x98618> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmda r5, {r9, sl} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r7, [pc, #16] @ a5670 <__cxa_atexit@plt+0x99198> │ │ │ │ + ldr r2, [pc, #60] @ a4af4 <__cxa_atexit@plt+0x9861c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ a4af8 <__cxa_atexit@plt+0x98620> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - strdeq r0, [sl, #72] @ 0x48 │ │ │ │ - @ instruction: 0xfffff740 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov ip, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r1, r5 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + ldrdeq r0, [sl, #220] @ 0xdc │ │ │ │ + biceq r1, sl, r4, lsl #20 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi a5718 <__cxa_atexit@plt+0x99240> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc a5720 <__cxa_atexit@plt+0x99248> │ │ │ │ - ldr r1, [pc, #144] @ a5744 <__cxa_atexit@plt+0x9926c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #140] @ a5748 <__cxa_atexit@plt+0x99270> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #124] @ a574c <__cxa_atexit@plt+0x99274> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - sub r0, r6, #26 │ │ │ │ - ldr r9, [pc, #112] @ a5750 <__cxa_atexit@plt+0x99278> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [pc, #108] @ a5754 <__cxa_atexit@plt+0x9927c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r8, r3, #16 │ │ │ │ - stm r8, {r2, r3, r9} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str lr, [r3, #36]! @ 0x24 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - mov r8, r3 │ │ │ │ - mov sl, ip │ │ │ │ - b 289a54 <__cxa_atexit@plt+0x27d57c> │ │ │ │ - mov r6, r3 │ │ │ │ - b a5728 <__cxa_atexit@plt+0x99250> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ a5740 <__cxa_atexit@plt+0x99268> │ │ │ │ + bhi a4b44 <__cxa_atexit@plt+0x9866c> │ │ │ │ + ldr r7, [pc, #52] @ a4b58 <__cxa_atexit@plt+0x98680> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq a4b38 <__cxa_atexit@plt+0x98660> │ │ │ │ + mov r7, r9 │ │ │ │ + b a4b6c <__cxa_atexit@plt+0x98694> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ a4b5c <__cxa_atexit@plt+0x98684> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, ip │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r0, sl, r0, asr r4 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - mvneq r1, r8, lsl r5 │ │ │ │ - mvneq r1, ip, lsr r5 │ │ │ │ - mvneq r1, r0, lsr #12 │ │ │ │ - biceq r0, sl, ip, lsl r4 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r1, sl, r0, ror #19 │ │ │ │ + biceq r1, sl, r4, lsr #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq a4bb0 <__cxa_atexit@plt+0x986d8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne a4bbc <__cxa_atexit@plt+0x986e4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #5 │ │ │ │ + beq a4bd4 <__cxa_atexit@plt+0x986fc> │ │ │ │ + cmp r7, #4 │ │ │ │ + beq a4bc8 <__cxa_atexit@plt+0x986f0> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne a4be0 <__cxa_atexit@plt+0x98708> │ │ │ │ + ldr r7, [pc, #84] @ a4c00 <__cxa_atexit@plt+0x98728> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a4be8 <__cxa_atexit@plt+0x98710> │ │ │ │ + ldr r7, [pc, #64] @ a4bf8 <__cxa_atexit@plt+0x98720> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a4be8 <__cxa_atexit@plt+0x98710> │ │ │ │ + ldr r7, [pc, #48] @ a4bf4 <__cxa_atexit@plt+0x9871c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a4be8 <__cxa_atexit@plt+0x98710> │ │ │ │ + ldr r7, [pc, #52] @ a4c04 <__cxa_atexit@plt+0x9872c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a4be8 <__cxa_atexit@plt+0x98710> │ │ │ │ + ldr r7, [pc, #44] @ a4c08 <__cxa_atexit@plt+0x98730> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a4be8 <__cxa_atexit@plt+0x98710> │ │ │ │ + ldr r7, [pc, #20] @ a4bfc <__cxa_atexit@plt+0x98724> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + biceq r1, sl, ip, lsr #18 │ │ │ │ + biceq r1, sl, ip, lsl r9 │ │ │ │ + ldrdeq r1, [sl, #128] @ 0x80 │ │ │ │ + strdeq r1, [sl, #128] @ 0x80 │ │ │ │ + biceq r1, sl, r8, lsl r8 │ │ │ │ + biceq r1, sl, r4, lsr #17 │ │ │ │ + biceq r1, sl, ip, ror #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov lr, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + ldr r7, [pc, #12] @ a4c30 <__cxa_atexit@plt+0x98758> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + biceq r1, sl, r0, ror #15 │ │ │ │ + strdeq r1, [sl, #140] @ 0x8c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a5810 <__cxa_atexit@plt+0x99338> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a5828 <__cxa_atexit@plt+0x99350> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a5834 <__cxa_atexit@plt+0x9935c> │ │ │ │ - ldr r3, [pc, #204] @ a5870 <__cxa_atexit@plt+0x99398> │ │ │ │ + bhi a4c70 <__cxa_atexit@plt+0x98798> │ │ │ │ + ldr r3, [pc, #40] @ a4c80 <__cxa_atexit@plt+0x987a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #200] @ a5874 <__cxa_atexit@plt+0x9939c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [pc, #188] @ a5878 <__cxa_atexit@plt+0x993a0> │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r3, [pc, #28] @ a4c84 <__cxa_atexit@plt+0x987ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #81 @ 0x51 │ │ │ │ - str r3, [r8, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #176] @ a587c <__cxa_atexit@plt+0x993a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r2, r6, #26 │ │ │ │ - ldr r9, [pc, #164] @ a5880 <__cxa_atexit@plt+0x993a8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [pc, #160] @ a5884 <__cxa_atexit@plt+0x993ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r9, [r8, #12] │ │ │ │ - add r3, r8, #16 │ │ │ │ - stm r3, {r1, r8, r9} │ │ │ │ - str r2, [r8, #28] │ │ │ │ - str r0, [r8, #32] │ │ │ │ - str sl, [r8, #36]! @ 0x24 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - mov sl, lr │ │ │ │ - b 289a54 <__cxa_atexit@plt+0x27d57c> │ │ │ │ - ldr r7, [pc, #84] @ a586c <__cxa_atexit@plt+0x99394> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, lr │ │ │ │ - bx r0 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r6, r8 │ │ │ │ - b a5840 <__cxa_atexit@plt+0x99368> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ a5864 <__cxa_atexit@plt+0x9938c> │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 1b356bc <__cxa_atexit@plt+0x1b291e4> │ │ │ │ + ldr r7, [pc, #16] @ a4c88 <__cxa_atexit@plt+0x987b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #24] @ a5868 <__cxa_atexit@plt+0x99390> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #81 @ 0x51 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, lr │ │ │ │ bx r0 │ │ │ │ - biceq r0, sl, r8, lsr r3 │ │ │ │ - strdeq r1, [r1, #52]! @ 0x34 │ │ │ │ - biceq r0, sl, r8, ror r3 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - mvneq r1, r8, lsl #9 │ │ │ │ - mvneq r1, ip, lsl r4 │ │ │ │ - mvneq r1, r0, asr #8 │ │ │ │ - mvneq r1, r4, lsr #10 │ │ │ │ - biceq r0, sl, r8, lsl #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ a58a4 <__cxa_atexit@plt+0x993cc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - strdeq r0, [sl, #40] @ 0x28 │ │ │ │ - biceq r0, sl, r8, ror #5 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + mvneq r1, r8, lsl #31 │ │ │ │ + ldrdeq r1, [sl, #132] @ 0x84 │ │ │ │ + biceq r1, sl, r8, lsr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a5904 <__cxa_atexit@plt+0x9942c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a5910 <__cxa_atexit@plt+0x99438> │ │ │ │ - ldr r2, [pc, #68] @ a5920 <__cxa_atexit@plt+0x99448> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ a5924 <__cxa_atexit@plt+0x9944c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ a5928 <__cxa_atexit@plt+0x99450> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne a4ccc <__cxa_atexit@plt+0x987f4> │ │ │ │ + ldr r5, [pc, #168] @ a4d5c <__cxa_atexit@plt+0x98884> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #160] @ a4d60 <__cxa_atexit@plt+0x98888> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - @ instruction: 0x01b2922e │ │ │ │ - strheq r1, [r1, #32]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a59b4 <__cxa_atexit@plt+0x994dc> │ │ │ │ - ldr r2, [pc, #136] @ a59d0 <__cxa_atexit@plt+0x994f8> │ │ │ │ + b 890b88 <__cxa_atexit@plt+0x8846b0> │ │ │ │ + ldr r7, [pc, #124] @ a4d50 <__cxa_atexit@plt+0x98878> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq a4d28 <__cxa_atexit@plt+0x98850> │ │ │ │ + str r8, [r5] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a4d34 <__cxa_atexit@plt+0x9885c> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r3, [r8, #6] │ │ │ │ + ldr r2, [pc, #88] @ a4d54 <__cxa_atexit@plt+0x9887c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ a59d4 <__cxa_atexit@plt+0x994fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq a59a8 <__cxa_atexit@plt+0x994d0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a59bc <__cxa_atexit@plt+0x994e4> │ │ │ │ - ldr r3, [pc, #88] @ a59d8 <__cxa_atexit@plt+0x99500> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ a59dc <__cxa_atexit@plt+0x99504> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + beq a4d44 <__cxa_atexit@plt+0x9886c> │ │ │ │ + ldr r3, [pc, #64] @ a4d58 <__cxa_atexit@plt+0x98880> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvneq r1, r8, asr #4 │ │ │ │ - mvneq r1, r8, ror #4 │ │ │ │ - mvneq r1, ip, ror #6 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + mvneq r1, r0, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a5a28 <__cxa_atexit@plt+0x99550> │ │ │ │ - ldr r2, [pc, #48] @ a5a34 <__cxa_atexit@plt+0x9955c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a4d8c <__cxa_atexit@plt+0x988b4> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a4da0 <__cxa_atexit@plt+0x988c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ a5a38 <__cxa_atexit@plt+0x99560> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r1, r4, ror #3 │ │ │ │ - mvneq r1, r8, ror #5 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + mvneq r1, ip, asr lr │ │ │ │ + @ instruction: 0x01ca1790 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a5a84 <__cxa_atexit@plt+0x995ac> │ │ │ │ - ldr r1, [pc, #48] @ a5a98 <__cxa_atexit@plt+0x995c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a5b1c <__cxa_atexit@plt+0x99644> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a5b24 <__cxa_atexit@plt+0x9964c> │ │ │ │ - ldr r1, [pc, #112] @ a5b48 <__cxa_atexit@plt+0x99670> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #108] @ a5b4c <__cxa_atexit@plt+0x99674> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #104] @ a5b50 <__cxa_atexit@plt+0x99678> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - sub r1, r6, #10 │ │ │ │ - str r1, [r9, #24] │ │ │ │ - ldr r1, [pc, #84] @ a5b54 <__cxa_atexit@plt+0x9967c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r9, [r9, #16] │ │ │ │ - str r0, [r9, #20]! │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r9 │ │ │ │ - b a5b2c <__cxa_atexit@plt+0x99654> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ a5b44 <__cxa_atexit@plt+0x9966c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r0, sl, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - biceq r0, sl, r8, lsr #1 │ │ │ │ - mvneq r1, r0, asr #10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a5b88 <__cxa_atexit@plt+0x996b0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ a5b90 <__cxa_atexit@plt+0x996b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mvneq r1, r0, lsr #32 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a4e00 <__cxa_atexit@plt+0x98928> │ │ │ │ mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a5c48 <__cxa_atexit@plt+0x99770> │ │ │ │ - ldr lr, [pc, #160] @ a5c54 <__cxa_atexit@plt+0x9977c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ a5c58 <__cxa_atexit@plt+0x99780> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #76] @ a4e20 <__cxa_atexit@plt+0x98948> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq a5c30 <__cxa_atexit@plt+0x99758> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ a5c5c <__cxa_atexit@plt+0x99784> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq a5c3c <__cxa_atexit@plt+0x99764> │ │ │ │ - mov r7, r3 │ │ │ │ - b a5cac <__cxa_atexit@plt+0x997d4> │ │ │ │ + beq a4e14 <__cxa_atexit@plt+0x9893c> │ │ │ │ + ldr r3, [pc, #52] @ a4e24 <__cxa_atexit@plt+0x9894c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r0, r8, asr #31 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ a5ca0 <__cxa_atexit@plt+0x997c8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a5c98 <__cxa_atexit@plt+0x997c0> │ │ │ │ - b a5cac <__cxa_atexit@plt+0x997d4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + biceq r1, sl, ip, lsl #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ a4e4c <__cxa_atexit@plt+0x98974> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r1, sl, r4, ror #13 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne a5d48 <__cxa_atexit@plt+0x99870> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc a5d54 <__cxa_atexit@plt+0x9987c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge a5cec <__cxa_atexit@plt+0x99814> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne a5d48 <__cxa_atexit@plt+0x99870> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt a5ce0 <__cxa_atexit@plt+0x99808> │ │ │ │ - bne a5d48 <__cxa_atexit@plt+0x99870> │ │ │ │ - ldr r1, [pc, #88] @ a5d64 <__cxa_atexit@plt+0x9988c> │ │ │ │ + beq a4e78 <__cxa_atexit@plt+0x989a0> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp r2, #92 @ 0x5c │ │ │ │ + bne a4e98 <__cxa_atexit@plt+0x989c0> │ │ │ │ + ldr r3, [pc, #124] @ a4efc <__cxa_atexit@plt+0x98a24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #112] @ a4f00 <__cxa_atexit@plt+0x98a28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 890b88 <__cxa_atexit@plt+0x8846b0> │ │ │ │ + ldr r1, [pc, #88] @ a4ef8 <__cxa_atexit@plt+0x98a20> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ a5d68 <__cxa_atexit@plt+0x99890> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + add r1, r1, #1 │ │ │ │ + mov r0, #34 @ 0x22 │ │ │ │ + uxtb r0, r0 │ │ │ │ + cmp r2, r0 │ │ │ │ + beq a4e78 <__cxa_atexit@plt+0x989a0> │ │ │ │ + ldrb r0, [r1], #1 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne a4ea8 <__cxa_atexit@plt+0x989d0> │ │ │ │ + ldr r7, [pc, #60] @ a4f04 <__cxa_atexit@plt+0x98a2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #52] @ a4f08 <__cxa_atexit@plt+0x98a30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r2, r7, #1 │ │ │ │ + tst r2, #3 │ │ │ │ + beq a4eec <__cxa_atexit@plt+0x98a14> │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - mvneq r0, r4, ror #31 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a5dd8 <__cxa_atexit@plt+0x99900> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ a5de8 <__cxa_atexit@plt+0x99910> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a5e1c <__cxa_atexit@plt+0x99944> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ a5e24 <__cxa_atexit@plt+0x9994c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + b a4f18 <__cxa_atexit@plt+0x98a40> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, lsl #27 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a5edc <__cxa_atexit@plt+0x99a04> │ │ │ │ - ldr lr, [pc, #160] @ a5ee8 <__cxa_atexit@plt+0x99a10> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ a5eec <__cxa_atexit@plt+0x99a14> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + @ instruction: 0x01b29d36 │ │ │ │ + andeq r0, r0, r8, ror #3 │ │ │ │ + mvneq r1, r0, ror #26 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrdeq r1, [r1, #220]! @ 0xdc │ │ │ │ + biceq r1, sl, r8, lsr #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a4f44 <__cxa_atexit@plt+0x98a6c> │ │ │ │ + ldr r3, [pc, #172] @ a4fd8 <__cxa_atexit@plt+0x98b00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #160] @ a4fdc <__cxa_atexit@plt+0x98b04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 890b88 <__cxa_atexit@plt+0x8846b0> │ │ │ │ + ldr r2, [pc, #128] @ a4fcc <__cxa_atexit@plt+0x98af4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #4]! │ │ │ │ + str r2, [r7] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq a4fa0 <__cxa_atexit@plt+0x98ac8> │ │ │ │ + str r3, [r7] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne a4fb0 <__cxa_atexit@plt+0x98ad8> │ │ │ │ + ldr r2, [pc, #92] @ a4fd0 <__cxa_atexit@plt+0x98af8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq a5ec4 <__cxa_atexit@plt+0x999ec> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ a5ef0 <__cxa_atexit@plt+0x99a18> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq a5ed0 <__cxa_atexit@plt+0x999f8> │ │ │ │ - mov r7, r3 │ │ │ │ - b a5f40 <__cxa_atexit@plt+0x99a68> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + beq a4fc4 <__cxa_atexit@plt+0x98aec> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [pc, #64] @ a4fd4 <__cxa_atexit@plt+0x98afc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r0, r4, lsr sp │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + strheq r1, [r1, #196]! @ 0xc4 │ │ │ │ + biceq r1, sl, r4, asr r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a503c <__cxa_atexit@plt+0x98b64> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ a5f34 <__cxa_atexit@plt+0x99a5c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #76] @ a505c <__cxa_atexit@plt+0x98b84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq a5f2c <__cxa_atexit@plt+0x99a54> │ │ │ │ - b a5f40 <__cxa_atexit@plt+0x99a68> │ │ │ │ + beq a5050 <__cxa_atexit@plt+0x98b78> │ │ │ │ + ldr r3, [pc, #52] @ a5060 <__cxa_atexit@plt+0x98b88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne a5fdc <__cxa_atexit@plt+0x99b04> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc a5fe8 <__cxa_atexit@plt+0x99b10> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge a5f80 <__cxa_atexit@plt+0x99aa8> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne a5fdc <__cxa_atexit@plt+0x99b04> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt a5f74 <__cxa_atexit@plt+0x99a9c> │ │ │ │ - bne a5fdc <__cxa_atexit@plt+0x99b04> │ │ │ │ - ldr r1, [pc, #88] @ a5ff8 <__cxa_atexit@plt+0x99b20> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ a5ffc <__cxa_atexit@plt+0x99b24> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + bne a508c <__cxa_atexit@plt+0x98bb4> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #12] @ a50a0 <__cxa_atexit@plt+0x98bc8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - mvneq r0, r0, asr sp │ │ │ │ + mvneq r1, ip, asr fp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a6078 <__cxa_atexit@plt+0x99ba0> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ a6088 <__cxa_atexit@plt+0x99bb0> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a50f8 <__cxa_atexit@plt+0x98c20> │ │ │ │ + ldr r3, [pc, #68] @ a5110 <__cxa_atexit@plt+0x98c38> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + sub r2, r6, #9 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + ldr r7, [pc, #48] @ a5114 <__cxa_atexit@plt+0x98c3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + sub r8, r6, #1 │ │ │ │ mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r7, [pc, #24] @ a5118 <__cxa_atexit@plt+0x98c40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq pc, r9, r4, lsl fp @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a612c <__cxa_atexit@plt+0x99c54> │ │ │ │ - ldr lr, [pc, #132] @ a6134 <__cxa_atexit@plt+0x99c5c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r2, r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq a6114 <__cxa_atexit@plt+0x99c3c> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ a6138 <__cxa_atexit@plt+0x99c60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6124 <__cxa_atexit@plt+0x99c4c> │ │ │ │ - b a6194 <__cxa_atexit@plt+0x99cbc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq pc, r9, r8, ror #20 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ a6184 <__cxa_atexit@plt+0x99cac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a617c <__cxa_atexit@plt+0x99ca4> │ │ │ │ - b a6194 <__cxa_atexit@plt+0x99cbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq pc, r9, ip, lsl sl @ │ │ │ │ - andeq r0, r0, sl, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr ip, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, lr} │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne a62f0 <__cxa_atexit@plt+0x99e18> │ │ │ │ + mvneq r1, r8, ror #30 │ │ │ │ + mvneq r1, ip, lsl #22 │ │ │ │ + biceq r1, sl, r4, asr r4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc a6364 <__cxa_atexit@plt+0x99e8c> │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - str r1, [sp, #12] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - ldr r3, [pc, #464] @ a63c0 <__cxa_atexit@plt+0x99ee8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr fp, [r2, #12] │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - str r0, [r9, #40] @ 0x28 │ │ │ │ - str ip, [r9, #44] @ 0x2c │ │ │ │ - str r8, [r9, #48] @ 0x30 │ │ │ │ - str r1, [r9, #52] @ 0x34 │ │ │ │ - str lr, [r9, #56] @ 0x38 │ │ │ │ - str fp, [r9, #60] @ 0x3c │ │ │ │ - str sl, [r9, #64] @ 0x40 │ │ │ │ - ldr r3, [pc, #400] @ a63c4 <__cxa_atexit@plt+0x99eec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4] │ │ │ │ - str r0, [r9, #8] │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str ip, [r9, #12] │ │ │ │ - str r8, [r9, #16] │ │ │ │ - mov r8, r7 │ │ │ │ - str r1, [r9, #20] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r9, #24] │ │ │ │ - str fp, [r9, #28] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - str sl, [r9, #32] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - sub r1, r6, #59 @ 0x3b │ │ │ │ - sub r3, r6, #25 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r2, #32] │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - str r1, [r2, #40] @ 0x28 │ │ │ │ - add r2, r2, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a63a4 <__cxa_atexit@plt+0x99ecc> │ │ │ │ - add r6, r9, #92 @ 0x5c │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc a639c <__cxa_atexit@plt+0x99ec4> │ │ │ │ - ldr r5, [pc, #308] @ a63dc <__cxa_atexit@plt+0x99f04> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #304] @ a63e0 <__cxa_atexit@plt+0x99f08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #300] @ a63e4 <__cxa_atexit@plt+0x99f0c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r2] │ │ │ │ - str r5, [r9, #68]! @ 0x44 │ │ │ │ - sub r5, r6, #10 │ │ │ │ - str r5, [r9, #24] │ │ │ │ - ldr r5, [pc, #280] @ a63e8 <__cxa_atexit@plt+0x99f10> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r5, [r9, #12] │ │ │ │ - str r9, [r9, #16] │ │ │ │ - str r7, [r9, #20]! │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r8, r1 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r1, [r2, #32] │ │ │ │ - str lr, [r2, #36] @ 0x24 │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ - add r2, r2, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a6374 <__cxa_atexit@plt+0x99e9c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc a637c <__cxa_atexit@plt+0x99ea4> │ │ │ │ - ldr r0, [pc, #172] @ a63cc <__cxa_atexit@plt+0x99ef4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #168] @ a63d0 <__cxa_atexit@plt+0x99ef8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #164] @ a63d4 <__cxa_atexit@plt+0x99efc> │ │ │ │ - add lr, pc, lr │ │ │ │ - str ip, [r2] │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - sub r5, r6, #10 │ │ │ │ - str r5, [r9, #24] │ │ │ │ - ldr r5, [pc, #144] @ a63d8 <__cxa_atexit@plt+0x99f00> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r5, [r9, #12] │ │ │ │ - str r9, [r9, #16] │ │ │ │ - str r3, [r9, #20]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, lr │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r5, #64 @ 0x40 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b a6384 <__cxa_atexit@plt+0x99eac> │ │ │ │ - mov r0, #28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #48] @ a63bc <__cxa_atexit@plt+0x99ee4> │ │ │ │ + bcc a5164 <__cxa_atexit@plt+0x98c8c> │ │ │ │ + ldr r3, [pc, #56] @ a517c <__cxa_atexit@plt+0x98ca4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r7, [pc, #48] @ a5180 <__cxa_atexit@plt+0x98ca8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + sub r8, r6, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r7, [pc, #24] @ a5184 <__cxa_atexit@plt+0x98cac> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, ip │ │ │ │ - bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ a63c8 <__cxa_atexit@plt+0x99ef0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r0 │ │ │ │ - bx r1 │ │ │ │ - biceq pc, r9, r0, lsr #16 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xfffffb40 │ │ │ │ - biceq pc, r9, r0, lsl #16 │ │ │ │ - @ instruction: 0xfffff590 │ │ │ │ - @ instruction: 0xfffff71c │ │ │ │ - biceq pc, r9, r0, ror #16 │ │ │ │ - strdeq r0, [r1, #200]! @ 0xc8 │ │ │ │ - @ instruction: 0xfffff608 │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - ldrdeq pc, [r9, #136] @ 0x88 │ │ │ │ - mvneq r0, r0, ror sp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a641c <__cxa_atexit@plt+0x99f44> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ a6424 <__cxa_atexit@plt+0x99f4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, lsl #15 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + strdeq r1, [r1, #224]! @ 0xe0 │ │ │ │ + mvneq r1, r0, lsr #21 │ │ │ │ + biceq r1, sl, ip, ror #7 │ │ │ │ + andeq r0, r3, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a64dc <__cxa_atexit@plt+0x9a004> │ │ │ │ - ldr lr, [pc, #160] @ a64e8 <__cxa_atexit@plt+0x9a010> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ a64ec <__cxa_atexit@plt+0x9a014> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq a64c4 <__cxa_atexit@plt+0x99fec> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ a64f0 <__cxa_atexit@plt+0x9a018> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq a64d0 <__cxa_atexit@plt+0x99ff8> │ │ │ │ - mov r7, r3 │ │ │ │ - b a6540 <__cxa_atexit@plt+0x9a068> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + bhi a545c <__cxa_atexit@plt+0x98f84> │ │ │ │ + cmp sl, #1 │ │ │ │ + blt a5374 <__cxa_atexit@plt+0x98e9c> │ │ │ │ + subs r3, sl, #1 │ │ │ │ + beq a5374 <__cxa_atexit@plt+0x98e9c> │ │ │ │ + mov r7, r8 │ │ │ │ + ldrb r2, [r7, #1]! │ │ │ │ + cmp r2, #124 @ 0x7c │ │ │ │ + bne a5374 <__cxa_atexit@plt+0x98e9c> │ │ │ │ + ldrb r2, [r8] │ │ │ │ + sub r2, r2, #100 @ 0x64 │ │ │ │ + cmp r2, #19 │ │ │ │ + bhi a5374 <__cxa_atexit@plt+0x98e9c> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + mov r2, #100 @ 0x64 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a5484 <__cxa_atexit@plt+0x98fac> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr sl, [pc, #600] @ a54bc <__cxa_atexit@plt+0x98fe4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr lr, [pc, #596] @ a54c0 <__cxa_atexit@plt+0x98fe8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #592] @ a54c4 <__cxa_atexit@plt+0x98fec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b a5420 <__cxa_atexit@plt+0x98f48> │ │ │ │ + mov r2, #113 @ 0x71 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a546c <__cxa_atexit@plt+0x98f94> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr sl, [pc, #540] @ a54cc <__cxa_atexit@plt+0x98ff4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr lr, [pc, #536] @ a54d0 <__cxa_atexit@plt+0x98ff8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #532] @ a54d4 <__cxa_atexit@plt+0x98ffc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b a5420 <__cxa_atexit@plt+0x98f48> │ │ │ │ + mov r2, #119 @ 0x77 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a5478 <__cxa_atexit@plt+0x98fa0> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr sl, [pc, #512] @ a54fc <__cxa_atexit@plt+0x99024> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr lr, [pc, #508] @ a5500 <__cxa_atexit@plt+0x99028> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #504] @ a5504 <__cxa_atexit@plt+0x9902c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r1, r3, #11 │ │ │ │ + b a5424 <__cxa_atexit@plt+0x98f4c> │ │ │ │ + add r8, r8, #2 │ │ │ │ + sub r7, sl, #2 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, #124 @ 0x7c │ │ │ │ + mov r2, r7 │ │ │ │ + bl b764 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a5374 <__cxa_atexit@plt+0x98e9c> │ │ │ │ + sub r3, r0, r8 │ │ │ │ + sub r7, r7, r3 │ │ │ │ + cmp r7, #1 │ │ │ │ + blt a5374 <__cxa_atexit@plt+0x98e9c> │ │ │ │ + ldrb r2, [r0] │ │ │ │ + cmp r2, #124 @ 0x7c │ │ │ │ + bne a5374 <__cxa_atexit@plt+0x98e9c> │ │ │ │ + str r9, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r2, #124 @ 0x7c │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + mov r7, fp │ │ │ │ + b a57b4 <__cxa_atexit@plt+0x992dc> │ │ │ │ + ldr r7, [pc, #404] @ a5510 <__cxa_atexit@plt+0x99038> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r2, #114 @ 0x72 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a5490 <__cxa_atexit@plt+0x98fb8> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr sl, [pc, #284] @ a54dc <__cxa_atexit@plt+0x99004> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr lr, [pc, #280] @ a54e0 <__cxa_atexit@plt+0x99008> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #276] @ a54e4 <__cxa_atexit@plt+0x9900c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r1, r3, #10 │ │ │ │ + b a5424 <__cxa_atexit@plt+0x98f4c> │ │ │ │ + mov r2, #116 @ 0x74 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a549c <__cxa_atexit@plt+0x98fc4> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr sl, [pc, #220] @ a54ec <__cxa_atexit@plt+0x99014> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr lr, [pc, #216] @ a54f0 <__cxa_atexit@plt+0x99018> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #212] @ a54f4 <__cxa_atexit@plt+0x9901c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r1, r3, #9 │ │ │ │ + sub r0, r3, #27 │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #168] @ a550c <__cxa_atexit@plt+0x99034> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r0, r4, lsr r7 │ │ │ │ + ldr r7, [pc, #100] @ a54d8 <__cxa_atexit@plt+0x99000> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a54a4 <__cxa_atexit@plt+0x98fcc> │ │ │ │ + ldr r7, [pc, #136] @ a5508 <__cxa_atexit@plt+0x99030> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a54a4 <__cxa_atexit@plt+0x98fcc> │ │ │ │ + ldr r7, [pc, #60] @ a54c8 <__cxa_atexit@plt+0x98ff0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a54a4 <__cxa_atexit@plt+0x98fcc> │ │ │ │ + ldr r7, [pc, #80] @ a54e8 <__cxa_atexit@plt+0x99010> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a54a4 <__cxa_atexit@plt+0x98fcc> │ │ │ │ + ldr r7, [pc, #84] @ a54f8 <__cxa_atexit@plt+0x99020> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + ldrdeq r1, [r1, #212]! @ 0xd4 │ │ │ │ + strdeq r1, [r1, #148]! @ 0x94 │ │ │ │ + mvneq r1, ip, lsr #27 │ │ │ │ + andeq r0, r0, r0, ror #9 │ │ │ │ + mvneq r1, r8, lsl #27 │ │ │ │ + mvneq r1, r8, lsr #19 │ │ │ │ + mvneq r1, r4, ror #26 │ │ │ │ + muleq r0, ip, r2 │ │ │ │ + mvneq r1, r8, ror ip │ │ │ │ + @ instruction: 0x01e11898 │ │ │ │ + mvneq r1, ip, asr #24 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + mvneq r1, r8, lsr #24 │ │ │ │ + mvneq r1, r8, asr #16 │ │ │ │ + mvneq r1, r8, lsl #24 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + mvneq r1, ip, lsr sp │ │ │ │ + mvneq r1, ip, asr r9 │ │ │ │ + mvneq r1, r0, lsr #26 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + strdeq r1, [sl, #8] │ │ │ │ + mvneq r1, r0, ror #17 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ a6534 <__cxa_atexit@plt+0x9a05c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a652c <__cxa_atexit@plt+0x9a054> │ │ │ │ - b a6540 <__cxa_atexit@plt+0x9a068> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a5590 <__cxa_atexit@plt+0x990b8> │ │ │ │ + ldr r9, [pc, #112] @ a55ac <__cxa_atexit@plt+0x990d4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr lr, [pc, #108] @ a55b0 <__cxa_atexit@plt+0x990d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #104] @ a55b4 <__cxa_atexit@plt+0x990dc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + sub sl, r6, #11 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r1, r3, #12 │ │ │ │ + stm r1, {r0, r7, r8} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ a55b8 <__cxa_atexit@plt+0x990e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + strdeq r1, [r1, #172]! @ 0xac │ │ │ │ + mvneq r1, ip, lsl r7 │ │ │ │ + mvneq r1, r0, ror #21 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a65dc <__cxa_atexit@plt+0x9a104> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc a65e8 <__cxa_atexit@plt+0x9a110> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge a6580 <__cxa_atexit@plt+0x9a0a8> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne a65dc <__cxa_atexit@plt+0x9a104> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt a6574 <__cxa_atexit@plt+0x9a09c> │ │ │ │ - bne a65dc <__cxa_atexit@plt+0x9a104> │ │ │ │ - ldr r1, [pc, #88] @ a65f8 <__cxa_atexit@plt+0x9a120> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ a65fc <__cxa_atexit@plt+0x9a124> │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a5638 <__cxa_atexit@plt+0x99160> │ │ │ │ + ldr r9, [pc, #112] @ a5654 <__cxa_atexit@plt+0x9917c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr lr, [pc, #108] @ a5658 <__cxa_atexit@plt+0x99180> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #104] @ a565c <__cxa_atexit@plt+0x99184> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - mvneq r0, r0, asr r7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + sub sl, r6, #9 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r1, r3, #12 │ │ │ │ + stm r1, {r0, r7, r8} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ a5660 <__cxa_atexit@plt+0x99188> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + mvneq r1, r4, asr sl │ │ │ │ + mvneq r1, r4, ror r6 │ │ │ │ + mvneq r1, r4, lsr sl │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a666c <__cxa_atexit@plt+0x9a194> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ a667c <__cxa_atexit@plt+0x9a1a4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a56e0 <__cxa_atexit@plt+0x99208> │ │ │ │ + ldr r9, [pc, #112] @ a56fc <__cxa_atexit@plt+0x99224> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr lr, [pc, #108] @ a5700 <__cxa_atexit@plt+0x99228> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #104] @ a5704 <__cxa_atexit@plt+0x9922c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + sub sl, r6, #10 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a66b0 <__cxa_atexit@plt+0x9a1d8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ a66b8 <__cxa_atexit@plt+0x9a1e0> │ │ │ │ + add r1, r3, #12 │ │ │ │ + stm r1, {r0, r7, r8} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ a5708 <__cxa_atexit@plt+0x99230> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + mvneq r1, ip, lsr #19 │ │ │ │ + mvneq r1, ip, asr #11 │ │ │ │ + mvneq r1, r0, lsl #19 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a5788 <__cxa_atexit@plt+0x992b0> │ │ │ │ + ldr r9, [pc, #112] @ a57a4 <__cxa_atexit@plt+0x992cc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr lr, [pc, #108] @ a57a8 <__cxa_atexit@plt+0x992d0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #104] @ a57ac <__cxa_atexit@plt+0x992d4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + sub sl, r6, #9 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r1, r3, #12 │ │ │ │ + stm r1, {r0, r7, r8} │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ a57b0 <__cxa_atexit@plt+0x992d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + mvneq r1, r4, lsl #18 │ │ │ │ + mvneq r1, r4, lsr #10 │ │ │ │ + mvneq r1, r0, ror #17 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov ip, r4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a5850 <__cxa_atexit@plt+0x99378> │ │ │ │ + ldr r2, [pc, #156] @ a5874 <__cxa_atexit@plt+0x9939c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r1, #72]! @ 0x48 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a6770 <__cxa_atexit@plt+0x9a298> │ │ │ │ - ldr lr, [pc, #160] @ a677c <__cxa_atexit@plt+0x9a2a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ a6780 <__cxa_atexit@plt+0x9a2a8> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r4, [r3, #24]! │ │ │ │ + str r4, [sp] │ │ │ │ + ldm r5, {r1, r8, sl} │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ + ldr r5, [r5, #16] │ │ │ │ + sub r0, r6, #13 │ │ │ │ + sub fp, r6, #47 @ 0x2f │ │ │ │ + sub lr, r6, #31 │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ + str lr, [r7, #40] @ 0x28 │ │ │ │ + str fp, [r7, #44] @ 0x2c │ │ │ │ + ldr r2, [pc, #104] @ a5878 <__cxa_atexit@plt+0x993a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ + str r0, [r7, #52] @ 0x34 │ │ │ │ + add r5, r5, #1 │ │ │ │ + sub r2, r4, #1 │ │ │ │ + ldr r0, [pc, #84] @ a587c <__cxa_atexit@plt+0x993a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6758 <__cxa_atexit@plt+0x9a280> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ a6784 <__cxa_atexit@plt+0x9a2ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq a6764 <__cxa_atexit@plt+0x9a28c> │ │ │ │ - mov r7, r3 │ │ │ │ - b a67d4 <__cxa_atexit@plt+0x9a2fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + stmib r7, {r0, r1, r5} │ │ │ │ + str r2, [r7, #16] │ │ │ │ + add lr, r7, #20 │ │ │ │ + stm lr, {r0, r1, r8, sl} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + mov r4, ip │ │ │ │ + mov r5, r3 │ │ │ │ + mov fp, r9 │ │ │ │ + ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r0, r0, lsr #9 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + ldr r7, [pc, #40] @ a5880 <__cxa_atexit@plt+0x993a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [ip, #828] @ 0x33c │ │ │ │ + mov r4, ip │ │ │ │ + mov fp, r9 │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + mvneq r1, r8, asr r8 │ │ │ │ + mvneq r1, r0, asr r4 │ │ │ │ + mvneq r1, r0, lsl r8 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ a67c8 <__cxa_atexit@plt+0x9a2f0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a67c0 <__cxa_atexit@plt+0x9a2e8> │ │ │ │ - b a67d4 <__cxa_atexit@plt+0x9a2fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r8, r4 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a5938 <__cxa_atexit@plt+0x99460> │ │ │ │ + ldr r7, [r5, #28]! │ │ │ │ + str r7, [sp] │ │ │ │ + sub r4, r6, #13 │ │ │ │ + sub r2, r6, #47 @ 0x2f │ │ │ │ + sub r7, r6, #31 │ │ │ │ + ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r9, fp │ │ │ │ + ldr fp, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr ip, [pc, #124] @ a5958 <__cxa_atexit@plt+0x99480> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [pc, #108] @ a595c <__cxa_atexit@plt+0x99484> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str r4, [r3, #52] @ 0x34 │ │ │ │ + add r7, lr, #1 │ │ │ │ + sub r4, r1, #1 │ │ │ │ + ldr r2, [pc, #88] @ a5960 <__cxa_atexit@plt+0x99488> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r4, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r0, sl, fp} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + mov r4, r8 │ │ │ │ + mov fp, r9 │ │ │ │ + ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ + ldr r4, [pc, #36] @ a5964 <__cxa_atexit@plt+0x9948c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + mov r7, #52 @ 0x34 │ │ │ │ + str r7, [r8, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r4, [r5] │ │ │ │ + mov r4, r8 │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + mvneq r1, r4, asr r7 │ │ │ │ + mvneq r1, r0, ror r3 │ │ │ │ + mvneq r1, r0, lsr r7 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a6870 <__cxa_atexit@plt+0x9a398> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc a687c <__cxa_atexit@plt+0x9a3a4> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge a6814 <__cxa_atexit@plt+0x9a33c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne a6870 <__cxa_atexit@plt+0x9a398> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt a6808 <__cxa_atexit@plt+0x9a330> │ │ │ │ - bne a6870 <__cxa_atexit@plt+0x9a398> │ │ │ │ - ldr r1, [pc, #88] @ a688c <__cxa_atexit@plt+0x9a3b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ a6890 <__cxa_atexit@plt+0x9a3b8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - strheq r0, [r1, #76]! @ 0x4c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a690c <__cxa_atexit@plt+0x9a434> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ a691c <__cxa_atexit@plt+0x9a444> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a59e4 <__cxa_atexit@plt+0x9950c> │ │ │ │ + ldr r9, [pc, #112] @ a5a00 <__cxa_atexit@plt+0x99528> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr lr, [pc, #108] @ a5a04 <__cxa_atexit@plt+0x9952c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #104] @ a5a08 <__cxa_atexit@plt+0x99530> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + sub sl, r6, #9 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r9, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ + stm r1, {r0, r7, r8} │ │ │ │ + str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ a5a0c <__cxa_atexit@plt+0x99534> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + mvneq r1, r8, lsr #13 │ │ │ │ + mvneq r1, r8, asr #5 │ │ │ │ + mvneq r1, r0, lsl #13 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r3, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + cmp sl, #1 │ │ │ │ + blt a5a34 <__cxa_atexit@plt+0x9955c> │ │ │ │ + sub r7, sl, #1 │ │ │ │ + ldrb r3, [r7, r8] │ │ │ │ + cmp r3, #13 │ │ │ │ + moveq sl, r7 │ │ │ │ + b a5194 <__cxa_atexit@plt+0x98cbc> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a5aac <__cxa_atexit@plt+0x995d4> │ │ │ │ + ldr r3, [pc, #100] @ a5abc <__cxa_atexit@plt+0x995e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a5a9c <__cxa_atexit@plt+0x995c4> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + ldr sl, [r8, #11] │ │ │ │ + cmp sl, #1 │ │ │ │ + blt a5a94 <__cxa_atexit@plt+0x995bc> │ │ │ │ + sub r3, sl, #1 │ │ │ │ + ldrb r2, [r7, r3] │ │ │ │ + cmp r2, #13 │ │ │ │ + bne a5a94 <__cxa_atexit@plt+0x995bc> │ │ │ │ + mov r8, r7 │ │ │ │ mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + b a5194 <__cxa_atexit@plt+0x98cbc> │ │ │ │ + mov r8, r7 │ │ │ │ + b a5194 <__cxa_atexit@plt+0x98cbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a5ac0 <__cxa_atexit@plt+0x995e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq pc, r9, r0, lsl #5 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + strheq r0, [sl, #160] @ 0xa0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + cmp sl, #1 │ │ │ │ + blt a5af0 <__cxa_atexit@plt+0x99618> │ │ │ │ + sub r7, sl, #1 │ │ │ │ + ldrb r3, [r8, r7] │ │ │ │ + cmp r3, #13 │ │ │ │ + moveq sl, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b a5194 <__cxa_atexit@plt+0x98cbc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a69b8 <__cxa_atexit@plt+0x9a4e0> │ │ │ │ - ldr r3, [pc, #124] @ a69c0 <__cxa_atexit@plt+0x9a4e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq a69a0 <__cxa_atexit@plt+0x9a4c8> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ a69c4 <__cxa_atexit@plt+0x9a4ec> │ │ │ │ + bhi a5b34 <__cxa_atexit@plt+0x9965c> │ │ │ │ + ldr r2, [pc, #40] @ a5b3c <__cxa_atexit@plt+0x99664> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a69b0 <__cxa_atexit@plt+0x9a4d8> │ │ │ │ - b a6a20 <__cxa_atexit@plt+0x9a548> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrdeq pc, [r9, #28] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ a6a10 <__cxa_atexit@plt+0x9a538> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [pc, #28] @ a5b40 <__cxa_atexit@plt+0x99668> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a6a08 <__cxa_atexit@plt+0x9a530> │ │ │ │ - b a6a20 <__cxa_atexit@plt+0x9a548> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01c9f190 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne a6b50 <__cxa_atexit@plt+0x9a678> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a6bc0 <__cxa_atexit@plt+0x9a6e8> │ │ │ │ - str r1, [sp] │ │ │ │ - str r8, [sp, #16] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr lr, [r7, #6] │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr r8, [r2, #12] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r2, #16] │ │ │ │ - ldr r4, [pc, #416] @ a6c24 <__cxa_atexit@plt+0x9a74c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r9, #36] @ 0x24 │ │ │ │ - str r1, [r9, #40] @ 0x28 │ │ │ │ - str lr, [r9, #44] @ 0x2c │ │ │ │ - str ip, [r9, #48] @ 0x30 │ │ │ │ - str fp, [r9, #52] @ 0x34 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r4, r9, #56 @ 0x38 │ │ │ │ - stm r4, {r3, r8, sl} │ │ │ │ - ldr r3, [pc, #380] @ a6c28 <__cxa_atexit@plt+0x9a750> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - ldr lr, [sp, #12] │ │ │ │ - str ip, [r9, #16] │ │ │ │ - str fp, [r9, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r1, r9, #24 │ │ │ │ - stm r1, {r0, r8, sl} │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - sub r1, r6, #59 @ 0x3b │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - add r2, r2, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a6c00 <__cxa_atexit@plt+0x9a728> │ │ │ │ - add r6, r9, #92 @ 0x5c │ │ │ │ - ldr r0, [sp] │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc a6bf8 <__cxa_atexit@plt+0x9a720> │ │ │ │ - ldr r5, [pc, #312] @ a6c40 <__cxa_atexit@plt+0x9a768> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r4, [pc, #308] @ a6c44 <__cxa_atexit@plt+0x9a76c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r8, [pc, #304] @ a6c48 <__cxa_atexit@plt+0x9a770> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r2] │ │ │ │ - str r5, [r9, #68]! @ 0x44 │ │ │ │ - sub r5, r6, #10 │ │ │ │ - str r5, [r9, #24] │ │ │ │ - ldr r5, [pc, #280] @ a6c4c <__cxa_atexit@plt+0x9a774> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - add r1, r9, #8 │ │ │ │ - stm r1, {r0, r5, r9} │ │ │ │ - str r4, [r9, #20]! │ │ │ │ - mov r4, lr │ │ │ │ - mov r5, r2 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r3, [r2, #28] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r2, r2, #20 │ │ │ │ + mvneq r1, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ a5b64 <__cxa_atexit@plt+0x9968c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 886838 <__cxa_atexit@plt+0x87a360> │ │ │ │ + mvneq r1, r8, ror #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi a6bd0 <__cxa_atexit@plt+0x9a6f8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a6bd8 <__cxa_atexit@plt+0x9a700> │ │ │ │ - ldr r5, [pc, #180] @ a6c30 <__cxa_atexit@plt+0x9a758> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #176] @ a6c34 <__cxa_atexit@plt+0x9a75c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #172] @ a6c38 <__cxa_atexit@plt+0x9a760> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - sub r5, r6, #10 │ │ │ │ - str r5, [r9, #24] │ │ │ │ - ldr r5, [pc, #152] @ a6c3c <__cxa_atexit@plt+0x9a764> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r5, [r9, #12] │ │ │ │ - str r9, [r9, #16] │ │ │ │ - str r0, [r9, #20]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r5, #64 @ 0x40 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b a6be0 <__cxa_atexit@plt+0x9a708> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #56] @ a6c20 <__cxa_atexit@plt+0x9a748> │ │ │ │ + bhi a5c10 <__cxa_atexit@plt+0x99738> │ │ │ │ + ldr r3, [pc, #168] @ a5c30 <__cxa_atexit@plt+0x99758> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a5bf4 <__cxa_atexit@plt+0x9971c> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #20 │ │ │ │ + bne a5c04 <__cxa_atexit@plt+0x9972c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a5c18 <__cxa_atexit@plt+0x99740> │ │ │ │ + ldr r7, [pc, #112] @ a5c34 <__cxa_atexit@plt+0x9975c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r8, #1] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #92] @ a5c38 <__cxa_atexit@plt+0x99760> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [lr, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #36] @ a6c2c <__cxa_atexit@plt+0x9a754> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [lr, #-8] │ │ │ │ - mov r4, lr │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - mov r9, sl │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - biceq lr, r9, r4, asr #31 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - biceq lr, r9, r4, lsr #31 │ │ │ │ - @ instruction: 0xffffed34 │ │ │ │ - @ instruction: 0xffffeec0 │ │ │ │ - biceq pc, r9, r4 │ │ │ │ - @ instruction: 0x01e1049c │ │ │ │ - @ instruction: 0xffffeda8 │ │ │ │ - @ instruction: 0xffffef34 │ │ │ │ - biceq pc, r9, r8, ror r0 @ │ │ │ │ - mvneq r0, ip, lsl #10 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov ip, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a6cb8 <__cxa_atexit@plt+0x9a7e0> │ │ │ │ - ldr r1, [pc, #88] @ a6cd4 <__cxa_atexit@plt+0x9a7fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #84] @ a6cd8 <__cxa_atexit@plt+0x9a800> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldm r5, {r0, r3} │ │ │ │ - sub lr, r6, #25 │ │ │ │ - stm r5, {sl, lr} │ │ │ │ - str r1, [r2, #4] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r9, sl} │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - sub sl, r6, #5 │ │ │ │ - ldr r8, [pc, #44] @ a6cdc <__cxa_atexit@plt+0x9a804> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, ip │ │ │ │ - b 28d854 <__cxa_atexit@plt+0x28137c> │ │ │ │ - ldr r7, [pc, #32] @ a6ce0 <__cxa_atexit@plt+0x9a808> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff41c │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - strheq lr, [r9, #224] @ 0xe0 │ │ │ │ - strdeq lr, [r9, #236] @ 0xec │ │ │ │ - stlexbeq lr, r0, [r9] │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov lr, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a6da0 <__cxa_atexit@plt+0x9a8c8> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a6db8 <__cxa_atexit@plt+0x9a8e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a6dc4 <__cxa_atexit@plt+0x9a8ec> │ │ │ │ - ldr r3, [pc, #212] @ a6e04 <__cxa_atexit@plt+0x9a92c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #208] @ a6e08 <__cxa_atexit@plt+0x9a930> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [pc, #196] @ a6e0c <__cxa_atexit@plt+0x9a934> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #209 @ 0xd1 │ │ │ │ - add r3, r3, #256 @ 0x100 │ │ │ │ - str r3, [r8, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #180] @ a6e10 <__cxa_atexit@plt+0x9a938> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r2, r6, #26 │ │ │ │ - ldr r9, [pc, #168] @ a6e14 <__cxa_atexit@plt+0x9a93c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [pc, #164] @ a6e18 <__cxa_atexit@plt+0x9a940> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + mvneq r1, r4, ror #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #20 │ │ │ │ + bne a5ca4 <__cxa_atexit@plt+0x997cc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a5cac <__cxa_atexit@plt+0x997d4> │ │ │ │ + ldr r2, [pc, #76] @ a5cbc <__cxa_atexit@plt+0x997e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #56] @ a5cc0 <__cxa_atexit@plt+0x997e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r9, [r8, #12] │ │ │ │ - add r3, r8, #16 │ │ │ │ - stm r3, {r1, r8, r9} │ │ │ │ - str r2, [r8, #28] │ │ │ │ - str r0, [r8, #32] │ │ │ │ - str sl, [r8, #36]! @ 0x24 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - mov sl, lr │ │ │ │ - b 289a54 <__cxa_atexit@plt+0x27d57c> │ │ │ │ - ldr r7, [pc, #88] @ a6e00 <__cxa_atexit@plt+0x9a928> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, lr │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r6, r8 │ │ │ │ - b a6dd0 <__cxa_atexit@plt+0x9a8f8> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ a6df8 <__cxa_atexit@plt+0x9a920> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ a6dfc <__cxa_atexit@plt+0x9a924> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #209 @ 0xd1 │ │ │ │ - add r8, r0, #256 @ 0x100 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, lr │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - biceq lr, r9, r8, lsr #27 │ │ │ │ - mvneq pc, r4, ror #28 │ │ │ │ - biceq lr, r9, r8, lsr #28 │ │ │ │ - @ instruction: 0xffffe704 │ │ │ │ - @ instruction: 0xffffe7ac │ │ │ │ - strdeq pc, [r0, #236]! @ 0xec │ │ │ │ - mvneq pc, ip, lsl #29 │ │ │ │ - strheq pc, [r0, #224]! @ 0xe0 @ │ │ │ │ - strexheq pc, r4, [r0] @ │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r8, [pc, #16] @ a6e4c <__cxa_atexit@plt+0x9a974> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - b 28d854 <__cxa_atexit@plt+0x28137c> │ │ │ │ - biceq lr, r9, r4, asr sp │ │ │ │ - biceq lr, r9, r4, lsr #26 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + strheq r1, [r1, #56]! @ 0x38 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov lr, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a6f0c <__cxa_atexit@plt+0x9aa34> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a6f24 <__cxa_atexit@plt+0x9aa4c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a6f30 <__cxa_atexit@plt+0x9aa58> │ │ │ │ - ldr r3, [pc, #212] @ a6f70 <__cxa_atexit@plt+0x9aa98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #208] @ a6f74 <__cxa_atexit@plt+0x9aa9c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [pc, #196] @ a6f78 <__cxa_atexit@plt+0x9aaa0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #25 │ │ │ │ - add r3, r3, #256 @ 0x100 │ │ │ │ - str r3, [r8, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #180] @ a6f7c <__cxa_atexit@plt+0x9aaa4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r2, r6, #26 │ │ │ │ - ldr r9, [pc, #168] @ a6f80 <__cxa_atexit@plt+0x9aaa8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [pc, #164] @ a6f84 <__cxa_atexit@plt+0x9aaac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r9, [r8, #12] │ │ │ │ - add r3, r8, #16 │ │ │ │ - stm r3, {r1, r8, r9} │ │ │ │ - str r2, [r8, #28] │ │ │ │ - str r0, [r8, #32] │ │ │ │ - str sl, [r8, #36]! @ 0x24 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - mov sl, lr │ │ │ │ - b 289a54 <__cxa_atexit@plt+0x27d57c> │ │ │ │ - ldr r7, [pc, #88] @ a6f6c <__cxa_atexit@plt+0x9aa94> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a5d10 <__cxa_atexit@plt+0x99838> │ │ │ │ + ldr r7, [pc, #60] @ a5d20 <__cxa_atexit@plt+0x99848> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, lr │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq a5d04 <__cxa_atexit@plt+0x9982c> │ │ │ │ + str r9, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, fp │ │ │ │ + b a5d3c <__cxa_atexit@plt+0x99864> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r6, r8 │ │ │ │ - b a6f3c <__cxa_atexit@plt+0x9aa64> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ a6f64 <__cxa_atexit@plt+0x9aa8c> │ │ │ │ + ldr r7, [pc, #12] @ a5d24 <__cxa_atexit@plt+0x9984c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ a6f68 <__cxa_atexit@plt+0x9aa90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #25 │ │ │ │ - add r8, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, lr │ │ │ │ bx r0 │ │ │ │ - biceq lr, r9, ip, lsr ip │ │ │ │ - strdeq pc, [r0, #200]! @ 0xc8 │ │ │ │ - ldrdeq lr, [r9, #196] @ 0xc4 │ │ │ │ - @ instruction: 0xffffe598 │ │ │ │ - @ instruction: 0xffffe640 │ │ │ │ - @ instruction: 0x01e0fd90 │ │ │ │ - mvneq pc, r0, lsr #26 │ │ │ │ - mvneq pc, r4, asr #26 │ │ │ │ - mvneq pc, r8, lsr #28 │ │ │ │ - biceq lr, r9, ip, asr ip │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a7008 <__cxa_atexit@plt+0x9ab30> │ │ │ │ - ldr r7, [pc, #140] @ a7038 <__cxa_atexit@plt+0x9ab60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq a6ff8 <__cxa_atexit@plt+0x9ab20> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a7018 <__cxa_atexit@plt+0x9ab40> │ │ │ │ - ldr r3, [pc, #108] @ a7048 <__cxa_atexit@plt+0x9ab70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #104] @ a704c <__cxa_atexit@plt+0x9ab74> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r0, sl, r0, asr r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b a5d3c <__cxa_atexit@plt+0x99864> │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r2, [pc, #288] @ a5e68 <__cxa_atexit@plt+0x99990> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r3, r2, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r1, [pc, #284] @ a5e6c <__cxa_atexit@plt+0x99994> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne a5da8 <__cxa_atexit@plt+0x998d0> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5df4 <__cxa_atexit@plt+0x9991c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #20 │ │ │ │ + beq a5e00 <__cxa_atexit@plt+0x99928> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5e34 <__cxa_atexit@plt+0x9995c> │ │ │ │ + str r7, [r5] │ │ │ │ + b a5d50 <__cxa_atexit@plt+0x99878> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a5e3c <__cxa_atexit@plt+0x99964> │ │ │ │ + ldr r8, [pc, #184] @ a5e78 <__cxa_atexit@plt+0x999a0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #180] @ a5e7c <__cxa_atexit@plt+0x999a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + sub r7, r3, #13 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ a7044 <__cxa_atexit@plt+0x9ab6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a5e4c <__cxa_atexit@plt+0x99974> │ │ │ │ + ldr r2, [pc, #104] @ a5e80 <__cxa_atexit@plt+0x999a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r5, {r1, r9} │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ a703c <__cxa_atexit@plt+0x9ab64> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #24] @ a7040 <__cxa_atexit@plt+0x9ab68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r6, [pc, #44] @ a5e70 <__cxa_atexit@plt+0x99998> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + b a5e58 <__cxa_atexit@plt+0x99980> │ │ │ │ + ldr r6, [pc, #32] @ a5e74 <__cxa_atexit@plt+0x9999c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + andeq r0, r0, ip, lsr r2 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + mvneq r1, r0, lsl #5 │ │ │ │ + mvneq r0, ip, asr lr │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #20 │ │ │ │ + bne a5ed8 <__cxa_atexit@plt+0x99a00> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a5f04 <__cxa_atexit@plt+0x99a2c> │ │ │ │ + ldr r2, [pc, #112] @ a5f28 <__cxa_atexit@plt+0x99a50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + ldr r3, [pc, #64] @ a5f20 <__cxa_atexit@plt+0x99a48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5efc <__cxa_atexit@plt+0x99a24> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b a5d3c <__cxa_atexit@plt+0x99864> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r6, [pc, #24] @ a5f24 <__cxa_atexit@plt+0x99a4c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq lr, r9, r4, lsr sl │ │ │ │ - biceq lr, r9, r0, lsr fp │ │ │ │ - strdeq lr, [r9, #176] @ 0xb0 │ │ │ │ - @ instruction: 0xffffdda0 │ │ │ │ - biceq lr, r9, r0, ror sl │ │ │ │ - @ instruction: 0x01c9eb98 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a709c <__cxa_atexit@plt+0x9abc4> │ │ │ │ - ldr r3, [pc, #56] @ a70b8 <__cxa_atexit@plt+0x9abe0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ a70bc <__cxa_atexit@plt+0x9abe4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a5f68 <__cxa_atexit@plt+0x99a90> │ │ │ │ + ldr r2, [pc, #48] @ a5f80 <__cxa_atexit@plt+0x99aa8> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r3, [pc, #28] @ a70c0 <__cxa_atexit@plt+0x9abe8> │ │ │ │ + ldmib r5, {r1, r9} │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + ldr r3, [pc, #20] @ a5f84 <__cxa_atexit@plt+0x99aac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #24] @ a70c4 <__cxa_atexit@plt+0x9abec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq lr, [r9, #148] @ 0x94 │ │ │ │ - @ instruction: 0xffffdcf4 │ │ │ │ - strheq lr, [r9, #144] @ 0x90 │ │ │ │ - biceq lr, r9, ip, lsr #21 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a7100 <__cxa_atexit@plt+0x9ac28> │ │ │ │ - ldr r8, [pc, #40] @ a7118 <__cxa_atexit@plt+0x9ac40> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - ldr r7, [pc, #20] @ a711c <__cxa_atexit@plt+0x9ac44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b a5d3c <__cxa_atexit@plt+0x99864> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a5ff0 <__cxa_atexit@plt+0x99b18> │ │ │ │ + ldr r8, [pc, #72] @ a6008 <__cxa_atexit@plt+0x99b30> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #68] @ a600c <__cxa_atexit@plt+0x99b34> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + sub r7, r6, #13 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - biceq lr, r9, r0, lsl fp │ │ │ │ - biceq lr, r9, r0, lsl #22 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ a6010 <__cxa_atexit@plt+0x99b38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + mvneq r1, r0, lsl #1 │ │ │ │ + mvneq r0, ip, asr ip │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + biceq r0, sl, ip, asr #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a7194 <__cxa_atexit@plt+0x9acbc> │ │ │ │ - ldr r3, [pc, #100] @ a71a4 <__cxa_atexit@plt+0x9accc> │ │ │ │ + bhi a6064 <__cxa_atexit@plt+0x99b8c> │ │ │ │ + ldr r3, [pc, #60] @ a6074 <__cxa_atexit@plt+0x99b9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r9, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq a717c <__cxa_atexit@plt+0x9aca4> │ │ │ │ - ldr r3, [pc, #76] @ a71a8 <__cxa_atexit@plt+0x9acd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq a718c <__cxa_atexit@plt+0x9acb4> │ │ │ │ - b a71fc <__cxa_atexit@plt+0x9ad24> │ │ │ │ + beq a6054 <__cxa_atexit@plt+0x99b7c> │ │ │ │ + ldrb r3, [r8, #3] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #12] @ a6078 <__cxa_atexit@plt+0x99ba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + biceq r0, sl, ip, lsl #10 │ │ │ │ + biceq r0, sl, r8, ror #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldrb r8, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ + biceq r0, sl, ip, asr #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a6128 <__cxa_atexit@plt+0x99c50> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a60ec <__cxa_atexit@plt+0x99c14> │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + ldr r1, [r8, #10] │ │ │ │ + ldr r0, [r8, #14] │ │ │ │ + cmp r0, #1 │ │ │ │ + bne a6100 <__cxa_atexit@plt+0x99c28> │ │ │ │ + ldr r3, [pc, #92] @ a6138 <__cxa_atexit@plt+0x99c60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrb r8, [r1] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ + ldr r7, [pc, #76] @ a6140 <__cxa_atexit@plt+0x99c68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a71ac <__cxa_atexit@plt+0x9acd4> │ │ │ │ + ldr lr, [pc, #60] @ a6144 <__cxa_atexit@plt+0x99c6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldrb r9, [r1] │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ + ldr r7, [pc, #12] @ a613c <__cxa_atexit@plt+0x99c64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq lr, r9, ip, ror sl │ │ │ │ + biceq r0, sl, r0, asr r4 │ │ │ │ + mvneq r0, r0, asr pc │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + biceq r0, sl, ip, lsl r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #32] @ a71f0 <__cxa_atexit@plt+0x9ad18> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a61b0 <__cxa_atexit@plt+0x99cd8> │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldr r2, [pc, #148] @ a6200 <__cxa_atexit@plt+0x99d28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq a61bc <__cxa_atexit@plt+0x99ce4> │ │ │ │ + str r7, [r3] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne a61c8 <__cxa_atexit@plt+0x99cf0> │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r1, [r7, #14] │ │ │ │ + cmp r1, #1 │ │ │ │ + bne a61dc <__cxa_atexit@plt+0x99d04> │ │ │ │ + ldr r1, [pc, #96] @ a6204 <__cxa_atexit@plt+0x99d2c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a71e8 <__cxa_atexit@plt+0x9ad10> │ │ │ │ - b a71fc <__cxa_atexit@plt+0x9ad24> │ │ │ │ + ldrb r8, [r2] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + ldr r7, [pc, #56] @ a6208 <__cxa_atexit@plt+0x99d30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #40] @ a620c <__cxa_atexit@plt+0x99d34> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldrb r8, [r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r3} │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + mvneq r0, r4, ror lr │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + biceq r0, sl, r4, asr r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne a7274 <__cxa_atexit@plt+0x9ad9c> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a72b0 <__cxa_atexit@plt+0x9add8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr lr, [pc, #164] @ a72d0 <__cxa_atexit@plt+0x9adf8> │ │ │ │ + bne a6258 <__cxa_atexit@plt+0x99d80> │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r1, [r7, #14] │ │ │ │ + cmp r1, #1 │ │ │ │ + bne a626c <__cxa_atexit@plt+0x99d94> │ │ │ │ + ldr r1, [pc, #76] @ a6294 <__cxa_atexit@plt+0x99dbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldrb r8, [r2] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ + ldr r7, [pc, #56] @ a6298 <__cxa_atexit@plt+0x99dc0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #40] @ a629c <__cxa_atexit@plt+0x99dc4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldrb r8, [r2] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + mvneq r0, r4, ror #27 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq r0, sl, r4, asr #5 │ │ │ │ + andeq r0, r0, r5, lsr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a6338 <__cxa_atexit@plt+0x99e60> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a6380 <__cxa_atexit@plt+0x99ea8> │ │ │ │ + ldr lr, [pc, #184] @ a638c <__cxa_atexit@plt+0x99eb4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [pc, #160] @ a72d4 <__cxa_atexit@plt+0x9adfc> │ │ │ │ + ldmib r5, {r3, r9} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + sub r0, r6, #14 │ │ │ │ + str r0, [r5, #20] │ │ │ │ + add r3, r3, #1 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + str lr, [r8, #4] │ │ │ │ + str r9, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r3, [r8, #16] │ │ │ │ + str r2, [r8, #20] │ │ │ │ + and r3, r0, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a6344 <__cxa_atexit@plt+0x99e6c> │ │ │ │ + ldr r3, [r6, #-8] │ │ │ │ + ldr r1, [r6, #-4] │ │ │ │ + cmp r2, #1 │ │ │ │ + bne a6358 <__cxa_atexit@plt+0x99e80> │ │ │ │ + ldr r2, [pc, #104] @ a6390 <__cxa_atexit@plt+0x99eb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb r8, [r1] │ │ │ │ + str r2, [r5, #12]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ a6394 <__cxa_atexit@plt+0x99ebc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [pc, #144] @ a72d8 <__cxa_atexit@plt+0x9ae00> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r3, #11 │ │ │ │ - sub sl, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a72b8 <__cxa_atexit@plt+0x9ade0> │ │ │ │ - ldr r1, [pc, #64] @ a72c8 <__cxa_atexit@plt+0x9adf0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ a72cc <__cxa_atexit@plt+0x9adf4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #2 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r6, #28 │ │ │ │ - b a72bc <__cxa_atexit@plt+0x9ade4> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #56] @ a6398 <__cxa_atexit@plt+0x99ec0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r6, #-12] │ │ │ │ + ldrb r8, [r1] │ │ │ │ + str lr, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq lr, [r9, #132] @ 0x84 │ │ │ │ - mvneq pc, r0, ror sl @ │ │ │ │ - mvneq pc, r0, lsl lr @ │ │ │ │ - strheq pc, [r0, #148]! @ 0x94 @ │ │ │ │ - strheq pc, [r0, #168]! @ 0xa8 @ │ │ │ │ - biceq lr, r9, r8, lsr r9 │ │ │ │ + mvneq r0, r4, ror sp │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + strdeq r0, [r1, #200]! @ 0xc8 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + biceq lr, r9, r0, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi a7374 <__cxa_atexit@plt+0x9ae9c> │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi a63f0 <__cxa_atexit@plt+0x99f18> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ cmp r0, #0 │ │ │ │ - beq a7360 <__cxa_atexit@plt+0x9ae88> │ │ │ │ - ldr r7, [pc, #136] @ a7398 <__cxa_atexit@plt+0x9aec0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #132] @ a739c <__cxa_atexit@plt+0x9aec4> │ │ │ │ + beq a63e8 <__cxa_atexit@plt+0x99f10> │ │ │ │ + ldr r8, [pc, #40] @ a63f8 <__cxa_atexit@plt+0x99f20> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ a63fc <__cxa_atexit@plt+0x99f24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #116] @ a73a0 <__cxa_atexit@plt+0x9aec8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7368 <__cxa_atexit@plt+0x9ae90> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a737c <__cxa_atexit@plt+0x9aea4> │ │ │ │ - ldr r2, [pc, #92] @ a73a8 <__cxa_atexit@plt+0x9aed0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ a73a4 <__cxa_atexit@plt+0x9aecc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrdeq pc, [r0, #132]! @ 0x84 │ │ │ │ - mvneq pc, r8, lsl sp @ │ │ │ │ - strheq pc, [r0, #200]! @ 0xc8 @ │ │ │ │ - strdeq pc, [r0, #204]! @ 0xcc │ │ │ │ + @ instruction: 0x01b287d3 │ │ │ │ + mvneq r0, ip, lsl r8 │ │ │ │ + biceq r0, sl, r0, ror #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a645c <__cxa_atexit@plt+0x99f84> │ │ │ │ + ldr r7, [pc, #72] @ a6470 <__cxa_atexit@plt+0x99f98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a6450 <__cxa_atexit@plt+0x99f78> │ │ │ │ + ldr r7, [pc, #56] @ a6474 <__cxa_atexit@plt+0x99f9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldrb r3, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ a6478 <__cxa_atexit@plt+0x99fa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + biceq r0, sl, r4, lsr r1 │ │ │ │ + biceq r0, sl, r8, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ a649c <__cxa_atexit@plt+0x99fc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrb r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 19c0580 <__cxa_atexit@plt+0x19b40a8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a73e0 <__cxa_atexit@plt+0x9af08> │ │ │ │ - ldr r2, [pc, #28] @ a73ec <__cxa_atexit@plt+0x9af14> │ │ │ │ + ldr r2, [pc, #36] @ a64d4 <__cxa_atexit@plt+0x99ffc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #32] @ a64d8 <__cxa_atexit@plt+0x9a000> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq pc, r8, ror ip @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a7440 <__cxa_atexit@plt+0x9af68> │ │ │ │ - ldr r2, [pc, #60] @ a7448 <__cxa_atexit@plt+0x9af70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ a744c <__cxa_atexit@plt+0x9af74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq a7434 <__cxa_atexit@plt+0x9af5c> │ │ │ │ - mov r7, r3 │ │ │ │ - b a7458 <__cxa_atexit@plt+0x9af80> │ │ │ │ - ldr r0, [r3] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq pc, ip, ror r7 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ a74d0 <__cxa_atexit@plt+0x9aff8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a74b8 <__cxa_atexit@plt+0x9afe0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #60] @ a74d4 <__cxa_atexit@plt+0x9affc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq a74c4 <__cxa_atexit@plt+0x9afec> │ │ │ │ - mov r7, r3 │ │ │ │ - b a7524 <__cxa_atexit@plt+0x9b04c> │ │ │ │ + mvneq r0, r0, lsl #16 │ │ │ │ + mvneq r0, r0, lsr r7 │ │ │ │ + strheq r0, [sl, #4] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi a6558 <__cxa_atexit@plt+0x9a080> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a6550 <__cxa_atexit@plt+0x9a078> │ │ │ │ + ldr r3, [pc, #80] @ a6560 <__cxa_atexit@plt+0x9a088> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #76] @ a6564 <__cxa_atexit@plt+0x9a08c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #72] @ a6568 <__cxa_atexit@plt+0x9a090> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #48] @ a656c <__cxa_atexit@plt+0x9a094> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #2 │ │ │ │ + add r8, lr, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, #0 │ │ │ │ + b d65588 <__cxa_atexit@plt+0xd590b0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ a7518 <__cxa_atexit@plt+0x9b040> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7510 <__cxa_atexit@plt+0x9b038> │ │ │ │ - b a7524 <__cxa_atexit@plt+0x9b04c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #6 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq r0, sl, r0, lsl #1 │ │ │ │ + ldrdeq r0, [r1, #100]! @ 0x64 │ │ │ │ + mvneq r0, r0, lsl fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a7540 <__cxa_atexit@plt+0x9b068> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a65d8 <__cxa_atexit@plt+0x9a100> │ │ │ │ + cmp r7, #1 │ │ │ │ + blt a65c0 <__cxa_atexit@plt+0x9a0e8> │ │ │ │ + mov r7, #0 │ │ │ │ + ldr r2, [pc, #72] @ a65e8 <__cxa_atexit@plt+0x9a110> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, #64] @ a65ec <__cxa_atexit@plt+0x9a114> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a75ac <__cxa_atexit@plt+0x9b0d4> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge a7594 <__cxa_atexit@plt+0x9b0bc> │ │ │ │ - ldr r7, [pc, #84] @ a75c0 <__cxa_atexit@plt+0x9b0e8> │ │ │ │ + ldr r7, [pc, #28] @ a65e4 <__cxa_atexit@plt+0x9a10c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #76] @ a75c4 <__cxa_atexit@plt+0x9b0ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bne a7538 <__cxa_atexit@plt+0x9b060> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge a7538 <__cxa_atexit@plt+0x9b060> │ │ │ │ - b a7564 <__cxa_atexit@plt+0x9b08c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq pc, ip, ror r6 @ │ │ │ │ - mvneq pc, r8, lsl #15 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a7614 <__cxa_atexit@plt+0x9b13c> │ │ │ │ - ldr r3, [pc, #52] @ a7624 <__cxa_atexit@plt+0x9b14c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - ldr r3, [pc, #28] @ a7628 <__cxa_atexit@plt+0x9b150> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - mvneq pc, r8, lsl #12 │ │ │ │ - biceq lr, r9, r4, lsl #12 │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + mvneq r0, r8, lsl #21 │ │ │ │ + mvneq r0, ip, lsr #21 │ │ │ │ + mvneq r0, ip, lsl #21 │ │ │ │ + ldrdeq pc, [r9, #248] @ 0xf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a7668 <__cxa_atexit@plt+0x9b190> │ │ │ │ - ldr r2, [pc, #36] @ a7670 <__cxa_atexit@plt+0x9b198> │ │ │ │ + bhi a6624 <__cxa_atexit@plt+0x9a14c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a662c <__cxa_atexit@plt+0x9a154> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a7674 <__cxa_atexit@plt+0x9b19c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 198abf0 <__cxa_atexit@plt+0x197e718> │ │ │ │ + b 878a7c <__cxa_atexit@plt+0x86c5a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, r0, asr r5 @ │ │ │ │ - strdeq pc, [r0, #148]! @ 0x94 │ │ │ │ - biceq lr, r9, r4, asr #11 │ │ │ │ + @ instruction: 0x01e10590 │ │ │ │ + biceq pc, r9, r8, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a7748 <__cxa_atexit@plt+0x9b270> │ │ │ │ - ldr r3, [pc, #204] @ a7764 <__cxa_atexit@plt+0x9b28c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ a7768 <__cxa_atexit@plt+0x9b290> │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a66a4 <__cxa_atexit@plt+0x9a1cc> │ │ │ │ + ldr r1, [pc, #92] @ a66b0 <__cxa_atexit@plt+0x9a1d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #76] @ a66b4 <__cxa_atexit@plt+0x9a1dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq a76ec <__cxa_atexit@plt+0x9b214> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a7750 <__cxa_atexit@plt+0x9b278> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne a76f8 <__cxa_atexit@plt+0x9b220> │ │ │ │ - ldr r7, [pc, #144] @ a776c <__cxa_atexit@plt+0x9b294> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ a7770 <__cxa_atexit@plt+0x9b298> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + beq a6698 <__cxa_atexit@plt+0x9a1c0> │ │ │ │ + ldr r3, [pc, #60] @ a66b8 <__cxa_atexit@plt+0x9a1e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r2, sl} │ │ │ │ + str r8, [r5, #12] │ │ │ │ + mov r9, #0 │ │ │ │ + b d7e94c <__cxa_atexit@plt+0xd72474> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ a7774 <__cxa_atexit@plt+0x9b29c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ a7778 <__cxa_atexit@plt+0x9b2a0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ a777c <__cxa_atexit@plt+0x9b2a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ a7780 <__cxa_atexit@plt+0x9b2a8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - strdeq pc, [r0, #72]! @ 0x48 │ │ │ │ - biceq lr, r9, ip, asr #10 │ │ │ │ - biceq lr, r9, r0, asr #10 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - mvneq pc, r4, lsr r9 @ │ │ │ │ - mvneq pc, r4, lsr r9 @ │ │ │ │ - strdeq pc, [r0, #68]! @ 0x44 │ │ │ │ - strheq lr, [r9, #72] @ 0x48 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + mvneq r0, ip, lsr r5 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strdeq pc, [r9, #236] @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a7814 <__cxa_atexit@plt+0x9b33c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne a77c4 <__cxa_atexit@plt+0x9b2ec> │ │ │ │ - ldr r7, [pc, #112] @ a7824 <__cxa_atexit@plt+0x9b34c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ a7828 <__cxa_atexit@plt+0x9b350> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ a782c <__cxa_atexit@plt+0x9b354> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r3, r8, sl} │ │ │ │ + ldr r2, [pc, #20] @ a66ec <__cxa_atexit@plt+0x9a214> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ a7830 <__cxa_atexit@plt+0x9b358> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ a7834 <__cxa_atexit@plt+0x9b35c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ a7838 <__cxa_atexit@plt+0x9b360> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq lr, r9, r4, ror r4 │ │ │ │ - biceq lr, r9, r8, ror #8 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - mvneq pc, r8, ror #16 │ │ │ │ - mvneq pc, r8, ror #16 │ │ │ │ - mvneq pc, r8, lsr #8 │ │ │ │ - biceq lr, r9, r0, lsl #8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a7930 <__cxa_atexit@plt+0x9b458> │ │ │ │ - ldr lr, [pc, #240] @ a794c <__cxa_atexit@plt+0x9b474> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r8, [pc, #228] @ a7950 <__cxa_atexit@plt+0x9b478> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq a7914 <__cxa_atexit@plt+0x9b43c> │ │ │ │ - ldr r0, [pc, #196] @ a7954 <__cxa_atexit@plt+0x9b47c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7924 <__cxa_atexit@plt+0x9b44c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc a7938 <__cxa_atexit@plt+0x9b460> │ │ │ │ - ldr r7, [pc, #152] @ a7958 <__cxa_atexit@plt+0x9b480> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #18 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #132] @ a795c <__cxa_atexit@plt+0x9b484> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #128] @ a7960 <__cxa_atexit@plt+0x9b488> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #120] @ a7964 <__cxa_atexit@plt+0x9b48c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - mvneq pc, r0, lsr r3 @ │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - mvneq pc, r8, lsr #8 │ │ │ │ - mvneq pc, r8, lsl #6 │ │ │ │ - mvneq pc, r0, lsr r3 @ │ │ │ │ - ldrdeq lr, [r9, #36] @ 0x24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + str r8, [r5] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + mov r9, #0 │ │ │ │ + b d7e94c <__cxa_atexit@plt+0xd72474> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + biceq pc, r9, r8, asr #29 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ a7a18 <__cxa_atexit@plt+0x9b540> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7a00 <__cxa_atexit@plt+0x9b528> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a7a08 <__cxa_atexit@plt+0x9b530> │ │ │ │ - ldr r7, [pc, #112] @ a7a1c <__cxa_atexit@plt+0x9b544> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + cmp r3, r7 │ │ │ │ + bne a6720 <__cxa_atexit@plt+0x9a248> │ │ │ │ + ldr r7, [pc, #80] @ a6760 <__cxa_atexit@plt+0x9a288> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #18 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #92] @ a7a20 <__cxa_atexit@plt+0x9b548> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #88] @ a7a24 <__cxa_atexit@plt+0x9b54c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #72] @ a6764 <__cxa_atexit@plt+0x9a28c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #80] @ a7a28 <__cxa_atexit@plt+0x9b550> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - mvneq pc, ip, lsr r3 @ │ │ │ │ - mvneq pc, ip, lsl r2 @ │ │ │ │ - mvneq pc, r4, asr #4 │ │ │ │ - biceq lr, r9, r0, lsl r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #48] @ a6758 <__cxa_atexit@plt+0x9a280> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ a675c <__cxa_atexit@plt+0x9a284> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r3, r3, r7 │ │ │ │ + add r9, r0, r7 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add r8, r1, #1 │ │ │ │ + b d65588 <__cxa_atexit@plt+0xd590b0> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq pc, r9, r8, ror #28 │ │ │ │ + stlexbeq pc, r0, [r9] │ │ │ │ + biceq pc, r9, r4, lsl #29 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a7aa4 <__cxa_atexit@plt+0x9b5cc> │ │ │ │ - ldr r7, [pc, #92] @ a7ab0 <__cxa_atexit@plt+0x9b5d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr lr, [pc, #80] @ a7ab4 <__cxa_atexit@plt+0x9b5dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #68] @ a7ab8 <__cxa_atexit@plt+0x9b5e0> │ │ │ │ + bcc a67e0 <__cxa_atexit@plt+0x9a308> │ │ │ │ + cmp r7, #1 │ │ │ │ + blt a67c8 <__cxa_atexit@plt+0x9a2f0> │ │ │ │ + ldmib r5, {r1, lr} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r2, [pc, #80] @ a67ec <__cxa_atexit@plt+0x9a314> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r3, r6, #11 │ │ │ │ + cmp r7, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + strlt r7, [r6] │ │ │ │ + strge lr, [r6] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ a67f0 <__cxa_atexit@plt+0x9a318> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r8, [pc, #60] @ a7abc <__cxa_atexit@plt+0x9b5e4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r0, r6, #18 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r3, r7, lr} │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - @ instruction: 0x01e0f29c │ │ │ │ - mvneq pc, r4, ror r1 @ │ │ │ │ - @ instruction: 0x01e0f19c │ │ │ │ - biceq lr, r9, r0, ror r1 │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + @ instruction: 0x01e1089c │ │ │ │ + mvneq r0, r0, lsl #17 │ │ │ │ + strheq pc, [r9, #212] @ 0xd4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a7afc <__cxa_atexit@plt+0x9b624> │ │ │ │ - ldr r2, [pc, #36] @ a7b04 <__cxa_atexit@plt+0x9b62c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a7b08 <__cxa_atexit@plt+0x9b630> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198abf0 <__cxa_atexit@plt+0x197e718> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strheq pc, [r0, #12]! @ │ │ │ │ - mvneq pc, r0, ror #10 │ │ │ │ - biceq lr, r9, r0, lsr r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a7bdc <__cxa_atexit@plt+0x9b704> │ │ │ │ - ldr r3, [pc, #204] @ a7bf8 <__cxa_atexit@plt+0x9b720> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bhi a6840 <__cxa_atexit@plt+0x9a368> │ │ │ │ + ldr r2, [pc, #52] @ a6848 <__cxa_atexit@plt+0x9a370> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ a684c <__cxa_atexit@plt+0x9a374> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ a7bfc <__cxa_atexit@plt+0x9b724> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7b80 <__cxa_atexit@plt+0x9b6a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a7be4 <__cxa_atexit@plt+0x9b70c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne a7b8c <__cxa_atexit@plt+0x9b6b4> │ │ │ │ - ldr r7, [pc, #144] @ a7c00 <__cxa_atexit@plt+0x9b728> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ a7c04 <__cxa_atexit@plt+0x9b72c> │ │ │ │ + ldr r0, [pc, #40] @ a6850 <__cxa_atexit@plt+0x9a378> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #116] @ a7c08 <__cxa_atexit@plt+0x9b730> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ a7c0c <__cxa_atexit@plt+0x9b734> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ a7c10 <__cxa_atexit@plt+0x9b738> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ a7c14 <__cxa_atexit@plt+0x9b73c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b d879f4 <__cxa_atexit@plt+0xd7b51c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - mvneq pc, r4, rrx │ │ │ │ - strheq lr, [r9, #8] │ │ │ │ - biceq lr, r9, ip, lsr #1 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - mvneq pc, r0, lsr #9 │ │ │ │ - mvneq pc, r0, lsr #9 │ │ │ │ - mvneq pc, r0, rrx │ │ │ │ - biceq lr, r9, r4, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq pc, r9, ip, asr sp @ │ │ │ │ + mvneq r0, ip, ror r3 │ │ │ │ + biceq pc, r9, r4, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a7ca8 <__cxa_atexit@plt+0x9b7d0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne a7c58 <__cxa_atexit@plt+0x9b780> │ │ │ │ - ldr r7, [pc, #112] @ a7cb8 <__cxa_atexit@plt+0x9b7e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ a7cbc <__cxa_atexit@plt+0x9b7e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ a7cc0 <__cxa_atexit@plt+0x9b7e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ a7cc4 <__cxa_atexit@plt+0x9b7ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ a7cc8 <__cxa_atexit@plt+0x9b7f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ a7ccc <__cxa_atexit@plt+0x9b7f4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq sp, r9, r0, ror #31 │ │ │ │ - ldrdeq sp, [r9, #244] @ 0xf4 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - ldrdeq pc, [r0, #52]! @ 0x34 │ │ │ │ - ldrdeq pc, [r0, #52]! @ 0x34 │ │ │ │ - strexheq lr, r4, [r0] │ │ │ │ - biceq sp, r9, r0, ror #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a7d0c <__cxa_atexit@plt+0x9b834> │ │ │ │ - ldr r2, [pc, #36] @ a7d14 <__cxa_atexit@plt+0x9b83c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a7d18 <__cxa_atexit@plt+0x9b840> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198abf0 <__cxa_atexit@plt+0x197e718> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mvneq lr, ip, lsr #29 │ │ │ │ - mvneq pc, r0, asr r3 @ │ │ │ │ - biceq sp, r9, r0, lsr #30 │ │ │ │ + mov r8, r7 │ │ │ │ + b a60a4 <__cxa_atexit@plt+0x99bcc> │ │ │ │ + biceq pc, r9, r8, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a7dec <__cxa_atexit@plt+0x9b914> │ │ │ │ - ldr r3, [pc, #204] @ a7e08 <__cxa_atexit@plt+0x9b930> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ a7e0c <__cxa_atexit@plt+0x9b934> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a68bc <__cxa_atexit@plt+0x9a3e4> │ │ │ │ + ldr r2, [pc, #56] @ a68c8 <__cxa_atexit@plt+0x9a3f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #48] @ a68cc <__cxa_atexit@plt+0x9a3f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq a7d90 <__cxa_atexit@plt+0x9b8b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a7df4 <__cxa_atexit@plt+0x9b91c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne a7d9c <__cxa_atexit@plt+0x9b8c4> │ │ │ │ - ldr r7, [pc, #144] @ a7e10 <__cxa_atexit@plt+0x9b938> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ a7e14 <__cxa_atexit@plt+0x9b93c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + beq a68b4 <__cxa_atexit@plt+0x9a3dc> │ │ │ │ + b a68dc <__cxa_atexit@plt+0x9a404> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #116] @ a7e18 <__cxa_atexit@plt+0x9b940> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ a7e1c <__cxa_atexit@plt+0x9b944> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ a7e20 <__cxa_atexit@plt+0x9b948> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ a7e24 <__cxa_atexit@plt+0x9b94c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - mvneq lr, r4, asr lr │ │ │ │ - biceq sp, r9, r8, lsr #29 │ │ │ │ - stlexbeq sp, ip, [r9] │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x01e0f290 │ │ │ │ - @ instruction: 0x01e0f290 │ │ │ │ - mvneq lr, r0, asr lr │ │ │ │ - biceq sp, r9, r4, lsl lr │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mvneq r0, r8, lsl #6 │ │ │ │ + biceq pc, r9, r4, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq a6918 <__cxa_atexit@plt+0x9a440> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne a695c <__cxa_atexit@plt+0x9a484> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne a69a0 <__cxa_atexit@plt+0x9a4c8> │ │ │ │ + ldr r7, [pc, #248] @ a6a04 <__cxa_atexit@plt+0x9a52c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc a7eb8 <__cxa_atexit@plt+0x9b9e0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne a7e68 <__cxa_atexit@plt+0x9b990> │ │ │ │ - ldr r7, [pc, #112] @ a7ec8 <__cxa_atexit@plt+0x9b9f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ a7ecc <__cxa_atexit@plt+0x9b9f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ a7ed0 <__cxa_atexit@plt+0x9b9f8> │ │ │ │ + bcc a69e4 <__cxa_atexit@plt+0x9a50c> │ │ │ │ + ldr r2, [pc, #196] @ a69f4 <__cxa_atexit@plt+0x9a51c> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #192] @ a69f8 <__cxa_atexit@plt+0x9a520> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ a7ed4 <__cxa_atexit@plt+0x9b9fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ a7ed8 <__cxa_atexit@plt+0x9ba00> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ a7edc <__cxa_atexit@plt+0x9ba04> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq sp, [r9, #208] @ 0xd0 │ │ │ │ - biceq sp, r9, r4, asr #27 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - mvneq pc, r4, asr #3 │ │ │ │ - mvneq pc, r4, asr #3 │ │ │ │ - mvneq lr, r4, lsl #27 │ │ │ │ - biceq sp, r9, r0, asr sp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a7f1c <__cxa_atexit@plt+0x9ba44> │ │ │ │ - ldr r2, [pc, #36] @ a7f24 <__cxa_atexit@plt+0x9ba4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a7f28 <__cxa_atexit@plt+0x9ba50> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198abf0 <__cxa_atexit@plt+0x197e718> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01e0ec9c │ │ │ │ - mvneq pc, r0, asr #2 │ │ │ │ - biceq sp, r9, r0, lsl sp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a7ffc <__cxa_atexit@plt+0x9bb24> │ │ │ │ - ldr r3, [pc, #204] @ a8018 <__cxa_atexit@plt+0x9bb40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ a801c <__cxa_atexit@plt+0x9bb44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a7fa0 <__cxa_atexit@plt+0x9bac8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a8004 <__cxa_atexit@plt+0x9bb2c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne a7fac <__cxa_atexit@plt+0x9bad4> │ │ │ │ - ldr r7, [pc, #144] @ a8020 <__cxa_atexit@plt+0x9bb48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ a8024 <__cxa_atexit@plt+0x9bb4c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #116] @ a8028 <__cxa_atexit@plt+0x9bb50> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a69e4 <__cxa_atexit@plt+0x9a50c> │ │ │ │ + ldr r2, [pc, #148] @ a6a08 <__cxa_atexit@plt+0x9a530> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ a802c <__cxa_atexit@plt+0x9bb54> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ a8030 <__cxa_atexit@plt+0x9bb58> │ │ │ │ + ldr r1, [pc, #144] @ a6a0c <__cxa_atexit@plt+0x9a534> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ a8034 <__cxa_atexit@plt+0x9bb5c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - mvneq lr, r4, asr #24 │ │ │ │ - @ instruction: 0x01c9dc98 │ │ │ │ - biceq sp, r9, ip, lsl #25 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - mvneq pc, r0, lsl #1 │ │ │ │ - mvneq pc, r0, lsl #1 │ │ │ │ - mvneq lr, r0, asr #24 │ │ │ │ - biceq sp, r9, r4, lsl #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc a80c8 <__cxa_atexit@plt+0x9bbf0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne a8078 <__cxa_atexit@plt+0x9bba0> │ │ │ │ - ldr r7, [pc, #112] @ a80d8 <__cxa_atexit@plt+0x9bc00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ a80dc <__cxa_atexit@plt+0x9bc04> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ a80e0 <__cxa_atexit@plt+0x9bc08> │ │ │ │ + bcc a69e4 <__cxa_atexit@plt+0x9a50c> │ │ │ │ + ldr r2, [pc, #68] @ a69fc <__cxa_atexit@plt+0x9a524> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ a6a00 <__cxa_atexit@plt+0x9a528> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ a80e4 <__cxa_atexit@plt+0x9bc0c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ a80e8 <__cxa_atexit@plt+0x9bc10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ a80ec <__cxa_atexit@plt+0x9bc14> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq sp, r9, r0, asr #23 │ │ │ │ - strheq sp, [r9, #180] @ 0xb4 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - strheq lr, [r0, #244]! @ 0xf4 │ │ │ │ - strheq lr, [r0, #244]! @ 0xf4 │ │ │ │ - mvneq lr, r4, ror fp │ │ │ │ - biceq sp, r9, ip, asr #22 │ │ │ │ - andeq r0, r2, r7 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #52 @ 0x34 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + mvneq r0, ip, lsl r7 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + @ instruction: 0x01e10698 │ │ │ │ + mvneq r0, r0, asr r7 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + mvneq r0, r4, ror #13 │ │ │ │ + ldrdeq pc, [r9, #180] @ 0xb4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a81b4 <__cxa_atexit@plt+0x9bcdc> │ │ │ │ - ldr r3, [pc, #172] @ a81bc <__cxa_atexit@plt+0x9bce4> │ │ │ │ + bhi a6a9c <__cxa_atexit@plt+0x9a5c4> │ │ │ │ + ldr r3, [pc, #112] @ a6aa4 <__cxa_atexit@plt+0x9a5cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - add r8, r7, #12 │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r9, [pc, #148] @ a81c0 <__cxa_atexit@plt+0x9bce8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r3, [r7, #32] │ │ │ │ - str r9, [r2, #36] @ 0x24 │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - ldr r1, [r7, #24] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - ldr r7, [r7, #36] @ 0x24 │ │ │ │ - str r7, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq a819c <__cxa_atexit@plt+0x9bcc4> │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r7, [pc, #72] @ a81c4 <__cxa_atexit@plt+0x9bcec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-52]! @ 0xffffffcc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - stmib r5, {r1, r2, r3} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r2, [r7, #4] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq a6a78 <__cxa_atexit@plt+0x9a5a0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a6a88 <__cxa_atexit@plt+0x9a5b0> │ │ │ │ + ldr r3, [pc, #76] @ a6aa8 <__cxa_atexit@plt+0x9a5d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq a81ac <__cxa_atexit@plt+0x9bcd4> │ │ │ │ - b a821c <__cxa_atexit@plt+0x9bd44> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + beq a6a94 <__cxa_atexit@plt+0x9a5bc> │ │ │ │ + b a6b1c <__cxa_atexit@plt+0x9a644> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ a6aac <__cxa_atexit@plt+0x9a5d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - mvneq lr, r0, ror sl │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq sp, r9, r4, ror sl │ │ │ │ - andeq r0, r0, r8, lsl #12 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + strdeq pc, [r9, #168] @ 0xa8 │ │ │ │ + biceq pc, r9, r8, lsr fp @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #44] @ a820c <__cxa_atexit@plt+0x9bd34> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a6af0 <__cxa_atexit@plt+0x9a618> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #44] @ a6b08 <__cxa_atexit@plt+0x9a630> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq a8204 <__cxa_atexit@plt+0x9bd2c> │ │ │ │ - b a821c <__cxa_atexit@plt+0x9bd44> │ │ │ │ + beq a6b00 <__cxa_atexit@plt+0x9a628> │ │ │ │ + b a6b1c <__cxa_atexit@plt+0x9a644> │ │ │ │ + ldr r7, [pc, #20] @ a6b0c <__cxa_atexit@plt+0x9a634> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - biceq sp, r9, ip, lsr #20 │ │ │ │ - andeq r1, r0, sl, ror #16 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x01c9fa90 │ │ │ │ + ldrdeq pc, [r9, #168] @ 0xa8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r8, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #1 │ │ │ │ + bne a6b54 <__cxa_atexit@plt+0x9a67c> │ │ │ │ + ldr r6, [pc, #144] @ a6bc4 <__cxa_atexit@plt+0x9a6ec> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r6, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq a6bac <__cxa_atexit@plt+0x9a6d4> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne a6b68 <__cxa_atexit@plt+0x9a690> │ │ │ │ + ldr r7, [pc, #112] @ a6bcc <__cxa_atexit@plt+0x9a6f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r8 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r6, [pc, #88] @ a6bc8 <__cxa_atexit@plt+0x9a6f0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6bac <__cxa_atexit@plt+0x9a6d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a8340 <__cxa_atexit@plt+0x9be68> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - ldmdb r2, {r0, r8} │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge a829c <__cxa_atexit@plt+0x9bdc4> │ │ │ │ - ldr r7, [pc, #284] @ a836c <__cxa_atexit@plt+0x9be94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #44]! @ 0x2c │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #18 │ │ │ │ - ldr lr, [pc, #252] @ a8360 <__cxa_atexit@plt+0x9be88> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #248] @ a8364 <__cxa_atexit@plt+0x9be8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #240] @ a8368 <__cxa_atexit@plt+0x9be90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r2 │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - bne a8330 <__cxa_atexit@plt+0x9be58> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge a82c0 <__cxa_atexit@plt+0x9bde8> │ │ │ │ - ldr r7, [pc, #160] @ a835c <__cxa_atexit@plt+0x9be84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b a8250 <__cxa_atexit@plt+0x9bd78> │ │ │ │ - bne a8330 <__cxa_atexit@plt+0x9be58> │ │ │ │ - ldr r1, [pc, #128] @ a834c <__cxa_atexit@plt+0x9be74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr lr, [pc, #120] @ a8350 <__cxa_atexit@plt+0x9be78> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r1, [r0, #7] │ │ │ │ - ldr ip, [r0, #11] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #92] @ a8354 <__cxa_atexit@plt+0x9be7c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str ip, [r5, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - ldr r5, [pc, #64] @ a8358 <__cxa_atexit@plt+0x9be80> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r3, #20]! │ │ │ │ - sub sl, r6, #18 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, lr │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffff83c │ │ │ │ - mvneq lr, r4, lsr #18 │ │ │ │ - ldrdeq lr, [r0, #128]! @ 0x80 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - @ instruction: 0x01e0ea9c │ │ │ │ - mvneq lr, ip, ror r9 │ │ │ │ - mvneq lr, r4, lsr #19 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - andeq r0, r0, r6, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne a83b0 <__cxa_atexit@plt+0x9bed8> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a8468 <__cxa_atexit@plt+0x9bf90> │ │ │ │ - ldr r1, [pc, #228] @ a8488 <__cxa_atexit@plt+0x9bfb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b a83e8 <__cxa_atexit@plt+0x9bf10> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a8468 <__cxa_atexit@plt+0x9bf90> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - cmp r7, r0 │ │ │ │ - bge a83f8 <__cxa_atexit@plt+0x9bf20> │ │ │ │ - ldr r7, [pc, #172] @ a8480 <__cxa_atexit@plt+0x9bfa8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #164] @ a8484 <__cxa_atexit@plt+0x9bfac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - bne a843c <__cxa_atexit@plt+0x9bf64> │ │ │ │ - ldr r7, [pc, #116] @ a8478 <__cxa_atexit@plt+0x9bfa0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - cmp r0, lr │ │ │ │ - bge a844c <__cxa_atexit@plt+0x9bf74> │ │ │ │ - ldr r2, [pc, #84] @ a847c <__cxa_atexit@plt+0x9bfa4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ a8474 <__cxa_atexit@plt+0x9bf9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b a839c <__cxa_atexit@plt+0x9bec4> │ │ │ │ - ldr r1, [pc, #56] @ a848c <__cxa_atexit@plt+0x9bfb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + bcc a6bb8 <__cxa_atexit@plt+0x9a6e0> │ │ │ │ + ldr r2, [pc, #56] @ a6bd0 <__cxa_atexit@plt+0x9a6f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq lr, r4, lsr #15 │ │ │ │ - strdeq lr, [r0, #140]! @ 0x8c │ │ │ │ - mvneq lr, r0, asr #15 │ │ │ │ - mvneq lr, r4, lsl r8 │ │ │ │ - mvneq lr, r0, lsr #18 │ │ │ │ - mvneq lr, ip, asr r9 │ │ │ │ - @ instruction: 0x01e0e794 │ │ │ │ - biceq sp, r9, r8, lsr #15 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + biceq pc, r9, ip, lsr #20 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + biceq pc, r9, r4, lsl sl @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a8528 <__cxa_atexit@plt+0x9c050> │ │ │ │ - ldr r3, [pc, #124] @ a8530 <__cxa_atexit@plt+0x9c058> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq a8510 <__cxa_atexit@plt+0x9c038> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ a8534 <__cxa_atexit@plt+0x9c05c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a8520 <__cxa_atexit@plt+0x9c048> │ │ │ │ - b a8590 <__cxa_atexit@plt+0x9c0b8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq sp, r9, r4, lsl #14 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ a8580 <__cxa_atexit@plt+0x9c0a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + mov r8, r6 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a6c04 <__cxa_atexit@plt+0x9a72c> │ │ │ │ + ldr r7, [pc, #112] @ a6c68 <__cxa_atexit@plt+0x9a790> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r8 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r6, [pc, #88] @ a6c64 <__cxa_atexit@plt+0x9a78c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq a8578 <__cxa_atexit@plt+0x9c0a0> │ │ │ │ - b a8590 <__cxa_atexit@plt+0x9c0b8> │ │ │ │ + beq a6c4c <__cxa_atexit@plt+0x9a774> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a6c58 <__cxa_atexit@plt+0x9a780> │ │ │ │ + ldr r3, [pc, #56] @ a6c6c <__cxa_atexit@plt+0x9a794> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strheq sp, [r9, #104] @ 0x68 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0x01c9f990 │ │ │ │ + @ instruction: 0xfffffc40 │ │ │ │ + biceq pc, r9, r4, ror #18 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne a8624 <__cxa_atexit@plt+0x9c14c> │ │ │ │ - add r6, sl, #44 @ 0x2c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc a865c <__cxa_atexit@plt+0x9c184> │ │ │ │ - ldr lr, [pc, #176] @ a867c <__cxa_atexit@plt+0x9c1a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldm lr, {fp, ip, lr} │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r3, [sl, #16] │ │ │ │ - str r1, [sl, #20] │ │ │ │ - str lr, [sl, #24] │ │ │ │ - str r9, [sl, #28] │ │ │ │ - str r2, [sl, #32] │ │ │ │ - str ip, [sl, #36] @ 0x24 │ │ │ │ - str fp, [sl, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #108] @ a8680 <__cxa_atexit@plt+0x9c1a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - add r6, sl, #20 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc a8664 <__cxa_atexit@plt+0x9c18c> │ │ │ │ - ldr r3, [pc, #60] @ a8674 <__cxa_atexit@plt+0x9c19c> │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a6cb0 <__cxa_atexit@plt+0x9a7d8> │ │ │ │ + ldr r3, [pc, #36] @ a6cbc <__cxa_atexit@plt+0x9a7e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - str r2, [sl, #16] │ │ │ │ - ldr r3, [pc, #40] @ a8678 <__cxa_atexit@plt+0x9c1a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - b a8668 <__cxa_atexit@plt+0x9c190> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff20c │ │ │ │ - mvneq lr, r4, asr #11 │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - mvneq lr, r0, lsl #12 │ │ │ │ - biceq sp, r9, ip, lsr #11 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a86c0 <__cxa_atexit@plt+0x9c1e8> │ │ │ │ - ldr r2, [pc, #36] @ a86c8 <__cxa_atexit@plt+0x9c1f0> │ │ │ │ + @ instruction: 0xfffffbdc │ │ │ │ + biceq pc, r9, r4, lsr #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a6d44 <__cxa_atexit@plt+0x9a86c> │ │ │ │ + ldr lr, [pc, #112] @ a6d5c <__cxa_atexit@plt+0x9a884> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #108] @ a6d60 <__cxa_atexit@plt+0x9a888> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a86cc <__cxa_atexit@plt+0x9c1f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198abf0 <__cxa_atexit@plt+0x197e718> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + ldr r2, [pc, #100] @ a6d64 <__cxa_atexit@plt+0x9a88c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr r9, [pc, #84] @ a6d68 <__cxa_atexit@plt+0x9a890> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r3, [pc, #80] @ a6d6c <__cxa_atexit@plt+0x9a894> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r3, r7, r9} │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r8, r6, #35 @ 0x23 │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r0, #72]! @ 0x48 │ │ │ │ - @ instruction: 0x01e0e99c │ │ │ │ - biceq sp, r9, ip, ror #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a87a0 <__cxa_atexit@plt+0x9c2c8> │ │ │ │ - ldr r3, [pc, #204] @ a87bc <__cxa_atexit@plt+0x9c2e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ a87c0 <__cxa_atexit@plt+0x9c2e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a8744 <__cxa_atexit@plt+0x9c26c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a87a8 <__cxa_atexit@plt+0x9c2d0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne a8750 <__cxa_atexit@plt+0x9c278> │ │ │ │ - ldr r7, [pc, #144] @ a87c4 <__cxa_atexit@plt+0x9c2ec> │ │ │ │ + ldr r7, [pc, #36] @ a6d70 <__cxa_atexit@plt+0x9a898> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ a87c8 <__cxa_atexit@plt+0x9c2f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #116] @ a87cc <__cxa_atexit@plt+0x9c2f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ a87d0 <__cxa_atexit@plt+0x9c2f8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ a87d4 <__cxa_atexit@plt+0x9c2fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ a87d8 <__cxa_atexit@plt+0x9c300> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - mvneq lr, r0, lsr #9 │ │ │ │ - strdeq sp, [r9, #68] @ 0x44 │ │ │ │ - biceq sp, r9, r8, ror #9 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - ldrdeq lr, [r0, #140]! @ 0x8c │ │ │ │ - ldrdeq lr, [r0, #140]! @ 0x8c │ │ │ │ - @ instruction: 0x01e0e49c │ │ │ │ - biceq sp, r9, r0, ror #8 │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + mvneq r0, r8, lsl r0 │ │ │ │ + strdeq pc, [r0, #224]! @ 0xe0 │ │ │ │ + mvneq pc, r0, lsl pc @ │ │ │ │ + mvneq r0, r8, asr #6 │ │ │ │ + strheq pc, [r9, #132] @ 0x84 @ │ │ │ │ + biceq pc, r9, r0, lsl #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a886c <__cxa_atexit@plt+0x9c394> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne a881c <__cxa_atexit@plt+0x9c344> │ │ │ │ - ldr r7, [pc, #112] @ a887c <__cxa_atexit@plt+0x9c3a4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r9, r5, #4 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi a6e38 <__cxa_atexit@plt+0x9a960> │ │ │ │ + ldr r7, [pc, #228] @ a6e7c <__cxa_atexit@plt+0x9a9a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ a8880 <__cxa_atexit@plt+0x9c3a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ a8884 <__cxa_atexit@plt+0x9c3ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ a8888 <__cxa_atexit@plt+0x9c3b0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ a888c <__cxa_atexit@plt+0x9c3b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ a8890 <__cxa_atexit@plt+0x9c3b8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq sp, r9, ip, lsl r4 │ │ │ │ - biceq sp, r9, r0, lsl r4 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - mvneq lr, r0, lsl r8 │ │ │ │ - mvneq lr, r0, lsl r8 │ │ │ │ - ldrdeq lr, [r0, #48]! @ 0x30 │ │ │ │ - biceq sp, r9, r8, lsr #7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a8954 <__cxa_atexit@plt+0x9c47c> │ │ │ │ - ldr lr, [pc, #188] @ a8974 <__cxa_atexit@plt+0x9c49c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r9] │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a6e48 <__cxa_atexit@plt+0x9a970> │ │ │ │ + ldr lr, [pc, #204] @ a6e80 <__cxa_atexit@plt+0x9a9a8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #176] @ a8978 <__cxa_atexit@plt+0x9c4a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq a8948 <__cxa_atexit@plt+0x9c470> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a8960 <__cxa_atexit@plt+0x9c488> │ │ │ │ - ldr r3, [pc, #140] @ a897c <__cxa_atexit@plt+0x9c4a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - sub r3, r2, #18 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #116] @ a8980 <__cxa_atexit@plt+0x9c4a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #112] @ a8984 <__cxa_atexit@plt+0x9c4ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #104] @ a8988 <__cxa_atexit@plt+0x9c4b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ + ldr r2, [pc, #200] @ a6e84 <__cxa_atexit@plt+0x9a9ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + ldr r2, [pc, #188] @ a6e88 <__cxa_atexit@plt+0x9a9b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr sl, [pc, #176] @ a6e8c <__cxa_atexit@plt+0x9a9b4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [pc, #172] @ a6e90 <__cxa_atexit@plt+0x9a9b8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + add r2, r7, #40 @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + sub r8, r3, #35 @ 0x23 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc a6e68 <__cxa_atexit@plt+0x9a990> │ │ │ │ + ldr r3, [pc, #124] @ a6e9c <__cxa_atexit@plt+0x9a9c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #88] @ a6e98 <__cxa_atexit@plt+0x9a9c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, #68] @ a6e94 <__cxa_atexit@plt+0x9a9bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq lr, [r0, #36]! @ 0x24 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - strdeq lr, [r0, #52]! @ 0x34 │ │ │ │ - ldrdeq lr, [r0, #36]! @ 0x24 │ │ │ │ - strdeq lr, [r0, #44]! @ 0x2c │ │ │ │ - strheq sp, [r9, #32] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + mvneq pc, r0, asr pc @ │ │ │ │ + mvneq pc, r4, lsr #28 │ │ │ │ + mvneq pc, r8, asr #28 │ │ │ │ + mvneq r0, r0, lsl #5 │ │ │ │ + strheq pc, [r9, #112] @ 0x70 @ │ │ │ │ + biceq pc, r9, r8, asr #15 │ │ │ │ + strheq pc, [r0, #208]! @ 0xd0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a8a08 <__cxa_atexit@plt+0x9c530> │ │ │ │ - ldr r2, [pc, #96] @ a8a14 <__cxa_atexit@plt+0x9c53c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #72] @ a8a18 <__cxa_atexit@plt+0x9c540> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #68] @ a8a1c <__cxa_atexit@plt+0x9c544> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #60] @ a8a20 <__cxa_atexit@plt+0x9c548> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ + bcc a6ed4 <__cxa_atexit@plt+0x9a9fc> │ │ │ │ + ldr r2, [pc, #28] @ a6ee0 <__cxa_atexit@plt+0x9aa08> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - mvneq lr, r0, lsr r3 │ │ │ │ - mvneq lr, r0, lsl r2 │ │ │ │ - mvneq lr, r8, lsr r2 │ │ │ │ - biceq sp, r9, ip, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a8a60 <__cxa_atexit@plt+0x9c588> │ │ │ │ - ldr r2, [pc, #36] @ a8a68 <__cxa_atexit@plt+0x9c590> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a8a6c <__cxa_atexit@plt+0x9c594> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198abf0 <__cxa_atexit@plt+0x197e718> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + mvneq pc, ip, lsl #26 │ │ │ │ + biceq pc, r9, r8, lsl r7 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b a6d84 <__cxa_atexit@plt+0x9a8ac> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mvneq lr, r8, asr r1 │ │ │ │ - strdeq lr, [r0, #92]! @ 0x5c │ │ │ │ - biceq sp, r9, ip, asr #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a8b40 <__cxa_atexit@plt+0x9c668> │ │ │ │ - ldr r3, [pc, #204] @ a8b5c <__cxa_atexit@plt+0x9c684> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ a8b60 <__cxa_atexit@plt+0x9c688> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a8ae4 <__cxa_atexit@plt+0x9c60c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a8b48 <__cxa_atexit@plt+0x9c670> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne a8af0 <__cxa_atexit@plt+0x9c618> │ │ │ │ - ldr r7, [pc, #144] @ a8b64 <__cxa_atexit@plt+0x9c68c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ a8b68 <__cxa_atexit@plt+0x9c690> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ a8b6c <__cxa_atexit@plt+0x9c694> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ a8b70 <__cxa_atexit@plt+0x9c698> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ a8b74 <__cxa_atexit@plt+0x9c69c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ a8b78 <__cxa_atexit@plt+0x9c6a0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - mvneq lr, r0, lsl #2 │ │ │ │ - biceq sp, r9, r4, asr r1 │ │ │ │ - biceq sp, r9, r8, asr #2 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - mvneq lr, ip, lsr r5 │ │ │ │ - mvneq lr, ip, lsr r5 │ │ │ │ - strdeq lr, [r0, #12]! │ │ │ │ - biceq sp, r9, r0, asr #1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a8c0c <__cxa_atexit@plt+0x9c734> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne a8bbc <__cxa_atexit@plt+0x9c6e4> │ │ │ │ - ldr r7, [pc, #112] @ a8c1c <__cxa_atexit@plt+0x9c744> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a70a4 <__cxa_atexit@plt+0x9abcc> │ │ │ │ + ldr r3, [pc, #60] @ a70b4 <__cxa_atexit@plt+0x9abdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a7094 <__cxa_atexit@plt+0x9abbc> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a70b8 <__cxa_atexit@plt+0x9abe0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq pc, r9, ip, lsr #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ a8c20 <__cxa_atexit@plt+0x9c748> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ a8c24 <__cxa_atexit@plt+0x9c74c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ a8c28 <__cxa_atexit@plt+0x9c750> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ a8c2c <__cxa_atexit@plt+0x9c754> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ a8c30 <__cxa_atexit@plt+0x9c758> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a7124 <__cxa_atexit@plt+0x9ac4c> │ │ │ │ + ldr r3, [pc, #60] @ a7134 <__cxa_atexit@plt+0x9ac5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a7114 <__cxa_atexit@plt+0x9ac3c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq sp, r9, ip, ror r0 │ │ │ │ - biceq sp, r9, r0, ror r0 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - mvneq lr, r0, ror r4 │ │ │ │ - mvneq lr, r0, ror r4 │ │ │ │ - mvneq lr, r0, lsr r0 │ │ │ │ - biceq sp, r9, r8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a8cb4 <__cxa_atexit@plt+0x9c7dc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a8cbc <__cxa_atexit@plt+0x9c7e4> │ │ │ │ - ldr r1, [pc, #100] @ a8cd0 <__cxa_atexit@plt+0x9c7f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #96] @ a8cd4 <__cxa_atexit@plt+0x9c7fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #72] @ a8cd8 <__cxa_atexit@plt+0x9c800> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #64] @ a8cdc <__cxa_atexit@plt+0x9c804> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - mov r6, r3 │ │ │ │ - b a8cc4 <__cxa_atexit@plt+0x9c7ec> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - mvneq sp, r8, lsr #30 │ │ │ │ - mvneq sp, r8, asr pc │ │ │ │ - mvneq sp, r0, lsl #31 │ │ │ │ - biceq ip, r9, r0, asr pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a8d1c <__cxa_atexit@plt+0x9c844> │ │ │ │ - ldr r2, [pc, #36] @ a8d24 <__cxa_atexit@plt+0x9c84c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a8d28 <__cxa_atexit@plt+0x9c850> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198abf0 <__cxa_atexit@plt+0x197e718> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ a7138 <__cxa_atexit@plt+0x9ac60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - stlexheq sp, ip, [r0] │ │ │ │ - mvneq lr, r0, asr #6 │ │ │ │ - biceq ip, r9, r0, lsl pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a8dfc <__cxa_atexit@plt+0x9c924> │ │ │ │ - ldr r3, [pc, #204] @ a8e18 <__cxa_atexit@plt+0x9c940> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq pc, r9, r0, lsr r5 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a71a4 <__cxa_atexit@plt+0x9accc> │ │ │ │ + ldr r3, [pc, #60] @ a71b4 <__cxa_atexit@plt+0x9acdc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ a8e1c <__cxa_atexit@plt+0x9c944> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a8da0 <__cxa_atexit@plt+0x9c8c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a8e04 <__cxa_atexit@plt+0x9c92c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne a8dac <__cxa_atexit@plt+0x9c8d4> │ │ │ │ - ldr r7, [pc, #144] @ a8e20 <__cxa_atexit@plt+0x9c948> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a7194 <__cxa_atexit@plt+0x9acbc> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a71b8 <__cxa_atexit@plt+0x9ace0> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ a8e24 <__cxa_atexit@plt+0x9c94c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strheq pc, [r9, #68] @ 0x44 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ a8e28 <__cxa_atexit@plt+0x9c950> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ a8e2c <__cxa_atexit@plt+0x9c954> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ a8e30 <__cxa_atexit@plt+0x9c958> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ a8e34 <__cxa_atexit@plt+0x9c95c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a7224 <__cxa_atexit@plt+0x9ad4c> │ │ │ │ + ldr r3, [pc, #60] @ a7234 <__cxa_atexit@plt+0x9ad5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a7214 <__cxa_atexit@plt+0x9ad3c> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - mvneq sp, r4, asr #28 │ │ │ │ - stlexbeq ip, r8, [r9] │ │ │ │ - biceq ip, r9, ip, lsl #29 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - mvneq lr, r0, lsl #5 │ │ │ │ - mvneq lr, r0, lsl #5 │ │ │ │ - mvneq sp, r0, asr #28 │ │ │ │ - biceq ip, r9, r4, lsl #28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a8ec8 <__cxa_atexit@plt+0x9c9f0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne a8e78 <__cxa_atexit@plt+0x9c9a0> │ │ │ │ - ldr r7, [pc, #112] @ a8ed8 <__cxa_atexit@plt+0x9ca00> │ │ │ │ + ldr r7, [pc, #12] @ a7238 <__cxa_atexit@plt+0x9ad60> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq pc, r9, r8, lsr r4 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ a8edc <__cxa_atexit@plt+0x9ca04> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ a8ee0 <__cxa_atexit@plt+0x9ca08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ a8ee4 <__cxa_atexit@plt+0x9ca0c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ a8ee8 <__cxa_atexit@plt+0x9ca10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ a8eec <__cxa_atexit@plt+0x9ca14> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a72a4 <__cxa_atexit@plt+0x9adcc> │ │ │ │ + ldr r3, [pc, #60] @ a72b4 <__cxa_atexit@plt+0x9addc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a7294 <__cxa_atexit@plt+0x9adbc> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq ip, r9, r0, asr #27 │ │ │ │ - strheq ip, [r9, #212] @ 0xd4 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - strheq lr, [r0, #20]! │ │ │ │ - strheq lr, [r0, #20]! │ │ │ │ - mvneq sp, r4, ror sp │ │ │ │ - biceq ip, r9, r0, asr #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a72b8 <__cxa_atexit@plt+0x9ade0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strheq pc, [r9, #60] @ 0x3c @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a8f2c <__cxa_atexit@plt+0x9ca54> │ │ │ │ - ldr r2, [pc, #36] @ a8f34 <__cxa_atexit@plt+0x9ca5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a8f38 <__cxa_atexit@plt+0x9ca60> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ + bhi a7348 <__cxa_atexit@plt+0x9ae70> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a7354 <__cxa_atexit@plt+0x9ae7c> │ │ │ │ + ldr r2, [pc, #72] @ a7364 <__cxa_atexit@plt+0x9ae8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ a7368 <__cxa_atexit@plt+0x9ae90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 198abf0 <__cxa_atexit@plt+0x197e718> │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, ip, lsl #25 │ │ │ │ - mvneq lr, r0, lsr r1 │ │ │ │ - biceq ip, r9, r0, lsl #26 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + mvneq pc, r0, lsl #17 │ │ │ │ + biceq pc, r9, r0, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a900c <__cxa_atexit@plt+0x9cb34> │ │ │ │ - ldr r3, [pc, #204] @ a9028 <__cxa_atexit@plt+0x9cb50> │ │ │ │ - add r3, pc, r3 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a7410 <__cxa_atexit@plt+0x9af38> │ │ │ │ + ldr r2, [pc, #160] @ a742c <__cxa_atexit@plt+0x9af54> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ a902c <__cxa_atexit@plt+0x9cb54> │ │ │ │ + ldr r1, [pc, #152] @ a7430 <__cxa_atexit@plt+0x9af58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a8fb0 <__cxa_atexit@plt+0x9cad8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a9014 <__cxa_atexit@plt+0x9cb3c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne a8fbc <__cxa_atexit@plt+0x9cae4> │ │ │ │ - ldr r7, [pc, #144] @ a9030 <__cxa_atexit@plt+0x9cb58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ a9034 <__cxa_atexit@plt+0x9cb5c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq a73bc <__cxa_atexit@plt+0x9aee4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne a73c8 <__cxa_atexit@plt+0x9aef0> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ a9038 <__cxa_atexit@plt+0x9cb60> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a7418 <__cxa_atexit@plt+0x9af40> │ │ │ │ + ldr lr, [pc, #84] @ a7434 <__cxa_atexit@plt+0x9af5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ a7438 <__cxa_atexit@plt+0x9af60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #76] @ a743c <__cxa_atexit@plt+0x9af64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ a903c <__cxa_atexit@plt+0x9cb64> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ a9040 <__cxa_atexit@plt+0x9cb68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ a9044 <__cxa_atexit@plt+0x9cb6c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + stmib r6, {r3, lr} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - mvneq sp, r4, lsr ip │ │ │ │ - biceq ip, r9, r8, lsl #25 │ │ │ │ - biceq ip, r9, ip, ror ip │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - mvneq lr, r0, ror r0 │ │ │ │ - mvneq lr, r0, ror r0 │ │ │ │ - mvneq sp, r0, lsr ip │ │ │ │ - strdeq ip, [r9, #180] @ 0xb4 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + mvneq pc, ip, lsl #16 │ │ │ │ + biceq pc, r9, r0, asr #5 │ │ │ │ + @ instruction: 0x01c9f294 │ │ │ │ + strdeq pc, [r0, #140]! @ 0x8c │ │ │ │ + biceq pc, r9, ip, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne a7460 <__cxa_atexit@plt+0x9af88> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc a90d8 <__cxa_atexit@plt+0x9cc00> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne a9088 <__cxa_atexit@plt+0x9cbb0> │ │ │ │ - ldr r7, [pc, #112] @ a90e8 <__cxa_atexit@plt+0x9cc10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ a90ec <__cxa_atexit@plt+0x9cc14> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ a90f0 <__cxa_atexit@plt+0x9cc18> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc a74a8 <__cxa_atexit@plt+0x9afd0> │ │ │ │ + ldr lr, [pc, #64] @ a74b8 <__cxa_atexit@plt+0x9afe0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #60] @ a74bc <__cxa_atexit@plt+0x9afe4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #56] @ a74c0 <__cxa_atexit@plt+0x9afe8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ a90f4 <__cxa_atexit@plt+0x9cc1c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ a90f8 <__cxa_atexit@plt+0x9cc20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ a90fc <__cxa_atexit@plt+0x9cc24> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq ip, [r9, #176] @ 0xb0 │ │ │ │ - biceq ip, r9, r4, lsr #23 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - mvneq sp, r4, lsr #31 │ │ │ │ - mvneq sp, r4, lsr #31 │ │ │ │ - mvneq sp, r4, ror #22 │ │ │ │ - biceq ip, r9, ip, lsr fp │ │ │ │ - andeq r0, r2, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a9184 <__cxa_atexit@plt+0x9ccac> │ │ │ │ - ldr lr, [pc, #108] @ a9190 <__cxa_atexit@plt+0x9ccb8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r7, #12 │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r2, [pc, #92] @ a9194 <__cxa_atexit@plt+0x9ccbc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - str lr, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - ldr r1, [r7, #36] @ 0x24 │ │ │ │ - ldr r7, [r7, #32] │ │ │ │ - sub lr, r3, #24 │ │ │ │ - stm lr, {r1, r7, sl} │ │ │ │ - str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - tst r2, #3 │ │ │ │ - beq a9178 <__cxa_atexit@plt+0x9cca0> │ │ │ │ - mov r7, r2 │ │ │ │ - b a91a4 <__cxa_atexit@plt+0x9cccc> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - mvneq sp, r4, ror #20 │ │ │ │ - biceq ip, r9, r4, lsr #21 │ │ │ │ - andeq r0, r0, r7, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + biceq pc, r9, r8, lsr #4 │ │ │ │ + strdeq pc, [r9, #28] │ │ │ │ + mvneq pc, r4, ror #16 │ │ │ │ + biceq pc, r9, r4, ror #3 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a92e8 <__cxa_atexit@plt+0x9ce10> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r0, [r1, #7] │ │ │ │ - cmp r7, r0 │ │ │ │ - bge a9224 <__cxa_atexit@plt+0x9cd4c> │ │ │ │ - ldr r7, [pc, #308] @ a930c <__cxa_atexit@plt+0x9ce34> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a752c <__cxa_atexit@plt+0x9b054> │ │ │ │ + ldr r7, [pc, #84] @ a7544 <__cxa_atexit@plt+0x9b06c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + ldr r2, [pc, #80] @ a7548 <__cxa_atexit@plt+0x9b070> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #18 │ │ │ │ - ldr lr, [pc, #292] @ a9310 <__cxa_atexit@plt+0x9ce38> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #288] @ a9314 <__cxa_atexit@plt+0x9ce3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [pc, #280] @ a9318 <__cxa_atexit@plt+0x9ce40> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r9, [r3, #8] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + str r2, [r8, #20]! │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r7, [pc, #24] @ a754c <__cxa_atexit@plt+0x9b074> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - bne a92dc <__cxa_atexit@plt+0x9ce04> │ │ │ │ - ldr lr, [r1, #11] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - cmp r0, lr │ │ │ │ - bge a9290 <__cxa_atexit@plt+0x9cdb8> │ │ │ │ - ldr r7, [pc, #184] @ a92fc <__cxa_atexit@plt+0x9ce24> │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + @ instruction: 0x01c9f190 │ │ │ │ + biceq pc, r9, r8, ror #2 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a75b8 <__cxa_atexit@plt+0x9b0e0> │ │ │ │ + ldr r7, [pc, #84] @ a75d0 <__cxa_atexit@plt+0x9b0f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ + ldr r2, [pc, #80] @ a75d4 <__cxa_atexit@plt+0x9b0fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #18 │ │ │ │ - ldr lr, [pc, #168] @ a9300 <__cxa_atexit@plt+0x9ce28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #164] @ a9304 <__cxa_atexit@plt+0x9ce2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #156] @ a9308 <__cxa_atexit@plt+0x9ce30> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r9, [r3, #8] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - bne a92dc <__cxa_atexit@plt+0x9ce04> │ │ │ │ - ldr r7, [pc, #88] @ a92f4 <__cxa_atexit@plt+0x9ce1c> │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + str r2, [r8, #20]! │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r7, [pc, #24] @ a75d8 <__cxa_atexit@plt+0x9b100> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr lr, [pc, #76] @ a92f8 <__cxa_atexit@plt+0x9ce20> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r9, lr} │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - add r3, r3, #28 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff9a0 │ │ │ │ - mvneq sp, r4, asr sl │ │ │ │ - @ instruction: 0xfffffaf0 │ │ │ │ - mvneq sp, r8, lsr #21 │ │ │ │ - mvneq sp, r8, lsl #19 │ │ │ │ - strheq sp, [r0, #144]! @ 0x90 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - mvneq sp, r4, lsl fp │ │ │ │ - strdeq sp, [r0, #148]! @ 0x94 │ │ │ │ - mvneq sp, ip, lsl sl │ │ │ │ - biceq ip, r9, ip, lsl r9 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a93a8 <__cxa_atexit@plt+0x9ced0> │ │ │ │ - ldr r3, [pc, #112] @ a93b0 <__cxa_atexit@plt+0x9ced8> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + biceq pc, r9, r4, lsl #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ a75fc <__cxa_atexit@plt+0x9b124> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mvneq pc, r0, lsl #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ a7620 <__cxa_atexit@plt+0x9b148> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq pc, [r0, #92]! @ 0x5c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a7688 <__cxa_atexit@plt+0x9b1b0> │ │ │ │ + ldr r3, [pc, #84] @ a7698 <__cxa_atexit@plt+0x9b1c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq a9390 <__cxa_atexit@plt+0x9ceb8> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ a93b4 <__cxa_atexit@plt+0x9cedc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a93a0 <__cxa_atexit@plt+0x9cec8> │ │ │ │ - b a9410 <__cxa_atexit@plt+0x9cf38> │ │ │ │ - ldr r0, [sl] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq a7664 <__cxa_atexit@plt+0x9b18c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a7674 <__cxa_atexit@plt+0x9b19c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r9, #2] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #36] @ a76a0 <__cxa_atexit@plt+0x9b1c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a769c <__cxa_atexit@plt+0x9b1c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq ip, r9, r4, lsl #17 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ a9400 <__cxa_atexit@plt+0x9cf28> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a93f8 <__cxa_atexit@plt+0x9cf20> │ │ │ │ - b a9410 <__cxa_atexit@plt+0x9cf38> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq ip, r9, r8, lsr r8 │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne a9484 <__cxa_atexit@plt+0x9cfac> │ │ │ │ - add r6, r8, #40 @ 0x28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc a94ac <__cxa_atexit@plt+0x9cfd4> │ │ │ │ - ldr lr, [pc, #128] @ a94c8 <__cxa_atexit@plt+0x9cff0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r3, #2] │ │ │ │ - ldr ip, [r3, #6] │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - ldmib r5, {r0, lr} │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r9, [r8, #8] │ │ │ │ - str ip, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - str r0, [r8, #20] │ │ │ │ - str r3, [r8, #24] │ │ │ │ - add r0, r8, #28 │ │ │ │ - stm r0, {r2, sl, lr} │ │ │ │ - add r5, r5, #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq pc, r9, ip, asr #32 │ │ │ │ + mvneq pc, r4, ror r5 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a76cc <__cxa_atexit@plt+0x9b1f4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc a94b4 <__cxa_atexit@plt+0x9cfdc> │ │ │ │ - ldr r3, [pc, #44] @ a94c4 <__cxa_atexit@plt+0x9cfec> │ │ │ │ + ldr r7, [pc, #12] @ a76e0 <__cxa_atexit@plt+0x9b208> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mvneq pc, ip, lsl r5 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a774c <__cxa_atexit@plt+0x9b274> │ │ │ │ + ldr r3, [pc, #88] @ a775c <__cxa_atexit@plt+0x9b284> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - add r5, r5, #32 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq a7728 <__cxa_atexit@plt+0x9b250> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a7738 <__cxa_atexit@plt+0x9b260> │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - b a94b8 <__cxa_atexit@plt+0x9cfe0> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff404 │ │ │ │ - @ instruction: 0xfffffcc0 │ │ │ │ - biceq ip, r9, ip, ror #14 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ a7764 <__cxa_atexit@plt+0x9b28c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a7760 <__cxa_atexit@plt+0x9b288> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + biceq lr, r9, r8, lsl #31 │ │ │ │ + strheq pc, [r0, #64]! @ 0x40 @ │ │ │ │ + biceq lr, r9, r0, ror pc │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a9558 <__cxa_atexit@plt+0x9d080> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a9560 <__cxa_atexit@plt+0x9d088> │ │ │ │ - ldr ip, [pc, #120] @ a957c <__cxa_atexit@plt+0x9d0a4> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #116] @ a9580 <__cxa_atexit@plt+0x9d0a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r2, r6, #27 │ │ │ │ - sub lr, r6, #13 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r7, {r1, r9, sl, ip} │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str sl, [r7, #24] │ │ │ │ - ldr r5, [pc, #80] @ a9584 <__cxa_atexit@plt+0x9d0ac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7, #28] │ │ │ │ - str r0, [r7, #32] │ │ │ │ - sub r1, r6, #1 │ │ │ │ - mov r5, r3 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a77e8 <__cxa_atexit@plt+0x9b310> │ │ │ │ + ldr r3, [pc, #108] @ a77f8 <__cxa_atexit@plt+0x9b320> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a77d8 <__cxa_atexit@plt+0x9b300> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #80] @ a77fc <__cxa_atexit@plt+0x9b324> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [pc, #72] @ a7800 <__cxa_atexit@plt+0x9b328> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + ldr r7, [pc, #64] @ a7804 <__cxa_atexit@plt+0x9b32c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1bb3d44 <__cxa_atexit@plt+0x1ba786c> │ │ │ │ - mov r6, r7 │ │ │ │ - b a9568 <__cxa_atexit@plt+0x9d090> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a9578 <__cxa_atexit@plt+0x9d0a0> │ │ │ │ + mov r8, r3 │ │ │ │ + mov sl, #0 │ │ │ │ + b 15d345c <__cxa_atexit@plt+0x15c6f84> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ a7808 <__cxa_atexit@plt+0x9b330> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r9, r4, ror #13 │ │ │ │ - @ instruction: 0xffffef98 │ │ │ │ - @ instruction: 0xffffe0c4 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + mvneq pc, r0, ror #8 │ │ │ │ + strheq pc, [r0, #128]! @ 0x80 @ │ │ │ │ + mvneq pc, ip, ror r5 @ │ │ │ │ + biceq lr, r9, r4, lsl #30 │ │ │ │ + ldrdeq lr, [r9, #224] @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a9610 <__cxa_atexit@plt+0x9d138> │ │ │ │ - ldr r2, [pc, #136] @ a962c <__cxa_atexit@plt+0x9d154> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ a9630 <__cxa_atexit@plt+0x9d158> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a9604 <__cxa_atexit@plt+0x9d12c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a9618 <__cxa_atexit@plt+0x9d140> │ │ │ │ - ldr r3, [pc, #88] @ a9634 <__cxa_atexit@plt+0x9d15c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ a7848 <__cxa_atexit@plt+0x9b370> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ a9638 <__cxa_atexit@plt+0x9d160> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvneq sp, ip, ror #11 │ │ │ │ - mvneq sp, ip, lsl #12 │ │ │ │ - mvneq sp, r0, lsl r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #28] @ a784c <__cxa_atexit@plt+0x9b374> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #20] @ a7850 <__cxa_atexit@plt+0x9b378> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov sl, #0 │ │ │ │ + b 15d345c <__cxa_atexit@plt+0x15c6f84> │ │ │ │ + mvneq pc, ip, ror #7 │ │ │ │ + mvneq pc, r8, lsr r8 @ │ │ │ │ + mvneq pc, r4, lsl #10 │ │ │ │ + stlexbeq lr, r8, [r9] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ a7878 <__cxa_atexit@plt+0x9b3a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + biceq lr, r9, ip, lsl #29 │ │ │ │ + biceq lr, r9, r0, ror lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a9684 <__cxa_atexit@plt+0x9d1ac> │ │ │ │ - ldr r2, [pc, #48] @ a9690 <__cxa_atexit@plt+0x9d1b8> │ │ │ │ + bcc a78d8 <__cxa_atexit@plt+0x9b400> │ │ │ │ + ldr lr, [pc, #68] @ a78e8 <__cxa_atexit@plt+0x9b410> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #64] @ a78ec <__cxa_atexit@plt+0x9b414> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #48] @ a78f0 <__cxa_atexit@plt+0x9b418> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ a9694 <__cxa_atexit@plt+0x9d1bc> │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + biceq lr, r9, r0, asr lr │ │ │ │ + mvneq pc, r4, ror r4 @ │ │ │ │ + mvneq pc, r4, ror #6 │ │ │ │ + strdeq lr, [r9, #216] @ 0xd8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a7958 <__cxa_atexit@plt+0x9b480> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a7964 <__cxa_atexit@plt+0x9b48c> │ │ │ │ + ldr r2, [pc, #76] @ a7974 <__cxa_atexit@plt+0x9b49c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ a7978 <__cxa_atexit@plt+0x9b4a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ a797c <__cxa_atexit@plt+0x9b4a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sp, r8, lsl #11 │ │ │ │ - mvneq sp, ip, lsl #13 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + mvneq pc, r4, ror r2 @ │ │ │ │ + @ instruction: 0x01b27245 │ │ │ │ + biceq lr, r9, r8, ror #26 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc a96e8 <__cxa_atexit@plt+0x9d210> │ │ │ │ - ldr r1, [pc, #64] @ a9704 <__cxa_atexit@plt+0x9d22c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r1, [pc, #48] @ a9708 <__cxa_atexit@plt+0x9d230> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a7a14 <__cxa_atexit@plt+0x9b53c> │ │ │ │ + add r3, r2, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble a79ec <__cxa_atexit@plt+0x9b514> │ │ │ │ + ldr r7, [pc, #116] @ a7a2c <__cxa_atexit@plt+0x9b554> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #112] @ a7a30 <__cxa_atexit@plt+0x9b558> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r7, [pc, #28] @ a970c <__cxa_atexit@plt+0x9d234> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #104] @ a7a34 <__cxa_atexit@plt+0x9b55c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + add lr, r2, #20 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + add r6, r2, #16 │ │ │ │ + ldr r1, [pc, #68] @ a7a3c <__cxa_atexit@plt+0x9b564> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #64] @ a7a40 <__cxa_atexit@plt+0x9b568> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + mov r9, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r7, [pc, #28] @ a7a38 <__cxa_atexit@plt+0x9b560> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - mvneq sp, ip, lsr r5 │ │ │ │ - @ instruction: 0x01c9c590 │ │ │ │ - biceq ip, r9, r8, asr r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a97b8 <__cxa_atexit@plt+0x9d2e0> │ │ │ │ - ldr r1, [pc, #144] @ a97c0 <__cxa_atexit@plt+0x9d2e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-16]! │ │ │ │ - ldr r1, [pc, #124] @ a97c4 <__cxa_atexit@plt+0x9d2ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r0, r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq a97a0 <__cxa_atexit@plt+0x9d2c8> │ │ │ │ - ldr r7, [pc, #108] @ a97c8 <__cxa_atexit@plt+0x9d2f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a97b0 <__cxa_atexit@plt+0x9d2d8> │ │ │ │ - ldr r3, [pc, #72] @ a97cc <__cxa_atexit@plt+0x9d2f4> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + mvneq pc, r4, ror #6 │ │ │ │ + mvneq pc, r8, asr r2 @ │ │ │ │ + biceq lr, r9, r0, ror #25 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + @ instruction: 0x01b27189 │ │ │ │ + biceq lr, r9, ip, lsr #25 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a7b1c <__cxa_atexit@plt+0x9b644> │ │ │ │ + ldr r3, [pc, #228] @ a7b4c <__cxa_atexit@plt+0x9b674> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ a97d0 <__cxa_atexit@plt+0x9d2f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 2892c4 <__cxa_atexit@plt+0x27cdec> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a7ad8 <__cxa_atexit@plt+0x9b600> │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #28 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc a7b2c <__cxa_atexit@plt+0x9b654> │ │ │ │ + add r3, r6, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble a7ae8 <__cxa_atexit@plt+0x9b610> │ │ │ │ + ldr r7, [pc, #176] @ a7b50 <__cxa_atexit@plt+0x9b678> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #172] @ a7b54 <__cxa_atexit@plt+0x9b67c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #164] @ a7b58 <__cxa_atexit@plt+0x9b680> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r1, #6 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - mvneq sp, r4, asr r4 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - biceq ip, r9, r4, ror #9 │ │ │ │ - @ instruction: 0x01c9c494 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #64] @ a9830 <__cxa_atexit@plt+0x9d358> │ │ │ │ + add r7, r6, #16 │ │ │ │ + ldr r1, [pc, #112] @ a7b64 <__cxa_atexit@plt+0x9b68c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a9828 <__cxa_atexit@plt+0x9d350> │ │ │ │ - ldr r3, [pc, #40] @ a9834 <__cxa_atexit@plt+0x9d35c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ a9838 <__cxa_atexit@plt+0x9d360> │ │ │ │ + ldr r2, [pc, #108] @ a7b68 <__cxa_atexit@plt+0x9b690> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 2892c4 <__cxa_atexit@plt+0x27cdec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r7, [pc, #60] @ a7b60 <__cxa_atexit@plt+0x9b688> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - biceq ip, r9, ip, asr r4 │ │ │ │ - biceq ip, r9, ip, lsr #8 │ │ │ │ + ldr r7, [pc, #40] @ a7b5c <__cxa_atexit@plt+0x9b684> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + mvneq pc, ip, ror r2 @ │ │ │ │ + mvneq pc, r0, ror r1 @ │ │ │ │ + biceq lr, r9, r8, asr #23 │ │ │ │ + biceq lr, r9, r0, ror #23 │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + @ instruction: 0x01b2708d │ │ │ │ + biceq lr, r9, r8, lsl #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ a986c <__cxa_atexit@plt+0x9d394> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ a9870 <__cxa_atexit@plt+0x9d398> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 2892c4 <__cxa_atexit@plt+0x27cdec> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq ip, r9, r8, lsl r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #84] @ a98dc <__cxa_atexit@plt+0x9d404> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a98d0 <__cxa_atexit@plt+0x9d3f8> │ │ │ │ - ldr r2, [pc, #52] @ a98e0 <__cxa_atexit@plt+0x9d408> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ a990c <__cxa_atexit@plt+0x9d434> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r9, r7 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ a9988 <__cxa_atexit@plt+0x9d4b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a9968 <__cxa_atexit@plt+0x9d490> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a9974 <__cxa_atexit@plt+0x9d49c> │ │ │ │ - ldr r2, [pc, #64] @ a998c <__cxa_atexit@plt+0x9d4b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldmib r3, {r9, sl} │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a7c10 <__cxa_atexit@plt+0x9b738> │ │ │ │ + add r2, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble a7be4 <__cxa_atexit@plt+0x9b70c> │ │ │ │ + ldr r7, [pc, #128] @ a7c2c <__cxa_atexit@plt+0x9b754> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #124] @ a7c30 <__cxa_atexit@plt+0x9b758> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #116] @ a7c34 <__cxa_atexit@plt+0x9b75c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r1, [pc, #76] @ a7c3c <__cxa_atexit@plt+0x9b764> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #72] @ a7c40 <__cxa_atexit@plt+0x9b768> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r7, [pc, #32] @ a7c38 <__cxa_atexit@plt+0x9b760> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq sp, [r0, #52]! @ 0x34 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + mvneq pc, r0, ror r1 @ │ │ │ │ + mvneq pc, r4, rrx │ │ │ │ + biceq lr, r9, r4, ror #21 │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + @ instruction: 0x01b26f91 │ │ │ │ + biceq lr, r9, ip, lsr #21 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a99cc <__cxa_atexit@plt+0x9d4f4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ a99d8 <__cxa_atexit@plt+0x9d500> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + bcc a7c98 <__cxa_atexit@plt+0x9b7c0> │ │ │ │ + ldr r6, [pc, #60] @ a7cb4 <__cxa_atexit@plt+0x9b7dc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r8, [pc, #56] @ a7cb8 <__cxa_atexit@plt+0x9b7e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r6, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + str sl, [r6, #12]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r7, [pc, #28] @ a7cbc <__cxa_atexit@plt+0x9b7e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sp, r4, asr #6 │ │ │ │ - biceq ip, r9, r8, lsl #5 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + @ instruction: 0x01b26f09 │ │ │ │ + biceq lr, r9, ip, asr sl │ │ │ │ + biceq lr, r9, r0, asr #20 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ a7ce8 <__cxa_atexit@plt+0x9b810> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + biceq lr, r9, ip, lsr #20 │ │ │ │ + biceq lr, r9, r0, lsl #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ a7d18 <__cxa_atexit@plt+0x9b840> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ a7d1c <__cxa_atexit@plt+0x9b844> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + strdeq lr, [r9, #148] @ 0x94 │ │ │ │ + mvneq lr, r8, ror #29 │ │ │ │ + biceq lr, r9, r8, asr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a9a24 <__cxa_atexit@plt+0x9d54c> │ │ │ │ - ldr r2, [pc, #44] @ a9a34 <__cxa_atexit@plt+0x9d55c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a7d64 <__cxa_atexit@plt+0x9b88c> │ │ │ │ + ldr r2, [pc, #48] @ a7d7c <__cxa_atexit@plt+0x9b8a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + ldr r3, [pc, #44] @ a7d80 <__cxa_atexit@plt+0x9b8a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #16 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r7, [pc, #24] @ a7d84 <__cxa_atexit@plt+0x9b8ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a9a70 <__cxa_atexit@plt+0x9d598> │ │ │ │ - ldr r2, [pc, #36] @ a9a78 <__cxa_atexit@plt+0x9d5a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a9a7c <__cxa_atexit@plt+0x9d5a4> │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + @ instruction: 0x01b26e35 │ │ │ │ + strheq lr, [r9, #144] @ 0x90 │ │ │ │ + strheq lr, [r9, #152] @ 0x98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a7df0 <__cxa_atexit@plt+0x9b918> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a7dfc <__cxa_atexit@plt+0x9b924> │ │ │ │ + ldr r1, [pc, #80] @ a7e0c <__cxa_atexit@plt+0x9b934> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ a7e10 <__cxa_atexit@plt+0x9b938> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ a7e14 <__cxa_atexit@plt+0x9b93c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq sp, r8, asr #2 │ │ │ │ - mvneq sp, r8, lsl #3 │ │ │ │ - biceq ip, r9, r8, ror #3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq lr, r8, ror #27 │ │ │ │ + mvneq lr, r8, asr #30 │ │ │ │ + mvneq lr, r8, asr #28 │ │ │ │ + biceq lr, r9, r8, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a9b14 <__cxa_atexit@plt+0x9d63c> │ │ │ │ - ldr r1, [pc, #124] @ a9b20 <__cxa_atexit@plt+0x9d648> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - str r1, [r2, #-16]! │ │ │ │ - ldr r1, [pc, #104] @ a9b24 <__cxa_atexit@plt+0x9d64c> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a7e9c <__cxa_atexit@plt+0x9b9c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a7ea4 <__cxa_atexit@plt+0x9b9cc> │ │ │ │ + ldr r1, [pc, #104] @ a7eb8 <__cxa_atexit@plt+0x9b9e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq a9afc <__cxa_atexit@plt+0x9d624> │ │ │ │ - ldr r3, [pc, #88] @ a9b28 <__cxa_atexit@plt+0x9d650> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq a9b08 <__cxa_atexit@plt+0x9d630> │ │ │ │ - mov r7, r3 │ │ │ │ - b a9b80 <__cxa_atexit@plt+0x9d6a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ a7ebc <__cxa_atexit@plt+0x9b9e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ a7ec0 <__cxa_atexit@plt+0x9b9e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ a7ec4 <__cxa_atexit@plt+0x9b9ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b a7eac <__cxa_atexit@plt+0x9b9d4> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - mvneq sp, r0, ror #1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq ip, r9, ip, lsr r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ a9b70 <__cxa_atexit@plt+0x9d698> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a9b68 <__cxa_atexit@plt+0x9d690> │ │ │ │ - b a9b80 <__cxa_atexit@plt+0x9d6a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq ip, [r9, #4] │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #148] @ a9c24 <__cxa_atexit@plt+0x9d74c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq a9bd0 <__cxa_atexit@plt+0x9d6f8> │ │ │ │ - ldr r8, [r5] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne a9bdc <__cxa_atexit@plt+0x9d704> │ │ │ │ - ldr r3, [pc, #116] @ a9c2c <__cxa_atexit@plt+0x9d754> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #112] @ a9c30 <__cxa_atexit@plt+0x9d758> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 2892c4 <__cxa_atexit@plt+0x27cdec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr lr, [pc, #60] @ a9c28 <__cxa_atexit@plt+0x9d750> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a9c1c <__cxa_atexit@plt+0x9d744> │ │ │ │ - b a9e24 <__cxa_atexit@plt+0x9d94c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsr r2 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - strheq ip, [r9] │ │ │ │ - biceq ip, r9, r4, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne a9c78 <__cxa_atexit@plt+0x9d7a0> │ │ │ │ - ldr r5, [pc, #104] @ a9cc4 <__cxa_atexit@plt+0x9d7ec> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #100] @ a9cc8 <__cxa_atexit@plt+0x9d7f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - add sl, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 2892c4 <__cxa_atexit@plt+0x27cdec> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [pc, #56] @ a9cc0 <__cxa_atexit@plt+0x9d7e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r8} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a9cb8 <__cxa_atexit@plt+0x9d7e0> │ │ │ │ - b a9e24 <__cxa_atexit@plt+0x9d94c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - biceq ip, r9, ip │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, #60] @ a9d1c <__cxa_atexit@plt+0x9d844> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq a9d14 <__cxa_atexit@plt+0x9d83c> │ │ │ │ - ldr r2, [pc, #36] @ a9d20 <__cxa_atexit@plt+0x9d848> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - str r8, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ a9d4c <__cxa_atexit@plt+0x9d874> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r9, r7 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ a9dc8 <__cxa_atexit@plt+0x9d8f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ + mvneq lr, r4, asr sp │ │ │ │ + mvneq lr, r8, lsr #29 │ │ │ │ + strheq lr, [r0, #208]! @ 0xd0 │ │ │ │ + mvneq lr, r4, lsr #29 │ │ │ │ + biceq lr, r9, r8, ror r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a9da8 <__cxa_atexit@plt+0x9d8d0> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a7f50 <__cxa_atexit@plt+0x9ba78> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a9db4 <__cxa_atexit@plt+0x9d8dc> │ │ │ │ - ldr r2, [pc, #64] @ a9dcc <__cxa_atexit@plt+0x9d8f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a7f58 <__cxa_atexit@plt+0x9ba80> │ │ │ │ + ldr r1, [pc, #108] @ a7f6c <__cxa_atexit@plt+0x9ba94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ a7f70 <__cxa_atexit@plt+0x9ba98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ a7f74 <__cxa_atexit@plt+0x9ba9c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ a7f78 <__cxa_atexit@plt+0x9baa0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ a7f7c <__cxa_atexit@plt+0x9baa4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b a7f60 <__cxa_atexit@plt+0x9ba88> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq ip, r4, ror pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0x01e0ec9c │ │ │ │ + @ instruction: 0x01b26bab │ │ │ │ + mvneq lr, r8, ror #27 │ │ │ │ + strdeq lr, [r0, #192]! @ 0xc0 │ │ │ │ + biceq lr, r9, r0, asr #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a9e0c <__cxa_atexit@plt+0x9d934> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ a9e18 <__cxa_atexit@plt+0x9d940> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a7fe8 <__cxa_atexit@plt+0x9bb10> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a7ff4 <__cxa_atexit@plt+0x9bb1c> │ │ │ │ + ldr r1, [pc, #80] @ a8004 <__cxa_atexit@plt+0x9bb2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ a8008 <__cxa_atexit@plt+0x9bb30> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ a800c <__cxa_atexit@plt+0x9bb34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq ip, r4, lsl #30 │ │ │ │ - andeq r0, r0, r7, ror #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a9e3c <__cxa_atexit@plt+0x9d964> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a9f08 <__cxa_atexit@plt+0x9da30> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - cmp r1, r7 │ │ │ │ - bge a9e8c <__cxa_atexit@plt+0x9d9b4> │ │ │ │ - ldr r7, [pc, #184] @ a9f20 <__cxa_atexit@plt+0x9da48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #12]! │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [pc, #168] @ a9f24 <__cxa_atexit@plt+0x9da4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r7, r3, #15 │ │ │ │ + strdeq lr, [r0, #176]! @ 0xb0 │ │ │ │ + mvneq lr, r0, asr sp │ │ │ │ + mvneq lr, r0, asr ip │ │ │ │ + biceq lr, r9, r0, lsr r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a8094 <__cxa_atexit@plt+0x9bbbc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a809c <__cxa_atexit@plt+0x9bbc4> │ │ │ │ + ldr r1, [pc, #104] @ a80b0 <__cxa_atexit@plt+0x9bbd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ a80b4 <__cxa_atexit@plt+0x9bbdc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ a80b8 <__cxa_atexit@plt+0x9bbe0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ a80bc <__cxa_atexit@plt+0x9bbe4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b a80a4 <__cxa_atexit@plt+0x9bbcc> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - bne a9edc <__cxa_atexit@plt+0x9da04> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - cmp r0, r1 │ │ │ │ - blt a9e60 <__cxa_atexit@plt+0x9d988> │ │ │ │ - bne a9edc <__cxa_atexit@plt+0x9da04> │ │ │ │ - add r2, r6, #4 │ │ │ │ - ldr r1, [pc, #100] @ a9f18 <__cxa_atexit@plt+0x9da40> │ │ │ │ + mvneq lr, ip, asr fp │ │ │ │ + strheq lr, [r0, #192]! @ 0xc0 │ │ │ │ + strheq lr, [r0, #184]! @ 0xb8 │ │ │ │ + mvneq lr, ip, lsr #25 │ │ │ │ + biceq lr, r9, r0, lsl #13 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a8148 <__cxa_atexit@plt+0x9bc70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a8150 <__cxa_atexit@plt+0x9bc78> │ │ │ │ + ldr r1, [pc, #108] @ a8164 <__cxa_atexit@plt+0x9bc8c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #96] @ a9f1c <__cxa_atexit@plt+0x9da44> │ │ │ │ + ldr r0, [pc, #104] @ a8168 <__cxa_atexit@plt+0x9bc90> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r1, [r6, #4] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ a816c <__cxa_atexit@plt+0x9bc94> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ a8170 <__cxa_atexit@plt+0x9bc98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ a8174 <__cxa_atexit@plt+0x9bc9c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r6, r3 │ │ │ │ + b a8158 <__cxa_atexit@plt+0x9bc80> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #68] @ a9f28 <__cxa_atexit@plt+0x9da50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r6, #12]! │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r2, [pc, #52] @ a9f2c <__cxa_atexit@plt+0x9da54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffb88 │ │ │ │ - mvneq ip, r4, asr #28 │ │ │ │ - mvneq ip, r0, lsl #27 │ │ │ │ - mvneq ip, r4, lsl #29 │ │ │ │ - mvneq ip, r4, lsl #26 │ │ │ │ - mvneq ip, r8, lsl #28 │ │ │ │ - biceq fp, r9, r4, lsr sp │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + mvneq lr, r4, lsr #21 │ │ │ │ + @ instruction: 0x01b269bd │ │ │ │ + strdeq lr, [r0, #176]! @ 0xb0 │ │ │ │ + strdeq lr, [r0, #168]! @ 0xa8 │ │ │ │ + biceq lr, r9, r8, asr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a9f78 <__cxa_atexit@plt+0x9daa0> │ │ │ │ - ldr r2, [pc, #44] @ a9f88 <__cxa_atexit@plt+0x9dab0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a81e0 <__cxa_atexit@plt+0x9bd08> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a81ec <__cxa_atexit@plt+0x9bd14> │ │ │ │ + ldr r1, [pc, #80] @ a81fc <__cxa_atexit@plt+0x9bd24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ a8200 <__cxa_atexit@plt+0x9bd28> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ a8204 <__cxa_atexit@plt+0x9bd2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - biceq fp, r9, ip, ror #25 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + strdeq lr, [r0, #152]! @ 0x98 │ │ │ │ + mvneq lr, r8, asr fp │ │ │ │ + mvneq lr, r8, asr sl │ │ │ │ + biceq lr, r9, r8, lsr r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi aa078 <__cxa_atexit@plt+0x9dba0> │ │ │ │ + bhi a828c <__cxa_atexit@plt+0x9bdb4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc aa080 <__cxa_atexit@plt+0x9dba8> │ │ │ │ - ldr r9, [pc, #240] @ aa0b8 <__cxa_atexit@plt+0x9dbe0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr sl, [pc, #224] @ aa0bc <__cxa_atexit@plt+0x9dbe4> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub ip, r6, #19 │ │ │ │ - str ip, [r3, #-4] │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - sub sl, r6, #5 │ │ │ │ - sub r3, r3, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aa09c <__cxa_atexit@plt+0x9dbc4> │ │ │ │ - add r6, r2, #56 @ 0x38 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc aa094 <__cxa_atexit@plt+0x9dbbc> │ │ │ │ - ldr r8, [pc, #168] @ aa0c8 <__cxa_atexit@plt+0x9dbf0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #164] @ aa0cc <__cxa_atexit@plt+0x9dbf4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #160] @ aa0d0 <__cxa_atexit@plt+0x9dbf8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #156] @ aa0d4 <__cxa_atexit@plt+0x9dbfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str lr, [r2, #32] │ │ │ │ - str sl, [r2, #36] @ 0x24 │ │ │ │ - str r1, [r2, #40] @ 0x28 │ │ │ │ - str lr, [r2, #44] @ 0x2c │ │ │ │ - str sl, [r2, #48] @ 0x30 │ │ │ │ - str r8, [r2, #52] @ 0x34 │ │ │ │ - str ip, [r2, #56] @ 0x38 │ │ │ │ - sub r0, r6, #13 │ │ │ │ - str r0, [r3] │ │ │ │ - sub sl, r6, #27 │ │ │ │ - str sl, [r5] │ │ │ │ - sub r9, r6, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 1bb3d44 <__cxa_atexit@plt+0x1ba786c> │ │ │ │ - mov r6, r2 │ │ │ │ - b aa088 <__cxa_atexit@plt+0x9dbb0> │ │ │ │ + bcc a8294 <__cxa_atexit@plt+0x9bdbc> │ │ │ │ + ldr r1, [pc, #104] @ a82a8 <__cxa_atexit@plt+0x9bdd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ a82ac <__cxa_atexit@plt+0x9bdd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ a82b0 <__cxa_atexit@plt+0x9bdd8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ a82b4 <__cxa_atexit@plt+0x9bddc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b a829c <__cxa_atexit@plt+0x9bdc4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ aa0c0 <__cxa_atexit@plt+0x9dbe8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #24] @ aa0c4 <__cxa_atexit@plt+0x9dbec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffa0c │ │ │ │ - strheq fp, [r9, #176] @ 0xb0 │ │ │ │ - biceq fp, r9, ip, ror #22 │ │ │ │ - @ instruction: 0xfffff308 │ │ │ │ - @ instruction: 0xffffe474 │ │ │ │ - @ instruction: 0xffffd5a0 │ │ │ │ - biceq fp, r9, r0, ror #23 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + mvneq lr, r4, ror #18 │ │ │ │ + strheq lr, [r0, #168]! @ 0xa8 │ │ │ │ + mvneq lr, r0, asr #19 │ │ │ │ + strheq lr, [r0, #164]! @ 0xa4 │ │ │ │ + biceq lr, r9, r8, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, sl │ │ │ │ - mov sl, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi aa150 <__cxa_atexit@plt+0x9dc78> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc aa158 <__cxa_atexit@plt+0x9dc80> │ │ │ │ - ldr ip, [pc, #104] @ aa17c <__cxa_atexit@plt+0x9dca4> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r8, [pc, #100] @ aa180 <__cxa_atexit@plt+0x9dca8> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a8340 <__cxa_atexit@plt+0x9be68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a8348 <__cxa_atexit@plt+0x9be70> │ │ │ │ + ldr r1, [pc, #108] @ a835c <__cxa_atexit@plt+0x9be84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ a8360 <__cxa_atexit@plt+0x9be88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ a8364 <__cxa_atexit@plt+0x9be8c> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldm r5, {r0, r3} │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str ip, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - mov r5, lr │ │ │ │ - ldr r9, [pc, #56] @ aa184 <__cxa_atexit@plt+0x9dcac> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - b aa160 <__cxa_atexit@plt+0x9dc88> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ aa178 <__cxa_atexit@plt+0x9dca0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq fp, r9, ip, lsr #22 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - biceq fp, r9, r4, ror sl │ │ │ │ - biceq fp, r9, r4, lsr fp │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b aa1a8 <__cxa_atexit@plt+0x9dcd0> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - sub r7, r3, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aa204 <__cxa_atexit@plt+0x9dd2c> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne aa1f0 <__cxa_atexit@plt+0x9dd18> │ │ │ │ - ldr r3, [pc, #68] @ aa218 <__cxa_atexit@plt+0x9dd40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aa1fc <__cxa_atexit@plt+0x9dd24> │ │ │ │ - b aa228 <__cxa_atexit@plt+0x9dd50> │ │ │ │ - ldmda r5, {r7, r8, r9} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ a8368 <__cxa_atexit@plt+0x9be90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ a836c <__cxa_atexit@plt+0x9be94> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b a8350 <__cxa_atexit@plt+0x9be78> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ aa21c <__cxa_atexit@plt+0x9dd44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + mvneq lr, ip, lsr #17 │ │ │ │ + @ instruction: 0x01b267ce │ │ │ │ + strdeq lr, [r0, #152]! @ 0x98 │ │ │ │ + mvneq lr, r0, lsl #18 │ │ │ │ + ldrdeq lr, [r9, #60] @ 0x3c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a83a4 <__cxa_atexit@plt+0x9becc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ a83ac <__cxa_atexit@plt+0x9bed4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 198b128 <__cxa_atexit@plt+0x197ec50> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01c9ba98 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [pc, #268] @ aa340 <__cxa_atexit@plt+0x9de68> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #264] @ aa344 <__cxa_atexit@plt+0x9de6c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #260] @ aa348 <__cxa_atexit@plt+0x9de70> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r9, #1 │ │ │ │ - ldr ip, [pc, #252] @ aa34c <__cxa_atexit@plt+0x9de74> │ │ │ │ - add ip, pc, ip │ │ │ │ - b aa26c <__cxa_atexit@plt+0x9dd94> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq aa324 <__cxa_atexit@plt+0x9de4c> │ │ │ │ + mvneq lr, ip, lsl #16 │ │ │ │ + biceq lr, r9, r8, lsr #7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - cmp r1, #9 │ │ │ │ - beq aa2c0 <__cxa_atexit@plt+0x9dde8> │ │ │ │ - cmp r1, #10 │ │ │ │ - bne aa2e4 <__cxa_atexit@plt+0x9de0c> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str sl, [r5, #4] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a8448 <__cxa_atexit@plt+0x9bf70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a8450 <__cxa_atexit@plt+0x9bf78> │ │ │ │ + ldr r1, [pc, #124] @ a8464 <__cxa_atexit@plt+0x9bf8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #120] @ a8468 <__cxa_atexit@plt+0x9bf90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub lr, r6, #18 │ │ │ │ + ldr r1, [pc, #92] @ a846c <__cxa_atexit@plt+0x9bf94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq aa318 <__cxa_atexit@plt+0x9de40> │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq aa254 <__cxa_atexit@plt+0x9dd7c> │ │ │ │ - b aa330 <__cxa_atexit@plt+0x9de58> │ │ │ │ - str lr, [r5, #4] │ │ │ │ - sub r1, r3, #1 │ │ │ │ - and r1, r1, #7 │ │ │ │ - sub r1, r3, r1 │ │ │ │ - add r1, r1, #8 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - bne aa2f8 <__cxa_atexit@plt+0x9de20> │ │ │ │ - b aa318 <__cxa_atexit@plt+0x9de40> │ │ │ │ - add r1, r3, #1 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str ip, [r5, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq aa318 <__cxa_atexit@plt+0x9de40> │ │ │ │ - str r7, [r2] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq aa254 <__cxa_atexit@plt+0x9dd7c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #84] @ a8470 <__cxa_atexit@plt+0x9bf98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #76] @ a8474 <__cxa_atexit@plt+0x9bf9c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r2, r9, sl} │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r3, sl} │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b a8458 <__cxa_atexit@plt+0x9bf80> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - mov r9, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xffffffe8 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r3, #1 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne aa3a0 <__cxa_atexit@plt+0x9dec8> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #44] @ aa3b8 <__cxa_atexit@plt+0x9dee0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq aa3b0 <__cxa_atexit@plt+0x9ded8> │ │ │ │ - b aa228 <__cxa_atexit@plt+0x9dd50> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - mov r9, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne aa3fc <__cxa_atexit@plt+0x9df24> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ aa410 <__cxa_atexit@plt+0x9df38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq aa408 <__cxa_atexit@plt+0x9df30> │ │ │ │ - b aa228 <__cxa_atexit@plt+0x9dd50> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldmdb r5, {r7, r8, r9} │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne aa454 <__cxa_atexit@plt+0x9df7c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ aa468 <__cxa_atexit@plt+0x9df90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq aa460 <__cxa_atexit@plt+0x9df88> │ │ │ │ - b aa228 <__cxa_atexit@plt+0x9dd50> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldmdb r5, {r7, r8, r9} │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aa4f4 <__cxa_atexit@plt+0x9e01c> │ │ │ │ - ldr r2, [pc, #136] @ aa510 <__cxa_atexit@plt+0x9e038> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ aa514 <__cxa_atexit@plt+0x9e03c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aa4e8 <__cxa_atexit@plt+0x9e010> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + strheq lr, [r0, #116]! @ 0x74 │ │ │ │ + mvneq lr, r0, lsl #18 │ │ │ │ + mvneq lr, r0, asr ip │ │ │ │ + strdeq lr, [r0, #124]! @ 0x7c │ │ │ │ + biceq lr, r9, r8, asr #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a84fc <__cxa_atexit@plt+0x9c024> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc aa4fc <__cxa_atexit@plt+0x9e024> │ │ │ │ - ldr r3, [pc, #88] @ aa518 <__cxa_atexit@plt+0x9e040> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ aa51c <__cxa_atexit@plt+0x9e044> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a8504 <__cxa_atexit@plt+0x9c02c> │ │ │ │ + ldr r1, [pc, #104] @ a8518 <__cxa_atexit@plt+0x9c040> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ a851c <__cxa_atexit@plt+0x9c044> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ a8520 <__cxa_atexit@plt+0x9c048> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ a8524 <__cxa_atexit@plt+0x9c04c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b a850c <__cxa_atexit@plt+0x9c034> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvneq ip, r8, lsl #14 │ │ │ │ - mvneq ip, r8, lsr #14 │ │ │ │ - mvneq ip, ip, lsr #16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strdeq lr, [r0, #100]! @ 0x64 │ │ │ │ + mvneq lr, r8, asr #16 │ │ │ │ + mvneq lr, r0, asr r7 │ │ │ │ + mvneq lr, r4, asr #16 │ │ │ │ + biceq lr, r9, r8, lsl r2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc aa568 <__cxa_atexit@plt+0x9e090> │ │ │ │ - ldr r2, [pc, #48] @ aa574 <__cxa_atexit@plt+0x9e09c> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a85d0 <__cxa_atexit@plt+0x9c0f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a85d8 <__cxa_atexit@plt+0x9c100> │ │ │ │ + ldr r1, [pc, #140] @ a85ec <__cxa_atexit@plt+0x9c114> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #136] @ a85f0 <__cxa_atexit@plt+0x9c118> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #18 │ │ │ │ + sub lr, r6, #30 │ │ │ │ + ldr r0, [pc, #104] @ a85f4 <__cxa_atexit@plt+0x9c11c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add ip, r0, #1 │ │ │ │ + ldr r2, [pc, #96] @ a85f8 <__cxa_atexit@plt+0x9c120> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ aa578 <__cxa_atexit@plt+0x9e0a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq ip, r4, lsr #13 │ │ │ │ - mvneq ip, r8, lsr #15 │ │ │ │ - biceq fp, r9, r8, asr #11 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aa5b8 <__cxa_atexit@plt+0x9e0e0> │ │ │ │ - ldr r2, [pc, #36] @ aa5c0 <__cxa_atexit@plt+0x9e0e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ aa5c4 <__cxa_atexit@plt+0x9e0ec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [pc, #88] @ a85fc <__cxa_atexit@plt+0x9c124> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r2, r3} │ │ │ │ + add r1, r3, #28 │ │ │ │ + stm r1, {r0, ip, lr} │ │ │ │ + sub r9, r6, #6 │ │ │ │ b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b a85e0 <__cxa_atexit@plt+0x9c108> │ │ │ │ + mov r5, #52 @ 0x34 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, lsl #12 │ │ │ │ - mvneq ip, r8, lsl r7 │ │ │ │ - biceq fp, r9, ip, ror r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aa634 <__cxa_atexit@plt+0x9e15c> │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + mvneq lr, ip, lsr r6 │ │ │ │ + mvneq lr, r0, ror #21 │ │ │ │ + mvneq lr, r8, ror r7 │ │ │ │ + mvneq lr, r0, lsl #13 │ │ │ │ + biceq lr, r9, r0, asr #2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a8690 <__cxa_atexit@plt+0x9c1b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a8698 <__cxa_atexit@plt+0x9c1c0> │ │ │ │ + ldr lr, [pc, #116] @ a86ac <__cxa_atexit@plt+0x9c1d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ a86b0 <__cxa_atexit@plt+0x9c1d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [pc, #92] @ a86b4 <__cxa_atexit@plt+0x9c1dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #84] @ a86b8 <__cxa_atexit@plt+0x9c1e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ a86bc <__cxa_atexit@plt+0x9c1e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b a86a0 <__cxa_atexit@plt+0x9c1c8> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + mvneq lr, r4, ror #10 │ │ │ │ + @ instruction: 0x01b2648d │ │ │ │ + mvneq lr, ip, lsr #13 │ │ │ │ + strheq lr, [r0, #84]! @ 0x54 │ │ │ │ + biceq lr, r9, r0, lsl #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a8728 <__cxa_atexit@plt+0x9c250> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc aa640 <__cxa_atexit@plt+0x9e168> │ │ │ │ - ldr r1, [pc, #84] @ aa650 <__cxa_atexit@plt+0x9e178> │ │ │ │ + bcc a8734 <__cxa_atexit@plt+0x9c25c> │ │ │ │ + ldr r1, [pc, #80] @ a8744 <__cxa_atexit@plt+0x9c26c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ aa654 <__cxa_atexit@plt+0x9e17c> │ │ │ │ + ldr r5, [pc, #72] @ a8748 <__cxa_atexit@plt+0x9c270> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #64] @ aa658 <__cxa_atexit@plt+0x9e180> │ │ │ │ + ldr r0, [pc, #56] @ a874c <__cxa_atexit@plt+0x9c274> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #56] @ aa65c <__cxa_atexit@plt+0x9e184> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r5, r3 │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, r0, lsr #11 │ │ │ │ - mvneq ip, r0, ror #11 │ │ │ │ - mvneq ip, r4, lsl #12 │ │ │ │ - @ instruction: 0x01e0c69c │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aa69c <__cxa_atexit@plt+0x9e1c4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r2, [pc, #28] @ aa6a4 <__cxa_atexit@plt+0x9e1cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #20] @ aa6a8 <__cxa_atexit@plt+0x9e1d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r2, r3, r7} │ │ │ │ - b aa1a8 <__cxa_atexit@plt+0x9dcd0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq ip, r8, lsl #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strheq lr, [r0, #64]! @ 0x40 │ │ │ │ + mvneq lr, r0, lsl r6 │ │ │ │ + mvneq lr, r0, lsl r5 │ │ │ │ + strdeq sp, [r9, #240] @ 0xf0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc aa6fc <__cxa_atexit@plt+0x9e224> │ │ │ │ - ldr lr, [pc, #60] @ aa714 <__cxa_atexit@plt+0x9e23c> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a87d4 <__cxa_atexit@plt+0x9c2fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a87dc <__cxa_atexit@plt+0x9c304> │ │ │ │ + ldr r1, [pc, #104] @ a87f0 <__cxa_atexit@plt+0x9c318> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ a87f4 <__cxa_atexit@plt+0x9c31c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ a87f8 <__cxa_atexit@plt+0x9c320> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r1, [pc, #72] @ a87fc <__cxa_atexit@plt+0x9c324> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b a87e4 <__cxa_atexit@plt+0x9c30c> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ aa718 <__cxa_atexit@plt+0x9e240> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq ip, r0, ror #18 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mvneq lr, ip, lsl r4 │ │ │ │ + mvneq lr, r0, ror r5 │ │ │ │ + mvneq lr, r8, ror r4 │ │ │ │ + mvneq lr, ip, ror #10 │ │ │ │ + biceq sp, r9, r0, asr #30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc aa760 <__cxa_atexit@plt+0x9e288> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ aa778 <__cxa_atexit@plt+0x9e2a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ aa77c <__cxa_atexit@plt+0x9e2a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq ip, r8, ror #17 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aa804 <__cxa_atexit@plt+0x9e32c> │ │ │ │ - ldr r2, [pc, #132] @ aa820 <__cxa_atexit@plt+0x9e348> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ aa824 <__cxa_atexit@plt+0x9e34c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aa7f8 <__cxa_atexit@plt+0x9e320> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a8888 <__cxa_atexit@plt+0x9c3b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc aa80c <__cxa_atexit@plt+0x9e334> │ │ │ │ - ldr r3, [pc, #84] @ aa828 <__cxa_atexit@plt+0x9e350> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r1, [pc, #76] @ aa82c <__cxa_atexit@plt+0x9e354> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a8890 <__cxa_atexit@plt+0x9c3b8> │ │ │ │ + ldr r1, [pc, #108] @ a88a4 <__cxa_atexit@plt+0x9c3cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ a88a8 <__cxa_atexit@plt+0x9c3d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ a88ac <__cxa_atexit@plt+0x9c3d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ a88b0 <__cxa_atexit@plt+0x9c3d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ a88b4 <__cxa_atexit@plt+0x9c3dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b a8898 <__cxa_atexit@plt+0x9c3c0> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq ip, [r0, #52]! @ 0x34 │ │ │ │ - mvneq ip, r4, lsl r4 │ │ │ │ - mvneq ip, r0, lsr #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + mvneq lr, r4, ror #6 │ │ │ │ + @ instruction: 0x01b2629a │ │ │ │ + strheq lr, [r0, #64]! @ 0x40 │ │ │ │ + strheq lr, [r0, #56]! @ 0x38 │ │ │ │ + biceq sp, r9, r8, lsl #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc aa874 <__cxa_atexit@plt+0x9e39c> │ │ │ │ - ldr r2, [pc, #44] @ aa880 <__cxa_atexit@plt+0x9e3a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #36] @ aa884 <__cxa_atexit@plt+0x9e3ac> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a8920 <__cxa_atexit@plt+0x9c448> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a892c <__cxa_atexit@plt+0x9c454> │ │ │ │ + ldr r1, [pc, #80] @ a893c <__cxa_atexit@plt+0x9c464> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ a8940 <__cxa_atexit@plt+0x9c468> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ a8944 <__cxa_atexit@plt+0x9c46c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01e0c394 │ │ │ │ - mvneq ip, r0, lsr #9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aa91c <__cxa_atexit@plt+0x9e444> │ │ │ │ - ldr lr, [pc, #148] @ aa93c <__cxa_atexit@plt+0x9e464> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #136] @ aa940 <__cxa_atexit@plt+0x9e468> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aa910 <__cxa_atexit@plt+0x9e438> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc aa928 <__cxa_atexit@plt+0x9e450> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr lr, [pc, #84] @ aa944 <__cxa_atexit@plt+0x9e46c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r3} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - mvneq ip, r4, ror #5 │ │ │ │ - mvneq ip, ip, asr #14 │ │ │ │ + strheq lr, [r0, #40]! @ 0x28 │ │ │ │ + mvneq lr, r8, lsl r4 │ │ │ │ + mvneq lr, r8, lsl r3 │ │ │ │ + strdeq sp, [r9, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc aa98c <__cxa_atexit@plt+0x9e4b4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #40] @ aa998 <__cxa_atexit@plt+0x9e4c0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq ip, ip, asr #13 │ │ │ │ - biceq fp, r9, r8, lsr #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aaa08 <__cxa_atexit@plt+0x9e530> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a89cc <__cxa_atexit@plt+0x9c4f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc aaa14 <__cxa_atexit@plt+0x9e53c> │ │ │ │ - ldr r1, [pc, #84] @ aaa24 <__cxa_atexit@plt+0x9e54c> │ │ │ │ + bcc a89d4 <__cxa_atexit@plt+0x9c4fc> │ │ │ │ + ldr r1, [pc, #104] @ a89e8 <__cxa_atexit@plt+0x9c510> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ aaa28 <__cxa_atexit@plt+0x9e550> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #64] @ aaa2c <__cxa_atexit@plt+0x9e554> │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ a89ec <__cxa_atexit@plt+0x9c514> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #56] @ aaa30 <__cxa_atexit@plt+0x9e558> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r5, r3 │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ a89f0 <__cxa_atexit@plt+0x9c518> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ a89f4 <__cxa_atexit@plt+0x9c51c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b a89dc <__cxa_atexit@plt+0x9c504> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mvneq lr, r4, lsr #4 │ │ │ │ + mvneq lr, r8, ror r3 │ │ │ │ + mvneq lr, r0, lsl #5 │ │ │ │ + mvneq lr, r4, ror r3 │ │ │ │ + biceq sp, r9, r8, asr #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a8a80 <__cxa_atexit@plt+0x9c5a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a8a88 <__cxa_atexit@plt+0x9c5b0> │ │ │ │ + ldr r1, [pc, #108] @ a8a9c <__cxa_atexit@plt+0x9c5c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ a8aa0 <__cxa_atexit@plt+0x9c5c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ a8aa4 <__cxa_atexit@plt+0x9c5cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ a8aa8 <__cxa_atexit@plt+0x9c5d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ a8aac <__cxa_atexit@plt+0x9c5d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b a8a90 <__cxa_atexit@plt+0x9c5b8> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, ip, asr #3 │ │ │ │ - mvneq ip, ip, lsl #4 │ │ │ │ - mvneq ip, r0, lsr r2 │ │ │ │ - mvneq ip, r8, asr #5 │ │ │ │ - biceq fp, r9, ip, lsl #2 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + mvneq lr, ip, ror #2 │ │ │ │ + @ instruction: 0x01b260ac │ │ │ │ + strheq lr, [r0, #40]! @ 0x28 │ │ │ │ + mvneq lr, r0, asr #3 │ │ │ │ + strheq sp, [r9, #196] @ 0xc4 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aaa7c <__cxa_atexit@plt+0x9e5a4> │ │ │ │ - ldr r7, [pc, #52] @ aaa8c <__cxa_atexit@plt+0x9e5b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq aaa70 <__cxa_atexit@plt+0x9e598> │ │ │ │ - mov r7, r8 │ │ │ │ - b aaaa0 <__cxa_atexit@plt+0x9e5c8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ aaa90 <__cxa_atexit@plt+0x9e5b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8e20 <__cxa_atexit@plt+0x9c948> │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq a8b48 <__cxa_atexit@plt+0x9c670> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne a8b88 <__cxa_atexit@plt+0x9c6b0> │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq a8c94 <__cxa_atexit@plt+0x9c7bc> │ │ │ │ + cmp r3, #4 │ │ │ │ + beq a8c5c <__cxa_atexit@plt+0x9c784> │ │ │ │ + cmp r3, #5 │ │ │ │ + bne a8cfc <__cxa_atexit@plt+0x9c824> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a8e78 <__cxa_atexit@plt+0x9c9a0> │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r0, [r2, #1] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + add sl, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble a8dc8 <__cxa_atexit@plt+0x9c8f0> │ │ │ │ + ldr lr, [pc, #984] @ a8f1c <__cxa_atexit@plt+0x9ca44> │ │ │ │ + add lr, pc, lr │ │ │ │ + b a8d30 <__cxa_atexit@plt+0x9c858> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a8e30 <__cxa_atexit@plt+0x9c958> │ │ │ │ + sub lr, r3, #6 │ │ │ │ + ldr r2, [r9, #2] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + add sl, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble a8c00 <__cxa_atexit@plt+0x9c728> │ │ │ │ + ldr r8, [pc, #840] @ a8ecc <__cxa_atexit@plt+0x9c9f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b a8bc4 <__cxa_atexit@plt+0x9c6ec> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a8e3c <__cxa_atexit@plt+0x9c964> │ │ │ │ + sub lr, r3, #6 │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + add sl, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble a8c14 <__cxa_atexit@plt+0x9c73c> │ │ │ │ + ldr r8, [pc, #752] @ a8eb4 <__cxa_atexit@plt+0x9c9dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #748] @ a8eb8 <__cxa_atexit@plt+0x9c9e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #740] @ a8ebc <__cxa_atexit@plt+0x9c9e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq fp, r9, r4, lsr #4 │ │ │ │ - strheq fp, [r9] │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne aaae4 <__cxa_atexit@plt+0x9e60c> │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #116] @ aab38 <__cxa_atexit@plt+0x9e660> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stm r5, {r3, r6} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq aab1c <__cxa_atexit@plt+0x9e644> │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r9 │ │ │ │ - b aab50 <__cxa_atexit@plt+0x9e678> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc aab2c <__cxa_atexit@plt+0x9e654> │ │ │ │ - ldr r7, [pc, #64] @ aab3c <__cxa_atexit@plt+0x9e664> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - ldr r7, [pc, #52] @ aab40 <__cxa_atexit@plt+0x9e668> │ │ │ │ + ldr r9, [pc, #700] @ a8ec4 <__cxa_atexit@plt+0x9c9ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #696] @ a8ec8 <__cxa_atexit@plt+0x9c9f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b a8c24 <__cxa_atexit@plt+0x9c74c> │ │ │ │ + ldr r9, [pc, #648] @ a8ea4 <__cxa_atexit@plt+0x9c9cc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #644] @ a8ea8 <__cxa_atexit@plt+0x9c9d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #640] @ a8eac <__cxa_atexit@plt+0x9c9d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr ip, [pc, #632] @ a8eb0 <__cxa_atexit@plt+0x9c9d8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str r9, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a8e5c <__cxa_atexit@plt+0x9c984> │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r0, [r2, #1] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + add sl, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble a8d6c <__cxa_atexit@plt+0x9c894> │ │ │ │ + ldr lr, [pc, #636] @ a8f0c <__cxa_atexit@plt+0x9ca34> │ │ │ │ + add lr, pc, lr │ │ │ │ + b a8d30 <__cxa_atexit@plt+0x9c858> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a8e68 <__cxa_atexit@plt+0x9c990> │ │ │ │ + ldr r0, [r2, #1] │ │ │ │ + ldr r2, [r2, #5] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr ip, [r5, #-8] │ │ │ │ + add lr, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble a8d80 <__cxa_atexit@plt+0x9c8a8> │ │ │ │ + ldr r8, [pc, #552] @ a8ef4 <__cxa_atexit@plt+0x9ca1c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #548] @ a8ef8 <__cxa_atexit@plt+0x9ca20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r6, sl │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #540] @ a8efc <__cxa_atexit@plt+0x9ca24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add sl, r6, #12 │ │ │ │ + stm sl, {r0, r2, ip} │ │ │ │ + add r0, r6, #24 │ │ │ │ + stm r0, {r1, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + b a8d60 <__cxa_atexit@plt+0x9c888> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a8e84 <__cxa_atexit@plt+0x9c9ac> │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r0, [r2, #1] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + add sl, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble a8ddc <__cxa_atexit@plt+0x9c904> │ │ │ │ + ldr lr, [pc, #436] @ a8ee4 <__cxa_atexit@plt+0x9ca0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #432] @ a8ee8 <__cxa_atexit@plt+0x9ca10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r7, [pc, #424] @ a8eec <__cxa_atexit@plt+0x9ca14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffff974 │ │ │ │ - ldrdeq ip, [r0, #12]! │ │ │ │ - biceq fp, r9, r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r9, r4 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc aac6c <__cxa_atexit@plt+0x9e794> │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r4, [r2, #11] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r0, [pc, #248] @ aac80 <__cxa_atexit@plt+0x9e7a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [r1, #3] │ │ │ │ - ldr r4, [r1, #7] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r1, #11] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr sl, [pc, #224] @ aac84 <__cxa_atexit@plt+0x9e7ac> │ │ │ │ + ldr lr, [pc, #400] @ a8f04 <__cxa_atexit@plt+0x9ca2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #396] @ a8f08 <__cxa_atexit@plt+0x9ca30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b a8dec <__cxa_atexit@plt+0x9c914> │ │ │ │ + ldr sl, [pc, #416] @ a8f28 <__cxa_atexit@plt+0x9ca50> │ │ │ │ add sl, pc, sl │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #18 │ │ │ │ - ldr r4, [pc, #212] @ aac88 <__cxa_atexit@plt+0x9e7b0> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - add sl, sl, #2 │ │ │ │ - sub r2, r6, #38 @ 0x26 │ │ │ │ - ldr fp, [pc, #200] @ aac8c <__cxa_atexit@plt+0x9e7b4> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - add fp, fp, #1 │ │ │ │ - ldr r8, [pc, #192] @ aac90 <__cxa_atexit@plt+0x9e7b8> │ │ │ │ + ldr r1, [pc, #412] @ a8f2c <__cxa_atexit@plt+0x9ca54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #404] @ a8f30 <__cxa_atexit@plt+0x9ca58> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - ldr r4, [pc, #148] @ aac94 <__cxa_atexit@plt+0x9e7bc> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - ldr r4, [pc, #128] @ aac98 <__cxa_atexit@plt+0x9e7c0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - sub r3, r6, #7 │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r4, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r7, #3 │ │ │ │ - beq aac5c <__cxa_atexit@plt+0x9e784> │ │ │ │ - mov r4, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b aaca8 <__cxa_atexit@plt+0x9e7d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r4, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r8, [pc, #368] @ a8f34 <__cxa_atexit@plt+0x9ca5c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr lr, [pc, #324] @ a8f14 <__cxa_atexit@plt+0x9ca3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #320] @ a8f18 <__cxa_atexit@plt+0x9ca40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b a8dec <__cxa_atexit@plt+0x9c914> │ │ │ │ + ldr lr, [pc, #240] @ a8ed4 <__cxa_atexit@plt+0x9c9fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #236] @ a8ed8 <__cxa_atexit@plt+0x9ca00> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #232] @ a8edc <__cxa_atexit@plt+0x9ca04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #224] @ a8ee0 <__cxa_atexit@plt+0x9ca08> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r7, [pc, #252] @ a8f24 <__cxa_atexit@plt+0x9ca4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r9, #828] @ 0x33c │ │ │ │ - mov r4, r9 │ │ │ │ + ldr r7, [pc, #152] @ a8ed0 <__cxa_atexit@plt+0x9c9f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a8e44 <__cxa_atexit@plt+0x9c96c> │ │ │ │ + ldr r7, [pc, #124] @ a8ec0 <__cxa_atexit@plt+0x9c9e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldr r7, [pc, #172] @ a8f10 <__cxa_atexit@plt+0x9ca38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a8e8c <__cxa_atexit@plt+0x9c9b4> │ │ │ │ + ldr r7, [pc, #144] @ a8f00 <__cxa_atexit@plt+0x9ca28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + b a8e90 <__cxa_atexit@plt+0x9c9b8> │ │ │ │ + ldr r7, [pc, #160] @ a8f20 <__cxa_atexit@plt+0x9ca48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b a8e8c <__cxa_atexit@plt+0x9c9b4> │ │ │ │ + ldr r7, [pc, #100] @ a8ef0 <__cxa_atexit@plt+0x9ca18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff9fc │ │ │ │ - strexbeq sl, r8, [r9] │ │ │ │ - mvneq ip, ip, asr #2 │ │ │ │ - mvneq ip, r4, asr #2 │ │ │ │ - mvneq ip, ip, asr #32 │ │ │ │ - mvneq ip, r4, asr r4 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - biceq sl, r9, r8, lsr #29 │ │ │ │ - andeq r0, r0, sp, lsl #12 │ │ │ │ + @ instruction: 0xfffff174 │ │ │ │ + @ instruction: 0x01b25ea3 │ │ │ │ + mvneq lr, r4, ror #1 │ │ │ │ + mvneq sp, ip, ror #31 │ │ │ │ + @ instruction: 0xfffff30c │ │ │ │ + mvneq lr, r8, asr r1 │ │ │ │ + mvneq lr, ip, asr #32 │ │ │ │ + @ instruction: 0x000005bc │ │ │ │ + @ instruction: 0xfffff380 │ │ │ │ + @ instruction: 0x01b25ec1 │ │ │ │ + @ instruction: 0xfffff544 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffff39c │ │ │ │ + @ instruction: 0x01b25cee │ │ │ │ + mvneq sp, ip, lsl pc │ │ │ │ + mvneq sp, r4, lsr #28 │ │ │ │ + @ instruction: 0xfffff590 │ │ │ │ + mvneq sp, ip, ror #31 │ │ │ │ + mvneq sp, r0, ror #29 │ │ │ │ + muleq r0, r4, r3 │ │ │ │ + @ instruction: 0xfffff93c │ │ │ │ + mvneq lr, r0, asr r0 │ │ │ │ + mvneq sp, r4, asr #30 │ │ │ │ + @ instruction: 0x000002b0 │ │ │ │ + @ instruction: 0xfffff954 │ │ │ │ + @ instruction: 0x01b25d72 │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + @ instruction: 0x01b25d20 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + biceq sp, r9, r8, asr r9 │ │ │ │ + @ instruction: 0xfffff630 │ │ │ │ + mvneq sp, r0, lsl #31 │ │ │ │ + mvneq sp, r8, lsl #29 │ │ │ │ + @ instruction: 0x01b25d21 │ │ │ │ + biceq sp, r9, r8, lsl #16 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne aad08 <__cxa_atexit@plt+0x9e830> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #96] @ aad24 <__cxa_atexit@plt+0x9e84c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq aad18 <__cxa_atexit@plt+0x9e840> │ │ │ │ - ldr r2, [pc, #64] @ aad28 <__cxa_atexit@plt+0x9e850> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - beq aad18 <__cxa_atexit@plt+0x9e840> │ │ │ │ - mov r5, r3 │ │ │ │ - b aad74 <__cxa_atexit@plt+0x9e89c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a8ff0 <__cxa_atexit@plt+0x9cb18> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble a8fb0 <__cxa_atexit@plt+0x9cad8> │ │ │ │ + ldr r8, [pc, #132] @ a9008 <__cxa_atexit@plt+0x9cb30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #128] @ a900c <__cxa_atexit@plt+0x9cb34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #120] @ a9010 <__cxa_atexit@plt+0x9cb38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r1, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq sl, r9, r8, lsl lr │ │ │ │ - andeq r0, r0, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ aad64 <__cxa_atexit@plt+0x9e88c> │ │ │ │ + ldr sl, [pc, #96] @ a9018 <__cxa_atexit@plt+0x9cb40> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #92] @ a901c <__cxa_atexit@plt+0x9cb44> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #88] @ a9020 <__cxa_atexit@plt+0x9cb48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #80] @ a9024 <__cxa_atexit@plt+0x9cb4c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r3, [pc, #28] @ a9014 <__cxa_atexit@plt+0x9cb3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - tst r7, #3 │ │ │ │ - beq aad5c <__cxa_atexit@plt+0x9e884> │ │ │ │ - b aad74 <__cxa_atexit@plt+0x9e89c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq sl, [r9, #220] @ 0xdc │ │ │ │ - andeq r4, r0, lr, lsl #24 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffa7c │ │ │ │ + @ instruction: 0x01e0dd98 │ │ │ │ + mvneq sp, ip, lsl #25 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xfffff908 │ │ │ │ + @ instruction: 0x01b25b38 │ │ │ │ + mvneq sp, r8, asr #26 │ │ │ │ + mvneq sp, r0, asr ip │ │ │ │ + biceq sp, r9, r8, lsl r7 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc aae80 <__cxa_atexit@plt+0x9e9a8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne aadc4 <__cxa_atexit@plt+0x9e8ec> │ │ │ │ - ldr r3, [pc, #244] @ aae90 <__cxa_atexit@plt+0x9e9b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aae78 <__cxa_atexit@plt+0x9e9a0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b aaed0 <__cxa_atexit@plt+0x9e9f8> │ │ │ │ - ldr r2, [pc, #200] @ aae94 <__cxa_atexit@plt+0x9e9bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #192] @ aae98 <__cxa_atexit@plt+0x9e9c0> │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a90e0 <__cxa_atexit@plt+0x9cc08> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble a90a0 <__cxa_atexit@plt+0x9cbc8> │ │ │ │ + ldr r8, [pc, #132] @ a90f8 <__cxa_atexit@plt+0x9cc20> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #128] @ a90fc <__cxa_atexit@plt+0x9cc24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #120] @ a9100 <__cxa_atexit@plt+0x9cc28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - sub r2, r3, #39 @ 0x27 │ │ │ │ - str r2, [sp] │ │ │ │ - sub sl, r3, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #172] @ aae9c <__cxa_atexit@plt+0x9e9c4> │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r1, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr sl, [pc, #96] @ a9108 <__cxa_atexit@plt+0x9cc30> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #92] @ a910c <__cxa_atexit@plt+0x9cc34> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #88] @ a9110 <__cxa_atexit@plt+0x9cc38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr ip, [pc, #164] @ aaea0 <__cxa_atexit@plt+0x9e9c8> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #80] @ a9114 <__cxa_atexit@plt+0x9cc3c> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #56] @ 0x38 │ │ │ │ - sub lr, r3, #30 │ │ │ │ - sub r1, r3, #18 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #120] @ aaea4 <__cxa_atexit@plt+0x9e9cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - ldr r7, [pc, #88] @ aaea8 <__cxa_atexit@plt+0x9e9d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r3, [pc, #28] @ a9104 <__cxa_atexit@plt+0x9cc2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - mvneq fp, r0, lsl lr │ │ │ │ - mvneq fp, r8, lsl pc │ │ │ │ - mvneq fp, r0, lsr #28 │ │ │ │ - ldrdeq fp, [r0, #228]! @ 0xe4 │ │ │ │ - mvneq ip, r4, ror #3 │ │ │ │ - @ instruction: 0x01c9ac98 │ │ │ │ - andeq r6, r4, lr, lsl #24 │ │ │ │ + @ instruction: 0xfffff794 │ │ │ │ + mvneq sp, r8, lsr #25 │ │ │ │ + @ instruction: 0x01e0db9c │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xfffff620 │ │ │ │ + @ instruction: 0x01b25a3e │ │ │ │ + mvneq sp, r8, asr ip │ │ │ │ + mvneq sp, r0, ror #22 │ │ │ │ + biceq sp, r9, r0, asr r6 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b aaed0 <__cxa_atexit@plt+0x9e9f8> │ │ │ │ - mov fp, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r6, [r5, #48] @ 0x30 │ │ │ │ - and r3, r6, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne aaf50 <__cxa_atexit@plt+0x9ea78> │ │ │ │ - ldr r3, [pc, #276] @ ab008 <__cxa_atexit@plt+0x9eb30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r6, #2] │ │ │ │ - ldr r1, [r6, #6] │ │ │ │ - mov r6, r5 │ │ │ │ - str r3, [r6, #-4]! │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq aafc8 <__cxa_atexit@plt+0x9eaf0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne aafd8 <__cxa_atexit@plt+0x9eb00> │ │ │ │ - ldr r3, [pc, #232] @ ab00c <__cxa_atexit@plt+0x9eb34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aafc8 <__cxa_atexit@plt+0x9eaf0> │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, sl │ │ │ │ - b ab088 <__cxa_atexit@plt+0x9ebb0> │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #56 @ 0x38 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc aafec <__cxa_atexit@plt+0x9eb14> │ │ │ │ - ldr r8, [pc, #164] @ ab010 <__cxa_atexit@plt+0x9eb38> │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a91e0 <__cxa_atexit@plt+0x9cd08> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr sl, [r7, #5] │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble a919c <__cxa_atexit@plt+0x9ccc4> │ │ │ │ + ldr r8, [pc, #148] @ a91f8 <__cxa_atexit@plt+0x9cd20> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r3, r5, #12 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - str r8, [sl, #4]! │ │ │ │ - ldr lr, [pc, #144] @ ab014 <__cxa_atexit@plt+0x9eb3c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - str r8, [sl, #8] │ │ │ │ - add r9, sl, #12 │ │ │ │ - stm r9, {r0, r2, r3} │ │ │ │ - str sl, [sl, #32] │ │ │ │ - str r7, [sl, #44] @ 0x2c │ │ │ │ - str r1, [sl, #48] @ 0x30 │ │ │ │ - str sl, [sl, #52] @ 0x34 │ │ │ │ - mov r9, sl │ │ │ │ - ldr r0, [pc, #100] @ ab018 <__cxa_atexit@plt+0x9eb40> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #36]! @ 0x24 │ │ │ │ - str lr, [sl, #24]! │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - mov r7, ip │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, sl │ │ │ │ + ldr r7, [pc, #144] @ a91fc <__cxa_atexit@plt+0x9cd24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [pc, #136] @ a9200 <__cxa_atexit@plt+0x9cd28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + add r1, r3, #24 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - mov r6, sl │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r3, [pc, #16] @ ab004 <__cxa_atexit@plt+0x9eb2c> │ │ │ │ + ldr ip, [pc, #100] @ a9208 <__cxa_atexit@plt+0x9cd30> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #96] @ a920c <__cxa_atexit@plt+0x9cd34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, #88] @ a9210 <__cxa_atexit@plt+0x9cd38> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + ldr r8, [pc, #56] @ a9214 <__cxa_atexit@plt+0x9cd3c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r3, [pc, #28] @ a9204 <__cxa_atexit@plt+0x9cd2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ + mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsl #9 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - @ instruction: 0xfffff6f8 │ │ │ │ - @ instruction: 0xfffff800 │ │ │ │ - @ instruction: 0xfffff8d8 │ │ │ │ - biceq sl, r9, r8, lsr #22 │ │ │ │ - andeq r1, r0, sp, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ab060 <__cxa_atexit@plt+0x9eb88> │ │ │ │ - ldr r3, [pc, #60] @ ab078 <__cxa_atexit@plt+0x9eba0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ab070 <__cxa_atexit@plt+0x9eb98> │ │ │ │ - b ab088 <__cxa_atexit@plt+0x9ebb0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq sl, r9, r8, asr #21 │ │ │ │ - andeq r0, r0, sp, lsl #12 │ │ │ │ + @ instruction: 0xfffff4a4 │ │ │ │ + strheq sp, [r0, #184]! @ 0xb8 │ │ │ │ + mvneq sp, ip, lsr #21 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xfffff214 │ │ │ │ + mvneq sp, r4, ror #22 │ │ │ │ + mvneq sp, ip, ror #20 │ │ │ │ + @ instruction: 0x01b25909 │ │ │ │ + biceq sp, r9, r8, lsr #10 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #316] @ ab1cc <__cxa_atexit@plt+0x9ecf4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - tst r7, #3 │ │ │ │ - beq ab0e4 <__cxa_atexit@plt+0x9ec0c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne ab0ec <__cxa_atexit@plt+0x9ec14> │ │ │ │ - ldr r3, [pc, #280] @ ab1d4 <__cxa_atexit@plt+0x9ecfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ab0e4 <__cxa_atexit@plt+0x9ec0c> │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b aaed0 <__cxa_atexit@plt+0x9e9f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ab1b0 <__cxa_atexit@plt+0x9ecd8> │ │ │ │ - ldr r2, [pc, #208] @ ab1d8 <__cxa_atexit@plt+0x9ed00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #200] @ ab1dc <__cxa_atexit@plt+0x9ed04> │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a92d0 <__cxa_atexit@plt+0x9cdf8> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble a9290 <__cxa_atexit@plt+0x9cdb8> │ │ │ │ + ldr r8, [pc, #132] @ a92e8 <__cxa_atexit@plt+0x9ce10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #128] @ a92ec <__cxa_atexit@plt+0x9ce14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #120] @ a92f0 <__cxa_atexit@plt+0x9ce18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - sub r2, r3, #39 @ 0x27 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - sub sl, r3, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #180] @ ab1e0 <__cxa_atexit@plt+0x9ed08> │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r1, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr sl, [pc, #96] @ a92f8 <__cxa_atexit@plt+0x9ce20> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #92] @ a92fc <__cxa_atexit@plt+0x9ce24> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #88] @ a9300 <__cxa_atexit@plt+0x9ce28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr ip, [pc, #172] @ ab1e4 <__cxa_atexit@plt+0x9ed0c> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #80] @ a9304 <__cxa_atexit@plt+0x9ce2c> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - str r1, [sp] │ │ │ │ - sub lr, r3, #30 │ │ │ │ - sub r1, r3, #18 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #128] @ ab1e8 <__cxa_atexit@plt+0x9ed10> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - ldr r7, [pc, #96] @ ab1ec <__cxa_atexit@plt+0x9ed14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r6, [pc, #24] @ ab1d0 <__cxa_atexit@plt+0x9ecf8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #68 @ 0x44 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r3, [pc, #28] @ a92f4 <__cxa_atexit@plt+0x9ce1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #8]! │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - muleq r0, r4, r2 │ │ │ │ - @ instruction: 0xfffff89c │ │ │ │ - ldrdeq fp, [r0, #164]! @ 0xa4 │ │ │ │ - ldrdeq fp, [r0, #188]! @ 0xbc │ │ │ │ - mvneq fp, r4, ror #21 │ │ │ │ - @ instruction: 0x01e0bb98 │ │ │ │ - mvneq fp, r8, lsr #29 │ │ │ │ - biceq sl, r9, r4, asr r9 │ │ │ │ - andeq r0, r2, sp, lsl #12 │ │ │ │ + @ instruction: 0xfffff05c │ │ │ │ + strheq sp, [r0, #168]! @ 0xa8 │ │ │ │ + mvneq sp, ip, lsr #19 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xffffeee8 │ │ │ │ + @ instruction: 0x01b2583a │ │ │ │ + mvneq sp, r8, ror #20 │ │ │ │ + mvneq sp, r0, ror r9 │ │ │ │ + biceq sp, r9, r8, lsr r4 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - cmp r2, r3 │ │ │ │ - bne ab23c <__cxa_atexit@plt+0x9ed64> │ │ │ │ - ldr r3, [pc, #280] @ ab32c <__cxa_atexit@plt+0x9ee54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ab304 <__cxa_atexit@plt+0x9ee2c> │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b aaed0 <__cxa_atexit@plt+0x9e9f8> │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ab30c <__cxa_atexit@plt+0x9ee34> │ │ │ │ - ldr r2, [pc, #216] @ ab330 <__cxa_atexit@plt+0x9ee58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #208] @ ab334 <__cxa_atexit@plt+0x9ee5c> │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a93c0 <__cxa_atexit@plt+0x9cee8> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble a9380 <__cxa_atexit@plt+0x9cea8> │ │ │ │ + ldr r8, [pc, #132] @ a93d8 <__cxa_atexit@plt+0x9cf00> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #128] @ a93dc <__cxa_atexit@plt+0x9cf04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #120] @ a93e0 <__cxa_atexit@plt+0x9cf08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - sub r2, r3, #39 @ 0x27 │ │ │ │ - str r2, [sp] │ │ │ │ - sub sl, r3, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #188] @ ab338 <__cxa_atexit@plt+0x9ee60> │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r1, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr sl, [pc, #96] @ a93e8 <__cxa_atexit@plt+0x9cf10> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #92] @ a93ec <__cxa_atexit@plt+0x9cf14> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #88] @ a93f0 <__cxa_atexit@plt+0x9cf18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr ip, [pc, #180] @ ab33c <__cxa_atexit@plt+0x9ee64> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #80] @ a93f4 <__cxa_atexit@plt+0x9cf1c> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #44] @ 0x2c │ │ │ │ - sub lr, r3, #30 │ │ │ │ - sub r1, r3, #18 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #136] @ ab340 <__cxa_atexit@plt+0x9ee68> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - ldr r7, [pc, #104] @ ab344 <__cxa_atexit@plt+0x9ee6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ ab328 <__cxa_atexit@plt+0x9ee50> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #68 @ 0x44 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r3, [pc, #28] @ a93e4 <__cxa_atexit@plt+0x9cf0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #8]! │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0xfffff74c │ │ │ │ - mvneq fp, r4, lsl #19 │ │ │ │ - mvneq fp, ip, lsl #21 │ │ │ │ - @ instruction: 0x01e0b994 │ │ │ │ - mvneq fp, r8, asr #20 │ │ │ │ - mvneq fp, r8, asr sp │ │ │ │ - strdeq sl, [r9, #124] @ 0x7c │ │ │ │ - andeq r2, r2, sp, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b aaed0 <__cxa_atexit@plt+0x9e9f8> │ │ │ │ - ldrdeq sl, [r9, #120] @ 0x78 │ │ │ │ - andeq sp, r0, fp, asr #27 │ │ │ │ + @ instruction: 0xffffed74 │ │ │ │ + mvneq sp, r8, asr #19 │ │ │ │ + strheq sp, [r0, #140]! @ 0x8c │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xffffec00 │ │ │ │ + @ instruction: 0x01b25741 │ │ │ │ + mvneq sp, r8, ror r9 │ │ │ │ + mvneq sp, r0, lsl #17 │ │ │ │ + biceq sp, r9, r8, asr #6 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ + str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ab440 <__cxa_atexit@plt+0x9ef68> │ │ │ │ - ldr r2, [pc, #192] @ ab45c <__cxa_atexit@plt+0x9ef84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #184] @ ab460 <__cxa_atexit@plt+0x9ef88> │ │ │ │ + bcc a94b0 <__cxa_atexit@plt+0x9cfd8> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble a9470 <__cxa_atexit@plt+0x9cf98> │ │ │ │ + ldr r8, [pc, #132] @ a94c8 <__cxa_atexit@plt+0x9cff0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #128] @ a94cc <__cxa_atexit@plt+0x9cff4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #120] @ a94d0 <__cxa_atexit@plt+0x9cff8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r7, r2, #1 │ │ │ │ - sub r2, r6, #39 @ 0x27 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - sub sl, r6, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #164] @ ab464 <__cxa_atexit@plt+0x9ef8c> │ │ │ │ + add sl, r3, #12 │ │ │ │ + stm sl, {r0, r1, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr sl, [pc, #96] @ a94d8 <__cxa_atexit@plt+0x9d000> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #92] @ a94dc <__cxa_atexit@plt+0x9d004> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #88] @ a94e0 <__cxa_atexit@plt+0x9d008> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr ip, [pc, #156] @ ab468 <__cxa_atexit@plt+0x9ef90> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #80] @ a94e4 <__cxa_atexit@plt+0x9d00c> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str r2, [sp] │ │ │ │ - sub lr, r6, #30 │ │ │ │ - sub r2, r6, #18 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str lr, [r3, #52] @ 0x34 │ │ │ │ - ldr r7, [pc, #112] @ ab46c <__cxa_atexit@plt+0x9ef94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - ldr r7, [pc, #80] @ ab470 <__cxa_atexit@plt+0x9ef98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r7, [pc, #44] @ ab474 <__cxa_atexit@plt+0x9ef9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff608 │ │ │ │ - mvneq fp, r0, asr #16 │ │ │ │ - mvneq fp, r8, asr #18 │ │ │ │ - mvneq fp, r0, asr r8 │ │ │ │ - mvneq fp, r4, lsl #18 │ │ │ │ - mvneq fp, r4, lsl ip │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - andeq r5, r1, ip, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ab4fc <__cxa_atexit@plt+0x9f024> │ │ │ │ - ldr r8, [pc, #116] @ ab514 <__cxa_atexit@plt+0x9f03c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r3, r5, #12 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - str r8, [sl, #4]! │ │ │ │ - ldr lr, [pc, #96] @ ab518 <__cxa_atexit@plt+0x9f040> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - str r8, [sl, #8] │ │ │ │ - add r9, sl, #12 │ │ │ │ - stm r9, {r0, r2, r3} │ │ │ │ - str sl, [sl, #32] │ │ │ │ - str r7, [sl, #44] @ 0x2c │ │ │ │ - str r1, [sl, #48] @ 0x30 │ │ │ │ - str sl, [sl, #52] @ 0x34 │ │ │ │ - mov r9, sl │ │ │ │ - ldr r0, [pc, #52] @ ab51c <__cxa_atexit@plt+0x9f044> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #36]! @ 0x24 │ │ │ │ - str lr, [sl, #24]! │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - mov r7, ip │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r3, [pc, #28] @ ab520 <__cxa_atexit@plt+0x9f048> │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r3, [pc, #28] @ a94d4 <__cxa_atexit@plt+0x9cffc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff1c4 │ │ │ │ - @ instruction: 0xfffff2cc │ │ │ │ - @ instruction: 0xfffff3a4 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0xffffea8c │ │ │ │ + ldrdeq sp, [r0, #136]! @ 0x88 │ │ │ │ + mvneq sp, ip, asr #15 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xffffe918 │ │ │ │ + @ instruction: 0x01b25647 │ │ │ │ + mvneq sp, r8, lsl #17 │ │ │ │ + @ instruction: 0x01e0d790 │ │ │ │ + biceq sp, r9, ip, lsl #5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a953c <__cxa_atexit@plt+0x9d064> │ │ │ │ + ldr r3, [pc, #64] @ a954c <__cxa_atexit@plt+0x9d074> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a952c <__cxa_atexit@plt+0x9d054> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, #0 │ │ │ │ + b a8ac0 <__cxa_atexit@plt+0x9c5e8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a9550 <__cxa_atexit@plt+0x9d078> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + biceq sp, r9, r4, asr #4 │ │ │ │ + biceq sp, r9, r4, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ab5ac <__cxa_atexit@plt+0x9f0d4> │ │ │ │ - ldr r2, [pc, #136] @ ab5c8 <__cxa_atexit@plt+0x9f0f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ ab5cc <__cxa_atexit@plt+0x9f0f4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b a8ac0 <__cxa_atexit@plt+0x9c5e8> │ │ │ │ + biceq sp, r9, ip, asr #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a9634 <__cxa_atexit@plt+0x9d15c> │ │ │ │ + ldr r1, [pc, #188] @ a9654 <__cxa_atexit@plt+0x9d17c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #168] @ a9658 <__cxa_atexit@plt+0x9d180> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq ab5a0 <__cxa_atexit@plt+0x9f0c8> │ │ │ │ + beq a9628 <__cxa_atexit@plt+0x9d150> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ab5b4 <__cxa_atexit@plt+0x9f0dc> │ │ │ │ - ldr r3, [pc, #88] @ ab5d0 <__cxa_atexit@plt+0x9f0f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ ab5d4 <__cxa_atexit@plt+0x9f0fc> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a9640 <__cxa_atexit@plt+0x9d168> │ │ │ │ + ldr lr, [pc, #136] @ a965c <__cxa_atexit@plt+0x9d184> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #132] @ a9660 <__cxa_atexit@plt+0x9d188> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr ip, [pc, #112] @ a9664 <__cxa_atexit@plt+0x9d18c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #108] @ a9668 <__cxa_atexit@plt+0x9d190> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + str lr, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + sub r0, r3, #6 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvneq fp, r0, asr r6 │ │ │ │ - mvneq fp, r0, ror r6 │ │ │ │ - mvneq fp, r4, ror r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + strdeq sp, [r0, #84]! @ 0x54 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + mvneq sp, r4, lsr r7 │ │ │ │ + mvneq sp, r0, lsr r6 │ │ │ │ + strdeq sp, [r0, #84]! @ 0x54 │ │ │ │ + ldrdeq sp, [r9, #4] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ab620 <__cxa_atexit@plt+0x9f148> │ │ │ │ - ldr r2, [pc, #48] @ ab62c <__cxa_atexit@plt+0x9f154> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ ab630 <__cxa_atexit@plt+0x9f158> │ │ │ │ + bcc a96e4 <__cxa_atexit@plt+0x9d20c> │ │ │ │ + ldr lr, [pc, #92] @ a96f0 <__cxa_atexit@plt+0x9d218> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ a96f4 <__cxa_atexit@plt+0x9d21c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr ip, [pc, #64] @ a96f8 <__cxa_atexit@plt+0x9d220> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r3, [pc, #36] @ a96fc <__cxa_atexit@plt+0x9d224> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq fp, ip, ror #11 │ │ │ │ - strdeq fp, [r0, #96]! @ 0x60 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr sl, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + mvneq sp, r4, ror r6 │ │ │ │ + mvneq sp, ip, ror #10 │ │ │ │ + mvneq sp, r8, lsl r5 │ │ │ │ + biceq sp, r9, r0, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + biceq sp, r9, r4, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r1, r5, #8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi ab6e4 <__cxa_atexit@plt+0x9f20c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ab6ec <__cxa_atexit@plt+0x9f214> │ │ │ │ - ldr r7, [pc, #168] @ ab72c <__cxa_atexit@plt+0x9f254> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #164] @ ab730 <__cxa_atexit@plt+0x9f258> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r3, r6, #9 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r2, [r2, #20] │ │ │ │ - str sl, [r2, #24] │ │ │ │ - sub r7, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ab704 <__cxa_atexit@plt+0x9f22c> │ │ │ │ - ldr r2, [pc, #124] @ ab740 <__cxa_atexit@plt+0x9f268> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #120] @ ab744 <__cxa_atexit@plt+0x9f26c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r0, [pc, #104] @ ab748 <__cxa_atexit@plt+0x9f270> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - b ab6f4 <__cxa_atexit@plt+0x9f21c> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #64] @ ab73c <__cxa_atexit@plt+0x9f264> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ ab734 <__cxa_atexit@plt+0x9f25c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #36] @ ab738 <__cxa_atexit@plt+0x9f260> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x01c9a59c │ │ │ │ - @ instruction: 0x01c9a394 │ │ │ │ - strheq sl, [r9, #84] @ 0x54 │ │ │ │ - @ instruction: 0xfffff3d8 │ │ │ │ - ldrdeq sl, [r9, #60] @ 0x3c │ │ │ │ - biceq sl, r9, r8, asr #7 │ │ │ │ - biceq sl, r9, r8, asr r5 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, sl │ │ │ │ - mov r9, r8 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr sl, [r0], #-4 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi ab7f0 <__cxa_atexit@plt+0x9f318> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ab7f8 <__cxa_atexit@plt+0x9f320> │ │ │ │ - ldr r7, [pc, #172] @ ab83c <__cxa_atexit@plt+0x9f364> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #168] @ ab840 <__cxa_atexit@plt+0x9f368> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r2, r6, #9 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r1, #4]! │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str lr, [r1, #12] │ │ │ │ - str r9, [r1, #16] │ │ │ │ - str r1, [r1, #20] │ │ │ │ - str sl, [r1, #24] │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ab81c <__cxa_atexit@plt+0x9f344> │ │ │ │ - ldr r3, [pc, #128] @ ab850 <__cxa_atexit@plt+0x9f378> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #124] @ ab854 <__cxa_atexit@plt+0x9f37c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r0, [pc, #108] @ ab858 <__cxa_atexit@plt+0x9f380> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b ab800 <__cxa_atexit@plt+0x9f328> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #64] @ ab84c <__cxa_atexit@plt+0x9f374> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ ab844 <__cxa_atexit@plt+0x9f36c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ ab848 <__cxa_atexit@plt+0x9f370> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov sl, r2 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - biceq sl, r9, r4, lsl #9 │ │ │ │ - biceq sl, r9, ip, ror r2 │ │ │ │ - biceq sl, r9, r4, lsr #9 │ │ │ │ - @ instruction: 0xfffff2cc │ │ │ │ - ldrdeq sl, [r9, #32] │ │ │ │ - strheq sl, [r9, #44] @ 0x2c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ab8e4 <__cxa_atexit@plt+0x9f40c> │ │ │ │ - ldr r2, [pc, #136] @ ab900 <__cxa_atexit@plt+0x9f428> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ ab904 <__cxa_atexit@plt+0x9f42c> │ │ │ │ + bhi a9804 <__cxa_atexit@plt+0x9d32c> │ │ │ │ + ldr r1, [pc, #228] @ a9824 <__cxa_atexit@plt+0x9d34c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #208] @ a9828 <__cxa_atexit@plt+0x9d350> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq ab8d8 <__cxa_atexit@plt+0x9f400> │ │ │ │ + beq a97f8 <__cxa_atexit@plt+0x9d320> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ab8ec <__cxa_atexit@plt+0x9f414> │ │ │ │ - ldr r3, [pc, #88] @ ab908 <__cxa_atexit@plt+0x9f430> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ ab90c <__cxa_atexit@plt+0x9f434> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a9810 <__cxa_atexit@plt+0x9d338> │ │ │ │ + ldr r1, [pc, #176] @ a982c <__cxa_atexit@plt+0x9d354> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + add r8, r1, #1 │ │ │ │ + sub r9, r3, #18 │ │ │ │ + ldr r0, [pc, #148] @ a9830 <__cxa_atexit@plt+0x9d358> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #140] @ a9834 <__cxa_atexit@plt+0x9d35c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, lr, #1 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [pc, #128] @ a9838 <__cxa_atexit@plt+0x9d360> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + sub r1, r3, #6 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r1, [pc, #108] @ a983c <__cxa_atexit@plt+0x9d364> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, sl │ │ │ │ + ldr r9, [sp] │ │ │ │ + mov sl, ip │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvneq fp, r8, lsl r3 │ │ │ │ - mvneq fp, r8, lsr r3 │ │ │ │ - mvneq fp, ip, lsr r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + mvneq sp, ip, asr #8 │ │ │ │ + mvneq sp, r4, lsr #11 │ │ │ │ + mvneq sp, r4, ror r5 │ │ │ │ + mvneq sp, r8, asr #8 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + mvneq sp, r4, asr r4 │ │ │ │ + biceq ip, r9, r0, lsl #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ab958 <__cxa_atexit@plt+0x9f480> │ │ │ │ - ldr r2, [pc, #48] @ ab964 <__cxa_atexit@plt+0x9f48c> │ │ │ │ + bcc a98d8 <__cxa_atexit@plt+0x9d400> │ │ │ │ + ldr r2, [pc, #124] @ a98e4 <__cxa_atexit@plt+0x9d40c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r2, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub r0, r6, #18 │ │ │ │ + ldr r2, [pc, #88] @ a98e8 <__cxa_atexit@plt+0x9d410> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ ab968 <__cxa_atexit@plt+0x9f490> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [pc, #76] @ a98ec <__cxa_atexit@plt+0x9d414> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + ldr ip, [pc, #72] @ a98f0 <__cxa_atexit@plt+0x9d418> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r5] │ │ │ │ + stmib r3, {fp, lr} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str fp, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r3, [pc, #44] @ a98f4 <__cxa_atexit@plt+0x9d41c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr fp, [sp] │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq fp, [r0, #36]! @ 0x24 │ │ │ │ - strheq fp, [r0, #56]! @ 0x38 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr sl, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + strheq sp, [r0, #72]! @ 0x48 │ │ │ │ + mvneq sp, r0, lsl #9 │ │ │ │ + mvneq sp, r4, lsl #7 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + mvneq sp, r8, lsr #6 │ │ │ │ + biceq ip, r9, r8, asr #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + biceq ip, r9, ip, lsr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r1, r5, #8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi aba1c <__cxa_atexit@plt+0x9f544> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc aba24 <__cxa_atexit@plt+0x9f54c> │ │ │ │ - ldr r7, [pc, #168] @ aba64 <__cxa_atexit@plt+0x9f58c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #164] @ aba68 <__cxa_atexit@plt+0x9f590> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r3, r6, #9 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r2, [r2, #20] │ │ │ │ - str sl, [r2, #24] │ │ │ │ - sub r7, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aba3c <__cxa_atexit@plt+0x9f564> │ │ │ │ - ldr r2, [pc, #124] @ aba78 <__cxa_atexit@plt+0x9f5a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #120] @ aba7c <__cxa_atexit@plt+0x9f5a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r0, [pc, #104] @ aba80 <__cxa_atexit@plt+0x9f5a8> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a999c <__cxa_atexit@plt+0x9d4c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a99a4 <__cxa_atexit@plt+0x9d4cc> │ │ │ │ + ldr r1, [pc, #108] @ a99b8 <__cxa_atexit@plt+0x9d4e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ a99bc <__cxa_atexit@plt+0x9d4e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ a99c0 <__cxa_atexit@plt+0x9d4e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ a99c4 <__cxa_atexit@plt+0x9d4ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ a99c8 <__cxa_atexit@plt+0x9d4f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b a99ac <__cxa_atexit@plt+0x9d4d4> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - b aba2c <__cxa_atexit@plt+0x9f554> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #64] @ aba74 <__cxa_atexit@plt+0x9f59c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ aba6c <__cxa_atexit@plt+0x9f594> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #36] @ aba70 <__cxa_atexit@plt+0x9f598> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - biceq sl, r9, r4, ror #4 │ │ │ │ - biceq sl, r9, r8, asr #32 │ │ │ │ - @ instruction: 0x01c9a294 │ │ │ │ - @ instruction: 0xfffff0a0 │ │ │ │ - @ instruction: 0x01c9a090 │ │ │ │ - biceq sl, r9, ip, ror r0 │ │ │ │ - biceq sl, r9, r8, lsr r2 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, sl │ │ │ │ - mov r9, r8 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr sl, [r0], #-4 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi abb28 <__cxa_atexit@plt+0x9f650> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc abb30 <__cxa_atexit@plt+0x9f658> │ │ │ │ - ldr r7, [pc, #172] @ abb74 <__cxa_atexit@plt+0x9f69c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #168] @ abb78 <__cxa_atexit@plt+0x9f6a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r2, r6, #9 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r1, #4]! │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str lr, [r1, #12] │ │ │ │ - str r9, [r1, #16] │ │ │ │ - str r1, [r1, #20] │ │ │ │ - str sl, [r1, #24] │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + mvneq sp, r0, asr r2 │ │ │ │ + @ instruction: 0x01b2515f │ │ │ │ + @ instruction: 0x01e0d39c │ │ │ │ + mvneq sp, r4, lsr #5 │ │ │ │ + biceq ip, r9, r4, ror sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi abb54 <__cxa_atexit@plt+0x9f67c> │ │ │ │ - ldr r3, [pc, #128] @ abb88 <__cxa_atexit@plt+0x9f6b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #124] @ abb8c <__cxa_atexit@plt+0x9f6b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r0, [pc, #108] @ abb90 <__cxa_atexit@plt+0x9f6b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b abb38 <__cxa_atexit@plt+0x9f660> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #64] @ abb84 <__cxa_atexit@plt+0x9f6ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ abb7c <__cxa_atexit@plt+0x9f6a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ abb80 <__cxa_atexit@plt+0x9f6a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov sl, r2 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - biceq sl, r9, ip, asr #2 │ │ │ │ - biceq r9, r9, r0, lsr pc │ │ │ │ - biceq sl, r9, r4, lsl #3 │ │ │ │ - @ instruction: 0xffffef94 │ │ │ │ - biceq r9, r9, r4, lsl #31 │ │ │ │ - biceq r9, r9, r0, ror pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi abc1c <__cxa_atexit@plt+0x9f744> │ │ │ │ - ldr r2, [pc, #136] @ abc38 <__cxa_atexit@plt+0x9f760> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ abc3c <__cxa_atexit@plt+0x9f764> │ │ │ │ + bhi a9a8c <__cxa_atexit@plt+0x9d5b4> │ │ │ │ + ldr r1, [pc, #188] @ a9aac <__cxa_atexit@plt+0x9d5d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #168] @ a9ab0 <__cxa_atexit@plt+0x9d5d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq abc10 <__cxa_atexit@plt+0x9f738> │ │ │ │ + beq a9a80 <__cxa_atexit@plt+0x9d5a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc abc24 <__cxa_atexit@plt+0x9f74c> │ │ │ │ - ldr r3, [pc, #88] @ abc40 <__cxa_atexit@plt+0x9f768> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ abc44 <__cxa_atexit@plt+0x9f76c> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a9a98 <__cxa_atexit@plt+0x9d5c0> │ │ │ │ + ldr lr, [pc, #136] @ a9ab4 <__cxa_atexit@plt+0x9d5dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #132] @ a9ab8 <__cxa_atexit@plt+0x9d5e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr ip, [pc, #112] @ a9abc <__cxa_atexit@plt+0x9d5e4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #108] @ a9ac0 <__cxa_atexit@plt+0x9d5e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + str lr, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + sub r0, r3, #6 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvneq sl, r0, ror #31 │ │ │ │ - mvneq fp, r0 │ │ │ │ - mvneq fp, r4, lsl #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x01e0d19c │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + ldrdeq sp, [r0, #44]! @ 0x2c │ │ │ │ + ldrdeq sp, [r0, #24]! │ │ │ │ + @ instruction: 0x01e0d19c │ │ │ │ + biceq ip, r9, ip, ror ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc abc90 <__cxa_atexit@plt+0x9f7b8> │ │ │ │ - ldr r2, [pc, #48] @ abc9c <__cxa_atexit@plt+0x9f7c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ abca0 <__cxa_atexit@plt+0x9f7c8> │ │ │ │ + bcc a9b3c <__cxa_atexit@plt+0x9d664> │ │ │ │ + ldr lr, [pc, #92] @ a9b48 <__cxa_atexit@plt+0x9d670> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ a9b4c <__cxa_atexit@plt+0x9d674> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr ip, [pc, #64] @ a9b50 <__cxa_atexit@plt+0x9d678> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r3, [pc, #36] @ a9b54 <__cxa_atexit@plt+0x9d67c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq sl, ip, ror pc │ │ │ │ - mvneq fp, r0, lsl #1 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr sl, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + mvneq sp, ip, lsl r2 │ │ │ │ + mvneq sp, r4, lsl r1 │ │ │ │ + mvneq sp, r0, asr #1 │ │ │ │ + biceq ip, r9, r8, ror #23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + biceq ip, r9, ip, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r1, r5, #8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi abd54 <__cxa_atexit@plt+0x9f87c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc abd5c <__cxa_atexit@plt+0x9f884> │ │ │ │ - ldr r7, [pc, #168] @ abd9c <__cxa_atexit@plt+0x9f8c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #164] @ abda0 <__cxa_atexit@plt+0x9f8c8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r3, r6, #9 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r2, [r2, #20] │ │ │ │ - str sl, [r2, #24] │ │ │ │ - sub r7, r5, #56 @ 0x38 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi abd74 <__cxa_atexit@plt+0x9f89c> │ │ │ │ - ldr r2, [pc, #124] @ abdb0 <__cxa_atexit@plt+0x9f8d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #120] @ abdb4 <__cxa_atexit@plt+0x9f8dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r0, [pc, #104] @ abdb8 <__cxa_atexit@plt+0x9f8e0> │ │ │ │ + bhi a9c5c <__cxa_atexit@plt+0x9d784> │ │ │ │ + ldr r1, [pc, #228] @ a9c7c <__cxa_atexit@plt+0x9d7a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #208] @ a9c80 <__cxa_atexit@plt+0x9d7a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq a9c50 <__cxa_atexit@plt+0x9d778> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a9c68 <__cxa_atexit@plt+0x9d790> │ │ │ │ + ldr r1, [pc, #176] @ a9c84 <__cxa_atexit@plt+0x9d7ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + add r8, r1, #1 │ │ │ │ + sub r9, r3, #18 │ │ │ │ + ldr r0, [pc, #148] @ a9c88 <__cxa_atexit@plt+0x9d7b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - b abd64 <__cxa_atexit@plt+0x9f88c> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #64] @ abdac <__cxa_atexit@plt+0x9f8d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ abda4 <__cxa_atexit@plt+0x9f8cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #36] @ abda8 <__cxa_atexit@plt+0x9f8d0> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #140] @ a9c8c <__cxa_atexit@plt+0x9d7b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, lr, #1 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [pc, #128] @ a9c90 <__cxa_atexit@plt+0x9d7b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - biceq r9, r9, ip, lsr #30 │ │ │ │ - strdeq r9, [r9, #204] @ 0xcc │ │ │ │ - biceq r9, r9, r4, ror pc │ │ │ │ - @ instruction: 0xffffed68 │ │ │ │ - biceq r9, r9, r4, asr #26 │ │ │ │ - biceq r9, r9, r0, lsr sp │ │ │ │ - biceq r9, r9, r8, lsl pc │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, sl │ │ │ │ - mov r9, r8 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr sl, [r0], #-4 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi abe60 <__cxa_atexit@plt+0x9f988> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc abe68 <__cxa_atexit@plt+0x9f990> │ │ │ │ - ldr r7, [pc, #172] @ abeac <__cxa_atexit@plt+0x9f9d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #168] @ abeb0 <__cxa_atexit@plt+0x9f9d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r2, r6, #9 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r1, #4]! │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str lr, [r1, #12] │ │ │ │ - str r9, [r1, #16] │ │ │ │ - str r1, [r1, #20] │ │ │ │ - str sl, [r1, #24] │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi abe8c <__cxa_atexit@plt+0x9f9b4> │ │ │ │ - ldr r3, [pc, #128] @ abec0 <__cxa_atexit@plt+0x9f9e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #124] @ abec4 <__cxa_atexit@plt+0x9f9ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r0, [pc, #108] @ abec8 <__cxa_atexit@plt+0x9f9f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + sub r1, r3, #6 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r1, [pc, #108] @ a9c94 <__cxa_atexit@plt+0x9d7bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, sl │ │ │ │ + ldr r9, [sp] │ │ │ │ + mov sl, ip │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b abe70 <__cxa_atexit@plt+0x9f998> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #64] @ abebc <__cxa_atexit@plt+0x9f9e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ abeb4 <__cxa_atexit@plt+0x9f9dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #28] @ abeb8 <__cxa_atexit@plt+0x9f9e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov sl, r2 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - biceq r9, r9, r4, lsl lr │ │ │ │ - biceq r9, r9, r4, ror #23 │ │ │ │ - biceq r9, r9, r4, ror #28 │ │ │ │ - @ instruction: 0xffffec5c │ │ │ │ - biceq r9, r9, r8, lsr ip │ │ │ │ - biceq r9, r9, r4, lsr #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi abf90 <__cxa_atexit@plt+0x9fab8> │ │ │ │ - ldr lr, [pc, #176] @ abf98 <__cxa_atexit@plt+0x9fac0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + strdeq ip, [r0, #244]! @ 0xf4 │ │ │ │ + mvneq sp, ip, asr #2 │ │ │ │ + mvneq sp, ip, lsl r1 │ │ │ │ + strdeq ip, [r0, #240]! @ 0xf0 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + strdeq ip, [r0, #252]! @ 0xfc │ │ │ │ + biceq ip, r9, r8, lsr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a9d30 <__cxa_atexit@plt+0x9d858> │ │ │ │ + ldr r2, [pc, #124] @ a9d3c <__cxa_atexit@plt+0x9d864> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r2, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub r0, r6, #18 │ │ │ │ + ldr r2, [pc, #88] @ a9d40 <__cxa_atexit@plt+0x9d868> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [pc, #76] @ a9d44 <__cxa_atexit@plt+0x9d86c> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + ldr ip, [pc, #72] @ a9d48 <__cxa_atexit@plt+0x9d870> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r5] │ │ │ │ + stmib r3, {fp, lr} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str fp, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r3, [pc, #44] @ a9d4c <__cxa_atexit@plt+0x9d874> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr fp, [sp] │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq sp, r0, rrx │ │ │ │ + mvneq sp, r8, lsr #32 │ │ │ │ + mvneq ip, ip, lsr #30 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + ldrdeq ip, [r0, #224]! @ 0xe0 │ │ │ │ + strdeq ip, [r9, #144] @ 0x90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + ldrdeq ip, [r9, #148] @ 0x94 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - str lr, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #148] @ abf9c <__cxa_atexit@plt+0x9fac4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a9df4 <__cxa_atexit@plt+0x9d91c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a9dfc <__cxa_atexit@plt+0x9d924> │ │ │ │ + ldr r1, [pc, #108] @ a9e10 <__cxa_atexit@plt+0x9d938> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ a9e14 <__cxa_atexit@plt+0x9d93c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ a9e18 <__cxa_atexit@plt+0x9d940> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ a9e1c <__cxa_atexit@plt+0x9d944> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ a9e20 <__cxa_atexit@plt+0x9d948> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - stmib r2, {r0, r1, r8, lr} │ │ │ │ - str r7, [r2, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq abf6c <__cxa_atexit@plt+0x9fa94> │ │ │ │ - ldr r7, [pc, #128] @ abfa0 <__cxa_atexit@plt+0x9fac8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq abf7c <__cxa_atexit@plt+0x9faa4> │ │ │ │ - ldr r3, [pc, #92] @ abfa4 <__cxa_atexit@plt+0x9facc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq abf88 <__cxa_atexit@plt+0x9fab0> │ │ │ │ - b ac068 <__cxa_atexit@plt+0x9fb90> │ │ │ │ - ldr r0, [r3] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b a9e04 <__cxa_atexit@plt+0x9d92c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + strdeq ip, [r0, #216]! @ 0xd8 │ │ │ │ + @ instruction: 0x01b24d11 │ │ │ │ + mvneq ip, r4, asr #30 │ │ │ │ + mvneq ip, ip, asr #28 │ │ │ │ + biceq ip, r9, ip, lsl r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a9ee4 <__cxa_atexit@plt+0x9da0c> │ │ │ │ + ldr r1, [pc, #188] @ a9f04 <__cxa_atexit@plt+0x9da2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #168] @ a9f08 <__cxa_atexit@plt+0x9da30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq a9ed8 <__cxa_atexit@plt+0x9da00> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a9ef0 <__cxa_atexit@plt+0x9da18> │ │ │ │ + ldr lr, [pc, #136] @ a9f0c <__cxa_atexit@plt+0x9da34> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #132] @ a9f10 <__cxa_atexit@plt+0x9da38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr ip, [pc, #112] @ a9f14 <__cxa_atexit@plt+0x9da3c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #108] @ a9f18 <__cxa_atexit@plt+0x9da40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + str lr, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + sub r0, r3, #6 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x01e0ac94 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #88] @ ac018 <__cxa_atexit@plt+0x9fb40> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + mvneq ip, r4, asr #26 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + mvneq ip, r4, lsl #29 │ │ │ │ + mvneq ip, r0, lsl #27 │ │ │ │ + mvneq ip, r4, asr #26 │ │ │ │ + biceq ip, r9, r4, lsr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a9f94 <__cxa_atexit@plt+0x9dabc> │ │ │ │ + ldr lr, [pc, #92] @ a9fa0 <__cxa_atexit@plt+0x9dac8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ a9fa4 <__cxa_atexit@plt+0x9dacc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr ip, [pc, #64] @ a9fa8 <__cxa_atexit@plt+0x9dad0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r3, [pc, #36] @ a9fac <__cxa_atexit@plt+0x9dad4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + mvneq ip, r4, asr #27 │ │ │ │ + strheq ip, [r0, #204]! @ 0xcc │ │ │ │ + mvneq ip, r8, ror #24 │ │ │ │ + @ instruction: 0x01c9c790 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + biceq ip, r9, r4, ror r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi aa0b4 <__cxa_atexit@plt+0x9dbdc> │ │ │ │ + ldr r1, [pc, #228] @ aa0d4 <__cxa_atexit@plt+0x9dbfc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #208] @ aa0d8 <__cxa_atexit@plt+0x9dc00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq ac004 <__cxa_atexit@plt+0x9fb2c> │ │ │ │ - ldr r3, [pc, #60] @ ac01c <__cxa_atexit@plt+0x9fb44> │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq aa0a8 <__cxa_atexit@plt+0x9dbd0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc aa0c0 <__cxa_atexit@plt+0x9dbe8> │ │ │ │ + ldr r1, [pc, #176] @ aa0dc <__cxa_atexit@plt+0x9dc04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac010 <__cxa_atexit@plt+0x9fb38> │ │ │ │ - b ac068 <__cxa_atexit@plt+0x9fb90> │ │ │ │ + str r2, [sp] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + add r8, r1, #1 │ │ │ │ + sub r9, r3, #18 │ │ │ │ + ldr r0, [pc, #148] @ aa0e0 <__cxa_atexit@plt+0x9dc08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #140] @ aa0e4 <__cxa_atexit@plt+0x9dc0c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, lr, #1 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [pc, #128] @ aa0e8 <__cxa_atexit@plt+0x9dc10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + sub r1, r3, #6 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r1, [pc, #108] @ aa0ec <__cxa_atexit@plt+0x9dc14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, sl │ │ │ │ + ldr r9, [sp] │ │ │ │ + mov sl, ip │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ ac05c <__cxa_atexit@plt+0x9fb84> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + @ instruction: 0x01e0cb9c │ │ │ │ + strdeq ip, [r0, #196]! @ 0xc4 │ │ │ │ + mvneq ip, r4, asr #25 │ │ │ │ + @ instruction: 0x01e0cb98 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + mvneq ip, r4, lsr #23 │ │ │ │ + biceq ip, r9, r0, asr r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aa188 <__cxa_atexit@plt+0x9dcb0> │ │ │ │ + ldr r2, [pc, #124] @ aa194 <__cxa_atexit@plt+0x9dcbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r2, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub r0, r6, #18 │ │ │ │ + ldr r2, [pc, #88] @ aa198 <__cxa_atexit@plt+0x9dcc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [pc, #76] @ aa19c <__cxa_atexit@plt+0x9dcc4> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + ldr ip, [pc, #72] @ aa1a0 <__cxa_atexit@plt+0x9dcc8> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r5] │ │ │ │ + stmib r3, {fp, lr} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str fp, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r3, [pc, #44] @ aa1a4 <__cxa_atexit@plt+0x9dccc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr fp, [sp] │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq ip, r8, lsl #24 │ │ │ │ + ldrdeq ip, [r0, #176]! @ 0xb0 │ │ │ │ + ldrdeq ip, [r0, #164]! @ 0xa4 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + mvneq ip, r8, ror sl │ │ │ │ + @ instruction: 0x01c9c598 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + biceq ip, r9, ip, ror r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi aa24c <__cxa_atexit@plt+0x9dd74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc aa254 <__cxa_atexit@plt+0x9dd7c> │ │ │ │ + ldr r1, [pc, #108] @ aa268 <__cxa_atexit@plt+0x9dd90> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac054 <__cxa_atexit@plt+0x9fb7c> │ │ │ │ - b ac068 <__cxa_atexit@plt+0x9fb90> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #104] @ aa26c <__cxa_atexit@plt+0x9dd94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ aa270 <__cxa_atexit@plt+0x9dd98> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ aa274 <__cxa_atexit@plt+0x9dd9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ aa278 <__cxa_atexit@plt+0x9dda0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b aa25c <__cxa_atexit@plt+0x9dd84> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #160] @ ac118 <__cxa_atexit@plt+0x9fc40> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac0f0 <__cxa_atexit@plt+0x9fc18> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #120] @ ac11c <__cxa_atexit@plt+0x9fc44> │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + mvneq ip, r0, lsr #19 │ │ │ │ + @ instruction: 0x01b248c2 │ │ │ │ + mvneq ip, ip, ror #21 │ │ │ │ + strdeq ip, [r0, #148]! @ 0x94 │ │ │ │ + biceq ip, r9, r4, asr #9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi aa33c <__cxa_atexit@plt+0x9de64> │ │ │ │ + ldr r1, [pc, #188] @ aa35c <__cxa_atexit@plt+0x9de84> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [r5] │ │ │ │ - stmda r5, {r7, sl} │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq ac0fc <__cxa_atexit@plt+0x9fc24> │ │ │ │ - ldr r1, [pc, #92] @ ac120 <__cxa_atexit@plt+0x9fc48> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r3] │ │ │ │ - str r1, [r2] │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #168] @ aa360 <__cxa_atexit@plt+0x9de88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq ac10c <__cxa_atexit@plt+0x9fc34> │ │ │ │ - ldr r2, [pc, #72] @ ac124 <__cxa_atexit@plt+0x9fc4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ + beq aa330 <__cxa_atexit@plt+0x9de58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc aa348 <__cxa_atexit@plt+0x9de70> │ │ │ │ + ldr lr, [pc, #136] @ aa364 <__cxa_atexit@plt+0x9de8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #132] @ aa368 <__cxa_atexit@plt+0x9de90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr ip, [pc, #112] @ aa36c <__cxa_atexit@plt+0x9de94> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #108] @ aa370 <__cxa_atexit@plt+0x9de98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + str lr, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + sub r0, r3, #6 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ ac1ac <__cxa_atexit@plt+0x9fcd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq ac190 <__cxa_atexit@plt+0x9fcb8> │ │ │ │ - ldr r2, [pc, #76] @ ac1b0 <__cxa_atexit@plt+0x9fcd8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac1a0 <__cxa_atexit@plt+0x9fcc8> │ │ │ │ - ldr r3, [pc, #56] @ ac1b4 <__cxa_atexit@plt+0x9fcdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #64] @ ac20c <__cxa_atexit@plt+0x9fd34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac204 <__cxa_atexit@plt+0x9fd2c> │ │ │ │ - ldr r2, [pc, #36] @ ac210 <__cxa_atexit@plt+0x9fd38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ ac23c <__cxa_atexit@plt+0x9fd64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #132] @ ac2d8 <__cxa_atexit@plt+0x9fe00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r5, #20] │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + mvneq ip, ip, ror #17 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + mvneq ip, ip, lsr #20 │ │ │ │ + mvneq ip, r8, lsr #18 │ │ │ │ + mvneq ip, ip, ror #17 │ │ │ │ + biceq ip, r9, ip, asr #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aa3ec <__cxa_atexit@plt+0x9df14> │ │ │ │ + ldr lr, [pc, #92] @ aa3f8 <__cxa_atexit@plt+0x9df20> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ aa3fc <__cxa_atexit@plt+0x9df24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr ip, [pc, #64] @ aa400 <__cxa_atexit@plt+0x9df28> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r3, [pc, #36] @ aa404 <__cxa_atexit@plt+0x9df2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + mvneq ip, ip, ror #18 │ │ │ │ + mvneq ip, r4, ror #16 │ │ │ │ + mvneq ip, r0, lsl r8 │ │ │ │ + biceq ip, r9, r8, lsr r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq ac2b4 <__cxa_atexit@plt+0x9fddc> │ │ │ │ - ldr r7, [pc, #108] @ ac2dc <__cxa_atexit@plt+0x9fe04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq ac2c0 <__cxa_atexit@plt+0x9fde8> │ │ │ │ - ldr r7, [pc, #88] @ ac2e0 <__cxa_atexit@plt+0x9fe08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq ac2cc <__cxa_atexit@plt+0x9fdf4> │ │ │ │ - ldr r7, [pc, #72] @ ac2e4 <__cxa_atexit@plt+0x9fe0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #88] @ ac354 <__cxa_atexit@plt+0x9fe7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - tst sl, #3 │ │ │ │ - beq ac340 <__cxa_atexit@plt+0x9fe68> │ │ │ │ - ldr r3, [pc, #64] @ ac358 <__cxa_atexit@plt+0x9fe80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + biceq ip, r9, ip, lsl r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + mov sl, r4 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi aa540 <__cxa_atexit@plt+0x9e068> │ │ │ │ + ldr lr, [pc, #280] @ aa568 <__cxa_atexit@plt+0x9e090> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #268] @ aa56c <__cxa_atexit@plt+0x9e094> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq ac34c <__cxa_atexit@plt+0x9fe74> │ │ │ │ - ldr r3, [pc, #44] @ ac35c <__cxa_atexit@plt+0x9fe84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + beq aa534 <__cxa_atexit@plt+0x9e05c> │ │ │ │ + ldr r1, [sl, #804] @ 0x324 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc aa554 <__cxa_atexit@plt+0x9e07c> │ │ │ │ + ldr ip, [pc, #224] @ aa570 <__cxa_atexit@plt+0x9e098> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #220] @ aa574 <__cxa_atexit@plt+0x9e09c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r4, [r7, #11] │ │ │ │ + stm sp, {r4, fp} │ │ │ │ + ldr fp, [r3, #-16] │ │ │ │ + ldr r4, [r3, #-12] │ │ │ │ + str ip, [r3, #-16] │ │ │ │ + sub r0, r2, #6 │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + sub r0, r2, #18 │ │ │ │ + sub ip, r2, #30 │ │ │ │ + ldr lr, [pc, #164] @ aa578 <__cxa_atexit@plt+0x9e0a0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add lr, lr, #1 │ │ │ │ + ldr r1, [pc, #156] @ aa57c <__cxa_atexit@plt+0x9e0a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, #148] @ aa580 <__cxa_atexit@plt+0x9e0a8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str fp, [r6, #8] │ │ │ │ + str r4, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + add r0, r6, #20 │ │ │ │ + stm r0, {r1, r6, r9, lr} │ │ │ │ + str ip, [r6, #36] @ 0x24 │ │ │ │ + ldr r6, [pc, #108] @ aa584 <__cxa_atexit@plt+0x9e0ac> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #1 │ │ │ │ + str r6, [r3, #-20] @ 0xffffffec │ │ │ │ + mov r4, sl │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r9, [sp, #8] │ │ │ │ + ldm sp, {sl, fp} │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r4, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, #52] @ ac3a8 <__cxa_atexit@plt+0x9fed0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac3a0 <__cxa_atexit@plt+0x9fec8> │ │ │ │ - ldr r3, [pc, #32] @ ac3ac <__cxa_atexit@plt+0x9fed4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [sl, #-12] │ │ │ │ + mov r4, sl │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ ac3d8 <__cxa_atexit@plt+0x9ff00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r2, [pc, #140] @ ac480 <__cxa_atexit@plt+0x9ffa8> │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + mvneq ip, r4, asr #14 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0x01e0cb98 │ │ │ │ + mvneq ip, r0, lsr r8 │ │ │ │ + mvneq ip, r8, lsr r7 │ │ │ │ + ldrdeq ip, [r0, #104]! @ 0x68 │ │ │ │ + strheq ip, [r9, #24] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r9, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aa658 <__cxa_atexit@plt+0x9e180> │ │ │ │ + ldr r2, [pc, #180] @ aa668 <__cxa_atexit@plt+0x9e190> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq ac460 <__cxa_atexit@plt+0x9ff88> │ │ │ │ - ldr r7, [pc, #116] @ ac484 <__cxa_atexit@plt+0x9ffac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r3, #16] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - tst sl, #3 │ │ │ │ - beq ac46c <__cxa_atexit@plt+0x9ff94> │ │ │ │ - ldr r1, [pc, #92] @ ac488 <__cxa_atexit@plt+0x9ffb0> │ │ │ │ + ldr r0, [pc, #176] @ aa66c <__cxa_atexit@plt+0x9e194> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + sub r2, r6, #18 │ │ │ │ + sub r4, r6, #30 │ │ │ │ + ldr r1, [pc, #120] @ aa670 <__cxa_atexit@plt+0x9e198> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #112] @ aa674 <__cxa_atexit@plt+0x9e19c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add lr, lr, #1 │ │ │ │ + ldr r0, [pc, #104] @ aa678 <__cxa_atexit@plt+0x9e1a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r0, r1, r4} │ │ │ │ + ldr r4, [pc, #60] @ aa67c <__cxa_atexit@plt+0x9e1a4> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + add r4, r4, #1 │ │ │ │ + str r4, [r5] │ │ │ │ + mov r4, r9 │ │ │ │ + ldr r9, [sp, #4] │ │ │ │ + ldr fp, [sp] │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ + mov r4, #52 @ 0x34 │ │ │ │ + str r4, [r9, #828] @ 0x33c │ │ │ │ + mov r4, r9 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + mvneq ip, r4, ror sl │ │ │ │ + mvneq ip, ip, lsl #14 │ │ │ │ + mvneq ip, r4, lsl r6 │ │ │ │ + strheq ip, [r0, #80]! @ 0x50 │ │ │ │ + biceq ip, r9, r0, asr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + biceq ip, r9, r4, lsr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi aa784 <__cxa_atexit@plt+0x9e2ac> │ │ │ │ + ldr r1, [pc, #228] @ aa7a4 <__cxa_atexit@plt+0x9e2cc> │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r7, [r2, #12]! │ │ │ │ - str r1, [r2, #-8] │ │ │ │ - str sl, [r2] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #208] @ aa7a8 <__cxa_atexit@plt+0x9e2d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq ac478 <__cxa_atexit@plt+0x9ffa0> │ │ │ │ - ldr r5, [pc, #64] @ ac48c <__cxa_atexit@plt+0x9ffb4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r5, [r3, #16] │ │ │ │ + beq aa778 <__cxa_atexit@plt+0x9e2a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc aa790 <__cxa_atexit@plt+0x9e2b8> │ │ │ │ + ldr r1, [pc, #176] @ aa7ac <__cxa_atexit@plt+0x9e2d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + add r8, r1, #1 │ │ │ │ + sub r9, r3, #18 │ │ │ │ + ldr r0, [pc, #148] @ aa7b0 <__cxa_atexit@plt+0x9e2d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #140] @ aa7b4 <__cxa_atexit@plt+0x9e2dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, lr, #1 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [pc, #128] @ aa7b8 <__cxa_atexit@plt+0x9e2e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + sub r1, r3, #6 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r1, [pc, #108] @ aa7bc <__cxa_atexit@plt+0x9e2e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, sl │ │ │ │ + ldr r9, [sp] │ │ │ │ + mov sl, ip │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ + mvneq ip, ip, asr #9 │ │ │ │ + mvneq ip, r4, lsr #12 │ │ │ │ + strdeq ip, [r0, #84]! @ 0x54 │ │ │ │ + mvneq ip, r8, asr #9 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ + ldrdeq ip, [r0, #68]! @ 0x44 │ │ │ │ + biceq fp, r9, r0, lsl #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aa858 <__cxa_atexit@plt+0x9e380> │ │ │ │ + ldr r2, [pc, #124] @ aa864 <__cxa_atexit@plt+0x9e38c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r2, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub r0, r6, #18 │ │ │ │ + ldr r2, [pc, #88] @ aa868 <__cxa_atexit@plt+0x9e390> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [pc, #76] @ aa86c <__cxa_atexit@plt+0x9e394> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + ldr ip, [pc, #72] @ aa870 <__cxa_atexit@plt+0x9e398> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r5] │ │ │ │ + stmib r3, {fp, lr} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str fp, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r3, [pc, #44] @ aa874 <__cxa_atexit@plt+0x9e39c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr fp, [sp] │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq ip, r8, lsr r5 │ │ │ │ + mvneq ip, r0, lsl #10 │ │ │ │ + mvneq ip, r4, lsl #8 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + mvneq ip, r8, lsr #7 │ │ │ │ + biceq fp, r9, r8, asr #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + biceq fp, r9, ip, lsr #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #100] @ ac508 <__cxa_atexit@plt+0xa0030> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq ac4f4 <__cxa_atexit@plt+0xa001c> │ │ │ │ - ldr r2, [pc, #76] @ ac50c <__cxa_atexit@plt+0xa0034> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str sl, [r3] │ │ │ │ + mov sl, r4 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi aa9b0 <__cxa_atexit@plt+0x9e4d8> │ │ │ │ + ldr lr, [pc, #280] @ aa9d8 <__cxa_atexit@plt+0x9e500> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #268] @ aa9dc <__cxa_atexit@plt+0x9e504> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq ac500 <__cxa_atexit@plt+0xa0028> │ │ │ │ - ldr r2, [pc, #48] @ ac510 <__cxa_atexit@plt+0xa0038> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + beq aa9a4 <__cxa_atexit@plt+0x9e4cc> │ │ │ │ + ldr r1, [sl, #804] @ 0x324 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc aa9c4 <__cxa_atexit@plt+0x9e4ec> │ │ │ │ + ldr ip, [pc, #224] @ aa9e0 <__cxa_atexit@plt+0x9e508> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #220] @ aa9e4 <__cxa_atexit@plt+0x9e50c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r4, [r7, #11] │ │ │ │ + stm sp, {r4, fp} │ │ │ │ + ldr fp, [r3, #-16] │ │ │ │ + ldr r4, [r3, #-12] │ │ │ │ + str ip, [r3, #-16] │ │ │ │ + sub r0, r2, #6 │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + sub r0, r2, #18 │ │ │ │ + sub ip, r2, #30 │ │ │ │ + ldr lr, [pc, #164] @ aa9e8 <__cxa_atexit@plt+0x9e510> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add lr, lr, #1 │ │ │ │ + ldr r1, [pc, #156] @ aa9ec <__cxa_atexit@plt+0x9e514> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, #148] @ aa9f0 <__cxa_atexit@plt+0x9e518> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str fp, [r6, #8] │ │ │ │ + str r4, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + add r0, r6, #20 │ │ │ │ + stm r0, {r1, r6, r9, lr} │ │ │ │ + str ip, [r6, #36] @ 0x24 │ │ │ │ + ldr r6, [pc, #108] @ aa9f4 <__cxa_atexit@plt+0x9e51c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #1 │ │ │ │ + str r6, [r3, #-20] @ 0xffffffec │ │ │ │ + mov r4, sl │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r9, [sp, #8] │ │ │ │ + ldm sp, {sl, fp} │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r4, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r2, [pc, #64] @ ac568 <__cxa_atexit@plt+0xa0090> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str sl, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac560 <__cxa_atexit@plt+0xa0088> │ │ │ │ - ldr r2, [pc, #36] @ ac56c <__cxa_atexit@plt+0xa0094> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r0, [sl, #-12] │ │ │ │ + mov r4, sl │ │ │ │ mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ ac598 <__cxa_atexit@plt+0xa00c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + ldrdeq ip, [r0, #36]! @ 0x24 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + mvneq ip, r8, lsr #14 │ │ │ │ + mvneq ip, r0, asr #7 │ │ │ │ + mvneq ip, r8, asr #5 │ │ │ │ + mvneq ip, r8, ror #4 │ │ │ │ + biceq fp, r9, r8, asr #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r9, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aaac8 <__cxa_atexit@plt+0x9e5f0> │ │ │ │ + ldr r2, [pc, #180] @ aaad8 <__cxa_atexit@plt+0x9e600> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #176] @ aaadc <__cxa_atexit@plt+0x9e604> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + sub r2, r6, #18 │ │ │ │ + sub r4, r6, #30 │ │ │ │ + ldr r1, [pc, #120] @ aaae0 <__cxa_atexit@plt+0x9e608> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #112] @ aaae4 <__cxa_atexit@plt+0x9e60c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add lr, lr, #1 │ │ │ │ + ldr r0, [pc, #104] @ aaae8 <__cxa_atexit@plt+0x9e610> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r0, r1, r4} │ │ │ │ + ldr r4, [pc, #60] @ aaaec <__cxa_atexit@plt+0x9e614> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + add r4, r4, #1 │ │ │ │ + str r4, [r5] │ │ │ │ + mov r4, r9 │ │ │ │ + ldr r9, [sp, #4] │ │ │ │ + ldr fp, [sp] │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ + mov r4, #52 @ 0x34 │ │ │ │ + str r4, [r9, #828] @ 0x33c │ │ │ │ + mov r4, r9 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + mvneq ip, r4, lsl #12 │ │ │ │ + @ instruction: 0x01e0c29c │ │ │ │ + mvneq ip, r4, lsr #3 │ │ │ │ + mvneq ip, r0, asr #2 │ │ │ │ + biceq fp, r9, r0, asr ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ ac614 <__cxa_atexit@plt+0xa013c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + biceq fp, r9, r4, lsr ip │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi aab9c <__cxa_atexit@plt+0x9e6c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc aaba4 <__cxa_atexit@plt+0x9e6cc> │ │ │ │ + ldr lr, [pc, #116] @ aabb8 <__cxa_atexit@plt+0x9e6e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ aabbc <__cxa_atexit@plt+0x9e6e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [pc, #92] @ aabc0 <__cxa_atexit@plt+0x9e6e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #84] @ aabc4 <__cxa_atexit@plt+0x9e6ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ aabc8 <__cxa_atexit@plt+0x9e6f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b aabac <__cxa_atexit@plt+0x9e6d4> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + mvneq ip, r8, asr r0 │ │ │ │ + @ instruction: 0x01b23f81 │ │ │ │ + mvneq ip, r0, lsr #3 │ │ │ │ + mvneq ip, r8, lsr #1 │ │ │ │ + biceq fp, r9, r4, ror fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi aac8c <__cxa_atexit@plt+0x9e7b4> │ │ │ │ + ldr r1, [pc, #188] @ aacac <__cxa_atexit@plt+0x9e7d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #168] @ aacb0 <__cxa_atexit@plt+0x9e7d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq ac5f4 <__cxa_atexit@plt+0xa011c> │ │ │ │ + beq aac80 <__cxa_atexit@plt+0x9e7a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc ac600 <__cxa_atexit@plt+0xa0128> │ │ │ │ - ldr r2, [pc, #64] @ ac618 <__cxa_atexit@plt+0xa0140> │ │ │ │ + bcc aac98 <__cxa_atexit@plt+0x9e7c0> │ │ │ │ + ldr lr, [pc, #136] @ aacb4 <__cxa_atexit@plt+0x9e7dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #132] @ aacb8 <__cxa_atexit@plt+0x9e7e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr ip, [pc, #112] @ aacbc <__cxa_atexit@plt+0x9e7e4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #108] @ aacc0 <__cxa_atexit@plt+0x9e7e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + str lr, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + sub r0, r3, #6 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq sl, r8, lsr #14 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + strexheq fp, ip, [r0] │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + ldrdeq ip, [r0, #12]! │ │ │ │ + ldrdeq fp, [r0, #248]! @ 0xf8 │ │ │ │ + strexheq fp, ip, [r0] │ │ │ │ + biceq fp, r9, ip, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ac658 <__cxa_atexit@plt+0xa0180> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ ac664 <__cxa_atexit@plt+0xa018c> │ │ │ │ + bcc aad3c <__cxa_atexit@plt+0x9e864> │ │ │ │ + ldr lr, [pc, #92] @ aad48 <__cxa_atexit@plt+0x9e870> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ aad4c <__cxa_atexit@plt+0x9e874> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr ip, [pc, #64] @ aad50 <__cxa_atexit@plt+0x9e878> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r3, [pc, #36] @ aad54 <__cxa_atexit@plt+0x9e87c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq sl, [r0, #104]! @ 0x68 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + mvneq ip, ip, lsl r0 │ │ │ │ + mvneq fp, r4, lsl pc │ │ │ │ + mvneq fp, r0, asr #29 │ │ │ │ + biceq fp, r9, r8, ror #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + biceq fp, r9, ip, asr #19 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi aae5c <__cxa_atexit@plt+0x9e984> │ │ │ │ + ldr r1, [pc, #228] @ aae7c <__cxa_atexit@plt+0x9e9a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #208] @ aae80 <__cxa_atexit@plt+0x9e9a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq aae50 <__cxa_atexit@plt+0x9e978> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc aae68 <__cxa_atexit@plt+0x9e990> │ │ │ │ + ldr r1, [pc, #176] @ aae84 <__cxa_atexit@plt+0x9e9ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + add r8, r1, #1 │ │ │ │ + sub r9, r3, #18 │ │ │ │ + ldr r0, [pc, #148] @ aae88 <__cxa_atexit@plt+0x9e9b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #140] @ aae8c <__cxa_atexit@plt+0x9e9b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, lr, #1 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [pc, #128] @ aae90 <__cxa_atexit@plt+0x9e9b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + sub r1, r3, #6 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r1, [pc, #108] @ aae94 <__cxa_atexit@plt+0x9e9bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, sl │ │ │ │ + ldr r9, [sp] │ │ │ │ + mov sl, ip │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + strdeq fp, [r0, #212]! @ 0xd4 │ │ │ │ + mvneq fp, ip, asr #30 │ │ │ │ + mvneq fp, ip, lsl pc │ │ │ │ + strdeq fp, [r0, #208]! @ 0xd0 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + strdeq fp, [r0, #220]! @ 0xdc │ │ │ │ + biceq fp, r9, r8, lsr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ac6b8 <__cxa_atexit@plt+0xa01e0> │ │ │ │ - ldr lr, [pc, #56] @ ac6c8 <__cxa_atexit@plt+0xa01f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ + bcc aaf30 <__cxa_atexit@plt+0x9ea58> │ │ │ │ + ldr r2, [pc, #124] @ aaf3c <__cxa_atexit@plt+0x9ea64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r2, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub r0, r6, #18 │ │ │ │ + ldr r2, [pc, #88] @ aaf40 <__cxa_atexit@plt+0x9ea68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [pc, #76] @ aaf44 <__cxa_atexit@plt+0x9ea6c> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + ldr ip, [pc, #72] @ aaf48 <__cxa_atexit@plt+0x9ea70> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r5] │ │ │ │ + stmib r3, {fp, lr} │ │ │ │ str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ + str fp, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r3, [pc, #44] @ aaf4c <__cxa_atexit@plt+0x9ea74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr fp, [sp] │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff840 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ac790 <__cxa_atexit@plt+0xa02b8> │ │ │ │ - ldr lr, [pc, #176] @ ac798 <__cxa_atexit@plt+0xa02c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq fp, r0, ror #28 │ │ │ │ + mvneq fp, r8, lsr #28 │ │ │ │ + mvneq fp, ip, lsr #26 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + ldrdeq fp, [r0, #192]! @ 0xc0 │ │ │ │ + strdeq fp, [r9, #112] @ 0x70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + ldrdeq fp, [r9, #116] @ 0x74 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - str lr, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #148] @ ac79c <__cxa_atexit@plt+0xa02c4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi aaff4 <__cxa_atexit@plt+0x9eb1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc aaffc <__cxa_atexit@plt+0x9eb24> │ │ │ │ + ldr r1, [pc, #108] @ ab010 <__cxa_atexit@plt+0x9eb38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ ab014 <__cxa_atexit@plt+0x9eb3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ ab018 <__cxa_atexit@plt+0x9eb40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ ab01c <__cxa_atexit@plt+0x9eb44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ ab020 <__cxa_atexit@plt+0x9eb48> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - stmib r2, {r0, r1, r8, lr} │ │ │ │ - str r7, [r2, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq ac76c <__cxa_atexit@plt+0xa0294> │ │ │ │ - ldr r7, [pc, #128] @ ac7a0 <__cxa_atexit@plt+0xa02c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac77c <__cxa_atexit@plt+0xa02a4> │ │ │ │ - ldr r3, [pc, #92] @ ac7a4 <__cxa_atexit@plt+0xa02cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac788 <__cxa_atexit@plt+0xa02b0> │ │ │ │ - b ac868 <__cxa_atexit@plt+0xa0390> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b ab004 <__cxa_atexit@plt+0x9eb2c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x01e0a494 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #88] @ ac818 <__cxa_atexit@plt+0xa0340> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac804 <__cxa_atexit@plt+0xa032c> │ │ │ │ - ldr r3, [pc, #60] @ ac81c <__cxa_atexit@plt+0xa0344> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac810 <__cxa_atexit@plt+0xa0338> │ │ │ │ - b ac868 <__cxa_atexit@plt+0xa0390> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ ac85c <__cxa_atexit@plt+0xa0384> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac854 <__cxa_atexit@plt+0xa037c> │ │ │ │ - b ac868 <__cxa_atexit@plt+0xa0390> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #160] @ ac918 <__cxa_atexit@plt+0xa0440> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac8f0 <__cxa_atexit@plt+0xa0418> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #120] @ ac91c <__cxa_atexit@plt+0xa0444> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5] │ │ │ │ - stmda r5, {r7, sl} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq ac8fc <__cxa_atexit@plt+0xa0424> │ │ │ │ - ldr r1, [pc, #92] @ ac920 <__cxa_atexit@plt+0xa0448> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r3] │ │ │ │ - str r1, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac90c <__cxa_atexit@plt+0xa0434> │ │ │ │ - ldr r2, [pc, #72] @ ac924 <__cxa_atexit@plt+0xa044c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ ac9ac <__cxa_atexit@plt+0xa04d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq ac990 <__cxa_atexit@plt+0xa04b8> │ │ │ │ - ldr r2, [pc, #76] @ ac9b0 <__cxa_atexit@plt+0xa04d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac9a0 <__cxa_atexit@plt+0xa04c8> │ │ │ │ - ldr r3, [pc, #56] @ ac9b4 <__cxa_atexit@plt+0xa04dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #64] @ aca0c <__cxa_atexit@plt+0xa0534> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aca04 <__cxa_atexit@plt+0xa052c> │ │ │ │ - ldr r2, [pc, #36] @ aca10 <__cxa_atexit@plt+0xa0538> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ aca3c <__cxa_atexit@plt+0xa0564> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #132] @ acad8 <__cxa_atexit@plt+0xa0600> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r5, #20] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq acab4 <__cxa_atexit@plt+0xa05dc> │ │ │ │ - ldr r7, [pc, #108] @ acadc <__cxa_atexit@plt+0xa0604> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq acac0 <__cxa_atexit@plt+0xa05e8> │ │ │ │ - ldr r7, [pc, #88] @ acae0 <__cxa_atexit@plt+0xa0608> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq acacc <__cxa_atexit@plt+0xa05f4> │ │ │ │ - ldr r7, [pc, #72] @ acae4 <__cxa_atexit@plt+0xa060c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #88] @ acb54 <__cxa_atexit@plt+0xa067c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - tst sl, #3 │ │ │ │ - beq acb40 <__cxa_atexit@plt+0xa0668> │ │ │ │ - ldr r3, [pc, #64] @ acb58 <__cxa_atexit@plt+0xa0680> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq acb4c <__cxa_atexit@plt+0xa0674> │ │ │ │ - ldr r3, [pc, #44] @ acb5c <__cxa_atexit@plt+0xa0684> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, #52] @ acba8 <__cxa_atexit@plt+0xa06d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq acba0 <__cxa_atexit@plt+0xa06c8> │ │ │ │ - ldr r3, [pc, #32] @ acbac <__cxa_atexit@plt+0xa06d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ acbd8 <__cxa_atexit@plt+0xa0700> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r2, [pc, #140] @ acc80 <__cxa_atexit@plt+0xa07a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq acc60 <__cxa_atexit@plt+0xa0788> │ │ │ │ - ldr r7, [pc, #116] @ acc84 <__cxa_atexit@plt+0xa07ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r3, #16] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - tst sl, #3 │ │ │ │ - beq acc6c <__cxa_atexit@plt+0xa0794> │ │ │ │ - ldr r1, [pc, #92] @ acc88 <__cxa_atexit@plt+0xa07b0> │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + strdeq fp, [r0, #184]! @ 0xb8 │ │ │ │ + @ instruction: 0x01b23b2e │ │ │ │ + mvneq fp, r4, asr #26 │ │ │ │ + mvneq fp, ip, asr #24 │ │ │ │ + biceq fp, r9, ip, lsl r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ab0e4 <__cxa_atexit@plt+0x9ec0c> │ │ │ │ + ldr r1, [pc, #188] @ ab104 <__cxa_atexit@plt+0x9ec2c> │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r7, [r2, #12]! │ │ │ │ - str r1, [r2, #-8] │ │ │ │ - str sl, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq acc78 <__cxa_atexit@plt+0xa07a0> │ │ │ │ - ldr r5, [pc, #64] @ acc8c <__cxa_atexit@plt+0xa07b4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r5, [r3, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #100] @ acd08 <__cxa_atexit@plt+0xa0830> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq accf4 <__cxa_atexit@plt+0xa081c> │ │ │ │ - ldr r2, [pc, #76] @ acd0c <__cxa_atexit@plt+0xa0834> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str sl, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq acd00 <__cxa_atexit@plt+0xa0828> │ │ │ │ - ldr r2, [pc, #48] @ acd10 <__cxa_atexit@plt+0xa0838> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r2, [pc, #64] @ acd68 <__cxa_atexit@plt+0xa0890> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - str sl, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq acd60 <__cxa_atexit@plt+0xa0888> │ │ │ │ - ldr r2, [pc, #36] @ acd6c <__cxa_atexit@plt+0xa0894> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ acd98 <__cxa_atexit@plt+0xa08c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ ace14 <__cxa_atexit@plt+0xa093c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #168] @ ab108 <__cxa_atexit@plt+0x9ec30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq acdf4 <__cxa_atexit@plt+0xa091c> │ │ │ │ + beq ab0d8 <__cxa_atexit@plt+0x9ec00> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc ace00 <__cxa_atexit@plt+0xa0928> │ │ │ │ - ldr r2, [pc, #64] @ ace18 <__cxa_atexit@plt+0xa0940> │ │ │ │ + bcc ab0f0 <__cxa_atexit@plt+0x9ec18> │ │ │ │ + ldr lr, [pc, #136] @ ab10c <__cxa_atexit@plt+0x9ec34> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #132] @ ab110 <__cxa_atexit@plt+0x9ec38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr ip, [pc, #112] @ ab114 <__cxa_atexit@plt+0x9ec3c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #108] @ ab118 <__cxa_atexit@plt+0x9ec40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + str lr, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + sub r0, r3, #6 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r9, r8, lsr #30 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + mvneq fp, r4, asr #22 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + mvneq fp, r4, lsl #25 │ │ │ │ + mvneq fp, r0, lsl #23 │ │ │ │ + mvneq fp, r4, asr #22 │ │ │ │ + biceq fp, r9, r4, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ace58 <__cxa_atexit@plt+0xa0980> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ ace64 <__cxa_atexit@plt+0xa098c> │ │ │ │ + bcc ab194 <__cxa_atexit@plt+0x9ecbc> │ │ │ │ + ldr lr, [pc, #92] @ ab1a0 <__cxa_atexit@plt+0x9ecc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ ab1a4 <__cxa_atexit@plt+0x9eccc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr ip, [pc, #64] @ ab1a8 <__cxa_atexit@plt+0x9ecd0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r3, [pc, #36] @ ab1ac <__cxa_atexit@plt+0x9ecd4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r9, [r0, #232]! @ 0xe8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + mvneq fp, r4, asr #23 │ │ │ │ + strheq fp, [r0, #172]! @ 0xac │ │ │ │ + mvneq fp, r8, ror #20 │ │ │ │ + @ instruction: 0x01c9b590 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + biceq fp, r9, r4, ror r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ab2b4 <__cxa_atexit@plt+0x9eddc> │ │ │ │ + ldr r1, [pc, #228] @ ab2d4 <__cxa_atexit@plt+0x9edfc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #208] @ ab2d8 <__cxa_atexit@plt+0x9ee00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ab2a8 <__cxa_atexit@plt+0x9edd0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ab2c0 <__cxa_atexit@plt+0x9ede8> │ │ │ │ + ldr r1, [pc, #176] @ ab2dc <__cxa_atexit@plt+0x9ee04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + add r8, r1, #1 │ │ │ │ + sub r9, r3, #18 │ │ │ │ + ldr r0, [pc, #148] @ ab2e0 <__cxa_atexit@plt+0x9ee08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #140] @ ab2e4 <__cxa_atexit@plt+0x9ee0c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, lr, #1 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [pc, #128] @ ab2e8 <__cxa_atexit@plt+0x9ee10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + sub r1, r3, #6 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r1, [pc, #108] @ ab2ec <__cxa_atexit@plt+0x9ee14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r8} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, sl │ │ │ │ + ldr r9, [sp] │ │ │ │ + mov sl, ip │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + @ instruction: 0x01e0b99c │ │ │ │ + strdeq fp, [r0, #164]! @ 0xa4 │ │ │ │ + mvneq fp, r4, asr #21 │ │ │ │ + @ instruction: 0x01e0b998 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + mvneq fp, r4, lsr #19 │ │ │ │ + biceq fp, r9, r0, asr r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc aceb8 <__cxa_atexit@plt+0xa09e0> │ │ │ │ - ldr lr, [pc, #56] @ acec8 <__cxa_atexit@plt+0xa09f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add r7, r7, #5 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ + bcc ab388 <__cxa_atexit@plt+0x9eeb0> │ │ │ │ + ldr r2, [pc, #124] @ ab394 <__cxa_atexit@plt+0x9eebc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r2, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub r0, r6, #18 │ │ │ │ + ldr r2, [pc, #88] @ ab398 <__cxa_atexit@plt+0x9eec0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [pc, #76] @ ab39c <__cxa_atexit@plt+0x9eec4> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + ldr ip, [pc, #72] @ ab3a0 <__cxa_atexit@plt+0x9eec8> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r5] │ │ │ │ + stmib r3, {fp, lr} │ │ │ │ str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ + str fp, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r3, [pc, #44] @ ab3a4 <__cxa_atexit@plt+0x9eecc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr fp, [sp] │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff840 │ │ │ │ - biceq r8, r9, r0, lsr #28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub ip, r5, #16 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi acf78 <__cxa_atexit@plt+0xa0aa0> │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq fp, r8, lsl #20 │ │ │ │ + ldrdeq fp, [r0, #144]! @ 0x90 │ │ │ │ + ldrdeq fp, [r0, #132]! @ 0x84 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + mvneq fp, r8, ror r8 │ │ │ │ + @ instruction: 0x01c9b398 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + biceq fp, r9, ip, ror r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ab44c <__cxa_atexit@plt+0x9ef74> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #40 @ 0x28 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc acf84 <__cxa_atexit@plt+0xa0aac> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r0, r1, sl} │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - stm sp, {r3, fp} │ │ │ │ - ldr fp, [r7, #19] │ │ │ │ - ldr lr, [r7, #23] │ │ │ │ - sub r3, r6, #13 │ │ │ │ - sub r9, r6, #35 @ 0x23 │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str sl, [r2, #40] @ 0x28 │ │ │ │ - ldr sl, [pc, #104] @ acf94 <__cxa_atexit@plt+0xa0abc> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - add sl, r2, #12 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - ldr r1, [pc, #84] @ acf98 <__cxa_atexit@plt+0xa0ac0> │ │ │ │ + bcc ab454 <__cxa_atexit@plt+0x9ef7c> │ │ │ │ + ldr r1, [pc, #108] @ ab468 <__cxa_atexit@plt+0x9ef90> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r8, [r2, #28] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - str fp, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, ip │ │ │ │ - ldr r8, [pc, #52] @ acf9c <__cxa_atexit@plt+0xa0ac4> │ │ │ │ + ldr r0, [pc, #104] @ ab46c <__cxa_atexit@plt+0x9ef94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ ab470 <__cxa_atexit@plt+0x9ef98> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #48] @ acfa0 <__cxa_atexit@plt+0xa0ac8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldm sp, {sl, fp} │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff744 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - biceq r8, r9, r8, lsl #27 │ │ │ │ - biceq r8, r9, r0, lsr #24 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ad034 <__cxa_atexit@plt+0xa0b5c> │ │ │ │ - ldr lr, [pc, #124] @ ad03c <__cxa_atexit@plt+0xa0b64> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ - ldr lr, [pc, #104] @ ad040 <__cxa_atexit@plt+0xa0b68> │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ ab474 <__cxa_atexit@plt+0x9ef9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ ab478 <__cxa_atexit@plt+0x9efa0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq ad01c <__cxa_atexit@plt+0xa0b44> │ │ │ │ - ldr r7, [pc, #76] @ ad044 <__cxa_atexit@plt+0xa0b6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ad02c <__cxa_atexit@plt+0xa0b54> │ │ │ │ - b ad08c <__cxa_atexit@plt+0xa0bb4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b ab45c <__cxa_atexit@plt+0x9ef84> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r9, r4, asr #23 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ ad080 <__cxa_atexit@plt+0xa0ba8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ad078 <__cxa_atexit@plt+0xa0ba0> │ │ │ │ - b ad08c <__cxa_atexit@plt+0xa0bb4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #160] @ ad13c <__cxa_atexit@plt+0xa0c64> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ad114 <__cxa_atexit@plt+0xa0c3c> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #120] @ ad140 <__cxa_atexit@plt+0xa0c68> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5] │ │ │ │ - stmda r5, {r7, sl} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq ad120 <__cxa_atexit@plt+0xa0c48> │ │ │ │ - ldr r1, [pc, #92] @ ad144 <__cxa_atexit@plt+0xa0c6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r3] │ │ │ │ - str r1, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ad130 <__cxa_atexit@plt+0xa0c58> │ │ │ │ - ldr r2, [pc, #72] @ ad148 <__cxa_atexit@plt+0xa0c70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + mvneq fp, r0, lsr #15 │ │ │ │ + @ instruction: 0x01b236e0 │ │ │ │ + mvneq fp, ip, ror #17 │ │ │ │ + strdeq fp, [r0, #116]! @ 0x74 │ │ │ │ + biceq fp, r9, r0, asr #5 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ab7f0 <__cxa_atexit@plt+0x9f318> │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq ab514 <__cxa_atexit@plt+0x9f03c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne ab554 <__cxa_atexit@plt+0x9f07c> │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq ab660 <__cxa_atexit@plt+0x9f188> │ │ │ │ + cmp r3, #4 │ │ │ │ + beq ab628 <__cxa_atexit@plt+0x9f150> │ │ │ │ + cmp r3, #5 │ │ │ │ + bne ab6cc <__cxa_atexit@plt+0x9f1f4> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ab848 <__cxa_atexit@plt+0x9f370> │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r1, [r2, #1] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + add sl, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble ab798 <__cxa_atexit@plt+0x9f2c0> │ │ │ │ + ldr lr, [pc, #988] @ ab8ec <__cxa_atexit@plt+0x9f414> │ │ │ │ + add lr, pc, lr │ │ │ │ + b ab700 <__cxa_atexit@plt+0x9f228> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ab800 <__cxa_atexit@plt+0x9f328> │ │ │ │ + sub lr, r3, #6 │ │ │ │ + ldr r0, [r9, #2] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + add sl, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble ab5cc <__cxa_atexit@plt+0x9f0f4> │ │ │ │ + ldr r8, [pc, #844] @ ab89c <__cxa_atexit@plt+0x9f3c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b ab590 <__cxa_atexit@plt+0x9f0b8> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ab80c <__cxa_atexit@plt+0x9f334> │ │ │ │ + sub lr, r3, #6 │ │ │ │ + ldr r0, [r9, #3] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + add sl, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble ab5e0 <__cxa_atexit@plt+0x9f108> │ │ │ │ + ldr r8, [pc, #756] @ ab884 <__cxa_atexit@plt+0x9f3ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #752] @ ab888 <__cxa_atexit@plt+0x9f3b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #744] @ ab88c <__cxa_atexit@plt+0x9f3b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, lr │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ ad1d0 <__cxa_atexit@plt+0xa0cf8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq ad1b4 <__cxa_atexit@plt+0xa0cdc> │ │ │ │ - ldr r2, [pc, #76] @ ad1d4 <__cxa_atexit@plt+0xa0cfc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ad1c4 <__cxa_atexit@plt+0xa0cec> │ │ │ │ - ldr r3, [pc, #56] @ ad1d8 <__cxa_atexit@plt+0xa0d00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r9, [pc, #704] @ ab894 <__cxa_atexit@plt+0x9f3bc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #700] @ ab898 <__cxa_atexit@plt+0x9f3c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b ab5f0 <__cxa_atexit@plt+0x9f118> │ │ │ │ + ldr r9, [pc, #652] @ ab874 <__cxa_atexit@plt+0x9f39c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #648] @ ab878 <__cxa_atexit@plt+0x9f3a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #644] @ ab87c <__cxa_atexit@plt+0x9f3a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr ip, [pc, #636] @ ab880 <__cxa_atexit@plt+0x9f3a8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str r9, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ab82c <__cxa_atexit@plt+0x9f354> │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r1, [r2, #1] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + add sl, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble ab73c <__cxa_atexit@plt+0x9f264> │ │ │ │ + ldr lr, [pc, #640] @ ab8dc <__cxa_atexit@plt+0x9f404> │ │ │ │ + add lr, pc, lr │ │ │ │ + b ab700 <__cxa_atexit@plt+0x9f228> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ab838 <__cxa_atexit@plt+0x9f360> │ │ │ │ + ldr ip, [r2, #1] │ │ │ │ + ldr r0, [r2, #5] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + add lr, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble ab750 <__cxa_atexit@plt+0x9f278> │ │ │ │ + ldr r8, [pc, #556] @ ab8c4 <__cxa_atexit@plt+0x9f3ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #552] @ ab8c8 <__cxa_atexit@plt+0x9f3f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #544] @ ab8cc <__cxa_atexit@plt+0x9f3f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + add r0, r6, #24 │ │ │ │ + stm r0, {r1, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + b ab730 <__cxa_atexit@plt+0x9f258> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ab854 <__cxa_atexit@plt+0x9f37c> │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r1, [r2, #1] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + add sl, r6, #4 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble ab7ac <__cxa_atexit@plt+0x9f2d4> │ │ │ │ + ldr lr, [pc, #436] @ ab8b4 <__cxa_atexit@plt+0x9f3dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #432] @ ab8b8 <__cxa_atexit@plt+0x9f3e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r7, [pc, #424] @ ab8bc <__cxa_atexit@plt+0x9f3e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #64] @ ad230 <__cxa_atexit@plt+0xa0d58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ad228 <__cxa_atexit@plt+0xa0d50> │ │ │ │ - ldr r2, [pc, #36] @ ad234 <__cxa_atexit@plt+0xa0d5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #400] @ ab8d4 <__cxa_atexit@plt+0x9f3fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #396] @ ab8d8 <__cxa_atexit@plt+0x9f400> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b ab7bc <__cxa_atexit@plt+0x9f2e4> │ │ │ │ + ldr sl, [pc, #416] @ ab8f8 <__cxa_atexit@plt+0x9f420> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [pc, #412] @ ab8fc <__cxa_atexit@plt+0x9f424> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #404] @ ab900 <__cxa_atexit@plt+0x9f428> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r8, [pc, #368] @ ab904 <__cxa_atexit@plt+0x9f42c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr lr, [pc, #324] @ ab8e4 <__cxa_atexit@plt+0x9f40c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #320] @ ab8e8 <__cxa_atexit@plt+0x9f410> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b ab7bc <__cxa_atexit@plt+0x9f2e4> │ │ │ │ + ldr lr, [pc, #240] @ ab8a4 <__cxa_atexit@plt+0x9f3cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #236] @ ab8a8 <__cxa_atexit@plt+0x9f3d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #232] @ ab8ac <__cxa_atexit@plt+0x9f3d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #224] @ ab8b0 <__cxa_atexit@plt+0x9f3d8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r7, [pc, #252] @ ab8f4 <__cxa_atexit@plt+0x9f41c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ ad260 <__cxa_atexit@plt+0xa0d88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #132] @ ad2fc <__cxa_atexit@plt+0xa0e24> │ │ │ │ + ldr r7, [pc, #152] @ ab8a0 <__cxa_atexit@plt+0x9f3c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq ad2d8 <__cxa_atexit@plt+0xa0e00> │ │ │ │ - ldr r7, [pc, #108] @ ad300 <__cxa_atexit@plt+0xa0e28> │ │ │ │ + b ab814 <__cxa_atexit@plt+0x9f33c> │ │ │ │ + ldr r7, [pc, #124] @ ab890 <__cxa_atexit@plt+0x9f3b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq ad2e4 <__cxa_atexit@plt+0xa0e0c> │ │ │ │ - ldr r7, [pc, #88] @ ad304 <__cxa_atexit@plt+0xa0e2c> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldr r7, [pc, #172] @ ab8e0 <__cxa_atexit@plt+0x9f408> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq ad2f0 <__cxa_atexit@plt+0xa0e18> │ │ │ │ - ldr r7, [pc, #72] @ ad308 <__cxa_atexit@plt+0xa0e30> │ │ │ │ + b ab85c <__cxa_atexit@plt+0x9f384> │ │ │ │ + ldr r7, [pc, #144] @ ab8d0 <__cxa_atexit@plt+0x9f3f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ + mov r6, #32 │ │ │ │ + b ab860 <__cxa_atexit@plt+0x9f388> │ │ │ │ + ldr r7, [pc, #160] @ ab8f0 <__cxa_atexit@plt+0x9f418> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b ab85c <__cxa_atexit@plt+0x9f384> │ │ │ │ + ldr r7, [pc, #100] @ ab8c0 <__cxa_atexit@plt+0x9f3e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffdf94 │ │ │ │ + @ instruction: 0x01b234d7 │ │ │ │ + mvneq fp, r8, lsl r7 │ │ │ │ + mvneq fp, r0, lsr #12 │ │ │ │ + @ instruction: 0xffffe38c │ │ │ │ + mvneq fp, ip, lsl #15 │ │ │ │ + mvneq fp, r0, lsl #13 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffe400 │ │ │ │ + @ instruction: 0x01b234f5 │ │ │ │ + @ instruction: 0xffffe824 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + @ instruction: 0xffffe678 │ │ │ │ + @ instruction: 0x01b2331e │ │ │ │ + mvneq fp, ip, asr #10 │ │ │ │ + mvneq fp, r4, asr r4 │ │ │ │ + @ instruction: 0xffffeacc │ │ │ │ + mvneq fp, ip, lsl r6 │ │ │ │ + mvneq fp, r0, lsl r5 │ │ │ │ + andeq r0, r0, r0, lsr #7 │ │ │ │ + @ instruction: 0xfffff47c │ │ │ │ + mvneq fp, r4, lsl #13 │ │ │ │ + mvneq fp, r8, ror r5 │ │ │ │ + @ instruction: 0x000002b8 │ │ │ │ + @ instruction: 0xfffff490 │ │ │ │ + @ instruction: 0x01b233a2 │ │ │ │ + @ instruction: 0xfffff918 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffff88c │ │ │ │ + @ instruction: 0x01b23350 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + strexbeq sl, r8, [r9] │ │ │ │ + @ instruction: 0xffffecd4 │ │ │ │ + strheq fp, [r0, #80]! @ 0x50 │ │ │ │ + strheq fp, [r0, #72]! @ 0x48 │ │ │ │ + @ instruction: 0x01b23351 │ │ │ │ + biceq sl, r9, r8, lsr lr │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ab9c4 <__cxa_atexit@plt+0x9f4ec> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble ab984 <__cxa_atexit@plt+0x9f4ac> │ │ │ │ + ldr r8, [pc, #136] @ ab9dc <__cxa_atexit@plt+0x9f504> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #132] @ ab9e0 <__cxa_atexit@plt+0x9f508> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #124] @ ab9e4 <__cxa_atexit@plt+0x9f50c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #88] @ ad378 <__cxa_atexit@plt+0xa0ea0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq ad364 <__cxa_atexit@plt+0xa0e8c> │ │ │ │ - ldr r3, [pc, #64] @ ad37c <__cxa_atexit@plt+0xa0ea4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ad370 <__cxa_atexit@plt+0xa0e98> │ │ │ │ - ldr r3, [pc, #44] @ ad380 <__cxa_atexit@plt+0xa0ea8> │ │ │ │ + ldr sl, [pc, #96] @ ab9ec <__cxa_atexit@plt+0x9f514> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #92] @ ab9f0 <__cxa_atexit@plt+0x9f518> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #88] @ ab9f4 <__cxa_atexit@plt+0x9f51c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #80] @ ab9f8 <__cxa_atexit@plt+0x9f520> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r3, [pc, #28] @ ab9e8 <__cxa_atexit@plt+0x9f510> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + mvneq fp, r8, asr #7 │ │ │ │ + strheq fp, [r0, #44]! @ 0x2c │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0xfffff6a0 │ │ │ │ + @ instruction: 0x01b23164 │ │ │ │ + mvneq fp, r4, ror r3 │ │ │ │ + mvneq fp, ip, ror r2 │ │ │ │ + biceq sl, r9, r4, asr #26 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc abab8 <__cxa_atexit@plt+0x9f5e0> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble aba78 <__cxa_atexit@plt+0x9f5a0> │ │ │ │ + ldr r8, [pc, #136] @ abad0 <__cxa_atexit@plt+0x9f5f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #132] @ abad4 <__cxa_atexit@plt+0x9f5fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #124] @ abad8 <__cxa_atexit@plt+0x9f600> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, #52] @ ad3cc <__cxa_atexit@plt+0xa0ef4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ad3c4 <__cxa_atexit@plt+0xa0eec> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #28] @ ad3d0 <__cxa_atexit@plt+0xa0ef8> │ │ │ │ + ldr sl, [pc, #96] @ abae0 <__cxa_atexit@plt+0x9f608> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #92] @ abae4 <__cxa_atexit@plt+0x9f60c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #88] @ abae8 <__cxa_atexit@plt+0x9f610> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #80] @ abaec <__cxa_atexit@plt+0x9f614> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r3, [pc, #28] @ abadc <__cxa_atexit@plt+0x9f604> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff52c │ │ │ │ + ldrdeq fp, [r0, #36]! @ 0x24 │ │ │ │ + mvneq fp, r8, asr #3 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0xfffff154 │ │ │ │ + @ instruction: 0x01b23066 │ │ │ │ + mvneq fp, r0, lsl #5 │ │ │ │ + mvneq fp, r8, lsl #3 │ │ │ │ + biceq sl, r9, r0, asr ip │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc abbbc <__cxa_atexit@plt+0x9f6e4> │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble abb78 <__cxa_atexit@plt+0x9f6a0> │ │ │ │ + ldr r8, [pc, #148] @ abbd4 <__cxa_atexit@plt+0x9f6fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #144] @ abbd8 <__cxa_atexit@plt+0x9f700> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #136] @ abbdc <__cxa_atexit@plt+0x9f704> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + add r0, r3, #24 │ │ │ │ + stm r0, {r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ ad3fc <__cxa_atexit@plt+0xa0f24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ ad478 <__cxa_atexit@plt+0xa0fa0> │ │ │ │ + ldr ip, [pc, #100] @ abbe4 <__cxa_atexit@plt+0x9f70c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #96] @ abbe8 <__cxa_atexit@plt+0x9f710> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r8, [pc, #88] @ abbec <__cxa_atexit@plt+0x9f714> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + ldr r8, [pc, #56] @ abbf0 <__cxa_atexit@plt+0x9f718> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r3, [pc, #28] @ abbe0 <__cxa_atexit@plt+0x9f708> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ad458 <__cxa_atexit@plt+0xa0f80> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc ad464 <__cxa_atexit@plt+0xa0f8c> │ │ │ │ - ldr r2, [pc, #64] @ ad47c <__cxa_atexit@plt+0xa0fa4> │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffefd4 │ │ │ │ + ldrdeq fp, [r0, #28]! │ │ │ │ + ldrdeq fp, [r0, #0]! │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + @ instruction: 0xffffe8ac │ │ │ │ + mvneq fp, r8, lsl #3 │ │ │ │ + @ instruction: 0x01e0b090 │ │ │ │ + @ instruction: 0x01b22f2d │ │ │ │ + biceq sl, r9, ip, asr #22 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc abcb0 <__cxa_atexit@plt+0x9f7d8> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble abc70 <__cxa_atexit@plt+0x9f798> │ │ │ │ + ldr r8, [pc, #136] @ abcc8 <__cxa_atexit@plt+0x9f7f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #132] @ abccc <__cxa_atexit@plt+0x9f7f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #124] @ abcd0 <__cxa_atexit@plt+0x9f7f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr sl, [pc, #96] @ abcd8 <__cxa_atexit@plt+0x9f800> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #92] @ abcdc <__cxa_atexit@plt+0x9f804> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #88] @ abce0 <__cxa_atexit@plt+0x9f808> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #80] @ abce4 <__cxa_atexit@plt+0x9f80c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r3, [pc, #28] @ abcd4 <__cxa_atexit@plt+0x9f7fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - mvneq r9, r4, asr #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffe58c │ │ │ │ + ldrdeq fp, [r0, #12]! │ │ │ │ + ldrdeq sl, [r0, #240]! @ 0xf0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0xffffe1b4 │ │ │ │ + @ instruction: 0x01b22e5a │ │ │ │ + mvneq fp, r8, lsl #1 │ │ │ │ + strexheq sl, r0, [r0] │ │ │ │ + biceq sl, r9, r8, asr sl │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ad4bc <__cxa_atexit@plt+0xa0fe4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ ad4c8 <__cxa_atexit@plt+0xa0ff0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc abda4 <__cxa_atexit@plt+0x9f8cc> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble abd64 <__cxa_atexit@plt+0x9f88c> │ │ │ │ + ldr r8, [pc, #136] @ abdbc <__cxa_atexit@plt+0x9f8e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #132] @ abdc0 <__cxa_atexit@plt+0x9f8e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #124] @ abdc4 <__cxa_atexit@plt+0x9f8ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr sl, [pc, #96] @ abdcc <__cxa_atexit@plt+0x9f8f4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #92] @ abdd0 <__cxa_atexit@plt+0x9f8f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #88] @ abdd4 <__cxa_atexit@plt+0x9f8fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #80] @ abdd8 <__cxa_atexit@plt+0x9f900> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r3, [pc, #28] @ abdc8 <__cxa_atexit@plt+0x9f8f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r9, r4, asr r8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + @ instruction: 0xffffe040 │ │ │ │ + mvneq sl, r8, ror #31 │ │ │ │ + ldrdeq sl, [r0, #236]! @ 0xec │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0xffffdc68 │ │ │ │ + @ instruction: 0x01b22d5d │ │ │ │ + strexheq sl, r4, [r0] │ │ │ │ + stlexheq sl, ip, [r0] │ │ │ │ + biceq sl, r9, r4, ror #18 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ad518 <__cxa_atexit@plt+0xa1040> │ │ │ │ - ldr r2, [pc, #52] @ ad528 <__cxa_atexit@plt+0xa1050> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ + bcc abe98 <__cxa_atexit@plt+0x9f9c0> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add lr, r3, #4 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble abe58 <__cxa_atexit@plt+0x9f980> │ │ │ │ + ldr r8, [pc, #136] @ abeb0 <__cxa_atexit@plt+0x9f9d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #132] @ abeb4 <__cxa_atexit@plt+0x9f9dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #124] @ abeb8 <__cxa_atexit@plt+0x9f9e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r2, r7, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffab4 │ │ │ │ - ldrdeq r8, [r9, #112] @ 0x70 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ad5d4 <__cxa_atexit@plt+0xa10fc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ad5e0 <__cxa_atexit@plt+0xa1108> │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldm lr, {r0, r1, sl, lr} │ │ │ │ - ldr r3, [r7, #19] │ │ │ │ - stm sp, {r4, fp} │ │ │ │ - sub r4, r6, #9 │ │ │ │ - sub ip, r6, #39 @ 0x27 │ │ │ │ - str r8, [r2, #36] @ 0x24 │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ - str r1, [r2, #44] @ 0x2c │ │ │ │ - ldr fp, [pc, #104] @ ad5f0 <__cxa_atexit@plt+0xa1118> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - add r8, r2, #12 │ │ │ │ - stm r8, {r0, r1, sl, lr} │ │ │ │ - str r3, [r2, #28] │ │ │ │ - ldr r0, [pc, #80] @ ad5f4 <__cxa_atexit@plt+0xa111c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #32] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r4, ip} │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r8, [pc, #52] @ ad5f8 <__cxa_atexit@plt+0xa1120> │ │ │ │ + ldr sl, [pc, #96] @ abec0 <__cxa_atexit@plt+0x9f9e8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #92] @ abec4 <__cxa_atexit@plt+0x9f9ec> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #48] @ ad5fc <__cxa_atexit@plt+0xa1124> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff950 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - biceq r8, r9, r4, lsl r7 │ │ │ │ - biceq r8, r9, r4, asr #11 │ │ │ │ + ldr r2, [pc, #88] @ abec8 <__cxa_atexit@plt+0x9f9f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [pc, #80] @ abecc <__cxa_atexit@plt+0x9f9f4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r3, [pc, #28] @ abebc <__cxa_atexit@plt+0x9f9e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffdaf4 │ │ │ │ + strdeq sl, [r0, #228]! @ 0xe4 │ │ │ │ + mvneq sl, r8, ror #27 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0xffffd71c │ │ │ │ + @ instruction: 0x01b22c5f │ │ │ │ + mvneq sl, r0, lsr #29 │ │ │ │ + mvneq sl, r8, lsr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ad630 <__cxa_atexit@plt+0xa1158> │ │ │ │ + bhi abf20 <__cxa_atexit@plt+0x9fa48> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ ad638 <__cxa_atexit@plt+0xa1160> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ abf28 <__cxa_atexit@plt+0x9fa50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ abf2c <__cxa_atexit@plt+0x9fa54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ abf30 <__cxa_atexit@plt+0x9fa58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 26bf50 <__cxa_atexit@plt+0x25fa78> │ │ │ │ + b 1986194 <__cxa_atexit@plt+0x1979cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, r8, ror r5 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + strheq sl, [r0, #192]! @ 0xc0 │ │ │ │ + mvneq sl, r8, lsr sp │ │ │ │ + mvneq fp, ip, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ad684 <__cxa_atexit@plt+0xa11ac> │ │ │ │ - ldr r1, [pc, #48] @ ad694 <__cxa_atexit@plt+0xa11bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc abf90 <__cxa_atexit@plt+0x9fab8> │ │ │ │ + ldr r2, [pc, #48] @ abfa0 <__cxa_atexit@plt+0x9fac8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ abfa4 <__cxa_atexit@plt+0x9facc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - biceq r8, r9, r4, ror r6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ad73c <__cxa_atexit@plt+0xa1264> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ad748 <__cxa_atexit@plt+0xa1270> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr lr, [r7, #15] │ │ │ │ - ldr r3, [pc, #120] @ ad758 <__cxa_atexit@plt+0xa1280> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r2, #36] @ 0x24 │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, r6, #5 │ │ │ │ - sub ip, r6, #31 │ │ │ │ - stmib r2, {r3, r8} │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r2, #16] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - ldr r3, [pc, #80] @ ad75c <__cxa_atexit@plt+0xa1284> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {fp, ip} │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r8, [pc, #52] @ ad760 <__cxa_atexit@plt+0xa1288> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #48] @ ad764 <__cxa_atexit@plt+0xa128c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x01b22b4f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc abff0 <__cxa_atexit@plt+0x9fb18> │ │ │ │ + ldr r1, [pc, #52] @ ac000 <__cxa_atexit@plt+0x9fb28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ ac004 <__cxa_atexit@plt+0x9fb2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x01c98594 │ │ │ │ - biceq r8, r9, ip, asr r4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mvneq sl, r4, asr sp │ │ │ │ + mvneq sl, r4, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r0, r6 │ │ │ │ - sub r1, r5, #8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi ad800 <__cxa_atexit@plt+0xa1328> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ad808 <__cxa_atexit@plt+0xa1330> │ │ │ │ - ldr ip, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r3, [pc, #156] @ ad848 <__cxa_atexit@plt+0xa1370> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [r5] │ │ │ │ - stmib r0, {r3, sl} │ │ │ │ - add r0, r0, #12 │ │ │ │ - stm r0, {r8, r9, lr} │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - str r2, [r5] │ │ │ │ - sub r3, r5, #24 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ad820 <__cxa_atexit@plt+0xa1348> │ │ │ │ - ldr r3, [pc, #124] @ ad858 <__cxa_atexit@plt+0xa1380> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #120] @ ad85c <__cxa_atexit@plt+0xa1384> │ │ │ │ + bhi ac068 <__cxa_atexit@plt+0x9fb90> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ac074 <__cxa_atexit@plt+0x9fb9c> │ │ │ │ + ldr r2, [pc, #76] @ ac084 <__cxa_atexit@plt+0x9fbac> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r3, r2, #1 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - mov r6, r0 │ │ │ │ - b ad810 <__cxa_atexit@plt+0xa1338> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #60] @ ad854 <__cxa_atexit@plt+0xa137c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, #72] @ ac088 <__cxa_atexit@plt+0x9fbb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ ac08c <__cxa_atexit@plt+0x9fbb4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #36] @ ad84c <__cxa_atexit@plt+0xa1374> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #32] @ ad850 <__cxa_atexit@plt+0xa1378> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, ip │ │ │ │ - ldr sl, [sp] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0x01c98294 │ │ │ │ - biceq r8, r9, r8, lsr #6 │ │ │ │ - biceq r8, r9, r0, lsl r5 │ │ │ │ - @ instruction: 0xffff75a0 │ │ │ │ - ldrdeq r8, [r9, #40] @ 0x28 │ │ │ │ - strheq r8, [r9, #76] @ 0x4c │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ad8a8 <__cxa_atexit@plt+0xa13d0> │ │ │ │ - ldr r7, [pc, #52] @ ad8bc <__cxa_atexit@plt+0xa13e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq ad89c <__cxa_atexit@plt+0xa13c4> │ │ │ │ - mov r7, r8 │ │ │ │ - b ad8d0 <__cxa_atexit@plt+0xa13f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + mvneq sl, r4, ror #22 │ │ │ │ + @ instruction: 0x01b22a73 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ac0f4 <__cxa_atexit@plt+0x9fc1c> │ │ │ │ + ldr r2, [pc, #76] @ ac104 <__cxa_atexit@plt+0x9fc2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ ac108 <__cxa_atexit@plt+0x9fc30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ ac10c <__cxa_atexit@plt+0x9fc34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ad8c0 <__cxa_atexit@plt+0xa13e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq r8, r9, r8, lsl #9 │ │ │ │ - biceq r8, r9, ip, asr r4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r0, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ad968 <__cxa_atexit@plt+0xa1490> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ad970 <__cxa_atexit@plt+0xa1498> │ │ │ │ - ldr ip, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r3, [pc, #156] @ ad9b0 <__cxa_atexit@plt+0xa14d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [r1, #12] │ │ │ │ - stmib r0, {r3, sl} │ │ │ │ - add r0, r0, #12 │ │ │ │ - stm r0, {r8, r9, lr} │ │ │ │ - stmib r1, {r7, r9} │ │ │ │ - str r2, [r1, #12] │ │ │ │ - sub r3, r1, #12 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + mvneq sl, r4, ror #24 │ │ │ │ + mvneq sl, ip, asr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ad98c <__cxa_atexit@plt+0xa14b4> │ │ │ │ - ldr r5, [pc, #124] @ ad9c0 <__cxa_atexit@plt+0xa14e8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #120] @ ad9c4 <__cxa_atexit@plt+0xa14ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #1 │ │ │ │ - str ip, [r1, #-4] │ │ │ │ - ldr r2, [sp] │ │ │ │ - stm r1, {r2, r5} │ │ │ │ - str r3, [r1, #-8]! │ │ │ │ - mov r5, r1 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - mov r6, r0 │ │ │ │ - b ad978 <__cxa_atexit@plt+0xa14a0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #56] @ ad9bc <__cxa_atexit@plt+0xa14e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi ac160 <__cxa_atexit@plt+0x9fc88> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ ac168 <__cxa_atexit@plt+0x9fc90> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ ac16c <__cxa_atexit@plt+0x9fc94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ ac170 <__cxa_atexit@plt+0x9fc98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1986194 <__cxa_atexit@plt+0x1979cbc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ ad9b4 <__cxa_atexit@plt+0xa14dc> │ │ │ │ + mvneq sl, r0, ror sl │ │ │ │ + strdeq sl, [r0, #168]! @ 0xa8 │ │ │ │ + strdeq sl, [r0, #220]! @ 0xdc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ac1d0 <__cxa_atexit@plt+0x9fcf8> │ │ │ │ + ldr r2, [pc, #48] @ ac1e0 <__cxa_atexit@plt+0x9fd08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ ac1e4 <__cxa_atexit@plt+0x9fd0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #28] @ ad9b8 <__cxa_atexit@plt+0xa14e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r3, #1 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, ip │ │ │ │ - ldr sl, [sp] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - biceq r8, r9, r8, lsr #2 │ │ │ │ - strheq r8, [r9, #28] │ │ │ │ - biceq r8, r9, r4, lsr #7 │ │ │ │ - biceq r8, r9, r8, ror r1 │ │ │ │ - @ instruction: 0xffff7430 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x01b22919 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ac230 <__cxa_atexit@plt+0x9fd58> │ │ │ │ + ldr r1, [pc, #52] @ ac240 <__cxa_atexit@plt+0x9fd68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ ac244 <__cxa_atexit@plt+0x9fd6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mvneq sl, r4, lsl fp │ │ │ │ + mvneq sl, r4, lsl #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ada50 <__cxa_atexit@plt+0xa1578> │ │ │ │ - ldr r2, [pc, #136] @ ada6c <__cxa_atexit@plt+0xa1594> │ │ │ │ + bhi ac2a8 <__cxa_atexit@plt+0x9fdd0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ac2b4 <__cxa_atexit@plt+0x9fddc> │ │ │ │ + ldr r2, [pc, #76] @ ac2c4 <__cxa_atexit@plt+0x9fdec> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ ada70 <__cxa_atexit@plt+0xa1598> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ada44 <__cxa_atexit@plt+0xa156c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ada58 <__cxa_atexit@plt+0xa1580> │ │ │ │ - ldr r3, [pc, #88] @ ada74 <__cxa_atexit@plt+0xa159c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ ada78 <__cxa_atexit@plt+0xa15a0> │ │ │ │ + ldr r1, [pc, #72] @ ac2c8 <__cxa_atexit@plt+0x9fdf0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ ac2cc <__cxa_atexit@plt+0x9fdf4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvneq r9, ip, lsr #3 │ │ │ │ - mvneq r9, ip, asr #3 │ │ │ │ - ldrdeq r9, [r0, #32]! │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + mvneq sl, r4, lsr #18 │ │ │ │ + @ instruction: 0x01b2283d │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc adac4 <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r2, [pc, #48] @ adad0 <__cxa_atexit@plt+0xa15f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ adad4 <__cxa_atexit@plt+0xa15fc> │ │ │ │ + bcc ac334 <__cxa_atexit@plt+0x9fe5c> │ │ │ │ + ldr r2, [pc, #76] @ ac344 <__cxa_atexit@plt+0x9fe6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ ac348 <__cxa_atexit@plt+0x9fe70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ ac34c <__cxa_atexit@plt+0x9fe74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r9, r8, asr #2 │ │ │ │ - mvneq r9, ip, asr #4 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + mvneq sl, r4, lsr #20 │ │ │ │ + mvneq sl, ip, lsl #18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ac3a0 <__cxa_atexit@plt+0x9fec8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ ac3a8 <__cxa_atexit@plt+0x9fed0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ ac3ac <__cxa_atexit@plt+0x9fed4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ ac3b0 <__cxa_atexit@plt+0x9fed8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1986194 <__cxa_atexit@plt+0x1979cbc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq sl, r0, lsr r8 │ │ │ │ + strheq sl, [r0, #136]! @ 0x88 │ │ │ │ + strheq sl, [r0, #188]! @ 0xbc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r2, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ac410 <__cxa_atexit@plt+0x9ff38> │ │ │ │ + ldr r2, [pc, #48] @ ac420 <__cxa_atexit@plt+0x9ff48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ ac424 <__cxa_atexit@plt+0x9ff4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x01b226e2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc adb20 <__cxa_atexit@plt+0xa1648> │ │ │ │ - ldr r1, [pc, #48] @ adb34 <__cxa_atexit@plt+0xa165c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ac470 <__cxa_atexit@plt+0x9ff98> │ │ │ │ + ldr r1, [pc, #52] @ ac480 <__cxa_atexit@plt+0x9ffa8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ ac484 <__cxa_atexit@plt+0x9ffac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - biceq r8, r9, r0, asr r1 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov ip, r9 │ │ │ │ + ldrdeq sl, [r0, #132]! @ 0x84 │ │ │ │ + mvneq sl, r4, asr #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi adbc8 <__cxa_atexit@plt+0xa16f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc adbd0 <__cxa_atexit@plt+0xa16f8> │ │ │ │ - ldr r1, [pc, #112] @ adbe8 <__cxa_atexit@plt+0xa1710> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #108] @ adbec <__cxa_atexit@plt+0xa1714> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - str sl, [r5] │ │ │ │ - str r1, [r9, #24]! │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str r1, [r9, #4] │ │ │ │ - sub r1, r6, #23 │ │ │ │ - ldr r2, [pc, #80] @ adbf0 <__cxa_atexit@plt+0xa1718> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #76] @ adbf4 <__cxa_atexit@plt+0xa171c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #-20] @ 0xffffffec │ │ │ │ - str r0, [r9, #-16] │ │ │ │ - str r8, [r9, #-12] │ │ │ │ - str r2, [r9, #-8] │ │ │ │ - str r1, [r9, #-4] │ │ │ │ - mov r8, lr │ │ │ │ - mov sl, ip │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r9 │ │ │ │ - b adbd8 <__cxa_atexit@plt+0xa1700> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, ip │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - biceq r8, r9, r4, lsl r1 │ │ │ │ - strheq r9, [r0, #72]! @ 0x48 │ │ │ │ - mvneq r9, r0, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi adc28 <__cxa_atexit@plt+0xa1750> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ adc30 <__cxa_atexit@plt+0xa1758> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi ac4e8 <__cxa_atexit@plt+0xa0010> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ac4f4 <__cxa_atexit@plt+0xa001c> │ │ │ │ + ldr r2, [pc, #76] @ ac504 <__cxa_atexit@plt+0xa002c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ ac508 <__cxa_atexit@plt+0xa0030> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ ac50c <__cxa_atexit@plt+0xa0034> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r0, lsl #31 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi adce8 <__cxa_atexit@plt+0xa1810> │ │ │ │ - ldr lr, [pc, #160] @ adcf4 <__cxa_atexit@plt+0xa181c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ adcf8 <__cxa_atexit@plt+0xa1820> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq adcd0 <__cxa_atexit@plt+0xa17f8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ adcfc <__cxa_atexit@plt+0xa1824> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq adcdc <__cxa_atexit@plt+0xa1804> │ │ │ │ - mov r7, r3 │ │ │ │ - b add4c <__cxa_atexit@plt+0xa1874> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r8, r8, lsr #30 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ add40 <__cxa_atexit@plt+0xa1868> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq add38 <__cxa_atexit@plt+0xa1860> │ │ │ │ - b add4c <__cxa_atexit@plt+0xa1874> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne adde8 <__cxa_atexit@plt+0xa1910> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc addf4 <__cxa_atexit@plt+0xa191c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge add8c <__cxa_atexit@plt+0xa18b4> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne adde8 <__cxa_atexit@plt+0xa1910> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt add80 <__cxa_atexit@plt+0xa18a8> │ │ │ │ - bne adde8 <__cxa_atexit@plt+0xa1910> │ │ │ │ - ldr r1, [pc, #88] @ ade04 <__cxa_atexit@plt+0xa192c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ ade08 <__cxa_atexit@plt+0xa1930> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - mvneq r8, r4, asr #30 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + mvneq sl, r4, ror #13 │ │ │ │ + @ instruction: 0x01b22606 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ade78 <__cxa_atexit@plt+0xa19a0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ ade88 <__cxa_atexit@plt+0xa19b0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ + bcc ac574 <__cxa_atexit@plt+0xa009c> │ │ │ │ + ldr r2, [pc, #76] @ ac584 <__cxa_atexit@plt+0xa00ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ ac588 <__cxa_atexit@plt+0xa00b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ ac58c <__cxa_atexit@plt+0xa00b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + mvneq sl, r4, ror #15 │ │ │ │ + mvneq sl, ip, asr #13 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi adebc <__cxa_atexit@plt+0xa19e4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ adec4 <__cxa_atexit@plt+0xa19ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi ac5e0 <__cxa_atexit@plt+0xa0108> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ ac5e8 <__cxa_atexit@plt+0xa0110> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ ac5ec <__cxa_atexit@plt+0xa0114> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ ac5f0 <__cxa_atexit@plt+0xa0118> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b 1986194 <__cxa_atexit@plt+0x1979cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, ip, ror #25 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi adf7c <__cxa_atexit@plt+0xa1aa4> │ │ │ │ - ldr lr, [pc, #160] @ adf88 <__cxa_atexit@plt+0xa1ab0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ adf8c <__cxa_atexit@plt+0xa1ab4> │ │ │ │ + strdeq sl, [r0, #80]! @ 0x50 │ │ │ │ + mvneq sl, r8, ror r6 │ │ │ │ + mvneq sl, ip, ror r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ac644 <__cxa_atexit@plt+0xa016c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ ac64c <__cxa_atexit@plt+0xa0174> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ ac650 <__cxa_atexit@plt+0xa0178> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq adf64 <__cxa_atexit@plt+0xa1a8c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ adf90 <__cxa_atexit@plt+0xa1ab8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq adf70 <__cxa_atexit@plt+0xa1a98> │ │ │ │ - mov r7, r3 │ │ │ │ - b adfe0 <__cxa_atexit@plt+0xa1b08> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ ac654 <__cxa_atexit@plt+0xa017c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1986194 <__cxa_atexit@plt+0x1979cbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01e08c94 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ adfd4 <__cxa_atexit@plt+0xa1afc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq adfcc <__cxa_atexit@plt+0xa1af4> │ │ │ │ - b adfe0 <__cxa_atexit@plt+0xa1b08> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ae07c <__cxa_atexit@plt+0xa1ba4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc ae088 <__cxa_atexit@plt+0xa1bb0> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge ae020 <__cxa_atexit@plt+0xa1b48> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne ae07c <__cxa_atexit@plt+0xa1ba4> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt ae014 <__cxa_atexit@plt+0xa1b3c> │ │ │ │ - bne ae07c <__cxa_atexit@plt+0xa1ba4> │ │ │ │ - ldr r1, [pc, #88] @ ae098 <__cxa_atexit@plt+0xa1bc0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ ae09c <__cxa_atexit@plt+0xa1bc4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + mvneq sl, ip, lsl #11 │ │ │ │ + mvneq sl, r4, lsl r6 │ │ │ │ + mvneq sl, r8, lsl r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ac68c <__cxa_atexit@plt+0xa01b4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ ac694 <__cxa_atexit@plt+0xa01bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - strheq r8, [r0, #192]! @ 0xc0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mvneq sl, r8, lsr #10 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ae118 <__cxa_atexit@plt+0xa1c40> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ ae128 <__cxa_atexit@plt+0xa1c50> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc ac6fc <__cxa_atexit@plt+0xa0224> │ │ │ │ + ldr r1, [pc, #80] @ ac70c <__cxa_atexit@plt+0xa0234> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ ac710 <__cxa_atexit@plt+0xa0238> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ ac714 <__cxa_atexit@plt+0xa023c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq r7, r9, ip, asr fp │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ae1dc <__cxa_atexit@plt+0xa1d04> │ │ │ │ - ldr lr, [pc, #148] @ ae1e4 <__cxa_atexit@plt+0xa1d0c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - ldr r2, [r7, #17] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str ip, [r7, #16] │ │ │ │ - add lr, r7, #20 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq ae1c4 <__cxa_atexit@plt+0xa1cec> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ ae1e8 <__cxa_atexit@plt+0xa1d10> │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0x01e0a998 │ │ │ │ + mvneq sl, r4, asr #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ac768 <__cxa_atexit@plt+0xa0290> │ │ │ │ + ldr r2, [pc, #56] @ ac778 <__cxa_atexit@plt+0xa02a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae1d4 <__cxa_atexit@plt+0xa1cfc> │ │ │ │ - b ae244 <__cxa_atexit@plt+0xa1d6c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ ac77c <__cxa_atexit@plt+0xa02a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r7, r9, r0, lsr #21 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ ae234 <__cxa_atexit@plt+0xa1d5c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae22c <__cxa_atexit@plt+0xa1d54> │ │ │ │ - b ae244 <__cxa_atexit@plt+0xa1d6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r7, r9, r4, asr sl │ │ │ │ - andeq r0, r0, fp, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r1, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - and r6, r7, #3 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr fp, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, lr} │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - cmp r6, #2 │ │ │ │ - bne ae3a4 <__cxa_atexit@plt+0xa1ecc> │ │ │ │ - str ip, [sp, #24] │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ - str ip, [sp, #20] │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc ae420 <__cxa_atexit@plt+0xa1f48> │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr ip, [r1, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str sl, [sp, #16] │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr fp, [r2, #12] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - ldr r4, [pc, #444] @ ae47c <__cxa_atexit@plt+0xa1fa4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r9, #36] @ 0x24 │ │ │ │ - str ip, [r9, #40] @ 0x28 │ │ │ │ - str r1, [r9, #44] @ 0x2c │ │ │ │ - str r8, [r9, #48] @ 0x30 │ │ │ │ - str r7, [r9, #52] @ 0x34 │ │ │ │ - str lr, [r9, #56] @ 0x38 │ │ │ │ - str fp, [r9, #60] @ 0x3c │ │ │ │ - str sl, [r9, #64] @ 0x40 │ │ │ │ - ldr r4, [pc, #408] @ ae480 <__cxa_atexit@plt+0xa1fa8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - stmib r9, {r4, ip} │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r8, [r9, #16] │ │ │ │ - ldr r8, [sp] │ │ │ │ - ldr lr, [sp, #8] │ │ │ │ - str r7, [r9, #20] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - str fp, [r9, #28] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - str sl, [r9, #32] │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - sub r7, r6, #59 @ 0x3b │ │ │ │ - sub r1, r6, #25 │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - str r1, [r2, #40] @ 0x28 │ │ │ │ - str r7, [r2, #44] @ 0x2c │ │ │ │ - add r2, r2, #32 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0x01b22395 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi ae464 <__cxa_atexit@plt+0xa1f8c> │ │ │ │ - add r6, r9, #92 @ 0x5c │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ae45c <__cxa_atexit@plt+0xa1f84> │ │ │ │ - ldr r4, [pc, #324] @ ae494 <__cxa_atexit@plt+0xa1fbc> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r1, [pc, #320] @ ae498 <__cxa_atexit@plt+0xa1fc0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r5, [r7, #4] │ │ │ │ - str ip, [r2] │ │ │ │ - str r4, [r9, #88]! @ 0x58 │ │ │ │ - sub r4, r6, #11 │ │ │ │ - str r4, [r9, #4] │ │ │ │ - sub r0, r6, #23 │ │ │ │ - ldr r4, [pc, #288] @ ae49c <__cxa_atexit@plt+0xa1fc4> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - ldr r3, [pc, #284] @ ae4a0 <__cxa_atexit@plt+0xa1fc8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - sub ip, r9, #20 │ │ │ │ - stm ip, {r3, r5, r8} │ │ │ │ - str r4, [r9, #-8] │ │ │ │ - str r0, [r9, #-4] │ │ │ │ - mov r4, lr │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - str lr, [r2, #40] @ 0x28 │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ - add r2, r2, #32 │ │ │ │ - cmp ip, r2 │ │ │ │ - bhi ae438 <__cxa_atexit@plt+0xa1f60> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ae440 <__cxa_atexit@plt+0xa1f68> │ │ │ │ - ldr r5, [pc, #176] @ ae484 <__cxa_atexit@plt+0xa1fac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr lr, [pc, #172] @ ae488 <__cxa_atexit@plt+0xa1fb0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - str fp, [r2] │ │ │ │ - str r5, [r9, #24]! │ │ │ │ - sub r5, r6, #11 │ │ │ │ - str r5, [r9, #4] │ │ │ │ - sub r5, r6, #23 │ │ │ │ - ldr r0, [pc, #144] @ ae48c <__cxa_atexit@plt+0xa1fb4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #140] @ ae490 <__cxa_atexit@plt+0xa1fb8> │ │ │ │ + bhi ac7e4 <__cxa_atexit@plt+0xa030c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ac7f0 <__cxa_atexit@plt+0xa0318> │ │ │ │ + ldr r1, [pc, #80] @ ac800 <__cxa_atexit@plt+0xa0328> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - sub fp, r9, #20 │ │ │ │ - stm fp, {r1, r3, r8} │ │ │ │ - stmdb r9, {r0, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, lr │ │ │ │ - mov fp, ip │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r7, #64 @ 0x40 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ ac804 <__cxa_atexit@plt+0xa032c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ ac808 <__cxa_atexit@plt+0xa0330> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b ae448 <__cxa_atexit@plt+0xa1f70> │ │ │ │ - mov r3, #28 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, fp │ │ │ │ - mov fp, ip │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [lr, #828] @ 0x33c │ │ │ │ - ldr r0, [lr, #-8] │ │ │ │ - mov r4, lr │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, ip │ │ │ │ + strdeq sl, [r0, #52]! @ 0x34 │ │ │ │ + mvneq sl, r4, ror #10 │ │ │ │ + mvneq sl, r4, asr r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ac870 <__cxa_atexit@plt+0xa0398> │ │ │ │ + ldr r2, [pc, #80] @ ac880 <__cxa_atexit@plt+0xa03a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ ac884 <__cxa_atexit@plt+0xa03ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ ac888 <__cxa_atexit@plt+0xa03b0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - @ instruction: 0xfffff70c │ │ │ │ - strheq r7, [r9, #136] @ 0x88 │ │ │ │ - mvneq r8, ip, asr ip │ │ │ │ - mvneq r8, r4, asr #15 │ │ │ │ - @ instruction: 0xfffff790 │ │ │ │ - biceq r7, r9, ip, lsr r9 │ │ │ │ - ldrdeq r8, [r0, #204]! @ 0xcc │ │ │ │ - mvneq r8, r4, asr #16 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + mvneq sl, r4, lsr #16 │ │ │ │ + ldrdeq sl, [r0, #48]! @ 0x30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ae4d4 <__cxa_atexit@plt+0xa1ffc> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ ae4dc <__cxa_atexit@plt+0xa2004> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi ac8f4 <__cxa_atexit@plt+0xa041c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ac900 <__cxa_atexit@plt+0xa0428> │ │ │ │ + ldr r2, [pc, #84] @ ac910 <__cxa_atexit@plt+0xa0438> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ ac914 <__cxa_atexit@plt+0xa043c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ ac918 <__cxa_atexit@plt+0xa0440> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r0, #100]! @ 0x64 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ae594 <__cxa_atexit@plt+0xa20bc> │ │ │ │ - ldr lr, [pc, #160] @ ae5a0 <__cxa_atexit@plt+0xa20c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ ae5a4 <__cxa_atexit@plt+0xa20cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae57c <__cxa_atexit@plt+0xa20a4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ ae5a8 <__cxa_atexit@plt+0xa20d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq ae588 <__cxa_atexit@plt+0xa20b0> │ │ │ │ - mov r7, r3 │ │ │ │ - b ae5f8 <__cxa_atexit@plt+0xa2120> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r8, ip, ror r6 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + mvneq sl, r0, ror #5 │ │ │ │ + @ instruction: 0x01b22209 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ac988 <__cxa_atexit@plt+0xa04b0> │ │ │ │ + ldr lr, [pc, #84] @ ac998 <__cxa_atexit@plt+0xa04c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ ac99c <__cxa_atexit@plt+0xa04c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ ae5ec <__cxa_atexit@plt+0xa2114> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae5e4 <__cxa_atexit@plt+0xa210c> │ │ │ │ - b ae5f8 <__cxa_atexit@plt+0xa2120> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ae694 <__cxa_atexit@plt+0xa21bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc ae6a0 <__cxa_atexit@plt+0xa21c8> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge ae638 <__cxa_atexit@plt+0xa2160> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ ac9a0 <__cxa_atexit@plt+0xa04c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - bne ae694 <__cxa_atexit@plt+0xa21bc> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt ae62c <__cxa_atexit@plt+0xa2154> │ │ │ │ - bne ae694 <__cxa_atexit@plt+0xa21bc> │ │ │ │ - ldr r1, [pc, #88] @ ae6b0 <__cxa_atexit@plt+0xa21d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ ae6b4 <__cxa_atexit@plt+0xa21dc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + ldrdeq sl, [r0, #56]! @ 0x38 │ │ │ │ + strheq sl, [r0, #44]! @ 0x2c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ac9f4 <__cxa_atexit@plt+0xa051c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ ac9fc <__cxa_atexit@plt+0xa0524> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ aca00 <__cxa_atexit@plt+0xa0528> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ aca04 <__cxa_atexit@plt+0xa052c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1986194 <__cxa_atexit@plt+0x1979cbc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01e08698 │ │ │ │ + ldrdeq sl, [r0, #28]! │ │ │ │ + mvneq sl, r4, ror #4 │ │ │ │ + mvneq sl, r8, ror #10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc aca64 <__cxa_atexit@plt+0xa058c> │ │ │ │ + ldr r2, [pc, #48] @ aca74 <__cxa_atexit@plt+0xa059c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ aca78 <__cxa_atexit@plt+0xa05a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x01b220a2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ae724 <__cxa_atexit@plt+0xa224c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ ae734 <__cxa_atexit@plt+0xa225c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ + bcc acac4 <__cxa_atexit@plt+0xa05ec> │ │ │ │ + ldr r1, [pc, #52] @ acad4 <__cxa_atexit@plt+0xa05fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ acad8 <__cxa_atexit@plt+0xa0600> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mvneq sl, r0, lsl #5 │ │ │ │ + mvneq sl, r0, ror r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ae768 <__cxa_atexit@plt+0xa2290> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ ae770 <__cxa_atexit@plt+0xa2298> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi acb3c <__cxa_atexit@plt+0xa0664> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc acb48 <__cxa_atexit@plt+0xa0670> │ │ │ │ + ldr r2, [pc, #76] @ acb58 <__cxa_atexit@plt+0xa0680> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ acb5c <__cxa_atexit@plt+0xa0684> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ acb60 <__cxa_atexit@plt+0xa0688> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, r0, asr #8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ae828 <__cxa_atexit@plt+0xa2350> │ │ │ │ - ldr lr, [pc, #160] @ ae834 <__cxa_atexit@plt+0xa235c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ ae838 <__cxa_atexit@plt+0xa2360> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae810 <__cxa_atexit@plt+0xa2338> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ ae83c <__cxa_atexit@plt+0xa2364> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq ae81c <__cxa_atexit@plt+0xa2344> │ │ │ │ - mov r7, r3 │ │ │ │ - b ae88c <__cxa_atexit@plt+0xa23b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r8, r8, ror #7 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ ae880 <__cxa_atexit@plt+0xa23a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ae878 <__cxa_atexit@plt+0xa23a0> │ │ │ │ - b ae88c <__cxa_atexit@plt+0xa23b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ae928 <__cxa_atexit@plt+0xa2450> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc ae934 <__cxa_atexit@plt+0xa245c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge ae8cc <__cxa_atexit@plt+0xa23f4> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne ae928 <__cxa_atexit@plt+0xa2450> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt ae8c0 <__cxa_atexit@plt+0xa23e8> │ │ │ │ - bne ae928 <__cxa_atexit@plt+0xa2450> │ │ │ │ - ldr r1, [pc, #88] @ ae944 <__cxa_atexit@plt+0xa246c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ ae948 <__cxa_atexit@plt+0xa2470> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - mvneq r8, r4, lsl #8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0x01e0a090 │ │ │ │ + @ instruction: 0x01b21fc6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ae9c4 <__cxa_atexit@plt+0xa24ec> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ ae9d4 <__cxa_atexit@plt+0xa24fc> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - strheq r7, [r9, #32] │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aea74 <__cxa_atexit@plt+0xa259c> │ │ │ │ - ldr r3, [pc, #128] @ aea7c <__cxa_atexit@plt+0xa25a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r7, {r0, r2} │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq aea5c <__cxa_atexit@plt+0xa2584> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ aea80 <__cxa_atexit@plt+0xa25a8> │ │ │ │ + bcc acbc8 <__cxa_atexit@plt+0xa06f0> │ │ │ │ + ldr r2, [pc, #76] @ acbd8 <__cxa_atexit@plt+0xa0700> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq aea6c <__cxa_atexit@plt+0xa2594> │ │ │ │ - b aeadc <__cxa_atexit@plt+0xa2604> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #72] @ acbdc <__cxa_atexit@plt+0xa0704> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ acbe0 <__cxa_atexit@plt+0xa0708> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r7, r9, r8, lsl #4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ aeacc <__cxa_atexit@plt+0xa25f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq aeac4 <__cxa_atexit@plt+0xa25ec> │ │ │ │ - b aeadc <__cxa_atexit@plt+0xa2604> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + @ instruction: 0x01e0a190 │ │ │ │ + mvneq sl, r8, ror r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi acc34 <__cxa_atexit@plt+0xa075c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ acc3c <__cxa_atexit@plt+0xa0764> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ acc40 <__cxa_atexit@plt+0xa0768> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ acc44 <__cxa_atexit@plt+0xa076c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1986194 <__cxa_atexit@plt+0x1979cbc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strheq r7, [r9, #28] │ │ │ │ - andeq r0, r0, r9, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ + strexheq r9, ip, [r0] │ │ │ │ + mvneq sl, r4, lsr #32 │ │ │ │ + mvneq sl, r8, lsr #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - and r6, r1, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne aec20 <__cxa_atexit@plt+0xa2748> │ │ │ │ - str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc aec98 <__cxa_atexit@plt+0xa27c0> │ │ │ │ - stm sp, {r3, r8} │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr lr, [r1, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - ldr r3, [pc, #444] @ aecec <__cxa_atexit@plt+0xa2814> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str sl, [sp, #8] │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr r8, [r2, #12] │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [r2, #16] │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - str lr, [r9, #40] @ 0x28 │ │ │ │ - str r1, [r9, #44] @ 0x2c │ │ │ │ - str ip, [r9, #48] @ 0x30 │ │ │ │ - str fp, [r9, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r9, #56] @ 0x38 │ │ │ │ - str r8, [r9, #60] @ 0x3c │ │ │ │ - str sl, [r9, #64] @ 0x40 │ │ │ │ - ldr r3, [pc, #380] @ aecf0 <__cxa_atexit@plt+0xa2818> │ │ │ │ + bcc acca4 <__cxa_atexit@plt+0xa07cc> │ │ │ │ + ldr r2, [pc, #48] @ accb4 <__cxa_atexit@plt+0xa07dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ accb8 <__cxa_atexit@plt+0xa07e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r9, {r3, lr} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - str ip, [r9, #16] │ │ │ │ - str fp, [r9, #20] │ │ │ │ - mov fp, r7 │ │ │ │ - add lr, r9, #24 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - sub r1, r6, #59 @ 0x3b │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str r0, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - add r2, r2, #24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bhi aecd4 <__cxa_atexit@plt+0xa27fc> │ │ │ │ - add r6, r9, #92 @ 0x5c │ │ │ │ - ldr r7, [sp] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc aeccc <__cxa_atexit@plt+0xa27f4> │ │ │ │ - ldr r0, [pc, #316] @ aed04 <__cxa_atexit@plt+0xa282c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #312] @ aed08 <__cxa_atexit@plt+0xa2830> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r5, [r7, #4] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r2] │ │ │ │ - str r0, [r9, #88]! @ 0x58 │ │ │ │ - sub r3, r6, #11 │ │ │ │ - str r3, [r9, #4] │ │ │ │ - sub r1, r6, #23 │ │ │ │ - ldr r3, [pc, #276] @ aed0c <__cxa_atexit@plt+0xa2834> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [pc, #272] @ aed10 <__cxa_atexit@plt+0xa2838> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r9, #-20] @ 0xffffffec │ │ │ │ - str r5, [r9, #-16] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [r9, #-12] │ │ │ │ - str r3, [r9, #-8] │ │ │ │ - str r1, [r9, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r3, [r2, #32] │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - add r2, r2, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi aecac <__cxa_atexit@plt+0xa27d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc aecb4 <__cxa_atexit@plt+0xa27dc> │ │ │ │ - ldr r5, [pc, #168] @ aecf4 <__cxa_atexit@plt+0xa281c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr lr, [pc, #164] @ aecf8 <__cxa_atexit@plt+0xa2820> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - str r5, [r9, #24]! │ │ │ │ - sub r5, r6, #11 │ │ │ │ - str r5, [r9, #4] │ │ │ │ - sub r5, r6, #23 │ │ │ │ - ldr r3, [pc, #136] @ aecfc <__cxa_atexit@plt+0xa2824> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #132] @ aed00 <__cxa_atexit@plt+0xa2828> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r9, #-20] @ 0xffffffec │ │ │ │ - str r0, [r9, #-16] │ │ │ │ - str r8, [r9, #-12] │ │ │ │ - stmdb r9, {r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, lr │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r7, #64 @ 0x40 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b aecbc <__cxa_atexit@plt+0xa27e4> │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - mov r9, sl │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffb4c │ │ │ │ - @ instruction: 0xffffee94 │ │ │ │ - biceq r7, r9, r0, asr #32 │ │ │ │ - mvneq r8, r4, ror #7 │ │ │ │ - mvneq r7, ip, asr #30 │ │ │ │ - @ instruction: 0xffffef18 │ │ │ │ - biceq r7, r9, r4, asr #1 │ │ │ │ - mvneq r8, r0, ror #8 │ │ │ │ - mvneq r7, r8, asr #31 │ │ │ │ - biceq r7, r9, r0, lsr #32 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov ip, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc aed94 <__cxa_atexit@plt+0xa28bc> │ │ │ │ - ldm r5, {r0, r1} │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - sub r8, r6, #33 @ 0x21 │ │ │ │ - str sl, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r8, [pc, #80] @ aeda8 <__cxa_atexit@plt+0xa28d0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #68] @ aedac <__cxa_atexit@plt+0xa28d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r2, #4] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r9, sl} │ │ │ │ - str r3, [r2, #20] │ │ │ │ - add lr, r2, #24 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - sub sl, r6, #9 │ │ │ │ - ldr r8, [pc, #36] @ aedb0 <__cxa_atexit@plt+0xa28d8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, ip │ │ │ │ - b 28d854 <__cxa_atexit@plt+0x28137c> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - @ instruction: 0xfffff3d0 │ │ │ │ - biceq r6, r9, ip, lsr #31 │ │ │ │ - strexbeq r6, r4, [r9] │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi aee38 <__cxa_atexit@plt+0xa2960> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc aee40 <__cxa_atexit@plt+0xa2968> │ │ │ │ - ldr r1, [pc, #100] @ aee58 <__cxa_atexit@plt+0xa2980> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #96] @ aee5c <__cxa_atexit@plt+0xa2984> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #92] @ aee60 <__cxa_atexit@plt+0xa2988> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - str sl, [r5] │ │ │ │ - str r1, [r9, #16]! │ │ │ │ - sub r1, r6, #22 │ │ │ │ - str r1, [r9, #4] │ │ │ │ - ldr r1, [pc, #68] @ aee64 <__cxa_atexit@plt+0xa298c> │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x01b21e6c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc acd04 <__cxa_atexit@plt+0xa082c> │ │ │ │ + ldr r1, [pc, #52] @ acd14 <__cxa_atexit@plt+0xa083c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r9, {r1, r2, r8} │ │ │ │ - str r9, [r9, #12] │ │ │ │ - str r0, [r9, #8]! │ │ │ │ - mov r8, lr │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r9 │ │ │ │ - b aee48 <__cxa_atexit@plt+0xa2970> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ acd18 <__cxa_atexit@plt+0xa0840> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffed50 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - biceq r6, r9, ip, asr #27 │ │ │ │ - strdeq r7, [r0, #220]! @ 0xdc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mvneq sl, r0, asr #32 │ │ │ │ + mvneq r9, r0, lsr pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi aee98 <__cxa_atexit@plt+0xa29c0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ aeea0 <__cxa_atexit@plt+0xa29c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi acd7c <__cxa_atexit@plt+0xa08a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc acd88 <__cxa_atexit@plt+0xa08b0> │ │ │ │ + ldr r2, [pc, #76] @ acd98 <__cxa_atexit@plt+0xa08c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ acd9c <__cxa_atexit@plt+0xa08c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ acda0 <__cxa_atexit@plt+0xa08c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, r0, lsl sp │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aef58 <__cxa_atexit@plt+0xa2a80> │ │ │ │ - ldr lr, [pc, #160] @ aef64 <__cxa_atexit@plt+0xa2a8c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ aef68 <__cxa_atexit@plt+0xa2a90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq aef40 <__cxa_atexit@plt+0xa2a68> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ aef6c <__cxa_atexit@plt+0xa2a94> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq aef4c <__cxa_atexit@plt+0xa2a74> │ │ │ │ - mov r7, r3 │ │ │ │ - b aefbc <__cxa_atexit@plt+0xa2ae4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - strheq r7, [r0, #200]! @ 0xc8 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ aefb0 <__cxa_atexit@plt+0xa2ad8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq aefa8 <__cxa_atexit@plt+0xa2ad0> │ │ │ │ - b aefbc <__cxa_atexit@plt+0xa2ae4> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne af058 <__cxa_atexit@plt+0xa2b80> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc af064 <__cxa_atexit@plt+0xa2b8c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge aeffc <__cxa_atexit@plt+0xa2b24> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne af058 <__cxa_atexit@plt+0xa2b80> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt aeff0 <__cxa_atexit@plt+0xa2b18> │ │ │ │ - bne af058 <__cxa_atexit@plt+0xa2b80> │ │ │ │ - ldr r1, [pc, #88] @ af074 <__cxa_atexit@plt+0xa2b9c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ af078 <__cxa_atexit@plt+0xa2ba0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq r7, [r0, #196]! @ 0xc4 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + mvneq r9, r0, asr lr │ │ │ │ + @ instruction: 0x01b21d90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc af0e8 <__cxa_atexit@plt+0xa2c10> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ af0f8 <__cxa_atexit@plt+0xa2c20> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + bcc ace08 <__cxa_atexit@plt+0xa0930> │ │ │ │ + ldr r2, [pc, #76] @ ace18 <__cxa_atexit@plt+0xa0940> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ ace1c <__cxa_atexit@plt+0xa0944> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ ace20 <__cxa_atexit@plt+0xa0948> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi af12c <__cxa_atexit@plt+0xa2c54> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ af134 <__cxa_atexit@plt+0xa2c5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mvneq r7, ip, ror sl │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + mvneq r9, r0, asr pc │ │ │ │ + mvneq r9, r8, lsr lr │ │ │ │ + andeq r0, r3, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi af1ec <__cxa_atexit@plt+0xa2d14> │ │ │ │ - ldr lr, [pc, #160] @ af1f8 <__cxa_atexit@plt+0xa2d20> │ │ │ │ + bhi ad0dc <__cxa_atexit@plt+0xa0c04> │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq acec4 <__cxa_atexit@plt+0xa09ec> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne acf10 <__cxa_atexit@plt+0xa0a38> │ │ │ │ + bic r7, sl, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + cmp r7, #3 │ │ │ │ + beq acfc0 <__cxa_atexit@plt+0xa0ae8> │ │ │ │ + cmp r7, #4 │ │ │ │ + beq acf74 <__cxa_atexit@plt+0xa0a9c> │ │ │ │ + cmp r7, #5 │ │ │ │ + bne ad03c <__cxa_atexit@plt+0xa0b64> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ad140 <__cxa_atexit@plt+0xa0c68> │ │ │ │ + ldr r1, [pc, #804] @ ad1b8 <__cxa_atexit@plt+0xa0ce0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble ad0b4 <__cxa_atexit@plt+0xa0bdc> │ │ │ │ + ldr r1, [pc, #768] @ ad1c0 <__cxa_atexit@plt+0xa0ce8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ad0c8 <__cxa_atexit@plt+0xa0bf0> │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc ad0ec <__cxa_atexit@plt+0xa0c14> │ │ │ │ + ldr r7, [pc, #664] @ ad178 <__cxa_atexit@plt+0xa0ca0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [sl, #2] │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble acf5c <__cxa_atexit@plt+0xa0a84> │ │ │ │ + ldr r1, [pc, #628] @ ad180 <__cxa_atexit@plt+0xa0ca8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ad0c8 <__cxa_atexit@plt+0xa0bf0> │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc ad0f8 <__cxa_atexit@plt+0xa0c20> │ │ │ │ + ldr r7, [pc, #572] @ ad168 <__cxa_atexit@plt+0xa0c90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [sl, #3] │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble acf68 <__cxa_atexit@plt+0xa0a90> │ │ │ │ + ldr r1, [pc, #536] @ ad170 <__cxa_atexit@plt+0xa0c98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ad0c8 <__cxa_atexit@plt+0xa0bf0> │ │ │ │ + ldr r1, [pc, #536] @ ad17c <__cxa_atexit@plt+0xa0ca4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ad0c8 <__cxa_atexit@plt+0xa0bf0> │ │ │ │ + ldr r1, [pc, #508] @ ad16c <__cxa_atexit@plt+0xa0c94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ad0c8 <__cxa_atexit@plt+0xa0bf0> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ad118 <__cxa_atexit@plt+0xa0c40> │ │ │ │ + ldr r1, [pc, #536] @ ad1a8 <__cxa_atexit@plt+0xa0cd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble ad088 <__cxa_atexit@plt+0xa0bb0> │ │ │ │ + ldr r1, [pc, #500] @ ad1b0 <__cxa_atexit@plt+0xa0cd8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ad0c8 <__cxa_atexit@plt+0xa0bf0> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc ad124 <__cxa_atexit@plt+0xa0c4c> │ │ │ │ + ldr r1, [pc, #444] @ ad198 <__cxa_atexit@plt+0xa0cc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #440] @ ad19c <__cxa_atexit@plt+0xa0cc4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ af1fc <__cxa_atexit@plt+0xa2d24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq af1d4 <__cxa_atexit@plt+0xa2cfc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ af200 <__cxa_atexit@plt+0xa2d28> │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r8, [r2, #24] │ │ │ │ + str r7, [r2, #28] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + mov r1, r2 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + sub r7, r9, #7 │ │ │ │ + cmp r3, #10 │ │ │ │ + ble ad094 <__cxa_atexit@plt+0xa0bbc> │ │ │ │ + ldr r3, [pc, #380] @ ad1a0 <__cxa_atexit@plt+0xa0cc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ad14c <__cxa_atexit@plt+0xa0c74> │ │ │ │ + ldr r1, [pc, #304] @ ad188 <__cxa_atexit@plt+0xa0cb0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq af1e0 <__cxa_atexit@plt+0xa2d08> │ │ │ │ - mov r7, r3 │ │ │ │ - b af250 <__cxa_atexit@plt+0xa2d78> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble ad0c0 <__cxa_atexit@plt+0xa0be8> │ │ │ │ + ldr r1, [pc, #268] @ ad190 <__cxa_atexit@plt+0xa0cb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ad0c8 <__cxa_atexit@plt+0xa0bf0> │ │ │ │ + ldr r1, [pc, #284] @ ad1ac <__cxa_atexit@plt+0xa0cd4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ad0c8 <__cxa_atexit@plt+0xa0bf0> │ │ │ │ + ldr r3, [pc, #304] @ ad1cc <__cxa_atexit@plt+0xa0cf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [pc, #256] @ ad1bc <__cxa_atexit@plt+0xa0ce4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ad0c8 <__cxa_atexit@plt+0xa0bf0> │ │ │ │ + ldr r1, [pc, #196] @ ad18c <__cxa_atexit@plt+0xa0cb4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #228] @ ad1c8 <__cxa_atexit@plt+0xa0cf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r7, r4, lsr #20 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + ldr r7, [pc, #144] @ ad184 <__cxa_atexit@plt+0xa0cac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b ad100 <__cxa_atexit@plt+0xa0c28> │ │ │ │ + ldr r7, [pc, #116] @ ad174 <__cxa_atexit@plt+0xa0c9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldr r6, [pc, #148] @ ad1b4 <__cxa_atexit@plt+0xa0cdc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b ad154 <__cxa_atexit@plt+0xa0c7c> │ │ │ │ + ldr r6, [pc, #120] @ ad1a4 <__cxa_atexit@plt+0xa0ccc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + mov r6, r9 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldr r6, [pc, #124] @ ad1c4 <__cxa_atexit@plt+0xa0cec> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b ad154 <__cxa_atexit@plt+0xa0c7c> │ │ │ │ + ldr r6, [pc, #64] @ ad194 <__cxa_atexit@plt+0xa0cbc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffefa8 │ │ │ │ + @ instruction: 0xffffefe0 │ │ │ │ + @ instruction: 0xfffff140 │ │ │ │ + andeq r0, r0, r4, lsl r4 │ │ │ │ + @ instruction: 0xfffff234 │ │ │ │ + @ instruction: 0xfffff22c │ │ │ │ + @ instruction: 0xfffff3cc │ │ │ │ + andeq r0, r0, r4, lsl #7 │ │ │ │ + @ instruction: 0xfffff2fc │ │ │ │ + @ instruction: 0xfffff308 │ │ │ │ + @ instruction: 0xfffff494 │ │ │ │ + andeq r0, r0, r8, lsl #5 │ │ │ │ + @ instruction: 0xfffff5b8 │ │ │ │ + @ instruction: 0xfffff614 │ │ │ │ + @ instruction: 0xfffff900 │ │ │ │ + andeq r0, r0, r0, ror #3 │ │ │ │ + @ instruction: 0xfffffa18 │ │ │ │ + @ instruction: 0xfffff994 │ │ │ │ + @ instruction: 0xfffffbb0 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + @ instruction: 0xfffffba8 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strheq r9, [r9, #100] @ 0x64 │ │ │ │ + @ instruction: 0xfffff684 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ af244 <__cxa_atexit@plt+0xa2d6c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq af23c <__cxa_atexit@plt+0xa2d64> │ │ │ │ - b af250 <__cxa_atexit@plt+0xa2d78> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ad244 <__cxa_atexit@plt+0xa0d6c> │ │ │ │ + ldr lr, [pc, #100] @ ad25c <__cxa_atexit@plt+0xa0d84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble ad22c <__cxa_atexit@plt+0xa0d54> │ │ │ │ + ldr r1, [pc, #60] @ ad264 <__cxa_atexit@plt+0xa0d8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ad234 <__cxa_atexit@plt+0xa0d5c> │ │ │ │ + ldr r1, [pc, #44] @ ad260 <__cxa_atexit@plt+0xa0d88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ + ldr r3, [pc, #28] @ ad268 <__cxa_atexit@plt+0xa0d90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff9f0 │ │ │ │ + @ instruction: 0xfffffa30 │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne af2ec <__cxa_atexit@plt+0xa2e14> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc af2f8 <__cxa_atexit@plt+0xa2e20> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge af290 <__cxa_atexit@plt+0xa2db8> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne af2ec <__cxa_atexit@plt+0xa2e14> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt af284 <__cxa_atexit@plt+0xa2dac> │ │ │ │ - bne af2ec <__cxa_atexit@plt+0xa2e14> │ │ │ │ - ldr r1, [pc, #88] @ af308 <__cxa_atexit@plt+0xa2e30> │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ad2e0 <__cxa_atexit@plt+0xa0e08> │ │ │ │ + ldr lr, [pc, #100] @ ad2f8 <__cxa_atexit@plt+0xa0e20> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble ad2c8 <__cxa_atexit@plt+0xa0df0> │ │ │ │ + ldr r1, [pc, #60] @ ad300 <__cxa_atexit@plt+0xa0e28> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ af30c <__cxa_atexit@plt+0xa2e34> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + b ad2d0 <__cxa_atexit@plt+0xa0df8> │ │ │ │ + ldr r1, [pc, #44] @ ad2fc <__cxa_atexit@plt+0xa0e24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + ldr r3, [pc, #28] @ ad304 <__cxa_atexit@plt+0xa0e2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - mvneq r7, r0, asr #20 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc af388 <__cxa_atexit@plt+0xa2eb0> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ af398 <__cxa_atexit@plt+0xa2ec0> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ + @ instruction: 0xfffff714 │ │ │ │ + @ instruction: 0xfffff754 │ │ │ │ + @ instruction: 0xfffff8a8 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ad3ac <__cxa_atexit@plt+0xa0ed4> │ │ │ │ + ldr r8, [pc, #148] @ ad3c4 <__cxa_atexit@plt+0xa0eec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #144] @ ad3c8 <__cxa_atexit@plt+0xa0ef0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldmib r5, {r1, r9} │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq r6, r9, ip, lsr #19 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi af448 <__cxa_atexit@plt+0xa2f70> │ │ │ │ - ldr lr, [pc, #144] @ af450 <__cxa_atexit@plt+0xa2f78> │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r9, #10 │ │ │ │ + ble ad390 <__cxa_atexit@plt+0xa0eb8> │ │ │ │ + ldr lr, [pc, #80] @ ad3cc <__cxa_atexit@plt+0xa0ef4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - ldr r2, [r7, #17] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str ip, [r7, #12] │ │ │ │ - add lr, r7, #16 │ │ │ │ - stm lr, {r2, r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq af430 <__cxa_atexit@plt+0xa2f58> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ af454 <__cxa_atexit@plt+0xa2f7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq af440 <__cxa_atexit@plt+0xa2f68> │ │ │ │ - b af4b0 <__cxa_atexit@plt+0xa2fd8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r6, [r9, #132] @ 0x84 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ af4a0 <__cxa_atexit@plt+0xa2fc8> │ │ │ │ + ldr lr, [pc, #60] @ ad3d4 <__cxa_atexit@plt+0xa0efc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq af498 <__cxa_atexit@plt+0xa2fc0> │ │ │ │ - b af4b0 <__cxa_atexit@plt+0xa2fd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r6, r9, r8, lsr #17 │ │ │ │ - andeq r0, r0, fp, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r1, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r5, #36]! @ 0x24 │ │ │ │ - and r6, r1, #3 │ │ │ │ - ldr fp, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-12] │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - cmp r6, #2 │ │ │ │ - bne af618 <__cxa_atexit@plt+0xa3140> │ │ │ │ - str ip, [sp, #24] │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ - str ip, [sp, #20] │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc af694 <__cxa_atexit@plt+0xa31bc> │ │ │ │ - str r8, [sp, #8] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr ip, [r1, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str sl, [sp, #16] │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr fp, [r2, #12] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r3, [pc, #448] @ af6f4 <__cxa_atexit@plt+0xa321c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - str ip, [r9, #40] @ 0x28 │ │ │ │ - str r1, [r9, #44] @ 0x2c │ │ │ │ - str r8, [r9, #48] @ 0x30 │ │ │ │ - str r7, [r9, #52] @ 0x34 │ │ │ │ - str lr, [r9, #56] @ 0x38 │ │ │ │ - str fp, [r9, #60] @ 0x3c │ │ │ │ - str sl, [r9, #64] @ 0x40 │ │ │ │ - mov lr, r0 │ │ │ │ - ldr r0, [pc, #408] @ af6f8 <__cxa_atexit@plt+0xa3220> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r9, {r0, ip} │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r8, [r9, #16] │ │ │ │ - ldr r1, [sp] │ │ │ │ - str r7, [r9, #20] │ │ │ │ - str r4, [r9, #24] │ │ │ │ - str fp, [r9, #28] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - str sl, [r9, #32] │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - sub r7, r6, #59 @ 0x3b │ │ │ │ - sub r3, r6, #25 │ │ │ │ + ldr r0, [r5] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ - str r7, [r2, #44] @ 0x2c │ │ │ │ - add r2, r2, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi af6d8 <__cxa_atexit@plt+0xa3200> │ │ │ │ - add r6, r9, #92 @ 0x5c │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc af6d0 <__cxa_atexit@plt+0xa31f8> │ │ │ │ - ldr r3, [pc, #328] @ af70c <__cxa_atexit@plt+0xa3234> │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ ad3d0 <__cxa_atexit@plt+0xa0ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r5, [pc, #324] @ af710 <__cxa_atexit@plt+0xa3238> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #320] @ af714 <__cxa_atexit@plt+0xa323c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r4, [r7, #4] │ │ │ │ - str ip, [r2] │ │ │ │ - str r3, [r9, #80]! @ 0x50 │ │ │ │ - sub r3, r6, #22 │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldr r3, [pc, #292] @ af718 <__cxa_atexit@plt+0xa3240> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #-12] │ │ │ │ - str r4, [r9, #-8] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r4, [r9, #-4] │ │ │ │ - str r9, [r9, #12] │ │ │ │ - str r5, [r9, #8]! │ │ │ │ - mov r4, r1 │ │ │ │ - mov r5, r2 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str lr, [r2, #40] @ 0x28 │ │ │ │ - str r3, [r2, #44] @ 0x2c │ │ │ │ - add r2, r2, #32 │ │ │ │ - cmp ip, r2 │ │ │ │ - bhi af6ac <__cxa_atexit@plt+0xa31d4> │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff264 │ │ │ │ + @ instruction: 0xfffff2c0 │ │ │ │ + @ instruction: 0xfffff5a8 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + @ instruction: 0xfffff388 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc af6b4 <__cxa_atexit@plt+0xa31dc> │ │ │ │ - ldr r5, [pc, #180] @ af6fc <__cxa_atexit@plt+0xa3224> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #176] @ af700 <__cxa_atexit@plt+0xa3228> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #172] @ af704 <__cxa_atexit@plt+0xa322c> │ │ │ │ + bcc ad44c <__cxa_atexit@plt+0xa0f74> │ │ │ │ + ldr lr, [pc, #100] @ ad464 <__cxa_atexit@plt+0xa0f8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble ad434 <__cxa_atexit@plt+0xa0f5c> │ │ │ │ + ldr r1, [pc, #60] @ ad46c <__cxa_atexit@plt+0xa0f94> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - str fp, [r2] │ │ │ │ - str r5, [r9, #16]! │ │ │ │ - sub r5, r6, #22 │ │ │ │ - str r5, [r9, #4] │ │ │ │ - ldr r5, [pc, #148] @ af708 <__cxa_atexit@plt+0xa3230> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r9, #-12] │ │ │ │ - stmdb r9, {r0, r8} │ │ │ │ - str r9, [r9, #12] │ │ │ │ - str r3, [r9, #8]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov fp, ip │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r7, #64 @ 0x40 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b af6bc <__cxa_atexit@plt+0xa31e4> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, fp │ │ │ │ - mov fp, ip │ │ │ │ - bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r1, #828] @ 0x33c │ │ │ │ - ldr r0, [r1, #-8] │ │ │ │ - mov r4, r1 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, ip │ │ │ │ + b ad43c <__cxa_atexit@plt+0xa0f64> │ │ │ │ + ldr r1, [pc, #44] @ ad468 <__cxa_atexit@plt+0xa0f90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0xfffffb24 │ │ │ │ - @ instruction: 0xffffe4fc │ │ │ │ - @ instruction: 0xfffff6d0 │ │ │ │ - biceq r6, r9, r8, ror r5 │ │ │ │ - mvneq r7, r8, lsr #11 │ │ │ │ - @ instruction: 0xffffe580 │ │ │ │ - @ instruction: 0xfffff754 │ │ │ │ - strdeq r6, [r9, #92] @ 0x5c │ │ │ │ - mvneq r7, r8, lsr #12 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi af74c <__cxa_atexit@plt+0xa3274> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ af754 <__cxa_atexit@plt+0xa327c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #28] @ ad470 <__cxa_atexit@plt+0xa0f98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffef54 │ │ │ │ + @ instruction: 0xffffef94 │ │ │ │ + @ instruction: 0xfffff0e8 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ad4e8 <__cxa_atexit@plt+0xa1010> │ │ │ │ + ldr lr, [pc, #100] @ ad500 <__cxa_atexit@plt+0xa1028> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble ad4d0 <__cxa_atexit@plt+0xa0ff8> │ │ │ │ + ldr r1, [pc, #60] @ ad508 <__cxa_atexit@plt+0xa1030> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ad4d8 <__cxa_atexit@plt+0xa1000> │ │ │ │ + ldr r1, [pc, #44] @ ad504 <__cxa_atexit@plt+0xa102c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, ip, asr r4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi af80c <__cxa_atexit@plt+0xa3334> │ │ │ │ - ldr lr, [pc, #160] @ af818 <__cxa_atexit@plt+0xa3340> │ │ │ │ + ldr r3, [pc, #28] @ ad50c <__cxa_atexit@plt+0xa1034> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffec78 │ │ │ │ + @ instruction: 0xffffecb8 │ │ │ │ + @ instruction: 0xffffee0c │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ad584 <__cxa_atexit@plt+0xa10ac> │ │ │ │ + ldr lr, [pc, #100] @ ad59c <__cxa_atexit@plt+0xa10c4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ af81c <__cxa_atexit@plt+0xa3344> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq af7f4 <__cxa_atexit@plt+0xa331c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ af820 <__cxa_atexit@plt+0xa3348> │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble ad56c <__cxa_atexit@plt+0xa1094> │ │ │ │ + ldr r1, [pc, #60] @ ad5a4 <__cxa_atexit@plt+0xa10cc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq af800 <__cxa_atexit@plt+0xa3328> │ │ │ │ - mov r7, r3 │ │ │ │ - b af870 <__cxa_atexit@plt+0xa3398> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + b ad574 <__cxa_atexit@plt+0xa109c> │ │ │ │ + ldr r1, [pc, #44] @ ad5a0 <__cxa_atexit@plt+0xa10c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [pc, #28] @ ad5a8 <__cxa_atexit@plt+0xa10d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffe99c │ │ │ │ + @ instruction: 0xffffe9dc │ │ │ │ + @ instruction: 0xffffeb30 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ad620 <__cxa_atexit@plt+0xa1148> │ │ │ │ + ldr r3, [pc, #100] @ ad630 <__cxa_atexit@plt+0xa1158> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ad600 <__cxa_atexit@plt+0xa1128> │ │ │ │ + ldr r3, [pc, #84] @ ad634 <__cxa_atexit@plt+0xa115c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq ad610 <__cxa_atexit@plt+0xa1138> │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + b ace30 <__cxa_atexit@plt+0xa0958> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r7, r4, lsl #8 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ af864 <__cxa_atexit@plt+0xa338c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq af85c <__cxa_atexit@plt+0xa3384> │ │ │ │ - b af870 <__cxa_atexit@plt+0xa3398> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ ad638 <__cxa_atexit@plt+0xa1160> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + biceq r9, r9, r4, ror r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne af90c <__cxa_atexit@plt+0xa3434> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc af918 <__cxa_atexit@plt+0xa3440> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge af8b0 <__cxa_atexit@plt+0xa33d8> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne af90c <__cxa_atexit@plt+0xa3434> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt af8a4 <__cxa_atexit@plt+0xa33cc> │ │ │ │ - bne af90c <__cxa_atexit@plt+0xa3434> │ │ │ │ - ldr r1, [pc, #88] @ af928 <__cxa_atexit@plt+0xa3450> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ af92c <__cxa_atexit@plt+0xa3454> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r3, [pc, #48] @ ad67c <__cxa_atexit@plt+0xa11a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq ad670 <__cxa_atexit@plt+0xa1198> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b ace30 <__cxa_atexit@plt+0xa0958> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - mvneq r7, r0, lsr #8 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b ace30 <__cxa_atexit@plt+0xa0958> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc af99c <__cxa_atexit@plt+0xa34c4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ af9ac <__cxa_atexit@plt+0xa34d4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi af9e0 <__cxa_atexit@plt+0xa3508> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ af9e8 <__cxa_atexit@plt+0xa3510> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi ad6e8 <__cxa_atexit@plt+0xa1210> │ │ │ │ + ldr r2, [pc, #56] @ ad6f4 <__cxa_atexit@plt+0xa121c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq ad6d8 <__cxa_atexit@plt+0xa1200> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + mov r9, #0 │ │ │ │ + b ace30 <__cxa_atexit@plt+0xa0958> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mvneq r7, r8, asr #3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi afaa0 <__cxa_atexit@plt+0xa35c8> │ │ │ │ - ldr lr, [pc, #160] @ afaac <__cxa_atexit@plt+0xa35d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ afab0 <__cxa_atexit@plt+0xa35d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq afa88 <__cxa_atexit@plt+0xa35b0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ afab4 <__cxa_atexit@plt+0xa35dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq afa94 <__cxa_atexit@plt+0xa35bc> │ │ │ │ - mov r7, r3 │ │ │ │ - b afb04 <__cxa_atexit@plt+0xa362c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r7, r0, ror r1 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ afaf8 <__cxa_atexit@plt+0xa3620> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq afaf0 <__cxa_atexit@plt+0xa3618> │ │ │ │ - b afb04 <__cxa_atexit@plt+0xa362c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne afba0 <__cxa_atexit@plt+0xa36c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc afbac <__cxa_atexit@plt+0xa36d4> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge afb44 <__cxa_atexit@plt+0xa366c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne afba0 <__cxa_atexit@plt+0xa36c8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt afb38 <__cxa_atexit@plt+0xa3660> │ │ │ │ - bne afba0 <__cxa_atexit@plt+0xa36c8> │ │ │ │ - ldr r1, [pc, #88] @ afbbc <__cxa_atexit@plt+0xa36e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ afbc0 <__cxa_atexit@plt+0xa36e8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - mvneq r7, ip, lsl #3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + b ace30 <__cxa_atexit@plt+0xa0958> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc afc3c <__cxa_atexit@plt+0xa3764> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ afc4c <__cxa_atexit@plt+0xa3774> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + bcc ad748 <__cxa_atexit@plt+0xa1270> │ │ │ │ + ldr r2, [pc, #36] @ ad760 <__cxa_atexit@plt+0xa1288> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + ldr r7, [pc, #20] @ ad764 <__cxa_atexit@plt+0xa128c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - strdeq r6, [r9, #8] │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi afcf0 <__cxa_atexit@plt+0xa3818> │ │ │ │ - ldr r3, [pc, #132] @ afcf8 <__cxa_atexit@plt+0xa3820> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + biceq r9, r9, r0, asr r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ad7d0 <__cxa_atexit@plt+0xa12f8> │ │ │ │ + ldr r7, [pc, #88] @ ad7e8 <__cxa_atexit@plt+0xa1310> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ tst sl, #3 │ │ │ │ - beq afcd8 <__cxa_atexit@plt+0xa3800> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ afcfc <__cxa_atexit@plt+0xa3824> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq afce8 <__cxa_atexit@plt+0xa3810> │ │ │ │ - b afd58 <__cxa_atexit@plt+0xa3880> │ │ │ │ + beq ad7c4 <__cxa_atexit@plt+0xa12ec> │ │ │ │ + ldr r7, [pc, #72] @ ad7ec <__cxa_atexit@plt+0xa1314> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + ldr r7, [pc, #64] @ ad7f0 <__cxa_atexit@plt+0xa1318> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + mov r9, #0 │ │ │ │ + b ace30 <__cxa_atexit@plt+0xa0958> │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ad7f4 <__cxa_atexit@plt+0xa131c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r6, r9, ip, asr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ afd48 <__cxa_atexit@plt+0xa3870> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq afd40 <__cxa_atexit@plt+0xa3868> │ │ │ │ - b afd58 <__cxa_atexit@plt+0xa3880> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r6, r9, r0 │ │ │ │ - andeq r0, r0, r9, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r5, #28]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - and r6, r1, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne afe9c <__cxa_atexit@plt+0xa39c4> │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc aff14 <__cxa_atexit@plt+0xa3a3c> │ │ │ │ - stm sp, {r3, r8} │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr lr, [r1, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - ldr r3, [pc, #444] @ aff68 <__cxa_atexit@plt+0xa3a90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str sl, [sp, #8] │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr r8, [r2, #12] │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [r2, #16] │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - str lr, [r9, #40] @ 0x28 │ │ │ │ - str r1, [r9, #44] @ 0x2c │ │ │ │ - str ip, [r9, #48] @ 0x30 │ │ │ │ - str fp, [r9, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r9, #56] @ 0x38 │ │ │ │ - str r8, [r9, #60] @ 0x3c │ │ │ │ - str sl, [r9, #64] @ 0x40 │ │ │ │ - ldr r3, [pc, #380] @ aff6c <__cxa_atexit@plt+0xa3a94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r9, {r3, lr} │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str ip, [r9, #16] │ │ │ │ - str fp, [r9, #20] │ │ │ │ - mov fp, r7 │ │ │ │ - add lr, r9, #24 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - sub r1, r6, #59 @ 0x3b │ │ │ │ - sub r7, r6, #25 │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str r7, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - add r2, r2, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi aff50 <__cxa_atexit@plt+0xa3a78> │ │ │ │ - add r6, r9, #92 @ 0x5c │ │ │ │ - ldr r7, [sp] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc aff48 <__cxa_atexit@plt+0xa3a70> │ │ │ │ - ldr r0, [pc, #312] @ aff80 <__cxa_atexit@plt+0xa3aa8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r5, [pc, #308] @ aff84 <__cxa_atexit@plt+0xa3aac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #304] @ aff88 <__cxa_atexit@plt+0xa3ab0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r2] │ │ │ │ - str r0, [r9, #80]! @ 0x50 │ │ │ │ - sub r3, r6, #22 │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldr r3, [pc, #272] @ aff8c <__cxa_atexit@plt+0xa3ab4> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + mvneq r9, r8, ror #8 │ │ │ │ + mvneq r9, r0, asr #8 │ │ │ │ + biceq r8, r9, ip, asr #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ ad82c <__cxa_atexit@plt+0xa1354> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #-12] │ │ │ │ - str r1, [r9, #-8] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r9, #-4] │ │ │ │ - str r9, [r9, #12] │ │ │ │ - str r5, [r9, #8]! │ │ │ │ - mov r5, r2 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str r3, [r2, #32] │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - add r2, r2, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi aff28 <__cxa_atexit@plt+0xa3a50> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc aff30 <__cxa_atexit@plt+0xa3a58> │ │ │ │ - ldr r5, [pc, #164] @ aff70 <__cxa_atexit@plt+0xa3a98> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #160] @ aff74 <__cxa_atexit@plt+0xa3a9c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #156] @ aff78 <__cxa_atexit@plt+0xa3aa0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - str r5, [r9, #16]! │ │ │ │ - sub r3, r6, #22 │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldr r3, [pc, #132] @ aff7c <__cxa_atexit@plt+0xa3aa4> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ ad830 <__cxa_atexit@plt+0xa1358> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #-12] │ │ │ │ - stmdb r9, {r1, r8} │ │ │ │ - str r9, [r9, #12] │ │ │ │ - str r0, [r9, #8]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, lr │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r7, #64 @ 0x40 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b aff38 <__cxa_atexit@plt+0xa3a60> │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + b ace30 <__cxa_atexit@plt+0xa0958> │ │ │ │ + mvneq r9, r4, lsl #8 │ │ │ │ + ldrdeq r9, [r0, #60]! @ 0x3c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ad874 <__cxa_atexit@plt+0xa139c> │ │ │ │ + ldr r2, [pc, #36] @ ad88c <__cxa_atexit@plt+0xa13b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + ldr r7, [pc, #20] @ ad890 <__cxa_atexit@plt+0xa13b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + biceq r8, r9, r4, lsr #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ad8fc <__cxa_atexit@plt+0xa1424> │ │ │ │ + ldr r3, [pc, #84] @ ad910 <__cxa_atexit@plt+0xa1438> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq ad8ec <__cxa_atexit@plt+0xa1414> │ │ │ │ + ldr r3, [pc, #68] @ ad914 <__cxa_atexit@plt+0xa143c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #60] @ ad918 <__cxa_atexit@plt+0xa1440> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b ace30 <__cxa_atexit@plt+0xa0958> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ ad91c <__cxa_atexit@plt+0xa1444> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ mov r9, sl │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - @ instruction: 0xfffffb48 │ │ │ │ - @ instruction: 0xffffdc78 │ │ │ │ - @ instruction: 0xffffee4c │ │ │ │ - strdeq r5, [r9, #196] @ 0xc4 │ │ │ │ - mvneq r6, r4, lsr #26 │ │ │ │ - @ instruction: 0xffffdcfc │ │ │ │ - @ instruction: 0xffffeed0 │ │ │ │ - biceq r5, r9, r8, ror sp │ │ │ │ - mvneq r6, r0, lsr #27 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + mvneq r9, r0, lsr #6 │ │ │ │ + mvneq r9, r0, lsr r3 │ │ │ │ + biceq r8, r9, r0, lsr #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b ad5b8 <__cxa_atexit@plt+0xa10e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b0014 <__cxa_atexit@plt+0xa3b3c> │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r2, [pc, #112] @ b002c <__cxa_atexit@plt+0xa3b54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldm r5, {r0, r1, r7} │ │ │ │ - sub lr, r6, #33 @ 0x21 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr lr, [pc, #92] @ b0030 <__cxa_atexit@plt+0xa3b58> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r2, [pc, #84] @ b0034 <__cxa_atexit@plt+0xa3b5c> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ad9b4 <__cxa_atexit@plt+0xa14dc> │ │ │ │ + ldr sl, [pc, #104] @ ad9cc <__cxa_atexit@plt+0xa14f4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #100] @ ad9d0 <__cxa_atexit@plt+0xa14f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - add r1, r3, #20 │ │ │ │ - stm r1, {r0, r3, r7, lr} │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - sub sl, r6, #9 │ │ │ │ - mov r7, ip │ │ │ │ - ldr r8, [pc, #40] @ b0038 <__cxa_atexit@plt+0xa3b60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - ldr r7, [pc, #32] @ b003c <__cxa_atexit@plt+0xa3b64> │ │ │ │ + ldr r9, [pc, #96] @ ad9d4 <__cxa_atexit@plt+0xa14fc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #92] @ ad9d8 <__cxa_atexit@plt+0xa1500> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #34 @ 0x22 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + stmib r7, {r2, r8, sl} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str lr, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ ad9dc <__cxa_atexit@plt+0xa1504> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffee04 │ │ │ │ - @ instruction: 0xfffffc88 │ │ │ │ - @ instruction: 0xfffff3c8 │ │ │ │ - biceq r5, r9, r8, ror #22 │ │ │ │ - biceq r5, r9, r8, asr #26 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b0070 <__cxa_atexit@plt+0xa3b98> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ b0078 <__cxa_atexit@plt+0xa3ba0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + mvneq r9, ip, lsl r6 │ │ │ │ + biceq r8, r9, ip, ror #27 │ │ │ │ + biceq r8, r9, r4, lsr #27 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ada34 <__cxa_atexit@plt+0xa155c> │ │ │ │ + ldr r3, [pc, #64] @ ada44 <__cxa_atexit@plt+0xa156c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq ada24 <__cxa_atexit@plt+0xa154c> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, #0 │ │ │ │ + b ab48c <__cxa_atexit@plt+0x9efb4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r8, lsr fp │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + ldr r7, [pc, #12] @ ada48 <__cxa_atexit@plt+0xa1570> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + biceq r8, r9, r0, ror sp │ │ │ │ + biceq r8, r9, ip, lsr sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b ab48c <__cxa_atexit@plt+0x9efb4> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b0130 <__cxa_atexit@plt+0xa3c58> │ │ │ │ - ldr lr, [pc, #160] @ b013c <__cxa_atexit@plt+0xa3c64> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ b0140 <__cxa_atexit@plt+0xa3c68> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ + bhi adab0 <__cxa_atexit@plt+0xa15d8> │ │ │ │ + ldr r7, [pc, #52] @ adac0 <__cxa_atexit@plt+0xa15e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq adaa4 <__cxa_atexit@plt+0xa15cc> │ │ │ │ + mov r7, r9 │ │ │ │ + b adad0 <__cxa_atexit@plt+0xa15f8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ adac4 <__cxa_atexit@plt+0xa15ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strdeq r8, [r9, #204] @ 0xcc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq adb44 <__cxa_atexit@plt+0xa166c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne adb84 <__cxa_atexit@plt+0xa16ac> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq adc1c <__cxa_atexit@plt+0xa1744> │ │ │ │ + cmp r2, #4 │ │ │ │ + beq adbbc <__cxa_atexit@plt+0xa16e4> │ │ │ │ + cmp r2, #5 │ │ │ │ + bne adc44 <__cxa_atexit@plt+0xa176c> │ │ │ │ + ldr r2, [pc, #404] @ adcac <__cxa_atexit@plt+0xa17d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq b0118 <__cxa_atexit@plt+0xa3c40> │ │ │ │ + beq adc64 <__cxa_atexit@plt+0xa178c> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #5 │ │ │ │ + bne adc08 <__cxa_atexit@plt+0xa1730> │ │ │ │ + b adc6c <__cxa_atexit@plt+0xa1794> │ │ │ │ + ldr r2, [pc, #328] @ adc94 <__cxa_atexit@plt+0xa17bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq adc64 <__cxa_atexit@plt+0xa178c> │ │ │ │ + cmp r2, #1 │ │ │ │ + beq adc08 <__cxa_atexit@plt+0xa1730> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne adbf4 <__cxa_atexit@plt+0xa171c> │ │ │ │ + ldr r2, [pc, #288] @ adc98 <__cxa_atexit@plt+0xa17c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + b adc7c <__cxa_atexit@plt+0xa17a4> │ │ │ │ + ldr r2, [pc, #256] @ adc8c <__cxa_atexit@plt+0xa17b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq adc64 <__cxa_atexit@plt+0xa178c> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne adbf4 <__cxa_atexit@plt+0xa171c> │ │ │ │ + ldr r2, [pc, #224] @ adc90 <__cxa_atexit@plt+0xa17b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ b0144 <__cxa_atexit@plt+0xa3c6c> │ │ │ │ + b adc7c <__cxa_atexit@plt+0xa17a4> │ │ │ │ + ldr r2, [pc, #224] @ adca4 <__cxa_atexit@plt+0xa17cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq adc64 <__cxa_atexit@plt+0xa178c> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #4 │ │ │ │ + beq adc6c <__cxa_atexit@plt+0xa1794> │ │ │ │ + cmp r2, #5 │ │ │ │ + bne adc08 <__cxa_atexit@plt+0xa1730> │ │ │ │ + ldr r7, [pc, #172] @ adca8 <__cxa_atexit@plt+0xa17d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #164] @ adcb4 <__cxa_atexit@plt+0xa17dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #116] @ adca0 <__cxa_atexit@plt+0xa17c8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq b0124 <__cxa_atexit@plt+0xa3c4c> │ │ │ │ - mov r7, r3 │ │ │ │ - b b0194 <__cxa_atexit@plt+0xa3cbc> │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq adc64 <__cxa_atexit@plt+0xa178c> │ │ │ │ + b add90 <__cxa_atexit@plt+0xa18b8> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #76] @ adc9c <__cxa_atexit@plt+0xa17c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq adc64 <__cxa_atexit@plt+0xa178c> │ │ │ │ + b adf14 <__cxa_atexit@plt+0xa1a3c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [pc, #60] @ adcb0 <__cxa_atexit@plt+0xa17d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ + andeq r0, r0, r4, lsl r5 │ │ │ │ + @ instruction: 0x01e09394 │ │ │ │ + andeq r0, r0, r4, ror #9 │ │ │ │ + mvneq r9, ip, asr #7 │ │ │ │ + andeq r0, r0, r0, asr #5 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + strheq r9, [r0, #52]! @ 0x34 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + ldrdeq r9, [r0, #32]! │ │ │ │ + @ instruction: 0x01e0939c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne adcf4 <__cxa_atexit@plt+0xa181c> │ │ │ │ + ldr r3, [pc, #48] @ add0c <__cxa_atexit@plt+0xa1834> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ + ldr r7, [pc, #12] @ add08 <__cxa_atexit@plt+0xa1830> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + strheq r9, [r0, #32]! │ │ │ │ + mvneq r9, r8, ror #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + beq add48 <__cxa_atexit@plt+0xa1870> │ │ │ │ + cmp r3, #5 │ │ │ │ + bne add68 <__cxa_atexit@plt+0xa1890> │ │ │ │ + ldr r7, [pc, #72] @ add84 <__cxa_atexit@plt+0xa18ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r6, r0, ror #21 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ + ldr r3, [pc, #48] @ add80 <__cxa_atexit@plt+0xa18a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ + ldr r7, [pc, #12] @ add7c <__cxa_atexit@plt+0xa18a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mvneq r9, ip, lsr r2 │ │ │ │ + strdeq r9, [r0, #20]! │ │ │ │ + mvneq r9, r4, ror r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ b0188 <__cxa_atexit@plt+0xa3cb0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq addbc <__cxa_atexit@plt+0xa18e4> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #3 │ │ │ │ + bge addd0 <__cxa_atexit@plt+0xa18f8> │ │ │ │ + ldr r7, [pc, #168] @ ade58 <__cxa_atexit@plt+0xa1980> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + blt adda8 <__cxa_atexit@plt+0xa18d0> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r3, [pc, #112] @ ade4c <__cxa_atexit@plt+0xa1974> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b0180 <__cxa_atexit@plt+0xa3ca8> │ │ │ │ - b b0194 <__cxa_atexit@plt+0xa3cbc> │ │ │ │ + beq ade30 <__cxa_atexit@plt+0xa1958> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne ade38 <__cxa_atexit@plt+0xa1960> │ │ │ │ + ldr r3, [pc, #76] @ ade50 <__cxa_atexit@plt+0xa1978> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #16] │ │ │ │ + ldr r3, [pc, #44] @ ade54 <__cxa_atexit@plt+0xa197c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ + ldr r7, [pc, #28] @ ade5c <__cxa_atexit@plt+0xa1984> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + mvneq r9, ip, lsl r1 │ │ │ │ + strdeq r9, [r0, #28]! │ │ │ │ + mvneq r9, r0, ror r1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne adeb0 <__cxa_atexit@plt+0xa19d8> │ │ │ │ + ldr r3, [pc, #68] @ adec8 <__cxa_atexit@plt+0xa19f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #16] │ │ │ │ + ldr r3, [pc, #36] @ adecc <__cxa_atexit@plt+0xa19f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ + ldr r7, [pc, #12] @ adec4 <__cxa_atexit@plt+0xa19ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + strdeq r9, [r0, #8]! │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x01e0909c │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne b0230 <__cxa_atexit@plt+0xa3d58> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc b023c <__cxa_atexit@plt+0xa3d64> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge b01d4 <__cxa_atexit@plt+0xa3cfc> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne b0230 <__cxa_atexit@plt+0xa3d58> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt b01c8 <__cxa_atexit@plt+0xa3cf0> │ │ │ │ - bne b0230 <__cxa_atexit@plt+0xa3d58> │ │ │ │ - ldr r1, [pc, #88] @ b024c <__cxa_atexit@plt+0xa3d74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ b0250 <__cxa_atexit@plt+0xa3d78> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - strdeq r6, [r0, #172]! @ 0xac │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b02c0 <__cxa_atexit@plt+0xa3de8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ b02d0 <__cxa_atexit@plt+0xa3df8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bne adf00 <__cxa_atexit@plt+0xa1a28> │ │ │ │ + ldr r3, [pc, #28] @ adf08 <__cxa_atexit@plt+0xa1a30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ + mvneq r9, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b0304 <__cxa_atexit@plt+0xa3e2c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ b030c <__cxa_atexit@plt+0xa3e34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq adf40 <__cxa_atexit@plt+0xa1a68> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #2 │ │ │ │ + ble adf54 <__cxa_atexit@plt+0xa1a7c> │ │ │ │ + ldr r7, [pc, #148] @ adfc8 <__cxa_atexit@plt+0xa1af0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, lsr #17 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b03c4 <__cxa_atexit@plt+0xa3eec> │ │ │ │ - ldr lr, [pc, #160] @ b03d0 <__cxa_atexit@plt+0xa3ef8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ b03d4 <__cxa_atexit@plt+0xa3efc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #2 │ │ │ │ + bgt adf2c <__cxa_atexit@plt+0xa1a54> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r3, [pc, #96] @ adfc0 <__cxa_atexit@plt+0xa1ae8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b03ac <__cxa_atexit@plt+0xa3ed4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ b03d8 <__cxa_atexit@plt+0xa3f00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq b03b8 <__cxa_atexit@plt+0xa3ee0> │ │ │ │ - mov r7, r3 │ │ │ │ - b b0428 <__cxa_atexit@plt+0xa3f50> │ │ │ │ + beq adfa4 <__cxa_atexit@plt+0xa1acc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne adfac <__cxa_atexit@plt+0xa1ad4> │ │ │ │ + ldr r3, [pc, #60] @ adfc4 <__cxa_atexit@plt+0xa1aec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #24] @ adfcc <__cxa_atexit@plt+0xa1af4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - mvneq r6, ip, asr #16 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r8, [r0, #252]! @ 0xfc │ │ │ │ + mvneq r9, ip, ror r0 │ │ │ │ + strdeq r8, [r0, #248]! @ 0xf8 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ b041c <__cxa_atexit@plt+0xa3f44> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b0414 <__cxa_atexit@plt+0xa3f3c> │ │ │ │ - b b0428 <__cxa_atexit@plt+0xa3f50> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne ae010 <__cxa_atexit@plt+0xa1b38> │ │ │ │ + ldr r3, [pc, #52] @ ae028 <__cxa_atexit@plt+0xa1b50> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ + ldr r7, [pc, #12] @ ae024 <__cxa_atexit@plt+0xa1b4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ + strexheq r8, r4, [r0] │ │ │ │ + mvneq r8, r0, asr pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq ae068 <__cxa_atexit@plt+0xa1b90> │ │ │ │ cmp r3, #2 │ │ │ │ - bne b04c4 <__cxa_atexit@plt+0xa3fec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc b04d0 <__cxa_atexit@plt+0xa3ff8> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge b0468 <__cxa_atexit@plt+0xa3f90> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + bne ae07c <__cxa_atexit@plt+0xa1ba4> │ │ │ │ + ldr r3, [pc, #72] @ ae098 <__cxa_atexit@plt+0xa1bc0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ + ldr r7, [pc, #36] @ ae094 <__cxa_atexit@plt+0xa1bbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - bne b04c4 <__cxa_atexit@plt+0xa3fec> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt b045c <__cxa_atexit@plt+0xa3f84> │ │ │ │ - bne b04c4 <__cxa_atexit@plt+0xa3fec> │ │ │ │ - ldr r1, [pc, #88] @ b04e0 <__cxa_atexit@plt+0xa4008> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ b04e4 <__cxa_atexit@plt+0xa400c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r7, [pc, #12] @ ae090 <__cxa_atexit@plt+0xa1bb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + mvneq r8, ip, lsr #30 │ │ │ │ + mvneq r8, ip, lsr pc │ │ │ │ + strdeq r8, [r0, #228]! @ 0xe4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne ae0d0 <__cxa_atexit@plt+0xa1bf8> │ │ │ │ + ldr r3, [pc, #48] @ ae0e8 <__cxa_atexit@plt+0xa1c10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ + ldr r7, [pc, #12] @ ae0e4 <__cxa_atexit@plt+0xa1c0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - mvneq r6, r8, ror #16 │ │ │ │ + ldrdeq r8, [r0, #232]! @ 0xe8 │ │ │ │ + mvneq r8, ip, lsl #29 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b0560 <__cxa_atexit@plt+0xa4088> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ b0570 <__cxa_atexit@plt+0xa4098> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ae148 <__cxa_atexit@plt+0xa1c70> │ │ │ │ + ldr r7, [pc, #96] @ ae16c <__cxa_atexit@plt+0xa1c94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ae158 <__cxa_atexit@plt+0xa1c80> │ │ │ │ + ldr r7, [pc, #76] @ ae170 <__cxa_atexit@plt+0xa1c98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ae13c <__cxa_atexit@plt+0xa1c64> │ │ │ │ + mov r7, r9 │ │ │ │ + b adad0 <__cxa_atexit@plt+0xa15f8> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq r5, r9, r4, ror #15 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, sl │ │ │ │ - sub r2, r5, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b0668 <__cxa_atexit@plt+0xa4190> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne b05d8 <__cxa_atexit@plt+0xa4100> │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr lr, [r3, #11] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - stmda r5, {r2, sl} │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r8, fp │ │ │ │ - b b06a8 <__cxa_atexit@plt+0xa41d0> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b0674 <__cxa_atexit@plt+0xa419c> │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - sub ip, r2, #33 @ 0x21 │ │ │ │ - str ip, [r5, #-4] │ │ │ │ - ldr r5, [pc, #136] @ b0698 <__cxa_atexit@plt+0xa41c0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - str r8, [r6, #4] │ │ │ │ - ldr r5, [pc, #124] @ b069c <__cxa_atexit@plt+0xa41c4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - ldr r5, [pc, #96] @ b06a0 <__cxa_atexit@plt+0xa41c8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub sl, r2, #9 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r8, [pc, #64] @ b06a4 <__cxa_atexit@plt+0xa41cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ + ldr r7, [pc, #40] @ ae178 <__cxa_atexit@plt+0xa1ca0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ b0694 <__cxa_atexit@plt+0xa41bc> │ │ │ │ + ldr r7, [pc, #20] @ ae174 <__cxa_atexit@plt+0xa1c9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r5, r9, r8, ror #13 │ │ │ │ - @ instruction: 0xffffe7b0 │ │ │ │ - @ instruction: 0xffffed88 │ │ │ │ - @ instruction: 0xfffff61c │ │ │ │ - biceq r5, r9, r4, lsl r5 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #76 @ 0x4c │ │ │ │ - cmp r8, r2 │ │ │ │ - bcc b07e0 <__cxa_atexit@plt+0xa4308> │ │ │ │ - str r7, [sp] │ │ │ │ - stmib sp, {r4, fp} │ │ │ │ - ldr r3, [r1, #2] │ │ │ │ - ldr r0, [r1, #6] │ │ │ │ - ldr sl, [pc, #340] @ b082c <__cxa_atexit@plt+0xa4354> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r7, r2, #71 @ 0x47 │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r4, [fp, #20]! │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r1, [pc, #300] @ b0830 <__cxa_atexit@plt+0xa4358> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - str r4, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #264] @ b0834 <__cxa_atexit@plt+0xa435c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r9, [r6, #60] @ 0x3c │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - str lr, [fp] │ │ │ │ - sub r0, r2, #25 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - sub r1, r2, #59 @ 0x3b │ │ │ │ - ldmib r5, {r3, r9} │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str sl, [r6, #68] @ 0x44 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str ip, [r6, #76] @ 0x4c │ │ │ │ - add r2, r6, #124 @ 0x7c │ │ │ │ - cmp r8, r2 │ │ │ │ - bcc b0800 <__cxa_atexit@plt+0xa4328> │ │ │ │ - ldr r4, [pc, #196] @ b0840 <__cxa_atexit@plt+0xa4368> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r7, [pc, #192] @ b0844 <__cxa_atexit@plt+0xa436c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #188] @ b0848 <__cxa_atexit@plt+0xa4370> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - sub ip, r2, #33 @ 0x21 │ │ │ │ - str ip, [r5, #24] │ │ │ │ - str r4, [r6, #80]! @ 0x50 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, sl, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - add r1, r6, #28 │ │ │ │ - stm r1, {r0, r8, sl, lr} │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub sl, r2, #9 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r5, fp │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr r8, [pc, #116] @ b084c <__cxa_atexit@plt+0xa4374> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - ldr r7, [pc, #84] @ b083c <__cxa_atexit@plt+0xa4364> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #76 @ 0x4c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r7, [pc, #48] @ b0838 <__cxa_atexit@plt+0xa4360> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, fp │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffff9a8 │ │ │ │ + biceq r8, r9, r4, asr r6 │ │ │ │ + biceq r8, r9, r8, ror #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ ae1b0 <__cxa_atexit@plt+0xa1cd8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ ae1b4 <__cxa_atexit@plt+0xa1cdc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r8, lsr #12 │ │ │ │ - @ instruction: 0xfffffb58 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - biceq r5, r9, ip, asr r5 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xffffe644 │ │ │ │ - @ instruction: 0xffffec24 │ │ │ │ - @ instruction: 0xfffff4d0 │ │ │ │ - biceq r5, r9, r0, lsr #7 │ │ │ │ - biceq r5, r9, ip, lsl #10 │ │ │ │ - andeq r0, r0, r8, lsl #28 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b b06a8 <__cxa_atexit@plt+0xa41d0> │ │ │ │ - biceq r5, r9, ip, ror #9 │ │ │ │ + mvneq r8, r4, lsr #22 │ │ │ │ + mvneq r8, r4, asr sl │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b0900 <__cxa_atexit@plt+0xa4428> │ │ │ │ - ldr r3, [pc, #120] @ b0908 <__cxa_atexit@plt+0xa4430> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq b08e4 <__cxa_atexit@plt+0xa440c> │ │ │ │ - ldr r1, [pc, #92] @ b090c <__cxa_atexit@plt+0xa4434> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b08f4 <__cxa_atexit@plt+0xa441c> │ │ │ │ - ldr r9, [r5, #-4]! │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b b0584 <__cxa_atexit@plt+0xa40ac> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + bhi ae214 <__cxa_atexit@plt+0xa1d3c> │ │ │ │ + ldr r7, [pc, #96] @ ae238 <__cxa_atexit@plt+0xa1d60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ae224 <__cxa_atexit@plt+0xa1d4c> │ │ │ │ + ldr r7, [pc, #76] @ ae23c <__cxa_atexit@plt+0xa1d64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ae208 <__cxa_atexit@plt+0xa1d30> │ │ │ │ + mov r7, r9 │ │ │ │ + b adad0 <__cxa_atexit@plt+0xa15f8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ ae244 <__cxa_atexit@plt+0xa1d6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - biceq r5, r9, ip, asr #8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ b096c <__cxa_atexit@plt+0xa4494> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b0960 <__cxa_atexit@plt+0xa4488> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b b0584 <__cxa_atexit@plt+0xa40ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ ae240 <__cxa_atexit@plt+0xa1d68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r5, r9, ip, ror #7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - str r7, [r5] │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffff8dc │ │ │ │ + biceq r8, r9, r8, lsl #11 │ │ │ │ + biceq r8, r9, r0, lsr #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ ae27c <__cxa_atexit@plt+0xa1da4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ ae280 <__cxa_atexit@plt+0xa1da8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ - b b0584 <__cxa_atexit@plt+0xa40ac> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01e08990 │ │ │ │ + mvneq r8, r0, asr sl │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b09c4 <__cxa_atexit@plt+0xa44ec> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ b09cc <__cxa_atexit@plt+0xa44f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bf50 <__cxa_atexit@plt+0x25fa78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi ae2e0 <__cxa_atexit@plt+0xa1e08> │ │ │ │ + ldr r7, [pc, #96] @ ae304 <__cxa_atexit@plt+0xa1e2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ae2f0 <__cxa_atexit@plt+0xa1e18> │ │ │ │ + ldr r7, [pc, #76] @ ae308 <__cxa_atexit@plt+0xa1e30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ae2d4 <__cxa_atexit@plt+0xa1dfc> │ │ │ │ + mov r7, r9 │ │ │ │ + b adad0 <__cxa_atexit@plt+0xa15f8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, r4, ror #3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b0a14 <__cxa_atexit@plt+0xa453c> │ │ │ │ - ldr r2, [pc, #44] @ b0a24 <__cxa_atexit@plt+0xa454c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r7, [pc, #40] @ ae310 <__cxa_atexit@plt+0xa1e38> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - biceq r5, r9, r4, asr #6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b0af0 <__cxa_atexit@plt+0xa4618> │ │ │ │ - ldr r3, [pc, #228] @ b0b30 <__cxa_atexit@plt+0xa4658> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r8} │ │ │ │ + ldr r7, [pc, #20] @ ae30c <__cxa_atexit@plt+0xa1e34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffff810 │ │ │ │ + strheq r8, [r9, #76] @ 0x4c │ │ │ │ + ldrdeq r8, [r9, #72] @ 0x48 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #8 │ │ │ │ tst r7, #3 │ │ │ │ - beq b0ae4 <__cxa_atexit@plt+0xa460c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #12 │ │ │ │ - cmp r1, ip │ │ │ │ - bcc b0af8 <__cxa_atexit@plt+0xa4620> │ │ │ │ - ldr lr, [pc, #180] @ b0b34 <__cxa_atexit@plt+0xa465c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #-12]! │ │ │ │ - sub r1, ip, #7 │ │ │ │ - ldr r3, [r2, #8] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r7, [r2] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - sub r6, r2, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi b0b0c <__cxa_atexit@plt+0xa4634> │ │ │ │ - ldr r6, [pc, #124] @ b0b40 <__cxa_atexit@plt+0xa4668> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [pc, #120] @ b0b44 <__cxa_atexit@plt+0xa466c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add r6, r3, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r6, [r5, #12] │ │ │ │ - mov r6, ip │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ae39c <__cxa_atexit@plt+0xa1ec4> │ │ │ │ + ldr r7, [pc, #108] @ ae3cc <__cxa_atexit@plt+0xa1ef4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ae3ac <__cxa_atexit@plt+0xa1ed4> │ │ │ │ + ldr r7, [pc, #88] @ ae3d0 <__cxa_atexit@plt+0xa1ef8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq ae390 <__cxa_atexit@plt+0xa1eb8> │ │ │ │ + mov r7, sl │ │ │ │ + b adad0 <__cxa_atexit@plt+0xa15f8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #52] @ ae3d8 <__cxa_atexit@plt+0xa1f00> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, ip │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r6, [pc, #36] @ b0b38 <__cxa_atexit@plt+0xa4660> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #32] @ b0b3c <__cxa_atexit@plt+0xa4664> │ │ │ │ + ldr r7, [pc, #32] @ ae3d4 <__cxa_atexit@plt+0xa1efc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r6, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, ip │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - biceq r4, r9, ip, asr pc │ │ │ │ - biceq r5, r9, ip, lsr r0 │ │ │ │ - @ instruction: 0xffff42b8 │ │ │ │ - biceq r4, r9, r4, lsr #31 │ │ │ │ - biceq r5, r9, r8, lsr #4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b0bd0 <__cxa_atexit@plt+0xa46f8> │ │ │ │ - ldr lr, [pc, #140] @ b0bfc <__cxa_atexit@plt+0xa4724> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r7, [r2] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - sub r3, r2, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b0bdc <__cxa_atexit@plt+0xa4704> │ │ │ │ - ldr r3, [pc, #84] @ b0c08 <__cxa_atexit@plt+0xa4730> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ b0c0c <__cxa_atexit@plt+0xa4734> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffff754 │ │ │ │ + biceq r8, r9, r0, lsl #8 │ │ │ │ + biceq r8, r9, r0, lsr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ ae410 <__cxa_atexit@plt+0xa1f38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ ae414 <__cxa_atexit@plt+0xa1f3c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - stmda r5, {r9, sl} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r5, [pc, #28] @ b0c00 <__cxa_atexit@plt+0xa4728> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #24] @ b0c04 <__cxa_atexit@plt+0xa472c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r8, [r0, #124]! @ 0x7c │ │ │ │ + strheq r8, [r0, #140]! @ 0x8c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ae474 <__cxa_atexit@plt+0xa1f9c> │ │ │ │ + ldr r7, [pc, #96] @ ae498 <__cxa_atexit@plt+0xa1fc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ae484 <__cxa_atexit@plt+0xa1fac> │ │ │ │ + ldr r7, [pc, #76] @ ae49c <__cxa_atexit@plt+0xa1fc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ae468 <__cxa_atexit@plt+0xa1f90> │ │ │ │ + mov r7, r9 │ │ │ │ + b adad0 <__cxa_atexit@plt+0xa15f8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ ae4a4 <__cxa_atexit@plt+0xa1fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - biceq r4, r9, ip, lsl #29 │ │ │ │ - biceq r4, r9, ip, ror #30 │ │ │ │ - strheq r4, [r9, #236] @ 0xec │ │ │ │ - @ instruction: 0xffff41c0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b0ca4 <__cxa_atexit@plt+0xa47cc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #36 @ 0x24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc b0cac <__cxa_atexit@plt+0xa47d4> │ │ │ │ - ldr r8, [pc, #132] @ b0cd0 <__cxa_atexit@plt+0xa47f8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr ip, [pc, #128] @ b0cd4 <__cxa_atexit@plt+0xa47fc> │ │ │ │ - add ip, pc, ip │ │ │ │ - stmdb r1, {r9, sl} │ │ │ │ - ldr lr, [r1, #4] │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r1, #4] │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - sub r0, r6, #17 │ │ │ │ - ldr r8, [pc, #100] @ b0cd8 <__cxa_atexit@plt+0xa4800> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmib r2, {r9, sl, ip} │ │ │ │ - str r2, [r2, #16] │ │ │ │ - ldr r1, [pc, #88] @ b0cdc <__cxa_atexit@plt+0xa4804> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r9, [pc, #68] @ b0ce0 <__cxa_atexit@plt+0xa4808> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - b b0cb4 <__cxa_atexit@plt+0xa47dc> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ b0ccc <__cxa_atexit@plt+0xa47f4> │ │ │ │ + ldr r7, [pc, #20] @ ae4a0 <__cxa_atexit@plt+0xa1fc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffff67c │ │ │ │ + biceq r8, r9, r8, lsr #6 │ │ │ │ + biceq r8, r9, ip, asr #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - biceq r5, r9, ip, asr #1 │ │ │ │ - @ instruction: 0xfffff934 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - biceq r4, r9, r4, ror pc │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - biceq r4, r9, r0, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b0d6c <__cxa_atexit@plt+0xa4894> │ │ │ │ - ldr r2, [pc, #136] @ b0d88 <__cxa_atexit@plt+0xa48b0> │ │ │ │ + bhi ae50c <__cxa_atexit@plt+0xa2034> │ │ │ │ + ldr r2, [pc, #36] @ ae514 <__cxa_atexit@plt+0xa203c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ b0d8c <__cxa_atexit@plt+0xa48b4> │ │ │ │ + ldr r1, [pc, #32] @ ae518 <__cxa_atexit@plt+0xa2040> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b0d60 <__cxa_atexit@plt+0xa4888> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b0d74 <__cxa_atexit@plt+0xa489c> │ │ │ │ - ldr r3, [pc, #88] @ b0d90 <__cxa_atexit@plt+0xa48b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ b0d94 <__cxa_atexit@plt+0xa48bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + biceq r6, r9, r4, lsr #27 │ │ │ │ + mvneq r8, ip, lsr #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ae554 <__cxa_atexit@plt+0xa207c> │ │ │ │ + ldr r2, [pc, #36] @ ae55c <__cxa_atexit@plt+0xa2084> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ae560 <__cxa_atexit@plt+0xa2088> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + biceq r6, r9, r8, asr #26 │ │ │ │ + mvneq r8, r4, ror #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ae59c <__cxa_atexit@plt+0xa20c4> │ │ │ │ + ldr r2, [pc, #36] @ ae5a4 <__cxa_atexit@plt+0xa20cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ae5a8 <__cxa_atexit@plt+0xa20d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + biceq r6, r9, ip, ror #25 │ │ │ │ + mvneq r8, ip, lsl r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ae5e4 <__cxa_atexit@plt+0xa210c> │ │ │ │ + ldr r2, [pc, #36] @ ae5ec <__cxa_atexit@plt+0xa2114> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ae5f0 <__cxa_atexit@plt+0xa2118> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - stlexheq r5, r0, [r0] │ │ │ │ - strheq r5, [r0, #224]! @ 0xe0 │ │ │ │ - strheq r5, [r0, #244]! @ 0xf4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01c96c90 │ │ │ │ + ldrdeq r8, [r0, #84]! @ 0x54 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ae654 <__cxa_atexit@plt+0xa217c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b0de0 <__cxa_atexit@plt+0xa4908> │ │ │ │ - ldr r2, [pc, #48] @ b0dec <__cxa_atexit@plt+0xa4914> │ │ │ │ + bcc ae660 <__cxa_atexit@plt+0xa2188> │ │ │ │ + ldr r1, [pc, #76] @ ae670 <__cxa_atexit@plt+0xa2198> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ ae674 <__cxa_atexit@plt+0xa219c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ b0df0 <__cxa_atexit@plt+0xa4918> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r5, ip, lsr #28 │ │ │ │ - mvneq r5, r0, lsr pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + mvneq r8, r8, ror r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b0e4c <__cxa_atexit@plt+0xa4974> │ │ │ │ - ldr lr, [pc, #68] @ b0e54 <__cxa_atexit@plt+0xa497c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ b0e58 <__cxa_atexit@plt+0xa4980> │ │ │ │ + bhi ae6b0 <__cxa_atexit@plt+0xa21d8> │ │ │ │ + ldr r2, [pc, #36] @ ae6b8 <__cxa_atexit@plt+0xa21e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ae6bc <__cxa_atexit@plt+0xa21e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq b0e3c <__cxa_atexit@plt+0xa4964> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r5, ip, ror sp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + strheq r6, [r9, #176] @ 0xb0 │ │ │ │ + mvneq r8, r8, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b0eb8 <__cxa_atexit@plt+0xa49e0> │ │ │ │ - ldr r3, [pc, #48] @ b0ec0 <__cxa_atexit@plt+0xa49e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq b0eac <__cxa_atexit@plt+0xa49d4> │ │ │ │ - mov r7, sl │ │ │ │ - b b0ecc <__cxa_atexit@plt+0xa49f4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + bhi ae6f8 <__cxa_atexit@plt+0xa2220> │ │ │ │ + ldr r2, [pc, #36] @ ae700 <__cxa_atexit@plt+0xa2228> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ae704 <__cxa_atexit@plt+0xa222c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r6, r9, r4, asr fp │ │ │ │ + mvneq r8, r0, asr #9 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ae750 <__cxa_atexit@plt+0xa2278> │ │ │ │ + ldr r2, [pc, #56] @ ae764 <__cxa_atexit@plt+0xa228c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae748 <__cxa_atexit@plt+0xa2270> │ │ │ │ + b ae774 <__cxa_atexit@plt+0xa229c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ae768 <__cxa_atexit@plt+0xa2290> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r8, r9, r4, ror r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [pc, #164] @ b0f80 <__cxa_atexit@plt+0xa4aa8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r6, [r2, #-4]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq b0f30 <__cxa_atexit@plt+0xa4a58> │ │ │ │ - ldmib r5, {r3, r8, r9} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r6, r3, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne b0f40 <__cxa_atexit@plt+0xa4a68> │ │ │ │ - add r6, sl, #16 │ │ │ │ + beq ae7dc <__cxa_atexit@plt+0xa2304> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne ae7fc <__cxa_atexit@plt+0xa2324> │ │ │ │ + bic r6, r3, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + cmp r6, #3 │ │ │ │ + beq ae834 <__cxa_atexit@plt+0xa235c> │ │ │ │ + cmp r6, #4 │ │ │ │ + beq ae81c <__cxa_atexit@plt+0xa2344> │ │ │ │ + cmp r6, #5 │ │ │ │ + bne ae86c <__cxa_atexit@plt+0xa2394> │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b0f68 <__cxa_atexit@plt+0xa4a90> │ │ │ │ - ldr r7, [pc, #112] @ b0f88 <__cxa_atexit@plt+0xa4ab0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5], #16 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - add r6, sl, #12 │ │ │ │ + bcc ae894 <__cxa_atexit@plt+0xa23bc> │ │ │ │ + ldr r1, [pc, #228] @ ae8bc <__cxa_atexit@plt+0xa23e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ae880 <__cxa_atexit@plt+0xa23a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b0f70 <__cxa_atexit@plt+0xa4a98> │ │ │ │ - ldr r7, [pc, #48] @ b0f84 <__cxa_atexit@plt+0xa4aac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ + bcc ae894 <__cxa_atexit@plt+0xa23bc> │ │ │ │ + ldr r1, [pc, #188] @ ae8b0 <__cxa_atexit@plt+0xa23d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r3, #2] │ │ │ │ + b ae884 <__cxa_atexit@plt+0xa23ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ae894 <__cxa_atexit@plt+0xa23bc> │ │ │ │ + ldr r1, [pc, #152] @ ae8ac <__cxa_atexit@plt+0xa23d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r3, #3] │ │ │ │ + b ae884 <__cxa_atexit@plt+0xa23ac> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ae894 <__cxa_atexit@plt+0xa23bc> │ │ │ │ + ldr r1, [pc, #136] @ ae8b8 <__cxa_atexit@plt+0xa23e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ae880 <__cxa_atexit@plt+0xa23a8> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ae8a4 <__cxa_atexit@plt+0xa23cc> │ │ │ │ + ldr r1, [pc, #120] @ ae8c0 <__cxa_atexit@plt+0xa23e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #1] │ │ │ │ + ldr sl, [r3, #5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r5, #16 │ │ │ │ - b b0f74 <__cxa_atexit@plt+0xa4a9c> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - add r9, r5, #8 │ │ │ │ - ldm r9, {r7, r8, r9} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b0fe0 <__cxa_atexit@plt+0xa4b08> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b1004 <__cxa_atexit@plt+0xa4b2c> │ │ │ │ - ldr r3, [pc, #88] @ b1020 <__cxa_atexit@plt+0xa4b48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b100c <__cxa_atexit@plt+0xa4b34> │ │ │ │ - ldr r3, [pc, #40] @ b101c <__cxa_atexit@plt+0xa4b44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ae894 <__cxa_atexit@plt+0xa23bc> │ │ │ │ + ldr r1, [pc, #52] @ ae8b4 <__cxa_atexit@plt+0xa23dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r3, #1] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #16 │ │ │ │ - b b1010 <__cxa_atexit@plt+0xa4b38> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mov r7, #24 │ │ │ │ + b ae898 <__cxa_atexit@plt+0xa23c0> │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b10ac <__cxa_atexit@plt+0xa4bd4> │ │ │ │ - ldr r2, [pc, #136] @ b10c8 <__cxa_atexit@plt+0xa4bf0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ b10cc <__cxa_atexit@plt+0xa4bf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b10a0 <__cxa_atexit@plt+0xa4bc8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b10b4 <__cxa_atexit@plt+0xa4bdc> │ │ │ │ - ldr r3, [pc, #88] @ b10d0 <__cxa_atexit@plt+0xa4bf8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ b10d4 <__cxa_atexit@plt+0xa4bfc> │ │ │ │ + bhi ae8fc <__cxa_atexit@plt+0xa2424> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ ae904 <__cxa_atexit@plt+0xa242c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvneq r5, r0, asr fp │ │ │ │ - mvneq r5, r0, ror fp │ │ │ │ - mvneq r5, r4, ror ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b1120 <__cxa_atexit@plt+0xa4c48> │ │ │ │ - ldr r2, [pc, #48] @ b112c <__cxa_atexit@plt+0xa4c54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ b1130 <__cxa_atexit@plt+0xa4c58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r5, ip, ror #21 │ │ │ │ - strdeq r5, [r0, #176]! @ 0xb0 │ │ │ │ + strheq r8, [r0, #40]! @ 0x28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b118c <__cxa_atexit@plt+0xa4cb4> │ │ │ │ - ldr lr, [pc, #68] @ b1194 <__cxa_atexit@plt+0xa4cbc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + bhi ae93c <__cxa_atexit@plt+0xa2464> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ b1198 <__cxa_atexit@plt+0xa4cc0> │ │ │ │ + ldr r1, [pc, #24] @ ae944 <__cxa_atexit@plt+0xa246c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq b117c <__cxa_atexit@plt+0xa4ca4> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r5, ip, lsr sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mvneq r8, r8, ror r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ae9ac <__cxa_atexit@plt+0xa24d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ae9b8 <__cxa_atexit@plt+0xa24e0> │ │ │ │ + ldr lr, [pc, #76] @ ae9c8 <__cxa_atexit@plt+0xa24f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ ae9cc <__cxa_atexit@plt+0xa24f4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + mvneq r8, r0, lsl #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b11f8 <__cxa_atexit@plt+0xa4d20> │ │ │ │ - ldr r3, [pc, #48] @ b1200 <__cxa_atexit@plt+0xa4d28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq b11ec <__cxa_atexit@plt+0xa4d14> │ │ │ │ - mov r7, sl │ │ │ │ - b b120c <__cxa_atexit@plt+0xa4d34> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + bhi aea3c <__cxa_atexit@plt+0xa2564> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc aea48 <__cxa_atexit@plt+0xa2570> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ aea58 <__cxa_atexit@plt+0xa2580> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ aea5c <__cxa_atexit@plt+0xa2584> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [pc, #164] @ b12c0 <__cxa_atexit@plt+0xa4de8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r6, [r2, #-4]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq b1270 <__cxa_atexit@plt+0xa4d98> │ │ │ │ - ldmib r5, {r3, r8, r9} │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + mvneq r8, ip, lsr #10 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi aeae0 <__cxa_atexit@plt+0xa2608> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b1280 <__cxa_atexit@plt+0xa4da8> │ │ │ │ - add r6, sl, #16 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b12a8 <__cxa_atexit@plt+0xa4dd0> │ │ │ │ - ldr r7, [pc, #112] @ b12c8 <__cxa_atexit@plt+0xa4df0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5], #16 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bcc aeaec <__cxa_atexit@plt+0xa2614> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr ip, [pc, #92] @ aeafc <__cxa_atexit@plt+0xa2624> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #80] @ aeb00 <__cxa_atexit@plt+0xa2628> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #60] @ aeb04 <__cxa_atexit@plt+0xa262c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ + mov r8, r1 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b12b0 <__cxa_atexit@plt+0xa4dd8> │ │ │ │ - ldr r7, [pc, #48] @ b12c4 <__cxa_atexit@plt+0xa4dec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r5, #16 │ │ │ │ - b b12b4 <__cxa_atexit@plt+0xa4ddc> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - add r9, r5, #8 │ │ │ │ - ldm r9, {r7, r8, r9} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b1320 <__cxa_atexit@plt+0xa4e48> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b1344 <__cxa_atexit@plt+0xa4e6c> │ │ │ │ - ldr r3, [pc, #88] @ b1360 <__cxa_atexit@plt+0xa4e88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b134c <__cxa_atexit@plt+0xa4e74> │ │ │ │ - ldr r3, [pc, #40] @ b135c <__cxa_atexit@plt+0xa4e84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #16 │ │ │ │ - b b1350 <__cxa_atexit@plt+0xa4e78> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - biceq r4, r9, r8, lsl sl │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r1, r5, #4 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi b13e0 <__cxa_atexit@plt+0xa4f08> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc b13e8 <__cxa_atexit@plt+0xa4f10> │ │ │ │ - ldr ip, [pc, #104] @ b1404 <__cxa_atexit@plt+0xa4f2c> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov lr, r8 │ │ │ │ - ldr r8, [pc, #96] @ b1408 <__cxa_atexit@plt+0xa4f30> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - sub r0, r6, #9 │ │ │ │ - str r0, [r5] │ │ │ │ - str ip, [r2, #4] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - ldr r0, [pc, #68] @ b140c <__cxa_atexit@plt+0xa4f34> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - sub sl, r6, #1 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, lr │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - mov r6, r2 │ │ │ │ - b b13f0 <__cxa_atexit@plt+0xa4f18> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ b1400 <__cxa_atexit@plt+0xa4f28> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r4, r9, r8, lsr #19 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - biceq r4, r9, r0, ror #19 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ + mvneq r8, r4, lsr #9 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b1498 <__cxa_atexit@plt+0xa4fc0> │ │ │ │ - ldr r2, [pc, #136] @ b14b4 <__cxa_atexit@plt+0xa4fdc> │ │ │ │ + bhi aeb54 <__cxa_atexit@plt+0xa267c> │ │ │ │ + ldr r2, [pc, #56] @ aeb5c <__cxa_atexit@plt+0xa2684> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ b14b8 <__cxa_atexit@plt+0xa4fe0> │ │ │ │ + ldr r1, [pc, #48] @ aeb60 <__cxa_atexit@plt+0xa2688> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b148c <__cxa_atexit@plt+0xa4fb4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b14a0 <__cxa_atexit@plt+0xa4fc8> │ │ │ │ - ldr r3, [pc, #88] @ b14bc <__cxa_atexit@plt+0xa4fe4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ b14c0 <__cxa_atexit@plt+0xa4fe8> │ │ │ │ + ldr r1, [pc, #40] @ aeb64 <__cxa_atexit@plt+0xa268c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvneq r5, r4, ror #14 │ │ │ │ - mvneq r5, r4, lsl #15 │ │ │ │ - mvneq r5, r8, lsl #17 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b150c <__cxa_atexit@plt+0xa5034> │ │ │ │ - ldr r2, [pc, #48] @ b1518 <__cxa_atexit@plt+0xa5040> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ b151c <__cxa_atexit@plt+0xa5044> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r5, r0, lsl #14 │ │ │ │ - mvneq r5, r4, lsl #16 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + biceq r6, r9, r0, ror r7 │ │ │ │ + mvneq r8, r4, ror r0 │ │ │ │ + ldrdeq r8, [r0, #0]! │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b1578 <__cxa_atexit@plt+0xa50a0> │ │ │ │ - ldr lr, [pc, #68] @ b1580 <__cxa_atexit@plt+0xa50a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ b1584 <__cxa_atexit@plt+0xa50ac> │ │ │ │ + bhi aebb4 <__cxa_atexit@plt+0xa26dc> │ │ │ │ + ldr r2, [pc, #56] @ aebbc <__cxa_atexit@plt+0xa26e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ aebc0 <__cxa_atexit@plt+0xa26e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq b1568 <__cxa_atexit@plt+0xa5090> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ aebc4 <__cxa_atexit@plt+0xa26ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r5, r0, asr r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + strdeq r6, [r9, #108] @ 0x6c │ │ │ │ + mvneq r8, r4, lsl r0 │ │ │ │ + mvneq r8, r0, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b15e4 <__cxa_atexit@plt+0xa510c> │ │ │ │ - ldr r3, [pc, #48] @ b15ec <__cxa_atexit@plt+0xa5114> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq b15d8 <__cxa_atexit@plt+0xa5100> │ │ │ │ - mov r7, sl │ │ │ │ - b b15f8 <__cxa_atexit@plt+0xa5120> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [pc, #164] @ b16ac <__cxa_atexit@plt+0xa51d4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r6, [r2, #-4]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq b165c <__cxa_atexit@plt+0xa5184> │ │ │ │ - ldmib r5, {r3, r8, r9} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b166c <__cxa_atexit@plt+0xa5194> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b1694 <__cxa_atexit@plt+0xa51bc> │ │ │ │ - ldr r7, [pc, #112] @ b16b4 <__cxa_atexit@plt+0xa51dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5], #16 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ + bhi aec14 <__cxa_atexit@plt+0xa273c> │ │ │ │ + ldr r2, [pc, #56] @ aec1c <__cxa_atexit@plt+0xa2744> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ aec20 <__cxa_atexit@plt+0xa2748> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ aec24 <__cxa_atexit@plt+0xa274c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b169c <__cxa_atexit@plt+0xa51c4> │ │ │ │ - ldr r7, [pc, #48] @ b16b0 <__cxa_atexit@plt+0xa51d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r5, #16 │ │ │ │ - b b16a0 <__cxa_atexit@plt+0xa51c8> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - add r9, r5, #8 │ │ │ │ - ldm r9, {r7, r8, r9} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b170c <__cxa_atexit@plt+0xa5234> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b1730 <__cxa_atexit@plt+0xa5258> │ │ │ │ - ldr r3, [pc, #88] @ b174c <__cxa_atexit@plt+0xa5274> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b1738 <__cxa_atexit@plt+0xa5260> │ │ │ │ - ldr r3, [pc, #40] @ b1748 <__cxa_atexit@plt+0xa5270> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #16 │ │ │ │ - b b173c <__cxa_atexit@plt+0xa5264> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ + biceq r6, r9, r8, lsl #13 │ │ │ │ + strheq r7, [r0, #244]! @ 0xf4 │ │ │ │ + mvneq r8, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b17d8 <__cxa_atexit@plt+0xa5300> │ │ │ │ - ldr r2, [pc, #136] @ b17f4 <__cxa_atexit@plt+0xa531c> │ │ │ │ + bhi aec74 <__cxa_atexit@plt+0xa279c> │ │ │ │ + ldr r2, [pc, #56] @ aec7c <__cxa_atexit@plt+0xa27a4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ b17f8 <__cxa_atexit@plt+0xa5320> │ │ │ │ + ldr r1, [pc, #48] @ aec80 <__cxa_atexit@plt+0xa27a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b17cc <__cxa_atexit@plt+0xa52f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b17e0 <__cxa_atexit@plt+0xa5308> │ │ │ │ - ldr r3, [pc, #88] @ b17fc <__cxa_atexit@plt+0xa5324> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ b1800 <__cxa_atexit@plt+0xa5328> │ │ │ │ + ldr r1, [pc, #40] @ aec84 <__cxa_atexit@plt+0xa27ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - mvneq r5, r4, lsr #8 │ │ │ │ - mvneq r5, r4, asr #8 │ │ │ │ - mvneq r5, r8, asr #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + biceq r6, r9, r4, lsl r6 │ │ │ │ + mvneq r7, r4, asr pc │ │ │ │ + strheq r7, [r0, #240]! @ 0xf0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b184c <__cxa_atexit@plt+0xa5374> │ │ │ │ - ldr r2, [pc, #48] @ b1858 <__cxa_atexit@plt+0xa5380> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ b185c <__cxa_atexit@plt+0xa5384> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi aed58 <__cxa_atexit@plt+0xa2880> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc aed60 <__cxa_atexit@plt+0xa2888> │ │ │ │ + ldr lr, [pc, #204] @ aed88 <__cxa_atexit@plt+0xa28b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, #200] @ aed8c <__cxa_atexit@plt+0xa28b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r8, [r1, #8] │ │ │ │ + ldr sl, [r1, #12] │ │ │ │ + ldr r7, [r1, #16] │ │ │ │ + ldr r1, [r1, #20] │ │ │ │ + mov r9, r3 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi aed7c <__cxa_atexit@plt+0xa28a4> │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc aed74 <__cxa_atexit@plt+0xa289c> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr ip, [pc, #124] @ aed90 <__cxa_atexit@plt+0xa28b8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + ldr r5, [pc, #108] @ aed94 <__cxa_atexit@plt+0xa28bc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #88] @ aed98 <__cxa_atexit@plt+0xa28c0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r6, r3 │ │ │ │ + b aed68 <__cxa_atexit@plt+0xa2890> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r5, r0, asr #7 │ │ │ │ - mvneq r5, r4, asr #9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + mvneq r7, r0, ror #29 │ │ │ │ + mvneq r8, r0, lsr r2 │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b18b8 <__cxa_atexit@plt+0xa53e0> │ │ │ │ - ldr lr, [pc, #68] @ b18c0 <__cxa_atexit@plt+0xa53e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ b18c4 <__cxa_atexit@plt+0xa53ec> │ │ │ │ + bhi aede8 <__cxa_atexit@plt+0xa2910> │ │ │ │ + ldr r2, [pc, #56] @ aedf0 <__cxa_atexit@plt+0xa2918> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ aedf4 <__cxa_atexit@plt+0xa291c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq b18a8 <__cxa_atexit@plt+0xa53d0> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ aedf8 <__cxa_atexit@plt+0xa2920> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r5, r0, lsl r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + biceq r6, r9, ip, lsl #9 │ │ │ │ + mvneq r7, r0, ror #27 │ │ │ │ + mvneq r7, ip, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b1924 <__cxa_atexit@plt+0xa544c> │ │ │ │ - ldr r3, [pc, #48] @ b192c <__cxa_atexit@plt+0xa5454> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq b1918 <__cxa_atexit@plt+0xa5440> │ │ │ │ - mov r7, sl │ │ │ │ - b b1938 <__cxa_atexit@plt+0xa5460> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi aee48 <__cxa_atexit@plt+0xa2970> │ │ │ │ + ldr r2, [pc, #56] @ aee50 <__cxa_atexit@plt+0xa2978> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ aee54 <__cxa_atexit@plt+0xa297c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ aee58 <__cxa_atexit@plt+0xa2980> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [pc, #164] @ b19ec <__cxa_atexit@plt+0xa5514> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + biceq r6, r9, r8, lsl r4 │ │ │ │ + mvneq r7, r0, lsl #27 │ │ │ │ + ldrdeq r7, [r0, #220]! @ 0xdc │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi aeecc <__cxa_atexit@plt+0xa29f4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc aeed4 <__cxa_atexit@plt+0xa29fc> │ │ │ │ + ldr r1, [pc, #92] @ aeeec <__cxa_atexit@plt+0xa2a14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #88] @ aeef0 <__cxa_atexit@plt+0xa2a18> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmib r3, {r1, r9, sl} │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r3, r6, #5 │ │ │ │ str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r6, [r2, #-4]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq b199c <__cxa_atexit@plt+0xa54c4> │ │ │ │ - ldmib r5, {r3, r8, r9} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b19ac <__cxa_atexit@plt+0xa54d4> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b19d4 <__cxa_atexit@plt+0xa54fc> │ │ │ │ - ldr r7, [pc, #112] @ b19f4 <__cxa_atexit@plt+0xa551c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5], #16 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + tst r7, #3 │ │ │ │ + beq aeec0 <__cxa_atexit@plt+0xa29e8> │ │ │ │ + mov r5, r2 │ │ │ │ + b aef00 <__cxa_atexit@plt+0xa2a28> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ bx r0 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b19dc <__cxa_atexit@plt+0xa5504> │ │ │ │ - ldr r7, [pc, #48] @ b19f0 <__cxa_atexit@plt+0xa5518> │ │ │ │ + mov r6, r3 │ │ │ │ + b aeedc <__cxa_atexit@plt+0xa2a04> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ aeef4 <__cxa_atexit@plt+0xa2a1c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r5, #16 │ │ │ │ - b b19e0 <__cxa_atexit@plt+0xa5508> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbd8 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq r7, r9, ip, ror #17 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - add r9, r5, #8 │ │ │ │ - ldm r9, {r7, r8, r9} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + and r6, r2, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne b1a4c <__cxa_atexit@plt+0xa5574> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b1a70 <__cxa_atexit@plt+0xa5598> │ │ │ │ - ldr r3, [pc, #88] @ b1a8c <__cxa_atexit@plt+0xa55b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b1a78 <__cxa_atexit@plt+0xa55a0> │ │ │ │ - ldr r3, [pc, #40] @ b1a88 <__cxa_atexit@plt+0xa55b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #16 │ │ │ │ - b b1a7c <__cxa_atexit@plt+0xa55a4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r1, sl │ │ │ │ - mov r2, r6 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi b1b0c <__cxa_atexit@plt+0xa5634> │ │ │ │ + beq aef6c <__cxa_atexit@plt+0xa2a94> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne af004 <__cxa_atexit@plt+0xa2b2c> │ │ │ │ + bic r6, r2, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ + cmp r6, #3 │ │ │ │ + beq af0b4 <__cxa_atexit@plt+0xa2bdc> │ │ │ │ + cmp r6, #4 │ │ │ │ + beq af098 <__cxa_atexit@plt+0xa2bc0> │ │ │ │ + cmp r6, #5 │ │ │ │ + bne af12c <__cxa_atexit@plt+0xa2c54> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc af148 <__cxa_atexit@plt+0xa2c70> │ │ │ │ + ldr lr, [pc, #592] @ af1b4 <__cxa_atexit@plt+0xa2cdc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r2, #1] │ │ │ │ + b aef88 <__cxa_atexit@plt+0xa2ab0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc b1b14 <__cxa_atexit@plt+0xa563c> │ │ │ │ - ldr r0, [pc, #108] @ b1b34 <__cxa_atexit@plt+0xa565c> │ │ │ │ + bcc af148 <__cxa_atexit@plt+0xa2c70> │ │ │ │ + ldr lr, [pc, #524] @ af190 <__cxa_atexit@plt+0xa2cb8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r2, #2] │ │ │ │ + mov r9, r3 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + add lr, r5, #4 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi af160 <__cxa_atexit@plt+0xa2c88> │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc af158 <__cxa_atexit@plt+0xa2c80> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr ip, [r7, #5] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + ldr r0, [pc, #468] @ af194 <__cxa_atexit@plt+0xa2cbc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r0, [pc, #452] @ af198 <__cxa_atexit@plt+0xa2cc0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #104] @ b1b38 <__cxa_atexit@plt+0xa5660> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [pc, #96] @ b1b3c <__cxa_atexit@plt+0xa5664> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - sub r3, r6, #9 │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r6, #1 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmib r2, {r0, r1, ip} │ │ │ │ - str r9, [r2, #16] │ │ │ │ - mov r5, lr │ │ │ │ - ldr r9, [pc, #56] @ b1b40 <__cxa_atexit@plt+0xa5668> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 24f8d4 <__cxa_atexit@plt+0x2433fc> │ │ │ │ - mov r6, r2 │ │ │ │ - b b1b1c <__cxa_atexit@plt+0xa5644> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ b1b30 <__cxa_atexit@plt+0xa5658> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov sl, r1 │ │ │ │ - bx r0 │ │ │ │ - biceq r4, r9, r4, lsl #5 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - biceq r4, r9, r4, asr #5 │ │ │ │ - biceq r4, r9, r0, lsl #2 │ │ │ │ - biceq r4, r9, r8, asr r2 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r5] │ │ │ │ - mov r0, r5 │ │ │ │ - str r3, [r0, #4]! │ │ │ │ - sub ip, r0, #8 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi b1bcc <__cxa_atexit@plt+0xa56f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b1bd4 <__cxa_atexit@plt+0xa56fc> │ │ │ │ - ldr r1, [pc, #108] @ b1bf4 <__cxa_atexit@plt+0xa571c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ b1bf8 <__cxa_atexit@plt+0xa5720> │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + ldr r0, [pc, #432] @ af19c <__cxa_atexit@plt+0xa2cc4> │ │ │ │ add r0, pc, r0 │ │ │ │ - mov lr, r8 │ │ │ │ - ldr r8, [pc, #96] @ b1bfc <__cxa_atexit@plt+0xa5724> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmib r2, {r0, r3} │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - sub r3, r6, #9 │ │ │ │ - sub r2, r6, #1 │ │ │ │ - stmda r5, {r2, sl} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r5, ip │ │ │ │ - ldr r9, [pc, #60] @ b1c00 <__cxa_atexit@plt+0xa5728> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov sl, lr │ │ │ │ - b 24f8d4 <__cxa_atexit@plt+0x2433fc> │ │ │ │ - mov r6, r2 │ │ │ │ - b b1bdc <__cxa_atexit@plt+0xa5704> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ b1bf0 <__cxa_atexit@plt+0xa5718> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ - bx r1 │ │ │ │ - biceq r4, r9, r4, asr #3 │ │ │ │ - @ instruction: 0xfffffd5c │ │ │ │ - @ instruction: 0xfffffa14 │ │ │ │ - biceq r4, r9, r4, lsl #4 │ │ │ │ - biceq r4, r9, r4, asr #32 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + mov r5, lr │ │ │ │ + mov r8, r1 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc af148 <__cxa_atexit@plt+0xa2c70> │ │ │ │ + ldr lr, [pc, #368] @ af18c <__cxa_atexit@plt+0xa2cb4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r2, #3] │ │ │ │ + mov r9, r3 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + add r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi b1c44 <__cxa_atexit@plt+0xa576c> │ │ │ │ - ldr r8, [pc, #48] @ b1c58 <__cxa_atexit@plt+0xa5780> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #44] @ b1c5c <__cxa_atexit@plt+0xa5784> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ + bhi af174 <__cxa_atexit@plt+0xa2c9c> │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc af16c <__cxa_atexit@plt+0xa2c94> │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr r8, [pc, #348] @ af1b8 <__cxa_atexit@plt+0xa2ce0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmib r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #340] @ af1bc <__cxa_atexit@plt+0xa2ce4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #16]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #320] @ af1c0 <__cxa_atexit@plt+0xa2ce8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r7, [pc, #20] @ b1c60 <__cxa_atexit@plt+0xa5788> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r3, [r9, #240] @ 0xf0 │ │ │ │ - biceq r4, r9, r8, lsl #3 │ │ │ │ - biceq r4, r9, r4, ror r1 │ │ │ │ - biceq r4, r9, r0, asr r1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r8, r5, #20 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi b1d3c <__cxa_atexit@plt+0xa5864> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b1d44 <__cxa_atexit@plt+0xa586c> │ │ │ │ - ldr lr, [pc, #196] @ b1d68 <__cxa_atexit@plt+0xa5890> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r3, lr, #1 │ │ │ │ - ldr r9, [pc, #188] @ b1d6c <__cxa_atexit@plt+0xa5894> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #180] @ b1d70 <__cxa_atexit@plt+0xa5898> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub ip, r6, #27 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r9, sl, ip} │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r3, [pc, #144] @ b1d74 <__cxa_atexit@plt+0xa589c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r9, [pc, #136] @ b1d78 <__cxa_atexit@plt+0xa58a0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #132] @ b1d7c <__cxa_atexit@plt+0xa58a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - ldr r1, [pc, #124] @ b1d80 <__cxa_atexit@plt+0xa58a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #116] @ b1d84 <__cxa_atexit@plt+0xa58ac> │ │ │ │ + mov r8, r1 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc af148 <__cxa_atexit@plt+0xa2c70> │ │ │ │ + ldr lr, [pc, #260] @ af1b0 <__cxa_atexit@plt+0xa2cd8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r2, #1] │ │ │ │ + b aef88 <__cxa_atexit@plt+0xa2ab0> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc af184 <__cxa_atexit@plt+0xa2cac> │ │ │ │ + ldr lr, [pc, #220] @ af1a4 <__cxa_atexit@plt+0xa2ccc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r2, #1] │ │ │ │ + ldr sl, [r2, #5] │ │ │ │ + mov r9, r3 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str ip, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + add lr, r5, #4 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi af160 <__cxa_atexit@plt+0xa2c88> │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc af158 <__cxa_atexit@plt+0xa2c80> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr ip, [r7, #5] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + ldr r0, [pc, #148] @ af1a8 <__cxa_atexit@plt+0xa2cd0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r5, {r0, r9} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r0, [pc, #136] @ af1ac <__cxa_atexit@plt+0xa2cd4> │ │ │ │ add r0, pc, r0 │ │ │ │ - add r0, r0, #3 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r0, r1, r2, r3} │ │ │ │ - ldr r3, [pc, #100] @ b1d88 <__cxa_atexit@plt+0xa58b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - sub sl, r6, #11 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r8, [pc, #84] @ b1d8c <__cxa_atexit@plt+0xa58b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - b b1d4c <__cxa_atexit@plt+0xa5874> │ │ │ │ - mov r7, #32 │ │ │ │ + str r0, [r3, #28]! │ │ │ │ + b aefd8 <__cxa_atexit@plt+0xa2b00> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc af148 <__cxa_atexit@plt+0xa2c70> │ │ │ │ + ldr lr, [pc, #96] @ af1a0 <__cxa_atexit@plt+0xa2cc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r2, #1] │ │ │ │ + b aef88 <__cxa_atexit@plt+0xa2ab0> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ b1d64 <__cxa_atexit@plt+0xa588c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r8, r0 │ │ │ │ - mov r9, sl │ │ │ │ - bx r1 │ │ │ │ - biceq r4, r9, ip, ror r0 │ │ │ │ - mvneq r4, r0, ror pc │ │ │ │ - mvneq r5, ip, lsl #7 │ │ │ │ - mvneq r5, ip, ror r3 │ │ │ │ - biceq r3, r9, r8, asr #28 │ │ │ │ - biceq r4, r9, r8, asr #1 │ │ │ │ - biceq r3, r9, r0, lsr lr │ │ │ │ - biceq r3, r9, r0, lsr #28 │ │ │ │ - biceq r3, r9, r0, lsl lr │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r3, r9, r0, lsr #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b1dd4 <__cxa_atexit@plt+0xa58fc> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, r6, #8 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b1e28 <__cxa_atexit@plt+0xa5950> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcs b1e04 <__cxa_atexit@plt+0xa592c> │ │ │ │ - ldr r6, [pc, #208] @ b1ea0 <__cxa_atexit@plt+0xa59c8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b b1e3c <__cxa_atexit@plt+0xa5964> │ │ │ │ - ldr r3, [pc, #184] @ b1e94 <__cxa_atexit@plt+0xa59bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq b1e50 <__cxa_atexit@plt+0xa5978> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne b1e58 <__cxa_atexit@plt+0xa5980> │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b1e84 <__cxa_atexit@plt+0xa59ac> │ │ │ │ - ldr r2, [pc, #140] @ b1e98 <__cxa_atexit@plt+0xa59c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcs b1e60 <__cxa_atexit@plt+0xa5988> │ │ │ │ - ldr r6, [pc, #96] @ b1e9c <__cxa_atexit@plt+0xa59c4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b1e84 <__cxa_atexit@plt+0xa59ac> │ │ │ │ - ldr r2, [pc, #60] @ b1ea4 <__cxa_atexit@plt+0xa59cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ - mvneq r4, r4, ror #28 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - mvneq r4, r0, lsr lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b1ee4 <__cxa_atexit@plt+0xa5a0c> │ │ │ │ - ldr r2, [pc, #44] @ b1efc <__cxa_atexit@plt+0xa5a24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ b1f00 <__cxa_atexit@plt+0xa5a28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r4, r0, lsr #27 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b1f40 <__cxa_atexit@plt+0xa5a68> │ │ │ │ - ldr r2, [pc, #44] @ b1f58 <__cxa_atexit@plt+0xa5a80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ b1f5c <__cxa_atexit@plt+0xa5a84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ + mov r7, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r4, ip, ror #26 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne b1fa4 <__cxa_atexit@plt+0xa5acc> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b1fc8 <__cxa_atexit@plt+0xa5af0> │ │ │ │ - ldr r2, [pc, #68] @ b1fd4 <__cxa_atexit@plt+0xa5afc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b1fc8 <__cxa_atexit@plt+0xa5af0> │ │ │ │ - ldr r2, [pc, #36] @ b1fd8 <__cxa_atexit@plt+0xa5b00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r4, r0, ror #25 │ │ │ │ - mvneq r4, r4, ror #25 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov sl, ip │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + b af14c <__cxa_atexit@plt+0xa2c74> │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + @ instruction: 0xfffffbe8 │ │ │ │ + mvneq r7, r4, lsl #31 │ │ │ │ + @ instruction: 0xfffff8f4 │ │ │ │ + @ instruction: 0xfffff9ec │ │ │ │ + @ instruction: 0xfffffa8c │ │ │ │ + @ instruction: 0xfffffbc4 │ │ │ │ + mvneq r7, r0, lsr lr │ │ │ │ + @ instruction: 0xfffff7a4 │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + mvneq r7, r8, ror #29 │ │ │ │ + @ instruction: 0xfffff860 │ │ │ │ + @ instruction: 0xfffff958 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b2028 <__cxa_atexit@plt+0xa5b50> │ │ │ │ - ldr r2, [pc, #56] @ b2034 <__cxa_atexit@plt+0xa5b5c> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi af1fc <__cxa_atexit@plt+0xa2d24> │ │ │ │ + ldr r2, [pc, #36] @ af204 <__cxa_atexit@plt+0xa2d2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #48] @ b2038 <__cxa_atexit@plt+0xa5b60> │ │ │ │ + ldr r1, [pc, #32] @ af208 <__cxa_atexit@plt+0xa2d30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b2020 <__cxa_atexit@plt+0xa5b48> │ │ │ │ - b b2044 <__cxa_atexit@plt+0xa5b6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01e04b94 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b2120 <__cxa_atexit@plt+0xa5c48> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r2, [r7, #27] │ │ │ │ - str r2, [sp, #24] │ │ │ │ - ldr r0, [r7, #31] │ │ │ │ - ldr r1, [r7, #35] @ 0x23 │ │ │ │ - str r4, [sp, #28] │ │ │ │ - ldr lr, [r7, #39] @ 0x27 │ │ │ │ - add sl, r7, #43 @ 0x2b │ │ │ │ - ldm sl, {r2, r4, r8, r9, sl} │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr fp, [r7, #63] @ 0x3f │ │ │ │ - ldr r7, [r7, #67] @ 0x43 │ │ │ │ - ldr ip, [pc, #120] @ b212c <__cxa_atexit@plt+0xa5c54> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - add ip, ip, #2 │ │ │ │ - str r7, [r3, #72] @ 0x48 │ │ │ │ - add r7, r3, #36 @ 0x24 │ │ │ │ - stm r7, {r0, r1, lr} │ │ │ │ - add lr, r3, #48 @ 0x30 │ │ │ │ - stm lr, {r2, r4, r8, r9, sl, fp} │ │ │ │ - ldr r7, [pc, #92] @ b2130 <__cxa_atexit@plt+0xa5c58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #67 @ 0x43 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r4, [sp, #28] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r4, r8, lsr #31 │ │ │ │ - mvneq r4, ip, lsl #31 │ │ │ │ - biceq r3, r9, r8, lsr #25 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + biceq r6, r9, r0, asr r0 │ │ │ │ + strheq r7, [r0, #156]! @ 0x9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b216c <__cxa_atexit@plt+0xa5c94> │ │ │ │ - ldr r2, [pc, #28] @ b2174 <__cxa_atexit@plt+0xa5c9c> │ │ │ │ + bhi af244 <__cxa_atexit@plt+0xa2d6c> │ │ │ │ + ldr r2, [pc, #36] @ af24c <__cxa_atexit@plt+0xa2d74> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #32] @ af250 <__cxa_atexit@plt+0xa2d78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 186df0c <__cxa_atexit@plt+0x1861a34> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + biceq r6, r9, ip, rrx │ │ │ │ + mvneq r7, r4, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b21c4 <__cxa_atexit@plt+0xa5cec> │ │ │ │ - ldr r2, [pc, #52] @ b21d0 <__cxa_atexit@plt+0xa5cf8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi af28c <__cxa_atexit@plt+0xa2db4> │ │ │ │ + ldr r2, [pc, #36] @ af294 <__cxa_atexit@plt+0xa2dbc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ b21d4 <__cxa_atexit@plt+0xa5cfc> │ │ │ │ + ldr r1, [pc, #32] @ af298 <__cxa_atexit@plt+0xa2dc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - mvneq r4, r8, lsl sl │ │ │ │ - biceq r3, r9, r0, lsl ip │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + biceq r6, r9, r0, lsl r0 │ │ │ │ + mvneq r7, ip, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b2238 <__cxa_atexit@plt+0xa5d60> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b2244 <__cxa_atexit@plt+0xa5d6c> │ │ │ │ - ldr r5, [pc, #68] @ b2254 <__cxa_atexit@plt+0xa5d7c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #64] @ b2258 <__cxa_atexit@plt+0xa5d80> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r1, [r2] │ │ │ │ - stmib r3, {r5, r9} │ │ │ │ - sub sl, r6, #2 │ │ │ │ - ldr r8, [pc, #44] @ b225c <__cxa_atexit@plt+0xa5d84> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 185ca84 <__cxa_atexit@plt+0x18505ac> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi af2d4 <__cxa_atexit@plt+0xa2dfc> │ │ │ │ + ldr r2, [pc, #36] @ af2dc <__cxa_atexit@plt+0xa2e04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ af2e0 <__cxa_atexit@plt+0xa2e08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + strheq r5, [r9, #244] @ 0xf4 │ │ │ │ + mvneq r7, r4, ror #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi af31c <__cxa_atexit@plt+0xa2e44> │ │ │ │ + ldr r2, [pc, #36] @ af324 <__cxa_atexit@plt+0xa2e4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ af328 <__cxa_atexit@plt+0xa2e50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r4, r4, lsr lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + biceq r5, r9, r8, asr pc │ │ │ │ + @ instruction: 0x01e0789c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi af388 <__cxa_atexit@plt+0xa2eb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b2294 <__cxa_atexit@plt+0xa5dbc> │ │ │ │ - ldr r2, [pc, #28] @ b22a0 <__cxa_atexit@plt+0xa5dc8> │ │ │ │ + bcc af394 <__cxa_atexit@plt+0xa2ebc> │ │ │ │ + ldr r1, [pc, #72] @ af3a4 <__cxa_atexit@plt+0xa2ecc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ af3a8 <__cxa_atexit@plt+0xa2ed0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r4, r4, lsl sl │ │ │ │ - biceq r3, r9, r4, lsr #22 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b238c <__cxa_atexit@plt+0xa5eb4> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r6, [pc, #244] @ b23c4 <__cxa_atexit@plt+0xa5eec> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - stmdb r5, {r6, r7} │ │ │ │ - sub r8, r5, #28 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi b2398 <__cxa_atexit@plt+0xa5ec0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc b23a0 <__cxa_atexit@plt+0xa5ec8> │ │ │ │ - ldr lr, [pc, #212] @ b23cc <__cxa_atexit@plt+0xa5ef4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r2, lr, #1 │ │ │ │ - ldr r9, [pc, #204] @ b23d0 <__cxa_atexit@plt+0xa5ef8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r0, [pc, #196] @ b23d4 <__cxa_atexit@plt+0xa5efc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub ip, r6, #27 │ │ │ │ - stmib r3, {r0, r1, lr} │ │ │ │ - str lr, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r9, sl, ip} │ │ │ │ - str r2, [r3, #32] │ │ │ │ - ldr r3, [pc, #168] @ b23d8 <__cxa_atexit@plt+0xa5f00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r9, [pc, #160] @ b23dc <__cxa_atexit@plt+0xa5f04> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #156] @ b23e0 <__cxa_atexit@plt+0xa5f08> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + mvneq r7, r0, asr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi af3e4 <__cxa_atexit@plt+0xa2f0c> │ │ │ │ + ldr r2, [pc, #36] @ af3ec <__cxa_atexit@plt+0xa2f14> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - ldr r1, [pc, #148] @ b23e4 <__cxa_atexit@plt+0xa5f0c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr r1, [pc, #140] @ b23e8 <__cxa_atexit@plt+0xa5f10> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #24 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - ldr r3, [pc, #120] @ b23ec <__cxa_atexit@plt+0xa5f14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - sub sl, r6, #11 │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r8, [pc, #104] @ b23f0 <__cxa_atexit@plt+0xa5f18> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + ldr r1, [pc, #32] @ af3f0 <__cxa_atexit@plt+0xa2f18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b b23a8 <__cxa_atexit@plt+0xa5ed0> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ b23c8 <__cxa_atexit@plt+0xa5ef0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, sl │ │ │ │ + biceq r5, r9, ip, ror lr │ │ │ │ + ldrdeq r7, [r0, #116]! @ 0x74 │ │ │ │ + ldrdeq r7, [r9, #52] @ 0x34 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi af43c <__cxa_atexit@plt+0xa2f64> │ │ │ │ + ldr r3, [pc, #52] @ af44c <__cxa_atexit@plt+0xa2f74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq af434 <__cxa_atexit@plt+0xa2f5c> │ │ │ │ + b af460 <__cxa_atexit@plt+0xa2f88> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, ip, asr #17 │ │ │ │ - biceq r3, r9, r0, lsr #20 │ │ │ │ - mvneq r4, ip, lsl r9 │ │ │ │ - mvneq r4, r8, lsr sp │ │ │ │ - mvneq r4, r8, lsr #26 │ │ │ │ - strdeq r3, [r9, #124] @ 0x7c │ │ │ │ - biceq r3, r9, ip, ror sl │ │ │ │ - biceq r3, r9, r4, ror #15 │ │ │ │ - ldrdeq r3, [r9, #116] @ 0x74 │ │ │ │ - biceq r3, r9, r4, asr #15 │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - biceq r3, r9, r0, asr r8 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b2450 <__cxa_atexit@plt+0xa5f78> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b2458 <__cxa_atexit@plt+0xa5f80> │ │ │ │ - ldr r7, [pc, #76] @ b2474 <__cxa_atexit@plt+0xa5f9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #72] @ b2478 <__cxa_atexit@plt+0xa5fa0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ b247c <__cxa_atexit@plt+0xa5fa4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r7, r9} │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r0, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ - mov r6, r3 │ │ │ │ - b b2460 <__cxa_atexit@plt+0xa5f88> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ b2470 <__cxa_atexit@plt+0xa5f98> │ │ │ │ + ldr r7, [pc, #12] @ af450 <__cxa_atexit@plt+0xa2f78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r9, r0, lsr #19 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - strheq r3, [r9, #108] @ 0x6c │ │ │ │ - biceq r3, r9, r0, asr r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x01c9739c │ │ │ │ + biceq r7, r9, r8, ror r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ b24ac <__cxa_atexit@plt+0xa5fd4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #88] @ af4c4 <__cxa_atexit@plt+0xa2fec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq af4a8 <__cxa_atexit@plt+0xa2fd0> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne af4b4 <__cxa_atexit@plt+0xa2fdc> │ │ │ │ + ldr r3, [pc, #52] @ af4c8 <__cxa_atexit@plt+0xa2ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b24a4 <__cxa_atexit@plt+0xa5fcc> │ │ │ │ - b b24bc <__cxa_atexit@plt+0xa5fe4> │ │ │ │ + beq af4bc <__cxa_atexit@plt+0xa2fe4> │ │ │ │ + b af524 <__cxa_atexit@plt+0xa304c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - biceq r3, r9, r0, lsr #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r8, [r5], #16 │ │ │ │ + b 153a49c <__cxa_atexit@plt+0x152dfc4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq r7, r9, r0, lsl #6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b2504 <__cxa_atexit@plt+0xa602c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b2584 <__cxa_atexit@plt+0xa60ac> │ │ │ │ - ldr r2, [pc, #240] @ b25d0 <__cxa_atexit@plt+0xa60f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #176] @ b25bc <__cxa_atexit@plt+0xa60e4> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne af504 <__cxa_atexit@plt+0xa302c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [pc, #40] @ af518 <__cxa_atexit@plt+0xa3040> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b257c <__cxa_atexit@plt+0xa60a4> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b2594 <__cxa_atexit@plt+0xa60bc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b259c <__cxa_atexit@plt+0xa60c4> │ │ │ │ - ldr r1, [pc, #124] @ b25c4 <__cxa_atexit@plt+0xa60ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ b25c8 <__cxa_atexit@plt+0xa60f0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #116] @ b25cc <__cxa_atexit@plt+0xa60f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + beq af510 <__cxa_atexit@plt+0xa3038> │ │ │ │ + b af524 <__cxa_atexit@plt+0xa304c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 153a49c <__cxa_atexit@plt+0x152dfc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #20 │ │ │ │ + cmp r7, lr │ │ │ │ + bcc af5ec <__cxa_atexit@plt+0xa3114> │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + add r6, r6, #12 │ │ │ │ + add r9, r2, #4 │ │ │ │ + sub r1, r1, #1 │ │ │ │ + cmp r1, #4 │ │ │ │ + bhi af5d4 <__cxa_atexit@plt+0xa30fc> │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r1, [r3, r1, lsl #2] │ │ │ │ + add pc, r3, r1 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + ldr r3, [pc, #124] @ af604 <__cxa_atexit@plt+0xa312c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b af5dc <__cxa_atexit@plt+0xa3104> │ │ │ │ + ldr r3, [pc, #128] @ af614 <__cxa_atexit@plt+0xa313c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b af5dc <__cxa_atexit@plt+0xa3104> │ │ │ │ + ldr r3, [pc, #108] @ af60c <__cxa_atexit@plt+0xa3134> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b af5dc <__cxa_atexit@plt+0xa3104> │ │ │ │ + ldr r1, [pc, #100] @ af610 <__cxa_atexit@plt+0xa3138> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r8, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + str r0, [r2, #20] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, lr │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r3, [pc, #56] @ af608 <__cxa_atexit@plt+0xa3130> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b af5dc <__cxa_atexit@plt+0xa3104> │ │ │ │ + ldr r3, [pc, #36] @ af600 <__cxa_atexit@plt+0xa3128> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r6] │ │ │ │ + str r3, [r9] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + mov r0, #20 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r1 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffbec │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi af68c <__cxa_atexit@plt+0xa31b4> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi af69c <__cxa_atexit@plt+0xa31c4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc af6a4 <__cxa_atexit@plt+0xa31cc> │ │ │ │ + ldr r0, [pc, #104] @ af6cc <__cxa_atexit@plt+0xa31f4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ af6d0 <__cxa_atexit@plt+0xa31f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b b25a4 <__cxa_atexit@plt+0xa60cc> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #16] @ b25c0 <__cxa_atexit@plt+0xa60e8> │ │ │ │ + b af6ac <__cxa_atexit@plt+0xa31d4> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ af6c8 <__cxa_atexit@plt+0xa31f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - biceq r3, r9, ip, lsr r5 │ │ │ │ - @ instruction: 0xffff1c78 │ │ │ │ - @ instruction: 0xffff1b7c │ │ │ │ - @ instruction: 0x01b1c585 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - biceq r3, r9, r0, lsl r5 │ │ │ │ + strdeq r5, [r9, #184] @ 0xb8 │ │ │ │ + @ instruction: 0xffff4e90 │ │ │ │ + @ instruction: 0xffff3e48 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b2640 <__cxa_atexit@plt+0xa6168> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b2648 <__cxa_atexit@plt+0xa6170> │ │ │ │ - ldr r1, [pc, #88] @ b2668 <__cxa_atexit@plt+0xa6190> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #84] @ b266c <__cxa_atexit@plt+0xa6194> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi af748 <__cxa_atexit@plt+0xa3270> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi af758 <__cxa_atexit@plt+0xa3280> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc af760 <__cxa_atexit@plt+0xa3288> │ │ │ │ + ldr r0, [pc, #104] @ af788 <__cxa_atexit@plt+0xa32b0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #80] @ b2670 <__cxa_atexit@plt+0xa6198> │ │ │ │ + ldr r2, [pc, #100] @ af78c <__cxa_atexit@plt+0xa32b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b b2650 <__cxa_atexit@plt+0xa6178> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #8] @ b2664 <__cxa_atexit@plt+0xa618c> │ │ │ │ + mov r8, r9 │ │ │ │ + b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b af768 <__cxa_atexit@plt+0xa3290> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ af784 <__cxa_atexit@plt+0xa32ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01c93490 │ │ │ │ - @ instruction: 0xffff1bb0 │ │ │ │ - @ instruction: 0xffff1ab4 │ │ │ │ - @ instruction: 0x01b1c4bd │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + biceq r5, r9, r8, lsr fp │ │ │ │ + @ instruction: 0xffff3d00 │ │ │ │ + @ instruction: 0xffff2d64 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ b2690 <__cxa_atexit@plt+0xa61b8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 28fc90 <__cxa_atexit@plt+0x2837b8> │ │ │ │ - biceq r3, r9, r4, lsr r7 │ │ │ │ - biceq r3, r9, r0, lsr #14 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + mov r0, r6 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi af824 <__cxa_atexit@plt+0xa334c> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi b26d8 <__cxa_atexit@plt+0xa6200> │ │ │ │ - ldr r8, [pc, #48] @ b26ec <__cxa_atexit@plt+0xa6214> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #44] @ b26f0 <__cxa_atexit@plt+0xa6218> │ │ │ │ + bhi af838 <__cxa_atexit@plt+0xa3360> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r0, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc af840 <__cxa_atexit@plt+0xa3368> │ │ │ │ + ldr r7, [pc, #128] @ af860 <__cxa_atexit@plt+0xa3388> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #124] @ af864 <__cxa_atexit@plt+0xa338c> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ + stmib r0, {r7, r9} │ │ │ │ + str r3, [r0, #12] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq af814 <__cxa_atexit@plt+0xa333c> │ │ │ │ mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r7, [pc, #20] @ b26f4 <__cxa_atexit@plt+0xa621c> │ │ │ │ + mov r7, sl │ │ │ │ + b aef00 <__cxa_atexit@plt+0xa2a28> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r6, r0 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r1 │ │ │ │ + mov r6, r0 │ │ │ │ + b af848 <__cxa_atexit@plt+0xa3370> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ af868 <__cxa_atexit@plt+0xa3390> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + mov r5, r1 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r3, r9, ip, lsl r5 │ │ │ │ - strdeq r3, [r9, #100] @ 0x64 │ │ │ │ - biceq r3, r9, r0, ror #13 │ │ │ │ - biceq r3, r9, r4, asr r7 │ │ │ │ + @ instruction: 0xfffff288 │ │ │ │ + @ instruction: 0xfffff714 │ │ │ │ + biceq r6, r9, r0, lsl #31 │ │ │ │ + strdeq r5, [r9, #160] @ 0xa0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b2774 <__cxa_atexit@plt+0xa629c> │ │ │ │ - ldr r2, [pc, #120] @ b2790 <__cxa_atexit@plt+0xa62b8> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi af8f0 <__cxa_atexit@plt+0xa3418> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi af900 <__cxa_atexit@plt+0xa3428> │ │ │ │ + ldr r2, [pc, #108] @ af918 <__cxa_atexit@plt+0xa3440> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ b2794 <__cxa_atexit@plt+0xa62bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + tst r9, #3 │ │ │ │ + beq af8e0 <__cxa_atexit@plt+0xa3408> │ │ │ │ + ldr r2, [pc, #84] @ af91c <__cxa_atexit@plt+0xa3444> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b2768 <__cxa_atexit@plt+0xa6290> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b277c <__cxa_atexit@plt+0xa62a4> │ │ │ │ - ldr r3, [pc, #72] @ b2798 <__cxa_atexit@plt+0xa62c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - mvneq r4, r8, ror r4 │ │ │ │ - mvneq r4, ip, asr r5 │ │ │ │ - strheq r3, [r9, #96] @ 0x60 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b27d8 <__cxa_atexit@plt+0xa6300> │ │ │ │ - ldr r2, [pc, #32] @ b27e4 <__cxa_atexit@plt+0xa630c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r7, [pc, #24] @ af920 <__cxa_atexit@plt+0xa3448> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r4, r8, ror #9 │ │ │ │ - biceq r3, r9, r0, ror #12 │ │ │ │ + @ instruction: 0xffff4e70 │ │ │ │ + @ instruction: 0xffff4e80 │ │ │ │ + biceq r5, r9, r0, ror #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi af9ac <__cxa_atexit@plt+0xa34d4> │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b2884 <__cxa_atexit@plt+0xa63ac> │ │ │ │ - ldr r3, [pc, #160] @ b28ac <__cxa_atexit@plt+0xa63d4> │ │ │ │ + bhi af9bc <__cxa_atexit@plt+0xa34e4> │ │ │ │ + ldr r3, [pc, #136] @ af9e8 <__cxa_atexit@plt+0xa3510> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq b2860 <__cxa_atexit@plt+0xa6388> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b2870 <__cxa_atexit@plt+0xa6398> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b2894 <__cxa_atexit@plt+0xa63bc> │ │ │ │ - ldr r7, [pc, #128] @ b28b8 <__cxa_atexit@plt+0xa63e0> │ │ │ │ + ldr r2, [pc, #132] @ af9ec <__cxa_atexit@plt+0xa3514> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r1, [pc, #124] @ af9f0 <__cxa_atexit@plt+0xa3518> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq af99c <__cxa_atexit@plt+0xa34c4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b a2030 <__cxa_atexit@plt+0x95b58> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #76] @ afa00 <__cxa_atexit@plt+0xa3528> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #124] @ b28bc <__cxa_atexit@plt+0xa63e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ af9f4 <__cxa_atexit@plt+0xa351c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #44] @ af9f8 <__cxa_atexit@plt+0xa3520> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #40] @ af9fc <__cxa_atexit@plt+0xa3524> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + add sl, r2, #1 │ │ │ │ + add r9, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xffff26cc │ │ │ │ + strheq r5, [r9, #140] @ 0x8c │ │ │ │ + mvneq r7, ip, ror r2 │ │ │ │ + biceq r5, r9, r4, ror #16 │ │ │ │ + biceq r5, r9, r8, asr r8 │ │ │ │ + mvneq r7, ip, lsl r2 │ │ │ │ + biceq r5, r9, r8, ror r8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi afa70 <__cxa_atexit@plt+0xa3598> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi afa80 <__cxa_atexit@plt+0xa35a8> │ │ │ │ + ldr r1, [pc, #88] @ afa98 <__cxa_atexit@plt+0xa35c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r8, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq afa64 <__cxa_atexit@plt+0xa358c> │ │ │ │ + mov r5, r2 │ │ │ │ + b a2030 <__cxa_atexit@plt+0x95b58> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ b28b4 <__cxa_atexit@plt+0xa63dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b28b0 <__cxa_atexit@plt+0xa63d8> │ │ │ │ + ldr r7, [pc, #20] @ afa9c <__cxa_atexit@plt+0xa35c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrdeq r3, [r9, #84] @ 0x54 │ │ │ │ - ldrdeq r4, [r0, #60]! @ 0x3c │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - mvneq r4, r8, lsl r4 │ │ │ │ - biceq r3, r9, ip, lsl #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b291c <__cxa_atexit@plt+0xa6444> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b2930 <__cxa_atexit@plt+0xa6458> │ │ │ │ - ldr r2, [pc, #84] @ b2944 <__cxa_atexit@plt+0xa646c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ b2948 <__cxa_atexit@plt+0xa6470> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + @ instruction: 0xffff25ec │ │ │ │ + biceq r5, r9, r0, lsr #15 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi afb0c <__cxa_atexit@plt+0xa3634> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi afb1c <__cxa_atexit@plt+0xa3644> │ │ │ │ + ldr r1, [pc, #88] @ afb34 <__cxa_atexit@plt+0xa365c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r8, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq afb00 <__cxa_atexit@plt+0xa3628> │ │ │ │ + mov r5, r2 │ │ │ │ + b a1b90 <__cxa_atexit@plt+0x956b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b2940 <__cxa_atexit@plt+0xa6468> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r4, r0, lsr r3 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - mvneq r4, r0, ror #6 │ │ │ │ - biceq r3, r9, r4, lsl r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b2990 <__cxa_atexit@plt+0xa64b8> │ │ │ │ - ldr r2, [pc, #44] @ b2998 <__cxa_atexit@plt+0xa64c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ b299c <__cxa_atexit@plt+0xa64c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - add r8, r2, #2 │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r9, [pc, #24] @ b29a0 <__cxa_atexit@plt+0xa64c8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r5, r3 │ │ │ │ - b 8be14c <__cxa_atexit@plt+0x8b1c74> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ afb38 <__cxa_atexit@plt+0xa3660> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r9, #68] @ 0x44 │ │ │ │ - mvneq r4, r8, lsr #4 │ │ │ │ - mvneq r4, r0, ror #13 │ │ │ │ - strheq r3, [r9, #76] @ 0x4c │ │ │ │ + @ instruction: 0xffff20b0 │ │ │ │ + strdeq r5, [r9, #108] @ 0x6c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b29e8 <__cxa_atexit@plt+0xa6510> │ │ │ │ - ldr r2, [pc, #44] @ b29f0 <__cxa_atexit@plt+0xa6518> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ b29f4 <__cxa_atexit@plt+0xa651c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - add r8, r2, #2 │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r9, [pc, #24] @ b29f8 <__cxa_atexit@plt+0xa6520> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi afb8c <__cxa_atexit@plt+0xa36b4> │ │ │ │ + ldr r7, [pc, #52] @ afba0 <__cxa_atexit@plt+0xa36c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq afb80 <__cxa_atexit@plt+0xa36a8> │ │ │ │ + mov r7, sl │ │ │ │ + b a16ac <__cxa_atexit@plt+0x951d4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ afba4 <__cxa_atexit@plt+0xa36cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 8be14c <__cxa_atexit@plt+0x8b1c74> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01c9349c │ │ │ │ - ldrdeq r4, [r0, #16]! │ │ │ │ - mvneq r4, r8, lsl #13 │ │ │ │ - biceq r3, r9, r4, ror #8 │ │ │ │ + @ instruction: 0xffff1b3c │ │ │ │ + biceq r5, r9, r8, lsl #13 │ │ │ │ + biceq r5, r9, r8, lsl #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b2a40 <__cxa_atexit@plt+0xa6568> │ │ │ │ - ldr r2, [pc, #44] @ b2a48 <__cxa_atexit@plt+0xa6570> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc afc04 <__cxa_atexit@plt+0xa372c> │ │ │ │ + ldr r7, [pc, #64] @ afc1c <__cxa_atexit@plt+0xa3744> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #60] @ afc20 <__cxa_atexit@plt+0xa3748> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ b2a4c <__cxa_atexit@plt+0xa6574> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - add r8, r2, #2 │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r9, [pc, #24] @ b2a50 <__cxa_atexit@plt+0xa6578> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r5, r3 │ │ │ │ - b 8be14c <__cxa_atexit@plt+0x8b1c74> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - biceq r3, r9, r4, asr #8 │ │ │ │ - mvneq r4, r8, ror r1 │ │ │ │ - mvneq r4, r0, lsr r6 │ │ │ │ - biceq r3, r9, r8, lsl #8 │ │ │ │ + ldr r7, [pc, #24] @ afc24 <__cxa_atexit@plt+0xa374c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff4cbc │ │ │ │ + @ instruction: 0xffff4d40 │ │ │ │ + strheq r5, [r9, #192] @ 0xc0 │ │ │ │ + strdeq r6, [r9, #136] @ 0x88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b2a9c <__cxa_atexit@plt+0xa65c4> │ │ │ │ - ldr r7, [pc, #52] @ b2ab0 <__cxa_atexit@plt+0xa65d8> │ │ │ │ + bhi afc74 <__cxa_atexit@plt+0xa379c> │ │ │ │ + ldr r7, [pc, #56] @ afc8c <__cxa_atexit@plt+0xa37b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b2a90 <__cxa_atexit@plt+0xa65b8> │ │ │ │ - mov r7, r8 │ │ │ │ - b b2ac4 <__cxa_atexit@plt+0xa65ec> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + tst r9, #3 │ │ │ │ + beq afc68 <__cxa_atexit@plt+0xa3790> │ │ │ │ + mov r7, r9 │ │ │ │ + b a4b6c <__cxa_atexit@plt+0x98694> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b2ab4 <__cxa_atexit@plt+0xa65dc> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [pc, #16] @ afc90 <__cxa_atexit@plt+0xa37b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq r3, [r9, #56] @ 0x38 │ │ │ │ - biceq r3, r9, r8, lsr #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b2b14 <__cxa_atexit@plt+0xa663c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b2ba8 <__cxa_atexit@plt+0xa66d0> │ │ │ │ - ldr r2, [pc, #236] @ b2bd4 <__cxa_atexit@plt+0xa66fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #232] @ b2bd8 <__cxa_atexit@plt+0xa6700> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + @ instruction: 0xffff4f14 │ │ │ │ + biceq r6, r9, ip, lsr #17 │ │ │ │ + biceq r6, r9, r0, asr #22 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi afcf4 <__cxa_atexit@plt+0xa381c> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi afcfc <__cxa_atexit@plt+0xa3824> │ │ │ │ + ldr r7, [pc, #84] @ afd20 <__cxa_atexit@plt+0xa3848> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq afce8 <__cxa_atexit@plt+0xa3810> │ │ │ │ + mov r7, sl │ │ │ │ + b af460 <__cxa_atexit@plt+0xa2f88> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #164] @ b2bc0 <__cxa_atexit@plt+0xa66e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b2ba0 <__cxa_atexit@plt+0xa66c8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b2bb0 <__cxa_atexit@plt+0xa66d8> │ │ │ │ - ldr r2, [pc, #128] @ b2bc4 <__cxa_atexit@plt+0xa66ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #124] @ b2bc8 <__cxa_atexit@plt+0xa66f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #15 │ │ │ │ - ldr r8, [pc, #100] @ b2bcc <__cxa_atexit@plt+0xa66f4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #96] @ b2bd0 <__cxa_atexit@plt+0xa66f8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #12]! │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #32] @ afd24 <__cxa_atexit@plt+0xa384c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r2, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - b b2bb4 <__cxa_atexit@plt+0xa66dc> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - strdeq r4, [r0, #64]! @ 0x40 │ │ │ │ - mvneq r4, r8, asr r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - mvneq r4, r0, asr r5 │ │ │ │ - biceq r3, r9, r4, lsl #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b2c5c <__cxa_atexit@plt+0xa6784> │ │ │ │ - ldr r2, [pc, #100] @ b2c68 <__cxa_atexit@plt+0xa6790> │ │ │ │ + @ instruction: 0xfffff790 │ │ │ │ + ldrdeq r6, [r9, #172] @ 0xac │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi afd8c <__cxa_atexit@plt+0xa38b4> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi afd94 <__cxa_atexit@plt+0xa38bc> │ │ │ │ + ldr r2, [pc, #92] @ afdb8 <__cxa_atexit@plt+0xa38e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #96] @ b2c6c <__cxa_atexit@plt+0xa6794> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr r8, [pc, #72] @ b2c70 <__cxa_atexit@plt+0xa6798> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #68] @ b2c74 <__cxa_atexit@plt+0xa679c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #12]! │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq afd7c <__cxa_atexit@plt+0xa38a4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b ae774 <__cxa_atexit@plt+0xa229c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - mvneq r4, r0, lsr r4 │ │ │ │ - strexheq r3, r8, [r0] │ │ │ │ - strdeq r3, [r9, #24] │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ b2c9c <__cxa_atexit@plt+0xa67c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - biceq r3, r9, r8, ror #3 │ │ │ │ - ldrdeq r3, [r9, #24] │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ b2cc4 <__cxa_atexit@plt+0xa67ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - biceq r3, r9, r8, asr #3 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldmib r5, {r0, lr} │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b2d30 <__cxa_atexit@plt+0xa6858> │ │ │ │ - add r1, r5, #12 │ │ │ │ - ldr r2, [r1] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq b2d10 <__cxa_atexit@plt+0xa6838> │ │ │ │ - ldr r1, [pc, #96] @ b2d54 <__cxa_atexit@plt+0xa687c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ba58d8 <__cxa_atexit@plt+0x1b99400> │ │ │ │ - ldr r5, [pc, #48] @ b2d48 <__cxa_atexit@plt+0xa6870> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r1] │ │ │ │ - ldr r5, [pc, #40] @ b2d4c <__cxa_atexit@plt+0xa6874> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r1 │ │ │ │ - b 1207e8 <__cxa_atexit@plt+0x114310> │ │ │ │ - ldr r7, [pc, #24] @ b2d50 <__cxa_atexit@plt+0xa6878> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ afdbc <__cxa_atexit@plt+0xa38e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r8, [r5] │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - mvneq r4, r8, asr #6 │ │ │ │ - biceq r3, r9, ip, ror #2 │ │ │ │ - andeq r0, r0, r4, lsl r2 │ │ │ │ - biceq r3, r9, ip, lsr #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b2d94 <__cxa_atexit@plt+0xa68bc> │ │ │ │ - ldr r2, [pc, #36] @ b2d9c <__cxa_atexit@plt+0xa68c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ b2da0 <__cxa_atexit@plt+0xa68c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r2, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r3, r9, ip, lsl #2 │ │ │ │ - mvneq r3, ip, lsl lr │ │ │ │ - biceq r3, r9, r0, ror #1 │ │ │ │ + @ instruction: 0xffffea14 │ │ │ │ + biceq r6, r9, r0, lsr sl │ │ │ │ + ldrdeq r5, [r9, #172] @ 0xac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi afe0c <__cxa_atexit@plt+0xa3934> │ │ │ │ + ldr r2, [pc, #68] @ afe28 <__cxa_atexit@plt+0xa3950> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b2de0 <__cxa_atexit@plt+0xa6908> │ │ │ │ - ldr r2, [pc, #36] @ b2de8 <__cxa_atexit@plt+0xa6910> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ b2dec <__cxa_atexit@plt+0xa6914> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ + bhi afe18 <__cxa_atexit@plt+0xa3940> │ │ │ │ + ldr r5, [pc, #48] @ afe30 <__cxa_atexit@plt+0xa3958> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + b 1526650 <__cxa_atexit@plt+0x151a178> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r3, r9, r0, asr #1 │ │ │ │ - ldrdeq r3, [r0, #208]! @ 0xd0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0x01c93090 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b2e5c <__cxa_atexit@plt+0xa6984> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq b2e40 <__cxa_atexit@plt+0xa6968> │ │ │ │ - ldr r7, [pc, #88] @ b2e80 <__cxa_atexit@plt+0xa69a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r7, r9, sl} │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ba58d8 <__cxa_atexit@plt+0x1b99400> │ │ │ │ - ldr r3, [pc, #44] @ b2e74 <__cxa_atexit@plt+0xa699c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ b2e78 <__cxa_atexit@plt+0xa69a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1207e8 <__cxa_atexit@plt+0x114310> │ │ │ │ - ldr r7, [pc, #24] @ b2e7c <__cxa_atexit@plt+0xa69a4> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ afe2c <__cxa_atexit@plt+0xa3954> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - mvneq r4, r8, lsl r2 │ │ │ │ - biceq r3, r9, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - biceq r3, r9, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b2ee0 <__cxa_atexit@plt+0xa6a08> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b2ee8 <__cxa_atexit@plt+0xa6a10> │ │ │ │ - ldr r2, [pc, #68] @ b2ef8 <__cxa_atexit@plt+0xa6a20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ b2efc <__cxa_atexit@plt+0xa6a24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - ldrdeq r3, [r0, #220]! @ 0xdc │ │ │ │ - biceq r2, r9, ip, lsl #31 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + mvneq r6, r0, asr #27 │ │ │ │ + biceq r5, r9, r4, lsl #21 │ │ │ │ + @ instruction: 0xffff4a74 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b2f84 <__cxa_atexit@plt+0xa6aac> │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #-4] │ │ │ │ - add sl, r7, #8 │ │ │ │ - add r3, r3, r2 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, fp │ │ │ │ - bl b734 │ │ │ │ - ldr r3, [pc, #60] @ b2f90 <__cxa_atexit@plt+0xa6ab8> │ │ │ │ + add sl, r6, #172 @ 0xac │ │ │ │ + cmp r3, sl │ │ │ │ + bcc affbc <__cxa_atexit@plt+0xa3ae4> │ │ │ │ + ldr r0, [pc, #384] @ affd8 <__cxa_atexit@plt+0xa3b00> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #380] @ affdc <__cxa_atexit@plt+0xa3b04> │ │ │ │ add r3, pc, r3 │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr r1, [pc, #52] @ b2f94 <__cxa_atexit@plt+0xa6abc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #48] @ b2f98 <__cxa_atexit@plt+0xa6ac0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r9, {r0, r7} │ │ │ │ - add lr, r9, #12 │ │ │ │ - stm lr, {r1, r2, sl, fp} │ │ │ │ - str r3, [r5] │ │ │ │ - sub r9, r6, #11 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1207e8 <__cxa_atexit@plt+0x114310> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - mvneq r4, r0, lsl r1 │ │ │ │ - mvneq r4, ip, lsl #2 │ │ │ │ - biceq r2, r9, r8, ror #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b2ff8 <__cxa_atexit@plt+0xa6b20> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b3000 <__cxa_atexit@plt+0xa6b28> │ │ │ │ - ldr r2, [pc, #68] @ b3010 <__cxa_atexit@plt+0xa6b38> │ │ │ │ + ldr r2, [pc, #376] @ affe0 <__cxa_atexit@plt+0xa3b08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ b3014 <__cxa_atexit@plt+0xa6b3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - mvneq r3, r4, asr #25 │ │ │ │ - biceq r2, r9, r0, lsl #29 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b30c0 <__cxa_atexit@plt+0xa6be8> │ │ │ │ - ldr r3, [pc, #172] @ b30e8 <__cxa_atexit@plt+0xa6c10> │ │ │ │ + ldr r1, [pc, #372] @ affe4 <__cxa_atexit@plt+0xa3b0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r6, #44]! @ 0x2c │ │ │ │ + sub r0, sl, #165 @ 0xa5 │ │ │ │ + str r0, [r6, #128] @ 0x80 │ │ │ │ + sub r0, sl, #157 @ 0x9d │ │ │ │ + str r0, [r6, #124] @ 0x7c │ │ │ │ + sub r0, sl, #149 @ 0x95 │ │ │ │ + str r0, [r6, #120] @ 0x78 │ │ │ │ + sub r0, sl, #141 @ 0x8d │ │ │ │ + str r0, [r6, #116] @ 0x74 │ │ │ │ + sub r0, sl, #134 @ 0x86 │ │ │ │ + str r0, [r6, #112] @ 0x70 │ │ │ │ + sub r0, sl, #110 @ 0x6e │ │ │ │ + str r0, [r6, #100] @ 0x64 │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r7, [pc, #312] @ affe8 <__cxa_atexit@plt+0xa3b10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r6, #96] @ 0x60 │ │ │ │ + sub r3, sl, #103 @ 0x67 │ │ │ │ + str r3, [r6, #92] @ 0x5c │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r3, [pc, #292] @ affec <__cxa_atexit@plt+0xa3b14> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq b3088 <__cxa_atexit@plt+0xa6bb0> │ │ │ │ - add r7, r9, #3 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #-4]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r2, r3, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b30d0 <__cxa_atexit@plt+0xa6bf8> │ │ │ │ - cmp r7, #0 │ │ │ │ - beq b3098 <__cxa_atexit@plt+0xa6bc0> │ │ │ │ - ldr r3, [pc, #132] @ b30fc <__cxa_atexit@plt+0xa6c24> │ │ │ │ + str r2, [r6, #88] @ 0x58 │ │ │ │ + sub r2, sl, #95 @ 0x5f │ │ │ │ + str r2, [r6, #84] @ 0x54 │ │ │ │ + sub r2, sl, #85 @ 0x55 │ │ │ │ + str r2, [r6, #80] @ 0x50 │ │ │ │ + sub r2, sl, #77 @ 0x4d │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ + ldr r2, [pc, #260] @ afff0 <__cxa_atexit@plt+0xa3b18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r2, [pc, #252] @ afff4 <__cxa_atexit@plt+0xa3b1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + ldr ip, [pc, #244] @ afff8 <__cxa_atexit@plt+0xa3b20> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #240] @ afffc <__cxa_atexit@plt+0xa3b24> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #236] @ b0000 <__cxa_atexit@plt+0xa3b28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #232] @ b0004 <__cxa_atexit@plt+0xa3b2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #228] @ b0008 <__cxa_atexit@plt+0xa3b30> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r6, #-8] │ │ │ │ + ldr r2, [pc, #220] @ b000c <__cxa_atexit@plt+0xa3b34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r6, #64] @ 0x40 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + ldr r3, [pc, #184] @ b0010 <__cxa_atexit@plt+0xa3b38> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r0, r1, r7, r8} │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba58d8 <__cxa_atexit@plt+0x1b99400> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ b30ec <__cxa_atexit@plt+0xa6c14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [pc, #68] @ b30f0 <__cxa_atexit@plt+0xa6c18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1207e8 <__cxa_atexit@plt+0x114310> │ │ │ │ - ldr r7, [pc, #48] @ b30f8 <__cxa_atexit@plt+0xa6c20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #172] @ b0014 <__cxa_atexit@plt+0xa3b3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ + str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r6, #24 │ │ │ │ + stm lr, {r0, r8, ip} │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #8]! │ │ │ │ + str r7, [r6, #104] @ 0x68 │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #56]! @ 0x38 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r6, #108] @ 0x6c │ │ │ │ + sub r7, sl, #59 @ 0x3b │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b30f4 <__cxa_atexit@plt+0xa6c1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - stmib r5, {r0, r1} │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - mvneq r3, r0, asr #31 │ │ │ │ - biceq r2, r9, ip, asr #27 │ │ │ │ - biceq r2, r9, r4, ror #27 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - @ instruction: 0x01c92d9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - str r3, [r2] │ │ │ │ - sub r1, r2, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi b3178 <__cxa_atexit@plt+0xa6ca0> │ │ │ │ - cmp r3, #0 │ │ │ │ - beq b3158 <__cxa_atexit@plt+0xa6c80> │ │ │ │ - ldr r2, [pc, #92] @ b319c <__cxa_atexit@plt+0xa6cc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba58d8 <__cxa_atexit@plt+0x1b99400> │ │ │ │ - ldr r5, [pc, #48] @ b3190 <__cxa_atexit@plt+0xa6cb8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r5, [pc, #40] @ b3194 <__cxa_atexit@plt+0xa6cbc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1207e8 <__cxa_atexit@plt+0x114310> │ │ │ │ - ldr r7, [pc, #24] @ b3198 <__cxa_atexit@plt+0xa6cc0> │ │ │ │ + ldr r7, [pc, #84] @ b0018 <__cxa_atexit@plt+0xa3b40> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ + mov r6, #172 @ 0xac │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - mvneq r3, r0, lsl #30 │ │ │ │ - biceq r2, r9, r4, lsr #26 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - biceq r2, r9, r4, ror #25 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + strheq r5, [r9, #56] @ 0x38 │ │ │ │ + biceq r6, r9, ip, asr #13 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + @ instruction: 0xfffffc7c │ │ │ │ + strheq r7, [r0, #0]! │ │ │ │ + @ instruction: 0xfffffa34 │ │ │ │ + @ instruction: 0xfffff974 │ │ │ │ + @ instruction: 0xfffff88c │ │ │ │ + @ instruction: 0xfffff7c8 │ │ │ │ + @ instruction: 0xfffff704 │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + biceq r6, r9, r4, lsr #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b31dc <__cxa_atexit@plt+0xa6d04> │ │ │ │ - ldr r2, [pc, #36] @ b31e4 <__cxa_atexit@plt+0xa6d0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ b31e8 <__cxa_atexit@plt+0xa6d10> │ │ │ │ + bhi b0050 <__cxa_atexit@plt+0xa3b78> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b0058 <__cxa_atexit@plt+0xa3b80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, r9, r4, asr #25 │ │ │ │ - ldrdeq r3, [r0, #148]! @ 0x94 │ │ │ │ - @ instruction: 0x01c92c98 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mvneq r6, r4, ror #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b328c <__cxa_atexit@plt+0xa6db4> │ │ │ │ - ldr r2, [pc, #156] @ b32a8 <__cxa_atexit@plt+0xa6dd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ b32ac <__cxa_atexit@plt+0xa6dd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq b3278 <__cxa_atexit@plt+0xa6da0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b3284 <__cxa_atexit@plt+0xa6dac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b3294 <__cxa_atexit@plt+0xa6dbc> │ │ │ │ - ldr r3, [pc, #100] @ b32b0 <__cxa_atexit@plt+0xa6dd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #96] @ b32b4 <__cxa_atexit@plt+0xa6ddc> │ │ │ │ + bhi b0090 <__cxa_atexit@plt+0xa3bb8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b0098 <__cxa_atexit@plt+0xa3bc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - mvneq r3, r4, lsl #19 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - mvneq r3, r4, asr #20 │ │ │ │ - biceq r2, r9, ip, asr #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b3314 <__cxa_atexit@plt+0xa6e3c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc b331c <__cxa_atexit@plt+0xa6e44> │ │ │ │ - ldr r2, [pc, #68] @ b332c <__cxa_atexit@plt+0xa6e54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ b3330 <__cxa_atexit@plt+0xa6e58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - mvneq r3, r8, lsr #19 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + mvneq r6, r4, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b3360 <__cxa_atexit@plt+0xa6e88> │ │ │ │ - ldr r5, [pc, #28] @ b3370 <__cxa_atexit@plt+0xa6e98> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi b00d0 <__cxa_atexit@plt+0xa3bf8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b00d8 <__cxa_atexit@plt+0xa3c00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 120f08 <__cxa_atexit@plt+0x114a30> │ │ │ │ - ldr r7, [pc, #12] @ b3374 <__cxa_atexit@plt+0xa6e9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq r2, r9, ip, asr #22 │ │ │ │ - biceq r2, r9, ip, lsl #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b33b4 <__cxa_atexit@plt+0xa6edc> │ │ │ │ - ldr r2, [pc, #32] @ b33c0 <__cxa_atexit@plt+0xa6ee8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - biceq r2, r9, r0, asr #21 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + mvneq r6, r4, ror #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b3400 <__cxa_atexit@plt+0xa6f28> │ │ │ │ - ldr r2, [pc, #36] @ b3408 <__cxa_atexit@plt+0xa6f30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ b340c <__cxa_atexit@plt+0xa6f34> │ │ │ │ + bhi b0110 <__cxa_atexit@plt+0xa3c38> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b0118 <__cxa_atexit@plt+0xa3c40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, r9, r0, lsr #21 │ │ │ │ - strheq r3, [r0, #112]! @ 0x70 │ │ │ │ - biceq r2, r9, r4, ror sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mvneq r6, r4, lsr #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b34a0 <__cxa_atexit@plt+0xa6fc8> │ │ │ │ - ldr r0, [pc, #152] @ b34cc <__cxa_atexit@plt+0xa6ff4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mov r1, r5 │ │ │ │ - str r0, [r1, #-8]! │ │ │ │ - str r2, [r1, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b3498 <__cxa_atexit@plt+0xa6fc0> │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b34ac <__cxa_atexit@plt+0xa6fd4> │ │ │ │ - ldr r3, [pc, #104] @ b34d4 <__cxa_atexit@plt+0xa6ffc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #100] @ b34d8 <__cxa_atexit@plt+0xa7000> │ │ │ │ + bhi b0150 <__cxa_atexit@plt+0xa3c78> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b0158 <__cxa_atexit@plt+0xa3c80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r5, r1 │ │ │ │ - b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #28] @ b34d0 <__cxa_atexit@plt+0xa6ff8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r3] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r3, r8, ror #14 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - mvneq r3, r4, lsr #16 │ │ │ │ - biceq r2, r9, r8, lsr #19 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b3530 <__cxa_atexit@plt+0xa7058> │ │ │ │ - ldr r2, [pc, #64] @ b3548 <__cxa_atexit@plt+0xa7070> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ b354c <__cxa_atexit@plt+0xa7074> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ b3550 <__cxa_atexit@plt+0xa7078> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - mvneq r3, r8, lsl #15 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + mvneq r6, r4, ror #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b3580 <__cxa_atexit@plt+0xa70a8> │ │ │ │ - ldr r5, [pc, #28] @ b3590 <__cxa_atexit@plt+0xa70b8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi b0190 <__cxa_atexit@plt+0xa3cb8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b0198 <__cxa_atexit@plt+0xa3cc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1202ec <__cxa_atexit@plt+0x113e14> │ │ │ │ - ldr r7, [pc, #12] @ b3594 <__cxa_atexit@plt+0xa70bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq r2, r9, ip, lsr r9 │ │ │ │ - biceq r2, r9, ip, ror #17 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b35d4 <__cxa_atexit@plt+0xa70fc> │ │ │ │ - ldr r2, [pc, #32] @ b35e0 <__cxa_atexit@plt+0xa7108> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - strdeq r2, [r9, #132] @ 0x84 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mvneq r6, r4, lsr #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b3630 <__cxa_atexit@plt+0xa7158> │ │ │ │ - ldr r2, [pc, #52] @ b3638 <__cxa_atexit@plt+0xa7160> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ b363c <__cxa_atexit@plt+0xa7164> │ │ │ │ + bhi b01d0 <__cxa_atexit@plt+0xa3cf8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b01d8 <__cxa_atexit@plt+0xa3d00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #28] @ b3640 <__cxa_atexit@plt+0xa7168> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - mvneq r3, ip, lsl #11 │ │ │ │ - strdeq r3, [r0, #156]! @ 0x9c │ │ │ │ - @ instruction: 0x01c92894 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 88c0d4 <__cxa_atexit@plt+0x87fbfc> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b b367c <__cxa_atexit@plt+0xa71a4> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b36b4 <__cxa_atexit@plt+0xa71dc> │ │ │ │ - stmdb r5, {r7, r8, r9, sl} │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r8, fp │ │ │ │ - b b36c4 <__cxa_atexit@plt+0xa71ec> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #8]! │ │ │ │ - add r1, r1, r3 │ │ │ │ - cmp r0, r1 │ │ │ │ - bge b3730 <__cxa_atexit@plt+0xa7258> │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - add r3, r8, #4 │ │ │ │ - cmp r3, r9 │ │ │ │ - ble b3748 <__cxa_atexit@plt+0xa7270> │ │ │ │ - ldr r3, [pc, #236] @ b37f0 <__cxa_atexit@plt+0xa7318> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - sub r1, r1, r0 │ │ │ │ - add r1, r1, r9 │ │ │ │ - add r1, r1, #4 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r1 │ │ │ │ - b 1ba5b88 <__cxa_atexit@plt+0x1b996b0> │ │ │ │ - ldr r0, [pc, #188] @ b37f4 <__cxa_atexit@plt+0xa731c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #12]! │ │ │ │ - str r8, [r5, #16] │ │ │ │ - mov r7, lr │ │ │ │ - b 1ba5b50 <__cxa_atexit@plt+0x1b99678> │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - add r3, r3, #8 │ │ │ │ - add r3, r3, r0 │ │ │ │ - ldrsb r2, [r3] │ │ │ │ - uxtb r8, r2 │ │ │ │ - cmn r2, #1 │ │ │ │ - ble b376c <__cxa_atexit@plt+0xa7294> │ │ │ │ - mov r3, #1 │ │ │ │ - b b37d0 <__cxa_atexit@plt+0xa72f8> │ │ │ │ - ldrb r2, [r3, #1] │ │ │ │ - cmp r8, #224 @ 0xe0 │ │ │ │ - bcs b3788 <__cxa_atexit@plt+0xa72b0> │ │ │ │ - add r3, r2, r8, lsl #6 │ │ │ │ - sub r8, r3, #12416 @ 0x3080 │ │ │ │ - mov r3, #2 │ │ │ │ - b b37d0 <__cxa_atexit@plt+0xa72f8> │ │ │ │ - ldrb r1, [r3, #2] │ │ │ │ - cmp r8, #240 @ 0xf0 │ │ │ │ - bcs b37b0 <__cxa_atexit@plt+0xa72d8> │ │ │ │ - lsl r3, r8, #12 │ │ │ │ - ldr r0, [pc, #72] @ b37e8 <__cxa_atexit@plt+0xa7310> │ │ │ │ - add r3, r3, r2, lsl #6 │ │ │ │ - add r3, r3, r1 │ │ │ │ - add r8, r3, r0 │ │ │ │ - mov r3, #3 │ │ │ │ - b b37d0 <__cxa_atexit@plt+0xa72f8> │ │ │ │ - lsl r0, r8, #18 │ │ │ │ - add r2, r0, r2, lsl #12 │ │ │ │ - ldr r0, [pc, #36] @ b37e4 <__cxa_atexit@plt+0xa730c> │ │ │ │ - ldrb r3, [r3, #3] │ │ │ │ - add r2, r2, r1, lsl #6 │ │ │ │ - add r3, r2, r3 │ │ │ │ - add r8, r3, r0 │ │ │ │ - mov r3, #4 │ │ │ │ - ldr r2, [pc, #20] @ b37ec <__cxa_atexit@plt+0xa7314> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1a3dd0c <__cxa_atexit@plt+0x1a31834> │ │ │ │ - ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0xfff1df80 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov r8, #0 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldmib r3, {r0, lr} │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - b b36c4 <__cxa_atexit@plt+0xa71ec> │ │ │ │ - andeq r1, r0, r9, ror #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - mov r3, #260096 @ 0x3f800 │ │ │ │ - orr r3, r3, #1835008 @ 0x1c0000 │ │ │ │ - and r2, r7, r3 │ │ │ │ - mov r3, #253 @ 0xfd │ │ │ │ - orr r3, r3, #65280 @ 0xff00 │ │ │ │ - cmp r2, #55296 @ 0xd800 │ │ │ │ - movne r3, r7 │ │ │ │ - lsr r1, r3, #16 │ │ │ │ - mov r0, #0 │ │ │ │ - cmp r3, #127 @ 0x7f │ │ │ │ - movhi r0, #1 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - cmp r1, #0 │ │ │ │ - addne r0, r0, #1 │ │ │ │ - lsrs r1, r3, #11 │ │ │ │ - add r1, r2, sl │ │ │ │ - addne r0, r0, #1 │ │ │ │ - add r2, r1, #8 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b391c <__cxa_atexit@plt+0xa7444> │ │ │ │ - cmp r0, #1 │ │ │ │ - beq b38f8 <__cxa_atexit@plt+0xa7420> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne b3924 <__cxa_atexit@plt+0xa744c> │ │ │ │ - mvn r0, #31 │ │ │ │ - add fp, r0, r3, lsr #12 │ │ │ │ - mov r0, #63 @ 0x3f │ │ │ │ - and r0, r0, r3, lsr #6 │ │ │ │ - strb fp, [r2] │ │ │ │ - orr r0, r0, #128 @ 0x80 │ │ │ │ - strb r0, [r1, #9] │ │ │ │ - and r0, r3, #63 @ 0x3f │ │ │ │ - mvn r2, #127 @ 0x7f │ │ │ │ - orr r3, r0, r2 │ │ │ │ - add r2, r1, #10 │ │ │ │ - mov r1, #3 │ │ │ │ - b b3960 <__cxa_atexit@plt+0xa7488> │ │ │ │ - mvn r0, #63 @ 0x3f │ │ │ │ - add r0, r0, r3, lsr #6 │ │ │ │ - strb r0, [r2] │ │ │ │ - and r0, r3, #63 @ 0x3f │ │ │ │ - mvn r2, #127 @ 0x7f │ │ │ │ - orr r3, r0, r2 │ │ │ │ - add r2, r1, #9 │ │ │ │ - mov r1, #2 │ │ │ │ - b b3960 <__cxa_atexit@plt+0xa7488> │ │ │ │ - mov r1, #1 │ │ │ │ - b b3960 <__cxa_atexit@plt+0xa7488> │ │ │ │ - mvn r0, #15 │ │ │ │ - add ip, r0, r3, lsr #18 │ │ │ │ - mov fp, #63 @ 0x3f │ │ │ │ - and r0, fp, r3, lsr #6 │ │ │ │ - and fp, fp, r3, lsr #12 │ │ │ │ - strb ip, [r2] │ │ │ │ - orr r0, r0, #128 @ 0x80 │ │ │ │ - strb r0, [r1, #10] │ │ │ │ - orr r0, fp, #128 @ 0x80 │ │ │ │ - strb r0, [r1, #9] │ │ │ │ - and r0, r3, #63 @ 0x3f │ │ │ │ - mvn r2, #127 @ 0x7f │ │ │ │ - orr r3, r0, r2 │ │ │ │ - add r2, r1, #11 │ │ │ │ - mov r1, #4 │ │ │ │ - strb r3, [r2] │ │ │ │ - add r0, sl, r1 │ │ │ │ - add r3, lr, r9 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b b36c4 <__cxa_atexit@plt+0xa71ec> │ │ │ │ + mvneq r6, r4, ror #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r6, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi b3a30 <__cxa_atexit@plt+0xa7558> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b3a38 <__cxa_atexit@plt+0xa7560> │ │ │ │ - ldr r3, [pc, #160] @ b3a50 <__cxa_atexit@plt+0xa7578> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #156] @ b3a54 <__cxa_atexit@plt+0xa757c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq b3a04 <__cxa_atexit@plt+0xa752c> │ │ │ │ - str r9, [r3] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b3a14 <__cxa_atexit@plt+0xa753c> │ │ │ │ - ldr r3, [pc, #112] @ b3a58 <__cxa_atexit@plt+0xa7580> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b3a28 <__cxa_atexit@plt+0xa7550> │ │ │ │ - b b3ad8 <__cxa_atexit@plt+0xa7600> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b0220 <__cxa_atexit@plt+0xa3d48> │ │ │ │ + ldr r7, [pc, #52] @ b0234 <__cxa_atexit@plt+0xa3d5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq b0214 <__cxa_atexit@plt+0xa3d3c> │ │ │ │ + mov r7, r9 │ │ │ │ + b b0244 <__cxa_atexit@plt+0xa3d6c> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ b3a60 <__cxa_atexit@plt+0xa7588> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, r7 │ │ │ │ - b b3a40 <__cxa_atexit@plt+0xa7568> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ b3a5c <__cxa_atexit@plt+0xa7584> │ │ │ │ + ldr r7, [pc, #16] @ b0238 <__cxa_atexit@plt+0xa3d60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc3c │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - biceq r2, r9, r4, lsr #9 │ │ │ │ - mvneq r3, r8, lsr r2 │ │ │ │ - biceq r2, r9, r8, ror #8 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r6, r9, r0, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne b3aa8 <__cxa_atexit@plt+0xa75d0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ b3ac4 <__cxa_atexit@plt+0xa75ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b3abc <__cxa_atexit@plt+0xa75e4> │ │ │ │ - b b3ad8 <__cxa_atexit@plt+0xa7600> │ │ │ │ - ldr r7, [pc, #24] @ b3ac8 <__cxa_atexit@plt+0xa75f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + beq b02a4 <__cxa_atexit@plt+0xa3dcc> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b02ec <__cxa_atexit@plt+0xa3e14> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq b0354 <__cxa_atexit@plt+0xa3e7c> │ │ │ │ + cmp r3, #4 │ │ │ │ + beq b0334 <__cxa_atexit@plt+0xa3e5c> │ │ │ │ + cmp r3, #5 │ │ │ │ + bne b03b4 <__cxa_atexit@plt+0xa3edc> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b03f8 <__cxa_atexit@plt+0xa3f20> │ │ │ │ + ldr r1, [pc, #400] @ b0428 <__cxa_atexit@plt+0xa3f50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #396] @ b042c <__cxa_atexit@plt+0xa3f54> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + b b03d0 <__cxa_atexit@plt+0xa3ef8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b03f8 <__cxa_atexit@plt+0xa3f20> │ │ │ │ + ldr r1, [pc, #340] @ b0410 <__cxa_atexit@plt+0xa3f38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #336] @ b0414 <__cxa_atexit@plt+0xa3f3c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r3, r4, lsr #3 │ │ │ │ - biceq r2, r9, r0, lsl #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #200] @ b3ba8 <__cxa_atexit@plt+0xa76d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #196] @ b3bac <__cxa_atexit@plt+0xa76d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b03f8 <__cxa_atexit@plt+0xa3f20> │ │ │ │ + ldr r1, [pc, #300] @ b0430 <__cxa_atexit@plt+0xa3f58> │ │ │ │ add r1, pc, r1 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b3b2c <__cxa_atexit@plt+0xa7654> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [r7, #4]! │ │ │ │ - str r2, [r7] │ │ │ │ - ands r0, r3, #3 │ │ │ │ - beq b3b78 <__cxa_atexit@plt+0xa76a0> │ │ │ │ - str r3, [r7] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne b3b88 <__cxa_atexit@plt+0xa76b0> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - bne b3ae8 <__cxa_atexit@plt+0xa7610> │ │ │ │ - b b3b70 <__cxa_atexit@plt+0xa7698> │ │ │ │ - ldr r2, [pc, #124] @ b3bb0 <__cxa_atexit@plt+0xa76d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ + ldr lr, [pc, #296] @ b0434 <__cxa_atexit@plt+0xa3f5c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b3b9c <__cxa_atexit@plt+0xa76c4> │ │ │ │ - ldr r3, [pc, #96] @ b3bb4 <__cxa_atexit@plt+0xa76dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b3b70 <__cxa_atexit@plt+0xa7698> │ │ │ │ - b b3c6c <__cxa_atexit@plt+0xa7794> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b3bb8 <__cxa_atexit@plt+0xa76e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xffffffec │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - mvneq r3, r4, asr #1 │ │ │ │ - biceq r2, r9, r0, lsl r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b3c00 <__cxa_atexit@plt+0xa7728> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ b3c1c <__cxa_atexit@plt+0xa7744> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b3c14 <__cxa_atexit@plt+0xa773c> │ │ │ │ - b b3ad8 <__cxa_atexit@plt+0xa7600> │ │ │ │ - ldr r7, [pc, #24] @ b3c20 <__cxa_atexit@plt+0xa7748> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b03f8 <__cxa_atexit@plt+0xa3f20> │ │ │ │ + ldr r1, [pc, #216] @ b0420 <__cxa_atexit@plt+0xa3f48> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #212] @ b0424 <__cxa_atexit@plt+0xa3f4c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + b b03d0 <__cxa_atexit@plt+0xa3ef8> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b0408 <__cxa_atexit@plt+0xa3f30> │ │ │ │ + ldr lr, [pc, #208] @ b0438 <__cxa_atexit@plt+0xa3f60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #204] @ b043c <__cxa_atexit@plt+0xa3f64> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #200] @ b0440 <__cxa_atexit@plt+0xa3f68> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r2, r8} │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - mvneq r3, ip, asr #32 │ │ │ │ - biceq r2, r9, r8, lsr #5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #32] @ b3c5c <__cxa_atexit@plt+0xa7784> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b3c54 <__cxa_atexit@plt+0xa777c> │ │ │ │ - b b3c6c <__cxa_atexit@plt+0xa7794> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b03f8 <__cxa_atexit@plt+0xa3f20> │ │ │ │ + ldr r1, [pc, #80] @ b0418 <__cxa_atexit@plt+0xa3f40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #76] @ b041c <__cxa_atexit@plt+0xa3f44> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq r2, r9, ip, ror #4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #128] @ b3d00 <__cxa_atexit@plt+0xa7828> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + b b03fc <__cxa_atexit@plt+0xa3f24> │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + mvneq r6, r8, asr sp │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + mvneq r6, r0, asr ip │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + ldrdeq r6, [r0, #196]! @ 0xc4 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + mvneq r6, r8, lsl #27 │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + mvneq r6, r0, lsr #26 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + strheq r6, [r0, #200]! @ 0xc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b3cf4 <__cxa_atexit@plt+0xa781c> │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt b3cd0 <__cxa_atexit@plt+0xa77f8> │ │ │ │ - ldr r3, [pc, #92] @ b3d0c <__cxa_atexit@plt+0xa7834> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - add r7, r2, #4 │ │ │ │ - b 1ba583c <__cxa_atexit@plt+0x1b99364> │ │ │ │ - ldr r7, [pc, #44] @ b3d04 <__cxa_atexit@plt+0xa782c> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b049c <__cxa_atexit@plt+0xa3fc4> │ │ │ │ + ldr r7, [pc, #80] @ b04bc <__cxa_atexit@plt+0xa3fe4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [pc, #36] @ b3d08 <__cxa_atexit@plt+0xa7830> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b3cf4 <__cxa_atexit@plt+0xa781c> │ │ │ │ - mov r5, r3 │ │ │ │ - b b3d90 <__cxa_atexit@plt+0xa78b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [pc, #76] @ b04c0 <__cxa_atexit@plt+0xa3fe8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq b0490 <__cxa_atexit@plt+0xa3fb8> │ │ │ │ + mov r7, r9 │ │ │ │ + b b0244 <__cxa_atexit@plt+0xa3d6c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - ldrdeq r3, [r0, #28]! │ │ │ │ - muleq r0, r8, r3 │ │ │ │ - strheq r2, [r9, #28] │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt b3d50 <__cxa_atexit@plt+0xa7878> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ b3d80 <__cxa_atexit@plt+0xa78a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - add r7, r3, #4 │ │ │ │ - b 1ba583c <__cxa_atexit@plt+0x1b99364> │ │ │ │ - ldr r7, [pc, #32] @ b3d78 <__cxa_atexit@plt+0xa78a0> │ │ │ │ + ldr r7, [pc, #32] @ b04c4 <__cxa_atexit@plt+0xa3fec> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #24] @ b3d7c <__cxa_atexit@plt+0xa78a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b3d70 <__cxa_atexit@plt+0xa7898> │ │ │ │ - b b3d90 <__cxa_atexit@plt+0xa78b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - mvneq r3, ip, asr r1 │ │ │ │ - andeq r0, r0, r0, lsl r3 │ │ │ │ - biceq r2, r9, r8, asr #2 │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r7, [r8, #20]! │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r2, [r8, #-16] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne b3e28 <__cxa_atexit@plt+0xa7950> │ │ │ │ - ldr lr, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r3, lr, r3 │ │ │ │ - add r0, r1, r0 │ │ │ │ - cmp r0, r3 │ │ │ │ - beq b3e90 <__cxa_atexit@plt+0xa79b8> │ │ │ │ - add r1, r3, #8 │ │ │ │ - add r0, r0, #8 │ │ │ │ - bl b74c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b3e90 <__cxa_atexit@plt+0xa79b8> │ │ │ │ - ldr r3, [pc, #276] @ b3efc <__cxa_atexit@plt+0xa7a24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq b3e70 <__cxa_atexit@plt+0xa7998> │ │ │ │ - str r7, [r8] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b3e7c <__cxa_atexit@plt+0xa79a4> │ │ │ │ - ldr r2, [pc, #248] @ b3f00 <__cxa_atexit@plt+0xa7a28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq b3ec8 <__cxa_atexit@plt+0xa79f0> │ │ │ │ - mov r7, r3 │ │ │ │ - b b3ad8 <__cxa_atexit@plt+0xa7600> │ │ │ │ - ldr r3, [pc, #196] @ b3ef4 <__cxa_atexit@plt+0xa7a1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq b3e70 <__cxa_atexit@plt+0xa7998> │ │ │ │ - str r7, [r8] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b3e7c <__cxa_atexit@plt+0xa79a4> │ │ │ │ - ldr r2, [pc, #168] @ b3ef8 <__cxa_atexit@plt+0xa7a20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq b3ec8 <__cxa_atexit@plt+0xa79f0> │ │ │ │ - mov r7, r3 │ │ │ │ - b b3ad8 <__cxa_atexit@plt+0xa7600> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #132] @ b3f08 <__cxa_atexit@plt+0xa7a30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc b3ed4 <__cxa_atexit@plt+0xa79fc> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #84] @ b3f0c <__cxa_atexit@plt+0xa7a34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r5, [pc, #28] @ b04c8 <__cxa_atexit@plt+0xa3ff0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + strdeq r6, [r0, #188]! @ 0xbc │ │ │ │ + biceq r6, r9, r4, ror #6 │ │ │ │ + mvneq r6, r4, asr #23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b0510 <__cxa_atexit@plt+0xa4038> │ │ │ │ + ldr r7, [pc, #52] @ b0524 <__cxa_atexit@plt+0xa404c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq b0504 <__cxa_atexit@plt+0xa402c> │ │ │ │ + mov r7, r9 │ │ │ │ + b b0534 <__cxa_atexit@plt+0xa405c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b3f04 <__cxa_atexit@plt+0xa7a2c> │ │ │ │ + ldr r7, [pc, #16] @ b0528 <__cxa_atexit@plt+0xa4050> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - @ instruction: 0xfffffc84 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrdeq r2, [r0, #208]! @ 0xd0 │ │ │ │ - mvneq r2, r0, lsr #27 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r6, r9, r0, lsl #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b3f4c <__cxa_atexit@plt+0xa7a74> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #40] @ b3f68 <__cxa_atexit@plt+0xa7a90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq b0590 <__cxa_atexit@plt+0xa40b8> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne b05bc <__cxa_atexit@plt+0xa40e4> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + cmp r6, #3 │ │ │ │ + beq b0600 <__cxa_atexit@plt+0xa4128> │ │ │ │ + cmp r6, #4 │ │ │ │ + beq b05e8 <__cxa_atexit@plt+0xa4110> │ │ │ │ + cmp r6, #5 │ │ │ │ + bne b062c <__cxa_atexit@plt+0xa4154> │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b0654 <__cxa_atexit@plt+0xa417c> │ │ │ │ + ldr r7, [pc, #236] @ b0678 <__cxa_atexit@plt+0xa41a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b b0640 <__cxa_atexit@plt+0xa4168> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b0654 <__cxa_atexit@plt+0xa417c> │ │ │ │ + ldr r7, [pc, #196] @ b066c <__cxa_atexit@plt+0xa4194> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ b3f6c <__cxa_atexit@plt+0xa7a94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - mvneq r2, r8, lsl sp │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - biceq r1, r9, ip, asr pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b3fb4 <__cxa_atexit@plt+0xa7adc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ b3fd0 <__cxa_atexit@plt+0xa7af8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b3fc8 <__cxa_atexit@plt+0xa7af0> │ │ │ │ - b b3ad8 <__cxa_atexit@plt+0xa7600> │ │ │ │ - ldr r7, [pc, #24] @ b3fd4 <__cxa_atexit@plt+0xa7afc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b0654 <__cxa_atexit@plt+0xa417c> │ │ │ │ + ldr r7, [pc, #168] @ b067c <__cxa_atexit@plt+0xa41a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffb34 │ │ │ │ - @ instruction: 0x01e02c98 │ │ │ │ - strdeq r1, [r9, #228] @ 0xe4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b401c <__cxa_atexit@plt+0xa7b44> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ b4038 <__cxa_atexit@plt+0xa7b60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b4030 <__cxa_atexit@plt+0xa7b58> │ │ │ │ - b b3ad8 <__cxa_atexit@plt+0xa7600> │ │ │ │ - ldr r7, [pc, #24] @ b403c <__cxa_atexit@plt+0xa7b64> │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b0654 <__cxa_atexit@plt+0xa417c> │ │ │ │ + ldr r7, [pc, #120] @ b0674 <__cxa_atexit@plt+0xa419c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + b b0640 <__cxa_atexit@plt+0xa4168> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b0660 <__cxa_atexit@plt+0xa4188> │ │ │ │ + ldr r7, [pc, #108] @ b0680 <__cxa_atexit@plt+0xa41a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b0654 <__cxa_atexit@plt+0xa417c> │ │ │ │ + ldr r7, [pc, #48] @ b0670 <__cxa_atexit@plt+0xa4198> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffacc │ │ │ │ - mvneq r2, r0, lsr ip │ │ │ │ - biceq r1, r9, ip, lsl #29 │ │ │ │ - andeq r0, r0, r9, ror #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b40c8 <__cxa_atexit@plt+0xa7bf0> │ │ │ │ - ldr r9, [pc, #128] @ b40e8 <__cxa_atexit@plt+0xa7c10> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #124] @ b40ec <__cxa_atexit@plt+0xa7c14> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov lr, #0 │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - stmib r3, {r0, r1, r2} │ │ │ │ - add r0, r1, #4 │ │ │ │ - sub r1, r5, #28 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi b40d4 <__cxa_atexit@plt+0xa7bfc> │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - stm r5, {r0, r2} │ │ │ │ - ldmib r3, {r0, r1, r7} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r2, lr} │ │ │ │ - str r0, [r5, #28] │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b b36c4 <__cxa_atexit@plt+0xa71ec> │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - stm r5, {r0, r2} │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffff608 │ │ │ │ - ldrdeq r1, [r9, #220] @ 0xdc │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r5 │ │ │ │ - ldr r7, [sl, #20]! │ │ │ │ - ldr r2, [sl, #-16] │ │ │ │ - cmp r2, r9 │ │ │ │ - bne b4188 <__cxa_atexit@plt+0xa7cb0> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add r3, r3, r8 │ │ │ │ - add r0, r0, r1 │ │ │ │ - cmp r0, r3 │ │ │ │ - beq b41f0 <__cxa_atexit@plt+0xa7d18> │ │ │ │ - add r1, r3, #8 │ │ │ │ - add r0, r0, #8 │ │ │ │ - bl b74c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b41f0 <__cxa_atexit@plt+0xa7d18> │ │ │ │ - ldr r3, [pc, #276] @ b425c <__cxa_atexit@plt+0xa7d84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq b41d0 <__cxa_atexit@plt+0xa7cf8> │ │ │ │ - str r7, [sl] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b41dc <__cxa_atexit@plt+0xa7d04> │ │ │ │ - ldr r2, [pc, #248] @ b4260 <__cxa_atexit@plt+0xa7d88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq b4228 <__cxa_atexit@plt+0xa7d50> │ │ │ │ - mov r7, r3 │ │ │ │ - b b3ad8 <__cxa_atexit@plt+0xa7600> │ │ │ │ - ldr r3, [pc, #196] @ b4254 <__cxa_atexit@plt+0xa7d7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq b41d0 <__cxa_atexit@plt+0xa7cf8> │ │ │ │ - str r7, [sl] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b41dc <__cxa_atexit@plt+0xa7d04> │ │ │ │ - ldr r2, [pc, #168] @ b4258 <__cxa_atexit@plt+0xa7d80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq b4228 <__cxa_atexit@plt+0xa7d50> │ │ │ │ - mov r7, r3 │ │ │ │ - b b3ad8 <__cxa_atexit@plt+0xa7600> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #132] @ b4268 <__cxa_atexit@plt+0xa7d90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc b4234 <__cxa_atexit@plt+0xa7d5c> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #84] @ b426c <__cxa_atexit@plt+0xa7d94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r6, r4, ror sl │ │ │ │ + mvneq r6, r0, ror #19 │ │ │ │ + mvneq r6, r8, lsr #20 │ │ │ │ + @ instruction: 0x01e06a9c │ │ │ │ + mvneq r6, r8, asr sl │ │ │ │ + mvneq r6, ip, lsl sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ b06a0 <__cxa_atexit@plt+0xa41c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + @ instruction: 0x01b1e7a4 │ │ │ │ + @ instruction: 0x01c9609c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b070c <__cxa_atexit@plt+0xa4234> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b0718 <__cxa_atexit@plt+0xa4240> │ │ │ │ + ldr r1, [pc, #80] @ b0728 <__cxa_atexit@plt+0xa4250> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ b072c <__cxa_atexit@plt+0xa4254> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ b0730 <__cxa_atexit@plt+0xa4258> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b4264 <__cxa_atexit@plt+0xa7d8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - mov r6, #8 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - @ instruction: 0xfffff924 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - @ instruction: 0xfffff96c │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq r2, r0, ror sl │ │ │ │ - mvneq r2, r0, asr #20 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mvneq r6, ip, asr #9 │ │ │ │ + mvneq r6, ip, lsr #12 │ │ │ │ + mvneq r6, ip, lsr #10 │ │ │ │ + biceq r6, r9, r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b42ac <__cxa_atexit@plt+0xa7dd4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #40] @ b42c8 <__cxa_atexit@plt+0xa7df0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b07a4 <__cxa_atexit@plt+0xa42cc> │ │ │ │ + ldr r1, [pc, #84] @ b07b4 <__cxa_atexit@plt+0xa42dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ b07b8 <__cxa_atexit@plt+0xa42e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ b07bc <__cxa_atexit@plt+0xa42e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #60] @ b07c0 <__cxa_atexit@plt+0xa42e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ b42cc <__cxa_atexit@plt+0xa7df4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - strheq r2, [r0, #152]! @ 0x98 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - strdeq r1, [r9, #188] @ 0xbc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b4314 <__cxa_atexit@plt+0xa7e3c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ b4330 <__cxa_atexit@plt+0xa7e58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b4328 <__cxa_atexit@plt+0xa7e50> │ │ │ │ - b b3ad8 <__cxa_atexit@plt+0xa7600> │ │ │ │ - ldr r7, [pc, #24] @ b4334 <__cxa_atexit@plt+0xa7e5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff7d4 │ │ │ │ - mvneq r2, r8, lsr r9 │ │ │ │ - @ instruction: 0x01c91b94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b437c <__cxa_atexit@plt+0xa7ea4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ b4398 <__cxa_atexit@plt+0xa7ec0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b4390 <__cxa_atexit@plt+0xa7eb8> │ │ │ │ - b b3ad8 <__cxa_atexit@plt+0xa7600> │ │ │ │ - ldr r7, [pc, #24] @ b439c <__cxa_atexit@plt+0xa7ec4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff76c │ │ │ │ - ldrdeq r2, [r0, #128]! @ 0x80 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0x01b1e35a │ │ │ │ + @ instruction: 0x01e06598 │ │ │ │ + mvneq r6, r0, lsr #9 │ │ │ │ + biceq r5, r9, ip, ror pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b44b4 <__cxa_atexit@plt+0xa7fdc> │ │ │ │ + bhi b0848 <__cxa_atexit@plt+0xa4370> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b44bc <__cxa_atexit@plt+0xa7fe4> │ │ │ │ - ldr r1, [pc, #260] @ b44d8 <__cxa_atexit@plt+0xa8000> │ │ │ │ + bcc b0850 <__cxa_atexit@plt+0xa4378> │ │ │ │ + ldr r1, [pc, #104] @ b0864 <__cxa_atexit@plt+0xa438c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - add r2, r2, #8 │ │ │ │ - add r7, r7, r1 │ │ │ │ - add r2, r7, r2 │ │ │ │ - ldrsb r1, [r2] │ │ │ │ - uxtb r7, r1 │ │ │ │ - cmn r1, #1 │ │ │ │ - ble b4410 <__cxa_atexit@plt+0xa7f38> │ │ │ │ - mov r2, #1 │ │ │ │ - ldr r1, [pc, #220] @ b44e8 <__cxa_atexit@plt+0xa8010> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b b4430 <__cxa_atexit@plt+0xa7f58> │ │ │ │ - ldrb r1, [r2, #1] │ │ │ │ - cmp r7, #224 @ 0xe0 │ │ │ │ - bcs b4444 <__cxa_atexit@plt+0xa7f6c> │ │ │ │ - add r7, r1, r7, lsl #6 │ │ │ │ - mov r2, #2 │ │ │ │ - ldr r1, [pc, #184] @ b44e4 <__cxa_atexit@plt+0xa800c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ b0868 <__cxa_atexit@plt+0xa4390> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ b086c <__cxa_atexit@plt+0xa4394> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ b0870 <__cxa_atexit@plt+0xa4398> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - sub r7, r7, #12416 @ 0x3080 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ - ldrb r0, [r2, #2] │ │ │ │ - cmp r7, #240 @ 0xf0 │ │ │ │ - bcs b447c <__cxa_atexit@plt+0xa7fa4> │ │ │ │ - lsl r7, r7, #12 │ │ │ │ - ldr r2, [pc, #120] @ b44d4 <__cxa_atexit@plt+0xa7ffc> │ │ │ │ - mov lr, #3 │ │ │ │ - add r1, r7, r1, lsl #6 │ │ │ │ - ldr r7, [pc, #120] @ b44e0 <__cxa_atexit@plt+0xa8008> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r0, r1, r0 │ │ │ │ - add r0, r0, r2 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b b44a8 <__cxa_atexit@plt+0xa7fd0> │ │ │ │ - lsl r7, r7, #18 │ │ │ │ - add r7, r7, r1, lsl #12 │ │ │ │ - add r7, r7, r0, lsl #6 │ │ │ │ - ldr r1, [pc, #64] @ b44d0 <__cxa_atexit@plt+0xa7ff8> │ │ │ │ - mov lr, #4 │ │ │ │ - ldrb r2, [r2, #3] │ │ │ │ - ldr r0, [pc, #64] @ b44dc <__cxa_atexit@plt+0xa8004> │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b b0858 <__cxa_atexit@plt+0xa4380> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mvneq r6, r8, lsr #7 │ │ │ │ + strdeq r6, [r0, #76]! @ 0x4c │ │ │ │ + mvneq r6, r4, lsl #8 │ │ │ │ + strdeq r6, [r0, #72]! @ 0x48 │ │ │ │ + biceq r5, r9, ip, asr #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b08fc <__cxa_atexit@plt+0xa4424> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b0904 <__cxa_atexit@plt+0xa442c> │ │ │ │ + ldr r1, [pc, #108] @ b0918 <__cxa_atexit@plt+0xa4440> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ b091c <__cxa_atexit@plt+0xa4444> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r2, r7, r2 │ │ │ │ - add r1, r2, r1 │ │ │ │ - stmib r3, {r0, r1} │ │ │ │ - str lr, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ b0920 <__cxa_atexit@plt+0xa4448> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ b0924 <__cxa_atexit@plt+0xa444c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ b0928 <__cxa_atexit@plt+0xa4450> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r6, r3 │ │ │ │ - b b44c4 <__cxa_atexit@plt+0xa7fec> │ │ │ │ - mov r5, #12 │ │ │ │ + b b090c <__cxa_atexit@plt+0xa4434> │ │ │ │ + mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0xfff1df80 │ │ │ │ - mvneq r2, r8, asr #15 │ │ │ │ - ldrdeq r2, [r0, #188]! @ 0xbc │ │ │ │ - mvneq r2, r0, lsl ip │ │ │ │ - mvneq r2, ip, asr #24 │ │ │ │ - mvneq r2, ip, ror #24 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + strdeq r6, [r0, #32]! │ │ │ │ + @ instruction: 0x01b1e1fa │ │ │ │ + mvneq r6, ip, lsr r4 │ │ │ │ + mvneq r6, r4, asr #6 │ │ │ │ + biceq r5, r9, r0, lsl lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b0994 <__cxa_atexit@plt+0xa44bc> │ │ │ │ + ldr r2, [pc, #76] @ b09a4 <__cxa_atexit@plt+0xa44cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ b09a8 <__cxa_atexit@plt+0xa44d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ b09ac <__cxa_atexit@plt+0xa44d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + mvneq r6, r4, asr #7 │ │ │ │ + mvneq r6, ip, lsr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b4564 <__cxa_atexit@plt+0xa808c> │ │ │ │ - ldr r2, [pc, #120] @ b4580 <__cxa_atexit@plt+0xa80a8> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b0a18 <__cxa_atexit@plt+0xa4540> │ │ │ │ + ldr r2, [pc, #84] @ b0a24 <__cxa_atexit@plt+0xa454c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ b4584 <__cxa_atexit@plt+0xa80ac> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #76] @ b0a28 <__cxa_atexit@plt+0xa4550> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq b4558 <__cxa_atexit@plt+0xa8080> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b456c <__cxa_atexit@plt+0xa8094> │ │ │ │ - ldr r3, [pc, #72] @ b4588 <__cxa_atexit@plt+0xa80b0> │ │ │ │ + beq b0a10 <__cxa_atexit@plt+0xa4538> │ │ │ │ + ldr r3, [pc, #52] @ b0a2c <__cxa_atexit@plt+0xa4554> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r2, r8, lsl #13 │ │ │ │ - mvneq r2, ip, ror #14 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + mvneq r6, r8, asr #3 │ │ │ │ + strdeq r6, [r0, #24]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ b0a58 <__cxa_atexit@plt+0xa4580> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r3, [r5] │ │ │ │ + b e0c57c <__cxa_atexit@plt+0xe000a4> │ │ │ │ + strheq r6, [r0, #16]! │ │ │ │ + biceq r5, r9, r4, ror #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b45c4 <__cxa_atexit@plt+0xa80ec> │ │ │ │ - ldr r2, [pc, #32] @ b45d0 <__cxa_atexit@plt+0xa80f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b0ac4 <__cxa_atexit@plt+0xa45ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b0ad0 <__cxa_atexit@plt+0xa45f8> │ │ │ │ + ldr r1, [pc, #80] @ b0ae0 <__cxa_atexit@plt+0xa4608> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ b0ae4 <__cxa_atexit@plt+0xa460c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ b0ae8 <__cxa_atexit@plt+0xa4610> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r2, [r0, #108]! @ 0x6c │ │ │ │ - biceq r1, r9, r0, lsr r9 │ │ │ │ - andeq r0, r3, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mvneq r6, r4, lsl r1 │ │ │ │ + mvneq r6, r4, ror r2 │ │ │ │ + mvneq r6, r4, ror r1 │ │ │ │ + biceq r5, r9, r0, asr ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ - sub r6, r5, #28 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi b469c <__cxa_atexit@plt+0xa81c4> │ │ │ │ - mov r6, #0 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str r6, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b46b0 <__cxa_atexit@plt+0xa81d8> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge b4688 <__cxa_atexit@plt+0xa81b0> │ │ │ │ - ldr r2, [pc, #168] @ b46d8 <__cxa_atexit@plt+0xa8200> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #164] @ b46dc <__cxa_atexit@plt+0xa8204> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #160] @ b46e0 <__cxa_atexit@plt+0xa8208> │ │ │ │ + bcc b0b5c <__cxa_atexit@plt+0xa4684> │ │ │ │ + ldr r1, [pc, #84] @ b0b6c <__cxa_atexit@plt+0xa4694> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ b0b70 <__cxa_atexit@plt+0xa4698> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #156] @ b46e4 <__cxa_atexit@plt+0xa820c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - str lr, [r3, #20]! │ │ │ │ - ldr r2, [pc, #108] @ b46e8 <__cxa_atexit@plt+0xa8210> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ b0b74 <__cxa_atexit@plt+0xa469c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #60] @ b0b78 <__cxa_atexit@plt+0xa46a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldr r7, [pc, #60] @ b46cc <__cxa_atexit@plt+0xa81f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ b46d4 <__cxa_atexit@plt+0xa81fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - ldr r3, [pc, #20] @ b46d0 <__cxa_atexit@plt+0xa81f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r2, r0, lsr r8 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - biceq r1, r9, ip, ror r8 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - strheq r1, [r9, #132] @ 0x84 │ │ │ │ - mvneq r2, r8, lsr #12 │ │ │ │ - biceq r1, r9, ip, lsl r8 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b4788 <__cxa_atexit@plt+0xa82b0> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge b4770 <__cxa_atexit@plt+0xa8298> │ │ │ │ - ldr r3, [pc, #132] @ b47a8 <__cxa_atexit@plt+0xa82d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #128] @ b47ac <__cxa_atexit@plt+0xa82d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #124] @ b47b0 <__cxa_atexit@plt+0xa82d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - ldr sl, [pc, #108] @ b47b4 <__cxa_atexit@plt+0xa82dc> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r5] │ │ │ │ - add r3, r9, #8 │ │ │ │ - stm r3, {r0, r1, r2} │ │ │ │ - str r9, [r9, #28] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str lr, [r9, #20]! │ │ │ │ - ldr r3, [pc, #80] @ b47b8 <__cxa_atexit@plt+0xa82e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldr r7, [pc, #40] @ b47a0 <__cxa_atexit@plt+0xa82c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r6, r9 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0x01b1df9e │ │ │ │ + mvneq r6, r0, ror #3 │ │ │ │ + mvneq r6, r8, ror #1 │ │ │ │ + biceq r5, r9, r4, asr #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b0c00 <__cxa_atexit@plt+0xa4728> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b0c08 <__cxa_atexit@plt+0xa4730> │ │ │ │ + ldr r1, [pc, #104] @ b0c1c <__cxa_atexit@plt+0xa4744> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ b0c20 <__cxa_atexit@plt+0xa4748> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ b0c24 <__cxa_atexit@plt+0xa474c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ b0c28 <__cxa_atexit@plt+0xa4750> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b b0c10 <__cxa_atexit@plt+0xa4738> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ b47a4 <__cxa_atexit@plt+0xa82cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - mvneq r2, r8, asr #14 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - strheq r1, [r9, #116] @ 0x74 │ │ │ │ - mvneq r2, ip, lsr r5 │ │ │ │ - biceq r1, r9, ip, asr #14 │ │ │ │ - andeq r0, r0, r6, lsl #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b4880 <__cxa_atexit@plt+0xa83a8> │ │ │ │ - ldr r6, [pc, #352] @ b4940 <__cxa_atexit@plt+0xa8468> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r6, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b48e0 <__cxa_atexit@plt+0xa8408> │ │ │ │ - ldr r6, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, r0 │ │ │ │ - add r1, r1, r0 │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b4920 <__cxa_atexit@plt+0xa8448> │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge b48f0 <__cxa_atexit@plt+0xa8418> │ │ │ │ - ldr r0, [pc, #284] @ b4950 <__cxa_atexit@plt+0xa8478> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #280] @ b4954 <__cxa_atexit@plt+0xa847c> │ │ │ │ + strdeq r5, [r0, #240]! @ 0xf0 │ │ │ │ + mvneq r6, r4, asr #2 │ │ │ │ + mvneq r6, ip, asr #32 │ │ │ │ + mvneq r6, r0, asr #2 │ │ │ │ + biceq r5, r9, r4, lsl fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b0cb4 <__cxa_atexit@plt+0xa47dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b0cbc <__cxa_atexit@plt+0xa47e4> │ │ │ │ + ldr r1, [pc, #108] @ b0cd0 <__cxa_atexit@plt+0xa47f8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #276] @ b4958 <__cxa_atexit@plt+0xa8480> │ │ │ │ + ldr r0, [pc, #104] @ b0cd4 <__cxa_atexit@plt+0xa47fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ b0cd8 <__cxa_atexit@plt+0xa4800> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr sl, [pc, #272] @ b495c <__cxa_atexit@plt+0xa8484> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - stm r5, {r0, r9} │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str lr, [r9, #16] │ │ │ │ - str r9, [r9, #28] │ │ │ │ - str r8, [r9, #20]! │ │ │ │ - ldr r3, [pc, #232] @ b4960 <__cxa_atexit@plt+0xa8488> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldr r6, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ b0cdc <__cxa_atexit@plt+0xa4804> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ b0ce0 <__cxa_atexit@plt+0xa4808> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b b0cc4 <__cxa_atexit@plt+0xa47ec> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + mvneq r5, r8, lsr pc │ │ │ │ + @ instruction: 0x01b1de3e │ │ │ │ + mvneq r6, r4, lsl #1 │ │ │ │ + mvneq r5, ip, lsl #31 │ │ │ │ + biceq r5, r9, r8, asr sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r6, [r5, #24] │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b4908 <__cxa_atexit@plt+0xa8430> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr lr, [pc, #160] @ b494c <__cxa_atexit@plt+0xa8474> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - add r0, r0, r2 │ │ │ │ - sub r1, r1, r7 │ │ │ │ - str lr, [r9, #4] │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ + bcc b0d4c <__cxa_atexit@plt+0xa4874> │ │ │ │ + ldr r2, [pc, #76] @ b0d5c <__cxa_atexit@plt+0xa4884> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ b0d60 <__cxa_atexit@plt+0xa4888> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ b0d64 <__cxa_atexit@plt+0xa488c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ b4944 <__cxa_atexit@plt+0xa846c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r6, r9 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ b493c <__cxa_atexit@plt+0xa8464> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - ldr r5, [pc, #32] @ b4948 <__cxa_atexit@plt+0xa8470> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r5, [r3] │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + mvneq r6, ip │ │ │ │ + strdeq r5, [r0, #228]! @ 0xe4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b0d98 <__cxa_atexit@plt+0xa48c0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b0da0 <__cxa_atexit@plt+0xa48c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - mvneq r2, r8, asr #11 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - mvneq r2, r4, ror r3 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - strheq r1, [r9, #96] @ 0x60 │ │ │ │ - mvneq r2, ip, lsr #8 │ │ │ │ - biceq r1, r9, r4, lsr #11 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, r1 │ │ │ │ - add r2, r2, r1 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc b4a14 <__cxa_atexit@plt+0xa853c> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge b49fc <__cxa_atexit@plt+0xa8524> │ │ │ │ - ldr r2, [pc, #128] @ b4a34 <__cxa_atexit@plt+0xa855c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #124] @ b4a38 <__cxa_atexit@plt+0xa8560> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #120] @ b4a3c <__cxa_atexit@plt+0xa8564> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #116] @ b4a40 <__cxa_atexit@plt+0xa8568> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r9, [r5] │ │ │ │ - add r2, r9, #8 │ │ │ │ - stm r2, {r0, r1, r3} │ │ │ │ - str r9, [r9, #28] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str lr, [r9, #20]! │ │ │ │ - ldr r3, [pc, #80] @ b4a44 <__cxa_atexit@plt+0xa856c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldr r7, [pc, #40] @ b4a2c <__cxa_atexit@plt+0xa8554> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r6, r9 │ │ │ │ + b dc07a8 <__cxa_atexit@plt+0xdb42d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ b4a30 <__cxa_atexit@plt+0xa8558> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - strheq r2, [r0, #76]! @ 0x4c │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - @ instruction: 0xfffff9f0 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - biceq r1, r9, r0, lsr r5 │ │ │ │ - strheq r2, [r0, #32]! │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mvneq r5, ip, lsl lr │ │ │ │ + @ instruction: 0x01c9599c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b4aa0 <__cxa_atexit@plt+0xa85c8> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #72] @ b4ab8 <__cxa_atexit@plt+0xa85e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - add r1, r2, r1 │ │ │ │ - sub r0, r7, r0 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b0e0c <__cxa_atexit@plt+0xa4934> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b0e18 <__cxa_atexit@plt+0xa4940> │ │ │ │ + ldr r1, [pc, #80] @ b0e28 <__cxa_atexit@plt+0xa4950> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ b0e2c <__cxa_atexit@plt+0xa4954> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ b0e30 <__cxa_atexit@plt+0xa4958> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ b4abc <__cxa_atexit@plt+0xa85e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - strheq r2, [r0, #16]! │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - biceq r1, r9, r0, ror #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi b4b3c <__cxa_atexit@plt+0xa8664> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b4b28 <__cxa_atexit@plt+0xa8650> │ │ │ │ - ldr r7, [pc, #80] @ b4b44 <__cxa_atexit@plt+0xa866c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #76] @ b4b48 <__cxa_atexit@plt+0xa8670> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #60] @ b4b4c <__cxa_atexit@plt+0xa8674> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b4b30 <__cxa_atexit@plt+0xa8658> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b b45e4 <__cxa_atexit@plt+0xa810c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - strdeq r2, [r0, #0]! │ │ │ │ - strheq r2, [r0, #48]! @ 0x30 │ │ │ │ - biceq r1, r9, r8, asr #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - add r5, r5, #4 │ │ │ │ - b b45e4 <__cxa_atexit@plt+0xa810c> │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mvneq r5, ip, asr #27 │ │ │ │ + mvneq r5, ip, lsr #30 │ │ │ │ + mvneq r5, ip, lsr #28 │ │ │ │ + biceq r5, r9, r8, lsl #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b0ea4 <__cxa_atexit@plt+0xa49cc> │ │ │ │ + ldr r1, [pc, #84] @ b0eb4 <__cxa_atexit@plt+0xa49dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ b0eb8 <__cxa_atexit@plt+0xa49e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ b0ebc <__cxa_atexit@plt+0xa49e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #60] @ b0ec0 <__cxa_atexit@plt+0xa49e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0x01b1dc51 │ │ │ │ + stlexheq r5, r8, [r0] │ │ │ │ + mvneq r5, r0, lsr #27 │ │ │ │ + biceq r5, r9, ip, ror r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b4c78 <__cxa_atexit@plt+0xa87a0> │ │ │ │ + bhi b0f48 <__cxa_atexit@plt+0xa4a70> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b4c80 <__cxa_atexit@plt+0xa87a8> │ │ │ │ - ldr r1, [pc, #252] @ b4c9c <__cxa_atexit@plt+0xa87c4> │ │ │ │ + bcc b0f50 <__cxa_atexit@plt+0xa4a78> │ │ │ │ + ldr r1, [pc, #104] @ b0f64 <__cxa_atexit@plt+0xa4a8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - add r2, r2, #8 │ │ │ │ - add r7, r7, r1 │ │ │ │ - add r2, r7, r2 │ │ │ │ - ldrsb r1, [r2] │ │ │ │ - uxtb r7, r1 │ │ │ │ - cmn r1, #1 │ │ │ │ - ble b4bdc <__cxa_atexit@plt+0xa8704> │ │ │ │ - mvn r2, #0 │ │ │ │ - ldr r1, [pc, #208] @ b4ca8 <__cxa_atexit@plt+0xa87d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b b4bfc <__cxa_atexit@plt+0xa8724> │ │ │ │ - ldrb r1, [r2, #-1] │ │ │ │ - cmp r1, #191 @ 0xbf │ │ │ │ - bls b4c10 <__cxa_atexit@plt+0xa8738> │ │ │ │ - add r7, r7, r1, lsl #6 │ │ │ │ - mvn r2, #1 │ │ │ │ - ldr r1, [pc, #172] @ b4ca4 <__cxa_atexit@plt+0xa87cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r7, r7, #12416 @ 0x3080 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ - ldrb r0, [r2, #-2] │ │ │ │ - add r7, r7, r1, lsl #6 │ │ │ │ - cmp r0, #191 @ 0xbf │ │ │ │ - bls b4c48 <__cxa_atexit@plt+0xa8770> │ │ │ │ - ldr r2, [pc, #112] @ b4c98 <__cxa_atexit@plt+0xa87c0> │ │ │ │ - mvn r1, #2 │ │ │ │ - add r7, r7, r0, lsl #12 │ │ │ │ - ldr r0, [pc, #108] @ b4ca0 <__cxa_atexit@plt+0xa87c8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ b0f68 <__cxa_atexit@plt+0xa4a90> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r7, r7, r2 │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ - add r7, r7, r0, lsl #12 │ │ │ │ - ldr r1, [pc, #64] @ b4c94 <__cxa_atexit@plt+0xa87bc> │ │ │ │ - ldrb r2, [r2, #-3] │ │ │ │ - mvn r0, #3 │ │ │ │ - add r7, r7, r2, lsl #18 │ │ │ │ - ldr r2, [pc, #72] @ b4cac <__cxa_atexit@plt+0xa87d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r7, r7, r1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ b0f6c <__cxa_atexit@plt+0xa4a94> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ b0f70 <__cxa_atexit@plt+0xa4a98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ mov r6, r3 │ │ │ │ - b b4c88 <__cxa_atexit@plt+0xa87b0> │ │ │ │ - mov r5, #12 │ │ │ │ + b b0f58 <__cxa_atexit@plt+0xa4a80> │ │ │ │ + mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0xfff1df80 │ │ │ │ - strdeq r1, [r0, #252]! @ 0xfc │ │ │ │ - mvneq r2, r4, asr #8 │ │ │ │ - mvneq r2, r0, lsl #9 │ │ │ │ - mvneq r2, r0, lsr #9 │ │ │ │ - mvneq r2, r4, lsl r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b4d28 <__cxa_atexit@plt+0xa8850> │ │ │ │ - ldr r2, [pc, #120] @ b4d44 <__cxa_atexit@plt+0xa886c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ b4d48 <__cxa_atexit@plt+0xa8870> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b4d1c <__cxa_atexit@plt+0xa8844> │ │ │ │ + mvneq r5, r8, lsr #25 │ │ │ │ + strdeq r5, [r0, #220]! @ 0xdc │ │ │ │ + mvneq r5, r4, lsl #26 │ │ │ │ + strdeq r5, [r0, #216]! @ 0xd8 │ │ │ │ + biceq r5, r9, ip, asr #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b0ffc <__cxa_atexit@plt+0xa4b24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b4d30 <__cxa_atexit@plt+0xa8858> │ │ │ │ - ldr r3, [pc, #72] @ b4d4c <__cxa_atexit@plt+0xa8874> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b1004 <__cxa_atexit@plt+0xa4b2c> │ │ │ │ + ldr r1, [pc, #108] @ b1018 <__cxa_atexit@plt+0xa4b40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ b101c <__cxa_atexit@plt+0xa4b44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ b1020 <__cxa_atexit@plt+0xa4b48> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ b1024 <__cxa_atexit@plt+0xa4b4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ b1028 <__cxa_atexit@plt+0xa4b50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b b100c <__cxa_atexit@plt+0xa4b34> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - mvneq r1, r4, asr #29 │ │ │ │ - mvneq r1, r8, lsr #31 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + strdeq r5, [r0, #176]! @ 0xb0 │ │ │ │ + @ instruction: 0x01b1daf1 │ │ │ │ + mvneq r5, ip, lsr sp │ │ │ │ + mvneq r5, r4, asr #24 │ │ │ │ + biceq r5, r9, r0, lsl r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b4d88 <__cxa_atexit@plt+0xa88b0> │ │ │ │ - ldr r2, [pc, #32] @ b4d94 <__cxa_atexit@plt+0xa88bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc b1094 <__cxa_atexit@plt+0xa4bbc> │ │ │ │ + ldr r2, [pc, #76] @ b10a4 <__cxa_atexit@plt+0xa4bcc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ b10a8 <__cxa_atexit@plt+0xa4bd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ b10ac <__cxa_atexit@plt+0xa4bd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mvneq r1, r8, lsr pc │ │ │ │ - biceq r1, r9, r4, lsr #3 │ │ │ │ - andeq r0, r3, r4, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + mvneq r5, r4, asr #25 │ │ │ │ + mvneq r5, ip, lsr #23 │ │ │ │ + biceq r5, r9, ip, lsl #13 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #24 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi b4e5c <__cxa_atexit@plt+0xa8984> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - sub r6, sl, #1 │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r6, sl} │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b4e70 <__cxa_atexit@plt+0xa8998> │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - cmp r2, #1 │ │ │ │ - blt b4e44 <__cxa_atexit@plt+0xa896c> │ │ │ │ - ldr r2, [pc, #176] @ b4e9c <__cxa_atexit@plt+0xa89c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #172] @ b4ea0 <__cxa_atexit@plt+0xa89c8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #168] @ b4ea4 <__cxa_atexit@plt+0xa89cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #164] @ b4ea8 <__cxa_atexit@plt+0xa89d0> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - str lr, [r3, #20]! │ │ │ │ - ldr r2, [pc, #116] @ b4eac <__cxa_atexit@plt+0xa89d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldr r7, [pc, #64] @ b4e8c <__cxa_atexit@plt+0xa89b4> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b10f8 <__cxa_atexit@plt+0xa4c20> │ │ │ │ + ldr r7, [pc, #52] @ b110c <__cxa_atexit@plt+0xa4c34> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #60] @ b4e90 <__cxa_atexit@plt+0xa89b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq b10ec <__cxa_atexit@plt+0xa4c14> │ │ │ │ + mov r7, r9 │ │ │ │ + b b1120 <__cxa_atexit@plt+0xa4c48> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b4e98 <__cxa_atexit@plt+0xa89c0> │ │ │ │ + ldr r7, [pc, #16] @ b1110 <__cxa_atexit@plt+0xa4c38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - ldr r3, [pc, #24] @ b4e94 <__cxa_atexit@plt+0xa89bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - biceq r1, r9, ip, ror #1 │ │ │ │ - biceq r1, r9, r4, ror #1 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq r1, [r9, #8] │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - strdeq r1, [r9, #8] │ │ │ │ - mvneq r1, ip, ror #28 │ │ │ │ - @ instruction: 0x01c91090 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r5, r9, r0, lsr r7 │ │ │ │ + biceq r5, r9, ip, lsr #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b4f48 <__cxa_atexit@plt+0xa8a70> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r3, #1 │ │ │ │ - blt b4f2c <__cxa_atexit@plt+0xa8a54> │ │ │ │ - ldr r3, [pc, #136] @ b4f6c <__cxa_atexit@plt+0xa8a94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #132] @ b4f70 <__cxa_atexit@plt+0xa8a98> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #128] @ b4f74 <__cxa_atexit@plt+0xa8a9c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmib r5, {r0, r1, r2} │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - ldr sl, [pc, #116] @ b4f78 <__cxa_atexit@plt+0xa8aa0> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r5] │ │ │ │ - add r3, r9, #8 │ │ │ │ - stm r3, {r0, r1, r2} │ │ │ │ - str r9, [r9, #28] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str lr, [r9, #20]! │ │ │ │ - ldr r3, [pc, #88] @ b4f7c <__cxa_atexit@plt+0xa8aa4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldr r7, [pc, #44] @ b4f60 <__cxa_atexit@plt+0xa8a88> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b1164 <__cxa_atexit@plt+0xa4c8c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne b11c0 <__cxa_atexit@plt+0xa4ce8> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne b1208 <__cxa_atexit@plt+0xa4d30> │ │ │ │ + ldr r7, [pc, #412] @ b12f4 <__cxa_atexit@plt+0xa4e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #36] @ b4f64 <__cxa_atexit@plt+0xa8a8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ b4f68 <__cxa_atexit@plt+0xa8a90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - biceq r1, r9, r4 │ │ │ │ - strdeq r0, [r9, #248] @ 0xf8 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - strdeq r0, [r9, #248] @ 0xf8 │ │ │ │ - mvneq r1, r0, lsl #27 │ │ │ │ - biceq r0, r9, r0, asr #31 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b5040 <__cxa_atexit@plt+0xa8b68> │ │ │ │ - ldr r2, [pc, #248] @ b5098 <__cxa_atexit@plt+0xa8bc0> │ │ │ │ + ldr r1, [pc, #360] @ b12d4 <__cxa_atexit@plt+0xa4dfc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b1264 <__cxa_atexit@plt+0xa4d8c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b12b0 <__cxa_atexit@plt+0xa4dd8> │ │ │ │ + ldr lr, [pc, #324] @ b12d8 <__cxa_atexit@plt+0xa4e00> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r2, [r1, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble b126c <__cxa_atexit@plt+0xa4d94> │ │ │ │ + ldr r2, [pc, #292] @ b12e0 <__cxa_atexit@plt+0xa4e08> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ + b b129c <__cxa_atexit@plt+0xa4dc4> │ │ │ │ + ldr r1, [pc, #256] @ b12c8 <__cxa_atexit@plt+0xa4df0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq b5054 <__cxa_atexit@plt+0xa8b7c> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r2, r2, r1 │ │ │ │ - add r0, r0, r1 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc b507c <__cxa_atexit@plt+0xa8ba4> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt b5060 <__cxa_atexit@plt+0xa8b88> │ │ │ │ - ldr r8, [pc, #180] @ b50a8 <__cxa_atexit@plt+0xa8bd0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #176] @ b50ac <__cxa_atexit@plt+0xa8bd4> │ │ │ │ + beq b1264 <__cxa_atexit@plt+0xa4d8c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b12b8 <__cxa_atexit@plt+0xa4de0> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble b1278 <__cxa_atexit@plt+0xa4da0> │ │ │ │ + ldr r1, [pc, #204] @ b12d0 <__cxa_atexit@plt+0xa4df8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #172] @ b50b0 <__cxa_atexit@plt+0xa8bd8> │ │ │ │ + b b1280 <__cxa_atexit@plt+0xa4da8> │ │ │ │ + ldr r1, [pc, #212] @ b12e4 <__cxa_atexit@plt+0xa4e0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b1264 <__cxa_atexit@plt+0xa4d8c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b12b0 <__cxa_atexit@plt+0xa4dd8> │ │ │ │ + ldr lr, [pc, #176] @ b12e8 <__cxa_atexit@plt+0xa4e10> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #168] @ b50b4 <__cxa_atexit@plt+0xa8bdc> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - str r9, [r9, #28] │ │ │ │ - str lr, [r9, #20]! │ │ │ │ - ldr r3, [pc, #128] @ b50b8 <__cxa_atexit@plt+0xa8be0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b b45e4 <__cxa_atexit@plt+0xa810c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r2, [r1, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble b1294 <__cxa_atexit@plt+0xa4dbc> │ │ │ │ + ldr r2, [pc, #144] @ b12f0 <__cxa_atexit@plt+0xa4e18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b b129c <__cxa_atexit@plt+0xa4dc4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ b509c <__cxa_atexit@plt+0xa8bc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r0, [pc, #44] @ b50a0 <__cxa_atexit@plt+0xa8bc8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r2, [pc, #104] @ b12dc <__cxa_atexit@plt+0xa4e04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b b129c <__cxa_atexit@plt+0xa4dc4> │ │ │ │ + ldr r1, [pc, #76] @ b12cc <__cxa_atexit@plt+0xa4df4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #32] @ b50a4 <__cxa_atexit@plt+0xa8bcc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - ldrdeq r0, [r9, #224] @ 0xe0 │ │ │ │ - biceq r0, r9, r4, asr #29 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0xfffffb74 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - strdeq r0, [r9, #224] @ 0xe0 │ │ │ │ - mvneq r1, ip, ror #24 │ │ │ │ - biceq r0, r9, r4, lsl #29 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, r1 │ │ │ │ - add r2, r2, r1 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc b516c <__cxa_atexit@plt+0xa8c94> │ │ │ │ - cmp r2, #1 │ │ │ │ - blt b5150 <__cxa_atexit@plt+0xa8c78> │ │ │ │ - ldr r2, [pc, #136] @ b5190 <__cxa_atexit@plt+0xa8cb8> │ │ │ │ + ldr r2, [pc, #80] @ b12ec <__cxa_atexit@plt+0xa4e14> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #132] @ b5194 <__cxa_atexit@plt+0xa8cbc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #128] @ b5198 <__cxa_atexit@plt+0xa8cc0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #124] @ b519c <__cxa_atexit@plt+0xa8cc4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r9, [r5] │ │ │ │ - add r2, r9, #8 │ │ │ │ - stm r2, {r0, r1, r3} │ │ │ │ - str r9, [r9, #28] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - str lr, [r9, #20]! │ │ │ │ - ldr r3, [pc, #88] @ b51a0 <__cxa_atexit@plt+0xa8cc8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldr r7, [pc, #44] @ b5184 <__cxa_atexit@plt+0xa8cac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #36] @ b5188 <__cxa_atexit@plt+0xa8cb0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ b518c <__cxa_atexit@plt+0xa8cb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - biceq r0, r9, r0, ror #27 │ │ │ │ - ldrdeq r0, [r9, #212] @ 0xd4 │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0xfffffb9c │ │ │ │ - ldrdeq r0, [r9, #220] @ 0xdc │ │ │ │ - mvneq r1, ip, asr fp │ │ │ │ - biceq r0, r9, ip, lsr #27 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b51f8 <__cxa_atexit@plt+0xa8d20> │ │ │ │ - ldr r3, [pc, #64] @ b5208 <__cxa_atexit@plt+0xa8d30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b51e8 <__cxa_atexit@plt+0xa8d10> │ │ │ │ - add sl, r8, #3 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, #20 │ │ │ │ + b b12bc <__cxa_atexit@plt+0xa4de4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, asr #4 │ │ │ │ + @ instruction: 0xfffff4c0 │ │ │ │ + @ instruction: 0xfffff734 │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + @ instruction: 0xfffff820 │ │ │ │ + @ instruction: 0xfffff884 │ │ │ │ + @ instruction: 0xfffffb34 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffb34 │ │ │ │ + @ instruction: 0xfffffba4 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + ldrdeq r5, [r9, #100] @ 0x64 │ │ │ │ + biceq r5, r9, r8, asr #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b1368 <__cxa_atexit@plt+0xa4e90> │ │ │ │ + ldr r1, [pc, #84] @ b1374 <__cxa_atexit@plt+0xa4e9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble b1350 <__cxa_atexit@plt+0xa4e78> │ │ │ │ + ldr r1, [pc, #48] @ b137c <__cxa_atexit@plt+0xa4ea4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b1358 <__cxa_atexit@plt+0xa4e80> │ │ │ │ + ldr r1, [pc, #32] @ b1378 <__cxa_atexit@plt+0xa4ea0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r3, [r2, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b520c <__cxa_atexit@plt+0xa8d34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffa4c │ │ │ │ + @ instruction: 0xfffffae8 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + biceq r5, r9, r0, asr #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b13f0 <__cxa_atexit@plt+0xa4f18> │ │ │ │ + ldr r1, [pc, #84] @ b13fc <__cxa_atexit@plt+0xa4f24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble b13d8 <__cxa_atexit@plt+0xa4f00> │ │ │ │ + ldr r1, [pc, #48] @ b1404 <__cxa_atexit@plt+0xa4f2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b13e0 <__cxa_atexit@plt+0xa4f08> │ │ │ │ + ldr r1, [pc, #32] @ b1400 <__cxa_atexit@plt+0xa4f28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r3, [r2, #20] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r0, r9, r4, ror #26 │ │ │ │ - biceq r0, r9, r4, asr #26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff60c │ │ │ │ + @ instruction: 0xfffff718 │ │ │ │ + @ instruction: 0xfffff91c │ │ │ │ + biceq r5, r9, r8, lsr r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - add r5, r5, #4 │ │ │ │ - b b4da8 <__cxa_atexit@plt+0xa88d0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #20] @ b5258 <__cxa_atexit@plt+0xa8d80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #12] @ b525c <__cxa_atexit@plt+0xa8d84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 115524 <__cxa_atexit@plt+0x10904c> │ │ │ │ - mvneq r1, r8, lsr lr │ │ │ │ - mvneq r1, r0, lsr lr │ │ │ │ - biceq r0, r9, r8, lsl ip │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ b5284 <__cxa_atexit@plt+0xa8dac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - biceq r0, r9, r0, lsl #24 │ │ │ │ - strdeq r0, [r9, #184] @ 0xb8 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc b1468 <__cxa_atexit@plt+0xa4f90> │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble b1450 <__cxa_atexit@plt+0xa4f78> │ │ │ │ + ldr r1, [pc, #48] @ b147c <__cxa_atexit@plt+0xa4fa4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b1458 <__cxa_atexit@plt+0xa4f80> │ │ │ │ + ldr r1, [pc, #32] @ b1478 <__cxa_atexit@plt+0xa4fa0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff2e8 │ │ │ │ + @ instruction: 0xfffff4ec │ │ │ │ + biceq r5, r9, r4, lsr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ b52ac <__cxa_atexit@plt+0xa8dd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - biceq r0, r9, r0, ror #23 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b5358 <__cxa_atexit@plt+0xa8e80> │ │ │ │ - ldr r7, [pc, #68] @ b536c <__cxa_atexit@plt+0xa8e94> │ │ │ │ + bhi b14dc <__cxa_atexit@plt+0xa5004> │ │ │ │ + ldr r7, [pc, #80] @ b14fc <__cxa_atexit@plt+0xa5024> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b534c <__cxa_atexit@plt+0xa8e74> │ │ │ │ - ldr r7, [pc, #52] @ b5370 <__cxa_atexit@plt+0xa8e98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #76] @ b1500 <__cxa_atexit@plt+0xa5028> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq b14d0 <__cxa_atexit@plt+0xa4ff8> │ │ │ │ + mov r7, r9 │ │ │ │ + b b1120 <__cxa_atexit@plt+0xa4c48> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b5374 <__cxa_atexit@plt+0xa8e9c> │ │ │ │ + ldr r7, [pc, #32] @ b1504 <__cxa_atexit@plt+0xa502c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ b1508 <__cxa_atexit@plt+0xa5030> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x01c90c94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ b5398 <__cxa_atexit@plt+0xa8ec0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b5410 <__cxa_atexit@plt+0xa8f38> │ │ │ │ - ldr r8, [pc, #104] @ b5428 <__cxa_atexit@plt+0xa8f50> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #100] @ b542c <__cxa_atexit@plt+0xa8f54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add sl, r1, #1 │ │ │ │ - ldr lr, [pc, #92] @ b5430 <__cxa_atexit@plt+0xa8f58> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #88] @ b5434 <__cxa_atexit@plt+0xa8f5c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - sub r1, r6, #26 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, r7, lr} │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ b5438 <__cxa_atexit@plt+0xa8f60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - mvneq r1, r4, asr #25 │ │ │ │ - mvneq r1, r0, asr #25 │ │ │ │ - strheq r1, [r0, #200]! @ 0xc8 │ │ │ │ - strheq r1, [r0, #196]! @ 0xc4 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xfffffc70 │ │ │ │ + mvneq r5, r0, lsl #15 │ │ │ │ + biceq r5, r9, ip, asr #6 │ │ │ │ + mvneq r5, r8, asr #14 │ │ │ │ + biceq r5, r9, r0, lsr #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b5494 <__cxa_atexit@plt+0xa8fbc> │ │ │ │ - ldr r7, [pc, #76] @ b54ac <__cxa_atexit@plt+0xa8fd4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ b1534 <__cxa_atexit@plt+0xa505c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + biceq r5, r9, ip, lsl #6 │ │ │ │ + biceq r5, r9, ip, ror #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b15bc <__cxa_atexit@plt+0xa50e4> │ │ │ │ + ldr r7, [pc, #144] @ b15f0 <__cxa_atexit@plt+0xa5118> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #136] @ b15f4 <__cxa_atexit@plt+0xa511c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b15d0 <__cxa_atexit@plt+0xa50f8> │ │ │ │ + ldr r7, [pc, #116] @ b15f8 <__cxa_atexit@plt+0xa5120> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ + ldr r2, [pc, #112] @ b15fc <__cxa_atexit@plt+0xa5124> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq b5488 <__cxa_atexit@plt+0xa8fb0> │ │ │ │ - ldr r7, [pc, #60] @ b54b0 <__cxa_atexit@plt+0xa8fd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + beq b15ac <__cxa_atexit@plt+0xa50d4> │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ + b b1120 <__cxa_atexit@plt+0xa4c48> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ b54b4 <__cxa_atexit@plt+0xa8fdc> │ │ │ │ + ldr r7, [pc, #68] @ b1608 <__cxa_atexit@plt+0xa5130> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - biceq r0, r9, r8, asr fp │ │ │ │ - andeq r0, r3, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b54e0 <__cxa_atexit@plt+0xa9008> │ │ │ │ - ldr r3, [pc, #24] @ b54f0 <__cxa_atexit@plt+0xa9018> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ - ldr r7, [pc, #12] @ b54f4 <__cxa_atexit@plt+0xa901c> │ │ │ │ + ldr r7, [pc, #40] @ b1600 <__cxa_atexit@plt+0xa5128> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ b1604 <__cxa_atexit@plt+0xa512c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - biceq r0, r9, r4, lsr #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ b551c <__cxa_atexit@plt+0xa9044> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x01e05690 │ │ │ │ + mvneq r5, r0, lsr #13 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + mvneq r5, r8, lsr #13 │ │ │ │ + biceq r5, r9, r8, asr r2 │ │ │ │ + mvneq r5, r4, asr r6 │ │ │ │ + biceq r5, r9, r4, lsl #5 │ │ │ │ + biceq r5, r9, ip, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b5594 <__cxa_atexit@plt+0xa90bc> │ │ │ │ - ldr r8, [pc, #92] @ b55a0 <__cxa_atexit@plt+0xa90c8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #88] @ b55a4 <__cxa_atexit@plt+0xa90cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add sl, r1, #1 │ │ │ │ - ldr lr, [pc, #80] @ b55a8 <__cxa_atexit@plt+0xa90d0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #76] @ b55ac <__cxa_atexit@plt+0xa90d4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - sub r1, r6, #26 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, r7, lr} │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - mvneq r1, r0, asr #22 │ │ │ │ - mvneq r1, ip, lsr fp │ │ │ │ - mvneq r1, r4, lsr fp │ │ │ │ - mvneq r1, r0, lsr fp │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b561c <__cxa_atexit@plt+0xa9144> │ │ │ │ - ldr r3, [pc, #112] @ b5640 <__cxa_atexit@plt+0xa9168> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b560c <__cxa_atexit@plt+0xa9134> │ │ │ │ - add sl, r8, #3 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi b562c <__cxa_atexit@plt+0xa9154> │ │ │ │ - ldr r5, [pc, #84] @ b564c <__cxa_atexit@plt+0xa9174> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b5648 <__cxa_atexit@plt+0xa9170> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b5644 <__cxa_atexit@plt+0xa916c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r0, [r9, #152] @ 0x98 │ │ │ │ - biceq r0, r9, ip, ror #19 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - sub r3, r5, #4 │ │ │ │ + bhi b1680 <__cxa_atexit@plt+0xa51a8> │ │ │ │ + ldr r3, [pc, #124] @ b16a8 <__cxa_atexit@plt+0xa51d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b567c <__cxa_atexit@plt+0xa91a4> │ │ │ │ - ldr r3, [pc, #28] @ b5690 <__cxa_atexit@plt+0xa91b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ - ldr r7, [pc, #16] @ b5694 <__cxa_atexit@plt+0xa91bc> │ │ │ │ + bhi b1688 <__cxa_atexit@plt+0xa51b0> │ │ │ │ + ldr r7, [pc, #100] @ b16ac <__cxa_atexit@plt+0xa51d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - biceq r0, r9, r8, lsl #19 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b5708 <__cxa_atexit@plt+0xa9230> │ │ │ │ - ldr r3, [pc, #120] @ b5730 <__cxa_atexit@plt+0xa9258> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + ldr r2, [pc, #96] @ b16b0 <__cxa_atexit@plt+0xa51d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #217 @ 0xd9 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq b56f8 <__cxa_atexit@plt+0xa9220> │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr sl, [r9, #11] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b571c <__cxa_atexit@plt+0xa9244> │ │ │ │ - ldr r5, [pc, #88] @ b573c <__cxa_atexit@plt+0xa9264> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ + beq b1670 <__cxa_atexit@plt+0xa5198> │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 9d85cc <__cxa_atexit@plt+0x9cc0f4> │ │ │ │ + b b1120 <__cxa_atexit@plt+0xa4c48> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b5738 <__cxa_atexit@plt+0xa9260> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b5734 <__cxa_atexit@plt+0xa925c> │ │ │ │ + ldr r7, [pc, #36] @ b16b4 <__cxa_atexit@plt+0xa51dc> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ b16b8 <__cxa_atexit@plt+0xa51e0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #217 @ 0xd9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - biceq r0, r9, r8, ror #17 │ │ │ │ - biceq r0, r9, r0, lsl #18 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - biceq r0, r9, r8, ror #17 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b577c <__cxa_atexit@plt+0xa92a4> │ │ │ │ - ldr r3, [pc, #40] @ b578c <__cxa_atexit@plt+0xa92b4> │ │ │ │ + mvneq r5, r8, ror r5 │ │ │ │ + @ instruction: 0xfffffad4 │ │ │ │ + mvneq r5, r4, ror #11 │ │ │ │ + biceq r5, r9, r0, lsr #3 │ │ │ │ + @ instruction: 0x01e0559c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b1718 <__cxa_atexit@plt+0xa5240> │ │ │ │ + ldr r2, [pc, #48] @ b1728 <__cxa_atexit@plt+0xa5250> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ b172c <__cxa_atexit@plt+0xa5254> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ b5790 <__cxa_atexit@plt+0xa92b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 20d320 <__cxa_atexit@plt+0x200e48> │ │ │ │ - ldr r7, [pc, #16] @ b5794 <__cxa_atexit@plt+0xa92bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01e01498 │ │ │ │ - biceq r0, r9, r0, asr #17 │ │ │ │ - @ instruction: 0x01c90894 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ b57f8 <__cxa_atexit@plt+0xa9320> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ b57fc <__cxa_atexit@plt+0xa9324> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #56] @ b5800 <__cxa_atexit@plt+0xa9328> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ b5804 <__cxa_atexit@plt+0xa932c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #36] @ b5808 <__cxa_atexit@plt+0xa9330> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #28] @ b580c <__cxa_atexit@plt+0xa9334> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 135c9bc <__cxa_atexit@plt+0x13504e4> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvneq r1, r4, lsr r4 │ │ │ │ - mvneq r1, ip, lsl r8 │ │ │ │ - mvneq r1, r0, lsl r8 │ │ │ │ - mvneq r1, r8, lsl #16 │ │ │ │ - mvneq r1, r0, lsl #16 │ │ │ │ - biceq r0, r9, r0, lsl r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 88c0d4 <__cxa_atexit@plt+0x87fbfc> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x01b1d402 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1778 <__cxa_atexit@plt+0xa52a0> │ │ │ │ + ldr r1, [pc, #52] @ b1788 <__cxa_atexit@plt+0xa52b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ b178c <__cxa_atexit@plt+0xa52b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mvneq r5, ip, asr #11 │ │ │ │ + strheq r5, [r0, #76]! @ 0x4c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b5854 <__cxa_atexit@plt+0xa937c> │ │ │ │ - ldr r2, [pc, #28] @ b5864 <__cxa_atexit@plt+0xa938c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ + bhi b17f0 <__cxa_atexit@plt+0xa5318> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b17fc <__cxa_atexit@plt+0xa5324> │ │ │ │ + ldr r2, [pc, #76] @ b180c <__cxa_atexit@plt+0xa5334> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ b1810 <__cxa_atexit@plt+0xa5338> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ b1814 <__cxa_atexit@plt+0xa533c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 20d320 <__cxa_atexit@plt+0x200e48> │ │ │ │ - ldr r7, [pc, #12] @ b5868 <__cxa_atexit@plt+0xa9390> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r1, [r0, #60]! @ 0x3c │ │ │ │ - strdeq r0, [r9, #112] @ 0x70 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b58e8 <__cxa_atexit@plt+0xa9410> │ │ │ │ - ldr r3, [pc, #108] @ b58f8 <__cxa_atexit@plt+0xa9420> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq b58c4 <__cxa_atexit@plt+0xa93ec> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b58d4 <__cxa_atexit@plt+0xa93fc> │ │ │ │ - ldr r3, [pc, #84] @ b58fc <__cxa_atexit@plt+0xa9424> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 20d320 <__cxa_atexit@plt+0x200e48> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b5904 <__cxa_atexit@plt+0xa942c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + ldrdeq r5, [r0, #60]! @ 0x3c │ │ │ │ + @ instruction: 0x01b1d326 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b187c <__cxa_atexit@plt+0xa53a4> │ │ │ │ + ldr r2, [pc, #76] @ b188c <__cxa_atexit@plt+0xa53b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ b1890 <__cxa_atexit@plt+0xa53b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ b1894 <__cxa_atexit@plt+0xa53bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b5900 <__cxa_atexit@plt+0xa9428> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq r1, ip, asr r3 │ │ │ │ - biceq r0, r9, r0, ror #14 │ │ │ │ - mvneq r1, ip, lsr #15 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + ldrdeq r5, [r0, #76]! @ 0x4c │ │ │ │ + mvneq r5, r4, asr #7 │ │ │ │ + strexbeq r4, r0, [r9] │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b5938 <__cxa_atexit@plt+0xa9460> │ │ │ │ - ldr r3, [pc, #44] @ b5950 <__cxa_atexit@plt+0xa9478> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b190c <__cxa_atexit@plt+0xa5434> │ │ │ │ + ldr r3, [pc, #124] @ b1934 <__cxa_atexit@plt+0xa545c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 20d320 <__cxa_atexit@plt+0x200e48> │ │ │ │ - ldr r7, [pc, #12] @ b594c <__cxa_atexit@plt+0xa9474> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mvneq r1, r8, asr #14 │ │ │ │ - mvneq r1, r0, ror #5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b59cc <__cxa_atexit@plt+0xa94f4> │ │ │ │ - ldr r3, [pc, #100] @ b59dc <__cxa_atexit@plt+0xa9504> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq b59a8 <__cxa_atexit@plt+0xa94d0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b59b8 <__cxa_atexit@plt+0xa94e0> │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - ldr r2, [pc, #72] @ b59e0 <__cxa_atexit@plt+0xa9508> │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b1914 <__cxa_atexit@plt+0xa543c> │ │ │ │ + ldr r7, [pc, #100] @ b1938 <__cxa_atexit@plt+0xa5460> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #96] @ b193c <__cxa_atexit@plt+0xa5464> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - mov r5, r7 │ │ │ │ + add r2, r2, #217 @ 0xd9 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq b18fc <__cxa_atexit@plt+0xa5424> │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 20d320 <__cxa_atexit@plt+0x200e48> │ │ │ │ + b b1120 <__cxa_atexit@plt+0xa4c48> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b59e8 <__cxa_atexit@plt+0xa9510> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b59e4 <__cxa_atexit@plt+0xa950c> │ │ │ │ + ldr r7, [pc, #36] @ b1940 <__cxa_atexit@plt+0xa5468> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ b1944 <__cxa_atexit@plt+0xa546c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #217 @ 0xd9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - mvneq r1, ip, ror #4 │ │ │ │ - biceq r0, r9, ip, ror r6 │ │ │ │ - mvneq r1, r8, asr #13 │ │ │ │ + mvneq r5, ip, ror #5 │ │ │ │ + @ instruction: 0xfffff848 │ │ │ │ + mvneq r5, r8, asr r3 │ │ │ │ + biceq r4, r9, r4, lsl pc │ │ │ │ + mvneq r5, r0, lsl r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b5a68 <__cxa_atexit@plt+0xa9590> │ │ │ │ - ldr r3, [pc, #100] @ b5a78 <__cxa_atexit@plt+0xa95a0> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b19a4 <__cxa_atexit@plt+0xa54cc> │ │ │ │ + ldr r2, [pc, #48] @ b19b4 <__cxa_atexit@plt+0xa54dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ b19b8 <__cxa_atexit@plt+0xa54e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq b5a44 <__cxa_atexit@plt+0xa956c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b5a54 <__cxa_atexit@plt+0xa957c> │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - ldr r2, [pc, #72] @ b5a7c <__cxa_atexit@plt+0xa95a4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x01b1d184 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1a04 <__cxa_atexit@plt+0xa552c> │ │ │ │ + ldr r1, [pc, #52] @ b1a14 <__cxa_atexit@plt+0xa553c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ b1a18 <__cxa_atexit@plt+0xa5540> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mvneq r5, r0, asr #6 │ │ │ │ + mvneq r5, r0, lsr r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b1a7c <__cxa_atexit@plt+0xa55a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1a88 <__cxa_atexit@plt+0xa55b0> │ │ │ │ + ldr r2, [pc, #76] @ b1a98 <__cxa_atexit@plt+0xa55c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ b1a9c <__cxa_atexit@plt+0xa55c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ b1aa0 <__cxa_atexit@plt+0xa55c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + mvneq r5, r0, asr r1 │ │ │ │ + @ instruction: 0x01b1d0a8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1b08 <__cxa_atexit@plt+0xa5630> │ │ │ │ + ldr r2, [pc, #76] @ b1b18 <__cxa_atexit@plt+0xa5640> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ b1b1c <__cxa_atexit@plt+0xa5644> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ b1b20 <__cxa_atexit@plt+0xa5648> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - mov r5, r7 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + mvneq r5, r0, asr r2 │ │ │ │ + mvneq r5, r8, lsr r1 │ │ │ │ + biceq r4, r9, r4, lsl #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b1b98 <__cxa_atexit@plt+0xa56c0> │ │ │ │ + ldr r3, [pc, #124] @ b1bc0 <__cxa_atexit@plt+0xa56e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b1ba0 <__cxa_atexit@plt+0xa56c8> │ │ │ │ + ldr r7, [pc, #100] @ b1bc4 <__cxa_atexit@plt+0xa56ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #96] @ b1bc8 <__cxa_atexit@plt+0xa56f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #217 @ 0xd9 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq b1b88 <__cxa_atexit@plt+0xa56b0> │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 20d320 <__cxa_atexit@plt+0x200e48> │ │ │ │ + b b1120 <__cxa_atexit@plt+0xa4c48> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b5a84 <__cxa_atexit@plt+0xa95ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b5a80 <__cxa_atexit@plt+0xa95a8> │ │ │ │ + ldr r7, [pc, #36] @ b1bcc <__cxa_atexit@plt+0xa56f4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #32] @ b1bd0 <__cxa_atexit@plt+0xa56f8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #217 @ 0xd9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - ldrdeq r1, [r0, #16]! │ │ │ │ - biceq r0, r9, r0, ror #11 │ │ │ │ - mvneq r1, ip, lsr #12 │ │ │ │ + mvneq r5, r0, rrx │ │ │ │ + @ instruction: 0xfffff5bc │ │ │ │ + mvneq r5, ip, asr #1 │ │ │ │ + biceq r4, r9, r8, lsl #25 │ │ │ │ + mvneq r5, r4, lsl #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc b5ae8 <__cxa_atexit@plt+0xa9610> │ │ │ │ - ldr r3, [pc, #80] @ b5b00 <__cxa_atexit@plt+0xa9628> │ │ │ │ + bcc b1c30 <__cxa_atexit@plt+0xa5758> │ │ │ │ + ldr r2, [pc, #48] @ b1c40 <__cxa_atexit@plt+0xa5768> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ b1c44 <__cxa_atexit@plt+0xa576c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #76] @ b5b04 <__cxa_atexit@plt+0xa962c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #72] @ b5b08 <__cxa_atexit@plt+0xa9630> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #22 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b5b0c <__cxa_atexit@plt+0xa9634> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - ldrdeq r1, [r0, #84]! @ 0x54 │ │ │ │ - biceq r0, r9, r4, ror #10 │ │ │ │ - biceq r0, r9, ip, lsr r5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x01b1cf06 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1c90 <__cxa_atexit@plt+0xa57b8> │ │ │ │ + ldr r1, [pc, #52] @ b1ca0 <__cxa_atexit@plt+0xa57c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ b1ca4 <__cxa_atexit@plt+0xa57cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strheq r5, [r0, #4]! │ │ │ │ + mvneq r4, r4, lsr #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b5b50 <__cxa_atexit@plt+0xa9678> │ │ │ │ - ldr r2, [pc, #44] @ b5b60 <__cxa_atexit@plt+0xa9688> │ │ │ │ + bhi b1d08 <__cxa_atexit@plt+0xa5830> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1d14 <__cxa_atexit@plt+0xa583c> │ │ │ │ + ldr r2, [pc, #76] @ b1d24 <__cxa_atexit@plt+0xa584c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ b5b64 <__cxa_atexit@plt+0xa968c> │ │ │ │ + ldr r1, [pc, #72] @ b1d28 <__cxa_atexit@plt+0xa5850> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ b1d2c <__cxa_atexit@plt+0xa5854> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 20d320 <__cxa_atexit@plt+0x200e48> │ │ │ │ - ldr r7, [pc, #16] @ b5b68 <__cxa_atexit@plt+0xa9690> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r1, r8, asr #1 │ │ │ │ - biceq r0, r9, ip, lsl #10 │ │ │ │ - biceq r0, r9, r4, ror #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ b5bc0 <__cxa_atexit@plt+0xa96e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #52] @ b5bc4 <__cxa_atexit@plt+0xa96ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #40] @ b5bc8 <__cxa_atexit@plt+0xa96f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ b5bcc <__cxa_atexit@plt+0xa96f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #24] @ b5bd0 <__cxa_atexit@plt+0xa96f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 135c9bc <__cxa_atexit@plt+0x13504e4> │ │ │ │ - mvneq r1, r8, rrx │ │ │ │ - mvneq r1, r4, asr r4 │ │ │ │ - mvneq r1, r8, asr #8 │ │ │ │ - mvneq r1, r0, asr #8 │ │ │ │ - mvneq r1, r8, lsr r4 │ │ │ │ - biceq r0, r9, r4, asr r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b5c10 <__cxa_atexit@plt+0xa9738> │ │ │ │ - ldr r3, [pc, #40] @ b5c20 <__cxa_atexit@plt+0xa9748> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ b5c24 <__cxa_atexit@plt+0xa974c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + mvneq r4, r4, asr #29 │ │ │ │ + @ instruction: 0x01b1ce2a │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1d94 <__cxa_atexit@plt+0xa58bc> │ │ │ │ + ldr r2, [pc, #76] @ b1da4 <__cxa_atexit@plt+0xa58cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ b1da8 <__cxa_atexit@plt+0xa58d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ b1dac <__cxa_atexit@plt+0xa58d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 20d320 <__cxa_atexit@plt+0x200e48> │ │ │ │ - ldr r7, [pc, #16] @ b5c28 <__cxa_atexit@plt+0xa9750> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r1, r4 │ │ │ │ - biceq r0, r9, r4, asr r4 │ │ │ │ - biceq r0, r9, r0, lsl #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ b5c8c <__cxa_atexit@plt+0xa97b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ b5c90 <__cxa_atexit@plt+0xa97b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #56] @ b5c94 <__cxa_atexit@plt+0xa97bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #44] @ b5c98 <__cxa_atexit@plt+0xa97c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #36] @ b5c9c <__cxa_atexit@plt+0xa97c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #28] @ b5ca0 <__cxa_atexit@plt+0xa97c8> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + mvneq r4, r4, asr #31 │ │ │ │ + mvneq r4, ip, lsr #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ b1dd0 <__cxa_atexit@plt+0xa58f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 135c9bc <__cxa_atexit@plt+0x13504e4> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - mvneq r0, r0, lsr #31 │ │ │ │ - mvneq r1, r8, lsl #7 │ │ │ │ - mvneq r1, ip, ror r3 │ │ │ │ - mvneq r1, r4, ror r3 │ │ │ │ - mvneq r1, ip, ror #6 │ │ │ │ - biceq r0, r9, ip, ror r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 88c0d4 <__cxa_atexit@plt+0x87fbfc> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + add r8, r3, #217 @ 0xd9 │ │ │ │ + b 181cee4 <__cxa_atexit@plt+0x1810a0c> │ │ │ │ + mvneq r4, r4, ror lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b5d04 <__cxa_atexit@plt+0xa982c> │ │ │ │ - ldr r3, [pc, #56] @ b5d1c <__cxa_atexit@plt+0xa9844> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b1e1c <__cxa_atexit@plt+0xa5944> │ │ │ │ + ldr r2, [pc, #48] @ b1e2c <__cxa_atexit@plt+0xa5954> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ b1e30 <__cxa_atexit@plt+0xa5958> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #48] @ b5d20 <__cxa_atexit@plt+0xa9848> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #40] @ b5d24 <__cxa_atexit@plt+0xa984c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 1b35fac <__cxa_atexit@plt+0x1b29ad4> │ │ │ │ - ldr r7, [pc, #28] @ b5d28 <__cxa_atexit@plt+0xa9850> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - mvneq r1, r8, lsr #7 │ │ │ │ - mvneq r0, ip, ror #29 │ │ │ │ - biceq r0, r9, r0, lsr #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b5d60 <__cxa_atexit@plt+0xa9888> │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + @ instruction: 0x01b1cd2b │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1e88 <__cxa_atexit@plt+0xa59b0> │ │ │ │ + ldr r2, [pc, #64] @ b1e98 <__cxa_atexit@plt+0xa59c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b5d64 <__cxa_atexit@plt+0xa988c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #48] @ b1e9c <__cxa_atexit@plt+0xa59c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r3, [pc, #36] @ b1ea0 <__cxa_atexit@plt+0xa59c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mvneq r0, ip, ror #30 │ │ │ │ - stlexheq r0, ip, [r0] │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #20] @ b5d94 <__cxa_atexit@plt+0xa98bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #16] @ b5d98 <__cxa_atexit@plt+0xa98c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldrdeq r0, [r9, #56] @ 0x38 │ │ │ │ - mvneq r0, ip, lsl pc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b5dd8 <__cxa_atexit@plt+0xa9900> │ │ │ │ - ldr r3, [pc, #44] @ b5df0 <__cxa_atexit@plt+0xa9918> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ b5df4 <__cxa_atexit@plt+0xa991c> │ │ │ │ + add r8, r3, #217 @ 0xd9 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 181cee4 <__cxa_atexit@plt+0x1810a0c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mvneq r4, r8, asr #29 │ │ │ │ + strheq r4, [r0, #216]! @ 0xd8 │ │ │ │ + strheq r4, [r0, #216]! @ 0xd8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b1f04 <__cxa_atexit@plt+0xa5a2c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1f10 <__cxa_atexit@plt+0xa5a38> │ │ │ │ + ldr r2, [pc, #76] @ b1f20 <__cxa_atexit@plt+0xa5a48> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 19065a8 <__cxa_atexit@plt+0x18fa0d0> │ │ │ │ - ldr r7, [pc, #24] @ b5df8 <__cxa_atexit@plt+0xa9920> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, #72] @ b1f24 <__cxa_atexit@plt+0xa5a4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ b1f28 <__cxa_atexit@plt+0xa5a50> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01c9039c │ │ │ │ - biceq r0, r9, ip, lsl #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b5e48 <__cxa_atexit@plt+0xa9970> │ │ │ │ - ldr r3, [pc, #92] @ b5e74 <__cxa_atexit@plt+0xa999c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b5e5c <__cxa_atexit@plt+0xa9984> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r7, #35 @ 0x23 │ │ │ │ - bne b5e64 <__cxa_atexit@plt+0xa998c> │ │ │ │ - ldr r7, [pc, #56] @ b5e78 <__cxa_atexit@plt+0xa99a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ b5e7c <__cxa_atexit@plt+0xa99a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b5e80 <__cxa_atexit@plt+0xa99a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - mvneq r0, r8, ror #28 │ │ │ │ - @ instruction: 0x01e00d90 │ │ │ │ - mvneq r0, r4, ror sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ b5eb4 <__cxa_atexit@plt+0xa99dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ b5eb8 <__cxa_atexit@plt+0xa99e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r2, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #35 @ 0x23 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, lsl lr │ │ │ │ - mvneq r0, r4, asr #26 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + mvneq r4, r8, asr #25 │ │ │ │ + @ instruction: 0x01b1cc3f │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b5efc <__cxa_atexit@plt+0xa9a24> │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r2, [pc, #44] @ b5f18 <__cxa_atexit@plt+0xa9a40> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1f90 <__cxa_atexit@plt+0xa5ab8> │ │ │ │ + ldr r2, [pc, #76] @ b1fa0 <__cxa_atexit@plt+0xa5ac8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ b1fa4 <__cxa_atexit@plt+0xa5acc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ b1fa8 <__cxa_atexit@plt+0xa5ad0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #225 @ 0xe1 │ │ │ │ - add r8, r2, #768 @ 0x300 │ │ │ │ - mov sl, r3 │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - ldr r7, [pc, #24] @ b5f1c <__cxa_atexit@plt+0xa9a44> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r8, asr sp │ │ │ │ - biceq r0, r9, ip, ror #4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + mvneq r4, r8, asr #27 │ │ │ │ + strheq r4, [r0, #192]! @ 0xc0 │ │ │ │ + strheq r4, [r9, #128] @ 0x80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b5f68 <__cxa_atexit@plt+0xa9a90> │ │ │ │ - ldr r3, [pc, #56] @ b5f80 <__cxa_atexit@plt+0xa9aa8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ b5f84 <__cxa_atexit@plt+0xa9aac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ b5f88 <__cxa_atexit@plt+0xa9ab0> │ │ │ │ + bhi b1ff4 <__cxa_atexit@plt+0xa5b1c> │ │ │ │ + ldr r2, [pc, #48] @ b2000 <__cxa_atexit@plt+0xa5b28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #40] @ b2004 <__cxa_atexit@plt+0xa5b2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldr r7, [pc, #28] @ b5f8c <__cxa_atexit@plt+0xa9ab4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r0, r9, ip, ror r2 │ │ │ │ - mvneq r0, r8, asr #26 │ │ │ │ - biceq r0, r9, ip, ror #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b5fc4 <__cxa_atexit@plt+0xa9aec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b5fc8 <__cxa_atexit@plt+0xa9af0> │ │ │ │ + ldr r3, [pc, #32] @ b2008 <__cxa_atexit@plt+0xa5b30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mvneq r0, r8, lsl #26 │ │ │ │ - mvneq r0, r8, lsr ip │ │ │ │ - biceq r0, r9, r8, lsl #4 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b6034 <__cxa_atexit@plt+0xa9b5c> │ │ │ │ - ldr r7, [pc, #84] @ b6048 <__cxa_atexit@plt+0xa9b70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b6028 <__cxa_atexit@plt+0xa9b50> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r3, [pc, #56] @ b604c <__cxa_atexit@plt+0xa9b74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b dad94 <__cxa_atexit@plt+0xce8bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b6050 <__cxa_atexit@plt+0xa9b78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r3, #217 @ 0xd9 │ │ │ │ + b 1758964 <__cxa_atexit@plt+0x174c48c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - biceq r0, r9, r8, asr #3 │ │ │ │ - strheq r0, [r9, #16] │ │ │ │ - biceq r0, r9, r4, lsl #3 │ │ │ │ + ldrdeq r4, [r0, #180]! @ 0xb4 │ │ │ │ + @ instruction: 0x01e05098 │ │ │ │ + mvneq r4, ip, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ b6080 <__cxa_atexit@plt+0xa9ba8> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b2068 <__cxa_atexit@plt+0xa5b90> │ │ │ │ + ldr r2, [pc, #48] @ b2078 <__cxa_atexit@plt+0xa5ba0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b dad94 <__cxa_atexit@plt+0xce8bc> │ │ │ │ - biceq r0, r9, r8, ror #2 │ │ │ │ - biceq r0, r9, r0, ror #1 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b60c8 <__cxa_atexit@plt+0xa9bf0> │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r2, [pc, #44] @ b60e4 <__cxa_atexit@plt+0xa9c0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #241 @ 0xf1 │ │ │ │ - add r8, r2, #256 @ 0x100 │ │ │ │ - mov sl, r3 │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - ldr r7, [pc, #24] @ b60e8 <__cxa_atexit@plt+0xa9c10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - mvneq r0, ip, lsl #23 │ │ │ │ - biceq r0, r9, r4, lsr #2 │ │ │ │ - biceq r0, r9, r4, lsl #2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b6118 <__cxa_atexit@plt+0xa9c40> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b b612c <__cxa_atexit@plt+0xa9c54> │ │ │ │ - ldr r7, [pc, #8] @ b6128 <__cxa_atexit@plt+0xa9c50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - biceq r0, r9, r8, ror #1 │ │ │ │ - mov fp, r7 │ │ │ │ - ldm r5, {r2, r7, r8} │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b61b4 <__cxa_atexit@plt+0xa9cdc> │ │ │ │ - ldr r1, [pc, #144] @ b61d8 <__cxa_atexit@plt+0xa9d00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - stm r5, {r2, r8} │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq b61bc <__cxa_atexit@plt+0xa9ce4> │ │ │ │ - ldr r1, [pc, #108] @ b61dc <__cxa_atexit@plt+0xa9d04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b61cc <__cxa_atexit@plt+0xa9cf4> │ │ │ │ - ldr r3, [pc, #76] @ b61e0 <__cxa_atexit@plt+0xa9d08> │ │ │ │ + ldr r3, [pc, #44] @ b207c <__cxa_atexit@plt+0xa5ba4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #56] @ b61e4 <__cxa_atexit@plt+0xa9d0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 167544 <__cxa_atexit@plt+0x15b06c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0x01b1caeb │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b20c8 <__cxa_atexit@plt+0xa5bf0> │ │ │ │ + ldr r1, [pc, #52] @ b20d8 <__cxa_atexit@plt+0xa5c00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ b20dc <__cxa_atexit@plt+0xa5c04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - strdeq r0, [r0, #224]! @ 0xe0 │ │ │ │ - biceq r0, r9, ip │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #76] @ b6254 <__cxa_atexit@plt+0xa9d7c> │ │ │ │ + mvneq r4, ip, ror ip │ │ │ │ + mvneq r4, ip, ror #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b2140 <__cxa_atexit@plt+0xa5c68> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b214c <__cxa_atexit@plt+0xa5c74> │ │ │ │ + ldr r2, [pc, #76] @ b215c <__cxa_atexit@plt+0xa5c84> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b6248 <__cxa_atexit@plt+0xa9d70> │ │ │ │ - ldr r3, [pc, #52] @ b6258 <__cxa_atexit@plt+0xa9d80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #28] @ b625c <__cxa_atexit@plt+0xa9d84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 167544 <__cxa_atexit@plt+0x15b06c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #72] @ b2160 <__cxa_atexit@plt+0xa5c88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ b2164 <__cxa_atexit@plt+0xa5c8c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - mvneq r0, ip, asr lr │ │ │ │ - strexbeq pc, r4, [r8] @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ b6298 <__cxa_atexit@plt+0xa9dc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ b629c <__cxa_atexit@plt+0xa9dc4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 167544 <__cxa_atexit@plt+0x15b06c> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - mvneq r0, ip, lsl #28 │ │ │ │ - biceq pc, r8, r4, asr pc @ │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r1, [pc, #116] @ b6334 <__cxa_atexit@plt+0xa9e5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b6314 <__cxa_atexit@plt+0xa9e3c> │ │ │ │ - ldr r1, [pc, #96] @ b6338 <__cxa_atexit@plt+0xa9e60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq b631c <__cxa_atexit@plt+0xa9e44> │ │ │ │ - ldr r0, [pc, #72] @ b633c <__cxa_atexit@plt+0xa9e64> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - tst r1, #3 │ │ │ │ - beq b6328 <__cxa_atexit@plt+0xa9e50> │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b b612c <__cxa_atexit@plt+0xa9c54> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + mvneq r4, ip, lsl #21 │ │ │ │ + @ instruction: 0x01b1ca0f │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b21cc <__cxa_atexit@plt+0xa5cf4> │ │ │ │ + ldr r2, [pc, #76] @ b21dc <__cxa_atexit@plt+0xa5d04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ b21e0 <__cxa_atexit@plt+0xa5d08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ b21e4 <__cxa_atexit@plt+0xa5d0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r7, r1 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - strheq pc, [r8, #228] @ 0xe4 @ │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + mvneq r4, ip, lsl #23 │ │ │ │ + mvneq r4, r4, ror sl │ │ │ │ + biceq r4, r9, r8, asr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #84] @ b63a8 <__cxa_atexit@plt+0xa9ed0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq b6390 <__cxa_atexit@plt+0xa9eb8> │ │ │ │ - ldr r1, [pc, #60] @ b63ac <__cxa_atexit@plt+0xa9ed4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - tst r2, #3 │ │ │ │ - beq b639c <__cxa_atexit@plt+0xa9ec4> │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b b612c <__cxa_atexit@plt+0xa9c54> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b2250 <__cxa_atexit@plt+0xa5d78> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b225c <__cxa_atexit@plt+0xa5d84> │ │ │ │ + ldr r1, [pc, #80] @ b226c <__cxa_atexit@plt+0xa5d94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ b2270 <__cxa_atexit@plt+0xa5d98> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ b2274 <__cxa_atexit@plt+0xa5d9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - biceq pc, r8, r4, asr #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ b63f4 <__cxa_atexit@plt+0xa9f1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b63ec <__cxa_atexit@plt+0xa9f14> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b b612c <__cxa_atexit@plt+0xa9c54> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mvneq r4, r8, lsl #19 │ │ │ │ + mvneq r4, r8, ror #21 │ │ │ │ + mvneq r4, r8, ror #19 │ │ │ │ + biceq r4, r9, r4, asr #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b22e8 <__cxa_atexit@plt+0xa5e10> │ │ │ │ + ldr r1, [pc, #84] @ b22f8 <__cxa_atexit@plt+0xa5e20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ b22fc <__cxa_atexit@plt+0xa5e24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ b2300 <__cxa_atexit@plt+0xa5e28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #60] @ b2304 <__cxa_atexit@plt+0xa5e2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq pc, [r8, #220] @ 0xdc │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0x01b1c89b │ │ │ │ + mvneq r4, r4, asr sl │ │ │ │ + mvneq r4, ip, asr r9 │ │ │ │ + biceq r4, r9, r8, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b b612c <__cxa_atexit@plt+0xa9c54> │ │ │ │ - biceq pc, r8, ip, asr #26 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b645c <__cxa_atexit@plt+0xa9f84> │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r2, [pc, #44] @ b6478 <__cxa_atexit@plt+0xa9fa0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #225 @ 0xe1 │ │ │ │ - add r8, r2, #256 @ 0x100 │ │ │ │ - mov sl, r3 │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - ldr r7, [pc, #24] @ b647c <__cxa_atexit@plt+0xa9fa4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi b238c <__cxa_atexit@plt+0xa5eb4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b2394 <__cxa_atexit@plt+0xa5ebc> │ │ │ │ + ldr r1, [pc, #104] @ b23a8 <__cxa_atexit@plt+0xa5ed0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ b23ac <__cxa_atexit@plt+0xa5ed4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ b23b0 <__cxa_atexit@plt+0xa5ed8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ b23b4 <__cxa_atexit@plt+0xa5edc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b b239c <__cxa_atexit@plt+0xa5ec4> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0, #120]! @ 0x78 │ │ │ │ - biceq pc, r8, ip, lsr #27 │ │ │ │ - biceq pc, r8, r4, ror #25 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + mvneq r4, r4, ror #16 │ │ │ │ + strheq r4, [r0, #152]! @ 0x98 │ │ │ │ + mvneq r4, r0, asr #17 │ │ │ │ + strheq r4, [r0, #148]! @ 0x94 │ │ │ │ + biceq r4, r9, r8, lsl #7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b64c4 <__cxa_atexit@plt+0xa9fec> │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r2, [pc, #44] @ b64e0 <__cxa_atexit@plt+0xaa008> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #9 │ │ │ │ - add r8, r2, #256 @ 0x100 │ │ │ │ - mov sl, r3 │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - ldr r7, [pc, #24] @ b64e4 <__cxa_atexit@plt+0xaa00c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi b2440 <__cxa_atexit@plt+0xa5f68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b2448 <__cxa_atexit@plt+0xa5f70> │ │ │ │ + ldr r1, [pc, #108] @ b245c <__cxa_atexit@plt+0xa5f84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ b2460 <__cxa_atexit@plt+0xa5f88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ b2464 <__cxa_atexit@plt+0xa5f8c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ b2468 <__cxa_atexit@plt+0xa5f90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ b246c <__cxa_atexit@plt+0xa5f94> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b b2450 <__cxa_atexit@plt+0xa5f78> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01e00790 │ │ │ │ - biceq pc, r8, ip, asr #26 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + mvneq r4, ip, lsr #15 │ │ │ │ + @ instruction: 0x01b1c73b │ │ │ │ + strdeq r4, [r0, #136]! @ 0x88 │ │ │ │ + mvneq r4, r0, lsl #16 │ │ │ │ + biceq r4, r9, ip, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b6530 <__cxa_atexit@plt+0xaa058> │ │ │ │ - ldr r3, [pc, #56] @ b6548 <__cxa_atexit@plt+0xaa070> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ b654c <__cxa_atexit@plt+0xaa074> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b24d8 <__cxa_atexit@plt+0xa6000> │ │ │ │ + ldr r2, [pc, #76] @ b24e8 <__cxa_atexit@plt+0xa6010> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ b6550 <__cxa_atexit@plt+0xaa078> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldr r7, [pc, #28] @ b6554 <__cxa_atexit@plt+0xaa07c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #72] @ b24ec <__cxa_atexit@plt+0xa6014> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ b24f0 <__cxa_atexit@plt+0xa6018> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + mvneq r4, r0, lsl #17 │ │ │ │ + mvneq r4, r8, ror #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b2550 <__cxa_atexit@plt+0xa6078> │ │ │ │ + ldr r2, [pc, #72] @ b2558 <__cxa_atexit@plt+0xa6080> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq b2544 <__cxa_atexit@plt+0xa606c> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + ldrne r8, [pc, #40] @ b2560 <__cxa_atexit@plt+0xa6088> │ │ │ │ + addne r8, pc, r8 │ │ │ │ + ldreq r8, [pc, #28] @ b255c <__cxa_atexit@plt+0xa6084> │ │ │ │ + addeq r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq pc, r8, r8, lsl sp @ │ │ │ │ - mvneq r0, r0, lsl #15 │ │ │ │ - biceq pc, r8, r8, lsl #26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b658c <__cxa_atexit@plt+0xaa0b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b6590 <__cxa_atexit@plt+0xaa0b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, asr #14 │ │ │ │ - mvneq r0, r0, ror r6 │ │ │ │ - biceq pc, r8, r0, asr #24 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b65fc <__cxa_atexit@plt+0xaa124> │ │ │ │ - ldr r7, [pc, #84] @ b6610 <__cxa_atexit@plt+0xaa138> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b65f0 <__cxa_atexit@plt+0xaa118> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r3, [pc, #56] @ b6614 <__cxa_atexit@plt+0xaa13c> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x01b1c715 │ │ │ │ + @ instruction: 0x01b1c62a │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ b2598 <__cxa_atexit@plt+0xa60c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #32] @ b259c <__cxa_atexit@plt+0xa60c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r3, r5, #8 │ │ │ │ + and r1, r7, #3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp r1, #2 │ │ │ │ + moveq r8, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + @ instruction: 0x01b1c6e1 │ │ │ │ + @ instruction: 0x01b1c5e6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b25e8 <__cxa_atexit@plt+0xa6110> │ │ │ │ + ldr r2, [pc, #48] @ b25f8 <__cxa_atexit@plt+0xa6120> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ b25fc <__cxa_atexit@plt+0xa6124> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b dad94 <__cxa_atexit@plt+0xce8bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b6618 <__cxa_atexit@plt+0xaa140> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - biceq pc, r8, r4, ror #24 │ │ │ │ - biceq pc, r8, r0, asr #24 │ │ │ │ - strheq pc, [r8, #188] @ 0xbc @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ b6648 <__cxa_atexit@plt+0xaa170> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b dad94 <__cxa_atexit@plt+0xce8bc> │ │ │ │ - biceq pc, r8, r4, lsl #24 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0x01b1c583 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi b6684 <__cxa_atexit@plt+0xaa1ac> │ │ │ │ - ldr r8, [pc, #40] @ b669c <__cxa_atexit@plt+0xaa1c4> │ │ │ │ + bhi b26a4 <__cxa_atexit@plt+0xa61cc> │ │ │ │ + ldr r3, [pc, #164] @ b26c0 <__cxa_atexit@plt+0xa61e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq b265c <__cxa_atexit@plt+0xa6184> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne b2668 <__cxa_atexit@plt+0xa6190> │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc b26ac <__cxa_atexit@plt+0xa61d4> │ │ │ │ + ldr r8, [pc, #120] @ b26d0 <__cxa_atexit@plt+0xa61f8> │ │ │ │ add r8, pc, r8 │ │ │ │ - str sl, [r2] │ │ │ │ + b b2678 <__cxa_atexit@plt+0xa61a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - ldr r7, [pc, #20] @ b66a0 <__cxa_atexit@plt+0xaa1c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r8, #176] @ 0xb0 │ │ │ │ - biceq pc, r8, r0, asr #23 │ │ │ │ - biceq pc, r8, r0, asr #21 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b66e8 <__cxa_atexit@plt+0xaa210> │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r2, [pc, #44] @ b6704 <__cxa_atexit@plt+0xaa22c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #233 @ 0xe9 │ │ │ │ - add r8, r2, #512 @ 0x200 │ │ │ │ - mov sl, r3 │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - ldr r7, [pc, #24] @ b6708 <__cxa_atexit@plt+0xaa230> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc b26ac <__cxa_atexit@plt+0xa61d4> │ │ │ │ + ldr r8, [pc, #76] @ b26c4 <__cxa_atexit@plt+0xa61ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #72] @ b26c8 <__cxa_atexit@plt+0xa61f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #64] @ b26cc <__cxa_atexit@plt+0xa61f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0x01b1c4ea │ │ │ │ + mvneq r4, r0, lsr #13 │ │ │ │ + @ instruction: 0x01e04598 │ │ │ │ + @ instruction: 0x01b1c5fd │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne b270c <__cxa_atexit@plt+0xa6234> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b2748 <__cxa_atexit@plt+0xa6270> │ │ │ │ + ldr r8, [pc, #88] @ b2760 <__cxa_atexit@plt+0xa6288> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b b271c <__cxa_atexit@plt+0xa6244> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b2748 <__cxa_atexit@plt+0xa6270> │ │ │ │ + ldr r8, [pc, #56] @ b2754 <__cxa_atexit@plt+0xa627c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #52] @ b2758 <__cxa_atexit@plt+0xa6280> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #44] @ b275c <__cxa_atexit@plt+0xa6284> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0x01b1c446 │ │ │ │ + strdeq r4, [r0, #92]! @ 0x5c │ │ │ │ + strdeq r4, [r0, #68]! @ 0x44 │ │ │ │ + @ instruction: 0x01b1c54d │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b27c4 <__cxa_atexit@plt+0xa62ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b27d0 <__cxa_atexit@plt+0xa62f8> │ │ │ │ + ldr r2, [pc, #76] @ b27e0 <__cxa_atexit@plt+0xa6308> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ b27e4 <__cxa_atexit@plt+0xa630c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ b27e8 <__cxa_atexit@plt+0xa6310> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, ip, ror #10 │ │ │ │ - biceq pc, r8, ip, ror #22 │ │ │ │ - biceq pc, r8, r8, asr sl @ │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b6750 <__cxa_atexit@plt+0xaa278> │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r2, [pc, #44] @ b676c <__cxa_atexit@plt+0xaa294> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + mvneq r4, r8, lsl #8 │ │ │ │ + @ instruction: 0x01b1c3a3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b2850 <__cxa_atexit@plt+0xa6378> │ │ │ │ + ldr r2, [pc, #76] @ b2860 <__cxa_atexit@plt+0xa6388> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ b2864 <__cxa_atexit@plt+0xa638c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ b2868 <__cxa_atexit@plt+0xa6390> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #217 @ 0xd9 │ │ │ │ - add r8, r2, #512 @ 0x200 │ │ │ │ - mov sl, r3 │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - ldr r7, [pc, #24] @ b6770 <__cxa_atexit@plt+0xaa298> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r4, lsl #10 │ │ │ │ - biceq pc, r8, ip, lsl #22 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b67bc <__cxa_atexit@plt+0xaa2e4> │ │ │ │ - ldr r3, [pc, #56] @ b67d4 <__cxa_atexit@plt+0xaa2fc> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + mvneq r4, r8, lsl #10 │ │ │ │ + strdeq r4, [r0, #48]! @ 0x30 │ │ │ │ + biceq r3, r9, r4, lsl pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ b2890 <__cxa_atexit@plt+0xa63b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ b67d8 <__cxa_atexit@plt+0xaa300> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + biceq r3, r9, r8, lsl #30 │ │ │ │ + biceq r3, r9, r8, ror #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b28e0 <__cxa_atexit@plt+0xa6408> │ │ │ │ + ldr r2, [pc, #48] @ b28f0 <__cxa_atexit@plt+0xa6418> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ b67dc <__cxa_atexit@plt+0xaa304> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldr r7, [pc, #28] @ b67e0 <__cxa_atexit@plt+0xaa308> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #44] @ b28f4 <__cxa_atexit@plt+0xa641c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + @ instruction: 0x01b1c29f │ │ │ │ + biceq r3, r9, r8, lsl #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b2954 <__cxa_atexit@plt+0xa647c> │ │ │ │ + ldr lr, [pc, #68] @ b2964 <__cxa_atexit@plt+0xa648c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #64] @ b2968 <__cxa_atexit@plt+0xa6490> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #48] @ b296c <__cxa_atexit@plt+0xa6494> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + biceq r3, r9, r8, ror #28 │ │ │ │ + strdeq r4, [r0, #56]! @ 0x38 │ │ │ │ + mvneq r4, r8, ror #5 │ │ │ │ + biceq r3, r9, r0, lsl lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b29d4 <__cxa_atexit@plt+0xa64fc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b29e0 <__cxa_atexit@plt+0xa6508> │ │ │ │ + ldr r2, [pc, #76] @ b29f0 <__cxa_atexit@plt+0xa6518> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ b29f4 <__cxa_atexit@plt+0xa651c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ b29f8 <__cxa_atexit@plt+0xa6520> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq pc, r8, r8, asr #21 │ │ │ │ - strdeq r0, [r0, #68]! @ 0x44 │ │ │ │ - strheq pc, [r8, #168] @ 0xa8 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b6818 <__cxa_atexit@plt+0xaa340> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + strdeq r4, [r0, #24]! │ │ │ │ + @ instruction: 0x01b1c1a7 │ │ │ │ + biceq r3, r9, r0, lsl #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b2a64 <__cxa_atexit@plt+0xa658c> │ │ │ │ + ldr r2, [pc, #76] @ b2a74 <__cxa_atexit@plt+0xa659c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ b2a78 <__cxa_atexit@plt+0xa65a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ b2a7c <__cxa_atexit@plt+0xa65a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b681c <__cxa_atexit@plt+0xaa344> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0, #68]! @ 0x44 │ │ │ │ - mvneq r0, r4, ror #7 │ │ │ │ - strheq pc, [r8, #148] @ 0x94 @ │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b6888 <__cxa_atexit@plt+0xaa3b0> │ │ │ │ - ldr r7, [pc, #84] @ b689c <__cxa_atexit@plt+0xaa3c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b687c <__cxa_atexit@plt+0xaa3a4> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r3, [pc, #56] @ b68a0 <__cxa_atexit@plt+0xaa3c8> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + strdeq r4, [r0, #36]! @ 0x24 │ │ │ │ + ldrdeq r4, [r0, #28]! │ │ │ │ + biceq r3, r9, r4, lsr #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ b2aa4 <__cxa_atexit@plt+0xa65cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + biceq r3, r9, r8, lsl sp │ │ │ │ + strdeq r3, [r9, #200] @ 0xc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b2af4 <__cxa_atexit@plt+0xa661c> │ │ │ │ + ldr r2, [pc, #48] @ b2b04 <__cxa_atexit@plt+0xa662c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ b2b08 <__cxa_atexit@plt+0xa6630> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b dad94 <__cxa_atexit@plt+0xce8bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b68a4 <__cxa_atexit@plt+0xaa3cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - biceq pc, r8, r4, lsl sl @ │ │ │ │ - strdeq pc, [r8, #144] @ 0x90 │ │ │ │ - biceq pc, r8, r0, lsr r9 @ │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + @ instruction: 0x01b1c09b │ │ │ │ + @ instruction: 0x01c93c98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ b68d4 <__cxa_atexit@plt+0xaa3fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b dad94 <__cxa_atexit@plt+0xce8bc> │ │ │ │ - strheq pc, [r8, #148] @ 0x94 @ │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b2b68 <__cxa_atexit@plt+0xa6690> │ │ │ │ + ldr lr, [pc, #68] @ b2b78 <__cxa_atexit@plt+0xa66a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #64] @ b2b7c <__cxa_atexit@plt+0xa66a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #48] @ b2b80 <__cxa_atexit@plt+0xa66a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + biceq r3, r9, r8, ror ip │ │ │ │ + mvneq r4, r4, ror #3 │ │ │ │ + ldrdeq r4, [r0, #4]! │ │ │ │ + biceq r3, r9, r0, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b6910 <__cxa_atexit@plt+0xaa438> │ │ │ │ - ldr r8, [pc, #40] @ b6928 <__cxa_atexit@plt+0xaa450> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b2be8 <__cxa_atexit@plt+0xa6710> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b2bf4 <__cxa_atexit@plt+0xa671c> │ │ │ │ + ldr r2, [pc, #76] @ b2c04 <__cxa_atexit@plt+0xa672c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ b2c08 <__cxa_atexit@plt+0xa6730> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ b2c0c <__cxa_atexit@plt+0xa6734> │ │ │ │ add r8, pc, r8 │ │ │ │ - str sl, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - ldr r7, [pc, #20] @ b692c <__cxa_atexit@plt+0xaa454> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + mvneq r3, r4, ror #31 │ │ │ │ + @ instruction: 0x01b1bfa3 │ │ │ │ + @ instruction: 0x01c93b90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b2c78 <__cxa_atexit@plt+0xa67a0> │ │ │ │ + ldr r2, [pc, #76] @ b2c88 <__cxa_atexit@plt+0xa67b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ b2c8c <__cxa_atexit@plt+0xa67b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ b2c90 <__cxa_atexit@plt+0xa67b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq pc, r8, r0, lsl #19 │ │ │ │ - biceq pc, r8, r0, ror r9 @ │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + mvneq r4, r0, ror #1 │ │ │ │ + mvneq r3, r8, asr #31 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b6970 <__cxa_atexit@plt+0xaa498> │ │ │ │ - ldr r8, [pc, #48] @ b6984 <__cxa_atexit@plt+0xaa4ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #44] @ b6988 <__cxa_atexit@plt+0xaa4b0> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b2f8c <__cxa_atexit@plt+0xa6ab4> │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq b2d30 <__cxa_atexit@plt+0xa6858> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne b2d74 <__cxa_atexit@plt+0xa689c> │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + sub r7, r7, #3 │ │ │ │ + cmp r7, #5 │ │ │ │ + bhi b2ee4 <__cxa_atexit@plt+0xa6a0c> │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r7, [r3, r7, lsl #2] │ │ │ │ + add pc, r3, r7 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b2ff8 <__cxa_atexit@plt+0xa6b20> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble b2f4c <__cxa_atexit@plt+0xa6a74> │ │ │ │ + ldr r1, [pc, #840] @ b3074 <__cxa_atexit@plt+0xa6b9c> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r7, [pc, #20] @ b698c <__cxa_atexit@plt+0xaa4b4> │ │ │ │ + b b2f6c <__cxa_atexit@plt+0xa6a94> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc b2f9c <__cxa_atexit@plt+0xa6ac4> │ │ │ │ + ldr r7, [pc, #772] @ b3050 <__cxa_atexit@plt+0xa6b78> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r1, [r9, #2] │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + str r1, [r2, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble b2db8 <__cxa_atexit@plt+0xa68e0> │ │ │ │ + ldr r1, [pc, #744] @ b3058 <__cxa_atexit@plt+0xa6b80> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b2dcc <__cxa_atexit@plt+0xa68f4> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc b2fa8 <__cxa_atexit@plt+0xa6ad0> │ │ │ │ + ldr r7, [pc, #688] @ b3040 <__cxa_atexit@plt+0xa6b68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + str r1, [r2, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble b2dc4 <__cxa_atexit@plt+0xa68ec> │ │ │ │ + ldr r1, [pc, #660] @ b3048 <__cxa_atexit@plt+0xa6b70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b2dcc <__cxa_atexit@plt+0xa68f4> │ │ │ │ + ldr r1, [pc, #660] @ b3054 <__cxa_atexit@plt+0xa6b7c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b2dcc <__cxa_atexit@plt+0xa68f4> │ │ │ │ + ldr r1, [pc, #632] @ b3044 <__cxa_atexit@plt+0xa6b6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - biceq pc, r8, r4, asr #17 │ │ │ │ - biceq pc, r8, ip, lsr #18 │ │ │ │ - biceq pc, r8, r0, lsr #18 │ │ │ │ - ldrdeq pc, [r8, #116] @ 0x74 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b69d4 <__cxa_atexit@plt+0xaa4fc> │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r2, [pc, #44] @ b69f0 <__cxa_atexit@plt+0xaa518> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #73 @ 0x49 │ │ │ │ - add r8, r2, #256 @ 0x100 │ │ │ │ - mov sl, r3 │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - ldr r7, [pc, #24] @ b69f4 <__cxa_atexit@plt+0xaa51c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b2fc8 <__cxa_atexit@plt+0xa6af0> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble b2f28 <__cxa_atexit@plt+0xa6a50> │ │ │ │ + ldr r1, [pc, #668] @ b30a8 <__cxa_atexit@plt+0xa6bd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b2f6c <__cxa_atexit@plt+0xa6a94> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b2fd8 <__cxa_atexit@plt+0xa6b00> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble b2f34 <__cxa_atexit@plt+0xa6a5c> │ │ │ │ + ldr r1, [pc, #596] @ b3090 <__cxa_atexit@plt+0xa6bb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b2f6c <__cxa_atexit@plt+0xa6a94> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b2fe8 <__cxa_atexit@plt+0xa6b10> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble b2f40 <__cxa_atexit@plt+0xa6a68> │ │ │ │ + ldr r1, [pc, #560] @ b309c <__cxa_atexit@plt+0xa6bc4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b2f6c <__cxa_atexit@plt+0xa6a94> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b3008 <__cxa_atexit@plt+0xa6b30> │ │ │ │ + ldr r1, [pc, #496] @ b307c <__cxa_atexit@plt+0xa6ba4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r7, [r2, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble b2f58 <__cxa_atexit@plt+0xa6a80> │ │ │ │ + ldr r1, [pc, #468] @ b3084 <__cxa_atexit@plt+0xa6bac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b2dcc <__cxa_atexit@plt+0xa68f4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b3014 <__cxa_atexit@plt+0xa6b3c> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble b2f64 <__cxa_atexit@plt+0xa6a8c> │ │ │ │ + ldr r1, [pc, #468] @ b30b4 <__cxa_atexit@plt+0xa6bdc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b2f6c <__cxa_atexit@plt+0xa6a94> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b3024 <__cxa_atexit@plt+0xa6b4c> │ │ │ │ + ldr r1, [pc, #352] @ b3060 <__cxa_atexit@plt+0xa6b88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r7, [r2, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble b2f80 <__cxa_atexit@plt+0xa6aa8> │ │ │ │ + ldr r1, [pc, #324] @ b3068 <__cxa_atexit@plt+0xa6b90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b2dcc <__cxa_atexit@plt+0xa68f4> │ │ │ │ + ldr r1, [pc, #372] @ b30a4 <__cxa_atexit@plt+0xa6bcc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b2f6c <__cxa_atexit@plt+0xa6a94> │ │ │ │ + ldr r1, [pc, #336] @ b308c <__cxa_atexit@plt+0xa6bb4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b2f6c <__cxa_atexit@plt+0xa6a94> │ │ │ │ + ldr r1, [pc, #336] @ b3098 <__cxa_atexit@plt+0xa6bc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b2f6c <__cxa_atexit@plt+0xa6a94> │ │ │ │ + ldr r1, [pc, #284] @ b3070 <__cxa_atexit@plt+0xa6b98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b2f6c <__cxa_atexit@plt+0xa6a94> │ │ │ │ + ldr r1, [pc, #288] @ b3080 <__cxa_atexit@plt+0xa6ba8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b2dcc <__cxa_atexit@plt+0xa68f4> │ │ │ │ + ldr r1, [pc, #324] @ b30b0 <__cxa_atexit@plt+0xa6bd8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #220] @ b3064 <__cxa_atexit@plt+0xa6b8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b2dcc <__cxa_atexit@plt+0xa68f4> │ │ │ │ + ldr r7, [pc, #296] @ b30bc <__cxa_atexit@plt+0xa6be4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #184] @ b305c <__cxa_atexit@plt+0xa6b84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b b2fb0 <__cxa_atexit@plt+0xa6ad8> │ │ │ │ + ldr r7, [pc, #156] @ b304c <__cxa_atexit@plt+0xa6b74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldr r6, [pc, #220] @ b30ac <__cxa_atexit@plt+0xa6bd4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + b b3030 <__cxa_atexit@plt+0xa6b58> │ │ │ │ + ldr r6, [pc, #180] @ b3094 <__cxa_atexit@plt+0xa6bbc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + b b3030 <__cxa_atexit@plt+0xa6b58> │ │ │ │ + ldr r6, [pc, #176] @ b30a0 <__cxa_atexit@plt+0xa6bc8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + b b3030 <__cxa_atexit@plt+0xa6b58> │ │ │ │ + ldr r6, [pc, #120] @ b3078 <__cxa_atexit@plt+0xa6ba0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + b b3030 <__cxa_atexit@plt+0xa6b58> │ │ │ │ + ldr r6, [pc, #120] @ b3088 <__cxa_atexit@plt+0xa6bb0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b b302c <__cxa_atexit@plt+0xa6b54> │ │ │ │ + ldr r6, [pc, #156] @ b30b8 <__cxa_atexit@plt+0xa6be0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + b b3030 <__cxa_atexit@plt+0xa6b58> │ │ │ │ + ldr r6, [pc, #64] @ b306c <__cxa_atexit@plt+0xa6b94> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffe884 │ │ │ │ + @ instruction: 0xffffe90c │ │ │ │ + @ instruction: 0xffffea6c │ │ │ │ + andeq r0, r0, r0, lsr #11 │ │ │ │ + @ instruction: 0xffffeb54 │ │ │ │ + @ instruction: 0xffffeba4 │ │ │ │ + @ instruction: 0xffffed3c │ │ │ │ + andeq r0, r0, r0, lsl r5 │ │ │ │ + @ instruction: 0xffffec2c │ │ │ │ + @ instruction: 0xffffec68 │ │ │ │ + @ instruction: 0xffffee14 │ │ │ │ + andeq r0, r0, ip, ror #7 │ │ │ │ + @ instruction: 0xffffee88 │ │ │ │ + @ instruction: 0xfffff208 │ │ │ │ + andeq r0, r0, ip, lsl #7 │ │ │ │ + @ instruction: 0xfffff128 │ │ │ │ + @ instruction: 0xfffff0c8 │ │ │ │ + @ instruction: 0xfffff2c0 │ │ │ │ + andeq r0, r0, r4, ror #5 │ │ │ │ + @ instruction: 0xfffff348 │ │ │ │ + @ instruction: 0xfffff640 │ │ │ │ + andeq r0, r0, r8, lsl #5 │ │ │ │ + @ instruction: 0xfffff660 │ │ │ │ + @ instruction: 0xfffff988 │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + @ instruction: 0xfffff970 │ │ │ │ + @ instruction: 0xfffffbfc │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + @ instruction: 0xfffffb48 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldrdeq r3, [r9, #140] @ 0x8c │ │ │ │ + biceq r3, r9, r4, ror #13 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc b3124 <__cxa_atexit@plt+0xa6c4c> │ │ │ │ + add r5, r2, #12 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble b310c <__cxa_atexit@plt+0xa6c34> │ │ │ │ + ldr r2, [pc, #60] @ b3144 <__cxa_atexit@plt+0xa6c6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b b3114 <__cxa_atexit@plt+0xa6c3c> │ │ │ │ + ldr r2, [pc, #44] @ b3140 <__cxa_atexit@plt+0xa6c68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ b3148 <__cxa_atexit@plt+0xa6c70> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff9a0 │ │ │ │ + @ instruction: 0xfffffb14 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + biceq r3, r9, r4, lsr r6 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc b31b0 <__cxa_atexit@plt+0xa6cd8> │ │ │ │ + add r5, r2, #12 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble b3198 <__cxa_atexit@plt+0xa6cc0> │ │ │ │ + ldr r2, [pc, #60] @ b31d0 <__cxa_atexit@plt+0xa6cf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b b31a0 <__cxa_atexit@plt+0xa6cc8> │ │ │ │ + ldr r2, [pc, #44] @ b31cc <__cxa_atexit@plt+0xa6cf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, lsl #5 │ │ │ │ - biceq pc, r8, ip, asr #17 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b6a40 <__cxa_atexit@plt+0xaa568> │ │ │ │ - ldr r3, [pc, #56] @ b6a58 <__cxa_atexit@plt+0xaa580> │ │ │ │ + ldr r5, [pc, #28] @ b31d4 <__cxa_atexit@plt+0xa6cfc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff700 │ │ │ │ + @ instruction: 0xfffff874 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc b3238 <__cxa_atexit@plt+0xa6d60> │ │ │ │ + add r5, r2, #12 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble b3220 <__cxa_atexit@plt+0xa6d48> │ │ │ │ + ldr r2, [pc, #60] @ b3258 <__cxa_atexit@plt+0xa6d80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b b3228 <__cxa_atexit@plt+0xa6d50> │ │ │ │ + ldr r2, [pc, #44] @ b3254 <__cxa_atexit@plt+0xa6d7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ b325c <__cxa_atexit@plt+0xa6d84> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff380 │ │ │ │ + @ instruction: 0xfffff5d8 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + biceq r3, r9, r0, ror #9 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc b32c4 <__cxa_atexit@plt+0xa6dec> │ │ │ │ + add r5, r2, #12 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble b32ac <__cxa_atexit@plt+0xa6dd4> │ │ │ │ + ldr r2, [pc, #60] @ b32e4 <__cxa_atexit@plt+0xa6e0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b b32b4 <__cxa_atexit@plt+0xa6ddc> │ │ │ │ + ldr r2, [pc, #44] @ b32e0 <__cxa_atexit@plt+0xa6e08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ b32e8 <__cxa_atexit@plt+0xa6e10> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffefd0 │ │ │ │ + @ instruction: 0xfffff1d4 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + biceq r3, r9, r0, ror r5 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b3360 <__cxa_atexit@plt+0xa6e88> │ │ │ │ + ldr r1, [pc, #96] @ b3378 <__cxa_atexit@plt+0xa6ea0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble b3348 <__cxa_atexit@plt+0xa6e70> │ │ │ │ + ldr r1, [pc, #60] @ b3380 <__cxa_atexit@plt+0xa6ea8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b3350 <__cxa_atexit@plt+0xa6e78> │ │ │ │ + ldr r1, [pc, #44] @ b337c <__cxa_atexit@plt+0xa6ea4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r3, [r2, #20] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ b3384 <__cxa_atexit@plt+0xa6eac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ b6a5c <__cxa_atexit@plt+0xaa584> │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffec9c │ │ │ │ + @ instruction: 0xffffecd8 │ │ │ │ + @ instruction: 0xffffee2c │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc b33e8 <__cxa_atexit@plt+0xa6f10> │ │ │ │ + add r5, r2, #12 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble b33d0 <__cxa_atexit@plt+0xa6ef8> │ │ │ │ + ldr r2, [pc, #60] @ b3408 <__cxa_atexit@plt+0xa6f30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b b33d8 <__cxa_atexit@plt+0xa6f00> │ │ │ │ + ldr r2, [pc, #44] @ b3404 <__cxa_atexit@plt+0xa6f2c> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ b340c <__cxa_atexit@plt+0xa6f34> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffea04 │ │ │ │ + @ instruction: 0xffffeb68 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + biceq r3, r9, r8, lsl r4 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b3484 <__cxa_atexit@plt+0xa6fac> │ │ │ │ + ldr r1, [pc, #96] @ b349c <__cxa_atexit@plt+0xa6fc4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble b346c <__cxa_atexit@plt+0xa6f94> │ │ │ │ + ldr r1, [pc, #60] @ b34a4 <__cxa_atexit@plt+0xa6fcc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b3474 <__cxa_atexit@plt+0xa6f9c> │ │ │ │ + ldr r1, [pc, #44] @ b34a0 <__cxa_atexit@plt+0xa6fc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r3, [r2, #20] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ b34a8 <__cxa_atexit@plt+0xa6fd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ b6a60 <__cxa_atexit@plt+0xaa588> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add sl, r2, #2 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldr r7, [pc, #28] @ b6a64 <__cxa_atexit@plt+0xaa58c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffe6f0 │ │ │ │ + @ instruction: 0xffffe77c │ │ │ │ + @ instruction: 0xffffe8d0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + biceq r3, r9, ip, ror r3 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b3520 <__cxa_atexit@plt+0xa7048> │ │ │ │ + ldr r1, [pc, #96] @ b3538 <__cxa_atexit@plt+0xa7060> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble b3508 <__cxa_atexit@plt+0xa7030> │ │ │ │ + ldr r1, [pc, #60] @ b3540 <__cxa_atexit@plt+0xa7068> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b3510 <__cxa_atexit@plt+0xa7038> │ │ │ │ + ldr r1, [pc, #44] @ b353c <__cxa_atexit@plt+0xa7064> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r3, [r2, #20] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - strheq pc, [r8, #136] @ 0x88 @ │ │ │ │ - mvneq r0, r0, ror r2 │ │ │ │ - biceq pc, r8, r8, lsr #17 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b6a9c <__cxa_atexit@plt+0xaa5c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ b6aa0 <__cxa_atexit@plt+0xaa5c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [pc, #28] @ b3544 <__cxa_atexit@plt+0xa706c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffe3c8 │ │ │ │ + @ instruction: 0xffffe454 │ │ │ │ + @ instruction: 0xffffe5a8 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + biceq r3, r9, r0, ror #5 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b35bc <__cxa_atexit@plt+0xa70e4> │ │ │ │ + ldr r1, [pc, #96] @ b35d4 <__cxa_atexit@plt+0xa70fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble b35a4 <__cxa_atexit@plt+0xa70cc> │ │ │ │ + ldr r1, [pc, #60] @ b35dc <__cxa_atexit@plt+0xa7104> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b b35ac <__cxa_atexit@plt+0xa70d4> │ │ │ │ + ldr r1, [pc, #44] @ b35d8 <__cxa_atexit@plt+0xa7100> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r3, [r2, #20] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, r0, lsr r2 │ │ │ │ - mvneq r0, r0, ror #2 │ │ │ │ - biceq pc, r8, r0, lsr r7 @ │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ b35e0 <__cxa_atexit@plt+0xa7108> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffe0a0 │ │ │ │ + @ instruction: 0xffffe12c │ │ │ │ + @ instruction: 0xffffe280 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + biceq r3, r9, r0, lsl #5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b6b0c <__cxa_atexit@plt+0xaa634> │ │ │ │ - ldr r7, [pc, #84] @ b6b20 <__cxa_atexit@plt+0xaa648> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r3, {r7, r9} │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b3654 <__cxa_atexit@plt+0xa717c> │ │ │ │ + ldr r3, [pc, #92] @ b3664 <__cxa_atexit@plt+0xa718c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq b6b00 <__cxa_atexit@plt+0xaa628> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r3, [pc, #56] @ b6b24 <__cxa_atexit@plt+0xaa64c> │ │ │ │ + beq b3634 <__cxa_atexit@plt+0xa715c> │ │ │ │ + ldr r3, [pc, #76] @ b3668 <__cxa_atexit@plt+0xa7190> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b dad94 <__cxa_atexit@plt+0xce8bc> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq b3644 <__cxa_atexit@plt+0xa716c> │ │ │ │ + b b2ca0 <__cxa_atexit@plt+0xa67c8> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b6b28 <__cxa_atexit@plt+0xaa650> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ b366c <__cxa_atexit@plt+0xa7194> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - biceq pc, r8, r4, lsl #16 │ │ │ │ - biceq pc, r8, r0, ror #15 │ │ │ │ - biceq pc, r8, ip, lsr #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + biceq r3, r9, r0, lsr r2 │ │ │ │ + strdeq r3, [r9, #24] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ b6b58 <__cxa_atexit@plt+0xaa680> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b dad94 <__cxa_atexit@plt+0xce8bc> │ │ │ │ - biceq pc, r8, r4, lsr #15 │ │ │ │ - biceq pc, r8, r8, lsl #12 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ b36ac <__cxa_atexit@plt+0xa71d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq b36a0 <__cxa_atexit@plt+0xa71c8> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b b2ca0 <__cxa_atexit@plt+0xa67c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + strheq r3, [r9, #24] │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b b2ca0 <__cxa_atexit@plt+0xa67c8> │ │ │ │ + @ instruction: 0x01c93198 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b6ba0 <__cxa_atexit@plt+0xaa6c8> │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r2, [pc, #44] @ b6bbc <__cxa_atexit@plt+0xaa6e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #65 @ 0x41 │ │ │ │ - add r8, r2, #256 @ 0x100 │ │ │ │ - mov sl, r3 │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - ldr r7, [pc, #24] @ b6bc0 <__cxa_atexit@plt+0xaa6e8> │ │ │ │ + bhi b3728 <__cxa_atexit@plt+0xa7250> │ │ │ │ + ldr r7, [pc, #72] @ b3740 <__cxa_atexit@plt+0xa7268> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r2, {r7, r9} │ │ │ │ + tst r3, #3 │ │ │ │ + beq b371c <__cxa_atexit@plt+0xa7244> │ │ │ │ + ldr r7, [pc, #56] @ b3744 <__cxa_atexit@plt+0xa726c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r3 │ │ │ │ + b b2ca0 <__cxa_atexit@plt+0xa67c8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ b3748 <__cxa_atexit@plt+0xa7270> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0, #4]! │ │ │ │ - biceq pc, r8, r4, asr r7 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + mvneq r3, r0, lsl #10 │ │ │ │ + biceq r3, r9, r4, ror #2 │ │ │ │ + biceq r3, r9, ip, lsl r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ b3770 <__cxa_atexit@plt+0xa7298> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b b2ca0 <__cxa_atexit@plt+0xa67c8> │ │ │ │ + mvneq r3, ip, lsr #9 │ │ │ │ + biceq r3, r9, r4, lsl r1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #20] @ b6bf0 <__cxa_atexit@plt+0xaa718> │ │ │ │ + ldr r3, [pc, #8] @ b379c <__cxa_atexit@plt+0xa72c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #16] @ b6bf4 <__cxa_atexit@plt+0xaa71c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - add sl, r3, #2 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - biceq pc, r8, r8, lsr #14 │ │ │ │ - mvneq r0, r0, asr #1 │ │ │ │ - ldrdeq pc, [r8, #92] @ 0x5c │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + biceq r3, r9, r0, lsl #2 │ │ │ │ + biceq r3, r9, r4, asr #1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b6c60 <__cxa_atexit@plt+0xaa788> │ │ │ │ - ldr r7, [pc, #84] @ b6c74 <__cxa_atexit@plt+0xaa79c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq b6c54 <__cxa_atexit@plt+0xaa77c> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r3, [pc, #56] @ b6c78 <__cxa_atexit@plt+0xaa7a0> │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b380c <__cxa_atexit@plt+0xa7334> │ │ │ │ + ldr r3, [pc, #88] @ b3820 <__cxa_atexit@plt+0xa7348> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b dad94 <__cxa_atexit@plt+0xce8bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq b37fc <__cxa_atexit@plt+0xa7324> │ │ │ │ + ldr r7, [pc, #68] @ b3824 <__cxa_atexit@plt+0xa734c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #60] @ b3828 <__cxa_atexit@plt+0xa7350> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r8, #0 │ │ │ │ + b b2ca0 <__cxa_atexit@plt+0xa67c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b6c7c <__cxa_atexit@plt+0xaa7a4> │ │ │ │ + ldr r7, [pc, #24] @ b382c <__cxa_atexit@plt+0xa7354> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - ldrdeq pc, [r8, #100] @ 0x64 │ │ │ │ - strheq pc, [r8, #96] @ 0x60 @ │ │ │ │ - biceq pc, r8, r8, asr r5 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + mvneq r3, ip, lsr #8 │ │ │ │ + mvneq r3, r4, lsl #8 │ │ │ │ + @ instruction: 0x01c93090 │ │ │ │ + biceq r3, r9, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ b6cac <__cxa_atexit@plt+0xaa7d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ b3864 <__cxa_atexit@plt+0xa738c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b dad94 <__cxa_atexit@plt+0xce8bc> │ │ │ │ - biceq pc, r8, r4, ror r6 @ │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b6ce8 <__cxa_atexit@plt+0xaa810> │ │ │ │ - ldr r8, [pc, #40] @ b6d00 <__cxa_atexit@plt+0xaa828> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 24b9fc <__cxa_atexit@plt+0x23f524> │ │ │ │ - ldr r7, [pc, #20] @ b6d04 <__cxa_atexit@plt+0xaa82c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq pc, r8, r0, asr #12 │ │ │ │ - biceq pc, r8, r0, lsr r6 @ │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r8, [pc, #16] @ b6d38 <__cxa_atexit@plt+0xaa860> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - b 28cea0 <__cxa_atexit@plt+0x2809c8> │ │ │ │ - strdeq pc, [r8, #80] @ 0x50 │ │ │ │ - biceq pc, r8, r8, lsl #12 │ │ │ │ + ldr r3, [pc, #20] @ b3868 <__cxa_atexit@plt+0xa7390> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b b2ca0 <__cxa_atexit@plt+0xa67c8> │ │ │ │ + mvneq r3, ip, lsr #7 │ │ │ │ + strheq r3, [r0, #56]! @ 0x38 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b b3fc8 <__cxa_atexit@plt+0xa7af0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b6d7c <__cxa_atexit@plt+0xaa8a4> │ │ │ │ - ldr r2, [pc, #40] @ b6d84 <__cxa_atexit@plt+0xaa8ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi b38ac <__cxa_atexit@plt+0xa73d4> │ │ │ │ + ldr r8, [pc, #36] @ b38b4 <__cxa_atexit@plt+0xa73dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ b6d88 <__cxa_atexit@plt+0xaa8b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #28] @ b38b8 <__cxa_atexit@plt+0xa73e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b e55d4 <__cxa_atexit@plt+0xd90fc> │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq pc, pc, r4, lsr lr @ │ │ │ │ - biceq pc, r8, ip, lsr #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b6db8 <__cxa_atexit@plt+0xaa8e0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + @ instruction: 0x01b1b1e8 │ │ │ │ + mvneq r3, r8, lsl #6 │ │ │ │ + stlexbeq r2, r0, [r9] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b3904 <__cxa_atexit@plt+0xa742c> │ │ │ │ + ldr r3, [pc, #48] @ b3914 <__cxa_atexit@plt+0xa743c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + ldr r3, [pc, #28] @ b3918 <__cxa_atexit@plt+0xa7440> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b d4c98 <__cxa_atexit@plt+0xc87c0> │ │ │ │ - biceq pc, r8, r0, lsl #11 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + mvneq r3, ip, ror r7 │ │ │ │ + biceq r2, r9, r0, lsr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b6e1c <__cxa_atexit@plt+0xaa944> │ │ │ │ + bhi b3980 <__cxa_atexit@plt+0xa74a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b6e28 <__cxa_atexit@plt+0xaa950> │ │ │ │ - ldr r2, [pc, #64] @ b6e38 <__cxa_atexit@plt+0xaa960> │ │ │ │ + bcc b398c <__cxa_atexit@plt+0xa74b4> │ │ │ │ + ldr r2, [pc, #76] @ b399c <__cxa_atexit@plt+0xa74c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ b6e3c <__cxa_atexit@plt+0xaa964> │ │ │ │ + ldr r1, [pc, #72] @ b39a0 <__cxa_atexit@plt+0xa74c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ b39a4 <__cxa_atexit@plt+0xa74cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r6, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x01dffd9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b6ec8 <__cxa_atexit@plt+0xaa9f0> │ │ │ │ - ldr r2, [pc, #136] @ b6ee4 <__cxa_atexit@plt+0xaaa0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ b6ee8 <__cxa_atexit@plt+0xaaa10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b6ebc <__cxa_atexit@plt+0xaa9e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b6ed0 <__cxa_atexit@plt+0xaa9f8> │ │ │ │ - ldr r3, [pc, #88] @ b6eec <__cxa_atexit@plt+0xaaa14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ b6ef0 <__cxa_atexit@plt+0xaaa18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq pc, pc, r4, lsr sp @ │ │ │ │ - bicseq pc, pc, r4, asr sp @ │ │ │ │ - bicseq pc, pc, r8, asr lr @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b6f3c <__cxa_atexit@plt+0xaaa64> │ │ │ │ - ldr r2, [pc, #48] @ b6f48 <__cxa_atexit@plt+0xaaa70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ b6f4c <__cxa_atexit@plt+0xaaa74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrsbeq pc, [pc, #192] @ b7010 <__cxa_atexit@plt+0xaab38> @ │ │ │ │ - ldrsbeq pc, [pc, #212] @ b7028 <__cxa_atexit@plt+0xaab50> @ │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r8 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + mvneq r3, ip, asr #4 │ │ │ │ + @ instruction: 0x01b1b10e │ │ │ │ + strheq r2, [r9, #208] @ 0xd0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b3a2c <__cxa_atexit@plt+0xa7554> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b6f98 <__cxa_atexit@plt+0xaaac0> │ │ │ │ - ldr r1, [pc, #48] @ b6fac <__cxa_atexit@plt+0xaaad4> │ │ │ │ + bcc b3a34 <__cxa_atexit@plt+0xa755c> │ │ │ │ + ldr r1, [pc, #104] @ b3a48 <__cxa_atexit@plt+0xa7570> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ + ldr r0, [pc, #100] @ b3a4c <__cxa_atexit@plt+0xa7574> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ b3a50 <__cxa_atexit@plt+0xa7578> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ b3a54 <__cxa_atexit@plt+0xa757c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - biceq pc, r8, ip, ror #5 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b6ff4 <__cxa_atexit@plt+0xaab1c> │ │ │ │ - ldr r8, [pc, #40] @ b7000 <__cxa_atexit@plt+0xaab28> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b b3a3c <__cxa_atexit@plt+0xa7564> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r8, #32] │ │ │ │ - biceq pc, r8, ip, asr #6 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r6 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + strheq r3, [r0, #28]! │ │ │ │ + mvneq r3, ip, lsl #6 │ │ │ │ + mvneq r3, r4, lsl r2 │ │ │ │ + biceq r2, r9, r0, lsl #26 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b70a0 <__cxa_atexit@plt+0xaabc8> │ │ │ │ + bhi b3ae8 <__cxa_atexit@plt+0xa7610> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b70a8 <__cxa_atexit@plt+0xaabd0> │ │ │ │ - ldr r2, [pc, #124] @ b70c0 <__cxa_atexit@plt+0xaabe8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ b70c4 <__cxa_atexit@plt+0xaabec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #116] @ b70c8 <__cxa_atexit@plt+0xaabf0> │ │ │ │ + bcc b3af0 <__cxa_atexit@plt+0xa7618> │ │ │ │ + ldr lr, [pc, #116] @ b3b04 <__cxa_atexit@plt+0xa762c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - str sl, [r5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - str r2, [r9, #28] │ │ │ │ - ldr r3, [pc, #92] @ b70cc <__cxa_atexit@plt+0xaabf4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [pc, #88] @ b70d0 <__cxa_atexit@plt+0xaabf8> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r2, r9 │ │ │ │ - str r1, [r2, #24]! │ │ │ │ - str r2, [r9, #36] @ 0x24 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - add r1, r9, #12 │ │ │ │ - stm r1, {r0, r3, r9} │ │ │ │ - str lr, [r9, #32]! │ │ │ │ - mov r8, sl │ │ │ │ - mov sl, ip │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r9 │ │ │ │ - b b70b0 <__cxa_atexit@plt+0xaabd8> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ + ldr r0, [pc, #112] @ b3b08 <__cxa_atexit@plt+0xa7630> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [pc, #92] @ b3b0c <__cxa_atexit@plt+0xa7634> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #84] @ b3b10 <__cxa_atexit@plt+0xa7638> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ b3b14 <__cxa_atexit@plt+0xa763c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b b3af8 <__cxa_atexit@plt+0xa7620> │ │ │ │ + mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r9, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - bicseq pc, pc, r8, ror #23 │ │ │ │ - strheq pc, [r8, #40] @ 0x28 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + mvneq r3, ip, lsl #2 │ │ │ │ + @ instruction: 0x01b1afd4 │ │ │ │ + mvneq r3, r4, asr r2 │ │ │ │ + mvneq r3, ip, asr r1 │ │ │ │ + biceq r2, r9, r0, lsr #27 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b3b70 <__cxa_atexit@plt+0xa7698> │ │ │ │ + ldr lr, [pc, #64] @ b3b80 <__cxa_atexit@plt+0xa76a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r3, [pc, #44] @ b3b84 <__cxa_atexit@plt+0xa76ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + str r1, [sl, #12] │ │ │ │ + str r0, [sl, #16] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + biceq r2, r9, ip, lsr sp │ │ │ │ + biceq r2, r9, r0, lsr sp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b7104 <__cxa_atexit@plt+0xaac2c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ b710c <__cxa_atexit@plt+0xaac34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi b3bfc <__cxa_atexit@plt+0xa7724> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b3c08 <__cxa_atexit@plt+0xa7730> │ │ │ │ + ldr lr, [pc, #92] @ b3c18 <__cxa_atexit@plt+0xa7740> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ b3c1c <__cxa_atexit@plt+0xa7744> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ b3c20 <__cxa_atexit@plt+0xa7748> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, pc, r4, lsr #21 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b71c4 <__cxa_atexit@plt+0xaacec> │ │ │ │ - ldr lr, [pc, #160] @ b71d0 <__cxa_atexit@plt+0xaacf8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ b71d4 <__cxa_atexit@plt+0xaacfc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b71ac <__cxa_atexit@plt+0xaacd4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ b71d8 <__cxa_atexit@plt+0xaad00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq b71b8 <__cxa_atexit@plt+0xaace0> │ │ │ │ - mov r7, r3 │ │ │ │ - b b7228 <__cxa_atexit@plt+0xaad50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + mvneq r2, r0, ror #31 │ │ │ │ + @ instruction: 0x01b1aeae │ │ │ │ + biceq r2, r9, r4, lsr #25 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b3c80 <__cxa_atexit@plt+0xa77a8> │ │ │ │ + ldr lr, [pc, #68] @ b3c90 <__cxa_atexit@plt+0xa77b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r9, r7, #16 │ │ │ │ + ldm r9, {r0, r3, r9} │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + str r1, [sl, #12] │ │ │ │ + str r0, [sl, #16] │ │ │ │ + str r3, [sl, #20] │ │ │ │ + ldr r3, [pc, #28] @ b3c94 <__cxa_atexit@plt+0xa77bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq pc, pc, ip, asr #20 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ b721c <__cxa_atexit@plt+0xaad44> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b7214 <__cxa_atexit@plt+0xaad3c> │ │ │ │ - b b7228 <__cxa_atexit@plt+0xaad50> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + mvneq r3, r4, lsl #8 │ │ │ │ + biceq r2, r9, r0, lsr ip │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b3d0c <__cxa_atexit@plt+0xa7834> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b3d14 <__cxa_atexit@plt+0xa783c> │ │ │ │ + ldr lr, [pc, #88] @ b3d28 <__cxa_atexit@plt+0xa7850> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ b3d2c <__cxa_atexit@plt+0xa7854> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ b3d30 <__cxa_atexit@plt+0xa7858> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + b b3d1c <__cxa_atexit@plt+0xa7844> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b72c4 <__cxa_atexit@plt+0xaadec> │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + mvneq r2, ip, asr #29 │ │ │ │ + @ instruction: 0x01b1ada3 │ │ │ │ + @ instruction: 0x01c92b94 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b3dc4 <__cxa_atexit@plt+0xa78ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc b72d0 <__cxa_atexit@plt+0xaadf8> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge b7268 <__cxa_atexit@plt+0xaad90> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne b72c4 <__cxa_atexit@plt+0xaadec> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt b725c <__cxa_atexit@plt+0xaad84> │ │ │ │ - bne b72c4 <__cxa_atexit@plt+0xaadec> │ │ │ │ - ldr r1, [pc, #88] @ b72e0 <__cxa_atexit@plt+0xaae08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ b72e4 <__cxa_atexit@plt+0xaae0c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b3dcc <__cxa_atexit@plt+0xa78f4> │ │ │ │ + ldr lr, [pc, #116] @ b3de0 <__cxa_atexit@plt+0xa7908> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ b3de4 <__cxa_atexit@plt+0xa790c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr ip, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r1, r9, sl} │ │ │ │ + ldr r8, [r7, #28] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ b3de8 <__cxa_atexit@plt+0xa7910> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ b3dec <__cxa_atexit@plt+0xa7914> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r1, r9, sl, lr} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b b3dd4 <__cxa_atexit@plt+0xa78fc> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq pc, pc, r8, ror #20 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + mvneq r2, r0, lsr lr │ │ │ │ + mvneq r2, r8, ror pc │ │ │ │ + mvneq r2, r0, lsl #29 │ │ │ │ + ldrdeq r2, [r9, #164] @ 0xa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b7354 <__cxa_atexit@plt+0xaae7c> │ │ │ │ + bcc b3e70 <__cxa_atexit@plt+0xa7998> │ │ │ │ + ldr lr, [pc, #100] @ b3e80 <__cxa_atexit@plt+0xa79a8> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ b7364 <__cxa_atexit@plt+0xaae8c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ + add sl, r7, #11 │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #76] @ b3e84 <__cxa_atexit@plt+0xa79ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #68] @ b3e88 <__cxa_atexit@plt+0xa79b0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r2, r9, sl, lr} │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r8, [pc, #32] @ b3e8c <__cxa_atexit@plt+0xa79b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b7398 <__cxa_atexit@plt+0xaaec0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ b73a0 <__cxa_atexit@plt+0xaaec8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq pc, pc, r0, lsl r8 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + ldrdeq r2, [r0, #232]! @ 0xe8 │ │ │ │ + mvneq r2, r0, ror #27 │ │ │ │ + @ instruction: 0x01b1ac39 │ │ │ │ + biceq r2, r9, r8, lsr sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b7458 <__cxa_atexit@plt+0xaaf80> │ │ │ │ - ldr lr, [pc, #160] @ b7464 <__cxa_atexit@plt+0xaaf8c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ b7468 <__cxa_atexit@plt+0xaaf90> │ │ │ │ + mov r7, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b3f5c <__cxa_atexit@plt+0xa7a84> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc b3f64 <__cxa_atexit@plt+0xa7a8c> │ │ │ │ + ldr r1, [pc, #204] @ b3f94 <__cxa_atexit@plt+0xa7abc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r1, r3} │ │ │ │ + ldr r1, [pc, #196] @ b3f98 <__cxa_atexit@plt+0xa7ac0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #180] @ b3f9c <__cxa_atexit@plt+0xa7ac4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + sub r8, r2, #6 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc b3f80 <__cxa_atexit@plt+0xa7aa8> │ │ │ │ + ldr r9, [pc, #148] @ b3fa0 <__cxa_atexit@plt+0xa7ac8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, r7, #3 │ │ │ │ + ldm lr, {r1, r2, sl, ip, lr} │ │ │ │ + str r9, [r6, #16]! │ │ │ │ + ldr r0, [pc, #132] @ b3fa4 <__cxa_atexit@plt+0xa7acc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b7440 <__cxa_atexit@plt+0xaaf68> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ b746c <__cxa_atexit@plt+0xaaf94> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq b744c <__cxa_atexit@plt+0xaaf74> │ │ │ │ - mov r7, r3 │ │ │ │ - b b74bc <__cxa_atexit@plt+0xaafe4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r1, r6, #16 │ │ │ │ + stm r1, {r2, sl, ip, lr} │ │ │ │ + ldr r2, [pc, #108] @ b3fa8 <__cxa_atexit@plt+0xa7ad0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r8, [pc, #84] @ b3fac <__cxa_atexit@plt+0xa7ad4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r2, r6 │ │ │ │ + b b3f6c <__cxa_atexit@plt+0xa7a94> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrheq pc, [pc, #120] @ b74e8 <__cxa_atexit@plt+0xab010> @ │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ b74b0 <__cxa_atexit@plt+0xaafd8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b74a8 <__cxa_atexit@plt+0xaafd0> │ │ │ │ - b b74bc <__cxa_atexit@plt+0xaafe4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b7558 <__cxa_atexit@plt+0xab080> │ │ │ │ + ldrdeq r2, [r0, #204]! @ 0xcc │ │ │ │ + mvneq r2, ip, asr #28 │ │ │ │ + mvneq r2, ip, lsr sp │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + strdeq r2, [r0, #208]! @ 0xd0 │ │ │ │ + mvneq r2, r8, ror #25 │ │ │ │ + @ instruction: 0x01b1ab4d │ │ │ │ + @ instruction: 0xfffff8a4 │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ + biceq r2, r9, ip, lsl #18 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov ip, r8 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc b7564 <__cxa_atexit@plt+0xab08c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge b74fc <__cxa_atexit@plt+0xab024> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b40c0 <__cxa_atexit@plt+0xa7be8> │ │ │ │ + ldr lr, [pc, #276] @ b40f8 <__cxa_atexit@plt+0xa7c20> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r5, {r0, r7} │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + sub r7, r3, #47 @ 0x2f │ │ │ │ + cmp ip, #10 │ │ │ │ + ble b4058 <__cxa_atexit@plt+0xa7b80> │ │ │ │ + ldr r2, [pc, #224] @ b40fc <__cxa_atexit@plt+0xa7c24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #220] @ b4100 <__cxa_atexit@plt+0xa7c28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r2, [r6, #28]! │ │ │ │ + ldr r2, [pc, #204] @ b4104 <__cxa_atexit@plt+0xa7c2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bne b7558 <__cxa_atexit@plt+0xab080> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt b74f0 <__cxa_atexit@plt+0xab018> │ │ │ │ - bne b7558 <__cxa_atexit@plt+0xab080> │ │ │ │ - ldr r1, [pc, #88] @ b7574 <__cxa_atexit@plt+0xab09c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b40e4 <__cxa_atexit@plt+0xa7c0c> │ │ │ │ + ldr r1, [pc, #156] @ b410c <__cxa_atexit@plt+0xa7c34> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ b7578 <__cxa_atexit@plt+0xab0a0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + str r1, [r6, #28]! │ │ │ │ + ldr r1, [pc, #148] @ b4110 <__cxa_atexit@plt+0xa7c38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add sl, r1, #1 │ │ │ │ + ldr r9, [pc, #140] @ b4114 <__cxa_atexit@plt+0xa7c3c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r6, #-20] @ 0xffffffec │ │ │ │ + ldmdb r6, {r0, r1, ip, lr} │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r2, r6, #16 │ │ │ │ + stm r2, {r0, r1, ip, lr} │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r8, [pc, #92] @ b4118 <__cxa_atexit@plt+0xa7c40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r7, [pc, #64] @ b4108 <__cxa_atexit@plt+0xa7c30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str ip, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - ldrsbeq pc, [pc, #116] @ b75f4 <__cxa_atexit@plt+0xab11c> @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b75f4 <__cxa_atexit@plt+0xab11c> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ b7604 <__cxa_atexit@plt+0xab12c> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq lr, r8, r8, asr #26 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + mvneq r2, r0, lsl #26 │ │ │ │ + mvneq r2, ip, ror #23 │ │ │ │ + biceq r2, r9, r8, lsl r8 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + @ instruction: 0x01e02c94 │ │ │ │ + @ instruction: 0x01e02b9c │ │ │ │ + @ instruction: 0x01b1a9e9 │ │ │ │ + strheq r2, [r9, #120] @ 0x78 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b76b8 <__cxa_atexit@plt+0xab1e0> │ │ │ │ - ldr lr, [pc, #148] @ b76c0 <__cxa_atexit@plt+0xab1e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - ldr r2, [r7, #17] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str ip, [r7, #16] │ │ │ │ - add lr, r7, #20 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq b76a0 <__cxa_atexit@plt+0xab1c8> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ b76c4 <__cxa_atexit@plt+0xab1ec> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b41b0 <__cxa_atexit@plt+0xa7cd8> │ │ │ │ + ldr r7, [pc, #128] @ b41c0 <__cxa_atexit@plt+0xa7ce8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b4194 <__cxa_atexit@plt+0xa7cbc> │ │ │ │ + ldr r2, [pc, #104] @ b41c4 <__cxa_atexit@plt+0xa7cec> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq b76b0 <__cxa_atexit@plt+0xab1d8> │ │ │ │ - b b7720 <__cxa_atexit@plt+0xab248> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + beq b41a4 <__cxa_atexit@plt+0xa7ccc> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + b b3fc8 <__cxa_atexit@plt+0xa7af0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ b41c8 <__cxa_atexit@plt+0xa7cf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq lr, r8, ip, lsl #25 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + biceq r2, r9, r0, lsr r7 │ │ │ │ + biceq r2, r9, ip, lsl #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ b7710 <__cxa_atexit@plt+0xab238> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #60] @ b421c <__cxa_atexit@plt+0xa7d44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq b7708 <__cxa_atexit@plt+0xab230> │ │ │ │ - b b7720 <__cxa_atexit@plt+0xab248> │ │ │ │ + beq b4214 <__cxa_atexit@plt+0xa7d3c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b b3fc8 <__cxa_atexit@plt+0xa7af0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq lr, r8, r0, asr #24 │ │ │ │ - andeq r0, r0, fp, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strheq r2, [r9, #104] @ 0x68 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r5, #36]! @ 0x24 │ │ │ │ - and r6, r7, #3 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - ldmib r5, {r8, ip} │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b7888 <__cxa_atexit@plt+0xab3b0> │ │ │ │ - str r0, [sp, #24] │ │ │ │ - str r3, [sp, #28] │ │ │ │ - mov r0, ip │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ - str ip, [sp, #20] │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc b7918 <__cxa_atexit@plt+0xab440> │ │ │ │ - str sl, [sp] │ │ │ │ - str r8, [sp, #4] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr sl, [pc, #508] @ b797c <__cxa_atexit@plt+0xab4a4> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr ip, [r1, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - ldr r3, [pc, #492] @ b7980 <__cxa_atexit@plt+0xab4a8> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b b3fc8 <__cxa_atexit@plt+0xa7af0> │ │ │ │ + biceq r2, r9, r4, lsl #13 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b42c0 <__cxa_atexit@plt+0xa7de8> │ │ │ │ + ldr r3, [pc, #92] @ b42d0 <__cxa_atexit@plt+0xa7df8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr fp, [r2, #12] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - str ip, [r9, #40] @ 0x28 │ │ │ │ - str r1, [r9, #44] @ 0x2c │ │ │ │ - str r8, [r9, #48] @ 0x30 │ │ │ │ - str r7, [r9, #52] @ 0x34 │ │ │ │ - str lr, [r9, #56] @ 0x38 │ │ │ │ - str fp, [r9, #60] @ 0x3c │ │ │ │ - str r0, [r9, #64] @ 0x40 │ │ │ │ - stmib r9, {sl, ip} │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r8, [r9, #16] │ │ │ │ - str r7, [r9, #20] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - str r7, [r9, #24] │ │ │ │ - str fp, [r9, #28] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r0, [r9, #32] │ │ │ │ - sub r7, r6, #59 @ 0x3b │ │ │ │ - sub r1, r6, #25 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - str r1, [r2, #40] @ 0x28 │ │ │ │ - str r7, [r2, #44] @ 0x2c │ │ │ │ - add r2, r2, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b7950 <__cxa_atexit@plt+0xab478> │ │ │ │ - add r6, r9, #104 @ 0x68 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b7948 <__cxa_atexit@plt+0xab470> │ │ │ │ - ldr r3, [pc, #344] @ b7984 <__cxa_atexit@plt+0xab4ac> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b42b0 <__cxa_atexit@plt+0xa7dd8> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r3, [r8, #15] │ │ │ │ + ldr r2, [r8, #19] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + b b3fc8 <__cxa_atexit@plt+0xa7af0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ b42d4 <__cxa_atexit@plt+0xa7dfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + biceq r2, r9, r8, lsr #12 │ │ │ │ + biceq r2, r9, r0, lsl #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r8, #0 │ │ │ │ + b b3fc8 <__cxa_atexit@plt+0xa7af0> │ │ │ │ + ldrdeq r2, [r9, #92] @ 0x5c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ b4330 <__cxa_atexit@plt+0xa7e58> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r5, [pc, #340] @ b7988 <__cxa_atexit@plt+0xab4b0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr lr, [pc, #336] @ b798c <__cxa_atexit@plt+0xab4b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r0, [r2] │ │ │ │ - str r3, [r9, #68]! @ 0x44 │ │ │ │ - sub r3, r6, #18 │ │ │ │ - str r3, [r9, #28] │ │ │ │ - ldr r3, [pc, #304] @ b7990 <__cxa_atexit@plt+0xab4b8> │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + biceq r2, r9, r8, asr #11 │ │ │ │ + biceq r2, r9, r0, lsr #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b43b0 <__cxa_atexit@plt+0xa7ed8> │ │ │ │ + ldr r3, [pc, #104] @ b43c0 <__cxa_atexit@plt+0xa7ee8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq b43a0 <__cxa_atexit@plt+0xa7ec8> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r3, [r8, #15] │ │ │ │ + ldr r2, [r8, #19] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #60] @ b43c4 <__cxa_atexit@plt+0xa7eec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r8, #0 │ │ │ │ + b b3fc8 <__cxa_atexit@plt+0xa7af0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ b43c8 <__cxa_atexit@plt+0xa7ef0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + mvneq r2, r8, ror #16 │ │ │ │ + biceq r2, r9, r8, asr #10 │ │ │ │ + biceq r2, r9, ip, lsl #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ b440c <__cxa_atexit@plt+0xa7f34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r8, [pc, #300] @ b7994 <__cxa_atexit@plt+0xab4bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r0, r9 │ │ │ │ - str r5, [r0, #24]! │ │ │ │ - str r0, [r9, #36] @ 0x24 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - add r5, r9, #8 │ │ │ │ - stm r5, {r0, r1, r3, r9} │ │ │ │ - str lr, [r9, #32]! │ │ │ │ - b b790c <__cxa_atexit@plt+0xab434> │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str lr, [r2, #40] @ 0x28 │ │ │ │ - str r3, [r2, #44] @ 0x2c │ │ │ │ - add r2, r2, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b792c <__cxa_atexit@plt+0xab454> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + mov r8, #0 │ │ │ │ + b b3fc8 <__cxa_atexit@plt+0xa7af0> │ │ │ │ + mvneq r2, r0, lsl r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 16ac8a8 <__cxa_atexit@plt+0x16a03d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc b7934 <__cxa_atexit@plt+0xab45c> │ │ │ │ - ldr r5, [pc, #176] @ b7968 <__cxa_atexit@plt+0xab490> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr lr, [pc, #172] @ b796c <__cxa_atexit@plt+0xab494> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - str sl, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - sub r3, r6, #18 │ │ │ │ - str r3, [r9, #28] │ │ │ │ - ldr r5, [pc, #148] @ b7970 <__cxa_atexit@plt+0xab498> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - mov r1, r8 │ │ │ │ - ldr r8, [pc, #140] @ b7974 <__cxa_atexit@plt+0xab49c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r3, r9 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - str r1, [r9, #8] │ │ │ │ - add lr, r9, #12 │ │ │ │ - stm lr, {r0, r5, r9} │ │ │ │ - ldr r5, [pc, #112] @ b7978 <__cxa_atexit@plt+0xab4a0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r9, #32]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, ip │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r7, #64 @ 0x40 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b b793c <__cxa_atexit@plt+0xab464> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, ip │ │ │ │ + bcc b4458 <__cxa_atexit@plt+0xa7f80> │ │ │ │ + ldr r3, [pc, #40] @ b4470 <__cxa_atexit@plt+0xa7f98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ b4474 <__cxa_atexit@plt+0xa7f9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - mov r9, ip │ │ │ │ - ldr sl, [sp] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff514 │ │ │ │ - @ instruction: 0xfffff698 │ │ │ │ - bicseq pc, pc, ip, ror r3 @ │ │ │ │ - biceq lr, r8, r8, asr #20 │ │ │ │ - @ instruction: 0xfffff6b4 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - @ instruction: 0xfffff5a0 │ │ │ │ - @ instruction: 0xfffff724 │ │ │ │ - @ instruction: 0xfffff780 │ │ │ │ - ldrsheq pc, [pc, #56] @ b79d0 <__cxa_atexit@plt+0xab4f8> @ │ │ │ │ - biceq lr, r8, r8, asr #21 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b79c8 <__cxa_atexit@plt+0xab4f0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ b79d0 <__cxa_atexit@plt+0xab4f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq pc, pc, r0, ror #3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b7a88 <__cxa_atexit@plt+0xab5b0> │ │ │ │ - ldr lr, [pc, #160] @ b7a94 <__cxa_atexit@plt+0xab5bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ b7a98 <__cxa_atexit@plt+0xab5c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b7a70 <__cxa_atexit@plt+0xab598> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ b7a9c <__cxa_atexit@plt+0xab5c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq b7a7c <__cxa_atexit@plt+0xab5a4> │ │ │ │ - mov r7, r3 │ │ │ │ - b b7aec <__cxa_atexit@plt+0xab614> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mvneq r2, r0, lsr r8 │ │ │ │ + biceq r2, r9, r0, asr #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ b4498 <__cxa_atexit@plt+0xa7fc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + @ instruction: 0x01c92490 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ b44bc <__cxa_atexit@plt+0xa7fe4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + biceq r2, r9, ip, ror #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b4518 <__cxa_atexit@plt+0xa8040> │ │ │ │ + ldr r3, [pc, #72] @ b4530 <__cxa_atexit@plt+0xa8058> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #64] @ b4534 <__cxa_atexit@plt+0xa805c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #60] @ b4538 <__cxa_atexit@plt+0xa8060> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + stmib r7, {r1, r8, lr} │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #28] @ b453c <__cxa_atexit@plt+0xa8064> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq pc, pc, r8, lsl #3 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ b7ae0 <__cxa_atexit@plt+0xab608> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b7ad8 <__cxa_atexit@plt+0xab600> │ │ │ │ - b b7aec <__cxa_atexit@plt+0xab614> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mvneq r2, r8, lsl #14 │ │ │ │ + mvneq r2, r0, lsr r7 │ │ │ │ + mvneq r2, ip, ror r7 │ │ │ │ + biceq r2, r9, ip, lsl #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b4598 <__cxa_atexit@plt+0xa80c0> │ │ │ │ + ldr r3, [pc, #72] @ b45b0 <__cxa_atexit@plt+0xa80d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #64] @ b45b4 <__cxa_atexit@plt+0xa80dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #60] @ b45b8 <__cxa_atexit@plt+0xa80e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + stmib r7, {r1, r8, lr} │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b7b88 <__cxa_atexit@plt+0xab6b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc b7b94 <__cxa_atexit@plt+0xab6bc> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge b7b2c <__cxa_atexit@plt+0xab654> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r7, [pc, #28] @ b45bc <__cxa_atexit@plt+0xa80e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bne b7b88 <__cxa_atexit@plt+0xab6b0> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt b7b20 <__cxa_atexit@plt+0xab648> │ │ │ │ - bne b7b88 <__cxa_atexit@plt+0xab6b0> │ │ │ │ - ldr r1, [pc, #88] @ b7ba4 <__cxa_atexit@plt+0xab6cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ b7ba8 <__cxa_atexit@plt+0xab6d0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + mvneq r2, r8, lsl #13 │ │ │ │ + strheq r2, [r0, #96]! @ 0x60 │ │ │ │ + strdeq r2, [r0, #108]! @ 0x6c │ │ │ │ + biceq r2, r9, ip, lsl #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b45f8 <__cxa_atexit@plt+0xa8120> │ │ │ │ + ldr r3, [pc, #40] @ b4610 <__cxa_atexit@plt+0xa8138> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #20] @ b4614 <__cxa_atexit@plt+0xa813c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq pc, pc, r4, lsr #3 │ │ │ │ + strheq r2, [r0, #104]! @ 0x68 │ │ │ │ + biceq r2, r9, r4, lsr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ b4638 <__cxa_atexit@plt+0xa8160> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + biceq r2, r9, r4, lsl #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ b465c <__cxa_atexit@plt+0xa8184> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + biceq r2, r9, r0, ror #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b7c18 <__cxa_atexit@plt+0xab740> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ b7c28 <__cxa_atexit@plt+0xab750> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + bcc b46c8 <__cxa_atexit@plt+0xa81f0> │ │ │ │ + ldr lr, [pc, #88] @ b46e0 <__cxa_atexit@plt+0xa8208> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ b46e4 <__cxa_atexit@plt+0xa820c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ b46e8 <__cxa_atexit@plt+0xa8210> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r0, [pc, #68] @ b46ec <__cxa_atexit@plt+0xa8214> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r2, r3 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + add r0, r3, #24 │ │ │ │ + stm r0, {r1, r2, r3} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add r8, lr, #1 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + ldr r7, [pc, #32] @ b46f0 <__cxa_atexit@plt+0xa8218> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b7c5c <__cxa_atexit@plt+0xab784> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ b7c64 <__cxa_atexit@plt+0xab78c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq lr, pc, ip, asr #30 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b7d1c <__cxa_atexit@plt+0xab844> │ │ │ │ - ldr lr, [pc, #160] @ b7d28 <__cxa_atexit@plt+0xab850> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ b7d2c <__cxa_atexit@plt+0xab854> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b7d04 <__cxa_atexit@plt+0xab82c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ b7d30 <__cxa_atexit@plt+0xab858> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq b7d10 <__cxa_atexit@plt+0xab838> │ │ │ │ - mov r7, r3 │ │ │ │ - b b7d80 <__cxa_atexit@plt+0xab8a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrsheq lr, [pc, #228] @ b7e18 <__cxa_atexit@plt+0xab940> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ b7d74 <__cxa_atexit@plt+0xab89c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b7d6c <__cxa_atexit@plt+0xab894> │ │ │ │ - b b7d80 <__cxa_atexit@plt+0xab8a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b7e1c <__cxa_atexit@plt+0xab944> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc b7e28 <__cxa_atexit@plt+0xab950> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge b7dc0 <__cxa_atexit@plt+0xab8e8> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne b7e1c <__cxa_atexit@plt+0xab944> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt b7db4 <__cxa_atexit@plt+0xab8dc> │ │ │ │ - bne b7e1c <__cxa_atexit@plt+0xab944> │ │ │ │ - ldr r1, [pc, #88] @ b7e38 <__cxa_atexit@plt+0xab960> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ b7e3c <__cxa_atexit@plt+0xab964> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq lr, pc, r0, lsl pc @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + biceq r2, r9, ip, lsr #5 │ │ │ │ + mvneq r2, r8, lsl #14 │ │ │ │ + mvneq r2, r8, lsl #11 │ │ │ │ + mvneq r2, r4, ror #12 │ │ │ │ + biceq r2, r9, r0, ror r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b7eb8 <__cxa_atexit@plt+0xab9e0> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ b7ec8 <__cxa_atexit@plt+0xab9f0> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + bcc b475c <__cxa_atexit@plt+0xa8284> │ │ │ │ + ldr lr, [pc, #88] @ b4774 <__cxa_atexit@plt+0xa829c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ b4778 <__cxa_atexit@plt+0xa82a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ b477c <__cxa_atexit@plt+0xa82a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r0, [pc, #68] @ b4780 <__cxa_atexit@plt+0xa82a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r2, r3 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + add r0, r3, #24 │ │ │ │ + stm r0, {r1, r2, r3} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add r8, lr, #1 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + ldr r7, [pc, #32] @ b4784 <__cxa_atexit@plt+0xa82ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq lr, r8, r4, lsl #9 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ + biceq r2, r9, r8, lsl r2 │ │ │ │ + mvneq r2, r4, ror r6 │ │ │ │ + strdeq r2, [r0, #68]! @ 0x44 │ │ │ │ + ldrdeq r2, [r0, #80]! @ 0x50 │ │ │ │ + ldrdeq r2, [r9, #28] │ │ │ │ + strheq r2, [r9, #24] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b7f68 <__cxa_atexit@plt+0xaba90> │ │ │ │ - ldr r3, [pc, #128] @ b7f70 <__cxa_atexit@plt+0xaba98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r7, {r0, r2} │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq b7f50 <__cxa_atexit@plt+0xaba78> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ b7f74 <__cxa_atexit@plt+0xaba9c> │ │ │ │ + bhi b47d4 <__cxa_atexit@plt+0xa82fc> │ │ │ │ + ldr r2, [pc, #52] @ b47dc <__cxa_atexit@plt+0xa8304> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b7f60 <__cxa_atexit@plt+0xaba88> │ │ │ │ - b b7fd0 <__cxa_atexit@plt+0xabaf8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #44] @ b47e0 <__cxa_atexit@plt+0xa8308> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #28] @ b47e4 <__cxa_atexit@plt+0xa830c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1907280 <__cxa_atexit@plt+0x18fada8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strdeq r2, [r0, #48]! @ 0x30 │ │ │ │ + mvneq r2, r8, ror #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b481c <__cxa_atexit@plt+0xa8344> │ │ │ │ + ldr r2, [pc, #28] @ b4828 <__cxa_atexit@plt+0xa8350> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrdeq lr, [r8, #60] @ 0x3c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ b7fc0 <__cxa_atexit@plt+0xabae8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + mvneq r2, r4, asr #7 │ │ │ │ + biceq r2, r9, r0, lsr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b4898 <__cxa_atexit@plt+0xa83c0> │ │ │ │ + ldr r2, [pc, #84] @ b48a4 <__cxa_atexit@plt+0xa83cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #76] @ b48a8 <__cxa_atexit@plt+0xa83d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq b7fb8 <__cxa_atexit@plt+0xabae0> │ │ │ │ - b b7fd0 <__cxa_atexit@plt+0xabaf8> │ │ │ │ + beq b4890 <__cxa_atexit@plt+0xa83b8> │ │ │ │ + ldr r3, [pc, #52] @ b48ac <__cxa_atexit@plt+0xa83d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #40] @ b48b0 <__cxa_atexit@plt+0xa83d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19065a8 <__cxa_atexit@plt+0x18fa0d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01c8e390 │ │ │ │ - andeq r0, r0, r9, asr #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + mvneq r2, r8, asr #6 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + mvneq r2, r8, lsr #9 │ │ │ │ + @ instruction: 0x01c92098 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r5, #28]! │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - and r6, r1, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b8120 <__cxa_atexit@plt+0xabc48> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc b81ac <__cxa_atexit@plt+0xabcd4> │ │ │ │ - str r0, [sp] │ │ │ │ - str r8, [sp, #16] │ │ │ │ - str lr, [sp, #20] │ │ │ │ - ldr lr, [r1, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - str sl, [sp, #8] │ │ │ │ - ldmib r2, {sl, ip} │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r8, [r2, #12] │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [r2, #16] │ │ │ │ - ldr r0, [pc, #456] @ b8204 <__cxa_atexit@plt+0xabd2c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #36] @ 0x24 │ │ │ │ - str lr, [r9, #40] @ 0x28 │ │ │ │ - add r0, r9, #44 @ 0x2c │ │ │ │ - stm r0, {r1, sl, fp} │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r0, r9, #56 @ 0x38 │ │ │ │ - stm r0, {r3, r8, ip} │ │ │ │ - ldr r3, [pc, #424] @ b8208 <__cxa_atexit@plt+0xabd30> │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b48e8 <__cxa_atexit@plt+0xa8410> │ │ │ │ + ldr r3, [pc, #44] @ b4900 <__cxa_atexit@plt+0xa8428> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r9, {r3, lr} │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str sl, [r9, #16] │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - str fp, [r9, #20] │ │ │ │ - mov fp, r4 │ │ │ │ - str r7, [r9, #24] │ │ │ │ - str r8, [r9, #28] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str ip, [r9, #32] │ │ │ │ - sub r1, r6, #59 @ 0x3b │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str r0, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - add r2, r2, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b81ec <__cxa_atexit@plt+0xabd14> │ │ │ │ - add r6, r9, #104 @ 0x68 │ │ │ │ - ldr r7, [sp] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b81e4 <__cxa_atexit@plt+0xabd0c> │ │ │ │ - ldr r1, [pc, #356] @ b8220 <__cxa_atexit@plt+0xabd48> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r5, [pc, #352] @ b8224 <__cxa_atexit@plt+0xabd4c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr lr, [pc, #348] @ b8228 <__cxa_atexit@plt+0xabd50> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r9, #68]! @ 0x44 │ │ │ │ - sub r1, r6, #18 │ │ │ │ - str r1, [r9, #28] │ │ │ │ - ldr r3, [pc, #316] @ b822c <__cxa_atexit@plt+0xabd54> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #36] @ b4904 <__cxa_atexit@plt+0xa842c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r8, [pc, #312] @ b8230 <__cxa_atexit@plt+0xabd58> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r1, r9 │ │ │ │ - str r5, [r1, #24]! │ │ │ │ - str r1, [r9, #36] @ 0x24 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - add r1, r9, #12 │ │ │ │ - stm r1, {r0, r3, r9} │ │ │ │ - str lr, [r9, #32]! │ │ │ │ - mov r5, r2 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r3, [r2, #32] │ │ │ │ - str r7, [r2, #36] @ 0x24 │ │ │ │ - add r2, r2, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b81c0 <__cxa_atexit@plt+0xabce8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b81c8 <__cxa_atexit@plt+0xabcf0> │ │ │ │ - ldr r5, [pc, #192] @ b820c <__cxa_atexit@plt+0xabd34> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #188] @ b8210 <__cxa_atexit@plt+0xabd38> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #184] @ b8214 <__cxa_atexit@plt+0xabd3c> │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19065a8 <__cxa_atexit@plt+0x18fa0d0> │ │ │ │ + ldr r7, [pc, #24] @ b4908 <__cxa_atexit@plt+0xa8430> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [lr, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - sub r3, r6, #18 │ │ │ │ - str r3, [r9, #28] │ │ │ │ - ldr r5, [pc, #160] @ b8218 <__cxa_atexit@plt+0xabd40> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr ip, [pc, #156] @ b821c <__cxa_atexit@plt+0xabd44> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r3, r9 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - add r1, r9, #12 │ │ │ │ - stm r1, {r0, r5, r9} │ │ │ │ - str r7, [r9, #32]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, ip │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r7, #64 @ 0x40 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b b81d0 <__cxa_atexit@plt+0xabcf8> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r7, lr │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + mvneq r2, r0, asr r4 │ │ │ │ + biceq r2, r9, r4, rrx │ │ │ │ + biceq r2, r9, r0, lsr r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b494c <__cxa_atexit@plt+0xa8474> │ │ │ │ + ldr r3, [pc, #44] @ b4964 <__cxa_atexit@plt+0xa848c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #36] @ b4968 <__cxa_atexit@plt+0xa8490> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19065a8 <__cxa_atexit@plt+0x18fa0d0> │ │ │ │ + ldr r7, [pc, #24] @ b496c <__cxa_atexit@plt+0xa8494> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - mov r9, sl │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0xfffffb54 │ │ │ │ - @ instruction: 0xffffec80 │ │ │ │ - @ instruction: 0xffffee04 │ │ │ │ - @ instruction: 0xffffee60 │ │ │ │ - bicseq lr, pc, r0, ror #21 │ │ │ │ - strheq lr, [r8, #16] │ │ │ │ - @ instruction: 0xffffed10 │ │ │ │ - @ instruction: 0xffffee94 │ │ │ │ - @ instruction: 0xffffeef0 │ │ │ │ - bicseq lr, pc, r8, ror #22 │ │ │ │ - biceq lr, r8, r8, lsr r2 │ │ │ │ - biceq lr, r8, r0, lsr r1 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r1, r5, #4 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi b82d0 <__cxa_atexit@plt+0xabdf8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #40 @ 0x28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc b82dc <__cxa_atexit@plt+0xabe04> │ │ │ │ - mov ip, r8 │ │ │ │ - ldr r8, [pc, #124] @ b82ec <__cxa_atexit@plt+0xabe14> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [r5] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - sub r0, r6, #33 @ 0x21 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str sl, [r2, #36] @ 0x24 │ │ │ │ - str lr, [r2, #40] @ 0x28 │ │ │ │ - str r8, [r2, #4] │ │ │ │ - add r0, r2, #8 │ │ │ │ - stm r0, {r3, r9, sl, lr} │ │ │ │ - str fp, [r2, #24] │ │ │ │ - ldr r5, [pc, #68] @ b82f0 <__cxa_atexit@plt+0xabe18> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2, #28] │ │ │ │ - str r9, [r2, #32] │ │ │ │ - sub sl, r6, #9 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r8, [pc, #48] @ b82f4 <__cxa_atexit@plt+0xabe1c> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + mvneq r2, ip, ror #7 │ │ │ │ + biceq r2, r9, r0 │ │ │ │ + ldrdeq r1, [r9, #252] @ 0xfc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b4a08 <__cxa_atexit@plt+0xa8530> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b4a1c <__cxa_atexit@plt+0xa8544> │ │ │ │ + ldr r2, [pc, #144] @ b4a30 <__cxa_atexit@plt+0xa8558> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #140] @ b4a34 <__cxa_atexit@plt+0xa855c> │ │ │ │ add r8, pc, r8 │ │ │ │ - mov r9, ip │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + ldr lr, [pc, #124] @ b4a38 <__cxa_atexit@plt+0xa8560> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #120] @ b4a3c <__cxa_atexit@plt+0xa8564> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r8, [r7, #12]! │ │ │ │ + ldr r8, [pc, #104] @ b4a40 <__cxa_atexit@plt+0xa8568> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [r1, #24]! │ │ │ │ + str r6, [r6, #32] │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str lr, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #28] @ b4a2c <__cxa_atexit@plt+0xa8554> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff3a4 │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - biceq lr, r8, r0, lsr r0 │ │ │ │ - biceq lr, r8, ip, rrx │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mvneq r2, r0, ror #3 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + mvneq r2, r8, ror #4 │ │ │ │ + ldrdeq r2, [r0, #44]! @ 0x2c │ │ │ │ + mvneq r2, r4, lsr r3 │ │ │ │ + biceq r1, r9, r4, lsl #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b8368 <__cxa_atexit@plt+0xabe90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b8370 <__cxa_atexit@plt+0xabe98> │ │ │ │ - ldr r5, [pc, #92] @ b8390 <__cxa_atexit@plt+0xabeb8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #88] @ b8394 <__cxa_atexit@plt+0xabebc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #84] @ b8398 <__cxa_atexit@plt+0xabec0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str sl, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - str r8, [r9, #4] │ │ │ │ - str r9, [r9, #12] │ │ │ │ - str r0, [r9, #8]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r9 │ │ │ │ - b b8378 <__cxa_atexit@plt+0xabea0> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ b838c <__cxa_atexit@plt+0xabeb4> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b4a84 <__cxa_atexit@plt+0xa85ac> │ │ │ │ + ldr r3, [pc, #44] @ b4a9c <__cxa_atexit@plt+0xa85c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #36] @ b4aa0 <__cxa_atexit@plt+0xa85c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19065a8 <__cxa_atexit@plt+0x18fa0d0> │ │ │ │ + ldr r7, [pc, #24] @ b4aa4 <__cxa_atexit@plt+0xa85cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - biceq lr, r8, r4 │ │ │ │ - @ instruction: 0xffffecdc │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - biceq sp, r8, ip, ror #31 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + strheq r2, [r0, #36]! @ 0x24 │ │ │ │ + biceq r1, r9, r8, asr #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b83dc <__cxa_atexit@plt+0xabf04> │ │ │ │ - ldr r8, [pc, #48] @ b83f0 <__cxa_atexit@plt+0xabf18> │ │ │ │ + mov r8, r9 │ │ │ │ + b 16ac8a8 <__cxa_atexit@plt+0x16a03d0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r8, r9 │ │ │ │ + b 16ac8a8 <__cxa_atexit@plt+0x16a03d0> │ │ │ │ + biceq r0, r9, ip, lsl #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b4b24 <__cxa_atexit@plt+0xa864c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b4b1c <__cxa_atexit@plt+0xa8644> │ │ │ │ + ldr r8, [pc, #40] @ b4b2c <__cxa_atexit@plt+0xa8654> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #44] @ b83f4 <__cxa_atexit@plt+0xabf1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 2825a8 <__cxa_atexit@plt+0x2760d0> │ │ │ │ - ldr r7, [pc, #20] @ b83f8 <__cxa_atexit@plt+0xabf20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq sp, r8, r8, asr lr │ │ │ │ - biceq sp, r8, r8, ror #30 │ │ │ │ - biceq sp, r8, r8, lsr #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b8484 <__cxa_atexit@plt+0xabfac> │ │ │ │ - ldr r2, [pc, #136] @ b84a0 <__cxa_atexit@plt+0xabfc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ b84a4 <__cxa_atexit@plt+0xabfcc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b8478 <__cxa_atexit@plt+0xabfa0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b848c <__cxa_atexit@plt+0xabfb4> │ │ │ │ - ldr r3, [pc, #88] @ b84a8 <__cxa_atexit@plt+0xabfd0> │ │ │ │ + ldr r3, [pc, #36] @ b4b30 <__cxa_atexit@plt+0xa8658> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ b84ac <__cxa_atexit@plt+0xabfd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq lr, pc, r8, ror r7 @ │ │ │ │ - @ instruction: 0x01dfe798 │ │ │ │ - @ instruction: 0x01dfe89c │ │ │ │ + @ instruction: 0x01b19f42 │ │ │ │ + mvneq r2, r8, ror #1 │ │ │ │ + biceq r1, r9, ip, lsr #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b84f8 <__cxa_atexit@plt+0xac020> │ │ │ │ - ldr r2, [pc, #48] @ b8504 <__cxa_atexit@plt+0xac02c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ b8508 <__cxa_atexit@plt+0xac030> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b4ba4 <__cxa_atexit@plt+0xa86cc> │ │ │ │ + ldr r3, [pc, #92] @ b4bb4 <__cxa_atexit@plt+0xa86dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq b4b80 <__cxa_atexit@plt+0xa86a8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b4b90 <__cxa_atexit@plt+0xa86b8> │ │ │ │ + ldr r7, [pc, #68] @ b4bb8 <__cxa_atexit@plt+0xa86e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #64] @ b4bbc <__cxa_atexit@plt+0xa86e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq lr, pc, r4, lsl r7 @ │ │ │ │ - bicseq lr, pc, r8, lsl r8 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b8564 <__cxa_atexit@plt+0xac08c> │ │ │ │ - ldr lr, [pc, #68] @ b856c <__cxa_atexit@plt+0xac094> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ b8570 <__cxa_atexit@plt+0xac098> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq b8554 <__cxa_atexit@plt+0xac07c> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #44] @ b4bc4 <__cxa_atexit@plt+0xa86ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ b4bc0 <__cxa_atexit@plt+0xa86e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq lr, pc, r4, ror #12 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + strdeq r1, [r9, #216] @ 0xd8 │ │ │ │ + strdeq r1, [r9, #208] @ 0xd0 │ │ │ │ + ldrdeq r1, [r9, #208] @ 0xd0 │ │ │ │ + mvneq r2, r4, lsl #1 │ │ │ │ + @ instruction: 0x01c91d9c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ b4c08 <__cxa_atexit@plt+0xa8730> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r7, r7, #3 │ │ │ │ + ldr r2, [pc, #32] @ b4c0c <__cxa_atexit@plt+0xa8734> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r7, #2 │ │ │ │ + mov r7, r5 │ │ │ │ + moveq r7, r3 │ │ │ │ + addne r3, r2, #1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0x01c91d90 │ │ │ │ + mvneq r2, r0, lsr r0 │ │ │ │ + biceq r0, r9, ip, asr #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b4c64 <__cxa_atexit@plt+0xa878c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b4c5c <__cxa_atexit@plt+0xa8784> │ │ │ │ + ldr r8, [pc, #40] @ b4c6c <__cxa_atexit@plt+0xa8794> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ b4c70 <__cxa_atexit@plt+0xa8798> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01b19dcf │ │ │ │ + mvneq r1, r8, lsr #31 │ │ │ │ + biceq r1, r9, r4, lsl sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b85f8 <__cxa_atexit@plt+0xac120> │ │ │ │ - ldr r3, [pc, #88] @ b8600 <__cxa_atexit@plt+0xac128> │ │ │ │ + bhi b4d00 <__cxa_atexit@plt+0xa8828> │ │ │ │ + ldr r3, [pc, #112] @ b4d08 <__cxa_atexit@plt+0xa8830> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq b85e0 <__cxa_atexit@plt+0xac108> │ │ │ │ - ldr r3, [pc, #60] @ b8604 <__cxa_atexit@plt+0xac12c> │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r2, [r7, #4] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq b4cdc <__cxa_atexit@plt+0xa8804> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b4cec <__cxa_atexit@plt+0xa8814> │ │ │ │ + ldr r3, [pc, #76] @ b4d0c <__cxa_atexit@plt+0xa8834> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str sl, [r5, #4] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq b85f0 <__cxa_atexit@plt+0xac118> │ │ │ │ - b b8644 <__cxa_atexit@plt+0xac16c> │ │ │ │ - ldr r0, [sl] │ │ │ │ + beq b4cf8 <__cxa_atexit@plt+0xa8820> │ │ │ │ + b b4d80 <__cxa_atexit@plt+0xa88a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ b4d10 <__cxa_atexit@plt+0xa8838> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ b8638 <__cxa_atexit@plt+0xac160> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + biceq r1, r9, r0, lsr #25 │ │ │ │ + biceq r1, r9, r8, ror ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b4d54 <__cxa_atexit@plt+0xa887c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #44] @ b4d6c <__cxa_atexit@plt+0xa8894> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq b4d64 <__cxa_atexit@plt+0xa888c> │ │ │ │ + b b4d80 <__cxa_atexit@plt+0xa88a8> │ │ │ │ + ldr r7, [pc, #20] @ b4d70 <__cxa_atexit@plt+0xa8898> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r1, r9, r8, lsr ip │ │ │ │ + biceq r1, r9, r8, lsl ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b4db8 <__cxa_atexit@plt+0xa88e0> │ │ │ │ + ldr r3, [pc, #88] @ b4df4 <__cxa_atexit@plt+0xa891c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq b4dec <__cxa_atexit@plt+0xa8914> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b4dc8 <__cxa_atexit@plt+0xa88f0> │ │ │ │ + ldr r7, [pc, #60] @ b4dfc <__cxa_atexit@plt+0xa8924> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r3, [pc, #40] @ b4df8 <__cxa_atexit@plt+0xa8920> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b4dec <__cxa_atexit@plt+0xa8914> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrdeq r1, [r9, #180] @ 0xb4 │ │ │ │ + biceq r1, r9, ip, lsl #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b4e28 <__cxa_atexit@plt+0xa8950> │ │ │ │ + ldr r7, [pc, #60] @ b4e5c <__cxa_atexit@plt+0xa8984> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r3, [pc, #40] @ b4e58 <__cxa_atexit@plt+0xa8980> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b8630 <__cxa_atexit@plt+0xac158> │ │ │ │ - b b8644 <__cxa_atexit@plt+0xac16c> │ │ │ │ + beq b4e50 <__cxa_atexit@plt+0xa8978> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq r1, r9, r4, ror fp │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b86b0 <__cxa_atexit@plt+0xac1d8> │ │ │ │ - add r6, sl, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b86f4 <__cxa_atexit@plt+0xac21c> │ │ │ │ - ldr r3, [pc, #156] @ b8718 <__cxa_atexit@plt+0xac240> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #152] @ b871c <__cxa_atexit@plt+0xac244> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #136] @ b8720 <__cxa_atexit@plt+0xac248> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - str r3, [sl, #16] │ │ │ │ - str r2, [sl, #20] │ │ │ │ - str r1, [sl, #24] │ │ │ │ - b b86e8 <__cxa_atexit@plt+0xac210> │ │ │ │ - add r6, sl, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b86fc <__cxa_atexit@plt+0xac224> │ │ │ │ - ldr r3, [pc, #72] @ b870c <__cxa_atexit@plt+0xac234> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #64] @ b8710 <__cxa_atexit@plt+0xac238> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + biceq r1, r9, r0, lsl fp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b4efc <__cxa_atexit@plt+0xa8a24> │ │ │ │ + ldr lr, [pc, #112] @ b4f14 <__cxa_atexit@plt+0xa8a3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #108] @ b4f18 <__cxa_atexit@plt+0xa8a40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + ldr r2, [pc, #100] @ b4f1c <__cxa_atexit@plt+0xa8a44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #13 │ │ │ │ + ldr r9, [pc, #84] @ b4f20 <__cxa_atexit@plt+0xa8a48> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r3, [pc, #80] @ b4f24 <__cxa_atexit@plt+0xa8a4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r1, [pc, #56] @ b8714 <__cxa_atexit@plt+0xac23c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add lr, sl, #12 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #28 │ │ │ │ - b b8700 <__cxa_atexit@plt+0xac228> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - ldrsbeq lr, [pc, #88] @ b8770 <__cxa_atexit@plt+0xac298> │ │ │ │ - bicseq lr, pc, ip, ror #9 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - bicseq lr, pc, r4, lsr #12 │ │ │ │ - bicseq lr, pc, r0, lsr r5 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b87ac <__cxa_atexit@plt+0xac2d4> │ │ │ │ - ldr r2, [pc, #136] @ b87c8 <__cxa_atexit@plt+0xac2f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ b87cc <__cxa_atexit@plt+0xac2f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b87a0 <__cxa_atexit@plt+0xac2c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b87b4 <__cxa_atexit@plt+0xac2dc> │ │ │ │ - ldr r3, [pc, #88] @ b87d0 <__cxa_atexit@plt+0xac2f8> │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r3, r7, r9} │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r8, r6, #35 @ 0x23 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ b4f28 <__cxa_atexit@plt+0xa8a50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + mvneq r1, r0, ror #28 │ │ │ │ + mvneq r1, r8, lsr sp │ │ │ │ + mvneq r1, r8, asr sp │ │ │ │ + mvneq r2, ip, lsr #3 │ │ │ │ + biceq r1, r9, r0, lsr #21 │ │ │ │ + biceq r1, r9, ip, ror #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r9, r5, #4 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b4ff0 <__cxa_atexit@plt+0xa8b18> │ │ │ │ + ldr r7, [pc, #228] @ b5034 <__cxa_atexit@plt+0xa8b5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r9] │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc b5000 <__cxa_atexit@plt+0xa8b28> │ │ │ │ + ldr lr, [pc, #204] @ b5038 <__cxa_atexit@plt+0xa8b60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #200] @ b503c <__cxa_atexit@plt+0xa8b64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + ldr r2, [pc, #188] @ b5040 <__cxa_atexit@plt+0xa8b68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r3, #13 │ │ │ │ + ldr sl, [pc, #176] @ b5044 <__cxa_atexit@plt+0xa8b6c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [pc, #172] @ b5048 <__cxa_atexit@plt+0xa8b70> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + add r2, r7, #40 @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + sub r8, r3, #35 @ 0x23 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc b5020 <__cxa_atexit@plt+0xa8b48> │ │ │ │ + ldr r3, [pc, #124] @ b5054 <__cxa_atexit@plt+0xa8b7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ b87d4 <__cxa_atexit@plt+0xac2fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #88] @ b5050 <__cxa_atexit@plt+0xa8b78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #68] @ b504c <__cxa_atexit@plt+0xa8b74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq lr, pc, r0, asr r4 @ │ │ │ │ - bicseq lr, pc, r0, ror r4 @ │ │ │ │ - bicseq lr, pc, r4, ror r5 @ │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + @ instruction: 0x01e01d98 │ │ │ │ + mvneq r1, ip, ror #24 │ │ │ │ + @ instruction: 0x01e01c90 │ │ │ │ + mvneq r2, r4, ror #1 │ │ │ │ + @ instruction: 0x01c9199c │ │ │ │ + strheq r1, [r9, #148] @ 0x94 │ │ │ │ + strdeq r1, [r0, #184]! @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b8820 <__cxa_atexit@plt+0xac348> │ │ │ │ - ldr r2, [pc, #48] @ b882c <__cxa_atexit@plt+0xac354> │ │ │ │ + bcc b508c <__cxa_atexit@plt+0xa8bb4> │ │ │ │ + ldr r2, [pc, #28] @ b5098 <__cxa_atexit@plt+0xa8bc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ b8830 <__cxa_atexit@plt+0xac358> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq lr, pc, ip, ror #7 │ │ │ │ - ldrsheq lr, [pc, #64] @ b8878 <__cxa_atexit@plt+0xac3a0> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b888c <__cxa_atexit@plt+0xac3b4> │ │ │ │ - ldr lr, [pc, #68] @ b8894 <__cxa_atexit@plt+0xac3bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ b8898 <__cxa_atexit@plt+0xac3c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq b887c <__cxa_atexit@plt+0xac3a4> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + mvneq r1, r4, asr fp │ │ │ │ + biceq r1, r9, r4, lsl #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b b4f3c <__cxa_atexit@plt+0xa8a64> │ │ │ │ + biceq pc, r8, ip, lsr #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b5104 <__cxa_atexit@plt+0xa8c2c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b50fc <__cxa_atexit@plt+0xa8c24> │ │ │ │ + ldr r8, [pc, #40] @ b510c <__cxa_atexit@plt+0xa8c34> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ b5110 <__cxa_atexit@plt+0xa8c38> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq lr, pc, ip, lsr r3 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0x01b198fd │ │ │ │ + mvneq r1, r8, lsl #22 │ │ │ │ + @ instruction: 0x01c9189c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b8920 <__cxa_atexit@plt+0xac448> │ │ │ │ - ldr r3, [pc, #88] @ b8928 <__cxa_atexit@plt+0xac450> │ │ │ │ + bhi b51a0 <__cxa_atexit@plt+0xa8cc8> │ │ │ │ + ldr r3, [pc, #112] @ b51a8 <__cxa_atexit@plt+0xa8cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq b8908 <__cxa_atexit@plt+0xac430> │ │ │ │ - ldr r3, [pc, #60] @ b892c <__cxa_atexit@plt+0xac454> │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r2, [r7, #4] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq b517c <__cxa_atexit@plt+0xa8ca4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b518c <__cxa_atexit@plt+0xa8cb4> │ │ │ │ + ldr r3, [pc, #76] @ b51ac <__cxa_atexit@plt+0xa8cd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str sl, [r5, #4] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq b8918 <__cxa_atexit@plt+0xac440> │ │ │ │ - b b896c <__cxa_atexit@plt+0xac494> │ │ │ │ - ldr r0, [sl] │ │ │ │ + beq b5198 <__cxa_atexit@plt+0xa8cc0> │ │ │ │ + b b5220 <__cxa_atexit@plt+0xa8d48> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ b51b0 <__cxa_atexit@plt+0xa8cd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ b8960 <__cxa_atexit@plt+0xac488> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b8958 <__cxa_atexit@plt+0xac480> │ │ │ │ - b b896c <__cxa_atexit@plt+0xac494> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + biceq r1, r9, r8, lsr #16 │ │ │ │ + biceq r1, r9, r0, lsl #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b51f4 <__cxa_atexit@plt+0xa8d1c> │ │ │ │ mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b89d8 <__cxa_atexit@plt+0xac500> │ │ │ │ - add r6, sl, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b8a1c <__cxa_atexit@plt+0xac544> │ │ │ │ - ldr r3, [pc, #156] @ b8a40 <__cxa_atexit@plt+0xac568> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #152] @ b8a44 <__cxa_atexit@plt+0xac56c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #136] @ b8a48 <__cxa_atexit@plt+0xac570> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - str r3, [sl, #16] │ │ │ │ - str r2, [sl, #20] │ │ │ │ - str r1, [sl, #24] │ │ │ │ - b b8a10 <__cxa_atexit@plt+0xac538> │ │ │ │ - add r6, sl, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b8a24 <__cxa_atexit@plt+0xac54c> │ │ │ │ - ldr r3, [pc, #72] @ b8a34 <__cxa_atexit@plt+0xac55c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #64] @ b8a38 <__cxa_atexit@plt+0xac560> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r1, [pc, #56] @ b8a3c <__cxa_atexit@plt+0xac564> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add lr, sl, #12 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #28 │ │ │ │ - b b8a28 <__cxa_atexit@plt+0xac550> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - ldrheq lr, [pc, #32] @ b8a60 <__cxa_atexit@plt+0xac588> │ │ │ │ - bicseq lr, pc, r4, asr #3 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - ldrsheq lr, [pc, #44] @ b8a78 <__cxa_atexit@plt+0xac5a0> │ │ │ │ - bicseq lr, pc, r8, lsl #4 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r1, sl │ │ │ │ - mov r2, r6 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi b8ac8 <__cxa_atexit@plt+0xac5f0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc b8ad0 <__cxa_atexit@plt+0xac5f8> │ │ │ │ - ldr r0, [pc, #108] @ b8af0 <__cxa_atexit@plt+0xac618> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #104] @ b8af4 <__cxa_atexit@plt+0xac61c> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [pc, #96] @ b8af8 <__cxa_atexit@plt+0xac620> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - sub r3, r6, #9 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #44] @ b520c <__cxa_atexit@plt+0xa8d34> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - sub r3, r6, #1 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmib r2, {r0, r1, ip} │ │ │ │ - str r9, [r2, #16] │ │ │ │ - mov r5, lr │ │ │ │ - ldr r9, [pc, #56] @ b8afc <__cxa_atexit@plt+0xac624> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 2825a8 <__cxa_atexit@plt+0x2760d0> │ │ │ │ - mov r6, r2 │ │ │ │ - b b8ad8 <__cxa_atexit@plt+0xac600> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ b8aec <__cxa_atexit@plt+0xac614> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq b5204 <__cxa_atexit@plt+0xa8d2c> │ │ │ │ + b b5220 <__cxa_atexit@plt+0xa8d48> │ │ │ │ + ldr r7, [pc, #20] @ b5210 <__cxa_atexit@plt+0xa8d38> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov sl, r1 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strheq sp, [r8, #140] @ 0x8c │ │ │ │ - @ instruction: 0xfffffb0c │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - strheq sp, [r8, #116] @ 0x74 │ │ │ │ - biceq sp, r8, ip, ror #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b8b88 <__cxa_atexit@plt+0xac6b0> │ │ │ │ - ldr r2, [pc, #136] @ b8ba4 <__cxa_atexit@plt+0xac6cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ b8ba8 <__cxa_atexit@plt+0xac6d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r1, r9, r0, asr #15 │ │ │ │ + biceq r1, r9, r0, lsr #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b5250 <__cxa_atexit@plt+0xa8d78> │ │ │ │ + ldr r3, [pc, #88] @ b528c <__cxa_atexit@plt+0xa8db4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq b5284 <__cxa_atexit@plt+0xa8dac> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b5260 <__cxa_atexit@plt+0xa8d88> │ │ │ │ + ldr r7, [pc, #60] @ b5294 <__cxa_atexit@plt+0xa8dbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r3, [pc, #40] @ b5290 <__cxa_atexit@plt+0xa8db8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq b8b7c <__cxa_atexit@plt+0xac6a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b8b90 <__cxa_atexit@plt+0xac6b8> │ │ │ │ - ldr r3, [pc, #88] @ b8bac <__cxa_atexit@plt+0xac6d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + beq b5284 <__cxa_atexit@plt+0xa8dac> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ b8bb0 <__cxa_atexit@plt+0xac6d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + biceq r1, r9, r4, ror #14 │ │ │ │ + biceq r1, r9, ip, lsl r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b52c0 <__cxa_atexit@plt+0xa8de8> │ │ │ │ + ldr r7, [pc, #60] @ b52f4 <__cxa_atexit@plt+0xa8e1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r3, [pc, #40] @ b52f0 <__cxa_atexit@plt+0xa8e18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b52e8 <__cxa_atexit@plt+0xa8e10> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq lr, pc, r4, ror r0 @ │ │ │ │ - @ instruction: 0x01dfe094 │ │ │ │ - @ instruction: 0x01dfe198 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq r1, r9, r4, lsl #14 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b8bfc <__cxa_atexit@plt+0xac724> │ │ │ │ - ldr r2, [pc, #48] @ b8c08 <__cxa_atexit@plt+0xac730> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + biceq r1, r9, r0, lsr #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b5394 <__cxa_atexit@plt+0xa8ebc> │ │ │ │ + ldr lr, [pc, #112] @ b53ac <__cxa_atexit@plt+0xa8ed4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #108] @ b53b0 <__cxa_atexit@plt+0xa8ed8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + ldr r2, [pc, #100] @ b53b4 <__cxa_atexit@plt+0xa8edc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ b8c0c <__cxa_atexit@plt+0xac734> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #14 │ │ │ │ + ldr r9, [pc, #84] @ b53b8 <__cxa_atexit@plt+0xa8ee0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r3, [pc, #80] @ b53bc <__cxa_atexit@plt+0xa8ee4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r3, r7, r9} │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r8, r6, #35 @ 0x23 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #36] @ b53c0 <__cxa_atexit@plt+0xa8ee8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq lr, pc, r0, lsl r0 @ │ │ │ │ - bicseq lr, pc, r4, lsl r1 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b8c9c <__cxa_atexit@plt+0xac7c4> │ │ │ │ - ldr lr, [pc, #140] @ b8cbc <__cxa_atexit@plt+0xac7e4> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + mvneq r1, r8, asr #19 │ │ │ │ + mvneq r1, r0, lsr #17 │ │ │ │ + mvneq r1, r0, asr #17 │ │ │ │ + mvneq r1, r8, lsl sp │ │ │ │ + biceq r1, r9, r0, lsr r6 │ │ │ │ + strdeq r1, [r9, #92] @ 0x5c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r9, r5, #4 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b5488 <__cxa_atexit@plt+0xa8fb0> │ │ │ │ + ldr r7, [pc, #228] @ b54cc <__cxa_atexit@plt+0xa8ff4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r9] │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc b5498 <__cxa_atexit@plt+0xa8fc0> │ │ │ │ + ldr lr, [pc, #204] @ b54d0 <__cxa_atexit@plt+0xa8ff8> │ │ │ │ add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #128] @ b8cc0 <__cxa_atexit@plt+0xac7e8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b8c90 <__cxa_atexit@plt+0xac7b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b8ca8 <__cxa_atexit@plt+0xac7d0> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ b8cc4 <__cxa_atexit@plt+0xac7ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ + ldr r2, [pc, #200] @ b54d4 <__cxa_atexit@plt+0xa8ffc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + ldr r2, [pc, #188] @ b54d8 <__cxa_atexit@plt+0xa9000> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r3, #14 │ │ │ │ + ldr sl, [pc, #176] @ b54dc <__cxa_atexit@plt+0xa9004> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [pc, #172] @ b54e0 <__cxa_atexit@plt+0xa9008> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + add r2, r7, #40 @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + sub r8, r3, #35 @ 0x23 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc b54b8 <__cxa_atexit@plt+0xa8fe0> │ │ │ │ + ldr r3, [pc, #124] @ b54ec <__cxa_atexit@plt+0xa9014> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #88] @ b54e8 <__cxa_atexit@plt+0xa9010> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #68] @ b54e4 <__cxa_atexit@plt+0xa900c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq sp, pc, ip, asr pc @ │ │ │ │ - bicseq lr, pc, r4, lsl #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + mvneq r1, r0, lsl #18 │ │ │ │ + ldrdeq r1, [r0, #116]! @ 0x74 │ │ │ │ + strdeq r1, [r0, #120]! @ 0x78 │ │ │ │ + mvneq r1, r0, asr ip │ │ │ │ + biceq r1, r9, ip, lsr #10 │ │ │ │ + biceq r1, r9, r4, asr #10 │ │ │ │ + mvneq r1, r0, ror #14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b8d08 <__cxa_atexit@plt+0xac830> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ b8d14 <__cxa_atexit@plt+0xac83c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ + bcc b5524 <__cxa_atexit@plt+0xa904c> │ │ │ │ + ldr r2, [pc, #28] @ b5530 <__cxa_atexit@plt+0xa9058> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq lr, pc, r8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b8e1c <__cxa_atexit@plt+0xac944> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r6, [r2, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne b8db8 <__cxa_atexit@plt+0xac8e0> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b8e2c <__cxa_atexit@plt+0xac954> │ │ │ │ - ldr r1, [pc, #256] @ b8e74 <__cxa_atexit@plt+0xac99c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #236] @ b8e78 <__cxa_atexit@plt+0xac9a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr lr, [pc, #228] @ b8e7c <__cxa_atexit@plt+0xac9a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r0, r7, r9, lr} │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b8e44 <__cxa_atexit@plt+0xac96c> │ │ │ │ - ldr r2, [pc, #136] @ b8e68 <__cxa_atexit@plt+0xac990> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #132] @ b8e6c <__cxa_atexit@plt+0xac994> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r1, r7, #2 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #112] @ b8e70 <__cxa_atexit@plt+0xac998> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ b8e64 <__cxa_atexit@plt+0xac98c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r7, [pc, #20] @ b8e60 <__cxa_atexit@plt+0xac988> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - ldrsheq sp, [pc, #216] @ b8f4c <__cxa_atexit@plt+0xaca74> │ │ │ │ - bicseq sp, pc, r8, asr #27 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - bicseq sp, pc, r4, asr lr @ │ │ │ │ - bicseq sp, pc, r0, lsr lr @ │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b8eec <__cxa_atexit@plt+0xaca14> │ │ │ │ - ldr r2, [pc, #92] @ b8f04 <__cxa_atexit@plt+0xaca2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmib r5, {r1, r9} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - ldr lr, [pc, #72] @ b8f08 <__cxa_atexit@plt+0xaca30> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #68] @ b8f0c <__cxa_atexit@plt+0xaca34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - add r8, sl, #8 │ │ │ │ - stm r8, {r0, r7, r9, lr} │ │ │ │ - str r1, [sl, #24] │ │ │ │ - str r2, [sl, #28] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r3, [pc, #28] @ b8f10 <__cxa_atexit@plt+0xaca38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - bicseq sp, pc, r8, lsl #26 │ │ │ │ - bicseq sp, pc, r8, lsl sp @ │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b8f78 <__cxa_atexit@plt+0xacaa0> │ │ │ │ - ldr r3, [pc, #88] @ b8f94 <__cxa_atexit@plt+0xacabc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #72] @ b8f98 <__cxa_atexit@plt+0xacac0> │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + strheq r1, [r0, #108]! @ 0x6c │ │ │ │ + @ instruction: 0x01c91494 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b b53d4 <__cxa_atexit@plt+0xa8efc> │ │ │ │ + @ instruction: 0x01c8fa94 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b559c <__cxa_atexit@plt+0xa90c4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b5594 <__cxa_atexit@plt+0xa90bc> │ │ │ │ + ldr r8, [pc, #40] @ b55a4 <__cxa_atexit@plt+0xa90cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ b55a8 <__cxa_atexit@plt+0xa90d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #68] @ b8f9c <__cxa_atexit@plt+0xacac4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r2, [sl, #16] │ │ │ │ - str r1, [sl, #20] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r3, [pc, #32] @ b8fa0 <__cxa_atexit@plt+0xacac8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - bicseq sp, pc, r8, ror ip @ │ │ │ │ - bicseq sp, pc, r8, lsl #25 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01b19433 │ │ │ │ + mvneq r1, r0, ror r6 │ │ │ │ + biceq r1, r9, ip, lsr #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b9034 <__cxa_atexit@plt+0xacb5c> │ │ │ │ - ldr r3, [pc, #120] @ b903c <__cxa_atexit@plt+0xacb64> │ │ │ │ + bhi b5638 <__cxa_atexit@plt+0xa9160> │ │ │ │ + ldr r3, [pc, #112] @ b5640 <__cxa_atexit@plt+0xa9168> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq b9018 <__cxa_atexit@plt+0xacb40> │ │ │ │ - ldr r1, [pc, #92] @ b9040 <__cxa_atexit@plt+0xacb68> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r2, #4] │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r2, [r7, #4] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq b5614 <__cxa_atexit@plt+0xa913c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b5624 <__cxa_atexit@plt+0xa914c> │ │ │ │ + ldr r3, [pc, #76] @ b5644 <__cxa_atexit@plt+0xa916c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq b9028 <__cxa_atexit@plt+0xacb50> │ │ │ │ - ldr r9, [r5, #-4]! │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b b8d24 <__cxa_atexit@plt+0xac84c> │ │ │ │ - ldr r0, [sl] │ │ │ │ + beq b5630 <__cxa_atexit@plt+0xa9158> │ │ │ │ + b b56b8 <__cxa_atexit@plt+0xa91e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ b5648 <__cxa_atexit@plt+0xa9170> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ b909c <__cxa_atexit@plt+0xacbc4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + strheq r1, [r9, #56] @ 0x38 │ │ │ │ + @ instruction: 0x01c91390 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b568c <__cxa_atexit@plt+0xa91b4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #44] @ b56a4 <__cxa_atexit@plt+0xa91cc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq b9090 <__cxa_atexit@plt+0xacbb8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b b8d24 <__cxa_atexit@plt+0xac84c> │ │ │ │ + beq b569c <__cxa_atexit@plt+0xa91c4> │ │ │ │ + b b56b8 <__cxa_atexit@plt+0xa91e0> │ │ │ │ + ldr r7, [pc, #20] @ b56a8 <__cxa_atexit@plt+0xa91d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b b8d24 <__cxa_atexit@plt+0xac84c> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r1, r9, r0, asr r3 │ │ │ │ + biceq r1, r9, r0, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b90f0 <__cxa_atexit@plt+0xacc18> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ b90f8 <__cxa_atexit@plt+0xacc20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bf50 <__cxa_atexit@plt+0x25fa78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne b56e8 <__cxa_atexit@plt+0xa9210> │ │ │ │ + ldr r3, [pc, #88] @ b5724 <__cxa_atexit@plt+0xa924c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq b571c <__cxa_atexit@plt+0xa9244> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b56f8 <__cxa_atexit@plt+0xa9220> │ │ │ │ + ldr r7, [pc, #60] @ b572c <__cxa_atexit@plt+0xa9254> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r3, [pc, #40] @ b5728 <__cxa_atexit@plt+0xa9250> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b571c <__cxa_atexit@plt+0xa9244> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrheq sp, [pc, #168] @ b91a8 <__cxa_atexit@plt+0xaccd0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + strdeq r1, [r9, #36] @ 0x24 │ │ │ │ + biceq r1, r9, ip, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b9140 <__cxa_atexit@plt+0xacc68> │ │ │ │ - ldr r2, [pc, #44] @ b9150 <__cxa_atexit@plt+0xacc78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b5758 <__cxa_atexit@plt+0xa9280> │ │ │ │ + ldr r7, [pc, #60] @ b578c <__cxa_atexit@plt+0xa92b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r3, [pc, #40] @ b5788 <__cxa_atexit@plt+0xa92b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b5780 <__cxa_atexit@plt+0xa92a8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x01c91294 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + biceq r1, r9, r0, lsr r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b582c <__cxa_atexit@plt+0xa9354> │ │ │ │ + ldr lr, [pc, #112] @ b5844 <__cxa_atexit@plt+0xa936c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #108] @ b5848 <__cxa_atexit@plt+0xa9370> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + ldr r2, [pc, #100] @ b584c <__cxa_atexit@plt+0xa9374> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr r9, [pc, #84] @ b5850 <__cxa_atexit@plt+0xa9378> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r3, [pc, #80] @ b5854 <__cxa_atexit@plt+0xa937c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r3, r7, r9} │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r8, r6, #35 @ 0x23 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ b5858 <__cxa_atexit@plt+0xa9380> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b91a4 <__cxa_atexit@plt+0xacccc> │ │ │ │ - ldr r2, [pc, #60] @ b91ac <__cxa_atexit@plt+0xaccd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ b91b0 <__cxa_atexit@plt+0xaccd8> │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + mvneq r1, r0, lsr r5 │ │ │ │ + mvneq r1, r8, lsl #8 │ │ │ │ + mvneq r1, r8, lsr #8 │ │ │ │ + mvneq r1, r0, ror #16 │ │ │ │ + biceq r1, r9, r0, asr #3 │ │ │ │ + biceq r1, r9, ip, lsl #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r9, r5, #4 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b5920 <__cxa_atexit@plt+0xa9448> │ │ │ │ + ldr r7, [pc, #228] @ b5964 <__cxa_atexit@plt+0xa948c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r9] │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc b5930 <__cxa_atexit@plt+0xa9458> │ │ │ │ + ldr lr, [pc, #204] @ b5968 <__cxa_atexit@plt+0xa9490> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #200] @ b596c <__cxa_atexit@plt+0xa9494> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq b9198 <__cxa_atexit@plt+0xaccc0> │ │ │ │ - mov r7, r3 │ │ │ │ - b b91bc <__cxa_atexit@plt+0xacce4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + ldr r2, [pc, #188] @ b5970 <__cxa_atexit@plt+0xa9498> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr sl, [pc, #176] @ b5974 <__cxa_atexit@plt+0xa949c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [pc, #172] @ b5978 <__cxa_atexit@plt+0xa94a0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + add r2, r7, #40 @ 0x28 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + sub r8, r3, #35 @ 0x23 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc b5950 <__cxa_atexit@plt+0xa9478> │ │ │ │ + ldr r3, [pc, #124] @ b5984 <__cxa_atexit@plt+0xa94ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #88] @ b5980 <__cxa_atexit@plt+0xa94a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq sp, pc, r8, lsl sl @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #68] @ b597c <__cxa_atexit@plt+0xa94a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + mvneq r1, r8, ror #8 │ │ │ │ + mvneq r1, ip, lsr r3 │ │ │ │ + mvneq r1, r0, ror #6 │ │ │ │ + @ instruction: 0x01e01798 │ │ │ │ + strheq r1, [r9, #12] │ │ │ │ + ldrdeq r1, [r9, #4] │ │ │ │ + mvneq r1, r8, asr #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b59bc <__cxa_atexit@plt+0xa94e4> │ │ │ │ + ldr r2, [pc, #28] @ b59c8 <__cxa_atexit@plt+0xa94f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + mvneq r1, r4, lsr #4 │ │ │ │ + biceq r1, r9, r4, lsr #32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b b586c <__cxa_atexit@plt+0xa9394> │ │ │ │ + strdeq pc, [r8, #92] @ 0x5c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b5a34 <__cxa_atexit@plt+0xa955c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b5a2c <__cxa_atexit@plt+0xa9554> │ │ │ │ + ldr r8, [pc, #40] @ b5a3c <__cxa_atexit@plt+0xa9564> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ b5a40 <__cxa_atexit@plt+0xa9568> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01b18f69 │ │ │ │ + ldrdeq r1, [r0, #24]! │ │ │ │ + strheq r0, [r9, #252] @ 0xfc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b5a88 <__cxa_atexit@plt+0xa95b0> │ │ │ │ + ldr r7, [pc, #48] @ b5a98 <__cxa_atexit@plt+0xa95c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq b5a7c <__cxa_atexit@plt+0xa95a4> │ │ │ │ + mov r7, r8 │ │ │ │ + b b5aac <__cxa_atexit@plt+0xa95d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ b5a9c <__cxa_atexit@plt+0xa95c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r0, r9, ip, lsl #31 │ │ │ │ + biceq r0, r9, r4, ror #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b5b28 <__cxa_atexit@plt+0xa9650> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr lr, [pc, #108] @ b923c <__cxa_atexit@plt+0xacd64> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b9228 <__cxa_atexit@plt+0xacd50> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ b9240 <__cxa_atexit@plt+0xacd68> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #132] @ b5b50 <__cxa_atexit@plt+0xa9678> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq b9234 <__cxa_atexit@plt+0xacd5c> │ │ │ │ - b b9290 <__cxa_atexit@plt+0xacdb8> │ │ │ │ + beq b5b1c <__cxa_atexit@plt+0xa9644> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #8 │ │ │ │ + bne b5b28 <__cxa_atexit@plt+0xa9650> │ │ │ │ + ldr r1, [pc, #88] @ b5b54 <__cxa_atexit@plt+0xa967c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq b5b28 <__cxa_atexit@plt+0xa9650> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne b5b40 <__cxa_atexit@plt+0xa9668> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ b5b58 <__cxa_atexit@plt+0xa9680> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #32] @ b5b5c <__cxa_atexit@plt+0xa9684> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #44] @ b9284 <__cxa_atexit@plt+0xacdac> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + ldrdeq r0, [r9, #236] @ 0xec │ │ │ │ + ldrdeq r0, [r9, #224] @ 0xe0 │ │ │ │ + biceq r0, r9, r4, lsr #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #8 │ │ │ │ + bne b5bb0 <__cxa_atexit@plt+0xa96d8> │ │ │ │ + ldr r2, [pc, #80] @ b5bd8 <__cxa_atexit@plt+0xa9700> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b927c <__cxa_atexit@plt+0xacda4> │ │ │ │ - b b9290 <__cxa_atexit@plt+0xacdb8> │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b5bb0 <__cxa_atexit@plt+0xa96d8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne b5bc8 <__cxa_atexit@plt+0xa96f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b92ac <__cxa_atexit@plt+0xacdd4> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc b9318 <__cxa_atexit@plt+0xace40> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r0, r1 │ │ │ │ - bge b9300 <__cxa_atexit@plt+0xace28> │ │ │ │ - ldr r7, [pc, #84] @ b932c <__cxa_atexit@plt+0xace54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #76] @ b9330 <__cxa_atexit@plt+0xace58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #36] @ b5bdc <__cxa_atexit@plt+0xa9704> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ b5be0 <__cxa_atexit@plt+0xa9708> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bne b92a4 <__cxa_atexit@plt+0xacdcc> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - cmp r0, r1 │ │ │ │ - bge b92a4 <__cxa_atexit@plt+0xacdcc> │ │ │ │ - b b92d0 <__cxa_atexit@plt+0xacdf8> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq sp, pc, r0, lsl r9 @ │ │ │ │ - bicseq sp, pc, ip, lsl sl @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b9364 <__cxa_atexit@plt+0xace8c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ b936c <__cxa_atexit@plt+0xace94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, pc, r4, asr #16 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b9450 <__cxa_atexit@plt+0xacf78> │ │ │ │ - ldr lr, [pc, #204] @ b945c <__cxa_atexit@plt+0xacf84> │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - ldr r1, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ - ldr lr, [pc, #172] @ b9460 <__cxa_atexit@plt+0xacf88> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - add r1, r2, #16 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str r3, [r2, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b942c <__cxa_atexit@plt+0xacf54> │ │ │ │ - ldr r2, [pc, #136] @ b9464 <__cxa_atexit@plt+0xacf8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r2, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r0, [r1, #7] │ │ │ │ - ldr r1, [r1, #11] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq b9438 <__cxa_atexit@plt+0xacf60> │ │ │ │ - ldr r7, [pc, #80] @ b9468 <__cxa_atexit@plt+0xacf90> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq r0, r9, r4, asr lr │ │ │ │ + biceq r0, r9, r8, asr #28 │ │ │ │ + biceq r0, r9, r0, lsr #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b5c14 <__cxa_atexit@plt+0xa973c> │ │ │ │ + ldr r7, [pc, #36] @ b5c28 <__cxa_atexit@plt+0xa9750> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq b9444 <__cxa_atexit@plt+0xacf6c> │ │ │ │ - mov r7, r3 │ │ │ │ - b b951c <__cxa_atexit@plt+0xad044> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ b5c2c <__cxa_atexit@plt+0xa9754> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + biceq r0, r9, r8, lsl #28 │ │ │ │ + strdeq r0, [r9, #220] @ 0xdc │ │ │ │ + biceq pc, r8, ip, lsr #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b5c84 <__cxa_atexit@plt+0xa97ac> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b5c7c <__cxa_atexit@plt+0xa97a4> │ │ │ │ + ldr r8, [pc, #40] @ b5c8c <__cxa_atexit@plt+0xa97b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ b5c90 <__cxa_atexit@plt+0xa97b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - bicseq sp, pc, r8, ror #15 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0x01b18ce7 │ │ │ │ + mvneq r0, r8, lsl #31 │ │ │ │ + biceq r0, r9, r4, lsr #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b5cd8 <__cxa_atexit@plt+0xa9800> │ │ │ │ + ldr r7, [pc, #48] @ b5ce8 <__cxa_atexit@plt+0xa9810> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq b5ccc <__cxa_atexit@plt+0xa97f4> │ │ │ │ + mov r7, r8 │ │ │ │ + b b5cfc <__cxa_atexit@plt+0xa9824> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ b5cec <__cxa_atexit@plt+0xa9814> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r0, r9, r4, ror sp │ │ │ │ + biceq r0, r9, ip, asr #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b5d78 <__cxa_atexit@plt+0xa98a0> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr lr, [pc, #84] @ b94dc <__cxa_atexit@plt+0xad004> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r8} │ │ │ │ - str r3, [r5, #4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #132] @ b5da0 <__cxa_atexit@plt+0xa98c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-16]! │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq b94d0 <__cxa_atexit@plt+0xacff8> │ │ │ │ - ldr r2, [pc, #40] @ b94e0 <__cxa_atexit@plt+0xad008> │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq b5d6c <__cxa_atexit@plt+0xa9894> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #7 │ │ │ │ + bne b5d78 <__cxa_atexit@plt+0xa98a0> │ │ │ │ + ldr r1, [pc, #88] @ b5da4 <__cxa_atexit@plt+0xa98cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ ldr r7, [r5] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b94d0 <__cxa_atexit@plt+0xacff8> │ │ │ │ - mov r5, r3 │ │ │ │ - b b951c <__cxa_atexit@plt+0xad044> │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq b5d78 <__cxa_atexit@plt+0xa98a0> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne b5d90 <__cxa_atexit@plt+0xa98b8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r1, r0, r9, asr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ b9510 <__cxa_atexit@plt+0xad038> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b9508 <__cxa_atexit@plt+0xad030> │ │ │ │ - b b951c <__cxa_atexit@plt+0xad044> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #40] @ b5da8 <__cxa_atexit@plt+0xa98d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #32] @ b5dac <__cxa_atexit@plt+0xa98d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r1, r0, r9, asr #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b954c <__cxa_atexit@plt+0xad074> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc b95cc <__cxa_atexit@plt+0xad0f4> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge b9558 <__cxa_atexit@plt+0xad080> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - bne b95c0 <__cxa_atexit@plt+0xad0e8> │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - cmp lr, r0 │ │ │ │ - blt b954c <__cxa_atexit@plt+0xad074> │ │ │ │ - bne b95c0 <__cxa_atexit@plt+0xad0e8> │ │ │ │ - ldr r2, [pc, #96] @ b95dc <__cxa_atexit@plt+0xad104> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + biceq r0, r9, r4, asr #25 │ │ │ │ + strheq r0, [r9, #200] @ 0xc8 │ │ │ │ + biceq r0, r9, ip, lsl #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #7 │ │ │ │ + bne b5e00 <__cxa_atexit@plt+0xa9928> │ │ │ │ + ldr r2, [pc, #80] @ b5e28 <__cxa_atexit@plt+0xa9950> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #68] @ b95e0 <__cxa_atexit@plt+0xad108> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b5e00 <__cxa_atexit@plt+0xa9928> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne b5e18 <__cxa_atexit@plt+0xa9940> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - bicseq sp, pc, r4, ror #14 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b9664 <__cxa_atexit@plt+0xad18c> │ │ │ │ - ldr r3, [pc, #104] @ b966c <__cxa_atexit@plt+0xad194> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r1, r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq b964c <__cxa_atexit@plt+0xad174> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #64] @ b9670 <__cxa_atexit@plt+0xad198> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r1, r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b965c <__cxa_atexit@plt+0xad184> │ │ │ │ - b b96c0 <__cxa_atexit@plt+0xad1e8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r7, [pc, #36] @ b5e2c <__cxa_atexit@plt+0xa9954> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ b5e30 <__cxa_atexit@plt+0xa9958> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r3, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq r0, r9, ip, lsr ip │ │ │ │ + biceq r0, r9, r0, lsr ip │ │ │ │ + biceq r0, r9, r8, lsl #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b5e64 <__cxa_atexit@plt+0xa998c> │ │ │ │ + ldr r7, [pc, #36] @ b5e78 <__cxa_atexit@plt+0xa99a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ b5e7c <__cxa_atexit@plt+0xa99a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ b96b4 <__cxa_atexit@plt+0xad1dc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b96ac <__cxa_atexit@plt+0xad1d4> │ │ │ │ - b b96c0 <__cxa_atexit@plt+0xad1e8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r7, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b9744 <__cxa_atexit@plt+0xad26c> │ │ │ │ - add r6, sl, #44 @ 0x2c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc b9790 <__cxa_atexit@plt+0xad2b8> │ │ │ │ - ldr r2, [pc, #184] @ b97b4 <__cxa_atexit@plt+0xad2dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmib r5, {r8, ip} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - ldr r2, [pc, #168] @ b97b8 <__cxa_atexit@plt+0xad2e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [sl, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #156] @ b97bc <__cxa_atexit@plt+0xad2e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - str r9, [sl, #16] │ │ │ │ - str r1, [sl, #20] │ │ │ │ - str ip, [sl, #24] │ │ │ │ - str r8, [sl, #28] │ │ │ │ - str r2, [sl, #32] │ │ │ │ - str lr, [sl, #36] @ 0x24 │ │ │ │ - b b9784 <__cxa_atexit@plt+0xad2ac> │ │ │ │ - add r6, sl, #28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc b9798 <__cxa_atexit@plt+0xad2c0> │ │ │ │ - ldr r3, [pc, #80] @ b97a8 <__cxa_atexit@plt+0xad2d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #72] @ b97ac <__cxa_atexit@plt+0xad2d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [pc, #64] @ b97b0 <__cxa_atexit@plt+0xad2d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - str lr, [sl, #20] │ │ │ │ - str r3, [sl, #24] │ │ │ │ - add r5, r5, #32 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - b b979c <__cxa_atexit@plt+0xad2c4> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffa00 │ │ │ │ - bicseq sp, pc, ip, ror r4 @ │ │ │ │ - bicseq sp, pc, r8, asr r4 @ │ │ │ │ - @ instruction: 0xfffffc78 │ │ │ │ - ldrsbeq sp, [pc, #64] @ b9800 <__cxa_atexit@plt+0xad328> │ │ │ │ - bicseq sp, pc, r8, lsr #9 │ │ │ │ - ldrdeq ip, [r8, #176] @ 0xb0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b985c <__cxa_atexit@plt+0xad384> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b9864 <__cxa_atexit@plt+0xad38c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - stm sp, {r1, fp} │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {fp, ip, lr} │ │ │ │ - ldr r1, [pc, #104] @ b9878 <__cxa_atexit@plt+0xad3a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r9, r6, #19 │ │ │ │ - sub r0, r6, #5 │ │ │ │ - stmib r2, {r1, sl, lr} │ │ │ │ - ldr r1, [pc, #88] @ b987c <__cxa_atexit@plt+0xad3a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #16] │ │ │ │ - str sl, [r2, #20] │ │ │ │ - str r8, [r2, #24] │ │ │ │ - ldr r2, [pc, #72] @ b9880 <__cxa_atexit@plt+0xad3a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str fp, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, #52] @ b9884 <__cxa_atexit@plt+0xad3ac> │ │ │ │ + strdeq r0, [r9, #176] @ 0xb0 │ │ │ │ + biceq r0, r9, r4, ror #23 │ │ │ │ + biceq pc, r8, ip, asr r1 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b5ed4 <__cxa_atexit@plt+0xa99fc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b5ecc <__cxa_atexit@plt+0xa99f4> │ │ │ │ + ldr r8, [pc, #40] @ b5edc <__cxa_atexit@plt+0xa9a04> │ │ │ │ add r8, pc, r8 │ │ │ │ - mov r9, r2 │ │ │ │ - ldm sp, {sl, fp} │ │ │ │ - b 2825a8 <__cxa_atexit@plt+0x2760d0> │ │ │ │ - mov r6, r2 │ │ │ │ - b b986c <__cxa_atexit@plt+0xad394> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + ldr r3, [pc, #36] @ b5ee0 <__cxa_atexit@plt+0xa9a08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8f4 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - strdeq ip, [r8, #168] @ 0xa8 │ │ │ │ - strdeq ip, [r8, #156] @ 0x9c │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov ip, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b9924 <__cxa_atexit@plt+0xad44c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #40 @ 0x28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc b992c <__cxa_atexit@plt+0xad454> │ │ │ │ - ldr r8, [pc, #140] @ b9950 <__cxa_atexit@plt+0xad478> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldm r1, {r0, r3} │ │ │ │ - stmdb r1, {r9, sl} │ │ │ │ - sub lr, r6, #19 │ │ │ │ - str lr, [r1, #4] │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - ldr r1, [pc, #116] @ b9954 <__cxa_atexit@plt+0xad47c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #112] @ b9958 <__cxa_atexit@plt+0xad480> │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub lr, r6, #25 │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r2, [r2, #12] │ │ │ │ - ldr r1, [pc, #88] @ b995c <__cxa_atexit@plt+0xad484> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #16] │ │ │ │ - add r1, r2, #20 │ │ │ │ - stm r1, {r0, ip, lr} │ │ │ │ - str sl, [r2, #32] │ │ │ │ - ldr r9, [pc, #68] @ b9960 <__cxa_atexit@plt+0xad488> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov sl, ip │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - b b9934 <__cxa_atexit@plt+0xad45c> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ b994c <__cxa_atexit@plt+0xad474> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, ip │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r8, r0, ror sl │ │ │ │ - @ instruction: 0xfffff45c │ │ │ │ - @ instruction: 0xfffff6cc │ │ │ │ - biceq ip, r8, r4, lsr #21 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - biceq ip, r8, r0, lsl #21 │ │ │ │ - @ instruction: 0x01c8c89c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b99ec <__cxa_atexit@plt+0xad514> │ │ │ │ - ldr r2, [pc, #148] @ b9a18 <__cxa_atexit@plt+0xad540> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #140] @ b9a1c <__cxa_atexit@plt+0xad544> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq b99dc <__cxa_atexit@plt+0xad504> │ │ │ │ - ldr r7, [pc, #116] @ b9a20 <__cxa_atexit@plt+0xad548> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + @ instruction: 0x01b18a65 │ │ │ │ + mvneq r0, r8, lsr sp │ │ │ │ + biceq r0, r9, ip, lsl #23 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b99f4 <__cxa_atexit@plt+0xad51c> │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #100] @ b9a2c <__cxa_atexit@plt+0xad554> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b b612c <__cxa_atexit@plt+0xa9c54> │ │ │ │ + bhi b5f28 <__cxa_atexit@plt+0xa9a50> │ │ │ │ + ldr r7, [pc, #48] @ b5f38 <__cxa_atexit@plt+0xa9a60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq b5f1c <__cxa_atexit@plt+0xa9a44> │ │ │ │ + mov r7, r8 │ │ │ │ + b b5f4c <__cxa_atexit@plt+0xa9a74> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b9a24 <__cxa_atexit@plt+0xad54c> │ │ │ │ + ldr r7, [pc, #12] @ b5f3c <__cxa_atexit@plt+0xa9a64> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #36] @ b9a28 <__cxa_atexit@plt+0xad550> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, r9 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - bicseq sp, pc, ip, lsl #4 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - biceq ip, r8, ip, lsl #16 │ │ │ │ - bicseq sp, pc, r0, ror #6 │ │ │ │ - @ instruction: 0x01dfd39c │ │ │ │ - ldrdeq ip, [r8, #112] @ 0x70 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r0, r9, ip, asr fp │ │ │ │ + biceq r0, r9, r4, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #80] @ b9a98 <__cxa_atexit@plt+0xad5c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b5fc8 <__cxa_atexit@plt+0xa9af0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #132] @ b5ff0 <__cxa_atexit@plt+0xa9b18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3], #-24 @ 0xffffffe8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b9a78 <__cxa_atexit@plt+0xad5a0> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #56] @ b9a9c <__cxa_atexit@plt+0xad5c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b b612c <__cxa_atexit@plt+0xa9c54> │ │ │ │ - ldr r7, [pc, #32] @ b9aa0 <__cxa_atexit@plt+0xad5c8> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq b5fbc <__cxa_atexit@plt+0xa9ae4> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #4 │ │ │ │ + bne b5fc8 <__cxa_atexit@plt+0xa9af0> │ │ │ │ + ldr r1, [pc, #88] @ b5ff4 <__cxa_atexit@plt+0xa9b1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq b5fc8 <__cxa_atexit@plt+0xa9af0> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne b5fe0 <__cxa_atexit@plt+0xa9b08> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ b5ff8 <__cxa_atexit@plt+0xa9b20> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #28] @ b9aa4 <__cxa_atexit@plt+0xad5cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov sl, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #32] @ b5ffc <__cxa_atexit@plt+0xa9b24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq sp, pc, r0, lsl #6 │ │ │ │ - biceq ip, r8, r8, lsl #15 │ │ │ │ - ldrsbeq sp, [pc, #44] @ b9ad8 <__cxa_atexit@plt+0xad600> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b9adc <__cxa_atexit@plt+0xad604> │ │ │ │ - ldr r2, [pc, #40] @ b9af4 <__cxa_atexit@plt+0xad61c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ b9af8 <__cxa_atexit@plt+0xad620> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ - ldrsbeq sp, [pc, #84] @ b9b50 <__cxa_atexit@plt+0xad678> │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + biceq r0, r9, ip, lsr #21 │ │ │ │ + biceq r0, r9, r0, lsr #21 │ │ │ │ + biceq r0, r9, r4, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b9b84 <__cxa_atexit@plt+0xad6ac> │ │ │ │ - ldr r2, [pc, #136] @ b9ba0 <__cxa_atexit@plt+0xad6c8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne b6050 <__cxa_atexit@plt+0xa9b78> │ │ │ │ + ldr r2, [pc, #80] @ b6078 <__cxa_atexit@plt+0xa9ba0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ b9ba4 <__cxa_atexit@plt+0xad6cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b9b78 <__cxa_atexit@plt+0xad6a0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b9b8c <__cxa_atexit@plt+0xad6b4> │ │ │ │ - ldr r3, [pc, #88] @ b9ba8 <__cxa_atexit@plt+0xad6d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ b9bac <__cxa_atexit@plt+0xad6d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b6050 <__cxa_atexit@plt+0xa9b78> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne b6068 <__cxa_atexit@plt+0xa9b90> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #36] @ b607c <__cxa_atexit@plt+0xa9ba4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ b6080 <__cxa_atexit@plt+0xa9ba8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq sp, pc, r8, ror r0 @ │ │ │ │ - @ instruction: 0x01dfd098 │ │ │ │ - @ instruction: 0x01dfd19c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b9bf8 <__cxa_atexit@plt+0xad720> │ │ │ │ - ldr r2, [pc, #48] @ b9c04 <__cxa_atexit@plt+0xad72c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ b9c08 <__cxa_atexit@plt+0xad730> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq sp, pc, r4, lsl r0 @ │ │ │ │ - bicseq sp, pc, r8, lsl r1 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b9c64 <__cxa_atexit@plt+0xad78c> │ │ │ │ - ldr lr, [pc, #68] @ b9c6c <__cxa_atexit@plt+0xad794> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ b9c70 <__cxa_atexit@plt+0xad798> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq b9c54 <__cxa_atexit@plt+0xad77c> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq r0, r9, r4, lsr #20 │ │ │ │ + biceq r0, r9, r8, lsl sl │ │ │ │ + strdeq r0, [r9, #144] @ 0x90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b60b4 <__cxa_atexit@plt+0xa9bdc> │ │ │ │ + ldr r7, [pc, #36] @ b60c8 <__cxa_atexit@plt+0xa9bf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ b60cc <__cxa_atexit@plt+0xa9bf4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldrdeq r0, [r9, #152] @ 0x98 │ │ │ │ + biceq r0, r9, ip, asr #19 │ │ │ │ + biceq lr, r8, ip, lsl #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b6124 <__cxa_atexit@plt+0xa9c4c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b611c <__cxa_atexit@plt+0xa9c44> │ │ │ │ + ldr r8, [pc, #40] @ b612c <__cxa_atexit@plt+0xa9c54> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ b6130 <__cxa_atexit@plt+0xa9c58> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq ip, pc, r4, ror #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b9cdc <__cxa_atexit@plt+0xad804> │ │ │ │ - ldr r3, [pc, #60] @ b9ce4 <__cxa_atexit@plt+0xad80c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq b9cd0 <__cxa_atexit@plt+0xad7f8> │ │ │ │ - mov r7, sl │ │ │ │ - b b9cf0 <__cxa_atexit@plt+0xad818> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + @ instruction: 0x01b187e3 │ │ │ │ + mvneq r0, r8, ror #21 │ │ │ │ + biceq r0, r9, ip, lsl #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b6178 <__cxa_atexit@plt+0xa9ca0> │ │ │ │ + ldr r7, [pc, #48] @ b6188 <__cxa_atexit@plt+0xa9cb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq b616c <__cxa_atexit@plt+0xa9c94> │ │ │ │ + mov r7, r8 │ │ │ │ + b b619c <__cxa_atexit@plt+0xa9cc4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ b618c <__cxa_atexit@plt+0xa9cb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r0, r9, ip, asr r9 │ │ │ │ + biceq r0, r9, r4, lsr r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b6218 <__cxa_atexit@plt+0xa9d40> │ │ │ │ mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [pc, #164] @ b9da4 <__cxa_atexit@plt+0xad8cc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #132] @ b6240 <__cxa_atexit@plt+0xa9d68> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r6, [r2, #-4]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq b9d54 <__cxa_atexit@plt+0xad87c> │ │ │ │ - ldmib r5, {r3, r8, r9} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b9d64 <__cxa_atexit@plt+0xad88c> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b9d8c <__cxa_atexit@plt+0xad8b4> │ │ │ │ - ldr r7, [pc, #112] @ b9dac <__cxa_atexit@plt+0xad8d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5], #16 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq b620c <__cxa_atexit@plt+0xa9d34> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #5 │ │ │ │ + bne b6218 <__cxa_atexit@plt+0xa9d40> │ │ │ │ + ldr r1, [pc, #88] @ b6244 <__cxa_atexit@plt+0xa9d6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq b6218 <__cxa_atexit@plt+0xa9d40> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne b6230 <__cxa_atexit@plt+0xa9d58> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b9d94 <__cxa_atexit@plt+0xad8bc> │ │ │ │ - ldr r7, [pc, #48] @ b9da8 <__cxa_atexit@plt+0xad8d0> │ │ │ │ + ldr r7, [pc, #40] @ b6248 <__cxa_atexit@plt+0xa9d70> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r5, #16 │ │ │ │ - b b9d98 <__cxa_atexit@plt+0xad8c0> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - add r9, r5, #8 │ │ │ │ - ldm r9, {r7, r8, r9} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne b9e04 <__cxa_atexit@plt+0xad92c> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b9e28 <__cxa_atexit@plt+0xad950> │ │ │ │ - ldr r3, [pc, #88] @ b9e44 <__cxa_atexit@plt+0xad96c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b9e30 <__cxa_atexit@plt+0xad958> │ │ │ │ - ldr r3, [pc, #40] @ b9e40 <__cxa_atexit@plt+0xad968> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #16 │ │ │ │ - b b9e34 <__cxa_atexit@plt+0xad95c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #32] @ b624c <__cxa_atexit@plt+0xa9d74> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + biceq r0, r9, ip, lsr #17 │ │ │ │ + biceq r0, r9, r0, lsr #17 │ │ │ │ + biceq r0, r9, r4, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b9ed0 <__cxa_atexit@plt+0xad9f8> │ │ │ │ - ldr r2, [pc, #136] @ b9eec <__cxa_atexit@plt+0xada14> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne b62a0 <__cxa_atexit@plt+0xa9dc8> │ │ │ │ + ldr r2, [pc, #80] @ b62c8 <__cxa_atexit@plt+0xa9df0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ b9ef0 <__cxa_atexit@plt+0xada18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b9ec4 <__cxa_atexit@plt+0xad9ec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc b9ed8 <__cxa_atexit@plt+0xada00> │ │ │ │ - ldr r3, [pc, #88] @ b9ef4 <__cxa_atexit@plt+0xada1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ b9ef8 <__cxa_atexit@plt+0xada20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b62a0 <__cxa_atexit@plt+0xa9dc8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne b62b8 <__cxa_atexit@plt+0xa9de0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #36] @ b62cc <__cxa_atexit@plt+0xa9df4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ b62d0 <__cxa_atexit@plt+0xa9df8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq ip, pc, ip, lsr #26 │ │ │ │ - bicseq ip, pc, ip, asr #26 │ │ │ │ - bicseq ip, pc, r0, asr lr @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b9f44 <__cxa_atexit@plt+0xada6c> │ │ │ │ - ldr r2, [pc, #48] @ b9f50 <__cxa_atexit@plt+0xada78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ b9f54 <__cxa_atexit@plt+0xada7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq ip, pc, r8, asr #25 │ │ │ │ - bicseq ip, pc, ip, asr #27 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b9fb0 <__cxa_atexit@plt+0xadad8> │ │ │ │ - ldr lr, [pc, #68] @ b9fb8 <__cxa_atexit@plt+0xadae0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ b9fbc <__cxa_atexit@plt+0xadae4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq b9fa0 <__cxa_atexit@plt+0xadac8> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq r0, r9, r4, lsr #16 │ │ │ │ + biceq r0, r9, r8, lsl r8 │ │ │ │ + strdeq r0, [r9, #112] @ 0x70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b6304 <__cxa_atexit@plt+0xa9e2c> │ │ │ │ + ldr r7, [pc, #36] @ b6318 <__cxa_atexit@plt+0xa9e40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ b631c <__cxa_atexit@plt+0xa9e44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldrdeq r0, [r9, #120] @ 0x78 │ │ │ │ + biceq r0, r9, ip, asr #15 │ │ │ │ + strheq lr, [r8, #204] @ 0xcc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b6374 <__cxa_atexit@plt+0xa9e9c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b636c <__cxa_atexit@plt+0xa9e94> │ │ │ │ + ldr r8, [pc, #40] @ b637c <__cxa_atexit@plt+0xa9ea4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ b6380 <__cxa_atexit@plt+0xa9ea8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq ip, pc, r8, lsl ip @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ba028 <__cxa_atexit@plt+0xadb50> │ │ │ │ - ldr r3, [pc, #60] @ ba030 <__cxa_atexit@plt+0xadb58> │ │ │ │ + @ instruction: 0x01b18561 │ │ │ │ + @ instruction: 0x01e00898 │ │ │ │ + biceq r0, r9, r0, lsl #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b6410 <__cxa_atexit@plt+0xa9f38> │ │ │ │ + ldr r3, [pc, #120] @ b6420 <__cxa_atexit@plt+0xa9f48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq ba01c <__cxa_atexit@plt+0xadb44> │ │ │ │ - mov r7, sl │ │ │ │ - b ba03c <__cxa_atexit@plt+0xadb64> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq b63e4 <__cxa_atexit@plt+0xa9f0c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b63f4 <__cxa_atexit@plt+0xa9f1c> │ │ │ │ + ldr r3, [pc, #92] @ b6424 <__cxa_atexit@plt+0xa9f4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b6408 <__cxa_atexit@plt+0xa9f30> │ │ │ │ + b b64ac <__cxa_atexit@plt+0xa9fd4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ b642c <__cxa_atexit@plt+0xa9f54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #44] @ b6430 <__cxa_atexit@plt+0xa9f58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ b6428 <__cxa_atexit@plt+0xa9f50> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + biceq r0, r9, r8, lsl #14 │ │ │ │ + biceq r0, r9, r4, lsl r7 │ │ │ │ + biceq r0, r9, ip, lsl #14 │ │ │ │ + ldrdeq r0, [r9, #100] @ 0x64 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b6474 <__cxa_atexit@plt+0xa9f9c> │ │ │ │ mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r6, [pc, #164] @ ba0f0 <__cxa_atexit@plt+0xadc18> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #52] @ b6494 <__cxa_atexit@plt+0xa9fbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r6, [r2, #-4]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq ba0a0 <__cxa_atexit@plt+0xadbc8> │ │ │ │ - ldmib r5, {r3, r8, r9} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne ba0b0 <__cxa_atexit@plt+0xadbd8> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ba0d8 <__cxa_atexit@plt+0xadc00> │ │ │ │ - ldr r7, [pc, #112] @ ba0f8 <__cxa_atexit@plt+0xadc20> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq b648c <__cxa_atexit@plt+0xa9fb4> │ │ │ │ + b b64ac <__cxa_atexit@plt+0xa9fd4> │ │ │ │ + ldr r7, [pc, #28] @ b6498 <__cxa_atexit@plt+0xa9fc0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r5], #16 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #20] @ b649c <__cxa_atexit@plt+0xa9fc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ bx r0 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ba0e0 <__cxa_atexit@plt+0xadc08> │ │ │ │ - ldr r7, [pc, #48] @ ba0f4 <__cxa_atexit@plt+0xadc1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r5, #16 │ │ │ │ - b ba0e4 <__cxa_atexit@plt+0xadc0c> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - add r9, r5, #8 │ │ │ │ - ldm r9, {r7, r8, r9} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne ba150 <__cxa_atexit@plt+0xadc78> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ba174 <__cxa_atexit@plt+0xadc9c> │ │ │ │ - ldr r3, [pc, #88] @ ba190 <__cxa_atexit@plt+0xadcb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ba17c <__cxa_atexit@plt+0xadca4> │ │ │ │ - ldr r3, [pc, #40] @ ba18c <__cxa_atexit@plt+0xadcb4> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x01c90694 │ │ │ │ + biceq r0, r9, r8, lsl #13 │ │ │ │ + biceq r0, r9, r8, ror #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #6 │ │ │ │ + bne b6510 <__cxa_atexit@plt+0xaa038> │ │ │ │ + ldr r3, [pc, #112] @ b6538 <__cxa_atexit@plt+0xaa060> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #16 │ │ │ │ - b ba180 <__cxa_atexit@plt+0xadca8> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r1, r5, #4 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi ba228 <__cxa_atexit@plt+0xadd50> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #36 @ 0x24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ba230 <__cxa_atexit@plt+0xadd58> │ │ │ │ - ldr r0, [pc, #132] @ ba24c <__cxa_atexit@plt+0xadd74> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov lr, r9 │ │ │ │ - ldr r9, [pc, #124] @ ba250 <__cxa_atexit@plt+0xadd78> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - sub r3, r6, #17 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - sub r3, r6, #5 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str r8, [r2, #8] │ │ │ │ - ldr r0, [pc, #92] @ ba254 <__cxa_atexit@plt+0xadd7c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r3, r2, #12 │ │ │ │ - stm r3, {r0, r2, ip} │ │ │ │ - str r9, [r2, #24] │ │ │ │ - str r2, [r2, #28] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r8, [pc, #64] @ ba258 <__cxa_atexit@plt+0xadd80> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #60] @ ba25c <__cxa_atexit@plt+0xadd84> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov sl, lr │ │ │ │ - b 2825a8 <__cxa_atexit@plt+0x2760d0> │ │ │ │ - mov r6, r2 │ │ │ │ - b ba238 <__cxa_atexit@plt+0xadd60> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ ba248 <__cxa_atexit@plt+0xadd70> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq b6508 <__cxa_atexit@plt+0xaa030> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b6510 <__cxa_atexit@plt+0xaa038> │ │ │ │ + ldr r2, [pc, #84] @ b653c <__cxa_atexit@plt+0xaa064> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b6510 <__cxa_atexit@plt+0xaa038> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne b6528 <__cxa_atexit@plt+0xaa050> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ b6540 <__cxa_atexit@plt+0xaa068> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #32] @ b6544 <__cxa_atexit@plt+0xaa06c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r8, ip, ror r1 │ │ │ │ - @ instruction: 0xfffff7a4 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0xfffffa98 │ │ │ │ - ldrdeq fp, [r8, #252] @ 0xfc │ │ │ │ - biceq ip, r8, r0, lsl r1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ba290 <__cxa_atexit@plt+0xaddb8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ ba298 <__cxa_atexit@plt+0xaddc0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, pc, r8, lsl r9 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ba350 <__cxa_atexit@plt+0xade78> │ │ │ │ - ldr lr, [pc, #160] @ ba35c <__cxa_atexit@plt+0xade84> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ ba360 <__cxa_atexit@plt+0xade88> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + strdeq r0, [r9, #88] @ 0x58 │ │ │ │ + biceq r0, r9, ip, ror #11 │ │ │ │ + biceq r0, r9, r0, asr #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b6590 <__cxa_atexit@plt+0xaa0b8> │ │ │ │ + ldr r2, [pc, #80] @ b65b8 <__cxa_atexit@plt+0xaa0e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b6590 <__cxa_atexit@plt+0xaa0b8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne b65a8 <__cxa_atexit@plt+0xaa0d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ b65bc <__cxa_atexit@plt+0xaa0e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ b65c0 <__cxa_atexit@plt+0xaa0e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ba338 <__cxa_atexit@plt+0xade60> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ ba364 <__cxa_atexit@plt+0xade8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq ba344 <__cxa_atexit@plt+0xade6c> │ │ │ │ - mov r7, r3 │ │ │ │ - b ba3b4 <__cxa_atexit@plt+0xadedc> │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r3, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq r0, r9, r8, ror r5 │ │ │ │ + biceq r0, r9, ip, ror #10 │ │ │ │ + biceq r0, r9, r4, asr #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b65f4 <__cxa_atexit@plt+0xaa11c> │ │ │ │ + ldr r7, [pc, #36] @ b6608 <__cxa_atexit@plt+0xaa130> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ b660c <__cxa_atexit@plt+0xaa134> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq ip, pc, r0, asr #17 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ ba3a8 <__cxa_atexit@plt+0xaded0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ba3a0 <__cxa_atexit@plt+0xadec8> │ │ │ │ - b ba3b4 <__cxa_atexit@plt+0xadedc> │ │ │ │ + biceq r0, r9, ip, lsr #10 │ │ │ │ + biceq r0, r9, r0, lsr #10 │ │ │ │ + biceq lr, r8, ip, asr #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b6664 <__cxa_atexit@plt+0xaa18c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b665c <__cxa_atexit@plt+0xaa184> │ │ │ │ + ldr r8, [pc, #40] @ b666c <__cxa_atexit@plt+0xaa194> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ b6670 <__cxa_atexit@plt+0xaa198> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01b1823f │ │ │ │ + mvneq r0, r8, lsr #11 │ │ │ │ + biceq r0, r9, r8, lsr #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b6700 <__cxa_atexit@plt+0xaa228> │ │ │ │ + ldr r3, [pc, #120] @ b6710 <__cxa_atexit@plt+0xaa238> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq b66d4 <__cxa_atexit@plt+0xaa1fc> │ │ │ │ cmp r3, #2 │ │ │ │ - bne ba450 <__cxa_atexit@plt+0xadf78> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc ba45c <__cxa_atexit@plt+0xadf84> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge ba3f4 <__cxa_atexit@plt+0xadf1c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + bne b66e4 <__cxa_atexit@plt+0xaa20c> │ │ │ │ + ldr r3, [pc, #92] @ b6714 <__cxa_atexit@plt+0xaa23c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b66f8 <__cxa_atexit@plt+0xaa220> │ │ │ │ + b b679c <__cxa_atexit@plt+0xaa2c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bne ba450 <__cxa_atexit@plt+0xadf78> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt ba3e8 <__cxa_atexit@plt+0xadf10> │ │ │ │ - bne ba450 <__cxa_atexit@plt+0xadf78> │ │ │ │ - ldr r1, [pc, #88] @ ba46c <__cxa_atexit@plt+0xadf94> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ ba470 <__cxa_atexit@plt+0xadf98> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r7, [pc, #48] @ b671c <__cxa_atexit@plt+0xaa244> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #44] @ b6720 <__cxa_atexit@plt+0xaa248> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - ldrsbeq ip, [pc, #140] @ ba504 <__cxa_atexit@plt+0xae02c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ba4e0 <__cxa_atexit@plt+0xae008> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ ba4f0 <__cxa_atexit@plt+0xae018> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, #16] @ b6718 <__cxa_atexit@plt+0xaa240> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ba524 <__cxa_atexit@plt+0xae04c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ ba52c <__cxa_atexit@plt+0xae054> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, pc, r4, lsl #13 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + biceq r0, r9, r0, lsr r4 │ │ │ │ + biceq r0, r9, ip, lsr r4 │ │ │ │ + biceq r0, r9, r4, lsr r4 │ │ │ │ + strdeq r0, [r9, #60] @ 0x3c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b6764 <__cxa_atexit@plt+0xaa28c> │ │ │ │ mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ba5e4 <__cxa_atexit@plt+0xae10c> │ │ │ │ - ldr lr, [pc, #160] @ ba5f0 <__cxa_atexit@plt+0xae118> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ ba5f4 <__cxa_atexit@plt+0xae11c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #52] @ b6784 <__cxa_atexit@plt+0xaa2ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq ba5cc <__cxa_atexit@plt+0xae0f4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ ba5f8 <__cxa_atexit@plt+0xae120> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq ba5d8 <__cxa_atexit@plt+0xae100> │ │ │ │ - mov r7, r3 │ │ │ │ - b ba648 <__cxa_atexit@plt+0xae170> │ │ │ │ + beq b677c <__cxa_atexit@plt+0xaa2a4> │ │ │ │ + b b679c <__cxa_atexit@plt+0xaa2c4> │ │ │ │ + ldr r7, [pc, #28] @ b6788 <__cxa_atexit@plt+0xaa2b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #20] @ b678c <__cxa_atexit@plt+0xaa2b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strheq r0, [r9, #60] @ 0x3c │ │ │ │ + strheq r0, [r9, #48] @ 0x30 │ │ │ │ + @ instruction: 0x01c90390 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #6 │ │ │ │ + bne b6800 <__cxa_atexit@plt+0xaa328> │ │ │ │ + ldr r3, [pc, #112] @ b6828 <__cxa_atexit@plt+0xaa350> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq b67f8 <__cxa_atexit@plt+0xaa320> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b6800 <__cxa_atexit@plt+0xaa328> │ │ │ │ + ldr r2, [pc, #84] @ b682c <__cxa_atexit@plt+0xaa354> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b6800 <__cxa_atexit@plt+0xaa328> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne b6818 <__cxa_atexit@plt+0xaa340> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #40] @ b6830 <__cxa_atexit@plt+0xaa358> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #32] @ b6834 <__cxa_atexit@plt+0xaa35c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq ip, pc, ip, lsr #12 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ ba63c <__cxa_atexit@plt+0xae164> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ba634 <__cxa_atexit@plt+0xae15c> │ │ │ │ - b ba648 <__cxa_atexit@plt+0xae170> │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r3, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + biceq r0, r9, r0, lsr #6 │ │ │ │ + biceq r0, r9, r4, lsl r3 │ │ │ │ + biceq r0, r9, r8, ror #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne ba6e4 <__cxa_atexit@plt+0xae20c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc ba6f0 <__cxa_atexit@plt+0xae218> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge ba688 <__cxa_atexit@plt+0xae1b0> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + bne b6880 <__cxa_atexit@plt+0xaa3a8> │ │ │ │ + ldr r2, [pc, #80] @ b68a8 <__cxa_atexit@plt+0xaa3d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b6880 <__cxa_atexit@plt+0xaa3a8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne b6898 <__cxa_atexit@plt+0xaa3c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bne ba6e4 <__cxa_atexit@plt+0xae20c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt ba67c <__cxa_atexit@plt+0xae1a4> │ │ │ │ - bne ba6e4 <__cxa_atexit@plt+0xae20c> │ │ │ │ - ldr r1, [pc, #88] @ ba700 <__cxa_atexit@plt+0xae228> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ ba704 <__cxa_atexit@plt+0xae22c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r7, [pc, #36] @ b68ac <__cxa_atexit@plt+0xaa3d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ b68b0 <__cxa_atexit@plt+0xaa3d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq ip, pc, r8, asr #12 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ba780 <__cxa_atexit@plt+0xae2a8> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ ba790 <__cxa_atexit@plt+0xae2b8> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq r0, r9, r0, lsr #5 │ │ │ │ + @ instruction: 0x01c90294 │ │ │ │ + biceq r0, r9, ip, ror #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b68e4 <__cxa_atexit@plt+0xaa40c> │ │ │ │ + ldr r7, [pc, #36] @ b68f8 <__cxa_atexit@plt+0xaa420> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ b68fc <__cxa_atexit@plt+0xaa424> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq fp, r8, ip, lsl ip │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ba834 <__cxa_atexit@plt+0xae35c> │ │ │ │ - ldr lr, [pc, #132] @ ba83c <__cxa_atexit@plt+0xae364> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r2, r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq ba81c <__cxa_atexit@plt+0xae344> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ ba840 <__cxa_atexit@plt+0xae368> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ba82c <__cxa_atexit@plt+0xae354> │ │ │ │ - b ba89c <__cxa_atexit@plt+0xae3c4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ + biceq r0, r9, r4, asr r2 │ │ │ │ + biceq r0, r9, r8, asr #4 │ │ │ │ + ldrdeq lr, [r8, #108] @ 0x6c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b6954 <__cxa_atexit@plt+0xaa47c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b694c <__cxa_atexit@plt+0xaa474> │ │ │ │ + ldr r8, [pc, #40] @ b695c <__cxa_atexit@plt+0xaa484> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ b6960 <__cxa_atexit@plt+0xaa488> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01b17f1d │ │ │ │ + strheq r0, [r0, #40]! @ 0x28 │ │ │ │ + ldrdeq r0, [r9, #16] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b69a8 <__cxa_atexit@plt+0xaa4d0> │ │ │ │ + ldr r7, [pc, #48] @ b69b8 <__cxa_atexit@plt+0xaa4e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq b699c <__cxa_atexit@plt+0xaa4c4> │ │ │ │ + mov r7, r8 │ │ │ │ + b b69cc <__cxa_atexit@plt+0xaa4f4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ b69bc <__cxa_atexit@plt+0xaa4e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq fp, r8, r0, ror fp │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r0, r9, r0, lsr #3 │ │ │ │ + biceq r0, r9, r8, ror r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b6a48 <__cxa_atexit@plt+0xaa570> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ ba88c <__cxa_atexit@plt+0xae3b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #132] @ b6a70 <__cxa_atexit@plt+0xaa598> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq ba884 <__cxa_atexit@plt+0xae3ac> │ │ │ │ - b ba89c <__cxa_atexit@plt+0xae3c4> │ │ │ │ + beq b6a3c <__cxa_atexit@plt+0xaa564> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne b6a48 <__cxa_atexit@plt+0xaa570> │ │ │ │ + ldr r1, [pc, #88] @ b6a74 <__cxa_atexit@plt+0xaa59c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq b6a48 <__cxa_atexit@plt+0xaa570> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne b6a60 <__cxa_atexit@plt+0xaa588> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq fp, r8, r4, lsr #22 │ │ │ │ - andeq r0, r0, sl, asr #1 │ │ │ │ + ldr r7, [pc, #40] @ b6a78 <__cxa_atexit@plt+0xaa5a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #32] @ b6a7c <__cxa_atexit@plt+0xaa5a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + strdeq r0, [r9] │ │ │ │ + biceq r0, r9, r4, ror #1 │ │ │ │ + strheq r0, [r9, #8] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [r2, #32]! │ │ │ │ - ldr r9, [r2, #-12] │ │ │ │ - ldmdb r2, {r0, ip} │ │ │ │ - ldmib r2, {r8, sl} │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne ba9f0 <__cxa_atexit@plt+0xae518> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #64 @ 0x40 │ │ │ │ - cmp r3, r1 │ │ │ │ - bcc baa78 <__cxa_atexit@plt+0xae5a0> │ │ │ │ - str r4, [sp, #24] │ │ │ │ - stmib sp, {r3, r8, r9, sl} │ │ │ │ - mov r3, lr │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r7, [pc, #524] @ baaf8 <__cxa_atexit@plt+0xae620> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b6ad0 <__cxa_atexit@plt+0xaa5f8> │ │ │ │ + ldr r2, [pc, #80] @ b6af8 <__cxa_atexit@plt+0xaa620> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b6ad0 <__cxa_atexit@plt+0xaa5f8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne b6ae8 <__cxa_atexit@plt+0xaa610> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ b6afc <__cxa_atexit@plt+0xaa624> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r4, [r6, #52] @ 0x34 │ │ │ │ - str ip, [r6, #56] @ 0x38 │ │ │ │ - str fp, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #468] @ baafc <__cxa_atexit@plt+0xae624> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ b6b00 <__cxa_atexit@plt+0xaa628> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq r0, r9, r8, rrx │ │ │ │ + biceq r0, r9, ip, asr r0 │ │ │ │ + biceq r0, r9, r4, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b6b34 <__cxa_atexit@plt+0xaa65c> │ │ │ │ + ldr r7, [pc, #36] @ b6b48 <__cxa_atexit@plt+0xaa670> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r6, {r7, lr} │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r4, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str fp, [r6, #28] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r4, r1, #59 @ 0x3b │ │ │ │ - sub r3, r1, #25 │ │ │ │ - add lr, r5, #32 │ │ │ │ - stm lr, {r0, r3, r4} │ │ │ │ - add r0, r5, #28 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi baacc <__cxa_atexit@plt+0xae5f4> │ │ │ │ - add r1, r6, #100 @ 0x64 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc baac0 <__cxa_atexit@plt+0xae5e8> │ │ │ │ - ldr r4, [pc, #412] @ bab18 <__cxa_atexit@plt+0xae640> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr sl, [pc, #408] @ bab1c <__cxa_atexit@plt+0xae644> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #404] @ bab20 <__cxa_atexit@plt+0xae648> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #400] @ bab24 <__cxa_atexit@plt+0xae64c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - sub r3, r1, #17 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [pc, #384] @ bab28 <__cxa_atexit@plt+0xae650> │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r3, r1, #5 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r4, [r6, #68]! @ 0x44 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - str r5, [r6, #32] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - b 2825a8 <__cxa_atexit@plt+0x2760d0> │ │ │ │ - add r1, r5, #32 │ │ │ │ - stm r1, {r0, ip, lr} │ │ │ │ - add r0, r5, #28 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi baa88 <__cxa_atexit@plt+0xae5b0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r1 │ │ │ │ - bcc baa94 <__cxa_atexit@plt+0xae5bc> │ │ │ │ - ldr r3, [pc, #232] @ bab04 <__cxa_atexit@plt+0xae62c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr ip, [pc, #228] @ bab08 <__cxa_atexit@plt+0xae630> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [r5, #36] @ 0x24 │ │ │ │ - sub r2, r1, #17 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - sub r2, r1, #5 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - ldr r5, [pc, #184] @ bab0c <__cxa_atexit@plt+0xae634> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r5, r6, r9} │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r8, [pc, #164] @ bab10 <__cxa_atexit@plt+0xae638> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ b6b4c <__cxa_atexit@plt+0xaa674> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + biceq r0, r9, ip, lsl r0 │ │ │ │ + biceq r0, r9, r0, lsl r0 │ │ │ │ + biceq lr, r8, ip, lsl #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b6ba4 <__cxa_atexit@plt+0xaa6cc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b6b9c <__cxa_atexit@plt+0xaa6c4> │ │ │ │ + ldr r8, [pc, #40] @ b6bac <__cxa_atexit@plt+0xaa6d4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #160] @ bab14 <__cxa_atexit@plt+0xae63c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 2825a8 <__cxa_atexit@plt+0x2760d0> │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r3, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - b baaa0 <__cxa_atexit@plt+0xae5c8> │ │ │ │ - mov r3, r9 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #76] @ baaf4 <__cxa_atexit@plt+0xae61c> │ │ │ │ + ldr r3, [pc, #36] @ b6bb0 <__cxa_atexit@plt+0xaa6d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01b17c9b │ │ │ │ + mvneq r0, r8, rrx │ │ │ │ + strheq pc, [r8, #248] @ 0xf8 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b6bf8 <__cxa_atexit@plt+0xaa720> │ │ │ │ + ldr r7, [pc, #48] @ b6c08 <__cxa_atexit@plt+0xaa730> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq b6bec <__cxa_atexit@plt+0xaa714> │ │ │ │ + mov r7, r8 │ │ │ │ + b b6c1c <__cxa_atexit@plt+0xaa744> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - ldr r6, [sp, #24] │ │ │ │ - str r7, [r6, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #44] @ bab00 <__cxa_atexit@plt+0xae628> │ │ │ │ + ldr r7, [pc, #12] @ b6c0c <__cxa_atexit@plt+0xaa734> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #16] │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ - bx r0 │ │ │ │ - biceq fp, r8, r4, lsl r9 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffb54 │ │ │ │ - biceq fp, r8, r8, ror #17 │ │ │ │ - @ instruction: 0xffffef50 │ │ │ │ - @ instruction: 0xfffff26c │ │ │ │ - @ instruction: 0xfffff588 │ │ │ │ - biceq fp, r8, r8, lsl #15 │ │ │ │ - strheq fp, [r8, #140] @ 0x8c │ │ │ │ - @ instruction: 0xffffeff0 │ │ │ │ - @ instruction: 0xfffff30c │ │ │ │ - @ instruction: 0xfffff650 │ │ │ │ - biceq fp, r8, r0, ror #16 │ │ │ │ - biceq fp, r8, r8, lsl #19 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bab5c <__cxa_atexit@plt+0xae684> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ bab64 <__cxa_atexit@plt+0xae68c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, pc, ip, asr #32 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq pc, r8, r8, lsl #31 │ │ │ │ + biceq pc, r8, r0, ror #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b6c98 <__cxa_atexit@plt+0xaa7c0> │ │ │ │ mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bac1c <__cxa_atexit@plt+0xae744> │ │ │ │ - ldr lr, [pc, #160] @ bac28 <__cxa_atexit@plt+0xae750> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ bac2c <__cxa_atexit@plt+0xae754> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #132] @ b6cc0 <__cxa_atexit@plt+0xaa7e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq bac04 <__cxa_atexit@plt+0xae72c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ bac30 <__cxa_atexit@plt+0xae758> │ │ │ │ + beq b6c8c <__cxa_atexit@plt+0xaa7b4> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne b6c98 <__cxa_atexit@plt+0xaa7c0> │ │ │ │ + ldr r1, [pc, #88] @ b6cc4 <__cxa_atexit@plt+0xaa7ec> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq bac10 <__cxa_atexit@plt+0xae738> │ │ │ │ - mov r7, r3 │ │ │ │ - b bac80 <__cxa_atexit@plt+0xae7a8> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq b6c98 <__cxa_atexit@plt+0xaa7c0> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne b6cb0 <__cxa_atexit@plt+0xaa7d8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #40] @ b6cc8 <__cxa_atexit@plt+0xaa7f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #32] @ b6ccc <__cxa_atexit@plt+0xaa7f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrsheq fp, [pc, #244] @ bad28 <__cxa_atexit@plt+0xae850> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ bac74 <__cxa_atexit@plt+0xae79c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bac6c <__cxa_atexit@plt+0xae794> │ │ │ │ - b bac80 <__cxa_atexit@plt+0xae7a8> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + ldrdeq pc, [r8, #232] @ 0xe8 │ │ │ │ + biceq pc, r8, ip, asr #29 │ │ │ │ + biceq pc, r8, r0, lsr #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b6d20 <__cxa_atexit@plt+0xaa848> │ │ │ │ + ldr r2, [pc, #80] @ b6d48 <__cxa_atexit@plt+0xaa870> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b6d20 <__cxa_atexit@plt+0xaa848> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne b6d38 <__cxa_atexit@plt+0xaa860> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bad1c <__cxa_atexit@plt+0xae844> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc bad28 <__cxa_atexit@plt+0xae850> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge bacc0 <__cxa_atexit@plt+0xae7e8> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r7, [pc, #36] @ b6d4c <__cxa_atexit@plt+0xaa874> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ b6d50 <__cxa_atexit@plt+0xaa878> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bne bad1c <__cxa_atexit@plt+0xae844> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt bacb4 <__cxa_atexit@plt+0xae7dc> │ │ │ │ - bne bad1c <__cxa_atexit@plt+0xae844> │ │ │ │ - ldr r1, [pc, #88] @ bad38 <__cxa_atexit@plt+0xae860> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ bad3c <__cxa_atexit@plt+0xae864> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq pc, r8, r0, asr lr @ │ │ │ │ + biceq pc, r8, r4, asr #28 │ │ │ │ + biceq pc, r8, ip, lsl lr @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b6d84 <__cxa_atexit@plt+0xaa8ac> │ │ │ │ + ldr r7, [pc, #36] @ b6d98 <__cxa_atexit@plt+0xaa8c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ b6d9c <__cxa_atexit@plt+0xaa8c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq ip, pc, r0, lsl r0 @ │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + biceq pc, r8, r4, lsl #28 │ │ │ │ + strdeq pc, [r8, #216] @ 0xd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc badac <__cxa_atexit@plt+0xae8d4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ badbc <__cxa_atexit@plt+0xae8e4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ b6dc0 <__cxa_atexit@plt+0xaa8e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0, #36]! @ 0x24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ b6de4 <__cxa_atexit@plt+0xaa90c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0, #32]! │ │ │ │ + strdeq lr, [r8, #20] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b6e3c <__cxa_atexit@plt+0xaa964> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b6e34 <__cxa_atexit@plt+0xaa95c> │ │ │ │ + ldr r8, [pc, #40] @ b6e44 <__cxa_atexit@plt+0xaa96c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ b6e48 <__cxa_atexit@plt+0xaa970> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi badf0 <__cxa_atexit@plt+0xae918> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ badf8 <__cxa_atexit@plt+0xae920> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq fp, [pc, #216] @ baed8 <__cxa_atexit@plt+0xaea00> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + @ instruction: 0x01b179d1 │ │ │ │ + ldrsbeq pc, [pc, #208] @ b6f20 <__cxa_atexit@plt+0xaaa48> @ │ │ │ │ + biceq pc, r8, r0, asr sp @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi baeb0 <__cxa_atexit@plt+0xae9d8> │ │ │ │ - ldr lr, [pc, #160] @ baebc <__cxa_atexit@plt+0xae9e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ baec0 <__cxa_atexit@plt+0xae9e8> │ │ │ │ + bhi b6ec4 <__cxa_atexit@plt+0xaa9ec> │ │ │ │ + ldr r3, [pc, #100] @ b6ed4 <__cxa_atexit@plt+0xaa9fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b6ea0 <__cxa_atexit@plt+0xaa9c8> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne b6eb0 <__cxa_atexit@plt+0xaa9d8> │ │ │ │ + ldr r7, [r8, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ b6edc <__cxa_atexit@plt+0xaaa04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #32] @ b6ee0 <__cxa_atexit@plt+0xaaa08> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bae98 <__cxa_atexit@plt+0xae9c0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ baec4 <__cxa_atexit@plt+0xae9ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq baea4 <__cxa_atexit@plt+0xae9cc> │ │ │ │ - mov r7, r3 │ │ │ │ - b baf14 <__cxa_atexit@plt+0xaea3c> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ b6ed8 <__cxa_atexit@plt+0xaaa00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + biceq pc, r8, ip, ror #25 │ │ │ │ + strdeq pc, [r8, #192] @ 0xc0 │ │ │ │ + biceq pc, r8, r8, ror #25 │ │ │ │ + strheq pc, [r8, #204] @ 0xcc @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b6f18 <__cxa_atexit@plt+0xaaa40> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #16] @ b6f30 <__cxa_atexit@plt+0xaaa58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ b6f34 <__cxa_atexit@plt+0xaaa5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + biceq pc, r8, r8, lsl #25 │ │ │ │ + biceq pc, r8, ip, ror ip @ │ │ │ │ + biceq lr, r8, r4, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b6f8c <__cxa_atexit@plt+0xaaab4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b6f84 <__cxa_atexit@plt+0xaaaac> │ │ │ │ + ldr r8, [pc, #40] @ b6f94 <__cxa_atexit@plt+0xaaabc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ b6f98 <__cxa_atexit@plt+0xaaac0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq fp, pc, r0, ror #26 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ baf08 <__cxa_atexit@plt+0xaea30> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq baf00 <__cxa_atexit@plt+0xaea28> │ │ │ │ - b baf14 <__cxa_atexit@plt+0xaea3c> │ │ │ │ + @ instruction: 0x01b1784f │ │ │ │ + bicseq pc, pc, r0, lsl #25 │ │ │ │ + biceq pc, r8, r8, lsr #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b700c <__cxa_atexit@plt+0xaab34> │ │ │ │ + ldr r3, [pc, #92] @ b701c <__cxa_atexit@plt+0xaab44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq b6fe8 <__cxa_atexit@plt+0xaab10> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne b6ff8 <__cxa_atexit@plt+0xaab20> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + ldr r7, [pc, #32] @ b7020 <__cxa_atexit@plt+0xaab48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #28] @ b7024 <__cxa_atexit@plt+0xaab4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ b7028 <__cxa_atexit@plt+0xaab50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrdeq pc, [r8, #176] @ 0xb0 │ │ │ │ + biceq pc, r8, r8, asr #23 │ │ │ │ + biceq pc, r8, ip, asr #23 │ │ │ │ + @ instruction: 0x01c8fb9c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne bafb0 <__cxa_atexit@plt+0xaead8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc bafbc <__cxa_atexit@plt+0xaeae4> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge baf54 <__cxa_atexit@plt+0xaea7c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + bne b7058 <__cxa_atexit@plt+0xaab80> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - bne bafb0 <__cxa_atexit@plt+0xaead8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt baf48 <__cxa_atexit@plt+0xaea70> │ │ │ │ - bne bafb0 <__cxa_atexit@plt+0xaead8> │ │ │ │ - ldr r1, [pc, #88] @ bafcc <__cxa_atexit@plt+0xaeaf4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ bafd0 <__cxa_atexit@plt+0xaeaf8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r7, [pc, #16] @ b7070 <__cxa_atexit@plt+0xaab98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ b7074 <__cxa_atexit@plt+0xaab9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + biceq pc, r8, r0, ror fp @ │ │ │ │ + biceq pc, r8, r4, ror #22 │ │ │ │ + biceq sp, r8, r4, ror #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b70cc <__cxa_atexit@plt+0xaabf4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b70c4 <__cxa_atexit@plt+0xaabec> │ │ │ │ + ldr r8, [pc, #40] @ b70d4 <__cxa_atexit@plt+0xaabfc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ b70d8 <__cxa_atexit@plt+0xaac00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq fp, pc, ip, ror sp @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bb04c <__cxa_atexit@plt+0xaeb74> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ bb05c <__cxa_atexit@plt+0xaeb84> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq fp, r8, r0, asr r3 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bb0f8 <__cxa_atexit@plt+0xaec20> │ │ │ │ - ldr r3, [pc, #124] @ bb100 <__cxa_atexit@plt+0xaec28> │ │ │ │ + @ instruction: 0x01b176dd │ │ │ │ + bicseq pc, pc, r0, asr #22 │ │ │ │ + biceq pc, r8, ip, lsl fp @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b714c <__cxa_atexit@plt+0xaac74> │ │ │ │ + ldr r3, [pc, #92] @ b715c <__cxa_atexit@plt+0xaac84> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq bb0e0 <__cxa_atexit@plt+0xaec08> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ bb104 <__cxa_atexit@plt+0xaec2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bb0f0 <__cxa_atexit@plt+0xaec18> │ │ │ │ - b bb160 <__cxa_atexit@plt+0xaec88> │ │ │ │ - ldr r0, [sl] │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq b7128 <__cxa_atexit@plt+0xaac50> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne b7138 <__cxa_atexit@plt+0xaac60> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ b7160 <__cxa_atexit@plt+0xaac88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #28] @ b7164 <__cxa_atexit@plt+0xaac8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ b7168 <__cxa_atexit@plt+0xaac90> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq fp, r8, ip, lsr #5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + biceq pc, r8, r4, asr #21 │ │ │ │ + strheq pc, [r8, #172] @ 0xac @ │ │ │ │ + biceq pc, r8, r0, asr #21 │ │ │ │ + @ instruction: 0x01c8fa90 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ bb150 <__cxa_atexit@plt+0xaec78> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bb148 <__cxa_atexit@plt+0xaec70> │ │ │ │ - b bb160 <__cxa_atexit@plt+0xaec88> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne b7198 <__cxa_atexit@plt+0xaacc0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq fp, r8, r0, ror #4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #24]! │ │ │ │ - ldr lr, [r2, #-4] │ │ │ │ - ldmib r2, {r9, sl} │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne bb2ac <__cxa_atexit@plt+0xaedd4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #64 @ 0x40 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc bb338 <__cxa_atexit@plt+0xaee60> │ │ │ │ - stmib sp, {r0, r9} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str sl, [sp, #16] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r4, [pc, #520] @ bb3b4 <__cxa_atexit@plt+0xaeedc> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldmib r5, {r9, ip} │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r4, [r6, #36] @ 0x24 │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - add r4, r6, #44 @ 0x2c │ │ │ │ - stm r4, {r0, r9, sl} │ │ │ │ - str lr, [sp, #12] │ │ │ │ - str lr, [r6, #56] @ 0x38 │ │ │ │ - str fp, [r6, #60] @ 0x3c │ │ │ │ - str ip, [r6, #64] @ 0x40 │ │ │ │ - ldr r4, [pc, #468] @ bb3b8 <__cxa_atexit@plt+0xaeee0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r9, sl} │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str fp, [r6, #28] │ │ │ │ - mov fp, r7 │ │ │ │ - str ip, [r6, #32] │ │ │ │ - sub r3, r1, #59 @ 0x3b │ │ │ │ - sub r0, r1, #25 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - add r0, r5, #20 │ │ │ │ - cmp r7, r0 │ │ │ │ - bhi bb388 <__cxa_atexit@plt+0xaeeb0> │ │ │ │ - add r1, r6, #100 @ 0x64 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - cmp r4, r1 │ │ │ │ - bcc bb37c <__cxa_atexit@plt+0xaeea4> │ │ │ │ - ldr r4, [pc, #412] @ bb3d4 <__cxa_atexit@plt+0xaeefc> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr sl, [pc, #408] @ bb3d8 <__cxa_atexit@plt+0xaef00> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #404] @ bb3dc <__cxa_atexit@plt+0xaef04> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #400] @ bb3e0 <__cxa_atexit@plt+0xaef08> │ │ │ │ + ldr r7, [pc, #16] @ b71b0 <__cxa_atexit@plt+0xaacd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ b71b4 <__cxa_atexit@plt+0xaacdc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + biceq pc, r8, r4, ror #20 │ │ │ │ + biceq pc, r8, r8, asr sl @ │ │ │ │ + biceq sp, r8, r4, lsr #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b720c <__cxa_atexit@plt+0xaad34> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b7204 <__cxa_atexit@plt+0xaad2c> │ │ │ │ + ldr r8, [pc, #40] @ b7214 <__cxa_atexit@plt+0xaad3c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - sub r2, r1, #17 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ldr r9, [pc, #384] @ bb3e4 <__cxa_atexit@plt+0xaef0c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r2, r1, #5 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r4, [r6, #68]! @ 0x44 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - str r5, [r6, #32] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - b 2825a8 <__cxa_atexit@plt+0x2760d0> │ │ │ │ - str lr, [r5, #28] │ │ │ │ - str r8, [r5, #32] │ │ │ │ - add r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi bb348 <__cxa_atexit@plt+0xaee70> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r1 │ │ │ │ - bcc bb350 <__cxa_atexit@plt+0xaee78> │ │ │ │ - ldr r3, [pc, #232] @ bb3c0 <__cxa_atexit@plt+0xaeee8> │ │ │ │ + ldr r3, [pc, #36] @ b7218 <__cxa_atexit@plt+0xaad40> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01b1756b │ │ │ │ + bicseq pc, pc, r0, lsl #20 │ │ │ │ + biceq pc, r8, r0, lsl sl @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b7298 <__cxa_atexit@plt+0xaadc0> │ │ │ │ + ldr r3, [pc, #104] @ b72a8 <__cxa_atexit@plt+0xaadd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r9, [pc, #224] @ bb3c4 <__cxa_atexit@plt+0xaeeec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - sub r2, r1, #17 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - sub r2, r1, #5 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - ldr r2, [pc, #180] @ bb3c8 <__cxa_atexit@plt+0xaeef0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r6, #24 │ │ │ │ - stm r3, {r2, r6, lr} │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r8, [pc, #160] @ bb3cc <__cxa_atexit@plt+0xaeef4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #156] @ bb3d0 <__cxa_atexit@plt+0xaeef8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 2825a8 <__cxa_atexit@plt+0x2760d0> │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r1, r6 │ │ │ │ - b bb358 <__cxa_atexit@plt+0xaee80> │ │ │ │ - mov r0, #36 @ 0x24 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #80] @ bb3b0 <__cxa_atexit@plt+0xaeed8> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b7274 <__cxa_atexit@plt+0xaad9c> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bne b7284 <__cxa_atexit@plt+0xaadac> │ │ │ │ + ldr r7, [pc, #68] @ b72ac <__cxa_atexit@plt+0xaadd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ b72b4 <__cxa_atexit@plt+0xaaddc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, lr │ │ │ │ + ldr r0, [pc, #36] @ b72b8 <__cxa_atexit@plt+0xaade0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - str r7, [r6, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #44] @ bb3bc <__cxa_atexit@plt+0xaeee4> │ │ │ │ + ldr r7, [pc, #16] @ b72b0 <__cxa_atexit@plt+0xaadd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #16] │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, r8, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0xfffffb64 │ │ │ │ - biceq fp, r8, ip, lsr #32 │ │ │ │ - @ instruction: 0xffffe694 │ │ │ │ - @ instruction: 0xffffe9ac │ │ │ │ - @ instruction: 0xffffecc8 │ │ │ │ - biceq sl, r8, r8, asr #29 │ │ │ │ - strdeq sl, [r8, #252] @ 0xfc │ │ │ │ - @ instruction: 0xffffe734 │ │ │ │ - @ instruction: 0xffffea50 │ │ │ │ - @ instruction: 0xffffed94 │ │ │ │ - biceq sl, r8, r4, lsr #31 │ │ │ │ - biceq fp, r8, ip, asr #1 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrheq pc, [pc, #148] @ b7348 <__cxa_atexit@plt+0xaae70> @ │ │ │ │ + biceq pc, r8, r8, lsr #19 │ │ │ │ + biceq pc, r8, ip, lsr #19 │ │ │ │ + biceq pc, r8, r4, lsr #19 │ │ │ │ + biceq pc, r8, r4, ror r9 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r3, [r7, #-2] │ │ │ │ + ldr r7, [pc, #36] @ b7300 <__cxa_atexit@plt+0xaae28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, #3 │ │ │ │ + mov r3, r7 │ │ │ │ + moveq r3, r5 │ │ │ │ + ldr r2, [pc, #16] @ b7304 <__cxa_atexit@plt+0xaae2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r3] │ │ │ │ + addeq r7, r2, #1 │ │ │ │ + bx r0 │ │ │ │ + biceq pc, r8, ip, asr r9 @ │ │ │ │ + bicseq pc, pc, r8, lsr #18 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub ip, r5, #4 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi bb45c <__cxa_atexit@plt+0xaef84> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc bb464 <__cxa_atexit@plt+0xaef8c> │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r8, [pc, #96] @ bb480 <__cxa_atexit@plt+0xaefa8> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b7370 <__cxa_atexit@plt+0xaae98> │ │ │ │ + ldr r3, [pc, #88] @ b7380 <__cxa_atexit@plt+0xaaea8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + ands r2, r9, #3 │ │ │ │ + beq b734c <__cxa_atexit@plt+0xaae74> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b735c <__cxa_atexit@plt+0xaae84> │ │ │ │ + ldr r8, [pc, #64] @ b7388 <__cxa_atexit@plt+0xaaeb0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldm r5, {r3, lr} │ │ │ │ - sub r1, r6, #25 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [pc, #76] @ bb484 <__cxa_atexit@plt+0xaefac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r2, {r1, r3, r9, sl, lr} │ │ │ │ - add lr, r2, #24 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - sub sl, r6, #5 │ │ │ │ - mov r5, ip │ │ │ │ - ldr r8, [pc, #52] @ bb488 <__cxa_atexit@plt+0xaefb0> │ │ │ │ + b b7364 <__cxa_atexit@plt+0xaae8c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [pc, #32] @ b7384 <__cxa_atexit@plt+0xaaeac> │ │ │ │ add r8, pc, r8 │ │ │ │ - mov r9, r0 │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - mov r6, r2 │ │ │ │ - b bb46c <__cxa_atexit@plt+0xaef94> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ bb47c <__cxa_atexit@plt+0xaefa4> │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r7, [pc, #20] @ b738c <__cxa_atexit@plt+0xaaeb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq sl, r8, ip, asr pc │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0xfffff368 │ │ │ │ - biceq sl, r8, r8, asr pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bb4bc <__cxa_atexit@plt+0xaefe4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ bb4c4 <__cxa_atexit@plt+0xaefec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0x01b177fe │ │ │ │ + @ instruction: 0x01b1790d │ │ │ │ + biceq pc, r8, r0, lsl #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ b73c4 <__cxa_atexit@plt+0xaaeec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #32] @ b73c8 <__cxa_atexit@plt+0xaaef0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r3, r5, #8 │ │ │ │ + and r1, r7, #3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp r1, #2 │ │ │ │ + moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + @ instruction: 0x01b178b5 │ │ │ │ + @ instruction: 0x01b177ba │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b7434 <__cxa_atexit@plt+0xaaf5c> │ │ │ │ + ldr r3, [pc, #88] @ b7444 <__cxa_atexit@plt+0xaaf6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq b7410 <__cxa_atexit@plt+0xaaf38> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b7420 <__cxa_atexit@plt+0xaaf48> │ │ │ │ + ldr r3, [pc, #64] @ b744c <__cxa_atexit@plt+0xaaf74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b b7428 <__cxa_atexit@plt+0xaaf50> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bicseq fp, pc, ip, ror #13 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + ldr r3, [pc, #32] @ b7448 <__cxa_atexit@plt+0xaaf70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r7, [pc, #20] @ b7450 <__cxa_atexit@plt+0xaaf78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0x01b1773a │ │ │ │ + @ instruction: 0x01b17849 │ │ │ │ + biceq pc, r8, r0, asr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ b7488 <__cxa_atexit@plt+0xaafb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #32] @ b748c <__cxa_atexit@plt+0xaafb4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r3, r5, #8 │ │ │ │ + and r1, r7, #3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp r1, #2 │ │ │ │ + moveq r8, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + @ instruction: 0x01b177f1 │ │ │ │ + @ instruction: 0x01b176f6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ b74b4 <__cxa_atexit@plt+0xaafdc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + ldrdeq pc, [r8, #112] @ 0x70 │ │ │ │ + biceq pc, r8, r8, ror #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi bb57c <__cxa_atexit@plt+0xaf0a4> │ │ │ │ - ldr lr, [pc, #160] @ bb588 <__cxa_atexit@plt+0xaf0b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ bb58c <__cxa_atexit@plt+0xaf0b4> │ │ │ │ + bhi b752c <__cxa_atexit@plt+0xab054> │ │ │ │ + ldr r3, [pc, #96] @ b753c <__cxa_atexit@plt+0xab064> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq b7504 <__cxa_atexit@plt+0xab02c> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne b7518 <__cxa_atexit@plt+0xab040> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ b7548 <__cxa_atexit@plt+0xab070> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #56] @ b754c <__cxa_atexit@plt+0xab074> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bb564 <__cxa_atexit@plt+0xaf08c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ bb590 <__cxa_atexit@plt+0xaf0b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq bb570 <__cxa_atexit@plt+0xaf098> │ │ │ │ - mov r7, r3 │ │ │ │ - b bb5e0 <__cxa_atexit@plt+0xaf108> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ b7540 <__cxa_atexit@plt+0xab068> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #28] @ b7544 <__cxa_atexit@plt+0xab06c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ b7550 <__cxa_atexit@plt+0xab078> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + biceq pc, r8, r8, ror r7 @ │ │ │ │ + biceq pc, r8, r0, ror r7 @ │ │ │ │ + biceq pc, r8, r8, ror r7 @ │ │ │ │ + biceq pc, r8, r0, ror r7 @ │ │ │ │ + biceq pc, r8, r8, lsl #15 │ │ │ │ + biceq pc, r8, r0, asr r7 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ b758c <__cxa_atexit@plt+0xab0b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ b7590 <__cxa_atexit@plt+0xab0b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, r2 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + biceq pc, r8, ip, lsl r7 @ │ │ │ │ + biceq pc, r8, r8, lsr #14 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ b75b4 <__cxa_atexit@plt+0xab0dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + bicseq pc, pc, r8, lsl #14 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ b75d8 <__cxa_atexit@plt+0xab100> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + bicseq pc, pc, ip, lsl r6 @ │ │ │ │ + biceq sp, r8, r0, lsl #20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b7630 <__cxa_atexit@plt+0xab158> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b7628 <__cxa_atexit@plt+0xab150> │ │ │ │ + ldr r8, [pc, #40] @ b7638 <__cxa_atexit@plt+0xab160> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ b763c <__cxa_atexit@plt+0xab164> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01dfb694 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0x01b17117 │ │ │ │ + ldrsbeq pc, [pc, #92] @ b76a0 <__cxa_atexit@plt+0xab1c8> @ │ │ │ │ + biceq pc, r8, r4, lsr #13 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b7688 <__cxa_atexit@plt+0xab1b0> │ │ │ │ + ldr r7, [pc, #52] @ b7698 <__cxa_atexit@plt+0xab1c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b767c <__cxa_atexit@plt+0xab1a4> │ │ │ │ + mov r7, r8 │ │ │ │ + b b76ac <__cxa_atexit@plt+0xab1d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ b769c <__cxa_atexit@plt+0xab1c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq pc, r8, r0, ror r6 @ │ │ │ │ + biceq pc, r8, r8, asr #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ bb5d4 <__cxa_atexit@plt+0xaf0fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq b7728 <__cxa_atexit@plt+0xab250> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ b7760 <__cxa_atexit@plt+0xab288> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq b7714 <__cxa_atexit@plt+0xab23c> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq b7738 <__cxa_atexit@plt+0xab260> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne b774c <__cxa_atexit@plt+0xab274> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #96] @ b7764 <__cxa_atexit@plt+0xab28c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bb5cc <__cxa_atexit@plt+0xaf0f4> │ │ │ │ - b bb5e0 <__cxa_atexit@plt+0xaf108> │ │ │ │ + beq b7720 <__cxa_atexit@plt+0xab248> │ │ │ │ + b b7800 <__cxa_atexit@plt+0xab328> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bb67c <__cxa_atexit@plt+0xaf1a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc bb688 <__cxa_atexit@plt+0xaf1b0> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge bb620 <__cxa_atexit@plt+0xaf148> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne bb67c <__cxa_atexit@plt+0xaf1a4> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt bb614 <__cxa_atexit@plt+0xaf13c> │ │ │ │ - bne bb67c <__cxa_atexit@plt+0xaf1a4> │ │ │ │ - ldr r1, [pc, #88] @ bb698 <__cxa_atexit@plt+0xaf1c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ bb69c <__cxa_atexit@plt+0xaf1c4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b b76c4 <__cxa_atexit@plt+0xab1ec> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq b76f8 <__cxa_atexit@plt+0xab220> │ │ │ │ + ldr r7, [pc, #20] @ b7768 <__cxa_atexit@plt+0xab290> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - ldrheq fp, [pc, #96] @ bb704 <__cxa_atexit@plt+0xaf22c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bb70c <__cxa_atexit@plt+0xaf234> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ bb71c <__cxa_atexit@plt+0xaf244> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + bicseq pc, pc, ip, asr r5 @ │ │ │ │ + biceq pc, r8, ip, ror r5 @ │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq b77c0 <__cxa_atexit@plt+0xab2e8> │ │ │ │ + sub r2, r0, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne b77d4 <__cxa_atexit@plt+0xab2fc> │ │ │ │ + ldr r3, [pc, #68] @ b77ec <__cxa_atexit@plt+0xab314> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b77b8 <__cxa_atexit@plt+0xab2e0> │ │ │ │ + b b7800 <__cxa_atexit@plt+0xab328> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bb750 <__cxa_atexit@plt+0xaf278> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ bb758 <__cxa_atexit@plt+0xaf280> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bic r2, r2, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r1, r2 │ │ │ │ + beq b77a0 <__cxa_atexit@plt+0xab2c8> │ │ │ │ + ldr r7, [pc, #20] @ b77f0 <__cxa_atexit@plt+0xab318> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, pc, r8, asr r4 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrsbeq pc, [pc, #68] @ b783c <__cxa_atexit@plt+0xab364> @ │ │ │ │ + strdeq pc, [r8, #68] @ 0x44 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb810 <__cxa_atexit@plt+0xaf338> │ │ │ │ - ldr lr, [pc, #160] @ bb81c <__cxa_atexit@plt+0xaf344> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ bb820 <__cxa_atexit@plt+0xaf348> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b7844 <__cxa_atexit@plt+0xab36c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne b786c <__cxa_atexit@plt+0xab394> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne b78a8 <__cxa_atexit@plt+0xab3d0> │ │ │ │ + ldr r7, [pc, #208] @ b7908 <__cxa_atexit@plt+0xab430> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #180] @ b7900 <__cxa_atexit@plt+0xab428> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b7888 <__cxa_atexit@plt+0xab3b0> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b dfb6d8 <__cxa_atexit@plt+0xdef200> │ │ │ │ + ldr r2, [pc, #128] @ b78f4 <__cxa_atexit@plt+0xab41c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq b78e8 <__cxa_atexit@plt+0xab410> │ │ │ │ + cmp r3, #0 │ │ │ │ + beq b78e0 <__cxa_atexit@plt+0xab408> │ │ │ │ + ldr r7, [pc, #96] @ b78f8 <__cxa_atexit@plt+0xab420> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #88] @ b78fc <__cxa_atexit@plt+0xab424> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #84] @ b7904 <__cxa_atexit@plt+0xab42c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq bb7f8 <__cxa_atexit@plt+0xaf320> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ bb824 <__cxa_atexit@plt+0xaf34c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq bb804 <__cxa_atexit@plt+0xaf32c> │ │ │ │ - mov r7, r3 │ │ │ │ - b bb874 <__cxa_atexit@plt+0xaf39c> │ │ │ │ + beq b78e0 <__cxa_atexit@plt+0xab408> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b7890 <__cxa_atexit@plt+0xab3b8> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b dbdae8 <__cxa_atexit@plt+0xdb1610> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + biceq pc, r8, r8, asr r4 @ │ │ │ │ + biceq pc, r8, ip, asr #8 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldrheq pc, [pc, #48] @ b7940 <__cxa_atexit@plt+0xab468> @ │ │ │ │ + ldrdeq pc, [r8, #60] @ 0x3c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b793c <__cxa_atexit@plt+0xab464> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b dbdae8 <__cxa_atexit@plt+0xdb1610> │ │ │ │ + ldr r7, [pc, #16] @ b7954 <__cxa_atexit@plt+0xab47c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b7958 <__cxa_atexit@plt+0xab480> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + biceq pc, r8, ip, lsr #7 │ │ │ │ + biceq pc, r8, r0, lsr #7 │ │ │ │ + biceq pc, r8, ip, lsl #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b7984 <__cxa_atexit@plt+0xab4ac> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b dfb6d8 <__cxa_atexit@plt+0xdef200> │ │ │ │ + ldr r7, [pc, #16] @ b799c <__cxa_atexit@plt+0xab4c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b79a0 <__cxa_atexit@plt+0xab4c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + biceq pc, r8, r4, ror #6 │ │ │ │ + biceq pc, r8, r8, asr r3 @ │ │ │ │ + biceq pc, r8, r4, asr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne b79cc <__cxa_atexit@plt+0xab4f4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ b79e4 <__cxa_atexit@plt+0xab50c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b79e8 <__cxa_atexit@plt+0xab510> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + biceq pc, r8, ip, lsl r3 @ │ │ │ │ + biceq pc, r8, r0, lsl r3 @ │ │ │ │ + biceq pc, r8, r8, lsl #6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7a4c <__cxa_atexit@plt+0xab574> │ │ │ │ + ldr r7, [pc, #96] @ b7a70 <__cxa_atexit@plt+0xab598> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b7a5c <__cxa_atexit@plt+0xab584> │ │ │ │ + ldr r7, [pc, #76] @ b7a74 <__cxa_atexit@plt+0xab59c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b7a40 <__cxa_atexit@plt+0xab568> │ │ │ │ + mov r7, r8 │ │ │ │ + b b76ac <__cxa_atexit@plt+0xab1d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ b7a7c <__cxa_atexit@plt+0xab5a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ b7a78 <__cxa_atexit@plt+0xab5a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + @ instruction: 0x01c8f29c │ │ │ │ + strheq pc, [r8, #36] @ 0x24 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ b7ab4 <__cxa_atexit@plt+0xab5dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ b7ab8 <__cxa_atexit@plt+0xab5e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + bicseq pc, pc, r0, lsr #4 │ │ │ │ + bicseq pc, pc, r0, asr r1 @ │ │ │ │ + biceq pc, r8, ip, asr r2 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi b7b20 <__cxa_atexit@plt+0xab648> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b7b18 <__cxa_atexit@plt+0xab640> │ │ │ │ + ldr r3, [pc, #56] @ b7b28 <__cxa_atexit@plt+0xab650> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #44] @ b7b2c <__cxa_atexit@plt+0xab654> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #36] @ b7b30 <__cxa_atexit@plt+0xab658> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 15d573c <__cxa_atexit@plt+0x15c9264> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq fp, pc, r0, lsl #8 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + bicseq pc, pc, r4, lsl #2 │ │ │ │ + bicseq pc, pc, ip, lsl #11 │ │ │ │ + bicseq pc, pc, r0, lsr r2 @ │ │ │ │ + strdeq pc, [r8, #16] │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7b74 <__cxa_atexit@plt+0xab69c> │ │ │ │ + ldr r5, [pc, #44] @ b7b8c <__cxa_atexit@plt+0xab6b4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r8, [pc, #40] @ b7b90 <__cxa_atexit@plt+0xab6b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1b35fac <__cxa_atexit@plt+0x1b29ad4> │ │ │ │ + ldr r7, [pc, #24] @ b7b94 <__cxa_atexit@plt+0xab6bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq pc, r8, r8, asr #3 │ │ │ │ + biceq pc, r8, r4, asr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ bb868 <__cxa_atexit@plt+0xaf390> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bb860 <__cxa_atexit@plt+0xaf388> │ │ │ │ - b bb874 <__cxa_atexit@plt+0xaf39c> │ │ │ │ + ldr r2, [pc, #36] @ b7bcc <__cxa_atexit@plt+0xab6f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ b7bd0 <__cxa_atexit@plt+0xab6f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq pc, pc, r8, lsl #2 │ │ │ │ + bicseq pc, pc, r8, lsr r0 @ │ │ │ │ + biceq pc, r8, r0, asr r1 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ b7bf8 <__cxa_atexit@plt+0xab720> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1b35fac <__cxa_atexit@plt+0x1b29ad4> │ │ │ │ + biceq pc, r8, ip, lsr r1 @ │ │ │ │ + biceq sp, r8, r0, ror #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b7c50 <__cxa_atexit@plt+0xab778> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b7c48 <__cxa_atexit@plt+0xab770> │ │ │ │ + ldr r8, [pc, #40] @ b7c58 <__cxa_atexit@plt+0xab780> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ b7c5c <__cxa_atexit@plt+0xab784> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bb910 <__cxa_atexit@plt+0xaf438> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc bb91c <__cxa_atexit@plt+0xaf444> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge bb8b4 <__cxa_atexit@plt+0xaf3dc> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bne bb910 <__cxa_atexit@plt+0xaf438> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt bb8a8 <__cxa_atexit@plt+0xaf3d0> │ │ │ │ - bne bb910 <__cxa_atexit@plt+0xaf438> │ │ │ │ - ldr r1, [pc, #88] @ bb92c <__cxa_atexit@plt+0xaf454> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ bb930 <__cxa_atexit@plt+0xaf458> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + @ instruction: 0x01b16ac7 │ │ │ │ + ldrheq lr, [pc, #252] @ b7d60 <__cxa_atexit@plt+0xab888> │ │ │ │ + biceq sp, r8, ip, ror r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b7cb4 <__cxa_atexit@plt+0xab7dc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b7cac <__cxa_atexit@plt+0xab7d4> │ │ │ │ + ldr r8, [pc, #40] @ b7cbc <__cxa_atexit@plt+0xab7e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ b7cc0 <__cxa_atexit@plt+0xab7e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq fp, pc, ip, lsl r4 @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bb9ac <__cxa_atexit@plt+0xaf4d4> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ bb9bc <__cxa_atexit@plt+0xaf4e4> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + @ instruction: 0x01b16a33 │ │ │ │ + bicseq lr, pc, r8, asr pc @ │ │ │ │ + biceq pc, r8, ip, asr #1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b7d0c <__cxa_atexit@plt+0xab834> │ │ │ │ + ldr r7, [pc, #52] @ b7d1c <__cxa_atexit@plt+0xab844> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b7d00 <__cxa_atexit@plt+0xab828> │ │ │ │ + mov r7, r8 │ │ │ │ + b b7d30 <__cxa_atexit@plt+0xab858> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ b7d20 <__cxa_atexit@plt+0xab848> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq sl, r8, r4, lsl #20 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bba60 <__cxa_atexit@plt+0xaf588> │ │ │ │ - ldr lr, [pc, #132] @ bba68 <__cxa_atexit@plt+0xaf590> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r2, r3, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq bba48 <__cxa_atexit@plt+0xaf570> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ bba6c <__cxa_atexit@plt+0xaf594> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x01c8f098 │ │ │ │ + biceq pc, r8, r0, ror r0 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq b7dac <__cxa_atexit@plt+0xab8d4> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ b7de4 <__cxa_atexit@plt+0xab90c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq b7d98 <__cxa_atexit@plt+0xab8c0> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq b7dbc <__cxa_atexit@plt+0xab8e4> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne b7dd0 <__cxa_atexit@plt+0xab8f8> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #96] @ b7de8 <__cxa_atexit@plt+0xab910> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bba58 <__cxa_atexit@plt+0xaf580> │ │ │ │ - b bbac8 <__cxa_atexit@plt+0xaf5f0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + beq b7da4 <__cxa_atexit@plt+0xab8cc> │ │ │ │ + b b7e84 <__cxa_atexit@plt+0xab9ac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b b7d48 <__cxa_atexit@plt+0xab870> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq b7d7c <__cxa_atexit@plt+0xab8a4> │ │ │ │ + ldr r7, [pc, #20] @ b7dec <__cxa_atexit@plt+0xab914> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq sl, r8, r8, asr r9 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrsbeq lr, [pc, #232] @ b7edc <__cxa_atexit@plt+0xaba04> │ │ │ │ + biceq lr, r8, r4, lsr #31 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ bbab8 <__cxa_atexit@plt+0xaf5e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq b7e44 <__cxa_atexit@plt+0xab96c> │ │ │ │ + sub r2, r0, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne b7e58 <__cxa_atexit@plt+0xab980> │ │ │ │ + ldr r3, [pc, #68] @ b7e70 <__cxa_atexit@plt+0xab998> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bbab0 <__cxa_atexit@plt+0xaf5d8> │ │ │ │ - b bbac8 <__cxa_atexit@plt+0xaf5f0> │ │ │ │ + beq b7e3c <__cxa_atexit@plt+0xab964> │ │ │ │ + b b7e84 <__cxa_atexit@plt+0xab9ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq sl, r8, ip, lsl #18 │ │ │ │ - andeq r0, r0, r9, asr #1 │ │ │ │ + bic r2, r2, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r1, r2 │ │ │ │ + beq b7e24 <__cxa_atexit@plt+0xab94c> │ │ │ │ + ldr r7, [pc, #20] @ b7e74 <__cxa_atexit@plt+0xab99c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + bicseq lr, pc, r0, asr lr @ │ │ │ │ + biceq lr, r8, ip, lsl pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r5, #32]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldmdb r5, {sl, ip} │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne bbc10 <__cxa_atexit@plt+0xaf738> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #64 @ 0x40 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc bbc90 <__cxa_atexit@plt+0xaf7b8> │ │ │ │ - stmib sp, {r0, lr} │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r9, [sp, #12] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr lr, [r7, #6] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr fp, [r2, #8] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr r9, [r2, #16] │ │ │ │ - mov r3, ip │ │ │ │ - ldr ip, [pc, #460] @ bbd00 <__cxa_atexit@plt+0xaf828> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #48] @ 0x30 │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - add ip, r6, #56 @ 0x38 │ │ │ │ - stm ip, {r3, r4, fp} │ │ │ │ - ldr r3, [pc, #428] @ bbd04 <__cxa_atexit@plt+0xaf82c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r4, [r6, #28] │ │ │ │ - str fp, [r6, #32] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - sub r4, r1, #59 @ 0x3b │ │ │ │ - sub r3, r1, #25 │ │ │ │ - str r3, [r2, #32] │ │ │ │ - str r4, [r2, #36] @ 0x24 │ │ │ │ - add r0, r2, #28 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi bbcdc <__cxa_atexit@plt+0xaf804> │ │ │ │ - add r1, r6, #96 @ 0x60 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - cmp r4, r1 │ │ │ │ - bcc bbcd0 <__cxa_atexit@plt+0xaf7f8> │ │ │ │ - ldr r9, [pc, #360] @ bbd18 <__cxa_atexit@plt+0xaf840> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #356] @ bbd1c <__cxa_atexit@plt+0xaf844> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #352] @ bbd20 <__cxa_atexit@plt+0xaf848> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r4, [r2, #36] @ 0x24 │ │ │ │ - sub r5, r1, #25 │ │ │ │ - str sl, [r2, #28] │ │ │ │ - str r5, [r2, #32] │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - str r3, [r6, #72] @ 0x48 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ - str sl, [r6, #80] @ 0x50 │ │ │ │ - str r4, [r6, #84] @ 0x54 │ │ │ │ - str lr, [r6, #88] @ 0x58 │ │ │ │ - str r2, [r6, #92] @ 0x5c │ │ │ │ - str sl, [r6, #96] @ 0x60 │ │ │ │ - sub sl, r1, #5 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - str ip, [r2, #32] │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - add r8, r2, #28 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi bbca4 <__cxa_atexit@plt+0xaf7cc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #32 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc bbcac <__cxa_atexit@plt+0xaf7d4> │ │ │ │ - ldr r5, [pc, #208] @ bbd0c <__cxa_atexit@plt+0xaf834> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [r2, #36] @ 0x24 │ │ │ │ - mov r3, ip │ │ │ │ - sub ip, r1, #25 │ │ │ │ - str sl, [r2, #28] │ │ │ │ - str ip, [r2, #32] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - ldr r0, [pc, #164] @ bbd10 <__cxa_atexit@plt+0xaf838> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub sl, r1, #5 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r8, [pc, #136] @ bbd14 <__cxa_atexit@plt+0xaf83c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r1, r6 │ │ │ │ - b bbcb4 <__cxa_atexit@plt+0xaf7dc> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #64] @ bbcfc <__cxa_atexit@plt+0xaf824> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, lr │ │ │ │ - bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - str r7, [r6, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #36] @ bbd08 <__cxa_atexit@plt+0xaf830> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - bx r0 │ │ │ │ - biceq sl, r8, r4, lsl r7 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ - biceq sl, r8, ip, ror #13 │ │ │ │ - @ instruction: 0xffffeb64 │ │ │ │ - @ instruction: 0xfffff400 │ │ │ │ - biceq sl, r8, r0, lsr #14 │ │ │ │ - @ instruction: 0xffffebf0 │ │ │ │ - @ instruction: 0xfffff4b4 │ │ │ │ - biceq sl, r8, ip, ror #15 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bbd54 <__cxa_atexit@plt+0xaf87c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ bbd5c <__cxa_atexit@plt+0xaf884> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq sl, pc, r4, asr lr @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bbe14 <__cxa_atexit@plt+0xaf93c> │ │ │ │ - ldr lr, [pc, #160] @ bbe20 <__cxa_atexit@plt+0xaf948> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ bbe24 <__cxa_atexit@plt+0xaf94c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bbdfc <__cxa_atexit@plt+0xaf924> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ bbe28 <__cxa_atexit@plt+0xaf950> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq bbe08 <__cxa_atexit@plt+0xaf930> │ │ │ │ - mov r7, r3 │ │ │ │ - b bbe78 <__cxa_atexit@plt+0xaf9a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrsheq sl, [pc, #220] @ bbf08 <__cxa_atexit@plt+0xafa30> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ bbe6c <__cxa_atexit@plt+0xaf994> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b7ef4 <__cxa_atexit@plt+0xaba1c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne b7f1c <__cxa_atexit@plt+0xaba44> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq b7fa0 <__cxa_atexit@plt+0xabac8> │ │ │ │ + cmp r2, #4 │ │ │ │ + beq b7f70 <__cxa_atexit@plt+0xaba98> │ │ │ │ + cmp r2, #5 │ │ │ │ + bne b8000 <__cxa_atexit@plt+0xabb28> │ │ │ │ + ldr r2, [pc, #416] @ b806c <__cxa_atexit@plt+0xabb94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq bbe64 <__cxa_atexit@plt+0xaf98c> │ │ │ │ - b bbe78 <__cxa_atexit@plt+0xaf9a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + beq b8038 <__cxa_atexit@plt+0xabb60> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne b7f40 <__cxa_atexit@plt+0xaba68> │ │ │ │ + b b802c <__cxa_atexit@plt+0xabb54> │ │ │ │ + ldr r2, [pc, #348] @ b8058 <__cxa_atexit@plt+0xabb80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne bbf14 <__cxa_atexit@plt+0xafa3c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc bbf20 <__cxa_atexit@plt+0xafa48> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge bbeb8 <__cxa_atexit@plt+0xaf9e0> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne bbf14 <__cxa_atexit@plt+0xafa3c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt bbeac <__cxa_atexit@plt+0xaf9d4> │ │ │ │ - bne bbf14 <__cxa_atexit@plt+0xafa3c> │ │ │ │ - ldr r1, [pc, #88] @ bbf30 <__cxa_atexit@plt+0xafa58> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ bbf34 <__cxa_atexit@plt+0xafa5c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq sl, pc, r8, lsl lr @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bbfa4 <__cxa_atexit@plt+0xafacc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ bbfb4 <__cxa_atexit@plt+0xafadc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bbfe8 <__cxa_atexit@plt+0xafb10> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ bbff0 <__cxa_atexit@plt+0xafb18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq sl, pc, r0, asr #23 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bc0a8 <__cxa_atexit@plt+0xafbd0> │ │ │ │ - ldr lr, [pc, #160] @ bc0b4 <__cxa_atexit@plt+0xafbdc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ bc0b8 <__cxa_atexit@plt+0xafbe0> │ │ │ │ + beq b7f58 <__cxa_atexit@plt+0xaba80> │ │ │ │ + cmp r3, #0 │ │ │ │ + beq b8038 <__cxa_atexit@plt+0xabb60> │ │ │ │ + b b7f40 <__cxa_atexit@plt+0xaba68> │ │ │ │ + ldr r2, [pc, #296] @ b804c <__cxa_atexit@plt+0xabb74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq b7f64 <__cxa_atexit@plt+0xaba8c> │ │ │ │ + cmp r3, #0 │ │ │ │ + beq b8038 <__cxa_atexit@plt+0xabb60> │ │ │ │ + ldr r7, [pc, #264] @ b8050 <__cxa_atexit@plt+0xabb78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #256] @ b8054 <__cxa_atexit@plt+0xabb7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bc090 <__cxa_atexit@plt+0xafbb8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ bc0bc <__cxa_atexit@plt+0xafbe4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq bc09c <__cxa_atexit@plt+0xafbc4> │ │ │ │ - mov r7, r3 │ │ │ │ - b bc10c <__cxa_atexit@plt+0xafc34> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sl, pc, r8, ror #22 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ bc100 <__cxa_atexit@plt+0xafc28> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r2, [pc, #240] @ b8068 <__cxa_atexit@plt+0xabb90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq bc0f8 <__cxa_atexit@plt+0xafc20> │ │ │ │ - b bc10c <__cxa_atexit@plt+0xafc34> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bc1a8 <__cxa_atexit@plt+0xafcd0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc bc1b4 <__cxa_atexit@plt+0xafcdc> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge bc14c <__cxa_atexit@plt+0xafc74> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne bc1a8 <__cxa_atexit@plt+0xafcd0> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt bc140 <__cxa_atexit@plt+0xafc68> │ │ │ │ - bne bc1a8 <__cxa_atexit@plt+0xafcd0> │ │ │ │ - ldr r1, [pc, #88] @ bc1c4 <__cxa_atexit@plt+0xafcec> │ │ │ │ + beq b8038 <__cxa_atexit@plt+0xabb60> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne b7f40 <__cxa_atexit@plt+0xaba68> │ │ │ │ + b b802c <__cxa_atexit@plt+0xabb54> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #176] @ b8060 <__cxa_atexit@plt+0xabb88> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ bc1c8 <__cxa_atexit@plt+0xafcf0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq sl, pc, r4, lsl #23 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bc244 <__cxa_atexit@plt+0xafd6c> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ bc254 <__cxa_atexit@plt+0xafd7c> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq sl, r8, ip, ror #2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bc2f0 <__cxa_atexit@plt+0xafe18> │ │ │ │ - ldr r3, [pc, #124] @ bc2f8 <__cxa_atexit@plt+0xafe20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq b8040 <__cxa_atexit@plt+0xabb68> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne b7f40 <__cxa_atexit@plt+0xaba68> │ │ │ │ + ldr r2, [pc, #128] @ b8064 <__cxa_atexit@plt+0xabb8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq bc2d8 <__cxa_atexit@plt+0xafe00> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ bc2fc <__cxa_atexit@plt+0xafe24> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r2, [pc, #84] @ b805c <__cxa_atexit@plt+0xabb84> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq bc2e8 <__cxa_atexit@plt+0xafe10> │ │ │ │ - b bc358 <__cxa_atexit@plt+0xafe80> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + beq b8038 <__cxa_atexit@plt+0xabb60> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b7f40 <__cxa_atexit@plt+0xaba68> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq sl, r8, r8, asr #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ bc348 <__cxa_atexit@plt+0xafe70> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bc340 <__cxa_atexit@plt+0xafe68> │ │ │ │ - b bc358 <__cxa_atexit@plt+0xafe80> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq sl, r8, ip, ror r0 │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ + andeq r0, r0, r8, lsr #6 │ │ │ │ + biceq lr, r8, r4, asr lr │ │ │ │ + biceq lr, r8, r8, asr #28 │ │ │ │ + andeq r0, r0, r8, lsl #6 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + biceq lr, r8, r4, lsr #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne bc478 <__cxa_atexit@plt+0xaffa0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #64 @ 0x40 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc bc4ec <__cxa_atexit@plt+0xb0014> │ │ │ │ - str r0, [sp] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr ip, [pc, #436] @ bc554 <__cxa_atexit@plt+0xb007c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [r2, #4] │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r2, #12] │ │ │ │ - ldr r4, [r2, #16] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - add ip, r6, #40 @ 0x28 │ │ │ │ - stm ip, {r0, r3, lr} │ │ │ │ - add ip, r6, #52 @ 0x34 │ │ │ │ - stm ip, {r4, r9, fp} │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - ldr ip, [pc, #388] @ bc558 <__cxa_atexit@plt+0xb0080> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r6, #4] │ │ │ │ - add ip, r6, #8 │ │ │ │ - stm ip, {r0, r3, lr} │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r4, sl, fp} │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r4, r1, #59 @ 0x3b │ │ │ │ - sub r0, r1, #25 │ │ │ │ - str r0, [r2, #24] │ │ │ │ - str r4, [r2, #28] │ │ │ │ - add ip, r2, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi bc534 <__cxa_atexit@plt+0xb005c> │ │ │ │ - add r1, r6, #96 @ 0x60 │ │ │ │ - ldr r4, [sp] │ │ │ │ - cmp r4, r1 │ │ │ │ - bcc bc528 <__cxa_atexit@plt+0xb0050> │ │ │ │ - ldr r5, [pc, #328] @ bc56c <__cxa_atexit@plt+0xb0094> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr lr, [pc, #324] @ bc570 <__cxa_atexit@plt+0xb0098> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #320] @ bc574 <__cxa_atexit@plt+0xb009c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [r2, #28] │ │ │ │ - sub r4, r1, #25 │ │ │ │ - str sl, [r2, #20] │ │ │ │ - str r4, [r2, #24] │ │ │ │ - str r5, [r6, #68] @ 0x44 │ │ │ │ - add r2, r6, #72 @ 0x48 │ │ │ │ - stm r2, {r0, r9, sl} │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - str lr, [r6, #88] @ 0x58 │ │ │ │ - str r9, [r6, #92] @ 0x5c │ │ │ │ - str sl, [r6, #96] @ 0x60 │ │ │ │ - sub sl, r1, #5 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - str r9, [r2, #24] │ │ │ │ - str sl, [r2, #28] │ │ │ │ - add ip, r2, #20 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi bc500 <__cxa_atexit@plt+0xb0028> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #32 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc bc508 <__cxa_atexit@plt+0xb0030> │ │ │ │ - ldr r0, [pc, #188] @ bc560 <__cxa_atexit@plt+0xb0088> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #184] @ bc564 <__cxa_atexit@plt+0xb008c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r5, [r2, #28] │ │ │ │ - sub lr, r1, #25 │ │ │ │ - str sl, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - stmib r6, {r0, r9} │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r5, r8, r9, sl} │ │ │ │ - sub sl, r1, #5 │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r8, [pc, #132] @ bc568 <__cxa_atexit@plt+0xb0090> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, r3 │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r1, r6 │ │ │ │ - b bc510 <__cxa_atexit@plt+0xb0038> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #56] @ bc550 <__cxa_atexit@plt+0xb0078> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne b80a0 <__cxa_atexit@plt+0xabbc8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ b80b8 <__cxa_atexit@plt+0xabbe0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b80bc <__cxa_atexit@plt+0xabbe4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - str r7, [r6, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ bc55c <__cxa_atexit@plt+0xb0084> │ │ │ │ + strdeq lr, [r8, #196] @ 0xc4 │ │ │ │ + biceq lr, r8, r8, ror #25 │ │ │ │ + ldrdeq lr, [r8, #196] @ 0xc4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne b80f0 <__cxa_atexit@plt+0xabc18> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ b8108 <__cxa_atexit@plt+0xabc30> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b810c <__cxa_atexit@plt+0xabc34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strheq r9, [r8, #232] @ 0xe8 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0xfffffb6c │ │ │ │ - stlexbeq r9, r4, [r8] │ │ │ │ - @ instruction: 0xffffe2fc │ │ │ │ - @ instruction: 0xffffebc0 │ │ │ │ - biceq r9, r8, r8, asr #29 │ │ │ │ - @ instruction: 0xffffe37c │ │ │ │ - @ instruction: 0xffffec40 │ │ │ │ - biceq r9, r8, r8, ror pc │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + biceq lr, r8, r4, lsr #25 │ │ │ │ + @ instruction: 0x01c8ec98 │ │ │ │ + biceq lr, r8, r4, lsl #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r1, r5, #8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi bc600 <__cxa_atexit@plt+0xb0128> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc bc608 <__cxa_atexit@plt+0xb0130> │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - sub ip, r6, #25 │ │ │ │ - mov r0, r8 │ │ │ │ - sub r8, r6, #5 │ │ │ │ - stmda r5, {r8, sl, ip} │ │ │ │ - ldr r5, [pc, #96] @ bc624 <__cxa_atexit@plt+0xb014c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r2, {r5, lr} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str sl, [r2, #16] │ │ │ │ - str r3, [r2, #20] │ │ │ │ - ldr r5, [pc, #76] @ bc628 <__cxa_atexit@plt+0xb0150> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add lr, r2, #24 │ │ │ │ - stm lr, {r5, r9, sl} │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r8, [pc, #60] @ bc62c <__cxa_atexit@plt+0xb0154> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #56] @ bc630 <__cxa_atexit@plt+0xb0158> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov sl, r0 │ │ │ │ - b 2825a8 <__cxa_atexit@plt+0x2760d0> │ │ │ │ - mov r6, r2 │ │ │ │ - b bc610 <__cxa_atexit@plt+0xb0138> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ bc620 <__cxa_atexit@plt+0xb0148> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b8150 <__cxa_atexit@plt+0xabc78> │ │ │ │ + ldr r3, [pc, #56] @ b8170 <__cxa_atexit@plt+0xabc98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ b8168 <__cxa_atexit@plt+0xabc90> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - biceq r9, r8, r8, asr #27 │ │ │ │ - @ instruction: 0xfffff408 │ │ │ │ - @ instruction: 0xfffffc88 │ │ │ │ - biceq r9, r8, r0, lsr #24 │ │ │ │ - biceq r9, r8, r8, lsr sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bc664 <__cxa_atexit@plt+0xb018c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ bc66c <__cxa_atexit@plt+0xb0194> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bf50 <__cxa_atexit@plt+0x25fa78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #8] @ b816c <__cxa_atexit@plt+0xabc94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, pc, r4, asr #10 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + biceq lr, r8, r4, asr #24 │ │ │ │ + biceq lr, r8, r8, lsr ip │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bc6b4 <__cxa_atexit@plt+0xb01dc> │ │ │ │ - ldr r2, [pc, #44] @ bc6c4 <__cxa_atexit@plt+0xb01ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b8194 <__cxa_atexit@plt+0xabcbc> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #12] @ b81a8 <__cxa_atexit@plt+0xabcd0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - biceq r9, r8, ip, lsl #22 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bc774 <__cxa_atexit@plt+0xb029c> │ │ │ │ - ldr r2, [pc, #164] @ bc790 <__cxa_atexit@plt+0xb02b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bc768 <__cxa_atexit@plt+0xb0290> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc bc77c <__cxa_atexit@plt+0xb02a4> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr ip, [r5, #-12]! │ │ │ │ - sub r3, r2, #7 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr lr, [pc, #84] @ bc794 <__cxa_atexit@plt+0xb02bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stm r5, {r8, ip} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r6, [pc, #60] @ bc798 <__cxa_atexit@plt+0xb02c0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r8, r6, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - b dad94 <__cxa_atexit@plt+0xce8bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + bicseq lr, pc, r4, lsl fp @ │ │ │ │ + biceq lr, r8, r8, ror #23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b81dc <__cxa_atexit@plt+0xabd04> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ b81f4 <__cxa_atexit@plt+0xabd1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b81f8 <__cxa_atexit@plt+0xabd20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + strheq lr, [r8, #184] @ 0xb8 │ │ │ │ + biceq lr, r8, ip, lsr #23 │ │ │ │ + @ instruction: 0x01c8eb98 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b8224 <__cxa_atexit@plt+0xabd4c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ b823c <__cxa_atexit@plt+0xabd64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b8240 <__cxa_atexit@plt+0xabd68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - strheq r9, [r8, #184] @ 0xb8 │ │ │ │ - biceq r9, r8, ip, lsr sl │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + biceq lr, r8, r0, ror fp │ │ │ │ + biceq lr, r8, r4, ror #22 │ │ │ │ + biceq lr, r8, r0, asr fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bc804 <__cxa_atexit@plt+0xb032c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne b826c <__cxa_atexit@plt+0xabd94> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r2, r6, #7 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr lr, [pc, #48] @ bc810 <__cxa_atexit@plt+0xb0338> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stm r5, {r8, ip} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ bc814 <__cxa_atexit@plt+0xb033c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b dad94 <__cxa_atexit@plt+0xce8bc> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - biceq r9, r8, r8, lsl fp │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r1, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi bc890 <__cxa_atexit@plt+0xb03b8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc bc898 <__cxa_atexit@plt+0xb03c0> │ │ │ │ - ldr lr, [pc, #104] @ bc8bc <__cxa_atexit@plt+0xb03e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub r3, r6, #11 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r1, #4] │ │ │ │ - str ip, [r1, #8] │ │ │ │ - str r0, [r1, #12] │ │ │ │ - str r9, [r1, #16] │ │ │ │ - ldr r5, [pc, #68] @ bc8c0 <__cxa_atexit@plt+0xb03e8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #97 @ 0x61 │ │ │ │ - add r8, r5, #256 @ 0x100 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, ip │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - mov r6, r1 │ │ │ │ - b bc8a0 <__cxa_atexit@plt+0xb03c8> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ bc8b8 <__cxa_atexit@plt+0xb03e0> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ b8284 <__cxa_atexit@plt+0xabdac> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b8288 <__cxa_atexit@plt+0xabdb0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - biceq r9, r8, r8, asr #22 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - bicseq sl, pc, r8, asr #7 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r8, [pc, #16] @ bc8f4 <__cxa_atexit@plt+0xb041c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - b 28cea0 <__cxa_atexit@plt+0x2809c8> │ │ │ │ - biceq r9, r8, ip, lsl #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + biceq lr, r8, r8, lsr #22 │ │ │ │ + biceq lr, r8, ip, lsl fp │ │ │ │ + biceq lr, r8, r4, lsl fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bc980 <__cxa_atexit@plt+0xb04a8> │ │ │ │ - ldr r2, [pc, #136] @ bc99c <__cxa_atexit@plt+0xb04c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi b82ec <__cxa_atexit@plt+0xabe14> │ │ │ │ + ldr r7, [pc, #96] @ b8310 <__cxa_atexit@plt+0xabe38> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ bc9a0 <__cxa_atexit@plt+0xb04c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bc974 <__cxa_atexit@plt+0xb049c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc bc988 <__cxa_atexit@plt+0xb04b0> │ │ │ │ - ldr r3, [pc, #88] @ bc9a4 <__cxa_atexit@plt+0xb04cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ bc9a8 <__cxa_atexit@plt+0xb04d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b82fc <__cxa_atexit@plt+0xabe24> │ │ │ │ + ldr r7, [pc, #76] @ b8314 <__cxa_atexit@plt+0xabe3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b82e0 <__cxa_atexit@plt+0xabe08> │ │ │ │ + mov r7, r8 │ │ │ │ + b b7d30 <__cxa_atexit@plt+0xab858> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #40] @ b831c <__cxa_atexit@plt+0xabe44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ b8318 <__cxa_atexit@plt+0xabe40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq sl, pc, ip, ror r2 @ │ │ │ │ - @ instruction: 0x01dfa29c │ │ │ │ - bicseq sl, pc, r0, lsr #7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffa64 │ │ │ │ + biceq lr, r8, r8, lsr #21 │ │ │ │ + biceq lr, r8, r0, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bc9f4 <__cxa_atexit@plt+0xb051c> │ │ │ │ - ldr r2, [pc, #48] @ bca00 <__cxa_atexit@plt+0xb0528> │ │ │ │ + ldr r2, [pc, #36] @ b8354 <__cxa_atexit@plt+0xabe7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r3, [pc, #32] @ b8358 <__cxa_atexit@plt+0xabe80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ bca04 <__cxa_atexit@plt+0xb052c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq sl, pc, r8, lsl r2 @ │ │ │ │ - bicseq sl, pc, ip, lsl r3 @ │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc bca50 <__cxa_atexit@plt+0xb0578> │ │ │ │ - ldr r1, [pc, #48] @ bca64 <__cxa_atexit@plt+0xb058c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - biceq r9, r8, ip, lsl #19 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + bicseq lr, pc, r0, lsl #19 │ │ │ │ + ldrheq lr, [pc, #128] @ b83e0 <__cxa_atexit@plt+0xabf08> │ │ │ │ + biceq lr, r8, r4, lsr sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi bcac8 <__cxa_atexit@plt+0xb05f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc bcad0 <__cxa_atexit@plt+0xb05f8> │ │ │ │ - ldr r5, [pc, #76] @ bcaf0 <__cxa_atexit@plt+0xb0618> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #72] @ bcaf4 <__cxa_atexit@plt+0xb061c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str sl, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - str r8, [r9, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r9 │ │ │ │ - b bcad8 <__cxa_atexit@plt+0xb0600> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ bcaec <__cxa_atexit@plt+0xb0614> │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b83a4 <__cxa_atexit@plt+0xabecc> │ │ │ │ + ldr r7, [pc, #52] @ b83b4 <__cxa_atexit@plt+0xabedc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r9, r8, r0, lsr r9 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - biceq r9, r8, r4, asr r9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc bcb30 <__cxa_atexit@plt+0xb0658> │ │ │ │ - ldr r3, [pc, #40] @ bcb48 <__cxa_atexit@plt+0xb0670> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b8398 <__cxa_atexit@plt+0xabec0> │ │ │ │ + mov r7, r8 │ │ │ │ + b b83c8 <__cxa_atexit@plt+0xabef0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bcb4c <__cxa_atexit@plt+0xb0674> │ │ │ │ + ldr r7, [pc, #12] @ b83b8 <__cxa_atexit@plt+0xabee0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq sl, pc, r4, lsl #11 │ │ │ │ - biceq r9, r8, r0, ror #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bcbd8 <__cxa_atexit@plt+0xb0700> │ │ │ │ - ldr r2, [pc, #136] @ bcbf4 <__cxa_atexit@plt+0xb071c> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq lr, r8, r0, lsr #20 │ │ │ │ + ldrdeq lr, [r8, #152] @ 0x98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq b8444 <__cxa_atexit@plt+0xabf6c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ b847c <__cxa_atexit@plt+0xabfa4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ bcbf8 <__cxa_atexit@plt+0xb0720> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq b8430 <__cxa_atexit@plt+0xabf58> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq b8454 <__cxa_atexit@plt+0xabf7c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne b8468 <__cxa_atexit@plt+0xabf90> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #96] @ b8480 <__cxa_atexit@plt+0xabfa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bcbcc <__cxa_atexit@plt+0xb06f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc bcbe0 <__cxa_atexit@plt+0xb0708> │ │ │ │ - ldr r3, [pc, #88] @ bcbfc <__cxa_atexit@plt+0xb0724> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ bcc00 <__cxa_atexit@plt+0xb0728> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + beq b843c <__cxa_atexit@plt+0xabf64> │ │ │ │ + b b851c <__cxa_atexit@plt+0xac044> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq sl, pc, r4, lsr #32 │ │ │ │ - bicseq sl, pc, r4, asr #32 │ │ │ │ - bicseq sl, pc, r8, asr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bcc4c <__cxa_atexit@plt+0xb0774> │ │ │ │ - ldr r2, [pc, #48] @ bcc58 <__cxa_atexit@plt+0xb0780> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ bcc5c <__cxa_atexit@plt+0xb0784> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r9, pc, r0, asr #31 │ │ │ │ - bicseq sl, pc, r4, asr #1 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bccb0 <__cxa_atexit@plt+0xb07d8> │ │ │ │ - ldr r1, [pc, #64] @ bcccc <__cxa_atexit@plt+0xb07f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ bccd0 <__cxa_atexit@plt+0xb07f8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r8, r0, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r7, [pc, #28] @ bccd4 <__cxa_atexit@plt+0xb07fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - biceq r9, r8, r4, lsl #15 │ │ │ │ - biceq r9, r8, r4, ror #14 │ │ │ │ - biceq r9, r8, ip, lsl #9 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bcd1c <__cxa_atexit@plt+0xb0844> │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r2, [pc, #44] @ bcd38 <__cxa_atexit@plt+0xb0860> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #233 @ 0xe9 │ │ │ │ - add r8, r2, #256 @ 0x100 │ │ │ │ - mov sl, r3 │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - ldr r7, [pc, #24] @ bcd3c <__cxa_atexit@plt+0xb0864> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b b83e0 <__cxa_atexit@plt+0xabf08> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq b8414 <__cxa_atexit@plt+0xabf3c> │ │ │ │ + ldr r7, [pc, #20] @ b8484 <__cxa_atexit@plt+0xabfac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - bicseq r9, pc, r8, lsr pc @ │ │ │ │ - strdeq r9, [r8, #108] @ 0x6c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc bcd78 <__cxa_atexit@plt+0xb08a0> │ │ │ │ - ldr r3, [pc, #40] @ bcd90 <__cxa_atexit@plt+0xb08b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + bicseq lr, pc, r0, asr #16 │ │ │ │ + biceq lr, r8, ip, lsl #18 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq b84dc <__cxa_atexit@plt+0xac004> │ │ │ │ + sub r2, r0, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne b84f0 <__cxa_atexit@plt+0xac018> │ │ │ │ + ldr r3, [pc, #68] @ b8508 <__cxa_atexit@plt+0xac030> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b84d4 <__cxa_atexit@plt+0xabffc> │ │ │ │ + b b851c <__cxa_atexit@plt+0xac044> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bcd94 <__cxa_atexit@plt+0xb08bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bic r2, r2, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r1, r2 │ │ │ │ + beq b84bc <__cxa_atexit@plt+0xabfe4> │ │ │ │ + ldr r7, [pc, #20] @ b850c <__cxa_atexit@plt+0xac034> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq sl, pc, r0, asr #6 │ │ │ │ - biceq r9, r8, r8, lsr #13 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrheq lr, [pc, #120] @ b858c <__cxa_atexit@plt+0xac0b4> │ │ │ │ + biceq lr, r8, r4, lsl #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bce20 <__cxa_atexit@plt+0xb0948> │ │ │ │ - ldr r2, [pc, #136] @ bce3c <__cxa_atexit@plt+0xb0964> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b858c <__cxa_atexit@plt+0xac0b4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne b85b4 <__cxa_atexit@plt+0xac0dc> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq b8638 <__cxa_atexit@plt+0xac160> │ │ │ │ + cmp r2, #4 │ │ │ │ + beq b8608 <__cxa_atexit@plt+0xac130> │ │ │ │ + cmp r2, #5 │ │ │ │ + bne b86a0 <__cxa_atexit@plt+0xac1c8> │ │ │ │ + ldr r2, [pc, #424] @ b870c <__cxa_atexit@plt+0xac234> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ bce40 <__cxa_atexit@plt+0xb0968> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq bce14 <__cxa_atexit@plt+0xb093c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc bce28 <__cxa_atexit@plt+0xb0950> │ │ │ │ - ldr r3, [pc, #88] @ bce44 <__cxa_atexit@plt+0xb096c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ bce48 <__cxa_atexit@plt+0xb0970> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + beq b86d8 <__cxa_atexit@plt+0xac200> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne b85d8 <__cxa_atexit@plt+0xac100> │ │ │ │ + b b86cc <__cxa_atexit@plt+0xac1f4> │ │ │ │ + ldr r2, [pc, #356] @ b86f8 <__cxa_atexit@plt+0xac220> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq b85f0 <__cxa_atexit@plt+0xac118> │ │ │ │ + cmp r3, #0 │ │ │ │ + beq b86d8 <__cxa_atexit@plt+0xac200> │ │ │ │ + b b85d8 <__cxa_atexit@plt+0xac100> │ │ │ │ + ldr r2, [pc, #304] @ b86ec <__cxa_atexit@plt+0xac214> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq b85fc <__cxa_atexit@plt+0xac124> │ │ │ │ + cmp r3, #0 │ │ │ │ + beq b86d8 <__cxa_atexit@plt+0xac200> │ │ │ │ + ldr r7, [pc, #272] @ b86f0 <__cxa_atexit@plt+0xac218> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #264] @ b86f4 <__cxa_atexit@plt+0xac21c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b dfb6d8 <__cxa_atexit@plt+0xdef200> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b dfb6d8 <__cxa_atexit@plt+0xdef200> │ │ │ │ + ldr r2, [pc, #248] @ b8708 <__cxa_atexit@plt+0xac230> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b86d8 <__cxa_atexit@plt+0xac200> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne b85d8 <__cxa_atexit@plt+0xac100> │ │ │ │ + b b86cc <__cxa_atexit@plt+0xac1f4> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #184] @ b8700 <__cxa_atexit@plt+0xac228> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq b86e0 <__cxa_atexit@plt+0xac208> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b85d8 <__cxa_atexit@plt+0xac100> │ │ │ │ + ldr r3, [pc, #136] @ b8704 <__cxa_atexit@plt+0xac22c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b86d8 <__cxa_atexit@plt+0xac200> │ │ │ │ + b b8830 <__cxa_atexit@plt+0xac358> │ │ │ │ + ldr r2, [pc, #84] @ b86fc <__cxa_atexit@plt+0xac224> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b86d8 <__cxa_atexit@plt+0xac200> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b85d8 <__cxa_atexit@plt+0xac100> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b dfb6d8 <__cxa_atexit@plt+0xdef200> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - ldrsbeq r9, [pc, #220] @ bcf24 <__cxa_atexit@plt+0xb0a4c> │ │ │ │ - ldrsheq r9, [pc, #220] @ bcf28 <__cxa_atexit@plt+0xb0a50> │ │ │ │ - bicseq r9, pc, r0, lsl #30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bce94 <__cxa_atexit@plt+0xb09bc> │ │ │ │ - ldr r2, [pc, #48] @ bcea0 <__cxa_atexit@plt+0xb09c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ bcea4 <__cxa_atexit@plt+0xb09cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r9, pc, r8, ror sp @ │ │ │ │ - bicseq r9, pc, ip, ror lr @ │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bcef8 <__cxa_atexit@plt+0xb0a20> │ │ │ │ - ldr r1, [pc, #64] @ bcf14 <__cxa_atexit@plt+0xb0a3c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ bcf18 <__cxa_atexit@plt+0xb0a40> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r8, r0, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r7, [pc, #28] @ bcf1c <__cxa_atexit@plt+0xb0a44> │ │ │ │ + andeq r0, r0, r8, ror r4 │ │ │ │ + strheq lr, [r8, #124] @ 0x7c │ │ │ │ + strheq lr, [r8, #112] @ 0x70 │ │ │ │ + andeq r0, r0, r8, asr r4 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + biceq lr, r8, r4, lsl #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne b8740 <__cxa_atexit@plt+0xac268> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b dfb6d8 <__cxa_atexit@plt+0xdef200> │ │ │ │ + ldr r7, [pc, #16] @ b8758 <__cxa_atexit@plt+0xac280> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b875c <__cxa_atexit@plt+0xac284> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - biceq r9, r8, ip, asr #10 │ │ │ │ - biceq r9, r8, ip, lsr #10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bcfb0 <__cxa_atexit@plt+0xb0ad8> │ │ │ │ - ldr lr, [pc, #124] @ bcfb8 <__cxa_atexit@plt+0xb0ae0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ - ldr lr, [pc, #104] @ bcfbc <__cxa_atexit@plt+0xb0ae4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq bcf98 <__cxa_atexit@plt+0xb0ac0> │ │ │ │ - ldr r7, [pc, #76] @ bcfc0 <__cxa_atexit@plt+0xb0ae8> │ │ │ │ + biceq lr, r8, r4, asr r6 │ │ │ │ + biceq lr, r8, r8, asr #12 │ │ │ │ + biceq lr, r8, r4, lsr r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne b8790 <__cxa_atexit@plt+0xac2b8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b dfb6d8 <__cxa_atexit@plt+0xdef200> │ │ │ │ + ldr r7, [pc, #16] @ b87a8 <__cxa_atexit@plt+0xac2d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bcfa8 <__cxa_atexit@plt+0xb0ad0> │ │ │ │ - b bd008 <__cxa_atexit@plt+0xb0b30> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b87ac <__cxa_atexit@plt+0xac2d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r9, pc, r8, asr #24 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ + biceq lr, r8, r4, lsl #12 │ │ │ │ + strdeq lr, [r8, #88] @ 0x58 │ │ │ │ + biceq lr, r8, r4, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ bcffc <__cxa_atexit@plt+0xb0b24> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b87fc <__cxa_atexit@plt+0xac324> │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r1, [pc, #60] @ b881c <__cxa_atexit@plt+0xac344> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq bcff4 <__cxa_atexit@plt+0xb0b1c> │ │ │ │ - b bd008 <__cxa_atexit@plt+0xb0b30> │ │ │ │ + beq b8814 <__cxa_atexit@plt+0xac33c> │ │ │ │ + b b8830 <__cxa_atexit@plt+0xac358> │ │ │ │ + ldr r7, [pc, #28] @ b8820 <__cxa_atexit@plt+0xac348> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #20] @ b8824 <__cxa_atexit@plt+0xac34c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x01c8e598 │ │ │ │ + biceq lr, r8, ip, lsl #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #160] @ bd0b8 <__cxa_atexit@plt+0xb0be0> │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #144] @ b88d4 <__cxa_atexit@plt+0xac3fc> │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd090 <__cxa_atexit@plt+0xb0bb8> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #120] @ bd0bc <__cxa_atexit@plt+0xb0be4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5] │ │ │ │ - stmda r5, {r7, sl} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq bd09c <__cxa_atexit@plt+0xb0bc4> │ │ │ │ - ldr r1, [pc, #92] @ bd0c0 <__cxa_atexit@plt+0xb0be8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r3] │ │ │ │ - str r1, [r2] │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq bd0ac <__cxa_atexit@plt+0xb0bd4> │ │ │ │ - ldr r2, [pc, #72] @ bd0c4 <__cxa_atexit@plt+0xb0bec> │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq b8890 <__cxa_atexit@plt+0xac3b8> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + cmp sl, r3 │ │ │ │ + bne b889c <__cxa_atexit@plt+0xac3c4> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ bd14c <__cxa_atexit@plt+0xb0c74> │ │ │ │ - add r2, pc, r2 │ │ │ │ + cmp r8, r2 │ │ │ │ + bne b88b0 <__cxa_atexit@plt+0xac3d8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq bd130 <__cxa_atexit@plt+0xb0c58> │ │ │ │ - ldr r2, [pc, #76] @ bd150 <__cxa_atexit@plt+0xb0c78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd140 <__cxa_atexit@plt+0xb0c68> │ │ │ │ - ldr r3, [pc, #56] @ bd154 <__cxa_atexit@plt+0xb0c7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b dfb6d8 <__cxa_atexit@plt+0xdef200> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #64] @ bd1ac <__cxa_atexit@plt+0xb0cd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd1a4 <__cxa_atexit@plt+0xb0ccc> │ │ │ │ - ldr r2, [pc, #36] @ bd1b0 <__cxa_atexit@plt+0xb0cd8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #52] @ b88d8 <__cxa_atexit@plt+0xac400> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r1, [pc, #36] @ b88dc <__cxa_atexit@plt+0xac404> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + b dfb4b0 <__cxa_atexit@plt+0xdeefd8> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + bicseq lr, pc, ip, lsl #8 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ bd1dc <__cxa_atexit@plt+0xb0d04> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ + cmp sl, r3 │ │ │ │ + bne b8918 <__cxa_atexit@plt+0xac440> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne b892c <__cxa_atexit@plt+0xac454> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b dfb6d8 <__cxa_atexit@plt+0xdef200> │ │ │ │ + ldr r7, [pc, #48] @ b8950 <__cxa_atexit@plt+0xac478> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #32] @ b8954 <__cxa_atexit@plt+0xac47c> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b dfb4b0 <__cxa_atexit@plt+0xdeefd8> │ │ │ │ + @ instruction: 0x01dfe390 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #132] @ bd278 <__cxa_atexit@plt+0xb0da0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b897c <__cxa_atexit@plt+0xac4a4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq bd254 <__cxa_atexit@plt+0xb0d7c> │ │ │ │ - ldr r7, [pc, #108] @ bd27c <__cxa_atexit@plt+0xb0da4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq bd260 <__cxa_atexit@plt+0xb0d88> │ │ │ │ - ldr r7, [pc, #88] @ bd280 <__cxa_atexit@plt+0xb0da8> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b dfb6d8 <__cxa_atexit@plt+0xdef200> │ │ │ │ + ldr r7, [pc, #12] @ b8990 <__cxa_atexit@plt+0xac4b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + bicseq lr, pc, ip, lsr #6 │ │ │ │ + biceq lr, r8, r0, lsl #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b89c4 <__cxa_atexit@plt+0xac4ec> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b dfb6d8 <__cxa_atexit@plt+0xdef200> │ │ │ │ + ldr r7, [pc, #16] @ b89dc <__cxa_atexit@plt+0xac504> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq bd26c <__cxa_atexit@plt+0xb0d94> │ │ │ │ - ldr r7, [pc, #72] @ bd284 <__cxa_atexit@plt+0xb0dac> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b89e0 <__cxa_atexit@plt+0xac508> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq lr, [r8, #48] @ 0x30 │ │ │ │ + biceq lr, r8, r4, asr #7 │ │ │ │ + strheq lr, [r8, #48] @ 0x30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b8a0c <__cxa_atexit@plt+0xac534> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b dfb6d8 <__cxa_atexit@plt+0xdef200> │ │ │ │ + ldr r7, [pc, #16] @ b8a24 <__cxa_atexit@plt+0xac54c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b8a28 <__cxa_atexit@plt+0xac550> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + biceq lr, r8, r8, lsl #7 │ │ │ │ + biceq lr, r8, ip, ror r3 │ │ │ │ + biceq lr, r8, r8, ror #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne b8a54 <__cxa_atexit@plt+0xac57c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b dfb6d8 <__cxa_atexit@plt+0xdef200> │ │ │ │ + ldr r7, [pc, #16] @ b8a6c <__cxa_atexit@plt+0xac594> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b8a70 <__cxa_atexit@plt+0xac598> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + biceq lr, r8, r0, asr #6 │ │ │ │ + biceq lr, r8, r4, lsr r3 │ │ │ │ + biceq lr, r8, ip, asr #6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b8ad4 <__cxa_atexit@plt+0xac5fc> │ │ │ │ + ldr r7, [pc, #96] @ b8af8 <__cxa_atexit@plt+0xac620> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b8ae4 <__cxa_atexit@plt+0xac60c> │ │ │ │ + ldr r7, [pc, #76] @ b8afc <__cxa_atexit@plt+0xac624> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b8ac8 <__cxa_atexit@plt+0xac5f0> │ │ │ │ + mov r7, r8 │ │ │ │ + b b83c8 <__cxa_atexit@plt+0xabef0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #88] @ bd2f4 <__cxa_atexit@plt+0xb0e1c> │ │ │ │ + ldr r7, [pc, #40] @ b8b04 <__cxa_atexit@plt+0xac62c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq bd2e0 <__cxa_atexit@plt+0xb0e08> │ │ │ │ - ldr r3, [pc, #64] @ bd2f8 <__cxa_atexit@plt+0xb0e20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd2ec <__cxa_atexit@plt+0xb0e14> │ │ │ │ - ldr r3, [pc, #44] @ bd2fc <__cxa_atexit@plt+0xb0e24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, #52] @ bd348 <__cxa_atexit@plt+0xb0e70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd340 <__cxa_atexit@plt+0xb0e68> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #28] @ bd34c <__cxa_atexit@plt+0xb0e74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ b8b00 <__cxa_atexit@plt+0xac628> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ bd378 <__cxa_atexit@plt+0xb0ea0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffff914 │ │ │ │ + biceq lr, r8, r0, ror #5 │ │ │ │ + strdeq lr, [r8, #40] @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ bd3f4 <__cxa_atexit@plt+0xb0f1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd3d4 <__cxa_atexit@plt+0xb0efc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc bd3e0 <__cxa_atexit@plt+0xb0f08> │ │ │ │ - ldr r2, [pc, #64] @ bd3f8 <__cxa_atexit@plt+0xb0f20> │ │ │ │ + ldr r2, [pc, #36] @ b8b3c <__cxa_atexit@plt+0xac664> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ + ldr r3, [pc, #32] @ b8b40 <__cxa_atexit@plt+0xac668> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r9, pc, r8, asr #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bd438 <__cxa_atexit@plt+0xb0f60> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ bd444 <__cxa_atexit@plt+0xb0f6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrsbeq r9, [pc, #136] @ bd4d4 <__cxa_atexit@plt+0xb0ffc> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bd494 <__cxa_atexit@plt+0xb0fbc> │ │ │ │ - ldr r2, [pc, #52] @ bd4a4 <__cxa_atexit@plt+0xb0fcc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffab4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bd538 <__cxa_atexit@plt+0xb1060> │ │ │ │ - ldr lr, [pc, #124] @ bd540 <__cxa_atexit@plt+0xb1068> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ - ldr lr, [pc, #104] @ bd544 <__cxa_atexit@plt+0xb106c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq bd520 <__cxa_atexit@plt+0xb1048> │ │ │ │ - ldr r7, [pc, #76] @ bd548 <__cxa_atexit@plt+0xb1070> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd530 <__cxa_atexit@plt+0xb1058> │ │ │ │ - b bd590 <__cxa_atexit@plt+0xb10b8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0x01dfe198 │ │ │ │ + bicseq lr, pc, r8, asr #1 │ │ │ │ + ldrdeq lr, [r8, #44] @ 0x2c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b8b8c <__cxa_atexit@plt+0xac6b4> │ │ │ │ + ldr r7, [pc, #52] @ b8b9c <__cxa_atexit@plt+0xac6c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b8b80 <__cxa_atexit@plt+0xac6a8> │ │ │ │ + mov r7, r8 │ │ │ │ + b b8bb0 <__cxa_atexit@plt+0xac6d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ b8ba0 <__cxa_atexit@plt+0xac6c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r9, pc, r0, asr #13 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strheq lr, [r8, #32] │ │ │ │ + biceq lr, r8, r0, lsl #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ bd584 <__cxa_atexit@plt+0xb10ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd57c <__cxa_atexit@plt+0xb10a4> │ │ │ │ - b bd590 <__cxa_atexit@plt+0xb10b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #160] @ bd640 <__cxa_atexit@plt+0xb1168> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq b8c2c <__cxa_atexit@plt+0xac754> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ b8c64 <__cxa_atexit@plt+0xac78c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd618 <__cxa_atexit@plt+0xb1140> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #120] @ bd644 <__cxa_atexit@plt+0xb116c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5] │ │ │ │ - stmda r5, {r7, sl} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq bd624 <__cxa_atexit@plt+0xb114c> │ │ │ │ - ldr r1, [pc, #92] @ bd648 <__cxa_atexit@plt+0xb1170> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r3] │ │ │ │ - str r1, [r2] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq b8c18 <__cxa_atexit@plt+0xac740> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq b8c3c <__cxa_atexit@plt+0xac764> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne b8c50 <__cxa_atexit@plt+0xac778> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #96] @ b8c68 <__cxa_atexit@plt+0xac790> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq bd634 <__cxa_atexit@plt+0xb115c> │ │ │ │ - ldr r2, [pc, #72] @ bd64c <__cxa_atexit@plt+0xb1174> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ + beq b8c24 <__cxa_atexit@plt+0xac74c> │ │ │ │ + b b8d04 <__cxa_atexit@plt+0xac82c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ bd6d4 <__cxa_atexit@plt+0xb11fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b b8bc8 <__cxa_atexit@plt+0xac6f0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq b8bfc <__cxa_atexit@plt+0xac724> │ │ │ │ + ldr r7, [pc, #20] @ b8c6c <__cxa_atexit@plt+0xac794> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + bicseq lr, pc, r8, asr r0 @ │ │ │ │ + strheq lr, [r8, #20] │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq bd6b8 <__cxa_atexit@plt+0xb11e0> │ │ │ │ - ldr r2, [pc, #76] @ bd6d8 <__cxa_atexit@plt+0xb1200> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd6c8 <__cxa_atexit@plt+0xb11f0> │ │ │ │ - ldr r3, [pc, #56] @ bd6dc <__cxa_atexit@plt+0xb1204> │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq b8cc4 <__cxa_atexit@plt+0xac7ec> │ │ │ │ + sub r2, r0, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne b8cd8 <__cxa_atexit@plt+0xac800> │ │ │ │ + ldr r3, [pc, #68] @ b8cf0 <__cxa_atexit@plt+0xac818> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b8cbc <__cxa_atexit@plt+0xac7e4> │ │ │ │ + b b8d04 <__cxa_atexit@plt+0xac82c> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r2, r2, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r1, r2 │ │ │ │ + beq b8ca4 <__cxa_atexit@plt+0xac7cc> │ │ │ │ + ldr r7, [pc, #20] @ b8cf4 <__cxa_atexit@plt+0xac81c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #64] @ bd734 <__cxa_atexit@plt+0xb125c> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrsbeq sp, [pc, #240] @ b8dec <__cxa_atexit@plt+0xac914> │ │ │ │ + biceq lr, r8, ip, lsr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq b8d98 <__cxa_atexit@plt+0xac8c0> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne b8de8 <__cxa_atexit@plt+0xac910> │ │ │ │ + bic r1, r3, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + sub r1, r1, #3 │ │ │ │ + cmp r1, #5 │ │ │ │ + bhi b8f88 <__cxa_atexit@plt+0xacab0> │ │ │ │ + add r0, pc, #4 │ │ │ │ + ldr r1, [r0, r1, lsl #2] │ │ │ │ + add pc, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + ldr r2, [pc, #656] @ b8ff8 <__cxa_atexit@plt+0xacb20> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq bd72c <__cxa_atexit@plt+0xb1254> │ │ │ │ - ldr r2, [pc, #36] @ bd738 <__cxa_atexit@plt+0xb1260> │ │ │ │ + beq b8fa4 <__cxa_atexit@plt+0xacacc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b8f70 <__cxa_atexit@plt+0xaca98> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 181c710 <__cxa_atexit@plt+0x1810238> │ │ │ │ + ldr r2, [pc, #584] @ b8fe8 <__cxa_atexit@plt+0xacb10> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ bd764 <__cxa_atexit@plt+0xb128c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #132] @ bd800 <__cxa_atexit@plt+0xb1328> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq bd7dc <__cxa_atexit@plt+0xb1304> │ │ │ │ - ldr r7, [pc, #108] @ bd804 <__cxa_atexit@plt+0xb132c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq bd7e8 <__cxa_atexit@plt+0xb1310> │ │ │ │ - ldr r7, [pc, #88] @ bd808 <__cxa_atexit@plt+0xb1330> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq b8fa4 <__cxa_atexit@plt+0xacacc> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b8f70 <__cxa_atexit@plt+0xaca98> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b8fcc <__cxa_atexit@plt+0xacaf4> │ │ │ │ + ldr r7, [pc, #540] @ b8fec <__cxa_atexit@plt+0xacb14> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq bd7f4 <__cxa_atexit@plt+0xb131c> │ │ │ │ - ldr r7, [pc, #72] @ bd80c <__cxa_atexit@plt+0xb1334> │ │ │ │ + beq b8e38 <__cxa_atexit@plt+0xac960> │ │ │ │ + mov r7, r8 │ │ │ │ + b b76ac <__cxa_atexit@plt+0xab1d4> │ │ │ │ + ldr r2, [pc, #496] @ b8fe0 <__cxa_atexit@plt+0xacb08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq b8fa4 <__cxa_atexit@plt+0xacacc> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne b8f70 <__cxa_atexit@plt+0xaca98> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b8fcc <__cxa_atexit@plt+0xacaf4> │ │ │ │ + ldr r7, [pc, #452] @ b8fe4 <__cxa_atexit@plt+0xacb0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq b8e38 <__cxa_atexit@plt+0xac960> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + b b76ac <__cxa_atexit@plt+0xab1d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #88] @ bd87c <__cxa_atexit@plt+0xb13a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq bd868 <__cxa_atexit@plt+0xb1390> │ │ │ │ - ldr r3, [pc, #64] @ bd880 <__cxa_atexit@plt+0xb13a8> │ │ │ │ + ldr r2, [pc, #448] @ b900c <__cxa_atexit@plt+0xacb34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #1] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b8fa4 <__cxa_atexit@plt+0xacacc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #7 │ │ │ │ + bne b8f70 <__cxa_atexit@plt+0xaca98> │ │ │ │ + ldr r3, [pc, #408] @ b9010 <__cxa_atexit@plt+0xacb38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ + b b8f60 <__cxa_atexit@plt+0xaca88> │ │ │ │ + ldr r2, [pc, #380] @ b9000 <__cxa_atexit@plt+0xacb28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq bd874 <__cxa_atexit@plt+0xb139c> │ │ │ │ - ldr r3, [pc, #44] @ bd884 <__cxa_atexit@plt+0xb13ac> │ │ │ │ + beq b8fa4 <__cxa_atexit@plt+0xacacc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne b8f70 <__cxa_atexit@plt+0xaca98> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r3, [pc, #328] @ b9004 <__cxa_atexit@plt+0xacb2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b8fac <__cxa_atexit@plt+0xacad4> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r7, #6 │ │ │ │ + bne b8fb8 <__cxa_atexit@plt+0xacae0> │ │ │ │ + ldr r7, [pc, #288] @ b9008 <__cxa_atexit@plt+0xacb30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, #52] @ bd8d0 <__cxa_atexit@plt+0xb13f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ + ldr r2, [pc, #256] @ b8ffc <__cxa_atexit@plt+0xacb24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq bd8c8 <__cxa_atexit@plt+0xb13f0> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #28] @ bd8d4 <__cxa_atexit@plt+0xb13fc> │ │ │ │ + beq b8fa4 <__cxa_atexit@plt+0xacacc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne b8f70 <__cxa_atexit@plt+0xaca98> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1b34ec4 <__cxa_atexit@plt+0x1b289ec> │ │ │ │ + ldr r2, [pc, #224] @ b9014 <__cxa_atexit@plt+0xacb3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #1] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b8fa4 <__cxa_atexit@plt+0xacacc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #8 │ │ │ │ + bne b8f70 <__cxa_atexit@plt+0xaca98> │ │ │ │ + ldr r3, [pc, #184] @ b9018 <__cxa_atexit@plt+0xacb40> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1b35fac <__cxa_atexit@plt+0x1b29ad4> │ │ │ │ + ldr r7, [pc, #164] @ b901c <__cxa_atexit@plt+0xacb44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #156] @ b9020 <__cxa_atexit@plt+0xacb48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ bd900 <__cxa_atexit@plt+0xb1428> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ bd97c <__cxa_atexit@plt+0xb14a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ + ldr r2, [pc, #100] @ b8ff4 <__cxa_atexit@plt+0xacb1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq bd95c <__cxa_atexit@plt+0xb1484> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc bd968 <__cxa_atexit@plt+0xb1490> │ │ │ │ - ldr r2, [pc, #64] @ bd980 <__cxa_atexit@plt+0xb14a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + beq b8fa4 <__cxa_atexit@plt+0xacacc> │ │ │ │ + b b9234 <__cxa_atexit@plt+0xacd5c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r9, pc, r0, asr #7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bd9c0 <__cxa_atexit@plt+0xb14e8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ bd9cc <__cxa_atexit@plt+0xb14f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r9, pc, r0, asr r3 @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bda1c <__cxa_atexit@plt+0xb1544> │ │ │ │ - ldr r2, [pc, #52] @ bda2c <__cxa_atexit@plt+0xb1554> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffab4 │ │ │ │ - biceq r8, r8, r4, lsr r7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi bdae4 <__cxa_atexit@plt+0xb160c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc bdaec <__cxa_atexit@plt+0xb1614> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r9, [r7, #19] │ │ │ │ - ldr lr, [r7, #23] │ │ │ │ - ldr r1, [pc, #116] @ bdb00 <__cxa_atexit@plt+0xb1628> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r3, r6, #27 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - sub fp, r6, #9 │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - ldr r1, [pc, #88] @ bdb04 <__cxa_atexit@plt+0xb162c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str sl, [r2, #24] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str r8, [r2, #32] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r5, [pc, #56] @ bdb08 <__cxa_atexit@plt+0xb1630> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #73 @ 0x49 │ │ │ │ - mov r5, ip │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldm sp, {sl, fp} │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - mov r6, r2 │ │ │ │ - b bdaf4 <__cxa_atexit@plt+0xb161c> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9c4 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - bicseq r9, pc, r4, ror r1 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bdb3c <__cxa_atexit@plt+0xb1664> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ bdb44 <__cxa_atexit@plt+0xb166c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bf50 <__cxa_atexit@plt+0x25fa78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #100] @ b9024 <__cxa_atexit@plt+0xacb4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #96] @ b9028 <__cxa_atexit@plt+0xacb50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, pc, ip, rrx │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bdb90 <__cxa_atexit@plt+0xb16b8> │ │ │ │ - ldr r1, [pc, #48] @ bdba0 <__cxa_atexit@plt+0xb16c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r7, [pc, #28] @ b8ff0 <__cxa_atexit@plt+0xacb18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - biceq r8, r8, r0, asr #11 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bdc48 <__cxa_atexit@plt+0xb1770> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc bdc54 <__cxa_atexit@plt+0xb177c> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r0, r9, sl} │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr lr, [r7, #19] │ │ │ │ - stm sp, {r3, fp} │ │ │ │ - sub r3, r6, #35 @ 0x23 │ │ │ │ - sub ip, r6, #5 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str r8, [r2, #40] @ 0x28 │ │ │ │ - ldr fp, [pc, #100] @ bdc64 <__cxa_atexit@plt+0xb178c> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - add r8, r2, #12 │ │ │ │ - stm r8, {r0, r9, sl} │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - ldr r0, [pc, #72] @ bdc68 <__cxa_atexit@plt+0xb1790> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #32] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r5, [pc, #52] @ bdc6c <__cxa_atexit@plt+0xb1794> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - add r8, r5, #256 @ 0x100 │ │ │ │ - ldm sp, {r5, fp} │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0, ror r5 │ │ │ │ + @ instruction: 0xffffe888 │ │ │ │ + andeq r0, r0, ip, lsr #10 │ │ │ │ + @ instruction: 0xffffe8d8 │ │ │ │ + biceq sp, r8, ip, lsr #26 │ │ │ │ + andeq r0, r0, r0, lsr #5 │ │ │ │ + andeq r0, r0, r8, ror r4 │ │ │ │ + muleq r0, r4, r2 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + bicseq sp, pc, r0, lsl #26 │ │ │ │ + andeq r0, r0, r8, asr #4 │ │ │ │ + biceq sp, r8, r4, asr #30 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + biceq sp, r8, ip, ror lr │ │ │ │ + biceq sp, r8, r4, lsl lr │ │ │ │ + biceq sp, r8, r8, lsl #28 │ │ │ │ + biceq sp, r8, ip, asr #27 │ │ │ │ + biceq sp, r8, r4, asr #27 │ │ │ │ + biceq sp, r8, r8, ror #27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #8 │ │ │ │ + bne b9068 <__cxa_atexit@plt+0xacb90> │ │ │ │ + ldr r3, [pc, #52] @ b9088 <__cxa_atexit@plt+0xacbb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1b35fac <__cxa_atexit@plt+0x1b29ad4> │ │ │ │ + ldr r7, [pc, #16] @ b9080 <__cxa_atexit@plt+0xacba8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b9084 <__cxa_atexit@plt+0xacbac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + biceq sp, r8, ip, lsl sp │ │ │ │ + biceq sp, r8, r0, lsl sp │ │ │ │ + biceq sp, r8, r8, lsl #27 │ │ │ │ + biceq sp, r8, r8, ror sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #7 │ │ │ │ + bne b90c8 <__cxa_atexit@plt+0xacbf0> │ │ │ │ + ldr r3, [pc, #52] @ b90e8 <__cxa_atexit@plt+0xacc10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1b35fac <__cxa_atexit@plt+0x1b29ad4> │ │ │ │ + ldr r7, [pc, #16] @ b90e0 <__cxa_atexit@plt+0xacc08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b90e4 <__cxa_atexit@plt+0xacc0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - bicseq r9, pc, ip │ │ │ │ - strdeq r8, [r8, #68] @ 0x44 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + strheq sp, [r8, #204] @ 0xcc │ │ │ │ + strheq sp, [r8, #192] @ 0xc0 │ │ │ │ + biceq sp, r8, r8, lsl #26 │ │ │ │ + @ instruction: 0x01c8dc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r1, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi bdcf0 <__cxa_atexit@plt+0xb1818> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc bdcf8 <__cxa_atexit@plt+0xb1820> │ │ │ │ - ldr lr, [pc, #108] @ bdd1c <__cxa_atexit@plt+0xb1844> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r5, {r0, r8} │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - sub r3, r6, #19 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r1, #4] │ │ │ │ - add lr, r1, #8 │ │ │ │ - stm lr, {r0, r9, ip} │ │ │ │ - str sl, [r1, #20] │ │ │ │ - str r8, [r1, #24] │ │ │ │ - ldr r5, [pc, #68] @ bdd20 <__cxa_atexit@plt+0xb1848> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #241 @ 0xf1 │ │ │ │ - add r8, r5, #256 @ 0x100 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, ip │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - mov r6, r1 │ │ │ │ - b bdd00 <__cxa_atexit@plt+0xb1828> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ bdd18 <__cxa_atexit@plt+0xb1840> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r3, [r7, #-2] │ │ │ │ + ldr r7, [pc, #36] @ b9130 <__cxa_atexit@plt+0xacc58> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ - bx r0 │ │ │ │ - biceq r8, r8, r8, lsr #14 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - bicseq r8, pc, r8, ror #30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bdd54 <__cxa_atexit@plt+0xb187c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ bdd5c <__cxa_atexit@plt+0xb1884> │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, #6 │ │ │ │ + mov r3, r7 │ │ │ │ + moveq r3, r5 │ │ │ │ + ldr r2, [pc, #16] @ b9134 <__cxa_atexit@plt+0xacc5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bf50 <__cxa_atexit@plt+0x25fa78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r3] │ │ │ │ + addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - bicseq r8, pc, r4, asr lr @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bdda4 <__cxa_atexit@plt+0xb18cc> │ │ │ │ - ldr r2, [pc, #44] @ bddb4 <__cxa_atexit@plt+0xb18dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + biceq sp, r8, r0, lsl #25 │ │ │ │ + bicseq sp, pc, r4, asr #21 │ │ │ │ + biceq sp, r8, ip, asr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne b9168 <__cxa_atexit@plt+0xacc90> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ b9180 <__cxa_atexit@plt+0xacca8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b9184 <__cxa_atexit@plt+0xaccac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bdde8 <__cxa_atexit@plt+0xb1910> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ bddf0 <__cxa_atexit@plt+0xb1918> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bf50 <__cxa_atexit@plt+0x25fa78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + biceq sp, r8, ip, lsl ip │ │ │ │ + biceq sp, r8, r0, lsl ip │ │ │ │ + strdeq sp, [r8, #188] @ 0xbc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne b91b8 <__cxa_atexit@plt+0xacce0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1b34ec4 <__cxa_atexit@plt+0x1b289ec> │ │ │ │ + ldr r7, [pc, #16] @ b91d0 <__cxa_atexit@plt+0xaccf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b91d4 <__cxa_atexit@plt+0xaccfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, pc, r0, asr #27 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bde3c <__cxa_atexit@plt+0xb1964> │ │ │ │ - ldr r1, [pc, #48] @ bde4c <__cxa_atexit@plt+0xb1974> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + biceq sp, r8, ip, asr #23 │ │ │ │ + biceq sp, r8, r0, asr #23 │ │ │ │ + biceq sp, r8, ip, lsl ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b9208 <__cxa_atexit@plt+0xacd30> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 181c710 <__cxa_atexit@plt+0x1810238> │ │ │ │ + ldr r7, [pc, #16] @ b9220 <__cxa_atexit@plt+0xacd48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ b9224 <__cxa_atexit@plt+0xacd4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldrdeq r8, [r8, #84] @ 0x54 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bdee4 <__cxa_atexit@plt+0xb1a0c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc bdeec <__cxa_atexit@plt+0xb1a14> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - stm sp, {r1, fp} │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {fp, ip, lr} │ │ │ │ - ldr r1, [pc, #96] @ bdf00 <__cxa_atexit@plt+0xb1a28> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r8, r6, #19 │ │ │ │ - sub r0, r6, #5 │ │ │ │ - stmib r2, {r1, sl, lr} │ │ │ │ - ldr r1, [pc, #80] @ bdf04 <__cxa_atexit@plt+0xb1a2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r2, #16 │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ - ldr r9, [pc, #68] @ bdf08 <__cxa_atexit@plt+0xb1a30> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str fp, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, #48] @ bdf0c <__cxa_atexit@plt+0xb1a34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldm sp, {sl, fp} │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - b bdef4 <__cxa_atexit@plt+0xb1a1c> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + biceq sp, r8, ip, ror fp │ │ │ │ + biceq sp, r8, r0, ror fp │ │ │ │ + strheq sp, [r8, #188] @ 0xbc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b927c <__cxa_atexit@plt+0xacda4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b92a0 <__cxa_atexit@plt+0xacdc8> │ │ │ │ + ldr r7, [pc, #80] @ b92b4 <__cxa_atexit@plt+0xacddc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq b9294 <__cxa_atexit@plt+0xacdbc> │ │ │ │ + mov r7, r8 │ │ │ │ + b b76ac <__cxa_atexit@plt+0xab1d4> │ │ │ │ + ldr r7, [pc, #56] @ b92bc <__cxa_atexit@plt+0xacde4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #48] @ b92c0 <__cxa_atexit@plt+0xacde8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - biceq r8, r8, r8, ror #10 │ │ │ │ - biceq r8, r8, r4, asr r5 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r1, r5, #8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi bdf80 <__cxa_atexit@plt+0xb1aa8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc bdf88 <__cxa_atexit@plt+0xb1ab0> │ │ │ │ - ldr r8, [pc, #96] @ bdfa8 <__cxa_atexit@plt+0xb1ad0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldm r5, {r0, lr} │ │ │ │ - sub ip, r6, #19 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - add r2, r2, #8 │ │ │ │ - stm r2, {r0, r3, r9, sl, lr} │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r8, [pc, #60] @ bdfac <__cxa_atexit@plt+0xb1ad4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #56] @ bdfb0 <__cxa_atexit@plt+0xb1ad8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - b bdf90 <__cxa_atexit@plt+0xb1ab8> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ bdfa4 <__cxa_atexit@plt+0xb1acc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ b92b8 <__cxa_atexit@plt+0xacde0> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r8, r8, r0, lsr #9 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - strheq r8, [r8, #64] @ 0x40 │ │ │ │ - biceq r8, r8, r4, lsr #9 │ │ │ │ - strheq r8, [r8, #16] │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bdff8 <__cxa_atexit@plt+0xb1b20> │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r2, [pc, #44] @ be014 <__cxa_atexit@plt+0xb1b3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #241 @ 0xf1 │ │ │ │ - add r8, r2, #256 @ 0x100 │ │ │ │ - mov sl, r3 │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - ldr r7, [pc, #24] @ be018 <__cxa_atexit@plt+0xb1b40> │ │ │ │ + @ instruction: 0xffffe444 │ │ │ │ + biceq sp, r8, r8, asr sl │ │ │ │ + biceq sp, r8, r8, lsl #22 │ │ │ │ + strdeq sp, [r8, #172] @ 0xac │ │ │ │ + biceq sp, r8, r0, lsr #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b9310 <__cxa_atexit@plt+0xace38> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b9334 <__cxa_atexit@plt+0xace5c> │ │ │ │ + ldr r7, [pc, #80] @ b9348 <__cxa_atexit@plt+0xace70> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq b9328 <__cxa_atexit@plt+0xace50> │ │ │ │ + mov r7, r8 │ │ │ │ + b b76ac <__cxa_atexit@plt+0xab1d4> │ │ │ │ + ldr r7, [pc, #56] @ b9350 <__cxa_atexit@plt+0xace78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #48] @ b9354 <__cxa_atexit@plt+0xace7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, pc, ip, asr ip @ │ │ │ │ - biceq r8, r8, r8, asr #8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc be054 <__cxa_atexit@plt+0xb1b7c> │ │ │ │ - ldr r3, [pc, #40] @ be06c <__cxa_atexit@plt+0xb1b94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ be070 <__cxa_atexit@plt+0xb1b98> │ │ │ │ + ldr r7, [pc, #16] @ b934c <__cxa_atexit@plt+0xace74> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r9, pc, r8, rrx │ │ │ │ - strdeq r8, [r8, #52] @ 0x34 │ │ │ │ + @ instruction: 0xffffe3b0 │ │ │ │ + biceq sp, r8, r4, asr #19 │ │ │ │ + biceq sp, r8, r4, ror sl │ │ │ │ + biceq sp, r8, r8, ror #20 │ │ │ │ + biceq sp, r8, ip, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi be0fc <__cxa_atexit@plt+0xb1c24> │ │ │ │ - ldr r2, [pc, #136] @ be118 <__cxa_atexit@plt+0xb1c40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ be11c <__cxa_atexit@plt+0xb1c44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq be0f0 <__cxa_atexit@plt+0xb1c18> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc be104 <__cxa_atexit@plt+0xb1c2c> │ │ │ │ - ldr r3, [pc, #88] @ be120 <__cxa_atexit@plt+0xb1c48> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ be124 <__cxa_atexit@plt+0xb1c4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne b93a4 <__cxa_atexit@plt+0xacecc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b93c8 <__cxa_atexit@plt+0xacef0> │ │ │ │ + ldr r7, [pc, #80] @ b93dc <__cxa_atexit@plt+0xacf04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq b93bc <__cxa_atexit@plt+0xacee4> │ │ │ │ + mov r7, r8 │ │ │ │ + b b76ac <__cxa_atexit@plt+0xab1d4> │ │ │ │ + ldr r7, [pc, #56] @ b93e4 <__cxa_atexit@plt+0xacf0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #48] @ b93e8 <__cxa_atexit@plt+0xacf10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq r8, pc, r0, lsl #22 │ │ │ │ - bicseq r8, pc, r0, lsr #22 │ │ │ │ - bicseq r8, pc, r4, lsr #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc be170 <__cxa_atexit@plt+0xb1c98> │ │ │ │ - ldr r2, [pc, #48] @ be17c <__cxa_atexit@plt+0xb1ca4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ be180 <__cxa_atexit@plt+0xb1ca8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01df8a9c │ │ │ │ - bicseq r8, pc, r0, lsr #23 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc be1d4 <__cxa_atexit@plt+0xb1cfc> │ │ │ │ - ldr r1, [pc, #64] @ be1f0 <__cxa_atexit@plt+0xb1d18> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ be1f4 <__cxa_atexit@plt+0xb1d1c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r8, r0, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r7, [pc, #28] @ be1f8 <__cxa_atexit@plt+0xb1d20> │ │ │ │ + ldr r7, [pc, #16] @ b93e0 <__cxa_atexit@plt+0xacf08> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0x01c88298 │ │ │ │ - biceq r8, r8, r8, ror r2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffe31c │ │ │ │ + biceq sp, r8, r0, lsr r9 │ │ │ │ + biceq sp, r8, r0, ror #19 │ │ │ │ + ldrdeq sp, [r8, #148] @ 0x94 │ │ │ │ + biceq sp, r8, ip, asr #20 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc be234 <__cxa_atexit@plt+0xb1d5c> │ │ │ │ - ldr r3, [pc, #40] @ be24c <__cxa_atexit@plt+0xb1d74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b944c <__cxa_atexit@plt+0xacf74> │ │ │ │ + ldr r7, [pc, #96] @ b9470 <__cxa_atexit@plt+0xacf98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b945c <__cxa_atexit@plt+0xacf84> │ │ │ │ + ldr r7, [pc, #76] @ b9474 <__cxa_atexit@plt+0xacf9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b9440 <__cxa_atexit@plt+0xacf68> │ │ │ │ + mov r7, r8 │ │ │ │ + b b8bb0 <__cxa_atexit@plt+0xac6d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ be250 <__cxa_atexit@plt+0xb1d78> │ │ │ │ + ldr r7, [pc, #40] @ b947c <__cxa_atexit@plt+0xacfa4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - bicseq r8, pc, ip, lsl #29 │ │ │ │ - biceq r8, r8, r0, lsr r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi be2dc <__cxa_atexit@plt+0xb1e04> │ │ │ │ - ldr r2, [pc, #136] @ be2f8 <__cxa_atexit@plt+0xb1e20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ be2fc <__cxa_atexit@plt+0xb1e24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq be2d0 <__cxa_atexit@plt+0xb1df8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc be2e4 <__cxa_atexit@plt+0xb1e0c> │ │ │ │ - ldr r3, [pc, #88] @ be300 <__cxa_atexit@plt+0xb1e28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ be304 <__cxa_atexit@plt+0xb1e2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ b9478 <__cxa_atexit@plt+0xacfa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq r8, pc, r0, lsr #18 │ │ │ │ - bicseq r8, pc, r0, asr #18 │ │ │ │ - bicseq r8, pc, r4, asr #20 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffff784 │ │ │ │ + biceq sp, r8, r0, ror #19 │ │ │ │ + strdeq sp, [r8, #152] @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc be350 <__cxa_atexit@plt+0xb1e78> │ │ │ │ - ldr r2, [pc, #48] @ be35c <__cxa_atexit@plt+0xb1e84> │ │ │ │ + ldr r2, [pc, #36] @ b94b4 <__cxa_atexit@plt+0xacfdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r3, [pc, #32] @ b94b8 <__cxa_atexit@plt+0xacfe0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ be360 <__cxa_atexit@plt+0xb1e88> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrheq r8, [pc, #140] @ be3f0 <__cxa_atexit@plt+0xb1f18> │ │ │ │ - bicseq r8, pc, r0, asr #19 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + bicseq sp, pc, r0, lsr #16 │ │ │ │ + bicseq sp, pc, r0, asr r7 @ │ │ │ │ + ldrdeq sp, [r8, #132] @ 0x84 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc be3b4 <__cxa_atexit@plt+0xb1edc> │ │ │ │ - ldr r1, [pc, #64] @ be3d0 <__cxa_atexit@plt+0xb1ef8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ be3d4 <__cxa_atexit@plt+0xb1efc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r8, r0, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r7, [pc, #28] @ be3d8 <__cxa_atexit@plt+0xb1f00> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b9504 <__cxa_atexit@plt+0xad02c> │ │ │ │ + ldr r7, [pc, #52] @ b9514 <__cxa_atexit@plt+0xad03c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq b94f8 <__cxa_atexit@plt+0xad020> │ │ │ │ + mov r7, r9 │ │ │ │ + b b9528 <__cxa_atexit@plt+0xad050> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ b9518 <__cxa_atexit@plt+0xad040> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - ldrdeq r8, [r8, #4] │ │ │ │ - strheq r8, [r8, #4] │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq sp, r8, r8, asr r9 │ │ │ │ + biceq sp, r8, r8, ror r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi be46c <__cxa_atexit@plt+0xb1f94> │ │ │ │ - ldr lr, [pc, #124] @ be474 <__cxa_atexit@plt+0xb1f9c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ - ldr lr, [pc, #104] @ be478 <__cxa_atexit@plt+0xb1fa0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq be454 <__cxa_atexit@plt+0xb1f7c> │ │ │ │ - ldr r7, [pc, #76] @ be47c <__cxa_atexit@plt+0xb1fa4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq b95a4 <__cxa_atexit@plt+0xad0cc> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ b95dc <__cxa_atexit@plt+0xad104> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq b9590 <__cxa_atexit@plt+0xad0b8> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq b95b4 <__cxa_atexit@plt+0xad0dc> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne b95c8 <__cxa_atexit@plt+0xad0f0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + ldr r3, [pc, #96] @ b95e0 <__cxa_atexit@plt+0xad108> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq be464 <__cxa_atexit@plt+0xb1f8c> │ │ │ │ - b be4c4 <__cxa_atexit@plt+0xb1fec> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + beq b959c <__cxa_atexit@plt+0xad0c4> │ │ │ │ + b b9678 <__cxa_atexit@plt+0xad1a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b b9540 <__cxa_atexit@plt+0xad068> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq b9574 <__cxa_atexit@plt+0xad09c> │ │ │ │ + ldr r7, [pc, #20] @ b95e4 <__cxa_atexit@plt+0xad10c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r8, pc, ip, lsl #15 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ be4b8 <__cxa_atexit@plt+0xb1fe0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + bicseq sp, pc, r0, ror #13 │ │ │ │ + biceq sp, r8, ip, lsr #15 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #3 │ │ │ │ + beq b9638 <__cxa_atexit@plt+0xad160> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + bne b964c <__cxa_atexit@plt+0xad174> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #68] @ b9664 <__cxa_atexit@plt+0xad18c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq be4b0 <__cxa_atexit@plt+0xb1fd8> │ │ │ │ - b be4c4 <__cxa_atexit@plt+0xb1fec> │ │ │ │ + beq b9630 <__cxa_atexit@plt+0xad158> │ │ │ │ + b b9678 <__cxa_atexit@plt+0xad1a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #160] @ be574 <__cxa_atexit@plt+0xb209c> │ │ │ │ - add r1, pc, r1 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r2, r7 │ │ │ │ + beq b9614 <__cxa_atexit@plt+0xad13c> │ │ │ │ + ldr r7, [pc, #20] @ b9668 <__cxa_atexit@plt+0xad190> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #20]! │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + bicseq sp, pc, ip, asr r6 @ │ │ │ │ + biceq sp, r8, r8, lsr #14 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b96ec <__cxa_atexit@plt+0xad214> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne b971c <__cxa_atexit@plt+0xad244> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq b9780 <__cxa_atexit@plt+0xad2a8> │ │ │ │ + cmp r2, #4 │ │ │ │ + beq b974c <__cxa_atexit@plt+0xad274> │ │ │ │ + cmp r2, #5 │ │ │ │ + bne b97e8 <__cxa_atexit@plt+0xad310> │ │ │ │ + ldr r2, [pc, #440] @ b9878 <__cxa_atexit@plt+0xad3a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq be54c <__cxa_atexit@plt+0xb2074> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #120] @ be578 <__cxa_atexit@plt+0xb20a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5] │ │ │ │ - stmda r5, {r7, sl} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq be558 <__cxa_atexit@plt+0xb2080> │ │ │ │ - ldr r1, [pc, #92] @ be57c <__cxa_atexit@plt+0xb20a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r3] │ │ │ │ - str r1, [r2] │ │ │ │ + str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq be568 <__cxa_atexit@plt+0xb2090> │ │ │ │ - ldr r2, [pc, #72] @ be580 <__cxa_atexit@plt+0xb20a8> │ │ │ │ + beq b9838 <__cxa_atexit@plt+0xad360> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #5 │ │ │ │ + beq b9818 <__cxa_atexit@plt+0xad340> │ │ │ │ + b b9840 <__cxa_atexit@plt+0xad368> │ │ │ │ + ldr r2, [pc, #364] @ b9860 <__cxa_atexit@plt+0xad388> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ be608 <__cxa_atexit@plt+0xb2130> │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq b9838 <__cxa_atexit@plt+0xad360> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b9840 <__cxa_atexit@plt+0xad368> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + b b9820 <__cxa_atexit@plt+0xad348> │ │ │ │ + ldr r2, [pc, #308] @ b9858 <__cxa_atexit@plt+0xad380> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq be5ec <__cxa_atexit@plt+0xb2114> │ │ │ │ - ldr r2, [pc, #76] @ be60c <__cxa_atexit@plt+0xb2134> │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq b9838 <__cxa_atexit@plt+0xad360> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne b9840 <__cxa_atexit@plt+0xad368> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + b b9820 <__cxa_atexit@plt+0xad348> │ │ │ │ + ldr r2, [pc, #288] @ b9874 <__cxa_atexit@plt+0xad39c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b9838 <__cxa_atexit@plt+0xad360> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #4 │ │ │ │ + beq b9818 <__cxa_atexit@plt+0xad340> │ │ │ │ + b b9840 <__cxa_atexit@plt+0xad368> │ │ │ │ + ldr r1, [pc, #224] @ b9868 <__cxa_atexit@plt+0xad390> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq be5fc <__cxa_atexit@plt+0xb2124> │ │ │ │ - ldr r3, [pc, #56] @ be610 <__cxa_atexit@plt+0xb2138> │ │ │ │ + beq b9838 <__cxa_atexit@plt+0xad360> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b9840 <__cxa_atexit@plt+0xad368> │ │ │ │ + ldr r3, [pc, #172] @ b986c <__cxa_atexit@plt+0xad394> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #64] @ be668 <__cxa_atexit@plt+0xb2190> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r3, [pc, #144] @ b9870 <__cxa_atexit@plt+0xad398> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ + ldr r2, [pc, #116] @ b9864 <__cxa_atexit@plt+0xad38c> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ + str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq be660 <__cxa_atexit@plt+0xb2188> │ │ │ │ - ldr r2, [pc, #36] @ be66c <__cxa_atexit@plt+0xb2194> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + beq b9838 <__cxa_atexit@plt+0xad360> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b9840 <__cxa_atexit@plt+0xad368> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [pc, #52] @ b985c <__cxa_atexit@plt+0xad384> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ + b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ be698 <__cxa_atexit@plt+0xb21c0> │ │ │ │ + ldr r7, [pc, #52] @ b987c <__cxa_atexit@plt+0xad3a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #44] @ b9880 <__cxa_atexit@plt+0xad3a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #7 │ │ │ │ + bicseq sp, pc, ip, lsl r7 @ │ │ │ │ + andeq r0, r0, r0, lsl #7 │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + bicseq sp, pc, r4, ror #14 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + biceq sp, r8, r4, asr r5 │ │ │ │ + biceq sp, r8, r8, asr #10 │ │ │ │ + biceq sp, r8, r0, lsl r5 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne b98c4 <__cxa_atexit@plt+0xad3ec> │ │ │ │ + ldr r3, [pc, #56] @ b98e4 <__cxa_atexit@plt+0xad40c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ + ldr r7, [pc, #16] @ b98dc <__cxa_atexit@plt+0xad404> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #8] @ b98e0 <__cxa_atexit@plt+0xad408> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq sp, [r8, #64] @ 0x40 │ │ │ │ + biceq sp, r8, r4, asr #9 │ │ │ │ + @ instruction: 0x01dfd698 │ │ │ │ + biceq sp, r8, ip, lsr #9 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne b9928 <__cxa_atexit@plt+0xad450> │ │ │ │ + ldr r3, [pc, #56] @ b9948 <__cxa_atexit@plt+0xad470> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ + ldr r7, [pc, #16] @ b9940 <__cxa_atexit@plt+0xad468> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #8] @ b9944 <__cxa_atexit@plt+0xad46c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + biceq sp, r8, ip, ror #8 │ │ │ │ + biceq sp, r8, r0, ror #8 │ │ │ │ + bicseq sp, pc, r4, lsr r6 @ │ │ │ │ + biceq sp, r8, r8, asr #8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b999c <__cxa_atexit@plt+0xad4c4> │ │ │ │ + ldr r3, [pc, #72] @ b99bc <__cxa_atexit@plt+0xad4e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + stmda r5, {r0, r2, r3} │ │ │ │ + ldr r3, [pc, #44] @ b99c0 <__cxa_atexit@plt+0xad4e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ + ldr r7, [pc, #16] @ b99b4 <__cxa_atexit@plt+0xad4dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #8] @ b99b8 <__cxa_atexit@plt+0xad4e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + strdeq sp, [r8, #56] @ 0x38 │ │ │ │ + biceq sp, r8, ip, ror #7 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrheq sp, [pc, #80] @ b9a18 <__cxa_atexit@plt+0xad540> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #132] @ be734 <__cxa_atexit@plt+0xb225c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b99ec <__cxa_atexit@plt+0xad514> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #32] @ b9a04 <__cxa_atexit@plt+0xad52c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ + ldr r7, [pc, #12] @ b9a00 <__cxa_atexit@plt+0xad528> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldrheq sp, [pc, #44] @ b9a34 <__cxa_atexit@plt+0xad55c> │ │ │ │ + bicseq sp, pc, r0, ror #10 │ │ │ │ + biceq sp, r8, ip, lsl #7 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b9a48 <__cxa_atexit@plt+0xad570> │ │ │ │ + ldr r3, [pc, #56] @ b9a68 <__cxa_atexit@plt+0xad590> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ + ldr r7, [pc, #16] @ b9a60 <__cxa_atexit@plt+0xad588> │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq be710 <__cxa_atexit@plt+0xb2238> │ │ │ │ - ldr r7, [pc, #108] @ be738 <__cxa_atexit@plt+0xb2260> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #8] @ b9a64 <__cxa_atexit@plt+0xad58c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + biceq sp, r8, ip, asr #6 │ │ │ │ + biceq sp, r8, r0, asr #6 │ │ │ │ + bicseq sp, pc, r4, lsl r5 @ │ │ │ │ + biceq sp, r8, r8, lsr #6 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b9aa4 <__cxa_atexit@plt+0xad5cc> │ │ │ │ + ldr r3, [pc, #56] @ b9ac4 <__cxa_atexit@plt+0xad5ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ + ldr r7, [pc, #16] @ b9abc <__cxa_atexit@plt+0xad5e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq be71c <__cxa_atexit@plt+0xb2244> │ │ │ │ - ldr r7, [pc, #88] @ be73c <__cxa_atexit@plt+0xb2264> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #8] @ b9ac0 <__cxa_atexit@plt+0xad5e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + strdeq sp, [r8, #32] │ │ │ │ + biceq sp, r8, r4, ror #5 │ │ │ │ + ldrheq sp, [pc, #72] @ b9b14 <__cxa_atexit@plt+0xad63c> │ │ │ │ + biceq sp, r8, ip, asr #5 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne b9b00 <__cxa_atexit@plt+0xad628> │ │ │ │ + ldr r3, [pc, #56] @ b9b20 <__cxa_atexit@plt+0xad648> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ + ldr r7, [pc, #16] @ b9b18 <__cxa_atexit@plt+0xad640> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq be728 <__cxa_atexit@plt+0xb2250> │ │ │ │ - ldr r7, [pc, #72] @ be740 <__cxa_atexit@plt+0xb2268> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [pc, #8] @ b9b1c <__cxa_atexit@plt+0xad644> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01c8d294 │ │ │ │ + biceq sp, r8, r8, lsl #5 │ │ │ │ + bicseq sp, pc, ip, asr r4 @ │ │ │ │ + biceq sp, r8, r4, lsr r3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9b84 <__cxa_atexit@plt+0xad6ac> │ │ │ │ + ldr r7, [pc, #96] @ b9ba8 <__cxa_atexit@plt+0xad6d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b9b94 <__cxa_atexit@plt+0xad6bc> │ │ │ │ + ldr r7, [pc, #76] @ b9bac <__cxa_atexit@plt+0xad6d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq b9b78 <__cxa_atexit@plt+0xad6a0> │ │ │ │ + mov r7, r9 │ │ │ │ + b b9528 <__cxa_atexit@plt+0xad050> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #88] @ be7b0 <__cxa_atexit@plt+0xb22d8> │ │ │ │ + ldr r7, [pc, #40] @ b9bb4 <__cxa_atexit@plt+0xad6dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq be79c <__cxa_atexit@plt+0xb22c4> │ │ │ │ - ldr r3, [pc, #64] @ be7b4 <__cxa_atexit@plt+0xb22dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq be7a8 <__cxa_atexit@plt+0xb22d0> │ │ │ │ - ldr r3, [pc, #44] @ be7b8 <__cxa_atexit@plt+0xb22e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, #52] @ be804 <__cxa_atexit@plt+0xb232c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq be7fc <__cxa_atexit@plt+0xb2324> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #28] @ be808 <__cxa_atexit@plt+0xb2330> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ b9bb0 <__cxa_atexit@plt+0xad6d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ be834 <__cxa_atexit@plt+0xb235c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffff9c4 │ │ │ │ + biceq sp, r8, r8, asr #5 │ │ │ │ + biceq sp, r8, r0, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ be8b0 <__cxa_atexit@plt+0xb23d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq be890 <__cxa_atexit@plt+0xb23b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc be89c <__cxa_atexit@plt+0xb23c4> │ │ │ │ - ldr r2, [pc, #64] @ be8b4 <__cxa_atexit@plt+0xb23dc> │ │ │ │ + ldr r2, [pc, #36] @ b9bec <__cxa_atexit@plt+0xad714> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ + ldr r3, [pc, #32] @ b9bf0 <__cxa_atexit@plt+0xad718> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + bicseq sp, pc, r8, ror #1 │ │ │ │ + bicseq sp, pc, r8, lsl r0 @ │ │ │ │ + biceq sp, r8, ip, ror #4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9c60 <__cxa_atexit@plt+0xad788> │ │ │ │ + ldr r7, [pc, #96] @ b9c84 <__cxa_atexit@plt+0xad7ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b9c70 <__cxa_atexit@plt+0xad798> │ │ │ │ + ldr r7, [pc, #76] @ b9c88 <__cxa_atexit@plt+0xad7b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq b9c54 <__cxa_atexit@plt+0xad77c> │ │ │ │ + mov r7, r9 │ │ │ │ + b b9528 <__cxa_atexit@plt+0xad050> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r8, pc, ip, lsl #9 │ │ │ │ + ldr r7, [pc, #40] @ b9c90 <__cxa_atexit@plt+0xad7b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ b9c8c <__cxa_atexit@plt+0xad7b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0xfffff8e8 │ │ │ │ + biceq sp, r8, ip, ror #3 │ │ │ │ + biceq sp, r8, r4, lsl #4 │ │ │ │ + biceq sp, r8, r4, asr #3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc be8f4 <__cxa_atexit@plt+0xb241c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ be900 <__cxa_atexit@plt+0xb2428> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b9ce8 <__cxa_atexit@plt+0xad810> │ │ │ │ + ldr r7, [pc, #52] @ b9cf8 <__cxa_atexit@plt+0xad820> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq b9cdc <__cxa_atexit@plt+0xad804> │ │ │ │ + mov r7, r9 │ │ │ │ + b b9528 <__cxa_atexit@plt+0xad050> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ b9cfc <__cxa_atexit@plt+0xad824> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff860 │ │ │ │ + biceq sp, r8, r4, ror r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b9d60 <__cxa_atexit@plt+0xad888> │ │ │ │ + ldr r3, [pc, #80] @ b9d78 <__cxa_atexit@plt+0xad8a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #76] @ b9d7c <__cxa_atexit@plt+0xad8a4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #72] @ b9d80 <__cxa_atexit@plt+0xad8a8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #22 │ │ │ │ + sub r2, r6, #14 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #28] @ b9d84 <__cxa_atexit@plt+0xad8ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r8, pc, ip, lsl r4 @ │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + bicseq sp, pc, ip, asr r2 @ │ │ │ │ + biceq sp, r8, ip, lsl #2 │ │ │ │ + biceq sp, r8, r0, ror #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc be950 <__cxa_atexit@plt+0xb2478> │ │ │ │ - ldr r2, [pc, #52] @ be960 <__cxa_atexit@plt+0xb2488> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9db8 <__cxa_atexit@plt+0xad8e0> │ │ │ │ + ldr r5, [pc, #28] @ b9dc8 <__cxa_atexit@plt+0xad8f0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1b3401c <__cxa_atexit@plt+0x1b27b44> │ │ │ │ + ldr r7, [pc, #12] @ b9dcc <__cxa_atexit@plt+0xad8f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq sp, r8, r4, asr #1 │ │ │ │ + @ instruction: 0x01c8d09c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b9e38 <__cxa_atexit@plt+0xad960> │ │ │ │ + ldr r3, [pc, #80] @ b9e50 <__cxa_atexit@plt+0xad978> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #76] @ b9e54 <__cxa_atexit@plt+0xad97c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #72] @ b9e58 <__cxa_atexit@plt+0xad980> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #22 │ │ │ │ + sub r2, r6, #14 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ b9e5c <__cxa_atexit@plt+0xad984> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffab4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + bicseq sp, pc, r4, lsl #3 │ │ │ │ + biceq sp, r8, r4, lsr r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi be9f4 <__cxa_atexit@plt+0xb251c> │ │ │ │ - ldr lr, [pc, #124] @ be9fc <__cxa_atexit@plt+0xb2524> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ - ldr lr, [pc, #104] @ bea00 <__cxa_atexit@plt+0xb2528> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq be9dc <__cxa_atexit@plt+0xb2504> │ │ │ │ - ldr r7, [pc, #76] @ bea04 <__cxa_atexit@plt+0xb252c> │ │ │ │ + bhi b9ec8 <__cxa_atexit@plt+0xad9f0> │ │ │ │ + ldr r7, [pc, #96] @ b9eec <__cxa_atexit@plt+0xada14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b9ed8 <__cxa_atexit@plt+0xada00> │ │ │ │ + ldr r7, [pc, #76] @ b9ef0 <__cxa_atexit@plt+0xada18> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq be9ec <__cxa_atexit@plt+0xb2514> │ │ │ │ - b bea4c <__cxa_atexit@plt+0xb2574> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq b9ebc <__cxa_atexit@plt+0xad9e4> │ │ │ │ + mov r7, r9 │ │ │ │ + b adad0 <__cxa_atexit@plt+0xa15f8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r8, pc, r4, lsl #4 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ bea40 <__cxa_atexit@plt+0xb2568> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bea38 <__cxa_atexit@plt+0xb2560> │ │ │ │ - b bea4c <__cxa_atexit@plt+0xb2574> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #40] @ b9ef8 <__cxa_atexit@plt+0xada20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #160] @ beafc <__cxa_atexit@plt+0xb2624> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bead4 <__cxa_atexit@plt+0xb25fc> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #120] @ beb00 <__cxa_atexit@plt+0xb2628> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5] │ │ │ │ - stmda r5, {r7, sl} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq beae0 <__cxa_atexit@plt+0xb2608> │ │ │ │ - ldr r1, [pc, #92] @ beb04 <__cxa_atexit@plt+0xb262c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r3] │ │ │ │ - str r1, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq beaf0 <__cxa_atexit@plt+0xb2618> │ │ │ │ - ldr r2, [pc, #72] @ beb08 <__cxa_atexit@plt+0xb2630> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ b9ef4 <__cxa_atexit@plt+0xada1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffff4620 │ │ │ │ + @ instruction: 0xffff3c28 │ │ │ │ + ldrdeq ip, [r8, #132] @ 0x84 │ │ │ │ + strdeq ip, [r8, #136] @ 0x88 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9f64 <__cxa_atexit@plt+0xada8c> │ │ │ │ + ldr r7, [pc, #96] @ b9f88 <__cxa_atexit@plt+0xadab0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b9f74 <__cxa_atexit@plt+0xada9c> │ │ │ │ + ldr r7, [pc, #76] @ b9f8c <__cxa_atexit@plt+0xadab4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq b9f58 <__cxa_atexit@plt+0xada80> │ │ │ │ + mov r7, r9 │ │ │ │ + b adad0 <__cxa_atexit@plt+0xa15f8> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #40] @ b9f94 <__cxa_atexit@plt+0xadabc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ beb90 <__cxa_atexit@plt+0xb26b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #20] @ b9f90 <__cxa_atexit@plt+0xadab8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff43f0 │ │ │ │ + @ instruction: 0xffff3b8c │ │ │ │ + biceq ip, r8, r8, lsr r8 │ │ │ │ + biceq ip, r8, r4, asr r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9ffc <__cxa_atexit@plt+0xadb24> │ │ │ │ + ldr r7, [pc, #96] @ ba020 <__cxa_atexit@plt+0xadb48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ba00c <__cxa_atexit@plt+0xadb34> │ │ │ │ + ldr r7, [pc, #76] @ ba024 <__cxa_atexit@plt+0xadb4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq beb74 <__cxa_atexit@plt+0xb269c> │ │ │ │ - ldr r2, [pc, #76] @ beb94 <__cxa_atexit@plt+0xb26bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq beb84 <__cxa_atexit@plt+0xb26ac> │ │ │ │ - ldr r3, [pc, #56] @ beb98 <__cxa_atexit@plt+0xb26c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ + beq b9ff0 <__cxa_atexit@plt+0xadb18> │ │ │ │ + mov r7, r9 │ │ │ │ + b adad0 <__cxa_atexit@plt+0xa15f8> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #40] @ ba02c <__cxa_atexit@plt+0xadb54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #64] @ bebf0 <__cxa_atexit@plt+0xb2718> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bebe8 <__cxa_atexit@plt+0xb2710> │ │ │ │ - ldr r2, [pc, #36] @ bebf4 <__cxa_atexit@plt+0xb271c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + ldr r7, [pc, #20] @ ba028 <__cxa_atexit@plt+0xadb50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ bec20 <__cxa_atexit@plt+0xb2748> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #132] @ becbc <__cxa_atexit@plt+0xb27e4> │ │ │ │ + @ instruction: 0xffff41c0 │ │ │ │ + @ instruction: 0xffff3af4 │ │ │ │ + biceq ip, r8, r0, lsr #15 │ │ │ │ + strheq ip, [r8, #116] @ 0x74 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba098 <__cxa_atexit@plt+0xadbc0> │ │ │ │ + ldr r7, [pc, #96] @ ba0bc <__cxa_atexit@plt+0xadbe4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ba0a8 <__cxa_atexit@plt+0xadbd0> │ │ │ │ + ldr r7, [pc, #76] @ ba0c0 <__cxa_atexit@plt+0xadbe8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq bec98 <__cxa_atexit@plt+0xb27c0> │ │ │ │ - ldr r7, [pc, #108] @ becc0 <__cxa_atexit@plt+0xb27e8> │ │ │ │ + beq ba08c <__cxa_atexit@plt+0xadbb4> │ │ │ │ + mov r7, r9 │ │ │ │ + b adad0 <__cxa_atexit@plt+0xa15f8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ ba0c8 <__cxa_atexit@plt+0xadbf0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq beca4 <__cxa_atexit@plt+0xb27cc> │ │ │ │ - ldr r7, [pc, #88] @ becc4 <__cxa_atexit@plt+0xb27ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ ba0c4 <__cxa_atexit@plt+0xadbec> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq becb0 <__cxa_atexit@plt+0xb27d8> │ │ │ │ - ldr r7, [pc, #72] @ becc8 <__cxa_atexit@plt+0xb27f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff41f0 │ │ │ │ + @ instruction: 0xffff3a58 │ │ │ │ + biceq ip, r8, r4, lsl #14 │ │ │ │ + biceq ip, r8, ip, lsl r7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba134 <__cxa_atexit@plt+0xadc5c> │ │ │ │ + ldr r7, [pc, #96] @ ba158 <__cxa_atexit@plt+0xadc80> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ba144 <__cxa_atexit@plt+0xadc6c> │ │ │ │ + ldr r7, [pc, #76] @ ba15c <__cxa_atexit@plt+0xadc84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ba128 <__cxa_atexit@plt+0xadc50> │ │ │ │ + mov r7, r9 │ │ │ │ + b adad0 <__cxa_atexit@plt+0xa15f8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #88] @ bed38 <__cxa_atexit@plt+0xb2860> │ │ │ │ + ldr r7, [pc, #40] @ ba164 <__cxa_atexit@plt+0xadc8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq bed24 <__cxa_atexit@plt+0xb284c> │ │ │ │ - ldr r3, [pc, #64] @ bed3c <__cxa_atexit@plt+0xb2864> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bed30 <__cxa_atexit@plt+0xb2858> │ │ │ │ - ldr r3, [pc, #44] @ bed40 <__cxa_atexit@plt+0xb2868> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ ba160 <__cxa_atexit@plt+0xadc88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, #52] @ bed8c <__cxa_atexit@plt+0xb28b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bed84 <__cxa_atexit@plt+0xb28ac> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #28] @ bed90 <__cxa_atexit@plt+0xb28b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffff4088 │ │ │ │ + @ instruction: 0xffff39bc │ │ │ │ + biceq ip, r8, r8, ror #12 │ │ │ │ + biceq ip, r8, ip, ror r6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ba1c8 <__cxa_atexit@plt+0xadcf0> │ │ │ │ + ldr r7, [pc, #120] @ ba204 <__cxa_atexit@plt+0xadd2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ba1e8 <__cxa_atexit@plt+0xadd10> │ │ │ │ + ldr r7, [pc, #100] @ ba208 <__cxa_atexit@plt+0xadd30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ba1bc <__cxa_atexit@plt+0xadce4> │ │ │ │ + mov r7, r9 │ │ │ │ + b adad0 <__cxa_atexit@plt+0xa15f8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ bedbc <__cxa_atexit@plt+0xb28e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ bee38 <__cxa_atexit@plt+0xb2960> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bee18 <__cxa_atexit@plt+0xb2940> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc bee24 <__cxa_atexit@plt+0xb294c> │ │ │ │ - ldr r2, [pc, #64] @ bee3c <__cxa_atexit@plt+0xb2964> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #64] @ ba210 <__cxa_atexit@plt+0xadd38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r2, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ ba20c <__cxa_atexit@plt+0xadd34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq r7, pc, r4, lsl #30 │ │ │ │ + @ instruction: 0xffff4254 │ │ │ │ + @ instruction: 0xffff3928 │ │ │ │ + biceq ip, r8, r4, asr #11 │ │ │ │ + strdeq ip, [r8, #84] @ 0x54 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bee7c <__cxa_atexit@plt+0xb29a4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ bee88 <__cxa_atexit@plt+0xb29b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01df7e94 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc beed8 <__cxa_atexit@plt+0xb2a00> │ │ │ │ - ldr r2, [pc, #52] @ beee8 <__cxa_atexit@plt+0xb2a10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ba264 <__cxa_atexit@plt+0xadd8c> │ │ │ │ + ldr r7, [pc, #52] @ ba274 <__cxa_atexit@plt+0xadd9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ba258 <__cxa_atexit@plt+0xadd80> │ │ │ │ + mov r7, r9 │ │ │ │ + b adad0 <__cxa_atexit@plt+0xa15f8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffab4 │ │ │ │ - biceq r7, r8, r8, ror r2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi befa0 <__cxa_atexit@plt+0xb2ac8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc befa8 <__cxa_atexit@plt+0xb2ad0> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r9, [r7, #19] │ │ │ │ - ldr lr, [r7, #23] │ │ │ │ - ldr r1, [pc, #116] @ befbc <__cxa_atexit@plt+0xb2ae4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r3, r6, #27 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - sub fp, r6, #9 │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - ldr r1, [pc, #88] @ befc0 <__cxa_atexit@plt+0xb2ae8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str sl, [r2, #24] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str r8, [r2, #32] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r5, [pc, #56] @ befc4 <__cxa_atexit@plt+0xb2aec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #73 @ 0x49 │ │ │ │ - mov r5, ip │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldm sp, {sl, fp} │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - mov r6, r2 │ │ │ │ - b befb0 <__cxa_atexit@plt+0xb2ad8> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ ba278 <__cxa_atexit@plt+0xadda0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9c4 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - ldrheq r7, [pc, #200] @ bf094 <__cxa_atexit@plt+0xb2bbc> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi beff8 <__cxa_atexit@plt+0xb2b20> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ bf000 <__cxa_atexit@plt+0xb2b28> │ │ │ │ + @ instruction: 0xffff388c │ │ │ │ + biceq ip, r8, r8, asr #10 │ │ │ │ + biceq ip, r8, r0, lsl #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ba2c8 <__cxa_atexit@plt+0xaddf0> │ │ │ │ + ldr r2, [pc, #68] @ ba2e4 <__cxa_atexit@plt+0xade0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba2d4 <__cxa_atexit@plt+0xaddfc> │ │ │ │ + ldr r5, [pc, #48] @ ba2ec <__cxa_atexit@plt+0xade14> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 26bf50 <__cxa_atexit@plt+0x25fa78> │ │ │ │ + b 1b3401c <__cxa_atexit@plt+0x1b27b44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrheq r7, [pc, #176] @ bf0b8 <__cxa_atexit@plt+0xb2be0> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bf04c <__cxa_atexit@plt+0xb2b74> │ │ │ │ - ldr r1, [pc, #48] @ bf05c <__cxa_atexit@plt+0xb2b84> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - biceq r7, r8, r4, lsl #2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bf104 <__cxa_atexit@plt+0xb2c2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc bf110 <__cxa_atexit@plt+0xb2c38> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r0, r9, sl} │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr lr, [r7, #19] │ │ │ │ - stm sp, {r3, fp} │ │ │ │ - sub r3, r6, #35 @ 0x23 │ │ │ │ - sub ip, r6, #5 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str r8, [r2, #40] @ 0x28 │ │ │ │ - ldr fp, [pc, #100] @ bf120 <__cxa_atexit@plt+0xb2c48> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - add r8, r2, #12 │ │ │ │ - stm r8, {r0, r9, sl} │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - ldr r0, [pc, #72] @ bf124 <__cxa_atexit@plt+0xb2c4c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #32] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r5, [pc, #52] @ bf128 <__cxa_atexit@plt+0xb2c50> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - add r8, r5, #256 @ 0x100 │ │ │ │ - ldm sp, {r5, fp} │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - bicseq r7, pc, r0, asr fp @ │ │ │ │ - biceq r7, r8, r8, lsr r0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r1, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi bf1ac <__cxa_atexit@plt+0xb2cd4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc bf1b4 <__cxa_atexit@plt+0xb2cdc> │ │ │ │ - ldr lr, [pc, #108] @ bf1d8 <__cxa_atexit@plt+0xb2d00> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r5, {r0, r8} │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - sub r3, r6, #19 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r1, #4] │ │ │ │ - add lr, r1, #8 │ │ │ │ - stm lr, {r0, r9, ip} │ │ │ │ - str sl, [r1, #20] │ │ │ │ - str r8, [r1, #24] │ │ │ │ - ldr r5, [pc, #68] @ bf1dc <__cxa_atexit@plt+0xb2d04> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #225 @ 0xe1 │ │ │ │ - add r8, r5, #256 @ 0x100 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, ip │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - mov r6, r1 │ │ │ │ - b bf1bc <__cxa_atexit@plt+0xb2ce4> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ bf1d4 <__cxa_atexit@plt+0xb2cfc> │ │ │ │ + ldr r7, [pc, #12] @ ba2e8 <__cxa_atexit@plt+0xade10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ bx r0 │ │ │ │ - strheq r7, [r8, #32] │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - bicseq r7, pc, ip, lsr #21 │ │ │ │ + bicseq ip, pc, r4, lsl #18 │ │ │ │ + biceq ip, r8, r8, lsr #23 │ │ │ │ + @ instruction: 0xfffffb1c │ │ │ │ + biceq ip, r8, r8, lsl #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #104 @ 0x68 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc bf218 <__cxa_atexit@plt+0xb2d40> │ │ │ │ - ldr r3, [pc, #40] @ bf230 <__cxa_atexit@plt+0xb2d58> │ │ │ │ + bcc ba3d8 <__cxa_atexit@plt+0xadf00> │ │ │ │ + ldr r3, [pc, #212] @ ba3f0 <__cxa_atexit@plt+0xadf18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #60]! @ 0x3c │ │ │ │ + sub r3, r6, #98 @ 0x62 │ │ │ │ + sub r2, r6, #90 @ 0x5a │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ + str r3, [r7, #44] @ 0x2c │ │ │ │ + sub sl, r6, #82 @ 0x52 │ │ │ │ + sub r2, r6, #74 @ 0x4a │ │ │ │ + sub r1, r6, #66 @ 0x42 │ │ │ │ + sub r0, r6, #58 @ 0x3a │ │ │ │ + sub lr, r6, #50 @ 0x32 │ │ │ │ + ldr ip, [pc, #168] @ ba3f4 <__cxa_atexit@plt+0xadf1c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r9, [pc, #164] @ ba3f8 <__cxa_atexit@plt+0xadf20> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #160] @ ba3fc <__cxa_atexit@plt+0xadf24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [pc, #148] @ ba400 <__cxa_atexit@plt+0xadf28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + ldr r3, [pc, #136] @ ba404 <__cxa_atexit@plt+0xadf2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r7, {r3, r8} │ │ │ │ + str r9, [r7, #-56] @ 0xffffffc8 │ │ │ │ + str r8, [r7, #-52] @ 0xffffffcc │ │ │ │ + str ip, [r7, #-48] @ 0xffffffd0 │ │ │ │ + str r8, [r7, #-44] @ 0xffffffd4 │ │ │ │ + ldr r3, [pc, #112] @ ba408 <__cxa_atexit@plt+0xadf30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r7, #-36] @ 0xffffffdc │ │ │ │ + ldr r3, [pc, #100] @ ba40c <__cxa_atexit@plt+0xadf34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r7, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #84] @ ba410 <__cxa_atexit@plt+0xadf38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + add r8, r7, #12 │ │ │ │ + stm r8, {r3, r7, lr} │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r0, r1, r2, sl} │ │ │ │ + sub r7, r6, #31 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bf234 <__cxa_atexit@plt+0xb2d5c> │ │ │ │ + ldr r7, [pc, #52] @ ba414 <__cxa_atexit@plt+0xadf3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r7, pc, ip, lsr #29 │ │ │ │ - biceq r7, r8, ip, asr r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0xfffffbb8 │ │ │ │ + @ instruction: 0xfffffb14 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xfffffc08 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + ldrsbeq ip, [pc, #196] @ ba4dc <__cxa_atexit@plt+0xae004> │ │ │ │ + biceq ip, r8, ip, lsr #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bf2c0 <__cxa_atexit@plt+0xb2de8> │ │ │ │ - ldr r2, [pc, #136] @ bf2dc <__cxa_atexit@plt+0xb2e04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ bf2e0 <__cxa_atexit@plt+0xb2e08> │ │ │ │ + bhi ba498 <__cxa_atexit@plt+0xadfc0> │ │ │ │ + ldr lr, [pc, #128] @ ba4b8 <__cxa_atexit@plt+0xadfe0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ + ldr r1, [pc, #116] @ ba4bc <__cxa_atexit@plt+0xadfe4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq bf2b4 <__cxa_atexit@plt+0xb2ddc> │ │ │ │ + beq ba48c <__cxa_atexit@plt+0xadfb4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc bf2c8 <__cxa_atexit@plt+0xb2df0> │ │ │ │ - ldr r3, [pc, #88] @ bf2e4 <__cxa_atexit@plt+0xb2e0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ + bcc ba4a4 <__cxa_atexit@plt+0xadfcc> │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ bf2e8 <__cxa_atexit@plt+0xb2e10> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ ba4c0 <__cxa_atexit@plt+0xadfe8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ str r3, [r6, #12] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq r7, pc, ip, lsr r9 @ │ │ │ │ - bicseq r7, pc, ip, asr r9 @ │ │ │ │ - bicseq r7, pc, r0, ror #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + bicseq ip, pc, ip, asr r7 @ │ │ │ │ + bicseq ip, pc, ip, lsl ip @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bf334 <__cxa_atexit@plt+0xb2e5c> │ │ │ │ - ldr r2, [pc, #48] @ bf340 <__cxa_atexit@plt+0xb2e68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ bf344 <__cxa_atexit@plt+0xb2e6c> │ │ │ │ + bcc ba500 <__cxa_atexit@plt+0xae028> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ ba50c <__cxa_atexit@plt+0xae034> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrsbeq r7, [pc, #136] @ bf3d0 <__cxa_atexit@plt+0xb2ef8> │ │ │ │ - ldrsbeq r7, [pc, #156] @ bf3e8 <__cxa_atexit@plt+0xb2f10> │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + bicseq ip, pc, r4, lsr #23 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bf398 <__cxa_atexit@plt+0xb2ec0> │ │ │ │ - ldr r1, [pc, #64] @ bf3b4 <__cxa_atexit@plt+0xb2edc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ bf3b8 <__cxa_atexit@plt+0xb2ee0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r8, r0, #1 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r7, [pc, #28] @ bf3bc <__cxa_atexit@plt+0xb2ee4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - biceq r7, r8, r0, lsl #2 │ │ │ │ - biceq r7, r8, r0, ror #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bf3f0 <__cxa_atexit@plt+0xb2f18> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ bf3f8 <__cxa_atexit@plt+0xb2f20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bf50 <__cxa_atexit@plt+0x25fa78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ba588 <__cxa_atexit@plt+0xae0b0> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #100] @ ba598 <__cxa_atexit@plt+0xae0c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-16]! │ │ │ │ + stmib r7, {r8, sl} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq ba578 <__cxa_atexit@plt+0xae0a0> │ │ │ │ + mov r7, #0 │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmda r5, {r1, r3, r9} │ │ │ │ + sub r5, r5, #24 │ │ │ │ + mov r7, r9 │ │ │ │ + b ba5d4 <__cxa_atexit@plt+0xae0fc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldrheq r7, [pc, #120] @ bf478 <__cxa_atexit@plt+0xb2fa0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r7, [pc, #12] @ ba59c <__cxa_atexit@plt+0xae0c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + biceq ip, r8, r4, lsl #18 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b ba5d4 <__cxa_atexit@plt+0xae0fc> │ │ │ │ + andeq r0, r0, r6, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bf440 <__cxa_atexit@plt+0xb2f68> │ │ │ │ - ldr r2, [pc, #44] @ bf450 <__cxa_atexit@plt+0xb2f78> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ba67c <__cxa_atexit@plt+0xae1a4> │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + cmp r2, r1 │ │ │ │ + bge ba63c <__cxa_atexit@plt+0xae164> │ │ │ │ + add r7, r7, r2, lsl #2 │ │ │ │ + ldr r3, [pc, #148] @ ba698 <__cxa_atexit@plt+0xae1c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r8, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ba674 <__cxa_atexit@plt+0xae19c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #108] @ ba69c <__cxa_atexit@plt+0xae1c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r2, [pc, #92] @ ba6a0 <__cxa_atexit@plt+0xae1c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r2, [r5, #12]! │ │ │ │ + ldr r2, [pc, #80] @ ba6a4 <__cxa_atexit@plt+0xae1cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + stmib r6, {r2, r8} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r8, r3, #7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba6790 <__cxa_atexit@plt+0x1b9a2b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #36] @ ba6a8 <__cxa_atexit@plt+0xae1d0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + bicseq ip, pc, r0, asr #20 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #20] @ ba6d8 <__cxa_atexit@plt+0xae200> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + stm r5, {r2, r3, r9} │ │ │ │ + mov r8, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 1ba6e14 <__cxa_atexit@plt+0x1b9a93c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #8] @ ba6fc <__cxa_atexit@plt+0xae224> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7] │ │ │ │ + bx r0 │ │ │ │ + bicseq ip, pc, r4, lsr #19 │ │ │ │ + andeq r0, r0, r6, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #16] @ ba728 <__cxa_atexit@plt+0xae250> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r7, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne ba76c <__cxa_atexit@plt+0xae294> │ │ │ │ + ldr r7, [r5, #16]! │ │ │ │ + ldr r2, [pc, #44] @ ba77c <__cxa_atexit@plt+0xae2a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldmib r5, {r1, r9} │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b ba5d4 <__cxa_atexit@plt+0xae0fc> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #28] @ ba7ac <__cxa_atexit@plt+0xae2d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + b 1ba6ca0 <__cxa_atexit@plt+0x1b9a7c8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ba830 <__cxa_atexit@plt+0xae358> │ │ │ │ + ldr r3, [pc, #124] @ ba850 <__cxa_atexit@plt+0xae378> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #120] @ ba854 <__cxa_atexit@plt+0xae37c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldmib r5, {r1, r9} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne ba83c <__cxa_atexit@plt+0xae364> │ │ │ │ + mov r3, #0 │ │ │ │ + add r2, r7, r9, lsl #2 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + add r3, r2, #8 │ │ │ │ + ldrex r2, [r3] │ │ │ │ + strex r2, r8, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne ba80c <__cxa_atexit@plt+0xae334> │ │ │ │ + ldr r3, [pc, #52] @ ba858 <__cxa_atexit@plt+0xae380> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r3, [r7] │ │ │ │ + bx r0 │ │ │ │ mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bf484 <__cxa_atexit@plt+0xb2fac> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ bf48c <__cxa_atexit@plt+0xb2fb4> │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + add r3, r7, r9, lsl #2 │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1b9a0a0 <__cxa_atexit@plt+0x1b8dbc8> │ │ │ │ + b ba7fc <__cxa_atexit@plt+0xae324> │ │ │ │ + @ instruction: 0xfffffc48 │ │ │ │ + bicseq ip, pc, r0, asr #17 │ │ │ │ + bicseq ip, pc, r4, ror r8 @ │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b ba87c <__cxa_atexit@plt+0xae3a4> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, ror #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str sl, [sp, #4] │ │ │ │ + str r9, [sp, #8] │ │ │ │ + mov lr, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + mov r9, r4 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r2, r6, #8 │ │ │ │ + mov r1, #15 │ │ │ │ + mov ip, #1 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + cmp r0, r2 │ │ │ │ + bhi ba9ac <__cxa_atexit@plt+0xae4d4> │ │ │ │ + ldr r0, [r9, #804] @ 0x324 │ │ │ │ + add r6, lr, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc ba9b4 <__cxa_atexit@plt+0xae4dc> │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, sl} │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + and r4, r1, r4, lsr r8 │ │ │ │ + and fp, r1, r0, lsr r8 │ │ │ │ + lsl r7, ip, r4 │ │ │ │ + cmp r7, ip, lsl fp │ │ │ │ + bne ba904 <__cxa_atexit@plt+0xae42c> │ │ │ │ + ldr r4, [pc, #292] @ baa0c <__cxa_atexit@plt+0xae534> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r0, sl} │ │ │ │ + sub r2, r2, #8 │ │ │ │ + add r8, r8, #4 │ │ │ │ + b ba8a4 <__cxa_atexit@plt+0xae3cc> │ │ │ │ + ldr r2, [pc, #240] @ ba9fc <__cxa_atexit@plt+0xae524> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bf50 <__cxa_atexit@plt+0x25fa78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [lr, #20]! │ │ │ │ + sub r2, r6, #25 │ │ │ │ + str r2, [lr, #12] │ │ │ │ + mov r1, #2 │ │ │ │ + str r1, [lr, #4] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r0, [lr, #-4] │ │ │ │ + str r3, [lr, #-8] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + str r0, [lr, #-12] │ │ │ │ + mov r8, lr │ │ │ │ + str r2, [r8, #8]! │ │ │ │ + ldr r3, [pc, #188] @ baa00 <__cxa_atexit@plt+0xae528> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #180] @ baa04 <__cxa_atexit@plt+0xae52c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [sp, #8] │ │ │ │ + str r2, [lr, #-16] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne ba9e0 <__cxa_atexit@plt+0xae508> │ │ │ │ + mov r3, #1 │ │ │ │ + lsl r3, r3, fp │ │ │ │ + mov r2, #0 │ │ │ │ + cmp r4, fp │ │ │ │ + addcc r8, r8, #4 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldrex r4, [r8] │ │ │ │ + strex r4, sl, [r8] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne ba978 <__cxa_atexit@plt+0xae4a0> │ │ │ │ + ldr r4, [pc, #120] @ baa08 <__cxa_atexit@plt+0xae530> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + str r4, [r8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + orr r7, r3, r7 │ │ │ │ + mov r4, r9 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, pc, r4, lsr #14 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + mov r6, lr │ │ │ │ + b ba9bc <__cxa_atexit@plt+0xae4e4> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r9, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ baa10 <__cxa_atexit@plt+0xae538> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r0, [r9, #-8] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b ba9a0 <__cxa_atexit@plt+0xae4c8> │ │ │ │ + cmp r4, fp │ │ │ │ + mov r3, r8 │ │ │ │ + addcc r3, r3, #4 │ │ │ │ + ldr r1, [r3] │ │ │ │ + mov r0, r9 │ │ │ │ + bl 1b9a0a0 <__cxa_atexit@plt+0x1b8dbc8> │ │ │ │ + b ba960 <__cxa_atexit@plt+0xae488> │ │ │ │ + @ instruction: 0x01dfc794 │ │ │ │ + bicseq ip, pc, r8, asr r7 @ │ │ │ │ + bicseq ip, pc, r4, asr r7 @ │ │ │ │ + bicseq ip, pc, r8, lsl #14 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + ldrdeq ip, [r8, #68] @ 0x44 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bf4d8 <__cxa_atexit@plt+0xb3000> │ │ │ │ - ldr r1, [pc, #48] @ bf4e8 <__cxa_atexit@plt+0xb3010> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc baa78 <__cxa_atexit@plt+0xae5a0> │ │ │ │ + ldr r0, [pc, #80] @ baa90 <__cxa_atexit@plt+0xae5b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + ldr lr, [pc, #64] @ baa94 <__cxa_atexit@plt+0xae5bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + mov lr, #1 │ │ │ │ + sub r0, r6, #18 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + mov r8, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ baa98 <__cxa_atexit@plt+0xae5c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + bicseq ip, pc, r8, asr r6 @ │ │ │ │ + bicseq ip, pc, r4, asr r6 @ │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc baaf8 <__cxa_atexit@plt+0xae620> │ │ │ │ + ldr r7, [pc, #80] @ bab10 <__cxa_atexit@plt+0xae638> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #16]! │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r3, [pc, #68] @ bab14 <__cxa_atexit@plt+0xae63c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r3, [r8, #-12] │ │ │ │ + mov lr, #1 │ │ │ │ + sub r3, r6, #18 │ │ │ │ + str lr, [r8, #4] │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r2, [r8, #-8] │ │ │ │ + str r1, [r8, #-4] │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #24] @ bab18 <__cxa_atexit@plt+0xae640> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + ldrsbeq ip, [pc, #88] @ bab70 <__cxa_atexit@plt+0xae698> │ │ │ │ + ldrsbeq ip, [pc, #88] @ bab74 <__cxa_atexit@plt+0xae69c> │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - biceq r6, r8, r8, lsr #30 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bf580 <__cxa_atexit@plt+0xb30a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc bf588 <__cxa_atexit@plt+0xb30b0> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - stm sp, {r1, fp} │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {fp, ip, lr} │ │ │ │ - ldr r1, [pc, #96] @ bf59c <__cxa_atexit@plt+0xb30c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r8, r6, #19 │ │ │ │ - sub r0, r6, #5 │ │ │ │ - stmib r2, {r1, sl, lr} │ │ │ │ - ldr r1, [pc, #80] @ bf5a0 <__cxa_atexit@plt+0xb30c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r2, #16 │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ - ldr r9, [pc, #68] @ bf5a4 <__cxa_atexit@plt+0xb30cc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str fp, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, #48] @ bf5a8 <__cxa_atexit@plt+0xb30d0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldm sp, {sl, fp} │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - b bf590 <__cxa_atexit@plt+0xb30b8> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - biceq r6, r8, r0, lsr #30 │ │ │ │ - biceq r6, r8, r8, lsr #29 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r1, r5, #8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi bf61c <__cxa_atexit@plt+0xb3144> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc bf624 <__cxa_atexit@plt+0xb314c> │ │ │ │ - ldr r8, [pc, #96] @ bf644 <__cxa_atexit@plt+0xb316c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldm r5, {r0, lr} │ │ │ │ - sub ip, r6, #19 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - add r2, r2, #8 │ │ │ │ - stm r2, {r0, r3, r9, sl, lr} │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r8, [pc, #60] @ bf648 <__cxa_atexit@plt+0xb3170> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #56] @ bf64c <__cxa_atexit@plt+0xb3174> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - b bf62c <__cxa_atexit@plt+0xb3154> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ bf640 <__cxa_atexit@plt+0xb3168> │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bab60 <__cxa_atexit@plt+0xae688> │ │ │ │ + mov r8, fp │ │ │ │ + b babbc <__cxa_atexit@plt+0xae6e4> │ │ │ │ + ldr r7, [pc, #8] @ bab70 <__cxa_atexit@plt+0xae698> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r6, r8, r0, asr lr │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - biceq r6, r8, r8, ror #28 │ │ │ │ - biceq r6, r8, ip, asr lr │ │ │ │ - biceq r6, r8, r4, lsl fp │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + biceq ip, r8, ip, lsr r3 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bf694 <__cxa_atexit@plt+0xb31bc> │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r2, [pc, #44] @ bf6b0 <__cxa_atexit@plt+0xb31d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #225 @ 0xe1 │ │ │ │ - add r8, r2, #256 @ 0x100 │ │ │ │ - mov sl, r3 │ │ │ │ - b db464 <__cxa_atexit@plt+0xcef8c> │ │ │ │ - ldr r7, [pc, #24] @ bf6b4 <__cxa_atexit@plt+0xb31dc> │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi baba8 <__cxa_atexit@plt+0xae6d0> │ │ │ │ + mov r8, fp │ │ │ │ + b babbc <__cxa_atexit@plt+0xae6e4> │ │ │ │ + ldr r7, [pc, #8] @ babb8 <__cxa_atexit@plt+0xae6e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - bicseq r7, pc, r0, asr #11 │ │ │ │ - strdeq r6, [r8, #216] @ 0xd8 │ │ │ │ - strdeq r6, [r8, #220] @ 0xdc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi bf710 <__cxa_atexit@plt+0xb3238> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bf708 <__cxa_atexit@plt+0xb3230> │ │ │ │ - ldr r3, [pc, #44] @ bf718 <__cxa_atexit@plt+0xb3240> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ bf71c <__cxa_atexit@plt+0xb3244> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b ff8c8 <__cxa_atexit@plt+0xf33f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, pc, r0, lsl #10 │ │ │ │ - bicseq r7, pc, ip, ror #9 │ │ │ │ - biceq r6, r8, ip, lsr #27 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bf7c8 <__cxa_atexit@plt+0xb32f0> │ │ │ │ - ldr r3, [pc, #148] @ bf7d8 <__cxa_atexit@plt+0xb3300> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq bf794 <__cxa_atexit@plt+0xb32bc> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bf7a4 <__cxa_atexit@plt+0xb32cc> │ │ │ │ - ldr r1, [pc, #120] @ bf7dc <__cxa_atexit@plt+0xb3304> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r3, [r8, #6] │ │ │ │ + strdeq ip, [r8, #36] @ 0x24 │ │ │ │ + mov fp, r8 │ │ │ │ + str r6, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + mov r6, #15 │ │ │ │ + mov ip, #1 │ │ │ │ + ldr lr, [pc, #824] @ baf10 <__cxa_atexit@plt+0xaea38> │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #4]! │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq bac90 <__cxa_atexit@plt+0xae7b8> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne bada8 <__cxa_atexit@plt+0xae8d0> │ │ │ │ + bic r0, r3, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne bad74 <__cxa_atexit@plt+0xae89c> │ │ │ │ + and r0, r6, r9, lsr r8 │ │ │ │ + ldr r4, [r3, #1] │ │ │ │ + add r2, r4, r0, lsl #2 │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mov r2, #0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ mov r2, r5 │ │ │ │ + ldr r1, [pc, #768] @ baf34 <__cxa_atexit@plt+0xaea5c> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ - stmib r2, {r3, r8} │ │ │ │ + str sl, [r2, #28] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + str r4, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq bf7b8 <__cxa_atexit@plt+0xb32e0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #33 @ 0x21 │ │ │ │ - bne bf7c4 <__cxa_atexit@plt+0xb32ec> │ │ │ │ - mov r8, r3 │ │ │ │ - b ff8c8 <__cxa_atexit@plt+0xf33f0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ bf7e4 <__cxa_atexit@plt+0xb330c> │ │ │ │ + beq bad94 <__cxa_atexit@plt+0xae8bc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + add r3, r5, #40 @ 0x28 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str r7, [r5, #48] @ 0x30 │ │ │ │ + add r2, r2, #4 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + add r1, r5, #8 │ │ │ │ + stm r1, {r0, r2, r7} │ │ │ │ + ldr r0, [pc, #700] @ baf38 <__cxa_atexit@plt+0xaea60> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #20] │ │ │ │ + sub r0, r5, #24 │ │ │ │ + cmp fp, r0 │ │ │ │ + bls babd4 <__cxa_atexit@plt+0xae6fc> │ │ │ │ + b bad5c <__cxa_atexit@plt+0xae884> │ │ │ │ + and r2, r6, r9, lsr r8 │ │ │ │ + ldr r4, [r3, #2] │ │ │ │ + ldr r6, [r3, #6] │ │ │ │ + mvn r0, #0 │ │ │ │ + add r0, r0, ip, lsl r2 │ │ │ │ + and r0, r6, r0 │ │ │ │ + ldr r7, [pc, #604] @ baf0c <__cxa_atexit@plt+0xaea34> │ │ │ │ + and r7, r7, r0, lsr #1 │ │ │ │ + sub r0, r0, r7 │ │ │ │ + and r7, lr, r0, lsr #2 │ │ │ │ + and r0, r0, lr │ │ │ │ + add r0, r0, r7 │ │ │ │ + add r0, r0, r0, lsr #4 │ │ │ │ + ldr r7, [pc, #588] @ baf18 <__cxa_atexit@plt+0xaea40> │ │ │ │ + and r0, r0, r7 │ │ │ │ + ldr r7, [pc, #576] @ baf14 <__cxa_atexit@plt+0xaea3c> │ │ │ │ + mul r0, r0, r7 │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + tst r6, ip, lsl r2 │ │ │ │ + beq badf0 <__cxa_atexit@plt+0xae918> │ │ │ │ + add r2, r4, r0, lsl #2 │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #548] @ baf20 <__cxa_atexit@plt+0xaea48> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + str sl, [r2, #32] │ │ │ │ + str r3, [r2, #20] │ │ │ │ + str r6, [r2, #4] │ │ │ │ + str r4, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bad94 <__cxa_atexit@plt+0xae8bc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r0, [r5, #-36]! @ 0xffffffdc │ │ │ │ + add r3, r5, #44 @ 0x2c │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str r7, [r5, #52] @ 0x34 │ │ │ │ + add r2, r2, #4 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + add r1, r5, #8 │ │ │ │ + stm r1, {r0, r2, r7} │ │ │ │ + ldr r0, [pc, #476] @ baf24 <__cxa_atexit@plt+0xaea4c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #20] │ │ │ │ + sub r0, r5, #24 │ │ │ │ + cmp fp, r0 │ │ │ │ + mov r6, #15 │ │ │ │ + bls babd4 <__cxa_atexit@plt+0xae6fc> │ │ │ │ + ldr r7, [pc, #452] @ baf28 <__cxa_atexit@plt+0xaea50> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #52] @ bf7e8 <__cxa_atexit@plt+0xb3310> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r6, [sp] │ │ │ │ bx r0 │ │ │ │ + cmp r0, #4 │ │ │ │ + bne bae68 <__cxa_atexit@plt+0xae990> │ │ │ │ + str sl, [r5, #16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r8, fp │ │ │ │ + b baf4c <__cxa_atexit@plt+0xaea74> │ │ │ │ ldr r0, [r7] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ mov r5, r2 │ │ │ │ + ldr r6, [sp] │ │ │ │ bx r0 │ │ │ │ - b ff8c8 <__cxa_atexit@plt+0xf33f0> │ │ │ │ - ldr r7, [pc, #16] @ bf7e0 <__cxa_atexit@plt+0xb3308> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str sl, [r5, #16] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + ldr r1, [sp] │ │ │ │ + add r2, r1, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc baecc <__cxa_atexit@plt+0xae9f4> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [pc, #360] @ baf3c <__cxa_atexit@plt+0xaea64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r6, [r5, #-12] │ │ │ │ + stmib r1, {r7, sl} │ │ │ │ + str r6, [r1, #12] │ │ │ │ + str r9, [r1, #16] │ │ │ │ + sub r7, r2, #9 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - biceq r6, r8, r8, lsl sp │ │ │ │ - biceq r6, r8, ip, lsl sp │ │ │ │ - biceq r6, r8, r4, lsl sp │ │ │ │ - biceq r6, r8, r4, ror #25 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bf844 <__cxa_atexit@plt+0xb336c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #80] @ bf868 <__cxa_atexit@plt+0xb3390> │ │ │ │ + lsl r7, ip, r2 │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str sl, [r5, #16] │ │ │ │ + str r4, [r5, #4] │ │ │ │ + mov r6, #0 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r6} │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + ldr r6, [sp] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc baeec <__cxa_atexit@plt+0xaea14> │ │ │ │ + ldm r5, {r7, lr} │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [pc, #264] @ baf40 <__cxa_atexit@plt+0xaea68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + ldr r7, [lr, #4] │ │ │ │ + ldr r6, [pc, #244] @ baf44 <__cxa_atexit@plt+0xaea6c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + sub r8, r3, #9 │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba6790 <__cxa_atexit@plt+0x1b9a2b8> │ │ │ │ + ldr r0, [r3, #9] │ │ │ │ + cmp r0, r9 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + bne baea8 <__cxa_atexit@plt+0xae9d0> │ │ │ │ + ldr r2, [pc, #172] @ baf30 <__cxa_atexit@plt+0xaea58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + ldr r2, [r3, #5] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str sl, [r5, #24] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r9, sl │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r1, [pc, #152] @ baf48 <__cxa_atexit@plt+0xaea70> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bf85c <__cxa_atexit@plt+0xb3384> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #33 @ 0x21 │ │ │ │ - ldrne r8, [r5], #4 │ │ │ │ - ldreq r8, [r5, #-4] │ │ │ │ - addeq r5, r5, #4 │ │ │ │ - b ff8c8 <__cxa_atexit@plt+0xf33f0> │ │ │ │ - ldr r7, [pc, #32] @ bf86c <__cxa_atexit@plt+0xb3394> │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b ba87c <__cxa_atexit@plt+0xae3a4> │ │ │ │ + ldr r7, [pc, #72] @ baf1c <__cxa_atexit@plt+0xaea44> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #24] @ bf870 <__cxa_atexit@plt+0xb3398> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - biceq r6, r8, ip, ror ip │ │ │ │ - biceq r6, r8, r0, ror ip │ │ │ │ - biceq r6, r8, r0, asr #24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - mov r2, #8 │ │ │ │ - cmp r3, #33 @ 0x21 │ │ │ │ - moveq r2, #4 │ │ │ │ - ldr r8, [r5, r2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b ff8c8 <__cxa_atexit@plt+0xf33f0> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bf8cc <__cxa_atexit@plt+0xb33f4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ bf8d4 <__cxa_atexit@plt+0xb33fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 27411c <__cxa_atexit@plt+0x267c44> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq r7, [pc, #44] @ bf908 <__cxa_atexit@plt+0xb3430> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc bf928 <__cxa_atexit@plt+0xb3450> │ │ │ │ - ldr r3, [pc, #64] @ bf940 <__cxa_atexit@plt+0xb3468> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ bf944 <__cxa_atexit@plt+0xb346c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ bf948 <__cxa_atexit@plt+0xb3470> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldr r7, [pc, #56] @ baf2c <__cxa_atexit@plt+0xaea54> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - bicseq r7, pc, ip, lsl r7 @ │ │ │ │ - biceq r6, r8, r0, asr #23 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc bf998 <__cxa_atexit@plt+0xb34c0> │ │ │ │ - ldr r3, [pc, #60] @ bf9b0 <__cxa_atexit@plt+0xb34d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ bf9b4 <__cxa_atexit@plt+0xb34dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #10 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ bf9b8 <__cxa_atexit@plt+0xb34e0> │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, ip, ror #23 │ │ │ │ + andeq r0, r0, ip, asr ip │ │ │ │ + andeq r0, r0, r4, ror ip │ │ │ │ + biceq ip, r8, r0, asr #2 │ │ │ │ + andeq r0, r0, r4, lsr #15 │ │ │ │ + andeq r0, r0, r0, asr r5 │ │ │ │ + andeq r0, r0, ip, ror #9 │ │ │ │ + andeq r0, r0, r8, lsl #10 │ │ │ │ + ldrsbeq ip, [pc, #32] @ baf64 <__cxa_atexit@plt+0xaea8c> │ │ │ │ + bicseq ip, pc, ip, ror #4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsl r7 │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #24 │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc bb058 <__cxa_atexit@plt+0xaeb80> │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r0, [r2, #5] │ │ │ │ + cmp r1, r0 │ │ │ │ + bne baff4 <__cxa_atexit@plt+0xaeb1c> │ │ │ │ + ldr r2, [r2, #1] │ │ │ │ + ldr r7, [pc, #272] @ bb098 <__cxa_atexit@plt+0xaebc0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrheq r7, [pc, #96] @ bfa18 <__cxa_atexit@plt+0xb3540> │ │ │ │ - bicseq r7, pc, ip, lsr #13 │ │ │ │ - biceq r6, r8, r4, asr fp │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi bfa4c <__cxa_atexit@plt+0xb3574> │ │ │ │ - ldr r3, [pc, #152] @ bfa74 <__cxa_atexit@plt+0xb359c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ + bhi bb078 <__cxa_atexit@plt+0xaeba0> │ │ │ │ + ldr r1, [pc, #244] @ bb09c <__cxa_atexit@plt+0xaebc4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #240] @ bb0a0 <__cxa_atexit@plt+0xaebc8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r2, #4] │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-24]! @ 0xffffffe8 │ │ │ │ + add r1, r0, #3 │ │ │ │ + stmib r7, {r1, sl} │ │ │ │ + str r3, [r7, #12] │ │ │ │ tst r9, #3 │ │ │ │ - beq bfa3c <__cxa_atexit@plt+0xb3564> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc bfa5c <__cxa_atexit@plt+0xb3584> │ │ │ │ - ldr r8, [pc, #124] @ bfa7c <__cxa_atexit@plt+0xb35a4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr lr, [pc, #108] @ bfa80 <__cxa_atexit@plt+0xb35a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r3, #19 │ │ │ │ - str r8, [r6, #4] │ │ │ │ + beq bb048 <__cxa_atexit@plt+0xaeb70> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + mov r7, #0 │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + mov r7, r9 │ │ │ │ + b ba5d4 <__cxa_atexit@plt+0xae0fc> │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + mov r3, #15 │ │ │ │ + and r0, r3, r0, lsr lr │ │ │ │ + ldr r3, [pc, #168] @ bb0b0 <__cxa_atexit@plt+0xaebd8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ str r2, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r2, #1 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + lsl r0, r2, r0 │ │ │ │ + ldr r2, [pc, #144] @ bb0b4 <__cxa_atexit@plt+0xaebdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r2, r8, #6 │ │ │ │ + stm r5, {r1, r9, sl, lr} │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r8, fp │ │ │ │ + b babbc <__cxa_atexit@plt+0xae6e4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ bfa78 <__cxa_atexit@plt+0xb35a0> │ │ │ │ + ldr r7, [pc, #76] @ bb0ac <__cxa_atexit@plt+0xaebd4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq r6, r8, r4, lsr #21 │ │ │ │ - bicseq r7, pc, ip, lsr #12 │ │ │ │ - bicseq r7, pc, ip, lsl r6 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r5, [pc, #36] @ bb0a4 <__cxa_atexit@plt+0xaebcc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #32] @ bb0a8 <__cxa_atexit@plt+0xaebd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + @ instruction: 0xfffff5fc │ │ │ │ + strdeq fp, [r8, #224] @ 0xe0 │ │ │ │ + biceq fp, r8, r0, lsr #28 │ │ │ │ + biceq fp, r8, ip, lsl #28 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x01dfc090 │ │ │ │ + bicseq ip, pc, r4, lsl #1 │ │ │ │ + andeq r0, r0, r5, ror #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b baf4c <__cxa_atexit@plt+0xaea74> │ │ │ │ + andeq r0, r0, r5, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bfadc <__cxa_atexit@plt+0xb3604> │ │ │ │ - ldr r8, [pc, #64] @ bfae8 <__cxa_atexit@plt+0xb3610> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #60] @ bfaec <__cxa_atexit@plt+0xb3614> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ + bcc bb10c <__cxa_atexit@plt+0xaec34> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #28] @ bb118 <__cxa_atexit@plt+0xaec40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r7, pc, r4, lsl #11 │ │ │ │ - bicseq r7, pc, r0, lsl #11 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc bfb3c <__cxa_atexit@plt+0xb3664> │ │ │ │ - ldr r3, [pc, #60] @ bfb54 <__cxa_atexit@plt+0xb367c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ bfb58 <__cxa_atexit@plt+0xb3680> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #10 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ bfb5c <__cxa_atexit@plt+0xb3684> │ │ │ │ + ldrheq fp, [pc, #240] @ bb210 <__cxa_atexit@plt+0xaed38> │ │ │ │ + andeq r0, r0, r7, asr #9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #76] @ bb178 <__cxa_atexit@plt+0xaeca0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + add r0, r0, #4 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmda r5, {r0, r7, lr} │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb168 <__cxa_atexit@plt+0xaec90> │ │ │ │ + mov r8, fp │ │ │ │ + b babbc <__cxa_atexit@plt+0xae6e4> │ │ │ │ + ldr r7, [pc, #12] @ bb17c <__cxa_atexit@plt+0xaeca4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - bicseq r7, pc, r8, lsl r5 @ │ │ │ │ - bicseq r7, pc, r8, lsl #10 │ │ │ │ - strheq r6, [r8, #152] @ 0x98 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bfbd4 <__cxa_atexit@plt+0xb36fc> │ │ │ │ - ldr r3, [pc, #100] @ bfbe4 <__cxa_atexit@plt+0xb370c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r9, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq bfbbc <__cxa_atexit@plt+0xb36e4> │ │ │ │ - ldr r3, [pc, #76] @ bfbe8 <__cxa_atexit@plt+0xb3710> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bfbcc <__cxa_atexit@plt+0xb36f4> │ │ │ │ - b bfc3c <__cxa_atexit@plt+0xb3764> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + biceq fp, r8, r4, lsr sp │ │ │ │ + andeq r0, r0, r7, asr #13 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne bb1a0 <__cxa_atexit@plt+0xaecc8> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ bfbec <__cxa_atexit@plt+0xb3714> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5, #24] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #80 @ 0x50 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc bb274 <__cxa_atexit@plt+0xaed9c> │ │ │ │ + str r3, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r2, [pc, #216] @ bb2a8 <__cxa_atexit@plt+0xaedd0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldmib r5, {r1, r7} │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr fp, [r5, #28] │ │ │ │ + mov r9, r6 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r3, [r9, #4] │ │ │ │ + add sl, r9, #8 │ │ │ │ + add lr, r1, #8 │ │ │ │ + mov r2, sl │ │ │ │ + ldm lr!, {r0, r1, r3, r7, ip} │ │ │ │ + stmia r2!, {r0, r1, r3, r7, ip} │ │ │ │ + ldm lr!, {r0, r1, r3, r7, ip} │ │ │ │ + stmia r2!, {r0, r1, r3, r7, ip} │ │ │ │ + ldm lr, {r0, r1, r3, r7, r8, ip} │ │ │ │ + stm r2, {r0, r1, r3, r7, r8, ip} │ │ │ │ + ldr r8, [sp, #4] │ │ │ │ + ldr r7, [pc, #148] @ bb2ac <__cxa_atexit@plt+0xaedd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r7, [r7] │ │ │ │ + cmp r7, #0 │ │ │ │ + bne bb294 <__cxa_atexit@plt+0xaedbc> │ │ │ │ + mov r7, #0 │ │ │ │ + add r3, sl, r8, lsl #2 │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + ldrex r7, [r3] │ │ │ │ + strex r7, fp, [r3] │ │ │ │ + cmp r7, #0 │ │ │ │ + bne bb234 <__cxa_atexit@plt+0xaed5c> │ │ │ │ + ldr r7, [pc, #100] @ bb2b0 <__cxa_atexit@plt+0xaedd8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + str r9, [r6, #80] @ 0x50 │ │ │ │ + ldr r7, [pc, #88] @ bb2b4 <__cxa_atexit@plt+0xaeddc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r6, r8, r0, asr #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r6, [pc, #60] @ bb2b8 <__cxa_atexit@plt+0xaede0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r7, #80 @ 0x50 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + lsl r7, r8, #2 │ │ │ │ + ldr r1, [r7, sl] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1b9a0a0 <__cxa_atexit@plt+0x1b8dbc8> │ │ │ │ + b bb224 <__cxa_atexit@plt+0xaed4c> │ │ │ │ + ldrsbeq fp, [pc, #224] @ bb390 <__cxa_atexit@plt+0xaeeb8> │ │ │ │ + bicseq fp, pc, r4, lsl #29 │ │ │ │ + bicseq fp, pc, r4, ror #28 │ │ │ │ + bicseq fp, pc, ip, lsr lr @ │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #32] @ bfc30 <__cxa_atexit@plt+0xb3758> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bfc28 <__cxa_atexit@plt+0xb3750> │ │ │ │ - b bfc3c <__cxa_atexit@plt+0xb3764> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc bb38c <__cxa_atexit@plt+0xaeeb4> │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stmib sp, {r6, fp} │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r2, [pc, #204] @ bb3bc <__cxa_atexit@plt+0xaeee4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldmib r5, {r1, r6} │ │ │ │ + ldr fp, [r5, #28] │ │ │ │ + mov r9, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r3, [r9, #4] │ │ │ │ + add sl, r9, #8 │ │ │ │ + add lr, r1, #8 │ │ │ │ + mov r2, sl │ │ │ │ + ldm lr!, {r0, r1, r3, r4, r7} │ │ │ │ + stmia r2!, {r0, r1, r3, r4, r7} │ │ │ │ + ldm lr!, {r0, r1, r3, r4, r7} │ │ │ │ + stmia r2!, {r0, r1, r3, r4, r7} │ │ │ │ + ldm lr, {r0, r1, r3, r4, r7, ip} │ │ │ │ + stm r2, {r0, r1, r3, r4, r7, ip} │ │ │ │ + ldr r7, [pc, #144] @ bb3c0 <__cxa_atexit@plt+0xaeee8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r7, [r7] │ │ │ │ + cmp r7, #0 │ │ │ │ + bne bb3a8 <__cxa_atexit@plt+0xaeed0> │ │ │ │ + mov r7, #0 │ │ │ │ + add r3, sl, r6, lsl #2 │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + ldrex r7, [r3] │ │ │ │ + strex r7, fp, [r3] │ │ │ │ + cmp r7, #0 │ │ │ │ + bne bb34c <__cxa_atexit@plt+0xaee74> │ │ │ │ + ldr r7, [pc, #96] @ bb3c4 <__cxa_atexit@plt+0xaeeec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #76] @ 0x4c │ │ │ │ + str r9, [r8, #80] @ 0x50 │ │ │ │ + ldr r7, [pc, #84] @ bb3c8 <__cxa_atexit@plt+0xaeef0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r3, [pc, #56] @ bb3cc <__cxa_atexit@plt+0xaeef4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #80 @ 0x50 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + lsl r7, r6, #2 │ │ │ │ + ldr r1, [r7, sl] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 1b9a0a0 <__cxa_atexit@plt+0x1b8dbc8> │ │ │ │ + b bb33c <__cxa_atexit@plt+0xaee64> │ │ │ │ + ldrheq fp, [pc, #208] @ bb494 <__cxa_atexit@plt+0xaefbc> │ │ │ │ + bicseq fp, pc, ip, ror #26 │ │ │ │ + bicseq fp, pc, ip, asr #26 │ │ │ │ + bicseq fp, pc, r4, lsr #26 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne bb404 <__cxa_atexit@plt+0xaef2c> │ │ │ │ + cmp r3, r2 │ │ │ │ + bne bb4c4 <__cxa_atexit@plt+0xaefec> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bfcb4 <__cxa_atexit@plt+0xb37dc> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc bfcf0 <__cxa_atexit@plt+0xb3818> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr lr, [pc, #164] @ bfd10 <__cxa_atexit@plt+0xb3838> │ │ │ │ + add r8, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc bb504 <__cxa_atexit@plt+0xaf02c> │ │ │ │ + ldr r0, [pc, #296] @ bb544 <__cxa_atexit@plt+0xaf06c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr ip, [r5, #24] │ │ │ │ + mov sl, r6 │ │ │ │ + str r0, [sl, #16]! │ │ │ │ + sub r0, r8, #47 @ 0x2f │ │ │ │ + ldr lr, [pc, #268] @ bb548 <__cxa_atexit@plt+0xaf070> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [pc, #160] @ bfd14 <__cxa_atexit@plt+0xb383c> │ │ │ │ + mov r7, #2 │ │ │ │ + str r7, [sl, #4] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #-12] │ │ │ │ + stmdb sl, {r1, r2} │ │ │ │ + str lr, [sl, #16] │ │ │ │ + str ip, [sl, #20] │ │ │ │ + str r3, [sl, #24] │ │ │ │ + mov r7, sl │ │ │ │ + str r0, [r7, #12]! │ │ │ │ + ldr r3, [pc, #224] @ bb54c <__cxa_atexit@plt+0xaf074> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne bb514 <__cxa_atexit@plt+0xaf03c> │ │ │ │ + sub r3, r8, #19 │ │ │ │ + mov r2, #0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldrex r2, [r7] │ │ │ │ + strex r2, r3, [r7] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne bb484 <__cxa_atexit@plt+0xaefac> │ │ │ │ + ldr r7, [pc, #180] @ bb550 <__cxa_atexit@plt+0xaf078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [pc, #144] @ bfd18 <__cxa_atexit@plt+0xb3840> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r3, #11 │ │ │ │ - sub sl, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc bfcf8 <__cxa_atexit@plt+0xb3820> │ │ │ │ - ldr r1, [pc, #64] @ bfd08 <__cxa_atexit@plt+0xb3830> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ bfd0c <__cxa_atexit@plt+0xb3834> │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str sl, [r6, #48] @ 0x30 │ │ │ │ + str r9, [r6, #52] @ 0x34 │ │ │ │ + ldr r7, [pc, #164] @ bb554 <__cxa_atexit@plt+0xaf07c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + sub r7, r8, #5 │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc bb524 <__cxa_atexit@plt+0xaf04c> │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #104] @ bb55c <__cxa_atexit@plt+0xaf084> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, r1, #2 │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r3, #7 │ │ │ │ + stmib r6, {r0, r1, r2, r7} │ │ │ │ + sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r6, #28 │ │ │ │ - b bfcfc <__cxa_atexit@plt+0xb3824> │ │ │ │ - mov r6, #12 │ │ │ │ + bx ip │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq r6, r8, r4, asr #16 │ │ │ │ - bicseq r7, pc, r0, lsr r0 @ │ │ │ │ - ldrsbeq r7, [pc, #48] @ bfd48 <__cxa_atexit@plt+0xb3870> │ │ │ │ - bicseq r6, pc, r4, ror pc @ │ │ │ │ - bicseq r7, pc, r8, ror r0 @ │ │ │ │ - strdeq r6, [r8, #124] @ 0x7c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi bfdb4 <__cxa_atexit@plt+0xb38dc> │ │ │ │ + ldr r1, [r7] │ │ │ │ mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bfda0 <__cxa_atexit@plt+0xb38c8> │ │ │ │ - ldr r7, [pc, #136] @ bfdd8 <__cxa_atexit@plt+0xb3900> │ │ │ │ + bl 1b9a0a0 <__cxa_atexit@plt+0x1b8dbc8> │ │ │ │ + b bb478 <__cxa_atexit@plt+0xaefa0> │ │ │ │ + ldr r7, [pc, #44] @ bb558 <__cxa_atexit@plt+0xaf080> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #132] @ bfddc <__cxa_atexit@plt+0xb3904> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #116] @ bfde0 <__cxa_atexit@plt+0xb3908> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq bfda8 <__cxa_atexit@plt+0xb38d0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc bfdbc <__cxa_atexit@plt+0xb38e4> │ │ │ │ - ldr r2, [pc, #92] @ bfde8 <__cxa_atexit@plt+0xb3910> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + bicseq fp, pc, r4, lsl #25 │ │ │ │ + bicseq fp, pc, r8, asr ip @ │ │ │ │ + bicseq fp, pc, r0, lsr ip @ │ │ │ │ + bicseq fp, pc, r0, lsl ip @ │ │ │ │ + bicseq fp, pc, r8, ror #23 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + ldrheq fp, [pc, #176] @ bb614 <__cxa_atexit@plt+0xaf13c> │ │ │ │ + andeq r0, r0, r5, ror #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc bb5a4 <__cxa_atexit@plt+0xaf0cc> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ bb5c0 <__cxa_atexit@plt+0xaf0e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2, r7} │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ bb5c4 <__cxa_atexit@plt+0xaf0ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + bicseq fp, pc, ip, lsl #22 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bb614 <__cxa_atexit@plt+0xaf13c> │ │ │ │ + ldr r7, [pc, #56] @ bb62c <__cxa_atexit@plt+0xaf154> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #20] @ bb630 <__cxa_atexit@plt+0xaf158> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + ldrheq fp, [pc, #164] @ bb6d8 <__cxa_atexit@plt+0xaf200> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bb674 <__cxa_atexit@plt+0xaf19c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ bb68c <__cxa_atexit@plt+0xaf1b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + ldr r3, [pc, #20] @ bb690 <__cxa_atexit@plt+0xaf1b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + bicseq fp, pc, r4, asr #20 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r8, ror #19 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc bb6f8 <__cxa_atexit@plt+0xaf220> │ │ │ │ + ldr lr, [pc, #88] @ bb714 <__cxa_atexit@plt+0xaf23c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + ldr r1, [pc, #68] @ bb718 <__cxa_atexit@plt+0xaf240> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + ldr r0, [r8, #4] │ │ │ │ + str lr, [r5] │ │ │ │ + str r0, [r5, #32] │ │ │ │ + sub r8, r6, #9 │ │ │ │ + add r7, r0, #1 │ │ │ │ + b 1ba6790 <__cxa_atexit@plt+0x1b9a2b8> │ │ │ │ + ldr r3, [pc, #28] @ bb71c <__cxa_atexit@plt+0xaf244> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + ldrsbeq fp, [pc, #144] @ bb7b0 <__cxa_atexit@plt+0xaf2d8> │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r1, r0, r8, ror #27 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ bb754 <__cxa_atexit@plt+0xaf27c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r8, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 1ba6e14 <__cxa_atexit@plt+0x1b9a93c> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r1, r0, r8, ror #19 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ bb78c <__cxa_atexit@plt+0xaf2b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + str r3, [r5] │ │ │ │ + sub r3, r2, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add sl, r8, #1 │ │ │ │ + b 1ba6e14 <__cxa_atexit@plt+0x1b9a93c> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r1, r0, r8, ror #23 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #28]! │ │ │ │ + ldr r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + ldr r0, [pc, #208] @ bb880 <__cxa_atexit@plt+0xaf3a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2] │ │ │ │ + orr r7, r1, r7 │ │ │ │ + mov r1, #255 @ 0xff │ │ │ │ + orr r1, r1, #65280 @ 0xff00 │ │ │ │ + cmp r7, r1 │ │ │ │ + bne bb800 <__cxa_atexit@plt+0xaf328> │ │ │ │ + str r1, [r5, #28] │ │ │ │ + str r2, [r5, #32] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc bb840 <__cxa_atexit@plt+0xaf368> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #160] @ bb890 <__cxa_atexit@plt+0xaf3b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str r2, [r5, #32] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc bb860 <__cxa_atexit@plt+0xaf388> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r3, [pc, #104] @ bb88c <__cxa_atexit@plt+0xaf3b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ bfde4 <__cxa_atexit@plt+0xb390c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01df6e94 │ │ │ │ - ldrsbeq r7, [pc, #40] @ bfe10 <__cxa_atexit@plt+0xb3938> │ │ │ │ - bicseq r7, pc, r8, ror r2 @ │ │ │ │ - ldrheq r7, [pc, #44] @ bfe1c <__cxa_atexit@plt+0xb3944> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #64] @ bb888 <__cxa_atexit@plt+0xaf3b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3] │ │ │ │ + mov r7, #255 @ 0xff │ │ │ │ + orr r7, r7, #65280 @ 0xff00 │ │ │ │ + b bb874 <__cxa_atexit@plt+0xaf39c> │ │ │ │ + ldr r6, [pc, #28] @ bb884 <__cxa_atexit@plt+0xaf3ac> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + bicseq fp, pc, r8, ror #17 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + bicseq fp, pc, r4, lsl #17 │ │ │ │ + bicseq fp, pc, r0, asr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bfe20 <__cxa_atexit@plt+0xb3948> │ │ │ │ - ldr r2, [pc, #28] @ bfe2c <__cxa_atexit@plt+0xb3954> │ │ │ │ + bcc bb8d0 <__cxa_atexit@plt+0xaf3f8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ bb8e8 <__cxa_atexit@plt+0xaf410> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r7, pc, r8, lsr r2 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ + ldr r3, [pc, #20] @ bb8ec <__cxa_atexit@plt+0xaf414> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + bicseq fp, pc, ip, ror #15 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bb934 <__cxa_atexit@plt+0xaf45c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ bb94c <__cxa_atexit@plt+0xaf474> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ bb950 <__cxa_atexit@plt+0xaf478> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + bicseq fp, pc, ip, lsl #15 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r8, lsr #19 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #76] @ bb9b0 <__cxa_atexit@plt+0xaf4d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + str r7, [r5, #32] │ │ │ │ + add r0, r0, #4 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmda r5, {r0, r7, lr} │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bfe80 <__cxa_atexit@plt+0xb39a8> │ │ │ │ - ldr r2, [pc, #60] @ bfe88 <__cxa_atexit@plt+0xb39b0> │ │ │ │ + bhi bb9a0 <__cxa_atexit@plt+0xaf4c8> │ │ │ │ + mov r8, fp │ │ │ │ + b babbc <__cxa_atexit@plt+0xae6e4> │ │ │ │ + ldr r7, [pc, #12] @ bb9b4 <__cxa_atexit@plt+0xaf4dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + strdeq fp, [r8, #76] @ 0x4c │ │ │ │ + andeq r0, r0, r8, lsr #27 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne bb9d8 <__cxa_atexit@plt+0xaf500> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #24] @ bb9fc <__cxa_atexit@plt+0xaf524> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ bfe8c <__cxa_atexit@plt+0xb39b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq bfe74 <__cxa_atexit@plt+0xb399c> │ │ │ │ - mov r7, r3 │ │ │ │ - b bfe98 <__cxa_atexit@plt+0xb39c0> │ │ │ │ - ldr r0, [r3] │ │ │ │ + str r7, [r5, #32] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ mov r7, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + b 1ba6ca0 <__cxa_atexit@plt+0x1b9a7c8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r8, ror #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bba80 <__cxa_atexit@plt+0xaf5a8> │ │ │ │ + ldr r3, [pc, #140] @ bbab0 <__cxa_atexit@plt+0xaf5d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr sl, [r5, #32] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne bba8c <__cxa_atexit@plt+0xaf5b4> │ │ │ │ + mov r3, #0 │ │ │ │ + add r2, r7, r9, lsl #2 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + add r3, r2, #8 │ │ │ │ + ldrex r2, [r3] │ │ │ │ + strex r2, sl, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne bba4c <__cxa_atexit@plt+0xaf574> │ │ │ │ + ldr r3, [pc, #80] @ bbab4 <__cxa_atexit@plt+0xaf5dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r3, [pc, #68] @ bbab8 <__cxa_atexit@plt+0xaf5e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r6, pc, ip, lsr sp @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + add r3, r7, r9, lsl #2 │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + mov r0, r4 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ + bl 1b9a0a0 <__cxa_atexit@plt+0x1b8dbc8> │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b bba3c <__cxa_atexit@plt+0xaf564> │ │ │ │ + bicseq fp, pc, r8, ror r6 @ │ │ │ │ + bicseq fp, pc, r4, lsr r6 @ │ │ │ │ + bicseq fp, pc, r4, lsr r6 @ │ │ │ │ + andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ bff10 <__cxa_atexit@plt+0xb3a38> │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc bbb00 <__cxa_atexit@plt+0xaf628> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ bbb1c <__cxa_atexit@plt+0xaf644> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2, r7} │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ bbb20 <__cxa_atexit@plt+0xaf648> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrheq fp, [pc, #80] @ bbb74 <__cxa_atexit@plt+0xaf69c> │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b bbb44 <__cxa_atexit@plt+0xaf66c> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r3, #-12]! │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bbbd4 <__cxa_atexit@plt+0xaf6fc> │ │ │ │ + ldr r7, [r5] │ │ │ │ + cmp sl, r7 │ │ │ │ + bge bbbb4 <__cxa_atexit@plt+0xaf6dc> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + add r7, r7, sl, lsl #2 │ │ │ │ + ldr r2, [pc, #112] @ bbbe8 <__cxa_atexit@plt+0xaf710> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq bfef8 <__cxa_atexit@plt+0xb3a20> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #60] @ bff14 <__cxa_atexit@plt+0xb3a3c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq bff04 <__cxa_atexit@plt+0xb3a2c> │ │ │ │ - mov r7, r3 │ │ │ │ - b bff64 <__cxa_atexit@plt+0xb3a8c> │ │ │ │ + beq bbbc8 <__cxa_atexit@plt+0xaf6f0> │ │ │ │ + ldr r3, [pc, #76] @ bbbec <__cxa_atexit@plt+0xaf714> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r8, [pc, #52] @ bbbf0 <__cxa_atexit@plt+0xaf718> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #24] @ bbbf4 <__cxa_atexit@plt+0xaf71c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + ldrsheq fp, [pc, #72] @ bbc40 <__cxa_atexit@plt+0xaf768> │ │ │ │ + biceq fp, r8, ip, asr #5 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ bff58 <__cxa_atexit@plt+0xb3a80> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #16] @ bbc20 <__cxa_atexit@plt+0xaf748> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bbc48 <__cxa_atexit@plt+0xaf770> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + cmp r7, r3 │ │ │ │ + bge bbcb0 <__cxa_atexit@plt+0xaf7d8> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #92] @ bbcd0 <__cxa_atexit@plt+0xaf7f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + str r8, [r5, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq bff50 <__cxa_atexit@plt+0xb3a78> │ │ │ │ - b bff64 <__cxa_atexit@plt+0xb3a8c> │ │ │ │ + beq bbcc4 <__cxa_atexit@plt+0xaf7ec> │ │ │ │ + ldr r3, [pc, #56] @ bbcd4 <__cxa_atexit@plt+0xaf7fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r8, [pc, #32] @ bbcd8 <__cxa_atexit@plt+0xaf800> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #6 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + ldrsheq fp, [pc, #60] @ bbd1c <__cxa_atexit@plt+0xaf844> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bbcf0 <__cxa_atexit@plt+0xaf818> │ │ │ │ + mov r8, fp │ │ │ │ + b bbd4c <__cxa_atexit@plt+0xaf874> │ │ │ │ + ldr r7, [pc, #8] @ bbd00 <__cxa_atexit@plt+0xaf828> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strheq fp, [r8, #20] │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bbd38 <__cxa_atexit@plt+0xaf860> │ │ │ │ + mov r8, fp │ │ │ │ + b bbd4c <__cxa_atexit@plt+0xaf874> │ │ │ │ + ldr r7, [pc, #8] @ bbd48 <__cxa_atexit@plt+0xaf870> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq fp, r8, ip, ror #2 │ │ │ │ + stm sp, {r4, r6, r8} │ │ │ │ + mov r9, #15 │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r1, [pc, #412] @ bbefc <__cxa_atexit@plt+0xafa24> │ │ │ │ + ldr lr, [pc, #420] @ bbf08 <__cxa_atexit@plt+0xafa30> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r6, #0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #12]! │ │ │ │ + ldr fp, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr ip, [r2, #8]! │ │ │ │ + and r4, sl, #3 │ │ │ │ + cmp r4, #2 │ │ │ │ + beq bbdd0 <__cxa_atexit@plt+0xaf8f8> │ │ │ │ + cmp r4, #3 │ │ │ │ + bne bbedc <__cxa_atexit@plt+0xafa04> │ │ │ │ + bic r4, sl, #3 │ │ │ │ + ldr r4, [r4] │ │ │ │ + ldrh r4, [r4, #-2] │ │ │ │ + cmp r4, #3 │ │ │ │ + bne bbe5c <__cxa_atexit@plt+0xaf984> │ │ │ │ + and r2, r9, fp, lsr ip │ │ │ │ + ldr r3, [sl, #1] │ │ │ │ + add r2, r3, r2, lsl #2 │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #332] @ bbf14 <__cxa_atexit@plt+0xafa3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + b bbe38 <__cxa_atexit@plt+0xaf960> │ │ │ │ + and r3, r9, fp, lsr ip │ │ │ │ + ldr r2, [sl, #6] │ │ │ │ + tst r2, r0, lsl r3 │ │ │ │ + beq bbedc <__cxa_atexit@plt+0xafa04> │ │ │ │ + lsl r3, r0, r3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + and r2, r2, r3 │ │ │ │ + ldr r3, [pc, #260] @ bbef8 <__cxa_atexit@plt+0xafa20> │ │ │ │ + and r3, r3, r2, lsr #1 │ │ │ │ + sub r2, r2, r3 │ │ │ │ + and r3, r1, r2, lsr #2 │ │ │ │ + and r2, r2, r1 │ │ │ │ + add r2, r2, r3 │ │ │ │ + add r2, r2, r2, lsr #4 │ │ │ │ + ldr r3, [pc, #244] @ bbf04 <__cxa_atexit@plt+0xafa2c> │ │ │ │ + and r2, r2, r3 │ │ │ │ + ldr r3, [pc, #232] @ bbf00 <__cxa_atexit@plt+0xafa28> │ │ │ │ + mul r2, r2, r3 │ │ │ │ + mvn r3, #3 │ │ │ │ + and r2, r3, r2, lsr #22 │ │ │ │ + ldr r3, [sl, #2] │ │ │ │ + add r2, r2, r3 │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-4]! │ │ │ │ + add r2, ip, #4 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bbe94 <__cxa_atexit@plt+0xaf9bc> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b bbd68 <__cxa_atexit@plt+0xaf890> │ │ │ │ + cmp r4, #4 │ │ │ │ + bne bbea8 <__cxa_atexit@plt+0xaf9d0> │ │ │ │ + ldr r7, [sl, #5] │ │ │ │ + cmp fp, r7 │ │ │ │ + bne bbedc <__cxa_atexit@plt+0xafa04> │ │ │ │ + ldr r9, [sl, #1] │ │ │ │ + ldr r7, [r9, #4] │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov sl, #0 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b bbb44 <__cxa_atexit@plt+0xaf66c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, r3 │ │ │ │ + ldmib sp, {r6, fp} │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [sl, #9] │ │ │ │ + cmp fp, r6 │ │ │ │ + bne bbedc <__cxa_atexit@plt+0xafa04> │ │ │ │ + ldr r6, [pc, #84] @ bbf10 <__cxa_atexit@plt+0xafa38> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r9, [sl, #1] │ │ │ │ + ldr r5, [sl, #5] │ │ │ │ + str r6, [r2] │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, r2 │ │ │ │ + ldmib sp, {r6, fp} │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r8, [pc, #40] @ bbf0c <__cxa_atexit@plt+0xafa34> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + mov r7, #1 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + bx r0 │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + ldrsbeq fp, [pc, #16] @ bbf24 <__cxa_atexit@plt+0xafa4c> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r2, #3 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b bbd4c <__cxa_atexit@plt+0xaf874> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bbf5c <__cxa_atexit@plt+0xafa84> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + mov r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [pc, #12] @ bbf70 <__cxa_atexit@plt+0xafa98> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r7, #1 │ │ │ │ + bx r0 │ │ │ │ + bicseq fp, pc, r0, asr r1 @ │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b bbd4c <__cxa_atexit@plt+0xaf874> │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bc01c <__cxa_atexit@plt+0xafb44> │ │ │ │ + ldr r3, [pc, #120] @ bc02c <__cxa_atexit@plt+0xafb54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq bbff8 <__cxa_atexit@plt+0xafb20> │ │ │ │ cmp r3, #2 │ │ │ │ - bne bff80 <__cxa_atexit@plt+0xb3aa8> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + bne bc008 <__cxa_atexit@plt+0xafb30> │ │ │ │ + ldr r2, [pc, #88] @ bc030 <__cxa_atexit@plt+0xafb58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1bb3548 <__cxa_atexit@plt+0x1ba7070> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc bffec <__cxa_atexit@plt+0xb3b14> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge bffd4 <__cxa_atexit@plt+0xb3afc> │ │ │ │ - ldr r7, [pc, #84] @ c0000 <__cxa_atexit@plt+0xb3b28> │ │ │ │ + ldr r7, [pc, #40] @ bc038 <__cxa_atexit@plt+0xafb60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #76] @ c0004 <__cxa_atexit@plt+0xb3b2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - bne bff78 <__cxa_atexit@plt+0xb3aa0> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge bff78 <__cxa_atexit@plt+0xb3aa0> │ │ │ │ - b bffa4 <__cxa_atexit@plt+0xb3acc> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r6, pc, ip, lsr ip @ │ │ │ │ - bicseq r6, pc, r8, asr #26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r7, [pc, #16] @ bc034 <__cxa_atexit@plt+0xafb5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + biceq sl, r8, ip, lsl #29 │ │ │ │ + bicseq sl, pc, ip, asr #24 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bc070 <__cxa_atexit@plt+0xafb98> │ │ │ │ + ldr r3, [pc, #48] @ bc088 <__cxa_atexit@plt+0xafbb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1bb3548 <__cxa_atexit@plt+0x1ba7070> │ │ │ │ + ldr r7, [pc, #12] @ bc084 <__cxa_atexit@plt+0xafbac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bicseq sl, pc, r4, ror #23 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c0054 <__cxa_atexit@plt+0xb3b7c> │ │ │ │ - ldr r3, [pc, #52] @ c0064 <__cxa_atexit@plt+0xb3b8c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #152] @ bc134 <__cxa_atexit@plt+0xafc5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq bc0cc <__cxa_atexit@plt+0xafbf4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne bc0d8 <__cxa_atexit@plt+0xafc00> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #12]! │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #88] @ bc138 <__cxa_atexit@plt+0xafc60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - ldr r3, [pc, #28] @ c0068 <__cxa_atexit@plt+0xb3b90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq bc118 <__cxa_atexit@plt+0xafc40> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bc120 <__cxa_atexit@plt+0xafc48> │ │ │ │ + ldr r3, [pc, #60] @ bc13c <__cxa_atexit@plt+0xafc64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1bb3548 <__cxa_atexit@plt+0x1ba7070> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - bicseq r6, pc, r8, asr #23 │ │ │ │ - biceq r6, r8, r8, asr #9 │ │ │ │ + ldr r7, [pc, #24] @ bc140 <__cxa_atexit@plt+0xafc68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + bicseq sl, pc, r4, lsr fp @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bc164 <__cxa_atexit@plt+0xafc8c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #96] @ bc1cc <__cxa_atexit@plt+0xafcf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq bc1ac <__cxa_atexit@plt+0xafcd4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne bc1b8 <__cxa_atexit@plt+0xafce0> │ │ │ │ + ldr r2, [pc, #64] @ bc1d0 <__cxa_atexit@plt+0xafcf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3548 <__cxa_atexit@plt+0x1ba7070> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ bc1d4 <__cxa_atexit@plt+0xafcfc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + @ instruction: 0x01dfaa9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c00a8 <__cxa_atexit@plt+0xb3bd0> │ │ │ │ - ldr r2, [pc, #36] @ c00b0 <__cxa_atexit@plt+0xb3bd8> │ │ │ │ + bhi bc214 <__cxa_atexit@plt+0xafd3c> │ │ │ │ + ldr r2, [pc, #60] @ bc230 <__cxa_atexit@plt+0xafd58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ c00b4 <__cxa_atexit@plt+0xb3bdc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198abf0 <__cxa_atexit@plt+0x197e718> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bc21c <__cxa_atexit@plt+0xafd44> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b bc270 <__cxa_atexit@plt+0xafd98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, pc, r0, lsl fp @ │ │ │ │ - ldrheq r6, [pc, #244] @ c01b0 <__cxa_atexit@plt+0xb3cd8> │ │ │ │ - biceq r6, r8, r8, lsl #9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c0188 <__cxa_atexit@plt+0xb3cb0> │ │ │ │ - ldr r3, [pc, #204] @ c01a4 <__cxa_atexit@plt+0xb3ccc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ c01a8 <__cxa_atexit@plt+0xb3cd0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c012c <__cxa_atexit@plt+0xb3c54> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c0190 <__cxa_atexit@plt+0xb3cb8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne c0138 <__cxa_atexit@plt+0xb3c60> │ │ │ │ - ldr r7, [pc, #144] @ c01ac <__cxa_atexit@plt+0xb3cd4> │ │ │ │ + ldr r7, [pc, #16] @ bc234 <__cxa_atexit@plt+0xafd5c> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ c01b0 <__cxa_atexit@plt+0xb3cd8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldrheq sl, [pc, #144] @ bc2c8 <__cxa_atexit@plt+0xafdf0> │ │ │ │ + @ instruction: 0x01c8ac90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bc25c <__cxa_atexit@plt+0xafd84> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b bc270 <__cxa_atexit@plt+0xafd98> │ │ │ │ + ldr r7, [pc, #8] @ bc26c <__cxa_atexit@plt+0xafd94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ c01b4 <__cxa_atexit@plt+0xb3cdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ c01b8 <__cxa_atexit@plt+0xb3ce0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ c01bc <__cxa_atexit@plt+0xb3ce4> │ │ │ │ + biceq sl, r8, r0, asr ip │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r1, [pc, #208] @ bc34c <__cxa_atexit@plt+0xafe74> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #204] @ bc350 <__cxa_atexit@plt+0xafe78> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq bc30c <__cxa_atexit@plt+0xafe34> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bc318 <__cxa_atexit@plt+0xafe40> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq bc32c <__cxa_atexit@plt+0xafe54> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bc284 <__cxa_atexit@plt+0xafdac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bc338 <__cxa_atexit@plt+0xafe60> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [pc, #124] @ bc358 <__cxa_atexit@plt+0xafe80> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #108] @ bc35c <__cxa_atexit@plt+0xafe84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ c01c0 <__cxa_atexit@plt+0xb3ce8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r7, [pc, #52] @ bc354 <__cxa_atexit@plt+0xafe7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - ldrheq r6, [pc, #168] @ c0258 <__cxa_atexit@plt+0xb3d80> │ │ │ │ - biceq r6, r8, r0, lsl r4 │ │ │ │ - biceq r6, r8, r4, lsl #8 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - ldrsheq r6, [pc, #228] @ c02a4 <__cxa_atexit@plt+0xb3dcc> │ │ │ │ - ldrsheq r6, [pc, #228] @ c02a8 <__cxa_atexit@plt+0xb3dd0> │ │ │ │ - ldrheq r6, [pc, #164] @ c026c <__cxa_atexit@plt+0xb3d94> │ │ │ │ - biceq r6, r8, ip, ror r3 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + ldrsbeq sl, [pc, #128] @ bc3dc <__cxa_atexit@plt+0xaff04> │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + bicseq sl, pc, r4, lsr r9 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c0254 <__cxa_atexit@plt+0xb3d7c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne c0204 <__cxa_atexit@plt+0xb3d2c> │ │ │ │ - ldr r7, [pc, #112] @ c0264 <__cxa_atexit@plt+0xb3d8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ c0268 <__cxa_atexit@plt+0xb3d90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bc3f0 <__cxa_atexit@plt+0xaff18> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #164] @ bc42c <__cxa_atexit@plt+0xaff54> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq bc404 <__cxa_atexit@plt+0xaff2c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bc410 <__cxa_atexit@plt+0xaff38> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bc418 <__cxa_atexit@plt+0xaff40> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [pc, #116] @ bc434 <__cxa_atexit@plt+0xaff5c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #100] @ bc438 <__cxa_atexit@plt+0xaff60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ c026c <__cxa_atexit@plt+0xb3d94> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #56] @ bc430 <__cxa_atexit@plt+0xaff58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ c0270 <__cxa_atexit@plt+0xb3d98> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ c0274 <__cxa_atexit@plt+0xb3d9c> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b bc270 <__cxa_atexit@plt+0xafd98> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrsheq sl, [pc, #120] @ bc4b0 <__cxa_atexit@plt+0xaffd8> │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + bicseq sl, pc, r0, asr r8 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne bc4a0 <__cxa_atexit@plt+0xaffc8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bc4ac <__cxa_atexit@plt+0xaffd4> │ │ │ │ + ldr r1, [pc, #76] @ bc4bc <__cxa_atexit@plt+0xaffe4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #60] @ bc4c0 <__cxa_atexit@plt+0xaffe8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ c0278 <__cxa_atexit@plt+0xb3da0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b bc270 <__cxa_atexit@plt+0xafd98> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq r6, r8, r8, lsr r3 │ │ │ │ - biceq r6, r8, ip, lsr #6 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - bicseq r6, pc, r8, lsr #28 │ │ │ │ - bicseq r6, pc, r8, lsr #28 │ │ │ │ - bicseq r6, pc, r8, ror #19 │ │ │ │ - biceq r6, r8, r4, asr #5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c0370 <__cxa_atexit@plt+0xb3e98> │ │ │ │ - ldr lr, [pc, #240] @ c038c <__cxa_atexit@plt+0xb3eb4> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r8, [pc, #228] @ c0390 <__cxa_atexit@plt+0xb3eb8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq c0354 <__cxa_atexit@plt+0xb3e7c> │ │ │ │ - ldr r0, [pc, #196] @ c0394 <__cxa_atexit@plt+0xb3ebc> │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + bicseq sl, pc, r0, lsr #15 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc500 <__cxa_atexit@plt+0xb0028> │ │ │ │ + ldr r2, [pc, #60] @ bc51c <__cxa_atexit@plt+0xb0044> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bc508 <__cxa_atexit@plt+0xb0030> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b bc55c <__cxa_atexit@plt+0xb0084> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ bc520 <__cxa_atexit@plt+0xb0048> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq sl, pc, r4, asr #13 │ │ │ │ + biceq sl, r8, r8, lsr #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bc548 <__cxa_atexit@plt+0xb0070> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b bc55c <__cxa_atexit@plt+0xb0084> │ │ │ │ + ldr r7, [pc, #8] @ bc558 <__cxa_atexit@plt+0xb0080> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq sl, r8, r8, ror #18 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r1, [pc, #244] @ bc65c <__cxa_atexit@plt+0xb0184> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #240] @ bc660 <__cxa_atexit@plt+0xb0188> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq bc61c <__cxa_atexit@plt+0xb0144> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bc628 <__cxa_atexit@plt+0xb0150> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c0364 <__cxa_atexit@plt+0xb3e8c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ + beq bc63c <__cxa_atexit@plt+0xb0164> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bc570 <__cxa_atexit@plt+0xb0098> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc c0378 <__cxa_atexit@plt+0xb3ea0> │ │ │ │ - ldr r7, [pc, #152] @ c0398 <__cxa_atexit@plt+0xb3ec0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #18 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #132] @ c039c <__cxa_atexit@plt+0xb3ec4> │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bc648 <__cxa_atexit@plt+0xb0170> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr lr, [pc, #148] @ bc668 <__cxa_atexit@plt+0xb0190> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r0, r3, #19 │ │ │ │ + ldr lr, [pc, #124] @ bc66c <__cxa_atexit@plt+0xb0194> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #128] @ c03a0 <__cxa_atexit@plt+0xb3ec8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #120] @ c03a4 <__cxa_atexit@plt+0xb3ecc> │ │ │ │ + ldr r8, [pc, #120] @ bc670 <__cxa_atexit@plt+0xb0198> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + add r2, r6, #16 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #52] @ bc664 <__cxa_atexit@plt+0xb018c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrsheq r6, [pc, #128] @ c0418 <__cxa_atexit@plt+0xb3f40> │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - bicseq r6, pc, r8, ror #19 │ │ │ │ - bicseq r6, pc, r8, asr #17 │ │ │ │ - ldrsheq r6, [pc, #128] @ c042c <__cxa_atexit@plt+0xb3f54> │ │ │ │ - @ instruction: 0x01c86198 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ c0458 <__cxa_atexit@plt+0xb3f80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + bicseq sl, pc, r0, asr #11 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + bicseq sl, pc, r4, lsr r6 @ │ │ │ │ + ldrsbeq sl, [pc, #88] @ bc6d0 <__cxa_atexit@plt+0xb01f8> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bc728 <__cxa_atexit@plt+0xb0250> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #200] @ bc764 <__cxa_atexit@plt+0xb028c> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c0440 <__cxa_atexit@plt+0xb3f68> │ │ │ │ + beq bc73c <__cxa_atexit@plt+0xb0264> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bc748 <__cxa_atexit@plt+0xb0270> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc c0448 <__cxa_atexit@plt+0xb3f70> │ │ │ │ - ldr r7, [pc, #112] @ c045c <__cxa_atexit@plt+0xb3f84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #18 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #92] @ c0460 <__cxa_atexit@plt+0xb3f88> │ │ │ │ + bcc bc750 <__cxa_atexit@plt+0xb0278> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr lr, [pc, #140] @ bc76c <__cxa_atexit@plt+0xb0294> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r0, r3, #19 │ │ │ │ + ldr lr, [pc, #116] @ bc770 <__cxa_atexit@plt+0xb0298> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #88] @ c0464 <__cxa_atexit@plt+0xb3f8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #80] @ c0468 <__cxa_atexit@plt+0xb3f90> │ │ │ │ + ldr r8, [pc, #112] @ bc774 <__cxa_atexit@plt+0xb029c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + add r2, r6, #16 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ + ldr r7, [pc, #56] @ bc768 <__cxa_atexit@plt+0xb0290> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b bc55c <__cxa_atexit@plt+0xb0084> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - ldrsheq r6, [pc, #140] @ c04f4 <__cxa_atexit@plt+0xb401c> │ │ │ │ - ldrsbeq r6, [pc, #124] @ c04e8 <__cxa_atexit@plt+0xb4010> │ │ │ │ - bicseq r6, pc, r4, lsl #16 │ │ │ │ - ldrdeq r6, [r8, #4] │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c04e4 <__cxa_atexit@plt+0xb400c> │ │ │ │ - ldr r7, [pc, #92] @ c04f0 <__cxa_atexit@plt+0xb4018> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr lr, [pc, #80] @ c04f4 <__cxa_atexit@plt+0xb401c> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + bicseq sl, pc, r0, asr #9 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + bicseq sl, pc, r8, lsr #10 │ │ │ │ + bicseq sl, pc, ip, asr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r1, [r3, #-2] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp r1, #2 │ │ │ │ + bne bc7fc <__cxa_atexit@plt+0xb0324> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bc808 <__cxa_atexit@plt+0xb0330> │ │ │ │ + ldr lr, [pc, #100] @ bc818 <__cxa_atexit@plt+0xb0340> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r0, r3, #19 │ │ │ │ + ldr lr, [pc, #76] @ bc81c <__cxa_atexit@plt+0xb0344> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #68] @ c04f8 <__cxa_atexit@plt+0xb4020> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r8, [pc, #60] @ c04fc <__cxa_atexit@plt+0xb4024> │ │ │ │ + ldr r8, [pc, #72] @ bc820 <__cxa_atexit@plt+0xb0348> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - sub r0, r6, #18 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r3, r7, lr} │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r2, r6, #16 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b bc55c <__cxa_atexit@plt+0xb0084> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - bicseq r6, pc, ip, asr r8 @ │ │ │ │ - bicseq r6, pc, r4, lsr r7 @ │ │ │ │ - bicseq r6, pc, ip, asr r7 @ │ │ │ │ - biceq r6, r8, r4, lsr r0 │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + bicseq sl, pc, r4, asr r4 @ │ │ │ │ + ldrsheq sl, [pc, #56] @ bc860 <__cxa_atexit@plt+0xb0388> │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c053c <__cxa_atexit@plt+0xb4064> │ │ │ │ - ldr r2, [pc, #36] @ c0544 <__cxa_atexit@plt+0xb406c> │ │ │ │ + bhi bc860 <__cxa_atexit@plt+0xb0388> │ │ │ │ + ldr r2, [pc, #60] @ bc87c <__cxa_atexit@plt+0xb03a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ c0548 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198abf0 <__cxa_atexit@plt+0x197e718> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bc868 <__cxa_atexit@plt+0xb0390> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b bc8bc <__cxa_atexit@plt+0xb03e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, pc, ip, ror r6 @ │ │ │ │ - bicseq r6, pc, r0, lsr #22 │ │ │ │ - strdeq r5, [r8, #244] @ 0xf4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c061c <__cxa_atexit@plt+0xb4144> │ │ │ │ - ldr r3, [pc, #204] @ c0638 <__cxa_atexit@plt+0xb4160> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ c063c <__cxa_atexit@plt+0xb4164> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c05c0 <__cxa_atexit@plt+0xb40e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c0624 <__cxa_atexit@plt+0xb414c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne c05cc <__cxa_atexit@plt+0xb40f4> │ │ │ │ - ldr r7, [pc, #144] @ c0640 <__cxa_atexit@plt+0xb4168> │ │ │ │ + ldr r7, [pc, #16] @ bc880 <__cxa_atexit@plt+0xb03a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ c0644 <__cxa_atexit@plt+0xb416c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + bicseq sl, pc, r4, ror #6 │ │ │ │ + biceq sl, r8, ip, asr #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bc8a8 <__cxa_atexit@plt+0xb03d0> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b bc8bc <__cxa_atexit@plt+0xb03e4> │ │ │ │ + ldr r7, [pc, #8] @ bc8b8 <__cxa_atexit@plt+0xb03e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ c0648 <__cxa_atexit@plt+0xb4170> │ │ │ │ + biceq sl, r8, ip, lsl #12 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #220] @ bc9a4 <__cxa_atexit@plt+0xb04cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ c064c <__cxa_atexit@plt+0xb4174> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ c0650 <__cxa_atexit@plt+0xb4178> │ │ │ │ + ldr r1, [pc, #216] @ bc9a8 <__cxa_atexit@plt+0xb04d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq bc964 <__cxa_atexit@plt+0xb048c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bc970 <__cxa_atexit@plt+0xb0498> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bc984 <__cxa_atexit@plt+0xb04ac> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne bc8d0 <__cxa_atexit@plt+0xb03f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc bc990 <__cxa_atexit@plt+0xb04b8> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #124] @ bc9b0 <__cxa_atexit@plt+0xb04d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #108] @ bc9b4 <__cxa_atexit@plt+0xb04dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ c0654 <__cxa_atexit@plt+0xb417c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r7, [pc, #52] @ bc9ac <__cxa_atexit@plt+0xb04d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - bicseq r6, pc, r4, lsr #12 │ │ │ │ - biceq r5, r8, ip, ror pc │ │ │ │ - biceq r5, r8, r0, ror pc │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - bicseq r6, pc, r0, ror #20 │ │ │ │ - bicseq r6, pc, r0, ror #20 │ │ │ │ - bicseq r6, pc, r0, lsr #12 │ │ │ │ - biceq r5, r8, r8, ror #29 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + bicseq sl, pc, r8, ror r2 @ │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + ldrsbeq sl, [pc, #44] @ bc9e8 <__cxa_atexit@plt+0xb0510> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c06e8 <__cxa_atexit@plt+0xb4210> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne c0698 <__cxa_atexit@plt+0xb41c0> │ │ │ │ - ldr r7, [pc, #112] @ c06f8 <__cxa_atexit@plt+0xb4220> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ c06fc <__cxa_atexit@plt+0xb4224> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ c0700 <__cxa_atexit@plt+0xb4228> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bca54 <__cxa_atexit@plt+0xb057c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #176] @ bca90 <__cxa_atexit@plt+0xb05b8> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bca68 <__cxa_atexit@plt+0xb0590> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne bca74 <__cxa_atexit@plt+0xb059c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc bca7c <__cxa_atexit@plt+0xb05a4> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #116] @ bca98 <__cxa_atexit@plt+0xb05c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ c0704 <__cxa_atexit@plt+0xb422c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ c0708 <__cxa_atexit@plt+0xb4230> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #100] @ bca9c <__cxa_atexit@plt+0xb05c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ c070c <__cxa_atexit@plt+0xb4234> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ bca94 <__cxa_atexit@plt+0xb05bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b bc8bc <__cxa_atexit@plt+0xb03e4> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0x01dfa194 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + bicseq sl, pc, ip, ror #3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r1, [r3, #-2] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp r1, #3 │ │ │ │ + bne bcb0c <__cxa_atexit@plt+0xb0634> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bcb18 <__cxa_atexit@plt+0xb0640> │ │ │ │ + ldr r1, [pc, #76] @ bcb28 <__cxa_atexit@plt+0xb0650> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #60] @ bcb2c <__cxa_atexit@plt+0xb0654> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b bc8bc <__cxa_atexit@plt+0xb03e4> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq r5, r8, r4, lsr #29 │ │ │ │ - stlexbeq r5, r8, [r8] │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - @ instruction: 0x01df6994 │ │ │ │ - @ instruction: 0x01df6994 │ │ │ │ - bicseq r6, pc, r4, asr r5 @ │ │ │ │ - biceq r5, r8, r4, lsr #28 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + bicseq sl, pc, r4, lsr r1 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c074c <__cxa_atexit@plt+0xb4274> │ │ │ │ - ldr r2, [pc, #36] @ c0754 <__cxa_atexit@plt+0xb427c> │ │ │ │ + bhi bcb6c <__cxa_atexit@plt+0xb0694> │ │ │ │ + ldr r2, [pc, #60] @ bcb88 <__cxa_atexit@plt+0xb06b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ c0758 <__cxa_atexit@plt+0xb4280> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198abf0 <__cxa_atexit@plt+0x197e718> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bcb74 <__cxa_atexit@plt+0xb069c> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b bcbc8 <__cxa_atexit@plt+0xb06f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, pc, ip, ror #8 │ │ │ │ - bicseq r6, pc, r0, lsl r9 @ │ │ │ │ - biceq r5, r8, r4, ror #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c082c <__cxa_atexit@plt+0xb4354> │ │ │ │ - ldr r3, [pc, #204] @ c0848 <__cxa_atexit@plt+0xb4370> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ c084c <__cxa_atexit@plt+0xb4374> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + ldr r7, [pc, #16] @ bcb8c <__cxa_atexit@plt+0xb06b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq sl, pc, r8, asr r0 @ │ │ │ │ + biceq sl, r8, r4, asr #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bcbb4 <__cxa_atexit@plt+0xb06dc> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b bcbc8 <__cxa_atexit@plt+0xb06f0> │ │ │ │ + ldr r7, [pc, #8] @ bcbc4 <__cxa_atexit@plt+0xb06ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq sl, r8, r4, lsl #6 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r1, [pc, #244] @ bccc8 <__cxa_atexit@plt+0xb07f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #240] @ bcccc <__cxa_atexit@plt+0xb07f4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq bcc88 <__cxa_atexit@plt+0xb07b0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bcc94 <__cxa_atexit@plt+0xb07bc> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c07d0 <__cxa_atexit@plt+0xb42f8> │ │ │ │ + beq bcca8 <__cxa_atexit@plt+0xb07d0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne bcbdc <__cxa_atexit@plt+0xb0704> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc c0834 <__cxa_atexit@plt+0xb435c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne c07dc <__cxa_atexit@plt+0xb4304> │ │ │ │ - ldr r7, [pc, #144] @ c0850 <__cxa_atexit@plt+0xb4378> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ c0854 <__cxa_atexit@plt+0xb437c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + bcc bccb4 <__cxa_atexit@plt+0xb07dc> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr lr, [pc, #148] @ bccd4 <__cxa_atexit@plt+0xb07fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r0, r3, #19 │ │ │ │ + ldr lr, [pc, #124] @ bccd8 <__cxa_atexit@plt+0xb0800> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #120] @ bccdc <__cxa_atexit@plt+0xb0804> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r2, r6, #16 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ bccd0 <__cxa_atexit@plt+0xb07f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ c0858 <__cxa_atexit@plt+0xb4380> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ c085c <__cxa_atexit@plt+0xb4384> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + bicseq r9, pc, r4, asr pc @ │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + bicseq r9, pc, r8, asr #31 │ │ │ │ + bicseq r9, pc, ip, ror #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bcd94 <__cxa_atexit@plt+0xb08bc> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #200] @ bcdd0 <__cxa_atexit@plt+0xb08f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bcda8 <__cxa_atexit@plt+0xb08d0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne bcdb4 <__cxa_atexit@plt+0xb08dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bcdbc <__cxa_atexit@plt+0xb08e4> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr lr, [pc, #140] @ bcdd8 <__cxa_atexit@plt+0xb0900> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r0, r3, #19 │ │ │ │ + ldr lr, [pc, #116] @ bcddc <__cxa_atexit@plt+0xb0904> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ c0860 <__cxa_atexit@plt+0xb4388> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ c0864 <__cxa_atexit@plt+0xb438c> │ │ │ │ + ldr r8, [pc, #112] @ bcde0 <__cxa_atexit@plt+0xb0908> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + add r2, r6, #16 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #56] @ bcdd4 <__cxa_atexit@plt+0xb08fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r7, fp │ │ │ │ + b bcbc8 <__cxa_atexit@plt+0xb06f0> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - bicseq r6, pc, r4, lsl r4 @ │ │ │ │ - biceq r5, r8, ip, ror #26 │ │ │ │ - biceq r5, r8, r0, ror #26 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - bicseq r6, pc, r0, asr r8 @ │ │ │ │ - bicseq r6, pc, r0, asr r8 @ │ │ │ │ - bicseq r6, pc, r0, lsl r4 @ │ │ │ │ - ldrdeq r5, [r8, #200] @ 0xc8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c08f8 <__cxa_atexit@plt+0xb4420> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne c08a8 <__cxa_atexit@plt+0xb43d0> │ │ │ │ - ldr r7, [pc, #112] @ c0908 <__cxa_atexit@plt+0xb4430> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ c090c <__cxa_atexit@plt+0xb4434> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ c0910 <__cxa_atexit@plt+0xb4438> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ c0914 <__cxa_atexit@plt+0xb443c> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + bicseq r9, pc, r4, asr lr @ │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + ldrheq r9, [pc, #236] @ bced0 <__cxa_atexit@plt+0xb09f8> │ │ │ │ + bicseq r9, pc, r0, ror #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r1, [r3, #-2] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp r1, #4 │ │ │ │ + bne bce68 <__cxa_atexit@plt+0xb0990> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bce74 <__cxa_atexit@plt+0xb099c> │ │ │ │ + ldr lr, [pc, #100] @ bce84 <__cxa_atexit@plt+0xb09ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r0, r3, #19 │ │ │ │ + ldr lr, [pc, #76] @ bce88 <__cxa_atexit@plt+0xb09b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ c0918 <__cxa_atexit@plt+0xb4440> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ c091c <__cxa_atexit@plt+0xb4444> │ │ │ │ + ldr r8, [pc, #72] @ bce8c <__cxa_atexit@plt+0xb09b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + add r2, r6, #16 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + bx ip │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b bcbc8 <__cxa_atexit@plt+0xb06f0> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01c85c94 │ │ │ │ - biceq r5, r8, r8, lsl #25 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - bicseq r6, pc, r4, lsl #15 │ │ │ │ - bicseq r6, pc, r4, lsl #15 │ │ │ │ - bicseq r6, pc, r4, asr #6 │ │ │ │ - biceq r5, r8, r4, lsl ip │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + bicseq r9, pc, r8, ror #27 │ │ │ │ + bicseq r9, pc, ip, lsl #27 │ │ │ │ + biceq sl, r8, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b bcfa4 <__cxa_atexit@plt+0xb0acc> │ │ │ │ + biceq sl, r8, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c095c <__cxa_atexit@plt+0xb4484> │ │ │ │ - ldr r2, [pc, #36] @ c0964 <__cxa_atexit@plt+0xb448c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ c0968 <__cxa_atexit@plt+0xb4490> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + bhi bcf34 <__cxa_atexit@plt+0xb0a5c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bcf40 <__cxa_atexit@plt+0xb0a68> │ │ │ │ + ldr lr, [pc, #140] @ bcf64 <__cxa_atexit@plt+0xb0a8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #132] @ bcf68 <__cxa_atexit@plt+0xb0a90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198abf0 <__cxa_atexit@plt+0x197e718> │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #116] @ bcf6c <__cxa_atexit@plt+0xb0a94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + sub r2, r5, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bcf50 <__cxa_atexit@plt+0xb0a78> │ │ │ │ + ldr r3, [pc, #88] @ bcf74 <__cxa_atexit@plt+0xb0a9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r3, [pc, #76] @ bcf78 <__cxa_atexit@plt+0xb0aa0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 1b356bc <__cxa_atexit@plt+0x1b291e4> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, pc, ip, asr r2 @ │ │ │ │ - bicseq r6, pc, r0, lsl #14 │ │ │ │ - ldrdeq r5, [r8, #180] @ 0xb4 │ │ │ │ + ldr r7, [pc, #24] @ bcf70 <__cxa_atexit@plt+0xb0a98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + bicseq r9, pc, r0, asr #25 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + strdeq r9, [r8, #84] @ 0x54 │ │ │ │ + @ instruction: 0xfffe7d78 │ │ │ │ + bicseq r9, pc, r4, asr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c0a3c <__cxa_atexit@plt+0xb4564> │ │ │ │ - ldr r3, [pc, #204] @ c0a58 <__cxa_atexit@plt+0xb4580> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ c0a5c <__cxa_atexit@plt+0xb4584> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c09e0 <__cxa_atexit@plt+0xb4508> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c0a44 <__cxa_atexit@plt+0xb456c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne c09ec <__cxa_atexit@plt+0xb4514> │ │ │ │ - ldr r7, [pc, #144] @ c0a60 <__cxa_atexit@plt+0xb4588> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + biceq r9, r8, ip, lsr #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bd04c <__cxa_atexit@plt+0xb0b74> │ │ │ │ + ldr r7, [pc, #188] @ bd074 <__cxa_atexit@plt+0xb0b9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ c0a64 <__cxa_atexit@plt+0xb458c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq bd028 <__cxa_atexit@plt+0xb0b50> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bd038 <__cxa_atexit@plt+0xb0b60> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc bd05c <__cxa_atexit@plt+0xb0b84> │ │ │ │ + ldr lr, [pc, #156] @ bd080 <__cxa_atexit@plt+0xb0ba8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, #152] @ bd084 <__cxa_atexit@plt+0xb0bac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + add r0, r3, #1 │ │ │ │ + add r3, r0, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #124] @ bd088 <__cxa_atexit@plt+0xb0bb0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ c0a68 <__cxa_atexit@plt+0xb4590> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ c0a6c <__cxa_atexit@plt+0xb4594> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ c0a70 <__cxa_atexit@plt+0xb4598> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ c0a74 <__cxa_atexit@plt+0xb459c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #60] @ bd07c <__cxa_atexit@plt+0xb0ba4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #36] @ bd078 <__cxa_atexit@plt+0xb0ba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - bicseq r6, pc, r4, lsl #4 │ │ │ │ - biceq r5, r8, ip, asr fp │ │ │ │ - biceq r5, r8, r0, asr fp │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - bicseq r6, pc, r0, asr #12 │ │ │ │ - bicseq r6, pc, r0, asr #12 │ │ │ │ - bicseq r6, pc, r0, lsl #4 │ │ │ │ - biceq r5, r8, r8, asr #21 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + biceq r9, r8, r0, ror lr │ │ │ │ + ldrheq r9, [pc, #176] @ bd134 <__cxa_atexit@plt+0xb0c5c> │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + bicseq r9, pc, r0, ror #24 │ │ │ │ + bicseq r9, pc, r8, lsl ip @ │ │ │ │ + biceq r9, r8, r0, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bd100 <__cxa_atexit@plt+0xb0c28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc c0b08 <__cxa_atexit@plt+0xb4630> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne c0ab8 <__cxa_atexit@plt+0xb45e0> │ │ │ │ - ldr r7, [pc, #112] @ c0b18 <__cxa_atexit@plt+0xb4640> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ c0b1c <__cxa_atexit@plt+0xb4644> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ c0b20 <__cxa_atexit@plt+0xb4648> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc bd114 <__cxa_atexit@plt+0xb0c3c> │ │ │ │ + ldr lr, [pc, #108] @ bd128 <__cxa_atexit@plt+0xb0c50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #104] @ bd12c <__cxa_atexit@plt+0xb0c54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r0, r1, #1 │ │ │ │ + add r1, r0, #256 @ 0x100 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ c0b24 <__cxa_atexit@plt+0xb464c> │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #76] @ bd130 <__cxa_atexit@plt+0xb0c58> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ c0b28 <__cxa_atexit@plt+0xb4650> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ c0b2c <__cxa_atexit@plt+0xb4654> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r7, [pc, #28] @ bd124 <__cxa_atexit@plt+0xb0c4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq r5, r8, r4, lsl #21 │ │ │ │ - biceq r5, r8, r8, ror sl │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - bicseq r6, pc, r4, ror r5 @ │ │ │ │ - bicseq r6, pc, r4, ror r5 @ │ │ │ │ - bicseq r6, pc, r4, lsr r1 @ │ │ │ │ - biceq r5, r8, r0, lsl sl │ │ │ │ - andeq r0, r2, r7 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0bf4 <__cxa_atexit@plt+0xb471c> │ │ │ │ - ldr r3, [pc, #172] @ c0bfc <__cxa_atexit@plt+0xb4724> │ │ │ │ + bicseq r9, pc, r8, ror #21 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + bicseq r9, pc, r8, lsl #23 │ │ │ │ + bicseq r9, pc, r0, asr #22 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bd190 <__cxa_atexit@plt+0xb0cb8> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bd180 <__cxa_atexit@plt+0xb0ca8> │ │ │ │ + ldr r3, [pc, #60] @ bd1a0 <__cxa_atexit@plt+0xb0cc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - add r8, r7, #12 │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r9, [pc, #148] @ c0c00 <__cxa_atexit@plt+0xb4728> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r3, [r7, #32] │ │ │ │ - str r9, [r2, #36] @ 0x24 │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - ldr r1, [r7, #24] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - ldr r7, [r7, #36] @ 0x24 │ │ │ │ - str r7, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq c0bdc <__cxa_atexit@plt+0xb4704> │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r7, [pc, #72] @ c0c04 <__cxa_atexit@plt+0xb472c> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bd188 <__cxa_atexit@plt+0xb0cb0> │ │ │ │ + b bd1b0 <__cxa_atexit@plt+0xb0cd8> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ bd1a4 <__cxa_atexit@plt+0xb0ccc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-52]! @ 0xffffffcc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - stmib r5, {r1, r2, r3} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r9, r8, r4, lsr sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #192] @ bd278 <__cxa_atexit@plt+0xb0da0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #188] @ bd27c <__cxa_atexit@plt+0xb0da4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #184] @ bd280 <__cxa_atexit@plt+0xb0da8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + bic r1, r7, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + cmp r1, #19 │ │ │ │ + and r1, r3, #3 │ │ │ │ + bne bd220 <__cxa_atexit@plt+0xb0d48> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq bd254 <__cxa_atexit@plt+0xb0d7c> │ │ │ │ + str r3, [r2] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne bd264 <__cxa_atexit@plt+0xb0d8c> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + bne bd1c8 <__cxa_atexit@plt+0xb0cf0> │ │ │ │ + b bd24c <__cxa_atexit@plt+0xb0d74> │ │ │ │ + str r8, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq bd254 <__cxa_atexit@plt+0xb0d7c> │ │ │ │ + str r3, [r2] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne bd264 <__cxa_atexit@plt+0xb0d8c> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + stm r5, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq c0bec <__cxa_atexit@plt+0xb4714> │ │ │ │ - b c0c5c <__cxa_atexit@plt+0xb4784> │ │ │ │ + bne bd1c8 <__cxa_atexit@plt+0xb0cf0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - bicseq r6, pc, r0, lsr r0 @ │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r5, r8, r8, lsr r9 │ │ │ │ - andeq r0, r0, r8, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #44] @ c0c4c <__cxa_atexit@plt+0xb4774> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffffec │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bd2c4 <__cxa_atexit@plt+0xb0dec> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ bd2e0 <__cxa_atexit@plt+0xb0e08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c0c44 <__cxa_atexit@plt+0xb476c> │ │ │ │ - b c0c5c <__cxa_atexit@plt+0xb4784> │ │ │ │ + beq bd2d8 <__cxa_atexit@plt+0xb0e00> │ │ │ │ + b bd1b0 <__cxa_atexit@plt+0xb0cd8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq r5, [r8, #128] @ 0x80 │ │ │ │ - andeq r1, r0, sl, ror #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c0d80 <__cxa_atexit@plt+0xb48a8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #16]! │ │ │ │ - ldmdb r2, {r0, r8} │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge c0cdc <__cxa_atexit@plt+0xb4804> │ │ │ │ - ldr r7, [pc, #284] @ c0dac <__cxa_atexit@plt+0xb48d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #44]! @ 0x2c │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #18 │ │ │ │ - ldr lr, [pc, #252] @ c0da0 <__cxa_atexit@plt+0xb48c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #248] @ c0da4 <__cxa_atexit@plt+0xb48cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #240] @ c0da8 <__cxa_atexit@plt+0xb48d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r2 │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - bne c0d70 <__cxa_atexit@plt+0xb4898> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge c0d00 <__cxa_atexit@plt+0xb4828> │ │ │ │ - ldr r7, [pc, #160] @ c0d9c <__cxa_atexit@plt+0xb48c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b c0c90 <__cxa_atexit@plt+0xb47b8> │ │ │ │ - bne c0d70 <__cxa_atexit@plt+0xb4898> │ │ │ │ - ldr r1, [pc, #128] @ c0d8c <__cxa_atexit@plt+0xb48b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr lr, [pc, #120] @ c0d90 <__cxa_atexit@plt+0xb48b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r1, [r0, #7] │ │ │ │ - ldr ip, [r0, #11] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #92] @ c0d94 <__cxa_atexit@plt+0xb48bc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str ip, [r5, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - ldr r5, [pc, #64] @ c0d98 <__cxa_atexit@plt+0xb48c0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r3, #20]! │ │ │ │ - sub sl, r6, #18 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, lr │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffff83c │ │ │ │ - bicseq r5, pc, r4, ror #29 │ │ │ │ - @ instruction: 0x01df5e90 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - bicseq r6, pc, ip, asr r0 @ │ │ │ │ - bicseq r5, pc, ip, lsr pc @ │ │ │ │ - bicseq r5, pc, r4, ror #30 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - andeq r0, r0, r6, lsr #7 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne c0df0 <__cxa_atexit@plt+0xb4918> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c0ea8 <__cxa_atexit@plt+0xb49d0> │ │ │ │ - ldr r1, [pc, #228] @ c0ec8 <__cxa_atexit@plt+0xb49f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b c0e28 <__cxa_atexit@plt+0xb4950> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c0ea8 <__cxa_atexit@plt+0xb49d0> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - cmp r7, r0 │ │ │ │ - bge c0e38 <__cxa_atexit@plt+0xb4960> │ │ │ │ - ldr r7, [pc, #172] @ c0ec0 <__cxa_atexit@plt+0xb49e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #164] @ c0ec4 <__cxa_atexit@plt+0xb49ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - bne c0e7c <__cxa_atexit@plt+0xb49a4> │ │ │ │ - ldr r7, [pc, #116] @ c0eb8 <__cxa_atexit@plt+0xb49e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - cmp r0, lr │ │ │ │ - bge c0e8c <__cxa_atexit@plt+0xb49b4> │ │ │ │ - ldr r2, [pc, #84] @ c0ebc <__cxa_atexit@plt+0xb49e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ c0eb4 <__cxa_atexit@plt+0xb49dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b c0ddc <__cxa_atexit@plt+0xb4904> │ │ │ │ - ldr r1, [pc, #56] @ c0ecc <__cxa_atexit@plt+0xb49f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r5, pc, r4, ror #26 │ │ │ │ - ldrheq r5, [pc, #236] @ c0fac <__cxa_atexit@plt+0xb4ad4> │ │ │ │ - bicseq r5, pc, r0, lsl #27 │ │ │ │ - ldrsbeq r5, [pc, #212] @ c0f9c <__cxa_atexit@plt+0xb4ac4> │ │ │ │ - bicseq r5, pc, r0, ror #29 │ │ │ │ - bicseq r5, pc, ip, lsl pc @ │ │ │ │ - bicseq r5, pc, r4, asr sp @ │ │ │ │ - biceq r5, r8, ip, ror #12 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0f68 <__cxa_atexit@plt+0xb4a90> │ │ │ │ - ldr r3, [pc, #124] @ c0f70 <__cxa_atexit@plt+0xb4a98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq c0f50 <__cxa_atexit@plt+0xb4a78> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ c0f74 <__cxa_atexit@plt+0xb4a9c> │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bd324 <__cxa_atexit@plt+0xb0e4c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ bd340 <__cxa_atexit@plt+0xb0e68> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c0f60 <__cxa_atexit@plt+0xb4a88> │ │ │ │ - b c0fd0 <__cxa_atexit@plt+0xb4af8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + beq bd338 <__cxa_atexit@plt+0xb0e60> │ │ │ │ + b bd1b0 <__cxa_atexit@plt+0xb0cd8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r5, r8, r8, asr #11 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ c0fc0 <__cxa_atexit@plt+0xb4ae8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c0fb8 <__cxa_atexit@plt+0xb4ae0> │ │ │ │ - b c0fd0 <__cxa_atexit@plt+0xb4af8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r5, r8, ip, ror r5 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne c1064 <__cxa_atexit@plt+0xb4b8c> │ │ │ │ - add r6, sl, #44 @ 0x2c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc c109c <__cxa_atexit@plt+0xb4bc4> │ │ │ │ - ldr lr, [pc, #176] @ c10bc <__cxa_atexit@plt+0xb4be4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str fp, [sp] │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldm lr, {fp, ip, lr} │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r3, [sl, #16] │ │ │ │ - str r1, [sl, #20] │ │ │ │ - str lr, [sl, #24] │ │ │ │ - str r9, [sl, #28] │ │ │ │ - str r2, [sl, #32] │ │ │ │ - str ip, [sl, #36] @ 0x24 │ │ │ │ - str fp, [sl, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #108] @ c10c0 <__cxa_atexit@plt+0xb4be8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - add r6, sl, #20 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc c10a4 <__cxa_atexit@plt+0xb4bcc> │ │ │ │ - ldr r3, [pc, #60] @ c10b4 <__cxa_atexit@plt+0xb4bdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - str r2, [sl, #16] │ │ │ │ - ldr r3, [pc, #40] @ c10b8 <__cxa_atexit@plt+0xb4be0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - b c10a8 <__cxa_atexit@plt+0xb4bd0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff20c │ │ │ │ - bicseq r5, pc, r4, lsl #23 │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - bicseq r5, pc, r0, asr #23 │ │ │ │ - biceq r5, r8, r0, ror r4 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c1100 <__cxa_atexit@plt+0xb4c28> │ │ │ │ - ldr r2, [pc, #36] @ c1108 <__cxa_atexit@plt+0xb4c30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ c110c <__cxa_atexit@plt+0xb4c34> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198abf0 <__cxa_atexit@plt+0x197e718> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b bd360 <__cxa_atexit@plt+0xb0e88> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bd3ec <__cxa_atexit@plt+0xb0f14> │ │ │ │ + ldr r6, [pc, #156] @ bd414 <__cxa_atexit@plt+0xb0f3c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + ands r6, r8, #3 │ │ │ │ + beq bd3c0 <__cxa_atexit@plt+0xb0ee8> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne bd3d4 <__cxa_atexit@plt+0xb0efc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bd400 <__cxa_atexit@plt+0xb0f28> │ │ │ │ + ldr r7, [pc, #124] @ bd420 <__cxa_atexit@plt+0xb0f48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldrheq r5, [pc, #168] @ c11b8 <__cxa_atexit@plt+0xb4ce0> │ │ │ │ - bicseq r5, pc, ip, asr pc @ │ │ │ │ - biceq r5, r8, r0, lsr r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c11e0 <__cxa_atexit@plt+0xb4d08> │ │ │ │ - ldr r3, [pc, #204] @ c11fc <__cxa_atexit@plt+0xb4d24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ c1200 <__cxa_atexit@plt+0xb4d28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c1184 <__cxa_atexit@plt+0xb4cac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c11e8 <__cxa_atexit@plt+0xb4d10> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne c1190 <__cxa_atexit@plt+0xb4cb8> │ │ │ │ - ldr r7, [pc, #144] @ c1204 <__cxa_atexit@plt+0xb4d2c> │ │ │ │ + ldr r7, [pc, #64] @ bd41c <__cxa_atexit@plt+0xb0f44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ bd418 <__cxa_atexit@plt+0xb0f40> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ c1208 <__cxa_atexit@plt+0xb4d30> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldrdeq r9, [r8, #172] @ 0xac │ │ │ │ + bicseq r9, pc, r4, lsl r8 @ │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne bd46c <__cxa_atexit@plt+0xb0f94> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bd484 <__cxa_atexit@plt+0xb0fac> │ │ │ │ + ldr r3, [pc, #64] @ bd494 <__cxa_atexit@plt+0xb0fbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r7, [pc, #28] @ bd490 <__cxa_atexit@plt+0xb0fb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ c120c <__cxa_atexit@plt+0xb4d34> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r9, pc, ip, ror r7 @ │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bd4f4 <__cxa_atexit@plt+0xb101c> │ │ │ │ + ldr r2, [pc, #72] @ bd500 <__cxa_atexit@plt+0xb1028> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ c1210 <__cxa_atexit@plt+0xb4d38> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ c1214 <__cxa_atexit@plt+0xb4d3c> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #64] @ bd504 <__cxa_atexit@plt+0xb102c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ c1218 <__cxa_atexit@plt+0xb4d40> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bd4e8 <__cxa_atexit@plt+0xb1010> │ │ │ │ + ldr r7, [pc, #40] @ bd508 <__cxa_atexit@plt+0xb1030> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b bd58c <__cxa_atexit@plt+0xb10b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - bicseq r5, pc, r0, ror #20 │ │ │ │ - strheq r5, [r8, #56] @ 0x38 │ │ │ │ - biceq r5, r8, ip, lsr #7 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x01df5e9c │ │ │ │ - @ instruction: 0x01df5e9c │ │ │ │ - bicseq r5, pc, ip, asr sl @ │ │ │ │ - biceq r5, r8, r4, lsr #6 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq r9, pc, r0, ror #13 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ bd528 <__cxa_atexit@plt+0xb1050> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b bd58c <__cxa_atexit@plt+0xb10b4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c12ac <__cxa_atexit@plt+0xb4dd4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne c125c <__cxa_atexit@plt+0xb4d84> │ │ │ │ - ldr r7, [pc, #112] @ c12bc <__cxa_atexit@plt+0xb4de4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ c12c0 <__cxa_atexit@plt+0xb4de8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ c12c4 <__cxa_atexit@plt+0xb4dec> │ │ │ │ - add r2, pc, r2 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd560 <__cxa_atexit@plt+0xb1088> │ │ │ │ + ldr r2, [pc, #40] @ bd578 <__cxa_atexit@plt+0xb10a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ c12c8 <__cxa_atexit@plt+0xb4df0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ c12cc <__cxa_atexit@plt+0xb4df4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ c12d0 <__cxa_atexit@plt+0xb4df8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq r5, r8, r0, ror #5 │ │ │ │ - ldrdeq r5, [r8, #36] @ 0x24 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - ldrsbeq r5, [pc, #208] @ c13a0 <__cxa_atexit@plt+0xb4ec8> │ │ │ │ - ldrsbeq r5, [pc, #208] @ c13a4 <__cxa_atexit@plt+0xb4ecc> │ │ │ │ - @ instruction: 0x01df5990 │ │ │ │ - biceq r5, r8, ip, ror #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + ldr r3, [pc, #20] @ bd57c <__cxa_atexit@plt+0xb10a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ + bicseq r9, pc, r8, asr r8 @ │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c1394 <__cxa_atexit@plt+0xb4ebc> │ │ │ │ - ldr lr, [pc, #188] @ c13b4 <__cxa_atexit@plt+0xb4edc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #176] @ c13b8 <__cxa_atexit@plt+0xb4ee0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ + bhi bd69c <__cxa_atexit@plt+0xb11c4> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bd674 <__cxa_atexit@plt+0xb119c> │ │ │ │ + ldr r2, [pc, #276] @ bd6c0 <__cxa_atexit@plt+0xb11e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq c1388 <__cxa_atexit@plt+0xb4eb0> │ │ │ │ + beq bd690 <__cxa_atexit@plt+0xb11b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ + add r2, r6, #84 @ 0x54 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc c13a0 <__cxa_atexit@plt+0xb4ec8> │ │ │ │ - ldr r3, [pc, #140] @ c13bc <__cxa_atexit@plt+0xb4ee4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - sub r3, r2, #18 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #116] @ c13c0 <__cxa_atexit@plt+0xb4ee8> │ │ │ │ + bcc bd6ac <__cxa_atexit@plt+0xb11d4> │ │ │ │ + ldr lr, [pc, #240] @ bd6cc <__cxa_atexit@plt+0xb11f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r1, [r6, #76] @ 0x4c │ │ │ │ + ldr r1, [pc, #212] @ bd6d0 <__cxa_atexit@plt+0xb11f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + ldr lr, [pc, #200] @ bd6d4 <__cxa_atexit@plt+0xb11fc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #112] @ c13c4 <__cxa_atexit@plt+0xb4eec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #104] @ c13c8 <__cxa_atexit@plt+0xb4ef0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - sub r7, r2, #7 │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #60]! @ 0x3c │ │ │ │ + str r3, [r6, #80] @ 0x50 │ │ │ │ + ldr lr, [pc, #184] @ bd6d8 <__cxa_atexit@plt+0xb1200> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #172] @ bd6dc <__cxa_atexit@plt+0xb1204> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #12]! │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + str r3, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + sub r8, r2, #30 │ │ │ │ + sub r9, r2, #54 @ 0x36 │ │ │ │ + ldr r0, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #76] @ bd6c8 <__cxa_atexit@plt+0xb11f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, r7 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #32] @ bd6c4 <__cxa_atexit@plt+0xb11ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #84 @ 0x54 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01df5894 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - ldrheq r5, [pc, #148] @ c145c <__cxa_atexit@plt+0xb4f84> │ │ │ │ - @ instruction: 0x01df5894 │ │ │ │ - ldrheq r5, [pc, #140] @ c145c <__cxa_atexit@plt+0xb4f84> │ │ │ │ - biceq r5, r8, r4, ror r1 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + biceq r9, r8, r0, lsr r8 │ │ │ │ + bicseq r9, pc, r4, ror r5 @ │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + bicseq r9, pc, r8, lsr #12 │ │ │ │ + bicseq r9, pc, r0, lsl #14 │ │ │ │ + bicseq r9, pc, r8, ror r7 @ │ │ │ │ + bicseq r9, pc, ip, ror r7 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c1448 <__cxa_atexit@plt+0xb4f70> │ │ │ │ - ldr r2, [pc, #96] @ c1454 <__cxa_atexit@plt+0xb4f7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #72] @ c1458 <__cxa_atexit@plt+0xb4f80> │ │ │ │ + bcc bd790 <__cxa_atexit@plt+0xb12b8> │ │ │ │ + ldr lr, [pc, #152] @ bd79c <__cxa_atexit@plt+0xb12c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str lr, [r0, #4]! │ │ │ │ + str r1, [r0, #76] @ 0x4c │ │ │ │ + ldr r1, [pc, #124] @ bd7a0 <__cxa_atexit@plt+0xb12c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r0, #72] @ 0x48 │ │ │ │ + str r2, [r0, #8] │ │ │ │ + ldr r2, [pc, #112] @ bd7a4 <__cxa_atexit@plt+0xb12cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r3, r0 │ │ │ │ + str r2, [r3, #60]! @ 0x3c │ │ │ │ + str r3, [r0, #80] @ 0x50 │ │ │ │ + ldr r3, [pc, #96] @ bd7a8 <__cxa_atexit@plt+0xb12d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r2, r0 │ │ │ │ + str r3, [r2, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #84] @ bd7ac <__cxa_atexit@plt+0xb12d4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #68] @ c145c <__cxa_atexit@plt+0xb4f84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #60] @ c1460 <__cxa_atexit@plt+0xb4f88> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + str r0, [r0, #68] @ 0x44 │ │ │ │ + add lr, r0, #44 @ 0x2c │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r0, #56] @ 0x38 │ │ │ │ + add lr, r0, #20 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r3, [r0, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r8, r6, #30 │ │ │ │ + sub r9, r6, #54 @ 0x36 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - ldrsheq r5, [pc, #128] @ c14e0 <__cxa_atexit@plt+0xb5008> │ │ │ │ - ldrsbeq r5, [pc, #112] @ c14d4 <__cxa_atexit@plt+0xb4ffc> │ │ │ │ - ldrsheq r5, [pc, #120] @ c14e0 <__cxa_atexit@plt+0xb5008> │ │ │ │ - ldrdeq r5, [r8] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c14a0 <__cxa_atexit@plt+0xb4fc8> │ │ │ │ - ldr r2, [pc, #36] @ c14a8 <__cxa_atexit@plt+0xb4fd0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ c14ac <__cxa_atexit@plt+0xb4fd4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198abf0 <__cxa_atexit@plt+0x197e718> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r5, pc, r8, lsl r7 @ │ │ │ │ - ldrheq r5, [pc, #188] @ c1570 <__cxa_atexit@plt+0xb5098> │ │ │ │ - @ instruction: 0x01c85090 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c1580 <__cxa_atexit@plt+0xb50a8> │ │ │ │ - ldr r3, [pc, #204] @ c159c <__cxa_atexit@plt+0xb50c4> │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + bicseq r9, pc, r0, lsl #10 │ │ │ │ + ldrsbeq r9, [pc, #88] @ bd804 <__cxa_atexit@plt+0xb132c> │ │ │ │ + bicseq r9, pc, r0, asr r6 @ │ │ │ │ + bicseq r9, pc, r4, asr r6 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bd80c <__cxa_atexit@plt+0xb1334> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bd7fc <__cxa_atexit@plt+0xb1324> │ │ │ │ + ldr r3, [pc, #60] @ bd81c <__cxa_atexit@plt+0xb1344> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ c15a0 <__cxa_atexit@plt+0xb50c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq c1524 <__cxa_atexit@plt+0xb504c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c1588 <__cxa_atexit@plt+0xb50b0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne c1530 <__cxa_atexit@plt+0xb5058> │ │ │ │ - ldr r7, [pc, #144] @ c15a4 <__cxa_atexit@plt+0xb50cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ c15a8 <__cxa_atexit@plt+0xb50d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + beq bd804 <__cxa_atexit@plt+0xb132c> │ │ │ │ + b bd82c <__cxa_atexit@plt+0xb1354> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ c15ac <__cxa_atexit@plt+0xb50d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ c15b0 <__cxa_atexit@plt+0xb50d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ c15b4 <__cxa_atexit@plt+0xb50dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ c15b8 <__cxa_atexit@plt+0xb50e0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #12] @ bd820 <__cxa_atexit@plt+0xb1348> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r9, r8, r4, asr #13 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #192] @ bd8f4 <__cxa_atexit@plt+0xb141c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #188] @ bd8f8 <__cxa_atexit@plt+0xb1420> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #184] @ bd8fc <__cxa_atexit@plt+0xb1424> │ │ │ │ + add r8, pc, r8 │ │ │ │ + bic r1, r7, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + cmp r1, #13 │ │ │ │ + and r1, r3, #3 │ │ │ │ + bne bd89c <__cxa_atexit@plt+0xb13c4> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq bd8d0 <__cxa_atexit@plt+0xb13f8> │ │ │ │ + str r3, [r2] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne bd8e0 <__cxa_atexit@plt+0xb1408> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + bne bd844 <__cxa_atexit@plt+0xb136c> │ │ │ │ + b bd8c8 <__cxa_atexit@plt+0xb13f0> │ │ │ │ + str r8, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq bd8d0 <__cxa_atexit@plt+0xb13f8> │ │ │ │ + str r3, [r2] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne bd8e0 <__cxa_atexit@plt+0xb1408> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + bne bd844 <__cxa_atexit@plt+0xb136c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - bicseq r5, pc, r0, asr #13 │ │ │ │ - biceq r5, r8, r8, lsl r0 │ │ │ │ - biceq r5, r8, ip │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - ldrsheq r5, [pc, #172] @ c1664 <__cxa_atexit@plt+0xb518c> │ │ │ │ - ldrsheq r5, [pc, #172] @ c1668 <__cxa_atexit@plt+0xb5190> │ │ │ │ - ldrheq r5, [pc, #108] @ c162c <__cxa_atexit@plt+0xb5154> │ │ │ │ - biceq r4, r8, r4, lsl #31 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c164c <__cxa_atexit@plt+0xb5174> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne c15fc <__cxa_atexit@plt+0xb5124> │ │ │ │ - ldr r7, [pc, #112] @ c165c <__cxa_atexit@plt+0xb5184> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ c1660 <__cxa_atexit@plt+0xb5188> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ c1664 <__cxa_atexit@plt+0xb518c> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffffec │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bd940 <__cxa_atexit@plt+0xb1468> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ bd95c <__cxa_atexit@plt+0xb1484> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ c1668 <__cxa_atexit@plt+0xb5190> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ c166c <__cxa_atexit@plt+0xb5194> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ c1670 <__cxa_atexit@plt+0xb5198> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bd954 <__cxa_atexit@plt+0xb147c> │ │ │ │ + b bd82c <__cxa_atexit@plt+0xb1354> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq r4, r8, r0, asr #30 │ │ │ │ - biceq r4, r8, r4, lsr pc │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - bicseq r5, pc, r0, lsr sl @ │ │ │ │ - bicseq r5, pc, r0, lsr sl @ │ │ │ │ - ldrsheq r5, [pc, #80] @ c16c8 <__cxa_atexit@plt+0xb51f0> │ │ │ │ - biceq r4, r8, ip, asr #29 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c16f4 <__cxa_atexit@plt+0xb521c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c16fc <__cxa_atexit@plt+0xb5224> │ │ │ │ - ldr r1, [pc, #100] @ c1710 <__cxa_atexit@plt+0xb5238> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #96] @ c1714 <__cxa_atexit@plt+0xb523c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #72] @ c1718 <__cxa_atexit@plt+0xb5240> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #64] @ c171c <__cxa_atexit@plt+0xb5244> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - mov r6, r3 │ │ │ │ - b c1704 <__cxa_atexit@plt+0xb522c> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - bicseq r5, pc, r8, ror #9 │ │ │ │ - bicseq r5, pc, r8, lsl r5 @ │ │ │ │ - bicseq r5, pc, r0, asr #10 │ │ │ │ - biceq r4, r8, r4, lsl lr │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c175c <__cxa_atexit@plt+0xb5284> │ │ │ │ - ldr r2, [pc, #36] @ c1764 <__cxa_atexit@plt+0xb528c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ c1768 <__cxa_atexit@plt+0xb5290> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198abf0 <__cxa_atexit@plt+0x197e718> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bd9a0 <__cxa_atexit@plt+0xb14c8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ bd9bc <__cxa_atexit@plt+0xb14e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bd9b4 <__cxa_atexit@plt+0xb14dc> │ │ │ │ + b bd82c <__cxa_atexit@plt+0xb1354> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, pc, ip, asr r4 @ │ │ │ │ - bicseq r5, pc, r0, lsl #18 │ │ │ │ - ldrdeq r4, [r8, #212] @ 0xd4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c183c <__cxa_atexit@plt+0xb5364> │ │ │ │ - ldr r3, [pc, #204] @ c1858 <__cxa_atexit@plt+0xb5380> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bda1c <__cxa_atexit@plt+0xb1544> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bda0c <__cxa_atexit@plt+0xb1534> │ │ │ │ + ldr r3, [pc, #60] @ bda2c <__cxa_atexit@plt+0xb1554> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ c185c <__cxa_atexit@plt+0xb5384> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq c17e0 <__cxa_atexit@plt+0xb5308> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c1844 <__cxa_atexit@plt+0xb536c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne c17ec <__cxa_atexit@plt+0xb5314> │ │ │ │ - ldr r7, [pc, #144] @ c1860 <__cxa_atexit@plt+0xb5388> │ │ │ │ + beq bda14 <__cxa_atexit@plt+0xb153c> │ │ │ │ + b bda3c <__cxa_atexit@plt+0xb1564> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ bda30 <__cxa_atexit@plt+0xb1558> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ c1864 <__cxa_atexit@plt+0xb538c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strheq r9, [r8, #72] @ 0x48 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #192] @ bdb04 <__cxa_atexit@plt+0xb162c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #188] @ bdb08 <__cxa_atexit@plt+0xb1630> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #184] @ bdb0c <__cxa_atexit@plt+0xb1634> │ │ │ │ + add r8, pc, r8 │ │ │ │ + bic r1, r7, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + cmp r1, #12 │ │ │ │ + and r1, r3, #3 │ │ │ │ + bne bdaac <__cxa_atexit@plt+0xb15d4> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq bdae0 <__cxa_atexit@plt+0xb1608> │ │ │ │ + str r3, [r2] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne bdaf0 <__cxa_atexit@plt+0xb1618> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + bne bda54 <__cxa_atexit@plt+0xb157c> │ │ │ │ + b bdad8 <__cxa_atexit@plt+0xb1600> │ │ │ │ + str r8, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq bdae0 <__cxa_atexit@plt+0xb1608> │ │ │ │ + str r3, [r2] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne bdaf0 <__cxa_atexit@plt+0xb1618> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + bne bda54 <__cxa_atexit@plt+0xb157c> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ c1868 <__cxa_atexit@plt+0xb5390> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ c186c <__cxa_atexit@plt+0xb5394> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ c1870 <__cxa_atexit@plt+0xb5398> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ c1874 <__cxa_atexit@plt+0xb539c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffffec │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bdb50 <__cxa_atexit@plt+0xb1678> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ bdb6c <__cxa_atexit@plt+0xb1694> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bdb64 <__cxa_atexit@plt+0xb168c> │ │ │ │ + b bda3c <__cxa_atexit@plt+0xb1564> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - bicseq r5, pc, r4, lsl #8 │ │ │ │ - biceq r4, r8, ip, asr sp │ │ │ │ - biceq r4, r8, r0, asr sp │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - bicseq r5, pc, r0, asr #16 │ │ │ │ - bicseq r5, pc, r0, asr #16 │ │ │ │ - bicseq r5, pc, r0, lsl #8 │ │ │ │ - biceq r4, r8, r8, asr #25 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c1908 <__cxa_atexit@plt+0xb5430> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne c18b8 <__cxa_atexit@plt+0xb53e0> │ │ │ │ - ldr r7, [pc, #112] @ c1918 <__cxa_atexit@plt+0xb5440> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ c191c <__cxa_atexit@plt+0xb5444> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ c1920 <__cxa_atexit@plt+0xb5448> │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bdbb0 <__cxa_atexit@plt+0xb16d8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ bdbcc <__cxa_atexit@plt+0xb16f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ c1924 <__cxa_atexit@plt+0xb544c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ c1928 <__cxa_atexit@plt+0xb5450> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ c192c <__cxa_atexit@plt+0xb5454> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bdbc4 <__cxa_atexit@plt+0xb16ec> │ │ │ │ + b bda3c <__cxa_atexit@plt+0xb1564> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq r4, r8, r4, lsl #25 │ │ │ │ - biceq r4, r8, r8, ror ip │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - bicseq r5, pc, r4, ror r7 @ │ │ │ │ - bicseq r5, pc, r4, ror r7 @ │ │ │ │ - bicseq r5, pc, r4, lsr r3 @ │ │ │ │ - biceq r4, r8, r4, lsl #24 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c196c <__cxa_atexit@plt+0xb5494> │ │ │ │ - ldr r2, [pc, #36] @ c1974 <__cxa_atexit@plt+0xb549c> │ │ │ │ + bhi bdc0c <__cxa_atexit@plt+0xb1734> │ │ │ │ + ldr r2, [pc, #60] @ bdc28 <__cxa_atexit@plt+0xb1750> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ c1978 <__cxa_atexit@plt+0xb54a0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198abf0 <__cxa_atexit@plt+0x197e718> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bdc14 <__cxa_atexit@plt+0xb173c> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b bdc68 <__cxa_atexit@plt+0xb1790> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, pc, ip, asr #4 │ │ │ │ - ldrsheq r5, [pc, #96] @ c19e0 <__cxa_atexit@plt+0xb5508> │ │ │ │ - biceq r4, r8, r4, asr #23 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c1a4c <__cxa_atexit@plt+0xb5574> │ │ │ │ - ldr r3, [pc, #204] @ c1a68 <__cxa_atexit@plt+0xb5590> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ c1a6c <__cxa_atexit@plt+0xb5594> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c19f0 <__cxa_atexit@plt+0xb5518> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c1a54 <__cxa_atexit@plt+0xb557c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne c19fc <__cxa_atexit@plt+0xb5524> │ │ │ │ - ldr r7, [pc, #144] @ c1a70 <__cxa_atexit@plt+0xb5598> │ │ │ │ + ldr r7, [pc, #16] @ bdc2c <__cxa_atexit@plt+0xb1754> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #136] @ c1a74 <__cxa_atexit@plt+0xb559c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldrheq r8, [pc, #248] @ bdd28 <__cxa_atexit@plt+0xb1850> │ │ │ │ + biceq r9, r8, r4, asr #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bdc54 <__cxa_atexit@plt+0xb177c> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b bdc68 <__cxa_atexit@plt+0xb1790> │ │ │ │ + ldr r7, [pc, #8] @ bdc64 <__cxa_atexit@plt+0xb178c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ c1a78 <__cxa_atexit@plt+0xb55a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #100] @ c1a7c <__cxa_atexit@plt+0xb55a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ c1a80 <__cxa_atexit@plt+0xb55a8> │ │ │ │ + biceq r9, r8, r4, lsl #5 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r1, [pc, #208] @ bdd44 <__cxa_atexit@plt+0xb186c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #204] @ bdd48 <__cxa_atexit@plt+0xb1870> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq bdd04 <__cxa_atexit@plt+0xb182c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bdd10 <__cxa_atexit@plt+0xb1838> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq bdd24 <__cxa_atexit@plt+0xb184c> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne bdc7c <__cxa_atexit@plt+0xb17a4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bdd30 <__cxa_atexit@plt+0xb1858> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [pc, #124] @ bdd50 <__cxa_atexit@plt+0xb1878> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #108] @ bdd54 <__cxa_atexit@plt+0xb187c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #88] @ c1a84 <__cxa_atexit@plt+0xb55ac> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r7, [pc, #52] @ bdd4c <__cxa_atexit@plt+0xb1874> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - ldrsheq r5, [pc, #20] @ c1a88 <__cxa_atexit@plt+0xb55b0> │ │ │ │ - biceq r4, r8, ip, asr #22 │ │ │ │ - biceq r4, r8, r0, asr #22 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - bicseq r5, pc, r0, lsr r6 @ │ │ │ │ - bicseq r5, pc, r0, lsr r6 @ │ │ │ │ - ldrsheq r5, [pc, #16] @ c1a9c <__cxa_atexit@plt+0xb55c4> │ │ │ │ - strheq r4, [r8, #168] @ 0xa8 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + ldrsbeq r8, [pc, #232] @ bde3c <__cxa_atexit@plt+0xb1964> │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + bicseq r8, pc, ip, lsr pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c1b18 <__cxa_atexit@plt+0xb5640> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne c1ac8 <__cxa_atexit@plt+0xb55f0> │ │ │ │ - ldr r7, [pc, #112] @ c1b28 <__cxa_atexit@plt+0xb5650> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #104] @ c1b2c <__cxa_atexit@plt+0xb5654> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ c1b30 <__cxa_atexit@plt+0xb5658> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bdde8 <__cxa_atexit@plt+0xb1910> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #164] @ bde24 <__cxa_atexit@plt+0xb194c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq bddfc <__cxa_atexit@plt+0xb1924> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne bde08 <__cxa_atexit@plt+0xb1930> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bde10 <__cxa_atexit@plt+0xb1938> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [pc, #116] @ bde2c <__cxa_atexit@plt+0xb1954> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ c1b34 <__cxa_atexit@plt+0xb565c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #76] @ c1b38 <__cxa_atexit@plt+0xb5660> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #100] @ bde30 <__cxa_atexit@plt+0xb1958> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #68] @ c1b3c <__cxa_atexit@plt+0xb5664> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r6, lr} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r7, [pc, #56] @ bde28 <__cxa_atexit@plt+0xb1950> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b bdc68 <__cxa_atexit@plt+0xb1790> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq r4, r8, r4, ror sl │ │ │ │ - biceq r4, r8, r8, ror #20 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - bicseq r5, pc, r4, ror #10 │ │ │ │ - bicseq r5, pc, r4, ror #10 │ │ │ │ - bicseq r5, pc, r4, lsr #2 │ │ │ │ - biceq r4, r8, r0, lsl #20 │ │ │ │ - andeq r0, r2, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + bicseq r8, pc, r0, lsl #28 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + bicseq r8, pc, r8, asr lr @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c1bc4 <__cxa_atexit@plt+0xb56ec> │ │ │ │ - ldr lr, [pc, #108] @ c1bd0 <__cxa_atexit@plt+0xb56f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r7, #12 │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r2, [pc, #92] @ c1bd4 <__cxa_atexit@plt+0xb56fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - str lr, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - ldr r1, [r7, #36] @ 0x24 │ │ │ │ - ldr r7, [r7, #32] │ │ │ │ - sub lr, r3, #24 │ │ │ │ - stm lr, {r1, r7, sl} │ │ │ │ - str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ - tst r2, #3 │ │ │ │ - beq c1bb8 <__cxa_atexit@plt+0xb56e0> │ │ │ │ - mov r7, r2 │ │ │ │ - b c1be4 <__cxa_atexit@plt+0xb570c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #1 │ │ │ │ + bne bde98 <__cxa_atexit@plt+0xb19c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bdea4 <__cxa_atexit@plt+0xb19cc> │ │ │ │ + ldr r1, [pc, #76] @ bdeb4 <__cxa_atexit@plt+0xb19dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #60] @ bdeb8 <__cxa_atexit@plt+0xb19e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq r5, pc, r4, lsr #32 │ │ │ │ - biceq r4, r8, r8, ror #18 │ │ │ │ - andeq r0, r0, r7, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c1d28 <__cxa_atexit@plt+0xb5850> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r0, [r1, #7] │ │ │ │ - cmp r7, r0 │ │ │ │ - bge c1c64 <__cxa_atexit@plt+0xb578c> │ │ │ │ - ldr r7, [pc, #308] @ c1d4c <__cxa_atexit@plt+0xb5874> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #18 │ │ │ │ - ldr lr, [pc, #292] @ c1d50 <__cxa_atexit@plt+0xb5878> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #288] @ c1d54 <__cxa_atexit@plt+0xb587c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [pc, #280] @ c1d58 <__cxa_atexit@plt+0xb5880> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - bne c1d1c <__cxa_atexit@plt+0xb5844> │ │ │ │ - ldr lr, [r1, #11] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - cmp r0, lr │ │ │ │ - bge c1cd0 <__cxa_atexit@plt+0xb57f8> │ │ │ │ - ldr r7, [pc, #184] @ c1d3c <__cxa_atexit@plt+0xb5864> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #18 │ │ │ │ - ldr lr, [pc, #168] @ c1d40 <__cxa_atexit@plt+0xb5868> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #164] @ c1d44 <__cxa_atexit@plt+0xb586c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #156] @ c1d48 <__cxa_atexit@plt+0xb5870> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - bne c1d1c <__cxa_atexit@plt+0xb5844> │ │ │ │ - ldr r7, [pc, #88] @ c1d34 <__cxa_atexit@plt+0xb585c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr lr, [pc, #76] @ c1d38 <__cxa_atexit@plt+0xb5860> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r9, lr} │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - add r3, r3, #28 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + mov r7, fp │ │ │ │ + b bdc68 <__cxa_atexit@plt+0xb1790> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff9a0 │ │ │ │ - bicseq r5, pc, r4, lsl r0 @ │ │ │ │ - @ instruction: 0xfffffaf0 │ │ │ │ - bicseq r5, pc, r8, rrx │ │ │ │ - bicseq r4, pc, r8, asr #30 │ │ │ │ - bicseq r4, pc, r0, ror pc @ │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - ldrsbeq r5, [pc, #4] @ c1d5c <__cxa_atexit@plt+0xb5884> │ │ │ │ - ldrheq r4, [pc, #244] @ c1e50 <__cxa_atexit@plt+0xb5978> │ │ │ │ - ldrsbeq r4, [pc, #252] @ c1e5c <__cxa_atexit@plt+0xb5984> │ │ │ │ - biceq r4, r8, r0, ror #15 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c1de8 <__cxa_atexit@plt+0xb5910> │ │ │ │ - ldr r3, [pc, #112] @ c1df0 <__cxa_atexit@plt+0xb5918> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq c1dd0 <__cxa_atexit@plt+0xb58f8> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ c1df4 <__cxa_atexit@plt+0xb591c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c1de0 <__cxa_atexit@plt+0xb5908> │ │ │ │ - b c1e50 <__cxa_atexit@plt+0xb5978> │ │ │ │ - ldr r0, [sl] │ │ │ │ + bicseq r8, pc, r8, lsr #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bdef8 <__cxa_atexit@plt+0xb1a20> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b bdf0c <__cxa_atexit@plt+0xb1a34> │ │ │ │ + ldr r7, [pc, #8] @ bdf08 <__cxa_atexit@plt+0xb1a30> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r4, r8, r8, asr #14 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ c1e40 <__cxa_atexit@plt+0xb5968> │ │ │ │ + biceq r8, r8, r4, ror #31 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + ldr lr, [pc, #164] @ bdfc0 <__cxa_atexit@plt+0xb1ae8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + ldr r8, [pc, #160] @ bdfc4 <__cxa_atexit@plt+0xb1aec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + add r1, r6, r9 │ │ │ │ + bne bdf80 <__cxa_atexit@plt+0xb1aa8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r1, #16 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc bdfa4 <__cxa_atexit@plt+0xb1acc> │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + mov r3, r1 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r1, #16] │ │ │ │ + str r0, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq c1e38 <__cxa_atexit@plt+0xb5960> │ │ │ │ - b c1e50 <__cxa_atexit@plt+0xb5978> │ │ │ │ + beq bdf98 <__cxa_atexit@plt+0xb1ac0> │ │ │ │ + str r7, [r5] │ │ │ │ + add r9, r9, #16 │ │ │ │ + b bdf24 <__cxa_atexit@plt+0xb1a4c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strdeq r4, [r8, #108] @ 0x6c │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne c1ec4 <__cxa_atexit@plt+0xb59ec> │ │ │ │ - add r6, r8, #40 @ 0x28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc c1eec <__cxa_atexit@plt+0xb5a14> │ │ │ │ - ldr lr, [pc, #128] @ c1f08 <__cxa_atexit@plt+0xb5a30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r3, #2] │ │ │ │ - ldr ip, [r3, #6] │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - ldmib r5, {r0, lr} │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r9, [r8, #8] │ │ │ │ - str ip, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - str r0, [r8, #20] │ │ │ │ - str r3, [r8, #24] │ │ │ │ - add r0, r8, #28 │ │ │ │ - stm r0, {r2, sl, lr} │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc c1ef4 <__cxa_atexit@plt+0xb5a1c> │ │ │ │ - ldr r3, [pc, #44] @ c1f04 <__cxa_atexit@plt+0xb5a2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - b c1ef8 <__cxa_atexit@plt+0xb5a20> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ bdfc8 <__cxa_atexit@plt+0xb1af0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff404 │ │ │ │ - @ instruction: 0xfffffcc0 │ │ │ │ - biceq r4, r8, r0, lsr r6 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c1f98 <__cxa_atexit@plt+0xb5ac0> │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #32 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c1fa0 <__cxa_atexit@plt+0xb5ac8> │ │ │ │ - ldr ip, [pc, #120] @ c1fbc <__cxa_atexit@plt+0xb5ae4> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #116] @ c1fc0 <__cxa_atexit@plt+0xb5ae8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r2, r6, #27 │ │ │ │ - sub lr, r6, #13 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r7, {r1, r9, sl, ip} │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str sl, [r7, #24] │ │ │ │ - ldr r5, [pc, #80] @ c1fc4 <__cxa_atexit@plt+0xb5aec> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7, #28] │ │ │ │ - str r0, [r7, #32] │ │ │ │ - sub r1, r6, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1bb3d44 <__cxa_atexit@plt+0x1ba786c> │ │ │ │ - mov r6, r7 │ │ │ │ - b c1fa8 <__cxa_atexit@plt+0xb5ad0> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ c1fb8 <__cxa_atexit@plt+0xb5ae0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - biceq r4, r8, r8, lsr #11 │ │ │ │ - @ instruction: 0xffffef98 │ │ │ │ - @ instruction: 0xffffe0c4 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - biceq r4, r8, r4, lsl #11 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3], #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c2054 <__cxa_atexit@plt+0xb5b7c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c2060 <__cxa_atexit@plt+0xb5b88> │ │ │ │ - ldr lr, [pc, #140] @ c2090 <__cxa_atexit@plt+0xb5bb8> │ │ │ │ + bcc be038 <__cxa_atexit@plt+0xb1b60> │ │ │ │ + ldr lr, [pc, #92] @ be050 <__cxa_atexit@plt+0xb1b78> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #136] @ c2094 <__cxa_atexit@plt+0xb5bbc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [pc, #132] @ c2098 <__cxa_atexit@plt+0xb5bc0> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [pc, #128] @ c209c <__cxa_atexit@plt+0xb5bc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub r3, r6, #27 │ │ │ │ - sub r1, r6, #13 │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str ip, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - add r1, r2, #20 │ │ │ │ - stm r1, {r8, sl, lr} │ │ │ │ - str r0, [r2, #32] │ │ │ │ - sub r9, r6, #1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb3d44 <__cxa_atexit@plt+0x1ba786c> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - b c206c <__cxa_atexit@plt+0xb5b94> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ c2088 <__cxa_atexit@plt+0xb5bb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #16] @ c208c <__cxa_atexit@plt+0xb5bb4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r4, r8, r4, ror #9 │ │ │ │ - biceq r4, r8, r0, lsr #9 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0xffffeed0 │ │ │ │ - @ instruction: 0xffffdffc │ │ │ │ - biceq r4, r8, r0, lsl #10 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c20e0 <__cxa_atexit@plt+0xb5c08> │ │ │ │ - ldr r1, [pc, #48] @ c20f4 <__cxa_atexit@plt+0xb5c1c> │ │ │ │ + ldr r1, [pc, #88] @ be054 <__cxa_atexit@plt+0xb1b7c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #44] @ c20f8 <__cxa_atexit@plt+0xb5c20> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - add r9, r1, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 289a54 <__cxa_atexit@plt+0x27d57c> │ │ │ │ - ldr r7, [pc, #20] @ c20fc <__cxa_atexit@plt+0xb5c24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq be030 <__cxa_atexit@plt+0xb1b58> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b bdf0c <__cxa_atexit@plt+0xb1a34> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strheq r4, [r8, #72] @ 0x48 │ │ │ │ - @ instruction: 0x01c84494 │ │ │ │ - biceq r4, r8, r4, lsr #9 │ │ │ │ + ldr r3, [pc, #24] @ be058 <__cxa_atexit@plt+0xb1b80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b bdf0c <__cxa_atexit@plt+0xb1a34> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c2188 <__cxa_atexit@plt+0xb5cb0> │ │ │ │ - ldr r2, [pc, #136] @ c21a4 <__cxa_atexit@plt+0xb5ccc> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi be0cc <__cxa_atexit@plt+0xb1bf4> │ │ │ │ + ldr r2, [pc, #72] @ be0d8 <__cxa_atexit@plt+0xb1c00> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ c21a8 <__cxa_atexit@plt+0xb5cd0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c217c <__cxa_atexit@plt+0xb5ca4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c2190 <__cxa_atexit@plt+0xb5cb8> │ │ │ │ - ldr r3, [pc, #88] @ c21ac <__cxa_atexit@plt+0xb5cd4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ c21b0 <__cxa_atexit@plt+0xb5cd8> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #64] @ be0dc <__cxa_atexit@plt+0xb1c04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq be0c0 <__cxa_atexit@plt+0xb1be8> │ │ │ │ + ldr r7, [pc, #40] @ be0e0 <__cxa_atexit@plt+0xb1c08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b be164 <__cxa_atexit@plt+0xb1c8c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq r4, pc, r4, ror sl @ │ │ │ │ - @ instruction: 0x01df4a94 │ │ │ │ - @ instruction: 0x01df4b98 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq r8, pc, r8, lsl #22 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ be100 <__cxa_atexit@plt+0xb1c28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b be164 <__cxa_atexit@plt+0xb1c8c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c21fc <__cxa_atexit@plt+0xb5d24> │ │ │ │ - ldr r2, [pc, #48] @ c2208 <__cxa_atexit@plt+0xb5d30> │ │ │ │ + bcc be138 <__cxa_atexit@plt+0xb1c60> │ │ │ │ + ldr r2, [pc, #40] @ be150 <__cxa_atexit@plt+0xb1c78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ c220c <__cxa_atexit@plt+0xb5d34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r4, pc, r0, lsl sl @ │ │ │ │ - bicseq r4, pc, r4, lsl fp @ │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c2258 <__cxa_atexit@plt+0xb5d80> │ │ │ │ - ldr r1, [pc, #48] @ c226c <__cxa_atexit@plt+0xb5d94> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - biceq r4, r8, r0, lsl r3 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ be154 <__cxa_atexit@plt+0xb1c7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + bicseq r8, pc, r8, lsr #21 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c22d0 <__cxa_atexit@plt+0xb5df8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c22d8 <__cxa_atexit@plt+0xb5e00> │ │ │ │ - ldr r5, [pc, #76] @ c22f8 <__cxa_atexit@plt+0xb5e20> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #72] @ c22fc <__cxa_atexit@plt+0xb5e24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str sl, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - str r8, [r9, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r9 │ │ │ │ - b c22e0 <__cxa_atexit@plt+0xb5e08> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ c22f4 <__cxa_atexit@plt+0xb5e1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r4, [r8, #36] @ 0x24 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - ldrdeq r4, [r8, #40] @ 0x28 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c236c <__cxa_atexit@plt+0xb5e94> │ │ │ │ - ldr r7, [pc, #92] @ c2380 <__cxa_atexit@plt+0xb5ea8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq c2358 <__cxa_atexit@plt+0xb5e80> │ │ │ │ - ldr r2, [pc, #68] @ c2384 <__cxa_atexit@plt+0xb5eac> │ │ │ │ + bhi be1f0 <__cxa_atexit@plt+0xb1d18> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne be1cc <__cxa_atexit@plt+0xb1cf4> │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #-4]! │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc be200 <__cxa_atexit@plt+0xb1d28> │ │ │ │ + ldr r2, [pc, #136] @ be224 <__cxa_atexit@plt+0xb1d4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r9, [r3, #-4] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r0, [pc, #124] @ be228 <__cxa_atexit@plt+0xb1d50> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq c2364 <__cxa_atexit@plt+0xb5e8c> │ │ │ │ - b c23d4 <__cxa_atexit@plt+0xb5efc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + beq be1e4 <__cxa_atexit@plt+0xb1d0c> │ │ │ │ + mov r6, r3 │ │ │ │ + b be2c8 <__cxa_atexit@plt+0xb1df0> │ │ │ │ + ldr r7, [pc, #96] @ be234 <__cxa_atexit@plt+0xb1d5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c2388 <__cxa_atexit@plt+0xb5eb0> │ │ │ │ + ldr r7, [pc, #56] @ be230 <__cxa_atexit@plt+0xb1d58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - biceq r4, r8, r8, asr #4 │ │ │ │ - biceq r4, r8, r8, lsr #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ c23c4 <__cxa_atexit@plt+0xb5eec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c23bc <__cxa_atexit@plt+0xb5ee4> │ │ │ │ - b c23d4 <__cxa_atexit@plt+0xb5efc> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq r4, r8, ip, ror #3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - mov r3, r7 │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - ldr ip, [pc, #976] @ c27b8 <__cxa_atexit@plt+0xb62e0> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr fp, [pc, #972] @ c27bc <__cxa_atexit@plt+0xb62e4> │ │ │ │ - add fp, pc, fp │ │ │ │ - b c2400 <__cxa_atexit@plt+0xb5f28> │ │ │ │ - tst r3, #3 │ │ │ │ - mov r5, r7 │ │ │ │ - beq c2598 <__cxa_atexit@plt+0xb60c0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq c2510 <__cxa_atexit@plt+0xb6038> │ │ │ │ - add lr, r3, #3 │ │ │ │ - ldm lr, {r2, sl, lr} │ │ │ │ - ldr r4, [r3, #15] │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ - and r0, r2, #3 │ │ │ │ - and r1, r6, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq c2444 <__cxa_atexit@plt+0xb5f6c> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne c24b4 <__cxa_atexit@plt+0xb5fdc> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne c2454 <__cxa_atexit@plt+0xb5f7c> │ │ │ │ - b c25c8 <__cxa_atexit@plt+0xb60f0> │ │ │ │ - cmp r0, #3 │ │ │ │ - beq c24bc <__cxa_atexit@plt+0xb5fe4> │ │ │ │ - cmp r0, #2 │ │ │ │ - beq c2688 <__cxa_atexit@plt+0xb61b0> │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [pc, #864] @ c27d0 <__cxa_atexit@plt+0xb62f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - ldr sl, [r3, #12] │ │ │ │ - ldr r8, [r3, #20] │ │ │ │ - ldr r9, [r3, #24] │ │ │ │ - sub r7, r3, #48 @ 0x30 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - cmp r6, r7 │ │ │ │ - bhi c2764 <__cxa_atexit@plt+0xb628c> │ │ │ │ - mov r7, r5 │ │ │ │ - str ip, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq c257c <__cxa_atexit@plt+0xb60a4> │ │ │ │ - ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - b c23f4 <__cxa_atexit@plt+0xb5f1c> │ │ │ │ - cmp r0, #1 │ │ │ │ - beq c2620 <__cxa_atexit@plt+0xb6148> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - sub r0, r5, #28 │ │ │ │ - stm r0, {r2, sl, lr} │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [pc, #744] @ c27c0 <__cxa_atexit@plt+0xb62e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-32]! @ 0xffffffe0 │ │ │ │ - sub r7, r5, #80 @ 0x50 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - cmp r6, r7 │ │ │ │ - bhi c2764 <__cxa_atexit@plt+0xb628c> │ │ │ │ - mov r7, r5 │ │ │ │ - str ip, [r7, #-44]! @ 0xffffffd4 │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq c257c <__cxa_atexit@plt+0xb60a4> │ │ │ │ - ldr r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str fp, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - b c23f4 <__cxa_atexit@plt+0xb5f1c> │ │ │ │ - ldr r6, [pc, #720] @ c27e8 <__cxa_atexit@plt+0xb6310> │ │ │ │ + ldr r6, [pc, #36] @ be22c <__cxa_atexit@plt+0xb1d54> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - str r6, [r2, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c25b4 <__cxa_atexit@plt+0xb60dc> │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add r3, r1, #20 │ │ │ │ - cmp r6, r3 │ │ │ │ - bcc c2778 <__cxa_atexit@plt+0xb62a0> │ │ │ │ - mov r6, #1 │ │ │ │ - ldr r2, [pc, #676] @ c27f0 <__cxa_atexit@plt+0xb6318> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r0, r2, #2 │ │ │ │ - ldr r2, [pc, #668] @ c27f4 <__cxa_atexit@plt+0xb631c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r1, {r2, r7} │ │ │ │ - str r0, [r1, #12] │ │ │ │ - str r0, [r1, #16] │ │ │ │ - str r6, [r1, #20] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r4, [sp] │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r2 │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #532] @ c27e4 <__cxa_atexit@plt+0xb630c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, r5 │ │ │ │ - str r0, [r1, #-36]! @ 0xffffffdc │ │ │ │ - ldr r7, [r6, #1] │ │ │ │ - sub r0, r5, #28 │ │ │ │ - stm r0, {r2, sl, lr} │ │ │ │ - str r4, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r6, [r6, #5] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - ldr r6, [r2, #1] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - ldr r6, [r2, #5] │ │ │ │ - str r3, [r5] │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c26f8 <__cxa_atexit@plt+0xb6220> │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r1 │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - b c2868 <__cxa_atexit@plt+0xb6390> │ │ │ │ - ldr r0, [pc, #412] @ c27c4 <__cxa_atexit@plt+0xb62ec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str sl, [r5] │ │ │ │ - str r4, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c26e4 <__cxa_atexit@plt+0xb620c> │ │ │ │ - ldr r6, [pc, #376] @ c27c8 <__cxa_atexit@plt+0xb62f0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + strdeq r8, [r8, #192] @ 0xc0 │ │ │ │ + bicseq r8, pc, ip, lsl sl @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - beq c26c8 <__cxa_atexit@plt+0xb61f0> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcs c2728 <__cxa_atexit@plt+0xb6250> │ │ │ │ - ldr r7, [pc, #328] @ c27cc <__cxa_atexit@plt+0xb62f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b c2798 <__cxa_atexit@plt+0xb62c0> │ │ │ │ - ldr r0, [pc, #328] @ c27d8 <__cxa_atexit@plt+0xb6300> │ │ │ │ + bcc be298 <__cxa_atexit@plt+0xb1dc0> │ │ │ │ + ldr r1, [pc, #80] @ be2b4 <__cxa_atexit@plt+0xb1ddc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r0, [pc, #68] @ be2b8 <__cxa_atexit@plt+0xb1de0> │ │ │ │ add r0, pc, r0 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str sl, [r5] │ │ │ │ - str r4, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r2, #8] │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c26e4 <__cxa_atexit@plt+0xb620c> │ │ │ │ - ldr r6, [pc, #292] @ c27dc <__cxa_atexit@plt+0xb6304> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #2 │ │ │ │ - cmp r7, r6 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - bne c270c <__cxa_atexit@plt+0xb6234> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r3 │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - bx r0 │ │ │ │ + beq be290 <__cxa_atexit@plt+0xb1db8> │ │ │ │ + b be2c8 <__cxa_atexit@plt+0xb1df0> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r1 │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ bx r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c2790 <__cxa_atexit@plt+0xb62b8> │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr lr, [pc, #176] @ c27ec <__cxa_atexit@plt+0xb6314> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #104] @ c27d4 <__cxa_atexit@plt+0xb62fc> │ │ │ │ + ldr r7, [pc, #28] @ be2bc <__cxa_atexit@plt+0xb1de4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - b c26ec <__cxa_atexit@plt+0xb6214> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r7, [pc, #72] @ c27e0 <__cxa_atexit@plt+0xb6308> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - strdeq r1, [r0], -r0 │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - bicseq r4, pc, r8, ror #20 │ │ │ │ - andeq r1, r0, r0, lsr #2 │ │ │ │ - andeq r1, r0, ip, asr r2 │ │ │ │ - biceq r3, r8, r0, asr lr │ │ │ │ - andeq r0, r0, r0, ror lr │ │ │ │ - bicseq r4, pc, r4, lsl #20 │ │ │ │ - andeq r0, r0, r0, lsl lr │ │ │ │ - muleq r0, r4, r2 │ │ │ │ - andeq r0, r0, r4, ror #5 │ │ │ │ - bicseq r4, pc, r0, lsr #12 │ │ │ │ - bicseq r4, pc, ip, lsl #16 │ │ │ │ - bicseq r4, pc, r4, lsl #16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c2848 <__cxa_atexit@plt+0xb6370> │ │ │ │ - mov r2, #1 │ │ │ │ - ldr r1, [pc, #52] @ c2854 <__cxa_atexit@plt+0xb637c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #44] @ c2858 <__cxa_atexit@plt+0xb6380> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq be324 <__cxa_atexit@plt+0xb1e4c> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne be368 <__cxa_atexit@plt+0xb1e90> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldrh r0, [r6, #-2] │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne be3d8 <__cxa_atexit@plt+0xb1f00> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc be440 <__cxa_atexit@plt+0xb1f68> │ │ │ │ + ldr r7, [pc, #368] @ be480 <__cxa_atexit@plt+0xb1fa8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [pc, #360] @ be484 <__cxa_atexit@plt+0xb1fac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b be3f8 <__cxa_atexit@plt+0xb1f20> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc be440 <__cxa_atexit@plt+0xb1f68> │ │ │ │ + ldr r7, [pc, #292] @ be460 <__cxa_atexit@plt+0xb1f88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [pc, #284] @ be464 <__cxa_atexit@plt+0xb1f8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r8, [pc, #272] @ be468 <__cxa_atexit@plt+0xb1f90> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #268] @ be46c <__cxa_atexit@plt+0xb1f94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ + add r0, r0, #2 │ │ │ │ + b be3a8 <__cxa_atexit@plt+0xb1ed0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc be440 <__cxa_atexit@plt+0xb1f68> │ │ │ │ + ldr r7, [pc, #204] @ be44c <__cxa_atexit@plt+0xb1f74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [pc, #196] @ be450 <__cxa_atexit@plt+0xb1f78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r8, [pc, #184] @ be454 <__cxa_atexit@plt+0xb1f7c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #180] @ be458 <__cxa_atexit@plt+0xb1f80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #172] @ be45c <__cxa_atexit@plt+0xb1f84> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b be430 <__cxa_atexit@plt+0xb1f58> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc be440 <__cxa_atexit@plt+0xb1f68> │ │ │ │ + ldr r7, [pc, #136] @ be470 <__cxa_atexit@plt+0xb1f98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [pc, #128] @ be474 <__cxa_atexit@plt+0xb1f9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r1, [pc, #116] @ be478 <__cxa_atexit@plt+0xb1fa0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr lr, [pc, #112] @ be47c <__cxa_atexit@plt+0xb1fa4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #24]! │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r8, r6, #30 │ │ │ │ + bx ip │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r4, pc, r8, lsr r5 @ │ │ │ │ - bicseq r4, pc, r0, lsr r5 @ │ │ │ │ - biceq r3, r8, r8, asr sp │ │ │ │ - andeq r0, r0, fp, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c28b4 <__cxa_atexit@plt+0xb63dc> │ │ │ │ - ldr r3, [pc, #160] @ c2924 <__cxa_atexit@plt+0xb644c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq c28e4 <__cxa_atexit@plt+0xb640c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c28ec <__cxa_atexit@plt+0xb6414> │ │ │ │ - ldr r3, [pc, #136] @ c2928 <__cxa_atexit@plt+0xb6450> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c28e4 <__cxa_atexit@plt+0xb640c> │ │ │ │ - b c299c <__cxa_atexit@plt+0xb64c4> │ │ │ │ - ldr r2, [pc, #100] @ c2920 <__cxa_atexit@plt+0xb6448> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq c28e4 <__cxa_atexit@plt+0xb640c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c290c <__cxa_atexit@plt+0xb6434> │ │ │ │ - add r5, r5, #8 │ │ │ │ + bicseq r8, pc, r8, lsl sl @ │ │ │ │ + bicseq r8, pc, ip, asr r8 @ │ │ │ │ + bicseq r8, pc, r8, lsl #17 │ │ │ │ + bicseq r8, pc, ip, lsl #18 │ │ │ │ + bicseq r8, pc, ip, asr r9 @ │ │ │ │ + bicseq r8, pc, ip, asr sl @ │ │ │ │ + bicseq r8, pc, r8, ror #18 │ │ │ │ + bicseq r8, pc, ip, asr #17 │ │ │ │ + bicseq r8, pc, r8, lsl #17 │ │ │ │ + ldrheq r8, [pc, #144] @ be508 <__cxa_atexit@plt+0xb2030> │ │ │ │ + ldrheq r8, [pc, #140] @ be508 <__cxa_atexit@plt+0xb2030> │ │ │ │ + bicseq r8, pc, r0, lsr #16 │ │ │ │ + bicseq r8, pc, r0, lsl #18 │ │ │ │ + bicseq r8, pc, r8, lsl #21 │ │ │ │ + bicseq r8, pc, ip, asr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be4c4 <__cxa_atexit@plt+0xb1fec> │ │ │ │ + ldr r2, [pc, #60] @ be4e0 <__cxa_atexit@plt+0xb2008> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi be4cc <__cxa_atexit@plt+0xb1ff4> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ - b c3814 <__cxa_atexit@plt+0xb733c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b be520 <__cxa_atexit@plt+0xb2048> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b c3618 <__cxa_atexit@plt+0xb7140> │ │ │ │ - ldr r3, [pc, #24] @ c292c <__cxa_atexit@plt+0xb6454> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, r0, lsr #13 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl #13 │ │ │ │ - biceq r3, r8, r4, lsl #25 │ │ │ │ - andeq r0, r0, fp, lsr #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c2964 <__cxa_atexit@plt+0xb648c> │ │ │ │ - ldr r3, [pc, #60] @ c298c <__cxa_atexit@plt+0xb64b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c2984 <__cxa_atexit@plt+0xb64ac> │ │ │ │ - b c299c <__cxa_atexit@plt+0xb64c4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b c3618 <__cxa_atexit@plt+0xb7140> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ be4e4 <__cxa_atexit@plt+0xb200c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r3, r8, r4, lsr #24 │ │ │ │ - andeq r0, r0, fp, lsr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c29fc <__cxa_atexit@plt+0xb6524> │ │ │ │ - ldr r3, [pc, #292] @ c2adc <__cxa_atexit@plt+0xb6604> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq c2a2c <__cxa_atexit@plt+0xb6554> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c2a34 <__cxa_atexit@plt+0xb655c> │ │ │ │ - ldr r3, [pc, #268] @ c2ae0 <__cxa_atexit@plt+0xb6608> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c2a2c <__cxa_atexit@plt+0xb6554> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c2a68 <__cxa_atexit@plt+0xb6590> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + bicseq r8, pc, r0, lsl #14 │ │ │ │ + biceq r8, r8, r8, lsl sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi be50c <__cxa_atexit@plt+0xb2034> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b be520 <__cxa_atexit@plt+0xb2048> │ │ │ │ + ldr r7, [pc, #8] @ be51c <__cxa_atexit@plt+0xb2044> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #212] @ c2ad8 <__cxa_atexit@plt+0xb6600> │ │ │ │ + ldrdeq r8, [r8, #152] @ 0x98 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #220] @ be608 <__cxa_atexit@plt+0xb2130> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ + ldr r1, [pc, #216] @ be60c <__cxa_atexit@plt+0xb2134> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ str r2, [r5] │ │ │ │ - str r8, [r5, #32] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq c2a2c <__cxa_atexit@plt+0xb6554> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c2a54 <__cxa_atexit@plt+0xb657c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b c3814 <__cxa_atexit@plt+0xb733c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b c3618 <__cxa_atexit@plt+0xb7140> │ │ │ │ - ldr r3, [pc, #140] @ c2ae8 <__cxa_atexit@plt+0xb6610> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c2ab8 <__cxa_atexit@plt+0xb65e0> │ │ │ │ - ldr ip, [r5, #48]! @ 0x30 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #80] @ c2aec <__cxa_atexit@plt+0xb6614> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #36] @ c2ae4 <__cxa_atexit@plt+0xb660c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - andeq r0, r0, r4, ror #5 │ │ │ │ - bicseq r4, pc, r0, asr #5 │ │ │ │ - biceq r3, r8, r4, asr #21 │ │ │ │ - andeq r1, r0, fp, lsr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq be5c8 <__cxa_atexit@plt+0xb20f0> │ │ │ │ cmp r7, #2 │ │ │ │ - bne c2b38 <__cxa_atexit@plt+0xb6660> │ │ │ │ - ldr r3, [pc, #192] @ c2bd0 <__cxa_atexit@plt+0xb66f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + bne be5d4 <__cxa_atexit@plt+0xb20fc> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c2b58 <__cxa_atexit@plt+0xb6680> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c2b60 <__cxa_atexit@plt+0xb6688> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b c3618 <__cxa_atexit@plt+0xb7140> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c2bb0 <__cxa_atexit@plt+0xb66d8> │ │ │ │ - ldr ip, [r5, #48]! @ 0x30 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #68] @ c2bd8 <__cxa_atexit@plt+0xb6700> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ + beq be5e8 <__cxa_atexit@plt+0xb2110> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #17 │ │ │ │ + bne be534 <__cxa_atexit@plt+0xb205c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc be5f4 <__cxa_atexit@plt+0xb211c> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #124] @ be614 <__cxa_atexit@plt+0xb213c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #108] @ be618 <__cxa_atexit@plt+0xb2140> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ c2bd4 <__cxa_atexit@plt+0xb66fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - bicseq r4, pc, r8, asr #3 │ │ │ │ - andeq sp, r0, fp, ror #20 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c2bfc <__cxa_atexit@plt+0xb6724> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc c2c54 <__cxa_atexit@plt+0xb677c> │ │ │ │ - ldr ip, [r5, #48]! @ 0x30 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #68] @ c2c78 <__cxa_atexit@plt+0xb67a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #24] @ c2c74 <__cxa_atexit@plt+0xb679c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r4, pc, r8, lsr #2 │ │ │ │ - andeq r7, r0, fp, ror #28 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c2cd4 <__cxa_atexit@plt+0xb67fc> │ │ │ │ - ldr ip, [r5, #48]! @ 0x30 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #56] @ c2cf0 <__cxa_atexit@plt+0xb6818> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ be610 <__cxa_atexit@plt+0xb2138> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ c2cf4 <__cxa_atexit@plt+0xb681c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - bicseq r4, pc, r4, lsr #1 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - strheq r3, [r8, #140] @ 0x8c │ │ │ │ - andeq r0, r0, fp, lsr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c2d1c <__cxa_atexit@plt+0xb6844> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b c3814 <__cxa_atexit@plt+0xb733c> │ │ │ │ - ldr r3, [pc, #16] @ c2d34 <__cxa_atexit@plt+0xb685c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - biceq r3, r8, ip, ror r8 │ │ │ │ - andeq r1, r0, fp, lsr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq c2d78 <__cxa_atexit@plt+0xb68a0> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne c2da8 <__cxa_atexit@plt+0xb68d0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b c3618 <__cxa_atexit@plt+0xb7140> │ │ │ │ - ldr r3, [pc, #172] @ c2e2c <__cxa_atexit@plt+0xb6954> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c2db4 <__cxa_atexit@plt+0xb68dc> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c2dbc <__cxa_atexit@plt+0xb68e4> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b c3814 <__cxa_atexit@plt+0xb733c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c2e0c <__cxa_atexit@plt+0xb6934> │ │ │ │ - ldr ip, [r5, #48]! @ 0x30 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #68] @ c2e34 <__cxa_atexit@plt+0xb695c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ c2e30 <__cxa_atexit@plt+0xb6958> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - bicseq r3, pc, ip, ror #30 │ │ │ │ - andeq sp, r0, fp, ror #20 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c2e58 <__cxa_atexit@plt+0xb6980> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc c2eb0 <__cxa_atexit@plt+0xb69d8> │ │ │ │ - ldr ip, [r5, #48]! @ 0x30 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #68] @ c2ed4 <__cxa_atexit@plt+0xb69fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #24] @ c2ed0 <__cxa_atexit@plt+0xb69f8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r3, pc, ip, asr #29 │ │ │ │ - andeq r7, r0, fp, ror #28 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + bicseq r8, pc, r4, lsl r6 @ │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + bicseq r8, pc, r8, ror r6 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c2f30 <__cxa_atexit@plt+0xb6a58> │ │ │ │ - ldr ip, [r5, #48]! @ 0x30 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #56] @ c2f4c <__cxa_atexit@plt+0xb6a74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ c2f50 <__cxa_atexit@plt+0xb6a78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - bicseq r3, pc, r8, asr #28 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - biceq r3, r8, r0, ror #12 │ │ │ │ - andeq r0, r0, fp, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c2f78 <__cxa_atexit@plt+0xb6aa0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b c3814 <__cxa_atexit@plt+0xb733c> │ │ │ │ - ldr r3, [pc, #16] @ c2f90 <__cxa_atexit@plt+0xb6ab8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - biceq r3, r8, r0, lsr #12 │ │ │ │ - andeq r0, r0, fp, lsr #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq c2fd4 <__cxa_atexit@plt+0xb6afc> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne c2ff0 <__cxa_atexit@plt+0xb6b18> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b c3618 <__cxa_atexit@plt+0xb7140> │ │ │ │ - ldr r3, [pc, #40] @ c3004 <__cxa_atexit@plt+0xb6b2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c2ffc <__cxa_atexit@plt+0xb6b24> │ │ │ │ - b c3014 <__cxa_atexit@plt+0xb6b3c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b c3814 <__cxa_atexit@plt+0xb733c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r3, r8, ip, lsr #11 │ │ │ │ - andeq r0, r0, fp, lsr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bne be6b8 <__cxa_atexit@plt+0xb21e0> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c3040 <__cxa_atexit@plt+0xb6b68> │ │ │ │ - ldr r3, [pc, #96] @ c3090 <__cxa_atexit@plt+0xb6bb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c3070 <__cxa_atexit@plt+0xb6b98> │ │ │ │ - b c30a4 <__cxa_atexit@plt+0xb6bcc> │ │ │ │ - ldr r2, [pc, #68] @ c308c <__cxa_atexit@plt+0xb6bb4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #176] @ be6f4 <__cxa_atexit@plt+0xb221c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r5, #32] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq c3070 <__cxa_atexit@plt+0xb6b98> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c3078 <__cxa_atexit@plt+0xb6ba0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b c3814 <__cxa_atexit@plt+0xb733c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ c3094 <__cxa_atexit@plt+0xb6bbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, r0, ror #4 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, ror #4 │ │ │ │ - biceq r3, r8, ip, lsl r5 │ │ │ │ - andeq r1, r0, fp, lsr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c30e0 <__cxa_atexit@plt+0xb6c08> │ │ │ │ - ldr r3, [pc, #192] @ c3178 <__cxa_atexit@plt+0xb6ca0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c3100 <__cxa_atexit@plt+0xb6c28> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c3108 <__cxa_atexit@plt+0xb6c30> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b c3618 <__cxa_atexit@plt+0xb7140> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c3158 <__cxa_atexit@plt+0xb6c80> │ │ │ │ - ldr ip, [r5, #48]! @ 0x30 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #68] @ c3180 <__cxa_atexit@plt+0xb6ca8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ + beq be6cc <__cxa_atexit@plt+0xb21f4> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #17 │ │ │ │ + bne be6d8 <__cxa_atexit@plt+0xb2200> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc be6e0 <__cxa_atexit@plt+0xb2208> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #116] @ be6fc <__cxa_atexit@plt+0xb2224> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #100] @ be700 <__cxa_atexit@plt+0xb2228> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ c317c <__cxa_atexit@plt+0xb6ca4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - bicseq r3, pc, r0, lsr #24 │ │ │ │ - andeq sp, r0, fp, ror #20 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c31a4 <__cxa_atexit@plt+0xb6ccc> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc c31fc <__cxa_atexit@plt+0xb6d24> │ │ │ │ - ldr ip, [r5, #48]! @ 0x30 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #68] @ c3220 <__cxa_atexit@plt+0xb6d48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #24] @ c321c <__cxa_atexit@plt+0xb6d44> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r3, pc, r0, lsl #23 │ │ │ │ - andeq r7, r0, fp, ror #28 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c327c <__cxa_atexit@plt+0xb6da4> │ │ │ │ - ldr ip, [r5, #48]! @ 0x30 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #56] @ c3298 <__cxa_atexit@plt+0xb6dc0> │ │ │ │ + ldr r7, [pc, #56] @ be6f8 <__cxa_atexit@plt+0xb2220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ c329c <__cxa_atexit@plt+0xb6dc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - ldrsheq r3, [pc, #172] @ c334c <__cxa_atexit@plt+0xb6e74> │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - biceq r3, r8, r4, lsl r3 │ │ │ │ - andeq r0, r0, fp, lsr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c32c4 <__cxa_atexit@plt+0xb6dec> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b c3814 <__cxa_atexit@plt+0xb733c> │ │ │ │ - ldr r3, [pc, #16] @ c32dc <__cxa_atexit@plt+0xb6e04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrdeq r3, [r8, #36] @ 0x24 │ │ │ │ - andeq r1, r0, fp, lsr #20 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq c3320 <__cxa_atexit@plt+0xb6e48> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne c3350 <__cxa_atexit@plt+0xb6e78> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r7, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - b c3618 <__cxa_atexit@plt+0xb7140> │ │ │ │ - ldr r3, [pc, #172] @ c33d4 <__cxa_atexit@plt+0xb6efc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c335c <__cxa_atexit@plt+0xb6e84> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c3364 <__cxa_atexit@plt+0xb6e8c> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b c3814 <__cxa_atexit@plt+0xb733c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c33b4 <__cxa_atexit@plt+0xb6edc> │ │ │ │ - ldr ip, [r5, #48]! @ 0x30 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [pc, #68] @ c33dc <__cxa_atexit@plt+0xb6f04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ c33d8 <__cxa_atexit@plt+0xb6f00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r7, fp │ │ │ │ + b be520 <__cxa_atexit@plt+0xb2048> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - bicseq r3, pc, r4, asr #19 │ │ │ │ - andeq sp, r0, fp, ror #20 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c3400 <__cxa_atexit@plt+0xb6f28> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc c3458 <__cxa_atexit@plt+0xb6f80> │ │ │ │ - ldr ip, [r5, #48]! @ 0x30 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #68] @ c347c <__cxa_atexit@plt+0xb6fa4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #24] @ c3478 <__cxa_atexit@plt+0xb6fa0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - bicseq r3, pc, r4, lsr #18 │ │ │ │ - andeq r7, r0, fp, ror #28 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c34d8 <__cxa_atexit@plt+0xb7000> │ │ │ │ - ldr ip, [r5, #48]! @ 0x30 │ │ │ │ - ldr lr, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #56] @ c34f4 <__cxa_atexit@plt+0xb701c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ c34f8 <__cxa_atexit@plt+0xb7020> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - bicseq r3, pc, r0, lsr #17 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + bicseq r8, pc, r0, lsr r5 @ │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + bicseq r8, pc, r8, lsl #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ c3598 <__cxa_atexit@plt+0xb70c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c3528 <__cxa_atexit@plt+0xb7050> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c3578 <__cxa_atexit@plt+0xb70a0> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r2, [pc, #68] @ c35a0 <__cxa_atexit@plt+0xb70c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r1, [r3, #-2] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp r1, #17 │ │ │ │ + bne be770 <__cxa_atexit@plt+0xb2298> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc be77c <__cxa_atexit@plt+0xb22a4> │ │ │ │ + ldr r1, [pc, #76] @ be78c <__cxa_atexit@plt+0xb22b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #60] @ be790 <__cxa_atexit@plt+0xb22b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ c359c <__cxa_atexit@plt+0xb70c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b be520 <__cxa_atexit@plt+0xb2048> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - ldrheq r3, [pc, #176] @ c3650 <__cxa_atexit@plt+0xb7178> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r3, pc, r0, lsl #16 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c35f8 <__cxa_atexit@plt+0xb7120> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #48] @ c3610 <__cxa_atexit@plt+0xb7138> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - add r7, r3, #8 │ │ │ │ - stm r7, {r0, r2, lr} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ c3614 <__cxa_atexit@plt+0xb713c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - bicseq r3, pc, ip, ror r7 @ │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [pc, #144] @ c36b4 <__cxa_atexit@plt+0xb71dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr sl, [r3, #12] │ │ │ │ - ldr r8, [r3, #20] │ │ │ │ - ldr r9, [r3, #24] │ │ │ │ - sub r7, r3, #48 @ 0x30 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + ldrsbeq r8, [pc, #64] @ be7d8 <__cxa_atexit@plt+0xb2300> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b be7b0 <__cxa_atexit@plt+0xb22d8> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c36a0 <__cxa_atexit@plt+0xb71c8> │ │ │ │ - ldr r7, [pc, #108] @ c36b8 <__cxa_atexit@plt+0xb71e0> │ │ │ │ + bhi be83c <__cxa_atexit@plt+0xb2364> │ │ │ │ + ldr r6, [pc, #156] @ be864 <__cxa_atexit@plt+0xb238c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + ands r6, r8, #3 │ │ │ │ + beq be810 <__cxa_atexit@plt+0xb2338> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne be824 <__cxa_atexit@plt+0xb234c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc be850 <__cxa_atexit@plt+0xb2378> │ │ │ │ + ldr r7, [pc, #124] @ be870 <__cxa_atexit@plt+0xb2398> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq c3684 <__cxa_atexit@plt+0xb71ac> │ │ │ │ - ldr r2, [pc, #84] @ c36bc <__cxa_atexit@plt+0xb71e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c3694 <__cxa_atexit@plt+0xb71bc> │ │ │ │ - mov r5, r3 │ │ │ │ - b c23d4 <__cxa_atexit@plt+0xb5efc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #64] @ be86c <__cxa_atexit@plt+0xb2394> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c36c0 <__cxa_atexit@plt+0xb71e8> │ │ │ │ + ldr r7, [pc, #36] @ be868 <__cxa_atexit@plt+0xb2390> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xffffed48 │ │ │ │ - @ instruction: 0xffffed68 │ │ │ │ - biceq r2, r8, r4, lsl pc │ │ │ │ - biceq r2, r8, r4, ror #29 │ │ │ │ - andeq r0, r0, r6, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c36e8 <__cxa_atexit@plt+0xb7210> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov sl, r7 │ │ │ │ - b e5360c <__cxa_atexit@plt+0xe47134> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + biceq r8, r8, ip, lsr #13 │ │ │ │ + bicseq r8, pc, r4, asr #7 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ c3794 <__cxa_atexit@plt+0xb72bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c3724 <__cxa_atexit@plt+0xb724c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne be8bc <__cxa_atexit@plt+0xb23e4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc be8d4 <__cxa_atexit@plt+0xb23fc> │ │ │ │ + ldr r3, [pc, #64] @ be8e4 <__cxa_atexit@plt+0xb240c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r7, [pc, #28] @ be8e0 <__cxa_atexit@plt+0xb2408> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c3774 <__cxa_atexit@plt+0xb729c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r2, [pc, #68] @ c379c <__cxa_atexit@plt+0xb72c4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r8, pc, ip, lsr #6 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be924 <__cxa_atexit@plt+0xb244c> │ │ │ │ + ldr r2, [pc, #60] @ be940 <__cxa_atexit@plt+0xb2468> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ c3798 <__cxa_atexit@plt+0xb72c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - ldrheq r3, [pc, #144] @ c382c <__cxa_atexit@plt+0xb7354> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r3, pc, r4, lsl #12 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c37f4 <__cxa_atexit@plt+0xb731c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #48] @ c380c <__cxa_atexit@plt+0xb7334> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - add r7, r3, #8 │ │ │ │ - stm r7, {r0, r2, lr} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ c3810 <__cxa_atexit@plt+0xb7338> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - bicseq r3, pc, r0, lsl #11 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [pc, #144] @ c38b0 <__cxa_atexit@plt+0xb73d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - ldr r8, [r3, #36] @ 0x24 │ │ │ │ - ldr r9, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r3, #48 @ 0x30 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c389c <__cxa_atexit@plt+0xb73c4> │ │ │ │ - ldr r7, [pc, #108] @ c38b4 <__cxa_atexit@plt+0xb73dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq c3880 <__cxa_atexit@plt+0xb73a8> │ │ │ │ - ldr r2, [pc, #84] @ c38b8 <__cxa_atexit@plt+0xb73e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c3890 <__cxa_atexit@plt+0xb73b8> │ │ │ │ - mov r5, r3 │ │ │ │ - b c23d4 <__cxa_atexit@plt+0xb5efc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + bhi be92c <__cxa_atexit@plt+0xb2454> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b be980 <__cxa_atexit@plt+0xb24a8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ be944 <__cxa_atexit@plt+0xb246c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c38bc <__cxa_atexit@plt+0xb73e4> │ │ │ │ + bicseq r8, pc, r0, lsr #5 │ │ │ │ + biceq r8, r8, r0, asr #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi be96c <__cxa_atexit@plt+0xb2494> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b be980 <__cxa_atexit@plt+0xb24a8> │ │ │ │ + ldr r7, [pc, #8] @ be97c <__cxa_atexit@plt+0xb24a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xffffeb4c │ │ │ │ - @ instruction: 0xffffeb6c │ │ │ │ - biceq r2, r8, r8, lsl sp │ │ │ │ - ldrdeq r2, [r8, #204] @ 0xcc │ │ │ │ - andeq r6, r0, sl, lsl #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne c38e4 <__cxa_atexit@plt+0xb740c> │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + biceq r8, r8, r0, lsl #11 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #220] @ bea68 <__cxa_atexit@plt+0xb2590> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #216] @ bea6c <__cxa_atexit@plt+0xb2594> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq bea28 <__cxa_atexit@plt+0xb2550> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bea34 <__cxa_atexit@plt+0xb255c> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bea48 <__cxa_atexit@plt+0xb2570> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #16 │ │ │ │ + bne be994 <__cxa_atexit@plt+0xb24bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc bea54 <__cxa_atexit@plt+0xb257c> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #124] @ bea74 <__cxa_atexit@plt+0xb259c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #108] @ bea78 <__cxa_atexit@plt+0xb25a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #44 @ 0x2c │ │ │ │ - mov r9, r7 │ │ │ │ - b e54d4c <__cxa_atexit@plt+0xe48874> │ │ │ │ - ldrdeq r2, [r8, #200] @ 0xc8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c392c <__cxa_atexit@plt+0xb7454> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ c3934 <__cxa_atexit@plt+0xb745c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b e5a808 <__cxa_atexit@plt+0xe4e330> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r3, pc, ip, ror r2 @ │ │ │ │ - biceq r2, r8, ip, lsl #25 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c396c <__cxa_atexit@plt+0xb7494> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c3974 <__cxa_atexit@plt+0xb749c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r7, [pc, #52] @ bea70 <__cxa_atexit@plt+0xb2598> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b e5bce8 <__cxa_atexit@plt+0xe4f810> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, pc, ip, lsr r2 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c3a08 <__cxa_atexit@plt+0xb7530> │ │ │ │ - ldr r2, [pc, #144] @ c3a24 <__cxa_atexit@plt+0xb754c> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldrheq r8, [pc, #20] @ bea8c <__cxa_atexit@plt+0xb25b4> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + bicseq r8, pc, r8, lsl r2 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne beb18 <__cxa_atexit@plt+0xb2640> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #176] @ beb54 <__cxa_atexit@plt+0xb267c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #136] @ c3a28 <__cxa_atexit@plt+0xb7550> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c39fc <__cxa_atexit@plt+0xb7524> │ │ │ │ + beq beb2c <__cxa_atexit@plt+0xb2654> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #16 │ │ │ │ + bne beb38 <__cxa_atexit@plt+0xb2660> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc c3a10 <__cxa_atexit@plt+0xb7538> │ │ │ │ - mov r3, #1 │ │ │ │ - ldr r1, [pc, #92] @ c3a2c <__cxa_atexit@plt+0xb7554> │ │ │ │ + bcc beb40 <__cxa_atexit@plt+0xb2668> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #116] @ beb5c <__cxa_atexit@plt+0xb2684> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #100] @ beb60 <__cxa_atexit@plt+0xb2688> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #84] @ c3a30 <__cxa_atexit@plt+0xb7558> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ + str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #56] @ beb58 <__cxa_atexit@plt+0xb2680> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r7, fp │ │ │ │ + b be980 <__cxa_atexit@plt+0xb24a8> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrsheq r3, [pc, #28] @ c3a4c <__cxa_atexit@plt+0xb7574> │ │ │ │ - bicseq r3, pc, r8, lsl #7 │ │ │ │ - bicseq r3, pc, r0, lsl #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrsbeq r8, [pc] @ beb60 <__cxa_atexit@plt+0xb2688> │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + bicseq r8, pc, r8, lsr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c3a84 <__cxa_atexit@plt+0xb75ac> │ │ │ │ - mov r2, #1 │ │ │ │ - ldr r1, [pc, #52] @ c3a90 <__cxa_atexit@plt+0xb75b8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r1, [r3, #-2] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp r1, #16 │ │ │ │ + bne bebd0 <__cxa_atexit@plt+0xb26f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bebdc <__cxa_atexit@plt+0xb2704> │ │ │ │ + ldr r1, [pc, #76] @ bebec <__cxa_atexit@plt+0xb2714> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #60] @ bebf0 <__cxa_atexit@plt+0xb2718> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #44] @ c3a94 <__cxa_atexit@plt+0xb75bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b be980 <__cxa_atexit@plt+0xb24a8> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrsheq r3, [pc, #44] @ c3ac4 <__cxa_atexit@plt+0xb75ec> │ │ │ │ - ldrsheq r3, [pc, #36] @ c3ac0 <__cxa_atexit@plt+0xb75e8> │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + bicseq r8, pc, r0, ror r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c3b28 <__cxa_atexit@plt+0xb7650> │ │ │ │ - ldr r2, [pc, #144] @ c3b44 <__cxa_atexit@plt+0xb766c> │ │ │ │ + bhi bec30 <__cxa_atexit@plt+0xb2758> │ │ │ │ + ldr r2, [pc, #60] @ bec4c <__cxa_atexit@plt+0xb2774> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bec38 <__cxa_atexit@plt+0xb2760> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b bec8c <__cxa_atexit@plt+0xb27b4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ bec50 <__cxa_atexit@plt+0xb2778> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01df7f94 │ │ │ │ + strheq r8, [r8, #40] @ 0x28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bec78 <__cxa_atexit@plt+0xb27a0> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b bec8c <__cxa_atexit@plt+0xb27b4> │ │ │ │ + ldr r7, [pc, #8] @ bec88 <__cxa_atexit@plt+0xb27b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r8, r8, ror r2 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #220] @ bed74 <__cxa_atexit@plt+0xb289c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #136] @ c3b48 <__cxa_atexit@plt+0xb7670> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r1, [pc, #216] @ bed78 <__cxa_atexit@plt+0xb28a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq bed34 <__cxa_atexit@plt+0xb285c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bed40 <__cxa_atexit@plt+0xb2868> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c3b1c <__cxa_atexit@plt+0xb7644> │ │ │ │ + beq bed54 <__cxa_atexit@plt+0xb287c> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #11 │ │ │ │ + bne beca0 <__cxa_atexit@plt+0xb27c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc c3b30 <__cxa_atexit@plt+0xb7658> │ │ │ │ - mov r3, #1 │ │ │ │ - ldr r1, [pc, #92] @ c3b4c <__cxa_atexit@plt+0xb7674> │ │ │ │ + bcc bed60 <__cxa_atexit@plt+0xb2888> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #124] @ bed80 <__cxa_atexit@plt+0xb28a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #108] @ bed84 <__cxa_atexit@plt+0xb28ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #84] @ c3b50 <__cxa_atexit@plt+0xb7678> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ + str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ bed7c <__cxa_atexit@plt+0xb28a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrsbeq r3, [pc, #12] @ c3b5c <__cxa_atexit@plt+0xb7684> │ │ │ │ - bicseq r3, pc, r8, ror #4 │ │ │ │ - bicseq r3, pc, r0, ror #4 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + bicseq r7, pc, r8, lsr #29 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + bicseq r7, pc, ip, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c3ba4 <__cxa_atexit@plt+0xb76cc> │ │ │ │ - mov r2, #1 │ │ │ │ - ldr r1, [pc, #52] @ c3bb0 <__cxa_atexit@plt+0xb76d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #44] @ c3bb4 <__cxa_atexit@plt+0xb76dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrsbeq r3, [pc, #28] @ c3bd4 <__cxa_atexit@plt+0xb76fc> │ │ │ │ - ldrsbeq r3, [pc, #20] @ c3bd0 <__cxa_atexit@plt+0xb76f8> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c3c48 <__cxa_atexit@plt+0xb7770> │ │ │ │ - ldr r2, [pc, #144] @ c3c64 <__cxa_atexit@plt+0xb778c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bee24 <__cxa_atexit@plt+0xb294c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #176] @ bee60 <__cxa_atexit@plt+0xb2988> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #136] @ c3c68 <__cxa_atexit@plt+0xb7790> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c3c3c <__cxa_atexit@plt+0xb7764> │ │ │ │ + beq bee38 <__cxa_atexit@plt+0xb2960> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #11 │ │ │ │ + bne bee44 <__cxa_atexit@plt+0xb296c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc c3c50 <__cxa_atexit@plt+0xb7778> │ │ │ │ - mov r3, #1 │ │ │ │ - ldr r1, [pc, #92] @ c3c6c <__cxa_atexit@plt+0xb7794> │ │ │ │ + bcc bee4c <__cxa_atexit@plt+0xb2974> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #116] @ bee68 <__cxa_atexit@plt+0xb2990> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #100] @ bee6c <__cxa_atexit@plt+0xb2994> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #84] @ c3c70 <__cxa_atexit@plt+0xb7798> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ + str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r2, #15 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #56] @ bee64 <__cxa_atexit@plt+0xb298c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r7, fp │ │ │ │ + b bec8c <__cxa_atexit@plt+0xb27b4> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrheq r2, [pc, #252] @ c3d6c <__cxa_atexit@plt+0xb7894> │ │ │ │ - bicseq r3, pc, r8, asr #2 │ │ │ │ - bicseq r3, pc, r0, asr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + bicseq r7, pc, r4, asr #27 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + bicseq r7, pc, ip, lsl lr @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c3cc4 <__cxa_atexit@plt+0xb77ec> │ │ │ │ - mov r2, #1 │ │ │ │ - ldr r1, [pc, #52] @ c3cd0 <__cxa_atexit@plt+0xb77f8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r1, [r3, #-2] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp r1, #11 │ │ │ │ + bne beedc <__cxa_atexit@plt+0xb2a04> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc beee8 <__cxa_atexit@plt+0xb2a10> │ │ │ │ + ldr r1, [pc, #76] @ beef8 <__cxa_atexit@plt+0xb2a20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #60] @ beefc <__cxa_atexit@plt+0xb2a24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #44] @ c3cd4 <__cxa_atexit@plt+0xb77fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b bec8c <__cxa_atexit@plt+0xb27b4> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrheq r3, [pc, #12] @ c3ce4 <__cxa_atexit@plt+0xb780c> │ │ │ │ - ldrheq r3, [pc, #4] @ c3ce0 <__cxa_atexit@plt+0xb7808> │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - ldr r3, [pc, #280] @ c3e08 <__cxa_atexit@plt+0xb7930> │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c3d2c <__cxa_atexit@plt+0xb7854> │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c3d3c <__cxa_atexit@plt+0xb7864> │ │ │ │ - cmp r8, #1 │ │ │ │ - beq c3d60 <__cxa_atexit@plt+0xb7888> │ │ │ │ - sub r2, r5, #8 │ │ │ │ - asr r1, r8, #1 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - sub r7, r7, #8 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + bicseq r7, pc, r4, ror #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi bef58 <__cxa_atexit@plt+0xb2a80> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq bef50 <__cxa_atexit@plt+0xb2a78> │ │ │ │ + ldr r3, [pc, #48] @ bef60 <__cxa_atexit@plt+0xb2a88> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #36] @ bef64 <__cxa_atexit@plt+0xb2a8c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, #0 │ │ │ │ + b 198a078 <__cxa_atexit@plt+0x197dba0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r7, pc, r4, asr #25 │ │ │ │ + ldrheq r7, [pc, #192] @ bf02c <__cxa_atexit@plt+0xb2b54> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bls c3cf8 <__cxa_atexit@plt+0xb7820> │ │ │ │ - ldr r7, [pc, #224] @ c3e14 <__cxa_atexit@plt+0xb793c> │ │ │ │ + bhi befa8 <__cxa_atexit@plt+0xb2ad0> │ │ │ │ + ldr r7, [pc, #48] @ befb8 <__cxa_atexit@plt+0xb2ae0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq bef9c <__cxa_atexit@plt+0xb2ac4> │ │ │ │ + mov r7, r8 │ │ │ │ + b bf020 <__cxa_atexit@plt+0xb2b48> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ befbc <__cxa_atexit@plt+0xb2ae4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #212] @ c3e18 <__cxa_atexit@plt+0xb7940> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r3, [pc, #204] @ c3e1c <__cxa_atexit@plt+0xb7944> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r9, r8 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + biceq r7, r8, r8, lsr #31 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bf000 <__cxa_atexit@plt+0xb2b28> │ │ │ │ + ldr r7, [pc, #48] @ bf010 <__cxa_atexit@plt+0xb2b38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq beff4 <__cxa_atexit@plt+0xb2b1c> │ │ │ │ + mov r7, r8 │ │ │ │ + b bf020 <__cxa_atexit@plt+0xb2b48> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ bf014 <__cxa_atexit@plt+0xb2b3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #164] @ c3e0c <__cxa_atexit@plt+0xb7934> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r7, r8, r0, asr pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne bf084 <__cxa_atexit@plt+0xb2bac> │ │ │ │ + mov r6, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r6, [r6, #6] │ │ │ │ + ldr r2, [pc, #120] @ bf0bc <__cxa_atexit@plt+0xb2be4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - ldr r7, [r9, #6] │ │ │ │ + str r6, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c3da8 <__cxa_atexit@plt+0xb78d0> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c3db4 <__cxa_atexit@plt+0xb78dc> │ │ │ │ - ldr r3, [pc, #120] @ c3e10 <__cxa_atexit@plt+0xb7938> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bf09c <__cxa_atexit@plt+0xb2bc4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bf0ac <__cxa_atexit@plt+0xb2bd4> │ │ │ │ + ldr r3, [pc, #84] @ bf0c4 <__cxa_atexit@plt+0xb2bec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b 101080 <__cxa_atexit@plt+0xf4ba8> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r7, [pc, #52] @ bf0c0 <__cxa_atexit@plt+0xb2be8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c3df4 <__cxa_atexit@plt+0xb791c> │ │ │ │ - ldr r7, [pc, #84] @ c3e20 <__cxa_atexit@plt+0xb7948> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - ldr r7, [pc, #68] @ c3e24 <__cxa_atexit@plt+0xb794c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, ror r2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - strheq r2, [r8, #128] @ 0x80 │ │ │ │ - bicseq r3, pc, r4, lsl r0 @ │ │ │ │ - @ instruction: 0x01df2e98 │ │ │ │ - @ instruction: 0xfffffbb0 │ │ │ │ - bicseq r2, pc, r8, lsl #28 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + bicseq r7, pc, r4, ror #22 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c3e58 <__cxa_atexit@plt+0xb7980> │ │ │ │ - ldr r3, [pc, #96] @ c3ea8 <__cxa_atexit@plt+0xb79d0> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bf104 <__cxa_atexit@plt+0xb2c2c> │ │ │ │ + ldr r3, [pc, #36] @ bf110 <__cxa_atexit@plt+0xb2c38> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 101080 <__cxa_atexit@plt+0xf4ba8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c3e98 <__cxa_atexit@plt+0xb79c0> │ │ │ │ - ldr r7, [pc, #60] @ c3eac <__cxa_atexit@plt+0xb79d4> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b bf130 <__cxa_atexit@plt+0xb2c58> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bf1bc <__cxa_atexit@plt+0xb2ce4> │ │ │ │ + ldr r6, [pc, #156] @ bf1e4 <__cxa_atexit@plt+0xb2d0c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + ands r6, r8, #3 │ │ │ │ + beq bf190 <__cxa_atexit@plt+0xb2cb8> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne bf1a4 <__cxa_atexit@plt+0xb2ccc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bf1d0 <__cxa_atexit@plt+0xb2cf8> │ │ │ │ + ldr r7, [pc, #124] @ bf1f0 <__cxa_atexit@plt+0xb2d18> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - ldr r7, [pc, #44] @ c3eb0 <__cxa_atexit@plt+0xb79d8> │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ bf1ec <__cxa_atexit@plt+0xb2d14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, r8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #36] @ bf1e8 <__cxa_atexit@plt+0xb2d10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xfffffb0c │ │ │ │ - bicseq r2, pc, r4, ror #26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x01c87d98 │ │ │ │ + bicseq r7, pc, r4, asr #20 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c3f10 <__cxa_atexit@plt+0xb7a38> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc c3f44 <__cxa_atexit@plt+0xb7a6c> │ │ │ │ - ldr r2, [pc, #100] @ c3f50 <__cxa_atexit@plt+0xb7a78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r1, [pc, #84] @ c3f54 <__cxa_atexit@plt+0xb7a7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, lr │ │ │ │ - bx r0 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc c3f44 <__cxa_atexit@plt+0xb7a6c> │ │ │ │ - ldr r2, [pc, #56] @ c3f58 <__cxa_atexit@plt+0xb7a80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r1, [pc, #40] @ c3f5c <__cxa_atexit@plt+0xb7a84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, lr │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne bf23c <__cxa_atexit@plt+0xb2d64> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bf254 <__cxa_atexit@plt+0xb2d7c> │ │ │ │ + ldr r3, [pc, #64] @ bf264 <__cxa_atexit@plt+0xb2d8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r7, [pc, #28] @ bf260 <__cxa_atexit@plt+0xb2d88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - bicseq r2, pc, r8, ror #25 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - ldrheq r2, [pc, #196] @ c4028 <__cxa_atexit@plt+0xb7b50> │ │ │ │ - biceq r2, r8, ip, ror r6 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c3fd4 <__cxa_atexit@plt+0xb7afc> │ │ │ │ - ldr r2, [pc, #196] @ c4044 <__cxa_atexit@plt+0xb7b6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq c3fdc <__cxa_atexit@plt+0xb7b04> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne c3fe8 <__cxa_atexit@plt+0xb7b10> │ │ │ │ - ldr r2, [pc, #136] @ c4048 <__cxa_atexit@plt+0xb7b70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 101080 <__cxa_atexit@plt+0xf4ba8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bicseq r7, pc, ip, lsr #19 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + strdeq r7, [r8, #192] @ 0xc0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b bf37c <__cxa_atexit@plt+0xb2ea4> │ │ │ │ + ldrdeq r7, [r8, #204] @ 0xcc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bf30c <__cxa_atexit@plt+0xb2e34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bf318 <__cxa_atexit@plt+0xb2e40> │ │ │ │ + ldr lr, [pc, #140] @ bf33c <__cxa_atexit@plt+0xb2e64> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #132] @ bf340 <__cxa_atexit@plt+0xb2e68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #116] @ bf344 <__cxa_atexit@plt+0xb2e6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + sub r2, r5, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bf328 <__cxa_atexit@plt+0xb2e50> │ │ │ │ + ldr r3, [pc, #88] @ bf34c <__cxa_atexit@plt+0xb2e74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r3, [pc, #76] @ bf350 <__cxa_atexit@plt+0xb2e78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 1b356bc <__cxa_atexit@plt+0x1b291e4> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ bf348 <__cxa_atexit@plt+0xb2e70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c4030 <__cxa_atexit@plt+0xb7b58> │ │ │ │ - ldr r7, [pc, #76] @ c404c <__cxa_atexit@plt+0xb7b74> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + bicseq r7, pc, r8, ror #17 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + biceq r7, r8, ip, lsl r2 │ │ │ │ + @ instruction: 0xfffe59a0 │ │ │ │ + bicseq r7, pc, ip, ror #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldrdeq r7, [r8, #20] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bf424 <__cxa_atexit@plt+0xb2f4c> │ │ │ │ + ldr r7, [pc, #188] @ bf44c <__cxa_atexit@plt+0xb2f74> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - ldr r7, [pc, #48] @ c4050 <__cxa_atexit@plt+0xb7b78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r6 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq bf400 <__cxa_atexit@plt+0xb2f28> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bf410 <__cxa_atexit@plt+0xb2f38> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc bf434 <__cxa_atexit@plt+0xb2f5c> │ │ │ │ + ldr lr, [pc, #156] @ bf458 <__cxa_atexit@plt+0xb2f80> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, #152] @ bf45c <__cxa_atexit@plt+0xb2f84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + add r0, r3, #1 │ │ │ │ + add r3, r0, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #124] @ bf460 <__cxa_atexit@plt+0xb2f88> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ bf454 <__cxa_atexit@plt+0xb2f7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ bf450 <__cxa_atexit@plt+0xb2f78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0xfffff900 │ │ │ │ - bicseq r2, pc, r8, asr #23 │ │ │ │ - biceq r2, r8, r8, lsl #11 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ + biceq r7, r8, r4, lsr fp │ │ │ │ + ldrsbeq r7, [pc, #120] @ bf4d4 <__cxa_atexit@plt+0xb2ffc> │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + bicseq r7, pc, r8, lsl #17 │ │ │ │ + bicseq r7, pc, r0, asr #16 │ │ │ │ + strdeq r7, [r8, #164] @ 0xa4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c4084 <__cxa_atexit@plt+0xb7bac> │ │ │ │ - ldr r3, [pc, #100] @ c40dc <__cxa_atexit@plt+0xb7c04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 101080 <__cxa_atexit@plt+0xf4ba8> │ │ │ │ + bne bf4d8 <__cxa_atexit@plt+0xb3000> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc c40cc <__cxa_atexit@plt+0xb7bf4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [pc, #64] @ c40e0 <__cxa_atexit@plt+0xb7c08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r7, [pc, #40] @ c40e4 <__cxa_atexit@plt+0xb7c0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r6 │ │ │ │ + bcc bf4ec <__cxa_atexit@plt+0xb3014> │ │ │ │ + ldr lr, [pc, #108] @ bf500 <__cxa_atexit@plt+0xb3028> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #104] @ bf504 <__cxa_atexit@plt+0xb302c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r0, r1, #1 │ │ │ │ + add r1, r0, #256 @ 0x100 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #76] @ bf508 <__cxa_atexit@plt+0xb3030> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r7, [pc, #28] @ bf4fc <__cxa_atexit@plt+0xb3024> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffff860 │ │ │ │ - bicseq r2, pc, ip, lsr #22 │ │ │ │ - strdeq r2, [r8, #68] @ 0x44 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c4124 <__cxa_atexit@plt+0xb7c4c> │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [pc, #48] @ c4144 <__cxa_atexit@plt+0xb7c6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - asr r8, r2, #1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b c3ce4 <__cxa_atexit@plt+0xb780c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r3, [pc, #16] @ c4140 <__cxa_atexit@plt+0xb7c68> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - add r8, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldrheq r2, [pc, #168] @ c41f0 <__cxa_atexit@plt+0xb7d18> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r2, r8, ip, ror r4 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c4190 <__cxa_atexit@plt+0xb7cb8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #40] @ c419c <__cxa_atexit@plt+0xb7cc4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ - @ instruction: 0xfffff7cc │ │ │ │ - biceq r2, r8, r0, lsl r4 │ │ │ │ + bicseq r7, pc, r0, lsl r7 @ │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + ldrheq r7, [pc, #112] @ bf57c <__cxa_atexit@plt+0xb30a4> │ │ │ │ + bicseq r7, pc, r8, ror #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c41cc <__cxa_atexit@plt+0xb7cf4> │ │ │ │ + bhi bf568 <__cxa_atexit@plt+0xb3090> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b c41e0 <__cxa_atexit@plt+0xb7d08> │ │ │ │ - ldr r7, [pc, #8] @ c41dc <__cxa_atexit@plt+0xb7d04> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bf558 <__cxa_atexit@plt+0xb3080> │ │ │ │ + ldr r3, [pc, #60] @ bf578 <__cxa_atexit@plt+0xb30a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bf560 <__cxa_atexit@plt+0xb3088> │ │ │ │ + b bf588 <__cxa_atexit@plt+0xb30b0> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ bf57c <__cxa_atexit@plt+0xb30a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r2, r8, r0, lsr #8 │ │ │ │ - mov fp, r7 │ │ │ │ - ldm r5, {r7, sl} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c4258 <__cxa_atexit@plt+0xb7d80> │ │ │ │ - ldr r3, [pc, #156] @ c4298 <__cxa_atexit@plt+0xb7dc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c4284 <__cxa_atexit@plt+0xb7dac> │ │ │ │ - ldr r3, [pc, #124] @ c429c <__cxa_atexit@plt+0xb7dc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq c4264 <__cxa_atexit@plt+0xb7d8c> │ │ │ │ - ldr r3, [pc, #100] @ c42a0 <__cxa_atexit@plt+0xb7dc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c4274 <__cxa_atexit@plt+0xb7d9c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b c23d4 <__cxa_atexit@plt+0xb5efc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strdeq r7, [r8, #152] @ 0x98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #192] @ bf650 <__cxa_atexit@plt+0xb3178> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #188] @ bf654 <__cxa_atexit@plt+0xb317c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #184] @ bf658 <__cxa_atexit@plt+0xb3180> │ │ │ │ + add r8, pc, r8 │ │ │ │ + bic r1, r7, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + cmp r1, #20 │ │ │ │ + and r1, r3, #3 │ │ │ │ + bne bf5f8 <__cxa_atexit@plt+0xb3120> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq bf62c <__cxa_atexit@plt+0xb3154> │ │ │ │ + str r3, [r2] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne bf63c <__cxa_atexit@plt+0xb3164> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + bne bf5a0 <__cxa_atexit@plt+0xb30c8> │ │ │ │ + b bf624 <__cxa_atexit@plt+0xb314c> │ │ │ │ + str r8, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq bf62c <__cxa_atexit@plt+0xb3154> │ │ │ │ + str r3, [r2] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne bf63c <__cxa_atexit@plt+0xb3164> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + bne bf5a0 <__cxa_atexit@plt+0xb30c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c42a4 <__cxa_atexit@plt+0xb7dcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffe174 │ │ │ │ - @ instruction: 0xffffe194 │ │ │ │ - biceq r2, r8, r0, lsr r3 │ │ │ │ - biceq r2, r8, ip, lsl #6 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffffec │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bf69c <__cxa_atexit@plt+0xb31c4> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ c42e4 <__cxa_atexit@plt+0xb7e0c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ bf6b8 <__cxa_atexit@plt+0xb31e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c42dc <__cxa_atexit@plt+0xb7e04> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b c41e0 <__cxa_atexit@plt+0xb7d08> │ │ │ │ + beq bf6b0 <__cxa_atexit@plt+0xb31d8> │ │ │ │ + b bf588 <__cxa_atexit@plt+0xb30b0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq r2, r8, ip, asr #5 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b c41e0 <__cxa_atexit@plt+0xb7d08> │ │ │ │ - strheq r2, [r8, #32] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bf6fc <__cxa_atexit@plt+0xb3224> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ bf718 <__cxa_atexit@plt+0xb3240> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bf710 <__cxa_atexit@plt+0xb3238> │ │ │ │ + b bf588 <__cxa_atexit@plt+0xb30b0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c432c <__cxa_atexit@plt+0xb7e54> │ │ │ │ + bhi bf77c <__cxa_atexit@plt+0xb32a4> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b c4340 <__cxa_atexit@plt+0xb7e68> │ │ │ │ - ldr r7, [pc, #8] @ c433c <__cxa_atexit@plt+0xb7e64> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bf768 <__cxa_atexit@plt+0xb3290> │ │ │ │ + ldr r3, [pc, #64] @ bf78c <__cxa_atexit@plt+0xb32b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bf774 <__cxa_atexit@plt+0xb329c> │ │ │ │ + b bf79c <__cxa_atexit@plt+0xb32c4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ bf790 <__cxa_atexit@plt+0xb32b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r2, r8, r8, asr #5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldm r5, {r7, sl} │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + biceq r7, r8, r8, ror #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #168] @ bf84c <__cxa_atexit@plt+0xb3374> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #164] @ bf850 <__cxa_atexit@plt+0xb3378> │ │ │ │ + add r1, pc, r1 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c43b8 <__cxa_atexit@plt+0xb7ee0> │ │ │ │ - ldr r3, [pc, #156] @ c43f8 <__cxa_atexit@plt+0xb7f20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c43e4 <__cxa_atexit@plt+0xb7f0c> │ │ │ │ - ldr r3, [pc, #124] @ c43fc <__cxa_atexit@plt+0xb7f24> │ │ │ │ - add r3, pc, r3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq bf7f0 <__cxa_atexit@plt+0xb3318> │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq c43c4 <__cxa_atexit@plt+0xb7eec> │ │ │ │ - ldr r3, [pc, #100] @ c4400 <__cxa_atexit@plt+0xb7f28> │ │ │ │ + ldr r3, [r7, #4]! │ │ │ │ + str r2, [r7] │ │ │ │ + ands r0, r3, #3 │ │ │ │ + beq bf830 <__cxa_atexit@plt+0xb3358> │ │ │ │ + str r3, [r7] │ │ │ │ + cmp r0, #2 │ │ │ │ + bne bf840 <__cxa_atexit@plt+0xb3368> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + bne bf7ac <__cxa_atexit@plt+0xb32d4> │ │ │ │ + b bf828 <__cxa_atexit@plt+0xb3350> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #84] @ bf854 <__cxa_atexit@plt+0xb337c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bf828 <__cxa_atexit@plt+0xb3350> │ │ │ │ + ldr r3, [pc, #60] @ bf858 <__cxa_atexit@plt+0xb3380> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c43d4 <__cxa_atexit@plt+0xb7efc> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b c23d4 <__cxa_atexit@plt+0xb5efc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 5c0930 <__cxa_atexit@plt+0x5b4458> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c4404 <__cxa_atexit@plt+0xb7f2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r8 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffe014 │ │ │ │ - @ instruction: 0xffffe034 │ │ │ │ - ldrdeq r2, [r8, #16] │ │ │ │ - biceq r2, r8, ip, lsr #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0x000002b8 │ │ │ │ + @ instruction: 0xffffffec │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ bf878 <__cxa_atexit@plt+0xb33a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 5c0930 <__cxa_atexit@plt+0x5b4458> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ c4444 <__cxa_atexit@plt+0xb7f6c> │ │ │ │ + ldr r2, [pc, #112] @ bf900 <__cxa_atexit@plt+0xb3428> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq c443c <__cxa_atexit@plt+0xb7f64> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b c4340 <__cxa_atexit@plt+0xb7e68> │ │ │ │ + beq bf8e8 <__cxa_atexit@plt+0xb3410> │ │ │ │ + ldr r2, [pc, #88] @ bf904 <__cxa_atexit@plt+0xb342c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r1, [pc, #76] @ bf908 <__cxa_atexit@plt+0xb3430> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + sub r2, r5, #40 @ 0x28 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bf8f0 <__cxa_atexit@plt+0xb3418> │ │ │ │ + mov r8, fp │ │ │ │ + b babbc <__cxa_atexit@plt+0xae6e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq r2, r8, ip, ror #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b c4340 <__cxa_atexit@plt+0xb7e68> │ │ │ │ - @ instruction: 0x01c82198 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c448c <__cxa_atexit@plt+0xb7fb4> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b c44a0 <__cxa_atexit@plt+0xb7fc8> │ │ │ │ - ldr r7, [pc, #8] @ c449c <__cxa_atexit@plt+0xb7fc4> │ │ │ │ + ldr r7, [pc, #20] @ bf90c <__cxa_atexit@plt+0xb3434> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r2, r8, r4, lsl #3 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c44fc <__cxa_atexit@plt+0xb8024> │ │ │ │ - ldr r2, [pc, #100] @ c4520 <__cxa_atexit@plt+0xb8048> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + bicseq r7, pc, r0, ror #6 │ │ │ │ + biceq r7, r8, ip, lsr #11 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #80] @ bf970 <__cxa_atexit@plt+0xb3498> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [pc, #64] @ bf974 <__cxa_atexit@plt+0xb349c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, lr} │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bf960 <__cxa_atexit@plt+0xb3488> │ │ │ │ + mov r8, fp │ │ │ │ + b babbc <__cxa_atexit@plt+0xae6e4> │ │ │ │ + ldr r7, [pc, #16] @ bf978 <__cxa_atexit@plt+0xb34a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + bicseq r7, pc, r8, ror #5 │ │ │ │ + biceq r7, r8, ip, lsr r5 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + ldr r1, [pc, #96] @ bf9f8 <__cxa_atexit@plt+0xb3520> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r3, {r1, r2} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq c4508 <__cxa_atexit@plt+0xb8030> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ + beq bf9d4 <__cxa_atexit@plt+0xb34fc> │ │ │ │ + str r7, [r3] │ │ │ │ cmp r2, #2 │ │ │ │ - bne c4514 <__cxa_atexit@plt+0xb803c> │ │ │ │ - ldr r3, [pc, #56] @ c4524 <__cxa_atexit@plt+0xb804c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b 101080 <__cxa_atexit@plt+0xf4ba8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ + bne bf9e0 <__cxa_atexit@plt+0xb3508> │ │ │ │ + ldr r2, [pc, #68] @ bf9fc <__cxa_atexit@plt+0xb3524> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq bf9ec <__cxa_atexit@plt+0xb3514> │ │ │ │ + mov r7, r3 │ │ │ │ + b bf79c <__cxa_atexit@plt+0xb32c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b e5a808 <__cxa_atexit@plt+0xe4e330> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r2, [r8, #4] │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c455c <__cxa_atexit@plt+0xb8084> │ │ │ │ - ldr r3, [pc, #28] @ c4568 <__cxa_atexit@plt+0xb8090> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 101080 <__cxa_atexit@plt+0xf4ba8> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b e5a808 <__cxa_atexit@plt+0xe4e330> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01c82090 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c459c <__cxa_atexit@plt+0xb80c4> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #76] @ c45dc <__cxa_atexit@plt+0xb8104> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + bne bfa40 <__cxa_atexit@plt+0xb3568> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #40] @ bfa54 <__cxa_atexit@plt+0xb357c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b c3ce4 <__cxa_atexit@plt+0xb780c> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r9, [r7, #16]! │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c45c4 <__cxa_atexit@plt+0xb80ec> │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b c4340 <__cxa_atexit@plt+0xb7e68> │ │ │ │ - ldr r7, [pc, #12] @ c45d8 <__cxa_atexit@plt+0xb8100> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - biceq r2, r8, r0, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - biceq r2, r8, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r9 │ │ │ │ - mov lr, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #12]! │ │ │ │ - mov r0, r2 │ │ │ │ - ldr r8, [r0, #-8]! │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne c4628 <__cxa_atexit@plt+0xb8150> │ │ │ │ - ldr r1, [pc, #48] @ c4648 <__cxa_atexit@plt+0xb8170> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2] │ │ │ │ - mov lr, r3 │ │ │ │ - mov r0, r2 │ │ │ │ - b c4634 <__cxa_atexit@plt+0xb815c> │ │ │ │ - ldr r1, [pc, #20] @ c4644 <__cxa_atexit@plt+0xb816c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - mov r5, r0 │ │ │ │ - mov sl, r7 │ │ │ │ - b e5bce8 <__cxa_atexit@plt+0xe4f810> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r1, r8, r0, lsr #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c4674 <__cxa_atexit@plt+0xb819c> │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - mov r7, fp │ │ │ │ - b c41e0 <__cxa_atexit@plt+0xb7d08> │ │ │ │ - ldr r7, [pc, #12] @ c4688 <__cxa_atexit@plt+0xb81b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bfa4c <__cxa_atexit@plt+0xb3574> │ │ │ │ + b bf79c <__cxa_atexit@plt+0xb32c4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - biceq r1, r8, r8, ror pc │ │ │ │ - biceq r1, r8, r0, ror pc │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - lsl r3, r3, #1 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b c44a0 <__cxa_atexit@plt+0xb7fc8> │ │ │ │ - biceq r1, r8, r4, lsl #30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c46d8 <__cxa_atexit@plt+0xb8200> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b c46ec <__cxa_atexit@plt+0xb8214> │ │ │ │ - ldr r7, [pc, #8] @ c46e8 <__cxa_atexit@plt+0xb8210> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq r1, r8, r0, asr #30 │ │ │ │ - mov fp, r7 │ │ │ │ - ldm r5, {r7, sl} │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c4764 <__cxa_atexit@plt+0xb828c> │ │ │ │ - ldr r3, [pc, #156] @ c47a4 <__cxa_atexit@plt+0xb82cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bne bfa98 <__cxa_atexit@plt+0xb35c0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #40] @ bfaac <__cxa_atexit@plt+0xb35d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c4790 <__cxa_atexit@plt+0xb82b8> │ │ │ │ - ldr r3, [pc, #124] @ c47a8 <__cxa_atexit@plt+0xb82d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq c4770 <__cxa_atexit@plt+0xb8298> │ │ │ │ - ldr r3, [pc, #100] @ c47ac <__cxa_atexit@plt+0xb82d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c4780 <__cxa_atexit@plt+0xb82a8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b c23d4 <__cxa_atexit@plt+0xb5efc> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq bfaa4 <__cxa_atexit@plt+0xb35cc> │ │ │ │ + b bf79c <__cxa_atexit@plt+0xb32c4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - mov r7, sl │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bfb58 <__cxa_atexit@plt+0xb3680> │ │ │ │ + ldr lr, [pc, #168] @ bfb78 <__cxa_atexit@plt+0xb36a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #156] @ bfb7c <__cxa_atexit@plt+0xb36a4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq bfb3c <__cxa_atexit@plt+0xb3664> │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne bfb48 <__cxa_atexit@plt+0xb3670> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc bfb64 <__cxa_atexit@plt+0xb368c> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #96] @ bfb80 <__cxa_atexit@plt+0xb36a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c47b0 <__cxa_atexit@plt+0xb82d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffdc68 │ │ │ │ - @ instruction: 0xffffdc88 │ │ │ │ - biceq r1, r8, r4, lsr #28 │ │ │ │ - biceq r1, r8, r0, lsl #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ c47f0 <__cxa_atexit@plt+0xb8318> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq c47e8 <__cxa_atexit@plt+0xb8310> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b c46ec <__cxa_atexit@plt+0xb8214> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bic r7, r1, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq r1, r8, r0, asr #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b c46ec <__cxa_atexit@plt+0xb8214> │ │ │ │ - biceq r1, r8, r0, lsl lr │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + bicseq r7, pc, r4, asr #1 │ │ │ │ + bicseq r7, pc, r4, lsl #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bfbd4 <__cxa_atexit@plt+0xb36fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bfbe4 <__cxa_atexit@plt+0xb370c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [pc, #60] @ bfbf4 <__cxa_atexit@plt+0xb371c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r7, pc, ip, rrx │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c4898 <__cxa_atexit@plt+0xb83c0> │ │ │ │ - ldr r3, [pc, #120] @ c48a8 <__cxa_atexit@plt+0xb83d0> │ │ │ │ + bhi bfc84 <__cxa_atexit@plt+0xb37ac> │ │ │ │ + ldr r3, [pc, #124] @ bfc94 <__cxa_atexit@plt+0xb37bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq c486c <__cxa_atexit@plt+0xb8394> │ │ │ │ + beq bfc60 <__cxa_atexit@plt+0xb3788> │ │ │ │ cmp r3, #2 │ │ │ │ - bne c487c <__cxa_atexit@plt+0xb83a4> │ │ │ │ - ldr r3, [pc, #92] @ c48ac <__cxa_atexit@plt+0xb83d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4890 <__cxa_atexit@plt+0xb83b8> │ │ │ │ - b c4924 <__cxa_atexit@plt+0xb844c> │ │ │ │ + bne bfc70 <__cxa_atexit@plt+0xb3798> │ │ │ │ + ldr r7, [pc, #96] @ bfc98 <__cxa_atexit@plt+0xb37c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + ldr r7, [pc, #76] @ bfc9c <__cxa_atexit@plt+0xb37c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ c48b4 <__cxa_atexit@plt+0xb83dc> │ │ │ │ + ldr r7, [pc, #44] @ bfca4 <__cxa_atexit@plt+0xb37cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c48b0 <__cxa_atexit@plt+0xb83d8> │ │ │ │ + ldr r7, [pc, #20] @ bfca0 <__cxa_atexit@plt+0xb37c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01c81d98 │ │ │ │ - ldrsbeq r2, [pc, #68] @ c4900 <__cxa_atexit@plt+0xb8428> │ │ │ │ - biceq r1, r8, r8, ror #26 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + bicseq r7, pc, ip, asr #32 │ │ │ │ + biceq r7, r8, r4, ror #5 │ │ │ │ + bicseq r6, pc, r8, ror pc @ │ │ │ │ + biceq r7, r8, r0, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c48f4 <__cxa_atexit@plt+0xb841c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #48] @ c4910 <__cxa_atexit@plt+0xb8438> │ │ │ │ + bne bfce8 <__cxa_atexit@plt+0xb3810> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #48] @ bfd00 <__cxa_atexit@plt+0xb3828> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4908 <__cxa_atexit@plt+0xb8430> │ │ │ │ - b c4924 <__cxa_atexit@plt+0xb844c> │ │ │ │ - ldr r7, [pc, #24] @ c4914 <__cxa_atexit@plt+0xb843c> │ │ │ │ + stmda r5, {r3, r8} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #36] @ bfd04 <__cxa_atexit@plt+0xb382c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ + ldr r7, [pc, #12] @ bfcfc <__cxa_atexit@plt+0xb3824> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + bicseq r6, pc, r0, lsl #30 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r2, pc, ip, asr r4 @ │ │ │ │ - biceq r1, r8, r8, lsl #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c4950 <__cxa_atexit@plt+0xb8478> │ │ │ │ - ldr r3, [pc, #152] @ c49d8 <__cxa_atexit@plt+0xb8500> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 101080 <__cxa_atexit@plt+0xf4ba8> │ │ │ │ - ldr r7, [pc, #124] @ c49d4 <__cxa_atexit@plt+0xb84fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - tst r8, #3 │ │ │ │ - beq c49ac <__cxa_atexit@plt+0xb84d4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc c49bc <__cxa_atexit@plt+0xb84e4> │ │ │ │ - mov r7, #1 │ │ │ │ - ldr r2, [pc, #92] @ c49dc <__cxa_atexit@plt+0xb8504> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, #84] @ c49e0 <__cxa_atexit@plt+0xb8508> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r8} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, lsr r3 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrsbeq r2, [pc, #56] @ c4a1c <__cxa_atexit@plt+0xb8544> │ │ │ │ - ldrsbeq r2, [pc, #48] @ c4a18 <__cxa_atexit@plt+0xb8540> │ │ │ │ - biceq r1, r8, ip, lsr ip │ │ │ │ + ldrheq r6, [pc, #252] @ bfe08 <__cxa_atexit@plt+0xb3930> │ │ │ │ + biceq r7, r8, r0, ror #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c4a78 <__cxa_atexit@plt+0xb85a0> │ │ │ │ - ldr r3, [pc, #312] @ c4b48 <__cxa_atexit@plt+0xb8670> │ │ │ │ + ldr r3, [pc, #12] @ bfd28 <__cxa_atexit@plt+0xb3850> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq c4aec <__cxa_atexit@plt+0xb8614> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c4af4 <__cxa_atexit@plt+0xb861c> │ │ │ │ - mov r2, #1 │ │ │ │ - ldr r1, [pc, #276] @ c4b4c <__cxa_atexit@plt+0xb8674> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #268] @ c4b50 <__cxa_atexit@plt+0xb8678> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r9, r3, #15 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c4b04 <__cxa_atexit@plt+0xb862c> │ │ │ │ - stm r5, {r2, r9, sl} │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b c44a0 <__cxa_atexit@plt+0xb7fc8> │ │ │ │ - ldr r3, [pc, #184] @ c4b38 <__cxa_atexit@plt+0xb8660> │ │ │ │ + mov r8, r7 │ │ │ │ + b 8c71cc <__cxa_atexit@plt+0x8bacf4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r7, r8, ip, lsr r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #240] @ bfe30 <__cxa_atexit@plt+0xb3958> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq c4aec <__cxa_atexit@plt+0xb8614> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bfe00 <__cxa_atexit@plt+0xb3928> │ │ │ │ + ldr r0, [pc, #212] @ bfe34 <__cxa_atexit@plt+0xb395c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + ands r0, r1, #3 │ │ │ │ + beq bfda8 <__cxa_atexit@plt+0xb38d0> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne bfdb8 <__cxa_atexit@plt+0xb38e0> │ │ │ │ + ldr r7, [pc, #188] @ bfe3c <__cxa_atexit@plt+0xb3964> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r1, #2] │ │ │ │ + ldr r2, [r1, #6] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + ldr r7, [pc, #168] @ bfe40 <__cxa_atexit@plt+0xb3968> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc c4af4 <__cxa_atexit@plt+0xb861c> │ │ │ │ - mov r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ c4b3c <__cxa_atexit@plt+0xb8664> │ │ │ │ + bcc bfe14 <__cxa_atexit@plt+0xb393c> │ │ │ │ + ldr r2, [pc, #120] @ bfe48 <__cxa_atexit@plt+0xb3970> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ bfe4c <__cxa_atexit@plt+0xb3974> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #140] @ c4b40 <__cxa_atexit@plt+0xb8668> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - sub r9, r3, #15 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c4b20 <__cxa_atexit@plt+0xb8648> │ │ │ │ - str r9, [r5, #8] │ │ │ │ - mov r5, r7 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b c46ec <__cxa_atexit@plt+0xb8214> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r7, [pc, #72] @ c4b54 <__cxa_atexit@plt+0xb867c> │ │ │ │ + ldr r7, [pc, #60] @ bfe44 <__cxa_atexit@plt+0xb396c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, #1 │ │ │ │ + mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c4b44 <__cxa_atexit@plt+0xb866c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ bfe38 <__cxa_atexit@plt+0xb3960> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - ldrheq r2, [pc, #32] @ c4b64 <__cxa_atexit@plt+0xb868c> │ │ │ │ - bicseq r2, pc, r8, lsr #5 │ │ │ │ - strdeq r1, [r8, #168] @ 0xa8 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - bicseq r2, pc, r0, lsr #6 │ │ │ │ - bicseq r2, pc, r8, lsl r3 @ │ │ │ │ - biceq r1, r8, ip, lsl #22 │ │ │ │ - strheq r1, [r8, #168] @ 0xa8 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c4bc0 <__cxa_atexit@plt+0xb86e8> │ │ │ │ - mov r2, #1 │ │ │ │ - ldr r1, [pc, #96] @ c4be4 <__cxa_atexit@plt+0xb870c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #88] @ c4be8 <__cxa_atexit@plt+0xb8710> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - sub r9, r6, #15 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c4bcc <__cxa_atexit@plt+0xb86f4> │ │ │ │ - stm r5, {r2, r9, sl} │ │ │ │ - mov r7, fp │ │ │ │ - b c44a0 <__cxa_atexit@plt+0xb7fc8> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r7, [pc, #24] @ c4bec <__cxa_atexit@plt+0xb8714> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #1 │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq r2, [pc, #20] @ c4c00 <__cxa_atexit@plt+0xb8728> │ │ │ │ - bicseq r2, pc, ip, asr #3 │ │ │ │ - biceq r1, r8, r4, asr #20 │ │ │ │ - biceq r1, r8, r8, lsr #20 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c4c5c <__cxa_atexit@plt+0xb8784> │ │ │ │ - mov r2, #1 │ │ │ │ - ldr r1, [pc, #96] @ c4c7c <__cxa_atexit@plt+0xb87a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #88] @ c4c80 <__cxa_atexit@plt+0xb87a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - sub r9, r6, #15 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c4c68 <__cxa_atexit@plt+0xb8790> │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b c46ec <__cxa_atexit@plt+0xb8214> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r7, [pc, #20] @ c4c84 <__cxa_atexit@plt+0xb87ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - bicseq r2, pc, ip, lsr r1 @ │ │ │ │ - bicseq r2, pc, r4, lsr r1 @ │ │ │ │ - strheq r1, [r8, #144] @ 0x90 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + bicseq r6, pc, ip, asr #27 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + bicseq r6, pc, r4, lsl #30 │ │ │ │ + biceq r7, r8, r8, ror #2 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + bicseq r6, pc, ip, lsl #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c4cd8 <__cxa_atexit@plt+0xb8800> │ │ │ │ - mov r2, #1 │ │ │ │ - ldr r1, [pc, #52] @ c4ce4 <__cxa_atexit@plt+0xb880c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #44] @ c4ce8 <__cxa_atexit@plt+0xb8810> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ + bcc bfe94 <__cxa_atexit@plt+0xb39bc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #40] @ bfea0 <__cxa_atexit@plt+0xb39c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #15 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r2, pc, r8, lsr #1 │ │ │ │ - bicseq r2, pc, r0, lsr #1 │ │ │ │ - biceq r1, r8, ip, asr #18 │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + ldrdeq r7, [r8, #8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b bffb8 <__cxa_atexit@plt+0xb3ae0> │ │ │ │ + biceq r7, r8, r4, asr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c4d38 <__cxa_atexit@plt+0xb8860> │ │ │ │ - ldr r2, [pc, #52] @ c4d40 <__cxa_atexit@plt+0xb8868> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ c4d44 <__cxa_atexit@plt+0xb886c> │ │ │ │ - add r1, pc, r1 │ │ │ │ + bhi bff48 <__cxa_atexit@plt+0xb3a70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bff54 <__cxa_atexit@plt+0xb3a7c> │ │ │ │ + ldr lr, [pc, #140] @ bff78 <__cxa_atexit@plt+0xb3aa0> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ c4d48 <__cxa_atexit@plt+0xb8870> │ │ │ │ + ldr r0, [pc, #132] @ bff7c <__cxa_atexit@plt+0xb3aa4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r1, [r8, #116] @ 0x74 │ │ │ │ - bicseq r1, pc, ip, ror lr @ │ │ │ │ - biceq r1, r8, r4, ror #17 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b c481c <__cxa_atexit@plt+0xb8344> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c4dec <__cxa_atexit@plt+0xb8914> │ │ │ │ - ldr r2, [pc, #136] @ c4e08 <__cxa_atexit@plt+0xb8930> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ c4e0c <__cxa_atexit@plt+0xb8934> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #116] @ bff80 <__cxa_atexit@plt+0xb3aa8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c4de0 <__cxa_atexit@plt+0xb8908> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c4df4 <__cxa_atexit@plt+0xb891c> │ │ │ │ - ldr r3, [pc, #88] @ c4e10 <__cxa_atexit@plt+0xb8938> │ │ │ │ + str r0, [r2, #8] │ │ │ │ + sub r2, r5, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bff64 <__cxa_atexit@plt+0xb3a8c> │ │ │ │ + ldr r3, [pc, #88] @ bff88 <__cxa_atexit@plt+0xb3ab0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r3, [pc, #76] @ bff8c <__cxa_atexit@plt+0xb3ab4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ c4e14 <__cxa_atexit@plt+0xb893c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 1b356bc <__cxa_atexit@plt+0x1b291e4> │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq r1, pc, r0, lsl lr @ │ │ │ │ - bicseq r1, pc, r0, lsr lr @ │ │ │ │ - bicseq r1, pc, r4, lsr pc @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c4e60 <__cxa_atexit@plt+0xb8988> │ │ │ │ - ldr r2, [pc, #48] @ c4e6c <__cxa_atexit@plt+0xb8994> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ c4e70 <__cxa_atexit@plt+0xb8998> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r1, pc, ip, lsr #27 │ │ │ │ - ldrheq r1, [pc, #224] @ c4f58 <__cxa_atexit@plt+0xb8a80> │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c4ebc <__cxa_atexit@plt+0xb89e4> │ │ │ │ - ldr r1, [pc, #48] @ c4ed0 <__cxa_atexit@plt+0xb89f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - biceq r1, r8, r0, asr r4 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c4f18 <__cxa_atexit@plt+0xb8a40> │ │ │ │ - ldr r8, [pc, #40] @ c4f24 <__cxa_atexit@plt+0xb8a4c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, r8, r4, lsr r4 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c4fcc <__cxa_atexit@plt+0xb8af4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c4fd4 <__cxa_atexit@plt+0xb8afc> │ │ │ │ - ldr r1, [pc, #148] @ c4ff8 <__cxa_atexit@plt+0xb8b20> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #144] @ c4ffc <__cxa_atexit@plt+0xb8b24> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - sub r1, r6, #18 │ │ │ │ - str r1, [r9, #32] │ │ │ │ - sub r1, r6, #26 │ │ │ │ - ldr r2, [pc, #120] @ c5000 <__cxa_atexit@plt+0xb8b28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #116] @ c5004 <__cxa_atexit@plt+0xb8b2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r0, r9 │ │ │ │ - str lr, [r0, #28]! │ │ │ │ - str r0, [r9, #40] @ 0x28 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - str r9, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - str r1, [r9, #24] │ │ │ │ - ldr r3, [pc, #80] @ c5008 <__cxa_atexit@plt+0xb8b30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #36]! @ 0x24 │ │ │ │ - ldr r8, [pc, #72] @ c500c <__cxa_atexit@plt+0xb8b34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov sl, ip │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r9 │ │ │ │ - b c4fdc <__cxa_atexit@plt+0xb8b04> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ c4ff4 <__cxa_atexit@plt+0xb8b1c> │ │ │ │ + ldr r7, [pc, #24] @ bff84 <__cxa_atexit@plt+0xb3aac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, ip │ │ │ │ - bx r0 │ │ │ │ - biceq r1, r8, ip, ror #12 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - ldrsbeq r1, [pc, #192] @ c50c8 <__cxa_atexit@plt+0xb8bf0> │ │ │ │ - bicseq r2, pc, r0, lsr r1 @ │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0x01c81298 │ │ │ │ - biceq r1, r8, ip, asr #12 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c505c <__cxa_atexit@plt+0xb8b84> │ │ │ │ - ldr r2, [pc, #52] @ c5064 <__cxa_atexit@plt+0xb8b8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ c5068 <__cxa_atexit@plt+0xb8b90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #28] @ c506c <__cxa_atexit@plt+0xb8b94> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r1, pc, r0, ror #22 │ │ │ │ - bicseq r2, pc, r4, ror r0 @ │ │ │ │ - biceq r1, r8, r0, asr #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b c481c <__cxa_atexit@plt+0xb8344> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + bicseq r6, pc, ip, lsr #25 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + biceq r6, r8, r0, ror #11 │ │ │ │ + @ instruction: 0xfffe4d64 │ │ │ │ + ldrheq r6, [pc, #192] @ c0054 <__cxa_atexit@plt+0xb3b7c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + @ instruction: 0x01c86598 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c5110 <__cxa_atexit@plt+0xb8c38> │ │ │ │ - ldr r2, [pc, #136] @ c512c <__cxa_atexit@plt+0xb8c54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ c5130 <__cxa_atexit@plt+0xb8c58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5104 <__cxa_atexit@plt+0xb8c2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c5118 <__cxa_atexit@plt+0xb8c40> │ │ │ │ - ldr r3, [pc, #88] @ c5134 <__cxa_atexit@plt+0xb8c5c> │ │ │ │ + bhi c0060 <__cxa_atexit@plt+0xb3b88> │ │ │ │ + ldr r7, [pc, #188] @ c0088 <__cxa_atexit@plt+0xb3bb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq c003c <__cxa_atexit@plt+0xb3b64> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c004c <__cxa_atexit@plt+0xb3b74> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc c0070 <__cxa_atexit@plt+0xb3b98> │ │ │ │ + ldr lr, [pc, #156] @ c0094 <__cxa_atexit@plt+0xb3bbc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, #152] @ c0098 <__cxa_atexit@plt+0xb3bc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ c5138 <__cxa_atexit@plt+0xb8c60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [r8, #6] │ │ │ │ + add r0, r3, #1 │ │ │ │ + add r3, r0, #256 @ 0x100 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #124] @ c009c <__cxa_atexit@plt+0xb3bc4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #60] @ c0090 <__cxa_atexit@plt+0xb3bb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #36] @ c008c <__cxa_atexit@plt+0xb3bb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq r1, pc, ip, ror #21 │ │ │ │ - bicseq r1, pc, ip, lsl #22 │ │ │ │ - bicseq r1, pc, r0, lsl ip @ │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + biceq r6, r8, ip, lsl pc │ │ │ │ + @ instruction: 0x01df6b9c │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + bicseq r6, pc, ip, asr #24 │ │ │ │ + bicseq r6, pc, r4, lsl #24 │ │ │ │ + ldrdeq r6, [r8, #236] @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c0114 <__cxa_atexit@plt+0xb3c3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c5184 <__cxa_atexit@plt+0xb8cac> │ │ │ │ - ldr r2, [pc, #48] @ c5190 <__cxa_atexit@plt+0xb8cb8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ c5194 <__cxa_atexit@plt+0xb8cbc> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c0128 <__cxa_atexit@plt+0xb3c50> │ │ │ │ + ldr lr, [pc, #108] @ c013c <__cxa_atexit@plt+0xb3c64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #104] @ c0140 <__cxa_atexit@plt+0xb3c68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r1, pc, r8, lsl #21 │ │ │ │ - bicseq r1, pc, ip, lsl #23 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c51e0 <__cxa_atexit@plt+0xb8d08> │ │ │ │ - ldr r1, [pc, #48] @ c51f4 <__cxa_atexit@plt+0xb8d1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r0, r1, #1 │ │ │ │ + add r1, r0, #256 @ 0x100 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #76] @ c0144 <__cxa_atexit@plt+0xb3c6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - biceq r1, r8, ip, lsr #2 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c523c <__cxa_atexit@plt+0xb8d64> │ │ │ │ - ldr r8, [pc, #40] @ c5248 <__cxa_atexit@plt+0xb8d70> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r7, [pc, #28] @ c0138 <__cxa_atexit@plt+0xb3c60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - biceq r1, r8, r0, lsl r1 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrsbeq r6, [pc, #164] @ c01e4 <__cxa_atexit@plt+0xb3d0c> │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + bicseq r6, pc, r4, ror fp @ │ │ │ │ + bicseq r6, pc, ip, lsr #22 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov ip, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c52f0 <__cxa_atexit@plt+0xb8e18> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c52f8 <__cxa_atexit@plt+0xb8e20> │ │ │ │ - ldr r1, [pc, #148] @ c531c <__cxa_atexit@plt+0xb8e44> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #144] @ c5320 <__cxa_atexit@plt+0xb8e48> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - sub r1, r6, #18 │ │ │ │ - str r1, [r9, #32] │ │ │ │ - sub r1, r6, #27 │ │ │ │ - ldr r2, [pc, #120] @ c5324 <__cxa_atexit@plt+0xb8e4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #116] @ c5328 <__cxa_atexit@plt+0xb8e50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r0, r9 │ │ │ │ - str lr, [r0, #28]! │ │ │ │ - str r0, [r9, #40] @ 0x28 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - str r9, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - str r1, [r9, #24] │ │ │ │ - ldr r3, [pc, #80] @ c532c <__cxa_atexit@plt+0xb8e54> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c01a4 <__cxa_atexit@plt+0xb3ccc> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c0194 <__cxa_atexit@plt+0xb3cbc> │ │ │ │ + ldr r3, [pc, #60] @ c01b4 <__cxa_atexit@plt+0xb3cdc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #36]! @ 0x24 │ │ │ │ - ldr r8, [pc, #72] @ c5330 <__cxa_atexit@plt+0xb8e58> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov sl, ip │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r9 │ │ │ │ - b c5300 <__cxa_atexit@plt+0xb8e28> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ c5318 <__cxa_atexit@plt+0xb8e40> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c019c <__cxa_atexit@plt+0xb3cc4> │ │ │ │ + b c01c4 <__cxa_atexit@plt+0xb3cec> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ c01b8 <__cxa_atexit@plt+0xb3ce0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, ip │ │ │ │ - bx r0 │ │ │ │ - biceq r1, r8, ip, ror #6 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - bicseq r1, pc, ip, lsr #19 │ │ │ │ - bicseq r1, pc, r4, lsl lr @ │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - biceq r0, r8, r4, ror pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c5364 <__cxa_atexit@plt+0xb8e8c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c536c <__cxa_atexit@plt+0xb8e94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, pc, r4, asr #16 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c5424 <__cxa_atexit@plt+0xb8f4c> │ │ │ │ - ldr lr, [pc, #160] @ c5430 <__cxa_atexit@plt+0xb8f58> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r6, r8, r0, ror #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #192] @ c028c <__cxa_atexit@plt+0xb3db4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ + ldr r0, [pc, #188] @ c0290 <__cxa_atexit@plt+0xb3db8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #184] @ c0294 <__cxa_atexit@plt+0xb3dbc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + bic r1, r7, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ c5434 <__cxa_atexit@plt+0xb8f5c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + cmp r1, #10 │ │ │ │ + and r1, r3, #3 │ │ │ │ + bne c0234 <__cxa_atexit@plt+0xb3d5c> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq c0268 <__cxa_atexit@plt+0xb3d90> │ │ │ │ + str r3, [r2] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne c0278 <__cxa_atexit@plt+0xb3da0> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + stm r5, {r0, r1} │ │ │ │ tst r7, #3 │ │ │ │ - beq c540c <__cxa_atexit@plt+0xb8f34> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ c5438 <__cxa_atexit@plt+0xb8f60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq c5418 <__cxa_atexit@plt+0xb8f40> │ │ │ │ - mov r7, r3 │ │ │ │ - b c5488 <__cxa_atexit@plt+0xb8fb0> │ │ │ │ + bne c01dc <__cxa_atexit@plt+0xb3d04> │ │ │ │ + b c0260 <__cxa_atexit@plt+0xb3d88> │ │ │ │ + str r8, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq c0268 <__cxa_atexit@plt+0xb3d90> │ │ │ │ + str r3, [r2] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne c0278 <__cxa_atexit@plt+0xb3da0> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + tst r7, #3 │ │ │ │ + bne c01dc <__cxa_atexit@plt+0xb3d04> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r1, pc, ip, ror #15 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffffec │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c02d8 <__cxa_atexit@plt+0xb3e00> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ c547c <__cxa_atexit@plt+0xb8fa4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ c02f4 <__cxa_atexit@plt+0xb3e1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c5474 <__cxa_atexit@plt+0xb8f9c> │ │ │ │ - b c5488 <__cxa_atexit@plt+0xb8fb0> │ │ │ │ + beq c02ec <__cxa_atexit@plt+0xb3e14> │ │ │ │ + b c01c4 <__cxa_atexit@plt+0xb3cec> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ + str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c5524 <__cxa_atexit@plt+0xb904c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc c5530 <__cxa_atexit@plt+0xb9058> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge c54c8 <__cxa_atexit@plt+0xb8ff0> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + bne c0338 <__cxa_atexit@plt+0xb3e60> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ c0354 <__cxa_atexit@plt+0xb3e7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq c034c <__cxa_atexit@plt+0xb3e74> │ │ │ │ + b c01c4 <__cxa_atexit@plt+0xb3cec> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - bne c5524 <__cxa_atexit@plt+0xb904c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt c54bc <__cxa_atexit@plt+0xb8fe4> │ │ │ │ - bne c5524 <__cxa_atexit@plt+0xb904c> │ │ │ │ - ldr r1, [pc, #88] @ c5540 <__cxa_atexit@plt+0xb9068> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ c5544 <__cxa_atexit@plt+0xb906c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c03a0 <__cxa_atexit@plt+0xb3ec8> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [pc, #48] @ c03b8 <__cxa_atexit@plt+0xb3ee0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r7, {r1, r8, r9, sl} │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r1, pc, r8, lsl #16 │ │ │ │ + ldr r7, [pc, #20] @ c03bc <__cxa_atexit@plt+0xb3ee4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, pc, r8, ror r9 @ │ │ │ │ + biceq r6, r8, ip, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c55b4 <__cxa_atexit@plt+0xb90dc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ c55c4 <__cxa_atexit@plt+0xb90ec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c03f8 <__cxa_atexit@plt+0xb3f20> │ │ │ │ + ldr r3, [pc, #40] @ c0410 <__cxa_atexit@plt+0xb3f38> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c0414 <__cxa_atexit@plt+0xb3f3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c55f8 <__cxa_atexit@plt+0xb9120> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c5600 <__cxa_atexit@plt+0xb9128> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bicseq r6, pc, ip, ror ip @ │ │ │ │ + @ instruction: 0x01c86b98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c0450 <__cxa_atexit@plt+0xb3f78> │ │ │ │ + ldr r3, [pc, #40] @ c0468 <__cxa_atexit@plt+0xb3f90> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldrheq r1, [pc, #80] @ c5658 <__cxa_atexit@plt+0xb9180> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c56b8 <__cxa_atexit@plt+0xb91e0> │ │ │ │ - ldr lr, [pc, #160] @ c56c4 <__cxa_atexit@plt+0xb91ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ c56c8 <__cxa_atexit@plt+0xb91f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c56a0 <__cxa_atexit@plt+0xb91c8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ c56cc <__cxa_atexit@plt+0xb91f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq c56ac <__cxa_atexit@plt+0xb91d4> │ │ │ │ - mov r7, r3 │ │ │ │ - b c571c <__cxa_atexit@plt+0xb9244> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #20] @ c046c <__cxa_atexit@plt+0xb3f94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + bicseq r6, pc, r4, asr #24 │ │ │ │ + biceq r6, r8, r4, asr #22 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c04a8 <__cxa_atexit@plt+0xb3fd0> │ │ │ │ + ldr r3, [pc, #40] @ c04c0 <__cxa_atexit@plt+0xb3fe8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #20] @ c04c4 <__cxa_atexit@plt+0xb3fec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r1, pc, r8, asr r5 @ │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ c5710 <__cxa_atexit@plt+0xb9238> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5708 <__cxa_atexit@plt+0xb9230> │ │ │ │ - b c571c <__cxa_atexit@plt+0xb9244> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bicseq r6, pc, r8, ror #23 │ │ │ │ + strdeq r6, [r8, #160] @ 0xa0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c0500 <__cxa_atexit@plt+0xb4028> │ │ │ │ + ldr r3, [pc, #40] @ c0518 <__cxa_atexit@plt+0xb4040> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c57b8 <__cxa_atexit@plt+0xb92e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc c57c4 <__cxa_atexit@plt+0xb92ec> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge c575c <__cxa_atexit@plt+0xb9284> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r7, [pc, #20] @ c051c <__cxa_atexit@plt+0xb4044> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bne c57b8 <__cxa_atexit@plt+0xb92e0> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt c5750 <__cxa_atexit@plt+0xb9278> │ │ │ │ - bne c57b8 <__cxa_atexit@plt+0xb92e0> │ │ │ │ - ldr r1, [pc, #88] @ c57d4 <__cxa_atexit@plt+0xb92fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ c57d8 <__cxa_atexit@plt+0xb9300> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + bicseq r6, pc, r4, lsl #22 │ │ │ │ + @ instruction: 0x01c86a9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c0558 <__cxa_atexit@plt+0xb4080> │ │ │ │ + ldr r3, [pc, #40] @ c0570 <__cxa_atexit@plt+0xb4098> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #20] @ c0574 <__cxa_atexit@plt+0xb409c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r1, pc, r4, ror r5 @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c5854 <__cxa_atexit@plt+0xb937c> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ c5864 <__cxa_atexit@plt+0xb938c> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + bicseq r6, pc, r8, lsr #21 │ │ │ │ + biceq r6, r8, r8, asr #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c05b0 <__cxa_atexit@plt+0xb40d8> │ │ │ │ + ldr r3, [pc, #40] @ c05c8 <__cxa_atexit@plt+0xb40f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c05cc <__cxa_atexit@plt+0xb40f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq r0, r8, r0, lsl #28 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r2, sl │ │ │ │ - mov ip, r9 │ │ │ │ - mov lr, r6 │ │ │ │ - sub r6, r5, #32 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi c5978 <__cxa_atexit@plt+0xb94a0> │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r6, [r7, #8] │ │ │ │ - and r0, r1, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne c58d8 <__cxa_atexit@plt+0xb9400> │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, sl} │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, fp │ │ │ │ - b c59cc <__cxa_atexit@plt+0xb94f4> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r6, [r5] │ │ │ │ - sub r2, r5, #12 │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c598c <__cxa_atexit@plt+0xb94b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, lr, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c5994 <__cxa_atexit@plt+0xb94bc> │ │ │ │ - ldr r5, [pc, #172] @ c59b4 <__cxa_atexit@plt+0xb94dc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #168] @ c59b8 <__cxa_atexit@plt+0xb94e0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #164] @ c59bc <__cxa_atexit@plt+0xb94e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str sl, [r2] │ │ │ │ - str r5, [lr, #4]! │ │ │ │ - sub r5, r6, #18 │ │ │ │ - str r5, [lr, #32] │ │ │ │ - sub r5, r6, #27 │ │ │ │ - ldr sl, [pc, #140] @ c59c0 <__cxa_atexit@plt+0xb94e8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [pc, #136] @ c59c4 <__cxa_atexit@plt+0xb94ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r9, lr │ │ │ │ - str r0, [r9, #28]! │ │ │ │ - str r9, [lr, #40] @ 0x28 │ │ │ │ - str r8, [lr, #8] │ │ │ │ - str r1, [lr, #12] │ │ │ │ - str lr, [lr, #16] │ │ │ │ - str sl, [lr, #20] │ │ │ │ - str r5, [lr, #24] │ │ │ │ - str r3, [lr, #36]! @ 0x24 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r8, [pc, #92] @ c59c8 <__cxa_atexit@plt+0xb94f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, ip │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + bicseq r6, pc, r8, lsl fp @ │ │ │ │ + strdeq r6, [r8, #148] @ 0x94 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c0608 <__cxa_atexit@plt+0xb4130> │ │ │ │ + ldr r3, [pc, #40] @ c0620 <__cxa_atexit@plt+0xb4148> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c0624 <__cxa_atexit@plt+0xb414c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, lr │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, lr │ │ │ │ - b c599c <__cxa_atexit@plt+0xb94c4> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ c59b0 <__cxa_atexit@plt+0xb94d8> │ │ │ │ + ldrsheq r6, [pc, #144] @ c06b8 <__cxa_atexit@plt+0xb41e0> │ │ │ │ + biceq r6, r8, r0, lsr #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c0660 <__cxa_atexit@plt+0xb4188> │ │ │ │ + ldr r3, [pc, #40] @ c0678 <__cxa_atexit@plt+0xb41a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c067c <__cxa_atexit@plt+0xb41a4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, ip │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r8, #192] @ 0xc0 │ │ │ │ - @ instruction: 0xfffff710 │ │ │ │ - @ instruction: 0xfffff890 │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - bicseq r1, pc, r4, lsr #6 │ │ │ │ - bicseq r1, pc, ip, lsl #15 │ │ │ │ - strdeq r0, [r8, #128] @ 0x80 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc c5b10 <__cxa_atexit@plt+0xb9638> │ │ │ │ - str r5, [sp, #4] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r0, [r1, #2] │ │ │ │ - ldr r2, [r1, #6] │ │ │ │ - ldr r5, [pc, #348] @ c5b5c <__cxa_atexit@plt+0xb9684> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r8, [sp, #8] │ │ │ │ - sub fp, r6, #71 @ 0x47 │ │ │ │ - ldr ip, [r3] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr lr, [sl, #20]! │ │ │ │ - stmib r9, {r5, r7} │ │ │ │ - str r1, [r9, #12] │ │ │ │ - ldr r1, [pc, #312] @ c5b60 <__cxa_atexit@plt+0xb9688> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #16] │ │ │ │ - add r1, r9, #20 │ │ │ │ - stm r1, {r0, r2, r7, fp} │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - str ip, [r9, #36] @ 0x24 │ │ │ │ - str lr, [r9, #40] @ 0x28 │ │ │ │ - str r8, [r9, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #276] @ c5b64 <__cxa_atexit@plt+0xb968c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #48] @ 0x30 │ │ │ │ - add r1, r9, #52 @ 0x34 │ │ │ │ - stm r1, {r0, r2, r7, fp} │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str ip, [sl] │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #59 @ 0x3b │ │ │ │ - ldmib r3, {r2, ip} │ │ │ │ - ldr r1, [r3, #28] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r1, [r9, #68] @ 0x44 │ │ │ │ - str lr, [r9, #72] @ 0x48 │ │ │ │ - str r8, [r9, #76] @ 0x4c │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c5b3c <__cxa_atexit@plt+0xb9664> │ │ │ │ - add r6, r9, #120 @ 0x78 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c5b34 <__cxa_atexit@plt+0xb965c> │ │ │ │ - ldr r7, [pc, #200] @ c5b70 <__cxa_atexit@plt+0xb9698> │ │ │ │ + bicseq r6, pc, ip, ror #20 │ │ │ │ + biceq r6, r8, ip, asr #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c06b8 <__cxa_atexit@plt+0xb41e0> │ │ │ │ + ldr r3, [pc, #40] @ c06d0 <__cxa_atexit@plt+0xb41f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c06d4 <__cxa_atexit@plt+0xb41fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #196] @ c5b74 <__cxa_atexit@plt+0xb969c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #192] @ c5b78 <__cxa_atexit@plt+0xb96a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #188] @ c5b7c <__cxa_atexit@plt+0xb96a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r9, #80]! @ 0x50 │ │ │ │ - sub r7, r6, #18 │ │ │ │ - str r7, [r9, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - ldr r1, [pc, #164] @ c5b80 <__cxa_atexit@plt+0xb96a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r3, [pc, #160] @ c5b84 <__cxa_atexit@plt+0xb96ac> │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, pc, r8, lsl sl @ │ │ │ │ + strdeq r6, [r8, #136] @ 0x88 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c0710 <__cxa_atexit@plt+0xb4238> │ │ │ │ + ldr r3, [pc, #40] @ c0728 <__cxa_atexit@plt+0xb4250> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - mov r0, r9 │ │ │ │ - str sl, [r0, #28]! │ │ │ │ - str r0, [r9, #40] @ 0x28 │ │ │ │ - add r0, r9, #8 │ │ │ │ - stm r0, {r2, r3, r9} │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r7, [r9, #24] │ │ │ │ - str lr, [r9, #36]! @ 0x24 │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov sl, ip │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r7, [pc, #84] @ c5b6c <__cxa_atexit@plt+0xb9694> │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c072c <__cxa_atexit@plt+0xb4254> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #76 @ 0x4c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - mov fp, r8 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #36] @ c5b68 <__cxa_atexit@plt+0xb9690> │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, pc, ip, lsr #18 │ │ │ │ + biceq r6, r8, r4, lsr #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c0768 <__cxa_atexit@plt+0xb4290> │ │ │ │ + ldr r3, [pc, #40] @ c0780 <__cxa_atexit@plt+0xb42a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c0784 <__cxa_atexit@plt+0xb42ac> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r1 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r1, pc, r0, lsl #6 │ │ │ │ - @ instruction: 0xfffffb28 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - biceq r0, r8, r0, lsr fp │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffff570 │ │ │ │ - @ instruction: 0xfffff6f0 │ │ │ │ - @ instruction: 0xfffff74c │ │ │ │ - @ instruction: 0x01c8079c │ │ │ │ - bicseq r1, pc, ip, ror r1 @ │ │ │ │ - bicseq r1, pc, r4, ror #11 │ │ │ │ - biceq r0, r8, r4, ror #21 │ │ │ │ - andeq r0, r0, r8, lsl #28 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b c59cc <__cxa_atexit@plt+0xb94f4> │ │ │ │ - biceq r0, r8, r4, asr #21 │ │ │ │ + bicseq r6, pc, r4, asr #17 │ │ │ │ + biceq r6, r8, r0, asr r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c07c0 <__cxa_atexit@plt+0xb42e8> │ │ │ │ + ldr r3, [pc, #40] @ c07d8 <__cxa_atexit@plt+0xb4300> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c07dc <__cxa_atexit@plt+0xb4304> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, pc, r0, ror r8 @ │ │ │ │ + strdeq r6, [r8, #124] @ 0x7c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c0818 <__cxa_atexit@plt+0xb4340> │ │ │ │ + ldr r3, [pc, #40] @ c0830 <__cxa_atexit@plt+0xb4358> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c0834 <__cxa_atexit@plt+0xb435c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, pc, r8, lsr #16 │ │ │ │ + biceq r6, r8, r8, lsr #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c0870 <__cxa_atexit@plt+0xb4398> │ │ │ │ + ldr r3, [pc, #40] @ c0888 <__cxa_atexit@plt+0xb43b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c088c <__cxa_atexit@plt+0xb43b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, pc, r4, asr #15 │ │ │ │ + biceq r6, r8, r4, asr r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c08c8 <__cxa_atexit@plt+0xb43f0> │ │ │ │ + ldr r3, [pc, #40] @ c08e0 <__cxa_atexit@plt+0xb4408> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c08e4 <__cxa_atexit@plt+0xb440c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, pc, r0, ror r7 @ │ │ │ │ + biceq r6, r8, r0, lsl #14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c5c38 <__cxa_atexit@plt+0xb9760> │ │ │ │ - ldr r3, [pc, #120] @ c5c40 <__cxa_atexit@plt+0xb9768> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq c5c1c <__cxa_atexit@plt+0xb9744> │ │ │ │ - ldr r1, [pc, #92] @ c5c44 <__cxa_atexit@plt+0xb976c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5c2c <__cxa_atexit@plt+0xb9754> │ │ │ │ - ldr r9, [r5, #-4]! │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b c5878 <__cxa_atexit@plt+0xb93a0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c0920 <__cxa_atexit@plt+0xb4448> │ │ │ │ + ldr r3, [pc, #40] @ c0938 <__cxa_atexit@plt+0xb4460> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #20] @ c093c <__cxa_atexit@plt+0xb4464> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldrheq r6, [pc, #116] @ c09b4 <__cxa_atexit@plt+0xb44dc> │ │ │ │ + biceq r6, r8, ip, lsr #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c0978 <__cxa_atexit@plt+0xb44a0> │ │ │ │ + ldr r3, [pc, #40] @ c0990 <__cxa_atexit@plt+0xb44b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c0994 <__cxa_atexit@plt+0xb44bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - biceq r0, r8, r4, lsr #20 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ c5ca4 <__cxa_atexit@plt+0xb97cc> │ │ │ │ + bicseq r6, pc, r4, lsl #13 │ │ │ │ + @ instruction: 0x01c86698 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c09d0 <__cxa_atexit@plt+0xb44f8> │ │ │ │ + ldr r3, [pc, #40] @ c09e8 <__cxa_atexit@plt+0xb4510> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c09ec <__cxa_atexit@plt+0xb4514> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, pc, r0, lsr #13 │ │ │ │ + biceq r6, r8, r4, asr #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c0a28 <__cxa_atexit@plt+0xb4550> │ │ │ │ + ldr r3, [pc, #40] @ c0a40 <__cxa_atexit@plt+0xb4568> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c0a44 <__cxa_atexit@plt+0xb456c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, pc, ip, lsr r6 @ │ │ │ │ + strdeq r6, [r8, #80] @ 0x50 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c0a80 <__cxa_atexit@plt+0xb45a8> │ │ │ │ + ldr r3, [pc, #40] @ c0a98 <__cxa_atexit@plt+0xb45c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c0a9c <__cxa_atexit@plt+0xb45c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, pc, r8, ror #11 │ │ │ │ + @ instruction: 0x01c8659c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ c0ac0 <__cxa_atexit@plt+0xb45e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + biceq r6, r8, r4, ror r5 │ │ │ │ + biceq r6, r8, r4, lsl r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c0b68 <__cxa_atexit@plt+0xb4690> │ │ │ │ + ldr r2, [pc, #160] @ c0b84 <__cxa_atexit@plt+0xb46ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5c98 <__cxa_atexit@plt+0xb97c0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b c5878 <__cxa_atexit@plt+0xb93a0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #152] @ c0b88 <__cxa_atexit@plt+0xb46b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c0b14 <__cxa_atexit@plt+0xb463c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne c0b20 <__cxa_atexit@plt+0xb4648> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r0, r8, r4, asr #19 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc c0b70 <__cxa_atexit@plt+0xb4698> │ │ │ │ + ldr lr, [pc, #84] @ c0b8c <__cxa_atexit@plt+0xb46b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ c0b90 <__cxa_atexit@plt+0xb46b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #76] @ c0b94 <__cxa_atexit@plt+0xb46bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r6, {r3, lr} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldrheq r6, [pc, #4] @ c0b94 <__cxa_atexit@plt+0xb46bc> │ │ │ │ + biceq r4, r8, r8, asr r2 │ │ │ │ + biceq r4, r8, r8, ror #9 │ │ │ │ + bicseq r6, pc, r4, lsr #3 │ │ │ │ + biceq r6, r8, r0, asr #14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b c5878 <__cxa_atexit@plt+0xb93a0> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne c0bb8 <__cxa_atexit@plt+0xb46e0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c0c00 <__cxa_atexit@plt+0xb4728> │ │ │ │ + ldr lr, [pc, #64] @ c0c10 <__cxa_atexit@plt+0xb4738> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #60] @ c0c14 <__cxa_atexit@plt+0xb473c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #56] @ c0c18 <__cxa_atexit@plt+0xb4740> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + biceq r4, r8, r0, asr #3 │ │ │ │ + biceq r4, r8, r0, asr r4 │ │ │ │ + bicseq r6, pc, ip, lsl #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c5cfc <__cxa_atexit@plt+0xb9824> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ c5d04 <__cxa_atexit@plt+0xb982c> │ │ │ │ + bhi c0c58 <__cxa_atexit@plt+0xb4780> │ │ │ │ + ldr r2, [pc, #60] @ c0c74 <__cxa_atexit@plt+0xb479c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bf50 <__cxa_atexit@plt+0x25fa78> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c0c60 <__cxa_atexit@plt+0xb4788> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b bcbc8 <__cxa_atexit@plt+0xb06f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, pc, ip, lsr #29 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c5d50 <__cxa_atexit@plt+0xb9878> │ │ │ │ - ldr r1, [pc, #48] @ c5d60 <__cxa_atexit@plt+0xb9888> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r7, [pc, #16] @ c0c78 <__cxa_atexit@plt+0xb47a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + bicseq r5, pc, ip, ror #30 │ │ │ │ + biceq r6, r8, r8, asr r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c5d94 <__cxa_atexit@plt+0xb98bc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ c5d9c <__cxa_atexit@plt+0xb98c4> │ │ │ │ + bhi c0cb8 <__cxa_atexit@plt+0xb47e0> │ │ │ │ + ldr r2, [pc, #60] @ c0cd4 <__cxa_atexit@plt+0xb47fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bf50 <__cxa_atexit@plt+0x25fa78> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c0cc0 <__cxa_atexit@plt+0xb47e8> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b bc8bc <__cxa_atexit@plt+0xb03e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, pc, r4, lsl lr @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c5de4 <__cxa_atexit@plt+0xb990c> │ │ │ │ - ldr r2, [pc, #44] @ c5df4 <__cxa_atexit@plt+0xb991c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r7, [pc, #16] @ c0cd8 <__cxa_atexit@plt+0xb4800> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + bicseq r5, pc, ip, lsl #30 │ │ │ │ + strdeq r6, [r8, #20] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c5e28 <__cxa_atexit@plt+0xb9950> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c5e30 <__cxa_atexit@plt+0xb9958> │ │ │ │ + bhi c0d18 <__cxa_atexit@plt+0xb4840> │ │ │ │ + ldr r2, [pc, #60] @ c0d34 <__cxa_atexit@plt+0xb485c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c0d20 <__cxa_atexit@plt+0xb4848> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b bc55c <__cxa_atexit@plt+0xb0084> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c0d38 <__cxa_atexit@plt+0xb4860> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, pc, ip, lsr #29 │ │ │ │ + @ instruction: 0x01c86190 │ │ │ │ + biceq r6, r8, r0, lsl #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c0dac <__cxa_atexit@plt+0xb48d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c0db8 <__cxa_atexit@plt+0xb48e0> │ │ │ │ + ldr lr, [pc, #88] @ c0dc8 <__cxa_atexit@plt+0xb48f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ c0dcc <__cxa_atexit@plt+0xb48f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r1, [pc, #64] @ c0dd0 <__cxa_atexit@plt+0xb48f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b bcfa4 <__cxa_atexit@plt+0xb0acc> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, pc, r0, lsl #27 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + bicseq r5, pc, r8, lsr #28 │ │ │ │ + @ instruction: 0x01df5e94 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c0dfc <__cxa_atexit@plt+0xb4924> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ c0e10 <__cxa_atexit@plt+0xb4938> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, pc, ip, ror #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c5e64 <__cxa_atexit@plt+0xb998c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c5e6c <__cxa_atexit@plt+0xb9994> │ │ │ │ + bhi c0e44 <__cxa_atexit@plt+0xb496c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ c0e4c <__cxa_atexit@plt+0xb4974> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b bd140 <__cxa_atexit@plt+0xb0c68> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, pc, r4, asr #26 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c5ea0 <__cxa_atexit@plt+0xb99c8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c5ea8 <__cxa_atexit@plt+0xb99d0> │ │ │ │ + bicseq r5, pc, ip, ror #26 │ │ │ │ + biceq r6, r8, r8, lsl r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c0e98 <__cxa_atexit@plt+0xb49c0> │ │ │ │ + ldr r2, [pc, #48] @ c0ea4 <__cxa_atexit@plt+0xb49cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #40] @ c0ea8 <__cxa_atexit@plt+0xb49d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #32] @ c0eac <__cxa_atexit@plt+0xb49d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r0, pc, r8, lsl #26 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + bicseq r5, pc, r0, lsr sp @ │ │ │ │ + bicseq r6, pc, ip, lsl #4 │ │ │ │ + bicseq r6, pc, ip, lsr r2 @ │ │ │ │ + strexbeq r5, ip, [r8] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c5edc <__cxa_atexit@plt+0xb9a04> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c5ee4 <__cxa_atexit@plt+0xb9a0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi c0ef8 <__cxa_atexit@plt+0xb4a20> │ │ │ │ + ldr r2, [pc, #48] @ c0f00 <__cxa_atexit@plt+0xb4a28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ c0f04 <__cxa_atexit@plt+0xb4a2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #40] @ c0f08 <__cxa_atexit@plt+0xb4a30> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r1, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, pc, ip, asr #25 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + biceq r5, r8, r4, lsl #31 │ │ │ │ + biceq r6, r8, r4, lsl #2 │ │ │ │ + bicseq r5, pc, r4, asr #25 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c5f18 <__cxa_atexit@plt+0xb9a40> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c5f20 <__cxa_atexit@plt+0xb9a48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi c0f6c <__cxa_atexit@plt+0xb4a94> │ │ │ │ + ldr r2, [pc, #52] @ c0f74 <__cxa_atexit@plt+0xb4a9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #44] @ c0f78 <__cxa_atexit@plt+0xb4aa0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #28] @ c0f7c <__cxa_atexit@plt+0xb4aa4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01df0c90 │ │ │ │ - andeq r0, r2, r7 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + bicseq r5, pc, r8, asr ip @ │ │ │ │ + @ instruction: 0x01df5c90 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b bd360 <__cxa_atexit@plt+0xb0e88> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c0ff0 <__cxa_atexit@plt+0xb4b18> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #68] @ c1004 <__cxa_atexit@plt+0xb4b2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #48] @ c1008 <__cxa_atexit@plt+0xb4b30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + bicseq r6, pc, r8, lsl #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c5fa8 <__cxa_atexit@plt+0xb9ad0> │ │ │ │ - ldr lr, [pc, #112] @ c5fb4 <__cxa_atexit@plt+0xb9adc> │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c1100 <__cxa_atexit@plt+0xb4c28> │ │ │ │ + ldr lr, [pc, #244] @ c1120 <__cxa_atexit@plt+0xb4c48> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ - add r9, r3, #28 │ │ │ │ - ldm r9, {r1, r7, r9} │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r0, [pc, #88] @ c5fb8 <__cxa_atexit@plt+0xb9ae0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5fa0 <__cxa_atexit@plt+0xb9ac8> │ │ │ │ - b c5fc4 <__cxa_atexit@plt+0xb9aec> │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #232] @ c1124 <__cxa_atexit@plt+0xb4c4c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c1070 <__cxa_atexit@plt+0xb4b98> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c107c <__cxa_atexit@plt+0xb4ba4> │ │ │ │ + ldr r7, [pc, #196] @ c1128 <__cxa_atexit@plt+0xb4c50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc c110c <__cxa_atexit@plt+0xb4c34> │ │ │ │ + ldr sl, [pc, #152] @ c112c <__cxa_atexit@plt+0xb4c54> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r8, [pc, #148] @ c1130 <__cxa_atexit@plt+0xb4c58> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [pc, #144] @ c1134 <__cxa_atexit@plt+0xb4c5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #136] @ c1138 <__cxa_atexit@plt+0xb4c60> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #132] @ c113c <__cxa_atexit@plt+0xb4c64> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + sub r3, r2, #13 │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + sub r1, r2, #27 │ │ │ │ + ldmdb r5, {r3, r7} │ │ │ │ + sub r0, r2, #35 @ 0x23 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq r0, pc, ip, lsr ip @ │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + bicseq r5, pc, r8, ror #22 │ │ │ │ + bicseq r5, pc, ip, lsl #23 │ │ │ │ + bicseq r6, pc, r8, lsr r0 @ │ │ │ │ + bicseq r6, pc, r4, lsr r0 @ │ │ │ │ + bicseq r5, pc, ip, asr #22 │ │ │ │ + bicseq r5, pc, r4, ror fp @ │ │ │ │ + bicseq r6, pc, ip, lsl r0 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr lr, [pc, #116] @ c604c <__cxa_atexit@plt+0xb9b74> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c1168 <__cxa_atexit@plt+0xb4c90> │ │ │ │ + ldr r7, [pc, #160] @ c11fc <__cxa_atexit@plt+0xb4d24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c11ec <__cxa_atexit@plt+0xb4d14> │ │ │ │ + ldr sl, [pc, #128] @ c1200 <__cxa_atexit@plt+0xb4d28> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r8, [pc, #124] @ c1204 <__cxa_atexit@plt+0xb4d2c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [pc, #120] @ c1208 <__cxa_atexit@plt+0xb4d30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #112] @ c120c <__cxa_atexit@plt+0xb4d34> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #108] @ c1210 <__cxa_atexit@plt+0xb4d38> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r2, r3, #13 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + sub r1, r3, #27 │ │ │ │ + ldmdb r5, {r2, r7} │ │ │ │ + sub r0, r3, #35 @ 0x23 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0x01df5a94 │ │ │ │ + bicseq r5, pc, ip, asr #30 │ │ │ │ + bicseq r5, pc, r8, asr #30 │ │ │ │ + bicseq r5, pc, r0, ror #20 │ │ │ │ + bicseq r5, pc, r8, lsl #21 │ │ │ │ + bicseq r5, pc, r0, lsr pc @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c1244 <__cxa_atexit@plt+0xb4d6c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ c124c <__cxa_atexit@plt+0xb4d74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b dc07a8 <__cxa_atexit@plt+0xdb42d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, pc, r0, ror r9 @ │ │ │ │ + @ instruction: 0x01c83d98 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c130c <__cxa_atexit@plt+0xb4e34> │ │ │ │ + ldr r2, [pc, #184] @ c1328 <__cxa_atexit@plt+0xb4e50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #176] @ c132c <__cxa_atexit@plt+0xb4e54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq c6034 <__cxa_atexit@plt+0xb9b5c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #60] @ c6050 <__cxa_atexit@plt+0xb9b78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq c6040 <__cxa_atexit@plt+0xb9b68> │ │ │ │ - mov r7, r3 │ │ │ │ - b c60a0 <__cxa_atexit@plt+0xb9bc8> │ │ │ │ + beq c12e8 <__cxa_atexit@plt+0xb4e10> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c12f4 <__cxa_atexit@plt+0xb4e1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc c1314 <__cxa_atexit@plt+0xb4e3c> │ │ │ │ + ldr r3, [pc, #124] @ c1338 <__cxa_atexit@plt+0xb4e60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #120] @ c133c <__cxa_atexit@plt+0xb4e64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #52] @ c1330 <__cxa_atexit@plt+0xb4e58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #44] @ c1334 <__cxa_atexit@plt+0xb4e5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r1, r0, ip, asr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ c6094 <__cxa_atexit@plt+0xb9bbc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c608c <__cxa_atexit@plt+0xb9bb4> │ │ │ │ - b c60a0 <__cxa_atexit@plt+0xb9bc8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq ip, r0, pc, ror #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - and r3, sl, #3 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + bicseq r5, pc, r8, lsr #18 │ │ │ │ + strdeq r3, [r8, #196] @ 0xc4 │ │ │ │ + biceq r3, r8, r8, ror #25 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0x01df5d9c │ │ │ │ + biceq r3, r8, r8, lsr #25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne c60e0 <__cxa_atexit@plt+0xb9c08> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ + bne c13a4 <__cxa_atexit@plt+0xb4ecc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bge c60f8 <__cxa_atexit@plt+0xb9c20> │ │ │ │ - ldr r3, [pc, #224] @ c61ac <__cxa_atexit@plt+0xb9cd4> │ │ │ │ + bcc c13bc <__cxa_atexit@plt+0xb4ee4> │ │ │ │ + ldr r2, [pc, #92] @ c13d4 <__cxa_atexit@plt+0xb4efc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #88] @ c13d8 <__cxa_atexit@plt+0xb4f00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ c13cc <__cxa_atexit@plt+0xb4ef4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #24] @ c13d0 <__cxa_atexit@plt+0xb4ef8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + biceq r3, r8, r4, asr #24 │ │ │ │ + biceq r3, r8, r8, lsr ip │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + bicseq r5, pc, r0, ror #25 │ │ │ │ + biceq r3, r8, r8, lsl #24 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c1410 <__cxa_atexit@plt+0xb4f38> │ │ │ │ + ldr r3, [pc, #24] @ c141c <__cxa_atexit@plt+0xb4f44> │ │ │ │ add r3, pc, r3 │ │ │ │ - str sl, [r5, #56] @ 0x38 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6140 <__cxa_atexit@plt+0xb9c68> │ │ │ │ - b c61b8 <__cxa_atexit@plt+0xb9ce0> │ │ │ │ - ldr r3, [pc, #176] @ c6198 <__cxa_atexit@plt+0xb9cc0> │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + biceq r3, r8, r8, asr #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c145c <__cxa_atexit@plt+0xb4f84> │ │ │ │ + ldr r2, [pc, #32] @ c1468 <__cxa_atexit@plt+0xb4f90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + strheq r5, [r8, #220] @ 0xdc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c14a4 <__cxa_atexit@plt+0xb4fcc> │ │ │ │ + ldr r3, [pc, #32] @ c14ac <__cxa_atexit@plt+0xb4fd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6140 <__cxa_atexit@plt+0xb9c68> │ │ │ │ - b c6634 <__cxa_atexit@plt+0xba15c> │ │ │ │ - bne c6128 <__cxa_atexit@plt+0xb9c50> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bge c6148 <__cxa_atexit@plt+0xb9c70> │ │ │ │ - ldr r3, [pc, #148] @ c61a8 <__cxa_atexit@plt+0xb9cd0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ c14b0 <__cxa_atexit@plt+0xb4fd8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b d82678 <__cxa_atexit@plt+0xd761a0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + bicseq r5, pc, r8, lsl #14 │ │ │ │ + biceq r5, r8, r4, ror sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c14d4 <__cxa_atexit@plt+0xb4ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str sl, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6140 <__cxa_atexit@plt+0xb9c68> │ │ │ │ - b c6280 <__cxa_atexit@plt+0xb9da8> │ │ │ │ - ldr r3, [pc, #108] @ c619c <__cxa_atexit@plt+0xb9cc4> │ │ │ │ + mov r8, r7 │ │ │ │ + b dfd690 <__cxa_atexit@plt+0xdf11b8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c1528 <__cxa_atexit@plt+0xb5050> │ │ │ │ + ldr lr, [pc, #60] @ c1540 <__cxa_atexit@plt+0xb5068> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ c1544 <__cxa_atexit@plt+0xb506c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + bicseq r5, pc, r4, lsr fp @ │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c1590 <__cxa_atexit@plt+0xb50b8> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ c15a8 <__cxa_atexit@plt+0xb50d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ c15ac <__cxa_atexit@plt+0xb50d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + ldrheq r5, [pc, #172] @ c165c <__cxa_atexit@plt+0xb5184> │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + biceq r5, r8, r4, lsl #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c166c <__cxa_atexit@plt+0xb5194> │ │ │ │ + ldr r2, [pc, #184] @ c1688 <__cxa_atexit@plt+0xb51b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #176] @ c168c <__cxa_atexit@plt+0xb51b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq c6140 <__cxa_atexit@plt+0xb9c68> │ │ │ │ - b c656c <__cxa_atexit@plt+0xba094> │ │ │ │ + beq c1648 <__cxa_atexit@plt+0xb5170> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c1654 <__cxa_atexit@plt+0xb517c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc c1674 <__cxa_atexit@plt+0xb519c> │ │ │ │ + ldr r3, [pc, #124] @ c1698 <__cxa_atexit@plt+0xb51c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #120] @ c169c <__cxa_atexit@plt+0xb51c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - add r3, r5, #12 │ │ │ │ - bne c6170 <__cxa_atexit@plt+0xb9c98> │ │ │ │ - ldr r7, [pc, #76] @ c61a4 <__cxa_atexit@plt+0xb9ccc> │ │ │ │ + ldr r7, [pc, #52] @ c1690 <__cxa_atexit@plt+0xb51b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - ldr r9, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #44] @ c1694 <__cxa_atexit@plt+0xb51bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r5, [pc, #40] @ c61a0 <__cxa_atexit@plt+0xb9cc8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c618c <__cxa_atexit@plt+0xb9cb4> │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + bicseq r5, pc, r8, asr #11 │ │ │ │ + @ instruction: 0x01c83994 │ │ │ │ + biceq r3, r8, r8, lsl #19 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + bicseq r5, pc, r0, lsr sl @ │ │ │ │ + @ instruction: 0x01c85b94 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c1704 <__cxa_atexit@plt+0xb522c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c171c <__cxa_atexit@plt+0xb5244> │ │ │ │ + ldr r2, [pc, #92] @ c1734 <__cxa_atexit@plt+0xb525c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #88] @ c1738 <__cxa_atexit@plt+0xb5260> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ c172c <__cxa_atexit@plt+0xb5254> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #24] @ c1730 <__cxa_atexit@plt+0xb5258> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + biceq r3, r8, r4, ror #17 │ │ │ │ + ldrdeq r3, [r8, #136] @ 0x88 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + bicseq r5, pc, r4, ror r9 @ │ │ │ │ + strdeq r5, [r8, #164] @ 0xa4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c1770 <__cxa_atexit@plt+0xb5298> │ │ │ │ + ldr r3, [pc, #24] @ c177c <__cxa_atexit@plt+0xb52a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b c64a4 <__cxa_atexit@plt+0xb9fcc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + strheq r5, [r8, #164] @ 0xa4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c17bc <__cxa_atexit@plt+0xb52e4> │ │ │ │ + ldr r2, [pc, #32] @ c17c8 <__cxa_atexit@plt+0xb52f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c1814 <__cxa_atexit@plt+0xb533c> │ │ │ │ + ldr r2, [pc, #52] @ c181c <__cxa_atexit@plt+0xb5344> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #44] @ c1820 <__cxa_atexit@plt+0xb5348> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #28] @ c1824 <__cxa_atexit@plt+0xb534c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #10 │ │ │ │ - andeq r0, r0, r8, lsr r4 │ │ │ │ - andeq r0, r0, r8, lsr #6 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq pc, r3, pc, ror #28 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrheq r5, [pc, #48] @ c1858 <__cxa_atexit@plt+0xb5380> │ │ │ │ + bicseq r5, pc, r8, ror #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c61e4 <__cxa_atexit@plt+0xb9d0c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b da1560 <__cxa_atexit@plt+0xd95088> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c6260 <__cxa_atexit@plt+0xb9d88> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge c61f0 <__cxa_atexit@plt+0xb9d18> │ │ │ │ - ldr r0, [r5, #64]! @ 0x40 │ │ │ │ - ldr r7, [r5, #-52] @ 0xffffffcc │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c1898 <__cxa_atexit@plt+0xb53c0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #68] @ c18ac <__cxa_atexit@plt+0xb53d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #48] @ c18b0 <__cxa_atexit@plt+0xb53d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - bne c6254 <__cxa_atexit@plt+0xb9d7c> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + ldrsbeq r5, [pc, #120] @ c1930 <__cxa_atexit@plt+0xb5458> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c19a8 <__cxa_atexit@plt+0xb54d0> │ │ │ │ + ldr lr, [pc, #244] @ c19c8 <__cxa_atexit@plt+0xb54f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #232] @ c19cc <__cxa_atexit@plt+0xb54f4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c1918 <__cxa_atexit@plt+0xb5440> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c1924 <__cxa_atexit@plt+0xb544c> │ │ │ │ + ldr r7, [pc, #196] @ c19d0 <__cxa_atexit@plt+0xb54f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - blt c61e4 <__cxa_atexit@plt+0xb9d0c> │ │ │ │ - bne c6254 <__cxa_atexit@plt+0xb9d7c> │ │ │ │ - ldr r2, [pc, #96] @ c6270 <__cxa_atexit@plt+0xb9d98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #64]! @ 0x40 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ c6274 <__cxa_atexit@plt+0xb9d9c> │ │ │ │ + bcc c19b4 <__cxa_atexit@plt+0xb54dc> │ │ │ │ + ldr sl, [pc, #152] @ c19d4 <__cxa_atexit@plt+0xb54fc> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r8, [pc, #148] @ c19d8 <__cxa_atexit@plt+0xb5500> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [pc, #144] @ c19dc <__cxa_atexit@plt+0xb5504> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #136] @ c19e0 <__cxa_atexit@plt+0xb5508> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r9, [pc, #132] @ c19e4 <__cxa_atexit@plt+0xb550c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + sub r3, r2, #13 │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + sub r1, r2, #27 │ │ │ │ + ldmdb r5, {r3, r7} │ │ │ │ + sub r0, r2, #35 @ 0x23 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r5, #64]! @ 0x40 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - ldrsbeq r0, [pc, #160] @ c631c <__cxa_atexit@plt+0xb9e44> │ │ │ │ - andeq pc, r3, pc, ror #28 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + bicseq r5, pc, r0, asr #5 │ │ │ │ + bicseq r5, pc, r4, ror #5 │ │ │ │ + @ instruction: 0x01df5790 │ │ │ │ + bicseq r5, pc, ip, lsl #15 │ │ │ │ + bicseq r5, pc, r4, lsr #5 │ │ │ │ + bicseq r5, pc, ip, asr #5 │ │ │ │ + bicseq r5, pc, r8, ror r7 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c62ac <__cxa_atexit@plt+0xb9dd4> │ │ │ │ + bne c1a10 <__cxa_atexit@plt+0xb5538> │ │ │ │ + ldr r7, [pc, #160] @ c1aa4 <__cxa_atexit@plt+0xb55cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc c6328 <__cxa_atexit@plt+0xb9e50> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge c62b8 <__cxa_atexit@plt+0xb9de0> │ │ │ │ - ldr r0, [r5, #64]! @ 0x40 │ │ │ │ - ldr r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - bx r0 │ │ │ │ - bne c631c <__cxa_atexit@plt+0xb9e44> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - cmp r1, r2 │ │ │ │ - blt c62ac <__cxa_atexit@plt+0xb9dd4> │ │ │ │ - bne c631c <__cxa_atexit@plt+0xb9e44> │ │ │ │ - ldr r2, [pc, #96] @ c6338 <__cxa_atexit@plt+0xb9e60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #64]! @ 0x40 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ c633c <__cxa_atexit@plt+0xb9e64> │ │ │ │ + bcc c1a94 <__cxa_atexit@plt+0xb55bc> │ │ │ │ + ldr sl, [pc, #128] @ c1aa8 <__cxa_atexit@plt+0xb55d0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r8, [pc, #124] @ c1aac <__cxa_atexit@plt+0xb55d4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [pc, #120] @ c1ab0 <__cxa_atexit@plt+0xb55d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #112] @ c1ab4 <__cxa_atexit@plt+0xb55dc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr r9, [pc, #108] @ c1ab8 <__cxa_atexit@plt+0xb55e0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r2, r3, #13 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + sub r1, r3, #27 │ │ │ │ + ldmdb r5, {r2, r7} │ │ │ │ + sub r0, r3, #35 @ 0x23 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r5, #64]! @ 0x40 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - bicseq r0, pc, r8, lsl #20 │ │ │ │ - andeq pc, r1, ip, asr #21 │ │ │ │ + bicseq r5, pc, ip, ror #3 │ │ │ │ + bicseq r5, pc, r4, lsr #13 │ │ │ │ + bicseq r5, pc, r0, lsr #13 │ │ │ │ + ldrheq r5, [pc, #24] @ c1ad0 <__cxa_atexit@plt+0xb55f8> │ │ │ │ + bicseq r5, pc, r0, ror #3 │ │ │ │ + bicseq r5, pc, ip, lsl #13 │ │ │ │ + biceq r5, r8, r4, lsl #15 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c1cf4 <__cxa_atexit@plt+0xb581c> │ │ │ │ + ldr lr, [r7, #2] │ │ │ │ + and r2, r8, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq c1b24 <__cxa_atexit@plt+0xb564c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne c1b7c <__cxa_atexit@plt+0xb56a4> │ │ │ │ + bic r0, r8, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne c1c50 <__cxa_atexit@plt+0xb5778> │ │ │ │ + ldr r3, [pc, #656] @ c1d9c <__cxa_atexit@plt+0xb58c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #652] @ c1da0 <__cxa_atexit@plt+0xb58c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #584] @ c1d74 <__cxa_atexit@plt+0xb589c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + sub r0, r2, #12 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi c1cfc <__cxa_atexit@plt+0xb5824> │ │ │ │ + ldr r0, [pc, #560] @ c1d78 <__cxa_atexit@plt+0xb58a0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #3 │ │ │ │ + bic r0, r0, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne c1c24 <__cxa_atexit@plt+0xb574c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c1d14 <__cxa_atexit@plt+0xb583c> │ │ │ │ + ldr r7, [pc, #516] @ c1d7c <__cxa_atexit@plt+0xb58a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b c1bf4 <__cxa_atexit@plt+0xb571c> │ │ │ │ + ldr r0, [pc, #444] @ c1d40 <__cxa_atexit@plt+0xb5868> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-4]! │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r2, {r0, lr} │ │ │ │ + ands r0, r1, #3 │ │ │ │ + beq c1c90 <__cxa_atexit@plt+0xb57b8> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne c1ca0 <__cxa_atexit@plt+0xb57c8> │ │ │ │ + ldr r0, [pc, #424] @ c1d54 <__cxa_atexit@plt+0xb587c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r0, r5, #16 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi c1cfc <__cxa_atexit@plt+0xb5824> │ │ │ │ + ldr r0, [pc, #404] @ c1d58 <__cxa_atexit@plt+0xb5880> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #3 │ │ │ │ + bic r0, r0, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne c1c24 <__cxa_atexit@plt+0xb574c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c1d14 <__cxa_atexit@plt+0xb583c> │ │ │ │ + ldr r7, [pc, #372] @ c1d68 <__cxa_atexit@plt+0xb5890> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #368] @ c1d6c <__cxa_atexit@plt+0xb5894> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r7, [pc, #348] @ c1d70 <__cxa_atexit@plt+0xb5898> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #304] @ c1d5c <__cxa_atexit@plt+0xb5884> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + ldr r7, [pc, #292] @ c1d60 <__cxa_atexit@plt+0xb5888> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c1ce0 <__cxa_atexit@plt+0xb5808> │ │ │ │ + ldr r5, [pc, #280] @ c1d64 <__cxa_atexit@plt+0xb588c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + b c1cc4 <__cxa_atexit@plt+0xb57ec> │ │ │ │ + ldr r0, [pc, #308] @ c1d8c <__cxa_atexit@plt+0xb58b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + str lr, [r5, #4] │ │ │ │ + ldr r7, [pc, #296] @ c1d90 <__cxa_atexit@plt+0xb58b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c1cec <__cxa_atexit@plt+0xb5814> │ │ │ │ + ldr r3, [pc, #284] @ c1d94 <__cxa_atexit@plt+0xb58bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #272] @ c1d98 <__cxa_atexit@plt+0xb58c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #156] @ c1d44 <__cxa_atexit@plt+0xb586c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [pc, #148] @ c1d48 <__cxa_atexit@plt+0xb5870> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c1ce0 <__cxa_atexit@plt+0xb5808> │ │ │ │ + ldr r5, [pc, #136] @ c1d4c <__cxa_atexit@plt+0xb5874> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #124] @ c1d50 <__cxa_atexit@plt+0xb5878> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #132] @ c1d88 <__cxa_atexit@plt+0xb58b0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #100] @ c1d80 <__cxa_atexit@plt+0xb58a8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #88] @ c1d84 <__cxa_atexit@plt+0xb58ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + andeq r0, r0, r0, lsl r4 │ │ │ │ + andeq r0, r0, r4, asr #9 │ │ │ │ + bicseq r5, pc, r8, lsr #8 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + bicseq r5, pc, ip, lsl #8 │ │ │ │ + andeq r0, r0, r8, ror r5 │ │ │ │ + biceq r3, r8, r4, lsl r4 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + bicseq r5, pc, r0, lsr #9 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffff7f4 │ │ │ │ + biceq r5, r8, r0, asr #8 │ │ │ │ + ldrsbeq r4, [pc, #252] @ c1e74 <__cxa_atexit@plt+0xb599c> │ │ │ │ + andeq r0, r0, r0, lsr #8 │ │ │ │ + @ instruction: 0x01c83490 │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + biceq r5, r8, r0, lsr #6 │ │ │ │ + bicseq r4, pc, r4, asr #29 │ │ │ │ + ldrdeq r3, [r8, #36] @ 0x24 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + bicseq r5, pc, r4, ror r4 @ │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + bicseq r5, pc, r8, asr r4 @ │ │ │ │ + biceq r5, r8, r0, lsr r5 │ │ │ │ + ldrsbeq r5, [pc, #12] @ c1db4 <__cxa_atexit@plt+0xb58dc> │ │ │ │ + biceq r5, r8, r8, ror r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c1dd0 <__cxa_atexit@plt+0xb58f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ c1dd4 <__cxa_atexit@plt+0xb58fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + bicseq r5, pc, r8, lsl r3 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #60] @ c6390 <__cxa_atexit@plt+0xb9eb8> │ │ │ │ + ldr r7, [pc, #88] @ c1e40 <__cxa_atexit@plt+0xb5968> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c1e2c <__cxa_atexit@plt+0xb5954> │ │ │ │ + ldr r3, [pc, #72] @ c1e44 <__cxa_atexit@plt+0xb596c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c1e38 <__cxa_atexit@plt+0xb5960> │ │ │ │ + ldr r3, [pc, #52] @ c1e48 <__cxa_atexit@plt+0xb5970> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #40] @ c1e4c <__cxa_atexit@plt+0xb5974> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + bicseq r4, pc, ip, asr #27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #56] @ c1e98 <__cxa_atexit@plt+0xb59c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c1e90 <__cxa_atexit@plt+0xb59b8> │ │ │ │ + ldr r3, [pc, #36] @ c1e9c <__cxa_atexit@plt+0xb59c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #24] @ c1ea0 <__cxa_atexit@plt+0xb59c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + bicseq r4, pc, r8, ror #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c1ecc <__cxa_atexit@plt+0xb59f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #12] @ c1ed0 <__cxa_atexit@plt+0xb59f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + bicseq r4, pc, ip, lsr #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c1f30 <__cxa_atexit@plt+0xb5a58> │ │ │ │ + ldr r2, [pc, #68] @ c1f3c <__cxa_atexit@plt+0xb5a64> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5] │ │ │ │ + ldr lr, [pc, #64] @ c1f40 <__cxa_atexit@plt+0xb5a68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r8, r6, #23 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff9c0 │ │ │ │ + @ instruction: 0xfffff944 │ │ │ │ + strdeq r5, [r8, #32] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c1f7c <__cxa_atexit@plt+0xb5aa4> │ │ │ │ + ldr r2, [pc, #28] @ c1f88 <__cxa_atexit@plt+0xb5ab0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + @ instruction: 0xfffff7dc │ │ │ │ + strheq r5, [r8, #40] @ 0x28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c202c <__cxa_atexit@plt+0xb5b54> │ │ │ │ + ldr r3, [pc, #324] @ c20f0 <__cxa_atexit@plt+0xb5c18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #8]! │ │ │ │ + str r3, [r2] │ │ │ │ + sub r3, r2, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c209c <__cxa_atexit@plt+0xb5bc4> │ │ │ │ + ldr r3, [pc, #296] @ c20f4 <__cxa_atexit@plt+0xb5c1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #3 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne c2054 <__cxa_atexit@plt+0xb5b7c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c20b4 <__cxa_atexit@plt+0xb5bdc> │ │ │ │ + ldr r7, [pc, #276] @ c2110 <__cxa_atexit@plt+0xb5c38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #272] @ c2114 <__cxa_atexit@plt+0xb5c3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r7, [pc, #252] @ c2118 <__cxa_atexit@plt+0xb5c40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #172] @ c20e0 <__cxa_atexit@plt+0xb5c08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #164] @ c20e4 <__cxa_atexit@plt+0xb5c0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c2094 <__cxa_atexit@plt+0xb5bbc> │ │ │ │ + ldr r3, [pc, #152] @ c20e8 <__cxa_atexit@plt+0xb5c10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b c207c <__cxa_atexit@plt+0xb5ba4> │ │ │ │ + ldr r3, [pc, #156] @ c20f8 <__cxa_atexit@plt+0xb5c20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + ldr r7, [pc, #144] @ c20fc <__cxa_atexit@plt+0xb5c24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq c6388 <__cxa_atexit@plt+0xb9eb0> │ │ │ │ - ldr r2, [pc, #36] @ c6394 <__cxa_atexit@plt+0xb9ebc> │ │ │ │ + beq c2094 <__cxa_atexit@plt+0xb5bbc> │ │ │ │ + ldr r3, [pc, #132] @ c2100 <__cxa_atexit@plt+0xb5c28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #96] @ c20ec <__cxa_atexit@plt+0xb5c14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #104] @ c210c <__cxa_atexit@plt+0xb5c34> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #72] @ c2104 <__cxa_atexit@plt+0xb5c2c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ c2108 <__cxa_atexit@plt+0xb5c30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + @ instruction: 0x01df509c │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + bicseq r5, pc, r4, asr r0 @ │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + biceq r3, r8, ip │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + bicseq r5, pc, r0, ror r0 @ │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + biceq r4, r8, r0, lsl #31 │ │ │ │ + bicseq r4, pc, r4, lsr #22 │ │ │ │ + biceq r2, r8, r4, lsr pc │ │ │ │ + @ instruction: 0xfffff3ec │ │ │ │ + biceq r5, r8, r8, lsr r0 │ │ │ │ + ldrsbeq r4, [pc, #180] @ c21d4 <__cxa_atexit@plt+0xb5cfc> │ │ │ │ + biceq r2, r8, ip, asr #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2154 <__cxa_atexit@plt+0xb5c7c> │ │ │ │ + ldr r2, [pc, #28] @ c2160 <__cxa_atexit@plt+0xb5c88> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + @ instruction: 0xfffff2a4 │ │ │ │ + strheq r5, [r8, #8] │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c2190 <__cxa_atexit@plt+0xb5cb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ c2194 <__cxa_atexit@plt+0xb5cbc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + bicseq r4, pc, r8, asr pc @ │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #88] @ c2200 <__cxa_atexit@plt+0xb5d28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c21ec <__cxa_atexit@plt+0xb5d14> │ │ │ │ + ldr r3, [pc, #72] @ c2204 <__cxa_atexit@plt+0xb5d2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c21f8 <__cxa_atexit@plt+0xb5d20> │ │ │ │ + ldr r3, [pc, #52] @ c2208 <__cxa_atexit@plt+0xb5d30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [pc, #40] @ c220c <__cxa_atexit@plt+0xb5d34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + bicseq r4, pc, ip, lsl #20 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #56] @ c2258 <__cxa_atexit@plt+0xb5d80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c2250 <__cxa_atexit@plt+0xb5d78> │ │ │ │ + ldr r3, [pc, #36] @ c225c <__cxa_atexit@plt+0xb5d84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [pc, #24] @ c2260 <__cxa_atexit@plt+0xb5d88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq pc, r0, ip, asr #23 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + bicseq r4, pc, r8, lsr #19 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #32] @ c63cc <__cxa_atexit@plt+0xb9ef4> │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #24] @ c228c <__cxa_atexit@plt+0xb5db4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [pc, #12] @ c2290 <__cxa_atexit@plt+0xb5db8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + bicseq r4, pc, ip, ror #18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c22f0 <__cxa_atexit@plt+0xb5e18> │ │ │ │ + ldr r2, [pc, #68] @ c22fc <__cxa_atexit@plt+0xb5e24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #64] @ c2300 <__cxa_atexit@plt+0xb5e28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r8, r6, #23 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffed58 │ │ │ │ + @ instruction: 0xffffecdc │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #44]! @ 0x2c │ │ │ │ - ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr sl, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c2334 <__cxa_atexit@plt+0xb5e5c> │ │ │ │ + ldr r3, [pc, #24] @ c2340 <__cxa_atexit@plt+0xb5e68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ c6448 <__cxa_atexit@plt+0xb9f70> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2378 <__cxa_atexit@plt+0xb5ea0> │ │ │ │ + ldr r2, [pc, #28] @ c2384 <__cxa_atexit@plt+0xb5eac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrsheq r4, [pc, #204] @ c2458 <__cxa_atexit@plt+0xb5f80> │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c23b8 <__cxa_atexit@plt+0xb5ee0> │ │ │ │ + ldr r3, [pc, #24] @ c23c4 <__cxa_atexit@plt+0xb5eec> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6428 <__cxa_atexit@plt+0xb9f50> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c6434 <__cxa_atexit@plt+0xb9f5c> │ │ │ │ - ldr r2, [pc, #64] @ c644c <__cxa_atexit@plt+0xb9f74> │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c23fc <__cxa_atexit@plt+0xb5f24> │ │ │ │ + ldr r2, [pc, #28] @ c2408 <__cxa_atexit@plt+0xb5f30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0x01df4c98 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c243c <__cxa_atexit@plt+0xb5f64> │ │ │ │ + ldr r3, [pc, #24] @ c2448 <__cxa_atexit@plt+0xb5f70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2480 <__cxa_atexit@plt+0xb5fa8> │ │ │ │ + ldr r2, [pc, #28] @ c248c <__cxa_atexit@plt+0xb5fb4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r4, pc, r0, lsl ip @ │ │ │ │ + strheq r4, [r8, #208] @ 0xd0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2528 <__cxa_atexit@plt+0xb6050> │ │ │ │ + ldr r2, [pc, #124] @ c2530 <__cxa_atexit@plt+0xb6058> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq c24fc <__cxa_atexit@plt+0xb6024> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c250c <__cxa_atexit@plt+0xb6034> │ │ │ │ + ldr r3, [pc, #84] @ c2534 <__cxa_atexit@plt+0xb605c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c2520 <__cxa_atexit@plt+0xb6048> │ │ │ │ + b c25ac <__cxa_atexit@plt+0xb60d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ c2538 <__cxa_atexit@plt+0xb6060> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + ldrsbeq r4, [pc, #108] @ c25ac <__cxa_atexit@plt+0xb60d4> │ │ │ │ + biceq r4, r8, r8, lsl #26 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c257c <__cxa_atexit@plt+0xb60a4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ c2598 <__cxa_atexit@plt+0xb60c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq c2590 <__cxa_atexit@plt+0xb60b8> │ │ │ │ + b c25ac <__cxa_atexit@plt+0xb60d4> │ │ │ │ + ldr r7, [pc, #24] @ c259c <__cxa_atexit@plt+0xb60c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + bicseq r4, pc, ip, ror #12 │ │ │ │ + biceq r4, r8, r4, lsr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq c2618 <__cxa_atexit@plt+0xb6140> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne c263c <__cxa_atexit@plt+0xb6164> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r2, r3, #3 │ │ │ │ + cmp r2, #5 │ │ │ │ + bhi c26bc <__cxa_atexit@plt+0xb61e4> │ │ │ │ + ldr r7, [r5, #16]! │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #-12]! │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldr r3, [pc, #244] @ c2704 <__cxa_atexit@plt+0xb622c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b c24a0 <__cxa_atexit@plt+0xb5fc8> │ │ │ │ + ldr r3, [pc, #212] @ c26f4 <__cxa_atexit@plt+0xb621c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c26e0 <__cxa_atexit@plt+0xb6208> │ │ │ │ + ldr r3, [pc, #192] @ c26f8 <__cxa_atexit@plt+0xb6220> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b c265c <__cxa_atexit@plt+0xb6184> │ │ │ │ + ldr r3, [pc, #168] @ c26ec <__cxa_atexit@plt+0xb6214> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c26e0 <__cxa_atexit@plt+0xb6208> │ │ │ │ + ldr r3, [pc, #148] @ c26f0 <__cxa_atexit@plt+0xb6218> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b c1acc <__cxa_atexit@plt+0xb55f4> │ │ │ │ + ldr r3, [pc, #164] @ c2714 <__cxa_atexit@plt+0xb623c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b c24a0 <__cxa_atexit@plt+0xb5fc8> │ │ │ │ + ldr r5, [pc, #140] @ c270c <__cxa_atexit@plt+0xb6234> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b c24a0 <__cxa_atexit@plt+0xb5fc8> │ │ │ │ + ldr r3, [pc, #124] @ c2710 <__cxa_atexit@plt+0xb6238> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b c24a0 <__cxa_atexit@plt+0xb5fc8> │ │ │ │ + ldr r3, [pc, #100] @ c2708 <__cxa_atexit@plt+0xb6230> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b c24a0 <__cxa_atexit@plt+0xb5fc8> │ │ │ │ + ldr r3, [pc, #100] @ c2718 <__cxa_atexit@plt+0xb6240> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b c24a0 <__cxa_atexit@plt+0xb5fc8> │ │ │ │ + ldr r3, [pc, #56] @ c26fc <__cxa_atexit@plt+0xb6224> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c26e0 <__cxa_atexit@plt+0xb6208> │ │ │ │ + ldr r3, [pc, #36] @ c2700 <__cxa_atexit@plt+0xb6228> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b c265c <__cxa_atexit@plt+0xb6184> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r4 │ │ │ │ + andeq r0, r0, r8, lsr #9 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, ror #7 │ │ │ │ + andeq r0, r0, r4, asr r2 │ │ │ │ + andeq r0, r0, r4, ror #4 │ │ │ │ + @ instruction: 0x000002b0 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c275c <__cxa_atexit@plt+0xb6284> │ │ │ │ + ldr r2, [pc, #40] @ c2768 <__cxa_atexit@plt+0xb6290> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ c276c <__cxa_atexit@plt+0xb6294> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsheq r0, [pc, #132] @ c64d8 <__cxa_atexit@plt+0xba000> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0x01c82790 │ │ │ │ + ldrsbeq r4, [pc, #76] @ c27c0 <__cxa_atexit@plt+0xb62e8> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c648c <__cxa_atexit@plt+0xb9fb4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ c6498 <__cxa_atexit@plt+0xb9fc0> │ │ │ │ + bcc c27b0 <__cxa_atexit@plt+0xb62d8> │ │ │ │ + ldr r2, [pc, #40] @ c27bc <__cxa_atexit@plt+0xb62e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ c27c0 <__cxa_atexit@plt+0xb62e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r0, pc, r4, lsl #17 │ │ │ │ - andeq sp, r0, ip, asr #27 │ │ │ │ + biceq r2, r8, r4, asr r7 │ │ │ │ + bicseq r4, pc, r8, lsl #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c64d0 <__cxa_atexit@plt+0xb9ff8> │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c654c <__cxa_atexit@plt+0xba074> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge c64dc <__cxa_atexit@plt+0xba004> │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2804 <__cxa_atexit@plt+0xb632c> │ │ │ │ + ldr r2, [pc, #40] @ c2810 <__cxa_atexit@plt+0xb6338> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ c2814 <__cxa_atexit@plt+0xb633c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - bne c6540 <__cxa_atexit@plt+0xba068> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - cmp r2, r1 │ │ │ │ - blt c64d0 <__cxa_atexit@plt+0xb9ff8> │ │ │ │ - bne c6540 <__cxa_atexit@plt+0xba068> │ │ │ │ - ldr r2, [pc, #96] @ c655c <__cxa_atexit@plt+0xba084> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + biceq r2, r8, r8, lsl r7 │ │ │ │ + bicseq r4, pc, r4, lsr r4 @ │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2858 <__cxa_atexit@plt+0xb6380> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [pc, #36] @ c2864 <__cxa_atexit@plt+0xb638c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r4, pc, r4, ror #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c28a8 <__cxa_atexit@plt+0xb63d0> │ │ │ │ + ldr r2, [pc, #40] @ c28b4 <__cxa_atexit@plt+0xb63dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr lr, [pc, #68] @ c6560 <__cxa_atexit@plt+0xba088> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ c28b8 <__cxa_atexit@plt+0xb63e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff978 │ │ │ │ - bicseq r0, pc, r4, ror #15 │ │ │ │ - andeq sp, r0, ip, asr #27 │ │ │ │ + biceq r2, r8, ip, lsl #13 │ │ │ │ + @ instruction: 0x01df4390 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c6598 <__cxa_atexit@plt+0xba0c0> │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c6614 <__cxa_atexit@plt+0xba13c> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge c65a4 <__cxa_atexit@plt+0xba0cc> │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c28fc <__cxa_atexit@plt+0xb6424> │ │ │ │ + ldr r2, [pc, #40] @ c2908 <__cxa_atexit@plt+0xb6430> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ c290c <__cxa_atexit@plt+0xb6434> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - bne c6608 <__cxa_atexit@plt+0xba130> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - cmp r2, r1 │ │ │ │ - blt c6598 <__cxa_atexit@plt+0xba0c0> │ │ │ │ - bne c6608 <__cxa_atexit@plt+0xba130> │ │ │ │ - ldr r2, [pc, #96] @ c6624 <__cxa_atexit@plt+0xba14c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + biceq r2, r8, r0, asr r6 │ │ │ │ + bicseq r4, pc, ip, lsr r3 @ │ │ │ │ + biceq r4, r8, r4, lsr r9 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ c2934 <__cxa_atexit@plt+0xb645c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b c1acc <__cxa_atexit@plt+0xb55f4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r4, r8, ip, lsl #18 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ c2968 <__cxa_atexit@plt+0xb6490> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b c24a0 <__cxa_atexit@plt+0xb5fc8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c29d0 <__cxa_atexit@plt+0xb64f8> │ │ │ │ + ldr r2, [pc, #76] @ c29dc <__cxa_atexit@plt+0xb6504> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr lr, [pc, #68] @ c6628 <__cxa_atexit@plt+0xba150> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr lr, [pc, #64] @ c29e0 <__cxa_atexit@plt+0xb6508> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + sub r0, r6, #23 │ │ │ │ + ldr r8, [pc, #52] @ c29e4 <__cxa_atexit@plt+0xb650c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmib r3, {r1, lr} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r2, r3, r8} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff874 │ │ │ │ - bicseq r0, pc, ip, lsl r7 @ │ │ │ │ - andeq sp, r0, ip, asr #27 │ │ │ │ + @ instruction: 0xfffffa84 │ │ │ │ + bicseq r4, pc, r8, lsl #8 │ │ │ │ + bicseq r4, pc, r4, ror r2 @ │ │ │ │ + biceq r4, r8, ip, asr r8 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ c2a0c <__cxa_atexit@plt+0xb6534> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b c1acc <__cxa_atexit@plt+0xb55f4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r4, r8, r4, lsr r8 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ c2a40 <__cxa_atexit@plt+0xb6568> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b c24a0 <__cxa_atexit@plt+0xb5fc8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c6660 <__cxa_atexit@plt+0xba188> │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c66dc <__cxa_atexit@plt+0xba204> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge c666c <__cxa_atexit@plt+0xba194> │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - bx r0 │ │ │ │ - bne c66d0 <__cxa_atexit@plt+0xba1f8> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - cmp r2, r1 │ │ │ │ - blt c6660 <__cxa_atexit@plt+0xba188> │ │ │ │ - bne c66d0 <__cxa_atexit@plt+0xba1f8> │ │ │ │ - ldr r2, [pc, #96] @ c66ec <__cxa_atexit@plt+0xba214> │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2ab8 <__cxa_atexit@plt+0xb65e0> │ │ │ │ + ldr r2, [pc, #92] @ c2ac4 <__cxa_atexit@plt+0xb65ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr lr, [pc, #68] @ c66f0 <__cxa_atexit@plt+0xba218> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #80] @ c2ac8 <__cxa_atexit@plt+0xb65f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #64] @ c2acc <__cxa_atexit@plt+0xb65f4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + sub r8, r6, #23 │ │ │ │ + ldr r9, [pc, #56] @ c2ad0 <__cxa_atexit@plt+0xb65f8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmib r3, {r1, lr} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff770 │ │ │ │ - bicseq r0, pc, r4, asr r6 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r7 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + @ instruction: 0xfffff928 │ │ │ │ + bicseq r4, pc, r8, ror r1 @ │ │ │ │ + bicseq r4, pc, ip, lsl r3 @ │ │ │ │ + bicseq r4, pc, ip, lsl #3 │ │ │ │ + biceq r4, r8, r0, ror r7 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ c2af8 <__cxa_atexit@plt+0xb6620> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b c1acc <__cxa_atexit@plt+0xb55f4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r4, r8, r8, asr #14 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ c2b2c <__cxa_atexit@plt+0xb6654> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b c24a0 <__cxa_atexit@plt+0xb5fc8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c676c <__cxa_atexit@plt+0xba294> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r5, [sp] │ │ │ │ - ldr r5, [r7, #7] │ │ │ │ - add ip, r7, #11 │ │ │ │ - ldm ip, {r2, r9, sl, ip} │ │ │ │ - ldr r0, [r7, #27] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr lr, [r7, #31] │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - ldr r0, [pc, #60] @ c677c <__cxa_atexit@plt+0xba2a4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r2, r9, sl} │ │ │ │ - add r0, r3, #28 │ │ │ │ - stm r0, {r8, ip, lr} │ │ │ │ - ldm sp, {r5, r7} │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc c2b9c <__cxa_atexit@plt+0xb66c4> │ │ │ │ + ldr r2, [pc, #84] @ c2ba8 <__cxa_atexit@plt+0xb66d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr lr, [pc, #72] @ c2bac <__cxa_atexit@plt+0xb66d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + sub r9, r6, #23 │ │ │ │ + ldr r8, [pc, #60] @ c2bb0 <__cxa_atexit@plt+0xb66d8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [pc, #56] @ c2bb4 <__cxa_atexit@plt+0xb66dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + stmib r3, {r1, lr} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r3, r8, r9} │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff7e8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff7b8 │ │ │ │ + bicseq r4, pc, r4, asr #4 │ │ │ │ + ldrheq r4, [pc] @ c2bb8 <__cxa_atexit@plt+0xb66e0> │ │ │ │ + bicseq r4, pc, r4, ror r0 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c67b0 <__cxa_atexit@plt+0xba2d8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c67b8 <__cxa_atexit@plt+0xba2e0> │ │ │ │ + bhi c2bf0 <__cxa_atexit@plt+0xb6718> │ │ │ │ + ldr r2, [pc, #36] @ c2bf8 <__cxa_atexit@plt+0xb6720> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ c2bfc <__cxa_atexit@plt+0xb6724> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b bd9cc <__cxa_atexit@plt+0xb14f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r0, [pc, #56] @ c67f8 <__cxa_atexit@plt+0xba320> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + ldrsbeq r3, [pc, #240] @ c2cf0 <__cxa_atexit@plt+0xb6818> │ │ │ │ + ldrsbeq r4, [pc] @ c2c04 <__cxa_atexit@plt+0xb672c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c67ec <__cxa_atexit@plt+0xba314> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c67f4 <__cxa_atexit@plt+0xba31c> │ │ │ │ + bhi c2c38 <__cxa_atexit@plt+0xb6760> │ │ │ │ + ldr r2, [pc, #36] @ c2c40 <__cxa_atexit@plt+0xb6768> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ c2c44 <__cxa_atexit@plt+0xb676c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b bd7bc <__cxa_atexit@plt+0xb12e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r0, [pc, #60] @ c6838 <__cxa_atexit@plt+0xba360> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c6828 <__cxa_atexit@plt+0xba350> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c6830 <__cxa_atexit@plt+0xba358> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bicseq r3, pc, r8, lsl #31 │ │ │ │ + bicseq r3, pc, r0, asr #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c2ca0 <__cxa_atexit@plt+0xb67c8> │ │ │ │ + ldr lr, [pc, #68] @ c2cac <__cxa_atexit@plt+0xb67d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #56] @ c2cb0 <__cxa_atexit@plt+0xb67d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq c2c94 <__cxa_atexit@plt+0xb67bc> │ │ │ │ + str r2, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b bdf0c <__cxa_atexit@plt+0xb1a34> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + bicseq r3, pc, ip, lsr #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c2cd8 <__cxa_atexit@plt+0xb6800> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b bdf0c <__cxa_atexit@plt+0xb1a34> │ │ │ │ + ldr r7, [pc, #12] @ c2cec <__cxa_atexit@plt+0xb6814> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq r4, r8, r4, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2d3c <__cxa_atexit@plt+0xb6864> │ │ │ │ + ldr r2, [pc, #76] @ c2d58 <__cxa_atexit@plt+0xb6880> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #68] @ c2d5c <__cxa_atexit@plt+0xb6884> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c2d44 <__cxa_atexit@plt+0xb686c> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + mov r7, fp │ │ │ │ + b bdc68 <__cxa_atexit@plt+0xb1790> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, pc, r0, lsl #7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r7, [pc, #20] @ c2d60 <__cxa_atexit@plt+0xb6888> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r3, pc, ip, lsl #29 │ │ │ │ + @ instruction: 0x01c84194 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c2dc4 <__cxa_atexit@plt+0xb68ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c2dd8 <__cxa_atexit@plt+0xb6900> │ │ │ │ + ldr r2, [pc, #92] @ c2dec <__cxa_atexit@plt+0xb6914> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #88] @ c2df0 <__cxa_atexit@plt+0xb6918> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ c2de8 <__cxa_atexit@plt+0xb6910> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0x01df3e90 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + bicseq r3, pc, r8, asr #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c6864 <__cxa_atexit@plt+0xba38c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c686c <__cxa_atexit@plt+0xba394> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi c2e40 <__cxa_atexit@plt+0xb6968> │ │ │ │ + ldr r2, [pc, #76] @ c2e5c <__cxa_atexit@plt+0xb6984> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #68] @ c2e60 <__cxa_atexit@plt+0xb6988> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c2e48 <__cxa_atexit@plt+0xb6970> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + mov r7, fp │ │ │ │ + b bec8c <__cxa_atexit@plt+0xb27b4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c2e64 <__cxa_atexit@plt+0xb698c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r3, pc, r8, lsl #27 │ │ │ │ + biceq r4, r8, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c2e90 <__cxa_atexit@plt+0xb69b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ c2e94 <__cxa_atexit@plt+0xb69bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + bicseq r3, pc, ip, ror #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c2edc <__cxa_atexit@plt+0xb6a04> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c2ef0 <__cxa_atexit@plt+0xb6a18> │ │ │ │ + ldr r2, [pc, #64] @ c2f04 <__cxa_atexit@plt+0xb6a2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ c2f00 <__cxa_atexit@plt+0xb6a28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r3, pc, r8, ror sp @ │ │ │ │ + @ instruction: 0x01df3d9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c2f64 <__cxa_atexit@plt+0xb6a8c> │ │ │ │ + ldr r2, [pc, #72] @ c2f70 <__cxa_atexit@plt+0xb6a98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #64] @ c2f74 <__cxa_atexit@plt+0xb6a9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c2f58 <__cxa_atexit@plt+0xb6a80> │ │ │ │ + ldr r7, [pc, #40] @ c2f78 <__cxa_atexit@plt+0xb6aa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b be164 <__cxa_atexit@plt+0xb1c8c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r0, pc, r4, asr #6 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq r3, pc, r0, ror ip @ │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c2f98 <__cxa_atexit@plt+0xb6ac0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b be164 <__cxa_atexit@plt+0xb1c8c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2fd0 <__cxa_atexit@plt+0xb6af8> │ │ │ │ + ldr r2, [pc, #40] @ c2fe8 <__cxa_atexit@plt+0xb6b10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ c2fec <__cxa_atexit@plt+0xb6b14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + bicseq r3, pc, r0, lsl ip @ │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c68a0 <__cxa_atexit@plt+0xba3c8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c68a8 <__cxa_atexit@plt+0xba3d0> │ │ │ │ + bhi c302c <__cxa_atexit@plt+0xb6b54> │ │ │ │ + ldr r2, [pc, #60] @ c3048 <__cxa_atexit@plt+0xb6b70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c3034 <__cxa_atexit@plt+0xb6b5c> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b be980 <__cxa_atexit@plt+0xb24a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, pc, r8, lsl #6 │ │ │ │ - andeq r0, r2, r7 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c6930 <__cxa_atexit@plt+0xba458> │ │ │ │ - ldr lr, [pc, #112] @ c693c <__cxa_atexit@plt+0xba464> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ - add r9, r3, #28 │ │ │ │ - ldm r9, {r1, r7, r9} │ │ │ │ - str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r0, [pc, #88] @ c6940 <__cxa_atexit@plt+0xba468> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - str r1, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ c304c <__cxa_atexit@plt+0xb6b74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01df3b98 │ │ │ │ + strheq r3, [r8, #232] @ 0xe8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c30b0 <__cxa_atexit@plt+0xb6bd8> │ │ │ │ + ldr r3, [pc, #76] @ c30b8 <__cxa_atexit@plt+0xb6be0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c30a8 <__cxa_atexit@plt+0xb6bd0> │ │ │ │ + ldr r3, [pc, #48] @ c30bc <__cxa_atexit@plt+0xb6be4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq c6928 <__cxa_atexit@plt+0xba450> │ │ │ │ - b c694c <__cxa_atexit@plt+0xba474> │ │ │ │ + beq c30a8 <__cxa_atexit@plt+0xb6bd0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b c310c <__cxa_atexit@plt+0xb6c34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrheq r0, [pc, #36] @ c696c <__cxa_atexit@plt+0xba494> │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr lr, [pc, #116] @ c69d4 <__cxa_atexit@plt+0xba4fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-16]! │ │ │ │ + ldr r3, [pc, #36] @ c30f4 <__cxa_atexit@plt+0xb6c1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq c69bc <__cxa_atexit@plt+0xba4e4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #60] @ c69d8 <__cxa_atexit@plt+0xba500> │ │ │ │ + beq c30ec <__cxa_atexit@plt+0xb6c14> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b c310c <__cxa_atexit@plt+0xb6c34> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b c310c <__cxa_atexit@plt+0xb6c34> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #184] @ c31d0 <__cxa_atexit@plt+0xb6cf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #180] @ c31d4 <__cxa_atexit@plt+0xb6cfc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq c69c8 <__cxa_atexit@plt+0xba4f0> │ │ │ │ - mov r7, r3 │ │ │ │ - b c6a28 <__cxa_atexit@plt+0xba550> │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c316c <__cxa_atexit@plt+0xb6c94> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq c3194 <__cxa_atexit@plt+0xb6cbc> │ │ │ │ + cmp r0, #2 │ │ │ │ + beq c31a0 <__cxa_atexit@plt+0xb6cc8> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c31b4 <__cxa_atexit@plt+0xb6cdc> │ │ │ │ + str r7, [r5] │ │ │ │ + b c3120 <__cxa_atexit@plt+0xb6c48> │ │ │ │ + ldr r2, [pc, #100] @ c31d8 <__cxa_atexit@plt+0xb6d00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq c31a0 <__cxa_atexit@plt+0xb6cc8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne c31bc <__cxa_atexit@plt+0xb6ce4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #56] @ c31e0 <__cxa_atexit@plt+0xb6d08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r1, r0, ip, asr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ c6a1c <__cxa_atexit@plt+0xba544> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6a14 <__cxa_atexit@plt+0xba53c> │ │ │ │ - b c6a28 <__cxa_atexit@plt+0xba550> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq ip, r0, pc, ror #12 │ │ │ │ + ldr r7, [pc, #24] @ c31dc <__cxa_atexit@plt+0xb6d04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + bicseq r3, pc, r4, lsr #20 │ │ │ │ + bicseq r3, pc, r8, lsl #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - and r3, sl, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c6a68 <__cxa_atexit@plt+0xba590> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bge c6a80 <__cxa_atexit@plt+0xba5a8> │ │ │ │ - ldr r3, [pc, #224] @ c6b34 <__cxa_atexit@plt+0xba65c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str sl, [r5, #56] @ 0x38 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6ac8 <__cxa_atexit@plt+0xba5f0> │ │ │ │ - b c6b40 <__cxa_atexit@plt+0xba668> │ │ │ │ - ldr r3, [pc, #176] @ c6b20 <__cxa_atexit@plt+0xba648> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6ac8 <__cxa_atexit@plt+0xba5f0> │ │ │ │ - b c6fbc <__cxa_atexit@plt+0xbaae4> │ │ │ │ - bne c6ab0 <__cxa_atexit@plt+0xba5d8> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bge c6ad0 <__cxa_atexit@plt+0xba5f8> │ │ │ │ - ldr r3, [pc, #148] @ c6b30 <__cxa_atexit@plt+0xba658> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c320c <__cxa_atexit@plt+0xb6d34> │ │ │ │ + ldr r7, [pc, #60] @ c323c <__cxa_atexit@plt+0xb6d64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #36] @ c3238 <__cxa_atexit@plt+0xb6d60> │ │ │ │ add r3, pc, r3 │ │ │ │ - str sl, [r5, #56] @ 0x38 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq c6ac8 <__cxa_atexit@plt+0xba5f0> │ │ │ │ - b c6c08 <__cxa_atexit@plt+0xba730> │ │ │ │ - ldr r3, [pc, #108] @ c6b24 <__cxa_atexit@plt+0xba64c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6ac8 <__cxa_atexit@plt+0xba5f0> │ │ │ │ - b c6ef4 <__cxa_atexit@plt+0xbaa1c> │ │ │ │ + beq c3230 <__cxa_atexit@plt+0xb6d58> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b c310c <__cxa_atexit@plt+0xb6c34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - add r3, r5, #12 │ │ │ │ - bne c6af8 <__cxa_atexit@plt+0xba620> │ │ │ │ - ldr r7, [pc, #76] @ c6b2c <__cxa_atexit@plt+0xba654> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - ldr r9, [r5, #56] @ 0x38 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrheq r3, [pc, #160] @ c32e4 <__cxa_atexit@plt+0xb6e0c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b c310c <__cxa_atexit@plt+0xb6c34> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ c3288 <__cxa_atexit@plt+0xb6db0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ c328c <__cxa_atexit@plt+0xb6db4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, pc, ip, asr #20 │ │ │ │ + bicseq r3, pc, ip, ror r9 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c32c0 <__cxa_atexit@plt+0xb6de8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ c32c8 <__cxa_atexit@plt+0xb6df0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r5, [pc, #40] @ c6b28 <__cxa_atexit@plt+0xba650> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c6b14 <__cxa_atexit@plt+0xba63c> │ │ │ │ + b be7b0 <__cxa_atexit@plt+0xb22d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r3, [pc, #132] @ c3354 <__cxa_atexit@plt+0xb6e7c> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c3330 <__cxa_atexit@plt+0xb6e58> │ │ │ │ + ldr lr, [pc, #80] @ c333c <__cxa_atexit@plt+0xb6e64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r9, [pc, #60] @ c3340 <__cxa_atexit@plt+0xb6e68> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r3, #20 │ │ │ │ + stm lr, {r0, r1, r8, r9} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq c3324 <__cxa_atexit@plt+0xb6e4c> │ │ │ │ + mov r7, r2 │ │ │ │ + b c334c <__cxa_atexit@plt+0xb6e74> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b c6e2c <__cxa_atexit@plt+0xba954> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r3, pc, r0, lsr #17 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c337c <__cxa_atexit@plt+0xb6ea4> │ │ │ │ + ldr r3, [pc, #168] @ c3408 <__cxa_atexit@plt+0xb6f30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + str r3, [r2] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq c3388 <__cxa_atexit@plt+0xb6eb0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c3394 <__cxa_atexit@plt+0xb6ebc> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b be7b0 <__cxa_atexit@plt+0xb22d8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #10 │ │ │ │ - andeq r0, r0, r8, lsr r4 │ │ │ │ - andeq r0, r0, r8, lsr #6 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq pc, r3, pc, ror #28 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c33f4 <__cxa_atexit@plt+0xb6f1c> │ │ │ │ + ldr r7, [pc, #96] @ c340c <__cxa_atexit@plt+0xb6f34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr lr, [pc, #84] @ c3410 <__cxa_atexit@plt+0xb6f38> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r7, r3, #13 │ │ │ │ + ldr r8, [pc, #68] @ c3414 <__cxa_atexit@plt+0xb6f3c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + bicseq r3, pc, r8, lsl sp @ │ │ │ │ + bicseq r3, pc, r4, asr r8 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c6b6c <__cxa_atexit@plt+0xba694> │ │ │ │ + bne c3438 <__cxa_atexit@plt+0xb6f60> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b be7b0 <__cxa_atexit@plt+0xb22d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc c6be8 <__cxa_atexit@plt+0xba710> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge c6b78 <__cxa_atexit@plt+0xba6a0> │ │ │ │ - ldr r0, [r5, #64]! @ 0x40 │ │ │ │ - ldr r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - bx r0 │ │ │ │ - bne c6bdc <__cxa_atexit@plt+0xba704> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - cmp r1, r2 │ │ │ │ - blt c6b6c <__cxa_atexit@plt+0xba694> │ │ │ │ - bne c6bdc <__cxa_atexit@plt+0xba704> │ │ │ │ - ldr r2, [pc, #96] @ c6bf8 <__cxa_atexit@plt+0xba720> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #64]! @ 0x40 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ c6bfc <__cxa_atexit@plt+0xba724> │ │ │ │ + bcc c3498 <__cxa_atexit@plt+0xb6fc0> │ │ │ │ + ldr r7, [pc, #88] @ c34a8 <__cxa_atexit@plt+0xb6fd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr lr, [pc, #76] @ c34ac <__cxa_atexit@plt+0xb6fd4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r7, r3, #13 │ │ │ │ + ldr r8, [pc, #60] @ c34b0 <__cxa_atexit@plt+0xb6fd8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #64]! @ 0x40 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - bicseq r0, pc, r8, asr #2 │ │ │ │ - andeq pc, r3, pc, ror #28 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + bicseq r3, pc, r4, ror ip @ │ │ │ │ + ldrheq r3, [pc, #112] @ c3528 <__cxa_atexit@plt+0xb7050> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c34e8 <__cxa_atexit@plt+0xb7010> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c34f0 <__cxa_atexit@plt+0xb7018> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b c3500 <__cxa_atexit@plt+0xb7028> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, pc, ip, asr #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c35b0 <__cxa_atexit@plt+0xb70d8> │ │ │ │ + ldr r3, [pc, #188] @ c35d0 <__cxa_atexit@plt+0xb70f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq c3590 <__cxa_atexit@plt+0xb70b8> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c35a0 <__cxa_atexit@plt+0xb70c8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c35b8 <__cxa_atexit@plt+0xb70e0> │ │ │ │ + ldr lr, [pc, #140] @ c35d4 <__cxa_atexit@plt+0xb70fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldmda r5, {r7, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r0, r3, #14 │ │ │ │ + ldr lr, [pc, #116] @ c35d8 <__cxa_atexit@plt+0xb7100> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #112] @ c35dc <__cxa_atexit@plt+0xb7104> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r9, r6, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + bicseq r3, pc, r0, asr #13 │ │ │ │ + bicseq r3, pc, r8, ror fp @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c6c34 <__cxa_atexit@plt+0xba75c> │ │ │ │ + bne c365c <__cxa_atexit@plt+0xb7184> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc c6cb0 <__cxa_atexit@plt+0xba7d8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge c6c40 <__cxa_atexit@plt+0xba768> │ │ │ │ - ldr r0, [r5, #64]! @ 0x40 │ │ │ │ - ldr r7, [r5, #-52] @ 0xffffffcc │ │ │ │ - bx r0 │ │ │ │ - bne c6ca4 <__cxa_atexit@plt+0xba7cc> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - cmp r1, r2 │ │ │ │ - blt c6c34 <__cxa_atexit@plt+0xba75c> │ │ │ │ - bne c6ca4 <__cxa_atexit@plt+0xba7cc> │ │ │ │ - ldr r2, [pc, #96] @ c6cc0 <__cxa_atexit@plt+0xba7e8> │ │ │ │ + bcc c3670 <__cxa_atexit@plt+0xb7198> │ │ │ │ + ldr r2, [pc, #116] @ c3680 <__cxa_atexit@plt+0xb71a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #64]! @ 0x40 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr lr, [pc, #68] @ c6cc4 <__cxa_atexit@plt+0xba7ec> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r0, r3, #14 │ │ │ │ + ldr lr, [pc, #88] @ c3684 <__cxa_atexit@plt+0xb71ac> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr r8, [pc, #84] @ c3688 <__cxa_atexit@plt+0xb71b0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r5, #64]! @ 0x40 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - bicseq r0, pc, r0, lsl #1 │ │ │ │ - andeq pc, r1, ip, asr #21 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + ldrsheq r3, [pc, #88] @ c36e4 <__cxa_atexit@plt+0xb720c> │ │ │ │ + ldrheq r3, [pc, #160] @ c3730 <__cxa_atexit@plt+0xb7258> │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c3700 <__cxa_atexit@plt+0xb7228> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c3708 <__cxa_atexit@plt+0xb7230> │ │ │ │ + ldr lr, [pc, #92] @ c371c <__cxa_atexit@plt+0xb7244> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #88] @ c3720 <__cxa_atexit@plt+0xb7248> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + add r7, r7, #16 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r9, [pc, #64] @ c3724 <__cxa_atexit@plt+0xb724c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r7, r9} │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b c3500 <__cxa_atexit@plt+0xb7028> │ │ │ │ + mov r6, r3 │ │ │ │ + b c3710 <__cxa_atexit@plt+0xb7238> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + ldrsbeq r3, [pc, #76] @ c3774 <__cxa_atexit@plt+0xb729c> │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi c37b4 <__cxa_atexit@plt+0xb72dc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c37c0 <__cxa_atexit@plt+0xb72e8> │ │ │ │ + ldr r2, [pc, #120] @ c37d0 <__cxa_atexit@plt+0xb72f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + ldr r2, [pc, #88] @ c37d4 <__cxa_atexit@plt+0xb72fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ + ldr r2, [pc, #72] @ c37d8 <__cxa_atexit@plt+0xb7300> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + stmib r5, {r0, r8, r9, lr} │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + mov r7, fp │ │ │ │ + b c37dc <__cxa_atexit@plt+0xb7304> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, pc, ip, asr #8 │ │ │ │ + @ instruction: 0xfffff878 │ │ │ │ + @ instruction: 0xfffff8c4 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c381c <__cxa_atexit@plt+0xb7344> │ │ │ │ + ldr r1, [pc, #264] @ c3904 <__cxa_atexit@plt+0xb742c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c38b0 <__cxa_atexit@plt+0xb73d8> │ │ │ │ + mov r5, r2 │ │ │ │ + b c3910 <__cxa_atexit@plt+0xb7438> │ │ │ │ + ldr r3, [pc, #204] @ c38f0 <__cxa_atexit@plt+0xb7418> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ands r8, r7, #3 │ │ │ │ + beq c38b0 <__cxa_atexit@plt+0xb73d8> │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #40 @ 0x28 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc c38d0 <__cxa_atexit@plt+0xb73f8> │ │ │ │ + ldm r5, {r7, r9} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr sl, [pc, #148] @ c38f4 <__cxa_atexit@plt+0xb741c> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #28]! │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r3, r9} │ │ │ │ + mov r7, r2 │ │ │ │ + str sl, [r7, #-24]! @ 0xffffffe8 │ │ │ │ + cmp r8, #2 │ │ │ │ + bne c38bc <__cxa_atexit@plt+0xb73e4> │ │ │ │ + ldr r0, [pc, #112] @ c38f8 <__cxa_atexit@plt+0xb7420> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #104] @ c38fc <__cxa_atexit@plt+0xb7424> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + sub r7, lr, #6 │ │ │ │ + mov r6, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #28 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #40] @ c3900 <__cxa_atexit@plt+0xb7428> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #40 @ 0x28 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + bicseq r3, pc, r0, ror #16 │ │ │ │ + @ instruction: 0x01df3390 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #60] @ c6d18 <__cxa_atexit@plt+0xba840> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + cmp r2, #14 │ │ │ │ + bne c3954 <__cxa_atexit@plt+0xb747c> │ │ │ │ + ldr r2, [pc, #64] @ c3974 <__cxa_atexit@plt+0xb749c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5, #48] @ 0x30 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ str r2, [r5] │ │ │ │ + str r3, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq c6d10 <__cxa_atexit@plt+0xba838> │ │ │ │ - ldr r2, [pc, #36] @ c6d1c <__cxa_atexit@plt+0xba844> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #44]! @ 0x2c │ │ │ │ - ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ + beq c3968 <__cxa_atexit@plt+0xb7490> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b c37dc <__cxa_atexit@plt+0xb7304> │ │ │ │ + ldr r3, [pc, #20] @ c3970 <__cxa_atexit@plt+0xb7498> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + bne c3948 <__cxa_atexit@plt+0xb7470> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq pc, r0, ip, asr #23 │ │ │ │ + andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #32] @ c6d54 <__cxa_atexit@plt+0xba87c> │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b c37dc <__cxa_atexit@plt+0xb7304> │ │ │ │ + andeq r0, r0, r7, lsl #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b c37dc <__cxa_atexit@plt+0xb7304> │ │ │ │ + andeq r0, r0, r7, lsl #24 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c3a44 <__cxa_atexit@plt+0xb756c> │ │ │ │ + ldmib r5, {r9, lr} │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr sl, [pc, #124] @ c3a5c <__cxa_atexit@plt+0xb7584> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r3, r2 │ │ │ │ + str r0, [r3, #28]! │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + stmdb r3, {r1, r8, lr} │ │ │ │ + mov r1, r3 │ │ │ │ + str sl, [r1, #-24]! @ 0xffffffe8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c3a30 <__cxa_atexit@plt+0xb7558> │ │ │ │ + ldr r7, [pc, #84] @ c3a60 <__cxa_atexit@plt+0xb7588> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #76] @ c3a64 <__cxa_atexit@plt+0xb758c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + str r7, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #32 │ │ │ │ + bic r7, r1, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ c3a68 <__cxa_atexit@plt+0xb7590> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + ldrsbeq r3, [pc, #108] @ c3ad4 <__cxa_atexit@plt+0xb75fc> │ │ │ │ + bicseq r3, pc, ip, lsl #4 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r7, lsl #24 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c3b08 <__cxa_atexit@plt+0xb7630> │ │ │ │ + ldmib r5, {r9, lr} │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr sl, [pc, #124] @ c3b20 <__cxa_atexit@plt+0xb7648> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r3, r2 │ │ │ │ + str r0, [r3, #28]! │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + stmdb r3, {r1, r8, lr} │ │ │ │ + mov r1, r3 │ │ │ │ + str sl, [r1, #-24]! @ 0xffffffe8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c3af4 <__cxa_atexit@plt+0xb761c> │ │ │ │ + ldr r7, [pc, #84] @ c3b24 <__cxa_atexit@plt+0xb764c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #76] @ c3b28 <__cxa_atexit@plt+0xb7650> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + str r7, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #32 │ │ │ │ + bic r7, r1, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ c3b2c <__cxa_atexit@plt+0xb7654> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffbec │ │ │ │ + bicseq r3, pc, r8, lsl r6 @ │ │ │ │ + bicseq r3, pc, r8, asr #2 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c3b6c <__cxa_atexit@plt+0xb7694> │ │ │ │ + ldr r2, [pc, #60] @ c3b88 <__cxa_atexit@plt+0xb76b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c3b74 <__cxa_atexit@plt+0xb769c> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b be520 <__cxa_atexit@plt+0xb2048> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c3b8c <__cxa_atexit@plt+0xb76b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, pc, r8, asr r0 @ │ │ │ │ + biceq r3, r8, r0, ror r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c3bf0 <__cxa_atexit@plt+0xb7718> │ │ │ │ + ldr r3, [pc, #76] @ c3bf8 <__cxa_atexit@plt+0xb7720> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c3be8 <__cxa_atexit@plt+0xb7710> │ │ │ │ + ldr r3, [pc, #48] @ c3bfc <__cxa_atexit@plt+0xb7724> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c3be8 <__cxa_atexit@plt+0xb7710> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b c3c4c <__cxa_atexit@plt+0xb7774> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ c3c34 <__cxa_atexit@plt+0xb775c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c3c2c <__cxa_atexit@plt+0xb7754> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b c3c4c <__cxa_atexit@plt+0xb7774> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b c3c4c <__cxa_atexit@plt+0xb7774> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #184] @ c3d10 <__cxa_atexit@plt+0xb7838> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #180] @ c3d14 <__cxa_atexit@plt+0xb783c> │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c3cac <__cxa_atexit@plt+0xb77d4> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #44]! @ 0x2c │ │ │ │ - ldr r8, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr sl, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq c3cd4 <__cxa_atexit@plt+0xb77fc> │ │ │ │ + cmp r0, #2 │ │ │ │ + beq c3ce0 <__cxa_atexit@plt+0xb7808> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c3cf4 <__cxa_atexit@plt+0xb781c> │ │ │ │ + str r7, [r5] │ │ │ │ + b c3c60 <__cxa_atexit@plt+0xb7788> │ │ │ │ + ldr r2, [pc, #100] @ c3d18 <__cxa_atexit@plt+0xb7840> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq c3ce0 <__cxa_atexit@plt+0xb7808> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne c3cfc <__cxa_atexit@plt+0xb7824> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ c3d20 <__cxa_atexit@plt+0xb7848> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ c3d1c <__cxa_atexit@plt+0xb7844> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + bicseq r2, pc, r4, ror #29 │ │ │ │ + bicseq r2, pc, r8, asr #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ c6dd0 <__cxa_atexit@plt+0xba8f8> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c3d4c <__cxa_atexit@plt+0xb7874> │ │ │ │ + ldr r7, [pc, #60] @ c3d7c <__cxa_atexit@plt+0xb78a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #36] @ c3d78 <__cxa_atexit@plt+0xb78a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq c6db0 <__cxa_atexit@plt+0xba8d8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c6dbc <__cxa_atexit@plt+0xba8e4> │ │ │ │ - ldr r2, [pc, #64] @ c6dd4 <__cxa_atexit@plt+0xba8fc> │ │ │ │ + beq c3d70 <__cxa_atexit@plt+0xb7898> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b c3c4c <__cxa_atexit@plt+0xb7774> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + bicseq r2, pc, r0, ror pc @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b c3c4c <__cxa_atexit@plt+0xb7774> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ c3dc8 <__cxa_atexit@plt+0xb78f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ + ldr r3, [pc, #32] @ c3dcc <__cxa_atexit@plt+0xb78f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r2, pc, ip, lsl #30 │ │ │ │ + bicseq r2, pc, ip, lsr lr @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c3e00 <__cxa_atexit@plt+0xb7928> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ c3e08 <__cxa_atexit@plt+0xb7930> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b be7b0 <__cxa_atexit@plt+0xb22d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrheq r2, [pc, #212] @ c3ee4 <__cxa_atexit@plt+0xb7a0c> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c3e70 <__cxa_atexit@plt+0xb7998> │ │ │ │ + ldr lr, [pc, #80] @ c3e7c <__cxa_atexit@plt+0xb79a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r9, [pc, #60] @ c3e80 <__cxa_atexit@plt+0xb79a8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r3, #20 │ │ │ │ + stm lr, {r0, r1, r8, r9} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq c3e64 <__cxa_atexit@plt+0xb798c> │ │ │ │ + mov r7, r2 │ │ │ │ + b c3e8c <__cxa_atexit@plt+0xb79b4> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r2, pc, r0, ror #26 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c3ebc <__cxa_atexit@plt+0xb79e4> │ │ │ │ + ldr r3, [pc, #168] @ c3f48 <__cxa_atexit@plt+0xb7a70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + str r3, [r2] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq c3ec8 <__cxa_atexit@plt+0xb79f0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c3ed4 <__cxa_atexit@plt+0xb79fc> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b be7b0 <__cxa_atexit@plt+0xb22d8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c3f34 <__cxa_atexit@plt+0xb7a5c> │ │ │ │ + ldr r7, [pc, #96] @ c3f4c <__cxa_atexit@plt+0xb7a74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr lr, [pc, #84] @ c3f50 <__cxa_atexit@plt+0xb7a78> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r7, r3, #13 │ │ │ │ + ldr r8, [pc, #68] @ c3f54 <__cxa_atexit@plt+0xb7a7c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq pc, lr, ip, ror #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c6e14 <__cxa_atexit@plt+0xba93c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ c6e20 <__cxa_atexit@plt+0xba948> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrsheq pc, [lr, #236] @ 0xec @ │ │ │ │ - andeq sp, r0, ip, asr #27 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + ldrsbeq r3, [pc, #24] @ c3f70 <__cxa_atexit@plt+0xb7a98> │ │ │ │ + bicseq r2, pc, r4, lsl sp @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c6e58 <__cxa_atexit@plt+0xba980> │ │ │ │ + bne c3f78 <__cxa_atexit@plt+0xb7aa0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b be7b0 <__cxa_atexit@plt+0xb22d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc c6ed4 <__cxa_atexit@plt+0xba9fc> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge c6e64 <__cxa_atexit@plt+0xba98c> │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - bx r0 │ │ │ │ - bne c6ec8 <__cxa_atexit@plt+0xba9f0> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - cmp r2, r1 │ │ │ │ - blt c6e58 <__cxa_atexit@plt+0xba980> │ │ │ │ - bne c6ec8 <__cxa_atexit@plt+0xba9f0> │ │ │ │ - ldr r2, [pc, #96] @ c6ee4 <__cxa_atexit@plt+0xbaa0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr lr, [pc, #68] @ c6ee8 <__cxa_atexit@plt+0xbaa10> │ │ │ │ + bcc c3fd8 <__cxa_atexit@plt+0xb7b00> │ │ │ │ + ldr r7, [pc, #88] @ c3fe8 <__cxa_atexit@plt+0xb7b10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr lr, [pc, #76] @ c3fec <__cxa_atexit@plt+0xb7b14> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r7, r3, #13 │ │ │ │ + ldr r8, [pc, #60] @ c3ff0 <__cxa_atexit@plt+0xb7b18> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff978 │ │ │ │ - bicseq pc, lr, ip, asr lr @ │ │ │ │ - andeq sp, r0, ip, asr #27 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c6f20 <__cxa_atexit@plt+0xbaa48> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c6f9c <__cxa_atexit@plt+0xbaac4> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge c6f2c <__cxa_atexit@plt+0xbaa54> │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + bicseq r3, pc, r4, lsr r1 @ │ │ │ │ + bicseq r2, pc, r0, ror ip @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c4028 <__cxa_atexit@plt+0xb7b50> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c4030 <__cxa_atexit@plt+0xb7b58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b c4040 <__cxa_atexit@plt+0xb7b68> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bne c6f90 <__cxa_atexit@plt+0xbaab8> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - cmp r2, r1 │ │ │ │ - blt c6f20 <__cxa_atexit@plt+0xbaa48> │ │ │ │ - bne c6f90 <__cxa_atexit@plt+0xbaab8> │ │ │ │ - ldr r2, [pc, #96] @ c6fac <__cxa_atexit@plt+0xbaad4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #52]! @ 0x34 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr lr, [pc, #68] @ c6fb0 <__cxa_atexit@plt+0xbaad8> │ │ │ │ + bicseq r2, pc, ip, lsl #23 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c40f0 <__cxa_atexit@plt+0xb7c18> │ │ │ │ + ldr r3, [pc, #188] @ c4110 <__cxa_atexit@plt+0xb7c38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq c40d0 <__cxa_atexit@plt+0xb7bf8> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c40e0 <__cxa_atexit@plt+0xb7c08> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc c40f8 <__cxa_atexit@plt+0xb7c20> │ │ │ │ + ldr lr, [pc, #140] @ c4114 <__cxa_atexit@plt+0xb7c3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldmda r5, {r7, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r0, r3, #14 │ │ │ │ + ldr lr, [pc, #116] @ c4118 <__cxa_atexit@plt+0xb7c40> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr r8, [pc, #112] @ c411c <__cxa_atexit@plt+0xb7c44> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r9, r6, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff874 │ │ │ │ - @ instruction: 0x01defd94 │ │ │ │ - andeq sp, r0, ip, asr #27 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + bicseq r2, pc, r0, lsl #23 │ │ │ │ + bicseq r3, pc, r8, lsr r0 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c6fe8 <__cxa_atexit@plt+0xbab10> │ │ │ │ + bne c419c <__cxa_atexit@plt+0xb7cc4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc c7064 <__cxa_atexit@plt+0xbab8c> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge c6ff4 <__cxa_atexit@plt+0xbab1c> │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - bx r0 │ │ │ │ - bne c7058 <__cxa_atexit@plt+0xbab80> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - cmp r2, r1 │ │ │ │ - blt c6fe8 <__cxa_atexit@plt+0xbab10> │ │ │ │ - bne c7058 <__cxa_atexit@plt+0xbab80> │ │ │ │ - ldr r2, [pc, #96] @ c7074 <__cxa_atexit@plt+0xbab9c> │ │ │ │ + bcc c41b0 <__cxa_atexit@plt+0xb7cd8> │ │ │ │ + ldr r2, [pc, #116] @ c41c0 <__cxa_atexit@plt+0xb7ce8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #52]! @ 0x34 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr lr, [pc, #68] @ c7078 <__cxa_atexit@plt+0xbaba0> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + sub r0, r3, #14 │ │ │ │ + ldr lr, [pc, #88] @ c41c4 <__cxa_atexit@plt+0xb7cec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr r8, [pc, #84] @ c41c8 <__cxa_atexit@plt+0xb7cf0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff770 │ │ │ │ - bicseq pc, lr, ip, asr #25 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r7 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + ldrheq r2, [pc, #168] @ c4274 <__cxa_atexit@plt+0xb7d9c> │ │ │ │ + bicseq r2, pc, r0, ror pc @ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c4240 <__cxa_atexit@plt+0xb7d68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c4248 <__cxa_atexit@plt+0xb7d70> │ │ │ │ + ldr lr, [pc, #92] @ c425c <__cxa_atexit@plt+0xb7d84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #88] @ c4260 <__cxa_atexit@plt+0xb7d88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + add r7, r7, #16 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r9, [pc, #64] @ c4264 <__cxa_atexit@plt+0xb7d8c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r7, r9} │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b c4040 <__cxa_atexit@plt+0xb7b68> │ │ │ │ + mov r6, r3 │ │ │ │ + b c4250 <__cxa_atexit@plt+0xb7d78> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + @ instruction: 0x01df299c │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi c42f4 <__cxa_atexit@plt+0xb7e1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c7108 <__cxa_atexit@plt+0xbac30> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add lr, r7, #5 │ │ │ │ - ldm lr, {r0, r2, ip, lr} │ │ │ │ - str r9, [sp, #16] │ │ │ │ - str r5, [sp] │ │ │ │ - ldr r5, [r7, #21] │ │ │ │ - ldr r9, [r7, #25] │ │ │ │ - str r9, [sp, #4] │ │ │ │ - str r8, [sp, #8] │ │ │ │ - ldr r8, [r7, #29] │ │ │ │ - ldr r7, [r7, #33] @ 0x21 │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr fp, [pc, #68] @ c7118 <__cxa_atexit@plt+0xbac40> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ + bcc c4300 <__cxa_atexit@plt+0xb7e28> │ │ │ │ + ldr r2, [pc, #120] @ c4310 <__cxa_atexit@plt+0xb7e38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + ldr r2, [pc, #88] @ c4314 <__cxa_atexit@plt+0xb7e3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ + ldr r2, [pc, #72] @ c4318 <__cxa_atexit@plt+0xb7e40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip, lr} │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r5, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - ldm sp, {r5, r7, r8} │ │ │ │ - ldr r9, [sp, #16] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r0, r8, r9, lr} │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + mov r7, fp │ │ │ │ + b c431c <__cxa_atexit@plt+0xb7e44> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff7dc │ │ │ │ - biceq pc, r7, ip, asr #10 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c71e0 <__cxa_atexit@plt+0xbad08> │ │ │ │ - ldr lr, [pc, #168] @ c71e8 <__cxa_atexit@plt+0xbad10> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr ip, [r7, #9] │ │ │ │ - ldr r2, [r7, #13] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-40]! @ 0xffffffd8 │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - ldr lr, [r7, #17] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - ldr r8, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq c71c8 <__cxa_atexit@plt+0xbacf0> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ c71ec <__cxa_atexit@plt+0xbad14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-56]! @ 0xffffffc8 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + bicseq r2, pc, ip, lsl #18 │ │ │ │ + @ instruction: 0xfffff878 │ │ │ │ + @ instruction: 0xfffff8c4 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c435c <__cxa_atexit@plt+0xb7e84> │ │ │ │ + ldr r1, [pc, #264] @ c4444 <__cxa_atexit@plt+0xb7f6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r3, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq c71d8 <__cxa_atexit@plt+0xbad00> │ │ │ │ - b c7248 <__cxa_atexit@plt+0xbad70> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + beq c43f0 <__cxa_atexit@plt+0xb7f18> │ │ │ │ + mov r5, r2 │ │ │ │ + b c4450 <__cxa_atexit@plt+0xb7f78> │ │ │ │ + ldr r3, [pc, #204] @ c4430 <__cxa_atexit@plt+0xb7f58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ands r8, r7, #3 │ │ │ │ + beq c43f0 <__cxa_atexit@plt+0xb7f18> │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #40 @ 0x28 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc c4410 <__cxa_atexit@plt+0xb7f38> │ │ │ │ + ldm r5, {r7, r9} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr sl, [pc, #148] @ c4434 <__cxa_atexit@plt+0xb7f5c> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #28]! │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r3, r9} │ │ │ │ + mov r7, r2 │ │ │ │ + str sl, [r7, #-24]! @ 0xffffffe8 │ │ │ │ + cmp r8, #2 │ │ │ │ + bne c43fc <__cxa_atexit@plt+0xb7f24> │ │ │ │ + ldr r0, [pc, #112] @ c4438 <__cxa_atexit@plt+0xb7f60> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #104] @ c443c <__cxa_atexit@plt+0xb7f64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + sub r7, lr, #6 │ │ │ │ + mov r6, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #28 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq pc, r7, ip, ror r4 @ │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [pc, #40] @ c4440 <__cxa_atexit@plt+0xb7f68> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #40 @ 0x28 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + bicseq r2, pc, r0, lsr #26 │ │ │ │ + bicseq r2, pc, r0, asr r8 @ │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ c7238 <__cxa_atexit@plt+0xbad60> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + cmp r2, #15 │ │ │ │ + bne c4494 <__cxa_atexit@plt+0xb7fbc> │ │ │ │ + ldr r2, [pc, #64] @ c44b4 <__cxa_atexit@plt+0xb7fdc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c44a8 <__cxa_atexit@plt+0xb7fd0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b c431c <__cxa_atexit@plt+0xb7e44> │ │ │ │ + ldr r3, [pc, #20] @ c44b0 <__cxa_atexit@plt+0xb7fd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq c7230 <__cxa_atexit@plt+0xbad58> │ │ │ │ - b c7248 <__cxa_atexit@plt+0xbad70> │ │ │ │ + bne c4488 <__cxa_atexit@plt+0xb7fb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq pc, r7, r0, lsr r4 @ │ │ │ │ - andeq r0, r0, sp, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r8, [r5, #48] @ 0x30 │ │ │ │ - ldr sl, [r5, #52] @ 0x34 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne c73bc <__cxa_atexit@plt+0xbaee4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, lr, #80 @ 0x50 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c7458 <__cxa_atexit@plt+0xbaf80> │ │ │ │ - str r1, [sp] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - str r8, [sp, #12] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - str r9, [lr, #68] @ 0x44 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str sl, [sp, #16] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr r1, [pc, #508] @ c74bc <__cxa_atexit@plt+0xbafe4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib lr, {r1, r7, fp, ip} │ │ │ │ - add r1, lr, #20 │ │ │ │ - stm r1, {r2, r3, r9} │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [lr, #32] │ │ │ │ - str sl, [lr, #36] @ 0x24 │ │ │ │ - str r8, [lr, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #476] @ c74c0 <__cxa_atexit@plt+0xbafe8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, lr, #44 @ 0x2c │ │ │ │ - stm r9, {r1, r7, fp} │ │ │ │ - mov fp, r4 │ │ │ │ - str ip, [lr, #56] @ 0x38 │ │ │ │ - str r2, [lr, #60] @ 0x3c │ │ │ │ - str r3, [lr, #64] @ 0x40 │ │ │ │ - str r8, [lr, #80] @ 0x50 │ │ │ │ - str sl, [lr, #76] @ 0x4c │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - str r0, [r5, #44]! @ 0x2c │ │ │ │ - sub r0, r6, #33 @ 0x21 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - sub r2, r6, #75 @ 0x4b │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - str r1, [lr, #72] @ 0x48 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp r4, r2 │ │ │ │ - bhi c7498 <__cxa_atexit@plt+0xbafc0> │ │ │ │ - add r6, lr, #124 @ 0x7c │ │ │ │ - ldr r0, [sp] │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc c748c <__cxa_atexit@plt+0xbafb4> │ │ │ │ - ldr r0, [pc, #412] @ c74e0 <__cxa_atexit@plt+0xbb008> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #408] @ c74e4 <__cxa_atexit@plt+0xbb00c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #404] @ c74e8 <__cxa_atexit@plt+0xbb010> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #400] @ c74ec <__cxa_atexit@plt+0xbb014> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r1, [r2] │ │ │ │ - str r0, [lr, #84]! @ 0x54 │ │ │ │ - sub r0, r6, #18 │ │ │ │ - str r0, [lr, #32] │ │ │ │ - sub r0, r6, #27 │ │ │ │ - ldr r5, [pc, #372] @ c74f0 <__cxa_atexit@plt+0xbb018> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #368] @ c74f4 <__cxa_atexit@plt+0xbb01c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r4, lr │ │ │ │ - str r3, [r4, #28]! │ │ │ │ - str r4, [lr, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - str r1, [lr, #12] │ │ │ │ - str lr, [lr, #16] │ │ │ │ - str r5, [lr, #20] │ │ │ │ - str r0, [lr, #24] │ │ │ │ - str r9, [lr, #36]! @ 0x24 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, lr │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r6, [r5, #44]! @ 0x2c │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r2, #-4]! │ │ │ │ - stm r5, {r0, r1, r6} │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c7464 <__cxa_atexit@plt+0xbaf8c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, lr, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c746c <__cxa_atexit@plt+0xbaf94> │ │ │ │ - ldr r5, [pc, #220] @ c74c8 <__cxa_atexit@plt+0xbaff0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #216] @ c74cc <__cxa_atexit@plt+0xbaff4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #212] @ c74d0 <__cxa_atexit@plt+0xbaff8> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r2] │ │ │ │ - str r5, [lr, #4]! │ │ │ │ - sub r3, r6, #18 │ │ │ │ - str r3, [lr, #32] │ │ │ │ - sub r3, r6, #27 │ │ │ │ - ldr r5, [pc, #188] @ c74d4 <__cxa_atexit@plt+0xbaffc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #184] @ c74d8 <__cxa_atexit@plt+0xbb000> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r9, lr │ │ │ │ - str r0, [r9, #28]! │ │ │ │ - str r9, [lr, #40] @ 0x28 │ │ │ │ - str r8, [lr, #8] │ │ │ │ - str r1, [lr, #12] │ │ │ │ - str lr, [lr, #16] │ │ │ │ - str r5, [lr, #20] │ │ │ │ - str r3, [lr, #24] │ │ │ │ - str ip, [lr, #36]! @ 0x24 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r8, [pc, #140] @ c74dc <__cxa_atexit@plt+0xbb004> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, lr │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r3, #80 @ 0x50 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, lr │ │ │ │ - b c7474 <__cxa_atexit@plt+0xbaf9c> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #60] @ c74b8 <__cxa_atexit@plt+0xbafe0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r7, lsl #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b c431c <__cxa_atexit@plt+0xb7e44> │ │ │ │ + andeq r0, r0, r7, lsl #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b c431c <__cxa_atexit@plt+0xb7e44> │ │ │ │ + andeq r0, r0, r7, lsl #24 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c4584 <__cxa_atexit@plt+0xb80ac> │ │ │ │ + ldmib r5, {r9, lr} │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr sl, [pc, #124] @ c459c <__cxa_atexit@plt+0xb80c4> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r3, r2 │ │ │ │ + str r0, [r3, #28]! │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + stmdb r3, {r1, r8, lr} │ │ │ │ + mov r1, r3 │ │ │ │ + str sl, [r1, #-24]! @ 0xffffffe8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c4570 <__cxa_atexit@plt+0xb8098> │ │ │ │ + ldr r7, [pc, #84] @ c45a0 <__cxa_atexit@plt+0xb80c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #76] @ c45a4 <__cxa_atexit@plt+0xb80cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + str r7, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #36] @ c74c4 <__cxa_atexit@plt+0xbafec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - mov r9, sl │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ + add r5, r5, #32 │ │ │ │ + bic r7, r1, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r7, #24] │ │ │ │ - @ instruction: 0xfffff43c │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - ldrdeq pc, [r7, #20] │ │ │ │ - @ instruction: 0xffffdc2c │ │ │ │ - @ instruction: 0xffffddac │ │ │ │ - @ instruction: 0xffffde08 │ │ │ │ - bicseq pc, lr, r0, asr #16 │ │ │ │ - bicseq pc, lr, r8, lsr #25 │ │ │ │ - biceq lr, r7, ip, lsl #28 │ │ │ │ - @ instruction: 0xffffdcd4 │ │ │ │ - @ instruction: 0xffffde54 │ │ │ │ - @ instruction: 0xffffdeb0 │ │ │ │ - biceq lr, r7, r0, lsl #30 │ │ │ │ - ldrsbeq pc, [lr, #140] @ 0x8c @ │ │ │ │ - bicseq pc, lr, r4, asr #26 │ │ │ │ - biceq pc, r7, r4, lsl #3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + ldr r3, [pc, #28] @ c45a8 <__cxa_atexit@plt+0xb80d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + @ instruction: 0x01df2b9c │ │ │ │ + bicseq r2, pc, ip, asr #13 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r7, lsl #24 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c4648 <__cxa_atexit@plt+0xb8170> │ │ │ │ + ldmib r5, {r9, lr} │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr sl, [pc, #124] @ c4660 <__cxa_atexit@plt+0xb8188> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r3, r2 │ │ │ │ + str r0, [r3, #28]! │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + stmdb r3, {r1, r8, lr} │ │ │ │ + mov r1, r3 │ │ │ │ + str sl, [r1, #-24]! @ 0xffffffe8 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c4634 <__cxa_atexit@plt+0xb815c> │ │ │ │ + ldr r7, [pc, #84] @ c4664 <__cxa_atexit@plt+0xb818c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #76] @ c4668 <__cxa_atexit@plt+0xb8190> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + str r7, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #32 │ │ │ │ + bic r7, r1, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ c466c <__cxa_atexit@plt+0xb8194> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffbec │ │ │ │ + ldrsbeq r2, [pc, #168] @ c4714 <__cxa_atexit@plt+0xb823c> │ │ │ │ + bicseq r2, pc, r8, lsl #12 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + biceq r2, r8, r0, lsl fp │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 2e04dc <__cxa_atexit@plt+0x2d4004> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c75d4 <__cxa_atexit@plt+0xbb0fc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #56 @ 0x38 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c75e0 <__cxa_atexit@plt+0xbb108> │ │ │ │ - add ip, r7, #3 │ │ │ │ - ldm ip, {r0, r9, sl, ip} │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - str r1, [sp] │ │ │ │ - sub r1, r6, #39 @ 0x27 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, r3 │ │ │ │ - sub lr, r6, #49 @ 0x31 │ │ │ │ - sub r3, r6, #25 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str r9, [r2, #40] @ 0x28 │ │ │ │ - str sl, [r2, #44] @ 0x2c │ │ │ │ - str ip, [r2, #48] @ 0x30 │ │ │ │ - str lr, [r2, #52] @ 0x34 │ │ │ │ - str r1, [r2, #56] @ 0x38 │ │ │ │ - ldr lr, [pc, #124] @ c75f0 <__cxa_atexit@plt+0xbb118> │ │ │ │ + bhi c471c <__cxa_atexit@plt+0xb8244> │ │ │ │ + ldr lr, [pc, #124] @ c4724 <__cxa_atexit@plt+0xb824c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ c75f4 <__cxa_atexit@plt+0xbb11c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - ldr r0, [pc, #104] @ c75f8 <__cxa_atexit@plt+0xbb120> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r1, r2, #16 │ │ │ │ - stm r1, {r0, r8, ip} │ │ │ │ - ldr r1, [pc, #92] @ c75fc <__cxa_atexit@plt+0xbb124> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #28] │ │ │ │ - str r8, [r2, #32] │ │ │ │ - ldr r9, [pc, #80] @ c7600 <__cxa_atexit@plt+0xbb128> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, fp │ │ │ │ - mov r8, lr │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 24d350 <__cxa_atexit@plt+0x240e78> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq c46f8 <__cxa_atexit@plt+0xb8220> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c4708 <__cxa_atexit@plt+0xb8230> │ │ │ │ + ldr r3, [pc, #80] @ c4728 <__cxa_atexit@plt+0xb8250> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #-12]! │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1bb3a5c <__cxa_atexit@plt+0x1ba7584> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ c472c <__cxa_atexit@plt+0xb8254> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq lr, r7, r4, lsl sp │ │ │ │ - @ instruction: 0xffffe794 │ │ │ │ - @ instruction: 0xffffe818 │ │ │ │ - @ instruction: 0xfffffb88 │ │ │ │ - biceq lr, r7, r0, ror sp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c7634 <__cxa_atexit@plt+0xbb15c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c763c <__cxa_atexit@plt+0xbb164> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + bicseq r2, pc, r0, ror #9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c476c <__cxa_atexit@plt+0xb8294> │ │ │ │ + ldr r2, [pc, #56] @ c4784 <__cxa_atexit@plt+0xb82ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + mov r7, r3 │ │ │ │ + b 1bb3a5c <__cxa_atexit@plt+0x1ba7584> │ │ │ │ + ldr r7, [pc, #12] @ c4780 <__cxa_atexit@plt+0xb82a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r2, pc, ip, ror r4 @ │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c47b0 <__cxa_atexit@plt+0xb82d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b c4694 <__cxa_atexit@plt+0xb81bc> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c47f4 <__cxa_atexit@plt+0xb831c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ c4800 <__cxa_atexit@plt+0xb8328> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r2, pc, r8, asr #8 │ │ │ │ + biceq r2, r8, r8, asr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c4838 <__cxa_atexit@plt+0xb8360> │ │ │ │ + ldr r3, [pc, #28] @ c4844 <__cxa_atexit@plt+0xb836c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, #0 │ │ │ │ + b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq pc, lr, r4, ror r5 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c76f4 <__cxa_atexit@plt+0xbb21c> │ │ │ │ - ldr lr, [pc, #160] @ c7700 <__cxa_atexit@plt+0xbb228> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ c7704 <__cxa_atexit@plt+0xbb22c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq c76dc <__cxa_atexit@plt+0xbb204> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ c7708 <__cxa_atexit@plt+0xbb230> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq c76e8 <__cxa_atexit@plt+0xbb210> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r2, r8, r4, lsl #17 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ c487c <__cxa_atexit@plt+0xb83a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #28] @ c4880 <__cxa_atexit@plt+0xb83a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + cmp r7, #1 │ │ │ │ + moveq r3, r2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - b c7758 <__cxa_atexit@plt+0xbb280> │ │ │ │ + bx r0 │ │ │ │ + strheq r2, [r8, #100] @ 0x64 │ │ │ │ + @ instruction: 0x01c82698 │ │ │ │ + biceq r2, r8, r8, asr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c48c4 <__cxa_atexit@plt+0xb83ec> │ │ │ │ + ldr r3, [pc, #40] @ c48d4 <__cxa_atexit@plt+0xb83fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ c48d8 <__cxa_atexit@plt+0xb8400> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + asrseq sl, sp, r6 │ │ │ │ + biceq r0, r8, ip, lsr #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ c48f8 <__cxa_atexit@plt+0xb8420> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1626748 <__cxa_atexit@plt+0x161a270> │ │ │ │ + @ instruction: 0x01c8069c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c4928 <__cxa_atexit@plt+0xb8450> │ │ │ │ + ldr r3, [pc, #24] @ c4934 <__cxa_atexit@plt+0xb845c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b bd360 <__cxa_atexit@plt+0xb0e88> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c4954 <__cxa_atexit@plt+0xb847c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 16356e8 <__cxa_atexit@plt+0x1629210> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c4980 <__cxa_atexit@plt+0xb84a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ c4984 <__cxa_atexit@plt+0xb84ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19065a8 <__cxa_atexit@plt+0x18fa0d0> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + bicseq r2, pc, r8, ror r7 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1633ec8 <__cxa_atexit@plt+0x16279f0> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c49d8 <__cxa_atexit@plt+0xb8500> │ │ │ │ + ldr r3, [pc, #40] @ c49e8 <__cxa_atexit@plt+0xb8510> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ c49ec <__cxa_atexit@plt+0xb8514> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + lsrseq r9, r1, #25 │ │ │ │ + @ instruction: 0x01c80598 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ c4a0c <__cxa_atexit@plt+0xb8534> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1626748 <__cxa_atexit@plt+0x161a270> │ │ │ │ + biceq r0, r8, r8, lsl #11 │ │ │ │ + biceq r2, r8, ip, lsl #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c4a90 <__cxa_atexit@plt+0xb85b8> │ │ │ │ + ldr r2, [pc, #104] @ c4a98 <__cxa_atexit@plt+0xb85c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ c4a9c <__cxa_atexit@plt+0xb85c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq c4a68 <__cxa_atexit@plt+0xb8590> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne c4a7c <__cxa_atexit@plt+0xb85a4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #52] @ c4aa4 <__cxa_atexit@plt+0xb85cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ c4aa0 <__cxa_atexit@plt+0xb85c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + bicseq r2, pc, r8, ror #2 │ │ │ │ + bicseq r2, pc, ip, ror #2 │ │ │ │ + strheq r2, [r8, #68] @ 0x44 │ │ │ │ + biceq r2, r8, r4, ror r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ c4ae0 <__cxa_atexit@plt+0xb8608> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ c4ae4 <__cxa_atexit@plt+0xb860c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq pc, lr, ip, lsl r5 @ │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ c774c <__cxa_atexit@plt+0xbb274> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + biceq r2, r8, r8, ror #8 │ │ │ │ + bicseq r2, pc, ip, lsr #2 │ │ │ │ + biceq r2, r8, r8, lsr #12 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c4b30 <__cxa_atexit@plt+0xb8658> │ │ │ │ + ldr r3, [pc, #48] @ c4b38 <__cxa_atexit@plt+0xb8660> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - beq c7744 <__cxa_atexit@plt+0xbb26c> │ │ │ │ - b c7758 <__cxa_atexit@plt+0xbb280> │ │ │ │ + beq c4b28 <__cxa_atexit@plt+0xb8650> │ │ │ │ + b c4b48 <__cxa_atexit@plt+0xb8670> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c77f4 <__cxa_atexit@plt+0xbb31c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc c7800 <__cxa_atexit@plt+0xbb328> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge c7798 <__cxa_atexit@plt+0xbb2c0> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bne c77f4 <__cxa_atexit@plt+0xbb31c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt c778c <__cxa_atexit@plt+0xbb2b4> │ │ │ │ - bne c77f4 <__cxa_atexit@plt+0xbb31c> │ │ │ │ - ldr r1, [pc, #88] @ c7810 <__cxa_atexit@plt+0xbb338> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrdeq r2, [r8, #84] @ 0x54 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne c4bc0 <__cxa_atexit@plt+0xb86e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c4c24 <__cxa_atexit@plt+0xb874c> │ │ │ │ + ldr r1, [pc, #216] @ c4c50 <__cxa_atexit@plt+0xb8778> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + ldr r2, [pc, #212] @ c4c54 <__cxa_atexit@plt+0xb877c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #208] @ c4c58 <__cxa_atexit@plt+0xb8780> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r3, #6 │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ c7814 <__cxa_atexit@plt+0xbb33c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + stm r5, {r0, r6} │ │ │ │ + ldr r0, [pc, #192] @ c4c5c <__cxa_atexit@plt+0xb8784> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r1, r6, #12 │ │ │ │ + stm r1, {r0, r2, r6} │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #172] @ c4c60 <__cxa_atexit@plt+0xb8788> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq pc, lr, r8, lsr r5 @ │ │ │ │ - biceq lr, r7, r4, ror #28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r9, fp │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c795c <__cxa_atexit@plt+0xbb484> │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r2, [r1, #3] │ │ │ │ - add ip, r1, #7 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - ldr r7, [r1, #19] │ │ │ │ - ldr lr, [r1, #23] │ │ │ │ - ldr r1, [r1, #27] │ │ │ │ - mov r4, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - ldr fp, [pc, #288] @ c7998 <__cxa_atexit@plt+0xbb4c0> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r2, r8, #12 │ │ │ │ - stm r2, {r0, sl, ip} │ │ │ │ - str r9, [r8, #24] │ │ │ │ - str lr, [r8, #28] │ │ │ │ - str r1, [r8, #32] │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp r4, ip │ │ │ │ - bhi c7988 <__cxa_atexit@plt+0xbb4b0> │ │ │ │ - add r6, r3, #92 @ 0x5c │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c7974 <__cxa_atexit@plt+0xbb49c> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r0, r9, sl} │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - stm sp, {r2, r4} │ │ │ │ - sub fp, r6, #39 @ 0x27 │ │ │ │ - sub lr, r6, #49 @ 0x31 │ │ │ │ - sub r4, r6, #25 │ │ │ │ - add r2, r3, #72 @ 0x48 │ │ │ │ - stm r2, {r0, r9, sl} │ │ │ │ - str r1, [r3, #84] @ 0x54 │ │ │ │ - str lr, [r3, #88] @ 0x58 │ │ │ │ - str fp, [r3, #92] @ 0x5c │ │ │ │ - ldr fp, [pc, #168] @ c799c <__cxa_atexit@plt+0xbb4c4> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r2, [pc, #164] @ c79a0 <__cxa_atexit@plt+0xbb4c8> │ │ │ │ + ldr r2, [pc, #112] @ c4c38 <__cxa_atexit@plt+0xb8760> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - str r8, [r3, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #148] @ c79a4 <__cxa_atexit@plt+0xbb4cc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str r8, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - ldr r1, [pc, #132] @ c79a8 <__cxa_atexit@plt+0xbb4d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - str r8, [r3, #68] @ 0x44 │ │ │ │ - ldr r9, [pc, #120] @ c79ac <__cxa_atexit@plt+0xbb4d4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, fp │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 24d350 <__cxa_atexit@plt+0x240e78> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c4c00 <__cxa_atexit@plt+0xb8728> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c4c0c <__cxa_atexit@plt+0xb8734> │ │ │ │ + ldr r5, [pc, #88] @ c4c3c <__cxa_atexit@plt+0xb8764> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #84] @ c4c40 <__cxa_atexit@plt+0xb8768> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r0, [pc, #76] @ c4c44 <__cxa_atexit@plt+0xb876c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ c4c48 <__cxa_atexit@plt+0xb8770> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #44] @ c4c4c <__cxa_atexit@plt+0xb8774> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - mov fp, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + biceq r0, r8, ip, asr #7 │ │ │ │ + biceq r0, r8, r0, asr #7 │ │ │ │ + biceq r0, r8, r8, ror #6 │ │ │ │ + biceq r0, r8, ip, asr r3 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + biceq r0, r8, r4, lsr #8 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + bicseq r2, pc, r8, lsl #1 │ │ │ │ + strdeq r0, [r8, #48] @ 0x30 │ │ │ │ + biceq r2, r8, r8, ror r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ c4ca0 <__cxa_atexit@plt+0xb87c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r3, [pc, #12] @ c4ca4 <__cxa_atexit@plt+0xb87cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + bicseq r1, pc, r8, asr pc @ │ │ │ │ + biceq r2, r8, r4, asr r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c4ce0 <__cxa_atexit@plt+0xb8808> │ │ │ │ + ldr r3, [pc, #56] @ c4d00 <__cxa_atexit@plt+0xb8828> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #52] @ c4d04 <__cxa_atexit@plt+0xb882c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #44] @ c4d08 <__cxa_atexit@plt+0xb8830> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r2, r4 │ │ │ │ - mov r4, #56 @ 0x38 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r4, [r3, #828] @ 0x33c │ │ │ │ - mov r4, r2 │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ c4cf8 <__cxa_atexit@plt+0xb8820> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ c4cfc <__cxa_atexit@plt+0xb8824> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - @ instruction: 0x01c7e994 │ │ │ │ - @ instruction: 0xffffe414 │ │ │ │ - @ instruction: 0xffffe498 │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - biceq lr, r7, ip, ror #19 │ │ │ │ + @ instruction: 0x01c80294 │ │ │ │ + biceq r0, r8, r8, lsl #5 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + biceq r0, r8, r8, ror #5 │ │ │ │ + ldrdeq r0, [r8, #44] @ 0x2c │ │ │ │ + biceq r2, r8, r0, ror #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ c4d50 <__cxa_atexit@plt+0xb8878> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ c4d54 <__cxa_atexit@plt+0xb887c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ c4d58 <__cxa_atexit@plt+0xb8880> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r9, r1, #1 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strdeq r2, [r8, #28] │ │ │ │ + bicseq r1, pc, r0, asr #29 │ │ │ │ + biceq r2, r8, r0, lsl #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c79e0 <__cxa_atexit@plt+0xbb508> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c79e8 <__cxa_atexit@plt+0xbb510> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + add r6, r6, #24 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne c4dc8 <__cxa_atexit@plt+0xb88f0> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c4e08 <__cxa_atexit@plt+0xb8930> │ │ │ │ + ldr r1, [pc, #124] @ c4e18 <__cxa_atexit@plt+0xb8940> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #120] @ c4e1c <__cxa_atexit@plt+0xb8944> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #116] @ c4e20 <__cxa_atexit@plt+0xb8948> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c4e08 <__cxa_atexit@plt+0xb8930> │ │ │ │ + ldr sl, [pc, #76] @ c4e24 <__cxa_atexit@plt+0xb894c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [pc, #72] @ c4e28 <__cxa_atexit@plt+0xb8950> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #68] @ c4e2c <__cxa_atexit@plt+0xb8954> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffbfc │ │ │ │ + @ instruction: 0xfffffc4c │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffaac │ │ │ │ + @ instruction: 0xfffffafc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + strheq r2, [r8, #32] │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c4eb0 <__cxa_atexit@plt+0xb89d8> │ │ │ │ + ldr r3, [pc, #56] @ c4ec0 <__cxa_atexit@plt+0xb89e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #40] @ c4ec4 <__cxa_atexit@plt+0xb89ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq pc, lr, r8, asr #3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c7aa0 <__cxa_atexit@plt+0xbb5c8> │ │ │ │ - ldr lr, [pc, #160] @ c7aac <__cxa_atexit@plt+0xbb5d4> │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + asrseq sl, r8, #1 │ │ │ │ + biceq r2, r8, r8, asr r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c4f94 <__cxa_atexit@plt+0xb8abc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c4f9c <__cxa_atexit@plt+0xb8ac4> │ │ │ │ + ldr lr, [pc, #176] @ c4fb0 <__cxa_atexit@plt+0xb8ad8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ c7ab0 <__cxa_atexit@plt+0xbb5d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r0, [pc, #156] @ c4fb4 <__cxa_atexit@plt+0xb8adc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c4f78 <__cxa_atexit@plt+0xb8aa0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c4f80 <__cxa_atexit@plt+0xb8aa8> │ │ │ │ + ldr r3, [pc, #112] @ c4fb8 <__cxa_atexit@plt+0xb8ae0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq c7a88 <__cxa_atexit@plt+0xbb5b0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ c7ab4 <__cxa_atexit@plt+0xbb5dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq c7a94 <__cxa_atexit@plt+0xbb5bc> │ │ │ │ - mov r7, r3 │ │ │ │ - b c7b04 <__cxa_atexit@plt+0xbb62c> │ │ │ │ + beq c4f78 <__cxa_atexit@plt+0xb8aa0> │ │ │ │ + ldr r3, [pc, #92] @ c4fbc <__cxa_atexit@plt+0xb8ae4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #80] @ c4fc0 <__cxa_atexit@plt+0xb8ae8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + ldr r8, [pc, #56] @ c4fc4 <__cxa_atexit@plt+0xb8aec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r5, r3 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r6, r2 │ │ │ │ + b c4fa4 <__cxa_atexit@plt+0xb8acc> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq pc, lr, r0, ror r1 @ │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ c7af8 <__cxa_atexit@plt+0xbb620> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + bicseq r1, pc, r0, lsl #25 │ │ │ │ + biceq r1, r8, r8, lsr #31 │ │ │ │ + biceq r1, r8, r4, ror #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c5018 <__cxa_atexit@plt+0xb8b40> │ │ │ │ + ldr r3, [pc, #76] @ c5034 <__cxa_atexit@plt+0xb8b5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq c7af0 <__cxa_atexit@plt+0xbb618> │ │ │ │ - b c7b04 <__cxa_atexit@plt+0xbb62c> │ │ │ │ + beq c502c <__cxa_atexit@plt+0xb8b54> │ │ │ │ + ldr r3, [pc, #56] @ c5038 <__cxa_atexit@plt+0xb8b60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #44] @ c503c <__cxa_atexit@plt+0xb8b64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ + ldr r8, [pc, #32] @ c5040 <__cxa_atexit@plt+0xb8b68> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + bicseq r1, pc, r0, ror #23 │ │ │ │ + biceq r1, r8, r4, lsl pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c506c <__cxa_atexit@plt+0xb8b94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ c5070 <__cxa_atexit@plt+0xb8b98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ + bicseq r1, pc, ip, lsl #23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c7ba0 <__cxa_atexit@plt+0xbb6c8> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + @ instruction: 0x01c82094 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c50e4 <__cxa_atexit@plt+0xb8c0c> │ │ │ │ + ldr lr, [pc, #64] @ c50f4 <__cxa_atexit@plt+0xb8c1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r3, [r7, #20] │ │ │ │ + ldr r8, [pc, #44] @ c50f8 <__cxa_atexit@plt+0xb8c20> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + lsrseq r9, r5 @ │ │ │ │ + biceq r2, r8, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c514c <__cxa_atexit@plt+0xb8c74> │ │ │ │ + ldr lr, [pc, #56] @ c515c <__cxa_atexit@plt+0xb8c84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r8, r7, #16 │ │ │ │ + ldm r8, {r0, r3, r8} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ c5178 <__cxa_atexit@plt+0xb8ca0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + rorseq r9, r0 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c51b4 <__cxa_atexit@plt+0xb8cdc> │ │ │ │ + ldr r3, [pc, #36] @ c51c4 <__cxa_atexit@plt+0xb8cec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + biceq r1, r8, r8, asr pc │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi c523c <__cxa_atexit@plt+0xb8d64> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc c7bac <__cxa_atexit@plt+0xbb6d4> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge c7b44 <__cxa_atexit@plt+0xbb66c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c5248 <__cxa_atexit@plt+0xb8d70> │ │ │ │ + add ip, r7, #8 │ │ │ │ + ldm ip, {r0, r1, r2, ip} │ │ │ │ + str fp, [sp] │ │ │ │ + ldr lr, [r7, #24] │ │ │ │ + ldr r9, [r7, #28] │ │ │ │ + ldr fp, [r7, #32] │ │ │ │ + ldr sl, [pc, #68] @ c5258 <__cxa_atexit@plt+0xb8d80> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r0, r1, r2, ip, lr} │ │ │ │ + ldr r2, [pc, #52] @ c525c <__cxa_atexit@plt+0xb8d84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r3, r9} │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1b356bc <__cxa_atexit@plt+0x1b291e4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bne c7ba0 <__cxa_atexit@plt+0xbb6c8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt c7b38 <__cxa_atexit@plt+0xbb660> │ │ │ │ - bne c7ba0 <__cxa_atexit@plt+0xbb6c8> │ │ │ │ - ldr r1, [pc, #88] @ c7bbc <__cxa_atexit@plt+0xbb6e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ c7bc0 <__cxa_atexit@plt+0xbb6e8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r1, r8, r0, asr #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne c52c8 <__cxa_atexit@plt+0xb8df0> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c5304 <__cxa_atexit@plt+0xb8e2c> │ │ │ │ + ldr lr, [pc, #140] @ c532c <__cxa_atexit@plt+0xb8e54> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r8, r7, #16 │ │ │ │ + ldm r8, {r0, r3, r8} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c5314 <__cxa_atexit@plt+0xb8e3c> │ │ │ │ + ldr r2, [pc, #68] @ c5324 <__cxa_atexit@plt+0xb8e4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ c5328 <__cxa_atexit@plt+0xb8e50> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq pc, lr, ip, lsl #3 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + lslseq r9, r1, ip │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + strdeq r1, [r8, #208] @ 0xd0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c5388 <__cxa_atexit@plt+0xb8eb0> │ │ │ │ + ldr r8, [pc, #64] @ c5398 <__cxa_atexit@plt+0xb8ec0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add lr, r7, #16 │ │ │ │ + ldm lr, {r0, r3, sl, ip, lr} │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + ldr r8, [pc, #40] @ c539c <__cxa_atexit@plt+0xb8ec4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add r1, r9, #16 │ │ │ │ + stm r1, {r0, r3, sl, ip, lr} │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + rorseq r9, r0 @ │ │ │ │ + biceq r1, r8, r0, lsl #27 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c53f8 <__cxa_atexit@plt+0xb8f20> │ │ │ │ + ldr lr, [pc, #64] @ c5408 <__cxa_atexit@plt+0xb8f30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add ip, r7, #16 │ │ │ │ + ldm ip, {r0, r3, sl, ip} │ │ │ │ + ldr r8, [r7, #32] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r3, sl, ip} │ │ │ │ + str r8, [r9, #32] │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + biceq r1, r8, r4, lsl sp │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c5464 <__cxa_atexit@plt+0xb8f8c> │ │ │ │ + ldr r8, [pc, #64] @ c5474 <__cxa_atexit@plt+0xb8f9c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add lr, r7, #16 │ │ │ │ + ldm lr, {r0, r3, sl, ip, lr} │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + ldr r8, [pc, #40] @ c5478 <__cxa_atexit@plt+0xb8fa0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add r1, r9, #16 │ │ │ │ + stm r1, {r0, r3, sl, ip, lr} │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + lsrseq r9, sp, r2 │ │ │ │ + biceq r1, r8, r4, lsr #25 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c7c3c <__cxa_atexit@plt+0xbb764> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c54e0 <__cxa_atexit@plt+0xb9008> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add ip, r7, #16 │ │ │ │ + ldm ip, {r0, r3, sl, ip} │ │ │ │ str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ c7c4c <__cxa_atexit@plt+0xbb774> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ + ldr fp, [r7, #32] │ │ │ │ + ldr r8, [r7, #36] @ 0x24 │ │ │ │ + ldr lr, [pc, #48] @ c54f0 <__cxa_atexit@plt+0xb9018> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r3, sl, ip} │ │ │ │ + str fp, [r9, #32] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq lr, r7, r4, asr #20 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + biceq r1, r8, ip, lsr #24 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c5578 <__cxa_atexit@plt+0xb90a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c5580 <__cxa_atexit@plt+0xb90a8> │ │ │ │ + ldr r8, [pc, #104] @ c5594 <__cxa_atexit@plt+0xb90bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #100] @ c5598 <__cxa_atexit@plt+0xb90c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add lr, r7, #16 │ │ │ │ + ldm lr, {r0, r2, sl, ip, lr} │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #36] @ 0x24 │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + ldr r8, [pc, #64] @ c559c <__cxa_atexit@plt+0xb90c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add r1, r9, #16 │ │ │ │ + stm r1, {r0, r2, sl, ip, lr} │ │ │ │ + str fp, [r9, #36] @ 0x24 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + b c5588 <__cxa_atexit@plt+0xb90b0> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + bicseq r1, pc, r0, ror r6 @ │ │ │ │ + asrseq r9, r8, r1 │ │ │ │ + biceq r1, r8, r8, lsl fp │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c7cf0 <__cxa_atexit@plt+0xbb818> │ │ │ │ - ldr lr, [pc, #132] @ c7cf8 <__cxa_atexit@plt+0xbb820> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ + bhi c560c <__cxa_atexit@plt+0xb9134> │ │ │ │ + ldr r3, [pc, #80] @ c5614 <__cxa_atexit@plt+0xb913c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r2, r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq c7cd8 <__cxa_atexit@plt+0xbb800> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ c7cfc <__cxa_atexit@plt+0xbb824> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c7ce8 <__cxa_atexit@plt+0xbb810> │ │ │ │ - b c7d58 <__cxa_atexit@plt+0xbb880> │ │ │ │ - ldr r0, [sl] │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r2, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c55fc <__cxa_atexit@plt+0xb9124> │ │ │ │ + ldr r7, [pc, #52] @ c5618 <__cxa_atexit@plt+0xb9140> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1732db0 <__cxa_atexit@plt+0x17268d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x01c7e998 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + biceq r1, r8, r0, lsr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ c7d48 <__cxa_atexit@plt+0xbb870> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c7d40 <__cxa_atexit@plt+0xbb868> │ │ │ │ - b c7d58 <__cxa_atexit@plt+0xbb880> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq lr, r7, ip, asr #18 │ │ │ │ - andeq r0, r0, sl, asr #1 │ │ │ │ + ldr r3, [pc, #16] @ c5640 <__cxa_atexit@plt+0xb9168> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1732db0 <__cxa_atexit@plt+0x17268d8> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + biceq r1, r8, r8, ror sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, ip} │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne c7ed0 <__cxa_atexit@plt+0xbb9f8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, lr, #64 @ 0x40 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c7f70 <__cxa_atexit@plt+0xbba98> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r8, [sp, #12] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r9, [sp, #16] │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r7, [pc, #536] @ c7fcc <__cxa_atexit@plt+0xbbaf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str sl, [sp, #8] │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr fp, [r2, #12] │ │ │ │ - ldr r4, [r2, #16] │ │ │ │ - str r7, [lr, #36] @ 0x24 │ │ │ │ - str r3, [lr, #40] @ 0x28 │ │ │ │ - str r9, [lr, #44] @ 0x2c │ │ │ │ - str r8, [lr, #48] @ 0x30 │ │ │ │ - str r4, [lr, #52] @ 0x34 │ │ │ │ - str ip, [lr, #56] @ 0x38 │ │ │ │ - str fp, [lr, #60] @ 0x3c │ │ │ │ - str sl, [lr, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #476] @ c7fd0 <__cxa_atexit@plt+0xbbaf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [lr, #4] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - str r9, [lr, #12] │ │ │ │ - str r8, [lr, #16] │ │ │ │ - str r4, [lr, #20] │ │ │ │ - str r0, [lr, #24] │ │ │ │ - str fp, [lr, #28] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str sl, [lr, #32] │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - sub r0, r6, #59 @ 0x3b │ │ │ │ - sub r3, r6, #25 │ │ │ │ - str r1, [r2, #32] │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ - add r2, r2, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c7fac <__cxa_atexit@plt+0xbbad4> │ │ │ │ - add r6, lr, #108 @ 0x6c │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc c7fa0 <__cxa_atexit@plt+0xbbac8> │ │ │ │ - ldr r0, [pc, #412] @ c7ff0 <__cxa_atexit@plt+0xbbb18> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #408] @ c7ff4 <__cxa_atexit@plt+0xbbb1c> │ │ │ │ + ldr r3, [pc, #20] @ c566c <__cxa_atexit@plt+0xb9194> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #404] @ c7ff8 <__cxa_atexit@plt+0xbbb20> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r9, [pc, #12] @ c5670 <__cxa_atexit@plt+0xb9198> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + bicseq r1, pc, r8, lsl #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c569c <__cxa_atexit@plt+0xb91c4> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + b 1ba4e4c <__cxa_atexit@plt+0x1b98974> │ │ │ │ + biceq r1, r8, r8, lsl #20 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 8bc2bc <__cxa_atexit@plt+0x8afde4> │ │ │ │ + biceq r1, r8, r0, lsl #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [pc, #4] @ c56d8 <__cxa_atexit@plt+0xb9200> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #400] @ c7ffc <__cxa_atexit@plt+0xbbb24> │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + biceq r1, r8, r0, ror r8 │ │ │ │ + biceq r1, r8, r0, ror #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c571c <__cxa_atexit@plt+0xb9244> │ │ │ │ + ldr r3, [pc, #40] @ c572c <__cxa_atexit@plt+0xb9254> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ c5730 <__cxa_atexit@plt+0xb9258> │ │ │ │ add r8, pc, r8 │ │ │ │ - str sl, [r2] │ │ │ │ - str r0, [lr, #68]! @ 0x44 │ │ │ │ - sub r0, r6, #18 │ │ │ │ - str r0, [lr, #32] │ │ │ │ - sub r0, r6, #26 │ │ │ │ - ldr r5, [pc, #376] @ c8000 <__cxa_atexit@plt+0xbbb28> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #372] @ c8004 <__cxa_atexit@plt+0xbbb2c> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + asrseq r9, r4, #16 │ │ │ │ + biceq r1, r8, r4, lsr r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c578c <__cxa_atexit@plt+0xb92b4> │ │ │ │ + ldr r2, [pc, #64] @ c5794 <__cxa_atexit@plt+0xb92bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #56] @ c5798 <__cxa_atexit@plt+0xb92c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - mov r4, lr │ │ │ │ - str r3, [r4, #28]! │ │ │ │ - str r4, [lr, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [lr, #8] │ │ │ │ - str r1, [lr, #12] │ │ │ │ - str lr, [lr, #16] │ │ │ │ - str r5, [lr, #20] │ │ │ │ - str r0, [lr, #24] │ │ │ │ - str r9, [lr, #36]! @ 0x24 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r9, lr │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r3, [r2, #32] │ │ │ │ - str ip, [r2, #36] @ 0x24 │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ - add r2, r2, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c7f80 <__cxa_atexit@plt+0xbbaa8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, lr, #44 @ 0x2c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc c7f88 <__cxa_atexit@plt+0xbbab0> │ │ │ │ - ldr r0, [pc, #216] @ c7fd8 <__cxa_atexit@plt+0xbbb00> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #212] @ c7fdc <__cxa_atexit@plt+0xbbb04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr ip, [pc, #208] @ c7fe0 <__cxa_atexit@plt+0xbbb08> │ │ │ │ - add ip, pc, ip │ │ │ │ - str sl, [r2] │ │ │ │ - str r0, [lr, #4]! │ │ │ │ - sub r0, r6, #18 │ │ │ │ - str r0, [lr, #32] │ │ │ │ - sub r0, r6, #26 │ │ │ │ - ldr r5, [pc, #184] @ c7fe4 <__cxa_atexit@plt+0xbbb0c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #180] @ c7fe8 <__cxa_atexit@plt+0xbbb10> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #48] @ c579c <__cxa_atexit@plt+0xb92c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, lr │ │ │ │ - str r3, [r9, #28]! │ │ │ │ - str r9, [lr, #40] @ 0x28 │ │ │ │ - str r8, [lr, #8] │ │ │ │ - str r1, [lr, #12] │ │ │ │ - str lr, [lr, #16] │ │ │ │ - str r5, [lr, #20] │ │ │ │ - str r0, [lr, #24] │ │ │ │ - str ip, [lr, #36]! @ 0x24 │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r8, [pc, #132] @ c7fec <__cxa_atexit@plt+0xbbb14> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, lr │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r5, #64 @ 0x40 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, lr │ │ │ │ - b c7f90 <__cxa_atexit@plt+0xbbab8> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #48] @ c7fc8 <__cxa_atexit@plt+0xbbaf0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ c57a0 <__cxa_atexit@plt+0xb92c8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ c7fd4 <__cxa_atexit@plt+0xbbafc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr r9, [sp, #16] │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + bicseq r1, pc, r4, asr #8 │ │ │ │ + bicseq r1, pc, r0, lsr #18 │ │ │ │ + bicseq r1, pc, r0, ror r9 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ c57d8 <__cxa_atexit@plt+0xb9300> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ c57dc <__cxa_atexit@plt+0xb9304> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq lr, [r7, #104] @ 0x68 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xfffffa30 │ │ │ │ - @ instruction: 0x01c7e69c │ │ │ │ - @ instruction: 0xffffcdf4 │ │ │ │ - @ instruction: 0xffffcf74 │ │ │ │ - @ instruction: 0xffffcfd0 │ │ │ │ - bicseq lr, lr, ip, lsr #26 │ │ │ │ - bicseq pc, lr, ip, lsl #3 │ │ │ │ - strdeq lr, [r7, #36] @ 0x24 │ │ │ │ - @ instruction: 0xffffcea0 │ │ │ │ - @ instruction: 0xffffd020 │ │ │ │ - @ instruction: 0xffffd07c │ │ │ │ - strdeq lr, [r7, #48] @ 0x30 │ │ │ │ - ldrsbeq lr, [lr, #208] @ 0xd0 │ │ │ │ - bicseq pc, lr, r0, lsr r2 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c8038 <__cxa_atexit@plt+0xbbb60> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c8040 <__cxa_atexit@plt+0xbbb68> │ │ │ │ + ldrsheq r1, [pc, #76] @ c582c <__cxa_atexit@plt+0xb9354> │ │ │ │ + bicseq r1, pc, ip, lsr #8 │ │ │ │ + biceq r1, r8, r8, lsl #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c5828 <__cxa_atexit@plt+0xb9350> │ │ │ │ + ldr r2, [pc, #48] @ c5834 <__cxa_atexit@plt+0xb935c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #40] @ c5838 <__cxa_atexit@plt+0xb9360> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #32] @ c583c <__cxa_atexit@plt+0xb9364> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, lr, r0, ror fp │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + bicseq r1, pc, r0, lsr #7 │ │ │ │ + bicseq r1, pc, ip, ror r8 @ │ │ │ │ + ldrsbeq r1, [pc, #136] @ c58cc <__cxa_atexit@plt+0xb93f4> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c80f8 <__cxa_atexit@plt+0xbbc20> │ │ │ │ - ldr lr, [pc, #160] @ c8104 <__cxa_atexit@plt+0xbbc2c> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c58d0 <__cxa_atexit@plt+0xb93f8> │ │ │ │ + ldr lr, [pc, #124] @ c58dc <__cxa_atexit@plt+0xb9404> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ c8108 <__cxa_atexit@plt+0xbbc30> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq c80e0 <__cxa_atexit@plt+0xbbc08> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ c810c <__cxa_atexit@plt+0xbbc34> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq c80ec <__cxa_atexit@plt+0xbbc14> │ │ │ │ - mov r7, r3 │ │ │ │ - b c815c <__cxa_atexit@plt+0xbbc84> │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #112] @ c58e0 <__cxa_atexit@plt+0xb9408> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c58b0 <__cxa_atexit@plt+0xb93d8> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #-12]! │ │ │ │ + cmp r1, #2 │ │ │ │ + bne c58bc <__cxa_atexit@plt+0xb93e4> │ │ │ │ + ldr r5, [pc, #76] @ c58e4 <__cxa_atexit@plt+0xb940c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #72] @ c58e8 <__cxa_atexit@plt+0xb9410> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [pc, #40] @ c58ec <__cxa_atexit@plt+0xb9414> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq lr, lr, r8, lsl fp │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + bicseq r1, pc, r4, lsr r3 @ │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + biceq pc, r7, ip, ror #14 │ │ │ │ + biceq pc, r7, r8, asr #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ c8150 <__cxa_atexit@plt+0xbbc78> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c8148 <__cxa_atexit@plt+0xbbc70> │ │ │ │ - b c815c <__cxa_atexit@plt+0xbbc84> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c591c <__cxa_atexit@plt+0xb9444> │ │ │ │ + ldr r3, [pc, #32] @ c5934 <__cxa_atexit@plt+0xb945c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b c5920 <__cxa_atexit@plt+0xb9448> │ │ │ │ + add r5, r3, #8 │ │ │ │ + ldr r3, [pc, #8] @ c5930 <__cxa_atexit@plt+0xb9458> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ + biceq pc, r7, r4, ror #13 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c81f8 <__cxa_atexit@plt+0xbbd20> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc c8204 <__cxa_atexit@plt+0xbbd2c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge c819c <__cxa_atexit@plt+0xbbcc4> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne c81f8 <__cxa_atexit@plt+0xbbd20> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt c8190 <__cxa_atexit@plt+0xbbcb8> │ │ │ │ - bne c81f8 <__cxa_atexit@plt+0xbbd20> │ │ │ │ - ldr r1, [pc, #88] @ c8214 <__cxa_atexit@plt+0xbbd3c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ c8218 <__cxa_atexit@plt+0xbbd40> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ + bne c5984 <__cxa_atexit@plt+0xb94ac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c5998 <__cxa_atexit@plt+0xb94c0> │ │ │ │ + ldr r2, [pc, #72] @ c59ac <__cxa_atexit@plt+0xb94d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ c59b0 <__cxa_atexit@plt+0xb94d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, r2, #3 │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #28] @ c59a8 <__cxa_atexit@plt+0xb94d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq lr, lr, r4, lsr fp │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c8288 <__cxa_atexit@plt+0xbbdb0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ c8298 <__cxa_atexit@plt+0xbbdc0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + bicseq r1, pc, r4, ror #4 │ │ │ │ + biceq pc, r7, r8, ror #12 │ │ │ │ + ldrheq r1, [pc, #40] @ c59e0 <__cxa_atexit@plt+0xb9508> │ │ │ │ + biceq r1, r8, ip, ror #13 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c82cc <__cxa_atexit@plt+0xbbdf4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c82d4 <__cxa_atexit@plt+0xbbdfc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi c59ec <__cxa_atexit@plt+0xb9514> │ │ │ │ + ldr r2, [pc, #28] @ c59f4 <__cxa_atexit@plt+0xb951c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1ba9534 <__cxa_atexit@plt+0x1b9d05c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq lr, [lr, #140] @ 0x8c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c838c <__cxa_atexit@plt+0xbbeb4> │ │ │ │ - ldr lr, [pc, #160] @ c8398 <__cxa_atexit@plt+0xbbec0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ c839c <__cxa_atexit@plt+0xbbec4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r1, r8, ip, lsr #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 8bbc9c <__cxa_atexit@plt+0x8af7c4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c5a70 <__cxa_atexit@plt+0xb9598> │ │ │ │ + ldr r2, [pc, #76] @ c5a7c <__cxa_atexit@plt+0xb95a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #68] @ c5a80 <__cxa_atexit@plt+0xb95a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq c8374 <__cxa_atexit@plt+0xbbe9c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ c83a0 <__cxa_atexit@plt+0xbbec8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq c8380 <__cxa_atexit@plt+0xbbea8> │ │ │ │ - mov r7, r3 │ │ │ │ - b c83f0 <__cxa_atexit@plt+0xbbf18> │ │ │ │ + beq c5a68 <__cxa_atexit@plt+0xb9590> │ │ │ │ + ldr r3, [pc, #40] @ c5a84 <__cxa_atexit@plt+0xb95ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq lr, lr, r4, lsl #17 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r1, pc, r8, ror #2 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ c83e4 <__cxa_atexit@plt+0xbbf0c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c83dc <__cxa_atexit@plt+0xbbf04> │ │ │ │ - b c83f0 <__cxa_atexit@plt+0xbbf18> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [pc, #12] @ c5aa4 <__cxa_atexit@plt+0xb95cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c5ad0 <__cxa_atexit@plt+0xb95f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ c5ad4 <__cxa_atexit@plt+0xb95fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 9afbf4 <__cxa_atexit@plt+0x9a371c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ + bicseq r1, pc, ip, lsr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + ldr r3, [pc, #16] @ c5af8 <__cxa_atexit@plt+0xb9620> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c848c <__cxa_atexit@plt+0xbbfb4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc c8498 <__cxa_atexit@plt+0xbbfc0> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge c8430 <__cxa_atexit@plt+0xbbf58> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne c848c <__cxa_atexit@plt+0xbbfb4> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt c8424 <__cxa_atexit@plt+0xbbf4c> │ │ │ │ - bne c848c <__cxa_atexit@plt+0xbbfb4> │ │ │ │ - ldr r1, [pc, #88] @ c84a8 <__cxa_atexit@plt+0xbbfd0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ c84ac <__cxa_atexit@plt+0xbbfd4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + bne c5b24 <__cxa_atexit@plt+0xb964c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r3, [pc, #12] @ c5b38 <__cxa_atexit@plt+0xb9660> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 9afbf4 <__cxa_atexit@plt+0x9a371c> │ │ │ │ + bicseq r1, pc, r4, asr #1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ + strdeq pc, [r7, #76] @ 0x4c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c5b8c <__cxa_atexit@plt+0xb96b4> │ │ │ │ + ldr r2, [pc, #32] @ c5b94 <__cxa_atexit@plt+0xb96bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ba9534 <__cxa_atexit@plt+0x1b9d05c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq lr, lr, r0, lsr #17 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + strheq pc, [r7, #72] @ 0x48 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c5bb8 <__cxa_atexit@plt+0xb96e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 9a95ac <__cxa_atexit@plt+0x99d0d4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x01c7f494 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c8528 <__cxa_atexit@plt+0xbc050> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ c8538 <__cxa_atexit@plt+0xbc060> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ + bcc c5c08 <__cxa_atexit@plt+0xb9730> │ │ │ │ + ldr r2, [pc, #48] @ c5c14 <__cxa_atexit@plt+0xb973c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ c5c18 <__cxa_atexit@plt+0xb9740> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq pc, r7, r4, lsr r4 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c5cb4 <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r7, [pc, #136] @ c5cd0 <__cxa_atexit@plt+0xb97f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #132] @ c5cd4 <__cxa_atexit@plt+0xb97fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, r7, #2 │ │ │ │ + stmda r3, {r7, r9} │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + ands r1, r9, #3 │ │ │ │ + beq c5c90 <__cxa_atexit@plt+0xb97b8> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne c5ca0 <__cxa_atexit@plt+0xb97c8> │ │ │ │ + ldr r5, [pc, #96] @ c5cd8 <__cxa_atexit@plt+0xb9800> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r8, [r9, #2] │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + str r5, [r3, #-8] │ │ │ │ + str r1, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1bb3548 <__cxa_atexit@plt+0x1ba7070> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ c5ce4 <__cxa_atexit@plt+0xb980c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ c5cdc <__cxa_atexit@plt+0xb9804> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ c5ce0 <__cxa_atexit@plt+0xb9808> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq lr, r7, r8, lsl #2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + biceq pc, r7, r0, lsl r4 @ │ │ │ │ + @ instruction: 0xffff63f0 │ │ │ │ + @ instruction: 0xffff6418 │ │ │ │ + @ instruction: 0x01c7f39c │ │ │ │ + biceq r1, r8, ip, ror #3 │ │ │ │ + ldrheq r0, [pc, #244] @ c5de0 <__cxa_atexit@plt+0xb9908> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ + biceq pc, r7, r0, asr r3 @ │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c85d4 <__cxa_atexit@plt+0xbc0fc> │ │ │ │ - ldr r3, [pc, #124] @ c85dc <__cxa_atexit@plt+0xbc104> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq c85bc <__cxa_atexit@plt+0xbc0e4> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ c85e0 <__cxa_atexit@plt+0xbc108> │ │ │ │ + bhi c5d38 <__cxa_atexit@plt+0xb9860> │ │ │ │ + ldr r2, [pc, #32] @ c5d40 <__cxa_atexit@plt+0xb9868> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c85cc <__cxa_atexit@plt+0xbc0f4> │ │ │ │ - b c863c <__cxa_atexit@plt+0xbc164> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq lr, r7, r4, rrx │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ c862c <__cxa_atexit@plt+0xbc154> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c8624 <__cxa_atexit@plt+0xbc14c> │ │ │ │ - b c863c <__cxa_atexit@plt+0xbc164> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ba9534 <__cxa_atexit@plt+0x1b9d05c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq lr, r7, r8, lsl r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq pc, r7, ip, lsl #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne c8798 <__cxa_atexit@plt+0xbc2c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, lr, #64 @ 0x40 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c8830 <__cxa_atexit@plt+0xbc358> │ │ │ │ - str r1, [sp] │ │ │ │ - str r8, [sp, #16] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - str sl, [sp, #8] │ │ │ │ - ldr sl, [r2, #4] │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - ldr r8, [r2, #12] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r2, #16] │ │ │ │ - ldr r4, [pc, #504] @ c8898 <__cxa_atexit@plt+0xbc3c0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [lr, #36] @ 0x24 │ │ │ │ - str r1, [lr, #40] @ 0x28 │ │ │ │ - str ip, [lr, #44] @ 0x2c │ │ │ │ - str sl, [lr, #48] @ 0x30 │ │ │ │ - str fp, [lr, #52] @ 0x34 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r4, lr, #56 @ 0x38 │ │ │ │ - stm r4, {r3, r8, r9} │ │ │ │ - ldr r3, [pc, #468] @ c889c <__cxa_atexit@plt+0xbc3c4> │ │ │ │ + ldr r3, [pc, #12] @ c5d64 <__cxa_atexit@plt+0xb988c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [lr, #4] │ │ │ │ - str r1, [lr, #8] │ │ │ │ - str ip, [lr, #12] │ │ │ │ - str sl, [lr, #16] │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - str fp, [lr, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r1, lr, #24 │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - sub r0, r6, #59 @ 0x3b │ │ │ │ - sub r1, r6, #25 │ │ │ │ - str r1, [r2, #28] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r2, r2, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c8874 <__cxa_atexit@plt+0xbc39c> │ │ │ │ - add r6, lr, #108 @ 0x6c │ │ │ │ - ldr r0, [sp] │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc c8868 <__cxa_atexit@plt+0xbc390> │ │ │ │ - ldr r0, [pc, #412] @ c88bc <__cxa_atexit@plt+0xbc3e4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r4, [pc, #408] @ c88c0 <__cxa_atexit@plt+0xbc3e8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r9, [pc, #404] @ c88c4 <__cxa_atexit@plt+0xbc3ec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #400] @ c88c8 <__cxa_atexit@plt+0xbc3f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [r2] │ │ │ │ - str r0, [lr, #68]! @ 0x44 │ │ │ │ - sub r0, r6, #18 │ │ │ │ - str r0, [lr, #32] │ │ │ │ - sub r0, r6, #26 │ │ │ │ - ldr r3, [pc, #372] @ c88cc <__cxa_atexit@plt+0xbc3f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #368] @ c88d0 <__cxa_atexit@plt+0xbc3f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r5, lr │ │ │ │ - str r4, [r5, #28]! │ │ │ │ - str r5, [lr, #40] @ 0x28 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str r4, [lr, #8] │ │ │ │ - str r1, [lr, #12] │ │ │ │ - str lr, [lr, #16] │ │ │ │ - str r3, [lr, #20] │ │ │ │ - str r0, [lr, #24] │ │ │ │ - str r9, [lr, #36]! @ 0x24 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, lr │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r3, [r2, #28] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r2, r2, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c8840 <__cxa_atexit@plt+0xbc368> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, lr, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c8848 <__cxa_atexit@plt+0xbc370> │ │ │ │ - ldr r5, [pc, #224] @ c88a4 <__cxa_atexit@plt+0xbc3cc> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 9a95ac <__cxa_atexit@plt+0x99d0d4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq pc, r7, r8, ror #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c5db4 <__cxa_atexit@plt+0xb98dc> │ │ │ │ + ldr r2, [pc, #48] @ c5dc0 <__cxa_atexit@plt+0xb98e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ c5dc4 <__cxa_atexit@plt+0xb98ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq pc, r7, r8, lsl #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c5e60 <__cxa_atexit@plt+0xb9988> │ │ │ │ + ldr r7, [pc, #136] @ c5e7c <__cxa_atexit@plt+0xb99a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #132] @ c5e80 <__cxa_atexit@plt+0xb99a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, r7, #2 │ │ │ │ + stmda r3, {r7, r9} │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + ands r1, r9, #3 │ │ │ │ + beq c5e3c <__cxa_atexit@plt+0xb9964> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne c5e4c <__cxa_atexit@plt+0xb9974> │ │ │ │ + ldr r5, [pc, #96] @ c5e84 <__cxa_atexit@plt+0xb99ac> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #220] @ c88a8 <__cxa_atexit@plt+0xbc3d0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #216] @ c88ac <__cxa_atexit@plt+0xbc3d4> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r2] │ │ │ │ - str r5, [lr, #4]! │ │ │ │ - sub r3, r6, #18 │ │ │ │ - str r3, [lr, #32] │ │ │ │ - sub r3, r6, #26 │ │ │ │ - ldr r5, [pc, #192] @ c88b0 <__cxa_atexit@plt+0xbc3d8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #188] @ c88b4 <__cxa_atexit@plt+0xbc3dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r9, lr │ │ │ │ - str r0, [r9, #28]! │ │ │ │ - str r9, [lr, #40] @ 0x28 │ │ │ │ - str r8, [lr, #8] │ │ │ │ - str r1, [lr, #12] │ │ │ │ - str lr, [lr, #16] │ │ │ │ - str r5, [lr, #20] │ │ │ │ - str r3, [lr, #24] │ │ │ │ - str ip, [lr, #36]! @ 0x24 │ │ │ │ + ldr r8, [r9, #2] │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + str r5, [r3, #-8] │ │ │ │ + str r1, [r3] │ │ │ │ mov r5, r2 │ │ │ │ - ldr r8, [pc, #144] @ c88b8 <__cxa_atexit@plt+0xbc3e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, lr │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r5, #64 @ 0x40 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + b 1bb3548 <__cxa_atexit@plt+0x1ba7070> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, lr │ │ │ │ - b c8850 <__cxa_atexit@plt+0xbc378> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #60] @ c8894 <__cxa_atexit@plt+0xbc3bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #36] @ c88a0 <__cxa_atexit@plt+0xbc3c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - mov r9, sl │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ + ldr r7, [pc, #60] @ c5e90 <__cxa_atexit@plt+0xb99b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r7, #216] @ 0xd8 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - ldrdeq sp, [r7, #212] @ 0xd4 │ │ │ │ - @ instruction: 0xffffc530 │ │ │ │ - @ instruction: 0xffffc6b0 │ │ │ │ - @ instruction: 0xffffc70c │ │ │ │ - bicseq lr, lr, r8, ror #8 │ │ │ │ - bicseq lr, lr, r8, asr #17 │ │ │ │ - biceq sp, r7, r4, lsr sl │ │ │ │ - @ instruction: 0xffffc5d4 │ │ │ │ - @ instruction: 0xffffc754 │ │ │ │ - @ instruction: 0xffffc7b0 │ │ │ │ - biceq sp, r7, r4, lsr #22 │ │ │ │ - bicseq lr, lr, r0, lsl #10 │ │ │ │ - bicseq lr, lr, r0, ror #18 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r8, r5, #4 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi c89b8 <__cxa_atexit@plt+0xbc4e0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #80 @ 0x50 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc c89c0 <__cxa_atexit@plt+0xbc4e8> │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [pc, #208] @ c89e0 <__cxa_atexit@plt+0xbc508> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldm r5, {r0, lr} │ │ │ │ - sub r3, r6, #25 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - ldr r3, [pc, #188] @ c89e4 <__cxa_atexit@plt+0xbc50c> │ │ │ │ + ldr r3, [pc, #32] @ c5e88 <__cxa_atexit@plt+0xb99b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #184] @ c89e8 <__cxa_atexit@plt+0xbc510> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub ip, r6, #55 @ 0x37 │ │ │ │ - str sl, [r5] │ │ │ │ - str r3, [r2, #68] @ 0x44 │ │ │ │ - str r9, [r2, #72] @ 0x48 │ │ │ │ - str sl, [r2, #76] @ 0x4c │ │ │ │ - mov r3, fp │ │ │ │ - sub fp, r6, #61 @ 0x3d │ │ │ │ - str lr, [r2, #36] @ 0x24 │ │ │ │ - str r1, [r2, #40] @ 0x28 │ │ │ │ - str fp, [r2, #44] @ 0x2c │ │ │ │ - str r7, [r2, #48] @ 0x30 │ │ │ │ - add lr, r2, #52 @ 0x34 │ │ │ │ - stm lr, {r0, r9, sl, ip} │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - ldr r7, [pc, #124] @ c89ec <__cxa_atexit@plt+0xbc514> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #12] │ │ │ │ - str r2, [r2, #16] │ │ │ │ - ldr r7, [pc, #112] @ c89f0 <__cxa_atexit@plt+0xbc518> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - add lr, r2, #24 │ │ │ │ - stm lr, {r0, r9, sl} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr r8, [pc, #80] @ c89f4 <__cxa_atexit@plt+0xbc51c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #76] @ c89f8 <__cxa_atexit@plt+0xbc520> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov sl, r1 │ │ │ │ - mov fp, r3 │ │ │ │ - b 24d350 <__cxa_atexit@plt+0x240e78> │ │ │ │ - mov r6, r2 │ │ │ │ - b c89c8 <__cxa_atexit@plt+0xbc4f0> │ │ │ │ - mov r7, #80 @ 0x50 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ c89dc <__cxa_atexit@plt+0xbc504> │ │ │ │ + ldr r7, [pc, #28] @ c5e8c <__cxa_atexit@plt+0xb99b4> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r7, r0, ror #25 │ │ │ │ - @ instruction: 0xffffcf64 │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0xfffff32c │ │ │ │ - @ instruction: 0xffffd240 │ │ │ │ - @ instruction: 0xffffeb84 │ │ │ │ - strdeq sp, [r7, #132] @ 0x84 │ │ │ │ - biceq sp, r7, r4, ror r9 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b c8a1c <__cxa_atexit@plt+0xbc544> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + biceq pc, r7, r4, ror #4 │ │ │ │ + @ instruction: 0xffff6244 │ │ │ │ + @ instruction: 0xffff626c │ │ │ │ + strdeq pc, [r7, #16] │ │ │ │ + biceq r1, r8, r0, asr #32 │ │ │ │ + bicseq r0, pc, r8, lsl #28 │ │ │ │ + ldrdeq r1, [r8, #20] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c5eec <__cxa_atexit@plt+0xb9a14> │ │ │ │ + ldr r2, [pc, #64] @ c5ef4 <__cxa_atexit@plt+0xb9a1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #56] @ c5ef8 <__cxa_atexit@plt+0xb9a20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #48] @ c5efc <__cxa_atexit@plt+0xb9a24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ c5f00 <__cxa_atexit@plt+0xb9a28> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + bicseq r0, pc, r4, ror #25 │ │ │ │ + bicseq r1, pc, r0, asr #3 │ │ │ │ + bicseq r1, pc, r0, lsl r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - sub r7, r3, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c8a78 <__cxa_atexit@plt+0xbc5a0> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne c8a64 <__cxa_atexit@plt+0xbc58c> │ │ │ │ - ldr r3, [pc, #68] @ c8a8c <__cxa_atexit@plt+0xbc5b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c8a70 <__cxa_atexit@plt+0xbc598> │ │ │ │ - b c8a9c <__cxa_atexit@plt+0xbc5c4> │ │ │ │ - ldmda r5, {r7, r8, r9} │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ c5f38 <__cxa_atexit@plt+0xb9a60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ c5f3c <__cxa_atexit@plt+0xb9a64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c8a90 <__cxa_atexit@plt+0xbc5b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0x01df0d9c │ │ │ │ + bicseq r0, pc, ip, asr #25 │ │ │ │ + biceq r1, r8, r8, lsr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c5f88 <__cxa_atexit@plt+0xb9ab0> │ │ │ │ + ldr r2, [pc, #48] @ c5f94 <__cxa_atexit@plt+0xb9abc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #40] @ c5f98 <__cxa_atexit@plt+0xb9ac0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #32] @ c5f9c <__cxa_atexit@plt+0xb9ac4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq sp, r7, r0, asr #24 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bicseq r0, pc, r0, asr #24 │ │ │ │ + bicseq r1, pc, ip, lsl r1 @ │ │ │ │ + bicseq r1, pc, r8, ror r1 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr lr, [pc, #268] @ c8bb4 <__cxa_atexit@plt+0xbc6dc> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c6030 <__cxa_atexit@plt+0xb9b58> │ │ │ │ + ldr lr, [pc, #124] @ c603c <__cxa_atexit@plt+0xb9b64> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #264] @ c8bb8 <__cxa_atexit@plt+0xbc6e0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #260] @ c8bbc <__cxa_atexit@plt+0xbc6e4> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r9, #1 │ │ │ │ - ldr ip, [pc, #252] @ c8bc0 <__cxa_atexit@plt+0xbc6e8> │ │ │ │ - add ip, pc, ip │ │ │ │ - b c8ae0 <__cxa_atexit@plt+0xbc608> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq c8b98 <__cxa_atexit@plt+0xbc6c0> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - cmp r1, #9 │ │ │ │ - beq c8b34 <__cxa_atexit@plt+0xbc65c> │ │ │ │ - cmp r1, #10 │ │ │ │ - bne c8b58 <__cxa_atexit@plt+0xbc680> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq c8b8c <__cxa_atexit@plt+0xbc6b4> │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq c8ac8 <__cxa_atexit@plt+0xbc5f0> │ │ │ │ - b c8ba4 <__cxa_atexit@plt+0xbc6cc> │ │ │ │ - str lr, [r5, #4] │ │ │ │ - sub r1, r3, #1 │ │ │ │ - and r1, r1, #7 │ │ │ │ - sub r1, r3, r1 │ │ │ │ - add r1, r1, #8 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - bne c8b6c <__cxa_atexit@plt+0xbc694> │ │ │ │ - b c8b8c <__cxa_atexit@plt+0xbc6b4> │ │ │ │ - add r1, r3, #1 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str ip, [r5, #4] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #112] @ c6040 <__cxa_atexit@plt+0xb9b68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq c8b8c <__cxa_atexit@plt+0xbc6b4> │ │ │ │ - str r7, [r2] │ │ │ │ + beq c6010 <__cxa_atexit@plt+0xb9b38> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #-12]! │ │ │ │ cmp r1, #2 │ │ │ │ - beq c8ac8 <__cxa_atexit@plt+0xbc5f0> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ + bne c601c <__cxa_atexit@plt+0xb9b44> │ │ │ │ + ldr r5, [pc, #76] @ c6044 <__cxa_atexit@plt+0xb9b6c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #72] @ c6048 <__cxa_atexit@plt+0xb9b70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r3, [pc, #40] @ c604c <__cxa_atexit@plt+0xb9b74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - mov r9, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xffffffe8 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r3, #1 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c8c14 <__cxa_atexit@plt+0xbc73c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #44] @ c8c2c <__cxa_atexit@plt+0xbc754> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c8c24 <__cxa_atexit@plt+0xbc74c> │ │ │ │ - b c8a9c <__cxa_atexit@plt+0xbc5c4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - mov r9, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrsbeq r0, [pc, #180] @ c60fc <__cxa_atexit@plt+0xb9c24> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + biceq pc, r7, ip │ │ │ │ + biceq lr, r7, r8, ror #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c8c70 <__cxa_atexit@plt+0xbc798> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ c8c84 <__cxa_atexit@plt+0xbc7ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c607c <__cxa_atexit@plt+0xb9ba4> │ │ │ │ + ldr r3, [pc, #32] @ c6094 <__cxa_atexit@plt+0xb9bbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c8c7c <__cxa_atexit@plt+0xbc7a4> │ │ │ │ - b c8a9c <__cxa_atexit@plt+0xbc5c4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldmdb r5, {r7, r8, r9} │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + b c6080 <__cxa_atexit@plt+0xb9ba8> │ │ │ │ + add r5, r3, #8 │ │ │ │ + ldr r3, [pc, #8] @ c6090 <__cxa_atexit@plt+0xb9bb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ + biceq lr, r7, r4, lsl #31 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c8cc8 <__cxa_atexit@plt+0xbc7f0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ c8cdc <__cxa_atexit@plt+0xbc804> │ │ │ │ + bne c60e4 <__cxa_atexit@plt+0xb9c0c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c60f8 <__cxa_atexit@plt+0xb9c20> │ │ │ │ + ldr r2, [pc, #72] @ c610c <__cxa_atexit@plt+0xb9c34> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c8cd4 <__cxa_atexit@plt+0xbc7fc> │ │ │ │ - b c8a9c <__cxa_atexit@plt+0xbc5c4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldmdb r5, {r7, r8, r9} │ │ │ │ + ldr r1, [pc, #68] @ c6110 <__cxa_atexit@plt+0xb9c38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, r2, #3 │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ c6108 <__cxa_atexit@plt+0xb9c30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r0, pc, r4, lsl #22 │ │ │ │ + biceq lr, r7, r8, lsl #30 │ │ │ │ + bicseq r0, pc, r8, asr fp @ │ │ │ │ + biceq r0, r8, r4, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8d68 <__cxa_atexit@plt+0xbc890> │ │ │ │ - ldr r2, [pc, #136] @ c8d84 <__cxa_atexit@plt+0xbc8ac> │ │ │ │ + bhi c616c <__cxa_atexit@plt+0xb9c94> │ │ │ │ + ldr r2, [pc, #64] @ c6174 <__cxa_atexit@plt+0xb9c9c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ c8d88 <__cxa_atexit@plt+0xbc8b0> │ │ │ │ + ldr r1, [pc, #56] @ c6178 <__cxa_atexit@plt+0xb9ca0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c8d5c <__cxa_atexit@plt+0xbc884> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c8d70 <__cxa_atexit@plt+0xbc898> │ │ │ │ - ldr r3, [pc, #88] @ c8d8c <__cxa_atexit@plt+0xbc8b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ c8d90 <__cxa_atexit@plt+0xbc8b8> │ │ │ │ + ldr r1, [pc, #48] @ c617c <__cxa_atexit@plt+0xb9ca4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ c6180 <__cxa_atexit@plt+0xb9ca8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01dede94 │ │ │ │ - ldrheq sp, [lr, #228] @ 0xe4 │ │ │ │ - ldrheq sp, [lr, #248] @ 0xf8 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + bicseq r0, pc, r4, ror #20 │ │ │ │ + bicseq r0, pc, r0, asr #30 │ │ │ │ + @ instruction: 0x01df0f90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c8ddc <__cxa_atexit@plt+0xbc904> │ │ │ │ - ldr r2, [pc, #48] @ c8de8 <__cxa_atexit@plt+0xbc910> │ │ │ │ + ldr r2, [pc, #36] @ c61b8 <__cxa_atexit@plt+0xb9ce0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r3, [pc, #32] @ c61bc <__cxa_atexit@plt+0xb9ce4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ c8dec <__cxa_atexit@plt+0xbc914> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq sp, lr, r0, lsr lr │ │ │ │ - bicseq sp, lr, r4, lsr pc │ │ │ │ - biceq sp, r7, ip, asr #17 │ │ │ │ + bicseq r0, pc, ip, lsl fp @ │ │ │ │ + bicseq r0, pc, ip, asr #20 │ │ │ │ + biceq r0, r8, r8, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c8e2c <__cxa_atexit@plt+0xbc954> │ │ │ │ - ldr r2, [pc, #36] @ c8e34 <__cxa_atexit@plt+0xbc95c> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c6208 <__cxa_atexit@plt+0xb9d30> │ │ │ │ + ldr r2, [pc, #48] @ c6214 <__cxa_atexit@plt+0xb9d3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ c8e38 <__cxa_atexit@plt+0xbc960> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #40] @ c6218 <__cxa_atexit@plt+0xb9d40> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #32] @ c621c <__cxa_atexit@plt+0xb9d44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq sp, lr, ip, lsl #27 │ │ │ │ - bicseq sp, lr, r4, lsr #29 │ │ │ │ - biceq sp, r7, r0, lsl #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c8ea8 <__cxa_atexit@plt+0xbc9d0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c8eb4 <__cxa_atexit@plt+0xbc9dc> │ │ │ │ - ldr r1, [pc, #84] @ c8ec4 <__cxa_atexit@plt+0xbc9ec> │ │ │ │ + bicseq r0, pc, r0, asr #19 │ │ │ │ + @ instruction: 0x01df0e9c │ │ │ │ + ldrsheq r0, [pc, #232] @ c630c <__cxa_atexit@plt+0xb9e34> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c62b0 <__cxa_atexit@plt+0xb9dd8> │ │ │ │ + ldr lr, [pc, #124] @ c62bc <__cxa_atexit@plt+0xb9de4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #112] @ c62c0 <__cxa_atexit@plt+0xb9de8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ c8ec8 <__cxa_atexit@plt+0xbc9f0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #64] @ c8ecc <__cxa_atexit@plt+0xbc9f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #56] @ c8ed0 <__cxa_atexit@plt+0xbc9f8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c6290 <__cxa_atexit@plt+0xb9db8> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #-12]! │ │ │ │ + cmp r1, #2 │ │ │ │ + bne c629c <__cxa_atexit@plt+0xb9dc4> │ │ │ │ + ldr r5, [pc, #76] @ c62c4 <__cxa_atexit@plt+0xb9dec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #72] @ c62c8 <__cxa_atexit@plt+0xb9df0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq sp, lr, ip, lsr #26 │ │ │ │ - bicseq sp, lr, ip, ror #26 │ │ │ │ - @ instruction: 0x01dedd90 │ │ │ │ - bicseq sp, lr, r8, lsr #28 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c8f10 <__cxa_atexit@plt+0xbca38> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r2, [pc, #28] @ c8f18 <__cxa_atexit@plt+0xbca40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #20] @ c8f1c <__cxa_atexit@plt+0xbca44> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r2, r3, r7} │ │ │ │ - b c8a1c <__cxa_atexit@plt+0xbc544> │ │ │ │ + ldr r3, [pc, #40] @ c62cc <__cxa_atexit@plt+0xb9df4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + bicseq r0, pc, r4, asr r9 @ │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + biceq lr, r7, ip, lsl #27 │ │ │ │ + biceq lr, r7, r8, ror #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c62fc <__cxa_atexit@plt+0xb9e24> │ │ │ │ + ldr r3, [pc, #32] @ c6314 <__cxa_atexit@plt+0xb9e3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b c6300 <__cxa_atexit@plt+0xb9e28> │ │ │ │ + add r5, r3, #8 │ │ │ │ + ldr r3, [pc, #8] @ c6310 <__cxa_atexit@plt+0xb9e38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ + biceq lr, r7, r4, lsl #26 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01dedc94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6364 <__cxa_atexit@plt+0xb9e8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c8f70 <__cxa_atexit@plt+0xbca98> │ │ │ │ - ldr lr, [pc, #60] @ c8f88 <__cxa_atexit@plt+0xbcab0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c6378 <__cxa_atexit@plt+0xb9ea0> │ │ │ │ + ldr r2, [pc, #72] @ c638c <__cxa_atexit@plt+0xb9eb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ c6390 <__cxa_atexit@plt+0xb9eb8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + add r2, r2, #3 │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ c8f8c <__cxa_atexit@plt+0xbcab4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - bicseq lr, lr, ip, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c8fd4 <__cxa_atexit@plt+0xbcafc> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ c8fec <__cxa_atexit@plt+0xbcb14> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ c8ff0 <__cxa_atexit@plt+0xbcb18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ - bicseq lr, lr, r4, ror r0 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ + ldr r7, [pc, #28] @ c6388 <__cxa_atexit@plt+0xb9eb0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r0, pc, r4, lsl #17 │ │ │ │ + biceq lr, r7, r8, lsl #25 │ │ │ │ + ldrsbeq r0, [pc, #136] @ c6420 <__cxa_atexit@plt+0xb9f48> │ │ │ │ + ldrdeq r0, [r8, #196] @ 0xc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c9078 <__cxa_atexit@plt+0xbcba0> │ │ │ │ - ldr r2, [pc, #132] @ c9094 <__cxa_atexit@plt+0xbcbbc> │ │ │ │ + bhi c63ec <__cxa_atexit@plt+0xb9f14> │ │ │ │ + ldr r2, [pc, #64] @ c63f4 <__cxa_atexit@plt+0xb9f1c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ c9098 <__cxa_atexit@plt+0xbcbc0> │ │ │ │ + ldr r1, [pc, #56] @ c63f8 <__cxa_atexit@plt+0xb9f20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c906c <__cxa_atexit@plt+0xbcb94> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c9080 <__cxa_atexit@plt+0xbcba8> │ │ │ │ - ldr r3, [pc, #84] @ c909c <__cxa_atexit@plt+0xbcbc4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r1, [pc, #76] @ c90a0 <__cxa_atexit@plt+0xbcbc8> │ │ │ │ + ldr r1, [pc, #48] @ c63fc <__cxa_atexit@plt+0xb9f24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ c6400 <__cxa_atexit@plt+0xb9f28> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - bicseq sp, lr, r0, lsl #23 │ │ │ │ - bicseq sp, lr, r0, lsr #23 │ │ │ │ - bicseq sp, lr, ip, lsr #25 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + bicseq r0, pc, r4, ror #15 │ │ │ │ + bicseq r0, pc, r0, asr #25 │ │ │ │ + bicseq r0, pc, r0, lsl sp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c90e8 <__cxa_atexit@plt+0xbcc10> │ │ │ │ - ldr r2, [pc, #44] @ c90f4 <__cxa_atexit@plt+0xbcc1c> │ │ │ │ + ldr r2, [pc, #36] @ c6438 <__cxa_atexit@plt+0xb9f60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #36] @ c90f8 <__cxa_atexit@plt+0xbcc20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ + ldr r3, [pc, #32] @ c643c <__cxa_atexit@plt+0xb9f64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq sp, lr, r0, lsr #22 │ │ │ │ - bicseq sp, lr, ip, lsr #24 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c9190 <__cxa_atexit@plt+0xbccb8> │ │ │ │ - ldr lr, [pc, #148] @ c91b0 <__cxa_atexit@plt+0xbccd8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #136] @ c91b4 <__cxa_atexit@plt+0xbccdc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c9184 <__cxa_atexit@plt+0xbccac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c919c <__cxa_atexit@plt+0xbccc4> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr lr, [pc, #84] @ c91b8 <__cxa_atexit@plt+0xbcce0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r3} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x01df089c │ │ │ │ + bicseq r0, pc, ip, asr #15 │ │ │ │ + biceq r0, r8, r8, lsr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c6488 <__cxa_atexit@plt+0xb9fb0> │ │ │ │ + ldr r2, [pc, #48] @ c6494 <__cxa_atexit@plt+0xb9fbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #40] @ c6498 <__cxa_atexit@plt+0xb9fc0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #32] @ c649c <__cxa_atexit@plt+0xb9fc4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - bicseq sp, lr, r0, ror sl │ │ │ │ - ldrsbeq sp, [lr, #232] @ 0xe8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c9200 <__cxa_atexit@plt+0xbcd28> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #40] @ c920c <__cxa_atexit@plt+0xbcd34> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq sp, lr, r8, asr lr │ │ │ │ - biceq sp, r7, ip, lsr #9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c927c <__cxa_atexit@plt+0xbcda4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c9288 <__cxa_atexit@plt+0xbcdb0> │ │ │ │ - ldr r1, [pc, #84] @ c9298 <__cxa_atexit@plt+0xbcdc0> │ │ │ │ + bicseq r0, pc, r0, asr #14 │ │ │ │ + bicseq r0, pc, ip, lsl ip @ │ │ │ │ + bicseq r0, pc, r8, ror ip @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c6530 <__cxa_atexit@plt+0xba058> │ │ │ │ + ldr lr, [pc, #124] @ c653c <__cxa_atexit@plt+0xba064> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #112] @ c6540 <__cxa_atexit@plt+0xba068> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ c929c <__cxa_atexit@plt+0xbcdc4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #64] @ c92a0 <__cxa_atexit@plt+0xbcdc8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #56] @ c92a4 <__cxa_atexit@plt+0xbcdcc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c6510 <__cxa_atexit@plt+0xba038> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #-12]! │ │ │ │ + cmp r1, #2 │ │ │ │ + bne c651c <__cxa_atexit@plt+0xba044> │ │ │ │ + ldr r5, [pc, #76] @ c6544 <__cxa_atexit@plt+0xba06c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #72] @ c6548 <__cxa_atexit@plt+0xba070> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #40] @ c654c <__cxa_atexit@plt+0xba074> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq sp, lr, r8, asr r9 │ │ │ │ - @ instruction: 0x01ded998 │ │ │ │ - ldrheq sp, [lr, #156] @ 0x9c │ │ │ │ - bicseq sp, lr, r4, asr sl │ │ │ │ - biceq sp, r7, r0, lsl r4 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrsbeq r0, [pc, #100] @ c65ac <__cxa_atexit@plt+0xba0d4> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + biceq lr, r7, ip, lsl #22 │ │ │ │ + biceq lr, r7, r8, ror #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c657c <__cxa_atexit@plt+0xba0a4> │ │ │ │ + ldr r3, [pc, #32] @ c6594 <__cxa_atexit@plt+0xba0bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b c6580 <__cxa_atexit@plt+0xba0a8> │ │ │ │ + add r5, r3, #8 │ │ │ │ + ldr r3, [pc, #8] @ c6590 <__cxa_atexit@plt+0xba0b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ + biceq lr, r7, r4, lsl #21 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c92f0 <__cxa_atexit@plt+0xbce18> │ │ │ │ - ldr r7, [pc, #52] @ c9300 <__cxa_atexit@plt+0xbce28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq c92e4 <__cxa_atexit@plt+0xbce0c> │ │ │ │ - mov r7, r8 │ │ │ │ - b c9314 <__cxa_atexit@plt+0xbce3c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c9304 <__cxa_atexit@plt+0xbce2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq sp, [r7, #56] @ 0x38 │ │ │ │ - strheq sp, [r7, #52] @ 0x34 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne c9358 <__cxa_atexit@plt+0xbce80> │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #116] @ c93ac <__cxa_atexit@plt+0xbced4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c65e4 <__cxa_atexit@plt+0xba10c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c65f8 <__cxa_atexit@plt+0xba120> │ │ │ │ + ldr r2, [pc, #72] @ c660c <__cxa_atexit@plt+0xba134> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stm r5, {r3, r6} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq c9390 <__cxa_atexit@plt+0xbceb8> │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r9 │ │ │ │ - b c93c4 <__cxa_atexit@plt+0xbceec> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c93a0 <__cxa_atexit@plt+0xbcec8> │ │ │ │ - ldr r7, [pc, #64] @ c93b0 <__cxa_atexit@plt+0xbced8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - str r9, [sl, #8] │ │ │ │ - ldr r7, [pc, #52] @ c93b4 <__cxa_atexit@plt+0xbcedc> │ │ │ │ + ldr r1, [pc, #68] @ c6610 <__cxa_atexit@plt+0xba138> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, r2, #3 │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ c6608 <__cxa_atexit@plt+0xba130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r9 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffff974 │ │ │ │ - bicseq sp, lr, r8, ror #16 │ │ │ │ - biceq sp, r7, r4, lsl #6 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bicseq r0, pc, r4, lsl #12 │ │ │ │ + biceq lr, r7, r8, lsl #20 │ │ │ │ + bicseq r0, pc, r8, asr r6 @ │ │ │ │ + biceq r0, r8, r0, lsl #21 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r9, r4 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c94e0 <__cxa_atexit@plt+0xbd008> │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r4, [r2, #11] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r0, [pc, #248] @ c94f4 <__cxa_atexit@plt+0xbd01c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [r1, #3] │ │ │ │ - ldr r4, [r1, #7] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r1, #11] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr sl, [pc, #224] @ c94f8 <__cxa_atexit@plt+0xbd020> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #18 │ │ │ │ - ldr r4, [pc, #212] @ c94fc <__cxa_atexit@plt+0xbd024> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - add sl, sl, #2 │ │ │ │ - sub r2, r6, #38 @ 0x26 │ │ │ │ - ldr fp, [pc, #200] @ c9500 <__cxa_atexit@plt+0xbd028> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - add fp, fp, #1 │ │ │ │ - ldr r8, [pc, #192] @ c9504 <__cxa_atexit@plt+0xbd02c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - ldr r4, [pc, #148] @ c9508 <__cxa_atexit@plt+0xbd030> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - ldr r4, [pc, #128] @ c950c <__cxa_atexit@plt+0xbd034> │ │ │ │ - add r4, pc, r4 │ │ │ │ - sub r3, r6, #7 │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r4, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r7, r5, #68 @ 0x44 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c6700 <__cxa_atexit@plt+0xba228> │ │ │ │ + str r7, [sp, #8] │ │ │ │ + add lr, sp, #12 │ │ │ │ + stm lr, {r4, r6, fp} │ │ │ │ + ldr lr, [pc, #200] @ c6710 <__cxa_atexit@plt+0xba238> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r6, [r2, #8] │ │ │ │ + ldr ip, [r2, #12] │ │ │ │ + ldr r0, [r2, #16] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr sl, [r2, #20] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + ldr r7, [pc, #172] @ c6714 <__cxa_atexit@plt+0xba23c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + ldr r7, [r2, #64] @ 0x40 │ │ │ │ + str lr, [r3, #-68] @ 0xffffffbc │ │ │ │ + ldr r5, [r2, #36] @ 0x24 │ │ │ │ + str r5, [sp] │ │ │ │ + ldr fp, [r2, #60] @ 0x3c │ │ │ │ + ldr r4, [r2, #40] @ 0x28 │ │ │ │ + add r5, r2, #24 │ │ │ │ + ldm r5, {r0, r1, r5} │ │ │ │ + ldr r8, [r2, #56] @ 0x38 │ │ │ │ + add lr, r2, #44 @ 0x2c │ │ │ │ + ldm lr, {r2, r9, lr} │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + str r8, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r2, r3, #32 │ │ │ │ + stm r2, {r0, ip, lr} │ │ │ │ + str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + str r2, [r3, #-40] @ 0xffffffd8 │ │ │ │ + str r6, [r3, #-44] @ 0xffffffd4 │ │ │ │ + str r1, [r3, #-48] @ 0xffffffd0 │ │ │ │ + str r4, [r3, #-52] @ 0xffffffcc │ │ │ │ + str r5, [r3, #-56] @ 0xffffffc8 │ │ │ │ + str fp, [r3, #-60] @ 0xffffffc4 │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r6, [r3, #-64] @ 0xffffffc0 │ │ │ │ tst r7, #3 │ │ │ │ - beq c94d0 <__cxa_atexit@plt+0xbcff8> │ │ │ │ - mov r4, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b c951c <__cxa_atexit@plt+0xbd044> │ │ │ │ + beq c66ec <__cxa_atexit@plt+0xba214> │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ + add fp, sp, #12 │ │ │ │ + ldm fp, {r4, r6, fp} │ │ │ │ + b c6724 <__cxa_atexit@plt+0xba24c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r4, r9 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ + add fp, sp, #12 │ │ │ │ + ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r9, #828] @ 0x33c │ │ │ │ - mov r4, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff9fc │ │ │ │ - strdeq sp, [r7, #4] │ │ │ │ - ldrsbeq sp, [lr, #136] @ 0x88 │ │ │ │ - ldrsbeq sp, [lr, #128] @ 0x80 │ │ │ │ - ldrsbeq sp, [lr, #120] @ 0x78 │ │ │ │ - bicseq sp, lr, r0, ror #23 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - biceq sp, r7, ip, lsr #3 │ │ │ │ - andeq r0, r0, sp, lsl #12 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + bicseq r0, pc, ip, lsr r5 @ │ │ │ │ + biceq r0, r8, ip, ror r9 │ │ │ │ + andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c957c <__cxa_atexit@plt+0xbd0a4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #96] @ c9598 <__cxa_atexit@plt+0xbd0c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c958c <__cxa_atexit@plt+0xbd0b4> │ │ │ │ - ldr r2, [pc, #64] @ c959c <__cxa_atexit@plt+0xbd0c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - beq c958c <__cxa_atexit@plt+0xbd0b4> │ │ │ │ - mov r5, r3 │ │ │ │ - b c95e8 <__cxa_atexit@plt+0xbd110> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - biceq sp, r7, ip, lsl r1 │ │ │ │ - andeq r0, r0, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ c95d8 <__cxa_atexit@plt+0xbd100> │ │ │ │ + bne c6750 <__cxa_atexit@plt+0xba278> │ │ │ │ + ldr r3, [pc, #224] @ c6818 <__cxa_atexit@plt+0xba340> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r8, [r5, #44] @ 0x2c │ │ │ │ + ldr r9, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - tst r7, #3 │ │ │ │ - beq c95d0 <__cxa_atexit@plt+0xbd0f8> │ │ │ │ - b c95e8 <__cxa_atexit@plt+0xbd110> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq sp, r7, r0, ror #1 │ │ │ │ - andeq r4, r0, lr, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r2, [r5, #48] @ 0x30 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c96f4 <__cxa_atexit@plt+0xbd21c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bne c9638 <__cxa_atexit@plt+0xbd160> │ │ │ │ - ldr r3, [pc, #244] @ c9704 <__cxa_atexit@plt+0xbd22c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c96ec <__cxa_atexit@plt+0xbd214> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b c9744 <__cxa_atexit@plt+0xbd26c> │ │ │ │ - ldr r2, [pc, #200] @ c9708 <__cxa_atexit@plt+0xbd230> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #192] @ c970c <__cxa_atexit@plt+0xbd234> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - sub r2, r3, #39 @ 0x27 │ │ │ │ - str r2, [sp] │ │ │ │ - sub sl, r3, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #172] @ c9710 <__cxa_atexit@plt+0xbd238> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr ip, [pc, #164] @ c9714 <__cxa_atexit@plt+0xbd23c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #56] @ 0x38 │ │ │ │ - sub lr, r3, #30 │ │ │ │ - sub r1, r3, #18 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #120] @ c9718 <__cxa_atexit@plt+0xbd240> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - ldr r7, [pc, #88] @ c971c <__cxa_atexit@plt+0xbd244> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [sp] │ │ │ │ + add sl, r6, #96 @ 0x60 │ │ │ │ + cmp r2, sl │ │ │ │ + bcc c6808 <__cxa_atexit@plt+0xba330> │ │ │ │ + ldr r9, [pc, #180] @ c681c <__cxa_atexit@plt+0xba344> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldmib r5, {r0, r8} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r9, [pc, #152] @ c6820 <__cxa_atexit@plt+0xba348> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r3, [pc, #148] @ c6824 <__cxa_atexit@plt+0xba34c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr ip, [r5, #40] @ 0x28 │ │ │ │ + sub lr, sl, #50 @ 0x32 │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r0, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + add r0, r6, #48 @ 0x30 │ │ │ │ + stm r0, {r2, r3, lr} │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [pc, #100] @ c6828 <__cxa_atexit@plt+0xba350> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [pc, #88] @ c682c <__cxa_atexit@plt+0xba354> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #24]! │ │ │ │ + ldr r0, [r5, #60]! @ 0x3c │ │ │ │ + ldr lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ + sub r8, r5, #32 │ │ │ │ + ldm r8, {r1, r3, r8} │ │ │ │ + str ip, [r6, #64] @ 0x40 │ │ │ │ + add r9, r6, #68 @ 0x44 │ │ │ │ + stm r9, {r1, r2, r3, r8, lr} │ │ │ │ + str r7, [r6, #88] @ 0x58 │ │ │ │ + str r6, [r6, #92] @ 0x5c │ │ │ │ + sub r7, sl, #39 @ 0x27 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ + mov r6, #96 @ 0x60 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, sl │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - @ instruction: 0x01ded59c │ │ │ │ - bicseq sp, lr, r4, lsr #13 │ │ │ │ - bicseq sp, lr, ip, lsr #11 │ │ │ │ - bicseq sp, lr, r0, ror #12 │ │ │ │ - bicseq sp, lr, r0, ror r9 │ │ │ │ - strexbeq ip, ip, [r7] │ │ │ │ - andeq r6, r4, lr, lsl #24 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0xfffff734 │ │ │ │ + bicseq r0, pc, r0, ror r9 @ │ │ │ │ + bicseq r0, pc, ip, ror #18 │ │ │ │ + @ instruction: 0xfffff784 │ │ │ │ + @ instruction: 0xfffff7d0 │ │ │ │ + biceq r0, r8, r4, ror #16 │ │ │ │ + andeq r8, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b c9744 <__cxa_atexit@plt+0xbd26c> │ │ │ │ - mov fp, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r6, [r5, #48] @ 0x30 │ │ │ │ - and r3, r6, #3 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c97c4 <__cxa_atexit@plt+0xbd2ec> │ │ │ │ - ldr r3, [pc, #276] @ c987c <__cxa_atexit@plt+0xbd3a4> │ │ │ │ + bne c6900 <__cxa_atexit@plt+0xba428> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #96 @ 0x60 │ │ │ │ + cmp r2, sl │ │ │ │ + bcc c6924 <__cxa_atexit@plt+0xba44c> │ │ │ │ + ldr r9, [pc, #232] @ c6948 <__cxa_atexit@plt+0xba470> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldmib r5, {r0, r8} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r9, [pc, #204] @ c694c <__cxa_atexit@plt+0xba474> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r3, [pc, #200] @ c6950 <__cxa_atexit@plt+0xba478> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr ip, [r5, #40] @ 0x28 │ │ │ │ + sub lr, sl, #50 @ 0x32 │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + add r0, r6, #48 @ 0x30 │ │ │ │ + stm r0, {r2, r3, lr} │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [pc, #152] @ c6954 <__cxa_atexit@plt+0xba47c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r6, #2] │ │ │ │ - ldr r1, [r6, #6] │ │ │ │ - mov r6, r5 │ │ │ │ - str r3, [r6, #-4]! │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq c983c <__cxa_atexit@plt+0xbd364> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c984c <__cxa_atexit@plt+0xbd374> │ │ │ │ - ldr r3, [pc, #232] @ c9880 <__cxa_atexit@plt+0xbd3a8> │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [pc, #140] @ c6958 <__cxa_atexit@plt+0xba480> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c983c <__cxa_atexit@plt+0xbd364> │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, sl │ │ │ │ - b c98fc <__cxa_atexit@plt+0xbd424> │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #56 @ 0x38 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c9860 <__cxa_atexit@plt+0xbd388> │ │ │ │ - ldr r8, [pc, #164] @ c9884 <__cxa_atexit@plt+0xbd3ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r3, r5, #12 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - str r8, [sl, #4]! │ │ │ │ - ldr lr, [pc, #144] @ c9888 <__cxa_atexit@plt+0xbd3b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - str r8, [sl, #8] │ │ │ │ - add r9, sl, #12 │ │ │ │ - stm r9, {r0, r2, r3} │ │ │ │ - str sl, [sl, #32] │ │ │ │ - str r7, [sl, #44] @ 0x2c │ │ │ │ - str r1, [sl, #48] @ 0x30 │ │ │ │ - str sl, [sl, #52] @ 0x34 │ │ │ │ - mov r9, sl │ │ │ │ - ldr r0, [pc, #100] @ c988c <__cxa_atexit@plt+0xbd3b4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #36]! @ 0x24 │ │ │ │ - str lr, [sl, #24]! │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - mov r7, ip │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ + str r3, [r2, #24]! │ │ │ │ + ldr r0, [r5, #60]! @ 0x3c │ │ │ │ + ldr lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ + sub r8, r5, #32 │ │ │ │ + ldm r8, {r1, r3, r8} │ │ │ │ + str ip, [r6, #64] @ 0x40 │ │ │ │ + add r9, r6, #68 @ 0x44 │ │ │ │ + stm r9, {r1, r2, r3, r8, lr} │ │ │ │ + str r7, [r6, #88] @ 0x58 │ │ │ │ + str r6, [r6, #92] @ 0x5c │ │ │ │ + sub r7, sl, #39 @ 0x27 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - mov r6, sl │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r3, [pc, #16] @ c9878 <__cxa_atexit@plt+0xbd3a0> │ │ │ │ + ldr r3, [pc, #56] @ c6940 <__cxa_atexit@plt+0xba468> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsl #9 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - @ instruction: 0xfffff6f8 │ │ │ │ - @ instruction: 0xfffff800 │ │ │ │ - @ instruction: 0xfffff8d8 │ │ │ │ - biceq ip, r7, ip, lsr #28 │ │ │ │ - andeq r1, r0, sp, lsl #12 │ │ │ │ + tst r7, #3 │ │ │ │ + beq c691c <__cxa_atexit@plt+0xba444> │ │ │ │ + b c6968 <__cxa_atexit@plt+0xba490> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #24] @ c6944 <__cxa_atexit@plt+0xba46c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #96 @ 0x60 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, lsr r6 │ │ │ │ + @ instruction: 0xfffff8bc │ │ │ │ + bicseq r0, pc, r8, ror r8 @ │ │ │ │ + bicseq r0, pc, r4, ror r8 @ │ │ │ │ + @ instruction: 0xfffff90c │ │ │ │ + @ instruction: 0xfffff958 │ │ │ │ + biceq r0, r8, r8, lsr r7 │ │ │ │ + andeq r8, r2, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c98d4 <__cxa_atexit@plt+0xbd3fc> │ │ │ │ - ldr r3, [pc, #60] @ c98ec <__cxa_atexit@plt+0xbd414> │ │ │ │ + bne c6990 <__cxa_atexit@plt+0xba4b8> │ │ │ │ + ldr r3, [pc, #256] @ c6a7c <__cxa_atexit@plt+0xba5a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ + ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c98e4 <__cxa_atexit@plt+0xbd40c> │ │ │ │ - b c98fc <__cxa_atexit@plt+0xbd424> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq ip, r7, ip, asr #27 │ │ │ │ - andeq r0, r0, sp, lsl #12 │ │ │ │ + b 9b3ab0 <__cxa_atexit@plt+0x9a75d8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #96 @ 0x60 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc c6a5c <__cxa_atexit@plt+0xba584> │ │ │ │ + ldr r7, [pc, #216] @ c6a80 <__cxa_atexit@plt+0xba5a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r3, [pc, #184] @ c6a84 <__cxa_atexit@plt+0xba5ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #48] @ 0x30 │ │ │ │ + sub r1, r9, #50 @ 0x32 │ │ │ │ + ldr r8, [pc, #172] @ c6a88 <__cxa_atexit@plt+0xba5b0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [r5, #40] @ 0x28 │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str ip, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + str sl, [r6, #60] @ 0x3c │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #128] @ c6a8c <__cxa_atexit@plt+0xba5b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r0, [pc, #116] @ c6a90 <__cxa_atexit@plt+0xba5b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #24]! │ │ │ │ + ldr ip, [r5, #60]! @ 0x3c │ │ │ │ + ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r6, #64] @ 0x40 │ │ │ │ + add lr, r6, #68 @ 0x44 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + str r3, [r6, #80] @ 0x50 │ │ │ │ + str r8, [r6, #84] @ 0x54 │ │ │ │ + str r1, [r6, #88] @ 0x58 │ │ │ │ + str r6, [r6, #92] @ 0x5c │ │ │ │ + sub r7, r9, #39 @ 0x27 │ │ │ │ + mov r6, r9 │ │ │ │ + bx ip │ │ │ │ + ldr r6, [pc, #20] @ c6a78 <__cxa_atexit@plt+0xba5a0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #96 @ 0x60 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xfffff9f4 │ │ │ │ + bicseq r0, pc, ip, lsr #14 │ │ │ │ + bicseq r0, pc, r0, lsr #14 │ │ │ │ + @ instruction: 0xfffffa3c │ │ │ │ + @ instruction: 0xfffffa88 │ │ │ │ + biceq r0, r8, r0, lsl #12 │ │ │ │ + andeq r8, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #316] @ c9a40 <__cxa_atexit@plt+0xbd568> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - tst r7, #3 │ │ │ │ - beq c9958 <__cxa_atexit@plt+0xbd480> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne c9960 <__cxa_atexit@plt+0xbd488> │ │ │ │ - ldr r3, [pc, #280] @ c9a48 <__cxa_atexit@plt+0xbd570> │ │ │ │ + ldr r3, [pc, #12] @ c6ab4 <__cxa_atexit@plt+0xba5dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c9958 <__cxa_atexit@plt+0xbd480> │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b c9744 <__cxa_atexit@plt+0xbd26c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ac2e8 <__cxa_atexit@plt+0x99fe10> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + ldrdeq r0, [r8, #92] @ 0x5c │ │ │ │ + andeq r8, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ c6adc <__cxa_atexit@plt+0xba604> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + ldr r8, [r5, #52] @ 0x34 │ │ │ │ + str r3, [r5] │ │ │ │ + b 9b3ab0 <__cxa_atexit@plt+0x9a75d8> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + biceq r0, r8, r4, lsr #11 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c6b00 <__cxa_atexit@plt+0xba628> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ac2e8 <__cxa_atexit@plt+0x99fe10> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r0, r8, r0, ror r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ c6b28 <__cxa_atexit@plt+0xba650> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #44] @ 0x2c │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + biceq r0, r8, r8, asr #10 │ │ │ │ + andeq r8, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6bfc <__cxa_atexit@plt+0xba724> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c9a24 <__cxa_atexit@plt+0xbd54c> │ │ │ │ - ldr r2, [pc, #208] @ c9a4c <__cxa_atexit@plt+0xbd574> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #200] @ c9a50 <__cxa_atexit@plt+0xbd578> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - sub r2, r3, #39 @ 0x27 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - sub sl, r3, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #180] @ c9a54 <__cxa_atexit@plt+0xbd57c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr ip, [pc, #172] @ c9a58 <__cxa_atexit@plt+0xbd580> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ + add sl, r6, #96 @ 0x60 │ │ │ │ + cmp r2, sl │ │ │ │ + bcc c6c20 <__cxa_atexit@plt+0xba748> │ │ │ │ + ldr r9, [pc, #232] @ c6c44 <__cxa_atexit@plt+0xba76c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldmib r5, {r0, r8} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - str r1, [sp] │ │ │ │ - sub lr, r3, #30 │ │ │ │ - sub r1, r3, #18 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #128] @ c9a5c <__cxa_atexit@plt+0xbd584> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - ldr r7, [pc, #96] @ c9a60 <__cxa_atexit@plt+0xbd588> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r9, [pc, #204] @ c6c48 <__cxa_atexit@plt+0xba770> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r3, [pc, #200] @ c6c4c <__cxa_atexit@plt+0xba774> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr ip, [r5, #40] @ 0x28 │ │ │ │ + sub lr, sl, #50 @ 0x32 │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r0, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r6, [pc, #24] @ c9a44 <__cxa_atexit@plt+0xbd56c> │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + add r0, r6, #48 @ 0x30 │ │ │ │ + stm r0, {r2, r3, lr} │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [pc, #152] @ c6c50 <__cxa_atexit@plt+0xba778> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [pc, #140] @ c6c54 <__cxa_atexit@plt+0xba77c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #24]! │ │ │ │ + ldr r0, [r5, #60]! @ 0x3c │ │ │ │ + ldr lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ + sub r8, r5, #32 │ │ │ │ + ldm r8, {r1, r3, r8} │ │ │ │ + str ip, [r6, #64] @ 0x40 │ │ │ │ + add r9, r6, #68 @ 0x44 │ │ │ │ + stm r9, {r1, r2, r3, r8, lr} │ │ │ │ + str r7, [r6, #88] @ 0x58 │ │ │ │ + str r6, [r6, #92] @ 0x5c │ │ │ │ + sub r7, sl, #39 @ 0x27 │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #56] @ c6c3c <__cxa_atexit@plt+0xba764> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #56] @ 0x38 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6c18 <__cxa_atexit@plt+0xba740> │ │ │ │ + b c6c64 <__cxa_atexit@plt+0xba78c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #24] @ c6c40 <__cxa_atexit@plt+0xba768> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #68 @ 0x44 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #8]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - muleq r0, r4, r2 │ │ │ │ - @ instruction: 0xfffff89c │ │ │ │ - bicseq sp, lr, r0, ror #4 │ │ │ │ - bicseq sp, lr, r8, ror #6 │ │ │ │ - bicseq sp, lr, r0, ror r2 │ │ │ │ - bicseq sp, lr, r4, lsr #6 │ │ │ │ - bicseq sp, lr, r4, lsr r6 │ │ │ │ - biceq ip, r7, r8, asr ip │ │ │ │ - andeq r0, r2, sp, lsl #12 │ │ │ │ + mov r3, #96 @ 0x60 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, ip, lsr r3 │ │ │ │ + @ instruction: 0xfffff5c0 │ │ │ │ + bicseq r0, pc, ip, ror r5 @ │ │ │ │ + bicseq r0, pc, r8, ror r5 @ │ │ │ │ + @ instruction: 0xfffff610 │ │ │ │ + @ instruction: 0xfffff65c │ │ │ │ + biceq r0, r8, ip, lsl r4 │ │ │ │ + andeq r8, r4, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - cmp r2, r3 │ │ │ │ - bne c9ab0 <__cxa_atexit@plt+0xbd5d8> │ │ │ │ - ldr r3, [pc, #280] @ c9ba0 <__cxa_atexit@plt+0xbd6c8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6c88 <__cxa_atexit@plt+0xba7b0> │ │ │ │ + ldr r3, [pc, #232] @ c6d60 <__cxa_atexit@plt+0xba888> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r8, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c9b78 <__cxa_atexit@plt+0xbd6a0> │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b c9744 <__cxa_atexit@plt+0xbd26c> │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ + b 9b487c <__cxa_atexit@plt+0x9a83a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c9b80 <__cxa_atexit@plt+0xbd6a8> │ │ │ │ - ldr r2, [pc, #216] @ c9ba4 <__cxa_atexit@plt+0xbd6cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #208] @ c9ba8 <__cxa_atexit@plt+0xbd6d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - sub r2, r3, #39 @ 0x27 │ │ │ │ - str r2, [sp] │ │ │ │ - sub sl, r3, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #188] @ c9bac <__cxa_atexit@plt+0xbd6d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr ip, [pc, #180] @ c9bb0 <__cxa_atexit@plt+0xbd6d8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ + add sl, r6, #96 @ 0x60 │ │ │ │ + cmp r2, sl │ │ │ │ + bcc c6d40 <__cxa_atexit@plt+0xba868> │ │ │ │ + ldr r9, [pc, #196] @ c6d64 <__cxa_atexit@plt+0xba88c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldmib r5, {r0, r8} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r5, #44] @ 0x2c │ │ │ │ - sub lr, r3, #30 │ │ │ │ - sub r1, r3, #18 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #136] @ c9bb4 <__cxa_atexit@plt+0xbd6dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - ldr r7, [pc, #104] @ c9bb8 <__cxa_atexit@plt+0xbd6e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [sp] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r9, [pc, #168] @ c6d68 <__cxa_atexit@plt+0xba890> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r3, [pc, #164] @ c6d6c <__cxa_atexit@plt+0xba894> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr ip, [r5, #40] @ 0x28 │ │ │ │ + sub lr, sl, #50 @ 0x32 │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r0, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + add r0, r6, #48 @ 0x30 │ │ │ │ + stm r0, {r2, r3, lr} │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [pc, #116] @ c6d70 <__cxa_atexit@plt+0xba898> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [pc, #104] @ c6d74 <__cxa_atexit@plt+0xba89c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #24]! │ │ │ │ + ldr r0, [r5, #60]! @ 0x3c │ │ │ │ + ldr lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ + sub r8, r5, #32 │ │ │ │ + ldm r8, {r1, r3, r8} │ │ │ │ + str ip, [r6, #64] @ 0x40 │ │ │ │ + add r9, r6, #68 @ 0x44 │ │ │ │ + stm r9, {r1, r2, r3, r8, lr} │ │ │ │ + str r7, [r6, #88] @ 0x58 │ │ │ │ + str r6, [r6, #92] @ 0x5c │ │ │ │ + sub r7, sl, #39 @ 0x27 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ c9b9c <__cxa_atexit@plt+0xbd6c4> │ │ │ │ + ldr r6, [pc, #20] @ c6d5c <__cxa_atexit@plt+0xba884> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #68 @ 0x44 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #8]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0xfffff74c │ │ │ │ - bicseq sp, lr, r0, lsl r1 │ │ │ │ - bicseq sp, lr, r8, lsl r2 │ │ │ │ - bicseq sp, lr, r0, lsr #2 │ │ │ │ - ldrsbeq sp, [lr, #20] │ │ │ │ - bicseq sp, lr, r4, ror #9 │ │ │ │ - biceq ip, r7, r0, lsl #22 │ │ │ │ - andeq r2, r2, sp, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b c9744 <__cxa_atexit@plt+0xbd26c> │ │ │ │ - ldrdeq ip, [r7, #172] @ 0xac │ │ │ │ - andeq sp, r0, fp, asr #27 │ │ │ │ + mov r3, #96 @ 0x60 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + @ instruction: 0xfffff47c │ │ │ │ + bicseq r0, pc, r8, lsr r4 @ │ │ │ │ + bicseq r0, pc, r4, lsr r4 @ │ │ │ │ + @ instruction: 0xfffff4cc │ │ │ │ + @ instruction: 0xfffff518 │ │ │ │ + strdeq r0, [r8, #32] │ │ │ │ + andeq r8, r6, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ + add r6, r6, #96 @ 0x60 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c6e58 <__cxa_atexit@plt+0xba980> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c9cb4 <__cxa_atexit@plt+0xbd7dc> │ │ │ │ - ldr r2, [pc, #192] @ c9cd0 <__cxa_atexit@plt+0xbd7f8> │ │ │ │ + bcc c6f08 <__cxa_atexit@plt+0xbaa30> │ │ │ │ + ldr sl, [pc, #412] @ c6f48 <__cxa_atexit@plt+0xbaa70> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr lr, [r5, #24] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr sl, [pc, #380] @ c6f4c <__cxa_atexit@plt+0xbaa74> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r7, [r5, #48] @ 0x30 │ │ │ │ + sub r1, r6, #50 @ 0x32 │ │ │ │ + ldr r9, [pc, #368] @ c6f50 <__cxa_atexit@plt+0xbaa78> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str sl, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str ip, [r3, #48] @ 0x30 │ │ │ │ + str r9, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str lr, [r3, #60] @ 0x3c │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r2, [pc, #324] @ c6f54 <__cxa_atexit@plt+0xbaa7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #184] @ c9cd4 <__cxa_atexit@plt+0xbd7fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r7, r2, #1 │ │ │ │ - sub r2, r6, #39 @ 0x27 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - sub sl, r6, #50 @ 0x32 │ │ │ │ - ldr r2, [pc, #164] @ c9cd8 <__cxa_atexit@plt+0xbd800> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - ldr ip, [pc, #156] @ c9cdc <__cxa_atexit@plt+0xbd804> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str r2, [sp] │ │ │ │ - sub lr, r6, #30 │ │ │ │ - sub r2, r6, #18 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str lr, [r3, #52] @ 0x34 │ │ │ │ - ldr r7, [pc, #112] @ c9ce0 <__cxa_atexit@plt+0xbd808> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r1, [pc, #312] @ c6f58 <__cxa_atexit@plt+0xbaa80> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #24]! │ │ │ │ + ldr ip, [r5, #60]! @ 0x3c │ │ │ │ + ldr lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ + sub r9, r5, #32 │ │ │ │ + ldm r9, {r0, r1, r9} │ │ │ │ + str r8, [r3, #64] @ 0x40 │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ + add r0, r3, #76 @ 0x4c │ │ │ │ + stm r0, {r1, r9, lr} │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + str r3, [r3, #92] @ 0x5c │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + bx ip │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c6f14 <__cxa_atexit@plt+0xbaa3c> │ │ │ │ + ldr r9, [pc, #200] @ c6f34 <__cxa_atexit@plt+0xbaa5c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldmib r5, {r0, r8} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r9, [pc, #172] @ c6f38 <__cxa_atexit@plt+0xbaa60> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #168] @ c6f3c <__cxa_atexit@plt+0xbaa64> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #40] @ 0x28 │ │ │ │ + sub lr, r6, #50 @ 0x32 │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #44] @ 0x2c │ │ │ │ + add r0, r3, #48 @ 0x30 │ │ │ │ + stm r0, {r2, sl, lr} │ │ │ │ str r1, [r3, #60] @ 0x3c │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - ldr r7, [pc, #80] @ c9ce4 <__cxa_atexit@plt+0xbd80c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r2, [pc, #120] @ c6f40 <__cxa_atexit@plt+0xbaa68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r1, [pc, #108] @ c6f44 <__cxa_atexit@plt+0xbaa6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #24]! │ │ │ │ + ldr r0, [r5, #60]! @ 0x3c │ │ │ │ + ldr lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ + sub sl, r5, #32 │ │ │ │ + ldm sl, {r1, r9, sl} │ │ │ │ + str ip, [r3, #64] @ 0x40 │ │ │ │ + add r8, r3, #68 @ 0x44 │ │ │ │ + stm r8, {r1, r2, r9, sl, lr} │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + str r3, [r3, #92] @ 0x5c │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ c6f30 <__cxa_atexit@plt+0xbaa58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b c6f1c <__cxa_atexit@plt+0xbaa44> │ │ │ │ + ldr r3, [pc, #16] @ c6f2c <__cxa_atexit@plt+0xbaa54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #96 @ 0x60 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + @ instruction: 0xfffff2b0 │ │ │ │ + bicseq r0, pc, ip, ror #4 │ │ │ │ + bicseq r0, pc, r8, ror #4 │ │ │ │ + @ instruction: 0xfffff300 │ │ │ │ + @ instruction: 0xfffff34c │ │ │ │ + @ instruction: 0xfffff5f0 │ │ │ │ + bicseq r0, pc, r8, lsr #6 │ │ │ │ + bicseq r0, pc, ip, lsl r3 @ │ │ │ │ + @ instruction: 0xfffff638 │ │ │ │ + @ instruction: 0xfffff684 │ │ │ │ + biceq r0, r8, ip, lsl #2 │ │ │ │ + andeq r8, r7, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #96 @ 0x60 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c7028 <__cxa_atexit@plt+0xbab50> │ │ │ │ + ldr r9, [pc, #188] @ c7044 <__cxa_atexit@plt+0xbab6c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldmib r5, {r0, fp} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r9, [pc, #160] @ c7048 <__cxa_atexit@plt+0xbab70> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #156] @ c704c <__cxa_atexit@plt+0xbab74> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #40] @ 0x28 │ │ │ │ + sub lr, r6, #50 @ 0x32 │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r0, [r3, #32] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - ldr r7, [sp] │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r7, [pc, #44] @ c9ce8 <__cxa_atexit@plt+0xbd810> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff608 │ │ │ │ - bicseq ip, lr, ip, asr #31 │ │ │ │ - ldrsbeq sp, [lr, #4] │ │ │ │ - ldrsbeq ip, [lr, #252] @ 0xfc │ │ │ │ - @ instruction: 0x01ded090 │ │ │ │ - bicseq sp, lr, r0, lsr #7 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - andeq r5, r1, ip, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c9d70 <__cxa_atexit@plt+0xbd898> │ │ │ │ - ldr r8, [pc, #116] @ c9d88 <__cxa_atexit@plt+0xbd8b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r3, r5, #12 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - str r8, [sl, #4]! │ │ │ │ - ldr lr, [pc, #96] @ c9d8c <__cxa_atexit@plt+0xbd8b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - str r8, [sl, #8] │ │ │ │ - add r9, sl, #12 │ │ │ │ - stm r9, {r0, r2, r3} │ │ │ │ - str sl, [sl, #32] │ │ │ │ - str r7, [sl, #44] @ 0x2c │ │ │ │ - str r1, [sl, #48] @ 0x30 │ │ │ │ - str sl, [sl, #52] @ 0x34 │ │ │ │ - mov r9, sl │ │ │ │ - ldr r0, [pc, #52] @ c9d90 <__cxa_atexit@plt+0xbd8b8> │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str fp, [r3, #44] @ 0x2c │ │ │ │ + add r0, r3, #48 @ 0x30 │ │ │ │ + stm r0, {r2, sl, lr} │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r2, [pc, #108] @ c7050 <__cxa_atexit@plt+0xbab78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r1, [pc, #96] @ c7054 <__cxa_atexit@plt+0xbab7c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #24]! │ │ │ │ + ldr r0, [r5, #60]! @ 0x3c │ │ │ │ + ldr lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ + sub sl, r5, #32 │ │ │ │ + ldm sl, {r1, r9, sl} │ │ │ │ + str ip, [r3, #64] @ 0x40 │ │ │ │ + add fp, r3, #68 @ 0x44 │ │ │ │ + stm fp, {r1, r2, r9, sl, lr} │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + str r3, [r3, #92] @ 0x5c │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + mov fp, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ c7058 <__cxa_atexit@plt+0xbab80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #96 @ 0x60 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + mov fp, r8 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + @ instruction: 0xfffff194 │ │ │ │ + bicseq r0, pc, r0, asr r1 @ │ │ │ │ + bicseq r0, pc, ip, asr #2 │ │ │ │ + @ instruction: 0xfffff1e4 │ │ │ │ + @ instruction: 0xfffff230 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + biceq r0, r8, ip │ │ │ │ + andeq r8, r6, lr, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #96 @ 0x60 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c712c <__cxa_atexit@plt+0xbac54> │ │ │ │ + ldr r9, [pc, #192] @ c7144 <__cxa_atexit@plt+0xbac6c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r9, [pc, #160] @ c7148 <__cxa_atexit@plt+0xbac70> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r7, [r5, #48] @ 0x30 │ │ │ │ + sub r1, r6, #50 @ 0x32 │ │ │ │ + ldr r8, [pc, #148] @ c714c <__cxa_atexit@plt+0xbac74> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [r5, #40] @ 0x28 │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str ip, [r3, #48] @ 0x30 │ │ │ │ + str r8, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str sl, [r3, #60] @ 0x3c │ │ │ │ + mov r1, r3 │ │ │ │ + ldr r0, [pc, #104] @ c7150 <__cxa_atexit@plt+0xbac78> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r9, #36]! @ 0x24 │ │ │ │ - str lr, [sl, #24]! │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - mov r7, ip │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r3, [pc, #28] @ c9d94 <__cxa_atexit@plt+0xbd8bc> │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r0, [pc, #92] @ c7154 <__cxa_atexit@plt+0xbac7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #24]! │ │ │ │ + ldr ip, [r5, #60]! @ 0x3c │ │ │ │ + ldr r8, [r5, #-40] @ 0xffffffd8 │ │ │ │ + sub r9, r5, #32 │ │ │ │ + ldm r9, {r0, r7, r9} │ │ │ │ + str lr, [r3, #64] @ 0x40 │ │ │ │ + add lr, r3, #68 @ 0x44 │ │ │ │ + stm lr, {r0, r2, r7, r9} │ │ │ │ + str r8, [r3, #84] @ 0x54 │ │ │ │ + str r1, [r3, #88] @ 0x58 │ │ │ │ + str r3, [r3, #92] @ 0x5c │ │ │ │ + sub r7, r6, #39 @ 0x27 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #36] @ c7158 <__cxa_atexit@plt+0xbac80> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #56 @ 0x38 │ │ │ │ + mov r2, #96 @ 0x60 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff1c4 │ │ │ │ - @ instruction: 0xfffff2cc │ │ │ │ - @ instruction: 0xfffff3a4 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c9df0 <__cxa_atexit@plt+0xbd918> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c9e08 <__cxa_atexit@plt+0xbd930> │ │ │ │ - ldr r2, [pc, #100] @ c9e34 <__cxa_atexit@plt+0xbd95c> │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + @ instruction: 0xfffff318 │ │ │ │ + bicseq r0, pc, r0, asr r0 @ │ │ │ │ + bicseq r0, pc, r4, asr #32 │ │ │ │ + @ instruction: 0xfffff360 │ │ │ │ + @ instruction: 0xfffff3ac │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + biceq pc, r7, ip, lsl #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c71b4 <__cxa_atexit@plt+0xbacdc> │ │ │ │ + ldr r2, [pc, #64] @ c71bc <__cxa_atexit@plt+0xbace4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #96] @ c9e38 <__cxa_atexit@plt+0xbd960> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r0, [pc, #80] @ c9e3c <__cxa_atexit@plt+0xbd964> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ c9e30 <__cxa_atexit@plt+0xbd958> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #56] @ c71c0 <__cxa_atexit@plt+0xbace8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #48] @ c71c4 <__cxa_atexit@plt+0xbacec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #32] @ c71c8 <__cxa_atexit@plt+0xbacf0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c9e28 <__cxa_atexit@plt+0xbd950> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #20] @ c9e2c <__cxa_atexit@plt+0xbd954> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + bicseq pc, lr, ip, lsl sl @ │ │ │ │ + ldrsheq pc, [lr, #232] @ 0xe8 @ │ │ │ │ + bicseq pc, lr, r8, asr #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ c7200 <__cxa_atexit@plt+0xbad28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ c7204 <__cxa_atexit@plt+0xbad2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq ip, r7, r0, asr #17 │ │ │ │ - biceq ip, r7, r0, asr #12 │ │ │ │ - biceq ip, r7, r0, ror #17 │ │ │ │ - @ instruction: 0xfffff540 │ │ │ │ - biceq ip, r7, r0, lsl #13 │ │ │ │ - biceq ip, r7, ip, ror #12 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c9e70 <__cxa_atexit@plt+0xbd998> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ c9e78 <__cxa_atexit@plt+0xbd9a0> │ │ │ │ + ldrsbeq pc, [lr, #164] @ 0xa4 @ │ │ │ │ + bicseq pc, lr, r4, lsl #20 │ │ │ │ + biceq pc, r7, r0, ror #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c7250 <__cxa_atexit@plt+0xbad78> │ │ │ │ + ldr r2, [pc, #48] @ c725c <__cxa_atexit@plt+0xbad84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #40] @ c7260 <__cxa_atexit@plt+0xbad88> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #32] @ c7264 <__cxa_atexit@plt+0xbad8c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, lr, r8, lsr sp │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + bicseq pc, lr, r8, ror r9 @ │ │ │ │ + bicseq pc, lr, r4, asr lr @ │ │ │ │ + ldrheq pc, [lr, #224] @ 0xe0 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c9f30 <__cxa_atexit@plt+0xbda58> │ │ │ │ - ldr lr, [pc, #160] @ c9f3c <__cxa_atexit@plt+0xbda64> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c72f8 <__cxa_atexit@plt+0xbae20> │ │ │ │ + ldr lr, [pc, #124] @ c7304 <__cxa_atexit@plt+0xbae2c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ c9f40 <__cxa_atexit@plt+0xbda68> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c9f18 <__cxa_atexit@plt+0xbda40> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ c9f44 <__cxa_atexit@plt+0xbda6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq c9f24 <__cxa_atexit@plt+0xbda4c> │ │ │ │ - mov r7, r3 │ │ │ │ - b c9f94 <__cxa_atexit@plt+0xbdabc> │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #112] @ c7308 <__cxa_atexit@plt+0xbae30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq c72d8 <__cxa_atexit@plt+0xbae00> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #-12]! │ │ │ │ + cmp r1, #2 │ │ │ │ + bne c72e4 <__cxa_atexit@plt+0xbae0c> │ │ │ │ + ldr r5, [pc, #76] @ c730c <__cxa_atexit@plt+0xbae34> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #72] @ c7310 <__cxa_atexit@plt+0xbae38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [pc, #40] @ c7314 <__cxa_atexit@plt+0xbae3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq ip, lr, r0, ror #25 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + bicseq pc, lr, ip, lsl #18 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + biceq sp, r7, r4, asr #26 │ │ │ │ + biceq sp, r7, r0, lsr #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ c9f88 <__cxa_atexit@plt+0xbdab0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c9f80 <__cxa_atexit@plt+0xbdaa8> │ │ │ │ - b c9f94 <__cxa_atexit@plt+0xbdabc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c7344 <__cxa_atexit@plt+0xbae6c> │ │ │ │ + ldr r3, [pc, #32] @ c735c <__cxa_atexit@plt+0xbae84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b c7348 <__cxa_atexit@plt+0xbae70> │ │ │ │ + add r5, r3, #8 │ │ │ │ + ldr r3, [pc, #8] @ c7358 <__cxa_atexit@plt+0xbae80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ + strheq sp, [r7, #204] @ 0xcc │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne ca030 <__cxa_atexit@plt+0xbdb58> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc ca03c <__cxa_atexit@plt+0xbdb64> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge c9fd4 <__cxa_atexit@plt+0xbdafc> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + bne c73ac <__cxa_atexit@plt+0xbaed4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c73c0 <__cxa_atexit@plt+0xbaee8> │ │ │ │ + ldr r2, [pc, #72] @ c73d4 <__cxa_atexit@plt+0xbaefc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ c73d8 <__cxa_atexit@plt+0xbaf00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, r2, #3 │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bne ca030 <__cxa_atexit@plt+0xbdb58> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt c9fc8 <__cxa_atexit@plt+0xbdaf0> │ │ │ │ - bne ca030 <__cxa_atexit@plt+0xbdb58> │ │ │ │ - ldr r1, [pc, #88] @ ca04c <__cxa_atexit@plt+0xbdb74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ ca050 <__cxa_atexit@plt+0xbdb78> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #28] @ c73d0 <__cxa_atexit@plt+0xbaef8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - ldrsheq ip, [lr, #204] @ 0xcc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ca0c0 <__cxa_atexit@plt+0xbdbe8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ ca0d0 <__cxa_atexit@plt+0xbdbf8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bicseq pc, lr, ip, lsr r8 @ │ │ │ │ + biceq sp, r7, r0, asr #24 │ │ │ │ + @ instruction: 0x01def890 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7424 <__cxa_atexit@plt+0xbaf4c> │ │ │ │ + ldr r2, [pc, #52] @ c742c <__cxa_atexit@plt+0xbaf54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #44] @ c7430 <__cxa_atexit@plt+0xbaf58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #28] @ c7434 <__cxa_atexit@plt+0xbaf5c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + bicseq pc, lr, r0, lsr #15 │ │ │ │ + bicseq pc, lr, r8, ror #25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ c7458 <__cxa_atexit@plt+0xbaf80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ + bicseq pc, lr, r8, lsr #15 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ca104 <__cxa_atexit@plt+0xbdc2c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ ca10c <__cxa_atexit@plt+0xbdc34> │ │ │ │ + bhi c74b4 <__cxa_atexit@plt+0xbafdc> │ │ │ │ + ldr r2, [pc, #88] @ c74d0 <__cxa_atexit@plt+0xbaff8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq ip, lr, r4, lsr #21 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ca1c4 <__cxa_atexit@plt+0xbdcec> │ │ │ │ - ldr lr, [pc, #160] @ ca1d0 <__cxa_atexit@plt+0xbdcf8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ ca1d4 <__cxa_atexit@plt+0xbdcfc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ca1ac <__cxa_atexit@plt+0xbdcd4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ ca1d8 <__cxa_atexit@plt+0xbdd00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq ca1b8 <__cxa_atexit@plt+0xbdce0> │ │ │ │ - mov r7, r3 │ │ │ │ - b ca228 <__cxa_atexit@plt+0xbdd50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + bhi c74bc <__cxa_atexit@plt+0xbafe4> │ │ │ │ + ldr r7, [pc, #64] @ c74d4 <__cxa_atexit@plt+0xbaffc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq c74a8 <__cxa_atexit@plt+0xbafd0> │ │ │ │ + mov r7, r8 │ │ │ │ + b bf020 <__cxa_atexit@plt+0xb2b48> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq ip, lr, ip, asr #20 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ ca21c <__cxa_atexit@plt+0xbdd44> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ca214 <__cxa_atexit@plt+0xbdd3c> │ │ │ │ - b ca228 <__cxa_atexit@plt+0xbdd50> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ c74d8 <__cxa_atexit@plt+0xbb000> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ + bicseq pc, lr, ip, lsr #14 │ │ │ │ + @ instruction: 0xffff7b88 │ │ │ │ + @ instruction: 0x01c7fa94 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c752c <__cxa_atexit@plt+0xbb054> │ │ │ │ + ldr r2, [pc, #60] @ c7534 <__cxa_atexit@plt+0xbb05c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #48] @ c7538 <__cxa_atexit@plt+0xbb060> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [pc, #28] @ c753c <__cxa_atexit@plt+0xbb064> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1b356bc <__cxa_atexit@plt+0x1b291e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x01def69c │ │ │ │ + ldrsbeq pc, [lr, #96] @ 0x60 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne ca2c4 <__cxa_atexit@plt+0xbddec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc ca2d0 <__cxa_atexit@plt+0xbddf8> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge ca268 <__cxa_atexit@plt+0xbdd90> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + bne c7568 <__cxa_atexit@plt+0xbb090> │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bne ca2c4 <__cxa_atexit@plt+0xbddec> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt ca25c <__cxa_atexit@plt+0xbdd84> │ │ │ │ - bne ca2c4 <__cxa_atexit@plt+0xbddec> │ │ │ │ - ldr r1, [pc, #88] @ ca2e0 <__cxa_atexit@plt+0xbde08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ ca2e4 <__cxa_atexit@plt+0xbde0c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c75a0 <__cxa_atexit@plt+0xbb0c8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [pc, #44] @ c75b0 <__cxa_atexit@plt+0xbb0d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq ip, lr, r8, ror #20 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ca360 <__cxa_atexit@plt+0xbde88> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ ca370 <__cxa_atexit@plt+0xbde98> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq ip, r7, r4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + bicseq pc, lr, r0, lsr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r2, sl │ │ │ │ - mov lr, r9 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b c75d4 <__cxa_atexit@plt+0xbb0fc> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ - sub r6, r5, #32 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi ca448 <__cxa_atexit@plt+0xbdf70> │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r6, [r7, #8] │ │ │ │ - and r0, r1, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne ca3e4 <__cxa_atexit@plt+0xbdf0c> │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r3, [r2, #11] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, sl} │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b ca490 <__cxa_atexit@plt+0xbdfb8> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r6, [r5] │ │ │ │ - sub r2, r5, #12 │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ca45c <__cxa_atexit@plt+0xbdf84> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c766c <__cxa_atexit@plt+0xbb194> │ │ │ │ + ldr r6, [pc, #160] @ c768c <__cxa_atexit@plt+0xbb1b4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq c7644 <__cxa_atexit@plt+0xbb16c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c7658 <__cxa_atexit@plt+0xbb180> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ca464 <__cxa_atexit@plt+0xbdf8c> │ │ │ │ - ldr r5, [pc, #112] @ ca484 <__cxa_atexit@plt+0xbdfac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #108] @ ca488 <__cxa_atexit@plt+0xbdfb0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #104] @ ca48c <__cxa_atexit@plt+0xbdfb4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str sl, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - str r8, [r9, #4] │ │ │ │ - str r9, [r9, #12] │ │ │ │ - str r0, [r9, #8]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, lr │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc c7678 <__cxa_atexit@plt+0xbb1a0> │ │ │ │ + ldr r7, [pc, #112] @ c7690 <__cxa_atexit@plt+0xbb1b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ - b ca46c <__cxa_atexit@plt+0xbdf94> │ │ │ │ + bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ ca480 <__cxa_atexit@plt+0xbdfa8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ - bx r0 │ │ │ │ - biceq fp, r7, r0, lsl pc │ │ │ │ - @ instruction: 0xfffecbfc │ │ │ │ - @ instruction: 0xfffede24 │ │ │ │ - biceq fp, r7, ip, lsl #30 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne c76e4 <__cxa_atexit@plt+0xbb20c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc ca59c <__cxa_atexit@plt+0xbe0c4> │ │ │ │ - str r7, [sp] │ │ │ │ - stmib sp, {r3, r4} │ │ │ │ - ldr sl, [pc, #300] @ ca5e4 <__cxa_atexit@plt+0xbe10c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r0, [r2, #2] │ │ │ │ - ldr r3, [r2, #6] │ │ │ │ - ldr r1, [pc, #288] @ ca5e8 <__cxa_atexit@plt+0xbe110> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub fp, r6, #71 @ 0x47 │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mov lr, r5 │ │ │ │ - ldr r4, [lr, #20]! │ │ │ │ - stmib r9, {r1, r7} │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str sl, [r9, #16] │ │ │ │ - add r1, r9, #20 │ │ │ │ - stm r1, {r0, r3, r7, fp} │ │ │ │ - mov r1, r5 │ │ │ │ - ldr sl, [r1, #16]! │ │ │ │ - str ip, [r9, #36] @ 0x24 │ │ │ │ - str r4, [r9, #40] @ 0x28 │ │ │ │ - str sl, [r9, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #224] @ ca5ec <__cxa_atexit@plt+0xbe114> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #48] @ 0x30 │ │ │ │ - add r2, r9, #52 @ 0x34 │ │ │ │ - stm r2, {r0, r3, r7, fp} │ │ │ │ - mov fp, r8 │ │ │ │ - str ip, [lr] │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - sub r7, r6, #59 @ 0x3b │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r9, #68 @ 0x44 │ │ │ │ - stm r5, {r2, r4, sl} │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - cmp r8, r1 │ │ │ │ - bhi ca5c4 <__cxa_atexit@plt+0xbe0ec> │ │ │ │ - mov r5, r1 │ │ │ │ - add r6, r9, #92 @ 0x5c │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ca5bc <__cxa_atexit@plt+0xbe0e4> │ │ │ │ - ldr r7, [pc, #140] @ ca5f8 <__cxa_atexit@plt+0xbe120> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #136] @ ca5fc <__cxa_atexit@plt+0xbe124> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #132] @ ca600 <__cxa_atexit@plt+0xbe128> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r9, #80]! @ 0x50 │ │ │ │ - str r3, [r9, #4] │ │ │ │ - str r9, [r9, #12] │ │ │ │ - str r1, [r9, #8]! │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov sl, r0 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r7, [pc, #80] @ ca5f4 <__cxa_atexit@plt+0xbe11c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #76 @ 0x4c │ │ │ │ + bcc c76fc <__cxa_atexit@plt+0xbb224> │ │ │ │ + ldr r3, [pc, #68] @ c7708 <__cxa_atexit@plt+0xbb230> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r1, #16 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #36] @ ca5f0 <__cxa_atexit@plt+0xbe118> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r0 │ │ │ │ - mov sl, r2 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - bicseq ip, lr, r8, lsr r8 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - strheq fp, [r7, #216] @ 0xd8 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffecaa4 │ │ │ │ - @ instruction: 0xfffedccc │ │ │ │ - strheq fp, [r7, #212] @ 0xd4 │ │ │ │ - biceq fp, r7, r8, ror sp │ │ │ │ - andeq r0, r0, r8, lsl #28 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b ca490 <__cxa_atexit@plt+0xbdfb8> │ │ │ │ - biceq fp, r7, r8, asr sp │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ca6b4 <__cxa_atexit@plt+0xbe1dc> │ │ │ │ - ldr r3, [pc, #120] @ ca6bc <__cxa_atexit@plt+0xbe1e4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c7728 <__cxa_atexit@plt+0xbb250> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq ca698 <__cxa_atexit@plt+0xbe1c0> │ │ │ │ - ldr r1, [pc, #92] @ ca6c0 <__cxa_atexit@plt+0xbe1e8> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1626748 <__cxa_atexit@plt+0x161a270> │ │ │ │ + strdeq sp, [r7, #132] @ 0x84 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi c779c <__cxa_atexit@plt+0xbb2c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c77a8 <__cxa_atexit@plt+0xbb2d0> │ │ │ │ + ldr r1, [pc, #88] @ c77b8 <__cxa_atexit@plt+0xbb2e0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ca6a8 <__cxa_atexit@plt+0xbe1d0> │ │ │ │ - ldr r9, [r5, #-4]! │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b ca384 <__cxa_atexit@plt+0xbdeac> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [pc, #84] @ c77bc <__cxa_atexit@plt+0xbb2e4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr lr, [pc, #72] @ c77c0 <__cxa_atexit@plt+0xbb2e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r8, r2 │ │ │ │ + b c75d4 <__cxa_atexit@plt+0xbb0fc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - strheq fp, [r7, #200] @ 0xc8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ ca720 <__cxa_atexit@plt+0xbe248> │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c7830 <__cxa_atexit@plt+0xbb358> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c7850 <__cxa_atexit@plt+0xbb378> │ │ │ │ + ldr r2, [pc, #104] @ c785c <__cxa_atexit@plt+0xbb384> │ │ │ │ add r2, pc, r2 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [r1, #6] │ │ │ │ + ldr r0, [pc, #88] @ c7860 <__cxa_atexit@plt+0xbb388> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ str r3, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq ca714 <__cxa_atexit@plt+0xbe23c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b ca384 <__cxa_atexit@plt+0xbdeac> │ │ │ │ + beq c7844 <__cxa_atexit@plt+0xbb36c> │ │ │ │ + ldr r9, [r5], #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ + ldr r7, [pc, #44] @ c7864 <__cxa_atexit@plt+0xbb38c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq fp, r7, r8, asr ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ca384 <__cxa_atexit@plt+0xbdeac> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldrheq pc, [lr, #56] @ 0x38 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1626bf0 <__cxa_atexit@plt+0x161a718> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ca778 <__cxa_atexit@plt+0xbe2a0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ ca780 <__cxa_atexit@plt+0xbe2a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + bhi c78c4 <__cxa_atexit@plt+0xbb3ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #56] @ c78dc <__cxa_atexit@plt+0xbb404> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c78cc <__cxa_atexit@plt+0xbb3f4> │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b c7910 <__cxa_atexit@plt+0xbb438> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, lr, r0, lsr r4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ca838 <__cxa_atexit@plt+0xbe360> │ │ │ │ - ldr lr, [pc, #160] @ ca844 <__cxa_atexit@plt+0xbe36c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + bicseq pc, lr, r0, lsl #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7908 <__cxa_atexit@plt+0xbb430> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b c7910 <__cxa_atexit@plt+0xbb438> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldm r5, {r6, r7} │ │ │ │ + ldr r3, [r6, #3] │ │ │ │ + ldr r6, [r6, #7] │ │ │ │ + ldr r2, [pc, #172] @ c79d8 <__cxa_atexit@plt+0xbb500> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq c79a0 <__cxa_atexit@plt+0xbb4c8> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne c79b0 <__cxa_atexit@plt+0xbb4d8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c79c8 <__cxa_atexit@plt+0xbb4f0> │ │ │ │ + ldr lr, [pc, #120] @ c79dc <__cxa_atexit@plt+0xbb504> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ ca848 <__cxa_atexit@plt+0xbe370> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ca820 <__cxa_atexit@plt+0xbe348> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ ca84c <__cxa_atexit@plt+0xbe374> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq ca82c <__cxa_atexit@plt+0xbe354> │ │ │ │ - mov r7, r3 │ │ │ │ - b ca89c <__cxa_atexit@plt+0xbe3c4> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r2, [pc, #104] @ c79e0 <__cxa_atexit@plt+0xbb508> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #80] @ c79e4 <__cxa_atexit@plt+0xbb50c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq ip, [lr, #56] @ 0x38 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0x01def394 │ │ │ │ + bicseq pc, lr, r8, lsr #7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ ca890 <__cxa_atexit@plt+0xbe3b8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ca888 <__cxa_atexit@plt+0xbe3b0> │ │ │ │ - b ca89c <__cxa_atexit@plt+0xbe3c4> │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne c7a50 <__cxa_atexit@plt+0xbb578> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c7a68 <__cxa_atexit@plt+0xbb590> │ │ │ │ + ldr r3, [pc, #92] @ c7a74 <__cxa_atexit@plt+0xbb59c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r0, [pc, #76] @ c7a78 <__cxa_atexit@plt+0xbb5a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ldr r3, [pc, #52] @ c7a7c <__cxa_atexit@plt+0xbb5a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + bicseq pc, lr, r0, ror #5 │ │ │ │ + ldrsheq pc, [lr, #36] @ 0x24 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne ca938 <__cxa_atexit@plt+0xbe460> │ │ │ │ + bne c7aa8 <__cxa_atexit@plt+0xbb5d0> │ │ │ │ + str r2, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b c7910 <__cxa_atexit@plt+0xbb438> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc ca944 <__cxa_atexit@plt+0xbe46c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge ca8dc <__cxa_atexit@plt+0xbe404> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne ca938 <__cxa_atexit@plt+0xbe460> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt ca8d0 <__cxa_atexit@plt+0xbe3f8> │ │ │ │ - bne ca938 <__cxa_atexit@plt+0xbe460> │ │ │ │ - ldr r1, [pc, #88] @ ca954 <__cxa_atexit@plt+0xbe47c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ ca958 <__cxa_atexit@plt+0xbe480> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c7af4 <__cxa_atexit@plt+0xbb61c> │ │ │ │ + ldr r7, [pc, #68] @ c7b04 <__cxa_atexit@plt+0xbb62c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ c7b08 <__cxa_atexit@plt+0xbb630> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - ldrsheq ip, [lr, #52] @ 0x34 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ca9c8 <__cxa_atexit@plt+0xbe4f0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ ca9d8 <__cxa_atexit@plt+0xbe500> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + bicseq pc, lr, ip, asr #2 │ │ │ │ + @ instruction: 0x01c7d390 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi caa0c <__cxa_atexit@plt+0xbe534> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ caa14 <__cxa_atexit@plt+0xbe53c> │ │ │ │ + bhi c7b58 <__cxa_atexit@plt+0xbb680> │ │ │ │ + ldr lr, [pc, #52] @ c7b60 <__cxa_atexit@plt+0xbb688> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #48] @ c7b64 <__cxa_atexit@plt+0xbb68c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r2, [pc, #32] @ c7b68 <__cxa_atexit@plt+0xbb690> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dec19c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi caacc <__cxa_atexit@plt+0xbe5f4> │ │ │ │ - ldr lr, [pc, #160] @ caad8 <__cxa_atexit@plt+0xbe600> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq sp, r7, r0, ror r3 │ │ │ │ + bicseq pc, lr, ip, asr r0 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c7bec <__cxa_atexit@plt+0xbb714> │ │ │ │ mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ caadc <__cxa_atexit@plt+0xbe604> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq caab4 <__cxa_atexit@plt+0xbe5dc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ caae0 <__cxa_atexit@plt+0xbe608> │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c7bfc <__cxa_atexit@plt+0xbb724> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc c7c04 <__cxa_atexit@plt+0xbb72c> │ │ │ │ + ldr r1, [pc, #112] @ c7c1c <__cxa_atexit@plt+0xbb744> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq caac0 <__cxa_atexit@plt+0xbe5e8> │ │ │ │ - mov r7, r3 │ │ │ │ - b cab30 <__cxa_atexit@plt+0xbe658> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq ip, lr, r4, asr #2 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + ldr r0, [pc, #108] @ c7c20 <__cxa_atexit@plt+0xbb748> │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ cab24 <__cxa_atexit@plt+0xbe64c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq cab1c <__cxa_atexit@plt+0xbe644> │ │ │ │ - b cab30 <__cxa_atexit@plt+0xbe658> │ │ │ │ + ldr lr, [pc, #96] @ c7c24 <__cxa_atexit@plt+0xbb74c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str lr, [r5, #8]! │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b c75d4 <__cxa_atexit@plt+0xbb0fc> │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cabcc <__cxa_atexit@plt+0xbe6f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc cabd8 <__cxa_atexit@plt+0xbe700> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge cab70 <__cxa_atexit@plt+0xbe698> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + mov r3, r6 │ │ │ │ + b c7c0c <__cxa_atexit@plt+0xbb734> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bne cabcc <__cxa_atexit@plt+0xbe6f4> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt cab64 <__cxa_atexit@plt+0xbe68c> │ │ │ │ - bne cabcc <__cxa_atexit@plt+0xbe6f4> │ │ │ │ - ldr r1, [pc, #88] @ cabe8 <__cxa_atexit@plt+0xbe710> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ cabec <__cxa_atexit@plt+0xbe714> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ + @ instruction: 0xfffff934 │ │ │ │ + @ instruction: 0xfffffa1c │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + biceq sp, r7, r0, ror r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7cc4 <__cxa_atexit@plt+0xbb7ec> │ │ │ │ + ldr r2, [pc, #152] @ c7ce4 <__cxa_atexit@plt+0xbb80c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq c7cb4 <__cxa_atexit@plt+0xbb7dc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc c7ccc <__cxa_atexit@plt+0xbb7f4> │ │ │ │ + ldr lr, [pc, #116] @ c7ce8 <__cxa_atexit@plt+0xbb810> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #92] @ c7cec <__cxa_atexit@plt+0xbb814> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq ip, lr, r0, ror #2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + bicseq lr, lr, r0, asr #30 │ │ │ │ + biceq sp, r7, ip, lsr #3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cac68 <__cxa_atexit@plt+0xbe790> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ cac78 <__cxa_atexit@plt+0xbe7a0> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc c7d54 <__cxa_atexit@plt+0xbb87c> │ │ │ │ + ldr r2, [pc, #72] @ c7d60 <__cxa_atexit@plt+0xbb888> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ c7d64 <__cxa_atexit@plt+0xbb88c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - strdeq fp, [r7, #108] @ 0x6c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, sl │ │ │ │ - mov lr, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r0, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi cad60 <__cxa_atexit@plt+0xbe888> │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldmib r7, {r0, sl} │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - and r2, r1, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne cad00 <__cxa_atexit@plt+0xbe828> │ │ │ │ - ldr r2, [ip, #7] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [ip, #11] │ │ │ │ - str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r4, [r5, #-8] │ │ │ │ - stmda r5, {r1, sl} │ │ │ │ - str r6, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b cada8 <__cxa_atexit@plt+0xbe8d0> │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ - sub r2, r5, #12 │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + @ instruction: 0x01deee9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7df8 <__cxa_atexit@plt+0xbb920> │ │ │ │ + ldr r2, [pc, #168] @ c7e2c <__cxa_atexit@plt+0xbb954> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi cad74 <__cxa_atexit@plt+0xbe89c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc cad7c <__cxa_atexit@plt+0xbe8a4> │ │ │ │ - ldr r0, [pc, #112] @ cad9c <__cxa_atexit@plt+0xbe8c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #108] @ cada0 <__cxa_atexit@plt+0xbe8c8> │ │ │ │ + bhi c7e00 <__cxa_atexit@plt+0xbb928> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc c7e08 <__cxa_atexit@plt+0xbb930> │ │ │ │ + ldr r3, [pc, #132] @ c7e34 <__cxa_atexit@plt+0xbb95c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #104] @ cada4 <__cxa_atexit@plt+0xbe8cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str sl, [r2] │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - str r8, [r9, #4] │ │ │ │ - str r9, [r9, #12] │ │ │ │ - str r3, [r9, #8]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, lr │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, ip │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b cad84 <__cxa_atexit@plt+0xbe8ac> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ cad98 <__cxa_atexit@plt+0xbe8c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ - bx r0 │ │ │ │ - strdeq fp, [r7, #88] @ 0x58 │ │ │ │ - @ instruction: 0xfffec2e4 │ │ │ │ - @ instruction: 0xfffed50c │ │ │ │ - strdeq fp, [r7, #84] @ 0x54 │ │ │ │ - mov fp, r8 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - cmp r8, r6 │ │ │ │ - bcc caed0 <__cxa_atexit@plt+0xbe9f8> │ │ │ │ - str r7, [sp] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr sl, [r2, #6] │ │ │ │ - ldr r1, [pc, #308] @ caf10 <__cxa_atexit@plt+0xbea38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub lr, r6, #71 @ 0x47 │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov ip, r5 │ │ │ │ - ldr r0, [ip, #28]! │ │ │ │ - stmib r9, {r1, r7} │ │ │ │ - str r2, [r9, #12] │ │ │ │ - ldr r1, [pc, #272] @ caf14 <__cxa_atexit@plt+0xbea3c> │ │ │ │ + ldr r1, [pc, #128] @ c7e38 <__cxa_atexit@plt+0xbb960> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r2, r9, #16 │ │ │ │ - stm r2, {r1, r3, sl} │ │ │ │ - str r7, [r9, #28] │ │ │ │ - str lr, [r9, #32] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [r1, #24]! │ │ │ │ - str fp, [r9, #36] @ 0x24 │ │ │ │ - mov fp, r4 │ │ │ │ - str r0, [r9, #40] @ 0x28 │ │ │ │ - str r2, [r9, #44] @ 0x2c │ │ │ │ - ldr r4, [pc, #228] @ caf18 <__cxa_atexit@plt+0xbea40> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r9, #48] @ 0x30 │ │ │ │ - str r3, [r9, #52] @ 0x34 │ │ │ │ - str sl, [r9, #56] @ 0x38 │ │ │ │ - str r7, [r9, #60] @ 0x3c │ │ │ │ - str lr, [r9, #64] @ 0x40 │ │ │ │ - sub r7, r6, #25 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - sub r7, r6, #59 @ 0x3b │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str r3, [r9, #68] @ 0x44 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r0, [r9, #72] @ 0x48 │ │ │ │ - str r2, [r9, #76] @ 0x4c │ │ │ │ - str r7, [ip] │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi caef4 <__cxa_atexit@plt+0xbea1c> │ │ │ │ - add r6, r9, #92 @ 0x5c │ │ │ │ - cmp r8, r6 │ │ │ │ - bcc caeec <__cxa_atexit@plt+0xbea14> │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r0, [pc, #128] @ caf24 <__cxa_atexit@plt+0xbea4c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #116] @ c7e3c <__cxa_atexit@plt+0xbb964> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #124] @ caf28 <__cxa_atexit@plt+0xbea50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #120] @ caf2c <__cxa_atexit@plt+0xbea54> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5] │ │ │ │ - str r0, [r9, #80]! @ 0x50 │ │ │ │ - str lr, [r9, #4] │ │ │ │ - str r9, [r9, #12] │ │ │ │ - str r1, [r9, #8]! │ │ │ │ - ldm sp, {r7, sl} │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r7, [pc, #72] @ caf20 <__cxa_atexit@plt+0xbea48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #76 @ 0x4c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ caf1c <__cxa_atexit@plt+0xbea44> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #108] @ c7e40 <__cxa_atexit@plt+0xbb968> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b c75d4 <__cxa_atexit@plt+0xbb0fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b c7e10 <__cxa_atexit@plt+0xbb938> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #24] @ c7e30 <__cxa_atexit@plt+0xbb958> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, lr │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq fp, lr, r4, lsr #30 │ │ │ │ - @ instruction: 0xfffffb60 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - biceq fp, r7, r8, lsl #9 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffec16c │ │ │ │ - @ instruction: 0xfffed394 │ │ │ │ - biceq fp, r7, ip, ror r4 │ │ │ │ - biceq fp, r7, ip, asr #8 │ │ │ │ - andeq r3, r0, sl, lsl #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b cada8 <__cxa_atexit@plt+0xbe8d0> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cafdc <__cxa_atexit@plt+0xbeb04> │ │ │ │ - ldr lr, [pc, #124] @ cafe4 <__cxa_atexit@plt+0xbeb0c> │ │ │ │ + bicseq lr, lr, r0, lsr #28 │ │ │ │ + ldrsbeq lr, [lr, #216] @ 0xd8 │ │ │ │ + @ instruction: 0xfffff730 │ │ │ │ + @ instruction: 0xfffff818 │ │ │ │ + @ instruction: 0xfffffa00 │ │ │ │ + bicseq lr, lr, ip, lsl lr │ │ │ │ + biceq sp, r7, r8, asr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi c7ed4 <__cxa_atexit@plt+0xbb9fc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c7ee0 <__cxa_atexit@plt+0xbba08> │ │ │ │ + ldr lr, [pc, #132] @ c7efc <__cxa_atexit@plt+0xbba24> │ │ │ │ add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ - ldr lr, [pc, #104] @ cafe8 <__cxa_atexit@plt+0xbeb10> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r7, [r2, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq cafc4 <__cxa_atexit@plt+0xbeaec> │ │ │ │ - ldr r7, [pc, #76] @ cafec <__cxa_atexit@plt+0xbeb14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ + ldr r1, [pc, #128] @ c7f00 <__cxa_atexit@plt+0xbba28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r2, [pc, #104] @ c7f04 <__cxa_atexit@plt+0xbba2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + sub r2, r3, #16 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c7ef0 <__cxa_atexit@plt+0xbba18> │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cafd4 <__cxa_atexit@plt+0xbeafc> │ │ │ │ - b cb034 <__cxa_atexit@plt+0xbeb5c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b c7910 <__cxa_atexit@plt+0xbb438> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq fp, lr, ip, lsl ip │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ cb028 <__cxa_atexit@plt+0xbeb50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb020 <__cxa_atexit@plt+0xbeb48> │ │ │ │ - b cb034 <__cxa_atexit@plt+0xbeb5c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #160] @ cb0e4 <__cxa_atexit@plt+0xbec0c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb0bc <__cxa_atexit@plt+0xbebe4> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #120] @ cb0e8 <__cxa_atexit@plt+0xbec10> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5] │ │ │ │ - stmda r5, {r7, sl} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq cb0c8 <__cxa_atexit@plt+0xbebf0> │ │ │ │ - ldr r1, [pc, #92] @ cb0ec <__cxa_atexit@plt+0xbec14> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r3] │ │ │ │ - str r1, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb0d8 <__cxa_atexit@plt+0xbec00> │ │ │ │ - ldr r2, [pc, #72] @ cb0f0 <__cxa_atexit@plt+0xbec18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ cb178 <__cxa_atexit@plt+0xbeca0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + @ instruction: 0xfffffa70 │ │ │ │ + bicseq lr, lr, r4, lsr #26 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strexbeq ip, r4, [r7] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq cb15c <__cxa_atexit@plt+0xbec84> │ │ │ │ - ldr r2, [pc, #76] @ cb17c <__cxa_atexit@plt+0xbeca4> │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b c7f24 <__cxa_atexit@plt+0xbba4c> │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c7f74 <__cxa_atexit@plt+0xbba9c> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #208] @ c8018 <__cxa_atexit@plt+0xbbb40> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq cb16c <__cxa_atexit@plt+0xbec94> │ │ │ │ - ldr r3, [pc, #56] @ cb180 <__cxa_atexit@plt+0xbeca8> │ │ │ │ + beq c7ff0 <__cxa_atexit@plt+0xbbb18> │ │ │ │ + ldr r3, [pc, #188] @ c801c <__cxa_atexit@plt+0xbbb44> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #64] @ cb1d8 <__cxa_atexit@plt+0xbed00> │ │ │ │ + ldr r9, [pc, #184] @ c8020 <__cxa_atexit@plt+0xbbb48> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c7ff8 <__cxa_atexit@plt+0xbbb20> │ │ │ │ + ldr r2, [pc, #152] @ c8024 <__cxa_atexit@plt+0xbbb4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + ldr r1, [pc, #148] @ c8028 <__cxa_atexit@plt+0xbbb50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #140] @ c802c <__cxa_atexit@plt+0xbbb54> │ │ │ │ + add lr, pc, lr │ │ │ │ str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb1d0 <__cxa_atexit@plt+0xbecf8> │ │ │ │ - ldr r2, [pc, #36] @ cb1dc <__cxa_atexit@plt+0xbed04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + sub r1, r3, #19 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r8, [pc, #120] @ c8030 <__cxa_atexit@plt+0xbbb58> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #116] @ c8034 <__cxa_atexit@plt+0xbbb5c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r0, r9, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + ldr r6, [pc, #88] @ c8038 <__cxa_atexit@plt+0xbbb60> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + sub r8, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ cb208 <__cxa_atexit@plt+0xbed30> │ │ │ │ + ldr r6, [pc, #20] @ c8014 <__cxa_atexit@plt+0xbbb3c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + muleq r0, r0, r2 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + biceq ip, r7, ip, lsr pc │ │ │ │ + @ instruction: 0x000003bc │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + biceq ip, r7, r4, lsl #30 │ │ │ │ + bicseq lr, lr, ip, ror #24 │ │ │ │ + bicseq lr, lr, r0, lsl ip │ │ │ │ + bicseq lr, lr, r0, lsl ip │ │ │ │ + biceq ip, r7, r0, ror #28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ c8064 <__cxa_atexit@plt+0xbbb8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #132] @ cb2a4 <__cxa_atexit@plt+0xbedcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq cb280 <__cxa_atexit@plt+0xbeda8> │ │ │ │ - ldr r7, [pc, #108] @ cb2a8 <__cxa_atexit@plt+0xbedd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq cb28c <__cxa_atexit@plt+0xbedb4> │ │ │ │ - ldr r7, [pc, #88] @ cb2ac <__cxa_atexit@plt+0xbedd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq cb298 <__cxa_atexit@plt+0xbedc0> │ │ │ │ - ldr r7, [pc, #72] @ cb2b0 <__cxa_atexit@plt+0xbedd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ + ldr r9, [pc, #16] @ c8068 <__cxa_atexit@plt+0xbbb90> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + biceq ip, r7, ip, asr #28 │ │ │ │ + biceq ip, r7, r0, lsr lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #88] @ cb320 <__cxa_atexit@plt+0xbee48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq cb30c <__cxa_atexit@plt+0xbee34> │ │ │ │ - ldr r3, [pc, #64] @ cb324 <__cxa_atexit@plt+0xbee4c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c80c4 <__cxa_atexit@plt+0xbbbec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c80f0 <__cxa_atexit@plt+0xbbc18> │ │ │ │ + ldr r2, [pc, #120] @ c8114 <__cxa_atexit@plt+0xbbc3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ c8118 <__cxa_atexit@plt+0xbbc40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + ldr r3, [pc, #64] @ c810c <__cxa_atexit@plt+0xbbc34> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq cb318 <__cxa_atexit@plt+0xbee40> │ │ │ │ - ldr r3, [pc, #44] @ cb328 <__cxa_atexit@plt+0xbee50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ + beq c80e8 <__cxa_atexit@plt+0xbbc10> │ │ │ │ str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + mov r8, fp │ │ │ │ + b c7f24 <__cxa_atexit@plt+0xbba4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r6, [pc, #24] @ c8110 <__cxa_atexit@plt+0xbbc38> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + biceq ip, r7, r0, lsl #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c8168 <__cxa_atexit@plt+0xbbc90> │ │ │ │ + ldr r2, [pc, #60] @ c8180 <__cxa_atexit@plt+0xbbca8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ c8184 <__cxa_atexit@plt+0xbbcac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + ldr r3, [pc, #24] @ c8188 <__cxa_atexit@plt+0xbbcb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, #52] @ cb374 <__cxa_atexit@plt+0xbee9c> │ │ │ │ + ldr r3, [pc, #24] @ c81b4 <__cxa_atexit@plt+0xbbcdc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb36c <__cxa_atexit@plt+0xbee94> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #28] @ cb378 <__cxa_atexit@plt+0xbeea0> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ c81b8 <__cxa_atexit@plt+0xbbce0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + bicseq lr, lr, r8, asr #20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c81e4 <__cxa_atexit@plt+0xbbd0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r2, [pc, #20] @ c81e8 <__cxa_atexit@plt+0xbbd10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + biceq ip, r7, r4, ror #25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ cb3a4 <__cxa_atexit@plt+0xbeecc> │ │ │ │ + ldr r3, [pc, #24] @ c8214 <__cxa_atexit@plt+0xbbd3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + ldr r2, [pc, #20] @ c8218 <__cxa_atexit@plt+0xbbd40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 886838 <__cxa_atexit@plt+0x87a360> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + strheq ip, [r7, #200] @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ cb420 <__cxa_atexit@plt+0xbef48> │ │ │ │ + ldr r3, [pc, #24] @ c8244 <__cxa_atexit@plt+0xbbd6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb400 <__cxa_atexit@plt+0xbef28> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc cb40c <__cxa_atexit@plt+0xbef34> │ │ │ │ - ldr r2, [pc, #64] @ cb424 <__cxa_atexit@plt+0xbef4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - bicseq fp, lr, ip, lsl r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ c8248 <__cxa_atexit@plt+0xbbd70> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + bicseq lr, lr, ip, asr #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ c826c <__cxa_atexit@plt+0xbbd94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ + @ instruction: 0x01dee994 │ │ │ │ + biceq ip, r7, ip, lsr #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b c7f24 <__cxa_atexit@plt+0xbba4c> │ │ │ │ + biceq ip, r7, r4, lsl ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cb464 <__cxa_atexit@plt+0xbef8c> │ │ │ │ + bcc c8310 <__cxa_atexit@plt+0xbbe38> │ │ │ │ + ldr r2, [pc, #120] @ c8328 <__cxa_atexit@plt+0xbbe50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #116] @ c832c <__cxa_atexit@plt+0xbbe54> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #108] @ c8330 <__cxa_atexit@plt+0xbbe58> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #19 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ cb470 <__cxa_atexit@plt+0xbef98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq fp, lr, ip, lsr #17 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cb4c0 <__cxa_atexit@plt+0xbefe8> │ │ │ │ - ldr r2, [pc, #52] @ cb4d0 <__cxa_atexit@plt+0xbeff8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [pc, #88] @ c8334 <__cxa_atexit@plt+0xbbe5c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #84] @ c8338 <__cxa_atexit@plt+0xbbe60> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r0, r9, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r3, [pc, #56] @ c833c <__cxa_atexit@plt+0xbbe64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ + ldr r3, [pc, #40] @ c8340 <__cxa_atexit@plt+0xbbe68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - biceq sl, r7, r4, lsr #29 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ + biceq ip, r7, r0, ror #23 │ │ │ │ + bicseq lr, lr, r8, asr #18 │ │ │ │ + bicseq lr, lr, ip, ror #17 │ │ │ │ + bicseq lr, lr, ip, ror #17 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c836c <__cxa_atexit@plt+0xbbe94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ c8370 <__cxa_atexit@plt+0xbbe98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + biceq ip, r7, ip, asr fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c839c <__cxa_atexit@plt+0xbbec4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ c83a0 <__cxa_atexit@plt+0xbbec8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 886838 <__cxa_atexit@plt+0x87a360> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + biceq ip, r7, r0, lsr fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ c83cc <__cxa_atexit@plt+0xbbef4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ c83d0 <__cxa_atexit@plt+0xbbef8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + bicseq lr, lr, r4, asr #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ c83f4 <__cxa_atexit@plt+0xbbf1c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ + bicseq lr, lr, ip, lsl #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b bf130 <__cxa_atexit@plt+0xb2c58> │ │ │ │ + biceq lr, r7, r0, ror #28 │ │ │ │ + andeq r0, r6, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #88 @ 0x58 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cb560 <__cxa_atexit@plt+0xbf088> │ │ │ │ - ldr r2, [pc, #112] @ cb568 <__cxa_atexit@plt+0xbf090> │ │ │ │ + bhi c8454 <__cxa_atexit@plt+0xbbf7c> │ │ │ │ + ldr r2, [pc, #72] @ c8474 <__cxa_atexit@plt+0xbbf9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r8, r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb54c <__cxa_atexit@plt+0xbf074> │ │ │ │ - ldr r3, [pc, #68] @ cb56c <__cxa_atexit@plt+0xbf094> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb558 <__cxa_atexit@plt+0xbf080> │ │ │ │ - b cb5c0 <__cxa_atexit@plt+0xbf0e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ + stmib r3, {r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c845c <__cxa_atexit@plt+0xbbf84> │ │ │ │ + str r9, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r7, fp │ │ │ │ + b bc270 <__cxa_atexit@plt+0xafd98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - biceq sl, r7, ip, lsl #28 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ cb5b0 <__cxa_atexit@plt+0xbf0d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb5a8 <__cxa_atexit@plt+0xbf0d0> │ │ │ │ - b cb5c0 <__cxa_atexit@plt+0xbf0e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ c8478 <__cxa_atexit@plt+0xbbfa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq sl, r7, r8, asr #27 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + biceq lr, r7, r0, asr sl │ │ │ │ + strdeq lr, [r7, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #160] @ cb670 <__cxa_atexit@plt+0xbf198> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c855c <__cxa_atexit@plt+0xbc084> │ │ │ │ + ldr r2, [pc, #232] @ c858c <__cxa_atexit@plt+0xbc0b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #228] @ c8590 <__cxa_atexit@plt+0xbc0b8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ + ldr lr, [pc, #224] @ c8594 <__cxa_atexit@plt+0xbc0bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r2, #24]! │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne c84f8 <__cxa_atexit@plt+0xbc020> │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b c872c <__cxa_atexit@plt+0xbc254> │ │ │ │ + ldr r0, [pc, #152] @ c8598 <__cxa_atexit@plt+0xbc0c0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, r2, r7} │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb648 <__cxa_atexit@plt+0xbf170> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #120] @ cb674 <__cxa_atexit@plt+0xbf19c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5] │ │ │ │ - stmda r5, {r7, sl} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq cb654 <__cxa_atexit@plt+0xbf17c> │ │ │ │ - ldr r1, [pc, #92] @ cb678 <__cxa_atexit@plt+0xbf1a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r3] │ │ │ │ - str r1, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb664 <__cxa_atexit@plt+0xbf18c> │ │ │ │ - ldr r2, [pc, #72] @ cb67c <__cxa_atexit@plt+0xbf1a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ + str r0, [r3, #-16]! │ │ │ │ + tst r2, #3 │ │ │ │ + beq c8524 <__cxa_atexit@plt+0xbc04c> │ │ │ │ mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r2 │ │ │ │ + b c85b0 <__cxa_atexit@plt+0xbc0d8> │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi c8568 <__cxa_atexit@plt+0xbc090> │ │ │ │ + ldr r7, [pc, #100] @ c859c <__cxa_atexit@plt+0xbc0c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c8578 <__cxa_atexit@plt+0xbc0a0> │ │ │ │ + str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mov r7, fp │ │ │ │ + b bc55c <__cxa_atexit@plt+0xb0084> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #32] @ c85a0 <__cxa_atexit@plt+0xbc0c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - strdeq sl, [r7, #204] @ 0xcc │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + @ instruction: 0xffff877c │ │ │ │ + @ instruction: 0xffff8834 │ │ │ │ + @ instruction: 0xffff87cc │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + bicseq lr, lr, ip, ror #12 │ │ │ │ + biceq lr, r7, r8, lsr r9 │ │ │ │ + biceq lr, r7, r8, asr #25 │ │ │ │ + andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ cb708 <__cxa_atexit@plt+0xbf230> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq cb6ec <__cxa_atexit@plt+0xbf214> │ │ │ │ - ldr r2, [pc, #76] @ cb70c <__cxa_atexit@plt+0xbf234> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c85d8 <__cxa_atexit@plt+0xbc100> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c85f4 <__cxa_atexit@plt+0xbc11c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b c872c <__cxa_atexit@plt+0xbc254> │ │ │ │ + ldr r3, [pc, #44] @ c860c <__cxa_atexit@plt+0xbc134> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq cb6fc <__cxa_atexit@plt+0xbf224> │ │ │ │ - ldr r3, [pc, #56] @ cb710 <__cxa_atexit@plt+0xbf238> │ │ │ │ + beq c8604 <__cxa_atexit@plt+0xbc12c> │ │ │ │ + b c8620 <__cxa_atexit@plt+0xbc148> │ │ │ │ + ldr r3, [pc, #20] @ c8610 <__cxa_atexit@plt+0xbc138> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ea5b8 <__cxa_atexit@plt+0x19de0e0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - biceq sl, r7, r8, ror #24 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, ip, ror r2 │ │ │ │ + biceq lr, r7, r8, asr ip │ │ │ │ + andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #64] @ cb76c <__cxa_atexit@plt+0xbf294> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c8648 <__cxa_atexit@plt+0xbc170> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c8694 <__cxa_atexit@plt+0xbc1bc> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b c872c <__cxa_atexit@plt+0xbc254> │ │ │ │ + ldr r2, [pc, #108] @ c86bc <__cxa_atexit@plt+0xbc1e4> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb764 <__cxa_atexit@plt+0xbf28c> │ │ │ │ - ldr r2, [pc, #36] @ cb770 <__cxa_atexit@plt+0xbf298> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq c8678 <__cxa_atexit@plt+0xbc1a0> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne c86a4 <__cxa_atexit@plt+0xbc1cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - biceq sl, r7, r8, lsl #24 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ cb7a0 <__cxa_atexit@plt+0xbf2c8> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c8694 <__cxa_atexit@plt+0xbc1bc> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b c872c <__cxa_atexit@plt+0xbc254> │ │ │ │ + ldr r3, [pc, #40] @ c86c4 <__cxa_atexit@plt+0xbc1ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq sl, [r7, #184] @ 0xb8 │ │ │ │ - andeq r0, r0, r6, lsl #8 │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ea5b8 <__cxa_atexit@plt+0x19de0e0> │ │ │ │ + ldr r7, [pc, #20] @ c86c0 <__cxa_atexit@plt+0xbc1e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #16]! │ │ │ │ + mov r7, fp │ │ │ │ + b c8a18 <__cxa_atexit@plt+0xbc540> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrheq lr, [lr, #80] @ 0x50 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + biceq lr, r7, r4, lsr #23 │ │ │ │ + andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #132] @ cb840 <__cxa_atexit@plt+0xbf368> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r5, #24] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq cb81c <__cxa_atexit@plt+0xbf344> │ │ │ │ - ldr r7, [pc, #108] @ cb844 <__cxa_atexit@plt+0xbf36c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - tst sl, #3 │ │ │ │ - beq cb828 <__cxa_atexit@plt+0xbf350> │ │ │ │ - ldr r7, [pc, #88] @ cb848 <__cxa_atexit@plt+0xbf370> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq cb834 <__cxa_atexit@plt+0xbf35c> │ │ │ │ - ldr r7, [pc, #72] @ cb84c <__cxa_atexit@plt+0xbf374> │ │ │ │ - add r7, pc, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c86fc <__cxa_atexit@plt+0xbc224> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c8714 <__cxa_atexit@plt+0xbc23c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b c872c <__cxa_atexit@plt+0xbc254> │ │ │ │ + ldr r7, [pc, #32] @ c8724 <__cxa_atexit@plt+0xbc24c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #16]! │ │ │ │ + mov r7, fp │ │ │ │ + b c8a18 <__cxa_atexit@plt+0xbc540> │ │ │ │ + ldr r3, [pc, #12] @ c8728 <__cxa_atexit@plt+0xbc250> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 19ea5b8 <__cxa_atexit@plt+0x19de0e0> │ │ │ │ + bicseq lr, lr, r8, asr r5 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #12 │ │ │ │ + cmp r2, r7 │ │ │ │ + bcc c87f0 <__cxa_atexit@plt+0xbc318> │ │ │ │ + ldr r1, [pc, #232] @ c8834 <__cxa_atexit@plt+0xbc35c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r7, #8] │ │ │ │ + add fp, r7, #76 @ 0x4c │ │ │ │ + cmp r2, fp │ │ │ │ + bcc c8814 <__cxa_atexit@plt+0xbc33c> │ │ │ │ + ldr r8, [pc, #208] @ c8840 <__cxa_atexit@plt+0xbc368> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #12]! │ │ │ │ + sub r0, fp, #2 │ │ │ │ + str r0, [r5] │ │ │ │ + str r8, [r6, #16]! │ │ │ │ + sub r0, fp, #39 @ 0x27 │ │ │ │ + ldr r3, [pc, #176] @ c8844 <__cxa_atexit@plt+0xbc36c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #172] @ c8848 <__cxa_atexit@plt+0xbc370> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr ip, [pc, #164] @ c884c <__cxa_atexit@plt+0xbc374> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + mov r8, lr │ │ │ │ + mov lr, r6 │ │ │ │ + str r3, [lr, #12]! │ │ │ │ + mov r3, r6 │ │ │ │ + str sl, [r3, #36]! @ 0x24 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + stm sl, {r0, r7, r9} │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + str ip, [r6, #60] @ 0x3c │ │ │ │ + str r3, [r6, #64] @ 0x40 │ │ │ │ + str r2, [r6, #20] │ │ │ │ + ldr r0, [pc, #116] @ c8850 <__cxa_atexit@plt+0xbc378> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, r6, #24 │ │ │ │ + stm r1, {r0, r6, lr} │ │ │ │ + mov r6, fp │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - biceq sl, r7, ip, lsr #22 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + b c8a18 <__cxa_atexit@plt+0xbc540> │ │ │ │ + ldr r6, [pc, #68] @ c883c <__cxa_atexit@plt+0xbc364> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + mov fp, lr │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldr r6, [pc, #28] @ c8838 <__cxa_atexit@plt+0xbc360> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #68 @ 0x44 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, fp │ │ │ │ + mov fp, lr │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xffffec70 │ │ │ │ + @ instruction: 0xffffeccc │ │ │ │ + @ instruction: 0xfffff6b0 │ │ │ │ + ldrheq lr, [lr, #72] @ 0x48 │ │ │ │ + @ instruction: 0xffffef58 │ │ │ │ + biceq lr, r7, r4, lsl #20 │ │ │ │ + andeq r0, r0, sl, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #88] @ cb8c0 <__cxa_atexit@plt+0xbf3e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - tst sl, #3 │ │ │ │ - beq cb8ac <__cxa_atexit@plt+0xbf3d4> │ │ │ │ - ldr r3, [pc, #64] @ cb8c4 <__cxa_atexit@plt+0xbf3ec> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b c872c <__cxa_atexit@plt+0xbc254> │ │ │ │ + biceq lr, r7, r8, ror #19 │ │ │ │ + andeq r0, r0, sl, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #68 @ 0x44 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c8914 <__cxa_atexit@plt+0xbc43c> │ │ │ │ + ldr r2, [pc, #144] @ c892c <__cxa_atexit@plt+0xbc454> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #140] @ c8930 <__cxa_atexit@plt+0xbc458> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #136] @ c8934 <__cxa_atexit@plt+0xbc45c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #16]! │ │ │ │ + sub r0, r6, #2 │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r0, r6, #39 @ 0x27 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr ip, [pc, #100] @ c8938 <__cxa_atexit@plt+0xbc460> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + mov lr, r3 │ │ │ │ + str r9, [lr, #12]! │ │ │ │ + mov r9, r3 │ │ │ │ + str r8, [r9, #36]! @ 0x24 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + add r0, r3, #52 @ 0x34 │ │ │ │ + stm r0, {r2, sl, ip} │ │ │ │ + str r9, [r3, #64] @ 0x40 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + ldr r0, [pc, #56] @ c893c <__cxa_atexit@plt+0xbc464> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, r3, #24 │ │ │ │ + stm r1, {r0, r3, lr} │ │ │ │ + mov r7, fp │ │ │ │ + b c8a18 <__cxa_atexit@plt+0xbc540> │ │ │ │ + ldr r3, [pc, #36] @ c8940 <__cxa_atexit@plt+0xbc468> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb8b8 <__cxa_atexit@plt+0xbf3e0> │ │ │ │ - ldr r3, [pc, #44] @ cb8c8 <__cxa_atexit@plt+0xbf3f0> │ │ │ │ + mov r2, #68 @ 0x44 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffeb44 │ │ │ │ + @ instruction: 0xffffebbc │ │ │ │ + @ instruction: 0xfffff5a0 │ │ │ │ + bicseq lr, lr, ip, lsl #7 │ │ │ │ + @ instruction: 0xffffee30 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + biceq lr, r7, r4, lsl r9 │ │ │ │ + andeq r0, r0, sl, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #68 @ 0x44 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c89e8 <__cxa_atexit@plt+0xbc510> │ │ │ │ + ldr r2, [pc, #144] @ c8a00 <__cxa_atexit@plt+0xbc528> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #140] @ c8a04 <__cxa_atexit@plt+0xbc52c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #136] @ c8a08 <__cxa_atexit@plt+0xbc530> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #16]! │ │ │ │ + sub r0, r6, #2 │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r0, r6, #39 @ 0x27 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr ip, [pc, #100] @ c8a0c <__cxa_atexit@plt+0xbc534> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + mov lr, r3 │ │ │ │ + str r9, [lr, #12]! │ │ │ │ + mov r9, r3 │ │ │ │ + str r8, [r9, #36]! @ 0x24 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + add r0, r3, #52 @ 0x34 │ │ │ │ + stm r0, {r2, sl, ip} │ │ │ │ + str r9, [r3, #64] @ 0x40 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + ldr r0, [pc, #56] @ c8a10 <__cxa_atexit@plt+0xbc538> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, r3, #24 │ │ │ │ + stm r1, {r0, r3, lr} │ │ │ │ + mov r7, fp │ │ │ │ + b c8a18 <__cxa_atexit@plt+0xbc540> │ │ │ │ + ldr r3, [pc, #36] @ c8a14 <__cxa_atexit@plt+0xbc53c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - strheq sl, [r7, #160] @ 0xa0 │ │ │ │ + mov r2, #68 @ 0x44 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffea70 │ │ │ │ + @ instruction: 0xffffeae8 │ │ │ │ + @ instruction: 0xfffff4cc │ │ │ │ + ldrheq lr, [lr, #40] @ 0x28 │ │ │ │ + @ instruction: 0xffffed5c │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + mov fp, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #112 @ 0x70 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c8b38 <__cxa_atexit@plt+0xbc660> │ │ │ │ + ldr r3, [pc, #284] @ c8b54 <__cxa_atexit@plt+0xbc67c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #280] @ c8b58 <__cxa_atexit@plt+0xbc680> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #24] │ │ │ │ + sub r0, r6, #35 @ 0x23 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + ldr ip, [pc, #232] @ c8b5c <__cxa_atexit@plt+0xbc684> │ │ │ │ + add ip, pc, ip │ │ │ │ + str lr, [r7, #100] @ 0x64 │ │ │ │ + str r1, [r7, #104] @ 0x68 │ │ │ │ + str r0, [r7, #108] @ 0x6c │ │ │ │ + ldr r1, [pc, #216] @ c8b60 <__cxa_atexit@plt+0xbc688> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #208] @ c8b64 <__cxa_atexit@plt+0xbc68c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [pc, #204] @ c8b68 <__cxa_atexit@plt+0xbc690> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r3, r6, #49 @ 0x31 │ │ │ │ + ldr r2, [pc, #196] @ c8b6c <__cxa_atexit@plt+0xbc694> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov lr, fp │ │ │ │ + mov fp, r7 │ │ │ │ + str ip, [fp, #64]! @ 0x40 │ │ │ │ + ldr ip, [pc, #180] @ c8b70 <__cxa_atexit@plt+0xbc698> │ │ │ │ + add ip, pc, ip │ │ │ │ + mov r9, r7 │ │ │ │ + str r0, [r9, #16]! │ │ │ │ + mov r0, r7 │ │ │ │ + str r2, [r0, #44]! @ 0x2c │ │ │ │ + mov r2, r7 │ │ │ │ + str ip, [r2, #32]! │ │ │ │ + ldr ip, [pc, #152] @ c8b74 <__cxa_atexit@plt+0xbc69c> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r3, [r7, #68] @ 0x44 │ │ │ │ + str sl, [r7, #72] @ 0x48 │ │ │ │ + str r1, [r7, #76] @ 0x4c │ │ │ │ + str r1, [r7, #80] @ 0x50 │ │ │ │ + str fp, [r7, #84] @ 0x54 │ │ │ │ + ldr r1, [pc, #128] @ c8b78 <__cxa_atexit@plt+0xbc6a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #88] @ 0x58 │ │ │ │ + str r0, [r7, #92] @ 0x5c │ │ │ │ + str r2, [r7, #96] @ 0x60 │ │ │ │ + str r8, [r7, #52] @ 0x34 │ │ │ │ + ldr r1, [pc, #108] @ c8b7c <__cxa_atexit@plt+0xbc6a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7, #56] @ 0x38 │ │ │ │ + str r9, [r7, #60] @ 0x3c │ │ │ │ + str r7, [r7, #28] │ │ │ │ + str ip, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r7, r9} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + mov fp, lr │ │ │ │ + b c24a0 <__cxa_atexit@plt+0xb5fc8> │ │ │ │ + ldr r3, [pc, #64] @ c8b80 <__cxa_atexit@plt+0xbc6a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #112 @ 0x70 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffff830c │ │ │ │ + @ instruction: 0xffff9a5c │ │ │ │ + @ instruction: 0xffff84a0 │ │ │ │ + bicseq lr, lr, r8, ror #2 │ │ │ │ + @ instruction: 0xffff8384 │ │ │ │ + bicseq lr, lr, ip, lsl #6 │ │ │ │ + @ instruction: 0xffff8410 │ │ │ │ + @ instruction: 0xffff839c │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xffff8fd0 │ │ │ │ + bicseq lr, lr, r8, lsr #11 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrdeq lr, [r7, #100] @ 0x64 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, #52] @ cb918 <__cxa_atexit@plt+0xbf440> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b c8a18 <__cxa_atexit@plt+0xbc540> │ │ │ │ + biceq lr, r7, r0, ror r6 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ c8bbc <__cxa_atexit@plt+0xbc6e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cb910 <__cxa_atexit@plt+0xbf438> │ │ │ │ - ldr r3, [pc, #32] @ cb91c <__cxa_atexit@plt+0xbf444> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b bd58c <__cxa_atexit@plt+0xb10b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq lr, r7, ip, asr #12 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ c8c18 <__cxa_atexit@plt+0xbc740> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #52] @ c8c1c <__cxa_atexit@plt+0xbc744> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c8c10 <__cxa_atexit@plt+0xbc738> │ │ │ │ + ldr r3, [pc, #40] @ c8c20 <__cxa_atexit@plt+0xbc748> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ c8c24 <__cxa_atexit@plt+0xbc74c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - biceq sl, r7, ip, asr sl │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + ldrsheq lr, [lr, #68] @ 0x44 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + ldrsbeq lr, [lr, #72] @ 0x48 │ │ │ │ + ldrdeq lr, [r7, #84] @ 0x54 │ │ │ │ + andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ cb94c <__cxa_atexit@plt+0xbf474> │ │ │ │ + ldr r3, [pc, #24] @ c8c54 <__cxa_atexit@plt+0xbc77c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - biceq sl, r7, ip, lsr #20 │ │ │ │ - andeq r0, r0, r5, asr #4 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ c8c58 <__cxa_atexit@plt+0xbc780> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x01dee494 │ │ │ │ + biceq lr, r7, r8, lsl #11 │ │ │ │ + andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #96] @ cb9c8 <__cxa_atexit@plt+0xbf4f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #20]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq cb9b0 <__cxa_atexit@plt+0xbf4d8> │ │ │ │ - ldr r7, [pc, #72] @ cb9cc <__cxa_atexit@plt+0xbf4f4> │ │ │ │ + ldr r7, [pc, #88] @ c8cc8 <__cxa_atexit@plt+0xbc7f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq cb9bc <__cxa_atexit@plt+0xbf4e4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b cac8c <__cxa_atexit@plt+0xbe7b4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + beq c8cb4 <__cxa_atexit@plt+0xbc7dc> │ │ │ │ + ldr r3, [pc, #72] @ c8ccc <__cxa_atexit@plt+0xbc7f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c8cc0 <__cxa_atexit@plt+0xbc7e8> │ │ │ │ + ldr r3, [pc, #52] @ c8cd0 <__cxa_atexit@plt+0xbc7f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #40] @ c8cd4 <__cxa_atexit@plt+0xbc7fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq sl, r7, ip, lsr #19 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + bicseq sp, lr, r4, asr #30 │ │ │ │ + biceq lr, r7, ip, lsl #10 │ │ │ │ + andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r2, [pc, #60] @ cba24 <__cxa_atexit@plt+0xbf54c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #20]! │ │ │ │ - str r2, [r5] │ │ │ │ - str sl, [r3] │ │ │ │ + ldr r3, [pc, #56] @ c8d24 <__cxa_atexit@plt+0xbc84c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq cba1c <__cxa_atexit@plt+0xbf544> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cac8c <__cxa_atexit@plt+0xbe7b4> │ │ │ │ + beq c8d1c <__cxa_atexit@plt+0xbc844> │ │ │ │ + ldr r3, [pc, #36] @ c8d28 <__cxa_atexit@plt+0xbc850> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #24] @ c8d2c <__cxa_atexit@plt+0xbc854> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq sl, r7, r4, asr r9 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + ldrsbeq sp, [lr, #236] @ 0xec │ │ │ │ + strheq lr, [r7, #68] @ 0x44 │ │ │ │ + andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #20]! │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b cac8c <__cxa_atexit@plt+0xbe7b4> │ │ │ │ - @ instruction: 0x01c7ac90 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub sl, r5, #16 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi cbb04 <__cxa_atexit@plt+0xbf62c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc cbb10 <__cxa_atexit@plt+0xbf638> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #19] │ │ │ │ - ldr lr, [r7, #23] │ │ │ │ - ldr r3, [pc, #124] @ cbb20 <__cxa_atexit@plt+0xbf648> │ │ │ │ + ldr r3, [pc, #24] @ c8d5c <__cxa_atexit@plt+0xbc884> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r4, [sp] │ │ │ │ - sub r4, r6, #27 │ │ │ │ - sub r1, r6, #9 │ │ │ │ - stmib r2, {r3, r8} │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - ldr r3, [pc, #96] @ cbb24 <__cxa_atexit@plt+0xbf64c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #20] │ │ │ │ - str r9, [r2, #24] │ │ │ │ - str r8, [r2, #28] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - ldr r9, [pc, #76] @ cbb28 <__cxa_atexit@plt+0xbf650> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str fp, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r4} │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, sl │ │ │ │ - ldr r8, [pc, #52] @ cbb2c <__cxa_atexit@plt+0xbf654> │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #12] @ c8d60 <__cxa_atexit@plt+0xbc888> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x01dede9c │ │ │ │ + biceq lr, r7, r0, lsl #9 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #144 @ 0x90 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c8eac <__cxa_atexit@plt+0xbc9d4> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r8, [pc, #296] @ c8eb8 <__cxa_atexit@plt+0xbc9e0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff9d8 │ │ │ │ - @ instruction: 0xfffffa1c │ │ │ │ - biceq sl, r7, ip, asr r9 │ │ │ │ - biceq sl, r7, r0, asr r9 │ │ │ │ - biceq sl, r7, r8, asr #16 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cbb78 <__cxa_atexit@plt+0xbf6a0> │ │ │ │ - ldr r3, [pc, #44] @ cbb80 <__cxa_atexit@plt+0xbf6a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r2, r8, r9, sl} │ │ │ │ + ldr lr, [pc, #292] @ c8ebc <__cxa_atexit@plt+0xbc9e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr ip, [r5, #48] @ 0x30 │ │ │ │ + ldr r1, [r5, #52] @ 0x34 │ │ │ │ + str lr, [r3, #72] @ 0x48 │ │ │ │ + ldr r0, [pc, #272] @ c8ec0 <__cxa_atexit@plt+0xbc9e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ + sub r0, r6, #79 @ 0x4f │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ + ldr sl, [pc, #256] @ c8ec4 <__cxa_atexit@plt+0xbc9ec> │ │ │ │ + add sl, pc, sl │ │ │ │ + str ip, [r3, #48] @ 0x30 │ │ │ │ + str ip, [r3, #36] @ 0x24 │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + str r9, [r3, #76] @ 0x4c │ │ │ │ + mov lr, r3 │ │ │ │ + str r8, [lr, #52]! @ 0x34 │ │ │ │ + mov r9, r3 │ │ │ │ + str sl, [r9, #16]! │ │ │ │ + ldr r8, [pc, #212] @ c8ec8 <__cxa_atexit@plt+0xbc9f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov sl, r3 │ │ │ │ + str r8, [sl, #4]! │ │ │ │ + ldr r8, [pc, #200] @ c8ecc <__cxa_atexit@plt+0xbc9f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r0, r3 │ │ │ │ + str r8, [r0, #28]! │ │ │ │ + ldr r8, [pc, #188] @ c8ed0 <__cxa_atexit@plt+0xbc9f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r2, r3 │ │ │ │ + str r8, [r2, #40]! @ 0x28 │ │ │ │ + ldr r8, [pc, #176] @ c8ed4 <__cxa_atexit@plt+0xbc9fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #84]! @ 0x54 │ │ │ │ + sub r8, r6, #71 @ 0x47 │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + str r8, [r3, #92] @ 0x5c │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [r5, #32] │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [pc, #124] @ c8ed8 <__cxa_atexit@plt+0xbca00> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #116]! @ 0x74 │ │ │ │ + str sl, [r5, #36] @ 0x24 │ │ │ │ + str r9, [r5, #16] │ │ │ │ + ldr r0, [pc, #108] @ c8edc <__cxa_atexit@plt+0xbca04> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r1, sl, ip, lr} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r1, r9, ip, lr} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq cbb70 <__cxa_atexit@plt+0xbf698> │ │ │ │ - b cbb90 <__cxa_atexit@plt+0xbf6b8> │ │ │ │ + beq c8ea0 <__cxa_atexit@plt+0xbc9c8> │ │ │ │ + ldr fp, [sp] │ │ │ │ + b c8eec <__cxa_atexit@plt+0xbca14> │ │ │ │ ldr r0, [r7] │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq sl, [r7, #120] @ 0x78 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r3, #144 @ 0x90 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffa17c │ │ │ │ + bicseq lr, lr, r8, lsr r3 │ │ │ │ + bicseq lr, lr, ip, lsl r3 │ │ │ │ + @ instruction: 0xffff9e40 │ │ │ │ + @ instruction: 0xffff9dc8 │ │ │ │ + @ instruction: 0xffff9ef0 │ │ │ │ + @ instruction: 0xffff9fe4 │ │ │ │ + @ instruction: 0xffffa908 │ │ │ │ + @ instruction: 0xffffb410 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + biceq lr, r7, r4, lsl #6 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #160] @ cbc40 <__cxa_atexit@plt+0xbf768> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c8f6c <__cxa_atexit@plt+0xbca94> │ │ │ │ + ldr r2, [pc, #528] @ c9110 <__cxa_atexit@plt+0xbcc38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq c9094 <__cxa_atexit@plt+0xbcbbc> │ │ │ │ + str r3, [r7] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c90a4 <__cxa_atexit@plt+0xbcbcc> │ │ │ │ + ldr r1, [pc, #488] @ c9114 <__cxa_atexit@plt+0xbcc3c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq cbc18 <__cxa_atexit@plt+0xbf740> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #120] @ cbc44 <__cxa_atexit@plt+0xbf76c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5] │ │ │ │ - stmda r5, {r7, sl} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq cbc24 <__cxa_atexit@plt+0xbf74c> │ │ │ │ - ldr r1, [pc, #92] @ cbc48 <__cxa_atexit@plt+0xbf770> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r3] │ │ │ │ - str r1, [r2] │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq cbc34 <__cxa_atexit@plt+0xbf75c> │ │ │ │ - ldr r2, [pc, #72] @ cbc4c <__cxa_atexit@plt+0xbf774> │ │ │ │ + beq c90b0 <__cxa_atexit@plt+0xbcbd8> │ │ │ │ + ldr r2, [pc, #456] @ c9118 <__cxa_atexit@plt+0xbcc40> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r8, [pc, #452] @ c911c <__cxa_atexit@plt+0xbcc44> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #96 @ 0x60 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c90bc <__cxa_atexit@plt+0xbcbe4> │ │ │ │ + stm sp, {r2, r4, fp} │ │ │ │ + ldr lr, [pc, #364] @ c90f4 <__cxa_atexit@plt+0xbcc1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r4, [pc, #360] @ c90f8 <__cxa_atexit@plt+0xbcc20> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r1, [r5, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #60] @ 0x3c │ │ │ │ + ldr ip, [r5, #68] @ 0x44 │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r0, [r2, #20] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + sub lr, r3, #50 @ 0x32 │ │ │ │ + sub r8, r3, #39 @ 0x27 │ │ │ │ + ldr r9, [r5, #72] @ 0x48 │ │ │ │ + str r8, [r5, #72] @ 0x48 │ │ │ │ + ldr r3, [pc, #308] @ c90fc <__cxa_atexit@plt+0xbcc24> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr fp, [pc, #304] @ c9100 <__cxa_atexit@plt+0xbcc28> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add fp, fp, #1 │ │ │ │ + str r0, [r2, #32] │ │ │ │ + str r1, [r2, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #288] @ c9104 <__cxa_atexit@plt+0xbcc2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ + str ip, [r2, #44] @ 0x2c │ │ │ │ + str r9, [r2, #48] @ 0x30 │ │ │ │ + str r3, [r2, #52] @ 0x34 │ │ │ │ + str lr, [r2, #56] @ 0x38 │ │ │ │ + str sl, [r2, #60] @ 0x3c │ │ │ │ + mov r1, r2 │ │ │ │ + str r4, [r1, #12]! │ │ │ │ + mov r0, r2 │ │ │ │ + ldr r4, [pc, #248] @ c9108 <__cxa_atexit@plt+0xbcc30> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r0, #24]! │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r4, [r5, #16] │ │ │ │ + ldr r9, [r5, #44] @ 0x2c │ │ │ │ + str fp, [r2, #64] @ 0x40 │ │ │ │ + str r4, [r2, #68] @ 0x44 │ │ │ │ + add r4, r2, #72 @ 0x48 │ │ │ │ + stm r4, {r0, r3, lr} │ │ │ │ + str r9, [r2, #84] @ 0x54 │ │ │ │ + str r1, [r2, #88] @ 0x58 │ │ │ │ + str r2, [r2, #92] @ 0x5c │ │ │ │ + add r2, r2, #100 @ 0x64 │ │ │ │ + ldr r4, [sp] │ │ │ │ + cmp r4, r2 │ │ │ │ + bcc c90cc <__cxa_atexit@plt+0xbcbf4> │ │ │ │ + ldr r4, [pc, #200] @ c9120 <__cxa_atexit@plt+0xbcc48> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r3, [pc, #196] @ c9124 <__cxa_atexit@plt+0xbcc4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #192] @ c9128 <__cxa_atexit@plt+0xbcc50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r4, [r6, #100] @ 0x64 │ │ │ │ + str r8, [r6, #104] @ 0x68 │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + ldr r6, [pc, #176] @ c912c <__cxa_atexit@plt+0xbcc54> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + sub r9, r2, #3 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 88eef0 <__cxa_atexit@plt+0x882a18> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b c9610 <__cxa_atexit@plt+0xbd138> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - biceq sl, r7, ip, lsr #14 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r6, #96 @ 0x60 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldr r7, [pc, #56] @ c910c <__cxa_atexit@plt+0xbcc34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffc7b4 │ │ │ │ + @ instruction: 0xffffc858 │ │ │ │ + bicseq lr, lr, r4, lsr r1 │ │ │ │ + bicseq sp, lr, ip, lsl #25 │ │ │ │ + bicseq lr, lr, r4, lsl r1 │ │ │ │ + @ instruction: 0xffffc834 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + muleq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, lsr #5 │ │ │ │ + biceq fp, r7, ip, asr #30 │ │ │ │ + @ instruction: 0xffffb624 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrsheq sp, [lr, #220] @ 0xdc │ │ │ │ + bicseq sp, lr, r4, lsl #23 │ │ │ │ + strheq lr, [r7, #4] │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #108] @ cbcd8 <__cxa_atexit@plt+0xbf800> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c9198 <__cxa_atexit@plt+0xbccc0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #72] @ c91a8 <__cxa_atexit@plt+0xbccd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq cbcbc <__cxa_atexit@plt+0xbf7e4> │ │ │ │ - ldr r2, [pc, #76] @ cbcdc <__cxa_atexit@plt+0xbf804> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r2, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq cbccc <__cxa_atexit@plt+0xbf7f4> │ │ │ │ - ldr r3, [pc, #56] @ cbce0 <__cxa_atexit@plt+0xbf808> │ │ │ │ + beq c919c <__cxa_atexit@plt+0xbccc4> │ │ │ │ + ldr r3, [pc, #48] @ c91ac <__cxa_atexit@plt+0xbccd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [pc, #44] @ c91b0 <__cxa_atexit@plt+0xbccd8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + b c9610 <__cxa_atexit@plt+0xbd138> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01c7a698 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + biceq fp, r7, r0, lsr #26 │ │ │ │ + biceq lr, r7, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r2, [pc, #64] @ cbd3c <__cxa_atexit@plt+0xbf864> │ │ │ │ + ldr r3, [pc, #28] @ c91e4 <__cxa_atexit@plt+0xbcd0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [pc, #16] @ c91e8 <__cxa_atexit@plt+0xbcd10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq fp, r7, ip, asr #25 │ │ │ │ + strdeq sp, [r7, #248] @ 0xf8 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c9228 <__cxa_atexit@plt+0xbcd50> │ │ │ │ + ldr r3, [pc, #180] @ c92c0 <__cxa_atexit@plt+0xbcde8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [pc, #172] @ c92c4 <__cxa_atexit@plt+0xbcdec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + add r8, r1, #1 │ │ │ │ + b 1883510 <__cxa_atexit@plt+0x1877038> │ │ │ │ + ldr r2, [pc, #128] @ c92b0 <__cxa_atexit@plt+0xbcdd8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cbd34 <__cxa_atexit@plt+0xbf85c> │ │ │ │ - ldr r2, [pc, #36] @ cbd40 <__cxa_atexit@plt+0xbf868> │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c929c <__cxa_atexit@plt+0xbcdc4> │ │ │ │ + str r7, [r3] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c92a8 <__cxa_atexit@plt+0xbcdd0> │ │ │ │ + ldr r2, [pc, #92] @ c92b4 <__cxa_atexit@plt+0xbcddc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c929c <__cxa_atexit@plt+0xbcdc4> │ │ │ │ + ldr r3, [pc, #56] @ c92b8 <__cxa_atexit@plt+0xbcde0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [pc, #44] @ c92bc <__cxa_atexit@plt+0xbcde4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - biceq sl, r7, r8, lsr r6 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + mov r5, r3 │ │ │ │ + b c9610 <__cxa_atexit@plt+0xbd138> │ │ │ │ + andeq r0, r0, r8, asr r3 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + biceq fp, r7, r4, lsl ip │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + biceq fp, r7, r0, asr sp │ │ │ │ + strdeq sp, [r7, #236] @ 0xec │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ cbd70 <__cxa_atexit@plt+0xbf898> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9314 <__cxa_atexit@plt+0xbce3c> │ │ │ │ + ldr r2, [pc, #48] @ c9320 <__cxa_atexit@plt+0xbce48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ c9324 <__cxa_atexit@plt+0xbce4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #76] @ 0x4c │ │ │ │ str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 26bde8 <__cxa_atexit@plt+0x25f910> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - biceq sl, r7, r8, lsl #12 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1883510 <__cxa_atexit@plt+0x1877038> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffc6d0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq sp, r7, ip, lsl #29 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [pc, #96] @ cbdec <__cxa_atexit@plt+0xbf914> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq cbdd4 <__cxa_atexit@plt+0xbf8fc> │ │ │ │ - ldr r7, [pc, #72] @ cbdf0 <__cxa_atexit@plt+0xbf918> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9390 <__cxa_atexit@plt+0xbceb8> │ │ │ │ + ldr r2, [pc, #76] @ c939c <__cxa_atexit@plt+0xbcec4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #72] @ c93a0 <__cxa_atexit@plt+0xbcec8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #68] @ c93a4 <__cxa_atexit@plt+0xbcecc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r5, #80] @ 0x50 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 1883510 <__cxa_atexit@plt+0x1877038> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffc6c4 │ │ │ │ + @ instruction: 0xffffc804 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + biceq sp, r7, ip, lsl #28 │ │ │ │ + andeq r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c93fc <__cxa_atexit@plt+0xbcf24> │ │ │ │ + ldr lr, [pc, #56] @ c9408 <__cxa_atexit@plt+0xbcf30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #52] @ c940c <__cxa_atexit@plt+0xbcf34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 1883510 <__cxa_atexit@plt+0x1877038> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffc938 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01c7dd94 │ │ │ │ + andeq r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp ip, r3 │ │ │ │ + bcc c9530 <__cxa_atexit@plt+0xbd058> │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str fp, [sp, #20] │ │ │ │ + ldr r8, [pc, #300] @ c9568 <__cxa_atexit@plt+0xbd090> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr r4, [r5, #8] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r5, #16] │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr lr, [r5, #32] │ │ │ │ + ldr r1, [r5, #36] @ 0x24 │ │ │ │ + ldr fp, [r5, #40] @ 0x28 │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r8, [r5, #60] @ 0x3c │ │ │ │ + ldr sl, [r5, #64] @ 0x40 │ │ │ │ + ldr r4, [r5, #80] @ 0x50 │ │ │ │ + ldr r9, [r5, #92] @ 0x5c │ │ │ │ + str fp, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r5, #92] @ 0x5c │ │ │ │ + ldr r4, [r5, #88] @ 0x58 │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ + str r4, [r3, #60] @ 0x3c │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r4, [r3, #64] @ 0x40 │ │ │ │ + add r2, r3, #72 @ 0x48 │ │ │ │ + cmp ip, r2 │ │ │ │ + bcc c9540 <__cxa_atexit@plt+0xbd068> │ │ │ │ + ldr r1, [pc, #128] @ c9570 <__cxa_atexit@plt+0xbd098> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r4, [pc, #124] @ c9574 <__cxa_atexit@plt+0xbd09c> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r1, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + ldr r6, [pc, #112] @ c9578 <__cxa_atexit@plt+0xbd0a0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #20]! │ │ │ │ + str r4, [r5, #4] │ │ │ │ + ldr r6, [pc, #100] @ c957c <__cxa_atexit@plt+0xbd0a4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + sub r9, r2, #3 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + b 88eef0 <__cxa_atexit@plt+0x882a18> │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldr r7, [pc, #36] @ c956c <__cxa_atexit@plt+0xbd094> │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq cbde0 <__cxa_atexit@plt+0xbf908> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b cac8c <__cxa_atexit@plt+0xbe7b4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq sl, r7, r8, lsl #11 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #24]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffd1e0 │ │ │ │ + andeq r0, r0, r8, ror #4 │ │ │ │ + @ instruction: 0xffffb18c │ │ │ │ + andeq r0, r0, r0, asr #6 │ │ │ │ + bicseq sp, lr, ip, asr r9 │ │ │ │ + bicseq sp, lr, r8, ror #13 │ │ │ │ + biceq sp, r7, r4, ror #24 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r2, [pc, #52] @ cbe40 <__cxa_atexit@plt+0xbf968> │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c95e8 <__cxa_atexit@plt+0xbd110> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #72] @ c95f8 <__cxa_atexit@plt+0xbd120> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - str r2, [r5] │ │ │ │ - str sl, [r3] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq cbe38 <__cxa_atexit@plt+0xbf960> │ │ │ │ - ldmib r5, {r2, r8, r9} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cac8c <__cxa_atexit@plt+0xbe7b4> │ │ │ │ + beq c95ec <__cxa_atexit@plt+0xbd114> │ │ │ │ + ldr r3, [pc, #48] @ c95fc <__cxa_atexit@plt+0xbd124> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ c9600 <__cxa_atexit@plt+0xbd128> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + b c9610 <__cxa_atexit@plt+0xbd138> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq sl, r7, r8, lsr r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffc28 │ │ │ │ + ldrdeq fp, [r7, #128] @ 0x80 │ │ │ │ + ldrdeq sp, [r7, #176] @ 0xb0 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldmdb r5, {r3, r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b cac8c <__cxa_atexit@plt+0xbe7b4> │ │ │ │ - biceq sl, r7, ip, lsl #17 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #96 @ 0x60 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c9738 <__cxa_atexit@plt+0xbd260> │ │ │ │ + str r7, [sp] │ │ │ │ + stmib sp, {r4, fp} │ │ │ │ + mov r4, r2 │ │ │ │ + ldr lr, [pc, #328] @ c977c <__cxa_atexit@plt+0xbd2a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr fp, [r5, #4] │ │ │ │ + ldr ip, [r5, #24] │ │ │ │ + ldr r1, [r5, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi cbf1c <__cxa_atexit@plt+0xbfa44> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc cbf28 <__cxa_atexit@plt+0xbfa50> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - stm sp, {r4, fp} │ │ │ │ - ldr lr, [r7, #15] │ │ │ │ - ldr r3, [r7, #19] │ │ │ │ - str r8, [r2, #40] @ 0x28 │ │ │ │ - sub r4, r6, #35 @ 0x23 │ │ │ │ - sub ip, r6, #5 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - ldr fp, [pc, #116] @ cbf38 <__cxa_atexit@plt+0xbfa60> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r2, #4] │ │ │ │ - add fp, r2, #8 │ │ │ │ - stm fp, {r0, r8, sl} │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r3, [r2, #28] │ │ │ │ - ldr r0, [pc, #88] @ cbf3c <__cxa_atexit@plt+0xbfa64> │ │ │ │ - add r0, pc, r0 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r0, [r2, #20] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + ldr lr, [r5, #72] @ 0x48 │ │ │ │ + ldr sl, [r5, #76] @ 0x4c │ │ │ │ + sub r8, r3, #50 @ 0x32 │ │ │ │ + ldr r7, [pc, #280] @ c9780 <__cxa_atexit@plt+0xbd2a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + sub r9, r3, #39 @ 0x27 │ │ │ │ + ldr r3, [pc, #272] @ c9784 <__cxa_atexit@plt+0xbd2ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r5, #76] @ 0x4c │ │ │ │ str r0, [r2, #32] │ │ │ │ - ldr r0, [pc, #80] @ cbf40 <__cxa_atexit@plt+0xbfa68> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r8, [pc, #52] @ cbf44 <__cxa_atexit@plt+0xbfa6c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + str r1, [r2, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #256] @ c9788 <__cxa_atexit@plt+0xbd2b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ + str lr, [r2, #44] @ 0x2c │ │ │ │ + str sl, [r2, #48] @ 0x30 │ │ │ │ + add lr, r2, #52 @ 0x34 │ │ │ │ + stm lr, {r7, r8, ip} │ │ │ │ + mov r1, r2 │ │ │ │ + ldr r7, [pc, #228] @ c978c <__cxa_atexit@plt+0xbd2b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r1, #12]! │ │ │ │ + mov r0, r2 │ │ │ │ + str r3, [r0, #24]! │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r8, [r5, #48] @ 0x30 │ │ │ │ + str fp, [r2, #64] @ 0x40 │ │ │ │ + str r7, [r2, #68] @ 0x44 │ │ │ │ + add r7, r2, #72 @ 0x48 │ │ │ │ + stm r7, {r0, r3, lr} │ │ │ │ + str r8, [r2, #84] @ 0x54 │ │ │ │ + str r1, [r2, #88] @ 0x58 │ │ │ │ + str r2, [r2, #92] @ 0x5c │ │ │ │ + add r2, r2, #100 @ 0x64 │ │ │ │ + cmp r4, r2 │ │ │ │ + bcc c9754 <__cxa_atexit@plt+0xbd27c> │ │ │ │ + ldr r7, [pc, #164] @ c9798 <__cxa_atexit@plt+0xbd2c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r4, [pc, #160] @ c979c <__cxa_atexit@plt+0xbd2c4> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r7, [r6, #100] @ 0x64 │ │ │ │ + str r9, [r6, #104] @ 0x68 │ │ │ │ + ldr r7, [pc, #148] @ c97a0 <__cxa_atexit@plt+0xbd2c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + str r4, [r5, #4] │ │ │ │ + ldr r7, [pc, #136] @ c97a4 <__cxa_atexit@plt+0xbd2cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r9, r2, #3 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffb94 │ │ │ │ - @ instruction: 0xfffffc58 │ │ │ │ - biceq sl, r7, r4, ror #10 │ │ │ │ - biceq sl, r7, r8, asr #15 │ │ │ │ - biceq sl, r7, r0, lsr r4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cbfdc <__cxa_atexit@plt+0xbfb04> │ │ │ │ - ldr r3, [pc, #120] @ cbfe4 <__cxa_atexit@plt+0xbfb0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq cbfc0 <__cxa_atexit@plt+0xbfae8> │ │ │ │ - ldr r1, [pc, #92] @ cbfe8 <__cxa_atexit@plt+0xbfb10> │ │ │ │ + ldr r7, [sp] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 88eef0 <__cxa_atexit@plt+0x882a18> │ │ │ │ + ldr r2, [pc, #84] @ c9794 <__cxa_atexit@plt+0xbd2bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r6, #96 @ 0x60 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + ldr r7, [pc, #52] @ c9790 <__cxa_atexit@plt+0xbd2b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffdb30 │ │ │ │ + @ instruction: 0x01deda94 │ │ │ │ + @ instruction: 0xffffdbf8 │ │ │ │ + bicseq sp, lr, r0, ror sl │ │ │ │ + @ instruction: 0xffffdb68 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xffffaf88 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + bicseq sp, lr, r8, asr r7 │ │ │ │ + bicseq sp, lr, r4, ror #9 │ │ │ │ + biceq sp, r7, r8, ror #19 │ │ │ │ + ldrsbteq r6, [r4], -r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9804 <__cxa_atexit@plt+0xbd32c> │ │ │ │ + ldr r2, [pc, #72] @ c981c <__cxa_atexit@plt+0xbd344> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ c9820 <__cxa_atexit@plt+0xbd348> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r2, #4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r3, [pc, #56] @ c9824 <__cxa_atexit@plt+0xbd34c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #48] @ c9828 <__cxa_atexit@plt+0xbd350> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + sub r9, r6, #3 │ │ │ │ + b 88eef0 <__cxa_atexit@plt+0x882a18> │ │ │ │ + ldr r3, [pc, #32] @ c982c <__cxa_atexit@plt+0xbd354> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffaea8 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq sp, lr, r8, ror r6 │ │ │ │ + bicseq sp, lr, r8, lsl #8 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + biceq sp, r7, r0, asr #18 │ │ │ │ + ldrsbteq r6, [r4], -r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #92] @ c98a0 <__cxa_atexit@plt+0xbd3c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq cbfd0 <__cxa_atexit@plt+0xbfaf8> │ │ │ │ - ldr r9, [r5, #-4]! │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b cac8c <__cxa_atexit@plt+0xbe7b4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + beq c9898 <__cxa_atexit@plt+0xbd3c0> │ │ │ │ + ldr r3, [pc, #76] @ c98a4 <__cxa_atexit@plt+0xbd3cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #68] @ 0x44 │ │ │ │ + tst r7, #3 │ │ │ │ + beq c9898 <__cxa_atexit@plt+0xbd3c0> │ │ │ │ + ldr r3, [pc, #48] @ c98a8 <__cxa_atexit@plt+0xbd3d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #64] @ 0x40 │ │ │ │ + str r7, [r5, #56] @ 0x38 │ │ │ │ + tst r7, #3 │ │ │ │ + beq c9898 <__cxa_atexit@plt+0xbd3c0> │ │ │ │ + b c995c <__cxa_atexit@plt+0xbd484> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + biceq sp, r7, r4, asr #17 │ │ │ │ + ldrsbteq r6, [r4], -r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ c9908 <__cxa_atexit@plt+0xbd430> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #68] @ 0x44 │ │ │ │ + tst r7, #3 │ │ │ │ + beq c9900 <__cxa_atexit@plt+0xbd428> │ │ │ │ + ldr r3, [pc, #44] @ c990c <__cxa_atexit@plt+0xbd434> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #64] @ 0x40 │ │ │ │ + str r7, [r5, #56] @ 0x38 │ │ │ │ + tst r7, #3 │ │ │ │ + beq c9900 <__cxa_atexit@plt+0xbd428> │ │ │ │ + b c995c <__cxa_atexit@plt+0xbd484> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x01c7a390 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + biceq sp, r7, r0, ror #16 │ │ │ │ + ldrsbeq r6, [r4], -r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + ldr r3, [pc, #40] @ c994c <__cxa_atexit@plt+0xbd474> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ cc048 <__cxa_atexit@plt+0xbfb70> │ │ │ │ - add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + str r2, [r5, #64] @ 0x40 │ │ │ │ + str r7, [r5, #56] @ 0x38 │ │ │ │ tst r7, #3 │ │ │ │ - beq cc03c <__cxa_atexit@plt+0xbfb64> │ │ │ │ + beq c9944 <__cxa_atexit@plt+0xbd46c> │ │ │ │ + b c995c <__cxa_atexit@plt+0xbd484> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq sp, r7, r0, lsr #16 │ │ │ │ + ldrdeq r6, [r0], -r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne c99a0 <__cxa_atexit@plt+0xbd4c8> │ │ │ │ + ldr r7, [pc, #204] @ c9a3c <__cxa_atexit@plt+0xbd564> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b cac8c <__cxa_atexit@plt+0xbe7b4> │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + ldr r7, [r3, #40] @ 0x28 │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c99cc <__cxa_atexit@plt+0xbd4f4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c99d8 <__cxa_atexit@plt+0xbd500> │ │ │ │ + ldr r7, [pc, #176] @ c9a44 <__cxa_atexit@plt+0xbd56c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #72 @ 0x48 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #160] @ c9a48 <__cxa_atexit@plt+0xbd570> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #156] @ c9a4c <__cxa_atexit@plt+0xbd574> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #152] @ c9a50 <__cxa_atexit@plt+0xbd578> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r5, #60] @ 0x3c │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq sl, r7, r0, lsr r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc c9a1c <__cxa_atexit@plt+0xbd544> │ │ │ │ + ldr r7, [pc, #100] @ c9a54 <__cxa_atexit@plt+0xbd57c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r3, [r5, #56] @ 0x38 │ │ │ │ + ldr r1, [r5, #64] @ 0x40 │ │ │ │ + ldr r0, [r5, #68] @ 0x44 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + add r5, r5, #72 @ 0x48 │ │ │ │ + sub r7, r2, #10 │ │ │ │ + mov r6, r2 │ │ │ │ + b c4694 <__cxa_atexit@plt+0xb81bc> │ │ │ │ + ldr r6, [pc, #28] @ c9a40 <__cxa_atexit@plt+0xbd568> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + bicseq sp, lr, r4, ror r7 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + biceq sp, r7, r4, lsr #9 │ │ │ │ + strheq fp, [r7, #88] @ 0x58 │ │ │ │ + @ instruction: 0xffffaca0 │ │ │ │ + biceq sp, r7, ip, lsl #14 │ │ │ │ + andeq fp, r0, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b cac8c <__cxa_atexit@plt+0xbe7b4> │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cc15c <__cxa_atexit@plt+0xbfc84> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #72 @ 0x48 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc cc164 <__cxa_atexit@plt+0xbfc8c> │ │ │ │ - ldr ip, [pc, #220] @ cc180 <__cxa_atexit@plt+0xbfca8> │ │ │ │ - add ip, pc, ip │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, r3 │ │ │ │ - ldr lr, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c9a84 <__cxa_atexit@plt+0xbd5ac> │ │ │ │ + ldr r7, [pc, #112] @ c9ae8 <__cxa_atexit@plt+0xbd610> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c9ac8 <__cxa_atexit@plt+0xbd5f0> │ │ │ │ + ldr r7, [pc, #80] @ c9aec <__cxa_atexit@plt+0xbd614> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ + ldr r1, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r5, #52] @ 0x34 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + b c4694 <__cxa_atexit@plt+0xb81bc> │ │ │ │ + ldr r6, [pc, #20] @ c9ae4 <__cxa_atexit@plt+0xbd60c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + @ instruction: 0x01ded690 │ │ │ │ + @ instruction: 0xffffabf4 │ │ │ │ + biceq sp, r7, r0, ror #12 │ │ │ │ + ldrdeq r6, [r8], -r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c9b4c <__cxa_atexit@plt+0xbd674> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c9b84 <__cxa_atexit@plt+0xbd6ac> │ │ │ │ + ldr r7, [pc, #136] @ c9ba8 <__cxa_atexit@plt+0xbd6d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r2, [r5, #56] @ 0x38 │ │ │ │ + ldr r1, [r5, #64] @ 0x40 │ │ │ │ + ldr r0, [r5, #68] @ 0x44 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + add r5, r5, #72 @ 0x48 │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + b c4694 <__cxa_atexit@plt+0xb81bc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - mov r1, r8 │ │ │ │ - sub r8, r6, #1 │ │ │ │ - str r8, [r5] │ │ │ │ - sub r0, r6, #27 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str ip, [r2, #4]! │ │ │ │ - ldr r0, [pc, #176] @ cc184 <__cxa_atexit@plt+0xbfcac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - ldr r0, [pc, #164] @ cc188 <__cxa_atexit@plt+0xbfcb0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str sl, [r2, #8] │ │ │ │ - mov ip, r2 │ │ │ │ - str r0, [ip, #20]! │ │ │ │ - sub r0, r6, #53 @ 0x35 │ │ │ │ - str sl, [r2, #56] @ 0x38 │ │ │ │ - str r3, [r2, #60] @ 0x3c │ │ │ │ - ldr r8, [pc, #136] @ cc18c <__cxa_atexit@plt+0xbfcb4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #64] @ 0x40 │ │ │ │ - str ip, [r2, #68] @ 0x44 │ │ │ │ - str lr, [r2, #24] │ │ │ │ - str r9, [r2, #28] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #108] @ cc190 <__cxa_atexit@plt+0xbfcb8> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r2, [pc, #68] @ c9ba0 <__cxa_atexit@plt+0xbd6c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r2, [r5, #20]! │ │ │ │ + str r3, [r5, #48] @ 0x30 │ │ │ │ + tst r7, #3 │ │ │ │ + beq c9b7c <__cxa_atexit@plt+0xbd6a4> │ │ │ │ + b c9c24 <__cxa_atexit@plt+0xbd74c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #24] @ c9ba4 <__cxa_atexit@plt+0xbd6cc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0xffffab70 │ │ │ │ + andeq fp, r0, sp, asr #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9bf8 <__cxa_atexit@plt+0xbd720> │ │ │ │ + ldr r7, [pc, #64] @ c9c10 <__cxa_atexit@plt+0xbd738> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ + ldr r1, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r5, #52] @ 0x34 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + sub r7, r6, #10 │ │ │ │ + b c4694 <__cxa_atexit@plt+0xb81bc> │ │ │ │ + ldr r3, [pc, #20] @ c9c14 <__cxa_atexit@plt+0xbd73c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str ip, [r2, #44] @ 0x2c │ │ │ │ - str r1, [r2, #48] @ 0x30 │ │ │ │ - str r0, [r2, #52] @ 0x34 │ │ │ │ - str r2, [r2, #16] │ │ │ │ - stmdb r5, {r0, sl} │ │ │ │ - mov r5, fp │ │ │ │ - ldr r8, [pc, #76] @ cc194 <__cxa_atexit@plt+0xbfcbc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #72] @ cc198 <__cxa_atexit@plt+0xbfcc0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov sl, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - b cc16c <__cxa_atexit@plt+0xbfc94> │ │ │ │ - mov r7, #72 @ 0x48 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ cc17c <__cxa_atexit@plt+0xbfca4> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + @ instruction: 0xffffaac0 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + biceq sp, r7, r8, lsr r5 │ │ │ │ + andeq ip, r0, ip, lsl #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne c9c7c <__cxa_atexit@plt+0xbd7a4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c9cf8 <__cxa_atexit@plt+0xbd820> │ │ │ │ + ldr r3, [pc, #224] @ c9d2c <__cxa_atexit@plt+0xbd854> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #220] @ c9d30 <__cxa_atexit@plt+0xbd858> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #216] @ c9d34 <__cxa_atexit@plt+0xbd85c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r5] │ │ │ │ + stmib r9, {r2, r7} │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #10 │ │ │ │ + b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ + ldr r6, [pc, #156] @ c9d20 <__cxa_atexit@plt+0xbd848> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + str sl, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9d04 <__cxa_atexit@plt+0xbd82c> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + ldr lr, [r5, #36] @ 0x24 │ │ │ │ + ldr r3, [r5, #48] @ 0x30 │ │ │ │ + ldr fp, [pc, #92] @ c9d28 <__cxa_atexit@plt+0xbd850> │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + add r3, r9, #12 │ │ │ │ + stm r3, {r0, r1, lr} │ │ │ │ + str sl, [r9, #24] │ │ │ │ + str ip, [r9, #28] │ │ │ │ + str r8, [r9, #32] │ │ │ │ + str r2, [r9, #36] @ 0x24 │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + ldm sp, {r8, fp} │ │ │ │ + b 8722b0 <__cxa_atexit@plt+0x865dd8> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldr r7, [pc, #24] @ c9d24 <__cxa_atexit@plt+0xbd84c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01c7a598 │ │ │ │ - @ instruction: 0xffffe2dc │ │ │ │ - @ instruction: 0xffffe558 │ │ │ │ - @ instruction: 0xffffeba4 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - biceq sl, r7, ip, asr #6 │ │ │ │ - biceq sl, r7, r4, lsr r3 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi cc1dc <__cxa_atexit@plt+0xbfd04> │ │ │ │ - ldr r8, [pc, #48] @ cc1f0 <__cxa_atexit@plt+0xbfd18> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, sl │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq ip, lr, ip, ror #30 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xffffb830 │ │ │ │ + @ instruction: 0xffffba64 │ │ │ │ + @ instruction: 0xffffb958 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + biceq sp, r7, r8, lsl #8 │ │ │ │ + andeq ip, r0, ip, lsl #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c9ddc <__cxa_atexit@plt+0xbd904> │ │ │ │ + ldr r6, [pc, #172] @ c9e10 <__cxa_atexit@plt+0xbd938> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, r9 │ │ │ │ + str r6, [r3, #4]! │ │ │ │ + str r3, [r5, #44] @ 0x2c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add sl, r3, #48 @ 0x30 │ │ │ │ + cmp r2, sl │ │ │ │ + bcc c9dec <__cxa_atexit@plt+0xbd914> │ │ │ │ + ldmib r5, {r6, fp, ip} │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ + str lr, [sp] │ │ │ │ + ldr lr, [r5, #48] @ 0x30 │ │ │ │ + ldr r8, [pc, #112] @ c9e18 <__cxa_atexit@plt+0xbd940> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #44] @ cc1f4 <__cxa_atexit@plt+0xbfd1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r7, [pc, #20] @ cc1f8 <__cxa_atexit@plt+0xbfd20> │ │ │ │ + str r8, [r9, #16]! │ │ │ │ + str lr, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r6, [r9, #16] │ │ │ │ + add lr, r9, #20 │ │ │ │ + stm lr, {r0, r3, ip} │ │ │ │ + str fp, [r9, #32] │ │ │ │ + str r2, [r9, #36] @ 0x24 │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + mov r6, sl │ │ │ │ + ldr r8, [sp, #4] │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 8722b0 <__cxa_atexit@plt+0x865dd8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov fp, lr │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldr r7, [pc, #32] @ c9e14 <__cxa_atexit@plt+0xbd93c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq sl, r7, r0, ror r1 │ │ │ │ - biceq sl, r7, r4, asr #10 │ │ │ │ - biceq sl, r7, ip, lsr r5 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r3 │ │ │ │ + mov fp, lr │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffb980 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0xffffb754 │ │ │ │ + biceq sp, r7, r4, lsl r3 │ │ │ │ + andeq ip, r0, ip, lsl #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c9e94 <__cxa_atexit@plt+0xbd9bc> │ │ │ │ + str fp, [sp] │ │ │ │ + ldmib r5, {r2, r8, ip} │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr fp, [r5, #28] │ │ │ │ + ldr r1, [r5, #32] │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ + ldr lr, [r5, #48] @ 0x30 │ │ │ │ + ldr sl, [pc, #72] @ c9eac <__cxa_atexit@plt+0xbd9d4> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str lr, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + add lr, r9, #20 │ │ │ │ + stm lr, {r0, r7, ip} │ │ │ │ + str r8, [r9, #32] │ │ │ │ + str r1, [r9, #36] @ 0x24 │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + mov r8, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 8722b0 <__cxa_atexit@plt+0x865dd8> │ │ │ │ + ldr r3, [pc, #20] @ c9eb0 <__cxa_atexit@plt+0xbd9d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffb698 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + strheq sl, [r7, #252] @ 0xfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cc284 <__cxa_atexit@plt+0xbfdac> │ │ │ │ - ldr r2, [pc, #136] @ cc2a0 <__cxa_atexit@plt+0xbfdc8> │ │ │ │ + bhi c9f14 <__cxa_atexit@plt+0xbda3c> │ │ │ │ + ldr r2, [pc, #72] @ c9f1c <__cxa_atexit@plt+0xbda44> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ cc2a4 <__cxa_atexit@plt+0xbfdcc> │ │ │ │ + ldr r1, [pc, #64] @ c9f20 <__cxa_atexit@plt+0xbda48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cc278 <__cxa_atexit@plt+0xbfda0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cc28c <__cxa_atexit@plt+0xbfdb4> │ │ │ │ - ldr r3, [pc, #88] @ cc2a8 <__cxa_atexit@plt+0xbfdd0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ cc2ac <__cxa_atexit@plt+0xbfdd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq c9f04 <__cxa_atexit@plt+0xbda2c> │ │ │ │ + ldr r9, [pc, #40] @ c9f24 <__cxa_atexit@plt+0xbda4c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b bf518 <__cxa_atexit@plt+0xb3040> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq sl, lr, r8, ror r9 │ │ │ │ - @ instruction: 0x01dea998 │ │ │ │ - @ instruction: 0x01deaa9c │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq ip, lr, r4, asr #25 │ │ │ │ + biceq sl, r7, ip, ror pc │ │ │ │ + biceq sl, r7, r8, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cc2f8 <__cxa_atexit@plt+0xbfe20> │ │ │ │ - ldr r2, [pc, #48] @ cc304 <__cxa_atexit@plt+0xbfe2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ cc308 <__cxa_atexit@plt+0xbfe30> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ c9f48 <__cxa_atexit@plt+0xbda70> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b bf518 <__cxa_atexit@plt+0xb3040> │ │ │ │ + biceq sl, r7, ip, lsr pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c9f84 <__cxa_atexit@plt+0xbdaac> │ │ │ │ + ldr r2, [pc, #36] @ c9f8c <__cxa_atexit@plt+0xbdab4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ c9f90 <__cxa_atexit@plt+0xbdab8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq sl, lr, r4, lsl r9 │ │ │ │ - bicseq sl, lr, r8, lsl sl │ │ │ │ + biceq sl, r7, r8, lsr pc │ │ │ │ + bicseq ip, lr, r4, lsr ip │ │ │ │ + biceq ip, r7, r4, asr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cc364 <__cxa_atexit@plt+0xbfe8c> │ │ │ │ - ldr lr, [pc, #68] @ cc36c <__cxa_atexit@plt+0xbfe94> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ca004 <__cxa_atexit@plt+0xbdb2c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ca010 <__cxa_atexit@plt+0xbdb38> │ │ │ │ + ldr lr, [pc, #88] @ ca020 <__cxa_atexit@plt+0xbdb48> │ │ │ │ add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ ca024 <__cxa_atexit@plt+0xbdb4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ cc370 <__cxa_atexit@plt+0xbfe98> │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r1, [pc, #64] @ ca028 <__cxa_atexit@plt+0xbdb50> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq cc354 <__cxa_atexit@plt+0xbfe7c> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b bf37c <__cxa_atexit@plt+0xb2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq sl, lr, r4, ror #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + ldrsbeq ip, [lr, #176] @ 0xb0 │ │ │ │ + bicseq ip, lr, ip, lsr ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cc410 <__cxa_atexit@plt+0xbff38> │ │ │ │ - ldr lr, [pc, #112] @ cc418 <__cxa_atexit@plt+0xbff40> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq cc3f8 <__cxa_atexit@plt+0xbff20> │ │ │ │ - ldr r3, [pc, #60] @ cc41c <__cxa_atexit@plt+0xbff44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cc408 <__cxa_atexit@plt+0xbff30> │ │ │ │ - b cc45c <__cxa_atexit@plt+0xbff84> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne ca054 <__cxa_atexit@plt+0xbdb7c> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ cc450 <__cxa_atexit@plt+0xbff78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq cc448 <__cxa_atexit@plt+0xbff70> │ │ │ │ - b cc45c <__cxa_atexit@plt+0xbff84> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #12] @ ca068 <__cxa_atexit@plt+0xbdb90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne cc4c8 <__cxa_atexit@plt+0xbfff0> │ │ │ │ - add r6, sl, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cc508 <__cxa_atexit@plt+0xc0030> │ │ │ │ - ldr r2, [pc, #136] @ cc528 <__cxa_atexit@plt+0xc0050> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - ldr r2, [pc, #124] @ cc52c <__cxa_atexit@plt+0xc0054> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - str r2, [sl, #16] │ │ │ │ - str r1, [sl, #20] │ │ │ │ - add r1, sl, #24 │ │ │ │ - b cc4f8 <__cxa_atexit@plt+0xc0020> │ │ │ │ - add r6, sl, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cc510 <__cxa_atexit@plt+0xc0038> │ │ │ │ - ldr r2, [pc, #68] @ cc520 <__cxa_atexit@plt+0xc0048> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - ldr r2, [pc, #60] @ cc524 <__cxa_atexit@plt+0xc004c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r2, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - add r1, sl, #20 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - add r5, r5, #32 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - b cc514 <__cxa_atexit@plt+0xc003c> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - bicseq sl, lr, r4, ror #23 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - bicseq sl, lr, ip, lsl ip │ │ │ │ + @ instruction: 0x01decb94 │ │ │ │ + biceq ip, r7, ip, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cc5b8 <__cxa_atexit@plt+0xc00e0> │ │ │ │ - ldr r2, [pc, #136] @ cc5d4 <__cxa_atexit@plt+0xc00fc> │ │ │ │ + bhi ca0ac <__cxa_atexit@plt+0xbdbd4> │ │ │ │ + ldr r2, [pc, #40] @ ca0b4 <__cxa_atexit@plt+0xbdbdc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ cc5d8 <__cxa_atexit@plt+0xc0100> │ │ │ │ + ldr r1, [pc, #32] @ ca0b8 <__cxa_atexit@plt+0xbdbe0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cc5ac <__cxa_atexit@plt+0xc00d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc cc5c0 <__cxa_atexit@plt+0xc00e8> │ │ │ │ - ldr r3, [pc, #88] @ cc5dc <__cxa_atexit@plt+0xc0104> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ cc5e0 <__cxa_atexit@plt+0xc0108> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b d7e1e8 <__cxa_atexit@plt+0xd71d10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq sl, lr, r4, asr #12 │ │ │ │ - bicseq sl, lr, r4, ror #12 │ │ │ │ - bicseq sl, lr, r8, ror #14 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + bicseq ip, lr, ip, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cc62c <__cxa_atexit@plt+0xc0154> │ │ │ │ - ldr r2, [pc, #48] @ cc638 <__cxa_atexit@plt+0xc0160> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ cc63c <__cxa_atexit@plt+0xc0164> │ │ │ │ + ldr r3, [pc, #16] @ ca0dc <__cxa_atexit@plt+0xbdc04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ + @ instruction: 0x01c7c498 │ │ │ │ + biceq ip, r7, r4, lsr #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ca11c <__cxa_atexit@plt+0xbdc44> │ │ │ │ + ldr r2, [pc, #36] @ ca124 <__cxa_atexit@plt+0xbdc4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ca128 <__cxa_atexit@plt+0xbdc50> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq sl, lr, r0, ror #11 │ │ │ │ - bicseq sl, lr, r4, ror #13 │ │ │ │ + biceq ip, r7, ip, lsl #14 │ │ │ │ + @ instruction: 0x01deca9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cc698 <__cxa_atexit@plt+0xc01c0> │ │ │ │ - ldr lr, [pc, #68] @ cc6a0 <__cxa_atexit@plt+0xc01c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ cc6a4 <__cxa_atexit@plt+0xc01cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq cc688 <__cxa_atexit@plt+0xc01b0> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ca180 <__cxa_atexit@plt+0xbdca8> │ │ │ │ + ldr r2, [pc, #60] @ ca18c <__cxa_atexit@plt+0xbdcb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ca174 <__cxa_atexit@plt+0xbdc9c> │ │ │ │ + mov r7, r8 │ │ │ │ + b ca198 <__cxa_atexit@plt+0xbdcc0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq sl, lr, r0, lsr r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #7 │ │ │ │ + beq ca1e8 <__cxa_atexit@plt+0xbdd10> │ │ │ │ + cmp r3, #8 │ │ │ │ + bne ca218 <__cxa_atexit@plt+0xbdd40> │ │ │ │ + ldr r2, [pc, #128] @ ca23c <__cxa_atexit@plt+0xbdd64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq ca224 <__cxa_atexit@plt+0xbdd4c> │ │ │ │ + cmp r2, #0 │ │ │ │ + beq ca20c <__cxa_atexit@plt+0xbdd34> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cc744 <__cxa_atexit@plt+0xc026c> │ │ │ │ - ldr lr, [pc, #112] @ cc74c <__cxa_atexit@plt+0xc0274> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq cc72c <__cxa_atexit@plt+0xc0254> │ │ │ │ - ldr r3, [pc, #60] @ cc750 <__cxa_atexit@plt+0xc0278> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cc73c <__cxa_atexit@plt+0xc0264> │ │ │ │ - b cc790 <__cxa_atexit@plt+0xc02b8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r2, [pc, #72] @ ca238 <__cxa_atexit@plt+0xbdd60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq ca218 <__cxa_atexit@plt+0xbdd40> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne ca22c <__cxa_atexit@plt+0xbdd54> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ cc784 <__cxa_atexit@plt+0xc02ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq cc77c <__cxa_atexit@plt+0xc02a4> │ │ │ │ - b cc790 <__cxa_atexit@plt+0xc02b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne cc7fc <__cxa_atexit@plt+0xc0324> │ │ │ │ - add r6, sl, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cc83c <__cxa_atexit@plt+0xc0364> │ │ │ │ - ldr r2, [pc, #136] @ cc85c <__cxa_atexit@plt+0xc0384> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - ldr r2, [pc, #124] @ cc860 <__cxa_atexit@plt+0xc0388> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - str r2, [sl, #16] │ │ │ │ - str r1, [sl, #20] │ │ │ │ - add r1, sl, #24 │ │ │ │ - b cc82c <__cxa_atexit@plt+0xc0354> │ │ │ │ - add r6, sl, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cc844 <__cxa_atexit@plt+0xc036c> │ │ │ │ - ldr r2, [pc, #68] @ cc854 <__cxa_atexit@plt+0xc037c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - ldr r2, [pc, #60] @ cc858 <__cxa_atexit@plt+0xc0380> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r2, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - add r1, sl, #20 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - add r5, r5, #32 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - b cc848 <__cxa_atexit@plt+0xc0370> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - ldrheq sl, [lr, #128] @ 0x80 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - bicseq sl, lr, r8, ror #17 │ │ │ │ - biceq r9, r7, r0, asr #29 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc cc8f8 <__cxa_atexit@plt+0xc0420> │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr sl, [r5] │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r8, [pc, #96] @ cc90c <__cxa_atexit@plt+0xc0434> │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub ip, r6, #33 @ 0x21 │ │ │ │ - stm r5, {r0, ip} │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - str r9, [r2, #40] @ 0x28 │ │ │ │ - ldr ip, [pc, #76] @ cc910 <__cxa_atexit@plt+0xc0438> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [pc, #72] @ cc914 <__cxa_atexit@plt+0xc043c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r2, {r0, lr} │ │ │ │ - add r0, r2, #12 │ │ │ │ - stm r0, {r1, r3, sl} │ │ │ │ - str r8, [r2, #24] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - sub sl, r6, #13 │ │ │ │ - mov r8, ip │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 28d854 <__cxa_atexit@plt+0x28137c> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov sl, r0 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - biceq r9, r7, ip, lsl fp │ │ │ │ - @ instruction: 0xfffffac4 │ │ │ │ - biceq r9, r7, ip, lsl #28 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + ldrne r7, [r5, #8] │ │ │ │ + ldreq r7, [r5, #4] │ │ │ │ + streq r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + strheq ip, [r7, #220] @ 0xdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov lr, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi cc97c <__cxa_atexit@plt+0xc04a4> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ca330 <__cxa_atexit@plt+0xbde58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc cc984 <__cxa_atexit@plt+0xc04ac> │ │ │ │ - ldr r5, [pc, #68] @ cc998 <__cxa_atexit@plt+0xc04c0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldmib r7, {r0, r3} │ │ │ │ - ldr r1, [pc, #60] @ cc99c <__cxa_atexit@plt+0xc04c4> │ │ │ │ + bcc ca338 <__cxa_atexit@plt+0xbde60> │ │ │ │ + ldr r1, [pc, #140] @ ca34c <__cxa_atexit@plt+0xbde74> │ │ │ │ add r1, pc, r1 │ │ │ │ - str sl, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - stmib r9, {r0, r3, r8} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, lr │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r9 │ │ │ │ - b cc98c <__cxa_atexit@plt+0xc04b4> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - ldrdeq r9, [r7, #144] @ 0x90 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cc9d0 <__cxa_atexit@plt+0xc04f8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ cc9d8 <__cxa_atexit@plt+0xc0500> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + ldr r0, [pc, #136] @ ca350 <__cxa_atexit@plt+0xbde78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #120] @ ca354 <__cxa_atexit@plt+0xbde7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #33 @ 0x21 │ │ │ │ + sub r2, r6, #13 │ │ │ │ + ldr sl, [pc, #104] @ ca358 <__cxa_atexit@plt+0xbde80> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [pc, #100] @ ca35c <__cxa_atexit@plt+0xbde84> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + mov lr, r3 │ │ │ │ + str r0, [lr, #20]! │ │ │ │ + add r0, r3, #28 │ │ │ │ + stm r0, {r3, sl, lr} │ │ │ │ + ldr r0, [pc, #80] @ ca360 <__cxa_atexit@plt+0xbde88> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + mov r6, r3 │ │ │ │ + b ca340 <__cxa_atexit@plt+0xbde68> │ │ │ │ + mov r5, #52 @ 0x34 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq sl, [lr, #24] │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cca90 <__cxa_atexit@plt+0xc05b8> │ │ │ │ - ldr lr, [pc, #160] @ cca9c <__cxa_atexit@plt+0xc05c4> │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + ldrsbeq ip, [lr, #140] @ 0x8c │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + bicseq ip, lr, ip, asr #27 │ │ │ │ + bicseq ip, lr, r8, asr #27 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + biceq ip, r7, r4, lsr pc │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub ip, r5, #32 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi ca3e0 <__cxa_atexit@plt+0xbdf08> │ │ │ │ + ldr lr, [pc, #96] @ ca3e8 <__cxa_atexit@plt+0xbdf10> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ ccaa0 <__cxa_atexit@plt+0xc05c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cca78 <__cxa_atexit@plt+0xc05a0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ ccaa4 <__cxa_atexit@plt+0xc05cc> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r3, [r7, #23] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #48] @ ca3ec <__cxa_atexit@plt+0xbdf14> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq cca84 <__cxa_atexit@plt+0xc05ac> │ │ │ │ - mov r7, r3 │ │ │ │ - b ccaf4 <__cxa_atexit@plt+0xc061c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r3, r9} │ │ │ │ + ldr r5, [pc, #32] @ ca3f0 <__cxa_atexit@plt+0xbdf18> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #2 │ │ │ │ + add sl, r1, #2 │ │ │ │ + mov r5, ip │ │ │ │ + b 1849048 <__cxa_atexit@plt+0x183cb70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sl, lr, r0, lsl #3 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ ccae8 <__cxa_atexit@plt+0xc0610> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ccae0 <__cxa_atexit@plt+0xc0608> │ │ │ │ - b ccaf4 <__cxa_atexit@plt+0xc061c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ccb90 <__cxa_atexit@plt+0xc06b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc ccb9c <__cxa_atexit@plt+0xc06c4> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge ccb34 <__cxa_atexit@plt+0xc065c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne ccb90 <__cxa_atexit@plt+0xc06b8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt ccb28 <__cxa_atexit@plt+0xc0650> │ │ │ │ - bne ccb90 <__cxa_atexit@plt+0xc06b8> │ │ │ │ - ldr r1, [pc, #88] @ ccbac <__cxa_atexit@plt+0xc06d4> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0x01c7aa9c │ │ │ │ + bicseq ip, lr, ip, lsl #20 │ │ │ │ + biceq ip, r7, r8, lsl #29 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #108 @ 0x6c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ca540 <__cxa_atexit@plt+0xbe068> │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r7, [pc, #340] @ ca574 <__cxa_atexit@plt+0xbe09c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #336] @ ca578 <__cxa_atexit@plt+0xbe0a0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ ccbb0 <__cxa_atexit@plt+0xc06d8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr sl, [pc, #332] @ ca57c <__cxa_atexit@plt+0xbe0a4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #328] @ ca580 <__cxa_atexit@plt+0xbe0a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r4, [r2, #16]! │ │ │ │ + str r7, [r3, #40]! @ 0x28 │ │ │ │ + sub r7, r6, #102 @ 0x66 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r1, r6, #90 @ 0x5a │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + sub r1, r6, #13 │ │ │ │ + ldr r9, [pc, #288] @ ca584 <__cxa_atexit@plt+0xbe0ac> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r7, r6, #78 @ 0x4e │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [pc, #276] @ ca588 <__cxa_atexit@plt+0xbe0b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-36] @ 0xffffffdc │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov lr, r3 │ │ │ │ + str sl, [lr, #24]! │ │ │ │ + mov sl, r3 │ │ │ │ + str r8, [sl, #36]! @ 0x24 │ │ │ │ + ldr r8, [r2, #-8] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + ldr ip, [r2, #12] │ │ │ │ + str r4, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str ip, [r3, #-8] │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ + add r4, r3, #48 @ 0x30 │ │ │ │ + stm r4, {r0, r9, sl} │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + str r1, [r3, #64] @ 0x40 │ │ │ │ + str lr, [r3, #68] @ 0x44 │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub r4, r6, #54 @ 0x36 │ │ │ │ + ldr r8, [r2, #-12] │ │ │ │ + ldr sl, [r2, #-4] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r3, [pc, #164] @ ca58c <__cxa_atexit@plt+0xbe0b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r2, {r3, r4} │ │ │ │ + ldr r4, [pc, #156] @ ca590 <__cxa_atexit@plt+0xbe0b8> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r2, #8] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + sub r4, r2, #88 @ 0x58 │ │ │ │ + cmp fp, r4 │ │ │ │ + bhi ca54c <__cxa_atexit@plt+0xbe074> │ │ │ │ + ldr r4, [pc, #132] @ ca594 <__cxa_atexit@plt+0xbe0bc> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str sl, [r5, #12] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + mov r3, r5 │ │ │ │ + str r4, [r3, #-4]! │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + ldr r4, [sp] │ │ │ │ + bhi ca55c <__cxa_atexit@plt+0xbe084> │ │ │ │ + str r9, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b bc270 <__cxa_atexit@plt+0xafd98> │ │ │ │ + mov r3, #108 @ 0x6c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #52] @ ca598 <__cxa_atexit@plt+0xbe0c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01dea19c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + biceq sl, r7, ip, lsr sl │ │ │ │ + @ instruction: 0xfffffb20 │ │ │ │ + @ instruction: 0xfffffb64 │ │ │ │ + bicseq ip, lr, r8, lsr #25 │ │ │ │ + ldrheq ip, [lr, #112] @ 0x70 │ │ │ │ + biceq sl, r7, r4, lsr #19 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffdf74 │ │ │ │ + biceq ip, r7, r0, asr r9 │ │ │ │ + strheq ip, [r7, #168] @ 0xa8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ ca5d8 <__cxa_atexit@plt+0xbe100> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #24] @ ca5dc <__cxa_atexit@plt+0xbe104> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r3, [pc, #16] @ ca5e0 <__cxa_atexit@plt+0xbe108> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + b 1849e34 <__cxa_atexit@plt+0x183d95c> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + bicseq ip, lr, r0, ror #15 │ │ │ │ + bicseq ip, lr, r0, asr #22 │ │ │ │ + biceq ip, r7, r0, ror #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ccc20 <__cxa_atexit@plt+0xc0748> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ ccc30 <__cxa_atexit@plt+0xc0758> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ + bcc ca628 <__cxa_atexit@plt+0xbe150> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ ca634 <__cxa_atexit@plt+0xbe15c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 16347d4 <__cxa_atexit@plt+0x16282fc> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ccc64 <__cxa_atexit@plt+0xc078c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ ccc6c <__cxa_atexit@plt+0xc0794> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi ca69c <__cxa_atexit@plt+0xbe1c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ca6a8 <__cxa_atexit@plt+0xbe1d0> │ │ │ │ + ldr r2, [pc, #64] @ ca6b8 <__cxa_atexit@plt+0xbe1e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ ca6bc <__cxa_atexit@plt+0xbe1e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, lr, r4, asr #30 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ccd24 <__cxa_atexit@plt+0xc084c> │ │ │ │ - ldr lr, [pc, #160] @ ccd30 <__cxa_atexit@plt+0xc0858> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ ccd34 <__cxa_atexit@plt+0xc085c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ccd0c <__cxa_atexit@plt+0xc0834> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ ccd38 <__cxa_atexit@plt+0xc0860> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq ccd18 <__cxa_atexit@plt+0xc0840> │ │ │ │ - mov r7, r3 │ │ │ │ - b ccd88 <__cxa_atexit@plt+0xc08b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + bicseq ip, lr, r4, lsr #10 │ │ │ │ + biceq sl, r7, r0, lsr r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ca6fc <__cxa_atexit@plt+0xbe224> │ │ │ │ + ldr r2, [pc, #36] @ ca704 <__cxa_atexit@plt+0xbe22c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ca708 <__cxa_atexit@plt+0xbe230> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r9, lr, ip, ror #29 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ ccd7c <__cxa_atexit@plt+0xc08a4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ccd74 <__cxa_atexit@plt+0xc089c> │ │ │ │ - b ccd88 <__cxa_atexit@plt+0xc08b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + biceq sl, r7, r8, lsl r7 │ │ │ │ + ldrheq ip, [lr, #76] @ 0x4c │ │ │ │ + strdeq ip, [r7, #188] @ 0xbc │ │ │ │ + andeq r0, r7, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ca754 <__cxa_atexit@plt+0xbe27c> │ │ │ │ + ldr r3, [pc, #52] @ ca764 <__cxa_atexit@plt+0xbe28c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + ldr r3, [pc, #40] @ ca768 <__cxa_atexit@plt+0xbe290> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #32] @ ca76c <__cxa_atexit@plt+0xbe294> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r7, [pc, #20] @ ca770 <__cxa_atexit@plt+0xbe298> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + bicseq ip, lr, ip, asr #18 │ │ │ │ + @ instruction: 0x01dec898 │ │ │ │ + biceq ip, r7, r8, asr #23 │ │ │ │ + @ instruction: 0x01c7cb98 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr lr, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne cce24 <__cxa_atexit@plt+0xc094c> │ │ │ │ + bne ca81c <__cxa_atexit@plt+0xbe344> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc cce30 <__cxa_atexit@plt+0xc0958> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge ccdc8 <__cxa_atexit@plt+0xc08f0> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne cce24 <__cxa_atexit@plt+0xc094c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt ccdbc <__cxa_atexit@plt+0xc08e4> │ │ │ │ - bne cce24 <__cxa_atexit@plt+0xc094c> │ │ │ │ - ldr r1, [pc, #88] @ cce40 <__cxa_atexit@plt+0xc0968> │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ca87c <__cxa_atexit@plt+0xbe3a4> │ │ │ │ + ldr r1, [pc, #256] @ ca8b4 <__cxa_atexit@plt+0xbe3dc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + ldr r9, [pc, #252] @ ca8b8 <__cxa_atexit@plt+0xbe3e0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + sub r2, r3, #6 │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ cce44 <__cxa_atexit@plt+0xc096c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r6, [r5, #24] │ │ │ │ + sub r1, r3, #25 │ │ │ │ + ldr ip, [pc, #224] @ ca8bc <__cxa_atexit@plt+0xbe3e4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr sl, [pc, #220] @ ca8c0 <__cxa_atexit@plt+0xbe3e8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str ip, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b ca8c4 <__cxa_atexit@plt+0xbe3ec> │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r8, [r5, #20] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + add r1, r6, #20 │ │ │ │ + cmp r3, r1 │ │ │ │ + bcc ca88c <__cxa_atexit@plt+0xbe3b4> │ │ │ │ + ldr r7, [pc, #100] @ ca8ac <__cxa_atexit@plt+0xbe3d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #96] @ ca8b0 <__cxa_atexit@plt+0xbe3d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, fp │ │ │ │ + b cae40 <__cxa_atexit@plt+0xbe968> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r9, lr, r8, lsl #30 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ccec0 <__cxa_atexit@plt+0xc09e8> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ cced0 <__cxa_atexit@plt+0xc09f8> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r6, [pc, #20] @ ca8a8 <__cxa_atexit@plt+0xbe3d0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq r9, r7, r0, asr r8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, sl │ │ │ │ - mov lr, r9 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r0, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi ccfb4 <__cxa_atexit@plt+0xc0adc> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldmib r1, {r0, sl} │ │ │ │ - ldr r6, [r1, #12] │ │ │ │ - ldr r7, [r1, #16] │ │ │ │ - ldr r1, [r1, #20] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ccf60 <__cxa_atexit@plt+0xc0a88> │ │ │ │ - ldr r2, [ip, #7] │ │ │ │ - str r4, [sp] │ │ │ │ - mov r4, sl │ │ │ │ - ldr sl, [ip, #11] │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r6, [r5, #-36] @ 0xffffffdc │ │ │ │ - sub r3, r5, #32 │ │ │ │ - stm r3, {r0, r1, r8, lr} │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r4, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, fp │ │ │ │ - b ccff0 <__cxa_atexit@plt+0xc0b18> │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - sub r2, r5, #12 │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ccfcc <__cxa_atexit@plt+0xc0af4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ccfd4 <__cxa_atexit@plt+0xc0afc> │ │ │ │ - ldr r0, [pc, #92] @ ccfe8 <__cxa_atexit@plt+0xc0b10> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldmib r7, {r3, r5} │ │ │ │ - ldr r1, [pc, #84] @ ccfec <__cxa_atexit@plt+0xc0b14> │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r1 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, r8, lsr r5 │ │ │ │ + @ instruction: 0xffff6284 │ │ │ │ + @ instruction: 0xffffdbc4 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + bicseq ip, lr, r8, asr #8 │ │ │ │ + bicseq ip, lr, r8, lsr #18 │ │ │ │ + ldr r2, [pc, #132] @ ca950 <__cxa_atexit@plt+0xbe478> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #128] @ ca954 <__cxa_atexit@plt+0xbe47c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str sl, [r2] │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - stmib r9, {r3, r5, r8} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, lr │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, ip │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b ccfdc <__cxa_atexit@plt+0xc0b04> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne ca938 <__cxa_atexit@plt+0xbe460> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + str r0, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ca928 <__cxa_atexit@plt+0xbe450> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + sub r0, r0, #7 │ │ │ │ + cmp r0, #2 │ │ │ │ + bcc ca944 <__cxa_atexit@plt+0xbe46c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + bne ca8d4 <__cxa_atexit@plt+0xbe3fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8e4 │ │ │ │ - @ instruction: 0x01c79398 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cd13c <__cxa_atexit@plt+0xc0c64> │ │ │ │ - str r3, [sp] │ │ │ │ - ldr ip, [pc, #352] @ cd178 <__cxa_atexit@plt+0xc0ca0> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r4, [sp, #24] │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [r7, #6] │ │ │ │ - ldr r1, [pc, #332] @ cd17c <__cxa_atexit@plt+0xc0ca4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r0, r6, #71 @ 0x47 │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #32]! │ │ │ │ - stmib r9, {r1, r8} │ │ │ │ - add r1, r9, #12 │ │ │ │ - stm r1, {r7, ip, lr} │ │ │ │ - str fp, [r9, #24] │ │ │ │ - str r8, [r9, #28] │ │ │ │ - str r0, [r9, #32] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr ip, [r1, #28]! │ │ │ │ - add r7, r9, #36 @ 0x24 │ │ │ │ - stm r7, {r3, sl, ip} │ │ │ │ - ldr r3, [pc, #228] @ cd180 <__cxa_atexit@plt+0xc0ca8> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b caacc <__cxa_atexit@plt+0xbe5f4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov fp, r8 │ │ │ │ + b ca9bc <__cxa_atexit@plt+0xbe4e4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + biceq ip, r7, r0, lsr #19 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #7 │ │ │ │ + cmp r3, #2 │ │ │ │ + bcs ca980 <__cxa_atexit@plt+0xbe4a8> │ │ │ │ + b ca9bc <__cxa_atexit@plt+0xbe4e4> │ │ │ │ + ldr r3, [pc, #36] @ ca9ac <__cxa_atexit@plt+0xbe4d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #48] @ 0x30 │ │ │ │ - str lr, [r9, #52] @ 0x34 │ │ │ │ - ldr lr, [sp, #24] │ │ │ │ - str fp, [r9, #56] @ 0x38 │ │ │ │ - mov fp, r4 │ │ │ │ - str r8, [r9, #60] @ 0x3c │ │ │ │ - str r0, [r9, #64] @ 0x40 │ │ │ │ - sub r7, r6, #25 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - sub r3, r6, #59 @ 0x3b │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - add r3, r9, #68 @ 0x44 │ │ │ │ - stm r3, {r0, sl, ip} │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r2] │ │ │ │ - cmp r4, r1 │ │ │ │ - bhi cd15c <__cxa_atexit@plt+0xc0c84> │ │ │ │ - add r6, r9, #92 @ 0x5c │ │ │ │ - ldr r0, [sp] │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc cd154 <__cxa_atexit@plt+0xc0c7c> │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r4, [pc, #132] @ cd188 <__cxa_atexit@plt+0xc0cb0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [pc, #120] @ cd18c <__cxa_atexit@plt+0xc0cb4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ca9a4 <__cxa_atexit@plt+0xbe4cc> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, fp │ │ │ │ + b ca8c4 <__cxa_atexit@plt+0xbe3ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + biceq ip, r7, r8, asr #18 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc caa64 <__cxa_atexit@plt+0xbe58c> │ │ │ │ + ldr r8, [pc, #188] @ caa90 <__cxa_atexit@plt+0xbe5b8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r5] │ │ │ │ - str r4, [r9, #80]! @ 0x50 │ │ │ │ - str r3, [r9, #4] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - mov r4, lr │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r2, [pc, #64] @ cd184 <__cxa_atexit@plt+0xc0cac> │ │ │ │ + ldr lr, [pc, #184] @ caa94 <__cxa_atexit@plt+0xbe5bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #180] @ caa98 <__cxa_atexit@plt+0xbe5c0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r0, [pc, #168] @ caa9c <__cxa_atexit@plt+0xbe5c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub ip, r3, #18 │ │ │ │ + sub r3, r3, #6 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + stmib r6, {r9, sl} │ │ │ │ + add r1, r6, #12 │ │ │ │ + stm r1, {r0, r9, lr} │ │ │ │ + str ip, [r6, #24] │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc caa74 <__cxa_atexit@plt+0xbe59c> │ │ │ │ + ldr r7, [pc, #120] @ caaa8 <__cxa_atexit@plt+0xbe5d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ caaac <__cxa_atexit@plt+0xbe5d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, #76 @ 0x4c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [lr, #828] @ 0x33c │ │ │ │ - ldr r0, [lr, #-8] │ │ │ │ - mov r4, lr │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr r9, [sp, #20] │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - ldrsbeq r9, [lr, #192] @ 0xc0 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xfffff76c │ │ │ │ - biceq r9, r7, ip, lsl r2 │ │ │ │ - @ instruction: 0x01c79598 │ │ │ │ - andeq r7, r0, fp │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r7, [r6, #28]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b cae40 <__cxa_atexit@plt+0xbe968> │ │ │ │ + ldr r6, [pc, #56] @ caaa4 <__cxa_atexit@plt+0xbe5cc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #24 │ │ │ │ + b caa80 <__cxa_atexit@plt+0xbe5a8> │ │ │ │ + ldr r6, [pc, #36] @ caaa0 <__cxa_atexit@plt+0xbe5c8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + biceq sl, r7, r0, lsl r4 │ │ │ │ + strdeq sl, [r7, #52] @ 0x34 │ │ │ │ + bicseq ip, lr, r0, asr #4 │ │ │ │ + ldrsheq ip, [lr, #28] │ │ │ │ + andeq r0, r0, r0, asr r3 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffff609c │ │ │ │ + @ instruction: 0xffffd9dc │ │ │ │ + biceq ip, r7, r8, asr #16 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b ccff0 <__cxa_atexit@plt+0xc0b18> │ │ │ │ - biceq r9, r7, r8, ror r5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cd200 <__cxa_atexit@plt+0xc0d28> │ │ │ │ - ldr r3, [pc, #56] @ cd208 <__cxa_atexit@plt+0xc0d30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq cd1f4 <__cxa_atexit@plt+0xc0d1c> │ │ │ │ - mov r7, r8 │ │ │ │ - b cd218 <__cxa_atexit@plt+0xc0d40> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + b ca8c4 <__cxa_atexit@plt+0xbe3ec> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #116] @ cab4c <__cxa_atexit@plt+0xbe674> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #112] @ cab50 <__cxa_atexit@plt+0xbe678> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + sub r5, r3, #4 │ │ │ │ + and r1, r0, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne cab3c <__cxa_atexit@plt+0xbe664> │ │ │ │ + ldr r7, [r0, #2] │ │ │ │ + ldr r0, [r0, #6] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cab30 <__cxa_atexit@plt+0xbe658> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #20 │ │ │ │ + beq cab44 <__cxa_atexit@plt+0xbe66c> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str lr, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + bne caae0 <__cxa_atexit@plt+0xbe608> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov fp, r8 │ │ │ │ + b cacd0 <__cxa_atexit@plt+0xbe7f8> │ │ │ │ + mov fp, r8 │ │ │ │ + b cabb4 <__cxa_atexit@plt+0xbe6dc> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + biceq ip, r7, r4, lsr #15 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #20 │ │ │ │ + bne cab78 <__cxa_atexit@plt+0xbe6a0> │ │ │ │ + b cabb4 <__cxa_atexit@plt+0xbe6dc> │ │ │ │ + ldr r3, [pc, #36] @ caba4 <__cxa_atexit@plt+0xbe6cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cab9c <__cxa_atexit@plt+0xbe6c4> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, fp │ │ │ │ + b caacc <__cxa_atexit@plt+0xbe5f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq r9, r7, ip, lsl r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + biceq ip, r7, r0, asr r7 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr lr, [pc, #120] @ cd2a0 <__cxa_atexit@plt+0xc0dc8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cac5c <__cxa_atexit@plt+0xbe784> │ │ │ │ + ldr r8, [pc, #188] @ cac88 <__cxa_atexit@plt+0xbe7b0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #184] @ cac8c <__cxa_atexit@plt+0xbe7b4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str r2, [r5, #4] │ │ │ │ + ldr r9, [pc, #180] @ cac90 <__cxa_atexit@plt+0xbe7b8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r0, [pc, #168] @ cac94 <__cxa_atexit@plt+0xbe7bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub ip, r3, #18 │ │ │ │ + sub r3, r3, #6 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + stmib r6, {r9, sl} │ │ │ │ + add r1, r6, #12 │ │ │ │ + stm r1, {r0, r9, lr} │ │ │ │ + str ip, [r6, #24] │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cac6c <__cxa_atexit@plt+0xbe794> │ │ │ │ + ldr r7, [pc, #120] @ caca0 <__cxa_atexit@plt+0xbe7c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ caca4 <__cxa_atexit@plt+0xbe7cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r7, [r6, #28]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b cae40 <__cxa_atexit@plt+0xbe968> │ │ │ │ + ldr r6, [pc, #56] @ cac9c <__cxa_atexit@plt+0xbe7c4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #24 │ │ │ │ + b cac78 <__cxa_atexit@plt+0xbe7a0> │ │ │ │ + ldr r6, [pc, #36] @ cac98 <__cxa_atexit@plt+0xbe7c0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + biceq sl, r7, r8, lsl r2 │ │ │ │ + strdeq sl, [r7, #28] │ │ │ │ + bicseq ip, lr, r8, asr #32 │ │ │ │ + bicseq ip, lr, r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffff5ea4 │ │ │ │ + @ instruction: 0xffffd7e4 │ │ │ │ + biceq ip, r7, r0, asr r6 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b caacc <__cxa_atexit@plt+0xbe5f4> │ │ │ │ + biceq ip, r7, r4, lsr r6 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cad78 <__cxa_atexit@plt+0xbe8a0> │ │ │ │ + ldr r8, [pc, #188] @ cada4 <__cxa_atexit@plt+0xbe8cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #184] @ cada8 <__cxa_atexit@plt+0xbe8d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #180] @ cadac <__cxa_atexit@plt+0xbe8d4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r0, [pc, #168] @ cadb0 <__cxa_atexit@plt+0xbe8d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub ip, r3, #18 │ │ │ │ + sub r3, r3, #6 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + stmib r6, {r9, sl} │ │ │ │ + add r1, r6, #12 │ │ │ │ + stm r1, {r0, r9, lr} │ │ │ │ + str ip, [r6, #24] │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cad88 <__cxa_atexit@plt+0xbe8b0> │ │ │ │ + ldr r7, [pc, #120] @ cadbc <__cxa_atexit@plt+0xbe8e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ cadc0 <__cxa_atexit@plt+0xbe8e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r7, [r6, #28]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b cae40 <__cxa_atexit@plt+0xbe968> │ │ │ │ + ldr r6, [pc, #56] @ cadb8 <__cxa_atexit@plt+0xbe8e0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #24 │ │ │ │ + b cad94 <__cxa_atexit@plt+0xbe8bc> │ │ │ │ + ldr r6, [pc, #36] @ cadb4 <__cxa_atexit@plt+0xbe8dc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + strdeq sl, [r7, #12] │ │ │ │ + biceq sl, r7, r0, ror #1 │ │ │ │ + bicseq fp, lr, ip, lsr #30 │ │ │ │ + bicseq fp, lr, r8, ror #29 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffff5d88 │ │ │ │ + @ instruction: 0xffffd6c8 │ │ │ │ + biceq ip, r7, r4, lsr #10 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cae1c <__cxa_atexit@plt+0xbe944> │ │ │ │ + ldr r7, [pc, #72] @ cae34 <__cxa_atexit@plt+0xbe95c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #68] @ cae38 <__cxa_atexit@plt+0xbe960> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + str r3, [r3, #16] │ │ │ │ + mov r7, fp │ │ │ │ + b cae40 <__cxa_atexit@plt+0xbe968> │ │ │ │ + ldr r3, [pc, #24] @ cae3c <__cxa_atexit@plt+0xbe964> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + @ instruction: 0xffff5ce0 │ │ │ │ + @ instruction: 0xffffd620 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #200] @ caf14 <__cxa_atexit@plt+0xbea3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #196] @ caf18 <__cxa_atexit@plt+0xbea40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne caeb0 <__cxa_atexit@plt+0xbe9d8> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq caedc <__cxa_atexit@plt+0xbea04> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #7 │ │ │ │ + cmp r3, #2 │ │ │ │ + bcc caee8 <__cxa_atexit@plt+0xbea10> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq cd288 <__cxa_atexit@plt+0xc0db0> │ │ │ │ - ldr r3, [pc, #80] @ cd2a4 <__cxa_atexit@plt+0xc0dcc> │ │ │ │ + beq caed4 <__cxa_atexit@plt+0xbe9fc> │ │ │ │ + str r7, [r5] │ │ │ │ + b cae54 <__cxa_atexit@plt+0xbe97c> │ │ │ │ + ldr r3, [pc, #100] @ caf1c <__cxa_atexit@plt+0xbea44> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq cd294 <__cxa_atexit@plt+0xc0dbc> │ │ │ │ - mov r7, r3 │ │ │ │ - b cd300 <__cxa_atexit@plt+0xc0e28> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq caed4 <__cxa_atexit@plt+0xbe9fc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b caff0 <__cxa_atexit@plt+0xbeb18> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - biceq r9, r7, r0, lsl #9 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + ldr r3, [pc, #48] @ caf20 <__cxa_atexit@plt+0xbea48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ caf24 <__cxa_atexit@plt+0xbea4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ caf28 <__cxa_atexit@plt+0xbea50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + andeq r0, r0, r0, lsl #6 │ │ │ │ + biceq fp, r7, ip, asr pc │ │ │ │ + ldrdeq ip, [r7, #12] │ │ │ │ + @ instruction: 0x01c7c394 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr lr, [pc, #44] @ cd2f0 <__cxa_atexit@plt+0xc0e18> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - stmda r5, {r0, r1, r2} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ + mov r3, r5 │ │ │ │ + bic r5, r7, #3 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrh r2, [r5, #-2] │ │ │ │ + add r5, r3, #4 │ │ │ │ + sub r2, r2, #7 │ │ │ │ + cmp r2, #2 │ │ │ │ + bcs caf84 <__cxa_atexit@plt+0xbeaac> │ │ │ │ + ldr r2, [pc, #84] @ cafb4 <__cxa_atexit@plt+0xbeadc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ cafb8 <__cxa_atexit@plt+0xbeae0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #76] @ cafbc <__cxa_atexit@plt+0xbeae4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [r3, #20] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + add r8, r1, #1 │ │ │ │ + add r9, r0, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r3, [pc, #36] @ cafb0 <__cxa_atexit@plt+0xbead8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq cd2e8 <__cxa_atexit@plt+0xc0e10> │ │ │ │ - b cd300 <__cxa_atexit@plt+0xc0e28> │ │ │ │ + beq cafa8 <__cxa_atexit@plt+0xbead0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cae40 <__cxa_atexit@plt+0xbe968> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - biceq r9, r7, r4, lsr r4 │ │ │ │ - andeq r0, r0, r8, ror #6 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + muleq r0, r0, r2 │ │ │ │ + biceq fp, r7, ip, ror #29 │ │ │ │ + biceq ip, r7, ip, rrx │ │ │ │ + biceq ip, r7, r0, lsl #6 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r5, #32]! │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq cd368 <__cxa_atexit@plt+0xc0e90> │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ - cmp r0, r3 │ │ │ │ - bge cd348 <__cxa_atexit@plt+0xc0e70> │ │ │ │ - ldr r3, [pc, #68] @ cd380 <__cxa_atexit@plt+0xc0ea8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - mov sl, r1 │ │ │ │ - b cd368 <__cxa_atexit@plt+0xc0e90> │ │ │ │ - ldr r3, [pc, #44] @ cd37c <__cxa_atexit@plt+0xc0ea4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - bne cd368 <__cxa_atexit@plt+0xc0e90> │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ - cmp r2, r0 │ │ │ │ - blt cd334 <__cxa_atexit@plt+0xc0e5c> │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ cd384 <__cxa_atexit@plt+0xc0eac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b ccee4 <__cxa_atexit@plt+0xc0a0c> │ │ │ │ - @ instruction: 0x01de9898 │ │ │ │ - bicseq r9, lr, ip, lsr #17 │ │ │ │ - bicseq r9, lr, r0, ror #17 │ │ │ │ - @ instruction: 0x01c7939c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cd41c <__cxa_atexit@plt+0xc0f44> │ │ │ │ - ldr r3, [pc, #120] @ cd424 <__cxa_atexit@plt+0xc0f4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq cd400 <__cxa_atexit@plt+0xc0f28> │ │ │ │ - ldr r1, [pc, #92] @ cd428 <__cxa_atexit@plt+0xc0f50> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b cae40 <__cxa_atexit@plt+0xbe968> │ │ │ │ + biceq ip, r7, r8, ror #5 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b caff0 <__cxa_atexit@plt+0xbeb18> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #316] @ cb138 <__cxa_atexit@plt+0xbec60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #312] @ cb13c <__cxa_atexit@plt+0xbec64> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r2, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + and r7, r0, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne cb05c <__cxa_atexit@plt+0xbeb84> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [r0, #2] │ │ │ │ + ldr r0, [r0, #6] │ │ │ │ + str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq cd410 <__cxa_atexit@plt+0xc0f38> │ │ │ │ - ldr r9, [r5, #-4]! │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ + beq cb0cc <__cxa_atexit@plt+0xbebf4> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #20 │ │ │ │ + beq cb0d8 <__cxa_atexit@plt+0xbec00> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cb104 <__cxa_atexit@plt+0xbec2c> │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b ccee4 <__cxa_atexit@plt+0xc0a0c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + b cb004 <__cxa_atexit@plt+0xbeb2c> │ │ │ │ + ldr r7, [pc, #220] @ cb140 <__cxa_atexit@plt+0xbec68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #20]! │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq cb10c <__cxa_atexit@plt+0xbec34> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + sub r2, r5, #68 @ 0x44 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cb118 <__cxa_atexit@plt+0xbec40> │ │ │ │ + ldr r3, [pc, #156] @ cb144 <__cxa_atexit@plt+0xbec6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + stm r5, {r3, r7, r8} │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cb124 <__cxa_atexit@plt+0xbec4c> │ │ │ │ + str r9, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b bc270 <__cxa_atexit@plt+0xafd98> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #108] @ cb14c <__cxa_atexit@plt+0xbec74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #104] @ cb150 <__cxa_atexit@plt+0xbec78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #100] @ cb154 <__cxa_atexit@plt+0xbec7c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - strdeq r9, [r7, #44] @ 0x2c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #28] @ cb148 <__cxa_atexit@plt+0xbec70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + andeq r0, r0, r4, ror r2 │ │ │ │ + @ instruction: 0xffffd3dc │ │ │ │ + biceq fp, r7, r8, lsl #27 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + biceq fp, r7, ip, ror #26 │ │ │ │ + biceq fp, r7, ip, ror #29 │ │ │ │ + biceq ip, r7, r8, ror #2 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ cd488 <__cxa_atexit@plt+0xc0fb0> │ │ │ │ + mov r3, r5 │ │ │ │ + bic r5, r7, #3 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrh r2, [r5, #-2] │ │ │ │ + add r5, r3, #4 │ │ │ │ + cmp r2, #20 │ │ │ │ + bne cb1ac <__cxa_atexit@plt+0xbecd4> │ │ │ │ + ldr r2, [pc, #84] @ cb1dc <__cxa_atexit@plt+0xbed04> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ cb1e0 <__cxa_atexit@plt+0xbed08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #76] @ cb1e4 <__cxa_atexit@plt+0xbed0c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [r3, #20] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + add r8, r1, #1 │ │ │ │ + add r9, r0, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r3, [pc, #36] @ cb1d8 <__cxa_atexit@plt+0xbed00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq cd47c <__cxa_atexit@plt+0xc0fa4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b ccee4 <__cxa_atexit@plt+0xc0a0c> │ │ │ │ + beq cb1d0 <__cxa_atexit@plt+0xbecf8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b caff0 <__cxa_atexit@plt+0xbeb18> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01c7929c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + biceq fp, r7, r4, asr #25 │ │ │ │ + biceq fp, r7, r4, asr #28 │ │ │ │ + ldrdeq ip, [r7, #8] │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cb21c <__cxa_atexit@plt+0xbed44> │ │ │ │ + ldr r3, [pc, #40] @ cb230 <__cxa_atexit@plt+0xbed58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #36] @ cb234 <__cxa_atexit@plt+0xbed5c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #28 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 8722b0 <__cxa_atexit@plt+0x865dd8> │ │ │ │ + ldr r3, [pc, #8] @ cb22c <__cxa_atexit@plt+0xbed54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 88bc94 <__cxa_atexit@plt+0x87f7bc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + biceq r9, r7, ip, lsr ip │ │ │ │ + strdeq r9, [r7, #180] @ 0xb4 │ │ │ │ + biceq ip, r7, r8, ror r0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cb2a4 <__cxa_atexit@plt+0xbedcc> │ │ │ │ + ldr lr, [pc, #80] @ cb2b4 <__cxa_atexit@plt+0xbeddc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr ip, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r2, r8, ip} │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r8, r6, #27 │ │ │ │ + b 1521118 <__cxa_atexit@plt+0x1514c40> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + @ instruction: 0xfffff10c │ │ │ │ + biceq ip, r7, r8 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ccee4 <__cxa_atexit@plt+0xc0a0c> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b caff0 <__cxa_atexit@plt+0xbeb18> │ │ │ │ + strexbeq fp, ip, [r7] │ │ │ │ + andeq r0, r0, r6, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + ldr r2, [r3, #-12] │ │ │ │ + ldr sl, [r3, #-4] │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + sub r2, r3, #88 @ 0x58 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cb33c <__cxa_atexit@plt+0xbee64> │ │ │ │ + ldr r3, [pc, #72] @ cb35c <__cxa_atexit@plt+0xbee84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str sl, [r5, #16] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + stm r5, {r3, r7, r8} │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cb348 <__cxa_atexit@plt+0xbee70> │ │ │ │ + str r9, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b bc270 <__cxa_atexit@plt+0xafd98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ cb360 <__cxa_atexit@plt+0xbee88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffd170 │ │ │ │ + biceq fp, r7, r4, ror #22 │ │ │ │ + ldrdeq fp, [r7, #240] @ 0xf0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cd4e0 <__cxa_atexit@plt+0xc1008> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ cd4e8 <__cxa_atexit@plt+0xc1010> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi cb408 <__cxa_atexit@plt+0xbef30> │ │ │ │ + ldr r2, [pc, #160] @ cb424 <__cxa_atexit@plt+0xbef4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #152] @ cb428 <__cxa_atexit@plt+0xbef50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq cb3b4 <__cxa_atexit@plt+0xbeedc> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne cb3c0 <__cxa_atexit@plt+0xbeee8> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, lr, r8, asr #13 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cd5a0 <__cxa_atexit@plt+0xc10c8> │ │ │ │ - ldr lr, [pc, #160] @ cd5ac <__cxa_atexit@plt+0xc10d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc cb410 <__cxa_atexit@plt+0xbef38> │ │ │ │ + ldr lr, [pc, #84] @ cb42c <__cxa_atexit@plt+0xbef54> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ cd5b0 <__cxa_atexit@plt+0xc10d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cd588 <__cxa_atexit@plt+0xc10b0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ cd5b4 <__cxa_atexit@plt+0xc10dc> │ │ │ │ + ldr r1, [pc, #80] @ cb430 <__cxa_atexit@plt+0xbef58> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ + ldr r3, [pc, #76] @ cb434 <__cxa_atexit@plt+0xbef5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r6, {r3, lr} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + bicseq fp, lr, r4, lsl r8 │ │ │ │ + biceq r9, r7, r8, lsl r7 │ │ │ │ + biceq r9, r7, ip, ror #13 │ │ │ │ + bicseq fp, lr, r4, lsl #18 │ │ │ │ + strdeq fp, [r7, #236] @ 0xec │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - beq cd594 <__cxa_atexit@plt+0xc10bc> │ │ │ │ - mov r7, r3 │ │ │ │ - b cd604 <__cxa_atexit@plt+0xc112c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + bne cb458 <__cxa_atexit@plt+0xbef80> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cb4a0 <__cxa_atexit@plt+0xbefc8> │ │ │ │ + ldr lr, [pc, #64] @ cb4b0 <__cxa_atexit@plt+0xbefd8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #60] @ cb4b4 <__cxa_atexit@plt+0xbefdc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #56] @ cb4b8 <__cxa_atexit@plt+0xbefe0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + biceq r9, r7, r0, lsl #13 │ │ │ │ + biceq r9, r7, r4, asr r6 │ │ │ │ + bicseq fp, lr, ip, ror #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cb518 <__cxa_atexit@plt+0xbf040> │ │ │ │ + ldr lr, [pc, #72] @ cb520 <__cxa_atexit@plt+0xbf048> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ cb524 <__cxa_atexit@plt+0xbf04c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq cb508 <__cxa_atexit@plt+0xbf030> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r9, lr, r0, ror r6 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrheq fp, [lr, #108] @ 0x6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ cd5f8 <__cxa_atexit@plt+0xc1120> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq cd5f0 <__cxa_atexit@plt+0xc1118> │ │ │ │ - b cd604 <__cxa_atexit@plt+0xc112c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + biceq fp, r7, r0, lsl lr │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cb574 <__cxa_atexit@plt+0xbf09c> │ │ │ │ + ldr r3, [pc, #32] @ cb584 <__cxa_atexit@plt+0xbf0ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r8, sl │ │ │ │ + b 15d69f8 <__cxa_atexit@plt+0x15ca520> │ │ │ │ + ldr r7, [pc, #12] @ cb588 <__cxa_atexit@plt+0xbf0b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + strdeq fp, [r7, #208] @ 0xd0 │ │ │ │ + biceq fp, r7, r8, asr #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ cb5c4 <__cxa_atexit@plt+0xbf0ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq cb5b8 <__cxa_atexit@plt+0xbf0e0> │ │ │ │ + mov r7, r8 │ │ │ │ + b cb5d4 <__cxa_atexit@plt+0xbf0fc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + biceq fp, r7, ip, lsl #27 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne cd6a0 <__cxa_atexit@plt+0xc11c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc cd6ac <__cxa_atexit@plt+0xc11d4> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge cd644 <__cxa_atexit@plt+0xc116c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne cd6a0 <__cxa_atexit@plt+0xc11c8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt cd638 <__cxa_atexit@plt+0xc1160> │ │ │ │ - bne cd6a0 <__cxa_atexit@plt+0xc11c8> │ │ │ │ - ldr r1, [pc, #88] @ cd6bc <__cxa_atexit@plt+0xc11e4> │ │ │ │ + bne cb620 <__cxa_atexit@plt+0xbf148> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #68] @ cb634 <__cxa_atexit@plt+0xbf15c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ cd6c0 <__cxa_atexit@plt+0xc11e8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq cb62c <__cxa_atexit@plt+0xbf154> │ │ │ │ + ldr r3, [pc, #44] @ cb638 <__cxa_atexit@plt+0xbf160> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cb62c <__cxa_atexit@plt+0xbf154> │ │ │ │ + b cb67c <__cxa_atexit@plt+0xbf1a4> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 9d208 <__cxa_atexit@plt+0x90d30> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + biceq fp, r7, r8, lsl #26 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ cb66c <__cxa_atexit@plt+0xbf194> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cb664 <__cxa_atexit@plt+0xbf18c> │ │ │ │ + b cb67c <__cxa_atexit@plt+0xbf1a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrdeq fp, [r7, #196] @ 0xc4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc cb734 <__cxa_atexit@plt+0xbf25c> │ │ │ │ + ldr r3, [pc, #204] @ cb764 <__cxa_atexit@plt+0xbf28c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #200] @ cb768 <__cxa_atexit@plt+0xbf290> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r8, [r5, #20] │ │ │ │ + str r3, [r8, #8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq cb728 <__cxa_atexit@plt+0xbf250> │ │ │ │ + ldr r3, [pc, #160] @ cb76c <__cxa_atexit@plt+0xbf294> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + stmib r5, {r1, r2, r3} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cb74c <__cxa_atexit@plt+0xbf274> │ │ │ │ + ldr r7, [pc, #140] @ cb77c <__cxa_atexit@plt+0xbf2a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #136] @ cb780 <__cxa_atexit@plt+0xbf2a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + ldr r7, [pc, #116] @ cb784 <__cxa_atexit@plt+0xbf2ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #108] @ cb788 <__cxa_atexit@plt+0xbf2b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #60] @ cb778 <__cxa_atexit@plt+0xbf2a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r9, lr, ip, lsl #13 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr r7, [pc, #28] @ cb770 <__cxa_atexit@plt+0xbf298> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #24] @ cb774 <__cxa_atexit@plt+0xbf29c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + ldrdeq fp, [r7, #176] @ 0xb0 │ │ │ │ + biceq r9, r7, r8, lsl #6 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + @ instruction: 0xfffff08c │ │ │ │ + biceq r9, r7, ip, ror #6 │ │ │ │ + bicseq fp, lr, ip, ror r9 │ │ │ │ + bicseq fp, lr, r8, asr #17 │ │ │ │ + @ instruction: 0x01c7bb98 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #120] @ cb81c <__cxa_atexit@plt+0xbf344> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + stm r5, {r1, r2, r3, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cb804 <__cxa_atexit@plt+0xbf32c> │ │ │ │ + ldr r7, [pc, #84] @ cb820 <__cxa_atexit@plt+0xbf348> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #80] @ cb824 <__cxa_atexit@plt+0xbf34c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + ldr r7, [pc, #60] @ cb828 <__cxa_atexit@plt+0xbf350> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #52] @ cb82c <__cxa_atexit@plt+0xbf354> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r7, [pc, #36] @ cb830 <__cxa_atexit@plt+0xbf358> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #32] @ cb834 <__cxa_atexit@plt+0xbf35c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xffffefb0 │ │ │ │ + @ instruction: 0x01c79290 │ │ │ │ + bicseq fp, lr, r0, lsr #17 │ │ │ │ + bicseq fp, lr, ip, ror #15 │ │ │ │ + biceq fp, r7, r8, lsl fp │ │ │ │ + biceq r9, r7, r0, asr r2 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cd730 <__cxa_atexit@plt+0xc1258> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ cd740 <__cxa_atexit@plt+0xc1268> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc cb878 <__cxa_atexit@plt+0xbf3a0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #48] @ cb890 <__cxa_atexit@plt+0xbf3b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r3, [pc, #20] @ cb894 <__cxa_atexit@plt+0xbf3bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffc60 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + biceq fp, r7, r8, asr #21 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cd774 <__cxa_atexit@plt+0xc129c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ cd77c <__cxa_atexit@plt+0xc12a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi cb8cc <__cxa_atexit@plt+0xbf3f4> │ │ │ │ + ldr r3, [pc, #32] @ cb8dc <__cxa_atexit@plt+0xbf404> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r8, sl │ │ │ │ + b 15d69f8 <__cxa_atexit@plt+0x15ca520> │ │ │ │ + ldr r7, [pc, #12] @ cb8e0 <__cxa_atexit@plt+0xbf408> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, lr, r4, lsr r4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + @ instruction: 0x01c7ba98 │ │ │ │ + biceq fp, r7, r0, asr #23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi cd834 <__cxa_atexit@plt+0xc135c> │ │ │ │ - ldr lr, [pc, #160] @ cd840 <__cxa_atexit@plt+0xc1368> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ + bhi cb968 <__cxa_atexit@plt+0xbf490> │ │ │ │ + ldr r1, [pc, #108] @ cb974 <__cxa_atexit@plt+0xbf49c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ cd844 <__cxa_atexit@plt+0xc136c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #92] @ cb978 <__cxa_atexit@plt+0xbf4a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq cd81c <__cxa_atexit@plt+0xc1344> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ cd848 <__cxa_atexit@plt+0xc1370> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq cd828 <__cxa_atexit@plt+0xc1350> │ │ │ │ - mov r7, r3 │ │ │ │ - b cd898 <__cxa_atexit@plt+0xc13c0> │ │ │ │ + beq cb95c <__cxa_atexit@plt+0xbf484> │ │ │ │ + ldr r3, [pc, #76] @ cb97c <__cxa_atexit@plt+0xbf4a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #56] @ cb980 <__cxa_atexit@plt+0xbf4a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #48] @ cb984 <__cxa_atexit@plt+0xbf4ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq r9, [lr, #60] @ 0x3c │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + bicseq fp, lr, r8, lsl #5 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + bicseq fp, lr, r4, asr #14 │ │ │ │ + @ instruction: 0x01deb690 │ │ │ │ + biceq fp, r7, ip, lsl fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r2, [pc, #36] @ cb9c8 <__cxa_atexit@plt+0xbf4f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #24] @ cb9cc <__cxa_atexit@plt+0xbf4f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #16] @ cb9d0 <__cxa_atexit@plt+0xbf4f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + ldrsbeq fp, [lr, #104] @ 0x68 │ │ │ │ + bicseq fp, lr, r4, lsr #12 │ │ │ │ + biceq fp, r7, r4, asr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cba00 <__cxa_atexit@plt+0xbf528> │ │ │ │ + ldr r3, [pc, #68] @ cba3c <__cxa_atexit@plt+0xbf564> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 8785c8 <__cxa_atexit@plt+0x86c0f0> │ │ │ │ + ldr r7, [pc, #44] @ cba34 <__cxa_atexit@plt+0xbf55c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cba28 <__cxa_atexit@plt+0xbf550> │ │ │ │ + ldr r7, [pc, #28] @ cba38 <__cxa_atexit@plt+0xbf560> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ cd88c <__cxa_atexit@plt+0xc13b4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #40] @ cba78 <__cxa_atexit@plt+0xbf5a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq cd884 <__cxa_atexit@plt+0xc13ac> │ │ │ │ - b cd898 <__cxa_atexit@plt+0xc13c0> │ │ │ │ + beq cba70 <__cxa_atexit@plt+0xbf598> │ │ │ │ + ldr r3, [pc, #24] @ cba7c <__cxa_atexit@plt+0xbf5a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cd934 <__cxa_atexit@plt+0xc145c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc cd940 <__cxa_atexit@plt+0xc1468> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge cd8d8 <__cxa_atexit@plt+0xc1400> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r3, [pc, #12] @ cba9c <__cxa_atexit@plt+0xbf5c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #84] @ cbb04 <__cxa_atexit@plt+0xbf62c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq cbaf0 <__cxa_atexit@plt+0xbf618> │ │ │ │ + ldr r3, [pc, #60] @ cbb08 <__cxa_atexit@plt+0xbf630> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cbafc <__cxa_atexit@plt+0xbf624> │ │ │ │ + ldr r3, [pc, #40] @ cbb0c <__cxa_atexit@plt+0xbf634> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne cd934 <__cxa_atexit@plt+0xc145c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt cd8cc <__cxa_atexit@plt+0xc13f4> │ │ │ │ - bne cd934 <__cxa_atexit@plt+0xc145c> │ │ │ │ - ldr r1, [pc, #88] @ cd950 <__cxa_atexit@plt+0xc1478> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ cd954 <__cxa_atexit@plt+0xc147c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ cbb4c <__cxa_atexit@plt+0xbf674> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cbb44 <__cxa_atexit@plt+0xbf66c> │ │ │ │ + ldr r3, [pc, #24] @ cbb50 <__cxa_atexit@plt+0xbf678> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - ldrsheq r9, [lr, #56] @ 0x38 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cd9d0 <__cxa_atexit@plt+0xc14f8> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ cd9e0 <__cxa_atexit@plt+0xc1508> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ cbb70 <__cxa_atexit@plt+0xbf698> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq r8, r7, r0, asr #26 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cda80 <__cxa_atexit@plt+0xc15a8> │ │ │ │ - ldr r3, [pc, #128] @ cda88 <__cxa_atexit@plt+0xc15b0> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ cbba8 <__cxa_atexit@plt+0xbf6d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r7, {r0, r2} │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq cda68 <__cxa_atexit@plt+0xc1590> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ cda8c <__cxa_atexit@plt+0xc15b4> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #84] @ cbc10 <__cxa_atexit@plt+0xbf738> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + str r8, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq cda78 <__cxa_atexit@plt+0xc15a0> │ │ │ │ - b cdae8 <__cxa_atexit@plt+0xc1610> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + beq cbbfc <__cxa_atexit@plt+0xbf724> │ │ │ │ + ldr r3, [pc, #60] @ cbc14 <__cxa_atexit@plt+0xbf73c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cbc08 <__cxa_atexit@plt+0xbf730> │ │ │ │ + ldr r3, [pc, #40] @ cbc18 <__cxa_atexit@plt+0xbf740> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x01c78c98 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ cdad8 <__cxa_atexit@plt+0xc1600> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ cbc58 <__cxa_atexit@plt+0xbf780> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq cdad0 <__cxa_atexit@plt+0xc15f8> │ │ │ │ - b cdae8 <__cxa_atexit@plt+0xc1610> │ │ │ │ + beq cbc50 <__cxa_atexit@plt+0xbf778> │ │ │ │ + ldr r3, [pc, #24] @ cbc5c <__cxa_atexit@plt+0xbf784> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r8, r7, ip, asr #24 │ │ │ │ - andeq r0, r0, r9, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r5, #28]! │ │ │ │ - ldmdb r5, {r7, ip} │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - and r6, r1, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne cdc18 <__cxa_atexit@plt+0xc1740> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc cdc68 <__cxa_atexit@plt+0xc1790> │ │ │ │ - str r8, [sp, #16] │ │ │ │ - stm sp, {r0, r3} │ │ │ │ - ldr lr, [r1, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - mov r3, ip │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r8, [r2, #12] │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [r2, #16] │ │ │ │ - ldr r0, [pc, #360] @ cdcbc <__cxa_atexit@plt+0xc17e4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #36] @ 0x24 │ │ │ │ - str lr, [r9, #40] @ 0x28 │ │ │ │ - str r1, [r9, #44] @ 0x2c │ │ │ │ - str ip, [r9, #48] @ 0x30 │ │ │ │ - str fp, [r9, #52] @ 0x34 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r0, r9, #56 @ 0x38 │ │ │ │ - stm r0, {r3, r8, sl} │ │ │ │ - ldr r3, [pc, #324] @ cdcc0 <__cxa_atexit@plt+0xc17e8> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ cbc7c <__cxa_atexit@plt+0xbf7a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r9, {r3, lr} │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str ip, [r9, #16] │ │ │ │ - mov lr, r7 │ │ │ │ - str fp, [r9, #20] │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - str r8, [r9, #28] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str sl, [r9, #32] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - sub r1, r6, #59 @ 0x3b │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str r0, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - add r2, r2, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi cdca4 <__cxa_atexit@plt+0xc17cc> │ │ │ │ - add r6, r9, #80 @ 0x50 │ │ │ │ - ldr r7, [sp] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc cdc9c <__cxa_atexit@plt+0xc17c4> │ │ │ │ - ldr r5, [pc, #236] @ cdccc <__cxa_atexit@plt+0xc17f4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [lr, #4] │ │ │ │ - ldr r0, [lr, #8] │ │ │ │ - ldr r8, [pc, #224] @ cdcd0 <__cxa_atexit@plt+0xc17f8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [r2] │ │ │ │ - str r5, [r9, #68]! @ 0x44 │ │ │ │ - str r3, [r9, #4] │ │ │ │ - str r0, [r9, #8] │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - str r5, [r9, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, lr │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str ip, [r2, #32] │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - add r2, r2, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi cdc7c <__cxa_atexit@plt+0xc17a4> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ab320 <__cxa_atexit@plt+0x99ee48> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + strdeq fp, [r7, #112] @ 0x70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cbd3c <__cxa_atexit@plt+0xbf864> │ │ │ │ + ldr r2, [pc, #160] @ cbd58 <__cxa_atexit@plt+0xbf880> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #152] @ cbd5c <__cxa_atexit@plt+0xbf884> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq cbce8 <__cxa_atexit@plt+0xbf810> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne cbcf4 <__cxa_atexit@plt+0xbf81c> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc cdc84 <__cxa_atexit@plt+0xc17ac> │ │ │ │ - ldr r5, [pc, #128] @ cdcc4 <__cxa_atexit@plt+0xc17ec> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldmib r7, {r0, r1} │ │ │ │ - ldr lr, [pc, #120] @ cdcc8 <__cxa_atexit@plt+0xc17f0> │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc cbd44 <__cxa_atexit@plt+0xbf86c> │ │ │ │ + ldr lr, [pc, #84] @ cbd60 <__cxa_atexit@plt+0xbf888> │ │ │ │ add lr, pc, lr │ │ │ │ - str ip, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - stmib r9, {r0, r1, r8} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, lr │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r7, #64 @ 0x40 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b cdc8c <__cxa_atexit@plt+0xc17b4> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, ip │ │ │ │ + ldr r1, [pc, #80] @ cbd64 <__cxa_atexit@plt+0xbf88c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #76] @ cbd68 <__cxa_atexit@plt+0xbf890> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r6, {r3, lr} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, lr │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - mov r9, sl │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ - @ instruction: 0xffffec2c │ │ │ │ - biceq r8, r7, r0, ror #13 │ │ │ │ - @ instruction: 0xffffec90 │ │ │ │ - biceq r8, r7, r0, asr #14 │ │ │ │ - biceq r8, r7, r0, ror #20 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, sl │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cddb4 <__cxa_atexit@plt+0xc18dc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #60 @ 0x3c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc cddbc <__cxa_atexit@plt+0xc18e4> │ │ │ │ - ldr r0, [r1] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r1, #4] │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - sub ip, r6, #17 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - sub fp, r6, #31 │ │ │ │ - mov sl, r8 │ │ │ │ - sub r8, r6, #9 │ │ │ │ - str r8, [r1, #-8] │ │ │ │ - stmda r1, {r3, ip} │ │ │ │ - str fp, [r1, #4] │ │ │ │ - ldr r1, [pc, #144] @ cddd4 <__cxa_atexit@plt+0xc18fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - ldr ip, [pc, #136] @ cddd8 <__cxa_atexit@plt+0xc1900> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #132] @ cdddc <__cxa_atexit@plt+0xc1904> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #128] @ cdde0 <__cxa_atexit@plt+0xc1908> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr fp, [pc, #124] @ cdde4 <__cxa_atexit@plt+0xc190c> │ │ │ │ - add fp, pc, fp │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str r2, [r2, #40] @ 0x28 │ │ │ │ - str ip, [r2, #44] @ 0x2c │ │ │ │ - str r9, [r2, #48] @ 0x30 │ │ │ │ - str r3, [r2, #52] @ 0x34 │ │ │ │ - str lr, [r2, #56] @ 0x38 │ │ │ │ - stmib r2, {r0, r9} │ │ │ │ - str r3, [r2, #12] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r4, [r2, #20] │ │ │ │ - str r8, [r2, #24] │ │ │ │ - str r2, [r2, #28] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r8, [pc, #64] @ cdde8 <__cxa_atexit@plt+0xc1910> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b cddc4 <__cxa_atexit@plt+0xc18ec> │ │ │ │ - mov r5, #60 @ 0x3c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + bicseq sl, lr, r0, ror #29 │ │ │ │ + biceq r8, r7, r4, ror #27 │ │ │ │ + @ instruction: 0x01c79098 │ │ │ │ + ldrsbeq sl, [lr, #240] @ 0xf0 │ │ │ │ + biceq fp, r7, ip, lsl r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne cbd8c <__cxa_atexit@plt+0xbf8b4> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff19c │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - @ instruction: 0xfffff63c │ │ │ │ - @ instruction: 0xfffff458 │ │ │ │ - biceq r8, r7, r8, asr #18 │ │ │ │ - strheq r8, [r7, #76] @ 0x4c │ │ │ │ - biceq r8, r7, r8, asr #18 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cde60 <__cxa_atexit@plt+0xc1988> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc cde68 <__cxa_atexit@plt+0xc1990> │ │ │ │ - ldr r1, [pc, #84] @ cde80 <__cxa_atexit@plt+0xc19a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ cde84 <__cxa_atexit@plt+0xc19ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #76] @ cde88 <__cxa_atexit@plt+0xc19b0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cbdd4 <__cxa_atexit@plt+0xbf8fc> │ │ │ │ + ldr lr, [pc, #64] @ cbde4 <__cxa_atexit@plt+0xbf90c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - str sl, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - stmib r9, {r2, r8} │ │ │ │ - str r9, [r9, #16] │ │ │ │ - str r0, [r9, #12]! │ │ │ │ - mov r8, lr │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r9 │ │ │ │ - b cde70 <__cxa_atexit@plt+0xc1998> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r1, [pc, #60] @ cbde8 <__cxa_atexit@plt+0xbf910> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #56] @ cbdec <__cxa_atexit@plt+0xbf914> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffeaf8 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - strdeq r8, [r7, #68] @ 0x44 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + biceq r8, r7, ip, asr #26 │ │ │ │ + biceq r9, r7, r0 │ │ │ │ + bicseq sl, lr, r8, lsr pc │ │ │ │ + biceq fp, r7, r8, lsl #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cdebc <__cxa_atexit@plt+0xc19e4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ cdec4 <__cxa_atexit@plt+0xc19ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi cbe94 <__cxa_atexit@plt+0xbf9bc> │ │ │ │ + ldr r2, [pc, #160] @ cbeb0 <__cxa_atexit@plt+0xbf9d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #152] @ cbeb4 <__cxa_atexit@plt+0xbf9dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq cbe40 <__cxa_atexit@plt+0xbf968> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne cbe4c <__cxa_atexit@plt+0xbf974> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, lr, ip, ror #25 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cdf7c <__cxa_atexit@plt+0xc1aa4> │ │ │ │ - ldr lr, [pc, #160] @ cdf88 <__cxa_atexit@plt+0xc1ab0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc cbe9c <__cxa_atexit@plt+0xbf9c4> │ │ │ │ + ldr lr, [pc, #84] @ cbeb8 <__cxa_atexit@plt+0xbf9e0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ cdf8c <__cxa_atexit@plt+0xc1ab4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cdf64 <__cxa_atexit@plt+0xc1a8c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ cdf90 <__cxa_atexit@plt+0xc1ab8> │ │ │ │ + ldr r1, [pc, #80] @ cbebc <__cxa_atexit@plt+0xbf9e4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ + ldr r3, [pc, #76] @ cbec0 <__cxa_atexit@plt+0xbf9e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r6, {r3, lr} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + bicseq sl, lr, r8, lsl #27 │ │ │ │ + biceq r8, r7, ip, lsr #30 │ │ │ │ + biceq r8, r7, r0, lsl #30 │ │ │ │ + bicseq sl, lr, r8, ror lr │ │ │ │ + strheq fp, [r7, #84] @ 0x54 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - beq cdf70 <__cxa_atexit@plt+0xc1a98> │ │ │ │ - mov r7, r3 │ │ │ │ - b cdfe0 <__cxa_atexit@plt+0xc1b08> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + bne cbee4 <__cxa_atexit@plt+0xbfa0c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cbf2c <__cxa_atexit@plt+0xbfa54> │ │ │ │ + ldr lr, [pc, #64] @ cbf3c <__cxa_atexit@plt+0xbfa64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #60] @ cbf40 <__cxa_atexit@plt+0xbfa68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #56] @ cbf44 <__cxa_atexit@plt+0xbfa6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + stlexbeq r8, r4, [r7] │ │ │ │ + biceq r8, r7, r8, ror #28 │ │ │ │ + bicseq sl, lr, r0, ror #27 │ │ │ │ + biceq fp, r7, ip, lsl r5 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [pc, #4] @ cbf68 <__cxa_atexit@plt+0xbfa90> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 8722b0 <__cxa_atexit@plt+0x865dd8> │ │ │ │ + biceq r8, r7, r8, lsl sp │ │ │ │ + biceq fp, r7, ip, ror #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cc010 <__cxa_atexit@plt+0xbfb38> │ │ │ │ + ldr r2, [pc, #160] @ cc02c <__cxa_atexit@plt+0xbfb54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #152] @ cc030 <__cxa_atexit@plt+0xbfb58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq cbfbc <__cxa_atexit@plt+0xbfae4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne cbfc8 <__cxa_atexit@plt+0xbfaf0> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01de8c94 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ cdfd4 <__cxa_atexit@plt+0xc1afc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq cdfcc <__cxa_atexit@plt+0xc1af4> │ │ │ │ - b cdfe0 <__cxa_atexit@plt+0xc1b08> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ce07c <__cxa_atexit@plt+0xc1ba4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc ce088 <__cxa_atexit@plt+0xc1bb0> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge ce020 <__cxa_atexit@plt+0xc1b48> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne ce07c <__cxa_atexit@plt+0xc1ba4> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt ce014 <__cxa_atexit@plt+0xc1b3c> │ │ │ │ - bne ce07c <__cxa_atexit@plt+0xc1ba4> │ │ │ │ - ldr r1, [pc, #88] @ ce098 <__cxa_atexit@plt+0xc1bc0> │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc cc018 <__cxa_atexit@plt+0xbfb40> │ │ │ │ + ldr lr, [pc, #84] @ cc034 <__cxa_atexit@plt+0xbfb5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ cc038 <__cxa_atexit@plt+0xbfb60> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ ce09c <__cxa_atexit@plt+0xc1bc4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r3, [pc, #76] @ cc03c <__cxa_atexit@plt+0xbfb64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r6, {r3, lr} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - ldrheq r8, [lr, #192] @ 0xc0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ce10c <__cxa_atexit@plt+0xc1c34> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ ce11c <__cxa_atexit@plt+0xc1c44> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + bicseq sl, lr, ip, lsl #24 │ │ │ │ + biceq r8, r7, r0, ror sp │ │ │ │ + biceq r8, r7, r4, asr #26 │ │ │ │ + ldrsheq sl, [lr, #204] @ 0xcc │ │ │ │ + biceq fp, r7, r8, lsl r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne cc060 <__cxa_atexit@plt+0xbfb88> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ce150 <__cxa_atexit@plt+0xc1c78> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ ce158 <__cxa_atexit@plt+0xc1c80> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cc0a8 <__cxa_atexit@plt+0xbfbd0> │ │ │ │ + ldr lr, [pc, #64] @ cc0b8 <__cxa_atexit@plt+0xbfbe0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #60] @ cc0bc <__cxa_atexit@plt+0xbfbe4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #56] @ cc0c0 <__cxa_atexit@plt+0xbfbe8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrdeq r8, [r7, #200] @ 0xc8 │ │ │ │ + biceq r8, r7, ip, lsr #25 │ │ │ │ + bicseq sl, lr, r4, ror #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi cc10c <__cxa_atexit@plt+0xbfc34> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #44] @ cc118 <__cxa_atexit@plt+0xbfc40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldrne r7, [r7, #8] │ │ │ │ + ldreq r7, [r2, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r8, lr, r8, asr sl │ │ │ │ + ldrheq sl, [lr, #168] @ 0xa8 │ │ │ │ + biceq fp, r7, r4, asr #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ce210 <__cxa_atexit@plt+0xc1d38> │ │ │ │ - ldr lr, [pc, #160] @ ce21c <__cxa_atexit@plt+0xc1d44> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cc148 <__cxa_atexit@plt+0xbfc70> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b cc150 <__cxa_atexit@plt+0xbfc78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #188] @ cc218 <__cxa_atexit@plt+0xbfd40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #184] @ cc21c <__cxa_atexit@plt+0xbfd44> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ ce220 <__cxa_atexit@plt+0xc1d48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ce1f8 <__cxa_atexit@plt+0xc1d20> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ ce224 <__cxa_atexit@plt+0xc1d4c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq ce204 <__cxa_atexit@plt+0xc1d2c> │ │ │ │ - mov r7, r3 │ │ │ │ - b ce274 <__cxa_atexit@plt+0xc1d9c> │ │ │ │ + ldm r5, {r3, r7} │ │ │ │ + ldr r0, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq cc1cc <__cxa_atexit@plt+0xbfcf4> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne cc1d8 <__cxa_atexit@plt+0xbfd00> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-12]! │ │ │ │ + ldr r7, [r3, #16] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq cc1cc <__cxa_atexit@plt+0xbfcf4> │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + cmp r0, #2 │ │ │ │ + beq cc1ec <__cxa_atexit@plt+0xbfd14> │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + b cc164 <__cxa_atexit@plt+0xbfc8c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #72] @ cc228 <__cxa_atexit@plt+0xbfd50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [pc, #44] @ cc220 <__cxa_atexit@plt+0xbfd48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #24] @ cc224 <__cxa_atexit@plt+0xbfd4c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16242e0 <__cxa_atexit@plt+0x1617e08> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + bicseq sl, lr, r0, lsr #21 │ │ │ │ + bicseq sl, lr, r0, lsl sl │ │ │ │ + strheq fp, [r7, #24] │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cc2a8 <__cxa_atexit@plt+0xbfdd0> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #136] @ cc2dc <__cxa_atexit@plt+0xbfe04> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq cc2bc <__cxa_atexit@plt+0xbfde4> │ │ │ │ + str r7, [r3] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne cc2c8 <__cxa_atexit@plt+0xbfdf0> │ │ │ │ + ldr r3, [pc, #92] @ cc2e0 <__cxa_atexit@plt+0xbfe08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #72] @ cc2e4 <__cxa_atexit@plt+0xbfe0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16242e0 <__cxa_atexit@plt+0x1617e08> │ │ │ │ + ldr r7, [pc, #56] @ cc2e8 <__cxa_atexit@plt+0xbfe10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, lr, r0, lsl #20 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ ce268 <__cxa_atexit@plt+0xc1d90> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ce260 <__cxa_atexit@plt+0xc1d88> │ │ │ │ - b ce274 <__cxa_atexit@plt+0xc1d9c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b cc150 <__cxa_atexit@plt+0xbfc78> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + bicseq sl, lr, r0, lsl sl │ │ │ │ + bicseq sl, lr, r0, asr #18 │ │ │ │ + strdeq fp, [r7, #8] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne ce310 <__cxa_atexit@plt+0xc1e38> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc ce31c <__cxa_atexit@plt+0xc1e44> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge ce2b4 <__cxa_atexit@plt+0xc1ddc> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + bne cc334 <__cxa_atexit@plt+0xbfe5c> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #48] @ cc348 <__cxa_atexit@plt+0xbfe70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #32] @ cc34c <__cxa_atexit@plt+0xbfe74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16242e0 <__cxa_atexit@plt+0x1617e08> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, fp │ │ │ │ + b cc150 <__cxa_atexit@plt+0xbfc78> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + bicseq sl, lr, r0, lsl #19 │ │ │ │ + @ instruction: 0x01c7b094 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r3, r5, #4 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne cc388 <__cxa_atexit@plt+0xbfeb0> │ │ │ │ + ldr r2, [pc, #144] @ cc404 <__cxa_atexit@plt+0xbff2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b d37a8 <__cxa_atexit@plt+0xc72d0> │ │ │ │ + ldr r2, [pc, #104] @ cc3f8 <__cxa_atexit@plt+0xbff20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq cc3d8 <__cxa_atexit@plt+0xbff00> │ │ │ │ + str r7, [r3] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne cc3e4 <__cxa_atexit@plt+0xbff0c> │ │ │ │ + ldr r3, [pc, #72] @ cc3fc <__cxa_atexit@plt+0xbff24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #48] @ cc400 <__cxa_atexit@plt+0xbff28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16242e0 <__cxa_atexit@plt+0x1617e08> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne ce310 <__cxa_atexit@plt+0xc1e38> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt ce2a8 <__cxa_atexit@plt+0xc1dd0> │ │ │ │ - bne ce310 <__cxa_atexit@plt+0xc1e38> │ │ │ │ - ldr r1, [pc, #88] @ ce32c <__cxa_atexit@plt+0xc1e54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ ce330 <__cxa_atexit@plt+0xc1e58> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, fp │ │ │ │ + b cc150 <__cxa_atexit@plt+0xbfc78> │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + ldrsbeq sl, [lr, #140] @ 0x8c │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + ldrdeq sl, [r7, #252] @ 0xfc │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [pc, #56] @ cc458 <__cxa_atexit@plt+0xbff80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + sub r2, r3, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cc44c <__cxa_atexit@plt+0xbff74> │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + mov r7, fp │ │ │ │ + b cc150 <__cxa_atexit@plt+0xbfc78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cc4b0 <__cxa_atexit@plt+0xbffd8> │ │ │ │ + ldr r2, [pc, #60] @ cc4bc <__cxa_atexit@plt+0xbffe4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #40] @ cc4c0 <__cxa_atexit@plt+0xbffe8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r8, lr, ip, lsl sl │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + @ instruction: 0xfffffc48 │ │ │ │ + bicseq sl, lr, ip, lsl #15 │ │ │ │ + biceq sl, r7, r0, lsr #30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cc50c <__cxa_atexit@plt+0xc0034> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #48] @ cc520 <__cxa_atexit@plt+0xc0048> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #32] @ cc524 <__cxa_atexit@plt+0xc004c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16242e0 <__cxa_atexit@plt+0x1617e08> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, fp │ │ │ │ + b cc150 <__cxa_atexit@plt+0xbfc78> │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + bicseq sl, lr, r8, lsr #15 │ │ │ │ + strheq sl, [r7, #232] @ 0xe8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ce3ac <__cxa_atexit@plt+0xc1ed4> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ ce3bc <__cxa_atexit@plt+0xc1ee4> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ + bcc cc58c <__cxa_atexit@plt+0xc00b4> │ │ │ │ + ldr r2, [pc, #80] @ cc5a4 <__cxa_atexit@plt+0xc00cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cc59c <__cxa_atexit@plt+0xc00c4> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b cc150 <__cxa_atexit@plt+0xbfc78> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq r8, r7, r4, ror r3 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, sl │ │ │ │ - mov lr, r9 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r0, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi ce4b0 <__cxa_atexit@plt+0xc1fd8> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldmib r1, {r0, sl} │ │ │ │ - ldr r6, [r1, #12] │ │ │ │ - ldr r7, [r1, #16] │ │ │ │ - ldr r1, [r1, #20] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ce44c <__cxa_atexit@plt+0xc1f74> │ │ │ │ - ldr r2, [ip, #7] │ │ │ │ - str r4, [sp] │ │ │ │ - mov r4, sl │ │ │ │ - ldr sl, [ip, #11] │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r6, [r5, #-36] @ 0xffffffdc │ │ │ │ - sub r3, r5, #32 │ │ │ │ - stm r3, {r0, r1, r8, lr} │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r4, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, fp │ │ │ │ - b ce4f0 <__cxa_atexit@plt+0xc2018> │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - sub r2, r5, #12 │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ce4c8 <__cxa_atexit@plt+0xc1ff0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ce4d0 <__cxa_atexit@plt+0xc1ff8> │ │ │ │ - ldr r0, [pc, #108] @ ce4e4 <__cxa_atexit@plt+0xc200c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #104] @ ce4e8 <__cxa_atexit@plt+0xc2010> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #100] @ ce4ec <__cxa_atexit@plt+0xc2014> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r5, [r7, #4] │ │ │ │ - str sl, [r2] │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - stmib r9, {r5, r8} │ │ │ │ - str r9, [r9, #16] │ │ │ │ - str r3, [r9, #12]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, lr │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, ip │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b ce4d8 <__cxa_atexit@plt+0xc2000> │ │ │ │ - mov r0, #20 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + biceq sl, r7, r8, lsr lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cc5e8 <__cxa_atexit@plt+0xc0110> │ │ │ │ + ldr r2, [pc, #36] @ cc5f8 <__cxa_atexit@plt+0xc0120> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe4ac │ │ │ │ - @ instruction: 0xfffff860 │ │ │ │ - biceq r7, r7, r8, lsr #29 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ce644 <__cxa_atexit@plt+0xc216c> │ │ │ │ - str r3, [sp] │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr fp, [r7, #6] │ │ │ │ - ldr r1, [pc, #344] @ ce67c <__cxa_atexit@plt+0xc21a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r0, r6, #71 @ 0x47 │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r2, [sp, #20] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - mov r8, r5 │ │ │ │ - ldr ip, [r8, #32]! │ │ │ │ - stmib r9, {r1, sl} │ │ │ │ - str r7, [r9, #12] │ │ │ │ - ldr r1, [pc, #272] @ ce680 <__cxa_atexit@plt+0xc21a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #16] │ │ │ │ - str lr, [r9, #20] │ │ │ │ - str fp, [r9, #24] │ │ │ │ - str sl, [r9, #28] │ │ │ │ - str r0, [r9, #32] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [r1, #28]! │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - str ip, [r9, #40] @ 0x28 │ │ │ │ - str r2, [r9, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #228] @ ce684 <__cxa_atexit@plt+0xc21ac> │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + biceq sl, r7, r4, ror #27 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cc678 <__cxa_atexit@plt+0xc01a0> │ │ │ │ + ldr r3, [pc, #140] @ cc6ac <__cxa_atexit@plt+0xc01d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #48] @ 0x30 │ │ │ │ - str lr, [r9, #52] @ 0x34 │ │ │ │ - str fp, [r9, #56] @ 0x38 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - str sl, [r9, #60] @ 0x3c │ │ │ │ - str r0, [r9, #64] @ 0x40 │ │ │ │ - sub r7, r6, #25 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - sub r3, r6, #59 @ 0x3b │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r9, #68] @ 0x44 │ │ │ │ - str ip, [r9, #72] @ 0x48 │ │ │ │ - str r2, [r9, #76] @ 0x4c │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r8] │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi ce664 <__cxa_atexit@plt+0xc218c> │ │ │ │ - add r6, r9, #96 @ 0x60 │ │ │ │ - ldr r3, [sp] │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ce65c <__cxa_atexit@plt+0xc2184> │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r0, [pc, #132] @ ce68c <__cxa_atexit@plt+0xc21b4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r2] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cc680 <__cxa_atexit@plt+0xc01a8> │ │ │ │ + ldr r0, [pc, #112] @ cc6b0 <__cxa_atexit@plt+0xc01d8> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #128] @ ce690 <__cxa_atexit@plt+0xc21b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #124] @ ce694 <__cxa_atexit@plt+0xc21bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r9, #80]! @ 0x50 │ │ │ │ - str r1, [r9, #4] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r9, [r9, #16] │ │ │ │ - str r3, [r9, #12]! │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r2, [pc, #60] @ ce688 <__cxa_atexit@plt+0xc21b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #76 @ 0x4c │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmib r6, {r0, r7, r8, r9} │ │ │ │ + sub r7, r3, #11 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cc698 <__cxa_atexit@plt+0xc01c0> │ │ │ │ + ldr r2, [pc, #84] @ cc6b4 <__cxa_atexit@plt+0xc01dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + bicseq sl, lr, r0, asr #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cc6ec <__cxa_atexit@plt+0xc0214> │ │ │ │ + ldr r2, [pc, #28] @ cc6f8 <__cxa_atexit@plt+0xc0220> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr r9, [sp, #20] │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ + bicseq sl, lr, r4, asr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cc744 <__cxa_atexit@plt+0xc026c> │ │ │ │ + ldr r2, [pc, #52] @ cc74c <__cxa_atexit@plt+0xc0274> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ cc750 <__cxa_atexit@plt+0xc0278> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ cc754 <__cxa_atexit@plt+0xc027c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r8, [lr, #124] @ 0x7c │ │ │ │ - @ instruction: 0xfffffb38 │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xffffe31c │ │ │ │ - @ instruction: 0xfffff6d0 │ │ │ │ - biceq r7, r7, r8, lsl sp │ │ │ │ - biceq r8, r7, r0, lsr #1 │ │ │ │ - andeq r7, r0, fp │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r8, r7, ip, asr #11 │ │ │ │ + bicseq sl, lr, r8, ror r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ cc778 <__cxa_atexit@plt+0xc02a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b ce4f0 <__cxa_atexit@plt+0xc2018> │ │ │ │ - biceq r8, r7, r0, lsl #1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ce708 <__cxa_atexit@plt+0xc2230> │ │ │ │ - ldr r3, [pc, #56] @ ce710 <__cxa_atexit@plt+0xc2238> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 886838 <__cxa_atexit@plt+0x87a360> │ │ │ │ + bicseq sl, lr, ip, lsr #19 │ │ │ │ + biceq sl, r7, r8, ror #15 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq ce6fc <__cxa_atexit@plt+0xc2224> │ │ │ │ - mov r7, r8 │ │ │ │ - b ce720 <__cxa_atexit@plt+0xc2248> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cc810 <__cxa_atexit@plt+0xc0338> │ │ │ │ + ldr r1, [pc, #128] @ cc824 <__cxa_atexit@plt+0xc034c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r1, r2, #3 │ │ │ │ + beq cc7ec <__cxa_atexit@plt+0xc0314> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne cc7fc <__cxa_atexit@plt+0xc0324> │ │ │ │ + ldr r3, [pc, #100] @ cc828 <__cxa_atexit@plt+0xc0350> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + ldr r1, [r2, #6] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + ldr r5, [pc, #80] @ cc82c <__cxa_atexit@plt+0xc0354> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #2 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ cc834 <__cxa_atexit@plt+0xc035c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ cc830 <__cxa_atexit@plt+0xc0358> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff350c │ │ │ │ + @ instruction: 0xffff354c │ │ │ │ + bicseq sl, lr, r0, asr #9 │ │ │ │ + biceq sl, r7, r8, asr r7 │ │ │ │ + bicseq sl, lr, ip, ror #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cc880 <__cxa_atexit@plt+0xc03a8> │ │ │ │ + ldr r2, [pc, #52] @ cc888 <__cxa_atexit@plt+0xc03b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ cc88c <__cxa_atexit@plt+0xc03b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ cc890 <__cxa_atexit@plt+0xc03b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1617c10 <__cxa_atexit@plt+0x160b738> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - biceq r8, r7, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr lr, [pc, #120] @ ce7a8 <__cxa_atexit@plt+0xc22d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r0, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str r2, [r5, #4] │ │ │ │ + @ instruction: 0x01c78494 │ │ │ │ + bicseq sl, lr, ip, lsr r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ cc8b4 <__cxa_atexit@plt+0xc03dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 886838 <__cxa_atexit@plt+0x87a360> │ │ │ │ + bicseq sl, lr, r0, ror r8 │ │ │ │ + biceq sl, r7, ip, lsr #13 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cc94c <__cxa_atexit@plt+0xc0474> │ │ │ │ + ldr r1, [pc, #128] @ cc960 <__cxa_atexit@plt+0xc0488> │ │ │ │ + add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ce790 <__cxa_atexit@plt+0xc22b8> │ │ │ │ - ldr r3, [pc, #80] @ ce7ac <__cxa_atexit@plt+0xc22d4> │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r1, r2, #3 │ │ │ │ + beq cc928 <__cxa_atexit@plt+0xc0450> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne cc938 <__cxa_atexit@plt+0xc0460> │ │ │ │ + ldr r3, [pc, #100] @ cc964 <__cxa_atexit@plt+0xc048c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r0, [r2, #11] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - beq ce79c <__cxa_atexit@plt+0xc22c4> │ │ │ │ - mov r7, r3 │ │ │ │ - b ce808 <__cxa_atexit@plt+0xc2330> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + ldr r1, [r2, #6] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + ldr r5, [pc, #80] @ cc968 <__cxa_atexit@plt+0xc0490> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #2 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #48] @ cc970 <__cxa_atexit@plt+0xc0498> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - biceq r7, r7, r8, lsl #31 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + ldr r7, [pc, #24] @ cc96c <__cxa_atexit@plt+0xc0494> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff33d0 │ │ │ │ + @ instruction: 0xffff3410 │ │ │ │ + bicseq sl, lr, r4, lsl #7 │ │ │ │ + biceq sl, r7, ip, lsl r6 │ │ │ │ + ldrheq sl, [lr, #32] │ │ │ │ + biceq sl, r7, ip, ror #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + b cc60c <__cxa_atexit@plt+0xc0134> │ │ │ │ + biceq sl, r7, ip, asr #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + b cc60c <__cxa_atexit@plt+0xc0134> │ │ │ │ + biceq sl, r7, r8, lsr sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #96 @ 0x60 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ccac0 <__cxa_atexit@plt+0xc05e8> │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr lr, [pc, #44] @ ce7f8 <__cxa_atexit@plt+0xc2320> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - stmda r5, {r0, r1, r2} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ce7f0 <__cxa_atexit@plt+0xc2318> │ │ │ │ - b ce808 <__cxa_atexit@plt+0xc2330> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + sub r7, r6, #53 @ 0x35 │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + sub r7, r6, #17 │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [pc, #200] @ ccad4 <__cxa_atexit@plt+0xc05fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + sub r7, r6, #29 │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + sub r7, r6, #43 @ 0x2b │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r8, [pc, #172] @ ccad8 <__cxa_atexit@plt+0xc0600> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r8, [r3, #88] @ 0x58 │ │ │ │ + sub r0, r6, #65 @ 0x41 │ │ │ │ + ldr r1, [pc, #160] @ ccadc <__cxa_atexit@plt+0xc0604> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + sub r7, r6, #77 @ 0x4d │ │ │ │ + sub lr, r6, #91 @ 0x5b │ │ │ │ + mov r9, fp │ │ │ │ + ldr fp, [pc, #140] @ ccae0 <__cxa_atexit@plt+0xc0608> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str fp, [r3, #76] @ 0x4c │ │ │ │ + str ip, [r3, #68] @ 0x44 │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + ldr r0, [pc, #108] @ ccae4 <__cxa_atexit@plt+0xc060c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str sl, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str fp, [r3, #64] @ 0x40 │ │ │ │ + ldr r0, [pc, #88] @ ccae8 <__cxa_atexit@plt+0xc0610> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r0, sl} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str fp, [r3, #16] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str fp, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov fp, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - biceq r7, r7, ip, lsr pc │ │ │ │ - andeq r0, r0, r8, ror #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r5, #32]! │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq ce870 <__cxa_atexit@plt+0xc2398> │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ - cmp r0, r3 │ │ │ │ - bge ce850 <__cxa_atexit@plt+0xc2378> │ │ │ │ - ldr r3, [pc, #68] @ ce888 <__cxa_atexit@plt+0xc23b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - mov sl, r1 │ │ │ │ - b ce870 <__cxa_atexit@plt+0xc2398> │ │ │ │ - ldr r3, [pc, #44] @ ce884 <__cxa_atexit@plt+0xc23ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - bne ce870 <__cxa_atexit@plt+0xc2398> │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ - cmp r2, r0 │ │ │ │ - blt ce83c <__cxa_atexit@plt+0xc2364> │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ ce88c <__cxa_atexit@plt+0xc23b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b ce3d0 <__cxa_atexit@plt+0xc1ef8> │ │ │ │ - @ instruction: 0x01de8390 │ │ │ │ - bicseq r8, lr, r4, lsr #7 │ │ │ │ - ldrsbeq r8, [lr, #56] @ 0x38 │ │ │ │ - biceq r7, r7, r4, lsr #29 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r3, #96 @ 0x60 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + bicseq sl, lr, ip, lsl #14 │ │ │ │ + bicseq sl, lr, r4, lsl #3 │ │ │ │ + bicseq sl, lr, r0, ror #13 │ │ │ │ + bicseq sl, lr, r4, ror #2 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + biceq sl, r7, r4, lsl r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ce924 <__cxa_atexit@plt+0xc244c> │ │ │ │ - ldr r3, [pc, #120] @ ce92c <__cxa_atexit@plt+0xc2454> │ │ │ │ + bhi ccb80 <__cxa_atexit@plt+0xc06a8> │ │ │ │ + ldr r3, [pc, #120] @ ccb88 <__cxa_atexit@plt+0xc06b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq ce908 <__cxa_atexit@plt+0xc2430> │ │ │ │ - ldr r1, [pc, #92] @ ce930 <__cxa_atexit@plt+0xc2458> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r2, #4] │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r2, [r7, #4] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq ccb54 <__cxa_atexit@plt+0xc067c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne ccb64 <__cxa_atexit@plt+0xc068c> │ │ │ │ + ldr r3, [pc, #84] @ ccb8c <__cxa_atexit@plt+0xc06b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq ce918 <__cxa_atexit@plt+0xc2440> │ │ │ │ - ldr r9, [r5, #-4]! │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b ce3d0 <__cxa_atexit@plt+0xc1ef8> │ │ │ │ - ldr r0, [sl] │ │ │ │ + beq ccb78 <__cxa_atexit@plt+0xc06a0> │ │ │ │ + b ccc04 <__cxa_atexit@plt+0xc072c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ ccb90 <__cxa_atexit@plt+0xc06b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - biceq r7, r7, r4, lsl #28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + biceq r8, r7, ip, lsr #3 │ │ │ │ + biceq sl, r7, r0, ror r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ ce990 <__cxa_atexit@plt+0xc24b8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne ccbd4 <__cxa_atexit@plt+0xc06fc> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ ccbf0 <__cxa_atexit@plt+0xc0718> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq ce984 <__cxa_atexit@plt+0xc24ac> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b ce3d0 <__cxa_atexit@plt+0xc1ef8> │ │ │ │ + beq ccbe8 <__cxa_atexit@plt+0xc0710> │ │ │ │ + b ccc04 <__cxa_atexit@plt+0xc072c> │ │ │ │ + ldr r7, [pc, #24] @ ccbf4 <__cxa_atexit@plt+0xc071c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r7, r7, r4, lsr #27 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r8, r7, ip, lsr r1 │ │ │ │ + biceq sl, r7, ip, lsl #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ce3d0 <__cxa_atexit@plt+0xc1ef8> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ce9e8 <__cxa_atexit@plt+0xc2510> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ ce9f0 <__cxa_atexit@plt+0xc2518> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r8, lr, r0, asr #3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ceaa8 <__cxa_atexit@plt+0xc25d0> │ │ │ │ - ldr lr, [pc, #160] @ ceab4 <__cxa_atexit@plt+0xc25dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ ceab8 <__cxa_atexit@plt+0xc25e0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #7 │ │ │ │ + bne ccd0c <__cxa_atexit@plt+0xc0834> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #96 @ 0x60 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ccd20 <__cxa_atexit@plt+0xc0848> │ │ │ │ + ldr r0, [pc, #260] @ ccd34 <__cxa_atexit@plt+0xc085c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r9, [pc, #256] @ ccd38 <__cxa_atexit@plt+0xc0860> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #252] @ ccd3c <__cxa_atexit@plt+0xc0864> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str r0, [r6, #12]! │ │ │ │ + ldr r0, [pc, #240] @ ccd40 <__cxa_atexit@plt+0xc0868> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cea90 <__cxa_atexit@plt+0xc25b8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ ceabc <__cxa_atexit@plt+0xc25e4> │ │ │ │ + str r0, [r6, #-8] │ │ │ │ + sub r8, r3, #61 @ 0x3d │ │ │ │ + sub ip, r3, #43 @ 0x2b │ │ │ │ + ldr r0, [pc, #224] @ ccd44 <__cxa_atexit@plt+0xc086c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r3, #71 @ 0x47 │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #-4] │ │ │ │ + sub r0, r3, #27 │ │ │ │ + add sl, sl, #3 │ │ │ │ + ldr r7, [pc, #180] @ ccd48 <__cxa_atexit@plt+0xc0870> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + sub lr, r3, #33 @ 0x21 │ │ │ │ + sub r9, r3, #90 @ 0x5a │ │ │ │ + str r9, [r6, #68] @ 0x44 │ │ │ │ + str lr, [r6, #72] @ 0x48 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + str sl, [r6, #80] @ 0x50 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r7, [pc, #144] @ ccd4c <__cxa_atexit@plt+0xc0874> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r0, #28]! │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #132] @ ccd50 <__cxa_atexit@plt+0xc0878> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq cea9c <__cxa_atexit@plt+0xc25c4> │ │ │ │ - mov r7, r3 │ │ │ │ - b ceb0c <__cxa_atexit@plt+0xc2634> │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #120] @ ccd54 <__cxa_atexit@plt+0xc087c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str ip, [r6, #52] @ 0x34 │ │ │ │ + ldr r7, [pc, #108] @ ccd58 <__cxa_atexit@plt+0xc0880> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #56] @ 0x38 │ │ │ │ + str r8, [r6, #60] @ 0x3c │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ccd30 <__cxa_atexit@plt+0xc0858> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #96 @ 0x60 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + biceq r8, r7, r4 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + biceq r8, r7, r0, asr r0 │ │ │ │ + bicseq r9, lr, ip, ror #30 │ │ │ │ + bicseq r9, lr, ip, lsr pc │ │ │ │ + bicseq r9, lr, r4, lsr #30 │ │ │ │ + @ instruction: 0xfffffb80 │ │ │ │ + @ instruction: 0xfffffbf8 │ │ │ │ + bicseq r9, lr, r4, asr #29 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ccdd8 <__cxa_atexit@plt+0xc0900> │ │ │ │ + ldr r3, [pc, #136] @ cce00 <__cxa_atexit@plt+0xc0928> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #128] @ cce04 <__cxa_atexit@plt+0xc092c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq ccdcc <__cxa_atexit@plt+0xc08f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r2] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ccde0 <__cxa_atexit@plt+0xc0908> │ │ │ │ + ldr r2, [pc, #84] @ cce0c <__cxa_atexit@plt+0xc0934> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r8, lr, r8, ror #2 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + ldr r6, [pc, #32] @ cce08 <__cxa_atexit@plt+0xc0930> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + bicseq r9, lr, r0, lsr #28 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + bicseq r9, lr, r4, asr #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ ceb00 <__cxa_atexit@plt+0xc2628> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ceaf8 <__cxa_atexit@plt+0xc2620> │ │ │ │ - b ceb0c <__cxa_atexit@plt+0xc2634> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cce50 <__cxa_atexit@plt+0xc0978> │ │ │ │ + ldr r2, [pc, #40] @ cce68 <__cxa_atexit@plt+0xc0990> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ + ldr r3, [pc, #20] @ cce6c <__cxa_atexit@plt+0xc0994> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + ldrheq r9, [lr, #220] @ 0xdc │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ceba8 <__cxa_atexit@plt+0xc26d0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc cebb4 <__cxa_atexit@plt+0xc26dc> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge ceb4c <__cxa_atexit@plt+0xc2674> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ccea8 <__cxa_atexit@plt+0xc09d0> │ │ │ │ + ldr r2, [pc, #40] @ ccec0 <__cxa_atexit@plt+0xc09e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bne ceba8 <__cxa_atexit@plt+0xc26d0> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt ceb40 <__cxa_atexit@plt+0xc2668> │ │ │ │ - bne ceba8 <__cxa_atexit@plt+0xc26d0> │ │ │ │ - ldr r1, [pc, #88] @ cebc4 <__cxa_atexit@plt+0xc26ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ cebc8 <__cxa_atexit@plt+0xc26f0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r3, [pc, #20] @ ccec4 <__cxa_atexit@plt+0xc09ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + bicseq r9, lr, r4, ror #26 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + biceq sl, r7, r0, lsl r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ccefc <__cxa_atexit@plt+0xc0a24> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ ccf04 <__cxa_atexit@plt+0xc0a2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 267e74 <__cxa_atexit@plt+0x25b99c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldrheq r9, [lr, #196] @ 0xc4 │ │ │ │ + ldrdeq sl, [r7, #64] @ 0x40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ccf70 <__cxa_atexit@plt+0xc0a98> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ccf7c <__cxa_atexit@plt+0xc0aa4> │ │ │ │ + ldr r2, [pc, #80] @ ccf8c <__cxa_atexit@plt+0xc0ab4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ ccf90 <__cxa_atexit@plt+0xc0ab8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r5, [pc, #48] @ ccf94 <__cxa_atexit@plt+0xc0abc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 10dd50 <__cxa_atexit@plt+0x101878> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r8, lr, r4, lsl #3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + bicseq r9, lr, r0, ror #24 │ │ │ │ + ldrsheq r9, [lr, #200] @ 0xc8 │ │ │ │ + biceq sl, r7, ip, lsr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc cec38 <__cxa_atexit@plt+0xc2760> │ │ │ │ + bcc ccff4 <__cxa_atexit@plt+0xc0b1c> │ │ │ │ + ldr r2, [pc, #64] @ cd004 <__cxa_atexit@plt+0xc0b2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ cec48 <__cxa_atexit@plt+0xc2770> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #44] @ cd008 <__cxa_atexit@plt+0xc0b30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + ldrsbeq r9, [lr, #180] @ 0xb4 │ │ │ │ + ldrdeq sl, [r7, #56] @ 0x38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cec7c <__cxa_atexit@plt+0xc27a4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ cec84 <__cxa_atexit@plt+0xc27ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi cd048 <__cxa_atexit@plt+0xc0b70> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ cd050 <__cxa_atexit@plt+0xc0b78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + mov r7, r2 │ │ │ │ + b cc60c <__cxa_atexit@plt+0xc0134> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, lr, ip, lsr #30 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ced3c <__cxa_atexit@plt+0xc2864> │ │ │ │ - ldr lr, [pc, #160] @ ced48 <__cxa_atexit@plt+0xc2870> │ │ │ │ + bicseq r9, lr, ip, ror #22 │ │ │ │ + biceq sl, r7, ip, lsl #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cd0b4 <__cxa_atexit@plt+0xc0bdc> │ │ │ │ + ldr lr, [pc, #68] @ cd0c4 <__cxa_atexit@plt+0xc0bec> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ ced4c <__cxa_atexit@plt+0xc2874> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ced24 <__cxa_atexit@plt+0xc284c> │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #48] @ cd0c8 <__cxa_atexit@plt+0xc0bf0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r8, r3, #12 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + bicseq r9, lr, r0, lsr #22 │ │ │ │ + biceq sl, r7, ip, asr #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cd13c <__cxa_atexit@plt+0xc0c64> │ │ │ │ + ldr lr, [pc, #84] @ cd14c <__cxa_atexit@plt+0xc0c74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #80] @ cd150 <__cxa_atexit@plt+0xc0c78> │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ ced50 <__cxa_atexit@plt+0xc2878> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + sub r1, r6, #23 │ │ │ │ + ldr sl, [pc, #64] @ cd154 <__cxa_atexit@plt+0xc0c7c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5] │ │ │ │ + add r0, r9, #3 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r2, r7, sl} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx ip │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0x01c77b90 │ │ │ │ + bicseq r9, lr, r4, lsr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cd1c8 <__cxa_atexit@plt+0xc0cf0> │ │ │ │ + ldr r1, [pc, #92] @ cd1d0 <__cxa_atexit@plt+0xc0cf8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #76] @ cd1d4 <__cxa_atexit@plt+0xc0cfc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ tst r3, #3 │ │ │ │ - beq ced30 <__cxa_atexit@plt+0xc2858> │ │ │ │ - mov r7, r3 │ │ │ │ - b ceda0 <__cxa_atexit@plt+0xc28c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + beq cd1b8 <__cxa_atexit@plt+0xc0ce0> │ │ │ │ + ldr r7, [pc, #52] @ cd1d8 <__cxa_atexit@plt+0xc0d00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b cd204 <__cxa_atexit@plt+0xc0d2c> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq r7, [lr, #228] @ 0xe4 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + bicseq r9, lr, ip, lsl sl │ │ │ │ + bicseq r9, lr, r4, ror ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ ced94 <__cxa_atexit@plt+0xc28bc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #16] @ cd200 <__cxa_atexit@plt+0xc0d28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b cd204 <__cxa_atexit@plt+0xc0d2c> │ │ │ │ + bicseq r9, lr, r8, lsr #24 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [r7, #4]! │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne cd240 <__cxa_atexit@plt+0xc0d68> │ │ │ │ + ldr r2, [pc, #100] @ cd288 <__cxa_atexit@plt+0xc0db0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq ced8c <__cxa_atexit@plt+0xc28b4> │ │ │ │ - b ceda0 <__cxa_atexit@plt+0xc28c8> │ │ │ │ + beq cd26c <__cxa_atexit@plt+0xc0d94> │ │ │ │ + b cd294 <__cxa_atexit@plt+0xc0dbc> │ │ │ │ + ldr r3, [pc, #60] @ cd284 <__cxa_atexit@plt+0xc0dac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cd274 <__cxa_atexit@plt+0xc0d9c> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b bf728 <__cxa_atexit@plt+0xb3250> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #4 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cee3c <__cxa_atexit@plt+0xc2964> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc cee48 <__cxa_atexit@plt+0xc2970> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge cede0 <__cxa_atexit@plt+0xc2908> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne cd2dc <__cxa_atexit@plt+0xc0e04> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r2, [pc, #84] @ cd30c <__cxa_atexit@plt+0xc0e34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq cd300 <__cxa_atexit@plt+0xc0e28> │ │ │ │ + ldr r3, [pc, #64] @ cd310 <__cxa_atexit@plt+0xc0e38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 5c0930 <__cxa_atexit@plt+0x5b4458> │ │ │ │ + ldr r3, [pc, #36] @ cd308 <__cxa_atexit@plt+0xc0e30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cd300 <__cxa_atexit@plt+0xc0e28> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b cd204 <__cxa_atexit@plt+0xc0d2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ cd330 <__cxa_atexit@plt+0xc0e58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 5c0930 <__cxa_atexit@plt+0x5b4458> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #104] @ cd3b0 <__cxa_atexit@plt+0xc0ed8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cd398 <__cxa_atexit@plt+0xc0ec0> │ │ │ │ + ldr r2, [pc, #80] @ cd3b4 <__cxa_atexit@plt+0xc0edc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r0, [pc, #72] @ cd3b8 <__cxa_atexit@plt+0xc0ee0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + sub r2, r5, #36 @ 0x24 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cd3a0 <__cxa_atexit@plt+0xc0ec8> │ │ │ │ + mov r8, fp │ │ │ │ + b babbc <__cxa_atexit@plt+0xae6e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cd3bc <__cxa_atexit@plt+0xc0ee4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bne cee3c <__cxa_atexit@plt+0xc2964> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + bicseq r9, lr, ip, lsr #17 │ │ │ │ + strdeq r9, [r7, #172] @ 0xac │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ cd418 <__cxa_atexit@plt+0xc0f40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r1, [pc, #64] @ cd41c <__cxa_atexit@plt+0xc0f44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt cedd4 <__cxa_atexit@plt+0xc28fc> │ │ │ │ - bne cee3c <__cxa_atexit@plt+0xc2964> │ │ │ │ - ldr r1, [pc, #88] @ cee58 <__cxa_atexit@plt+0xc2980> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ cee5c <__cxa_atexit@plt+0xc2984> │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cd408 <__cxa_atexit@plt+0xc0f30> │ │ │ │ + mov r8, fp │ │ │ │ + b babbc <__cxa_atexit@plt+0xae6e4> │ │ │ │ + ldr r7, [pc, #16] @ cd420 <__cxa_atexit@plt+0xc0f48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq r9, lr, r0, asr #16 │ │ │ │ + @ instruction: 0x01c79a94 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #36] @ cd45c <__cxa_atexit@plt+0xc0f84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq cd454 <__cxa_atexit@plt+0xc0f7c> │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b cd204 <__cxa_atexit@plt+0xc0d2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b cd204 <__cxa_atexit@plt+0xc0d2c> │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b cd204 <__cxa_atexit@plt+0xc0d2c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b bf728 <__cxa_atexit@plt+0xb3250> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cd550 <__cxa_atexit@plt+0xc1078> │ │ │ │ + ldr lr, [pc, #168] @ cd570 <__cxa_atexit@plt+0xc1098> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #156] @ cd574 <__cxa_atexit@plt+0xc109c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq cd534 <__cxa_atexit@plt+0xc105c> │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne cd540 <__cxa_atexit@plt+0xc1068> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc cd55c <__cxa_atexit@plt+0xc1084> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #96] @ cd578 <__cxa_atexit@plt+0xc10a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bic r7, r1, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - ldrsheq r7, [lr, #224] @ 0xe0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + bicseq r9, lr, ip, asr #13 │ │ │ │ + bicseq r9, lr, ip, lsl #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cd5cc <__cxa_atexit@plt+0xc10f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc cd5dc <__cxa_atexit@plt+0xc1104> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [pc, #60] @ cd5ec <__cxa_atexit@plt+0xc1114> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r9, lr, r4, ror r6 │ │ │ │ + biceq r9, r7, r4, ror r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ceed8 <__cxa_atexit@plt+0xc2a00> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ ceee8 <__cxa_atexit@plt+0xc2a10> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cd61c <__cxa_atexit@plt+0xc1144> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b cd624 <__cxa_atexit@plt+0xc114c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq r7, r7, r8, asr #16 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cef88 <__cxa_atexit@plt+0xc2ab0> │ │ │ │ - ldr r3, [pc, #128] @ cef90 <__cxa_atexit@plt+0xc2ab8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r7, {r0, r2} │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq cef70 <__cxa_atexit@plt+0xc2a98> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ cef94 <__cxa_atexit@plt+0xc2abc> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #196] @ cd6f4 <__cxa_atexit@plt+0xc121c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ + ldr r1, [pc, #192] @ cd6f8 <__cxa_atexit@plt+0xc1220> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldm r5, {r3, r7} │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cef80 <__cxa_atexit@plt+0xc2aa8> │ │ │ │ - b ceff0 <__cxa_atexit@plt+0xc2b18> │ │ │ │ - ldr r0, [sl] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq cd68c <__cxa_atexit@plt+0xc11b4> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne cd698 <__cxa_atexit@plt+0xc11c0> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-8]! │ │ │ │ + str r0, [r7, #4] │ │ │ │ + ands r0, r3, #3 │ │ │ │ + beq cd6ac <__cxa_atexit@plt+0xc11d4> │ │ │ │ + cmp r0, #2 │ │ │ │ + beq cd6bc <__cxa_atexit@plt+0xc11e4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b cd638 <__cxa_atexit@plt+0xc1160> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #100] @ cd704 <__cxa_atexit@plt+0xc122c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r2, [pc, #56] @ cd6fc <__cxa_atexit@plt+0xc1224> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cd6ec <__cxa_atexit@plt+0xc1214> │ │ │ │ + ldr r3, [pc, #32] @ cd700 <__cxa_atexit@plt+0xc1228> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 5c0930 <__cxa_atexit@plt+0x5b4458> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r7, r7, r0, lsr #15 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + bicseq r9, lr, r0, asr r5 │ │ │ │ + biceq r9, r7, r0, ror #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cd780 <__cxa_atexit@plt+0xc12a8> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ cefe0 <__cxa_atexit@plt+0xc2b08> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #136] @ cd7bc <__cxa_atexit@plt+0xc12e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq cd794 <__cxa_atexit@plt+0xc12bc> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne cd7a0 <__cxa_atexit@plt+0xc12c8> │ │ │ │ + ldr r3, [pc, #104] @ cd7c0 <__cxa_atexit@plt+0xc12e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq cefd8 <__cxa_atexit@plt+0xc2b00> │ │ │ │ - b ceff0 <__cxa_atexit@plt+0xc2b18> │ │ │ │ + beq cd7b4 <__cxa_atexit@plt+0xc12dc> │ │ │ │ + ldr r3, [pc, #80] @ cd7c4 <__cxa_atexit@plt+0xc12ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 5c0930 <__cxa_atexit@plt+0x5b4458> │ │ │ │ + ldr r7, [pc, #64] @ cd7c8 <__cxa_atexit@plt+0xc12f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r7, r7, r4, asr r7 │ │ │ │ - andeq r0, r0, r9, asr #1 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b cd624 <__cxa_atexit@plt+0xc114c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + bicseq r9, lr, r8, ror #8 │ │ │ │ + @ instruction: 0x01c7979c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - and r6, r1, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne cf11c <__cxa_atexit@plt+0xc2c44> │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cf17c <__cxa_atexit@plt+0xc2ca4> │ │ │ │ - stm sp, {r3, r8} │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr lr, [r1, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - ldr r3, [pc, #396] @ cf1d0 <__cxa_atexit@plt+0xc2cf8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cd814 <__cxa_atexit@plt+0xc133c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [pc, #64] @ cd830 <__cxa_atexit@plt+0xc1358> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str sl, [sp, #8] │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr r8, [r2, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq cd828 <__cxa_atexit@plt+0xc1350> │ │ │ │ + ldr r3, [pc, #44] @ cd834 <__cxa_atexit@plt+0xc135c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 5c0930 <__cxa_atexit@plt+0x5b4458> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ - ldr fp, [r2, #16] │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - str lr, [r9, #40] @ 0x28 │ │ │ │ - str r1, [r9, #44] @ 0x2c │ │ │ │ - str ip, [r9, #48] @ 0x30 │ │ │ │ - str fp, [r9, #52] @ 0x34 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r9, #56] @ 0x38 │ │ │ │ - str r8, [r9, #60] @ 0x3c │ │ │ │ - str sl, [r9, #64] @ 0x40 │ │ │ │ - ldr r3, [pc, #332] @ cf1d4 <__cxa_atexit@plt+0xc2cfc> │ │ │ │ + b cd624 <__cxa_atexit@plt+0xc114c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r9, r7, r0, lsr r7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ cd858 <__cxa_atexit@plt+0xc1380> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r9, {r3, lr} │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str ip, [r9, #16] │ │ │ │ - str fp, [r9, #20] │ │ │ │ - mov fp, r7 │ │ │ │ - add lr, r9, #24 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - sub r1, r6, #59 @ 0x3b │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str r0, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - add r2, r2, #24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bhi cf1b8 <__cxa_atexit@plt+0xc2ce0> │ │ │ │ - add r6, r9, #84 @ 0x54 │ │ │ │ - ldr r7, [sp] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc cf1b0 <__cxa_atexit@plt+0xc2cd8> │ │ │ │ - ldr r1, [pc, #264] @ cf1e4 <__cxa_atexit@plt+0xc2d0c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r5, [pc, #260] @ cf1e8 <__cxa_atexit@plt+0xc2d10> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #256] @ cf1ec <__cxa_atexit@plt+0xc2d14> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r9, #68]! @ 0x44 │ │ │ │ - str r0, [r9, #4] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r9, [r9, #16] │ │ │ │ - str r5, [r9, #12]! │ │ │ │ - mov r5, r2 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r3, [r2, #32] │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - add r2, r2, #24 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 5c0930 <__cxa_atexit@plt+0x5b4458> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r9, r7, ip, lsl #14 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #132] @ cd8f8 <__cxa_atexit@plt+0xc1420> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq cd8d4 <__cxa_atexit@plt+0xc13fc> │ │ │ │ + ldr r1, [pc, #108] @ cd8fc <__cxa_atexit@plt+0xc1424> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cd8e0 <__cxa_atexit@plt+0xc1408> │ │ │ │ + ldr r1, [pc, #84] @ cd900 <__cxa_atexit@plt+0xc1428> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r0, r7} │ │ │ │ + str r1, [r5, #4] │ │ │ │ + sub r2, r5, #16 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ cmp fp, r2 │ │ │ │ - bhi cf190 <__cxa_atexit@plt+0xc2cb8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc cf198 <__cxa_atexit@plt+0xc2cc0> │ │ │ │ - ldr r5, [pc, #144] @ cf1d8 <__cxa_atexit@plt+0xc2d00> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #140] @ cf1dc <__cxa_atexit@plt+0xc2d04> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #136] @ cf1e0 <__cxa_atexit@plt+0xc2d08> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - stmib r9, {r1, r8} │ │ │ │ - str r9, [r9, #16] │ │ │ │ - str r0, [r9, #12]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, lr │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r7, #64 @ 0x40 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b cf1a0 <__cxa_atexit@plt+0xc2cc8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ + bhi cd8e8 <__cxa_atexit@plt+0xc1410> │ │ │ │ + mov r8, fp │ │ │ │ + b bbd4c <__cxa_atexit@plt+0xaf874> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ cd904 <__cxa_atexit@plt+0xc142c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - mov r9, sl │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffb4c │ │ │ │ - @ instruction: 0xffffd7dc │ │ │ │ - @ instruction: 0xffffeb90 │ │ │ │ - ldrdeq r7, [r7, #24] │ │ │ │ - @ instruction: 0xffffd848 │ │ │ │ - @ instruction: 0xffffebfc │ │ │ │ - biceq r7, r7, r4, asr #4 │ │ │ │ - biceq r7, r7, r8, asr r5 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, sl │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi cf2d0 <__cxa_atexit@plt+0xc2df8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #60 @ 0x3c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc cf2d8 <__cxa_atexit@plt+0xc2e00> │ │ │ │ - ldr r0, [r1] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r1, #4] │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - sub ip, r6, #17 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - sub fp, r6, #31 │ │ │ │ - mov sl, r8 │ │ │ │ - sub r8, r6, #9 │ │ │ │ - str r8, [r1, #-8] │ │ │ │ - stmda r1, {r3, ip} │ │ │ │ - str fp, [r1, #4] │ │ │ │ - ldr r1, [pc, #144] @ cf2f0 <__cxa_atexit@plt+0xc2e18> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - ldr ip, [pc, #136] @ cf2f4 <__cxa_atexit@plt+0xc2e1c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #132] @ cf2f8 <__cxa_atexit@plt+0xc2e20> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #128] @ cf2fc <__cxa_atexit@plt+0xc2e24> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr fp, [pc, #124] @ cf300 <__cxa_atexit@plt+0xc2e28> │ │ │ │ - add fp, pc, fp │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str r2, [r2, #40] @ 0x28 │ │ │ │ - str ip, [r2, #44] @ 0x2c │ │ │ │ - str r9, [r2, #48] @ 0x30 │ │ │ │ - str r3, [r2, #52] @ 0x34 │ │ │ │ - str lr, [r2, #56] @ 0x38 │ │ │ │ - stmib r2, {r0, r9} │ │ │ │ - str r3, [r2, #12] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r4, [r2, #20] │ │ │ │ - str r8, [r2, #24] │ │ │ │ - str r2, [r2, #28] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r8, [pc, #64] @ cf304 <__cxa_atexit@plt+0xc2e2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - b cf2e0 <__cxa_atexit@plt+0xc2e08> │ │ │ │ - mov r5, #60 @ 0x3c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + strheq r9, [r7, #92] @ 0x5c │ │ │ │ + biceq r9, r7, r0, ror #12 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #100] @ cd984 <__cxa_atexit@plt+0xc14ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq cd96c <__cxa_atexit@plt+0xc1494> │ │ │ │ + ldr r2, [pc, #76] @ cd988 <__cxa_atexit@plt+0xc14b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cd974 <__cxa_atexit@plt+0xc149c> │ │ │ │ + mov r8, fp │ │ │ │ + b bbd4c <__cxa_atexit@plt+0xaf874> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ cd98c <__cxa_atexit@plt+0xc14b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff16c │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - @ instruction: 0xfffff628 │ │ │ │ - @ instruction: 0xfffff444 │ │ │ │ - @ instruction: 0x01c7749c │ │ │ │ - biceq r7, r7, r8, lsr r0 │ │ │ │ - biceq r7, r7, r0, asr #8 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi cf378 <__cxa_atexit@plt+0xc2ea0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc cf380 <__cxa_atexit@plt+0xc2ea8> │ │ │ │ - ldr r5, [pc, #92] @ cf3a0 <__cxa_atexit@plt+0xc2ec8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #88] @ cf3a4 <__cxa_atexit@plt+0xc2ecc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #84] @ cf3a8 <__cxa_atexit@plt+0xc2ed0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str sl, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - str r8, [r9, #4] │ │ │ │ - str r9, [r9, #12] │ │ │ │ - str r0, [r9, #8]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r9 │ │ │ │ - b cf388 <__cxa_atexit@plt+0xc2eb0> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ cf39c <__cxa_atexit@plt+0xc2ec4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + biceq r9, r7, r0, lsr r5 │ │ │ │ + ldrdeq r9, [r7, #88] @ 0x58 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ cd9e4 <__cxa_atexit@plt+0xc150c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + mov r0, #0 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stmda r5, {r0, r7} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cd9d4 <__cxa_atexit@plt+0xc14fc> │ │ │ │ + mov r8, fp │ │ │ │ + b bbd4c <__cxa_atexit@plt+0xaf874> │ │ │ │ + ldr r7, [pc, #12] @ cd9e8 <__cxa_atexit@plt+0xc1510> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r7, #56] @ 0x38 │ │ │ │ - @ instruction: 0xffffeab4 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - ldrdeq r6, [r7, #252] @ 0xfc │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + ldrdeq r9, [r7, #64] @ 0x40 │ │ │ │ + biceq r9, r7, ip, ror r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cf3dc <__cxa_atexit@plt+0xc2f04> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ cf3e4 <__cxa_atexit@plt+0xc2f0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne cda14 <__cxa_atexit@plt+0xc153c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b cd624 <__cxa_atexit@plt+0xc114c> │ │ │ │ + ldr r3, [pc, #24] @ cda34 <__cxa_atexit@plt+0xc155c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ cda38 <__cxa_atexit@plt+0xc1560> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r9, lr, r0, ror r2 │ │ │ │ + biceq r9, r7, ip, lsr #10 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ cda5c <__cxa_atexit@plt+0xc1584> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 8c71cc <__cxa_atexit@plt+0x8bacf4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r9, r7, r8, lsl #10 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [pc, #60] @ cdab4 <__cxa_atexit@plt+0xc15dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + sub r2, r3, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cdaa8 <__cxa_atexit@plt+0xc15d0> │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b cd624 <__cxa_atexit@plt+0xc114c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, lr, ip, asr #15 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cf49c <__cxa_atexit@plt+0xc2fc4> │ │ │ │ - ldr lr, [pc, #160] @ cf4a8 <__cxa_atexit@plt+0xc2fd0> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc cdafc <__cxa_atexit@plt+0xc1624> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #40] @ cdb08 <__cxa_atexit@plt+0xc1630> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ cf4ac <__cxa_atexit@plt+0xc2fd4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cf484 <__cxa_atexit@plt+0xc2fac> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ cf4b0 <__cxa_atexit@plt+0xc2fd8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq cf490 <__cxa_atexit@plt+0xc2fb8> │ │ │ │ - mov r7, r3 │ │ │ │ - b cf500 <__cxa_atexit@plt+0xc3028> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff9cc │ │ │ │ + biceq r9, r7, r8, asr r4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cdb40 <__cxa_atexit@plt+0xc1668> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b cd624 <__cxa_atexit@plt+0xc114c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r7, lr, r4, ror r7 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + biceq r9, r7, r0, ror #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cdbe0 <__cxa_atexit@plt+0xc1708> │ │ │ │ + ldr r3, [pc, #124] @ cdbe8 <__cxa_atexit@plt+0xc1710> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ cf4f4 <__cxa_atexit@plt+0xc301c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq cdbb4 <__cxa_atexit@plt+0xc16dc> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cdbc4 <__cxa_atexit@plt+0xc16ec> │ │ │ │ + ldr r3, [pc, #84] @ cdbec <__cxa_atexit@plt+0xc1714> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq cf4ec <__cxa_atexit@plt+0xc3014> │ │ │ │ - b cf500 <__cxa_atexit@plt+0xc3028> │ │ │ │ + beq cdbd8 <__cxa_atexit@plt+0xc1700> │ │ │ │ + b cdc64 <__cxa_atexit@plt+0xc178c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ cdbf0 <__cxa_atexit@plt+0xc1718> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + strdeq r7, [r7, #4] │ │ │ │ + biceq r9, r7, r8, lsr r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne cf59c <__cxa_atexit@plt+0xc30c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc cf5a8 <__cxa_atexit@plt+0xc30d0> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge cf540 <__cxa_atexit@plt+0xc3068> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + bne cdc34 <__cxa_atexit@plt+0xc175c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ cdc50 <__cxa_atexit@plt+0xc1778> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq cdc48 <__cxa_atexit@plt+0xc1770> │ │ │ │ + b cdc64 <__cxa_atexit@plt+0xc178c> │ │ │ │ + ldr r7, [pc, #24] @ cdc54 <__cxa_atexit@plt+0xc177c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - bne cf59c <__cxa_atexit@plt+0xc30c4> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt cf534 <__cxa_atexit@plt+0xc305c> │ │ │ │ - bne cf59c <__cxa_atexit@plt+0xc30c4> │ │ │ │ - ldr r1, [pc, #88] @ cf5b8 <__cxa_atexit@plt+0xc30e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r7, r7, r4, lsl #1 │ │ │ │ + ldrdeq r9, [r7, #116] @ 0x74 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #7 │ │ │ │ + bne cdd40 <__cxa_atexit@plt+0xc1868> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #84 @ 0x54 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cdd54 <__cxa_atexit@plt+0xc187c> │ │ │ │ + ldr r1, [pc, #216] @ cdd68 <__cxa_atexit@plt+0xc1890> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ cf5bc <__cxa_atexit@plt+0xc30e4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #36]! @ 0x24 │ │ │ │ + ldr sl, [pc, #204] @ cdd6c <__cxa_atexit@plt+0xc1894> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldmib r5, {r2, r8, r9} │ │ │ │ + sub r1, r3, #78 @ 0x4e │ │ │ │ + sub r0, r3, #59 @ 0x3b │ │ │ │ + sub lr, r3, #13 │ │ │ │ + ldr ip, [pc, #184] @ cdd70 <__cxa_atexit@plt+0xc1898> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r6, #40] @ 0x28 │ │ │ │ + str lr, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + sub ip, r3, #27 │ │ │ │ + sub r0, r3, #34 @ 0x22 │ │ │ │ + sub lr, r3, #71 @ 0x47 │ │ │ │ + str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ + ldr r2, [pc, #148] @ cdd74 <__cxa_atexit@plt+0xc189c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r6, #-20] @ 0xffffffec │ │ │ │ + str r1, [r6, #-16] │ │ │ │ + ldr r1, [pc, #132] @ cdd78 <__cxa_atexit@plt+0xc18a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r6, {r1, r9, lr} │ │ │ │ + str r7, [r6, #8] │ │ │ │ + ldr r2, [pc, #120] @ cdd7c <__cxa_atexit@plt+0xc18a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r2, [pc, #108] @ cdd80 <__cxa_atexit@plt+0xc18a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + ldr r7, [pc, #92] @ cdd84 <__cxa_atexit@plt+0xc18ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str ip, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #5 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #28] @ cdd64 <__cxa_atexit@plt+0xc188c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + mov r6, #84 @ 0x54 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01de7790 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cf62c <__cxa_atexit@plt+0xc3154> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ cf63c <__cxa_atexit@plt+0xc3164> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + biceq r6, r7, r8, ror pc │ │ │ │ + @ instruction: 0xfffff4cc │ │ │ │ + bicseq r8, lr, ip, lsl pc │ │ │ │ + bicseq r8, lr, r0, lsl #30 │ │ │ │ + @ instruction: 0xfffff2c4 │ │ │ │ + @ instruction: 0xfffff3e4 │ │ │ │ + @ instruction: 0xfffff8f8 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + bicseq r8, lr, r8, ror lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cf670 <__cxa_atexit@plt+0xc3198> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ cf678 <__cxa_atexit@plt+0xc31a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi cdde4 <__cxa_atexit@plt+0xc190c> │ │ │ │ + ldr r2, [pc, #72] @ cddec <__cxa_atexit@plt+0xc1914> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #60] @ cddf0 <__cxa_atexit@plt+0xc1918> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq cddd4 <__cxa_atexit@plt+0xc18fc> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b c0154 <__cxa_atexit@plt+0xb3c7c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, lr, r8, lsr r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cf730 <__cxa_atexit@plt+0xc3258> │ │ │ │ - ldr lr, [pc, #160] @ cf73c <__cxa_atexit@plt+0xc3264> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ cf740 <__cxa_atexit@plt+0xc3268> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrsheq r8, [lr, #208] @ 0xd0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b c0154 <__cxa_atexit@plt+0xb3c7c> │ │ │ │ + biceq r9, r7, r0, ror r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cde64 <__cxa_atexit@plt+0xc198c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cde70 <__cxa_atexit@plt+0xc1998> │ │ │ │ + ldr r5, [pc, #64] @ cde80 <__cxa_atexit@plt+0xc19a8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #52] @ cde84 <__cxa_atexit@plt+0xc19ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cf718 <__cxa_atexit@plt+0xc3240> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ cf744 <__cxa_atexit@plt+0xc326c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq cf724 <__cxa_atexit@plt+0xc324c> │ │ │ │ - mov r7, r3 │ │ │ │ - b cf794 <__cxa_atexit@plt+0xc32bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r5, [r2] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ + b bffb8 <__cxa_atexit@plt+0xb3ae0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r7, lr, r0, ror #9 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrsbeq r8, [lr, #212] @ 0xd4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ cf788 <__cxa_atexit@plt+0xc32b0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq cf780 <__cxa_atexit@plt+0xc32a8> │ │ │ │ - b cf794 <__cxa_atexit@plt+0xc32bc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cdeb0 <__cxa_atexit@plt+0xc19d8> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ + ldr r7, [pc, #12] @ cdec4 <__cxa_atexit@plt+0xc19ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r8, lr, r8, lsr sp │ │ │ │ + strheq r9, [r7, #4] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi cdf20 <__cxa_atexit@plt+0xc1a48> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cdf2c <__cxa_atexit@plt+0xc1a54> │ │ │ │ + ldr r5, [pc, #64] @ cdf3c <__cxa_atexit@plt+0xc1a64> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #52] @ cdf40 <__cxa_atexit@plt+0xc1a68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r5, [r2] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b bffb8 <__cxa_atexit@plt+0xb3ae0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + bicseq r8, lr, r8, lsl sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne cf830 <__cxa_atexit@plt+0xc3358> │ │ │ │ + bne cdf6c <__cxa_atexit@plt+0xc1a94> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ cdf80 <__cxa_atexit@plt+0xc1aa8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r8, lr, ip, ror ip │ │ │ │ + strdeq r8, [r7, #248] @ 0xf8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cdffc <__cxa_atexit@plt+0xc1b24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc cf83c <__cxa_atexit@plt+0xc3364> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge cf7d4 <__cxa_atexit@plt+0xc32fc> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ce008 <__cxa_atexit@plt+0xc1b30> │ │ │ │ + ldr lr, [pc, #96] @ ce018 <__cxa_atexit@plt+0xc1b40> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, r7, #8 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + ldr r7, [pc, #84] @ ce01c <__cxa_atexit@plt+0xc1b44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cdfec <__cxa_atexit@plt+0xc1b14> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + b bd140 <__cxa_atexit@plt+0xb0c68> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bne cf830 <__cxa_atexit@plt+0xc3358> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt cf7c8 <__cxa_atexit@plt+0xc32f0> │ │ │ │ - bne cf830 <__cxa_atexit@plt+0xc3358> │ │ │ │ - ldr r1, [pc, #88] @ cf84c <__cxa_atexit@plt+0xc3374> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ cf850 <__cxa_atexit@plt+0xc3378> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - ldrsheq r7, [lr, #76] @ 0x4c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cf8cc <__cxa_atexit@plt+0xc33f4> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ cf8dc <__cxa_atexit@plt+0xc3404> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b bd140 <__cxa_atexit@plt+0xb0c68> │ │ │ │ + biceq r8, r7, r4, asr #30 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ce088 <__cxa_atexit@plt+0xc1bb0> │ │ │ │ + ldr r3, [pc, #56] @ ce098 <__cxa_atexit@plt+0xc1bc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #40] @ ce09c <__cxa_atexit@plt+0xc1bc4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq r6, r7, ip, ror lr │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + rorseq r0, sl, #30 │ │ │ │ + ldrdeq r8, [r7, #236] @ 0xec │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ce0ec <__cxa_atexit@plt+0xc1c14> │ │ │ │ + ldr r3, [pc, #52] @ ce0fc <__cxa_atexit@plt+0xc1c24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + biceq r8, r7, ip, ror lr │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cf980 <__cxa_atexit@plt+0xc34a8> │ │ │ │ - ldr lr, [pc, #132] @ cf988 <__cxa_atexit@plt+0xc34b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r2, r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq cf968 <__cxa_atexit@plt+0xc3490> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ cf98c <__cxa_atexit@plt+0xc34b4> │ │ │ │ + bhi ce164 <__cxa_atexit@plt+0xc1c8c> │ │ │ │ + ldr r2, [pc, #96] @ ce180 <__cxa_atexit@plt+0xc1ca8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq cf978 <__cxa_atexit@plt+0xc34a0> │ │ │ │ - b cf9e8 <__cxa_atexit@plt+0xc3510> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr lr, [pc, #80] @ ce184 <__cxa_atexit@plt+0xc1cac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ce16c <__cxa_atexit@plt+0xc1c94> │ │ │ │ + str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mov r7, fp │ │ │ │ + b bdc68 <__cxa_atexit@plt+0xb1790> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ ce188 <__cxa_atexit@plt+0xc1cb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrdeq r6, [r7, #208] @ 0xd0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + bicseq r8, lr, r0, ror sl │ │ │ │ + biceq r8, r7, ip, ror #26 │ │ │ │ + strdeq r8, [r7, #208] @ 0xd0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ cf9d8 <__cxa_atexit@plt+0xc3500> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq cf9d0 <__cxa_atexit@plt+0xc34f8> │ │ │ │ - b cf9e8 <__cxa_atexit@plt+0xc3510> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r6, r7, r4, lsl #27 │ │ │ │ - andeq r0, r0, sl, asr #1 │ │ │ │ + ldr r3, [pc, #24] @ ce1b8 <__cxa_atexit@plt+0xc1ce0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ ce1bc <__cxa_atexit@plt+0xc1ce4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r8, lr, r4, asr #20 │ │ │ │ + strheq r8, [r7, #220] @ 0xdc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #8]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne cfb20 <__cxa_atexit@plt+0xc3648> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc cfb7c <__cxa_atexit@plt+0xc36a4> │ │ │ │ - str r4, [sp, #16] │ │ │ │ - stm sp, {r1, lr} │ │ │ │ - str r0, [sp, #8] │ │ │ │ - mov r0, ip │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - ldr r4, [pc, #412] @ cfbdc <__cxa_atexit@plt+0xc3704> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r2, #4] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [r2, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr fp, [r2, #12] │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - str r4, [r9, #36] @ 0x24 │ │ │ │ - str lr, [r9, #40] @ 0x28 │ │ │ │ - str ip, [r9, #44] @ 0x2c │ │ │ │ - str sl, [r9, #48] @ 0x30 │ │ │ │ - add r4, r9, #52 @ 0x34 │ │ │ │ - stm r4, {r1, r8, fp} │ │ │ │ - str r3, [r9, #64] @ 0x40 │ │ │ │ - ldr r4, [pc, #352] @ cfbe0 <__cxa_atexit@plt+0xc3708> │ │ │ │ - add r4, pc, r4 │ │ │ │ - stmib r9, {r4, lr} │ │ │ │ - mov r8, r0 │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str ip, [r9, #12] │ │ │ │ - str sl, [r9, #16] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - str r1, [r9, #20] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - str fp, [r9, #28] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - str r3, [r9, #32] │ │ │ │ - sub r1, r6, #59 @ 0x3b │ │ │ │ - sub r3, r6, #25 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - str r3, [r2, #36] @ 0x24 │ │ │ │ - str r1, [r2, #40] @ 0x28 │ │ │ │ - add r2, r2, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi cfbc0 <__cxa_atexit@plt+0xc36e8> │ │ │ │ - add r6, r9, #80 @ 0x50 │ │ │ │ - ldr r3, [sp] │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc cfbb8 <__cxa_atexit@plt+0xc36e0> │ │ │ │ - ldr r5, [pc, #260] @ cfbf4 <__cxa_atexit@plt+0xc371c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #256] @ cfbf8 <__cxa_atexit@plt+0xc3720> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #252] @ cfbfc <__cxa_atexit@plt+0xc3724> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str lr, [r2] │ │ │ │ - str r5, [r9, #68]! @ 0x44 │ │ │ │ - str r8, [r9, #4] │ │ │ │ - str r9, [r9, #12] │ │ │ │ - str r3, [r9, #8]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r3, [r2, #32] │ │ │ │ - str r8, [r2, #36] @ 0x24 │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ - add r2, r2, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi cfb8c <__cxa_atexit@plt+0xc36b4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + bne ce230 <__cxa_atexit@plt+0xc1d58> │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc cfb94 <__cxa_atexit@plt+0xc36bc> │ │ │ │ - ldr r0, [pc, #152] @ cfbe8 <__cxa_atexit@plt+0xc3710> │ │ │ │ + bcc ce284 <__cxa_atexit@plt+0xc1dac> │ │ │ │ + ldr r0, [pc, #160] @ ce2a4 <__cxa_atexit@plt+0xc1dcc> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #148] @ cfbec <__cxa_atexit@plt+0xc3714> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #144] @ cfbf0 <__cxa_atexit@plt+0xc3718> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r2] │ │ │ │ + ldr lr, [pc, #156] @ ce2a8 <__cxa_atexit@plt+0xc1dd0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ str r0, [r9, #4]! │ │ │ │ - str ip, [r9, #4] │ │ │ │ - str r9, [r9, #12] │ │ │ │ - str r3, [r9, #8]! │ │ │ │ - mov r5, r2 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r5, #64 @ 0x40 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b cfb9c <__cxa_atexit@plt+0xc36c4> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #52] @ cfbd8 <__cxa_atexit@plt+0xc3700> │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r8, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r8, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc ce290 <__cxa_atexit@plt+0xc1db8> │ │ │ │ + ldr r7, [pc, #88] @ ce29c <__cxa_atexit@plt+0xc1dc4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, ip │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, lr │ │ │ │ + ldr r0, [pc, #84] @ ce2a0 <__cxa_atexit@plt+0xc1dc8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ce274 <__cxa_atexit@plt+0xc1d9c> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b bd140 <__cxa_atexit@plt+0xb0c68> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ cfbe4 <__cxa_atexit@plt+0xc370c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, lr │ │ │ │ - bx r1 │ │ │ │ - biceq r6, r7, r4, asr #23 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - @ instruction: 0xfffffb48 │ │ │ │ - biceq r6, r7, r0, lsr #23 │ │ │ │ - @ instruction: 0xffffe2a8 │ │ │ │ - @ instruction: 0xfffff6a4 │ │ │ │ - ldrdeq r6, [r7, #112] @ 0x70 │ │ │ │ - @ instruction: 0xffffe308 │ │ │ │ - @ instruction: 0xfffff704 │ │ │ │ - biceq r6, r7, r0, lsr r8 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffffbc8 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + asrseq r0, lr, #27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b bd140 <__cxa_atexit@plt+0xb0c68> │ │ │ │ + strheq r8, [r7, #200] @ 0xc8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi cfc30 <__cxa_atexit@plt+0xc3758> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ cfc38 <__cxa_atexit@plt+0xc3760> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi ce334 <__cxa_atexit@plt+0xc1e5c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ce340 <__cxa_atexit@plt+0xc1e68> │ │ │ │ + ldr r2, [pc, #88] @ ce350 <__cxa_atexit@plt+0xc1e78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ ce354 <__cxa_atexit@plt+0xc1e7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + ldr r5, [pc, #48] @ ce358 <__cxa_atexit@plt+0xc1e80> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b 106f30 <__cxa_atexit@plt+0xfaa58> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, lr, r8, ror pc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cfcf0 <__cxa_atexit@plt+0xc3818> │ │ │ │ - ldr lr, [pc, #160] @ cfcfc <__cxa_atexit@plt+0xc3824> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + bicseq r8, lr, r4, lsr #17 │ │ │ │ + ldrsheq r8, [lr, #216] @ 0xd8 │ │ │ │ + strheq r8, [r7, #252] @ 0xfc │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r8, r5, #24 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi ce428 <__cxa_atexit@plt+0xc1f50> │ │ │ │ + ldr lr, [pc, #196] @ ce444 <__cxa_atexit@plt+0xc1f6c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + add r7, r7, #15 │ │ │ │ + ldm r7, {r2, r3, r7} │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r2, r3, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq ce40c <__cxa_atexit@plt+0xc1f34> │ │ │ │ + ldr r3, [pc, #152] @ ce448 <__cxa_atexit@plt+0xc1f70> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ cfd00 <__cxa_atexit@plt+0xc3828> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + ldr r7, [r2, #-12]! │ │ │ │ + str r3, [r2, #-12] │ │ │ │ + str sl, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq cfcd8 <__cxa_atexit@plt+0xc3800> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ cfd04 <__cxa_atexit@plt+0xc382c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq cfce4 <__cxa_atexit@plt+0xc380c> │ │ │ │ - mov r7, r3 │ │ │ │ - b cfd54 <__cxa_atexit@plt+0xc387c> │ │ │ │ + beq ce41c <__cxa_atexit@plt+0xc1f44> │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ce430 <__cxa_atexit@plt+0xc1f58> │ │ │ │ + ldr r3, [pc, #104] @ ce450 <__cxa_atexit@plt+0xc1f78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + ldr r3, [pc, #92] @ ce454 <__cxa_atexit@plt+0xc1f7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #84] @ ce458 <__cxa_atexit@plt+0xc1f80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #20] @ ce44c <__cxa_atexit@plt+0xc1f74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, lr, r0, lsr #30 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ cfd48 <__cxa_atexit@plt+0xc3870> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + biceq r8, r7, ip, ror #29 │ │ │ │ + @ instruction: 0xffffc394 │ │ │ │ + @ instruction: 0x01de8c94 │ │ │ │ + bicseq r8, lr, r0, ror #23 │ │ │ │ + biceq r8, r7, r0, asr #29 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r2, [pc, #116] @ ce4e8 <__cxa_atexit@plt+0xc2010> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #12]! │ │ │ │ + str r2, [r5] │ │ │ │ + str sl, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq cfd40 <__cxa_atexit@plt+0xc3868> │ │ │ │ - b cfd54 <__cxa_atexit@plt+0xc387c> │ │ │ │ + beq ce4cc <__cxa_atexit@plt+0xc1ff4> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ce4d4 <__cxa_atexit@plt+0xc1ffc> │ │ │ │ + ldr r3, [pc, #72] @ ce4f0 <__cxa_atexit@plt+0xc2018> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #60] @ ce4f4 <__cxa_atexit@plt+0xc201c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #52] @ ce4f8 <__cxa_atexit@plt+0xc2020> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne cfdf0 <__cxa_atexit@plt+0xc3918> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc cfdfc <__cxa_atexit@plt+0xc3924> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge cfd94 <__cxa_atexit@plt+0xc38bc> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne cfdf0 <__cxa_atexit@plt+0xc3918> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt cfd88 <__cxa_atexit@plt+0xc38b0> │ │ │ │ - bne cfdf0 <__cxa_atexit@plt+0xc3918> │ │ │ │ - ldr r1, [pc, #88] @ cfe0c <__cxa_atexit@plt+0xc3934> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ cfe10 <__cxa_atexit@plt+0xc3938> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r6, lr, ip, lsr pc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc cfe80 <__cxa_atexit@plt+0xc39a8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ cfe90 <__cxa_atexit@plt+0xc39b8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, #16] @ ce4ec <__cxa_atexit@plt+0xc2014> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi cfec4 <__cxa_atexit@plt+0xc39ec> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ cfecc <__cxa_atexit@plt+0xc39f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + biceq r8, r7, r8, asr #28 │ │ │ │ + @ instruction: 0xffffc2d4 │ │ │ │ + ldrsbeq r8, [lr, #180] @ 0xb4 │ │ │ │ + bicseq r8, lr, r0, lsr #22 │ │ │ │ + biceq r8, r7, r0, lsr #28 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #12]! │ │ │ │ + ldmdb r3, {r8, r9} │ │ │ │ + str r7, [r3] │ │ │ │ + sub r2, r3, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ce550 <__cxa_atexit@plt+0xc2078> │ │ │ │ + ldr r3, [pc, #56] @ ce564 <__cxa_atexit@plt+0xc208c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #44] @ ce568 <__cxa_atexit@plt+0xc2090> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #36] @ ce56c <__cxa_atexit@plt+0xc2094> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r7, [pc, #24] @ ce570 <__cxa_atexit@plt+0xc2098> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, lr, r4, ror #25 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi cff84 <__cxa_atexit@plt+0xc3aac> │ │ │ │ - ldr lr, [pc, #160] @ cff90 <__cxa_atexit@plt+0xc3ab8> │ │ │ │ + @ instruction: 0xffffc250 │ │ │ │ + bicseq r8, lr, r0, asr fp │ │ │ │ + @ instruction: 0x01de8a9c │ │ │ │ + biceq r8, r7, ip, asr #27 │ │ │ │ + biceq r8, r7, r4, lsr #27 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r8, r5, #24 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi ce640 <__cxa_atexit@plt+0xc2168> │ │ │ │ + ldr lr, [pc, #196] @ ce65c <__cxa_atexit@plt+0xc2184> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + add r7, r7, #15 │ │ │ │ + ldm r7, {r2, r3, r7} │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r2, r3, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq ce624 <__cxa_atexit@plt+0xc214c> │ │ │ │ + ldr r3, [pc, #152] @ ce660 <__cxa_atexit@plt+0xc2188> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ cff94 <__cxa_atexit@plt+0xc3abc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq cff6c <__cxa_atexit@plt+0xc3a94> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ cff98 <__cxa_atexit@plt+0xc3ac0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq cff78 <__cxa_atexit@plt+0xc3aa0> │ │ │ │ - mov r7, r3 │ │ │ │ - b cffe8 <__cxa_atexit@plt+0xc3b10> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, lr, ip, lsl #25 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ cffdc <__cxa_atexit@plt+0xc3b04> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr r7, [r2, #-12]! │ │ │ │ + str r3, [r2, #-12] │ │ │ │ + str sl, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - beq cffd4 <__cxa_atexit@plt+0xc3afc> │ │ │ │ - b cffe8 <__cxa_atexit@plt+0xc3b10> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d0084 <__cxa_atexit@plt+0xc3bac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc d0090 <__cxa_atexit@plt+0xc3bb8> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge d0028 <__cxa_atexit@plt+0xc3b50> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne d0084 <__cxa_atexit@plt+0xc3bac> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt d001c <__cxa_atexit@plt+0xc3b44> │ │ │ │ - bne d0084 <__cxa_atexit@plt+0xc3bac> │ │ │ │ - ldr r1, [pc, #88] @ d00a0 <__cxa_atexit@plt+0xc3bc8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ d00a4 <__cxa_atexit@plt+0xc3bcc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r6, lr, r8, lsr #25 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d0120 <__cxa_atexit@plt+0xc3c48> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ d0130 <__cxa_atexit@plt+0xc3c58> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq r6, r7, r8, lsr #12 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ + beq ce634 <__cxa_atexit@plt+0xc215c> │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d01cc <__cxa_atexit@plt+0xc3cf4> │ │ │ │ - ldr r3, [pc, #124] @ d01d4 <__cxa_atexit@plt+0xc3cfc> │ │ │ │ + bhi ce648 <__cxa_atexit@plt+0xc2170> │ │ │ │ + ldr r3, [pc, #104] @ ce668 <__cxa_atexit@plt+0xc2190> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq d01b4 <__cxa_atexit@plt+0xc3cdc> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ d01d8 <__cxa_atexit@plt+0xc3d00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d01c4 <__cxa_atexit@plt+0xc3cec> │ │ │ │ - b d0234 <__cxa_atexit@plt+0xc3d5c> │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + ldr r3, [pc, #92] @ ce66c <__cxa_atexit@plt+0xc2194> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #84] @ ce670 <__cxa_atexit@plt+0xc2198> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r8 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r6, r7, r4, lsl #11 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ d0224 <__cxa_atexit@plt+0xc3d4c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d021c <__cxa_atexit@plt+0xc3d44> │ │ │ │ - b d0234 <__cxa_atexit@plt+0xc3d5c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r6, r7, r8, lsr r5 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne d0354 <__cxa_atexit@plt+0xc3e7c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d03b0 <__cxa_atexit@plt+0xc3ed8> │ │ │ │ - str r1, [sp] │ │ │ │ - str r8, [sp, #16] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr lr, [r7, #6] │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - ldr r8, [r2, #12] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r2, #16] │ │ │ │ - ldr r4, [pc, #380] @ d0414 <__cxa_atexit@plt+0xc3f3c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r9, #36] @ 0x24 │ │ │ │ - str r1, [r9, #40] @ 0x28 │ │ │ │ - str lr, [r9, #44] @ 0x2c │ │ │ │ - str ip, [r9, #48] @ 0x30 │ │ │ │ - str fp, [r9, #52] @ 0x34 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - add r4, r9, #56 @ 0x38 │ │ │ │ - stm r4, {r3, r8, sl} │ │ │ │ - ldr r3, [pc, #344] @ d0418 <__cxa_atexit@plt+0xc3f40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - ldr lr, [sp, #12] │ │ │ │ - str ip, [r9, #16] │ │ │ │ - str fp, [r9, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r1, r9, #24 │ │ │ │ - stm r1, {r0, r8, sl} │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - sub r1, r6, #59 @ 0x3b │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - add r2, r2, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d03f0 <__cxa_atexit@plt+0xc3f18> │ │ │ │ - add r6, r9, #80 @ 0x50 │ │ │ │ - ldr r0, [sp] │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc d03e8 <__cxa_atexit@plt+0xc3f10> │ │ │ │ - ldr r5, [pc, #272] @ d042c <__cxa_atexit@plt+0xc3f54> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r4, [pc, #268] @ d0430 <__cxa_atexit@plt+0xc3f58> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r8, [pc, #264] @ d0434 <__cxa_atexit@plt+0xc3f5c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r2] │ │ │ │ - str r5, [r9, #68]! @ 0x44 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r9, #4] │ │ │ │ - str r9, [r9, #12] │ │ │ │ - str r4, [r9, #8]! │ │ │ │ - mov r4, lr │ │ │ │ - mov r5, r2 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r3, [r2, #28] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r2, r2, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d03c0 <__cxa_atexit@plt+0xc3ee8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d03c8 <__cxa_atexit@plt+0xc3ef0> │ │ │ │ - ldr r5, [pc, #160] @ d0420 <__cxa_atexit@plt+0xc3f48> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r0, [pc, #156] @ d0424 <__cxa_atexit@plt+0xc3f4c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #152] @ d0428 <__cxa_atexit@plt+0xc3f50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - str r8, [r9, #4] │ │ │ │ - str r9, [r9, #12] │ │ │ │ - str r0, [r9, #8]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r5, #64 @ 0x40 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b d03d0 <__cxa_atexit@plt+0xc3ef8> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #56] @ d0410 <__cxa_atexit@plt+0xc3f38> │ │ │ │ + ldr r7, [pc, #20] @ ce664 <__cxa_atexit@plt+0xc218c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [lr, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #36] @ d041c <__cxa_atexit@plt+0xc3f44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [lr, #-8] │ │ │ │ - mov r4, lr │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - mov r9, sl │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + ldrdeq r8, [r7, #196] @ 0xc4 │ │ │ │ + @ instruction: 0xffffc17c │ │ │ │ + bicseq r8, lr, ip, ror sl │ │ │ │ + bicseq r8, lr, r8, asr #19 │ │ │ │ + biceq r8, r7, r8, lsr #25 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r2, [pc, #116] @ ce700 <__cxa_atexit@plt+0xc2228> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #12]! │ │ │ │ + str r2, [r5] │ │ │ │ + str sl, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ce6e4 <__cxa_atexit@plt+0xc220c> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ce6ec <__cxa_atexit@plt+0xc2214> │ │ │ │ + ldr r3, [pc, #72] @ ce708 <__cxa_atexit@plt+0xc2230> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #60] @ ce70c <__cxa_atexit@plt+0xc2234> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #52] @ ce710 <__cxa_atexit@plt+0xc2238> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01c76390 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - biceq r6, r7, r0, ror r3 │ │ │ │ - @ instruction: 0xffffda78 │ │ │ │ - @ instruction: 0xffffee74 │ │ │ │ - biceq r5, r7, r0, lsr #31 │ │ │ │ - @ instruction: 0xffffdadc │ │ │ │ - @ instruction: 0xffffeed8 │ │ │ │ - biceq r6, r7, r4 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub ip, r5, #4 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi d04ac <__cxa_atexit@plt+0xc3fd4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc d04b4 <__cxa_atexit@plt+0xc3fdc> │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r8, [pc, #96] @ d04d0 <__cxa_atexit@plt+0xc3ff8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldm r5, {r3, lr} │ │ │ │ - sub r1, r6, #25 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [pc, #76] @ d04d4 <__cxa_atexit@plt+0xc3ffc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r2, {r1, r3, r9, sl, lr} │ │ │ │ - add lr, r2, #24 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - sub sl, r6, #5 │ │ │ │ - mov r5, ip │ │ │ │ - ldr r8, [pc, #52] @ d04d8 <__cxa_atexit@plt+0xc4000> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, r0 │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - mov r6, r2 │ │ │ │ - b d04bc <__cxa_atexit@plt+0xc3fe4> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ d04cc <__cxa_atexit@plt+0xc3ff4> │ │ │ │ + ldr r7, [pc, #16] @ ce704 <__cxa_atexit@plt+0xc222c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq r6, r7, ip, lsr #5 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - @ instruction: 0xfffff464 │ │ │ │ - biceq r5, r7, r8, asr #26 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + biceq r8, r7, r0, lsr ip │ │ │ │ + @ instruction: 0xffffc0bc │ │ │ │ + ldrheq r8, [lr, #156] @ 0x9c │ │ │ │ + bicseq r8, lr, r8, lsl #18 │ │ │ │ + biceq r8, r7, r8, lsl #24 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #12]! │ │ │ │ + ldmdb r3, {r8, r9} │ │ │ │ + str r7, [r3] │ │ │ │ + sub r2, r3, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi d051c <__cxa_atexit@plt+0xc4044> │ │ │ │ - ldr r8, [pc, #48] @ d0530 <__cxa_atexit@plt+0xc4058> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #44] @ d0534 <__cxa_atexit@plt+0xc405c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r7, [pc, #20] @ d0538 <__cxa_atexit@plt+0xc4060> │ │ │ │ + bhi ce768 <__cxa_atexit@plt+0xc2290> │ │ │ │ + ldr r3, [pc, #56] @ ce77c <__cxa_atexit@plt+0xc22a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #44] @ ce780 <__cxa_atexit@plt+0xc22a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #36] @ ce784 <__cxa_atexit@plt+0xc22ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r7, [pc, #24] @ ce788 <__cxa_atexit@plt+0xc22b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r5, r7, r0, lsr lr │ │ │ │ - biceq r6, r7, r8, ror #4 │ │ │ │ - biceq r6, r7, r0, ror #4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d056c <__cxa_atexit@plt+0xc4094> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ d0574 <__cxa_atexit@plt+0xc409c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, lr, ip, lsr r6 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d062c <__cxa_atexit@plt+0xc4154> │ │ │ │ - ldr lr, [pc, #160] @ d0638 <__cxa_atexit@plt+0xc4160> │ │ │ │ + @ instruction: 0xffffc038 │ │ │ │ + bicseq r8, lr, r8, lsr r9 │ │ │ │ + bicseq r8, lr, r4, lsl #17 │ │ │ │ + strheq r8, [r7, #180] @ 0xb4 │ │ │ │ + biceq r8, r7, r8, lsl #24 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ce808 <__cxa_atexit@plt+0xc2330> │ │ │ │ + ldr lr, [pc, #100] @ ce810 <__cxa_atexit@plt+0xc2338> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ d063c <__cxa_atexit@plt+0xc4164> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r0, [pc, #80] @ ce814 <__cxa_atexit@plt+0xc233c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq d0614 <__cxa_atexit@plt+0xc413c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ d0640 <__cxa_atexit@plt+0xc4168> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq d0620 <__cxa_atexit@plt+0xc4148> │ │ │ │ - mov r7, r3 │ │ │ │ - b d0690 <__cxa_atexit@plt+0xc41b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #28] │ │ │ │ + str lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r8, [r7, #32] │ │ │ │ + str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r5, [pc, #28] @ ce818 <__cxa_atexit@plt+0xc2340> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, lr, r4, ror #11 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ d0684 <__cxa_atexit@plt+0xc41ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d067c <__cxa_atexit@plt+0xc41a4> │ │ │ │ - b d0690 <__cxa_atexit@plt+0xc41b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + bicseq r8, lr, r0, ror #7 │ │ │ │ + ldrsheq r8, [lr, #52] @ 0x34 │ │ │ │ + biceq r8, r7, r8, ror fp │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r0, r1, ip} │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr lr, [r5, #24] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d072c <__cxa_atexit@plt+0xc4254> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc d0738 <__cxa_atexit@plt+0xc4260> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge d06d0 <__cxa_atexit@plt+0xc41f8> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne d072c <__cxa_atexit@plt+0xc4254> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt d06c4 <__cxa_atexit@plt+0xc41ec> │ │ │ │ - bne d072c <__cxa_atexit@plt+0xc4254> │ │ │ │ - ldr r1, [pc, #88] @ d0748 <__cxa_atexit@plt+0xc4270> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ d074c <__cxa_atexit@plt+0xc4274> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + bne ce898 <__cxa_atexit@plt+0xc23c0> │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ce8d8 <__cxa_atexit@plt+0xc2400> │ │ │ │ + ldr r7, [pc, #152] @ ce8f4 <__cxa_atexit@plt+0xc241c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #32]! │ │ │ │ + sub r8, r3, #31 │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + add r7, r6, #8 │ │ │ │ + stm r7, {r0, r1, ip} │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + ldr r7, [pc, #112] @ ce8f8 <__cxa_atexit@plt+0xc2420> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r2 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ce8e0 <__cxa_atexit@plt+0xc2408> │ │ │ │ + ldr r2, [pc, #68] @ ce8f0 <__cxa_atexit@plt+0xc2418> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + add r2, r6, #8 │ │ │ │ + stm r2, {r0, r1, ip} │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + add r5, r5, #32 │ │ │ │ + sub r9, r3, #23 │ │ │ │ + mov r6, r3 │ │ │ │ + b 10858c <__cxa_atexit@plt+0xfc0b4> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + b ce8e4 <__cxa_atexit@plt+0xc240c> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r6, lr, r0, lsl #12 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d07bc <__cxa_atexit@plt+0xc42e4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ d07cc <__cxa_atexit@plt+0xc42f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xfffffabc │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + bicseq r8, lr, r8, lsl r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d0800 <__cxa_atexit@plt+0xc4328> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ d0808 <__cxa_atexit@plt+0xc4330> │ │ │ │ + bhi ce934 <__cxa_atexit@plt+0xc245c> │ │ │ │ + ldr r2, [pc, #36] @ ce93c <__cxa_atexit@plt+0xc2464> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ ce940 <__cxa_atexit@plt+0xc2468> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b 10d724 <__cxa_atexit@plt+0x10124c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, lr, r8, lsr #7 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d08c0 <__cxa_atexit@plt+0xc43e8> │ │ │ │ - ldr lr, [pc, #160] @ d08cc <__cxa_atexit@plt+0xc43f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ d08d0 <__cxa_atexit@plt+0xc43f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq d08a8 <__cxa_atexit@plt+0xc43d0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ d08d4 <__cxa_atexit@plt+0xc43fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq d08b4 <__cxa_atexit@plt+0xc43dc> │ │ │ │ - mov r7, r3 │ │ │ │ - b d0924 <__cxa_atexit@plt+0xc444c> │ │ │ │ + bicseq r8, lr, ip, lsl #5 │ │ │ │ + bicseq r8, lr, r4, lsr #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ce9b0 <__cxa_atexit@plt+0xc24d8> │ │ │ │ + ldr r2, [pc, #100] @ ce9c8 <__cxa_atexit@plt+0xc24f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq ce9a0 <__cxa_atexit@plt+0xc24c8> │ │ │ │ + cmp r7, #3 │ │ │ │ + beq ce9b8 <__cxa_atexit@plt+0xc24e0> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r7, #4 │ │ │ │ + ldrge r7, [r5, #-4] │ │ │ │ + ldrlt r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, lr, r0, asr r3 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b ce988 <__cxa_atexit@plt+0xc24b0> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ d0918 <__cxa_atexit@plt+0xc4440> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d0910 <__cxa_atexit@plt+0xc4438> │ │ │ │ - b d0924 <__cxa_atexit@plt+0xc444c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #3 │ │ │ │ + beq cea04 <__cxa_atexit@plt+0xc252c> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + cmp r7, #4 │ │ │ │ + movlt r2, r3 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d09c0 <__cxa_atexit@plt+0xc44e8> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b ce9ec <__cxa_atexit@plt+0xc2514> │ │ │ │ + biceq r8, r7, ip, asr r9 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ceadc <__cxa_atexit@plt+0xc2604> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc d09cc <__cxa_atexit@plt+0xc44f4> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge d0964 <__cxa_atexit@plt+0xc448c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ceae8 <__cxa_atexit@plt+0xc2610> │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + add r9, r7, #11 │ │ │ │ + ldm r9, {r3, r8, r9} │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + ldr sl, [pc, #176] @ ceb14 <__cxa_atexit@plt+0xc263c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + ldr lr, [pc, #168] @ ceb18 <__cxa_atexit@plt+0xc2640> │ │ │ │ + add lr, pc, lr │ │ │ │ + add lr, lr, #3 │ │ │ │ + stmib r2, {sl, lr} │ │ │ │ + str r7, [r2, #12] │ │ │ │ + ldr r7, [pc, #152] @ ceb1c <__cxa_atexit@plt+0xc2644> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ceaf8 <__cxa_atexit@plt+0xc2620> │ │ │ │ + ldr r7, [pc, #120] @ ceb20 <__cxa_atexit@plt+0xc2648> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #116] @ ceb24 <__cxa_atexit@plt+0xc264c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq cead0 <__cxa_atexit@plt+0xc25f8> │ │ │ │ + str r9, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, fp │ │ │ │ + b a5d3c <__cxa_atexit@plt+0x99864> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - bne d09c0 <__cxa_atexit@plt+0xc44e8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt d0958 <__cxa_atexit@plt+0xc4480> │ │ │ │ - bne d09c0 <__cxa_atexit@plt+0xc44e8> │ │ │ │ - ldr r1, [pc, #88] @ d09dc <__cxa_atexit@plt+0xc4504> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ d09e0 <__cxa_atexit@plt+0xc4508> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r6, lr, ip, ror #6 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d0a5c <__cxa_atexit@plt+0xc4584> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ d0a6c <__cxa_atexit@plt+0xc4594> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, #40] @ ceb28 <__cxa_atexit@plt+0xc2650> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #36] @ ceb2c <__cxa_atexit@plt+0xc2654> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0x01c75994 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + bicseq r8, lr, r0, asr #3 │ │ │ │ + biceq r6, r7, ip, asr r2 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffd7284 │ │ │ │ + biceq r6, r7, r8, lsr #4 │ │ │ │ + biceq r7, r7, r8, ror #20 │ │ │ │ + ldrdeq r6, [r7, #16] │ │ │ │ + biceq r8, r7, ip, ror #15 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #12]! │ │ │ │ + ldmdb r3, {r7, r8} │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ceb8c <__cxa_atexit@plt+0xc26b4> │ │ │ │ + ldr r7, [pc, #60] @ ceba0 <__cxa_atexit@plt+0xc26c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #48] @ ceba4 <__cxa_atexit@plt+0xc26cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #40] @ ceba8 <__cxa_atexit@plt+0xc26d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r7, [pc, #24] @ cebac <__cxa_atexit@plt+0xc26d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffbc18 │ │ │ │ + bicseq r8, lr, r8, lsl r5 │ │ │ │ + bicseq r8, lr, r4, ror #8 │ │ │ │ + @ instruction: 0x01c78790 │ │ │ │ + biceq r8, r7, r0, asr #15 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d0b10 <__cxa_atexit@plt+0xc4638> │ │ │ │ - ldr lr, [pc, #132] @ d0b18 <__cxa_atexit@plt+0xc4640> │ │ │ │ + bhi cec78 <__cxa_atexit@plt+0xc27a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cec84 <__cxa_atexit@plt+0xc27ac> │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + add r9, r7, #11 │ │ │ │ + ldm r9, {r3, r8, r9} │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + ldr sl, [pc, #176] @ cecb0 <__cxa_atexit@plt+0xc27d8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + ldr lr, [pc, #168] @ cecb4 <__cxa_atexit@plt+0xc27dc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r2, r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq d0af8 <__cxa_atexit@plt+0xc4620> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ d0b1c <__cxa_atexit@plt+0xc4644> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d0b08 <__cxa_atexit@plt+0xc4630> │ │ │ │ - b d0b78 <__cxa_atexit@plt+0xc46a0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + add lr, lr, #3 │ │ │ │ + stmib r2, {sl, lr} │ │ │ │ + str r7, [r2, #12] │ │ │ │ + ldr r7, [pc, #152] @ cecb8 <__cxa_atexit@plt+0xc27e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cec94 <__cxa_atexit@plt+0xc27bc> │ │ │ │ + ldr r7, [pc, #120] @ cecbc <__cxa_atexit@plt+0xc27e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #116] @ cecc0 <__cxa_atexit@plt+0xc27e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq cec6c <__cxa_atexit@plt+0xc2794> │ │ │ │ + str r9, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, fp │ │ │ │ + b a5d3c <__cxa_atexit@plt+0x99864> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r5, r7, r8, ror #17 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ d0b68 <__cxa_atexit@plt+0xc4690> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d0b60 <__cxa_atexit@plt+0xc4688> │ │ │ │ - b d0b78 <__cxa_atexit@plt+0xc46a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #40] @ cecc4 <__cxa_atexit@plt+0xc27ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #36] @ cecc8 <__cxa_atexit@plt+0xc27f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01c7589c │ │ │ │ - andeq r0, r0, sl, asr #1 │ │ │ │ + bicseq r8, lr, r4, lsr #32 │ │ │ │ + biceq r6, r7, r0, asr #1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffd70e8 │ │ │ │ + biceq r6, r7, ip, lsl #1 │ │ │ │ + biceq r7, r7, ip, asr #17 │ │ │ │ + biceq r6, r7, r4, lsr r0 │ │ │ │ + biceq r8, r7, r0, asr r6 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne d0c9c <__cxa_atexit@plt+0xc47c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d0ce8 <__cxa_atexit@plt+0xc4810> │ │ │ │ - str r4, [sp, #16] │ │ │ │ - stm sp, {r1, lr} │ │ │ │ - str r0, [sp, #8] │ │ │ │ - mov r0, ip │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - ldr r4, [pc, #376] @ d0d48 <__cxa_atexit@plt+0xc4870> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r2, #4] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [r2, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr fp, [r2, #12] │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - str r4, [r9, #36] @ 0x24 │ │ │ │ - str lr, [r9, #40] @ 0x28 │ │ │ │ - str ip, [r9, #44] @ 0x2c │ │ │ │ - str sl, [r9, #48] @ 0x30 │ │ │ │ - add r4, r9, #52 @ 0x34 │ │ │ │ - stm r4, {r1, r8, fp} │ │ │ │ - str r3, [r9, #64] @ 0x40 │ │ │ │ - ldr r4, [pc, #316] @ d0d4c <__cxa_atexit@plt+0xc4874> │ │ │ │ - add r4, pc, r4 │ │ │ │ - stmib r9, {r4, lr} │ │ │ │ - mov r8, r0 │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str ip, [r9, #12] │ │ │ │ - str sl, [r9, #16] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - str r1, [r9, #20] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - str fp, [r9, #28] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - str r3, [r9, #32] │ │ │ │ - sub r3, r6, #59 @ 0x3b │ │ │ │ - sub r1, r6, #25 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - add ip, r2, #32 │ │ │ │ - stm ip, {r0, r1, r3} │ │ │ │ - add r2, r2, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d0d2c <__cxa_atexit@plt+0xc4854> │ │ │ │ - add r6, r9, #72 @ 0x48 │ │ │ │ - ldr r3, [sp] │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d0d24 <__cxa_atexit@plt+0xc484c> │ │ │ │ - ldr r5, [pc, #224] @ d0d5c <__cxa_atexit@plt+0xc4884> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #220] @ d0d60 <__cxa_atexit@plt+0xc4888> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str lr, [r2] │ │ │ │ - str r5, [r9, #68]! @ 0x44 │ │ │ │ - str r8, [r9, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r3, [r2, #32] │ │ │ │ - str r8, [r2, #36] @ 0x24 │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ - add r2, r2, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d0cf8 <__cxa_atexit@plt+0xc4820> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #8 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc d0d00 <__cxa_atexit@plt+0xc4828> │ │ │ │ - ldr r0, [pc, #136] @ d0d54 <__cxa_atexit@plt+0xc487c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #132] @ d0d58 <__cxa_atexit@plt+0xc4880> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r2] │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - str ip, [r9, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r5, #64 @ 0x40 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b d0d08 <__cxa_atexit@plt+0xc4830> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #52] @ d0d44 <__cxa_atexit@plt+0xc486c> │ │ │ │ + mov sl, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #12]! │ │ │ │ + ldmdb r3, {r7, r8} │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ced28 <__cxa_atexit@plt+0xc2850> │ │ │ │ + ldr r7, [pc, #60] @ ced3c <__cxa_atexit@plt+0xc2864> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #48] @ ced40 <__cxa_atexit@plt+0xc2868> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #40] @ ced44 <__cxa_atexit@plt+0xc286c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r7, [pc, #24] @ ced48 <__cxa_atexit@plt+0xc2870> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, ip │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, lr │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ d0d50 <__cxa_atexit@plt+0xc4878> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, lr │ │ │ │ - bx r1 │ │ │ │ - biceq r5, r7, r0, lsl #14 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - @ instruction: 0xfffffb48 │ │ │ │ - ldrdeq r5, [r7, #108] @ 0x6c │ │ │ │ - @ instruction: 0xfffebd44 │ │ │ │ - biceq r5, r7, ip, lsr #14 │ │ │ │ - @ instruction: 0xfffebd94 │ │ │ │ - biceq r5, r7, ip, ror r7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffba7c │ │ │ │ + bicseq r8, lr, ip, ror r3 │ │ │ │ + bicseq r8, lr, r8, asr #5 │ │ │ │ + strdeq r8, [r7, #84] @ 0x54 │ │ │ │ + biceq r8, r7, r8, lsr r6 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d0d94 <__cxa_atexit@plt+0xc48bc> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ d0d9c <__cxa_atexit@plt+0xc48c4> │ │ │ │ + bhi cedc8 <__cxa_atexit@plt+0xc28f0> │ │ │ │ + ldr lr, [pc, #100] @ cedd0 <__cxa_atexit@plt+0xc28f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r2, [pc, #80] @ cedd4 <__cxa_atexit@plt+0xc28fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #32] │ │ │ │ + str lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ + str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r1, [r7, #28] │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + ldr r5, [pc, #28] @ cedd8 <__cxa_atexit@plt+0xc2900> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r5, lr, r4, lsl lr │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d0e54 <__cxa_atexit@plt+0xc497c> │ │ │ │ - ldr lr, [pc, #160] @ d0e60 <__cxa_atexit@plt+0xc4988> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ d0e64 <__cxa_atexit@plt+0xc498c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq d0e3c <__cxa_atexit@plt+0xc4964> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ d0e68 <__cxa_atexit@plt+0xc4990> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq d0e48 <__cxa_atexit@plt+0xc4970> │ │ │ │ - mov r7, r3 │ │ │ │ - b d0eb8 <__cxa_atexit@plt+0xc49e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrheq r5, [lr, #220] @ 0xdc │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ d0eac <__cxa_atexit@plt+0xc49d4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d0ea4 <__cxa_atexit@plt+0xc49cc> │ │ │ │ - b d0eb8 <__cxa_atexit@plt+0xc49e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + bicseq r7, lr, r0, lsr #28 │ │ │ │ + bicseq r7, lr, r4, lsr lr │ │ │ │ + biceq r8, r7, r8, lsr #11 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r1, sl} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr ip, [r5, #24] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d0f54 <__cxa_atexit@plt+0xc4a7c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc d0f60 <__cxa_atexit@plt+0xc4a88> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge d0ef8 <__cxa_atexit@plt+0xc4a20> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne d0f54 <__cxa_atexit@plt+0xc4a7c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt d0eec <__cxa_atexit@plt+0xc4a14> │ │ │ │ - bne d0f54 <__cxa_atexit@plt+0xc4a7c> │ │ │ │ - ldr r1, [pc, #88] @ d0f70 <__cxa_atexit@plt+0xc4a98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ d0f74 <__cxa_atexit@plt+0xc4a9c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + bne cee60 <__cxa_atexit@plt+0xc2988> │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ceea4 <__cxa_atexit@plt+0xc29cc> │ │ │ │ + ldr r7, [pc, #160] @ ceec0 <__cxa_atexit@plt+0xc29e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #32]! │ │ │ │ + sub r8, r3, #31 │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + ldr r7, [pc, #116] @ ceec4 <__cxa_atexit@plt+0xc29ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r2 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ceeac <__cxa_atexit@plt+0xc29d4> │ │ │ │ + ldr r2, [pc, #72] @ ceebc <__cxa_atexit@plt+0xc29e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + add r5, r5, #32 │ │ │ │ + sub r9, r3, #23 │ │ │ │ + mov r6, r3 │ │ │ │ + b 10858c <__cxa_atexit@plt+0xfc0b4> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + b ceeb0 <__cxa_atexit@plt+0xc29d8> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - ldrsbeq r5, [lr, #216] @ 0xd8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d0fe4 <__cxa_atexit@plt+0xc4b0c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ d0ff4 <__cxa_atexit@plt+0xc4b1c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xfffffbac │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + bicseq r7, lr, r0, asr sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d1028 <__cxa_atexit@plt+0xc4b50> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ d1030 <__cxa_atexit@plt+0xc4b58> │ │ │ │ + bhi cef00 <__cxa_atexit@plt+0xc2a28> │ │ │ │ + ldr r2, [pc, #36] @ cef08 <__cxa_atexit@plt+0xc2a30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ cef0c <__cxa_atexit@plt+0xc2a34> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b 10d724 <__cxa_atexit@plt+0x10124c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, lr, r0, lsl #23 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d10e8 <__cxa_atexit@plt+0xc4c10> │ │ │ │ - ldr lr, [pc, #160] @ d10f4 <__cxa_atexit@plt+0xc4c1c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ d10f8 <__cxa_atexit@plt+0xc4c20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq d10d0 <__cxa_atexit@plt+0xc4bf8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ d10fc <__cxa_atexit@plt+0xc4c24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq d10dc <__cxa_atexit@plt+0xc4c04> │ │ │ │ - mov r7, r3 │ │ │ │ - b d114c <__cxa_atexit@plt+0xc4c74> │ │ │ │ + bicseq r7, lr, r0, asr #25 │ │ │ │ + bicseq r7, lr, r8, asr sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cef7c <__cxa_atexit@plt+0xc2aa4> │ │ │ │ + ldr r2, [pc, #100] @ cef94 <__cxa_atexit@plt+0xc2abc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq cef6c <__cxa_atexit@plt+0xc2a94> │ │ │ │ + cmp r7, #3 │ │ │ │ + beq cef84 <__cxa_atexit@plt+0xc2aac> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r7, #4 │ │ │ │ + ldrge r7, [r5, #-4] │ │ │ │ + ldrlt r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r5, lr, r8, lsr #22 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cef54 <__cxa_atexit@plt+0xc2a7c> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ d1140 <__cxa_atexit@plt+0xc4c68> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d1138 <__cxa_atexit@plt+0xc4c60> │ │ │ │ - b d114c <__cxa_atexit@plt+0xc4c74> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #3 │ │ │ │ + beq cefd0 <__cxa_atexit@plt+0xc2af8> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + cmp r7, #4 │ │ │ │ + movlt r2, r3 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d11e8 <__cxa_atexit@plt+0xc4d10> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cefb8 <__cxa_atexit@plt+0xc2ae0> │ │ │ │ + @ instruction: 0x01c78390 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cf0a8 <__cxa_atexit@plt+0xc2bd0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc d11f4 <__cxa_atexit@plt+0xc4d1c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge d118c <__cxa_atexit@plt+0xc4cb4> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne d11e8 <__cxa_atexit@plt+0xc4d10> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt d1180 <__cxa_atexit@plt+0xc4ca8> │ │ │ │ - bne d11e8 <__cxa_atexit@plt+0xc4d10> │ │ │ │ - ldr r1, [pc, #88] @ d1204 <__cxa_atexit@plt+0xc4d2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ d1208 <__cxa_atexit@plt+0xc4d30> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r5, lr, r4, asr #22 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d1284 <__cxa_atexit@plt+0xc4dac> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ d1294 <__cxa_atexit@plt+0xc4dbc> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc cf0b4 <__cxa_atexit@plt+0xc2bdc> │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + add r9, r7, #11 │ │ │ │ + ldm r9, {r3, r8, r9} │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + ldr sl, [pc, #176] @ cf0e0 <__cxa_atexit@plt+0xc2c08> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + ldr lr, [pc, #168] @ cf0e4 <__cxa_atexit@plt+0xc2c0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add lr, lr, #3 │ │ │ │ + stmib r2, {sl, lr} │ │ │ │ + str r7, [r2, #12] │ │ │ │ + ldr r7, [pc, #152] @ cf0e8 <__cxa_atexit@plt+0xc2c10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cf0c4 <__cxa_atexit@plt+0xc2bec> │ │ │ │ + ldr r7, [pc, #120] @ cf0ec <__cxa_atexit@plt+0xc2c14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #116] @ cf0f0 <__cxa_atexit@plt+0xc2c18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq cf09c <__cxa_atexit@plt+0xc2bc4> │ │ │ │ + str r9, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, fp │ │ │ │ + b a5d3c <__cxa_atexit@plt+0x99864> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq r5, r7, ip, ror #2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d1330 <__cxa_atexit@plt+0xc4e58> │ │ │ │ - ldr r3, [pc, #124] @ d1338 <__cxa_atexit@plt+0xc4e60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq d1318 <__cxa_atexit@plt+0xc4e40> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ d133c <__cxa_atexit@plt+0xc4e64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d1328 <__cxa_atexit@plt+0xc4e50> │ │ │ │ - b d1398 <__cxa_atexit@plt+0xc4ec0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ cf0f4 <__cxa_atexit@plt+0xc2c1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #36] @ cf0f8 <__cxa_atexit@plt+0xc2c20> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r5, r7, r8, asr #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrsheq r7, [lr, #180] @ 0xb4 │ │ │ │ + @ instruction: 0x01c75c90 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffd6cb8 │ │ │ │ + biceq r5, r7, ip, asr ip │ │ │ │ + @ instruction: 0x01c7749c │ │ │ │ + biceq r5, r7, r4, lsl #24 │ │ │ │ + biceq r8, r7, r0, lsr #4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ d1388 <__cxa_atexit@plt+0xc4eb0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d1380 <__cxa_atexit@plt+0xc4ea8> │ │ │ │ - b d1398 <__cxa_atexit@plt+0xc4ec0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov sl, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #12]! │ │ │ │ + ldmdb r3, {r7, r8} │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cf158 <__cxa_atexit@plt+0xc2c80> │ │ │ │ + ldr r7, [pc, #60] @ cf16c <__cxa_atexit@plt+0xc2c94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #48] @ cf170 <__cxa_atexit@plt+0xc2c98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #40] @ cf174 <__cxa_atexit@plt+0xc2c9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r7, [pc, #24] @ cf178 <__cxa_atexit@plt+0xc2ca0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r5, r7, ip, ror r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne d14a0 <__cxa_atexit@plt+0xc4fc8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d14ec <__cxa_atexit@plt+0xc5014> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr lr, [r7, #6] │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r8, [sp, #8] │ │ │ │ - ldr r8, [r2, #12] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r2, #16] │ │ │ │ - ldr r4, [pc, #340] @ d1550 <__cxa_atexit@plt+0xc5078> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r9, #36] @ 0x24 │ │ │ │ - str r1, [r9, #40] @ 0x28 │ │ │ │ - str lr, [r9, #44] @ 0x2c │ │ │ │ - str ip, [r9, #48] @ 0x30 │ │ │ │ - str fp, [r9, #52] @ 0x34 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r4, r9, #56 @ 0x38 │ │ │ │ - stm r4, {r3, r8, sl} │ │ │ │ - ldr r3, [pc, #304] @ d1554 <__cxa_atexit@plt+0xc507c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - str ip, [r9, #16] │ │ │ │ - str fp, [r9, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - str r8, [r9, #28] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str sl, [r9, #32] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - sub r1, r6, #59 @ 0x3b │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - add r2, r2, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d152c <__cxa_atexit@plt+0xc5054> │ │ │ │ - add r6, r9, #72 @ 0x48 │ │ │ │ - ldr r3, [sp] │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d1524 <__cxa_atexit@plt+0xc504c> │ │ │ │ - ldr r5, [pc, #208] @ d1558 <__cxa_atexit@plt+0xc5080> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #204] @ d155c <__cxa_atexit@plt+0xc5084> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r2] │ │ │ │ - str r5, [r9, #68]! @ 0x44 │ │ │ │ - b d14dc <__cxa_atexit@plt+0xc5004> │ │ │ │ - str r3, [r2, #28] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r2, r2, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d14fc <__cxa_atexit@plt+0xc5024> │ │ │ │ + @ instruction: 0xffffb64c │ │ │ │ + bicseq r7, lr, ip, asr #30 │ │ │ │ + @ instruction: 0x01de7e98 │ │ │ │ + biceq r8, r7, r4, asr #3 │ │ │ │ + strdeq r8, [r7, #20] │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cf244 <__cxa_atexit@plt+0xc2d6c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #8 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc d1504 <__cxa_atexit@plt+0xc502c> │ │ │ │ - ldr r5, [pc, #120] @ d1544 <__cxa_atexit@plt+0xc506c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #116] @ d1548 <__cxa_atexit@plt+0xc5070> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - str r8, [r9, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r5, #64 @ 0x40 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b d150c <__cxa_atexit@plt+0xc5034> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #56] @ d154c <__cxa_atexit@plt+0xc5074> │ │ │ │ + bcc cf250 <__cxa_atexit@plt+0xc2d78> │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + add r9, r7, #11 │ │ │ │ + ldm r9, {r3, r8, r9} │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + ldr sl, [pc, #176] @ cf27c <__cxa_atexit@plt+0xc2da4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + ldr lr, [pc, #168] @ cf280 <__cxa_atexit@plt+0xc2da8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add lr, lr, #3 │ │ │ │ + stmib r2, {sl, lr} │ │ │ │ + str r7, [r2, #12] │ │ │ │ + ldr r7, [pc, #152] @ cf284 <__cxa_atexit@plt+0xc2dac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cf260 <__cxa_atexit@plt+0xc2d88> │ │ │ │ + ldr r7, [pc, #120] @ cf288 <__cxa_atexit@plt+0xc2db0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #116] @ cf28c <__cxa_atexit@plt+0xc2db4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq cf238 <__cxa_atexit@plt+0xc2d60> │ │ │ │ + str r9, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, fp │ │ │ │ + b a5d3c <__cxa_atexit@plt+0x99864> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #44] @ d1560 <__cxa_atexit@plt+0xc5088> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffeb544 │ │ │ │ - biceq r4, r7, ip, lsr #30 │ │ │ │ - strdeq r4, [r7, #236] @ 0xec │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - @ instruction: 0xfffeb588 │ │ │ │ - biceq r4, r7, r0, ror pc │ │ │ │ - ldrdeq r4, [r7, #236] @ 0xec │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r1, r5, #8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi d15ec <__cxa_atexit@plt+0xc5114> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc d15f4 <__cxa_atexit@plt+0xc511c> │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - sub ip, r6, #25 │ │ │ │ - mov r0, r8 │ │ │ │ - sub r8, r6, #5 │ │ │ │ - stmda r5, {r8, sl, ip} │ │ │ │ - ldr r5, [pc, #96] @ d1610 <__cxa_atexit@plt+0xc5138> │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r2, {r5, lr} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str sl, [r2, #16] │ │ │ │ - str r3, [r2, #20] │ │ │ │ - ldr r5, [pc, #76] @ d1614 <__cxa_atexit@plt+0xc513c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add lr, r2, #24 │ │ │ │ - stm lr, {r5, r9, sl} │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r8, [pc, #60] @ d1618 <__cxa_atexit@plt+0xc5140> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #56] @ d161c <__cxa_atexit@plt+0xc5144> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov sl, r0 │ │ │ │ - b 24ced4 <__cxa_atexit@plt+0x2409fc> │ │ │ │ - mov r6, r2 │ │ │ │ - b d15fc <__cxa_atexit@plt+0xc5124> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ d160c <__cxa_atexit@plt+0xc5134> │ │ │ │ + ldr r7, [pc, #40] @ cf290 <__cxa_atexit@plt+0xc2db8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #36] @ cf294 <__cxa_atexit@plt+0xc2dbc> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01c75190 │ │ │ │ - @ instruction: 0xfffff4cc │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - biceq r5, r7, r8, lsr #3 │ │ │ │ - biceq r4, r7, ip, lsl #23 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d1660 <__cxa_atexit@plt+0xc5188> │ │ │ │ - ldr r8, [pc, #48] @ d1674 <__cxa_atexit@plt+0xc519c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #44] @ d1678 <__cxa_atexit@plt+0xc51a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r7, [pc, #20] @ d167c <__cxa_atexit@plt+0xc51a4> │ │ │ │ + bicseq r7, lr, r8, asr sl │ │ │ │ + strdeq r5, [r7, #164] @ 0xa4 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffd6b1c │ │ │ │ + biceq r5, r7, r0, asr #21 │ │ │ │ + biceq r7, r7, r0, lsl #6 │ │ │ │ + biceq r5, r7, r8, ror #20 │ │ │ │ + biceq r8, r7, r4, lsl #1 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #12]! │ │ │ │ + ldmdb r3, {r7, r8} │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi cf2f4 <__cxa_atexit@plt+0xc2e1c> │ │ │ │ + ldr r7, [pc, #60] @ cf308 <__cxa_atexit@plt+0xc2e30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #48] @ cf30c <__cxa_atexit@plt+0xc2e34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #40] @ cf310 <__cxa_atexit@plt+0xc2e38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r7, [pc, #24] @ cf314 <__cxa_atexit@plt+0xc2e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r4, [r7, #220] @ 0xdc │ │ │ │ - biceq r5, r7, r8, asr #2 │ │ │ │ - biceq r5, r7, r4, asr #2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffb4b0 │ │ │ │ + ldrheq r7, [lr, #208] @ 0xd0 │ │ │ │ + ldrsheq r7, [lr, #204] @ 0xcc │ │ │ │ + biceq r8, r7, r8, lsr #32 │ │ │ │ + biceq r8, r7, ip, rrx │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d16b0 <__cxa_atexit@plt+0xc51d8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ d16b8 <__cxa_atexit@plt+0xc51e0> │ │ │ │ + bhi cf394 <__cxa_atexit@plt+0xc2ebc> │ │ │ │ + ldr lr, [pc, #100] @ cf39c <__cxa_atexit@plt+0xc2ec4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r2, [pc, #80] @ cf3a0 <__cxa_atexit@plt+0xc2ec8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #32] │ │ │ │ + str lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ + str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r1, [r7, #28] │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + ldr r5, [pc, #28] @ cf3a4 <__cxa_atexit@plt+0xc2ecc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrsheq r5, [lr, #72] @ 0x48 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d1770 <__cxa_atexit@plt+0xc5298> │ │ │ │ - ldr lr, [pc, #160] @ d177c <__cxa_atexit@plt+0xc52a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ d1780 <__cxa_atexit@plt+0xc52a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq d1758 <__cxa_atexit@plt+0xc5280> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ d1784 <__cxa_atexit@plt+0xc52ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq d1764 <__cxa_atexit@plt+0xc528c> │ │ │ │ - mov r7, r3 │ │ │ │ - b d17d4 <__cxa_atexit@plt+0xc52fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r5, lr, r0, lsr #9 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ d17c8 <__cxa_atexit@plt+0xc52f0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d17c0 <__cxa_atexit@plt+0xc52e8> │ │ │ │ - b d17d4 <__cxa_atexit@plt+0xc52fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + bicseq r7, lr, r4, asr r8 │ │ │ │ + bicseq r7, lr, r8, ror #16 │ │ │ │ + ldrdeq r7, [r7, #252] @ 0xfc │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r1, sl} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr ip, [r5, #24] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d1870 <__cxa_atexit@plt+0xc5398> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc d187c <__cxa_atexit@plt+0xc53a4> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge d1814 <__cxa_atexit@plt+0xc533c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne d1870 <__cxa_atexit@plt+0xc5398> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt d1808 <__cxa_atexit@plt+0xc5330> │ │ │ │ - bne d1870 <__cxa_atexit@plt+0xc5398> │ │ │ │ - ldr r1, [pc, #88] @ d188c <__cxa_atexit@plt+0xc53b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ d1890 <__cxa_atexit@plt+0xc53b8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + bne cf42c <__cxa_atexit@plt+0xc2f54> │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cf470 <__cxa_atexit@plt+0xc2f98> │ │ │ │ + ldr r7, [pc, #160] @ cf48c <__cxa_atexit@plt+0xc2fb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #32]! │ │ │ │ + sub r8, r3, #31 │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + ldr r7, [pc, #116] @ cf490 <__cxa_atexit@plt+0xc2fb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r2 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cf478 <__cxa_atexit@plt+0xc2fa0> │ │ │ │ + ldr r2, [pc, #72] @ cf488 <__cxa_atexit@plt+0xc2fb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + add r5, r5, #32 │ │ │ │ + sub r9, r3, #23 │ │ │ │ + mov r6, r3 │ │ │ │ + b 10858c <__cxa_atexit@plt+0xfc0b4> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + b cf47c <__cxa_atexit@plt+0xc2fa4> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - ldrheq r5, [lr, #76] @ 0x4c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d1900 <__cxa_atexit@plt+0xc5428> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ d1910 <__cxa_atexit@plt+0xc5438> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xfffffbac │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + bicseq r7, lr, r4, lsl #15 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d1944 <__cxa_atexit@plt+0xc546c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ d194c <__cxa_atexit@plt+0xc5474> │ │ │ │ + bhi cf4cc <__cxa_atexit@plt+0xc2ff4> │ │ │ │ + ldr r2, [pc, #36] @ cf4d4 <__cxa_atexit@plt+0xc2ffc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ cf4d8 <__cxa_atexit@plt+0xc3000> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b 10d724 <__cxa_atexit@plt+0x10124c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, lr, r4, ror #4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d1a04 <__cxa_atexit@plt+0xc552c> │ │ │ │ - ldr lr, [pc, #160] @ d1a10 <__cxa_atexit@plt+0xc5538> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ d1a14 <__cxa_atexit@plt+0xc553c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq d19ec <__cxa_atexit@plt+0xc5514> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ d1a18 <__cxa_atexit@plt+0xc5540> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq d19f8 <__cxa_atexit@plt+0xc5520> │ │ │ │ - mov r7, r3 │ │ │ │ - b d1a68 <__cxa_atexit@plt+0xc5590> │ │ │ │ + ldrsheq r7, [lr, #100] @ 0x64 │ │ │ │ + bicseq r7, lr, ip, lsl #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi cf548 <__cxa_atexit@plt+0xc3070> │ │ │ │ + ldr r2, [pc, #100] @ cf560 <__cxa_atexit@plt+0xc3088> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq cf538 <__cxa_atexit@plt+0xc3060> │ │ │ │ + cmp r7, #3 │ │ │ │ + beq cf550 <__cxa_atexit@plt+0xc3078> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r7, #4 │ │ │ │ + ldrge r7, [r5, #-4] │ │ │ │ + ldrlt r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r5, lr, ip, lsl #4 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cf520 <__cxa_atexit@plt+0xc3048> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ d1a5c <__cxa_atexit@plt+0xc5584> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d1a54 <__cxa_atexit@plt+0xc557c> │ │ │ │ - b d1a68 <__cxa_atexit@plt+0xc5590> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #3 │ │ │ │ + beq cf59c <__cxa_atexit@plt+0xc30c4> │ │ │ │ + sub r7, r1, #1 │ │ │ │ + cmp r7, #4 │ │ │ │ + movlt r2, r3 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d1b04 <__cxa_atexit@plt+0xc562c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc d1b10 <__cxa_atexit@plt+0xc5638> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge d1aa8 <__cxa_atexit@plt+0xc55d0> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne d1b04 <__cxa_atexit@plt+0xc562c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt d1a9c <__cxa_atexit@plt+0xc55c4> │ │ │ │ - bne d1b04 <__cxa_atexit@plt+0xc562c> │ │ │ │ - ldr r1, [pc, #88] @ d1b20 <__cxa_atexit@plt+0xc5648> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ d1b24 <__cxa_atexit@plt+0xc564c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r5, lr, r8, lsr #4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b cf584 <__cxa_atexit@plt+0xc30ac> │ │ │ │ + biceq r7, r7, r4, lsl lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d1ba0 <__cxa_atexit@plt+0xc56c8> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ d1bb0 <__cxa_atexit@plt+0xc56d8> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - ldrdeq r4, [r7, #156] @ 0x9c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ + sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d1c54 <__cxa_atexit@plt+0xc577c> │ │ │ │ - ldr lr, [pc, #132] @ d1c5c <__cxa_atexit@plt+0xc5784> │ │ │ │ + bhi cf670 <__cxa_atexit@plt+0xc3198> │ │ │ │ + ldr lr, [pc, #168] @ cf678 <__cxa_atexit@plt+0xc31a0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r2, r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq d1c3c <__cxa_atexit@plt+0xc5764> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ d1c60 <__cxa_atexit@plt+0xc5788> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + ldr r9, [r7, #27] │ │ │ │ + ldr sl, [r7, #23] │ │ │ │ + ldr ip, [r7, #31] │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + mov r3, r5 │ │ │ │ + str lr, [r3, #-36]! @ 0xffffffdc │ │ │ │ + str r1, [r3, #32] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq cf658 <__cxa_atexit@plt+0xc3180> │ │ │ │ + ldr lr, [pc, #88] @ cf67c <__cxa_atexit@plt+0xc31a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r0, [r8, #15] │ │ │ │ + ldr r3, [r8, #19] │ │ │ │ + str lr, [r5, #-56]! @ 0xffffffc8 │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq d1c4c <__cxa_atexit@plt+0xc5774> │ │ │ │ - b d1cbc <__cxa_atexit@plt+0xc57e4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + beq cf668 <__cxa_atexit@plt+0xc3190> │ │ │ │ + b cf6e4 <__cxa_atexit@plt+0xc320c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r4, r7, r0, lsr r9 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + biceq r7, r7, r4, asr #26 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ d1cac <__cxa_atexit@plt+0xc57d4> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r3, #15] │ │ │ │ + ldr r3, [r3, #19] │ │ │ │ + ldr lr, [pc, #40] @ cf6d4 <__cxa_atexit@plt+0xc31fc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ - beq d1ca4 <__cxa_atexit@plt+0xc57cc> │ │ │ │ - b d1cbc <__cxa_atexit@plt+0xc57e4> │ │ │ │ + beq cf6cc <__cxa_atexit@plt+0xc31f4> │ │ │ │ + b cf6e4 <__cxa_atexit@plt+0xc320c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r4, r7, r4, ror #17 │ │ │ │ - andeq r0, r0, sl, asr #1 │ │ │ │ + biceq r7, r7, ip, ror #25 │ │ │ │ + andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne d1de0 <__cxa_atexit@plt+0xc5908> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d1e2c <__cxa_atexit@plt+0xc5954> │ │ │ │ - str r4, [sp, #16] │ │ │ │ - stm sp, {r1, lr} │ │ │ │ - str r0, [sp, #8] │ │ │ │ - mov r0, ip │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - ldr r4, [pc, #376] @ d1e8c <__cxa_atexit@plt+0xc59b4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r2, #4] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [r2, #8] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr fp, [r2, #12] │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - str r4, [r9, #36] @ 0x24 │ │ │ │ - str lr, [r9, #40] @ 0x28 │ │ │ │ - str ip, [r9, #44] @ 0x2c │ │ │ │ - str sl, [r9, #48] @ 0x30 │ │ │ │ - add r4, r9, #52 @ 0x34 │ │ │ │ - stm r4, {r1, r8, fp} │ │ │ │ - str r3, [r9, #64] @ 0x40 │ │ │ │ - ldr r4, [pc, #316] @ d1e90 <__cxa_atexit@plt+0xc59b8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - stmib r9, {r4, lr} │ │ │ │ - mov r8, r0 │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str ip, [r9, #12] │ │ │ │ - str sl, [r9, #16] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - str r1, [r9, #20] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - str fp, [r9, #28] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - str r3, [r9, #32] │ │ │ │ - sub r3, r6, #59 @ 0x3b │ │ │ │ - sub r1, r6, #25 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - add ip, r2, #32 │ │ │ │ - stm ip, {r0, r1, r3} │ │ │ │ - add r2, r2, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d1e70 <__cxa_atexit@plt+0xc5998> │ │ │ │ - add r6, r9, #72 @ 0x48 │ │ │ │ - ldr r3, [sp] │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d1e68 <__cxa_atexit@plt+0xc5990> │ │ │ │ - ldr r5, [pc, #224] @ d1ea0 <__cxa_atexit@plt+0xc59c8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #220] @ d1ea4 <__cxa_atexit@plt+0xc59cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str lr, [r2] │ │ │ │ - str r5, [r9, #68]! @ 0x44 │ │ │ │ - str r8, [r9, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r3, [r2, #32] │ │ │ │ - str r8, [r2, #36] @ 0x24 │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ - add r2, r2, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d1e3c <__cxa_atexit@plt+0xc5964> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #8 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc d1e44 <__cxa_atexit@plt+0xc596c> │ │ │ │ - ldr r0, [pc, #136] @ d1e98 <__cxa_atexit@plt+0xc59c0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #132] @ d1e9c <__cxa_atexit@plt+0xc59c4> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq cf710 <__cxa_atexit@plt+0xc3238> │ │ │ │ + ldr r3, [pc, #208] @ cf7c8 <__cxa_atexit@plt+0xc32f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #40] @ 0x28 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq cf790 <__cxa_atexit@plt+0xc32b8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cf798 <__cxa_atexit@plt+0xc32c0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cf7ac <__cxa_atexit@plt+0xc32d4> │ │ │ │ + ldr r2, [pc, #164] @ cf7cc <__cxa_atexit@plt+0xc32f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #160] @ cf7d0 <__cxa_atexit@plt+0xc32f8> │ │ │ │ add r8, pc, r8 │ │ │ │ - str lr, [r2] │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - str ip, [r9, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r5, #64 @ 0x40 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b d1e4c <__cxa_atexit@plt+0xc5974> │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #52] @ d1e88 <__cxa_atexit@plt+0xc59b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, ip │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, lr │ │ │ │ - bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ d1e94 <__cxa_atexit@plt+0xc59bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, lr │ │ │ │ - bx r1 │ │ │ │ - biceq r4, r7, r8, asr #14 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - @ instruction: 0xfffffb48 │ │ │ │ - biceq r4, r7, r4, lsr #14 │ │ │ │ - @ instruction: 0xffff0408 │ │ │ │ - biceq r4, r7, r4, ror r7 │ │ │ │ - @ instruction: 0xffff0458 │ │ │ │ - biceq r4, r7, r4, asr #15 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d1ed8 <__cxa_atexit@plt+0xc5a00> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ d1ee0 <__cxa_atexit@plt+0xc5a08> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq r4, [lr, #192] @ 0xc0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d1f98 <__cxa_atexit@plt+0xc5ac0> │ │ │ │ - ldr lr, [pc, #160] @ d1fa4 <__cxa_atexit@plt+0xc5acc> │ │ │ │ + ldr lr, [pc, #156] @ cf7d4 <__cxa_atexit@plt+0xc32fc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ d1fa8 <__cxa_atexit@plt+0xc5ad0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq d1f80 <__cxa_atexit@plt+0xc5aa8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ d1fac <__cxa_atexit@plt+0xc5ad4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq d1f8c <__cxa_atexit@plt+0xc5ab4> │ │ │ │ - mov r7, r3 │ │ │ │ - b d1ffc <__cxa_atexit@plt+0xc5b24> │ │ │ │ + str r2, [r5] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + str lr, [r6, #16]! │ │ │ │ + str r6, [r5, #24] │ │ │ │ + ldr r6, [pc, #96] @ cf7d8 <__cxa_atexit@plt+0xc3300> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + ldr r6, [pc, #88] @ cf7dc <__cxa_atexit@plt+0xc3304> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r4, lr, r8, ror ip │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ d1ff0 <__cxa_atexit@plt+0xc5b18> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d1fe8 <__cxa_atexit@plt+0xc5b10> │ │ │ │ - b d1ffc <__cxa_atexit@plt+0xc5b24> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #64] @ cf7e0 <__cxa_atexit@plt+0xc3308> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #56]! @ 0x38 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + ldr r6, [pc, #48] @ cf7e4 <__cxa_atexit@plt+0xc330c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, ror #4 │ │ │ │ + @ instruction: 0xffffe65c │ │ │ │ + @ instruction: 0xffffeb94 │ │ │ │ + bicseq r7, lr, r4, lsl r9 │ │ │ │ + bicseq r7, lr, r0, lsr #19 │ │ │ │ + ldrdeq r5, [r7, #64] @ 0x40 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + ldrdeq r7, [r7, #188] @ 0xbc │ │ │ │ + andeq r4, r0, sp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d2098 <__cxa_atexit@plt+0xc5bc0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc d20a4 <__cxa_atexit@plt+0xc5bcc> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge d203c <__cxa_atexit@plt+0xc5b64> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne d2098 <__cxa_atexit@plt+0xc5bc0> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt d2030 <__cxa_atexit@plt+0xc5b58> │ │ │ │ - bne d2098 <__cxa_atexit@plt+0xc5bc0> │ │ │ │ - ldr r1, [pc, #88] @ d20b4 <__cxa_atexit@plt+0xc5bdc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ d20b8 <__cxa_atexit@plt+0xc5be0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ + bne cf880 <__cxa_atexit@plt+0xc33a8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cf894 <__cxa_atexit@plt+0xc33bc> │ │ │ │ + ldr r2, [pc, #160] @ cf8b8 <__cxa_atexit@plt+0xc33e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #156] @ cf8bc <__cxa_atexit@plt+0xc33e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #152] @ cf8c0 <__cxa_atexit@plt+0xc33e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r5] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + str lr, [r6, #16]! │ │ │ │ + str r6, [r5, #24] │ │ │ │ + ldr r6, [pc, #92] @ cf8c4 <__cxa_atexit@plt+0xc33ec> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + ldr r6, [pc, #84] @ cf8c8 <__cxa_atexit@plt+0xc33f0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r7, [pc, #44] @ cf8b4 <__cxa_atexit@plt+0xc33dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #56]! @ 0x38 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01de4c94 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr r6, [pc, #20] @ cf8b0 <__cxa_atexit@plt+0xc33d8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq r5, r7, r8, ror #7 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + @ instruction: 0xffffe56c │ │ │ │ + @ instruction: 0xffffeaa4 │ │ │ │ + bicseq r7, lr, r4, lsr #16 │ │ │ │ + ldrheq r7, [lr, #128] @ 0x80 │ │ │ │ + strdeq r7, [r7, #168] @ 0xa8 │ │ │ │ + andeq r4, r0, sp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d2128 <__cxa_atexit@plt+0xc5c50> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ d2138 <__cxa_atexit@plt+0xc5c60> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d216c <__cxa_atexit@plt+0xc5c94> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ d2174 <__cxa_atexit@plt+0xc5c9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r4, lr, ip, lsr sl │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d222c <__cxa_atexit@plt+0xc5d54> │ │ │ │ - ldr lr, [pc, #160] @ d2238 <__cxa_atexit@plt+0xc5d60> │ │ │ │ + bcc cf958 <__cxa_atexit@plt+0xc3480> │ │ │ │ + ldr r2, [pc, #124] @ cf970 <__cxa_atexit@plt+0xc3498> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #120] @ cf974 <__cxa_atexit@plt+0xc349c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #116] @ cf978 <__cxa_atexit@plt+0xc34a0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ d223c <__cxa_atexit@plt+0xc5d64> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq d2214 <__cxa_atexit@plt+0xc5d3c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ d2240 <__cxa_atexit@plt+0xc5d68> │ │ │ │ + str r2, [r5] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r3, [r5, #40] @ 0x28 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + str r3, [r5, #24] │ │ │ │ + ldr r3, [pc, #56] @ cf97c <__cxa_atexit@plt+0xc34a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #48] @ cf980 <__cxa_atexit@plt+0xc34a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r3, [pc, #36] @ cf984 <__cxa_atexit@plt+0xc34ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xffffe490 │ │ │ │ + @ instruction: 0xffffe9c8 │ │ │ │ + bicseq r7, lr, r8, asr #14 │ │ │ │ + ldrsbeq r7, [lr, #116] @ 0x74 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + biceq r7, r7, ip, lsr #20 │ │ │ │ + andeq r0, r0, sp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cf9cc <__cxa_atexit@plt+0xc34f4> │ │ │ │ + ldr r3, [pc, #76] @ cf9f4 <__cxa_atexit@plt+0xc351c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #72] @ cf9f8 <__cxa_atexit@plt+0xc3520> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ cf9fc <__cxa_atexit@plt+0xc3524> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq d2220 <__cxa_atexit@plt+0xc5d48> │ │ │ │ - mov r7, r3 │ │ │ │ - b d2290 <__cxa_atexit@plt+0xc5db8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r4, lr, r4, ror #19 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ d2284 <__cxa_atexit@plt+0xc5dac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r3, [pc, #28] @ cf9f0 <__cxa_atexit@plt+0xc3518> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #48] @ 0x30 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d227c <__cxa_atexit@plt+0xc5da4> │ │ │ │ - b d2290 <__cxa_atexit@plt+0xc5db8> │ │ │ │ + beq cf9e8 <__cxa_atexit@plt+0xc3510> │ │ │ │ + b cfb30 <__cxa_atexit@plt+0xc3658> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + biceq r7, r7, r4, lsr #9 │ │ │ │ + biceq r7, r7, r4, lsr #12 │ │ │ │ + biceq r7, r7, r4, lsl #19 │ │ │ │ + andeq sl, r1, sp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d232c <__cxa_atexit@plt+0xc5e54> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc d2338 <__cxa_atexit@plt+0xc5e60> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge d22d0 <__cxa_atexit@plt+0xc5df8> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne d232c <__cxa_atexit@plt+0xc5e54> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt d22c4 <__cxa_atexit@plt+0xc5dec> │ │ │ │ - bne d232c <__cxa_atexit@plt+0xc5e54> │ │ │ │ - ldr r1, [pc, #88] @ d2348 <__cxa_atexit@plt+0xc5e70> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ d234c <__cxa_atexit@plt+0xc5e74> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + bne cfa24 <__cxa_atexit@plt+0xc354c> │ │ │ │ + ldr r0, [r5, #56]! @ 0x38 │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r4, lr, r0, lsl #20 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d23c8 <__cxa_atexit@plt+0xc5ef0> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ + add r3, r6, #96 @ 0x60 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cfafc <__cxa_atexit@plt+0xc3624> │ │ │ │ + ldr r9, [pc, #208] @ cfb0c <__cxa_atexit@plt+0xc3634> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldmib r5, {sl, ip} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #40] @ 0x28 │ │ │ │ + sub lr, r3, #43 @ 0x2b │ │ │ │ + ldr r8, [pc, #172] @ cfb10 <__cxa_atexit@plt+0xc3638> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ d23d8 <__cxa_atexit@plt+0xc5f00> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ + ldr fp, [pc, #160] @ cfb14 <__cxa_atexit@plt+0xc363c> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r0, r1, r7, sl, ip} │ │ │ │ + str r9, [r6, #32] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r1, [pc, #136] @ cfb18 <__cxa_atexit@plt+0xc3640> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #36]! @ 0x24 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #124] @ cfb1c <__cxa_atexit@plt+0xc3644> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str fp, [r6, #60] @ 0x3c │ │ │ │ + str r8, [r6, #64] @ 0x40 │ │ │ │ + str lr, [r6, #68] @ 0x44 │ │ │ │ + ldr r7, [pc, #96] @ cfb20 <__cxa_atexit@plt+0xc3648> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r3, #17 │ │ │ │ + ldr ip, [r5, #56]! @ 0x38 │ │ │ │ + ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r0, r3, #29 │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ + str fp, [r6, #84] @ 0x54 │ │ │ │ + str r7, [r6, #88] @ 0x58 │ │ │ │ + str r1, [r6, #92] @ 0x5c │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - strheq r4, [r7, #20] │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d2474 <__cxa_atexit@plt+0xc5f9c> │ │ │ │ - ldr r3, [pc, #124] @ d247c <__cxa_atexit@plt+0xc5fa4> │ │ │ │ + bx ip │ │ │ │ + mov r6, #96 @ 0x60 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff8e4 │ │ │ │ + bicseq r7, lr, r4, lsl #4 │ │ │ │ + bicseq r7, lr, r4, asr #2 │ │ │ │ + @ instruction: 0xfffffa08 │ │ │ │ + @ instruction: 0xfffffa44 │ │ │ │ + ldrsheq r7, [lr] │ │ │ │ + @ instruction: 0x01c77890 │ │ │ │ + andeq r1, r3, sp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #1 │ │ │ │ + bne cfb78 <__cxa_atexit@plt+0xc36a0> │ │ │ │ + ldr r3, [pc, #336] @ cfc94 <__cxa_atexit@plt+0xc37bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq d245c <__cxa_atexit@plt+0xc5f84> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ d2480 <__cxa_atexit@plt+0xc5fa8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq cfc40 <__cxa_atexit@plt+0xc3768> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cfc48 <__cxa_atexit@plt+0xc3770> │ │ │ │ + ldr r3, [pc, #308] @ cfc98 <__cxa_atexit@plt+0xc37c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d246c <__cxa_atexit@plt+0xc5f94> │ │ │ │ - b d24dc <__cxa_atexit@plt+0xc6004> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + beq cfc40 <__cxa_atexit@plt+0xc3768> │ │ │ │ + b cfd44 <__cxa_atexit@plt+0xc386c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #84 @ 0x54 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cfc74 <__cxa_atexit@plt+0xc379c> │ │ │ │ + ldr r9, [pc, #268] @ cfc9c <__cxa_atexit@plt+0xc37c4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #40] @ 0x28 │ │ │ │ + sub lr, r3, #31 │ │ │ │ + ldr r8, [pc, #228] @ cfca0 <__cxa_atexit@plt+0xc37c8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str ip, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r1, [pc, #188] @ cfca4 <__cxa_atexit@plt+0xc37cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #36]! @ 0x24 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #176] @ cfca8 <__cxa_atexit@plt+0xc37d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + ldr r0, [pc, #160] @ cfcac <__cxa_atexit@plt+0xc37d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r6, #60 @ 0x3c │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + ldr r7, [pc, #148] @ cfcb0 <__cxa_atexit@plt+0xc37d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + ldr r0, [r5, #56]! @ 0x38 │ │ │ │ + ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub r2, r3, #17 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + str r2, [r6, #80] @ 0x50 │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r4, r7, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r3, [pc, #100] @ cfcb4 <__cxa_atexit@plt+0xc37dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #96] @ cfcb8 <__cxa_atexit@plt+0xc37e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #92] @ cfcbc <__cxa_atexit@plt+0xc37e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r6, [pc, #20] @ cfc90 <__cxa_atexit@plt+0xc37b8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #84 @ 0x54 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffec04 │ │ │ │ + bicseq r7, lr, ip, lsr #1 │ │ │ │ + @ instruction: 0xffffed18 │ │ │ │ + @ instruction: 0xffffed54 │ │ │ │ + bicseq r6, lr, ip, lsr #31 │ │ │ │ + @ instruction: 0x01de6f94 │ │ │ │ + andeq r0, r0, r0, asr #4 │ │ │ │ + strdeq r7, [r7, #28] │ │ │ │ + biceq r7, r7, ip, ror r3 │ │ │ │ + strdeq r7, [r7, #100] @ 0x64 │ │ │ │ + andeq r3, r3, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ d24cc <__cxa_atexit@plt+0xc5ff4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cfcf4 <__cxa_atexit@plt+0xc381c> │ │ │ │ + ldr r3, [pc, #72] @ cfd28 <__cxa_atexit@plt+0xc3850> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d24c4 <__cxa_atexit@plt+0xc5fec> │ │ │ │ - b d24dc <__cxa_atexit@plt+0xc6004> │ │ │ │ + beq cfd20 <__cxa_atexit@plt+0xc3848> │ │ │ │ + b cfd44 <__cxa_atexit@plt+0xc386c> │ │ │ │ + ldr r3, [pc, #48] @ cfd2c <__cxa_atexit@plt+0xc3854> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ cfd30 <__cxa_atexit@plt+0xc3858> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ cfd34 <__cxa_atexit@plt+0xc385c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r4, r7, r4, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + biceq r7, r7, r0, asr r1 │ │ │ │ + ldrdeq r7, [r7, #32] │ │ │ │ + biceq r7, r7, ip, ror r6 │ │ │ │ + andeq r3, r3, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne d25e4 <__cxa_atexit@plt+0xc610c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #64 @ 0x40 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d2630 <__cxa_atexit@plt+0xc6158> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr lr, [r7, #6] │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - str sl, [sp, #20] │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r8, [sp, #8] │ │ │ │ - ldr r8, [r2, #12] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r2, #16] │ │ │ │ - ldr r4, [pc, #340] @ d2694 <__cxa_atexit@plt+0xc61bc> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r9, #36] @ 0x24 │ │ │ │ - str r1, [r9, #40] @ 0x28 │ │ │ │ - str lr, [r9, #44] @ 0x2c │ │ │ │ - str ip, [r9, #48] @ 0x30 │ │ │ │ - str fp, [r9, #52] @ 0x34 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r4, r9, #56 @ 0x38 │ │ │ │ - stm r4, {r3, r8, sl} │ │ │ │ - ldr r3, [pc, #304] @ d2698 <__cxa_atexit@plt+0xc61c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - str ip, [r9, #16] │ │ │ │ - str fp, [r9, #20] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - str r8, [r9, #28] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str sl, [r9, #32] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - sub r1, r6, #59 @ 0x3b │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - add r2, r2, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d2670 <__cxa_atexit@plt+0xc6198> │ │ │ │ - add r6, r9, #72 @ 0x48 │ │ │ │ - ldr r3, [sp] │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc d2668 <__cxa_atexit@plt+0xc6190> │ │ │ │ - ldr r5, [pc, #208] @ d269c <__cxa_atexit@plt+0xc61c4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #204] @ d26a0 <__cxa_atexit@plt+0xc61c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - str r3, [r2] │ │ │ │ - str r5, [r9, #68]! @ 0x44 │ │ │ │ - b d2620 <__cxa_atexit@plt+0xc6148> │ │ │ │ - str r3, [r2, #28] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - add r2, r2, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d2640 <__cxa_atexit@plt+0xc6168> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d2648 <__cxa_atexit@plt+0xc6170> │ │ │ │ - ldr r5, [pc, #120] @ d2688 <__cxa_atexit@plt+0xc61b0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #116] @ d268c <__cxa_atexit@plt+0xc61b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - str r8, [r9, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r5, #64 @ 0x40 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b d2650 <__cxa_atexit@plt+0xc6178> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #56] @ d2690 <__cxa_atexit@plt+0xc61b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #44] @ d26a4 <__cxa_atexit@plt+0xc61cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffefc08 │ │ │ │ - biceq r3, r7, r4, ror pc │ │ │ │ - biceq r3, r7, r4, asr #30 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - @ instruction: 0xfffefc4c │ │ │ │ - strheq r3, [r7, #248] @ 0xf8 │ │ │ │ - biceq r3, r7, r4, lsr #30 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov ip, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d2710 <__cxa_atexit@plt+0xc6238> │ │ │ │ - ldr r1, [pc, #88] @ d272c <__cxa_atexit@plt+0xc6254> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #84] @ d2730 <__cxa_atexit@plt+0xc6258> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldm r5, {r0, r3} │ │ │ │ - sub lr, r6, #25 │ │ │ │ - stm r5, {sl, lr} │ │ │ │ - str r1, [r2, #4] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r9, sl} │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - sub sl, r6, #5 │ │ │ │ - ldr r8, [pc, #44] @ d2734 <__cxa_atexit@plt+0xc625c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, ip │ │ │ │ - b 28d854 <__cxa_atexit@plt+0x28137c> │ │ │ │ - ldr r7, [pc, #32] @ d2738 <__cxa_atexit@plt+0xc6260> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, ip │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff4ec │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - biceq r4, r7, r4, lsr #1 │ │ │ │ - biceq r4, r7, r4, lsr #1 │ │ │ │ - biceq r4, r7, r4, ror r0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov ip, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d27a8 <__cxa_atexit@plt+0xc62d0> │ │ │ │ - ldr r1, [pc, #88] @ d27c4 <__cxa_atexit@plt+0xc62ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #84] @ d27c8 <__cxa_atexit@plt+0xc62f0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldm r5, {r0, r3} │ │ │ │ - sub lr, r6, #25 │ │ │ │ - stm r5, {sl, lr} │ │ │ │ - str r1, [r2, #4] │ │ │ │ - add lr, r2, #8 │ │ │ │ - stm lr, {r0, r9, sl} │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - sub sl, r6, #5 │ │ │ │ - ldr r8, [pc, #44] @ d27cc <__cxa_atexit@plt+0xc62f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, ip │ │ │ │ - b 28d854 <__cxa_atexit@plt+0x28137c> │ │ │ │ - ldr r7, [pc, #32] @ d27d0 <__cxa_atexit@plt+0xc62f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, ip │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff454 │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - biceq r4, r7, ip │ │ │ │ - biceq r4, r7, ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d2810 <__cxa_atexit@plt+0xc6338> │ │ │ │ - ldr r2, [pc, #40] @ d2818 <__cxa_atexit@plt+0xc6340> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ d281c <__cxa_atexit@plt+0xc6344> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16356e8 <__cxa_atexit@plt+0x1629210> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - bicseq r4, lr, r0, lsr #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ d2848 <__cxa_atexit@plt+0xc6370> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne cfd7c <__cxa_atexit@plt+0xc38a4> │ │ │ │ + ldr r3, [pc, #268] @ cfe64 <__cxa_atexit@plt+0xc398c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ d284c <__cxa_atexit@plt+0xc6374> │ │ │ │ + ldr r2, [pc, #264] @ cfe68 <__cxa_atexit@plt+0xc3990> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #260] @ cfe6c <__cxa_atexit@plt+0xc3994> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - biceq r3, r7, r4, lsr r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1633ec8 <__cxa_atexit@plt+0x16279f0> │ │ │ │ - biceq r3, r7, r0, asr #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d28a0 <__cxa_atexit@plt+0xc63c8> │ │ │ │ - ldr r2, [pc, #36] @ d28a8 <__cxa_atexit@plt+0xc63d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ d28ac <__cxa_atexit@plt+0xc63d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r3, r7, r8, lsr #17 │ │ │ │ - bicseq r4, lr, r0, lsl r3 │ │ │ │ - biceq r3, r7, r4, ror r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d28ec <__cxa_atexit@plt+0xc6414> │ │ │ │ - ldr r2, [pc, #36] @ d28f4 <__cxa_atexit@plt+0xc641c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ d28f8 <__cxa_atexit@plt+0xc6420> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1903b70 <__cxa_atexit@plt+0x18f7698> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r3, r7, ip, asr r8 │ │ │ │ - bicseq r4, lr, r4, asr #5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d2a30 <__cxa_atexit@plt+0xc6558> │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp ip, r2 │ │ │ │ - bcc d2a38 <__cxa_atexit@plt+0xc6560> │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r9, [pc, #352] @ d2a98 <__cxa_atexit@plt+0xc65c0> │ │ │ │ + add r9, r1, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #84 @ 0x54 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc cfe44 <__cxa_atexit@plt+0xc396c> │ │ │ │ + ldr r9, [pc, #220] @ cfe70 <__cxa_atexit@plt+0xc3998> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #348] @ d2a9c <__cxa_atexit@plt+0xc65c4> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #40] @ 0x28 │ │ │ │ + sub lr, r3, #31 │ │ │ │ + ldr r8, [pc, #180] @ cfe74 <__cxa_atexit@plt+0xc399c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str ip, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r1, [pc, #140] @ cfe78 <__cxa_atexit@plt+0xc39a0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #344] @ d2aa0 <__cxa_atexit@plt+0xc65c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #340] @ d2aa4 <__cxa_atexit@plt+0xc65cc> │ │ │ │ - add sl, pc, sl │ │ │ │ - add r1, r1, #1 │ │ │ │ - add lr, lr, #3 │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r9} │ │ │ │ - mov r1, r6 │ │ │ │ - str sl, [r1, #4]! │ │ │ │ - ldr r0, [pc, #312] @ d2aa8 <__cxa_atexit@plt+0xc65d0> │ │ │ │ + str r1, [r0, #36]! @ 0x24 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #128] @ cfe7c <__cxa_atexit@plt+0xc39a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + ldr r0, [pc, #112] @ cfe80 <__cxa_atexit@plt+0xc39a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r1, #40] @ 0x28 │ │ │ │ - sub r0, r2, #27 │ │ │ │ - ldr r9, [pc, #296] @ d2aac <__cxa_atexit@plt+0xc65d4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov sl, #1 │ │ │ │ - ldr r7, [pc, #288] @ d2ab0 <__cxa_atexit@plt+0xc65d8> │ │ │ │ + add r1, r6, #60 @ 0x3c │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + ldr r7, [pc, #100] @ cfe84 <__cxa_atexit@plt+0xc39ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r8, [r1, #8] │ │ │ │ - str r7, [r1, #12] │ │ │ │ - str r1, [r1, #16] │ │ │ │ - str sl, [r1, #20] │ │ │ │ - str sl, [r1, #24] │ │ │ │ - str r9, [r1, #28] │ │ │ │ - str r1, [r1, #32] │ │ │ │ - str r0, [r1, #36] @ 0x24 │ │ │ │ - add r1, r1, #72 @ 0x48 │ │ │ │ - sub r9, r2, #11 │ │ │ │ - cmp ip, r1 │ │ │ │ - bcc d2a58 <__cxa_atexit@plt+0xc6580> │ │ │ │ - ldr ip, [pc, #252] @ d2ac4 <__cxa_atexit@plt+0xc65ec> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, #248] @ d2ac8 <__cxa_atexit@plt+0xc65f0> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r7, [pc, #244] @ d2acc <__cxa_atexit@plt+0xc65f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - sub r0, r1, #25 │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - ldr r0, [pc, #228] @ d2ad0 <__cxa_atexit@plt+0xc65f8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r7, r7, #3 │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #216] @ d2ad4 <__cxa_atexit@plt+0xc65fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - add lr, r6, #60 @ 0x3c │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ str r7, [r6, #72] @ 0x48 │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ - sub sl, r1, #5 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 28d854 <__cxa_atexit@plt+0x28137c> │ │ │ │ - mov r2, r6 │ │ │ │ - b d2a40 <__cxa_atexit@plt+0xc6568> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #120] @ d2ac0 <__cxa_atexit@plt+0xc65e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r5, #56]! @ 0x38 │ │ │ │ + ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub r2, r3, #17 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + str r2, [r6, #80] @ 0x50 │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #84] @ d2ab4 <__cxa_atexit@plt+0xc65dc> │ │ │ │ + ldr r6, [pc, #20] @ cfe60 <__cxa_atexit@plt+0xc3988> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r2, [pc, #80] @ d2ab8 <__cxa_atexit@plt+0xc65e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #76] @ d2abc <__cxa_atexit@plt+0xc65e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r3, r6, #3 │ │ │ │ - add sl, r2, #1 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - strheq r3, [r7, #188] @ 0xbc │ │ │ │ - strheq r3, [r7, #176] @ 0xb0 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - bicseq r4, lr, r4, lsr #5 │ │ │ │ - ldrheq r4, [lr, #104] @ 0x68 │ │ │ │ - bicseq r4, lr, r8, lsr #13 │ │ │ │ - @ instruction: 0x01c73a90 │ │ │ │ - biceq r3, r7, ip, lsl #21 │ │ │ │ - biceq r3, r7, ip, asr #26 │ │ │ │ - @ instruction: 0x01c73d90 │ │ │ │ - @ instruction: 0xfffff1f8 │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - biceq r3, r7, r8, lsl fp │ │ │ │ - biceq r3, r7, r8, lsl #22 │ │ │ │ - strheq r3, [r7, #208] @ 0xd0 │ │ │ │ - biceq r3, r7, ip, asr #12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r2, #84 @ 0x54 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + strdeq r7, [r7, #4] │ │ │ │ + biceq r7, r7, r4, ror r2 │ │ │ │ + @ instruction: 0xffffea00 │ │ │ │ + bicseq r6, lr, r8, lsr #29 │ │ │ │ + @ instruction: 0xffffeb14 │ │ │ │ + @ instruction: 0xffffeb50 │ │ │ │ + bicseq r6, lr, r8, lsr #27 │ │ │ │ + @ instruction: 0x01de6d90 │ │ │ │ + biceq r7, r7, ip, lsl r5 │ │ │ │ + andeq r3, r3, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d2b34 <__cxa_atexit@plt+0xc665c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d2b50 <__cxa_atexit@plt+0xc6678> │ │ │ │ + bne cff68 <__cxa_atexit@plt+0xc3a90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #84 @ 0x54 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc d2b9c <__cxa_atexit@plt+0xc66c4> │ │ │ │ - ldr r2, [pc, #192] @ d2bdc <__cxa_atexit@plt+0xc6704> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ + bcc d0040 <__cxa_atexit@plt+0xc3b68> │ │ │ │ + ldr r2, [pc, #464] @ d0088 <__cxa_atexit@plt+0xc3bb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r5, {sl, ip} │ │ │ │ + mov r9, fp │ │ │ │ + ldr fp, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ + sub lr, r3, #31 │ │ │ │ + ldr r8, [pc, #424] @ d008c <__cxa_atexit@plt+0xc3bb4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r1, r6, #12 │ │ │ │ + stm r1, {r0, sl, ip} │ │ │ │ + str fp, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r1, [pc, #388] @ d0090 <__cxa_atexit@plt+0xc3bb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #36]! @ 0x24 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #376] @ d0094 <__cxa_atexit@plt+0xc3bbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + ldr r0, [pc, #360] @ d0098 <__cxa_atexit@plt+0xc3bc0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r6, #60 @ 0x3c │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + ldr r7, [pc, #348] @ d009c <__cxa_atexit@plt+0xc3bc4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + ldr r0, [r5, #56]! @ 0x38 │ │ │ │ + ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub r2, r3, #17 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + str r2, [r6, #80] @ 0x50 │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ + mov fp, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #140] @ d2bc8 <__cxa_atexit@plt+0xc66f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d2b94 <__cxa_atexit@plt+0xc66bc> │ │ │ │ - b d2cc0 <__cxa_atexit@plt+0xc67e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #96 @ 0x60 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc d2bac <__cxa_atexit@plt+0xc66d4> │ │ │ │ - ldr r2, [pc, #108] @ d2bd4 <__cxa_atexit@plt+0xc66fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ d2bd8 <__cxa_atexit@plt+0xc6700> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + bcc d005c <__cxa_atexit@plt+0xc3b84> │ │ │ │ + ldr r9, [pc, #240] @ d0070 <__cxa_atexit@plt+0xc3b98> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldmib r5, {sl, ip} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #40] @ 0x28 │ │ │ │ + sub lr, r3, #43 @ 0x2b │ │ │ │ + ldr r8, [pc, #204] @ d0074 <__cxa_atexit@plt+0xc3b9c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [pc, #192] @ d0078 <__cxa_atexit@plt+0xc3ba0> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r0, r1, r7, sl, ip} │ │ │ │ + str r9, [r6, #32] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r1, [pc, #168] @ d007c <__cxa_atexit@plt+0xc3ba4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #36]! @ 0x24 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #156] @ d0080 <__cxa_atexit@plt+0xc3ba8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str fp, [r6, #60] @ 0x3c │ │ │ │ + str r8, [r6, #64] @ 0x40 │ │ │ │ + str lr, [r6, #68] @ 0x44 │ │ │ │ + ldr r7, [pc, #128] @ d0084 <__cxa_atexit@plt+0xc3bac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r3, #17 │ │ │ │ + ldr ip, [r5, #56]! @ 0x38 │ │ │ │ + ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + sub r0, r3, #29 │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ + str fp, [r6, #84] @ 0x54 │ │ │ │ + str r7, [r6, #88] @ 0x58 │ │ │ │ + str r1, [r6, #92] @ 0x5c │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #44] @ d2bd0 <__cxa_atexit@plt+0xc66f8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - b d2bb8 <__cxa_atexit@plt+0xc66e0> │ │ │ │ - ldr r6, [pc, #24] @ d2bcc <__cxa_atexit@plt+0xc66f4> │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx ip │ │ │ │ + ldr r6, [pc, #36] @ d006c <__cxa_atexit@plt+0xc3b94> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ + mov r2, #84 @ 0x54 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + mov r6, #96 @ 0x60 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - bicseq r4, lr, r8, lsr #2 │ │ │ │ - bicseq r4, lr, r4, asr r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d2c1c <__cxa_atexit@plt+0xc6744> │ │ │ │ - ldr r2, [pc, #44] @ d2c34 <__cxa_atexit@plt+0xc675c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ d2c38 <__cxa_atexit@plt+0xc6760> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r4, lr, r8, rrx │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - biceq r3, r7, r8, ror #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffedd4 │ │ │ │ + bicseq r6, lr, r0, asr #25 │ │ │ │ + bicseq r6, lr, r0, lsl #24 │ │ │ │ + @ instruction: 0xffffeef8 │ │ │ │ + @ instruction: 0xffffef34 │ │ │ │ + bicseq r6, lr, ip, lsr #23 │ │ │ │ + @ instruction: 0xffffe8dc │ │ │ │ + bicseq r6, lr, r4, lsl #27 │ │ │ │ + @ instruction: 0xffffe9f4 │ │ │ │ + @ instruction: 0xffffea30 │ │ │ │ + bicseq r6, lr, r8, lsl #25 │ │ │ │ + bicseq r6, lr, r0, ror ip │ │ │ │ + strdeq r7, [r7, #36] @ 0x24 │ │ │ │ + andeq fp, r3, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d2c90 <__cxa_atexit@plt+0xc67b8> │ │ │ │ - ldr r2, [pc, #64] @ d2ca8 <__cxa_atexit@plt+0xc67d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ d2cac <__cxa_atexit@plt+0xc67d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + bcc d0174 <__cxa_atexit@plt+0xc3c9c> │ │ │ │ + ldr r9, [pc, #196] @ d018c <__cxa_atexit@plt+0xc3cb4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [r5, #40] @ 0x28 │ │ │ │ + sub lr, r6, #31 │ │ │ │ + ldr r8, [pc, #156] @ d0190 <__cxa_atexit@plt+0xc3cb8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + mov r0, r3 │ │ │ │ + ldr r1, [pc, #116] @ d0194 <__cxa_atexit@plt+0xc3cbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #36]! @ 0x24 │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #104] @ d0198 <__cxa_atexit@plt+0xc3cc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + ldr r0, [pc, #88] @ d019c <__cxa_atexit@plt+0xc3cc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r3, #60 @ 0x3c │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + ldr r7, [pc, #76] @ d01a0 <__cxa_atexit@plt+0xc3cc8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r0, [r5, #56]! @ 0x38 │ │ │ │ + ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub r2, r6, #17 │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + str r2, [r3, #80] @ 0x50 │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ d2cb0 <__cxa_atexit@plt+0xc67d8> │ │ │ │ + ldr r3, [pc, #40] @ d01a4 <__cxa_atexit@plt+0xc3ccc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ + mov r2, #84 @ 0x54 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffc50 │ │ │ │ - bicseq r4, lr, r8, lsr #32 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - biceq r3, r7, r0, ror r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d2cfc <__cxa_atexit@plt+0xc6824> │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d2d3c <__cxa_atexit@plt+0xc6864> │ │ │ │ - ldr r2, [pc, #120] @ d2d5c <__cxa_atexit@plt+0xc6884> │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + @ instruction: 0xffffe6cc │ │ │ │ + bicseq r6, lr, r4, ror fp │ │ │ │ + @ instruction: 0xffffe7e0 │ │ │ │ + @ instruction: 0xffffe81c │ │ │ │ + bicseq r6, lr, r4, ror sl │ │ │ │ + bicseq r6, lr, ip, asr sl │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d01d8 <__cxa_atexit@plt+0xc3d00> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ d01e0 <__cxa_atexit@plt+0xc3d08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d2d44 <__cxa_atexit@plt+0xc686c> │ │ │ │ - ldr r2, [pc, #68] @ d2d54 <__cxa_atexit@plt+0xc687c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ d2d58 <__cxa_atexit@plt+0xc6880> │ │ │ │ + ldrsbeq r6, [lr, #152] @ 0x98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d0290 <__cxa_atexit@plt+0xc3db8> │ │ │ │ + ldr lr, [pc, #172] @ d02b0 <__cxa_atexit@plt+0xc3dd8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #160] @ d02b4 <__cxa_atexit@plt+0xc3ddc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - b d2d48 <__cxa_atexit@plt+0xc6870> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d0284 <__cxa_atexit@plt+0xc3dac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d029c <__cxa_atexit@plt+0xc3dc4> │ │ │ │ + ldr lr, [pc, #124] @ d02b8 <__cxa_atexit@plt+0xc3de0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r8, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #92] @ d02bc <__cxa_atexit@plt+0xc3de4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r0, r2, lr} │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r1, r6, r9} │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - bicseq r3, lr, r0, lsl #31 │ │ │ │ - bicseq r3, lr, ip, lsl #31 │ │ │ │ - biceq r3, r7, ip, ror #20 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b d2908 <__cxa_atexit@plt+0xc6430> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - @ instruction: 0x01c73a9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi d2e08 <__cxa_atexit@plt+0xc6930> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d2e00 <__cxa_atexit@plt+0xc6928> │ │ │ │ - ldr r3, [pc, #84] @ d2e10 <__cxa_atexit@plt+0xc6938> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ d2e14 <__cxa_atexit@plt+0xc693c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #64] @ d2e18 <__cxa_atexit@plt+0xc6940> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r3, r5, #3 │ │ │ │ - ldr r5, [pc, #56] @ d2e1c <__cxa_atexit@plt+0xc6944> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #48] @ d2e20 <__cxa_atexit@plt+0xc6948> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 193f38c <__cxa_atexit@plt+0x1932eb4> │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - bicseq r3, lr, r8, lsr #28 │ │ │ │ - bicseq r3, lr, ip, ror #29 │ │ │ │ - @ instruction: 0x01de3e94 │ │ │ │ - bicseq r3, lr, ip, lsl #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0x01de6990 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + bicseq r6, lr, r0, lsr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d2e58 <__cxa_atexit@plt+0xc6980> │ │ │ │ - ldr r2, [pc, #28] @ d2e64 <__cxa_atexit@plt+0xc698c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc d0328 <__cxa_atexit@plt+0xc3e50> │ │ │ │ + ldr lr, [pc, #80] @ d0334 <__cxa_atexit@plt+0xc3e5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r8, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #48] @ d0338 <__cxa_atexit@plt+0xc3e60> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r0, r2, lr} │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r3, r9} │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #19 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r3, lr, r8, lsr lr │ │ │ │ - biceq r3, r7, r8, ror #19 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr sl, [pc, #16] @ d2e94 <__cxa_atexit@plt+0xc69bc> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, #12] @ d2e98 <__cxa_atexit@plt+0xc69c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldrdeq r3, [r7, #152] @ 0x98 │ │ │ │ - bicseq r3, lr, r8, lsl lr │ │ │ │ - ldrdeq r3, [r7, #144] @ 0x90 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + ldrsheq r6, [lr, #152] @ 0x98 │ │ │ │ + biceq r7, r7, r4, lsl #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi d2ee4 <__cxa_atexit@plt+0xc6a0c> │ │ │ │ - ldr r3, [pc, #52] @ d2efc <__cxa_atexit@plt+0xc6a24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #48] @ d2f00 <__cxa_atexit@plt+0xc6a28> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ d2f04 <__cxa_atexit@plt+0xc6a2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldr r7, [pc, #28] @ d2f08 <__cxa_atexit@plt+0xc6a30> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi d03ac <__cxa_atexit@plt+0xc3ed4> │ │ │ │ + ldr lr, [pc, #84] @ d03b8 <__cxa_atexit@plt+0xc3ee0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq d03a0 <__cxa_atexit@plt+0xc3ec8> │ │ │ │ + mov r7, r8 │ │ │ │ + b d03c8 <__cxa_atexit@plt+0xc3ef0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r3, r7, r8, lsr #19 │ │ │ │ - bicseq r3, lr, r8, asr #27 │ │ │ │ - biceq r3, r7, r0, lsr #19 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d2f40 <__cxa_atexit@plt+0xc6a68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ d2f44 <__cxa_atexit@plt+0xc6a6c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + biceq r7, r7, r8, lsl #1 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #120 @ 0x78 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc d04e4 <__cxa_atexit@plt+0xc400c> │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + ldr r4, [r7, #43] @ 0x2b │ │ │ │ + str r4, [sp] │ │ │ │ + ldr sl, [r7, #71] @ 0x47 │ │ │ │ + sub r2, ip, #106 @ 0x6a │ │ │ │ + sub lr, ip, #114 @ 0x72 │ │ │ │ + ldr r4, [pc, #248] @ d04f8 <__cxa_atexit@plt+0xc4020> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + sub fp, ip, #79 @ 0x4f │ │ │ │ + sub r8, ip, #99 @ 0x63 │ │ │ │ + mov r3, r6 │ │ │ │ + str r4, [r3, #28]! │ │ │ │ + str r3, [r6, #68] @ 0x44 │ │ │ │ + str fp, [r6, #72] @ 0x48 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ + ldr r7, [pc, #208] @ d04fc <__cxa_atexit@plt+0xc4024> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r0, [pc, #196] @ d0500 <__cxa_atexit@plt+0xc4028> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + ldr r0, [pc, #184] @ d0504 <__cxa_atexit@plt+0xc402c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + ldr lr, [pc, #172] @ d0508 <__cxa_atexit@plt+0xc4030> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #164] @ d050c <__cxa_atexit@plt+0xc4034> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r7, r6, #40 @ 0x28 │ │ │ │ + stm r7, {r0, r2, r4} │ │ │ │ + ldr r0, [pc, #152] @ d0510 <__cxa_atexit@plt+0xc4038> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ + stm r2, {r0, r3, r8} │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str lr, [r6, #88]! @ 0x58 │ │ │ │ + ldr r4, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + sub lr, ip, #67 @ 0x43 │ │ │ │ + sub r1, ip, #14 │ │ │ │ + ldr r8, [pc, #108] @ d0514 <__cxa_atexit@plt+0xc403c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #104] @ d0518 <__cxa_atexit@plt+0xc4040> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + stmdb r6, {r2, r3, sl} │ │ │ │ + ldr r2, [sp] │ │ │ │ + add r3, r6, #8 │ │ │ │ + stm r3, {r2, r4, fp} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + sub r7, ip, #5 │ │ │ │ + mov r4, r9 │ │ │ │ + mov r6, ip │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, lr, ip, lsl #27 │ │ │ │ - ldrheq r3, [lr, #204] @ 0xcc │ │ │ │ - biceq r3, r7, r0, asr #18 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d2f90 <__cxa_atexit@plt+0xc6ab8> │ │ │ │ - ldr r3, [pc, #52] @ d2fa8 <__cxa_atexit@plt+0xc6ad0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #48] @ d2fac <__cxa_atexit@plt+0xc6ad4> │ │ │ │ + mov r6, #120 @ 0x78 │ │ │ │ + str r6, [r9, #828] @ 0x33c │ │ │ │ + mov r4, r9 │ │ │ │ + mov r6, ip │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffc960 │ │ │ │ + @ instruction: 0xffffc188 │ │ │ │ + @ instruction: 0xffffc1cc │ │ │ │ + @ instruction: 0xffffc6ac │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + @ instruction: 0xffffd6ec │ │ │ │ + @ instruction: 0xfffff140 │ │ │ │ + bicseq r6, lr, r0, lsl r7 │ │ │ │ + bicseq r6, lr, ip, lsl #14 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #100 @ 0x64 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d05f8 <__cxa_atexit@plt+0xc4120> │ │ │ │ + ldr r2, [pc, #204] @ d0610 <__cxa_atexit@plt+0xc4138> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #200] @ d0614 <__cxa_atexit@plt+0xc413c> │ │ │ │ add sl, pc, sl │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ d2fb0 <__cxa_atexit@plt+0xc6ad8> │ │ │ │ + ldr ip, [pc, #196] @ d0618 <__cxa_atexit@plt+0xc4140> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + sub r2, r6, #31 │ │ │ │ + ldr r1, [pc, #184] @ d061c <__cxa_atexit@plt+0xc4144> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r3, [pc, #176] @ d0620 <__cxa_atexit@plt+0xc4148> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r7, #92] @ 0x5c │ │ │ │ + str r2, [r7, #96] @ 0x60 │ │ │ │ + sub r2, r6, #49 @ 0x31 │ │ │ │ + sub r0, r6, #59 @ 0x3b │ │ │ │ + ldr r1, [pc, #156] @ d0624 <__cxa_atexit@plt+0xc414c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + mov lr, r7 │ │ │ │ + str sl, [lr, #52]! @ 0x34 │ │ │ │ + mov sl, r7 │ │ │ │ + str ip, [sl, #12]! │ │ │ │ + mov ip, r7 │ │ │ │ + str r3, [ip, #24]! │ │ │ │ + str r8, [r7, #32] │ │ │ │ + ldr r3, [pc, #116] @ d0628 <__cxa_atexit@plt+0xc4150> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + str ip, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + str r0, [r7, #48] @ 0x30 │ │ │ │ + str r8, [r7, #60] @ 0x3c │ │ │ │ + ldr r0, [pc, #92] @ d062c <__cxa_atexit@plt+0xc4154> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #64] @ 0x40 │ │ │ │ + str sl, [r7, #68] @ 0x44 │ │ │ │ + add r0, r7, #72 @ 0x48 │ │ │ │ + stm r0, {r2, r7, r9, lr} │ │ │ │ + ldr r3, [pc, #72] @ d0630 <__cxa_atexit@plt+0xc4158> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ - ldr r7, [pc, #28] @ d2fb4 <__cxa_atexit@plt+0xc6adc> │ │ │ │ + str r3, [r7, #88] @ 0x58 │ │ │ │ + sub r7, r6, #5 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ d0634 <__cxa_atexit@plt+0xc415c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r3, r7, r8, lsl r9 │ │ │ │ - bicseq r3, lr, ip, lsl sp │ │ │ │ - biceq r3, r7, r0, lsl r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d2fec <__cxa_atexit@plt+0xc6b14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ d2ff0 <__cxa_atexit@plt+0xc6b18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r3, lr, r0, ror #25 │ │ │ │ - bicseq r3, lr, r0, lsl ip │ │ │ │ + @ instruction: 0xffffb3a8 │ │ │ │ + @ instruction: 0xffffba28 │ │ │ │ + @ instruction: 0xffffb74c │ │ │ │ + bicseq r6, lr, r4, asr #23 │ │ │ │ + @ instruction: 0xffffb888 │ │ │ │ + bicseq r6, lr, r8, lsl r6 │ │ │ │ + @ instruction: 0xffffb9a0 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + ldrsbeq r6, [lr, #80] @ 0x50 │ │ │ │ + strheq r6, [r7, #236] @ 0xec │ │ │ │ + stlexbeq r6, ip, [r7] │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d307c <__cxa_atexit@plt+0xc6ba4> │ │ │ │ - ldr r2, [pc, #136] @ d3098 <__cxa_atexit@plt+0xc6bc0> │ │ │ │ + bhi d06dc <__cxa_atexit@plt+0xc4204> │ │ │ │ + ldr r2, [pc, #160] @ d06f8 <__cxa_atexit@plt+0xc4220> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ d309c <__cxa_atexit@plt+0xc6bc4> │ │ │ │ + ldr r1, [pc, #152] @ d06fc <__cxa_atexit@plt+0xc4224> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3070 <__cxa_atexit@plt+0xc6b98> │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d0688 <__cxa_atexit@plt+0xc41b0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne d0694 <__cxa_atexit@plt+0xc41bc> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc d3084 <__cxa_atexit@plt+0xc6bac> │ │ │ │ - ldr r3, [pc, #88] @ d30a0 <__cxa_atexit@plt+0xc6bc8> │ │ │ │ + bcc d06e4 <__cxa_atexit@plt+0xc420c> │ │ │ │ + ldr lr, [pc, #84] @ d0700 <__cxa_atexit@plt+0xc4228> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ d0704 <__cxa_atexit@plt+0xc422c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #76] @ d0708 <__cxa_atexit@plt+0xc4230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ d30a4 <__cxa_atexit@plt+0xc6bcc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r6, {r3, lr} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq r3, lr, r0, lsl #23 │ │ │ │ - bicseq r3, lr, r0, lsr #23 │ │ │ │ - bicseq r3, lr, r4, lsr #25 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + bicseq r6, lr, r0, asr #10 │ │ │ │ + biceq r4, r7, r0, lsr #10 │ │ │ │ + strdeq r4, [r7, #68] @ 0x44 │ │ │ │ + bicseq r6, lr, r0, lsr r6 │ │ │ │ + biceq r6, r7, r8, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r3, #3 │ │ │ │ + bne d072c <__cxa_atexit@plt+0xc4254> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d30f0 <__cxa_atexit@plt+0xc6c18> │ │ │ │ - ldr r2, [pc, #48] @ d30fc <__cxa_atexit@plt+0xc6c24> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d0774 <__cxa_atexit@plt+0xc429c> │ │ │ │ + ldr lr, [pc, #64] @ d0784 <__cxa_atexit@plt+0xc42ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #60] @ d0788 <__cxa_atexit@plt+0xc42b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #56] @ d078c <__cxa_atexit@plt+0xc42b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ d3100 <__cxa_atexit@plt+0xc6c28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r3, lr, ip, lsl fp │ │ │ │ - bicseq r3, lr, r0, lsr #24 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc d3158 <__cxa_atexit@plt+0xc6c80> │ │ │ │ - ldr r1, [pc, #68] @ d3174 <__cxa_atexit@plt+0xc6c9c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r1, [pc, #52] @ d3178 <__cxa_atexit@plt+0xc6ca0> │ │ │ │ + biceq r4, r7, r8, lsl #9 │ │ │ │ + biceq r4, r7, ip, asr r4 │ │ │ │ + @ instruction: 0x01de6598 │ │ │ │ + biceq r6, r7, r4, asr sp │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d08e8 <__cxa_atexit@plt+0xc4410> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r9 │ │ │ │ + bcc d08f0 <__cxa_atexit@plt+0xc4418> │ │ │ │ + ldr lr, [pc, #352] @ d0924 <__cxa_atexit@plt+0xc444c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #348] @ d0928 <__cxa_atexit@plt+0xc4450> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr ip, [pc, #320] @ d092c <__cxa_atexit@plt+0xc4454> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + mov r8, r6 │ │ │ │ + str ip, [r8, #4]! │ │ │ │ + ldr ip, [pc, #308] @ d0930 <__cxa_atexit@plt+0xc4458> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r2, [r8, #44] @ 0x2c │ │ │ │ + ldr r2, [pc, #300] @ d0934 <__cxa_atexit@plt+0xc445c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + str lr, [r8, #16] │ │ │ │ + add lr, r8, #20 │ │ │ │ + stm lr, {r0, r8, sl} │ │ │ │ + str r3, [r8, #32] │ │ │ │ + add sl, r8, #144 @ 0x90 │ │ │ │ + str ip, [r8, #36]! @ 0x24 │ │ │ │ + sub r9, r9, #31 │ │ │ │ + cmp r1, sl │ │ │ │ + bcc d0908 <__cxa_atexit@plt+0xc4430> │ │ │ │ + ldr r3, [pc, #256] @ d093c <__cxa_atexit@plt+0xc4464> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #252] @ d0940 <__cxa_atexit@plt+0xc4468> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #248] @ d0944 <__cxa_atexit@plt+0xc446c> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r3, [r6, #52]! @ 0x34 │ │ │ │ + sub r3, sl, #31 │ │ │ │ + ldr r1, [pc, #236] @ d0948 <__cxa_atexit@plt+0xc4470> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #105 @ 0x69 │ │ │ │ - add r8, r1, #256 @ 0x100 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r7, [pc, #28] @ d317c <__cxa_atexit@plt+0xc6ca4> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r7, [pc, #228] @ d094c <__cxa_atexit@plt+0xc4474> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - bicseq r3, lr, r0, lsl #22 │ │ │ │ - biceq r3, r7, r0, asr r7 │ │ │ │ - biceq r3, r7, r0, asr #14 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi d31f0 <__cxa_atexit@plt+0xc6d18> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d31e8 <__cxa_atexit@plt+0xc6d10> │ │ │ │ - ldr r3, [pc, #68] @ d31f8 <__cxa_atexit@plt+0xc6d20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ d31fc <__cxa_atexit@plt+0xc6d24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #52] @ d3200 <__cxa_atexit@plt+0xc6d28> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #44] @ d3204 <__cxa_atexit@plt+0xc6d2c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - mov sl, r3 │ │ │ │ - b 148b8c <__cxa_atexit@plt+0x13c6b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r1, [r6, #92] @ 0x5c │ │ │ │ + str r3, [r6, #96] @ 0x60 │ │ │ │ + sub r3, sl, #49 @ 0x31 │ │ │ │ + sub r0, sl, #59 @ 0x3b │ │ │ │ + ldr r1, [pc, #208] @ d0950 <__cxa_atexit@plt+0xc4478> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov lr, r6 │ │ │ │ + str r2, [lr, #52]! @ 0x34 │ │ │ │ + mov r2, r6 │ │ │ │ + str ip, [r2, #12]! │ │ │ │ + mov ip, r6 │ │ │ │ + str r7, [ip, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + ldr r7, [pc, #168] @ d0954 <__cxa_atexit@plt+0xc447c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str ip, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #60] @ 0x3c │ │ │ │ + ldr r0, [pc, #144] @ d0958 <__cxa_atexit@plt+0xc4480> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, r6, #64 @ 0x40 │ │ │ │ + stm r1, {r0, r2, r3, r6, r9, lr} │ │ │ │ + ldr r7, [pc, #132] @ d095c <__cxa_atexit@plt+0xc4484> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #88] @ 0x58 │ │ │ │ + sub r7, sl, #5 │ │ │ │ + mov r6, sl │ │ │ │ + b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ + mov r9, r6 │ │ │ │ + b d08f8 <__cxa_atexit@plt+0xc4420> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - biceq r3, r7, r0, lsl #14 │ │ │ │ - bicseq r3, lr, r0, lsr sl │ │ │ │ - bicseq r3, lr, r4, lsl #30 │ │ │ │ - ldrsheq r3, [lr, #236] @ 0xec │ │ │ │ - biceq r3, r7, ip, asr r7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r7, [pc, #40] @ d0938 <__cxa_atexit@plt+0xc4460> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #100 @ 0x64 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + biceq r4, r7, r0, lsr #5 │ │ │ │ + ldrsbeq r6, [lr, #56] @ 0x38 │ │ │ │ + bicseq r6, lr, r0, lsr #10 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + ldrsheq r6, [lr, #72] @ 0x48 │ │ │ │ + biceq r6, r7, ip, lsr #23 │ │ │ │ + @ instruction: 0xffffb0b0 │ │ │ │ + @ instruction: 0xffffb730 │ │ │ │ + @ instruction: 0xffffb454 │ │ │ │ + bicseq r6, lr, ip, asr #17 │ │ │ │ + @ instruction: 0xffffb590 │ │ │ │ + bicseq r6, lr, r0, lsr #6 │ │ │ │ + @ instruction: 0xffffb6a8 │ │ │ │ + @ instruction: 0xfffffa80 │ │ │ │ + bicseq r6, lr, r0, ror #5 │ │ │ │ + @ instruction: 0x01c76b94 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d3244 <__cxa_atexit@plt+0xc6d6c> │ │ │ │ - ldr r5, [pc, #40] @ d3258 <__cxa_atexit@plt+0xc6d80> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #36] @ d325c <__cxa_atexit@plt+0xc6d84> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r7, [pc, #20] @ d3260 <__cxa_atexit@plt+0xc6d88> │ │ │ │ + bhi d0994 <__cxa_atexit@plt+0xc44bc> │ │ │ │ + ldr r3, [pc, #32] @ d09a4 <__cxa_atexit@plt+0xc44cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r8, sl │ │ │ │ + b 15d69f8 <__cxa_atexit@plt+0x15ca520> │ │ │ │ + ldr r7, [pc, #12] @ d09a8 <__cxa_atexit@plt+0xc44d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01afba69 │ │ │ │ - biceq r3, r7, r4, lsr r7 │ │ │ │ - biceq r3, r7, r4, lsl #14 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + biceq r6, r7, r4, ror fp │ │ │ │ + biceq r6, r7, ip, asr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ d3288 <__cxa_atexit@plt+0xc6db0> │ │ │ │ + ldr r3, [pc, #36] @ d09e4 <__cxa_atexit@plt+0xc450c> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ - biceq r3, r7, r4, ror #13 │ │ │ │ - strdeq r3, [r7, #100] @ 0x64 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi d32e0 <__cxa_atexit@plt+0xc6e08> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d32d8 <__cxa_atexit@plt+0xc6e00> │ │ │ │ - ldr r3, [pc, #40] @ d32e8 <__cxa_atexit@plt+0xc6e10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #28] @ d32ec <__cxa_atexit@plt+0xc6e14> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 172935c <__cxa_atexit@plt+0x171ce84> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq d09d8 <__cxa_atexit@plt+0xc4500> │ │ │ │ + mov r7, r8 │ │ │ │ + b d09f4 <__cxa_atexit@plt+0xc451c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bicseq r3, lr, ip, lsr #18 │ │ │ │ - ldrheq r3, [lr, #148] @ 0x94 │ │ │ │ - strheq r3, [r7, #96] @ 0x60 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + biceq r6, r7, r0, lsl fp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d0a7c <__cxa_atexit@plt+0xc45a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d0a84 <__cxa_atexit@plt+0xc45ac> │ │ │ │ + ldr r2, [pc, #120] @ d0a94 <__cxa_atexit@plt+0xc45bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr lr, [pc, #92] @ d0a98 <__cxa_atexit@plt+0xc45c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #88] @ d0a9c <__cxa_atexit@plt+0xc45c4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #28]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 9d460 <__cxa_atexit@plt+0x90f88> │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + bicseq r6, lr, ip, ror #2 │ │ │ │ + bicseq r6, lr, r4, asr r3 │ │ │ │ + biceq r6, r7, r4, ror #20 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi d3344 <__cxa_atexit@plt+0xc6e6c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d333c <__cxa_atexit@plt+0xc6e64> │ │ │ │ - ldr r3, [pc, #40] @ d334c <__cxa_atexit@plt+0xc6e74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #28] @ d3350 <__cxa_atexit@plt+0xc6e78> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 172935c <__cxa_atexit@plt+0x171ce84> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r3, lr, r8, asr #17 │ │ │ │ - bicseq r3, lr, r4, asr r9 │ │ │ │ - biceq r3, r7, ip, ror r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d3394 <__cxa_atexit@plt+0xc6ebc> │ │ │ │ - ldr r3, [pc, #40] @ d339c <__cxa_atexit@plt+0xc6ec4> │ │ │ │ + bhi d0ad4 <__cxa_atexit@plt+0xc45fc> │ │ │ │ + ldr r3, [pc, #32] @ d0ae4 <__cxa_atexit@plt+0xc460c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ d33a0 <__cxa_atexit@plt+0xc6ec8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #24] @ d33a4 <__cxa_atexit@plt+0xc6ecc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 19fcee4 <__cxa_atexit@plt+0x19f0a0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r8, sl │ │ │ │ + b 15d69f8 <__cxa_atexit@plt+0x15ca520> │ │ │ │ + ldr r7, [pc, #12] @ d0ae8 <__cxa_atexit@plt+0xc4610> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r3, r7, r4, asr #9 │ │ │ │ - bicseq r3, lr, r0, lsl r8 │ │ │ │ - biceq r3, r7, r8, lsl r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ d33c8 <__cxa_atexit@plt+0xc6ef0> │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + biceq r6, r7, r4, lsr sl │ │ │ │ + biceq r6, r7, ip, lsr #20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d0c3c <__cxa_atexit@plt+0xc4764> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d0c44 <__cxa_atexit@plt+0xc476c> │ │ │ │ + ldr lr, [pc, #344] @ d0c78 <__cxa_atexit@plt+0xc47a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #340] @ d0c7c <__cxa_atexit@plt+0xc47a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr ip, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r9, [pc, #316] @ d0c80 <__cxa_atexit@plt+0xc47a8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r7, [pc, #312] @ d0c84 <__cxa_atexit@plt+0xc47ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #304] @ d0c88 <__cxa_atexit@plt+0xc47b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r7, ip} │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + sub r8, r3, #1 │ │ │ │ + sub r9, r3, #27 │ │ │ │ + add ip, r6, #132 @ 0x84 │ │ │ │ + cmp r1, ip │ │ │ │ + bcc d0c5c <__cxa_atexit@plt+0xc4784> │ │ │ │ + ldr r2, [pc, #264] @ d0c90 <__cxa_atexit@plt+0xc47b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #260] @ d0c94 <__cxa_atexit@plt+0xc47bc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [pc, #256] @ d0c98 <__cxa_atexit@plt+0xc47c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1a0b930 <__cxa_atexit@plt+0x19ff458> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - strdeq r3, [r7, #84] @ 0x54 │ │ │ │ + str r2, [r6, #36]! @ 0x24 │ │ │ │ + sub r2, ip, #31 │ │ │ │ + ldr r1, [pc, #244] @ d0c9c <__cxa_atexit@plt+0xc47c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r7, [pc, #236] @ d0ca0 <__cxa_atexit@plt+0xc47c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r6, #92] @ 0x5c │ │ │ │ + str r2, [r6, #96] @ 0x60 │ │ │ │ + sub r2, ip, #49 @ 0x31 │ │ │ │ + sub r0, ip, #59 @ 0x3b │ │ │ │ + ldr r1, [pc, #216] @ d0ca4 <__cxa_atexit@plt+0xc47cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov lr, r6 │ │ │ │ + str sl, [lr, #52]! @ 0x34 │ │ │ │ + mov sl, r6 │ │ │ │ + str r3, [sl, #12]! │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r3, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + ldr r7, [pc, #176] @ d0ca8 <__cxa_atexit@plt+0xc47d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #60] @ 0x3c │ │ │ │ + ldr r0, [pc, #152] @ d0cac <__cxa_atexit@plt+0xc47d4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #64] @ 0x40 │ │ │ │ + str sl, [r6, #68] @ 0x44 │ │ │ │ + add r0, r6, #72 @ 0x48 │ │ │ │ + stm r0, {r2, r6, r9, lr} │ │ │ │ + ldr r7, [pc, #132] @ d0cb0 <__cxa_atexit@plt+0xc47d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #88] @ 0x58 │ │ │ │ + sub r7, ip, #5 │ │ │ │ + mov r6, ip │ │ │ │ + b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ + mov r3, r6 │ │ │ │ + b d0c4c <__cxa_atexit@plt+0xc4774> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ d0c8c <__cxa_atexit@plt+0xc47b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #100 @ 0x64 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + bx r0 │ │ │ │ + biceq r4, r7, r4, lsr #2 │ │ │ │ + bicseq r6, lr, ip, ror r0 │ │ │ │ + ldrsheq r6, [lr, #64] @ 0x40 │ │ │ │ + bicseq r6, lr, r4, lsr #1 │ │ │ │ + bicseq r6, lr, r8, lsr #3 │ │ │ │ + biceq r6, r7, r8, asr r8 │ │ │ │ + @ instruction: 0xffffad64 │ │ │ │ + @ instruction: 0xffffb3e4 │ │ │ │ + @ instruction: 0xffffb108 │ │ │ │ + bicseq r6, lr, r0, lsl #11 │ │ │ │ + @ instruction: 0xffffb244 │ │ │ │ + ldrsbeq r5, [lr, #244] @ 0xf4 │ │ │ │ + @ instruction: 0xffffb35c │ │ │ │ + @ instruction: 0xfffff734 │ │ │ │ + bicseq r5, lr, ip, lsl #31 │ │ │ │ + biceq r6, r7, r0, ror #16 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d3428 <__cxa_atexit@plt+0xc6f50> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #104] @ d345c <__cxa_atexit@plt+0xc6f84> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d0d28 <__cxa_atexit@plt+0xc4850> │ │ │ │ + ldr r2, [pc, #96] @ d0d40 <__cxa_atexit@plt+0xc4868> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r1, [pc, #92] @ d0d44 <__cxa_atexit@plt+0xc486c> │ │ │ │ + add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq d3440 <__cxa_atexit@plt+0xc6f68> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d344c <__cxa_atexit@plt+0xc6f74> │ │ │ │ - ldr r7, [pc, #72] @ d3460 <__cxa_atexit@plt+0xc6f88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #64] @ d3464 <__cxa_atexit@plt+0xc6f8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + add r2, r1, #1 │ │ │ │ + ldr r1, [pc, #68] @ d0d48 <__cxa_atexit@plt+0xc4870> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r5, [r7, #16] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ d3468 <__cxa_atexit@plt+0xc6f90> │ │ │ │ + ldr r7, [pc, #28] @ d0d4c <__cxa_atexit@plt+0xc4874> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #48] @ d346c <__cxa_atexit@plt+0xc6f94> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + biceq r3, r7, r0, ror pc │ │ │ │ + bicseq r5, lr, r4, lsr #29 │ │ │ │ + biceq r6, r7, r0, lsl #16 │ │ │ │ + ldrdeq r6, [r7, #116] @ 0x74 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d0dc4 <__cxa_atexit@plt+0xc48ec> │ │ │ │ + ldr r2, [pc, #96] @ d0ddc <__cxa_atexit@plt+0xc4904> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #92] @ d0de0 <__cxa_atexit@plt+0xc4908> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + add r2, r1, #1 │ │ │ │ + ldr r1, [pc, #68] @ d0de4 <__cxa_atexit@plt+0xc490c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r5, [r7, #16] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - biceq r3, r7, r0, lsr #11 │ │ │ │ - @ instruction: 0x01c73594 │ │ │ │ - biceq r3, r7, r8, ror #10 │ │ │ │ - biceq r3, r7, ip, asr r5 │ │ │ │ - biceq r3, r7, r0, asr #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d34a0 <__cxa_atexit@plt+0xc6fc8> │ │ │ │ - ldr r7, [pc, #36] @ d34b4 <__cxa_atexit@plt+0xc6fdc> │ │ │ │ + ldr r7, [pc, #28] @ d0de8 <__cxa_atexit@plt+0xc4910> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ d34b8 <__cxa_atexit@plt+0xc6fe0> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + ldrdeq r3, [r7, #228] @ 0xe4 │ │ │ │ + bicseq r5, lr, r8, lsl #28 │ │ │ │ + biceq r6, r7, r4, ror #14 │ │ │ │ + biceq r6, r7, ip, asr #14 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d0f54 <__cxa_atexit@plt+0xc4a7c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d0f5c <__cxa_atexit@plt+0xc4a84> │ │ │ │ + ldr lr, [pc, #368] @ d0f90 <__cxa_atexit@plt+0xc4ab8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #364] @ d0f94 <__cxa_atexit@plt+0xc4abc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr sl, [pc, #336] @ d0f98 <__cxa_atexit@plt+0xc4ac0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + mov r0, r6 │ │ │ │ + str sl, [r0, #4]! │ │ │ │ + str r2, [r0, #40] @ 0x28 │ │ │ │ + ldr sl, [pc, #320] @ d0f9c <__cxa_atexit@plt+0xc4ac4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r2, [pc, #316] @ d0fa0 <__cxa_atexit@plt+0xc4ac8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str lr, [r0, #16] │ │ │ │ + str ip, [r0, #20] │ │ │ │ + str r0, [r0, #24] │ │ │ │ + str r9, [r0, #28] │ │ │ │ + str r8, [r0, #32] │ │ │ │ + str sl, [r0, #36] @ 0x24 │ │ │ │ + add ip, r0, #140 @ 0x8c │ │ │ │ + sub r8, r3, #1 │ │ │ │ + sub r9, r3, #27 │ │ │ │ + cmp r1, ip │ │ │ │ + bcc d0f74 <__cxa_atexit@plt+0xc4a9c> │ │ │ │ + ldr r3, [pc, #264] @ d0fa8 <__cxa_atexit@plt+0xc4ad0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #260] @ d0fac <__cxa_atexit@plt+0xc4ad4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #256] @ d0fb0 <__cxa_atexit@plt+0xc4ad8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r6, #48]! @ 0x30 │ │ │ │ + sub r3, ip, #31 │ │ │ │ + ldr r1, [pc, #244] @ d0fb4 <__cxa_atexit@plt+0xc4adc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r7, [pc, #236] @ d0fb8 <__cxa_atexit@plt+0xc4ae0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r6, #92] @ 0x5c │ │ │ │ + str r3, [r6, #96] @ 0x60 │ │ │ │ + sub r3, ip, #49 @ 0x31 │ │ │ │ + sub r0, ip, #59 @ 0x3b │ │ │ │ + ldr r1, [pc, #216] @ d0fbc <__cxa_atexit@plt+0xc4ae4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov lr, r6 │ │ │ │ + str sl, [lr, #52]! @ 0x34 │ │ │ │ + mov sl, r6 │ │ │ │ + str r2, [sl, #12]! │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r2, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + ldr r7, [pc, #176] @ d0fc0 <__cxa_atexit@plt+0xc4ae8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #60] @ 0x3c │ │ │ │ + ldr r0, [pc, #152] @ d0fc4 <__cxa_atexit@plt+0xc4aec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #64] @ 0x40 │ │ │ │ + str sl, [r6, #68] @ 0x44 │ │ │ │ + add r0, r6, #72 @ 0x48 │ │ │ │ + stm r0, {r3, r6, r9, lr} │ │ │ │ + ldr r7, [pc, #132] @ d0fc8 <__cxa_atexit@plt+0xc4af0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #88] @ 0x58 │ │ │ │ + sub r7, ip, #5 │ │ │ │ + mov r6, ip │ │ │ │ + b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ + mov r3, r6 │ │ │ │ + b d0f64 <__cxa_atexit@plt+0xc4a8c> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r7, [pc, #40] @ d0fa4 <__cxa_atexit@plt+0xc4acc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #100 @ 0x64 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ bx r0 │ │ │ │ - biceq r3, r7, r8, lsr #10 │ │ │ │ - biceq r3, r7, ip, lsl r5 │ │ │ │ - biceq r3, r7, r4, lsl r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d34fc <__cxa_atexit@plt+0xc7024> │ │ │ │ - ldr r3, [pc, #40] @ d3504 <__cxa_atexit@plt+0xc702c> │ │ │ │ + biceq r3, r7, ip, lsr lr │ │ │ │ + bicseq r5, lr, ip, ror sp │ │ │ │ + bicseq r5, lr, r4, asr #29 │ │ │ │ + ldrsbeq r6, [lr, #24] │ │ │ │ + @ instruction: 0x01de5e9c │ │ │ │ + biceq r6, r7, r0, asr #10 │ │ │ │ + @ instruction: 0xffffaa4c │ │ │ │ + @ instruction: 0xffffb0cc │ │ │ │ + @ instruction: 0xffffadf0 │ │ │ │ + bicseq r6, lr, r8, ror #4 │ │ │ │ + @ instruction: 0xffffaf2c │ │ │ │ + ldrheq r5, [lr, #204] @ 0xcc │ │ │ │ + @ instruction: 0xffffb044 │ │ │ │ + @ instruction: 0xfffff41c │ │ │ │ + bicseq r5, lr, r4, ror ip │ │ │ │ + biceq r6, r7, r8, ror #10 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d1048 <__cxa_atexit@plt+0xc4b70> │ │ │ │ + ldr r3, [pc, #104] @ d1060 <__cxa_atexit@plt+0xc4b88> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ d3508 <__cxa_atexit@plt+0xc7030> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #24] @ d350c <__cxa_atexit@plt+0xc7034> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #84] @ d1064 <__cxa_atexit@plt+0xc4b8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 19fcee4 <__cxa_atexit@plt+0x19f0a0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + add lr, r7, #16 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + ldr r2, [pc, #64] @ d1068 <__cxa_atexit@plt+0xc4b90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r1, r7 │ │ │ │ + str r2, [r1, #28]! │ │ │ │ + str r9, [r7, #36] @ 0x24 │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + str r7, [r7, #48] @ 0x30 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r3, r7, ip, asr r3 │ │ │ │ - bicseq r3, lr, r8, lsr #13 │ │ │ │ - strheq r3, [r7, #64] @ 0x40 │ │ │ │ + ldr r7, [pc, #28] @ d106c <__cxa_atexit@plt+0xc4b94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + @ instruction: 0x01de5b98 │ │ │ │ + bicseq r5, lr, r0, ror sp │ │ │ │ + biceq r6, r7, r0, lsl #10 │ │ │ │ + ldrdeq r6, [r7, #68] @ 0x44 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ d3530 <__cxa_atexit@plt+0xc7058> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d10ec <__cxa_atexit@plt+0xc4c14> │ │ │ │ + ldr r3, [pc, #104] @ d1104 <__cxa_atexit@plt+0xc4c2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1a0b930 <__cxa_atexit@plt+0x19ff458> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - biceq r3, r7, ip, lsl #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d3590 <__cxa_atexit@plt+0xc70b8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #104] @ d35c4 <__cxa_atexit@plt+0xc70ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq d35a8 <__cxa_atexit@plt+0xc70d0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d35b4 <__cxa_atexit@plt+0xc70dc> │ │ │ │ - ldr r7, [pc, #72] @ d35c8 <__cxa_atexit@plt+0xc70f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #64] @ d35cc <__cxa_atexit@plt+0xc70f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #84] @ d1108 <__cxa_atexit@plt+0xc4c30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + add lr, r7, #16 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + ldr r2, [pc, #64] @ d110c <__cxa_atexit@plt+0xc4c34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r1, r7 │ │ │ │ + str r2, [r1, #28]! │ │ │ │ + str r9, [r7, #36] @ 0x24 │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + str r7, [r7, #48] @ 0x30 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ d35d0 <__cxa_atexit@plt+0xc70f8> │ │ │ │ + ldr r7, [pc, #28] @ d1110 <__cxa_atexit@plt+0xc4c38> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #48] @ d35d4 <__cxa_atexit@plt+0xc70fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + ldrsheq r5, [lr, #164] @ 0xa4 │ │ │ │ + bicseq r5, lr, ip, asr #25 │ │ │ │ + biceq r6, r7, ip, asr r4 │ │ │ │ + @ instruction: 0x01afe07d │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0x01afe0aa │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - biceq r3, r7, r8, lsr r4 │ │ │ │ - biceq r3, r7, ip, lsr #8 │ │ │ │ - biceq r3, r7, r0, lsl #8 │ │ │ │ - strdeq r3, [r7, #52] @ 0x34 │ │ │ │ - ldrdeq r3, [r7, #56] @ 0x38 │ │ │ │ + ldrdeq lr, [pc, r7]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d3608 <__cxa_atexit@plt+0xc7130> │ │ │ │ - ldr r7, [pc, #36] @ d361c <__cxa_atexit@plt+0xc7144> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ d3620 <__cxa_atexit@plt+0xc7148> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + @ instruction: 0x01afe10a │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r7, r0, asr #7 │ │ │ │ - strheq r3, [r7, #52] @ 0x34 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d3670 <__cxa_atexit@plt+0xc7198> │ │ │ │ - ldr r3, [pc, #60] @ d3680 <__cxa_atexit@plt+0xc71a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #56] @ d3684 <__cxa_atexit@plt+0xc71ac> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r3, r8} │ │ │ │ - ldr r3, [pc, #44] @ d3688 <__cxa_atexit@plt+0xc71b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #36] @ d368c <__cxa_atexit@plt+0xc71b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 152734 <__cxa_atexit@plt+0x14625c> │ │ │ │ - ldr r7, [pc, #24] @ d3690 <__cxa_atexit@plt+0xc71b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0x01afe13d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - biceq r3, r7, ip, lsl #5 │ │ │ │ - bicseq r3, lr, ip, ror sl │ │ │ │ - bicseq r3, lr, r4, ror sl │ │ │ │ - biceq r3, r7, r0, lsl #7 │ │ │ │ - biceq r3, r7, ip, asr #6 │ │ │ │ + @ instruction: 0x01afe173 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d36e0 <__cxa_atexit@plt+0xc7208> │ │ │ │ - ldr r3, [pc, #124] @ d3730 <__cxa_atexit@plt+0xc7258> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d370c <__cxa_atexit@plt+0xc7234> │ │ │ │ - ldr r3, [pc, #104] @ d3734 <__cxa_atexit@plt+0xc725c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d370c <__cxa_atexit@plt+0xc7234> │ │ │ │ - b d3780 <__cxa_atexit@plt+0xc72a8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d3714 <__cxa_atexit@plt+0xc723c> │ │ │ │ - ldr r5, [pc, #64] @ d3738 <__cxa_atexit@plt+0xc7260> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #60] @ d373c <__cxa_atexit@plt+0xc7264> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r3, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d372c <__cxa_atexit@plt+0xc7254> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + @ instruction: 0x01afe1a4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r4, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r7, r4, ror #4 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffb74 │ │ │ │ - @ instruction: 0x01afb5a1 │ │ │ │ - biceq r3, r7, r0, lsr #5 │ │ │ │ + ldrdeq lr, [pc, r5]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ d3770 <__cxa_atexit@plt+0xc7298> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3768 <__cxa_atexit@plt+0xc7290> │ │ │ │ - b d3780 <__cxa_atexit@plt+0xc72a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r5, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq r3, r7, ip, ror #4 │ │ │ │ + @ instruction: 0x01afe206 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d37b4 <__cxa_atexit@plt+0xc72dc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #108] @ d3808 <__cxa_atexit@plt+0xc7330> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq d37e0 <__cxa_atexit@plt+0xc7308> │ │ │ │ - mov r7, r3 │ │ │ │ - b d3820 <__cxa_atexit@plt+0xc7348> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d37ec <__cxa_atexit@plt+0xc7314> │ │ │ │ - ldr r5, [pc, #64] @ d380c <__cxa_atexit@plt+0xc7334> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #60] @ d3810 <__cxa_atexit@plt+0xc7338> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r6, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d3804 <__cxa_atexit@plt+0xc732c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + @ instruction: 0x01afe23a │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r7, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r7, ip, lsl #3 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffaa0 │ │ │ │ - @ instruction: 0x01afb4cd │ │ │ │ - biceq r3, r7, ip, asr #3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d3848 <__cxa_atexit@plt+0xc7370> │ │ │ │ - ldr r3, [pc, #60] @ d3870 <__cxa_atexit@plt+0xc7398> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3864 <__cxa_atexit@plt+0xc738c> │ │ │ │ - b d3d44 <__cxa_atexit@plt+0xc786c> │ │ │ │ - ldr r3, [pc, #28] @ d386c <__cxa_atexit@plt+0xc7394> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3864 <__cxa_atexit@plt+0xc738c> │ │ │ │ - b d3880 <__cxa_atexit@plt+0xc73a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0x01afe26f │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r8, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, ip, lsl #10 │ │ │ │ - biceq r3, r7, ip, ror #2 │ │ │ │ + @ instruction: 0x01afe2a6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d38a8 <__cxa_atexit@plt+0xc73d0> │ │ │ │ - ldr r3, [pc, #60] @ d38d0 <__cxa_atexit@plt+0xc73f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d38c4 <__cxa_atexit@plt+0xc73ec> │ │ │ │ - b d38e0 <__cxa_atexit@plt+0xc7408> │ │ │ │ - ldr r3, [pc, #28] @ d38cc <__cxa_atexit@plt+0xc73f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d38c4 <__cxa_atexit@plt+0xc73ec> │ │ │ │ - b d3d44 <__cxa_atexit@plt+0xc786c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r3, r7, ip, lsl #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d3908 <__cxa_atexit@plt+0xc7430> │ │ │ │ - ldr r3, [pc, #60] @ d3930 <__cxa_atexit@plt+0xc7458> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3924 <__cxa_atexit@plt+0xc744c> │ │ │ │ - b d3940 <__cxa_atexit@plt+0xc7468> │ │ │ │ - ldr r3, [pc, #28] @ d392c <__cxa_atexit@plt+0xc7454> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3924 <__cxa_atexit@plt+0xc744c> │ │ │ │ - b d3d44 <__cxa_atexit@plt+0xc786c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldrdeq lr, [pc, r5]! │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r4 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r3, r7, ip, lsr #1 │ │ │ │ + @ instruction: 0x01afe303 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01afe333 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d3970 <__cxa_atexit@plt+0xc7498> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #60] @ d3998 <__cxa_atexit@plt+0xc74c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d398c <__cxa_atexit@plt+0xc74b4> │ │ │ │ - b d39a8 <__cxa_atexit@plt+0xc74d0> │ │ │ │ - ldr r3, [pc, #28] @ d3994 <__cxa_atexit@plt+0xc74bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d398c <__cxa_atexit@plt+0xc74b4> │ │ │ │ - b d3d44 <__cxa_atexit@plt+0xc786c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r3, r4 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #7 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r3, r7, r4, asr #32 │ │ │ │ + @ instruction: 0x01afe361 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r4, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01afe390 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r5, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01afe3bf │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d39dc <__cxa_atexit@plt+0xc7504> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #60] @ d3a04 <__cxa_atexit@plt+0xc752c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d39f8 <__cxa_atexit@plt+0xc7520> │ │ │ │ - b d3a14 <__cxa_atexit@plt+0xc753c> │ │ │ │ - ldr r3, [pc, #28] @ d3a00 <__cxa_atexit@plt+0xc7528> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d39f8 <__cxa_atexit@plt+0xc7520> │ │ │ │ - b d3d44 <__cxa_atexit@plt+0xc786c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r3 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r2, [r7, #248] @ 0xf8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d3a44 <__cxa_atexit@plt+0xc756c> │ │ │ │ - ldr r3, [pc, #68] @ d3a78 <__cxa_atexit@plt+0xc75a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3a60 <__cxa_atexit@plt+0xc7588> │ │ │ │ - b d3a88 <__cxa_atexit@plt+0xc75b0> │ │ │ │ - ldr r5, [pc, #40] @ d3a74 <__cxa_atexit@plt+0xc759c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3a68 <__cxa_atexit@plt+0xc7590> │ │ │ │ - mov r5, r3 │ │ │ │ - b d3bf0 <__cxa_atexit@plt+0xc7718> │ │ │ │ - ldr r0, [r7] │ │ │ │ + strdeq lr, [pc, r4]! │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0x01afe41f │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r2, r7, r4, ror #30 │ │ │ │ + @ instruction: 0x01afe449 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d3ab8 <__cxa_atexit@plt+0xc75e0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #60] @ d3ae0 <__cxa_atexit@plt+0xc7608> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3ad4 <__cxa_atexit@plt+0xc75fc> │ │ │ │ - b d3af0 <__cxa_atexit@plt+0xc7618> │ │ │ │ - ldr r3, [pc, #28] @ d3adc <__cxa_atexit@plt+0xc7604> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01afe473 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01afe49c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01afe4c6 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r3, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d13c0 <__cxa_atexit@plt+0xc4ee8> │ │ │ │ + ldr r3, [pc, #92] @ d13d0 <__cxa_atexit@plt+0xc4ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq d13a0 <__cxa_atexit@plt+0xc4ec8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #47 @ 0x2f │ │ │ │ + bne d13b0 <__cxa_atexit@plt+0xc4ed8> │ │ │ │ + ldr r7, [pc, #60] @ d13d4 <__cxa_atexit@plt+0xc4efc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ d13dc <__cxa_atexit@plt+0xc4f04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ d13d8 <__cxa_atexit@plt+0xc4f00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + bicseq r5, lr, r8, lsl r9 │ │ │ │ + @ instruction: 0x01c7619c │ │ │ │ + bicseq r5, lr, r0, lsr r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ d1410 <__cxa_atexit@plt+0xc4f38> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ d1414 <__cxa_atexit@plt+0xc4f3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r2, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #47 @ 0x2f │ │ │ │ + addeq r7, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, lr, r0, asr #17 │ │ │ │ + ldrsheq r5, [lr, #112] @ 0x70 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d1454 <__cxa_atexit@plt+0xc4f7c> │ │ │ │ + ldr r3, [pc, #44] @ d146c <__cxa_atexit@plt+0xc4f94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ d1470 <__cxa_atexit@plt+0xc4f98> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3ad4 <__cxa_atexit@plt+0xc75fc> │ │ │ │ - b d3d44 <__cxa_atexit@plt+0xc786c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 19065a8 <__cxa_atexit@plt+0x18fa0d0> │ │ │ │ + ldr r7, [pc, #24] @ d1474 <__cxa_atexit@plt+0xc4f9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #5 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - strdeq r2, [r7, #236] @ 0xec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r6, r7, ip, lsl r1 │ │ │ │ + biceq r6, r7, ip, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d3b20 <__cxa_atexit@plt+0xc7648> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ + bne d14a0 <__cxa_atexit@plt+0xc4fc8> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #60] @ d3b48 <__cxa_atexit@plt+0xc7670> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3b3c <__cxa_atexit@plt+0xc7664> │ │ │ │ - b d3b58 <__cxa_atexit@plt+0xc7680> │ │ │ │ - ldr r3, [pc, #28] @ d3b44 <__cxa_atexit@plt+0xc766c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3b3c <__cxa_atexit@plt+0xc7664> │ │ │ │ - b d3d44 <__cxa_atexit@plt+0xc786c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r2 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - stlexbeq r2, r4, [r7] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d3b80 <__cxa_atexit@plt+0xc76a8> │ │ │ │ - ldr r3, [pc, #108] @ d3bd8 <__cxa_atexit@plt+0xc7700> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3bc0 <__cxa_atexit@plt+0xc76e8> │ │ │ │ - b d3d44 <__cxa_atexit@plt+0xc786c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d3bc8 <__cxa_atexit@plt+0xc76f0> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r2, [pc, #56] @ d3bdc <__cxa_atexit@plt+0xc7704> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r7, [pc, #48] @ d3be0 <__cxa_atexit@plt+0xc7708> │ │ │ │ + ldr r7, [pc, #12] @ d14b4 <__cxa_atexit@plt+0xc4fdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - sub r9, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bicseq r5, lr, r8, asr #14 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d14f8 <__cxa_atexit@plt+0xc5020> │ │ │ │ + ldr r1, [pc, #48] @ d150c <__cxa_atexit@plt+0xc5034> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #44] @ d1510 <__cxa_atexit@plt+0xc5038> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + add r8, r0, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 19065a8 <__cxa_atexit@plt+0x18fa0d0> │ │ │ │ + ldr r7, [pc, #20] @ d1514 <__cxa_atexit@plt+0xc503c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - ldrheq r3, [lr, #4] │ │ │ │ - bicseq r3, lr, r4, lsr #1 │ │ │ │ - strdeq r2, [r7, #220] @ 0xdc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r6, r7, r0, lsl #1 │ │ │ │ + biceq r6, r7, ip, rrx │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d3c18 <__cxa_atexit@plt+0xc7740> │ │ │ │ - ldr r3, [pc, #60] @ d3c40 <__cxa_atexit@plt+0xc7768> │ │ │ │ + bne d153c <__cxa_atexit@plt+0xc5064> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ + ldr r3, [pc, #32] @ d1564 <__cxa_atexit@plt+0xc508c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3c34 <__cxa_atexit@plt+0xc775c> │ │ │ │ - b d3c50 <__cxa_atexit@plt+0xc7778> │ │ │ │ - ldr r3, [pc, #28] @ d3c3c <__cxa_atexit@plt+0xc7764> │ │ │ │ + ldr r3, [pc, #24] @ d1568 <__cxa_atexit@plt+0xc5090> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #16] @ d156c <__cxa_atexit@plt+0xc5094> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + bicseq r5, lr, r8, asr r7 │ │ │ │ + @ instruction: 0x01de5694 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #76] @ d15cc <__cxa_atexit@plt+0xc50f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3c34 <__cxa_atexit@plt+0xc775c> │ │ │ │ - b d3d44 <__cxa_atexit@plt+0xc786c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01c72d9c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d3c88 <__cxa_atexit@plt+0xc77b0> │ │ │ │ - ldr r3, [pc, #104] @ d3ccc <__cxa_atexit@plt+0xc77f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq d3ca4 <__cxa_atexit@plt+0xc77cc> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d3cac <__cxa_atexit@plt+0xc77d4> │ │ │ │ - ldr r3, [pc, #76] @ d3cd0 <__cxa_atexit@plt+0xc77f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b d3c90 <__cxa_atexit@plt+0xc77b8> │ │ │ │ - ldr r3, [pc, #56] @ d3cc8 <__cxa_atexit@plt+0xc77f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3ca4 <__cxa_atexit@plt+0xc77cc> │ │ │ │ - b d3d44 <__cxa_atexit@plt+0xc786c> │ │ │ │ + beq d15a0 <__cxa_atexit@plt+0xc50c8> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne d15b4 <__cxa_atexit@plt+0xc50dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [pc, #28] @ d3cd4 <__cxa_atexit@plt+0xc77fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01de2f9c │ │ │ │ - biceq r2, r7, r8, lsl #26 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d3d0c <__cxa_atexit@plt+0xc7834> │ │ │ │ - ldr r3, [pc, #56] @ d3d30 <__cxa_atexit@plt+0xc7858> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3d28 <__cxa_atexit@plt+0xc7850> │ │ │ │ - b d3d44 <__cxa_atexit@plt+0xc786c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [pc, #28] @ d3d34 <__cxa_atexit@plt+0xc785c> │ │ │ │ + ldr r7, [pc, #44] @ d15d4 <__cxa_atexit@plt+0xc50fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ add r7, r7, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq r2, lr, ip, lsr pc │ │ │ │ - biceq r2, r7, r8, lsr #25 │ │ │ │ + ldr r3, [pc, #20] @ d15d0 <__cxa_atexit@plt+0xc50f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r5, lr, r4, lsr r6 │ │ │ │ + bicseq r5, lr, r8, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d3d9c <__cxa_atexit@plt+0xc78c4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #144] @ d3df0 <__cxa_atexit@plt+0xc7918> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + bne d1600 <__cxa_atexit@plt+0xc5128> │ │ │ │ + ldr r7, [pc, #40] @ d161c <__cxa_atexit@plt+0xc5144> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #16] @ d1618 <__cxa_atexit@plt+0xc5140> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 9af790 <__cxa_atexit@plt+0x9a32b8> │ │ │ │ + bicseq r5, lr, r8, ror #11 │ │ │ │ + ldrsheq r5, [lr, #92] @ 0x5c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ d1640 <__cxa_atexit@plt+0xc5168> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1906418 <__cxa_atexit@plt+0x18f9f40> │ │ │ │ + biceq r5, r7, ip, lsr #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 16ac8a8 <__cxa_atexit@plt+0x16a03d0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 16ac8a8 <__cxa_atexit@plt+0x16a03d0> │ │ │ │ + biceq r5, r7, r0, ror #31 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq d3dc8 <__cxa_atexit@plt+0xc78f0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d3d9c <__cxa_atexit@plt+0xc78c4> │ │ │ │ - ldr r5, [pc, #112] @ d3df4 <__cxa_atexit@plt+0xc791c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r5, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3dc8 <__cxa_atexit@plt+0xc78f0> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d16f8 <__cxa_atexit@plt+0xc5220> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #148] @ d1720 <__cxa_atexit@plt+0xc5248> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + sub r8, r7, #1 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d1704 <__cxa_atexit@plt+0xc522c> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne d16c0 <__cxa_atexit@plt+0xc51e8> │ │ │ │ + ldr r7, [pc, #108] @ d1724 <__cxa_atexit@plt+0xc524c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ + ldr r7, [pc, #100] @ d172c <__cxa_atexit@plt+0xc5254> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #96] @ d1730 <__cxa_atexit@plt+0xc5258> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #88] @ d1734 <__cxa_atexit@plt+0xc525c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1bae464 <__cxa_atexit@plt+0x1ba1f8c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b d3e9c <__cxa_atexit@plt+0xc79c4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ d1728 <__cxa_atexit@plt+0xc5250> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, lr, r8, lsl r5 │ │ │ │ + biceq r5, r7, r4, lsl #31 │ │ │ │ + biceq r5, r7, r0, asr #30 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + biceq r5, r7, r8, asr pc │ │ │ │ + bicseq r5, lr, r8, asr #10 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc d17b0 <__cxa_atexit@plt+0xc52d8> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne d1778 <__cxa_atexit@plt+0xc52a0> │ │ │ │ + ldr r7, [pc, #96] @ d17c8 <__cxa_atexit@plt+0xc52f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ d17d0 <__cxa_atexit@plt+0xc52f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #76] @ d17d4 <__cxa_atexit@plt+0xc52fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [pc, #64] @ d17d8 <__cxa_atexit@plt+0xc5300> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ d17cc <__cxa_atexit@plt+0xc52f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r5, [r7, #228] @ 0xe4 │ │ │ │ + stlexbeq r5, r4, [r7] │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + biceq r5, r7, r0, lsr #29 │ │ │ │ + bicseq r5, lr, ip, lsl #9 │ │ │ │ + biceq r5, r7, r8, ror lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d3dd4 <__cxa_atexit@plt+0xc78fc> │ │ │ │ - ldr r5, [pc, #68] @ d3df8 <__cxa_atexit@plt+0xc7920> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #64] @ d3dfc <__cxa_atexit@plt+0xc7924> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi d1850 <__cxa_atexit@plt+0xc5378> │ │ │ │ + ldr r2, [pc, #116] @ d1870 <__cxa_atexit@plt+0xc5398> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ d1874 <__cxa_atexit@plt+0xc539c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq d1840 <__cxa_atexit@plt+0xc5368> │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d1858 <__cxa_atexit@plt+0xc5380> │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, fp │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d3dec <__cxa_atexit@plt+0xc7914> │ │ │ │ + ldr r7, [pc, #24] @ d1878 <__cxa_atexit@plt+0xc53a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ + sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - biceq r2, r7, r4, lsr #23 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0xfffff4b8 │ │ │ │ - @ instruction: 0x01afaee5 │ │ │ │ - biceq r2, r7, r0, ror #23 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x01de539c │ │ │ │ + strdeq r5, [r7, #220] @ 0xdc │ │ │ │ + ldrdeq r5, [r7, #216] @ 0xd8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d3e34 <__cxa_atexit@plt+0xc795c> │ │ │ │ - ldr r3, [pc, #100] @ d3e84 <__cxa_atexit@plt+0xc79ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3e60 <__cxa_atexit@plt+0xc7988> │ │ │ │ - b d3e9c <__cxa_atexit@plt+0xc79c4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ + mov r9, r7 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d18b0 <__cxa_atexit@plt+0xc53d8> │ │ │ │ + str r9, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, fp │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + ldr r7, [pc, #16] @ d18c8 <__cxa_atexit@plt+0xc53f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + biceq r5, r7, r4, lsr #27 │ │ │ │ + biceq r5, r7, r8, lsl #27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d3e68 <__cxa_atexit@plt+0xc7990> │ │ │ │ - ldr r5, [pc, #60] @ d3e88 <__cxa_atexit@plt+0xc79b0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #56] @ d3e8c <__cxa_atexit@plt+0xc79b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi d1940 <__cxa_atexit@plt+0xc5468> │ │ │ │ + ldr r2, [pc, #116] @ d1960 <__cxa_atexit@plt+0xc5488> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ d1964 <__cxa_atexit@plt+0xc548c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq d1930 <__cxa_atexit@plt+0xc5458> │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d1948 <__cxa_atexit@plt+0xc5470> │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, fp │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d3e80 <__cxa_atexit@plt+0xc79a8> │ │ │ │ + ldr r7, [pc, #24] @ d1968 <__cxa_atexit@plt+0xc5490> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - biceq r2, r7, r0, lsl fp │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffff420 │ │ │ │ - @ instruction: 0x01afae4d │ │ │ │ - biceq r2, r7, r0, asr fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + bicseq r5, lr, ip, lsr #5 │ │ │ │ + biceq r5, r7, ip, lsl #26 │ │ │ │ + biceq r5, r7, r8, ror #25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d3ecc <__cxa_atexit@plt+0xc79f4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #100] @ d3f1c <__cxa_atexit@plt+0xc7a44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d3ef8 <__cxa_atexit@plt+0xc7a20> │ │ │ │ - b d3f34 <__cxa_atexit@plt+0xc7a5c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ + mov r9, r7 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d19a0 <__cxa_atexit@plt+0xc54c8> │ │ │ │ + str r9, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, fp │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + ldr r7, [pc, #16] @ d19b8 <__cxa_atexit@plt+0xc54e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + strheq r5, [r7, #196] @ 0xc4 │ │ │ │ + @ instruction: 0x01c75c98 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d3f00 <__cxa_atexit@plt+0xc7a28> │ │ │ │ - ldr r5, [pc, #60] @ d3f20 <__cxa_atexit@plt+0xc7a48> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #56] @ d3f24 <__cxa_atexit@plt+0xc7a4c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi d1a30 <__cxa_atexit@plt+0xc5558> │ │ │ │ + ldr r2, [pc, #116] @ d1a50 <__cxa_atexit@plt+0xc5578> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ d1a54 <__cxa_atexit@plt+0xc557c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq d1a20 <__cxa_atexit@plt+0xc5548> │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d1a38 <__cxa_atexit@plt+0xc5560> │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, fp │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d3f18 <__cxa_atexit@plt+0xc7a40> │ │ │ │ + ldr r7, [pc, #24] @ d1a58 <__cxa_atexit@plt+0xc5580> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - biceq r2, r7, r8, ror sl │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffff388 │ │ │ │ - @ instruction: 0x01afadb5 │ │ │ │ - strheq r2, [r7, #168] @ 0xa8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrheq r5, [lr, #28] │ │ │ │ + biceq r5, r7, ip, lsl ip │ │ │ │ + strdeq r5, [r7, #184] @ 0xb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d3f68 <__cxa_atexit@plt+0xc7a90> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #108] @ d3fbc <__cxa_atexit@plt+0xc7ae4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq d3f94 <__cxa_atexit@plt+0xc7abc> │ │ │ │ - mov r7, r3 │ │ │ │ - b d3fd4 <__cxa_atexit@plt+0xc7afc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ + mov r9, r7 │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d1a90 <__cxa_atexit@plt+0xc55b8> │ │ │ │ + str r9, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, fp │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + ldr r7, [pc, #16] @ d1aa8 <__cxa_atexit@plt+0xc55d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + biceq r5, r7, r4, asr #23 │ │ │ │ + @ instruction: 0x01c75b94 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d3fa0 <__cxa_atexit@plt+0xc7ac8> │ │ │ │ - ldr r5, [pc, #64] @ d3fc0 <__cxa_atexit@plt+0xc7ae8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #60] @ d3fc4 <__cxa_atexit@plt+0xc7aec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + bhi d1ad8 <__cxa_atexit@plt+0xc5600> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r8, fp │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + ldr r7, [pc, #8] @ d1ae8 <__cxa_atexit@plt+0xc5610> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq r5, r7, ip, ror fp │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne d1b28 <__cxa_atexit@plt+0xc5650> │ │ │ │ + ldr r2, [pc, #204] @ d1bd4 <__cxa_atexit@plt+0xc56fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #200] @ d1bd8 <__cxa_atexit@plt+0xc5700> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r8, [r5], #8 │ │ │ │ + cmp r8, #0 │ │ │ │ + ble d1b60 <__cxa_atexit@plt+0xc5688> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc d1bb0 <__cxa_atexit@plt+0xc56d8> │ │ │ │ + cmp r8, #1 │ │ │ │ + bne d1b74 <__cxa_atexit@plt+0xc569c> │ │ │ │ + ldr r7, [pc, #120] @ d1bcc <__cxa_atexit@plt+0xc56f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #116] @ d1bdc <__cxa_atexit@plt+0xc5704> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d3fb8 <__cxa_atexit@plt+0xc7ae0> │ │ │ │ + ldr r7, [pc, #100] @ d1be0 <__cxa_atexit@plt+0xc5708> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ + ldr r2, [pc, #96] @ d1be4 <__cxa_atexit@plt+0xc570c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #84] @ d1be8 <__cxa_atexit@plt+0xc5710> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ d1bd0 <__cxa_atexit@plt+0xc56f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r7, #152] @ 0x98 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff2ec │ │ │ │ - @ instruction: 0x01afad19 │ │ │ │ - biceq r2, r7, r8, lsl sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + biceq r5, r7, r8, ror #21 │ │ │ │ + @ instruction: 0x01c75a94 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + biceq r5, r7, r8, lsl fp │ │ │ │ + bicseq r5, lr, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + biceq r5, r7, r4, lsr #21 │ │ │ │ + @ instruction: 0x01de5090 │ │ │ │ + biceq r5, r7, r8, ror #20 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne d3ffc <__cxa_atexit@plt+0xc7b24> │ │ │ │ - ldr r7, [pc, #60] @ d4024 <__cxa_atexit@plt+0xc7b4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + bne d1c44 <__cxa_atexit@plt+0xc576c> │ │ │ │ + ldr r2, [pc, #108] @ d1c78 <__cxa_atexit@plt+0xc57a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #8]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r2, [r3] │ │ │ │ + str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq d4018 <__cxa_atexit@plt+0xc7b40> │ │ │ │ - b d41a4 <__cxa_atexit@plt+0xc7ccc> │ │ │ │ - ldr r3, [pc, #28] @ d4020 <__cxa_atexit@plt+0xc7b48> │ │ │ │ + beq d1c60 <__cxa_atexit@plt+0xc5788> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + ldr r3, [pc, #40] @ d1c74 <__cxa_atexit@plt+0xc579c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d4018 <__cxa_atexit@plt+0xc7b40> │ │ │ │ - b d4034 <__cxa_atexit@plt+0xc7b5c> │ │ │ │ + beq d1c6c <__cxa_atexit@plt+0xc5794> │ │ │ │ + b d1ca4 <__cxa_atexit@plt+0xc57cc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - strheq r2, [r7, #152] @ 0x98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d405c <__cxa_atexit@plt+0xc7b84> │ │ │ │ - ldr r3, [pc, #60] @ d4084 <__cxa_atexit@plt+0xc7bac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d4078 <__cxa_atexit@plt+0xc7ba0> │ │ │ │ - b d4094 <__cxa_atexit@plt+0xc7bbc> │ │ │ │ - ldr r7, [pc, #28] @ d4080 <__cxa_atexit@plt+0xc7ba8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d4078 <__cxa_atexit@plt+0xc7ba0> │ │ │ │ - b d41a4 <__cxa_atexit@plt+0xc7ccc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r2, r7, r8, asr r9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + ldrdeq r5, [r7, #152] @ 0x98 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d40bc <__cxa_atexit@plt+0xc7be4> │ │ │ │ - ldr r3, [pc, #60] @ d40e4 <__cxa_atexit@plt+0xc7c0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d40d8 <__cxa_atexit@plt+0xc7c00> │ │ │ │ - b d40f4 <__cxa_atexit@plt+0xc7c1c> │ │ │ │ - ldr r7, [pc, #28] @ d40e0 <__cxa_atexit@plt+0xc7c08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d40d8 <__cxa_atexit@plt+0xc7c00> │ │ │ │ - b d41a4 <__cxa_atexit@plt+0xc7ccc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - strdeq r2, [r7, #136] @ 0x88 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + strheq r5, [r7, #156] @ 0x9c │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d411c <__cxa_atexit@plt+0xc7c44> │ │ │ │ - ldr r7, [pc, #128] @ d4188 <__cxa_atexit@plt+0xc7cb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d4170 <__cxa_atexit@plt+0xc7c98> │ │ │ │ - b d41a4 <__cxa_atexit@plt+0xc7ccc> │ │ │ │ + bne d1cdc <__cxa_atexit@plt+0xc5804> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #236] @ d1dac <__cxa_atexit@plt+0xc58d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq d1d34 <__cxa_atexit@plt+0xc585c> │ │ │ │ + mov r7, r3 │ │ │ │ + b d1dbc <__cxa_atexit@plt+0xc58e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc d4178 <__cxa_atexit@plt+0xc7ca0> │ │ │ │ - ldr r7, [pc, #88] @ d418c <__cxa_atexit@plt+0xc7cb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #68] @ d4190 <__cxa_atexit@plt+0xc7cb8> │ │ │ │ + bcc d1d8c <__cxa_atexit@plt+0xc58b4> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r2, #8]! │ │ │ │ + ldr r7, [r2, #-4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq d1d40 <__cxa_atexit@plt+0xc5868> │ │ │ │ + ldr r3, [pc, #148] @ d1d9c <__cxa_atexit@plt+0xc58c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r1, #1 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d1d80 <__cxa_atexit@plt+0xc58a8> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, fp │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #88] @ d1da0 <__cxa_atexit@plt+0xc58c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ d1da4 <__cxa_atexit@plt+0xc58cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #68] @ d1da8 <__cxa_atexit@plt+0xc58d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #52] @ d4194 <__cxa_atexit@plt+0xc7cbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffff390 │ │ │ │ - bicseq r2, lr, ip, lsl #22 │ │ │ │ - ldrsheq r2, [lr, #164] @ 0xa4 │ │ │ │ - biceq r2, r7, r8, asr #16 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsl #6 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + bicseq r4, lr, r0, lsr #29 │ │ │ │ + bicseq r4, lr, r0, asr #29 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + biceq r5, r7, r4, lsr #17 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d41d4 <__cxa_atexit@plt+0xc7cfc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #100] @ d4224 <__cxa_atexit@plt+0xc7d4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d1e88 <__cxa_atexit@plt+0xc59b0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ + bne d1df4 <__cxa_atexit@plt+0xc591c> │ │ │ │ + ldr r3, [pc, #196] @ d1ea4 <__cxa_atexit@plt+0xc59cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq d4200 <__cxa_atexit@plt+0xc7d28> │ │ │ │ - b d423c <__cxa_atexit@plt+0xc7d64> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d4208 <__cxa_atexit@plt+0xc7d30> │ │ │ │ - ldr r5, [pc, #60] @ d4228 <__cxa_atexit@plt+0xc7d50> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #56] @ d422c <__cxa_atexit@plt+0xc7d54> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d4220 <__cxa_atexit@plt+0xc7d48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - biceq r2, r7, r0, ror r7 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffff080 │ │ │ │ - @ instruction: 0x01afaaad │ │ │ │ - strheq r2, [r7, #112] @ 0x70 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d426c <__cxa_atexit@plt+0xc7d94> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #100] @ d42bc <__cxa_atexit@plt+0xc7de4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + beq d1e3c <__cxa_atexit@plt+0xc5964> │ │ │ │ + b d1eb4 <__cxa_atexit@plt+0xc59dc> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r2, #12]! │ │ │ │ + ldr r7, [r2, #-4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq d1e44 <__cxa_atexit@plt+0xc596c> │ │ │ │ + ldr r3, [pc, #136] @ d1e98 <__cxa_atexit@plt+0xc59c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r1, #1 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq d4298 <__cxa_atexit@plt+0xc7dc0> │ │ │ │ - b d42d4 <__cxa_atexit@plt+0xc7dfc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d42a0 <__cxa_atexit@plt+0xc7dc8> │ │ │ │ - ldr r5, [pc, #60] @ d42c0 <__cxa_atexit@plt+0xc7de8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #56] @ d42c4 <__cxa_atexit@plt+0xc7dec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + beq d1e7c <__cxa_atexit@plt+0xc59a4> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, fp │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d42b8 <__cxa_atexit@plt+0xc7de0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r2, [r7, #104] @ 0x68 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xffffefe8 │ │ │ │ - @ instruction: 0x01afaa15 │ │ │ │ - biceq r2, r7, r8, lsl r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d430c <__cxa_atexit@plt+0xc7e34> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #16]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d4364 <__cxa_atexit@plt+0xc7e8c> │ │ │ │ - ldr r5, [pc, #160] @ d4398 <__cxa_atexit@plt+0xc7ec0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #156] @ d439c <__cxa_atexit@plt+0xc7ec4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc d437c <__cxa_atexit@plt+0xc7ea4> │ │ │ │ - ldr r7, [pc, #108] @ d4390 <__cxa_atexit@plt+0xc7eb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ d1e9c <__cxa_atexit@plt+0xc59c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ - str r7, [r6, #12]! │ │ │ │ - ldr r7, [pc, #96] @ d4394 <__cxa_atexit@plt+0xc7ebc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r7, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - sub r9, r3, #22 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #68] @ d1ea0 <__cxa_atexit@plt+0xc59c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ d438c <__cxa_atexit@plt+0xc7eb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq r2, r7, r4, lsl r6 │ │ │ │ - @ instruction: 0xfffff038 │ │ │ │ - bicseq r2, lr, r4, lsr #18 │ │ │ │ - @ instruction: 0xffffef74 │ │ │ │ - @ instruction: 0x01afa9a1 │ │ │ │ - biceq r2, r7, ip, asr #12 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d443c <__cxa_atexit@plt+0xc7f64> │ │ │ │ - ldr r7, [pc, #160] @ d4464 <__cxa_atexit@plt+0xc7f8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d442c <__cxa_atexit@plt+0xc7f54> │ │ │ │ - ldr r7, [pc, #144] @ d4468 <__cxa_atexit@plt+0xc7f90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d444c <__cxa_atexit@plt+0xc7f74> │ │ │ │ - ldr r7, [pc, #128] @ d4474 <__cxa_atexit@plt+0xc7f9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #124] @ d4478 <__cxa_atexit@plt+0xc7fa0> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ + andeq r0, r0, r8, ror #3 │ │ │ │ + @ instruction: 0xfffffa88 │ │ │ │ + bicseq r4, lr, r8, asr #27 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + biceq r5, r7, ip, lsr #15 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne d1f20 <__cxa_atexit@plt+0xc5a48> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d1f94 <__cxa_atexit@plt+0xc5abc> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r2, #8]! │ │ │ │ + cmp r1, #0 │ │ │ │ + beq d1f50 <__cxa_atexit@plt+0xc5a78> │ │ │ │ + ldr r3, [pc, #184] @ d1fac <__cxa_atexit@plt+0xc5ad4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r1, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r7, [pc, #108] @ d447c <__cxa_atexit@plt+0xc7fa4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - ldr r7, [pc, #100] @ d4480 <__cxa_atexit@plt+0xc7fa8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 152734 <__cxa_atexit@plt+0x14625c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d1f88 <__cxa_atexit@plt+0xc5ab0> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r8, fp │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + ldr r2, [pc, #128] @ d1fa8 <__cxa_atexit@plt+0xc5ad0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d1f44 <__cxa_atexit@plt+0xc5a6c> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, fp │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ d4470 <__cxa_atexit@plt+0xc7f98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #88] @ d1fb0 <__cxa_atexit@plt+0xc5ad8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ d1fb4 <__cxa_atexit@plt+0xc5adc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d446c <__cxa_atexit@plt+0xc7f94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - biceq r2, r7, r4, lsr #11 │ │ │ │ - biceq r2, r7, ip, asr #11 │ │ │ │ - @ instruction: 0xfffff2a8 │ │ │ │ - ldrdeq r2, [r7, #76] @ 0x4c │ │ │ │ - bicseq r2, lr, r8, asr #25 │ │ │ │ - bicseq r2, lr, r0, asr #25 │ │ │ │ - biceq r2, r7, ip, ror #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffa6c │ │ │ │ + ldrheq r4, [lr, #204] @ 0xcc │ │ │ │ + @ instruction: 0x01c7569c │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ d44f0 <__cxa_atexit@plt+0xc8018> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2], #-20 @ 0xffffffec │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d44e0 <__cxa_atexit@plt+0xc8008> │ │ │ │ - ldr r3, [pc, #64] @ d44f4 <__cxa_atexit@plt+0xc801c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #60] @ d44f8 <__cxa_atexit@plt+0xc8020> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r3, r8} │ │ │ │ - ldr r3, [pc, #48] @ d44fc <__cxa_atexit@plt+0xc8024> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #40] @ d4500 <__cxa_atexit@plt+0xc8028> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 152734 <__cxa_atexit@plt+0x14625c> │ │ │ │ - ldr r7, [pc, #28] @ d4504 <__cxa_atexit@plt+0xc802c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + biceq r5, r7, r0, lsl #13 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + biceq r5, r7, r4, ror #12 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + biceq r5, r7, r8, asr #12 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d2070 <__cxa_atexit@plt+0xc5b98> │ │ │ │ + ldr r2, [pc, #52] @ d2078 <__cxa_atexit@plt+0xc5ba0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #44] @ d207c <__cxa_atexit@plt+0xc5ba4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #28] @ d2080 <__cxa_atexit@plt+0xc5ba8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1907280 <__cxa_atexit@plt+0x18fada8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff1e8 │ │ │ │ - biceq r2, r7, ip, lsl r4 │ │ │ │ - bicseq r2, lr, ip, lsl #24 │ │ │ │ - bicseq r2, lr, r4, lsl #24 │ │ │ │ - biceq r2, r7, r0, lsl r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + bicseq r4, lr, r4, asr fp │ │ │ │ + bicseq r4, lr, r4, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc d453c <__cxa_atexit@plt+0xc8064> │ │ │ │ - ldr r2, [pc, #28] @ d4548 <__cxa_atexit@plt+0xc8070> │ │ │ │ + bcc d20b8 <__cxa_atexit@plt+0xc5be0> │ │ │ │ + ldr r2, [pc, #28] @ d20c4 <__cxa_atexit@plt+0xc5bec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8, r9} │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ - bicseq r2, lr, r4, ror r8 │ │ │ │ - biceq r2, r7, r0, lsr #9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d45e8 <__cxa_atexit@plt+0xc8110> │ │ │ │ - ldr r7, [pc, #160] @ d4610 <__cxa_atexit@plt+0xc8138> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d45d8 <__cxa_atexit@plt+0xc8100> │ │ │ │ - ldr r7, [pc, #144] @ d4614 <__cxa_atexit@plt+0xc813c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d45f8 <__cxa_atexit@plt+0xc8120> │ │ │ │ - ldr r7, [pc, #128] @ d4620 <__cxa_atexit@plt+0xc8148> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #124] @ d4624 <__cxa_atexit@plt+0xc814c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r7, [pc, #108] @ d4628 <__cxa_atexit@plt+0xc8150> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - ldr r7, [pc, #100] @ d462c <__cxa_atexit@plt+0xc8154> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 152734 <__cxa_atexit@plt+0x14625c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + bicseq r4, lr, r8, lsr #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d2130 <__cxa_atexit@plt+0xc5c58> │ │ │ │ + ldr r2, [pc, #84] @ d213c <__cxa_atexit@plt+0xc5c64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #76] @ d2140 <__cxa_atexit@plt+0xc5c68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d2128 <__cxa_atexit@plt+0xc5c50> │ │ │ │ + ldr r3, [pc, #52] @ d2144 <__cxa_atexit@plt+0xc5c6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #40] @ d2148 <__cxa_atexit@plt+0xc5c70> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19065a8 <__cxa_atexit@plt+0x18fa0d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ d461c <__cxa_atexit@plt+0xc8144> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d4618 <__cxa_atexit@plt+0xc8140> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + ldrheq r4, [lr, #160] @ 0xa0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + bicseq r4, lr, r8, lsl #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d217c <__cxa_atexit@plt+0xc5ca4> │ │ │ │ + ldr r3, [pc, #44] @ d2194 <__cxa_atexit@plt+0xc5cbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #36] @ d2198 <__cxa_atexit@plt+0xc5cc0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 19065a8 <__cxa_atexit@plt+0x18fa0d0> │ │ │ │ + ldr r7, [pc, #24] @ d219c <__cxa_atexit@plt+0xc5cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - strdeq r2, [r7, #56] @ 0x38 │ │ │ │ - biceq r2, r7, r8, lsr #8 │ │ │ │ - @ instruction: 0xfffff0fc │ │ │ │ - biceq r2, r7, r0, lsr r3 │ │ │ │ - bicseq r2, lr, ip, lsl fp │ │ │ │ - bicseq r2, lr, r4, lsl fp │ │ │ │ - biceq r2, r7, r0, asr #7 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + bicseq r4, lr, r4, lsr fp │ │ │ │ + biceq r5, r7, r0, ror #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ d469c <__cxa_atexit@plt+0xc81c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2], #-20 @ 0xffffffec │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d468c <__cxa_atexit@plt+0xc81b4> │ │ │ │ - ldr r3, [pc, #64] @ d46a0 <__cxa_atexit@plt+0xc81c8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d21dc <__cxa_atexit@plt+0xc5d04> │ │ │ │ + ldr r3, [pc, #44] @ d21f4 <__cxa_atexit@plt+0xc5d1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #60] @ d46a4 <__cxa_atexit@plt+0xc81cc> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r3, r8} │ │ │ │ - ldr r3, [pc, #48] @ d46a8 <__cxa_atexit@plt+0xc81d0> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #36] @ d21f8 <__cxa_atexit@plt+0xc5d20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #40] @ d46ac <__cxa_atexit@plt+0xc81d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 152734 <__cxa_atexit@plt+0x14625c> │ │ │ │ - ldr r7, [pc, #28] @ d46b0 <__cxa_atexit@plt+0xc81d8> │ │ │ │ + b 19065a8 <__cxa_atexit@plt+0x18fa0d0> │ │ │ │ + ldr r7, [pc, #24] @ d21fc <__cxa_atexit@plt+0xc5d24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff03c │ │ │ │ - biceq r2, r7, r0, ror r2 │ │ │ │ - bicseq r2, lr, r0, ror #20 │ │ │ │ - bicseq r2, lr, r8, asr sl │ │ │ │ - biceq r2, r7, r4, ror #6 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrsbeq r4, [lr, #164] @ 0xa4 │ │ │ │ + biceq r5, r7, r0, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d2280 <__cxa_atexit@plt+0xc5da8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d2294 <__cxa_atexit@plt+0xc5dbc> │ │ │ │ + ldr r2, [pc, #124] @ d22a8 <__cxa_atexit@plt+0xc5dd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ d22ac <__cxa_atexit@plt+0xc5dd4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #116] @ d22b0 <__cxa_atexit@plt+0xc5dd8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + ldr r2, [pc, #92] @ d22b4 <__cxa_atexit@plt+0xc5ddc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #24]! │ │ │ │ + str r6, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ d22a4 <__cxa_atexit@plt+0xc5dcc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - biceq r2, r7, r8, lsr #6 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r4, lr, r8, ror #18 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + bicseq r4, lr, r8, ror #19 │ │ │ │ + ldrheq r4, [lr, #164] @ 0xa4 │ │ │ │ + biceq r5, r7, ip, ror r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi d2310 <__cxa_atexit@plt+0xc5e38> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d2308 <__cxa_atexit@plt+0xc5e30> │ │ │ │ + ldr r3, [pc, #44] @ d2318 <__cxa_atexit@plt+0xc5e40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ d231c <__cxa_atexit@plt+0xc5e44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 190bd4c <__cxa_atexit@plt+0x18ff874> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r5, r7, ip, lsr r4 │ │ │ │ + bicseq r4, lr, r0, lsl #18 │ │ │ │ + biceq r5, r7, r8, asr #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b d2344 <__cxa_atexit@plt+0xc5e6c> │ │ │ │ + biceq r5, r7, ip, lsl r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d4760 <__cxa_atexit@plt+0xc8288> │ │ │ │ - ldr r7, [pc, #160] @ d4788 <__cxa_atexit@plt+0xc82b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d4750 <__cxa_atexit@plt+0xc8278> │ │ │ │ - ldr r7, [pc, #144] @ d478c <__cxa_atexit@plt+0xc82b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ + mov sl, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d4770 <__cxa_atexit@plt+0xc8298> │ │ │ │ - ldr r7, [pc, #128] @ d4798 <__cxa_atexit@plt+0xc82c0> │ │ │ │ + bhi d23e0 <__cxa_atexit@plt+0xc5f08> │ │ │ │ + ldr r6, [pc, #172] @ d2408 <__cxa_atexit@plt+0xc5f30> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + ands r6, r8, #3 │ │ │ │ + beq d23b4 <__cxa_atexit@plt+0xc5edc> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne d23c8 <__cxa_atexit@plt+0xc5ef0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d23f4 <__cxa_atexit@plt+0xc5f1c> │ │ │ │ + ldr r7, [pc, #144] @ d2418 <__cxa_atexit@plt+0xc5f40> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #124] @ d479c <__cxa_atexit@plt+0xc82c4> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r7, [pc, #108] @ d47a0 <__cxa_atexit@plt+0xc82c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - ldr r7, [pc, #100] @ d47a4 <__cxa_atexit@plt+0xc82cc> │ │ │ │ + ldr r9, [r8, #2] │ │ │ │ + ldr r3, [r8, #6] │ │ │ │ + str r7, [sl, #4]! │ │ │ │ + str r3, [sl, #8] │ │ │ │ + ldr r7, [pc, #124] @ d241c <__cxa_atexit@plt+0xc5f44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ + add r7, r7, #121 @ 0x79 │ │ │ │ + add r3, r7, #256 @ 0x100 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 152734 <__cxa_atexit@plt+0x14625c> │ │ │ │ + b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ d4794 <__cxa_atexit@plt+0xc82bc> │ │ │ │ + ldr r7, [pc, #64] @ d2410 <__cxa_atexit@plt+0xc5f38> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [pc, #60] @ d2414 <__cxa_atexit@plt+0xc5f3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d4790 <__cxa_atexit@plt+0xc82b8> │ │ │ │ + ldr r7, [pc, #36] @ d240c <__cxa_atexit@plt+0xc5f34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - biceq r2, r7, r0, lsl #5 │ │ │ │ - strheq r2, [r7, #40] @ 0x28 │ │ │ │ - @ instruction: 0xffffef84 │ │ │ │ - strheq r2, [r7, #24] │ │ │ │ - bicseq r2, lr, r4, lsr #19 │ │ │ │ - @ instruction: 0x01de299c │ │ │ │ - biceq r2, r7, r8, asr #4 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + biceq r5, r7, r8, lsl #7 │ │ │ │ + biceq r5, r7, ip, lsl #7 │ │ │ │ + biceq r5, r7, r4, lsl #7 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + bicseq r4, lr, ip, lsr #17 │ │ │ │ + biceq r5, r7, r8, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ d4814 <__cxa_atexit@plt+0xc833c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2], #-20 @ 0xffffffec │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d4804 <__cxa_atexit@plt+0xc832c> │ │ │ │ - ldr r3, [pc, #64] @ d4818 <__cxa_atexit@plt+0xc8340> │ │ │ │ + mov sl, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne d247c <__cxa_atexit@plt+0xc5fa4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d2498 <__cxa_atexit@plt+0xc5fc0> │ │ │ │ + ldr r3, [pc, #88] @ d24ac <__cxa_atexit@plt+0xc5fd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #60] @ d481c <__cxa_atexit@plt+0xc8344> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r3, r8} │ │ │ │ - ldr r3, [pc, #48] @ d4820 <__cxa_atexit@plt+0xc8348> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #40] @ d4824 <__cxa_atexit@plt+0xc834c> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r2, [sl, #8] │ │ │ │ + ldr r3, [pc, #68] @ d24b0 <__cxa_atexit@plt+0xc5fd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 152734 <__cxa_atexit@plt+0x14625c> │ │ │ │ - ldr r7, [pc, #28] @ d4828 <__cxa_atexit@plt+0xc8350> │ │ │ │ + add r3, r3, #121 @ 0x79 │ │ │ │ + add r8, r3, #256 @ 0x100 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + ldr r7, [pc, #32] @ d24a4 <__cxa_atexit@plt+0xc5fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffeec4 │ │ │ │ - strdeq r2, [r7, #8] │ │ │ │ - bicseq r2, lr, r8, ror #17 │ │ │ │ - bicseq r2, lr, r0, ror #17 │ │ │ │ - biceq r2, r7, ip, ror #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #24] @ d24a8 <__cxa_atexit@plt+0xc5fd0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - biceq r2, r7, r8, lsr #3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrdeq r5, [r7, #40] @ 0x28 │ │ │ │ + biceq r5, r7, ip, asr #5 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + bicseq r4, lr, r0, ror #15 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d48e0 <__cxa_atexit@plt+0xc8408> │ │ │ │ - ldr r7, [pc, #160] @ d4908 <__cxa_atexit@plt+0xc8430> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d48d0 <__cxa_atexit@plt+0xc83f8> │ │ │ │ - ldr r7, [pc, #144] @ d490c <__cxa_atexit@plt+0xc8434> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d48f0 <__cxa_atexit@plt+0xc8418> │ │ │ │ - ldr r7, [pc, #128] @ d4918 <__cxa_atexit@plt+0xc8440> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [pc, #124] @ d491c <__cxa_atexit@plt+0xc8444> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r7, [pc, #108] @ d4920 <__cxa_atexit@plt+0xc8448> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - ldr r7, [pc, #100] @ d4924 <__cxa_atexit@plt+0xc844c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 152734 <__cxa_atexit@plt+0x14625c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ d4914 <__cxa_atexit@plt+0xc843c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d4910 <__cxa_atexit@plt+0xc8438> │ │ │ │ + bhi d24dc <__cxa_atexit@plt+0xc6004> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b d24f0 <__cxa_atexit@plt+0xc6018> │ │ │ │ + ldr r7, [pc, #8] @ d24ec <__cxa_atexit@plt+0xc6014> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - biceq r2, r7, r0, lsl #2 │ │ │ │ - biceq r2, r7, r0, asr #2 │ │ │ │ - @ instruction: 0xffffee04 │ │ │ │ - biceq r2, r7, r8, lsr r0 │ │ │ │ - bicseq r2, lr, r4, lsr #16 │ │ │ │ - bicseq r2, lr, ip, lsl r8 │ │ │ │ - biceq r2, r7, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ d4994 <__cxa_atexit@plt+0xc84bc> │ │ │ │ + biceq r5, r7, r0, ror #5 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #76] @ d2548 <__cxa_atexit@plt+0xc6070> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne d252c <__cxa_atexit@plt+0xc6054> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d2540 <__cxa_atexit@plt+0xc6068> │ │ │ │ + str r7, [r5] │ │ │ │ + b d24fc <__cxa_atexit@plt+0xc6024> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b d24f0 <__cxa_atexit@plt+0xc6018> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2], #-20 @ 0xffffffec │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi d4984 <__cxa_atexit@plt+0xc84ac> │ │ │ │ - ldr r3, [pc, #64] @ d4998 <__cxa_atexit@plt+0xc84c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #60] @ d499c <__cxa_atexit@plt+0xc84c4> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r3, r8} │ │ │ │ - ldr r3, [pc, #48] @ d49a0 <__cxa_atexit@plt+0xc84c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #40] @ d49a4 <__cxa_atexit@plt+0xc84cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 152734 <__cxa_atexit@plt+0x14625c> │ │ │ │ - ldr r7, [pc, #28] @ d49a8 <__cxa_atexit@plt+0xc84d0> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d2590 <__cxa_atexit@plt+0xc60b8> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b d24f0 <__cxa_atexit@plt+0xc6018> │ │ │ │ + ldr r7, [pc, #8] @ d25a0 <__cxa_atexit@plt+0xc60c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffed44 │ │ │ │ - biceq r1, r7, r8, ror pc │ │ │ │ - bicseq r2, lr, r8, ror #14 │ │ │ │ - bicseq r2, lr, r0, ror #14 │ │ │ │ - biceq r2, r7, ip, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldm r5, {r7, r9} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d4a10 <__cxa_atexit@plt+0xc8538> │ │ │ │ - ldr r2, [pc, #76] @ d4a28 <__cxa_atexit@plt+0xc8550> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq d4a08 <__cxa_atexit@plt+0xc8530> │ │ │ │ - ldr r2, [pc, #60] @ d4a2c <__cxa_atexit@plt+0xc8554> │ │ │ │ + biceq r5, r7, ip, lsr #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi d2604 <__cxa_atexit@plt+0xc612c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d260c <__cxa_atexit@plt+0xc6134> │ │ │ │ + ldr r3, [pc, #80] @ d2628 <__cxa_atexit@plt+0xc6150> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #76] @ d262c <__cxa_atexit@plt+0xc6154> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r1, [r5, #8] │ │ │ │ + ldr r1, [pc, #72] @ d2630 <__cxa_atexit@plt+0xc6158> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ d4a30 <__cxa_atexit@plt+0xc8558> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b d2634 <__cxa_atexit@plt+0xc615c> │ │ │ │ + mov r6, r7 │ │ │ │ + b d2614 <__cxa_atexit@plt+0xc613c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ d2624 <__cxa_atexit@plt+0xc614c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r7, r9, sl} │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - biceq r2, r7, r0, ror r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - biceq r2, r7, r0, lsr r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d4aa8 <__cxa_atexit@plt+0xc85d0> │ │ │ │ - ldr r7, [pc, #96] @ d4ac0 <__cxa_atexit@plt+0xc85e8> │ │ │ │ + biceq r5, r7, r0, ror #3 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + biceq r5, r7, ip, ror #2 │ │ │ │ + @ instruction: 0x01afd295 │ │ │ │ + mov fp, r7 │ │ │ │ + add r3, r6, #5 │ │ │ │ + add r6, r6, #8 │ │ │ │ + ldr lr, [pc, #116] @ d26bc <__cxa_atexit@plt+0xc61e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldrb r7, [r1] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq d2688 <__cxa_atexit@plt+0xc61b0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r2, r3, #3 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc d26a4 <__cxa_atexit@plt+0xc61cc> │ │ │ │ + str lr, [r6, #-4] │ │ │ │ + str r7, [r6], #8 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r0, r1, #1 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + add r3, r3, #8 │ │ │ │ + b d2648 <__cxa_atexit@plt+0xc6170> │ │ │ │ + ldr r7, [pc, #52] @ d26c4 <__cxa_atexit@plt+0xc61ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq d4a98 <__cxa_atexit@plt+0xc85c0> │ │ │ │ - ldr r3, [pc, #80] @ d4ac4 <__cxa_atexit@plt+0xc85ec> │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + sub r6, r6, #8 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r3, [pc, #20] @ d26c0 <__cxa_atexit@plt+0xc61e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r2, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #-4]! │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + bicseq r4, lr, ip, ror #12 │ │ │ │ + muleq r0, r4, r5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r5, r7, ip, lsl r1 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #108] @ d2748 <__cxa_atexit@plt+0xc6270> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #104] @ d274c <__cxa_atexit@plt+0xc6274> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #100] @ d2750 <__cxa_atexit@plt+0xc6278> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp r0, #47 @ 0x2f │ │ │ │ + addeq r1, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d2734 <__cxa_atexit@plt+0xc625c> │ │ │ │ + ldr r5, [pc, #56] @ d2754 <__cxa_atexit@plt+0xc627c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #48] @ d2758 <__cxa_atexit@plt+0xc6280> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d4ac8 <__cxa_atexit@plt+0xc85f0> │ │ │ │ + b 19065a8 <__cxa_atexit@plt+0x18fa0d0> │ │ │ │ + ldr r7, [pc, #32] @ d275c <__cxa_atexit@plt+0xc6284> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r1, [r7, #248] @ 0xf8 │ │ │ │ - biceq r1, r7, r4, lsr #31 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + bicseq r4, lr, r4, lsl #10 │ │ │ │ + bicseq r4, lr, r4, asr #11 │ │ │ │ + @ instruction: 0xfffffae8 │ │ │ │ + bicseq r4, lr, r0, lsl #11 │ │ │ │ + biceq r4, r7, r8, lsr #30 │ │ │ │ + biceq r5, r7, r4, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ d4af8 <__cxa_atexit@plt+0xc8620> │ │ │ │ + ldr r3, [pc, #24] @ d278c <__cxa_atexit@plt+0xc62b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ d2790 <__cxa_atexit@plt+0xc62b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - biceq r1, r7, r4, ror #30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r4, lr, r0, ror r4 │ │ │ │ + biceq r5, r7, r0, asr r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ d4b20 <__cxa_atexit@plt+0xc8648> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ - biceq r1, r7, r4, asr #30 │ │ │ │ - ldm r5, {r7, r9} │ │ │ │ + ldr r7, [pc, #60] @ d27e8 <__cxa_atexit@plt+0xc6310> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d4b74 <__cxa_atexit@plt+0xc869c> │ │ │ │ - ldr r2, [pc, #76] @ d4b8c <__cxa_atexit@plt+0xc86b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq d4b6c <__cxa_atexit@plt+0xc8694> │ │ │ │ - ldr r2, [pc, #60] @ d4b90 <__cxa_atexit@plt+0xc86b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ d4b94 <__cxa_atexit@plt+0xc86bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r7, r9, sl} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - biceq r1, r7, ip, ror #30 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - biceq r1, r7, ip, lsr #30 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + str r7, [r3], #-20 @ 0xffffffec │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d4c0c <__cxa_atexit@plt+0xc8734> │ │ │ │ - ldr r7, [pc, #96] @ d4c24 <__cxa_atexit@plt+0xc874c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq d4bfc <__cxa_atexit@plt+0xc8724> │ │ │ │ - ldr r3, [pc, #80] @ d4c28 <__cxa_atexit@plt+0xc8750> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r2, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr sl, [r7, #-4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d4c2c <__cxa_atexit@plt+0xc8754> │ │ │ │ + bhi d27d4 <__cxa_atexit@plt+0xc62fc> │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, fp │ │ │ │ + b d1aec <__cxa_atexit@plt+0xc5614> │ │ │ │ + ldr r7, [pc, #16] @ d27ec <__cxa_atexit@plt+0xc6314> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r1, [r7, #228] @ 0xe4 │ │ │ │ - biceq r1, r7, r0, lsr #29 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + biceq r4, r7, r0, lsl #29 │ │ │ │ + biceq r4, r7, r4, ror #31 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ d4c5c <__cxa_atexit@plt+0xc8784> │ │ │ │ + ldr r3, [pc, #24] @ d281c <__cxa_atexit@plt+0xc6344> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ d2820 <__cxa_atexit@plt+0xc6348> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - biceq r1, r7, r0, ror #28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 190757c <__cxa_atexit@plt+0x18fb0a4> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r4, lr, r0, ror #7 │ │ │ │ + strheq r4, [r7, #240] @ 0xf0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ d4c84 <__cxa_atexit@plt+0xc87ac> │ │ │ │ + ldr r3, [pc, #12] @ d2844 <__cxa_atexit@plt+0xc636c> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ - biceq r1, r7, r0, asr #28 │ │ │ │ - biceq r1, r7, r4, asr lr │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d4d2c <__cxa_atexit@plt+0xc8854> │ │ │ │ - ldr r3, [pc, #172] @ d4d58 <__cxa_atexit@plt+0xc8880> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b d2344 <__cxa_atexit@plt+0xc5e6c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r4, r7, r8, ror pc │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ d2874 <__cxa_atexit@plt+0xc639c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d4d0c <__cxa_atexit@plt+0xc8834> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add sl, r3, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d4d3c <__cxa_atexit@plt+0xc8864> │ │ │ │ - ldr r1, [pc, #124] @ d4d5c <__cxa_atexit@plt+0xc8884> │ │ │ │ + ldr r9, [pc, #20] @ d2878 <__cxa_atexit@plt+0xc63a0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + strdeq r4, [r7, #232] @ 0xe8 │ │ │ │ + biceq r4, r7, r4, asr #30 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ + ldr r2, [r3, #-12] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne d28fc <__cxa_atexit@plt+0xc6424> │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d294c <__cxa_atexit@plt+0xc6474> │ │ │ │ + ldr r1, [pc, #480] @ d2a94 <__cxa_atexit@plt+0xc65bc> │ │ │ │ add r1, pc, r1 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq d4d1c <__cxa_atexit@plt+0xc8844> │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r3, [pc, #100] @ d4d60 <__cxa_atexit@plt+0xc8888> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r7] │ │ │ │ - mov r7, r8 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ d4d68 <__cxa_atexit@plt+0xc8890> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ d4d64 <__cxa_atexit@plt+0xc888c> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq d29cc <__cxa_atexit@plt+0xc64f4> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r2, #47 @ 0x2f │ │ │ │ + bne d2a00 <__cxa_atexit@plt+0xc6528> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d2a2c <__cxa_atexit@plt+0xc6554> │ │ │ │ + ldr r7, [pc, #428] @ d2a9c <__cxa_atexit@plt+0xc65c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [pc, #424] @ d2aa0 <__cxa_atexit@plt+0xc65c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - biceq r1, r7, r4, lsr #27 │ │ │ │ - strheq r1, [r7, #220] @ 0xdc │ │ │ │ - biceq r1, r7, r4, ror sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + and r0, r0, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne d2968 <__cxa_atexit@plt+0xc6490> │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne d29d8 <__cxa_atexit@plt+0xc6500> │ │ │ │ + ldr r1, [pc, #364] @ d2a8c <__cxa_atexit@plt+0xc65b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq d29cc <__cxa_atexit@plt+0xc64f4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add sl, r3, #3 │ │ │ │ - ldm sl, {r7, r9, sl} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2], #-4 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d4dd4 <__cxa_atexit@plt+0xc88fc> │ │ │ │ - ldr r0, [pc, #76] @ d4df0 <__cxa_atexit@plt+0xc8918> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r9, sl} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + bne d2a38 <__cxa_atexit@plt+0xc6560> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #20 │ │ │ │ + and r3, r0, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d2a14 <__cxa_atexit@plt+0xc653c> │ │ │ │ + ldr r8, [pc, #300] @ d2a90 <__cxa_atexit@plt+0xc65b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9bf8 <__cxa_atexit@plt+0x1aed720> │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne d29ec <__cxa_atexit@plt+0xc6514> │ │ │ │ + ldr r8, [r1, #2] │ │ │ │ + ldr r9, [r1, #6] │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne d2a20 <__cxa_atexit@plt+0xc6548> │ │ │ │ + ldr r1, [pc, #244] @ d2a84 <__cxa_atexit@plt+0xc65ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq d4dc8 <__cxa_atexit@plt+0xc88f0> │ │ │ │ - ldr r3, [pc, #60] @ d4df4 <__cxa_atexit@plt+0xc891c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ + beq d29cc <__cxa_atexit@plt+0xc64f4> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #16]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + cmp r2, #47 @ 0x2f │ │ │ │ + bne d2a6c <__cxa_atexit@plt+0xc6594> │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 190baec <__cxa_atexit@plt+0x18ff614> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ d4df8 <__cxa_atexit@plt+0xc8920> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + and r7, r1, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne d2a58 <__cxa_atexit@plt+0xc6580> │ │ │ │ + ldr r7, [r1, #6] │ │ │ │ + b d2a48 <__cxa_atexit@plt+0xc6570> │ │ │ │ + ldr r3, [pc, #176] @ d2aa4 <__cxa_atexit@plt+0xc65cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #20 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 190b968 <__cxa_atexit@plt+0x18ff490> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d2a14 <__cxa_atexit@plt+0xc653c> │ │ │ │ + ldr r8, [pc, #136] @ d2a98 <__cxa_atexit@plt+0xc65c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9bf8 <__cxa_atexit@plt+0x1aed720> │ │ │ │ + ldr r8, [pc, #144] @ d2aac <__cxa_atexit@plt+0xc65d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9bf8 <__cxa_atexit@plt+0x1aed720> │ │ │ │ + ldr r5, [pc, #88] @ d2a80 <__cxa_atexit@plt+0xc65a8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + b d2a74 <__cxa_atexit@plt+0xc659c> │ │ │ │ + ldr r8, [pc, #124] @ d2ab0 <__cxa_atexit@plt+0xc65d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9bf8 <__cxa_atexit@plt+0x1aed720> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d2a58 <__cxa_atexit@plt+0xc6580> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - biceq r1, r7, ip, lsl #26 │ │ │ │ - biceq r1, r7, r8, ror #25 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d4e34 <__cxa_atexit@plt+0xc895c> │ │ │ │ - ldr r5, [pc, #36] @ d4e44 <__cxa_atexit@plt+0xc896c> │ │ │ │ + ldr r7, [pc, #72] @ d2aa8 <__cxa_atexit@plt+0xc65d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #20] @ d2a88 <__cxa_atexit@plt+0xc65b0> │ │ │ │ add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r7, [pc, #12] @ d4e48 <__cxa_atexit@plt+0xc8970> │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 190baec <__cxa_atexit@plt+0x18ff614> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andeq r0, r0, r0, lsl r2 │ │ │ │ + @ instruction: 0x01afcf1e │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + @ instruction: 0x01afce72 │ │ │ │ + biceq r4, r7, ip, ror #28 │ │ │ │ + biceq r4, r7, r4, ror #28 │ │ │ │ + strheq r4, [r7, #220] @ 0xdc │ │ │ │ + @ instruction: 0x01de4190 │ │ │ │ + @ instruction: 0x01afce69 │ │ │ │ + @ instruction: 0x01afce4b │ │ │ │ + biceq r4, r7, r0, lsr #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r2, #47 @ 0x2f │ │ │ │ + bne d2af4 <__cxa_atexit@plt+0xc661c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d2b0c <__cxa_atexit@plt+0xc6634> │ │ │ │ + ldr r7, [pc, #52] @ d2b1c <__cxa_atexit@plt+0xc6644> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [pc, #48] @ d2b20 <__cxa_atexit@plt+0xc6648> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldrne r8, [pc, #36] @ d2b24 <__cxa_atexit@plt+0xc664c> │ │ │ │ + addne r8, pc, r8 │ │ │ │ + ldreq r8, [pc, #16] @ d2b18 <__cxa_atexit@plt+0xc6640> │ │ │ │ + addeq r8, pc, r8 │ │ │ │ + b 1af9bf8 <__cxa_atexit@plt+0x1aed720> │ │ │ │ + ldr r8, [pc, #20] @ d2b28 <__cxa_atexit@plt+0xc6650> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9bf8 <__cxa_atexit@plt+0x1aed720> │ │ │ │ + @ instruction: 0x01afcd7a │ │ │ │ + biceq r4, r7, r4, ror ip │ │ │ │ + biceq r4, r7, ip, ror #24 │ │ │ │ + @ instruction: 0x01afcd85 │ │ │ │ + @ instruction: 0x01afcd6b │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + bne d2b4c <__cxa_atexit@plt+0xc6674> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strheq r1, [r7, #204] @ 0xcc │ │ │ │ - @ instruction: 0x01c71c9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d4e78 <__cxa_atexit@plt+0xc89a0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + bne d2b6c <__cxa_atexit@plt+0xc6694> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b d4c98 <__cxa_atexit@plt+0xc87c0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r7, [pc, #12] @ d2b80 <__cxa_atexit@plt+0xc66a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, lr, ip, ror r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r2, #47 @ 0x2f │ │ │ │ + addeq r5, r3, #12 │ │ │ │ + ldrne r3, [pc, #8] @ d2bb4 <__cxa_atexit@plt+0xc66dc> │ │ │ │ + addne r3, pc, r3 │ │ │ │ + strne r3, [r5] │ │ │ │ + b 190baec <__cxa_atexit@plt+0x18ff614> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d4ed0 <__cxa_atexit@plt+0xc89f8> │ │ │ │ - ldr r3, [pc, #60] @ d4ee0 <__cxa_atexit@plt+0xc8a08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d4ec0 <__cxa_atexit@plt+0xc89e8> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1361754 <__cxa_atexit@plt+0x135527c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d2be0 <__cxa_atexit@plt+0xc6708> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d4ee4 <__cxa_atexit@plt+0xc8a0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ d2bf4 <__cxa_atexit@plt+0xc671c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r1, r7, r0, asr sp │ │ │ │ + bicseq r4, lr, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d2c20 <__cxa_atexit@plt+0xc6748> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1361754 <__cxa_atexit@plt+0x135527c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ d2c34 <__cxa_atexit@plt+0xc675c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, lr, r8, asr #31 │ │ │ │ + biceq r4, r7, ip, lsr #23 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d2c88 <__cxa_atexit@plt+0xc67b0> │ │ │ │ + ldr r2, [pc, #60] @ d2ca0 <__cxa_atexit@plt+0xc67c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + sub r3, r6, #3 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b d2634 <__cxa_atexit@plt+0xc615c> │ │ │ │ + ldr r3, [pc, #20] @ d2ca4 <__cxa_atexit@plt+0xc67cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + bicseq r4, lr, r0, asr r0 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + biceq r4, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi d2d4c <__cxa_atexit@plt+0xc6874> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d2d44 <__cxa_atexit@plt+0xc686c> │ │ │ │ + ldr r7, [pc, #172] @ d2d88 <__cxa_atexit@plt+0xc68b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d4f44 <__cxa_atexit@plt+0xc8a6c> │ │ │ │ - ldr r3, [pc, #60] @ d4f58 <__cxa_atexit@plt+0xc8a80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r9, #3 │ │ │ │ - beq d4f34 <__cxa_atexit@plt+0xc8a5c> │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - mov r7, r9 │ │ │ │ - b 1361754 <__cxa_atexit@plt+0x135527c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + bhi d2d54 <__cxa_atexit@plt+0xc687c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc d2d5c <__cxa_atexit@plt+0xc6884> │ │ │ │ + ldr r7, [pc, #140] @ d2d94 <__cxa_atexit@plt+0xc68bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ d2d98 <__cxa_atexit@plt+0xc68c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #132] @ d2d9c <__cxa_atexit@plt+0xc68c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #128] @ d2da0 <__cxa_atexit@plt+0xc68c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + sub r6, r3, #3 │ │ │ │ + stmib r5, {r2, r6, r7} │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b d2634 <__cxa_atexit@plt+0xc615c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d4f5c <__cxa_atexit@plt+0xc8a84> │ │ │ │ + mov r3, r6 │ │ │ │ + b d2d64 <__cxa_atexit@plt+0xc688c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ d2d8c <__cxa_atexit@plt+0xc68b4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r6, [pc, #28] @ d2d90 <__cxa_atexit@plt+0xc68b8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - ldrdeq r1, [r7, #204] @ 0xcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + bicseq r3, lr, r8, lsl pc │ │ │ │ + @ instruction: 0x01c74a90 │ │ │ │ + bicseq r3, lr, ip, ror lr │ │ │ │ + biceq r4, r7, r4, asr #20 │ │ │ │ + @ instruction: 0x01afcb6d │ │ │ │ + @ instruction: 0xfffff850 │ │ │ │ + ldrsbeq r3, [lr, #224] @ 0xe0 │ │ │ │ + biceq r4, r7, ip, ror #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d4fa4 <__cxa_atexit@plt+0xc8acc> │ │ │ │ - ldr r7, [pc, #52] @ d4fb8 <__cxa_atexit@plt+0xc8ae0> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d2de8 <__cxa_atexit@plt+0xc6910> │ │ │ │ + ldr r7, [pc, #48] @ d2df8 <__cxa_atexit@plt+0xc6920> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq d4f98 <__cxa_atexit@plt+0xc8ac0> │ │ │ │ + beq d2ddc <__cxa_atexit@plt+0xc6904> │ │ │ │ mov r7, r8 │ │ │ │ - b d4fc8 <__cxa_atexit@plt+0xc8af0> │ │ │ │ + b d2e0c <__cxa_atexit@plt+0xc6934> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d4fbc <__cxa_atexit@plt+0xc8ae4> │ │ │ │ + ldr r7, [pc, #12] @ d2dfc <__cxa_atexit@plt+0xc6924> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01c71c94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + biceq r4, r7, ip, lsr sl │ │ │ │ + biceq r4, r7, r4, lsl sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d4ffc <__cxa_atexit@plt+0xc8b24> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq d500c <__cxa_atexit@plt+0xc8b34> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne d5018 <__cxa_atexit@plt+0xc8b40> │ │ │ │ - ldr r8, [r3, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc d5060 <__cxa_atexit@plt+0xc8b88> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - sub r3, r2, #15 │ │ │ │ - ldr lr, [pc, #68] @ d5084 <__cxa_atexit@plt+0xc8bac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #64] @ d5088 <__cxa_atexit@plt+0xc8bb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7, lr} │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d5080 <__cxa_atexit@plt+0xc8ba8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrsbeq r1, [lr, #188] @ 0xbc │ │ │ │ - bicseq r1, lr, r4, ror #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d50e8 <__cxa_atexit@plt+0xc8c10> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr lr, [pc, #64] @ d5100 <__cxa_atexit@plt+0xc8c28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #60] @ d5104 <__cxa_atexit@plt+0xc8c2c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ d5108 <__cxa_atexit@plt+0xc8c30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r1, lr, ip, asr fp │ │ │ │ - bicseq r1, lr, r4, ror #23 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - biceq r1, r7, r0, asr fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d5188 <__cxa_atexit@plt+0xc8cb0> │ │ │ │ - ldr r2, [pc, #100] @ d5190 <__cxa_atexit@plt+0xc8cb8> │ │ │ │ + bne d2e90 <__cxa_atexit@plt+0xc69b8> │ │ │ │ + ldr r2, [pc, #188] @ d2edc <__cxa_atexit@plt+0xc6a04> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq d5174 <__cxa_atexit@plt+0xc8c9c> │ │ │ │ - ldr r3, [pc, #76] @ d5194 <__cxa_atexit@plt+0xc8cbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d5180 <__cxa_atexit@plt+0xc8ca8> │ │ │ │ - ldr r3, [pc, #52] @ d5198 <__cxa_atexit@plt+0xc8cc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + beq d2ea8 <__cxa_atexit@plt+0xc69d0> │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r8, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d2eb4 <__cxa_atexit@plt+0xc69dc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc d2ebc <__cxa_atexit@plt+0xc69e4> │ │ │ │ + ldr r7, [pc, #140] @ d2eec <__cxa_atexit@plt+0xc6a14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ d2ef0 <__cxa_atexit@plt+0xc6a18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #132] @ d2ef4 <__cxa_atexit@plt+0xc6a1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b d2634 <__cxa_atexit@plt+0xc615c> │ │ │ │ + ldr r7, [pc, #76] @ d2ee4 <__cxa_atexit@plt+0xc6a0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #68] @ d2ee8 <__cxa_atexit@plt+0xc6a10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - biceq r1, r7, r0, asr #21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #48] @ d51e4 <__cxa_atexit@plt+0xc8d0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d51dc <__cxa_atexit@plt+0xc8d04> │ │ │ │ - ldr r3, [pc, #28] @ d51e8 <__cxa_atexit@plt+0xc8d10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + b d2ec4 <__cxa_atexit@plt+0xc69ec> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #16] @ d2ee0 <__cxa_atexit@plt+0xc6a08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r1, r7, r0, ror sl │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + biceq r4, r7, ip, lsr #18 │ │ │ │ + biceq r4, r7, r4, ror r9 │ │ │ │ + biceq r4, r7, r8, ror #18 │ │ │ │ + @ instruction: 0xfffff708 │ │ │ │ + biceq r4, r7, r4, ror #17 │ │ │ │ + @ instruction: 0x01afca0d │ │ │ │ + strdeq r4, [r7, #140] @ 0x8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ d5210 <__cxa_atexit@plt+0xc8d38> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi d2f5c <__cxa_atexit@plt+0xc6a84> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d2f64 <__cxa_atexit@plt+0xc6a8c> │ │ │ │ + ldr r3, [pc, #84] @ d2f84 <__cxa_atexit@plt+0xc6aac> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - biceq r1, r7, r8, asr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc d52dc <__cxa_atexit@plt+0xc8e04> │ │ │ │ - ldr r1, [pc, #184] @ d52f4 <__cxa_atexit@plt+0xc8e1c> │ │ │ │ + ldr r2, [pc, #80] @ d2f88 <__cxa_atexit@plt+0xc6ab0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ d2f8c <__cxa_atexit@plt+0xc6ab4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #180] @ d52f8 <__cxa_atexit@plt+0xc8e20> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [pc, #176] @ d52fc <__cxa_atexit@plt+0xc8e24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add ip, r2, #1 │ │ │ │ - ldr r8, [pc, #168] @ d5300 <__cxa_atexit@plt+0xc8e28> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #164] @ d5304 <__cxa_atexit@plt+0xc8e2c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #160] @ d5308 <__cxa_atexit@plt+0xc8e30> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - sub r1, r6, #18 │ │ │ │ - sub r2, r6, #26 │ │ │ │ - sub lr, r6, #5 │ │ │ │ - str lr, [r5] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - ldr r3, [pc, #96] @ d530c <__cxa_atexit@plt+0xc8e34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #84] @ d5310 <__cxa_atexit@plt+0xc8e38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #76] @ d5314 <__cxa_atexit@plt+0xc8e3c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #68] @ d5318 <__cxa_atexit@plt+0xc8e40> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 135c9bc <__cxa_atexit@plt+0x13504e4> │ │ │ │ - ldr r3, [pc, #56] @ d531c <__cxa_atexit@plt+0xc8e44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - bicseq r1, lr, r0, asr #28 │ │ │ │ - bicseq r1, lr, ip, lsr lr │ │ │ │ - bicseq r1, lr, r4, lsr lr │ │ │ │ - bicseq r1, lr, r0, lsr lr │ │ │ │ - bicseq r1, lr, r0, lsl #19 │ │ │ │ - @ instruction: 0x01c71994 │ │ │ │ - bicseq r1, lr, ip, lsr #26 │ │ │ │ - bicseq r1, lr, r8, lsl lr │ │ │ │ - bicseq r1, lr, r0, lsl lr │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - biceq r1, r7, r0, lsr r9 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b d2634 <__cxa_atexit@plt+0xc615c> │ │ │ │ + mov r6, r7 │ │ │ │ + b d2f6c <__cxa_atexit@plt+0xc6a94> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, #8] @ d2f80 <__cxa_atexit@plt+0xc6aa8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq r4, r7, r4, lsl #17 │ │ │ │ + @ instruction: 0xfffff638 │ │ │ │ + biceq r4, r7, r4, lsl r8 │ │ │ │ + @ instruction: 0x01afc93d │ │ │ │ + @ instruction: 0x01c7489c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ d5344 <__cxa_atexit@plt+0xc8e6c> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi d2fe8 <__cxa_atexit@plt+0xc6b10> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d2fe0 <__cxa_atexit@plt+0xc6b08> │ │ │ │ + ldr r3, [pc, #44] @ d2ff0 <__cxa_atexit@plt+0xc6b18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ d2ff4 <__cxa_atexit@plt+0xc6b1c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 9ac2e8 <__cxa_atexit@plt+0x99fe10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, lr, r0, lsr ip │ │ │ │ + bicseq r4, lr, r8, asr r1 │ │ │ │ + biceq r4, r7, r4, ror r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d3018 <__cxa_atexit@plt+0xc6b40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ add r9, r3, #2 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - bicseq r1, lr, ip, lsl #19 │ │ │ │ - biceq r1, r7, r4, lsr #18 │ │ │ │ + ldrheq r3, [lr, #204] @ 0xcc │ │ │ │ + biceq r4, r7, ip, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc d5394 <__cxa_atexit@plt+0xc8ebc> │ │ │ │ - ldr r3, [pc, #52] @ d53a4 <__cxa_atexit@plt+0xc8ecc> │ │ │ │ + bcc d3068 <__cxa_atexit@plt+0xc6b90> │ │ │ │ + ldr r3, [pc, #52] @ d3078 <__cxa_atexit@plt+0xc6ba0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #48] @ d53a8 <__cxa_atexit@plt+0xc8ed0> │ │ │ │ + ldr sl, [pc, #48] @ d307c <__cxa_atexit@plt+0xc6ba4> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - ldr r3, [pc, #32] @ d53ac <__cxa_atexit@plt+0xc8ed4> │ │ │ │ + ldr r3, [pc, #32] @ d3080 <__cxa_atexit@plt+0xc6ba8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - biceq r1, r7, ip, asr #17 │ │ │ │ - bicseq r1, lr, ip, ror r9 │ │ │ │ - strheq r1, [r7, #136] @ 0x88 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + biceq r4, r7, r4, lsl #16 │ │ │ │ + ldrheq r3, [lr, #192] @ 0xc0 │ │ │ │ + strdeq r4, [r7, #116] @ 0x74 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc d53f4 <__cxa_atexit@plt+0xc8f1c> │ │ │ │ - ldr r2, [pc, #48] @ d540c <__cxa_atexit@plt+0xc8f34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ d5410 <__cxa_atexit@plt+0xc8f38> │ │ │ │ + bcc d30c4 <__cxa_atexit@plt+0xc6bec> │ │ │ │ + ldr r3, [pc, #40] @ d30d4 <__cxa_atexit@plt+0xc6bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r8, [pc, #36] @ d30d8 <__cxa_atexit@plt+0xc6c00> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r7, [pc, #24] @ d5414 <__cxa_atexit@plt+0xc8f3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x01af9862 │ │ │ │ - biceq r1, r7, r8, lsl #17 │ │ │ │ - biceq r1, r7, r0, ror #16 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d5478 <__cxa_atexit@plt+0xc8fa0> │ │ │ │ - ldr r2, [pc, #104] @ d54ac <__cxa_atexit@plt+0xc8fd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stmdb r6, {r2, sl} │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc d5490 <__cxa_atexit@plt+0xc8fb8> │ │ │ │ - ldr r2, [pc, #88] @ d54b8 <__cxa_atexit@plt+0xc8fe0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #84] @ d54bc <__cxa_atexit@plt+0xc8fe4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r9, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r7, [pc, #52] @ d54b4 <__cxa_atexit@plt+0xc8fdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d54b0 <__cxa_atexit@plt+0xc8fd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0x01afc79b │ │ │ │ + @ instruction: 0x01c7479c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d3118 <__cxa_atexit@plt+0xc6c40> │ │ │ │ + ldr r3, [pc, #36] @ d3128 <__cxa_atexit@plt+0xc6c50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - biceq r1, r7, ip, ror #15 │ │ │ │ - biceq r1, r7, ip, lsl #16 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - ldrdeq r9, [pc, lr]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - biceq r1, r7, r0, lsr #15 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d553c <__cxa_atexit@plt+0xc9064> │ │ │ │ - ldr r2, [pc, #104] @ d556c <__cxa_atexit@plt+0xc9094> │ │ │ │ - add r2, pc, r2 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d3190 <__cxa_atexit@plt+0xc6cb8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stmdb r6, {r2, r9} │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc d5554 <__cxa_atexit@plt+0xc907c> │ │ │ │ - ldr r1, [pc, #88] @ d5578 <__cxa_atexit@plt+0xc90a0> │ │ │ │ + bcc d3198 <__cxa_atexit@plt+0xc6cc0> │ │ │ │ + ldr r5, [pc, #84] @ d31b4 <__cxa_atexit@plt+0xc6cdc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #80] @ d31b8 <__cxa_atexit@plt+0xc6ce0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #76] @ d31bc <__cxa_atexit@plt+0xc6ce4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #84] @ d557c <__cxa_atexit@plt+0xc90a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - mov r8, r2 │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r7, [pc, #48] @ d5574 <__cxa_atexit@plt+0xc909c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d5570 <__cxa_atexit@plt+0xc9098> │ │ │ │ + b d31a0 <__cxa_atexit@plt+0xc6cc8> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ d31b0 <__cxa_atexit@plt+0xc6cd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - biceq r1, r7, r8, lsr #14 │ │ │ │ - biceq r1, r7, r0, asr r7 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x01af971e │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - strdeq r1, [r7, #96] @ 0x60 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + biceq r4, r7, r8, ror #13 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0x01afc6e6 │ │ │ │ + @ instruction: 0x01c7469c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ d55c0 <__cxa_atexit@plt+0xc90e8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ d31e4 <__cxa_atexit@plt+0xc6d0c> │ │ │ │ add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ - ldrdeq r1, [r7, #108] @ 0x6c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d5610 <__cxa_atexit@plt+0xc9138> │ │ │ │ - ldr r3, [pc, #60] @ d5620 <__cxa_atexit@plt+0xc9148> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d5600 <__cxa_atexit@plt+0xc9128> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1361754 <__cxa_atexit@plt+0x135527c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ + biceq r4, r7, r8, lsr r4 │ │ │ │ + biceq r4, r7, ip, asr #13 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d3268 <__cxa_atexit@plt+0xc6d90> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + add sl, r2, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + bl b734 │ │ │ │ + sub r3, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #60] @ d3278 <__cxa_atexit@plt+0xc6da0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #56] @ d327c <__cxa_atexit@plt+0xc6da4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #52] @ d3280 <__cxa_atexit@plt+0xc6da8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r8, {r1, r9} │ │ │ │ + add r1, r8, #12 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r3, [r8, #28] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 9d8ad4 <__cxa_atexit@plt+0x9cc5fc> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d5624 <__cxa_atexit@plt+0xc914c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0x01de3994 │ │ │ │ + bicseq r3, lr, r4, lsr ip │ │ │ │ + ldrheq r3, [lr, #144] @ 0x90 │ │ │ │ + biceq r4, r7, r0, lsr r6 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d3304 <__cxa_atexit@plt+0xc6e2c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + add sl, r2, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + bl b734 │ │ │ │ + sub r3, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #60] @ d3314 <__cxa_atexit@plt+0xc6e3c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #56] @ d3318 <__cxa_atexit@plt+0xc6e40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #52] @ d331c <__cxa_atexit@plt+0xc6e44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r8, {r1, r9} │ │ │ │ + add r1, r8, #12 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r3, [r8, #28] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 9d8ad4 <__cxa_atexit@plt+0x9cc5fc> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r1, r7, r0, lsr #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1361754 <__cxa_atexit@plt+0x135527c> │ │ │ │ - biceq r1, r7, r4, ror r6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d5684 <__cxa_atexit@plt+0xc91ac> │ │ │ │ - ldr r7, [pc, #52] @ d5694 <__cxa_atexit@plt+0xc91bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d5678 <__cxa_atexit@plt+0xc91a0> │ │ │ │ - mov r7, r8 │ │ │ │ - b d56a8 <__cxa_atexit@plt+0xc91d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldrsheq r3, [lr, #136] @ 0x88 │ │ │ │ + @ instruction: 0x01de3b98 │ │ │ │ + bicseq r3, lr, r4, lsl r9 │ │ │ │ + biceq r4, r7, r0, lsl #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d335c <__cxa_atexit@plt+0xc6e84> │ │ │ │ + ldr r8, [pc, #36] @ d3364 <__cxa_atexit@plt+0xc6e8c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ d3368 <__cxa_atexit@plt+0xc6e90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 9b03c8 <__cxa_atexit@plt+0x9a3ef0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d5698 <__cxa_atexit@plt+0xc91c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + biceq r4, r7, r8, ror #5 │ │ │ │ + bicseq r3, lr, r8, asr r8 │ │ │ │ + biceq r4, r7, r8, lsr #10 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d33ac <__cxa_atexit@plt+0xc6ed4> │ │ │ │ + ldr r3, [pc, #36] @ d33b4 <__cxa_atexit@plt+0xc6edc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r1, r7, r8, r9} │ │ │ │ + b 9b53d0 <__cxa_atexit@plt+0x9a8ef8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq r1, r7, ip, lsr r6 │ │ │ │ - biceq r1, r7, r8, lsl r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + biceq r4, r7, r0, ror #9 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d5730 <__cxa_atexit@plt+0xc9258> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #300] @ d57f4 <__cxa_atexit@plt+0xc931c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d578c <__cxa_atexit@plt+0xc92b4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #126 @ 0x7e │ │ │ │ - bne d5798 <__cxa_atexit@plt+0xc92c0> │ │ │ │ - ldr r7, [pc, #264] @ d57f8 <__cxa_atexit@plt+0xc9320> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - mov r2, #126 @ 0x7e │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq d578c <__cxa_atexit@plt+0xc92b4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d57bc <__cxa_atexit@plt+0xc92e4> │ │ │ │ - ldr r7, [pc, #224] @ d57fc <__cxa_atexit@plt+0xc9324> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d57e0 <__cxa_atexit@plt+0xc9308> │ │ │ │ - b d5994 <__cxa_atexit@plt+0xc94bc> │ │ │ │ - ldr r2, [pc, #176] @ d57e8 <__cxa_atexit@plt+0xc9310> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq d578c <__cxa_atexit@plt+0xc92b4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d57a8 <__cxa_atexit@plt+0xc92d0> │ │ │ │ - ldr r2, [pc, #144] @ d57ec <__cxa_atexit@plt+0xc9314> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d578c <__cxa_atexit@plt+0xc92b4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r7, #126 @ 0x7e │ │ │ │ - bne d57d0 <__cxa_atexit@plt+0xc92f8> │ │ │ │ - ldr r7, [pc, #108] @ d57f0 <__cxa_atexit@plt+0xc9318> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b d5900 <__cxa_atexit@plt+0xc9428> │ │ │ │ - ldr r7, [pc, #80] @ d5800 <__cxa_atexit@plt+0xc9328> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ d5808 <__cxa_atexit@plt+0xc9330> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ d5804 <__cxa_atexit@plt+0xc932c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #13 │ │ │ │ - andeq r0, r0, r4, ror #13 │ │ │ │ - bicseq r1, lr, r0, lsr #16 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - andeq r0, r0, r4, ror r2 │ │ │ │ - ldrsheq r1, [lr, #124] @ 0x7c │ │ │ │ - ldrsbeq r1, [lr, #112] @ 0x70 │ │ │ │ - bicseq r1, lr, r4, ror #15 │ │ │ │ - biceq r1, r7, r8, lsr #9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #126 @ 0x7e │ │ │ │ - bne d5870 <__cxa_atexit@plt+0xc9398> │ │ │ │ - ldr r2, [pc, #112] @ d589c <__cxa_atexit@plt+0xc93c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #126 @ 0x7e │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq d587c <__cxa_atexit@plt+0xc93a4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d5888 <__cxa_atexit@plt+0xc93b0> │ │ │ │ - ldr r2, [pc, #72] @ d58a0 <__cxa_atexit@plt+0xc93c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d587c <__cxa_atexit@plt+0xc93a4> │ │ │ │ - mov r5, r3 │ │ │ │ - b d5994 <__cxa_atexit@plt+0xc94bc> │ │ │ │ + ldr r3, [pc, #28] @ d33e8 <__cxa_atexit@plt+0xc6f10> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d5900 <__cxa_atexit@plt+0xc9428> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d58a4 <__cxa_atexit@plt+0xc93cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - bicseq r1, lr, r8, lsl r7 │ │ │ │ - biceq r1, r7, ip, lsl #8 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #16] @ d33ec <__cxa_atexit@plt+0xc6f14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + bicseq r3, lr, ip, asr #17 │ │ │ │ + biceq r4, r7, r8, lsr #9 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d58dc <__cxa_atexit@plt+0xc9404> │ │ │ │ - ldr r3, [pc, #48] @ d58f8 <__cxa_atexit@plt+0xc9420> │ │ │ │ + ldr r3, [pc, #56] @ d343c <__cxa_atexit@plt+0xc6f64> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d58f0 <__cxa_atexit@plt+0xc9418> │ │ │ │ - b d5994 <__cxa_atexit@plt+0xc94bc> │ │ │ │ - ldr r7, [pc, #24] @ d58fc <__cxa_atexit@plt+0xc9424> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - bicseq r1, lr, r4, asr #13 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [pc, #108] @ d597c <__cxa_atexit@plt+0xc94a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq d5950 <__cxa_atexit@plt+0xc9478> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d5958 <__cxa_atexit@plt+0xc9480> │ │ │ │ - ldr r1, [pc, #80] @ d5980 <__cxa_atexit@plt+0xc94a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - tst r2, #3 │ │ │ │ - beq d5970 <__cxa_atexit@plt+0xc9498> │ │ │ │ - mov r7, r2 │ │ │ │ - b d5a34 <__cxa_atexit@plt+0xc955c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ d5984 <__cxa_atexit@plt+0xc94ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq d3428 <__cxa_atexit@plt+0xc6f50> │ │ │ │ + cmp r3, #0 │ │ │ │ + ldreq r0, [r7] │ │ │ │ + ldrne r0, [r5, #28]! │ │ │ │ + ldrne r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - bicseq r1, lr, r4, asr #12 │ │ │ │ - biceq r1, r7, ip, lsr #6 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + ldr r3, [pc, #16] @ d3440 <__cxa_atexit@plt+0xc6f68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 9aa39c <__cxa_atexit@plt+0x99dec4> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + biceq r4, r7, r4, asr r4 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d59ec <__cxa_atexit@plt+0xc9514> │ │ │ │ - ldr r3, [pc, #116] @ d5a1c <__cxa_atexit@plt+0xc9544> │ │ │ │ + bne d3470 <__cxa_atexit@plt+0xc6f98> │ │ │ │ + ldr r3, [pc, #24] @ d347c <__cxa_atexit@plt+0xc6fa4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d5a00 <__cxa_atexit@plt+0xc9528> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - sub r2, r8, #48 @ 0x30 │ │ │ │ - cmp r2, #10 │ │ │ │ - bcs d5a08 <__cxa_atexit@plt+0xc9530> │ │ │ │ - mov r2, #0 │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b d5aec <__cxa_atexit@plt+0xc9614> │ │ │ │ - ldr r7, [pc, #44] @ d5a20 <__cxa_atexit@plt+0xc9548> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 9aa39c <__cxa_atexit@plt+0x99dec4> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + biceq r4, r7, r8, lsl r4 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne d34a4 <__cxa_atexit@plt+0xc6fcc> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #20] @ d5a24 <__cxa_atexit@plt+0xc954c> │ │ │ │ + add r3, r5, #4 │ │ │ │ + ldr r2, [pc, #52] @ d34e4 <__cxa_atexit@plt+0xc700c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19bf9ac <__cxa_atexit@plt+0x19b34d4> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrheq r1, [lr, #80] @ 0x50 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r1, r7, ip, lsl #5 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r3, r8, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs d5a78 <__cxa_atexit@plt+0xc95a0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r2, #0 │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - sub r2, r3, #48 @ 0x30 │ │ │ │ - cmp r2, #10 │ │ │ │ - bcs d5a90 <__cxa_atexit@plt+0xc95b8> │ │ │ │ - ldr r3, [pc, #72] @ d5aac <__cxa_atexit@plt+0xc95d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq d5aa4 <__cxa_atexit@plt+0xc95cc> │ │ │ │ - b d56a8 <__cxa_atexit@plt+0xc91d0> │ │ │ │ - sub r3, r5, #4 │ │ │ │ - ldr r2, [pc, #44] @ d5ab0 <__cxa_atexit@plt+0xc95d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ + beq d34d8 <__cxa_atexit@plt+0xc7000> │ │ │ │ + ldr r5, [pc, #32] @ d34e8 <__cxa_atexit@plt+0xc7010> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 19bf9ac <__cxa_atexit@plt+0x19b34d4> │ │ │ │ - ldr r2, [pc, #28] @ d5ab4 <__cxa_atexit@plt+0xc95dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, r3 │ │ │ │ - b 19bf9ac <__cxa_atexit@plt+0x19b34d4> │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc40 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - strdeq r1, [r7, #28] │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + biceq r4, r7, ip, lsr #7 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - add r1, r3, #256 @ 0x100 │ │ │ │ - cmp r3, #126 @ 0x7e │ │ │ │ - mvneq r1, #0 │ │ │ │ - cmp r2, #2 │ │ │ │ - moveq r1, r3 │ │ │ │ - str r1, [r5] │ │ │ │ - b d5aec <__cxa_atexit@plt+0xc9614> │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - sub r3, r8, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs d5b48 <__cxa_atexit@plt+0xc9670> │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq d5b58 <__cxa_atexit@plt+0xc9680> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - sub r3, r8, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs d5b74 <__cxa_atexit@plt+0xc969c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - sub r3, r8, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs d5b84 <__cxa_atexit@plt+0xc96ac> │ │ │ │ - ldr r7, [pc, #96] @ d5b9c <__cxa_atexit@plt+0xc96c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #84] @ d5ba4 <__cxa_atexit@plt+0xc96cc> │ │ │ │ + ldr r3, [pc, #12] @ d350c <__cxa_atexit@plt+0xc7034> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 19bf9ac <__cxa_atexit@plt+0x19b34d4> │ │ │ │ - ldr r3, [pc, #64] @ d5ba0 <__cxa_atexit@plt+0xc96c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12]! │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d5b94 <__cxa_atexit@plt+0xc96bc> │ │ │ │ - b d56a8 <__cxa_atexit@plt+0xc91d0> │ │ │ │ - ldr r3, [pc, #44] @ d5ba8 <__cxa_atexit@plt+0xc96d0> │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ad5b0 <__cxa_atexit@plt+0x9a10d8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r4, r7, r8, lsl #7 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ d3574 <__cxa_atexit@plt+0xc709c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 19bf9ac <__cxa_atexit@plt+0x19b34d4> │ │ │ │ - ldr r3, [pc, #32] @ d5bac <__cxa_atexit@plt+0xc96d4> │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq d354c <__cxa_atexit@plt+0xc7074> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d3554 <__cxa_atexit@plt+0xc707c> │ │ │ │ + ldr r3, [pc, #56] @ d3578 <__cxa_atexit@plt+0xc70a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 19bf9ac <__cxa_atexit@plt+0x19b34d4> │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ac2e8 <__cxa_atexit@plt+0x99fe10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, lr, r0, ror r4 │ │ │ │ - @ instruction: 0xfffffb44 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - biceq r1, r7, r4, lsl #2 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq d5c30 <__cxa_atexit@plt+0xc9758> │ │ │ │ - cmp r2, #126 @ 0x7e │ │ │ │ - bne d5c2c <__cxa_atexit@plt+0xc9754> │ │ │ │ - cmn r3, #1 │ │ │ │ - beq d5c38 <__cxa_atexit@plt+0xc9760> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - sub r3, r8, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs d5c1c <__cxa_atexit@plt+0xc9744> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - sub r3, r8, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs d5c5c <__cxa_atexit@plt+0xc9784> │ │ │ │ - ldr r7, [pc, #92] @ d5c6c <__cxa_atexit@plt+0xc9794> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #80] @ d5c74 <__cxa_atexit@plt+0xc979c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 19bf9ac <__cxa_atexit@plt+0x19b34d4> │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - cmp r2, r3 │ │ │ │ - bne d5be0 <__cxa_atexit@plt+0xc9708> │ │ │ │ - ldr r3, [pc, #48] @ d5c70 <__cxa_atexit@plt+0xc9798> │ │ │ │ + ldr r3, [pc, #32] @ d357c <__cxa_atexit@plt+0xc70a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16]! │ │ │ │ + ldr r7, [pc, #28] @ d3580 <__cxa_atexit@plt+0xc70a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d5c54 <__cxa_atexit@plt+0xc977c> │ │ │ │ - b d56a8 <__cxa_atexit@plt+0xc91d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #20] @ d3584 <__cxa_atexit@plt+0xc70ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ d5c78 <__cxa_atexit@plt+0xc97a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 19bf9ac <__cxa_atexit@plt+0x19b34d4> │ │ │ │ - @ instruction: 0x01de139c │ │ │ │ - @ instruction: 0xfffffa64 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - biceq r1, r7, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldrdeq r4, [r7, #44] @ 0x2c │ │ │ │ + ldrdeq r4, [r7, #32] │ │ │ │ + biceq r4, r7, r0, lsl r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - add r1, r3, #256 @ 0x100 │ │ │ │ - cmp r3, #126 @ 0x7e │ │ │ │ - mvneq r1, #0 │ │ │ │ - cmp r2, #2 │ │ │ │ - moveq r1, r3 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - sub r3, r8, #48 @ 0x30 │ │ │ │ - cmp r3, #10 │ │ │ │ - bcs d5cdc <__cxa_atexit@plt+0xc9804> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi d5cec <__cxa_atexit@plt+0xc9814> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - beq d5d00 <__cxa_atexit@plt+0xc9828> │ │ │ │ - ldr r7, [pc, #72] @ d5d1c <__cxa_atexit@plt+0xc9844> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #52] @ d5d18 <__cxa_atexit@plt+0xc9840> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 19bf9ac <__cxa_atexit@plt+0x19b34d4> │ │ │ │ - ldr r7, [pc, #32] @ d5d14 <__cxa_atexit@plt+0xc983c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #8] @ d5d10 <__cxa_atexit@plt+0xc9838> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bicseq r1, lr, r4, lsr #5 │ │ │ │ - ldrheq r1, [lr, #36] @ 0x24 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrsbeq r1, [lr, #32] │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d5d48 <__cxa_atexit@plt+0xc9870> │ │ │ │ - cmp r3, r2 │ │ │ │ - blt d5d7c <__cxa_atexit@plt+0xc98a4> │ │ │ │ - b d5d90 <__cxa_atexit@plt+0xc98b8> │ │ │ │ - cmp r2, #126 @ 0x7e │ │ │ │ - bne d5d70 <__cxa_atexit@plt+0xc9898> │ │ │ │ - cmn r3, #1 │ │ │ │ - blt d5d7c <__cxa_atexit@plt+0xc98a4> │ │ │ │ - beq d5d94 <__cxa_atexit@plt+0xc98bc> │ │ │ │ - ldr r7, [pc, #72] @ d5dac <__cxa_atexit@plt+0xc98d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - add r7, r2, #256 @ 0x100 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge d5d90 <__cxa_atexit@plt+0xc98b8> │ │ │ │ - ldr r7, [pc, #36] @ d5da8 <__cxa_atexit@plt+0xc98d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - bne d5d5c <__cxa_atexit@plt+0xc9884> │ │ │ │ - ldr r7, [pc, #20] @ d5db0 <__cxa_atexit@plt+0xc98d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - bicseq r1, lr, r4, lsr #4 │ │ │ │ - bicseq r1, lr, r0, asr #4 │ │ │ │ - bicseq r1, lr, r0, lsl r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d5e00 <__cxa_atexit@plt+0xc9928> │ │ │ │ - ldr r3, [pc, #92] @ d5e2c <__cxa_atexit@plt+0xc9954> │ │ │ │ + bne d35b4 <__cxa_atexit@plt+0xc70dc> │ │ │ │ + ldr r3, [pc, #56] @ d35e0 <__cxa_atexit@plt+0xc7108> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d5e14 <__cxa_atexit@plt+0xc993c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r7, #126 @ 0x7e │ │ │ │ - bne d5e1c <__cxa_atexit@plt+0xc9944> │ │ │ │ - ldr r7, [pc, #56] @ d5e30 <__cxa_atexit@plt+0xc9958> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ d5e34 <__cxa_atexit@plt+0xc995c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d5e38 <__cxa_atexit@plt+0xc9960> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - bicseq r1, lr, ip, lsr #3 │ │ │ │ - bicseq r1, lr, r4, lsr #3 │ │ │ │ - bicseq r1, lr, r4, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ d5e6c <__cxa_atexit@plt+0xc9994> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ d5e70 <__cxa_atexit@plt+0xc9998> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #126 @ 0x7e │ │ │ │ - addeq r7, r3, #3 │ │ │ │ - bx r0 │ │ │ │ - bicseq r1, lr, r8, asr r1 │ │ │ │ - bicseq r1, lr, r4, asr r1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d5eb8 <__cxa_atexit@plt+0xc99e0> │ │ │ │ - ldr r7, [pc, #52] @ d5ec8 <__cxa_atexit@plt+0xc99f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d5eac <__cxa_atexit@plt+0xc99d4> │ │ │ │ - mov r7, r8 │ │ │ │ - b d5edc <__cxa_atexit@plt+0xc9a04> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d5ecc <__cxa_atexit@plt+0xc99f4> │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ac2e8 <__cxa_atexit@plt+0x99fe10> │ │ │ │ + ldr r3, [pc, #24] @ d35d4 <__cxa_atexit@plt+0xc70fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ d35d8 <__cxa_atexit@plt+0xc7100> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #12] @ d35dc <__cxa_atexit@plt+0xc7104> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r4, r7, ip, ror r2 │ │ │ │ + biceq r4, r7, r0, ror r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - biceq r0, r7, r0, lsl lr │ │ │ │ - strdeq r0, [r7, #216] @ 0xd8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + strheq r4, [r7, #36] @ 0x24 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d5f24 <__cxa_atexit@plt+0xc9a4c> │ │ │ │ - ldr r2, [pc, #104] @ d5f58 <__cxa_atexit@plt+0xc9a80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d5f48 <__cxa_atexit@plt+0xc9a70> │ │ │ │ - ldr r2, [pc, #84] @ d5f5c <__cxa_atexit@plt+0xc9a84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d5f40 <__cxa_atexit@plt+0xc9a68> │ │ │ │ - b d5fac <__cxa_atexit@plt+0xc9ad4> │ │ │ │ - ldr r3, [pc, #40] @ d5f54 <__cxa_atexit@plt+0xc9a7c> │ │ │ │ + ldr r3, [pc, #20] @ d360c <__cxa_atexit@plt+0xc7134> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d5f40 <__cxa_atexit@plt+0xc9a68> │ │ │ │ - b d6084 <__cxa_atexit@plt+0xc9bac> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - biceq r0, r7, r8, ror #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r9, r7 │ │ │ │ + b 1b356bc <__cxa_atexit@plt+0x1b291e4> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + biceq r4, r7, r8, lsl #5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ d5f9c <__cxa_atexit@plt+0xc9ac4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d5f94 <__cxa_atexit@plt+0xc9abc> │ │ │ │ - b d5fac <__cxa_atexit@plt+0xc9ad4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq r0, r7, r8, lsr #26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r3, [pc, #20] @ d3638 <__cxa_atexit@plt+0xc7160> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r9, r7 │ │ │ │ + b 1b356bc <__cxa_atexit@plt+0x1b291e4> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + biceq r4, r7, ip, asr r2 │ │ │ │ + andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d5fec <__cxa_atexit@plt+0xc9b14> │ │ │ │ + bne d36b4 <__cxa_atexit@plt+0xc71dc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d6034 <__cxa_atexit@plt+0xc9b5c> │ │ │ │ - ldr r7, [pc, #156] @ d6070 <__cxa_atexit@plt+0xc9b98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d6028 <__cxa_atexit@plt+0xc9b50> │ │ │ │ - mov r7, r8 │ │ │ │ - b d622c <__cxa_atexit@plt+0xc9d54> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d6040 <__cxa_atexit@plt+0xc9b68> │ │ │ │ - ldr r7, [pc, #92] @ d6060 <__cxa_atexit@plt+0xc9b88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - ldr r7, [pc, #84] @ d6064 <__cxa_atexit@plt+0xc9b8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d6028 <__cxa_atexit@plt+0xc9b50> │ │ │ │ - mov r7, r8 │ │ │ │ - b d56a8 <__cxa_atexit@plt+0xc91d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ d6074 <__cxa_atexit@plt+0xc9b9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b d6054 <__cxa_atexit@plt+0xc9b7c> │ │ │ │ - ldr r7, [pc, #32] @ d6068 <__cxa_atexit@plt+0xc9b90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #28] @ d606c <__cxa_atexit@plt+0xc9b94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff6a0 │ │ │ │ - ldrsbeq r0, [lr, #184] @ 0xb8 │ │ │ │ - biceq r0, r7, r0, lsl #25 │ │ │ │ - @ instruction: 0x01de0b98 │ │ │ │ - andeq r0, r0, r4, asr r2 │ │ │ │ - biceq r0, r7, r4, lsr #25 │ │ │ │ - biceq r0, r7, r8, asr #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d60e4 <__cxa_atexit@plt+0xc9c0c> │ │ │ │ - ldr r3, [pc, #144] @ d6128 <__cxa_atexit@plt+0xc9c50> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + add r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d3700 <__cxa_atexit@plt+0xc7228> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d3714 <__cxa_atexit@plt+0xc723c> │ │ │ │ + ldr r5, [pc, #192] @ d3740 <__cxa_atexit@plt+0xc7268> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #188] @ d3744 <__cxa_atexit@plt+0xc726c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #184] @ d3748 <__cxa_atexit@plt+0xc7270> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #24]! │ │ │ │ + ldr r2, [pc, #112] @ d3734 <__cxa_atexit@plt+0xc725c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3] │ │ │ │ + sub r2, r3, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d3708 <__cxa_atexit@plt+0xc7230> │ │ │ │ + ldr r3, [pc, #88] @ d373c <__cxa_atexit@plt+0xc7264> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d60f8 <__cxa_atexit@plt+0xc9c20> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d6108 <__cxa_atexit@plt+0xc9c30> │ │ │ │ - ldr r7, [pc, #108] @ d612c <__cxa_atexit@plt+0xc9c54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #96] @ d6130 <__cxa_atexit@plt+0xc9c58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - tst r3, #3 │ │ │ │ - beq d6100 <__cxa_atexit@plt+0xc9c28> │ │ │ │ - mov r7, r3 │ │ │ │ - b d56a8 <__cxa_atexit@plt+0xc91d0> │ │ │ │ - ldr r7, [pc, #80] @ d613c <__cxa_atexit@plt+0xc9c64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7, #1]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r1, r7, r8, r9} │ │ │ │ + b 9b53d0 <__cxa_atexit@plt+0x9a8ef8> │ │ │ │ + mov r3, r6 │ │ │ │ + b d371c <__cxa_atexit@plt+0xc7244> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ d6134 <__cxa_atexit@plt+0xc9c5c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #28 │ │ │ │ + ldr r7, [pc, #16] @ d3738 <__cxa_atexit@plt+0xc7260> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #32] @ d6138 <__cxa_atexit@plt+0xc9c60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffff5e4 │ │ │ │ - bicseq r0, lr, r8, lsl fp │ │ │ │ - strheq r0, [r7, #184] @ 0xb8 │ │ │ │ - ldrsbeq r0, [lr, #160] @ 0xa0 │ │ │ │ - bicseq r0, lr, r0, asr #29 │ │ │ │ - biceq r0, r7, r0, lsl #23 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + biceq r4, r7, r8, ror #2 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + @ instruction: 0xfffffb48 │ │ │ │ + @ instruction: 0xfffffa5c │ │ │ │ + @ instruction: 0x01afc1c6 │ │ │ │ + ldrdeq r3, [r7, #228] @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d6190 <__cxa_atexit@plt+0xc9cb8> │ │ │ │ - ldr r7, [pc, #76] @ d61b0 <__cxa_atexit@plt+0xc9cd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #64] @ d61b4 <__cxa_atexit@plt+0xc9cdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - tst r3, #3 │ │ │ │ - beq d6188 <__cxa_atexit@plt+0xc9cb0> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3788 <__cxa_atexit@plt+0xc72b0> │ │ │ │ + ldr r2, [pc, #32] @ d3794 <__cxa_atexit@plt+0xc72bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b d56a8 <__cxa_atexit@plt+0xc91d0> │ │ │ │ - ldr r0, [r7, #1]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ d61b8 <__cxa_atexit@plt+0xc9ce0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #28] @ d61bc <__cxa_atexit@plt+0xc9ce4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff540 │ │ │ │ - bicseq r0, lr, r4, ror sl │ │ │ │ - biceq r0, r7, r0, lsr fp │ │ │ │ - bicseq r0, lr, r8, asr #20 │ │ │ │ - biceq r0, r7, r4, lsl #22 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + biceq r4, r7, r8, asr #2 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d6208 <__cxa_atexit@plt+0xc9d30> │ │ │ │ - ldr r7, [pc, #52] @ d6218 <__cxa_atexit@plt+0xc9d40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d61fc <__cxa_atexit@plt+0xc9d24> │ │ │ │ - mov r7, r8 │ │ │ │ - b d622c <__cxa_atexit@plt+0xc9d54> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d621c <__cxa_atexit@plt+0xc9d44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq r0, [r7, #160] @ 0xa0 │ │ │ │ - biceq r0, r7, r8, lsr #21 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #140] @ d62c8 <__cxa_atexit@plt+0xc9df0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d629c <__cxa_atexit@plt+0xc9dc4> │ │ │ │ - ldr r2, [pc, #112] @ d62cc <__cxa_atexit@plt+0xc9df4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d62b4 <__cxa_atexit@plt+0xc9ddc> │ │ │ │ - ldr r7, [pc, #76] @ d62d0 <__cxa_atexit@plt+0xc9df8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d62a8 <__cxa_atexit@plt+0xc9dd0> │ │ │ │ - mov r7, r8 │ │ │ │ - b d56a8 <__cxa_atexit@plt+0xc91d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d62d4 <__cxa_atexit@plt+0xc9dfc> │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d37c8 <__cxa_atexit@plt+0xc72f0> │ │ │ │ + ldr r3, [pc, #28] @ d37d8 <__cxa_atexit@plt+0xc7300> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + b 9b53d0 <__cxa_atexit@plt+0x9a8ef8> │ │ │ │ + ldr r7, [pc, #12] @ d37dc <__cxa_atexit@plt+0xc7304> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0xfffff420 │ │ │ │ - biceq r0, r7, ip, lsl #20 │ │ │ │ - strdeq r0, [r7, #144] @ 0x90 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r4, r7, r0, lsr r1 │ │ │ │ + biceq r4, r7, r4, lsl #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ d6348 <__cxa_atexit@plt+0xc9e70> │ │ │ │ + ldr r3, [pc, #28] @ d3810 <__cxa_atexit@plt+0xc7338> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #16] @ d3814 <__cxa_atexit@plt+0xc733c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + bicseq r3, lr, r4, lsr #9 │ │ │ │ + biceq r4, r7, ip, asr #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ d389c <__cxa_atexit@plt+0xc73c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d6338 <__cxa_atexit@plt+0xc9e60> │ │ │ │ - ldr r7, [pc, #56] @ d634c <__cxa_atexit@plt+0xc9e74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d632c <__cxa_atexit@plt+0xc9e54> │ │ │ │ - mov r7, r8 │ │ │ │ - b d56a8 <__cxa_atexit@plt+0xc91d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq d3854 <__cxa_atexit@plt+0xc737c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d385c <__cxa_atexit@plt+0xc7384> │ │ │ │ + ldr r3, [pc, #88] @ d38a0 <__cxa_atexit@plt+0xc73c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 9aa39c <__cxa_atexit@plt+0x99dec4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d6350 <__cxa_atexit@plt+0xc9e78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d388c <__cxa_atexit@plt+0xc73b4> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #40] @ d38a4 <__cxa_atexit@plt+0xc73cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xfffff390 │ │ │ │ - biceq r0, r7, r8, lsl #19 │ │ │ │ - biceq r0, r7, r4, ror r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + bicseq r3, lr, r4, ror #7 │ │ │ │ + biceq r4, r7, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d6388 <__cxa_atexit@plt+0xc9eb0> │ │ │ │ - ldr r3, [pc, #36] @ d6398 <__cxa_atexit@plt+0xc9ec0> │ │ │ │ + bne d38d4 <__cxa_atexit@plt+0xc73fc> │ │ │ │ + ldr r3, [pc, #76] @ d3914 <__cxa_atexit@plt+0xc743c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6390 <__cxa_atexit@plt+0xc9eb8> │ │ │ │ - b d63a8 <__cxa_atexit@plt+0xc9ed0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r7 │ │ │ │ + b 9aa39c <__cxa_atexit@plt+0x99dec4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d3904 <__cxa_atexit@plt+0xc742c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #36] @ d3918 <__cxa_atexit@plt+0xc7440> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq r0, r7, ip, lsr #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r3, lr, ip, ror #6 │ │ │ │ + biceq r3, r7, r8, asr #31 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne d641c <__cxa_atexit@plt+0xc9f44> │ │ │ │ - ldr r2, [pc, #236] @ d64a8 <__cxa_atexit@plt+0xc9fd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d6490 <__cxa_atexit@plt+0xc9fb8> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #208] @ d64ac <__cxa_atexit@plt+0xc9fd4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6484 <__cxa_atexit@plt+0xc9fac> │ │ │ │ - ldr r1, [pc, #184] @ d64b0 <__cxa_atexit@plt+0xc9fd8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6484 <__cxa_atexit@plt+0xc9fac> │ │ │ │ - mov r5, r3 │ │ │ │ - b d6610 <__cxa_atexit@plt+0xca138> │ │ │ │ - ldr r2, [pc, #120] @ d649c <__cxa_atexit@plt+0xc9fc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d6490 <__cxa_atexit@plt+0xc9fb8> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #92] @ d64a0 <__cxa_atexit@plt+0xc9fc8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6484 <__cxa_atexit@plt+0xc9fac> │ │ │ │ - ldr r1, [pc, #68] @ d64a4 <__cxa_atexit@plt+0xc9fcc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6484 <__cxa_atexit@plt+0xc9fac> │ │ │ │ - mov r5, r3 │ │ │ │ - b d6610 <__cxa_atexit@plt+0xca138> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - andeq r0, r0, r4, lsl r2 │ │ │ │ - biceq r0, r7, r4, lsl r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r5, [r2, #7] │ │ │ │ - ldr r2, [pc, #64] @ d6518 <__cxa_atexit@plt+0xca040> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6510 <__cxa_atexit@plt+0xca038> │ │ │ │ - ldr r2, [pc, #40] @ d651c <__cxa_atexit@plt+0xca044> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6510 <__cxa_atexit@plt+0xca038> │ │ │ │ - b d6610 <__cxa_atexit@plt+0xca138> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bne d3964 <__cxa_atexit@plt+0xc748c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d3984 <__cxa_atexit@plt+0xc74ac> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #72] @ d399c <__cxa_atexit@plt+0xc74c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - biceq r0, r7, r8, lsr #15 │ │ │ │ + ldr r3, [pc, #40] @ d3994 <__cxa_atexit@plt+0xc74bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r3, [pc, #32] @ d3998 <__cxa_atexit@plt+0xc74c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + bicseq r3, lr, r4, lsr #6 │ │ │ │ + bicseq r3, lr, ip, lsl #6 │ │ │ │ + biceq r3, r7, r4, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ d6558 <__cxa_atexit@plt+0xca080> │ │ │ │ + ldr r3, [pc, #12] @ d39c0 <__cxa_atexit@plt+0xc74e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6550 <__cxa_atexit@plt+0xca078> │ │ │ │ - b d6610 <__cxa_atexit@plt+0xca138> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - biceq r0, r7, ip, ror #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r5, [r2, #7] │ │ │ │ - ldr r2, [pc, #64] @ d65c0 <__cxa_atexit@plt+0xca0e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d65b8 <__cxa_atexit@plt+0xca0e0> │ │ │ │ - ldr r2, [pc, #40] @ d65c4 <__cxa_atexit@plt+0xca0ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d65b8 <__cxa_atexit@plt+0xca0e0> │ │ │ │ - b d6610 <__cxa_atexit@plt+0xca138> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r0, r7, r0, lsl #14 │ │ │ │ + mov r8, r7 │ │ │ │ + b 8ce8a0 <__cxa_atexit@plt+0x8c23c8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r3, r7, r0, lsr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ d6600 <__cxa_atexit@plt+0xca128> │ │ │ │ + ldr r3, [pc, #52] @ d3a0c <__cxa_atexit@plt+0xc7534> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq d65f8 <__cxa_atexit@plt+0xca120> │ │ │ │ - b d6610 <__cxa_atexit@plt+0xca138> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq r0, r7, r4, asr #13 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d6648 <__cxa_atexit@plt+0xca170> │ │ │ │ - ldr r2, [pc, #148] @ d66b8 <__cxa_atexit@plt+0xca1e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d6698 <__cxa_atexit@plt+0xca1c0> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #120] @ d66bc <__cxa_atexit@plt+0xca1e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b d6670 <__cxa_atexit@plt+0xca198> │ │ │ │ - ldr r2, [pc, #96] @ d66b0 <__cxa_atexit@plt+0xca1d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + beq d3a04 <__cxa_atexit@plt+0xc752c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d6698 <__cxa_atexit@plt+0xca1c0> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #68] @ d66b4 <__cxa_atexit@plt+0xca1dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d66a4 <__cxa_atexit@plt+0xca1cc> │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b d67a8 <__cxa_atexit@plt+0xca2d0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - biceq r0, r7, r8, lsl #12 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #52] @ d6714 <__cxa_atexit@plt+0xca23c> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #28] @ d3a10 <__cxa_atexit@plt+0xc7538> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6708 <__cxa_atexit@plt+0xca230> │ │ │ │ - ldr r2, [r5] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b d67a8 <__cxa_atexit@plt+0xca2d0> │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 1ba58d8 <__cxa_atexit@plt+0x1b99400> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - strheq r0, [r7, #80] @ 0x50 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b d67a8 <__cxa_atexit@plt+0xca2d0> │ │ │ │ - @ instruction: 0x01c70594 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + ldrdeq r3, [r7, #224] @ 0xe0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #52] @ d6788 <__cxa_atexit@plt+0xca2b0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #16] @ d3a40 <__cxa_atexit@plt+0xc7568> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d677c <__cxa_atexit@plt+0xca2a4> │ │ │ │ - ldr r2, [r5] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b d67a8 <__cxa_atexit@plt+0xca2d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r0, r7, ip, lsr r5 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b d67a8 <__cxa_atexit@plt+0xca2d0> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge d67d4 <__cxa_atexit@plt+0xca2fc> │ │ │ │ - ldr r7, [pc, #128] @ d6848 <__cxa_atexit@plt+0xca370> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne d680c <__cxa_atexit@plt+0xca334> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d682c <__cxa_atexit@plt+0xca354> │ │ │ │ - ldr r7, [pc, #76] @ d6840 <__cxa_atexit@plt+0xca368> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d6820 <__cxa_atexit@plt+0xca348> │ │ │ │ - mov r7, r8 │ │ │ │ - b d5edc <__cxa_atexit@plt+0xc9a04> │ │ │ │ - ldr r7, [pc, #56] @ d684c <__cxa_atexit@plt+0xca374> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d6844 <__cxa_atexit@plt+0xca36c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff6e4 │ │ │ │ - @ instruction: 0x01c7049c │ │ │ │ - bicseq r0, lr, r0, ror #15 │ │ │ │ - @ instruction: 0x01de0790 │ │ │ │ - biceq r0, r7, r4, ror r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d6898 <__cxa_atexit@plt+0xca3c0> │ │ │ │ - ldr r7, [pc, #52] @ d68a8 <__cxa_atexit@plt+0xca3d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d688c <__cxa_atexit@plt+0xca3b4> │ │ │ │ - mov r7, r8 │ │ │ │ - b d68bc <__cxa_atexit@plt+0xca3e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d68ac <__cxa_atexit@plt+0xca3d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq r0, r7, r8, asr #8 │ │ │ │ - biceq r0, r7, r8, lsl r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 1ba58d8 <__cxa_atexit@plt+0x1b99400> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + biceq r3, r7, r0, lsr #29 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #152] @ d6964 <__cxa_atexit@plt+0xca48c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3a98 <__cxa_atexit@plt+0xc75c0> │ │ │ │ + ldr lr, [pc, #56] @ d3aa4 <__cxa_atexit@plt+0xc75cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #52] @ d3aa8 <__cxa_atexit@plt+0xc75d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq d6938 <__cxa_atexit@plt+0xca460> │ │ │ │ - ldr r2, [pc, #120] @ d6968 <__cxa_atexit@plt+0xca490> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq d6948 <__cxa_atexit@plt+0xca470> │ │ │ │ - ldr r1, [pc, #80] @ d696c <__cxa_atexit@plt+0xca494> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6958 <__cxa_atexit@plt+0xca480> │ │ │ │ - mov r5, r3 │ │ │ │ - b d6a28 <__cxa_atexit@plt+0xca550> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - biceq r0, r7, r8, asr r3 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + b 1ba9744 <__cxa_atexit@plt+0x1b9d26c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff788 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r3, r7, r8, lsr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ d69d8 <__cxa_atexit@plt+0xca500> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #28] @ d3adc <__cxa_atexit@plt+0xc7604> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #12] @ d3ae0 <__cxa_atexit@plt+0xc7608> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + bicseq r3, lr, r8, asr #3 │ │ │ │ + strdeq r3, [r7, #208] @ 0xd0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ d3b04 <__cxa_atexit@plt+0xc762c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 8ce8a0 <__cxa_atexit@plt+0x8c23c8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + strheq r3, [r7, #220] @ 0xdc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ d3b50 <__cxa_atexit@plt+0xc7678> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d69d0 <__cxa_atexit@plt+0xca4f8> │ │ │ │ - ldr r2, [pc, #40] @ d69dc <__cxa_atexit@plt+0xca504> │ │ │ │ + beq d3b48 <__cxa_atexit@plt+0xc7670> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #28] @ d3b54 <__cxa_atexit@plt+0xc767c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d69d0 <__cxa_atexit@plt+0xca4f8> │ │ │ │ - b d6a28 <__cxa_atexit@plt+0xca550> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 1ba58d8 <__cxa_atexit@plt+0x1b99400> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r0, r7, r8, ror #5 │ │ │ │ + biceq r3, r7, ip, ror #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ d6a18 <__cxa_atexit@plt+0xca540> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #16] @ d3b84 <__cxa_atexit@plt+0xc76ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 1ba58d8 <__cxa_atexit@plt+0x1b99400> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + biceq r3, r7, ip, lsr sp │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3bdc <__cxa_atexit@plt+0xc7704> │ │ │ │ + ldr lr, [pc, #56] @ d3be8 <__cxa_atexit@plt+0xc7710> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #52] @ d3bec <__cxa_atexit@plt+0xc7714> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + b 1ba9744 <__cxa_atexit@plt+0x1b9d26c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff6e0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r3, r7, r8, lsr #25 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ d3c40 <__cxa_atexit@plt+0xc7768> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq d6a10 <__cxa_atexit@plt+0xca538> │ │ │ │ - b d6a28 <__cxa_atexit@plt+0xca550> │ │ │ │ + beq d3c38 <__cxa_atexit@plt+0xc7760> │ │ │ │ + ldr r3, [pc, #36] @ d3c44 <__cxa_atexit@plt+0xc776c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ d3c48 <__cxa_atexit@plt+0xc7770> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq r0, r7, ip, lsr #5 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + bicseq r3, lr, ip, ror r0 │ │ │ │ + biceq r3, r7, ip, asr #24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #12]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne d6a78 <__cxa_atexit@plt+0xca5a0> │ │ │ │ - ldr r7, [pc, #104] @ d6aac <__cxa_atexit@plt+0xca5d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d6a98 <__cxa_atexit@plt+0xca5c0> │ │ │ │ - ldr r7, [pc, #80] @ d6ab0 <__cxa_atexit@plt+0xca5d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d6a8c <__cxa_atexit@plt+0xca5b4> │ │ │ │ - mov r7, r8 │ │ │ │ - b d5edc <__cxa_atexit@plt+0xc9a04> │ │ │ │ - ldr r7, [pc, #56] @ d6ab8 <__cxa_atexit@plt+0xca5e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d6ab4 <__cxa_atexit@plt+0xca5dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffff478 │ │ │ │ - biceq r0, r7, r0, lsr r2 │ │ │ │ - bicseq r0, lr, r8, lsr #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d6af0 <__cxa_atexit@plt+0xca618> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ d6af4 <__cxa_atexit@plt+0xca61c> │ │ │ │ + ldr r3, [pc, #24] @ d3c78 <__cxa_atexit@plt+0xc77a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ d3c7c <__cxa_atexit@plt+0xc77a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - bicseq r0, lr, r4, lsl r1 │ │ │ │ - ldrsbeq r0, [lr, #20] │ │ │ │ - biceq r0, r7, ip, asr #3 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d6b40 <__cxa_atexit@plt+0xca668> │ │ │ │ - ldr r7, [pc, #52] @ d6b50 <__cxa_atexit@plt+0xca678> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d6b34 <__cxa_atexit@plt+0xca65c> │ │ │ │ - mov r7, r8 │ │ │ │ - b d6b64 <__cxa_atexit@plt+0xca68c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d6b54 <__cxa_atexit@plt+0xca67c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq r0, r7, r8, lsr #3 │ │ │ │ - biceq r0, r7, r0, ror r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r3, lr, ip, lsr r0 │ │ │ │ + biceq r3, r7, r8, lsl ip │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #152] @ d6c0c <__cxa_atexit@plt+0xca734> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #60] @ d3cd0 <__cxa_atexit@plt+0xc77f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq d6be0 <__cxa_atexit@plt+0xca708> │ │ │ │ - ldr r2, [pc, #120] @ d6c10 <__cxa_atexit@plt+0xca738> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq d6bf0 <__cxa_atexit@plt+0xca718> │ │ │ │ - ldr r1, [pc, #80] @ d6c14 <__cxa_atexit@plt+0xca73c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq d6c00 <__cxa_atexit@plt+0xca728> │ │ │ │ - mov r5, r3 │ │ │ │ - b d6cd0 <__cxa_atexit@plt+0xca7f8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + beq d3cc8 <__cxa_atexit@plt+0xc77f0> │ │ │ │ + ldr r3, [pc, #36] @ d3cd4 <__cxa_atexit@plt+0xc77fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ d3cd8 <__cxa_atexit@plt+0xc7800> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - strheq r0, [r7] │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + bicseq r2, lr, ip, ror #31 │ │ │ │ + strheq r3, [r7, #188] @ 0xbc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ d6c80 <__cxa_atexit@plt+0xca7a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6c78 <__cxa_atexit@plt+0xca7a0> │ │ │ │ - ldr r2, [pc, #40] @ d6c84 <__cxa_atexit@plt+0xca7ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6c78 <__cxa_atexit@plt+0xca7a0> │ │ │ │ - b d6cd0 <__cxa_atexit@plt+0xca7f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r0, r7, r0, asr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r3, [pc, #24] @ d3d08 <__cxa_atexit@plt+0xc7830> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ d3d0c <__cxa_atexit@plt+0xc7834> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r2, lr, ip, lsr #31 │ │ │ │ + biceq r3, r7, r8, lsl #23 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ d6cc0 <__cxa_atexit@plt+0xca7e8> │ │ │ │ + ldr r3, [pc, #16] @ d3d34 <__cxa_atexit@plt+0xc785c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6cb8 <__cxa_atexit@plt+0xca7e0> │ │ │ │ - b d6cd0 <__cxa_atexit@plt+0xca7f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq r0, r7, r4 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1b356bc <__cxa_atexit@plt+0x1b291e4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + biceq r3, r7, r0, ror #22 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d3dcc <__cxa_atexit@plt+0xc78f4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d3de0 <__cxa_atexit@plt+0xc7908> │ │ │ │ + ldr lr, [pc, #140] @ d3df8 <__cxa_atexit@plt+0xc7920> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #136] @ d3dfc <__cxa_atexit@plt+0xc7924> │ │ │ │ + add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r3, #12]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne d6d20 <__cxa_atexit@plt+0xca848> │ │ │ │ - ldr r7, [pc, #104] @ d6d54 <__cxa_atexit@plt+0xca87c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d6d40 <__cxa_atexit@plt+0xca868> │ │ │ │ - ldr r7, [pc, #80] @ d6d58 <__cxa_atexit@plt+0xca880> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d6d34 <__cxa_atexit@plt+0xca85c> │ │ │ │ - mov r7, r8 │ │ │ │ - b d5edc <__cxa_atexit@plt+0xc9a04> │ │ │ │ - ldr r7, [pc, #56] @ d6d60 <__cxa_atexit@plt+0xca888> │ │ │ │ + ldr r2, [r3, #16]! │ │ │ │ + ldr r9, [r3, #-12] │ │ │ │ + ldr r8, [r3, #-8] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r0, [r3] │ │ │ │ + str lr, [r1, #4] │ │ │ │ + str r7, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + sub r1, r3, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi d3dec <__cxa_atexit@plt+0xc7914> │ │ │ │ + ldr r3, [pc, #84] @ d3e04 <__cxa_atexit@plt+0xc792c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + ldr r1, [r6, #-4] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 9b53d0 <__cxa_atexit@plt+0x9a8ef8> │ │ │ │ + ldr r7, [pc, #44] @ d3e00 <__cxa_atexit@plt+0xc7928> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d6d5c <__cxa_atexit@plt+0xca884> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffff1d0 │ │ │ │ - biceq pc, r6, r8, lsl #31 │ │ │ │ - ldrheq pc, [sp, #232] @ 0xe8 @ │ │ │ │ + @ instruction: 0xfffff60c │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + bicseq r2, lr, r8, lsl #29 │ │ │ │ + @ instruction: 0xfffff610 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d6d98 <__cxa_atexit@plt+0xca8c0> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d3e3c <__cxa_atexit@plt+0xc7964> │ │ │ │ + ldr r2, [pc, #28] @ d3e48 <__cxa_atexit@plt+0xc7970> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ d6d9c <__cxa_atexit@plt+0xca8c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - bicseq pc, sp, r4, lsr pc @ │ │ │ │ - bicseq pc, sp, r4, ror #28 │ │ │ │ - biceq pc, r6, r4, lsr #30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r2, lr, r4, lsr lr │ │ │ │ + biceq r3, r7, r8, lsr #21 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d6de8 <__cxa_atexit@plt+0xca910> │ │ │ │ - ldr r7, [pc, #52] @ d6df8 <__cxa_atexit@plt+0xca920> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d6ddc <__cxa_atexit@plt+0xca904> │ │ │ │ - mov r7, r8 │ │ │ │ - b d6e0c <__cxa_atexit@plt+0xca934> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d6dfc <__cxa_atexit@plt+0xca924> │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d3e7c <__cxa_atexit@plt+0xc79a4> │ │ │ │ + ldr r3, [pc, #28] @ d3e8c <__cxa_atexit@plt+0xc79b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + b 9b53d0 <__cxa_atexit@plt+0x9a8ef8> │ │ │ │ + ldr r7, [pc, #12] @ d3e90 <__cxa_atexit@plt+0xc79b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq pc, r6, r8, lsl pc @ │ │ │ │ - biceq pc, r6, r8, asr #29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #152] @ d6eb4 <__cxa_atexit@plt+0xca9dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq d6e88 <__cxa_atexit@plt+0xca9b0> │ │ │ │ - ldr r2, [pc, #120] @ d6eb8 <__cxa_atexit@plt+0xca9e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq d6e98 <__cxa_atexit@plt+0xca9c0> │ │ │ │ - ldr r1, [pc, #80] @ d6ebc <__cxa_atexit@plt+0xca9e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6ea8 <__cxa_atexit@plt+0xca9d0> │ │ │ │ - mov r5, r3 │ │ │ │ - b d6f78 <__cxa_atexit@plt+0xcaaa0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - biceq pc, r6, r8, lsl #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ d6f28 <__cxa_atexit@plt+0xcaa50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6f20 <__cxa_atexit@plt+0xcaa48> │ │ │ │ - ldr r2, [pc, #40] @ d6f2c <__cxa_atexit@plt+0xcaa54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6f20 <__cxa_atexit@plt+0xcaa48> │ │ │ │ - b d6f78 <__cxa_atexit@plt+0xcaaa0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01c6fd98 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ d6f68 <__cxa_atexit@plt+0xcaa90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d6f60 <__cxa_atexit@plt+0xcaa88> │ │ │ │ - b d6f78 <__cxa_atexit@plt+0xcaaa0> │ │ │ │ + @ instruction: 0xfffff978 │ │ │ │ + biceq r3, r7, ip, ror sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + biceq r3, r7, r0, ror sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi d3eec <__cxa_atexit@plt+0xc7a14> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d3ee4 <__cxa_atexit@plt+0xc7a0c> │ │ │ │ + ldr r8, [pc, #40] @ d3ef4 <__cxa_atexit@plt+0xc7a1c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ d3ef8 <__cxa_atexit@plt+0xc7a20> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq pc, r6, ip, asr sp @ │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge d6f9c <__cxa_atexit@plt+0xcaac4> │ │ │ │ - ldr r7, [pc, #128] @ d7010 <__cxa_atexit@plt+0xcab38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne d6fd4 <__cxa_atexit@plt+0xcaafc> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r9, [r7, #4]! │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d6ff4 <__cxa_atexit@plt+0xcab1c> │ │ │ │ - ldr r7, [pc, #76] @ d7008 <__cxa_atexit@plt+0xcab30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d6fe8 <__cxa_atexit@plt+0xcab10> │ │ │ │ - mov r7, r8 │ │ │ │ - b d5edc <__cxa_atexit@plt+0xc9a04> │ │ │ │ - ldr r7, [pc, #56] @ d7014 <__cxa_atexit@plt+0xcab3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d700c <__cxa_atexit@plt+0xcab34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffef1c │ │ │ │ - ldrdeq pc, [r6, #196] @ 0xc4 │ │ │ │ - bicseq r0, lr, r8, lsl r0 │ │ │ │ - bicseq pc, sp, r8, asr #31 │ │ │ │ - biceq pc, r6, ip, lsr #25 │ │ │ │ + @ instruction: 0x01afc8e0 │ │ │ │ + bicseq r2, lr, r0, lsr #26 │ │ │ │ + biceq r3, r7, r4, lsl sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d7060 <__cxa_atexit@plt+0xcab88> │ │ │ │ - ldr r7, [pc, #52] @ d7070 <__cxa_atexit@plt+0xcab98> │ │ │ │ + bhi d3f44 <__cxa_atexit@plt+0xc7a6c> │ │ │ │ + ldr r7, [pc, #52] @ d3f54 <__cxa_atexit@plt+0xc7a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq d7054 <__cxa_atexit@plt+0xcab7c> │ │ │ │ + beq d3f38 <__cxa_atexit@plt+0xc7a60> │ │ │ │ mov r7, r8 │ │ │ │ - b d7084 <__cxa_atexit@plt+0xcabac> │ │ │ │ + b d3f68 <__cxa_atexit@plt+0xc7a90> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d7074 <__cxa_atexit@plt+0xcab9c> │ │ │ │ + ldr r7, [pc, #12] @ d3f58 <__cxa_atexit@plt+0xc7a80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - biceq pc, r6, r8, lsr #25 │ │ │ │ - biceq pc, r6, r0, asr ip @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + biceq r3, r7, r0, ror #19 │ │ │ │ + strheq r3, [r7, #152] @ 0x98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #152] @ d712c <__cxa_atexit@plt+0xcac54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq d7100 <__cxa_atexit@plt+0xcac28> │ │ │ │ - ldr r2, [pc, #120] @ d7130 <__cxa_atexit@plt+0xcac58> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d3fe4 <__cxa_atexit@plt+0xc7b0c> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ d401c <__cxa_atexit@plt+0xc7b44> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq d7110 <__cxa_atexit@plt+0xcac38> │ │ │ │ - ldr r1, [pc, #80] @ d7134 <__cxa_atexit@plt+0xcac5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d3fd0 <__cxa_atexit@plt+0xc7af8> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq d3ff4 <__cxa_atexit@plt+0xc7b1c> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne d4008 <__cxa_atexit@plt+0xc7b30> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #96] @ d4020 <__cxa_atexit@plt+0xc7b48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d7120 <__cxa_atexit@plt+0xcac48> │ │ │ │ - mov r5, r3 │ │ │ │ - b d71f0 <__cxa_atexit@plt+0xcad18> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + beq d3fdc <__cxa_atexit@plt+0xc7b04> │ │ │ │ + b d40bc <__cxa_atexit@plt+0xc7be4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b d3f80 <__cxa_atexit@plt+0xc7aa8> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq d3fb4 <__cxa_atexit@plt+0xc7adc> │ │ │ │ + ldr r7, [pc, #20] @ d4024 <__cxa_atexit@plt+0xc7b4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0x01c6fb90 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + bicseq r2, lr, r0, lsr #25 │ │ │ │ + biceq r3, r7, ip, ror #17 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ d71a0 <__cxa_atexit@plt+0xcacc8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d7198 <__cxa_atexit@plt+0xcacc0> │ │ │ │ - ldr r2, [pc, #40] @ d71a4 <__cxa_atexit@plt+0xcaccc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d7198 <__cxa_atexit@plt+0xcacc0> │ │ │ │ - b d71f0 <__cxa_atexit@plt+0xcad18> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq pc, r6, r0, lsr #22 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ d71e0 <__cxa_atexit@plt+0xcad08> │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #3 │ │ │ │ + beq d407c <__cxa_atexit@plt+0xc7ba4> │ │ │ │ + sub r2, r0, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne d4090 <__cxa_atexit@plt+0xc7bb8> │ │ │ │ + ldr r3, [pc, #68] @ d40a8 <__cxa_atexit@plt+0xc7bd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq d71d8 <__cxa_atexit@plt+0xcad00> │ │ │ │ - b d71f0 <__cxa_atexit@plt+0xcad18> │ │ │ │ + beq d4074 <__cxa_atexit@plt+0xc7b9c> │ │ │ │ + b d40bc <__cxa_atexit@plt+0xc7be4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq pc, r6, r4, ror #21 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #12]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bge d7218 <__cxa_atexit@plt+0xcad40> │ │ │ │ - ldr r7, [pc, #140] @ d7298 <__cxa_atexit@plt+0xcadc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne d7258 <__cxa_atexit@plt+0xcad80> │ │ │ │ - ldr r7, [pc, #104] @ d728c <__cxa_atexit@plt+0xcadb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d7278 <__cxa_atexit@plt+0xcada0> │ │ │ │ - ldr r7, [pc, #80] @ d7290 <__cxa_atexit@plt+0xcadb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d726c <__cxa_atexit@plt+0xcad94> │ │ │ │ - mov r7, r8 │ │ │ │ - b d5edc <__cxa_atexit@plt+0xc9a04> │ │ │ │ - ldr r7, [pc, #60] @ d729c <__cxa_atexit@plt+0xcadc4> │ │ │ │ + bic r2, r2, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r1, r2 │ │ │ │ + beq d405c <__cxa_atexit@plt+0xc7b84> │ │ │ │ + ldr r7, [pc, #20] @ d40ac <__cxa_atexit@plt+0xc7bd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d7294 <__cxa_atexit@plt+0xcadbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffec98 │ │ │ │ - biceq pc, r6, r0, asr sl @ │ │ │ │ - ldrsbeq pc, [sp, #148] @ 0x94 @ │ │ │ │ - bicseq pc, sp, r8, asr #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d72d4 <__cxa_atexit@plt+0xcadfc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ d72d8 <__cxa_atexit@plt+0xcae00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrsheq pc, [sp, #152] @ 0x98 @ │ │ │ │ - bicseq pc, sp, r8, lsr #18 │ │ │ │ - biceq pc, r6, r8, lsr #20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d7324 <__cxa_atexit@plt+0xcae4c> │ │ │ │ - ldr r7, [pc, #64] @ d7340 <__cxa_atexit@plt+0xcae68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq d7318 <__cxa_atexit@plt+0xcae40> │ │ │ │ - mov r7, r9 │ │ │ │ - b d7084 <__cxa_atexit@plt+0xcabac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d7344 <__cxa_atexit@plt+0xcae6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - biceq pc, r6, r4, ror #19 │ │ │ │ - biceq pc, r6, ip, ror r9 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d7390 <__cxa_atexit@plt+0xcaeb8> │ │ │ │ - ldr r7, [pc, #52] @ d73a0 <__cxa_atexit@plt+0xcaec8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq d7384 <__cxa_atexit@plt+0xcaeac> │ │ │ │ - mov r7, r9 │ │ │ │ - b d73b4 <__cxa_atexit@plt+0xcaedc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d73a4 <__cxa_atexit@plt+0xcaecc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq pc, r6, r8, lsl #19 │ │ │ │ - biceq pc, r6, r0, lsr #18 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + bicseq r2, lr, r8, lsl ip │ │ │ │ + biceq r3, r7, r4, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #152] @ d745c <__cxa_atexit@plt+0xcaf84> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq d7430 <__cxa_atexit@plt+0xcaf58> │ │ │ │ - ldr r2, [pc, #120] @ d7460 <__cxa_atexit@plt+0xcaf88> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq d4160 <__cxa_atexit@plt+0xc7c88> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne d414c <__cxa_atexit@plt+0xc7c74> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r2, r2, #3 │ │ │ │ + cmp r2, #12 │ │ │ │ + bhi d414c <__cxa_atexit@plt+0xc7c74> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + ldr r2, [pc, #312] @ d4270 <__cxa_atexit@plt+0xc7d98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq d7440 <__cxa_atexit@plt+0xcaf68> │ │ │ │ - ldr r1, [pc, #80] @ d7464 <__cxa_atexit@plt+0xcaf8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq d7450 <__cxa_atexit@plt+0xcaf78> │ │ │ │ - mov r5, r3 │ │ │ │ - b d7520 <__cxa_atexit@plt+0xcb048> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + beq d4184 <__cxa_atexit@plt+0xc7cac> │ │ │ │ + b d44c4 <__cxa_atexit@plt+0xc7fec> │ │ │ │ + ldr r7, [pc, #268] @ d4260 <__cxa_atexit@plt+0xc7d88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ + ldr r2, [pc, #252] @ d4264 <__cxa_atexit@plt+0xc7d8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq d418c <__cxa_atexit@plt+0xc7cb4> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne d41fc <__cxa_atexit@plt+0xc7d24> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - biceq pc, r6, r0, ror #16 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ d74d0 <__cxa_atexit@plt+0xcaff8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r2, [pc, #216] @ d4278 <__cxa_atexit@plt+0xc7da0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq d74c8 <__cxa_atexit@plt+0xcaff0> │ │ │ │ - ldr r2, [pc, #40] @ d74d4 <__cxa_atexit@plt+0xcaffc> │ │ │ │ + beq d4184 <__cxa_atexit@plt+0xc7cac> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #10 │ │ │ │ + bne d41fc <__cxa_atexit@plt+0xc7d24> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r2, [pc, #156] @ d4274 <__cxa_atexit@plt+0xc7d9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq d74c8 <__cxa_atexit@plt+0xcaff0> │ │ │ │ - b d7520 <__cxa_atexit@plt+0xcb048> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq d4184 <__cxa_atexit@plt+0xc7cac> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #9 │ │ │ │ + beq d41c4 <__cxa_atexit@plt+0xc7cec> │ │ │ │ + ldr r7, [pc, #100] @ d4268 <__cxa_atexit@plt+0xc7d90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #92] @ d426c <__cxa_atexit@plt+0xc7d94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq pc, [r6, #112] @ 0x70 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r2, [pc, #96] @ d427c <__cxa_atexit@plt+0xc7da4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d4184 <__cxa_atexit@plt+0xc7cac> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #14 │ │ │ │ + beq d41c4 <__cxa_atexit@plt+0xc7cec> │ │ │ │ + b d41fc <__cxa_atexit@plt+0xc7d24> │ │ │ │ + ldr r2, [pc, #52] @ d4280 <__cxa_atexit@plt+0xc7da8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq d4184 <__cxa_atexit@plt+0xc7cac> │ │ │ │ + b d4290 <__cxa_atexit@plt+0xc7db8> │ │ │ │ + @ instruction: 0x01de2a94 │ │ │ │ + muleq r0, ip, r4 │ │ │ │ + biceq r3, r7, r8, lsl r7 │ │ │ │ + biceq r3, r7, ip, lsl #14 │ │ │ │ + andeq r0, r0, r8, lsl #7 │ │ │ │ + muleq r0, r8, r2 │ │ │ │ + andeq r0, r0, r0, lsl #5 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01c73690 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ d7510 <__cxa_atexit@plt+0xcb038> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #15 │ │ │ │ + bne d42f8 <__cxa_atexit@plt+0xc7e20> │ │ │ │ + ldr r2, [pc, #120] @ d4324 <__cxa_atexit@plt+0xc7e4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq d4310 <__cxa_atexit@plt+0xc7e38> │ │ │ │ + ldr r3, [pc, #96] @ d4328 <__cxa_atexit@plt+0xc7e50> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + sub r1, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d7508 <__cxa_atexit@plt+0xcb030> │ │ │ │ - b d7520 <__cxa_atexit@plt+0xcb048> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - strheq pc, [r6, #116] @ 0x74 @ │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #12]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bge d7548 <__cxa_atexit@plt+0xcb070> │ │ │ │ - ldr r7, [pc, #140] @ d75c8 <__cxa_atexit@plt+0xcb0f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne d7588 <__cxa_atexit@plt+0xcb0b0> │ │ │ │ - ldr r7, [pc, #104] @ d75bc <__cxa_atexit@plt+0xcb0e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d75a8 <__cxa_atexit@plt+0xcb0d0> │ │ │ │ - ldr r7, [pc, #80] @ d75c0 <__cxa_atexit@plt+0xcb0e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d759c <__cxa_atexit@plt+0xcb0c4> │ │ │ │ - mov r7, r8 │ │ │ │ - b d5edc <__cxa_atexit@plt+0xc9a04> │ │ │ │ - ldr r7, [pc, #60] @ d75cc <__cxa_atexit@plt+0xcb0f4> │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq d431c <__cxa_atexit@plt+0xc7e44> │ │ │ │ + ldr r7, [pc, #72] @ d432c <__cxa_atexit@plt+0xc7e54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d75c4 <__cxa_atexit@plt+0xcb0ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffe968 │ │ │ │ - biceq pc, r6, r0, lsr #14 │ │ │ │ - bicseq pc, sp, ip, ror #14 │ │ │ │ - bicseq pc, sp, r0, asr r6 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d7604 <__cxa_atexit@plt+0xcb12c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ d7608 <__cxa_atexit@plt+0xcb130> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - bicseq pc, sp, r0, lsl #12 │ │ │ │ - bicseq pc, sp, r0, asr #13 │ │ │ │ - strheq pc, [r6, #104] @ 0x68 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d7654 <__cxa_atexit@plt+0xcb17c> │ │ │ │ - ldr r7, [pc, #52] @ d7664 <__cxa_atexit@plt+0xcb18c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d7648 <__cxa_atexit@plt+0xcb170> │ │ │ │ - mov r7, r8 │ │ │ │ - b d7678 <__cxa_atexit@plt+0xcb1a0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + cmp r2, r3 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d7668 <__cxa_atexit@plt+0xcb190> │ │ │ │ + ldr r7, [pc, #48] @ d4330 <__cxa_atexit@plt+0xc7e58> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #40] @ d4334 <__cxa_atexit@plt+0xc7e5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq pc, r6, ip, asr #13 │ │ │ │ - biceq pc, r6, ip, asr r6 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #152] @ d7720 <__cxa_atexit@plt+0xcb248> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq d76f4 <__cxa_atexit@plt+0xcb21c> │ │ │ │ - ldr r2, [pc, #120] @ d7724 <__cxa_atexit@plt+0xcb24c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - tst r2, #3 │ │ │ │ - beq d7704 <__cxa_atexit@plt+0xcb22c> │ │ │ │ - ldr r1, [pc, #80] @ d7728 <__cxa_atexit@plt+0xcb250> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d7714 <__cxa_atexit@plt+0xcb23c> │ │ │ │ - mov r5, r3 │ │ │ │ - b d77e4 <__cxa_atexit@plt+0xcb30c> │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0x01c6f59c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ d7794 <__cxa_atexit@plt+0xcb2bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d778c <__cxa_atexit@plt+0xcb2b4> │ │ │ │ - ldr r2, [pc, #40] @ d7798 <__cxa_atexit@plt+0xcb2c0> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + bicseq r2, lr, r4, ror #22 │ │ │ │ + biceq r3, r7, ip, lsl r6 │ │ │ │ + biceq r3, r7, r0, lsl r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ d438c <__cxa_atexit@plt+0xc7eb4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d778c <__cxa_atexit@plt+0xcb2b4> │ │ │ │ - b d77e4 <__cxa_atexit@plt+0xcb30c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq pc, r6, ip, lsr #10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ d77d4 <__cxa_atexit@plt+0xcb2fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d77cc <__cxa_atexit@plt+0xcb2f4> │ │ │ │ - b d77e4 <__cxa_atexit@plt+0xcb30c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - strdeq pc, [r6, #64] @ 0x40 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #12]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bge d780c <__cxa_atexit@plt+0xcb334> │ │ │ │ - ldr r7, [pc, #140] @ d788c <__cxa_atexit@plt+0xcb3b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne d784c <__cxa_atexit@plt+0xcb374> │ │ │ │ - ldr r7, [pc, #104] @ d7880 <__cxa_atexit@plt+0xcb3a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d786c <__cxa_atexit@plt+0xcb394> │ │ │ │ - ldr r7, [pc, #80] @ d7884 <__cxa_atexit@plt+0xcb3ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d7860 <__cxa_atexit@plt+0xcb388> │ │ │ │ - mov r7, r8 │ │ │ │ - b d5edc <__cxa_atexit@plt+0xc9a04> │ │ │ │ - ldr r7, [pc, #60] @ d7890 <__cxa_atexit@plt+0xcb3b8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d4384 <__cxa_atexit@plt+0xc7eac> │ │ │ │ + ldr r7, [pc, #32] @ d4390 <__cxa_atexit@plt+0xc7eb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d7888 <__cxa_atexit@plt+0xcb3b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffe6a4 │ │ │ │ - biceq pc, r6, ip, asr r4 @ │ │ │ │ - bicseq pc, sp, r8, lsr #9 │ │ │ │ - bicseq pc, sp, ip, lsl #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrsbeq r2, [lr, #168] @ 0xa8 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d78c8 <__cxa_atexit@plt+0xcb3f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ d78cc <__cxa_atexit@plt+0xcb3f4> │ │ │ │ + ldr r3, [pc, #32] @ d43c4 <__cxa_atexit@plt+0xc7eec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, sp, ip, lsr r3 @ │ │ │ │ - ldrsheq pc, [sp, #60] @ 0x3c @ │ │ │ │ - strdeq pc, [r6, #52] @ 0x34 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d7918 <__cxa_atexit@plt+0xcb440> │ │ │ │ - ldr r7, [pc, #52] @ d7928 <__cxa_atexit@plt+0xcb450> │ │ │ │ + bicseq r2, lr, r4, lsr #21 │ │ │ │ + biceq r3, r7, ip, asr #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #14 │ │ │ │ + bne d43f8 <__cxa_atexit@plt+0xc7f20> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ d4410 <__cxa_atexit@plt+0xc7f38> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d790c <__cxa_atexit@plt+0xcb434> │ │ │ │ - mov r7, r8 │ │ │ │ - b d793c <__cxa_atexit@plt+0xcb464> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ d4414 <__cxa_atexit@plt+0xc7f3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d792c <__cxa_atexit@plt+0xcb454> │ │ │ │ + biceq r3, r7, ip, lsl r5 │ │ │ │ + biceq r3, r7, r0, lsl r5 │ │ │ │ + strdeq r3, [r7, #76] @ 0x4c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #10 │ │ │ │ + bne d4448 <__cxa_atexit@plt+0xc7f70> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ d4460 <__cxa_atexit@plt+0xc7f88> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ d4464 <__cxa_atexit@plt+0xc7f8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq pc, r6, r0, lsl r4 @ │ │ │ │ - @ instruction: 0x01c6f398 │ │ │ │ + biceq r3, r7, ip, asr #9 │ │ │ │ + biceq r3, r7, r0, asr #9 │ │ │ │ + biceq r3, r7, ip, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #148] @ d79d8 <__cxa_atexit@plt+0xcb500> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r3, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - beq d79b4 <__cxa_atexit@plt+0xcb4dc> │ │ │ │ - ldr lr, [pc, #108] @ d79dc <__cxa_atexit@plt+0xcb504> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r1, #3 │ │ │ │ - beq d79c4 <__cxa_atexit@plt+0xcb4ec> │ │ │ │ - ldr r2, [pc, #68] @ d79e0 <__cxa_atexit@plt+0xcb508> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r1, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d79d0 <__cxa_atexit@plt+0xcb4f8> │ │ │ │ - b d7aa0 <__cxa_atexit@plt+0xcb5c8> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #9 │ │ │ │ + bne d4498 <__cxa_atexit@plt+0xc7fc0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ d44b0 <__cxa_atexit@plt+0xc7fd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ d44b4 <__cxa_atexit@plt+0xc7fdc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - biceq pc, r6, r4, ror #5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + biceq r3, r7, ip, ror r4 │ │ │ │ + biceq r3, r7, r0, ror r4 │ │ │ │ + biceq r3, r7, ip, asr r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [pc, #80] @ d7a50 <__cxa_atexit@plt+0xcb578> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - stmda r3, {r0, r5} │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d7a48 <__cxa_atexit@plt+0xcb570> │ │ │ │ - ldr r2, [pc, #40] @ d7a54 <__cxa_atexit@plt+0xcb57c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne d452c <__cxa_atexit@plt+0xc8054> │ │ │ │ + ldr r2, [pc, #120] @ d4558 <__cxa_atexit@plt+0xc8080> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d7a48 <__cxa_atexit@plt+0xcb570> │ │ │ │ - b d7aa0 <__cxa_atexit@plt+0xcb5c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq pc, r6, r0, ror r2 @ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ d7a90 <__cxa_atexit@plt+0xcb5b8> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq d4544 <__cxa_atexit@plt+0xc806c> │ │ │ │ + ldr r3, [pc, #96] @ d455c <__cxa_atexit@plt+0xc8084> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + sub r1, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d7a88 <__cxa_atexit@plt+0xcb5b0> │ │ │ │ - b d7aa0 <__cxa_atexit@plt+0xcb5c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq pc, r6, r4, lsr r2 @ │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge d7abc <__cxa_atexit@plt+0xcb5e4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - bne d7b00 <__cxa_atexit@plt+0xcb628> │ │ │ │ - ldr r7, [pc, #100] @ d7b2c <__cxa_atexit@plt+0xcb654> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r3] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d7b18 <__cxa_atexit@plt+0xcb640> │ │ │ │ - ldr r7, [pc, #72] @ d7b30 <__cxa_atexit@plt+0xcb658> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d7b0c <__cxa_atexit@plt+0xcb634> │ │ │ │ - mov r7, r8 │ │ │ │ - b d5edc <__cxa_atexit@plt+0xc9a04> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq d4550 <__cxa_atexit@plt+0xc8078> │ │ │ │ + ldr r7, [pc, #72] @ d4560 <__cxa_atexit@plt+0xc8088> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r2, r3 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d7b34 <__cxa_atexit@plt+0xcb65c> │ │ │ │ + ldr r7, [pc, #48] @ d4564 <__cxa_atexit@plt+0xc808c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffe3f0 │ │ │ │ - strheq pc, [r6, #16] @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #40] @ d4568 <__cxa_atexit@plt+0xc8090> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - biceq pc, r6, r8, ror #2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d7ba4 <__cxa_atexit@plt+0xcb6cc> │ │ │ │ - ldr r7, [pc, #52] @ d7bb4 <__cxa_atexit@plt+0xcb6dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d7b98 <__cxa_atexit@plt+0xcb6c0> │ │ │ │ - mov r7, r8 │ │ │ │ - b d7bc8 <__cxa_atexit@plt+0xcb6f0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d7bb8 <__cxa_atexit@plt+0xcb6e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq pc, r6, ip, lsl #3 │ │ │ │ - biceq pc, r6, ip, lsl #2 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + bicseq r2, lr, r0, lsr r9 │ │ │ │ + biceq r3, r7, r8, ror #7 │ │ │ │ + ldrdeq r3, [r7, #60] @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #148] @ d7c64 <__cxa_atexit@plt+0xcb78c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r3, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - beq d7c40 <__cxa_atexit@plt+0xcb768> │ │ │ │ - ldr lr, [pc, #108] @ d7c68 <__cxa_atexit@plt+0xcb790> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r1, #3 │ │ │ │ - beq d7c50 <__cxa_atexit@plt+0xcb778> │ │ │ │ - ldr r2, [pc, #68] @ d7c6c <__cxa_atexit@plt+0xcb794> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ d45c0 <__cxa_atexit@plt+0xc80e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r1, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d7c5c <__cxa_atexit@plt+0xcb784> │ │ │ │ - b d7d2c <__cxa_atexit@plt+0xcb854> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r7, r1 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d45b8 <__cxa_atexit@plt+0xc80e0> │ │ │ │ + ldr r7, [pc, #32] @ d45c4 <__cxa_atexit@plt+0xc80ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - biceq pc, r6, r8, asr r0 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [pc, #80] @ d7cdc <__cxa_atexit@plt+0xcb804> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - stmda r3, {r0, r5} │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d7cd4 <__cxa_atexit@plt+0xcb7fc> │ │ │ │ - ldr r2, [pc, #40] @ d7ce0 <__cxa_atexit@plt+0xcb808> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + bicseq r2, lr, r4, lsr #17 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ d45f8 <__cxa_atexit@plt+0xc8120> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d7cd4 <__cxa_atexit@plt+0xcb7fc> │ │ │ │ - b d7d2c <__cxa_atexit@plt+0xcb854> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq lr, r6, r4, ror #31 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ d7d1c <__cxa_atexit@plt+0xcb844> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d7d14 <__cxa_atexit@plt+0xcb83c> │ │ │ │ - b d7d2c <__cxa_atexit@plt+0xcb854> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq lr, r6, r8, lsr #31 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + bicseq r2, lr, r0, ror r8 │ │ │ │ + biceq r3, r7, r8, lsl r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge d7d48 <__cxa_atexit@plt+0xcb870> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - bne d7d8c <__cxa_atexit@plt+0xcb8b4> │ │ │ │ - ldr r7, [pc, #100] @ d7db8 <__cxa_atexit@plt+0xcb8e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r3] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi d7da4 <__cxa_atexit@plt+0xcb8cc> │ │ │ │ - ldr r7, [pc, #72] @ d7dbc <__cxa_atexit@plt+0xcb8e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d7d98 <__cxa_atexit@plt+0xcb8c0> │ │ │ │ - mov r7, r8 │ │ │ │ - b d5edc <__cxa_atexit@plt+0xc9a04> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d7dc0 <__cxa_atexit@plt+0xcb8e8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne d4624 <__cxa_atexit@plt+0xc814c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ d463c <__cxa_atexit@plt+0xc8164> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffe164 │ │ │ │ - biceq lr, r6, r4, lsr #30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ d4640 <__cxa_atexit@plt+0xc8168> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - biceq lr, r6, ip, ror #29 │ │ │ │ + strdeq r3, [r7, #32] │ │ │ │ + biceq r3, r7, r4, ror #5 │ │ │ │ + ldrdeq r3, [r7, #44] @ 0x2c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d7e48 <__cxa_atexit@plt+0xcb970> │ │ │ │ - ldr r7, [pc, #96] @ d7e6c <__cxa_atexit@plt+0xcb994> │ │ │ │ + bhi d46a4 <__cxa_atexit@plt+0xc81cc> │ │ │ │ + ldr r7, [pc, #96] @ d46c8 <__cxa_atexit@plt+0xc81f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d7e58 <__cxa_atexit@plt+0xcb980> │ │ │ │ - ldr r7, [pc, #76] @ d7e70 <__cxa_atexit@plt+0xcb998> │ │ │ │ + bhi d46b4 <__cxa_atexit@plt+0xc81dc> │ │ │ │ + ldr r7, [pc, #76] @ d46cc <__cxa_atexit@plt+0xc81f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq d7e3c <__cxa_atexit@plt+0xcb964> │ │ │ │ + beq d4698 <__cxa_atexit@plt+0xc81c0> │ │ │ │ mov r7, r8 │ │ │ │ - b d622c <__cxa_atexit@plt+0xc9d54> │ │ │ │ + b d3f68 <__cxa_atexit@plt+0xc7a90> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ d7e78 <__cxa_atexit@plt+0xcb9a0> │ │ │ │ + ldr r7, [pc, #40] @ d46d4 <__cxa_atexit@plt+0xc81fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d7e74 <__cxa_atexit@plt+0xcb99c> │ │ │ │ + ldr r7, [pc, #20] @ d46d0 <__cxa_atexit@plt+0xc81f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffe404 │ │ │ │ - biceq lr, r6, r0, lsl #29 │ │ │ │ - biceq lr, r6, r8, lsl pc │ │ │ │ + @ instruction: 0xfffff8e4 │ │ │ │ + biceq r3, r7, r0, ror r2 │ │ │ │ + biceq r3, r7, r8, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d7eb0 <__cxa_atexit@plt+0xcb9d8> │ │ │ │ + ldr r2, [pc, #36] @ d470c <__cxa_atexit@plt+0xc8234> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ d7eb4 <__cxa_atexit@plt+0xcb9dc> │ │ │ │ + ldr r3, [pc, #32] @ d4710 <__cxa_atexit@plt+0xc8238> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, sp, ip, lsl lr │ │ │ │ - bicseq lr, sp, ip, asr #26 │ │ │ │ - biceq lr, r6, r4, lsr #29 │ │ │ │ + bicseq r2, lr, r8, asr #11 │ │ │ │ + ldrsheq r2, [lr, #72] @ 0x48 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d7f18 <__cxa_atexit@plt+0xcba40> │ │ │ │ - ldr r7, [pc, #108] @ d7f48 <__cxa_atexit@plt+0xcba70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d7f28 <__cxa_atexit@plt+0xcba50> │ │ │ │ - ldr r7, [pc, #88] @ d7f4c <__cxa_atexit@plt+0xcba74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq d7f0c <__cxa_atexit@plt+0xcba34> │ │ │ │ - mov r7, r9 │ │ │ │ - b d622c <__cxa_atexit@plt+0xc9d54> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ d7f54 <__cxa_atexit@plt+0xcba7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - b d7f38 <__cxa_atexit@plt+0xcba60> │ │ │ │ - ldr r7, [pc, #32] @ d7f50 <__cxa_atexit@plt+0xcba78> │ │ │ │ + bhi d4798 <__cxa_atexit@plt+0xc82c0> │ │ │ │ + ldr r7, [pc, #116] @ d47a8 <__cxa_atexit@plt+0xc82d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq d477c <__cxa_atexit@plt+0xc82a4> │ │ │ │ + ldr r1, [pc, #100] @ d47ac <__cxa_atexit@plt+0xc82d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq d478c <__cxa_atexit@plt+0xc82b4> │ │ │ │ + ldr r7, [pc, #72] @ d47b0 <__cxa_atexit@plt+0xc82d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r2, r1 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0xffffe334 │ │ │ │ - strheq lr, [r6, #208] @ 0xd0 │ │ │ │ - biceq lr, r6, r8, asr #28 │ │ │ │ - biceq lr, r6, ip, ror sp │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d7fb8 <__cxa_atexit@plt+0xcbae0> │ │ │ │ - ldr r7, [pc, #96] @ d7fdc <__cxa_atexit@plt+0xcbb04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d7fc8 <__cxa_atexit@plt+0xcbaf0> │ │ │ │ - ldr r7, [pc, #76] @ d7fe0 <__cxa_atexit@plt+0xcbb08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d7fac <__cxa_atexit@plt+0xcbad4> │ │ │ │ - mov r7, r8 │ │ │ │ - b d622c <__cxa_atexit@plt+0xc9d54> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ d7fe8 <__cxa_atexit@plt+0xcbb10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d7fe4 <__cxa_atexit@plt+0xcbb0c> │ │ │ │ + ldr r7, [pc, #20] @ d47b4 <__cxa_atexit@plt+0xc82dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffe294 │ │ │ │ - biceq lr, r6, r0, lsl sp │ │ │ │ - strheq lr, [r6, #216] @ 0xd8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + bicseq r2, lr, r0, ror #13 │ │ │ │ + biceq r3, r7, ip, lsr #3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - strheq lr, [r6, #204] @ 0xcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8078 <__cxa_atexit@plt+0xcbba0> │ │ │ │ - ldr r7, [pc, #96] @ d809c <__cxa_atexit@plt+0xcbbc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d8088 <__cxa_atexit@plt+0xcbbb0> │ │ │ │ - ldr r7, [pc, #76] @ d80a0 <__cxa_atexit@plt+0xcbbc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d806c <__cxa_atexit@plt+0xcbb94> │ │ │ │ - mov r7, r8 │ │ │ │ - b d622c <__cxa_atexit@plt+0xc9d54> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ d80a8 <__cxa_atexit@plt+0xcbbd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ d480c <__cxa_atexit@plt+0xc8334> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d4804 <__cxa_atexit@plt+0xc832c> │ │ │ │ + ldr r7, [pc, #32] @ d4810 <__cxa_atexit@plt+0xc8338> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d80a4 <__cxa_atexit@plt+0xcbbcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffe1d4 │ │ │ │ - biceq lr, r6, r0, asr ip │ │ │ │ - biceq lr, r6, r0, lsl #26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + bicseq r2, lr, r8, asr r6 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r3, [pc, #32] @ d4844 <__cxa_atexit@plt+0xc836c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r6, #188] @ 0xbc │ │ │ │ + bicseq r2, lr, r4, lsr #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d8138 <__cxa_atexit@plt+0xcbc60> │ │ │ │ - ldr r7, [pc, #96] @ d815c <__cxa_atexit@plt+0xcbc84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d8148 <__cxa_atexit@plt+0xcbc70> │ │ │ │ - ldr r7, [pc, #76] @ d8160 <__cxa_atexit@plt+0xcbc88> │ │ │ │ + bhi d48dc <__cxa_atexit@plt+0xc8404> │ │ │ │ + ldr r7, [pc, #132] @ d48ec <__cxa_atexit@plt+0xc8414> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d812c <__cxa_atexit@plt+0xcbc54> │ │ │ │ - mov r7, r8 │ │ │ │ - b d622c <__cxa_atexit@plt+0xc9d54> │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq d48b0 <__cxa_atexit@plt+0xc83d8> │ │ │ │ + ldr r1, [pc, #116] @ d48f0 <__cxa_atexit@plt+0xc8418> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r0, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq d48c0 <__cxa_atexit@plt+0xc83e8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne d48cc <__cxa_atexit@plt+0xc83f4> │ │ │ │ + ldr r7, [pc, #76] @ d48f4 <__cxa_atexit@plt+0xc841c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ d8168 <__cxa_atexit@plt+0xcbc90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ d48fc <__cxa_atexit@plt+0xc8424> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d8164 <__cxa_atexit@plt+0xcbc8c> │ │ │ │ + ldr r7, [pc, #20] @ d48f8 <__cxa_atexit@plt+0xc8420> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffe114 │ │ │ │ - @ instruction: 0x01c6eb90 │ │ │ │ - biceq lr, r6, r8, asr #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + bicseq r2, lr, r8, lsl #8 │ │ │ │ + biceq r3, r7, ip, rrx │ │ │ │ + bicseq r2, lr, r4, lsl r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d81a0 <__cxa_atexit@plt+0xcbcc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ d81a4 <__cxa_atexit@plt+0xcbccc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - bicseq lr, sp, r4, ror #20 │ │ │ │ - bicseq lr, sp, r4, lsr #22 │ │ │ │ - biceq lr, r6, ip, lsr #22 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8208 <__cxa_atexit@plt+0xcbd30> │ │ │ │ - ldr r7, [pc, #108] @ d8238 <__cxa_atexit@plt+0xcbd60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d8218 <__cxa_atexit@plt+0xcbd40> │ │ │ │ - ldr r7, [pc, #88] @ d823c <__cxa_atexit@plt+0xcbd64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq d81fc <__cxa_atexit@plt+0xcbd24> │ │ │ │ - mov r7, r9 │ │ │ │ - b d622c <__cxa_atexit@plt+0xc9d54> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #80] @ d4964 <__cxa_atexit@plt+0xc848c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d494c <__cxa_atexit@plt+0xc8474> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + cmp r3, r2 │ │ │ │ + bne d4954 <__cxa_atexit@plt+0xc847c> │ │ │ │ + ldr r7, [pc, #36] @ d4968 <__cxa_atexit@plt+0xc8490> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ d8244 <__cxa_atexit@plt+0xcbd6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ d8240 <__cxa_atexit@plt+0xcbd68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r7, [pc, #16] @ d496c <__cxa_atexit@plt+0xc8494> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffe044 │ │ │ │ - biceq lr, r6, r0, asr #21 │ │ │ │ - biceq lr, r6, r0, lsl #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + bicseq r2, lr, ip, ror #6 │ │ │ │ + bicseq r2, lr, ip, lsl #5 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d827c <__cxa_atexit@plt+0xcbda4> │ │ │ │ + ldr r2, [pc, #44] @ d49ac <__cxa_atexit@plt+0xc84d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ d8280 <__cxa_atexit@plt+0xcbda8> │ │ │ │ + ldr r3, [pc, #40] @ d49b0 <__cxa_atexit@plt+0xc84d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r1, r7 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, sp, r8, lsl #19 │ │ │ │ - bicseq lr, sp, r8, asr #20 │ │ │ │ - biceq lr, r6, r0, asr sl │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + bicseq r2, lr, r0, lsr r3 │ │ │ │ + bicseq r2, lr, r0, ror #4 │ │ │ │ + strheq r2, [r7, #244] @ 0xf4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [pc, #4] @ d49d0 <__cxa_atexit@plt+0xc84f8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + bicseq r2, lr, r4, ror #14 │ │ │ │ + biceq r2, r7, r8, lsl #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d8300 <__cxa_atexit@plt+0xcbe28> │ │ │ │ - sub r5, r3, #12 │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d82c8 <__cxa_atexit@plt+0xcbdf0> │ │ │ │ - ldr r2, [pc, #92] @ d8318 <__cxa_atexit@plt+0xcbe40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - b d82d8 <__cxa_atexit@plt+0xcbe00> │ │ │ │ - ldr r2, [pc, #68] @ d8314 <__cxa_atexit@plt+0xcbe3c> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d4a3c <__cxa_atexit@plt+0xc8564> │ │ │ │ + ldr r3, [pc, #96] @ d4a58 <__cxa_atexit@plt+0xc8580> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq d4a34 <__cxa_atexit@plt+0xc855c> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq d4a48 <__cxa_atexit@plt+0xc8570> │ │ │ │ + sub r3, r3, #1 │ │ │ │ + ldr r2, [pc, #64] @ d4a5c <__cxa_atexit@plt+0xc8584> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d82f8 <__cxa_atexit@plt+0xcbe20> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d8358 <__cxa_atexit@plt+0xcbe80> │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [pc, #56] @ d4a60 <__cxa_atexit@plt+0xc8588> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r3, #30 │ │ │ │ + b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d831c <__cxa_atexit@plt+0xcbe44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b d4a14 <__cxa_atexit@plt+0xc853c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x01c6ea90 │ │ │ │ - strheq lr, [r6, #152] @ 0x98 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d8358 <__cxa_atexit@plt+0xcbe80> │ │ │ │ - @ instruction: 0x01c6e99c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + bicseq r2, lr, r8, asr #3 │ │ │ │ + strdeq r2, [r7, #232] @ 0xe8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b d8358 <__cxa_atexit@plt+0xcbe80> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d8380 <__cxa_atexit@plt+0xcbea8> │ │ │ │ - ldr r2, [pc, #64] @ d83b8 <__cxa_atexit@plt+0xcbee0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - b d838c <__cxa_atexit@plt+0xcbeb4> │ │ │ │ - ldr r2, [pc, #44] @ d83b4 <__cxa_atexit@plt+0xcbedc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq d4aa0 <__cxa_atexit@plt+0xc85c8> │ │ │ │ + sub r3, r3, #1 │ │ │ │ + ldr r2, [pc, #40] @ d4ab0 <__cxa_atexit@plt+0xc85d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d83a8 <__cxa_atexit@plt+0xcbed0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - b d83fc <__cxa_atexit@plt+0xcbf24> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq lr, r6, ip, lsl r9 │ │ │ │ - andeq r0, r0, r6, lsr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b d83fc <__cxa_atexit@plt+0xcbf24> │ │ │ │ - strdeq lr, [r6, #140] @ 0x8c │ │ │ │ - andeq r0, r0, r6, lsr #2 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [pc, #32] @ d4ab4 <__cxa_atexit@plt+0xc85dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r3, #30 │ │ │ │ + b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b d4a80 <__cxa_atexit@plt+0xc85a8> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + bicseq r2, lr, ip, asr r1 │ │ │ │ + biceq r2, r7, r4, lsr #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b d83fc <__cxa_atexit@plt+0xcbf24> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bge d8424 <__cxa_atexit@plt+0xcbf4c> │ │ │ │ - ldr r7, [pc, #148] @ d84ac <__cxa_atexit@plt+0xcbfd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - bne d846c <__cxa_atexit@plt+0xcbf94> │ │ │ │ - ldr r7, [pc, #112] @ d84a0 <__cxa_atexit@plt+0xcbfc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d848c <__cxa_atexit@plt+0xcbfb4> │ │ │ │ - ldr r7, [pc, #80] @ d84a4 <__cxa_atexit@plt+0xcbfcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq d8480 <__cxa_atexit@plt+0xcbfa8> │ │ │ │ - mov r7, r8 │ │ │ │ - b d622c <__cxa_atexit@plt+0xc9d54> │ │ │ │ - ldr r7, [pc, #60] @ d84b0 <__cxa_atexit@plt+0xcbfd8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d84a8 <__cxa_atexit@plt+0xcbfd0> │ │ │ │ + ldr r9, [pc, #8] @ d4ad8 <__cxa_atexit@plt+0xc8600> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + bicseq r2, lr, r4, ror #12 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d4b48 <__cxa_atexit@plt+0xc8670> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc d4b50 <__cxa_atexit@plt+0xc8678> │ │ │ │ + ldr r1, [pc, #92] @ d4b6c <__cxa_atexit@plt+0xc8694> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #88] @ d4b70 <__cxa_atexit@plt+0xc8698> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #84] @ d4b74 <__cxa_atexit@plt+0xc869c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + ldr r8, [pc, #60] @ d4b78 <__cxa_atexit@plt+0xc86a0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b d4b58 <__cxa_atexit@plt+0xc8680> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ d4b68 <__cxa_atexit@plt+0xc8690> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xffffddd4 │ │ │ │ - biceq lr, r6, ip, asr #16 │ │ │ │ - @ instruction: 0x01ddeb90 │ │ │ │ - bicseq lr, sp, r0, lsr fp │ │ │ │ - biceq lr, r6, r4, lsr #16 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d84e8 <__cxa_atexit@plt+0xcc010> │ │ │ │ - ldr r3, [pc, #36] @ d84f8 <__cxa_atexit@plt+0xcc020> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d84f0 <__cxa_atexit@plt+0xcc018> │ │ │ │ - b d8508 <__cxa_atexit@plt+0xcc030> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq lr, [r6, #124] @ 0x7c │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne d8548 <__cxa_atexit@plt+0xcc070> │ │ │ │ - ldr r0, [pc, #68] @ d8574 <__cxa_atexit@plt+0xcc09c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq d8568 <__cxa_atexit@plt+0xcc090> │ │ │ │ - b d8584 <__cxa_atexit@plt+0xcc0ac> │ │ │ │ - ldr r0, [pc, #32] @ d8570 <__cxa_atexit@plt+0xcc098> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq d8568 <__cxa_atexit@plt+0xcc090> │ │ │ │ - b d8620 <__cxa_atexit@plt+0xcc148> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq lr, r6, r0, ror #14 │ │ │ │ + biceq r2, r7, ip, lsl lr │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + ldrsheq r2, [lr, #92] @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d85c0 <__cxa_atexit@plt+0xcc0e8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d85f4 <__cxa_atexit@plt+0xcc11c> │ │ │ │ - ldr r7, [pc, #96] @ d860c <__cxa_atexit@plt+0xcc134> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq d85e8 <__cxa_atexit@plt+0xcc110> │ │ │ │ - mov r7, r8 │ │ │ │ - b d622c <__cxa_atexit@plt+0xc9d54> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d85f4 <__cxa_atexit@plt+0xcc11c> │ │ │ │ - ldr r7, [pc, #52] @ d8608 <__cxa_atexit@plt+0xcc130> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq d85e8 <__cxa_atexit@plt+0xcc110> │ │ │ │ - mov r7, r8 │ │ │ │ - b d622c <__cxa_atexit@plt+0xc9d54> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d8610 <__cxa_atexit@plt+0xcc138> │ │ │ │ - add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + biceq r3, r7, ip, lsl #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d4c10 <__cxa_atexit@plt+0xc8738> │ │ │ │ + ldr lr, [pc, #96] @ d4c20 <__cxa_atexit@plt+0xc8748> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #92] @ d4c24 <__cxa_atexit@plt+0xc874c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + ldr r2, [pc, #68] @ d4c28 <__cxa_atexit@plt+0xc8750> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r0, r6, #31 │ │ │ │ + ldr r9, [pc, #60] @ d4c2c <__cxa_atexit@plt+0xc8754> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmib r3, {r2, r7, lr} │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffdc54 │ │ │ │ - @ instruction: 0xffffdc7c │ │ │ │ - biceq lr, r6, r4, ror #13 │ │ │ │ - biceq lr, r6, r4, asr #13 │ │ │ │ + biceq r3, r7, ip, ror #4 │ │ │ │ + bicseq r2, lr, r4, asr r0 │ │ │ │ + bicseq r1, lr, ip, ror #31 │ │ │ │ + bicseq r2, lr, r4, lsr r0 │ │ │ │ + biceq r3, r7, ip, lsl r2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne d865c <__cxa_atexit@plt+0xcc184> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi d8690 <__cxa_atexit@plt+0xcc1b8> │ │ │ │ - ldr r7, [pc, #96] @ d86a8 <__cxa_atexit@plt+0xcc1d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq d8684 <__cxa_atexit@plt+0xcc1ac> │ │ │ │ - mov r7, r8 │ │ │ │ - b d622c <__cxa_atexit@plt+0xc9d54> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi d8690 <__cxa_atexit@plt+0xcc1b8> │ │ │ │ - ldr r7, [pc, #52] @ d86a4 <__cxa_atexit@plt+0xcc1cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq d8684 <__cxa_atexit@plt+0xcc1ac> │ │ │ │ - mov r7, r8 │ │ │ │ - b d622c <__cxa_atexit@plt+0xc9d54> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d86ac <__cxa_atexit@plt+0xcc1d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ + bhi d4c60 <__cxa_atexit@plt+0xc8788> │ │ │ │ + ldr r3, [pc, #20] @ d4c68 <__cxa_atexit@plt+0xc8790> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffdbb8 │ │ │ │ - @ instruction: 0xffffdbe0 │ │ │ │ - biceq lr, r6, r8, asr #12 │ │ │ │ - ldrdeq lr, [r6, #108] @ 0x6c │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + biceq r3, r7, r4, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d86f8 <__cxa_atexit@plt+0xcc220> │ │ │ │ - ldr r7, [pc, #52] @ d8708 <__cxa_atexit@plt+0xcc230> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d86ec <__cxa_atexit@plt+0xcc214> │ │ │ │ - mov r7, r8 │ │ │ │ - b d871c <__cxa_atexit@plt+0xcc244> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d870c <__cxa_atexit@plt+0xcc234> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq lr, r6, r0, lsr #13 │ │ │ │ - biceq lr, r6, r0, lsl #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ d8784 <__cxa_atexit@plt+0xcc2ac> │ │ │ │ + ldr r3, [pc, #128] @ d4d00 <__cxa_atexit@plt+0xc8828> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq d877c <__cxa_atexit@plt+0xcc2a4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #64] @ d8788 <__cxa_atexit@plt+0xcc2b0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d877c <__cxa_atexit@plt+0xcc2a4> │ │ │ │ - ldr r3, [pc, #36] @ d878c <__cxa_atexit@plt+0xcc2b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + beq d4cec <__cxa_atexit@plt+0xc8814> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #100] @ d4d04 <__cxa_atexit@plt+0xc882c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq d877c <__cxa_atexit@plt+0xcc2a4> │ │ │ │ - b d8834 <__cxa_atexit@plt+0xcc35c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - biceq lr, r6, r0, lsl #12 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #60] @ d87ec <__cxa_atexit@plt+0xcc314> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d87e4 <__cxa_atexit@plt+0xcc30c> │ │ │ │ - ldr r3, [pc, #32] @ d87f0 <__cxa_atexit@plt+0xcc318> │ │ │ │ + beq d4cf4 <__cxa_atexit@plt+0xc881c> │ │ │ │ + ldr r3, [pc, #76] @ d4d08 <__cxa_atexit@plt+0xc8830> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d87e4 <__cxa_atexit@plt+0xcc30c> │ │ │ │ - b d8834 <__cxa_atexit@plt+0xcc35c> │ │ │ │ + ldr r2, [pc, #72] @ d4d0c <__cxa_atexit@plt+0xc8834> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + stmib r5, {r3, r8} │ │ │ │ + ldr r3, [pc, #52] @ d4d10 <__cxa_atexit@plt+0xc8838> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [pc, #44] @ d4d14 <__cxa_atexit@plt+0xc883c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 2fdfd4 <__cxa_atexit@plt+0x2f1afc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01c6e59c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ d8824 <__cxa_atexit@plt+0xcc34c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d881c <__cxa_atexit@plt+0xcc344> │ │ │ │ - b d8834 <__cxa_atexit@plt+0xcc35c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq lr, r6, r8, ror #10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + bicseq r2, lr, r8, ror r4 │ │ │ │ + bicseq r2, lr, r4, ror #8 │ │ │ │ + bicseq r2, lr, ip, asr r4 │ │ │ │ + biceq r3, r7, r8, lsr r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #128] @ d88c8 <__cxa_atexit@plt+0xcc3f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq d88ac <__cxa_atexit@plt+0xcc3d4> │ │ │ │ - ldr r2, [pc, #92] @ d88cc <__cxa_atexit@plt+0xcc3f4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #88] @ d4d90 <__cxa_atexit@plt+0xc88b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d88bc <__cxa_atexit@plt+0xcc3e4> │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq d4d84 <__cxa_atexit@plt+0xc88ac> │ │ │ │ + ldr r3, [pc, #64] @ d4d94 <__cxa_atexit@plt+0xc88bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ d4d98 <__cxa_atexit@plt+0xc88c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + stmib r5, {r3, r8} │ │ │ │ + ldr r3, [pc, #40] @ d4d9c <__cxa_atexit@plt+0xc88c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [pc, #32] @ d4da0 <__cxa_atexit@plt+0xc88c8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 2fdfd4 <__cxa_atexit@plt+0x2f1afc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - biceq lr, r6, r0, asr #9 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + bicseq r2, lr, r0, ror #7 │ │ │ │ + bicseq r2, lr, ip, asr #7 │ │ │ │ + bicseq r2, lr, r4, asr #7 │ │ │ │ + biceq r3, r7, ip, lsr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #64] @ d8924 <__cxa_atexit@plt+0xcc44c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d8918 <__cxa_atexit@plt+0xcc440> │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r8, r7 │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq lr, r6, r8, ror #8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r3, [pc, #48] @ d4de8 <__cxa_atexit@plt+0xc8910> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + stmda r5, {r3, r8} │ │ │ │ + ldr r3, [pc, #36] @ d4dec <__cxa_atexit@plt+0xc8914> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #24] @ d4df0 <__cxa_atexit@plt+0xc8918> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [pc, #16] @ d4df4 <__cxa_atexit@plt+0xc891c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 2fdfd4 <__cxa_atexit@plt+0x2f1afc> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + bicseq r2, lr, r4, ror r3 │ │ │ │ + bicseq r2, lr, r8, ror #6 │ │ │ │ + bicseq r2, lr, r0, ror #6 │ │ │ │ + biceq r3, r7, ip, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ - biceq lr, r6, r8, lsr r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + ldr r3, [pc, #16] @ d4e1c <__cxa_atexit@plt+0xc8944> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 300658 <__cxa_atexit@plt+0x2f4180> │ │ │ │ + bicseq r1, lr, r4, ror #27 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d899c <__cxa_atexit@plt+0xcc4c4> │ │ │ │ - ldr r7, [pc, #52] @ d89ac <__cxa_atexit@plt+0xcc4d4> │ │ │ │ + bhi d4e54 <__cxa_atexit@plt+0xc897c> │ │ │ │ + ldr r7, [pc, #36] @ d4e64 <__cxa_atexit@plt+0xc898c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d8990 <__cxa_atexit@plt+0xcc4b8> │ │ │ │ - mov r7, r8 │ │ │ │ - b d89c0 <__cxa_atexit@plt+0xcc4e8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d89b0 <__cxa_atexit@plt+0xcc4d8> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + ldr r7, [pc, #24] @ d4e68 <__cxa_atexit@plt+0xc8990> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r7, [pc, #16] @ d4e6c <__cxa_atexit@plt+0xc8994> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq lr, r6, r4, lsl #8 │ │ │ │ - ldrdeq lr, [r6, #60] @ 0x3c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + ldrsheq r2, [lr, #40] @ 0x28 │ │ │ │ + biceq r3, r7, r8, asr r0 │ │ │ │ + biceq r3, r7, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ d8a28 <__cxa_atexit@plt+0xcc550> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d8a20 <__cxa_atexit@plt+0xcc548> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #64] @ d8a2c <__cxa_atexit@plt+0xcc554> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ + ldr r2, [pc, #132] @ d4f08 <__cxa_atexit@plt+0xc8a30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #116] @ d4f0c <__cxa_atexit@plt+0xc8a34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq d8a20 <__cxa_atexit@plt+0xcc548> │ │ │ │ - ldr r3, [pc, #36] @ d8a30 <__cxa_atexit@plt+0xcc558> │ │ │ │ + beq d4ee0 <__cxa_atexit@plt+0xc8a08> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d4eec <__cxa_atexit@plt+0xc8a14> │ │ │ │ + ldr r3, [pc, #92] @ d4f14 <__cxa_atexit@plt+0xc8a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #88] @ d4f18 <__cxa_atexit@plt+0xc8a40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d8a20 <__cxa_atexit@plt+0xcc548> │ │ │ │ - b d8ad8 <__cxa_atexit@plt+0xcc600> │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r8, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - biceq lr, r6, ip, asr r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ d4f10 <__cxa_atexit@plt+0xc8a38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldrheq r2, [lr, #36] @ 0x24 │ │ │ │ + bicseq r2, lr, r0, asr r2 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + biceq r2, r7, r0, ror pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #60] @ d8a90 <__cxa_atexit@plt+0xcc5b8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d8a88 <__cxa_atexit@plt+0xcc5b0> │ │ │ │ - ldr r3, [pc, #32] @ d8a94 <__cxa_atexit@plt+0xcc5bc> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d4f68 <__cxa_atexit@plt+0xc8a90> │ │ │ │ + ldr r2, [pc, #48] @ d4f74 <__cxa_atexit@plt+0xc8a9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ d4f78 <__cxa_atexit@plt+0xc8aa0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffc5c │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq r2, r7, r0, lsl #30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #40] @ d4fbc <__cxa_atexit@plt+0xc8ae4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d8a88 <__cxa_atexit@plt+0xcc5b0> │ │ │ │ - b d8ad8 <__cxa_atexit@plt+0xcc600> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - strdeq lr, [r6, #40] @ 0x28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ d8ac8 <__cxa_atexit@plt+0xcc5f0> │ │ │ │ + tst r8, #3 │ │ │ │ + beq d4fb4 <__cxa_atexit@plt+0xc8adc> │ │ │ │ + ldr r3, [pc, #24] @ d4fc0 <__cxa_atexit@plt+0xc8ae8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d8ac0 <__cxa_atexit@plt+0xcc5e8> │ │ │ │ - b d8ad8 <__cxa_atexit@plt+0xcc600> │ │ │ │ + b 3014b4 <__cxa_atexit@plt+0x2f4fdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq lr, r6, r4, asr #5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + strheq r2, [r7, #232] @ 0xe8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #120] @ d8b64 <__cxa_atexit@plt+0xcc68c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq d8b48 <__cxa_atexit@plt+0xcc670> │ │ │ │ - ldr r2, [pc, #84] @ d8b68 <__cxa_atexit@plt+0xcc690> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d8b58 <__cxa_atexit@plt+0xcc680> │ │ │ │ - ldr r3, [pc, #60] @ d8b6c <__cxa_atexit@plt+0xcc694> │ │ │ │ + ldr r3, [pc, #12] @ d4fe4 <__cxa_atexit@plt+0xc8b0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldm r5, {r1, sl} │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r2, r3} │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - biceq lr, r6, r0, lsr #4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + str r3, [r5] │ │ │ │ + b 3014b4 <__cxa_atexit@plt+0x2f4fdc> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r2, r7, r0, lsl #29 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ d8bd4 <__cxa_atexit@plt+0xcc6fc> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d502c <__cxa_atexit@plt+0xc8b54> │ │ │ │ + ldr r2, [pc, #40] @ d503c <__cxa_atexit@plt+0xc8b64> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d8bc8 <__cxa_atexit@plt+0xcc6f0> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #52] @ d8bd8 <__cxa_atexit@plt+0xcc700> │ │ │ │ + ldr r1, [pc, #36] @ d5040 <__cxa_atexit@plt+0xc8b68> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq lr, [r6, #20] │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r1, [r5] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1521118 <__cxa_atexit@plt+0x1514c40> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + @ instruction: 0xfffffc28 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + strdeq r2, [r7, #212] @ 0xd4 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ d8c18 <__cxa_atexit@plt+0xcc740> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d8c50 <__cxa_atexit@plt+0xcc778> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ d8c54 <__cxa_atexit@plt+0xcc77c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ + ldr r3, [pc, #36] @ d507c <__cxa_atexit@plt+0xc8ba4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - bicseq lr, sp, ip, ror r0 │ │ │ │ - bicseq sp, sp, ip, lsr #31 │ │ │ │ - biceq lr, r6, r4, asr #2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d8ca0 <__cxa_atexit@plt+0xcc7c8> │ │ │ │ - ldr r7, [pc, #64] @ d8cbc <__cxa_atexit@plt+0xcc7e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq d8c94 <__cxa_atexit@plt+0xcc7bc> │ │ │ │ - mov r7, r9 │ │ │ │ - b d89c0 <__cxa_atexit@plt+0xcc4e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d8cc0 <__cxa_atexit@plt+0xcc7e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + beq d5074 <__cxa_atexit@plt+0xc8b9c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 192048 <__cxa_atexit@plt+0x185b70> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - biceq lr, r6, r0, lsl #2 │ │ │ │ - biceq lr, r6, r8, asr #1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + strheq r2, [r7, #216] @ 0xd8 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 192048 <__cxa_atexit@plt+0x185b70> │ │ │ │ + biceq r2, r7, ip, lsl #28 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d8d0c <__cxa_atexit@plt+0xcc834> │ │ │ │ - ldr r7, [pc, #52] @ d8d1c <__cxa_atexit@plt+0xcc844> │ │ │ │ + bhi d50d4 <__cxa_atexit@plt+0xc8bfc> │ │ │ │ + ldr r7, [pc, #36] @ d50e4 <__cxa_atexit@plt+0xc8c0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d8d00 <__cxa_atexit@plt+0xcc828> │ │ │ │ - mov r7, r8 │ │ │ │ - b d8d30 <__cxa_atexit@plt+0xcc858> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d8d20 <__cxa_atexit@plt+0xcc848> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + ldr r7, [pc, #24] @ d50e8 <__cxa_atexit@plt+0xc8c10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r7, [pc, #16] @ d50ec <__cxa_atexit@plt+0xc8c14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq lr, r6, r4, lsr #1 │ │ │ │ - biceq lr, r6, ip, rrx │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + bicseq r2, lr, r8, ror r0 │ │ │ │ + ldrdeq r2, [r7, #216] @ 0xd8 │ │ │ │ + ldrdeq r2, [r7, #212] @ 0xd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ d8d98 <__cxa_atexit@plt+0xcc8c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d8d90 <__cxa_atexit@plt+0xcc8b8> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #64] @ d8d9c <__cxa_atexit@plt+0xcc8c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d8d90 <__cxa_atexit@plt+0xcc8b8> │ │ │ │ - ldr r3, [pc, #36] @ d8da0 <__cxa_atexit@plt+0xcc8c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d8d90 <__cxa_atexit@plt+0xcc8b8> │ │ │ │ - b d8e48 <__cxa_atexit@plt+0xcc970> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d5174 <__cxa_atexit@plt+0xc8c9c> │ │ │ │ + ldr r2, [pc, #108] @ d517c <__cxa_atexit@plt+0xc8ca4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ d5180 <__cxa_atexit@plt+0xc8ca8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq d5148 <__cxa_atexit@plt+0xc8c70> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne d515c <__cxa_atexit@plt+0xc8c84> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - biceq sp, r6, ip, ror #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #60] @ d8e00 <__cxa_atexit@plt+0xcc928> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d8df8 <__cxa_atexit@plt+0xcc920> │ │ │ │ - ldr r3, [pc, #32] @ d8e04 <__cxa_atexit@plt+0xcc92c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d8df8 <__cxa_atexit@plt+0xcc920> │ │ │ │ - b d8e48 <__cxa_atexit@plt+0xcc970> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - biceq sp, r6, r8, lsl #31 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #32] @ d5184 <__cxa_atexit@plt+0xc8cac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ d5188 <__cxa_atexit@plt+0xc8cb0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq r1, lr, r8, lsl #21 │ │ │ │ + biceq r2, r7, r8, ror #26 │ │ │ │ + biceq r2, r7, ip, asr sp │ │ │ │ + biceq r2, r7, r8, lsr sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ d8e38 <__cxa_atexit@plt+0xcc960> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d8e30 <__cxa_atexit@plt+0xcc958> │ │ │ │ - b d8e48 <__cxa_atexit@plt+0xcc970> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d51b8 <__cxa_atexit@plt+0xc8ce0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq sp, r6, r4, asr pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #120] @ d8ed4 <__cxa_atexit@plt+0xcc9fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r7, [pc, #16] @ d51d0 <__cxa_atexit@plt+0xc8cf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ d51d4 <__cxa_atexit@plt+0xc8cfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + biceq r2, r7, ip, lsl #26 │ │ │ │ + biceq r2, r7, r0, lsl #26 │ │ │ │ + biceq r2, r7, r8, ror #25 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq d8eb8 <__cxa_atexit@plt+0xcc9e0> │ │ │ │ - ldr r2, [pc, #84] @ d8ed8 <__cxa_atexit@plt+0xcca00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d8ec8 <__cxa_atexit@plt+0xcc9f0> │ │ │ │ - ldr r3, [pc, #60] @ d8edc <__cxa_atexit@plt+0xcca04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldm r5, {r1, sl} │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d5220 <__cxa_atexit@plt+0xc8d48> │ │ │ │ + ldr r7, [pc, #52] @ d5234 <__cxa_atexit@plt+0xc8d5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - stmib r5, {r1, r2, r3} │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ + tst r8, #3 │ │ │ │ + beq d5214 <__cxa_atexit@plt+0xc8d3c> │ │ │ │ + mov r7, r8 │ │ │ │ + b d5248 <__cxa_atexit@plt+0xc8d70> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ d5238 <__cxa_atexit@plt+0xc8d60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strheq sp, [r6, #224] @ 0xe0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ d8f44 <__cxa_atexit@plt+0xcca6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d8f38 <__cxa_atexit@plt+0xcca60> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #52] @ d8f48 <__cxa_atexit@plt+0xcca70> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - biceq sp, r6, r4, asr #28 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ d8f88 <__cxa_atexit@plt+0xccab0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strheq r2, [r7, #200] @ 0xc8 │ │ │ │ + biceq r2, r7, r8, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d8fc0 <__cxa_atexit@plt+0xccae8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ d8fc4 <__cxa_atexit@plt+0xccaec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #152 @ 0x98 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d5440 <__cxa_atexit@plt+0xc8f68> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #20] │ │ │ │ + str fp, [sp, #76] @ 0x4c │ │ │ │ + ldr fp, [r7, #83] @ 0x53 │ │ │ │ + ldr ip, [r7, #87] @ 0x57 │ │ │ │ + ldr r2, [r7, #91] @ 0x5b │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #95] @ 0x5f │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #4] │ │ │ │ + add sl, r7, #99 @ 0x63 │ │ │ │ + ldm sl, {r2, r8, r9, sl} │ │ │ │ + str r4, [sp, #52] @ 0x34 │ │ │ │ + ldr lr, [r7, #115] @ 0x73 │ │ │ │ + add r7, r7, #119 @ 0x77 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r4, [pc, #276] @ d544c <__cxa_atexit@plt+0xc8f74> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r3, #4]! │ │ │ │ + str lr, [r3, #136] @ 0x88 │ │ │ │ + add lr, r3, #140 @ 0x8c │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + sub r7, r6, #134 @ 0x86 │ │ │ │ + str fp, [r3, #104] @ 0x68 │ │ │ │ + str ip, [r3, #108] @ 0x6c │ │ │ │ + ldr r4, [sp] │ │ │ │ + str r4, [r3, #112] @ 0x70 │ │ │ │ + str r7, [r3, #116] @ 0x74 │ │ │ │ + add lr, r3, #120 @ 0x78 │ │ │ │ + stm lr, {r2, r8, r9, sl} │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #100] @ 0x64 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [pc, #96] @ d5450 <__cxa_atexit@plt+0xc8f78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [pc, #92] @ d5454 <__cxa_atexit@plt+0xc8f7c> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r4, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r4, [sp, #52] @ 0x34 │ │ │ │ + ldr fp, [sp, #76] @ 0x4c │ │ │ │ bx r0 │ │ │ │ - bicseq sp, sp, r4, asr #24 │ │ │ │ - bicseq sp, sp, r4, lsl #26 │ │ │ │ - biceq sp, r6, r4, asr #27 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #152 @ 0x98 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + bicseq r1, lr, r0, lsr #20 │ │ │ │ + bicseq r1, lr, r8, ror #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d9010 <__cxa_atexit@plt+0xccb38> │ │ │ │ - ldr r7, [pc, #52] @ d9020 <__cxa_atexit@plt+0xccb48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + bhi d54c4 <__cxa_atexit@plt+0xc8fec> │ │ │ │ + ldr r3, [pc, #92] @ d54d4 <__cxa_atexit@plt+0xc8ffc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq d9004 <__cxa_atexit@plt+0xccb2c> │ │ │ │ - mov r7, r8 │ │ │ │ - b d9034 <__cxa_atexit@plt+0xccb5c> │ │ │ │ + beq d54a4 <__cxa_atexit@plt+0xc8fcc> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #61 @ 0x3d │ │ │ │ + bne d54b4 <__cxa_atexit@plt+0xc8fdc> │ │ │ │ + ldr r7, [pc, #60] @ d54d8 <__cxa_atexit@plt+0xc9000> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d9024 <__cxa_atexit@plt+0xccb4c> │ │ │ │ + ldr r7, [pc, #36] @ d54e0 <__cxa_atexit@plt+0xc9008> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ d54dc <__cxa_atexit@plt+0xc9004> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq sp, r6, r8, lsr #27 │ │ │ │ - biceq sp, r6, r8, ror #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #136] @ d90c4 <__cxa_atexit@plt+0xccbec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d90ac <__cxa_atexit@plt+0xccbd4> │ │ │ │ - ldr lr, [pc, #108] @ d90c8 <__cxa_atexit@plt+0xccbf0> │ │ │ │ - add lr, pc, lr │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + bicseq r1, lr, ip, asr #14 │ │ │ │ + biceq r2, r7, r0, lsr sl │ │ │ │ + ldrsheq r1, [lr, #116] @ 0x74 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ d5514 <__cxa_atexit@plt+0xc903c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ d5518 <__cxa_atexit@plt+0xc9040> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d90ac <__cxa_atexit@plt+0xccbd4> │ │ │ │ - ldr r2, [pc, #60] @ d90cc <__cxa_atexit@plt+0xccbf4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d90b8 <__cxa_atexit@plt+0xccbe0> │ │ │ │ - mov r7, r3 │ │ │ │ - b d9194 <__cxa_atexit@plt+0xcccbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #61 @ 0x3d │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - biceq sp, r6, r0, asr #25 │ │ │ │ + ldrsheq r1, [lr, #100] @ 0x64 │ │ │ │ + ldrheq r1, [lr, #116] @ 0x74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #88] @ d9148 <__cxa_atexit@plt+0xccc70> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9130 <__cxa_atexit@plt+0xccc58> │ │ │ │ - ldr r2, [pc, #56] @ d914c <__cxa_atexit@plt+0xccc74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d913c <__cxa_atexit@plt+0xccc64> │ │ │ │ - mov r7, r3 │ │ │ │ - b d9194 <__cxa_atexit@plt+0xcccbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d554c <__cxa_atexit@plt+0xc9074> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ d5554 <__cxa_atexit@plt+0xc907c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - biceq sp, r6, r0, asr #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ d9184 <__cxa_atexit@plt+0xcccac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d917c <__cxa_atexit@plt+0xccca4> │ │ │ │ - b d9194 <__cxa_atexit@plt+0xcccbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq sp, r6, r8, lsl #24 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #124] @ d9224 <__cxa_atexit@plt+0xccd4c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ + bicseq r1, lr, r4, ror #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq d9208 <__cxa_atexit@plt+0xccd30> │ │ │ │ - ldr r2, [pc, #88] @ d9228 <__cxa_atexit@plt+0xccd50> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d55a0 <__cxa_atexit@plt+0xc90c8> │ │ │ │ + ldr r2, [pc, #48] @ d55ac <__cxa_atexit@plt+0xc90d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9218 <__cxa_atexit@plt+0xccd40> │ │ │ │ - ldr r3, [pc, #64] @ d922c <__cxa_atexit@plt+0xccd54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d5594 <__cxa_atexit@plt+0xc90bc> │ │ │ │ + mov r7, r8 │ │ │ │ + b d55b8 <__cxa_atexit@plt+0xc90e0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - biceq sp, r6, r0, ror #22 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #72] @ d928c <__cxa_atexit@plt+0xccdb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d9280 <__cxa_atexit@plt+0xccda8> │ │ │ │ - ldr r2, [pc, #48] @ d9290 <__cxa_atexit@plt+0xccdb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq sp, [r6, #172] @ 0xac │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ d92c8 <__cxa_atexit@plt+0xccdf0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #5 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #16 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #148 @ 0x94 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d57c0 <__cxa_atexit@plt+0xc92e8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr sl, [r7, #87] @ 0x57 │ │ │ │ + str fp, [sp, #76] @ 0x4c │ │ │ │ + ldr fp, [r7, #91] @ 0x5b │ │ │ │ + ldr ip, [r7, #95] @ 0x5f │ │ │ │ + ldr r2, [r7, #99] @ 0x63 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #103] @ 0x67 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r1, [r7, #107] @ 0x6b │ │ │ │ + ldr r2, [r7, #111] @ 0x6f │ │ │ │ + ldr r0, [r7, #115] @ 0x73 │ │ │ │ + str r0, [sp] │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ + ldr lr, [r7, #119] @ 0x77 │ │ │ │ + ldr r0, [r7, #123] @ 0x7b │ │ │ │ + ldr r8, [r7, #127] @ 0x7f │ │ │ │ + ldr r7, [r7, #55] @ 0x37 │ │ │ │ + ldr r9, [pc, #276] @ d57cc <__cxa_atexit@plt+0xc92f4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #136] @ 0x88 │ │ │ │ + str r0, [r3, #140] @ 0x8c │ │ │ │ + str r8, [r3, #144] @ 0x90 │ │ │ │ + add lr, r3, #104 @ 0x68 │ │ │ │ + stm lr, {sl, fp, ip} │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #116] @ 0x74 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #120] @ 0x78 │ │ │ │ + str r1, [r3, #124] @ 0x7c │ │ │ │ + str r2, [r3, #128] @ 0x80 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #132] @ 0x84 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #100] @ 0x64 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ + str r6, [r3, #48] @ 0x30 │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + str r6, [r3, #52] @ 0x34 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + str r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + str r6, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [sp, #80] @ 0x50 │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [sp, #84] @ 0x54 │ │ │ │ + str r6, [r3, #32] │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ + str r6, [r3, #28] │ │ │ │ + ldr r6, [sp, #92] @ 0x5c │ │ │ │ + str r6, [r3, #24] │ │ │ │ + ldr r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [r3, #20] │ │ │ │ + ldr r6, [pc, #48] @ d57d0 <__cxa_atexit@plt+0xc92f8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r3, #16] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r3, [r3, #72] @ 0x48 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr fp, [sp, #76] @ 0x4c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01c6da9c │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #148 @ 0x94 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + bicseq r1, lr, r0, ror r6 │ │ │ │ + biceq r2, r7, r8, lsl #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi d9338 <__cxa_atexit@plt+0xcce60> │ │ │ │ - ldr r7, [pc, #52] @ d9348 <__cxa_atexit@plt+0xcce70> │ │ │ │ + bhi d5834 <__cxa_atexit@plt+0xc935c> │ │ │ │ + ldr r7, [pc, #76] @ d5848 <__cxa_atexit@plt+0xc9370> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ - beq d932c <__cxa_atexit@plt+0xcce54> │ │ │ │ + beq d5828 <__cxa_atexit@plt+0xc9350> │ │ │ │ + ldr r7, [pc, #60] @ d584c <__cxa_atexit@plt+0xc9374> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #56] @ d5850 <__cxa_atexit@plt+0xc9378> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r8, r3, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b d935c <__cxa_atexit@plt+0xcce84> │ │ │ │ + b 1907280 <__cxa_atexit@plt+0x18fada8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d934c <__cxa_atexit@plt+0xcce74> │ │ │ │ + ldr r7, [pc, #24] @ d5854 <__cxa_atexit@plt+0xc937c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq sp, r6, r8, lsl #21 │ │ │ │ - biceq sp, r6, r0, asr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ d93c4 <__cxa_atexit@plt+0xcceec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d93bc <__cxa_atexit@plt+0xccee4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #64] @ d93c8 <__cxa_atexit@plt+0xccef0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d93bc <__cxa_atexit@plt+0xccee4> │ │ │ │ - ldr r3, [pc, #36] @ d93cc <__cxa_atexit@plt+0xccef4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d93bc <__cxa_atexit@plt+0xccee4> │ │ │ │ - b d9474 <__cxa_atexit@plt+0xccf9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - biceq sp, r6, r0, asr #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #60] @ d942c <__cxa_atexit@plt+0xccf54> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9424 <__cxa_atexit@plt+0xccf4c> │ │ │ │ - ldr r3, [pc, #32] @ d9430 <__cxa_atexit@plt+0xccf58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9424 <__cxa_atexit@plt+0xccf4c> │ │ │ │ - b d9474 <__cxa_atexit@plt+0xccf9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - biceq sp, r6, ip, asr r9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + biceq r2, r7, r4, ror #13 │ │ │ │ + biceq r2, r7, r0, lsl r7 │ │ │ │ + biceq r2, r7, r8, lsl #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ d9464 <__cxa_atexit@plt+0xccf8c> │ │ │ │ + ldr r3, [pc, #24] @ d5884 <__cxa_atexit@plt+0xc93ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #20] @ d5888 <__cxa_atexit@plt+0xc93b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d945c <__cxa_atexit@plt+0xccf84> │ │ │ │ - b d9474 <__cxa_atexit@plt+0xccf9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1907280 <__cxa_atexit@plt+0x18fada8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq sp, r6, r8, lsr #18 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + biceq r2, r7, r8, lsl #13 │ │ │ │ + biceq r2, r7, r4, asr r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #120] @ d9500 <__cxa_atexit@plt+0xcd028> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq d94e4 <__cxa_atexit@plt+0xcd00c> │ │ │ │ - ldr r2, [pc, #84] @ d9504 <__cxa_atexit@plt+0xcd02c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d94f4 <__cxa_atexit@plt+0xcd01c> │ │ │ │ - ldr r3, [pc, #60] @ d9508 <__cxa_atexit@plt+0xcd030> │ │ │ │ + ldr r3, [pc, #36] @ d58c4 <__cxa_atexit@plt+0xc93ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldm r5, {r1, sl} │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ - stmib r5, {r1, r2, r3} │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq d58b8 <__cxa_atexit@plt+0xc93e0> │ │ │ │ + mov r7, r8 │ │ │ │ + b d58d4 <__cxa_atexit@plt+0xc93fc> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - biceq sp, r6, r4, lsl #17 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + biceq r2, r7, r8, lsl r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ d9570 <__cxa_atexit@plt+0xcd098> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d5908 <__cxa_atexit@plt+0xc9430> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #104] @ d5958 <__cxa_atexit@plt+0xc9480> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq d9564 <__cxa_atexit@plt+0xcd08c> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #52] @ d9574 <__cxa_atexit@plt+0xcd09c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ + beq d593c <__cxa_atexit@plt+0xc9464> │ │ │ │ + mov r7, r3 │ │ │ │ + b d5970 <__cxa_atexit@plt+0xc9498> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d5948 <__cxa_atexit@plt+0xc9470> │ │ │ │ + ldr r7, [pc, #60] @ d595c <__cxa_atexit@plt+0xc9484> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #56] @ d5960 <__cxa_atexit@plt+0xc9488> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - biceq sp, r6, r8, lsl r8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + biceq r2, r7, r8, asr #11 │ │ │ │ + bicseq r1, lr, r0, asr r3 │ │ │ │ + biceq r2, r7, ip, ror r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ d95b4 <__cxa_atexit@plt+0xcd0dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d95ec <__cxa_atexit@plt+0xcd114> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d5a34 <__cxa_atexit@plt+0xc955c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #61 @ 0x3d │ │ │ │ + bne d5a0c <__cxa_atexit@plt+0xc9534> │ │ │ │ + ldr lr, [pc, #168] @ d5a40 <__cxa_atexit@plt+0xc9568> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #164] @ d5a44 <__cxa_atexit@plt+0xc956c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r9, [pc, #160] @ d5a48 <__cxa_atexit@plt+0xc9570> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #156] @ d5a4c <__cxa_atexit@plt+0xc9574> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #1 │ │ │ │ + ldr r8, [pc, #148] @ d5a50 <__cxa_atexit@plt+0xc9578> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r1, r6, #15 │ │ │ │ + sub r2, r6, #23 │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + sub r9, r6, #34 @ 0x22 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + sub r1, r6, #47 @ 0x2f │ │ │ │ + str sl, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r0, r2, r8} │ │ │ │ + add r0, r3, #20 │ │ │ │ + stm r0, {r1, r7, lr} │ │ │ │ + str r9, [r3, #32] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #64] @ d5a54 <__cxa_atexit@plt+0xc957c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #60] @ d5a58 <__cxa_atexit@plt+0xc9580> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ d95f0 <__cxa_atexit@plt+0xcd118> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + sub r7, r6, #47 @ 0x2f │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq sp, sp, r8, lsl r6 │ │ │ │ - ldrsbeq sp, [sp, #104] @ 0x68 │ │ │ │ - @ instruction: 0x01c6d798 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffbc8 │ │ │ │ + bicseq r1, lr, r0, lsr r2 │ │ │ │ + ldrsheq r1, [lr, #40] @ 0x28 │ │ │ │ + bicseq r1, lr, r0, asr #4 │ │ │ │ + bicseq r1, lr, r8, ror #4 │ │ │ │ + ldrdeq r2, [r7, #68] @ 0x44 │ │ │ │ + bicseq r1, lr, ip, asr r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d963c <__cxa_atexit@plt+0xcd164> │ │ │ │ - ldr r7, [pc, #52] @ d964c <__cxa_atexit@plt+0xcd174> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d5aa0 <__cxa_atexit@plt+0xc95c8> │ │ │ │ + ldr r7, [pc, #52] @ d5ab4 <__cxa_atexit@plt+0xc95dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq d9630 <__cxa_atexit@plt+0xcd158> │ │ │ │ + beq d5a94 <__cxa_atexit@plt+0xc95bc> │ │ │ │ mov r7, r8 │ │ │ │ - b d9660 <__cxa_atexit@plt+0xcd188> │ │ │ │ + b d5ac4 <__cxa_atexit@plt+0xc95ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d9650 <__cxa_atexit@plt+0xcd178> │ │ │ │ + ldr r7, [pc, #16] @ d5ab8 <__cxa_atexit@plt+0xc95e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq sp, r6, ip, lsl #15 │ │ │ │ - biceq sp, r6, ip, lsr r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #136] @ d96f0 <__cxa_atexit@plt+0xcd218> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d96d8 <__cxa_atexit@plt+0xcd200> │ │ │ │ - ldr lr, [pc, #108] @ d96f4 <__cxa_atexit@plt+0xcd21c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r2, r7, ip, lsl r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d5ca4 <__cxa_atexit@plt+0xc97cc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d96d8 <__cxa_atexit@plt+0xcd200> │ │ │ │ - ldr r2, [pc, #60] @ d96f8 <__cxa_atexit@plt+0xcd220> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d96e4 <__cxa_atexit@plt+0xcd20c> │ │ │ │ - mov r7, r3 │ │ │ │ - b d97c0 <__cxa_atexit@plt+0xcd2e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #87] @ 0x57 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr sl, [r7, #91] @ 0x5b │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #95] @ 0x5f │ │ │ │ + ldr ip, [r7, #99] @ 0x63 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [r7, #103] @ 0x67 │ │ │ │ + ldr r0, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #115 @ 0x73 │ │ │ │ + ldm r7, {r1, r2, r4, r7} │ │ │ │ + ldr r8, [pc, #252] @ d5cb0 <__cxa_atexit@plt+0xc97d8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #2 │ │ │ │ + ldr r9, [pc, #244] @ d5cb4 <__cxa_atexit@plt+0xc97dc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #100 @ 0x64 │ │ │ │ + stm r9, {fp, ip, lr} │ │ │ │ + str r0, [r3, #112] @ 0x70 │ │ │ │ + str r8, [r3, #116] @ 0x74 │ │ │ │ + add lr, r3, #120 @ 0x78 │ │ │ │ + stm lr, {r1, r2, r4, r7} │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + str sl, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x01c6d694 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #88] @ d9774 <__cxa_atexit@plt+0xcd29c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ + mov r3, #132 @ 0x84 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r1, lr, r4, lsr r0 │ │ │ │ + bicseq r1, lr, r0, asr r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d975c <__cxa_atexit@plt+0xcd284> │ │ │ │ - ldr r2, [pc, #56] @ d9778 <__cxa_atexit@plt+0xcd2a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d9768 <__cxa_atexit@plt+0xcd290> │ │ │ │ - mov r7, r3 │ │ │ │ - b d97c0 <__cxa_atexit@plt+0xcd2e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - biceq sp, r6, r4, lsl r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ d97b0 <__cxa_atexit@plt+0xcd2d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d5cfc <__cxa_atexit@plt+0xc9824> │ │ │ │ + ldr r7, [pc, #52] @ d5d10 <__cxa_atexit@plt+0xc9838> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d97a8 <__cxa_atexit@plt+0xcd2d0> │ │ │ │ - b d97c0 <__cxa_atexit@plt+0xcd2e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq sp, [r6, #92] @ 0x5c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #124] @ d9850 <__cxa_atexit@plt+0xcd378> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ - beq d9834 <__cxa_atexit@plt+0xcd35c> │ │ │ │ - ldr r2, [pc, #88] @ d9854 <__cxa_atexit@plt+0xcd37c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9844 <__cxa_atexit@plt+0xcd36c> │ │ │ │ - ldr r3, [pc, #64] @ d9858 <__cxa_atexit@plt+0xcd380> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ + beq d5cf0 <__cxa_atexit@plt+0xc9818> │ │ │ │ + mov r7, r8 │ │ │ │ + b d5d20 <__cxa_atexit@plt+0xc9848> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ d5d14 <__cxa_atexit@plt+0xc983c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - biceq sp, r6, r4, lsr r5 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #72] @ d98b8 <__cxa_atexit@plt+0xcd3e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d98ac <__cxa_atexit@plt+0xcd3d4> │ │ │ │ - ldr r2, [pc, #48] @ d98bc <__cxa_atexit@plt+0xcd3e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrdeq sp, [r6, #64] @ 0x40 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ d98f4 <__cxa_atexit@plt+0xcd41c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b d8294 <__cxa_atexit@plt+0xcbdbc> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r2, r7, ip, asr #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d5f00 <__cxa_atexit@plt+0xc9a28> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #87] @ 0x57 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr sl, [r7, #91] @ 0x5b │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #95] @ 0x5f │ │ │ │ + ldr ip, [r7, #99] @ 0x63 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [r7, #103] @ 0x67 │ │ │ │ + ldr r0, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #115 @ 0x73 │ │ │ │ + ldm r7, {r1, r2, r4, r7} │ │ │ │ + ldr r8, [pc, #252] @ d5f0c <__cxa_atexit@plt+0xc9a34> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ + ldr r9, [pc, #244] @ d5f10 <__cxa_atexit@plt+0xc9a38> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #100 @ 0x64 │ │ │ │ + stm r9, {fp, ip, lr} │ │ │ │ + str r0, [r3, #112] @ 0x70 │ │ │ │ + str r8, [r3, #116] @ 0x74 │ │ │ │ + add lr, r3, #120 @ 0x78 │ │ │ │ + stm lr, {r1, r2, r4, r7} │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + str sl, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r6, r8, lsr #7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #132 @ 0x84 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r0, lr, r0, lsr #29 │ │ │ │ + ldrsheq r0, [lr, #244] @ 0xf4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d9964 <__cxa_atexit@plt+0xcd48c> │ │ │ │ - ldr r7, [pc, #52] @ d9974 <__cxa_atexit@plt+0xcd49c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq d9958 <__cxa_atexit@plt+0xcd480> │ │ │ │ - mov r7, r8 │ │ │ │ - b d9988 <__cxa_atexit@plt+0xcd4b0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ d9978 <__cxa_atexit@plt+0xcd4a0> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d5fa8 <__cxa_atexit@plt+0xc9ad0> │ │ │ │ + ldr r3, [pc, #132] @ d5fc0 <__cxa_atexit@plt+0xc9ae8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #124] @ d5fc4 <__cxa_atexit@plt+0xc9aec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #116] @ d5fc8 <__cxa_atexit@plt+0xc9af0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #112] @ d5fcc <__cxa_atexit@plt+0xc9af4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, #104] @ d5fd0 <__cxa_atexit@plt+0xc9af8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #100] @ d5fd4 <__cxa_atexit@plt+0xc9afc> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ + sub r2, r6, #26 │ │ │ │ + sub r0, r6, #35 @ 0x23 │ │ │ │ + str sl, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + add r8, r7, #16 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r3, [r7, #32] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #40] @ d5fd8 <__cxa_atexit@plt+0xc9b00> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq sp, r6, ip, ror #8 │ │ │ │ - biceq sp, r6, ip, asr #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #140] @ d9a24 <__cxa_atexit@plt+0xcd54c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + bicseq r0, lr, r4, ror #26 │ │ │ │ + @ instruction: 0x01de1098 │ │ │ │ + bicseq r0, lr, ip, ror ip │ │ │ │ + @ instruction: 0x01de0c94 │ │ │ │ + ldrheq r0, [lr, #204] @ 0xcc │ │ │ │ + bicseq r1, lr, r0, ror #3 │ │ │ │ + biceq r2, r7, ip, lsl #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d99f8 <__cxa_atexit@plt+0xcd520> │ │ │ │ - ldr r2, [pc, #112] @ d9a28 <__cxa_atexit@plt+0xcd550> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d9a10 <__cxa_atexit@plt+0xcd538> │ │ │ │ - ldr r7, [pc, #76] @ d9a2c <__cxa_atexit@plt+0xcd554> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d6020 <__cxa_atexit@plt+0xc9b48> │ │ │ │ + ldr r7, [pc, #52] @ d6034 <__cxa_atexit@plt+0xc9b5c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq d9a04 <__cxa_atexit@plt+0xcd52c> │ │ │ │ + beq d6014 <__cxa_atexit@plt+0xc9b3c> │ │ │ │ mov r7, r8 │ │ │ │ - b d56a8 <__cxa_atexit@plt+0xc91d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b d6044 <__cxa_atexit@plt+0xc9b6c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ d9a30 <__cxa_atexit@plt+0xcd558> │ │ │ │ + ldr r7, [pc, #16] @ d6038 <__cxa_atexit@plt+0xc9b60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0xffffbcc4 │ │ │ │ - strheq sp, [r6, #32] │ │ │ │ - @ instruction: 0x01c6d294 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ d9aa4 <__cxa_atexit@plt+0xcd5cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi d9a94 <__cxa_atexit@plt+0xcd5bc> │ │ │ │ - ldr r7, [pc, #56] @ d9aa8 <__cxa_atexit@plt+0xcd5d0> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r2, r7, ip, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d6218 <__cxa_atexit@plt+0xc9d40> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #87] @ 0x57 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr sl, [r7, #95] @ 0x5f │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #99] @ 0x63 │ │ │ │ + ldr ip, [r7, #103] @ 0x67 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r8, [pc, #244] @ d6224 <__cxa_atexit@plt+0xc9d4c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #2 │ │ │ │ + ldr r9, [pc, #236] @ d6228 <__cxa_atexit@plt+0xc9d50> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #100 @ 0x64 │ │ │ │ + stm r9, {sl, fp, ip, lr} │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + str r8, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #132 @ 0x84 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrheq r0, [lr, #168] @ 0xa8 │ │ │ │ + ldrsbeq r0, [lr, #196] @ 0xc4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d6270 <__cxa_atexit@plt+0xc9d98> │ │ │ │ + ldr r7, [pc, #52] @ d6284 <__cxa_atexit@plt+0xc9dac> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq d9a88 <__cxa_atexit@plt+0xcd5b0> │ │ │ │ + beq d6264 <__cxa_atexit@plt+0xc9d8c> │ │ │ │ mov r7, r8 │ │ │ │ - b d56a8 <__cxa_atexit@plt+0xc91d0> │ │ │ │ + b d6294 <__cxa_atexit@plt+0xc9dbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ d9aac <__cxa_atexit@plt+0xcd5d4> │ │ │ │ + ldr r7, [pc, #16] @ d6288 <__cxa_atexit@plt+0xc9db0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xffffbc34 │ │ │ │ - biceq sp, r6, ip, lsr #4 │ │ │ │ - biceq sp, r6, r8, lsl r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne d9ae4 <__cxa_atexit@plt+0xcd60c> │ │ │ │ - ldr r3, [pc, #48] @ d9b00 <__cxa_atexit@plt+0xcd628> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9af8 <__cxa_atexit@plt+0xcd620> │ │ │ │ - b d9b14 <__cxa_atexit@plt+0xcd63c> │ │ │ │ - ldr r7, [pc, #24] @ d9b04 <__cxa_atexit@plt+0xcd62c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrheq sp, [sp, #28] │ │ │ │ - biceq sp, r6, r0, asr #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d9b88 <__cxa_atexit@plt+0xcd6b0> │ │ │ │ - ldr r2, [pc, #236] @ d9c14 <__cxa_atexit@plt+0xcd73c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d9bfc <__cxa_atexit@plt+0xcd724> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #208] @ d9c18 <__cxa_atexit@plt+0xcd740> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9bf0 <__cxa_atexit@plt+0xcd718> │ │ │ │ - ldr r1, [pc, #184] @ d9c1c <__cxa_atexit@plt+0xcd744> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9bf0 <__cxa_atexit@plt+0xcd718> │ │ │ │ - mov r5, r3 │ │ │ │ - b d9d7c <__cxa_atexit@plt+0xcd8a4> │ │ │ │ - ldr r2, [pc, #120] @ d9c08 <__cxa_atexit@plt+0xcd730> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d9bfc <__cxa_atexit@plt+0xcd724> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #92] @ d9c0c <__cxa_atexit@plt+0xcd734> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9bf0 <__cxa_atexit@plt+0xcd718> │ │ │ │ - ldr r1, [pc, #68] @ d9c10 <__cxa_atexit@plt+0xcd738> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ + biceq r2, r7, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d6468 <__cxa_atexit@plt+0xc9f90> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9bf0 <__cxa_atexit@plt+0xcd718> │ │ │ │ - mov r5, r3 │ │ │ │ - b d9d7c <__cxa_atexit@plt+0xcd8a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #87] @ 0x57 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr sl, [r7, #95] @ 0x5f │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #99] @ 0x63 │ │ │ │ + ldr ip, [r7, #103] @ 0x67 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r8, [pc, #244] @ d6474 <__cxa_atexit@plt+0xc9f9c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ + ldr r9, [pc, #236] @ d6478 <__cxa_atexit@plt+0xc9fa0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #100 @ 0x64 │ │ │ │ + stm r9, {sl, fp, ip, lr} │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + str r8, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - andeq r0, r0, r4, lsl r2 │ │ │ │ - biceq sp, r6, r8, lsr #1 │ │ │ │ + mov r3, #132 @ 0x84 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r0, lr, r0, lsr r9 │ │ │ │ + bicseq r0, lr, r4, lsl #21 │ │ │ │ + biceq r1, r7, ip, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r5, [r2, #7] │ │ │ │ - ldr r2, [pc, #64] @ d9c84 <__cxa_atexit@plt+0xcd7ac> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d64bc <__cxa_atexit@plt+0xc9fe4> │ │ │ │ + ldr r2, [pc, #40] @ d64c4 <__cxa_atexit@plt+0xc9fec> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ d64c8 <__cxa_atexit@plt+0xc9ff0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9c7c <__cxa_atexit@plt+0xcd7a4> │ │ │ │ - ldr r2, [pc, #40] @ d9c88 <__cxa_atexit@plt+0xcd7b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9c7c <__cxa_atexit@plt+0xcd7a4> │ │ │ │ - b d9d7c <__cxa_atexit@plt+0xcd8a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 2a17d0 <__cxa_atexit@plt+0x2952f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - biceq sp, r6, ip, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + ldrsheq r0, [lr, #108] @ 0x6c │ │ │ │ + biceq r1, r7, ip, ror #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ d9cc4 <__cxa_atexit@plt+0xcd7ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9cbc <__cxa_atexit@plt+0xcd7e4> │ │ │ │ - b d9d7c <__cxa_atexit@plt+0xcd8a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - biceq sp, r6, r0 │ │ │ │ + ldr r9, [pc, #12] @ d64ec <__cxa_atexit@plt+0xca014> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + biceq r1, r7, r0, ror #29 │ │ │ │ + ldrdeq r1, [r7, #232] @ 0xe8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r3, [pc, #12] @ d6514 <__cxa_atexit@plt+0xca03c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ + bicseq r0, lr, r8, lsr #15 │ │ │ │ + biceq r1, r7, ip, asr #29 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d65f0 <__cxa_atexit@plt+0xca118> │ │ │ │ + ldr r2, [pc, #240] @ d662c <__cxa_atexit@plt+0xca154> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r1, r7, r8, r9} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq d65c8 <__cxa_atexit@plt+0xca0f0> │ │ │ │ + cmp r7, #3 │ │ │ │ + beq d65f8 <__cxa_atexit@plt+0xca120> │ │ │ │ + sub r2, r7, #1 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r5, [r2, #7] │ │ │ │ - ldr r2, [pc, #64] @ d9d2c <__cxa_atexit@plt+0xcd854> │ │ │ │ + ldr r7, [r3, #-16]! │ │ │ │ + ldr r9, [r3, #12] │ │ │ │ + cmp r2, #5 │ │ │ │ + bne d65d8 <__cxa_atexit@plt+0xca100> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #20 │ │ │ │ + cmp r2, r7 │ │ │ │ + bcc d6608 <__cxa_atexit@plt+0xca130> │ │ │ │ + ldr r2, [pc, #172] @ d6638 <__cxa_atexit@plt+0xca160> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ + ldr r1, [pc, #168] @ d663c <__cxa_atexit@plt+0xca164> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + ldr r6, [pc, #144] @ d6640 <__cxa_atexit@plt+0xca168> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #3 │ │ │ │ + sub sl, r7, #2 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1849048 <__cxa_atexit@plt+0x183cb70> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9d24 <__cxa_atexit@plt+0xcd84c> │ │ │ │ - ldr r2, [pc, #40] @ d9d30 <__cxa_atexit@plt+0xcd858> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9d24 <__cxa_atexit@plt+0xcd84c> │ │ │ │ - b d9d7c <__cxa_atexit@plt+0xcd8a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strexbeq ip, r4, [r6] │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ d9d6c <__cxa_atexit@plt+0xcd894> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9d64 <__cxa_atexit@plt+0xcd88c> │ │ │ │ - b d9d7c <__cxa_atexit@plt+0xcd8a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r5, [pc, #80] @ d6634 <__cxa_atexit@plt+0xca15c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq ip, r6, r8, asr pc │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + b d6560 <__cxa_atexit@plt+0xca088> │ │ │ │ + ldr r6, [pc, #32] @ d6630 <__cxa_atexit@plt+0xca158> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + bicseq r0, lr, r4, lsr #23 │ │ │ │ + biceq r1, r7, r4, lsr #27 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne d9db4 <__cxa_atexit@plt+0xcd8dc> │ │ │ │ - ldr r2, [pc, #148] @ d9e24 <__cxa_atexit@plt+0xcd94c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d9e04 <__cxa_atexit@plt+0xcd92c> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #120] @ d9e28 <__cxa_atexit@plt+0xcd950> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b d9ddc <__cxa_atexit@plt+0xcd904> │ │ │ │ - ldr r2, [pc, #96] @ d9e1c <__cxa_atexit@plt+0xcd944> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq d66e0 <__cxa_atexit@plt+0xca208> │ │ │ │ + sub r1, r3, #1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + cmp r1, #5 │ │ │ │ + bne d66c0 <__cxa_atexit@plt+0xca1e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d66f0 <__cxa_atexit@plt+0xca218> │ │ │ │ + ldr r2, [pc, #144] @ d6718 <__cxa_atexit@plt+0xca240> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq d9e04 <__cxa_atexit@plt+0xcd92c> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #68] @ d9e20 <__cxa_atexit@plt+0xcd948> │ │ │ │ + ldr r1, [pc, #140] @ d671c <__cxa_atexit@plt+0xca244> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9e10 <__cxa_atexit@plt+0xcd938> │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b d9f14 <__cxa_atexit@plt+0xcda3c> │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + ldr r6, [pc, #116] @ d6720 <__cxa_atexit@plt+0xca248> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #3 │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub sl, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1849048 <__cxa_atexit@plt+0x183cb70> │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + ldr r9, [r2, #12] │ │ │ │ + ldr r7, [pc, #68] @ d6714 <__cxa_atexit@plt+0xca23c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - stlexbeq ip, ip, [r6] │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r1, [r3, #-2] │ │ │ │ + b d6660 <__cxa_atexit@plt+0xca188> │ │ │ │ + ldr r6, [pc, #24] @ d6710 <__cxa_atexit@plt+0xca238> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + bicseq r0, lr, r8, lsr #21 │ │ │ │ + biceq r1, r7, r4, asr #25 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #52] @ d9e80 <__cxa_atexit@plt+0xcd9a8> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d6780 <__cxa_atexit@plt+0xca2a8> │ │ │ │ + ldr r2, [pc, #76] @ d6798 <__cxa_atexit@plt+0xca2c0> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ d679c <__cxa_atexit@plt+0xca2c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + ldr r3, [pc, #48] @ d67a0 <__cxa_atexit@plt+0xca2c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub sl, r6, #2 │ │ │ │ + b 1849048 <__cxa_atexit@plt+0x183cb70> │ │ │ │ + ldr r3, [pc, #28] @ d67a4 <__cxa_atexit@plt+0xca2cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9e74 <__cxa_atexit@plt+0xcd99c> │ │ │ │ - ldr r2, [r5] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b d9f14 <__cxa_atexit@plt+0xcda3c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq ip, r6, r4, asr #28 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b d9f14 <__cxa_atexit@plt+0xcda3c> │ │ │ │ - biceq ip, r6, r8, lsr #28 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + bicseq r0, lr, r4, ror #19 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r1, r7, r0, asr #24 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #52] @ d9ef4 <__cxa_atexit@plt+0xcda1c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d6804 <__cxa_atexit@plt+0xca32c> │ │ │ │ + ldr r2, [pc, #76] @ d681c <__cxa_atexit@plt+0xca344> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ d6820 <__cxa_atexit@plt+0xca348> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + ldr r3, [pc, #48] @ d6824 <__cxa_atexit@plt+0xca34c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub sl, r6, #2 │ │ │ │ + b 1849048 <__cxa_atexit@plt+0x183cb70> │ │ │ │ + ldr r3, [pc, #28] @ d6828 <__cxa_atexit@plt+0xca350> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq d9ee8 <__cxa_atexit@plt+0xcda10> │ │ │ │ - ldr r2, [r5] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b d9f14 <__cxa_atexit@plt+0xcda3c> │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + bicseq r0, lr, r0, ror #18 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + strheq r1, [r7, #188] @ 0xbc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d68cc <__cxa_atexit@plt+0xca3f4> │ │ │ │ + ldr lr, [pc, #156] @ d68ec <__cxa_atexit@plt+0xca414> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #144] @ d68f0 <__cxa_atexit@plt+0xca418> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq d68b4 <__cxa_atexit@plt+0xca3dc> │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne d68c0 <__cxa_atexit@plt+0xca3e8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #12 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc d68d8 <__cxa_atexit@plt+0xca400> │ │ │ │ + ldr r3, [pc, #96] @ d68f4 <__cxa_atexit@plt+0xca41c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r1, #5 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq ip, [r6, #208] @ 0xd0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r1 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + bicseq r0, lr, r4, asr #6 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + strdeq r1, [r7, #160] @ 0xa0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b d9f14 <__cxa_atexit@plt+0xcda3c> │ │ │ │ - mov fp, r7 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne d6944 <__cxa_atexit@plt+0xca46c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc d6950 <__cxa_atexit@plt+0xca478> │ │ │ │ + ldr r1, [pc, #52] @ d6960 <__cxa_atexit@plt+0xca488> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmib r6, {r1, r3, r7} │ │ │ │ + sub r7, r2, #5 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffbf8 │ │ │ │ + biceq r1, r7, r0, lsl #21 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - cmp r7, r2 │ │ │ │ - bne d9f6c <__cxa_atexit@plt+0xcda94> │ │ │ │ - ldr r7, [pc, #104] @ d9fa0 <__cxa_atexit@plt+0xcdac8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi d9f8c <__cxa_atexit@plt+0xcdab4> │ │ │ │ - ldr r7, [pc, #80] @ d9fa4 <__cxa_atexit@plt+0xcdacc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + bhi d69b0 <__cxa_atexit@plt+0xca4d8> │ │ │ │ + ldr r2, [pc, #48] @ d69bc <__cxa_atexit@plt+0xca4e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq d9f80 <__cxa_atexit@plt+0xcdaa8> │ │ │ │ + beq d69a4 <__cxa_atexit@plt+0xca4cc> │ │ │ │ mov r7, r8 │ │ │ │ - b d5edc <__cxa_atexit@plt+0xc9a04> │ │ │ │ - ldr r7, [pc, #56] @ d9fac <__cxa_atexit@plt+0xcdad4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ + b d69cc <__cxa_atexit@plt+0xca4f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ d9fa8 <__cxa_atexit@plt+0xcdad0> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffbf84 │ │ │ │ - biceq ip, r6, ip, lsr sp │ │ │ │ - bicseq ip, sp, r4, lsr sp │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r1, r7, r8, lsr #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #148 @ 0x94 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d6bac <__cxa_atexit@plt+0xca6d4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp] │ │ │ │ + str fp, [sp, #76] @ 0x4c │ │ │ │ + ldr fp, [r7, #87] @ 0x57 │ │ │ │ + ldr ip, [r7, #91] @ 0x5b │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ + str r4, [sp, #68] @ 0x44 │ │ │ │ + ldr lr, [r7, #95] @ 0x5f │ │ │ │ + add r9, r7, #99 @ 0x63 │ │ │ │ + ldm r9, {r0, r1, r2, r4, r6, r8, r9} │ │ │ │ + ldr r7, [r7, #127] @ 0x7f │ │ │ │ + ldr sl, [pc, #268] @ d6bb8 <__cxa_atexit@plt+0xca6e0> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #144] @ 0x90 │ │ │ │ + str r9, [r3, #140] @ 0x8c │ │ │ │ + add r7, r3, #104 @ 0x68 │ │ │ │ + stm r7, {fp, ip, lr} │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r0, r1, r2, r4, r6} │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #100] @ 0x64 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r6, [r3, #48] @ 0x30 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + str r6, [r3, #52] @ 0x34 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + str r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [sp, #36] @ 0x24 │ │ │ │ + str r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ + str r6, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [pc, #92] @ d6bbc <__cxa_atexit@plt+0xca6e4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #3 │ │ │ │ + str r6, [r3, #32] │ │ │ │ + ldr r6, [sp, #80] @ 0x50 │ │ │ │ + str r6, [r3, #28] │ │ │ │ + ldr r6, [sp, #84] @ 0x54 │ │ │ │ + str r6, [r3, #24] │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ + str r6, [r3, #20] │ │ │ │ + ldr r6, [pc, #56] @ d6bc0 <__cxa_atexit@plt+0xca6e8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r3, #16] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r3, [r3, #136] @ 0x88 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r4, [sp, #68] @ 0x44 │ │ │ │ + ldr fp, [sp, #76] @ 0x4c │ │ │ │ + bx r0 │ │ │ │ + mov r3, #148 @ 0x94 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + ldrsheq r0, [lr, #88] @ 0x58 │ │ │ │ + bicseq r0, lr, r8, lsl #5 │ │ │ │ + biceq r1, r7, r0, lsr #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ d9fe4 <__cxa_atexit@plt+0xcdb0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ d9fe8 <__cxa_atexit@plt+0xcdb10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d6c00 <__cxa_atexit@plt+0xca728> │ │ │ │ + ldr r3, [pc, #40] @ d6c18 <__cxa_atexit@plt+0xca740> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, sp, r0, lsr #24 │ │ │ │ - bicseq ip, sp, r0, ror #25 │ │ │ │ - biceq ip, r6, r0, ror #27 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [pc, #20] @ d6c1c <__cxa_atexit@plt+0xca744> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + strdeq r1, [r7, #124] @ 0x7c │ │ │ │ + ldrdeq r1, [r7, #120] @ 0x78 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da04c <__cxa_atexit@plt+0xcdb74> │ │ │ │ - ldr r7, [pc, #96] @ da070 <__cxa_atexit@plt+0xcdb98> │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi d6cb4 <__cxa_atexit@plt+0xca7dc> │ │ │ │ + ldr r7, [pc, #180] @ d6cf8 <__cxa_atexit@plt+0xca820> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi da05c <__cxa_atexit@plt+0xcdb84> │ │ │ │ - ldr r7, [pc, #76] @ da074 <__cxa_atexit@plt+0xcdb9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r2] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d6cc4 <__cxa_atexit@plt+0xca7ec> │ │ │ │ + ldr r7, [pc, #156] @ d6cfc <__cxa_atexit@plt+0xca824> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq da040 <__cxa_atexit@plt+0xcdb68> │ │ │ │ - mov r7, r8 │ │ │ │ - b d9988 <__cxa_atexit@plt+0xcd4b0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d6ce4 <__cxa_atexit@plt+0xca80c> │ │ │ │ + ldr lr, [pc, #140] @ d6d08 <__cxa_atexit@plt+0xca830> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #136] @ d6d0c <__cxa_atexit@plt+0xca834> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #128] @ d6d10 <__cxa_atexit@plt+0xca838> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r3, #15 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + add r8, r6, #16 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ da07c <__cxa_atexit@plt+0xcdba4> │ │ │ │ + ldr r7, [pc, #72] @ d6d04 <__cxa_atexit@plt+0xca82c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ da078 <__cxa_atexit@plt+0xcdba0> │ │ │ │ + ldr r7, [pc, #52] @ d6d00 <__cxa_atexit@plt+0xca828> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff95c │ │ │ │ - biceq ip, r6, r4, ror sp │ │ │ │ - biceq ip, r6, ip, lsl #27 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + biceq r1, r7, r8, lsr r7 │ │ │ │ + biceq r1, r7, r0, asr r7 │ │ │ │ + bicseq r0, lr, r4, lsr #32 │ │ │ │ + bicseq pc, sp, ip, ror #30 │ │ │ │ + bicseq pc, sp, r0, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ da0b4 <__cxa_atexit@plt+0xcdbdc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ da0b8 <__cxa_atexit@plt+0xcdbe0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d6d6c <__cxa_atexit@plt+0xca894> │ │ │ │ + ldr lr, [pc, #64] @ d6d78 <__cxa_atexit@plt+0xca8a0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #60] @ d6d7c <__cxa_atexit@plt+0xca8a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #52] @ d6d80 <__cxa_atexit@plt+0xca8a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r1, r7, lr} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, sp, r8, lsl ip │ │ │ │ - bicseq ip, sp, r8, asr #22 │ │ │ │ - biceq ip, r6, r0, lsl sp │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq pc, sp, r8, ror #30 │ │ │ │ + ldrheq pc, [sp, #224] @ 0xe0 @ │ │ │ │ + bicseq pc, sp, r4, lsl #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi da134 <__cxa_atexit@plt+0xcdc5c> │ │ │ │ - ldr r7, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne da100 <__cxa_atexit@plt+0xcdc28> │ │ │ │ - ldr r2, [pc, #88] @ da14c <__cxa_atexit@plt+0xcdc74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - b da110 <__cxa_atexit@plt+0xcdc38> │ │ │ │ - ldr r2, [pc, #64] @ da148 <__cxa_atexit@plt+0xcdc70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r8, [r3] │ │ │ │ - stmdb r3, {r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq da12c <__cxa_atexit@plt+0xcdc54> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b da184 <__cxa_atexit@plt+0xcdcac> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ da150 <__cxa_atexit@plt+0xcdc78> │ │ │ │ + bhi d6dc8 <__cxa_atexit@plt+0xca8f0> │ │ │ │ + ldr r7, [pc, #52] @ d6ddc <__cxa_atexit@plt+0xca904> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - biceq ip, r6, r4, ror #25 │ │ │ │ - biceq ip, r6, ip, ror ip │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b da184 <__cxa_atexit@plt+0xcdcac> │ │ │ │ - biceq ip, r6, r4, ror #24 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b da184 <__cxa_atexit@plt+0xcdcac> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne da1c0 <__cxa_atexit@plt+0xcdce8> │ │ │ │ - ldr r2, [pc, #68] @ da1ec <__cxa_atexit@plt+0xcdd14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq da1e0 <__cxa_atexit@plt+0xcdd08> │ │ │ │ - b da1fc <__cxa_atexit@plt+0xcdd24> │ │ │ │ - ldr r2, [pc, #32] @ da1e8 <__cxa_atexit@plt+0xcdd10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq da1e0 <__cxa_atexit@plt+0xcdd08> │ │ │ │ - b da2a0 <__cxa_atexit@plt+0xcddc8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq ip, r6, r0, ror #23 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne da250 <__cxa_atexit@plt+0xcdd78> │ │ │ │ - ldr r7, [pc, #112] @ da284 <__cxa_atexit@plt+0xcddac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi da270 <__cxa_atexit@plt+0xcdd98> │ │ │ │ - ldr r7, [pc, #80] @ da288 <__cxa_atexit@plt+0xcddb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq da264 <__cxa_atexit@plt+0xcdd8c> │ │ │ │ + beq d6dbc <__cxa_atexit@plt+0xca8e4> │ │ │ │ mov r7, r8 │ │ │ │ - b d9988 <__cxa_atexit@plt+0xcd4b0> │ │ │ │ - ldr r7, [pc, #56] @ da290 <__cxa_atexit@plt+0xcddb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ + b d6dec <__cxa_atexit@plt+0xca914> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ da28c <__cxa_atexit@plt+0xcddb4> │ │ │ │ + ldr r7, [pc, #16] @ d6de0 <__cxa_atexit@plt+0xca908> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0xfffff74c │ │ │ │ - biceq ip, r6, r0, ror #22 │ │ │ │ - bicseq ip, sp, r0, asr sl │ │ │ │ - biceq ip, r6, ip, lsr fp │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne da2f4 <__cxa_atexit@plt+0xcde1c> │ │ │ │ - ldr r7, [pc, #112] @ da328 <__cxa_atexit@plt+0xcde50> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r1, r7, ip, ror #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d6fc0 <__cxa_atexit@plt+0xcaae8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #87] @ 0x57 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #91] @ 0x5b │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr sl, [r7, #95] @ 0x5f │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #99] @ 0x63 │ │ │ │ + ldr ip, [r7, #103] @ 0x67 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r8, [pc, #244] @ d6fcc <__cxa_atexit@plt+0xcaaf4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #2 │ │ │ │ + ldr r9, [pc, #236] @ d6fd0 <__cxa_atexit@plt+0xcaaf8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #100 @ 0x64 │ │ │ │ + stm r9, {sl, fp, ip, lr} │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + str r8, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #132 @ 0x84 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r0, lr, r4, lsl #5 │ │ │ │ + bicseq pc, sp, ip, lsr #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi da314 <__cxa_atexit@plt+0xcde3c> │ │ │ │ - ldr r7, [pc, #80] @ da32c <__cxa_atexit@plt+0xcde54> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d7018 <__cxa_atexit@plt+0xcab40> │ │ │ │ + ldr r7, [pc, #52] @ d702c <__cxa_atexit@plt+0xcab54> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq da308 <__cxa_atexit@plt+0xcde30> │ │ │ │ + beq d700c <__cxa_atexit@plt+0xcab34> │ │ │ │ mov r7, r8 │ │ │ │ - b d9988 <__cxa_atexit@plt+0xcd4b0> │ │ │ │ - ldr r7, [pc, #56] @ da334 <__cxa_atexit@plt+0xcde5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ + b d703c <__cxa_atexit@plt+0xcab64> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ da330 <__cxa_atexit@plt+0xcde58> │ │ │ │ + ldr r7, [pc, #16] @ d7030 <__cxa_atexit@plt+0xcab58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffff6a8 │ │ │ │ - strheq ip, [r6, #172] @ 0xac │ │ │ │ - bicseq ip, sp, ip, lsr #19 │ │ │ │ - @ instruction: 0x01c6ca98 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne da36c <__cxa_atexit@plt+0xcde94> │ │ │ │ - ldr r3, [pc, #48] @ da388 <__cxa_atexit@plt+0xcdeb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq da380 <__cxa_atexit@plt+0xcdea8> │ │ │ │ - b da39c <__cxa_atexit@plt+0xcdec4> │ │ │ │ - ldr r7, [pc, #24] @ da38c <__cxa_atexit@plt+0xcdeb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq ip, sp, r4, lsr r9 │ │ │ │ - biceq ip, r6, r0, asr #20 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne da3dc <__cxa_atexit@plt+0xcdf04> │ │ │ │ - ldr r0, [pc, #68] @ da408 <__cxa_atexit@plt+0xcdf30> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq da3fc <__cxa_atexit@plt+0xcdf24> │ │ │ │ - b da418 <__cxa_atexit@plt+0xcdf40> │ │ │ │ - ldr r0, [pc, #32] @ da404 <__cxa_atexit@plt+0xcdf2c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq da3fc <__cxa_atexit@plt+0xcdf24> │ │ │ │ - b da4b4 <__cxa_atexit@plt+0xcdfdc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + biceq r1, r7, r8, lsr #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d7210 <__cxa_atexit@plt+0xcad38> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #87] @ 0x57 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #91] @ 0x5b │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr sl, [r7, #95] @ 0x5f │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #99] @ 0x63 │ │ │ │ + ldr ip, [r7, #103] @ 0x67 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r8, [pc, #244] @ d721c <__cxa_atexit@plt+0xcad44> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #3 │ │ │ │ + ldr r9, [pc, #236] @ d7220 <__cxa_atexit@plt+0xcad48> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #100 @ 0x64 │ │ │ │ + stm r9, {sl, fp, ip, lr} │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + str r8, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq ip, r6, r4, asr #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne da454 <__cxa_atexit@plt+0xcdf7c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da488 <__cxa_atexit@plt+0xcdfb0> │ │ │ │ - ldr r7, [pc, #96] @ da4a0 <__cxa_atexit@plt+0xcdfc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq da47c <__cxa_atexit@plt+0xcdfa4> │ │ │ │ - mov r7, r8 │ │ │ │ - b d9988 <__cxa_atexit@plt+0xcd4b0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da488 <__cxa_atexit@plt+0xcdfb0> │ │ │ │ - ldr r7, [pc, #52] @ da49c <__cxa_atexit@plt+0xcdfc4> │ │ │ │ + mov r3, #132 @ 0x84 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r0, lr, r8, lsr r0 │ │ │ │ + ldrsbeq pc, [sp, #204] @ 0xcc @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d7268 <__cxa_atexit@plt+0xcad90> │ │ │ │ + ldr r7, [pc, #52] @ d727c <__cxa_atexit@plt+0xcada4> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq da47c <__cxa_atexit@plt+0xcdfa4> │ │ │ │ + beq d725c <__cxa_atexit@plt+0xcad84> │ │ │ │ mov r7, r8 │ │ │ │ - b d9988 <__cxa_atexit@plt+0xcd4b0> │ │ │ │ + b d728c <__cxa_atexit@plt+0xcadb4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ da4a4 <__cxa_atexit@plt+0xcdfcc> │ │ │ │ + ldr r7, [pc, #16] @ d7280 <__cxa_atexit@plt+0xcada8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff51c │ │ │ │ - @ instruction: 0xfffff544 │ │ │ │ - biceq ip, r6, r8, asr #18 │ │ │ │ - biceq ip, r6, r8, lsr #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne da4f0 <__cxa_atexit@plt+0xce018> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da524 <__cxa_atexit@plt+0xce04c> │ │ │ │ - ldr r7, [pc, #96] @ da53c <__cxa_atexit@plt+0xce064> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq da518 <__cxa_atexit@plt+0xce040> │ │ │ │ - mov r7, r8 │ │ │ │ - b d9988 <__cxa_atexit@plt+0xcd4b0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi da524 <__cxa_atexit@plt+0xce04c> │ │ │ │ - ldr r7, [pc, #52] @ da538 <__cxa_atexit@plt+0xce060> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r1, r7, r4, ror #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d7460 <__cxa_atexit@plt+0xcaf88> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #87] @ 0x57 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #91] @ 0x5b │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr sl, [r7, #95] @ 0x5f │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #99] @ 0x63 │ │ │ │ + ldr ip, [r7, #103] @ 0x67 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r8, [pc, #244] @ d746c <__cxa_atexit@plt+0xcaf94> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #3 │ │ │ │ + ldr r9, [pc, #236] @ d7470 <__cxa_atexit@plt+0xcaf98> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #100 @ 0x64 │ │ │ │ + stm r9, {sl, fp, ip, lr} │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + str r8, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #132 @ 0x84 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrheq pc, [sp, #160] @ 0xa0 @ │ │ │ │ + bicseq pc, sp, ip, lsl #21 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d74b8 <__cxa_atexit@plt+0xcafe0> │ │ │ │ + ldr r7, [pc, #52] @ d74cc <__cxa_atexit@plt+0xcaff4> │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq da518 <__cxa_atexit@plt+0xce040> │ │ │ │ + beq d74ac <__cxa_atexit@plt+0xcafd4> │ │ │ │ mov r7, r8 │ │ │ │ - b d9988 <__cxa_atexit@plt+0xcd4b0> │ │ │ │ + b d74dc <__cxa_atexit@plt+0xcb004> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ da540 <__cxa_atexit@plt+0xce068> │ │ │ │ + ldr r7, [pc, #16] @ d74d0 <__cxa_atexit@plt+0xcaff8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff480 │ │ │ │ - @ instruction: 0xfffff4a8 │ │ │ │ - biceq ip, r6, ip, lsr #17 │ │ │ │ - ldrdeq ip, [r6, #128] @ 0x80 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r1, r7, r0, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi da58c <__cxa_atexit@plt+0xce0b4> │ │ │ │ - ldr r7, [pc, #52] @ da59c <__cxa_atexit@plt+0xce0c4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d76b0 <__cxa_atexit@plt+0xcb1d8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #87] @ 0x57 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #91] @ 0x5b │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr sl, [r7, #95] @ 0x5f │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #99] @ 0x63 │ │ │ │ + ldr ip, [r7, #103] @ 0x67 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r8, [pc, #244] @ d76bc <__cxa_atexit@plt+0xcb1e4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #3 │ │ │ │ + ldr r9, [pc, #236] @ d76c0 <__cxa_atexit@plt+0xcb1e8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #100 @ 0x64 │ │ │ │ + stm r9, {sl, fp, ip, lr} │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + str r8, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #132 @ 0x84 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0x01ddfb9c │ │ │ │ + bicseq pc, sp, ip, lsr r8 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d7708 <__cxa_atexit@plt+0xcb230> │ │ │ │ + ldr r7, [pc, #52] @ d771c <__cxa_atexit@plt+0xcb244> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq da580 <__cxa_atexit@plt+0xce0a8> │ │ │ │ + beq d76fc <__cxa_atexit@plt+0xcb224> │ │ │ │ mov r7, r8 │ │ │ │ - b da5b0 <__cxa_atexit@plt+0xce0d8> │ │ │ │ + b d772c <__cxa_atexit@plt+0xcb254> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ da5a0 <__cxa_atexit@plt+0xce0c8> │ │ │ │ + ldr r7, [pc, #16] @ d7720 <__cxa_atexit@plt+0xcb248> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01c6c894 │ │ │ │ - biceq ip, r6, r4, ror r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ da618 <__cxa_atexit@plt+0xce140> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq da610 <__cxa_atexit@plt+0xce138> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrdeq r0, [r7, #252] @ 0xfc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d7900 <__cxa_atexit@plt+0xcb428> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #64] @ da61c <__cxa_atexit@plt+0xce144> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq da610 <__cxa_atexit@plt+0xce138> │ │ │ │ - ldr r3, [pc, #36] @ da620 <__cxa_atexit@plt+0xce148> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq da610 <__cxa_atexit@plt+0xce138> │ │ │ │ - b da6c8 <__cxa_atexit@plt+0xce1f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #87] @ 0x57 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #91] @ 0x5b │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr sl, [r7, #95] @ 0x5f │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #99] @ 0x63 │ │ │ │ + ldr ip, [r7, #103] @ 0x67 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r8, [pc, #244] @ d790c <__cxa_atexit@plt+0xcb434> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ + ldr r9, [pc, #236] @ d7910 <__cxa_atexit@plt+0xcb438> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #100 @ 0x64 │ │ │ │ + stm r9, {sl, fp, ip, lr} │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + str r8, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - strdeq ip, [r6, #116] @ 0x74 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #60] @ da680 <__cxa_atexit@plt+0xce1a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq da678 <__cxa_atexit@plt+0xce1a0> │ │ │ │ - ldr r3, [pc, #32] @ da684 <__cxa_atexit@plt+0xce1ac> │ │ │ │ + mov r3, #132 @ 0x84 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq pc, sp, r0, asr r9 @ │ │ │ │ + bicseq pc, sp, ip, ror #11 │ │ │ │ + biceq r0, r7, ip, ror lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi d7988 <__cxa_atexit@plt+0xcb4b0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d7980 <__cxa_atexit@plt+0xcb4a8> │ │ │ │ + ldr r3, [pc, #72] @ d7990 <__cxa_atexit@plt+0xcb4b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq da678 <__cxa_atexit@plt+0xce1a0> │ │ │ │ - b da6c8 <__cxa_atexit@plt+0xce1f0> │ │ │ │ + ldr r2, [pc, #68] @ d7994 <__cxa_atexit@plt+0xcb4bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #56] @ d7998 <__cxa_atexit@plt+0xcb4c0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r2, r5, #1 │ │ │ │ + ldr r5, [pc, #48] @ d799c <__cxa_atexit@plt+0xcb4c4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add sl, r3, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1758964 <__cxa_atexit@plt+0x174c48c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01c6c790 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ da6b8 <__cxa_atexit@plt+0xce1e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq da6b0 <__cxa_atexit@plt+0xce1d8> │ │ │ │ - b da6c8 <__cxa_atexit@plt+0xce1f0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r0, r7, r4, asr #28 │ │ │ │ + bicseq pc, sp, r4, lsr #5 │ │ │ │ + bicseq pc, sp, r4, lsl r7 @ │ │ │ │ + bicseq pc, sp, r0, lsl #16 │ │ │ │ + strdeq r0, [r7, #220] @ 0xdc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi d7a00 <__cxa_atexit@plt+0xcb528> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d79f8 <__cxa_atexit@plt+0xcb520> │ │ │ │ + ldr r7, [pc, #52] @ d7a08 <__cxa_atexit@plt+0xcb530> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #48] @ d7a0c <__cxa_atexit@plt+0xcb534> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #36] @ d7a10 <__cxa_atexit@plt+0xcb538> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq ip, r6, ip, asr r7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #128] @ da75c <__cxa_atexit@plt+0xce284> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq da740 <__cxa_atexit@plt+0xce268> │ │ │ │ - ldr r2, [pc, #92] @ da760 <__cxa_atexit@plt+0xce288> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq da750 <__cxa_atexit@plt+0xce278> │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b da0cc <__cxa_atexit@plt+0xcdbf4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldrdeq r0, [r7, #208] @ 0xd0 │ │ │ │ + bicseq pc, sp, r8, lsl r2 @ │ │ │ │ + bicseq pc, sp, r4, lsl #4 │ │ │ │ + strheq r0, [r7, #220] @ 0xdc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi d7a70 <__cxa_atexit@plt+0xcb598> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d7a68 <__cxa_atexit@plt+0xcb590> │ │ │ │ + ldr r8, [pc, #48] @ d7a78 <__cxa_atexit@plt+0xcb5a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #44] @ d7a7c <__cxa_atexit@plt+0xcb5a4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #40] @ d7a80 <__cxa_atexit@plt+0xcb5a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, sl │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - strheq ip, [r6, #100] @ 0x64 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #64] @ da7b8 <__cxa_atexit@plt+0xce2e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq da7ac <__cxa_atexit@plt+0xce2d4> │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r8, r7 │ │ │ │ - b da0cc <__cxa_atexit@plt+0xcdbf4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq ip, r6, ip, asr r6 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - b da0cc <__cxa_atexit@plt+0xcdbf4> │ │ │ │ - biceq ip, r6, ip, lsr #12 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + biceq r0, r7, ip, ror #26 │ │ │ │ + biceq r0, r7, r4, ror sp │ │ │ │ + @ instruction: 0x01ddf19c │ │ │ │ + biceq r0, r7, ip, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi da830 <__cxa_atexit@plt+0xce358> │ │ │ │ - ldr r7, [pc, #52] @ da840 <__cxa_atexit@plt+0xce368> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq da824 <__cxa_atexit@plt+0xce34c> │ │ │ │ - mov r7, r8 │ │ │ │ - b da854 <__cxa_atexit@plt+0xce37c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi d7ae0 <__cxa_atexit@plt+0xcb608> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d7ad8 <__cxa_atexit@plt+0xcb600> │ │ │ │ + ldr r8, [pc, #48] @ d7ae8 <__cxa_atexit@plt+0xcb610> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #44] @ d7aec <__cxa_atexit@plt+0xcb614> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #40] @ d7af0 <__cxa_atexit@plt+0xcb618> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, sl │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ da844 <__cxa_atexit@plt+0xce36c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - strdeq ip, [r6, #88] @ 0x58 │ │ │ │ - ldrdeq ip, [r6, #80] @ 0x50 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ da8bc <__cxa_atexit@plt+0xce3e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq da8b4 <__cxa_atexit@plt+0xce3dc> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #64] @ da8c0 <__cxa_atexit@plt+0xce3e8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq da8b4 <__cxa_atexit@plt+0xce3dc> │ │ │ │ - ldr r3, [pc, #36] @ da8c4 <__cxa_atexit@plt+0xce3ec> │ │ │ │ + @ instruction: 0x01af881f │ │ │ │ + biceq r0, r7, r8, lsr #26 │ │ │ │ + bicseq pc, sp, ip, lsr #2 │ │ │ │ + biceq r0, r7, ip, lsl #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi d7b74 <__cxa_atexit@plt+0xcb69c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d7b6c <__cxa_atexit@plt+0xcb694> │ │ │ │ + ldr r3, [pc, #84] @ d7b7c <__cxa_atexit@plt+0xcb6a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq da8b4 <__cxa_atexit@plt+0xce3dc> │ │ │ │ - b da96c <__cxa_atexit@plt+0xce494> │ │ │ │ + ldr r2, [pc, #80] @ d7b80 <__cxa_atexit@plt+0xcb6a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #64] @ d7b84 <__cxa_atexit@plt+0xcb6ac> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r3, r5, #3 │ │ │ │ + ldr r5, [pc, #56] @ d7b88 <__cxa_atexit@plt+0xcb6b0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r5, [pc, #48] @ d7b8c <__cxa_atexit@plt+0xcb6b4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 193ed40 <__cxa_atexit@plt+0x1932868> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - biceq ip, r6, r0, asr r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #60] @ da924 <__cxa_atexit@plt+0xce44c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq da91c <__cxa_atexit@plt+0xce444> │ │ │ │ - ldr r3, [pc, #32] @ da928 <__cxa_atexit@plt+0xce450> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq da91c <__cxa_atexit@plt+0xce444> │ │ │ │ - b da96c <__cxa_atexit@plt+0xce494> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - biceq ip, r6, ip, ror #9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ da95c <__cxa_atexit@plt+0xce484> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq da954 <__cxa_atexit@plt+0xce47c> │ │ │ │ - b da96c <__cxa_atexit@plt+0xce494> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + bicseq pc, sp, r4, asr #1 │ │ │ │ + bicseq pc, sp, ip, lsr #12 │ │ │ │ + bicseq pc, sp, r0, lsr r1 @ │ │ │ │ + bicseq pc, sp, r8, lsr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d7bc4 <__cxa_atexit@plt+0xcb6ec> │ │ │ │ + ldr r2, [pc, #28] @ d7bd0 <__cxa_atexit@plt+0xcb6f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - strheq ip, [r6, #72] @ 0x48 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #120] @ da9f8 <__cxa_atexit@plt+0xce520> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrsbeq pc, [sp, #4] @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq da9dc <__cxa_atexit@plt+0xce504> │ │ │ │ - ldr r2, [pc, #84] @ da9fc <__cxa_atexit@plt+0xce524> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d7c1c <__cxa_atexit@plt+0xcb744> │ │ │ │ + ldr r2, [pc, #48] @ d7c28 <__cxa_atexit@plt+0xcb750> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq da9ec <__cxa_atexit@plt+0xce514> │ │ │ │ - ldr r3, [pc, #60] @ daa00 <__cxa_atexit@plt+0xce528> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldm r5, {r1, sl} │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r1, r2, r3} │ │ │ │ - b da0cc <__cxa_atexit@plt+0xcdbf4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d7c10 <__cxa_atexit@plt+0xcb738> │ │ │ │ + mov r7, r8 │ │ │ │ + b d7c34 <__cxa_atexit@plt+0xcb75c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - biceq ip, r6, r4, lsl r4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ daa68 <__cxa_atexit@plt+0xce590> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq daa5c <__cxa_atexit@plt+0xce584> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #52] @ daa6c <__cxa_atexit@plt+0xce594> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - b da0cc <__cxa_atexit@plt+0xcdbf4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r6, [r4, #804] @ 0x324 │ │ │ │ + add sl, r3, #132 @ 0x84 │ │ │ │ + cmp r6, sl │ │ │ │ + bcc d7e10 <__cxa_atexit@plt+0xcb938> │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ + str r6, [sp, #36] @ 0x24 │ │ │ │ + ldr r6, [r7, #7] │ │ │ │ + str r6, [sp, #32] │ │ │ │ + ldr r6, [r7, #11] │ │ │ │ + str r6, [sp, #28] │ │ │ │ + ldr r6, [r7, #15] │ │ │ │ + str r6, [sp, #24] │ │ │ │ + ldr r6, [r7, #51] @ 0x33 │ │ │ │ + str r6, [sp, #84] @ 0x54 │ │ │ │ + ldr r6, [r7, #55] @ 0x37 │ │ │ │ + str r6, [sp, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #59] @ 0x3b │ │ │ │ + str r6, [sp, #76] @ 0x4c │ │ │ │ + ldr r6, [r7, #63] @ 0x3f │ │ │ │ + str r6, [sp, #68] @ 0x44 │ │ │ │ + ldr r6, [r7, #67] @ 0x43 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ + ldr r6, [r7, #71] @ 0x47 │ │ │ │ + str r6, [sp, #60] @ 0x3c │ │ │ │ + ldr r6, [r7, #75] @ 0x4b │ │ │ │ + str r6, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [r7, #79] @ 0x4f │ │ │ │ + str r6, [sp, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #83] @ 0x53 │ │ │ │ + str r6, [sp, #48] @ 0x30 │ │ │ │ + ldr r6, [r7, #87] @ 0x57 │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + ldr r6, [r7, #91] @ 0x5b │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [r7, #95] @ 0x5f │ │ │ │ + str r6, [sp, #20] │ │ │ │ + ldr r6, [r7, #99] @ 0x63 │ │ │ │ + str r6, [sp, #16] │ │ │ │ + ldr r6, [r7, #103] @ 0x67 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + ldr r6, [r7, #107] @ 0x6b │ │ │ │ + str r6, [sp, #8] │ │ │ │ + str fp, [sp, #72] @ 0x48 │ │ │ │ + ldr fp, [r7, #111] @ 0x6f │ │ │ │ + ldr ip, [r7, #115] @ 0x73 │ │ │ │ + ldr r6, [r7, #119] @ 0x77 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + ldr r6, [r7, #123] @ 0x7b │ │ │ │ + str r6, [sp] │ │ │ │ + ldr r6, [r7, #127] @ 0x7f │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + ldr r9, [r7, #23] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + ldr lr, [r7, #35] @ 0x23 │ │ │ │ + ldr r8, [r7, #39] @ 0x27 │ │ │ │ + ldr r7, [r7, #43] @ 0x2b │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + str r8, [r3, #44] @ 0x2c │ │ │ │ + str lr, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #236] @ d7e20 <__cxa_atexit@plt+0xcb948> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r6, [r3, #132] @ 0x84 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #100] @ 0x64 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #104] @ 0x68 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #108] @ 0x6c │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + add lr, r3, #112 @ 0x70 │ │ │ │ + stm lr, {r7, fp, ip} │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #124] @ 0x7c │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #128] @ 0x80 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + str r6, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ + str r6, [r3, #72] @ 0x48 │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + str r6, [r3, #76] @ 0x4c │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r6, [r3, #84] @ 0x54 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + str r6, [r3, #88] @ 0x58 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + str r6, [r3, #92] @ 0x5c │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + str r6, [r3, #96] @ 0x60 │ │ │ │ + ldr r6, [sp, #76] @ 0x4c │ │ │ │ + str r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #80] @ 0x50 │ │ │ │ + str r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [sp, #84] @ 0x54 │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + sub r7, sl, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r6, sl │ │ │ │ + ldr fp, [sp, #72] @ 0x48 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - biceq ip, r6, r8, lsr #7 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r6, #132 @ 0x84 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrsbeq pc, [sp, #12] @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d7e58 <__cxa_atexit@plt+0xcb980> │ │ │ │ + ldr r3, [pc, #36] @ d7e6c <__cxa_atexit@plt+0xcb994> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #32] @ d7e70 <__cxa_atexit@plt+0xcb998> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 19fcee4 <__cxa_atexit@plt+0x19f0a0c> │ │ │ │ + ldr r7, [pc, #20] @ d7e74 <__cxa_atexit@plt+0xcb99c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq r0, r7, r8, asr #19 │ │ │ │ + biceq r0, r7, r4, lsl sl │ │ │ │ + biceq r0, r7, r8, ror r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ daaac <__cxa_atexit@plt+0xce5d4> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d7eb8 <__cxa_atexit@plt+0xcb9e0> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #104] @ d7f08 <__cxa_atexit@plt+0xcba30> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b da0cc <__cxa_atexit@plt+0xcdbf4> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ daae4 <__cxa_atexit@plt+0xce60c> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq d7eec <__cxa_atexit@plt+0xcba14> │ │ │ │ + mov r7, r3 │ │ │ │ + b d7f20 <__cxa_atexit@plt+0xcba48> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d7ef8 <__cxa_atexit@plt+0xcba20> │ │ │ │ + ldr r7, [pc, #60] @ d7f0c <__cxa_atexit@plt+0xcba34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #56] @ d7f10 <__cxa_atexit@plt+0xcba38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ daae8 <__cxa_atexit@plt+0xce610> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, sp, r8, ror #3 │ │ │ │ - bicseq ip, sp, r8, lsl r1 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + biceq r0, r7, r8, lsr #18 │ │ │ │ + bicseq lr, sp, r0, lsr #27 │ │ │ │ + ldrdeq r0, [r7, #140] @ 0x8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dab70 <__cxa_atexit@plt+0xce698> │ │ │ │ - ldr r2, [pc, #132] @ dab8c <__cxa_atexit@plt+0xce6b4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #136] @ d7fbc <__cxa_atexit@plt+0xcbae4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ dab90 <__cxa_atexit@plt+0xce6b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dab64 <__cxa_atexit@plt+0xce68c> │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq d7fa4 <__cxa_atexit@plt+0xcbacc> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne d7f88 <__cxa_atexit@plt+0xcbab0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ + add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc dab78 <__cxa_atexit@plt+0xce6a0> │ │ │ │ - ldr r3, [pc, #84] @ dab94 <__cxa_atexit@plt+0xce6bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #80] @ dab98 <__cxa_atexit@plt+0xce6c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ + bcc d7fac <__cxa_atexit@plt+0xcbad4> │ │ │ │ + ldr r7, [pc, #92] @ d7fc4 <__cxa_atexit@plt+0xcbaec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #88] @ d7fc8 <__cxa_atexit@plt+0xcbaf0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + stmib r6, {r5, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r2, [pc, #48] @ d7fc0 <__cxa_atexit@plt+0xcbae8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d7fa4 <__cxa_atexit@plt+0xcbacc> │ │ │ │ + b d8064 <__cxa_atexit@plt+0xcbb8c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - bicseq ip, sp, r8, lsl #1 │ │ │ │ - biceq ip, r6, ip, lsr r3 │ │ │ │ - ldrheq ip, [sp, #24] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x01c70890 │ │ │ │ + bicseq lr, sp, r8, lsl #26 │ │ │ │ + biceq r0, r7, r4, lsr #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d8018 <__cxa_atexit@plt+0xcbb40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dabe0 <__cxa_atexit@plt+0xce708> │ │ │ │ - ldr r2, [pc, #44] @ dabec <__cxa_atexit@plt+0xce714> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ dabf0 <__cxa_atexit@plt+0xce718> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, r2, #2 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d803c <__cxa_atexit@plt+0xcbb64> │ │ │ │ + ldr r7, [pc, #84] @ d8050 <__cxa_atexit@plt+0xcbb78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ d8054 <__cxa_atexit@plt+0xcbb7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq ip, [r6, #44] @ 0x2c │ │ │ │ - bicseq ip, sp, r8, lsr r1 │ │ │ │ - biceq ip, r6, ip, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dac60 <__cxa_atexit@plt+0xce788> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc dac6c <__cxa_atexit@plt+0xce794> │ │ │ │ - ldr r1, [pc, #84] @ dac7c <__cxa_atexit@plt+0xce7a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ dac80 <__cxa_atexit@plt+0xce7a8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #64] @ dac84 <__cxa_atexit@plt+0xce7ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #56] @ dac88 <__cxa_atexit@plt+0xce7b0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #44] @ d804c <__cxa_atexit@plt+0xcbb74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d8034 <__cxa_atexit@plt+0xcbb5c> │ │ │ │ + b d8064 <__cxa_atexit@plt+0xcbb8c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strdeq r0, [r7, #124] @ 0x7c │ │ │ │ + bicseq lr, sp, r4, ror ip │ │ │ │ + @ instruction: 0x01c70798 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d80a4 <__cxa_atexit@plt+0xcbbcc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d8184 <__cxa_atexit@plt+0xcbcac> │ │ │ │ + ldr r7, [pc, #328] @ d81d0 <__cxa_atexit@plt+0xcbcf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #324] @ d81d4 <__cxa_atexit@plt+0xcbcfc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq fp, sp, r4, ror pc │ │ │ │ - ldrheq fp, [sp, #244] @ 0xf4 │ │ │ │ - ldrsbeq fp, [sp, #248] @ 0xf8 │ │ │ │ - bicseq ip, sp, r0, ror r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dad0c <__cxa_atexit@plt+0xce834> │ │ │ │ - ldr lr, [pc, #128] @ dad2c <__cxa_atexit@plt+0xce854> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r1, [pc, #116] @ dad30 <__cxa_atexit@plt+0xce858> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ + ldr r7, [pc, #260] @ d81b0 <__cxa_atexit@plt+0xcbcd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #8]! │ │ │ │ + ldr r7, [r2, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq dad00 <__cxa_atexit@plt+0xce828> │ │ │ │ + beq d8110 <__cxa_atexit@plt+0xcbc38> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc dad18 <__cxa_atexit@plt+0xce840> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ dad34 <__cxa_atexit@plt+0xce85c> │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d8194 <__cxa_atexit@plt+0xcbcbc> │ │ │ │ + vldr d0, [pc, #208] @ d81a8 <__cxa_atexit@plt+0xcbcd0> │ │ │ │ + add r2, r7, #3 │ │ │ │ + vldr d1, [r2] │ │ │ │ + vcmp.f64 d1, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge d811c <__cxa_atexit@plt+0xcbc44> │ │ │ │ + add r2, r6, #8 │ │ │ │ + ldr r7, [pc, #212] @ d81c8 <__cxa_atexit@plt+0xcbcf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #208] @ d81cc <__cxa_atexit@plt+0xcbcf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ + sub r7, r3, #31 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r8, [pc, #144] @ d81b4 <__cxa_atexit@plt+0xcbcdc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #140] @ d81b8 <__cxa_atexit@plt+0xcbce0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #136] @ d81bc <__cxa_atexit@plt+0xcbce4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r9, [pc, #128] @ d81c0 <__cxa_atexit@plt+0xcbce8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #124] @ d81c4 <__cxa_atexit@plt+0xcbcec> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + sub r2, r3, #23 │ │ │ │ + sub r0, r3, #30 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + add r0, r6, #24 │ │ │ │ + stm r0, {r1, r2, lr} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - bicseq fp, sp, r0, ror #29 │ │ │ │ - bicseq ip, sp, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0xfffffab8 │ │ │ │ + bicseq lr, sp, r4, ror fp │ │ │ │ + ldrheq lr, [sp, #172] @ 0xac │ │ │ │ + @ instruction: 0x01ddea90 │ │ │ │ + bicseq lr, sp, r8, lsl fp │ │ │ │ + biceq r0, r7, r4, lsl #14 │ │ │ │ + bicseq lr, sp, ip, ror fp │ │ │ │ + biceq r0, r7, r0, ror r7 │ │ │ │ + bicseq lr, sp, r8, ror #23 │ │ │ │ + biceq r0, r7, r8, lsl r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc dad74 <__cxa_atexit@plt+0xce89c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ dad80 <__cxa_atexit@plt+0xce8a8> │ │ │ │ + bcc d829c <__cxa_atexit@plt+0xcbdc4> │ │ │ │ + vldr d0, [pc, #168] @ d82a8 <__cxa_atexit@plt+0xcbdd0> │ │ │ │ + add r2, r7, #3 │ │ │ │ + vldr d1, [r2] │ │ │ │ + vcmp.f64 d1, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge d8238 <__cxa_atexit@plt+0xcbd60> │ │ │ │ + add r2, r3, #8 │ │ │ │ + ldr r7, [pc, #168] @ d82c4 <__cxa_atexit@plt+0xcbdec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #164] @ d82c8 <__cxa_atexit@plt+0xcbdf0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #31 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r8, [pc, #112] @ d82b0 <__cxa_atexit@plt+0xcbdd8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #108] @ d82b4 <__cxa_atexit@plt+0xcbddc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #104] @ d82b8 <__cxa_atexit@plt+0xcbde0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r9, [pc, #96] @ d82bc <__cxa_atexit@plt+0xcbde4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #92] @ d82c0 <__cxa_atexit@plt+0xcbde8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + sub r2, r6, #23 │ │ │ │ + sub r0, r6, #30 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + add r0, r3, #24 │ │ │ │ + stm r0, {r1, r2, lr} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01ddbf9c │ │ │ │ - biceq fp, r6, r8, asr #29 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dadbc <__cxa_atexit@plt+0xce8e4> │ │ │ │ - ldr r3, [pc, #36] @ dadcc <__cxa_atexit@plt+0xce8f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [pc, #12] @ dadd0 <__cxa_atexit@plt+0xce8f8> │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + @ instruction: 0xfffff99c │ │ │ │ + bicseq lr, sp, r8, asr sl │ │ │ │ + bicseq lr, sp, r0, lsr #19 │ │ │ │ + bicseq lr, sp, r4, ror r9 │ │ │ │ + ldrsheq lr, [sp, #156] @ 0x9c │ │ │ │ + ldrdeq r0, [r7, #92] @ 0x5c │ │ │ │ + bicseq lr, sp, r4, asr sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d8310 <__cxa_atexit@plt+0xcbe38> │ │ │ │ + ldr r7, [pc, #52] @ d8324 <__cxa_atexit@plt+0xcbe4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq d8304 <__cxa_atexit@plt+0xcbe2c> │ │ │ │ + mov r7, r8 │ │ │ │ + b d8334 <__cxa_atexit@plt+0xcbe5c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ d8328 <__cxa_atexit@plt+0xcbe50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq ip, r6, r8, asr #1 │ │ │ │ - biceq fp, r6, ip, ror lr │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #132] @ dae70 <__cxa_atexit@plt+0xce998> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq dae28 <__cxa_atexit@plt+0xce950> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne dae30 <__cxa_atexit@plt+0xce958> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #96] @ dae74 <__cxa_atexit@plt+0xce99c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r0, r7, r8, asr #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov ip, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc d8510 <__cxa_atexit@plt+0xcc038> │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + str r5, [sp, #92] @ 0x5c │ │ │ │ + ldr r5, [r7, #7] │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [r7, #11] │ │ │ │ + str r5, [sp, #84] @ 0x54 │ │ │ │ + ldr r5, [r7, #15] │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r5, [r7, #19] │ │ │ │ + str r5, [sp, #76] @ 0x4c │ │ │ │ + ldr r5, [r7, #23] │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [r7, #27] │ │ │ │ + str r5, [sp, #68] @ 0x44 │ │ │ │ + ldr r5, [r7, #31] │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [r7, #35] @ 0x23 │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + ldr r5, [r7, #39] @ 0x27 │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [r7, #43] @ 0x2b │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [r7, #51] @ 0x33 │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ + ldr r5, [r7, #55] @ 0x37 │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r5, [r7, #59] @ 0x3b │ │ │ │ + str r5, [sp, #32] │ │ │ │ + ldr r5, [r7, #63] @ 0x3f │ │ │ │ + str r5, [sp, #28] │ │ │ │ + ldr r5, [r7, #67] @ 0x43 │ │ │ │ + str r5, [sp, #24] │ │ │ │ + ldr r5, [r7, #71] @ 0x47 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + ldr r5, [r7, #75] @ 0x4b │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r5, [r7, #79] @ 0x4f │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r5, [r7, #83] @ 0x53 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r5, [r7, #87] @ 0x57 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r5, [r7, #91] @ 0x5b │ │ │ │ + str r5, [sp] │ │ │ │ + str r4, [sp, #56] @ 0x38 │ │ │ │ + ldr lr, [r7, #95] @ 0x5f │ │ │ │ + ldr sl, [r7, #99] @ 0x63 │ │ │ │ + add r9, r7, #103 @ 0x67 │ │ │ │ + ldm r9, {r1, r2, r4, r5, r8, r9} │ │ │ │ + ldr r7, [r7, #127] @ 0x7f │ │ │ │ + str fp, [sp, #40] @ 0x28 │ │ │ │ + ldr fp, [pc, #256] @ d8520 <__cxa_atexit@plt+0xcc048> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r0, fp, #1 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r0, [pc, #244] @ d8524 <__cxa_atexit@plt+0xcc04c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str r7, [r3, #132] @ 0x84 │ │ │ │ + str lr, [r3, #100] @ 0x64 │ │ │ │ + str sl, [r3, #104] @ 0x68 │ │ │ │ + add lr, r3, #108 @ 0x6c │ │ │ │ + stm lr, {r1, r2, r4, r5, r8, r9} │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [ip, #4]! │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ + mov r5, ip │ │ │ │ + ldr fp, [sp, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc dae64 <__cxa_atexit@plt+0xce98c> │ │ │ │ - ldr r3, [pc, #44] @ dae78 <__cxa_atexit@plt+0xce9a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - ldrdeq fp, [r6, #212] @ 0xd4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne daeb8 <__cxa_atexit@plt+0xce9e0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #84] @ daef8 <__cxa_atexit@plt+0xcea20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc daeec <__cxa_atexit@plt+0xcea14> │ │ │ │ - ldr r3, [pc, #40] @ daefc <__cxa_atexit@plt+0xcea24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, #132 @ 0x84 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, ip │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - biceq fp, r6, r0, asr sp │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne daf70 <__cxa_atexit@plt+0xcea98> │ │ │ │ - ldr r6, [pc, #244] @ db020 <__cxa_atexit@plt+0xceb48> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq db004 <__cxa_atexit@plt+0xceb2c> │ │ │ │ - ldr r6, [pc, #228] @ db024 <__cxa_atexit@plt+0xceb4c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r6, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq db004 <__cxa_atexit@plt+0xceb2c> │ │ │ │ - mov r6, r8 │ │ │ │ - b db090 <__cxa_atexit@plt+0xcebb8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc db010 <__cxa_atexit@plt+0xceb38> │ │ │ │ - ldr r3, [pc, #160] @ db028 <__cxa_atexit@plt+0xceb50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #156] @ db02c <__cxa_atexit@plt+0xceb54> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - sub r3, r6, #22 │ │ │ │ - str r7, [r8, #52] @ 0x34 │ │ │ │ - str r3, [r8, #56] @ 0x38 │ │ │ │ - ldr r7, [pc, #136] @ db030 <__cxa_atexit@plt+0xceb58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r8, #40] @ 0x28 │ │ │ │ - sub r3, r6, #31 │ │ │ │ - sub r1, r6, #42 @ 0x2a │ │ │ │ - ldr r9, [pc, #116] @ db034 <__cxa_atexit@plt+0xceb5c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [pc, #112] @ db038 <__cxa_atexit@plt+0xceb60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr sl, [pc, #104] @ db03c <__cxa_atexit@plt+0xceb64> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - str sl, [r8, #12] │ │ │ │ - add r0, r8, #16 │ │ │ │ - stm r0, {r2, r8, r9} │ │ │ │ - str r1, [r8, #28] │ │ │ │ - str sl, [r8, #32] │ │ │ │ - str r3, [r8, #36] @ 0x24 │ │ │ │ - str lr, [r8, #44]! @ 0x2c │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + bicseq lr, sp, ip, lsr r8 │ │ │ │ + bicseq lr, sp, r0, ror #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi d8580 <__cxa_atexit@plt+0xcc0a8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d8578 <__cxa_atexit@plt+0xcc0a0> │ │ │ │ + ldr r3, [pc, #48] @ d8588 <__cxa_atexit@plt+0xcc0b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #36] @ d858c <__cxa_atexit@plt+0xcc0b4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, #0 │ │ │ │ + b 198a078 <__cxa_atexit@plt+0x197dba0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #60 @ 0x3c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - bicseq fp, sp, r0, asr #24 │ │ │ │ - bicseq ip, sp, r4, ror r0 │ │ │ │ - bicseq fp, sp, r0, asr #26 │ │ │ │ - bicseq fp, sp, r8, asr #24 │ │ │ │ - andeq r0, r0, r6, lsl #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ db084 <__cxa_atexit@plt+0xcebac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq db07c <__cxa_atexit@plt+0xceba4> │ │ │ │ - b db090 <__cxa_atexit@plt+0xcebb8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01dde69c │ │ │ │ + bicseq lr, sp, r8, lsl #13 │ │ │ │ + biceq r0, r7, r4, lsl r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi d85ec <__cxa_atexit@plt+0xcc114> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d85e4 <__cxa_atexit@plt+0xcc10c> │ │ │ │ + ldr r8, [pc, #48] @ d85f4 <__cxa_atexit@plt+0xcc11c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #44] @ d85f8 <__cxa_atexit@plt+0xcc120> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #40] @ d85fc <__cxa_atexit@plt+0xcc124> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, sl │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc db1d4 <__cxa_atexit@plt+0xcecfc> │ │ │ │ - ldr sl, [pc, #308] @ db1e4 <__cxa_atexit@plt+0xced0c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - cmp r1, #9 │ │ │ │ - beq db130 <__cxa_atexit@plt+0xcec58> │ │ │ │ - cmp r1, #10 │ │ │ │ - bne db180 <__cxa_atexit@plt+0xceca8> │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #272] @ db200 <__cxa_atexit@plt+0xced28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr ip, [pc, #264] @ db204 <__cxa_atexit@plt+0xced2c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - mov sl, #1 │ │ │ │ - sub r2, r6, #39 @ 0x27 │ │ │ │ - add r0, r9, #1 │ │ │ │ - add r9, r3, #12 │ │ │ │ - stm r9, {r0, sl, ip} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r0, [pc, #232] @ db208 <__cxa_atexit@plt+0xced30> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - b db1c4 <__cxa_atexit@plt+0xcecec> │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #184] @ db1f4 <__cxa_atexit@plt+0xced1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - sub r0, r6, #39 @ 0x27 │ │ │ │ - sub sl, ip, #1 │ │ │ │ - and r2, sl, #7 │ │ │ │ - sub r2, ip, r2 │ │ │ │ - add r2, r2, #8 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - ldr r2, [pc, #148] @ db1f8 <__cxa_atexit@plt+0xced20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r1, [pc, #132] @ db1fc <__cxa_atexit@plt+0xced24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - b db1bc <__cxa_atexit@plt+0xcece4> │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #92] @ db1e8 <__cxa_atexit@plt+0xced10> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [pc, #88] @ db1ec <__cxa_atexit@plt+0xced14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #80] @ db1f0 <__cxa_atexit@plt+0xced18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - sub r0, r6, #39 @ 0x27 │ │ │ │ - add ip, ip, #1 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add r2, r3, #24 │ │ │ │ - stm r2, {r0, r1, sl} │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - sub sl, r6, #23 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq fp, sp, r8, lsl #31 │ │ │ │ - ldrheq fp, [sp, #224] @ 0xe0 │ │ │ │ - bicseq fp, sp, r4, asr sl │ │ │ │ - bicseq fp, sp, r0, ror #22 │ │ │ │ - bicseq fp, sp, ip, lsr #21 │ │ │ │ - @ instruction: 0x01ddbb9c │ │ │ │ - bicseq fp, sp, r4, asr #29 │ │ │ │ - ldrsheq fp, [sp, #168] @ 0xa8 │ │ │ │ - bicseq fp, sp, r4, lsl #24 │ │ │ │ - bicseq fp, sp, ip, lsl pc │ │ │ │ - biceq fp, r6, r4, asr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi db278 <__cxa_atexit@plt+0xceda0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc db284 <__cxa_atexit@plt+0xcedac> │ │ │ │ - ldr r1, [pc, #84] @ db294 <__cxa_atexit@plt+0xcedbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ db298 <__cxa_atexit@plt+0xcedc0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #64] @ db29c <__cxa_atexit@plt+0xcedc4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r5} │ │ │ │ - ldr r5, [pc, #56] @ db2a0 <__cxa_atexit@plt+0xcedc8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldrdeq r0, [r7, #56] @ 0x38 │ │ │ │ + strdeq r0, [r7, #24] │ │ │ │ + bicseq lr, sp, r0, lsr #12 │ │ │ │ + strheq r0, [r7, #52] @ 0x34 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi d865c <__cxa_atexit@plt+0xcc184> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d8654 <__cxa_atexit@plt+0xcc17c> │ │ │ │ + ldr r8, [pc, #48] @ d8664 <__cxa_atexit@plt+0xcc18c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #44] @ d8668 <__cxa_atexit@plt+0xcc190> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #40] @ d866c <__cxa_atexit@plt+0xcc194> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, sl │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, sp, ip, asr r9 │ │ │ │ - @ instruction: 0x01ddb99c │ │ │ │ - bicseq fp, sp, r0, asr #19 │ │ │ │ - bicseq fp, sp, r8, asr sl │ │ │ │ + strdeq r7, [pc, r8]! │ │ │ │ + biceq r0, r7, r0, lsl #7 │ │ │ │ + ldrheq lr, [sp, #80] @ 0x50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1b35594 <__cxa_atexit@plt+0x1b290bc> │ │ │ │ - biceq fp, r6, r8, asr #23 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi db370 <__cxa_atexit@plt+0xcee98> │ │ │ │ - ldr r6, [pc, #196] @ db3a4 <__cxa_atexit@plt+0xceecc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - stmdb r5, {r6, r9} │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d86b4 <__cxa_atexit@plt+0xcc1dc> │ │ │ │ + ldr r7, [pc, #52] @ d86c8 <__cxa_atexit@plt+0xcc1f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq db35c <__cxa_atexit@plt+0xcee84> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc db37c <__cxa_atexit@plt+0xceea4> │ │ │ │ - ldr lr, [pc, #156] @ db3a8 <__cxa_atexit@plt+0xceed0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #-4]! │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r7, [r3] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi db390 <__cxa_atexit@plt+0xceeb8> │ │ │ │ - ldr r3, [pc, #100] @ db3b0 <__cxa_atexit@plt+0xceed8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + beq d86a8 <__cxa_atexit@plt+0xcc1d0> │ │ │ │ + mov r7, r8 │ │ │ │ + b d86d8 <__cxa_atexit@plt+0xcc200> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r7, [pc, #20] @ db3ac <__cxa_atexit@plt+0xceed4> │ │ │ │ + ldr r7, [pc, #16] @ d86cc <__cxa_atexit@plt+0xcc1f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - strdeq fp, [r6, #164] @ 0xa4 │ │ │ │ - @ instruction: 0xfffffa90 │ │ │ │ - ldrdeq fp, [r6, #160] @ 0xa0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc db42c <__cxa_atexit@plt+0xcef54> │ │ │ │ - ldr lr, [pc, #112] @ db44c <__cxa_atexit@plt+0xcef74> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r7, [r3] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r0, r7, r0, lsr #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov sl, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc d88b8 <__cxa_atexit@plt+0xcc3e0> │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + str r5, [sp, #92] @ 0x5c │ │ │ │ + ldr r5, [r7, #11] │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [r7, #15] │ │ │ │ + str r5, [sp, #84] @ 0x54 │ │ │ │ + ldr r5, [r7, #19] │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r5, [r7, #23] │ │ │ │ + str r5, [sp, #76] @ 0x4c │ │ │ │ + ldr r5, [r7, #27] │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [r7, #31] │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [r7, #35] @ 0x23 │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + ldr r5, [r7, #39] @ 0x27 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [r7, #43] @ 0x2b │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [r7, #47] @ 0x2f │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [r7, #51] @ 0x33 │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ + ldr r5, [r7, #55] @ 0x37 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [r7, #59] @ 0x3b │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r5, [r7, #63] @ 0x3f │ │ │ │ + str r5, [sp, #28] │ │ │ │ + ldr r5, [r7, #67] @ 0x43 │ │ │ │ + str r5, [sp, #24] │ │ │ │ + ldr r5, [r7, #71] @ 0x47 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + ldr r5, [r7, #75] @ 0x4b │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r5, [r7, #79] @ 0x4f │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r5, [r7, #83] @ 0x53 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r5, [r7, #87] @ 0x57 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r5, [r7, #91] @ 0x5b │ │ │ │ + str r5, [sp] │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ + ldr fp, [r7, #95] @ 0x5f │ │ │ │ + ldr ip, [r7, #99] @ 0x63 │ │ │ │ + str r4, [sp, #32] │ │ │ │ + ldr lr, [r7, #103] @ 0x67 │ │ │ │ + ldr r8, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r1, r2, r4, r5, r7} │ │ │ │ + ldr r9, [pc, #256] @ d88c8 <__cxa_atexit@plt+0xcc3f0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r0, r9, #129 @ 0x81 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [pc, #244] @ d88cc <__cxa_atexit@plt+0xcc3f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r2, r3, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi db438 <__cxa_atexit@plt+0xcef60> │ │ │ │ - ldr r3, [pc, #56] @ db454 <__cxa_atexit@plt+0xcef7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r9, sl} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r0, r3, #100 @ 0x64 │ │ │ │ + stm r0, {fp, ip, lr} │ │ │ │ + str r8, [r3, #112] @ 0x70 │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r1, r2, r4, r5, r7} │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [sl, #4]! │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + mov r5, sl │ │ │ │ + ldr fp, [sp, #68] @ 0x44 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #132 @ 0x84 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, sl │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r7, [pc, #16] @ db450 <__cxa_atexit@plt+0xcef78> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bicseq lr, sp, ip, ror #8 │ │ │ │ + bicseq lr, sp, r8, lsr r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d8918 <__cxa_atexit@plt+0xcc440> │ │ │ │ + ldr r2, [pc, #48] @ d8924 <__cxa_atexit@plt+0xcc44c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d890c <__cxa_atexit@plt+0xcc434> │ │ │ │ + mov r7, r8 │ │ │ │ + b d8930 <__cxa_atexit@plt+0xcc458> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - biceq fp, r6, ip, asr #20 │ │ │ │ - @ instruction: 0xfffff9c0 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov ip, r9 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi db4f8 <__cxa_atexit@plt+0xcf020> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc db500 <__cxa_atexit@plt+0xcf028> │ │ │ │ - ldr r1, [pc, #144] @ db524 <__cxa_atexit@plt+0xcf04c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #140] @ db528 <__cxa_atexit@plt+0xcf050> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #124] @ db52c <__cxa_atexit@plt+0xcf054> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - sub r0, r6, #26 │ │ │ │ - ldr r9, [pc, #112] @ db530 <__cxa_atexit@plt+0xcf058> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [pc, #108] @ db534 <__cxa_atexit@plt+0xcf05c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r8, r3, #16 │ │ │ │ - stm r8, {r2, r3, r9} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str lr, [r3, #36]! @ 0x24 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - mov r8, r3 │ │ │ │ - mov sl, ip │ │ │ │ - b 289a54 <__cxa_atexit@plt+0x27d57c> │ │ │ │ - mov r6, r3 │ │ │ │ - b db508 <__cxa_atexit@plt+0xcf030> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ db520 <__cxa_atexit@plt+0xcf048> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, ip │ │ │ │ + ldr r6, [r4, #804] @ 0x324 │ │ │ │ + add r2, r3, #132 @ 0x84 │ │ │ │ + cmp r6, r2 │ │ │ │ + bcc d8ae0 <__cxa_atexit@plt+0xcc608> │ │ │ │ + ldr r6, [r7, #23] │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ + ldr r6, [r7, #27] │ │ │ │ + str r6, [sp, #84] @ 0x54 │ │ │ │ + ldr r6, [r7, #31] │ │ │ │ + str r6, [sp, #76] @ 0x4c │ │ │ │ + ldr r6, [r7, #35] @ 0x23 │ │ │ │ + str r6, [sp, #72] @ 0x48 │ │ │ │ + ldr r6, [r7, #39] @ 0x27 │ │ │ │ + str r6, [sp, #68] @ 0x44 │ │ │ │ + ldr r6, [r7, #43] @ 0x2b │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ + ldr r6, [r7, #47] @ 0x2f │ │ │ │ + str r6, [sp, #60] @ 0x3c │ │ │ │ + ldr r6, [r7, #51] @ 0x33 │ │ │ │ + str r6, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [r7, #55] @ 0x37 │ │ │ │ + str r6, [sp, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #59] @ 0x3b │ │ │ │ + str r6, [sp, #48] @ 0x30 │ │ │ │ + ldr r6, [r7, #63] @ 0x3f │ │ │ │ + str r6, [sp, #32] │ │ │ │ + ldr r6, [r7, #67] @ 0x43 │ │ │ │ + str r6, [sp, #28] │ │ │ │ + ldr r6, [r7, #71] @ 0x47 │ │ │ │ + str r6, [sp, #24] │ │ │ │ + ldr r6, [r7, #75] @ 0x4b │ │ │ │ + str r6, [sp, #20] │ │ │ │ + ldr r6, [r7, #79] @ 0x4f │ │ │ │ + str r6, [sp, #16] │ │ │ │ + ldr r6, [r7, #83] @ 0x53 │ │ │ │ + str r6, [sp, #12] │ │ │ │ + ldr r6, [r7, #87] @ 0x57 │ │ │ │ + str r6, [sp, #8] │ │ │ │ + ldr r6, [r7, #91] @ 0x5b │ │ │ │ + str r6, [sp, #4] │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr lr, [r7, #95] @ 0x5f │ │ │ │ + add sl, r7, #99 @ 0x63 │ │ │ │ + ldm sl, {r0, r1, r2, r4, r6, r8, r9, sl} │ │ │ │ + str fp, [sp, #44] @ 0x2c │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + str ip, [sp, #40] @ 0x28 │ │ │ │ + ldr ip, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + str r7, [sp] │ │ │ │ + ldr r7, [pc, #228] @ d8af0 <__cxa_atexit@plt+0xcc618> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r3, {r7, fp} │ │ │ │ + str lr, [r3, #100] @ 0x64 │ │ │ │ + add lr, r3, #104 @ 0x68 │ │ │ │ + stm lr, {r0, r1, r2, r4, r6, r8, r9, sl} │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r6, [sp, #76] @ 0x4c │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ + str r6, [r3, #48] @ 0x30 │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + str r6, [r3, #52] @ 0x34 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + str r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #84] @ 0x54 │ │ │ │ + str r6, [r3, #32] │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ + str r6, [r3, #28] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r6, [r3, #24] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + str r6, [r3, #16] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r6, [sp, #36] @ 0x24 │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r4, [sp, #80] @ 0x50 │ │ │ │ + ldr fp, [sp, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - biceq fp, r6, r4, lsl #19 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - bicseq fp, sp, r8, lsr r7 │ │ │ │ - bicseq fp, sp, ip, asr r7 │ │ │ │ - bicseq fp, sp, r0, asr #16 │ │ │ │ - biceq fp, r6, r0, asr r9 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + mov r6, #132 @ 0x84 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq lr, sp, r4, lsl #8 │ │ │ │ + biceq pc, r6, r8, lsl #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov lr, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi db5f4 <__cxa_atexit@plt+0xcf11c> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi db60c <__cxa_atexit@plt+0xcf134> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc db618 <__cxa_atexit@plt+0xcf140> │ │ │ │ - ldr r3, [pc, #212] @ db658 <__cxa_atexit@plt+0xcf180> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi d8b98 <__cxa_atexit@plt+0xcc6c0> │ │ │ │ + ldr r3, [pc, #144] @ d8ba8 <__cxa_atexit@plt+0xcc6d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #208] @ db65c <__cxa_atexit@plt+0xcf184> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [pc, #196] @ db660 <__cxa_atexit@plt+0xcf188> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #105 @ 0x69 │ │ │ │ - add r3, r3, #256 @ 0x100 │ │ │ │ - str r3, [r8, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #180] @ db664 <__cxa_atexit@plt+0xcf18c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r2, r6, #26 │ │ │ │ - ldr r9, [pc, #168] @ db668 <__cxa_atexit@plt+0xcf190> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [pc, #164] @ db66c <__cxa_atexit@plt+0xcf194> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r9, [r8, #12] │ │ │ │ - add r3, r8, #16 │ │ │ │ - stm r3, {r1, r8, r9} │ │ │ │ - str r2, [r8, #28] │ │ │ │ - str r0, [r8, #32] │ │ │ │ - str sl, [r8, #36]! @ 0x24 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - mov sl, lr │ │ │ │ - b 289a54 <__cxa_atexit@plt+0x27d57c> │ │ │ │ - ldr r7, [pc, #88] @ db654 <__cxa_atexit@plt+0xcf17c> │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq d8b74 <__cxa_atexit@plt+0xcc69c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d8b84 <__cxa_atexit@plt+0xcc6ac> │ │ │ │ + ldr r7, [pc, #116] @ d8bac <__cxa_atexit@plt+0xcc6d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, lr │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r7, [pc, #100] @ d8bb0 <__cxa_atexit@plt+0xcc6d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #3 │ │ │ │ + ldr r7, [pc, #92] @ d8bb4 <__cxa_atexit@plt+0xcc6dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + ldr r7, [pc, #84] @ d8bb8 <__cxa_atexit@plt+0xcc6e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 193f38c <__cxa_atexit@plt+0x1932eb4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r6, r8 │ │ │ │ - b db624 <__cxa_atexit@plt+0xcf14c> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ db64c <__cxa_atexit@plt+0xcf174> │ │ │ │ + ldr r7, [pc, #52] @ d8bc0 <__cxa_atexit@plt+0xcc6e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ db650 <__cxa_atexit@plt+0xcf178> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #105 @ 0x69 │ │ │ │ - add r8, r0, #256 @ 0x100 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, lr │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - biceq fp, r6, r8, ror #16 │ │ │ │ - bicseq fp, sp, r0, lsl r6 │ │ │ │ - biceq fp, r6, r8, lsr #17 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - bicseq fp, sp, r8, lsr #13 │ │ │ │ - bicseq fp, sp, r8, lsr r6 │ │ │ │ - bicseq fp, sp, ip, asr r6 │ │ │ │ - bicseq fp, sp, r0, asr #14 │ │ │ │ - biceq fp, r6, r8, lsl r8 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov lr, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi db72c <__cxa_atexit@plt+0xcf254> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi db744 <__cxa_atexit@plt+0xcf26c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc db750 <__cxa_atexit@plt+0xcf278> │ │ │ │ - ldr r3, [pc, #212] @ db790 <__cxa_atexit@plt+0xcf2b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #208] @ db794 <__cxa_atexit@plt+0xcf2bc> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [pc, #196] @ db798 <__cxa_atexit@plt+0xcf2c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #209 @ 0xd1 │ │ │ │ - add r3, r3, #256 @ 0x100 │ │ │ │ - str r3, [r8, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #180] @ db79c <__cxa_atexit@plt+0xcf2c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r2, r6, #26 │ │ │ │ - ldr r9, [pc, #168] @ db7a0 <__cxa_atexit@plt+0xcf2c8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [pc, #164] @ db7a4 <__cxa_atexit@plt+0xcf2cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r9, [r8, #12] │ │ │ │ - add r3, r8, #16 │ │ │ │ - stm r3, {r1, r8, r9} │ │ │ │ - str r2, [r8, #28] │ │ │ │ - str r0, [r8, #32] │ │ │ │ - str sl, [r8, #36]! @ 0x24 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - mov sl, lr │ │ │ │ - b 289a54 <__cxa_atexit@plt+0x27d57c> │ │ │ │ - ldr r7, [pc, #88] @ db78c <__cxa_atexit@plt+0xcf2b4> │ │ │ │ + ldr r7, [pc, #28] @ d8bbc <__cxa_atexit@plt+0xcc6e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, lr │ │ │ │ bx r0 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r6, r8 │ │ │ │ - b db75c <__cxa_atexit@plt+0xcf284> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ db784 <__cxa_atexit@plt+0xcf2ac> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + bicseq lr, sp, r0, lsl #3 │ │ │ │ + bicseq lr, sp, r8, lsr #2 │ │ │ │ + bicseq lr, sp, r0, lsr #8 │ │ │ │ + biceq pc, r6, ip, ror lr @ │ │ │ │ + biceq pc, r6, r4, ror #28 │ │ │ │ + biceq pc, r6, ip, lsr lr @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne d8c18 <__cxa_atexit@plt+0xcc740> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [pc, #72] @ d8c30 <__cxa_atexit@plt+0xcc758> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #60] @ d8c34 <__cxa_atexit@plt+0xcc75c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr r3, [pc, #52] @ d8c38 <__cxa_atexit@plt+0xcc760> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r3, [pc, #44] @ d8c3c <__cxa_atexit@plt+0xcc764> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 193f38c <__cxa_atexit@plt+0x1932eb4> │ │ │ │ + ldr r7, [pc, #12] @ d8c2c <__cxa_atexit@plt+0xcc754> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ db788 <__cxa_atexit@plt+0xcf2b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #209 @ 0xd1 │ │ │ │ - add r8, r0, #256 @ 0x100 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, lr │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - biceq fp, r6, r0, lsr r7 │ │ │ │ - ldrsbeq fp, [sp, #72] @ 0x48 │ │ │ │ - biceq fp, r6, r8, ror r7 │ │ │ │ - @ instruction: 0xfffffb58 │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - bicseq fp, sp, r0, ror r5 │ │ │ │ - bicseq fp, sp, r0, lsl #10 │ │ │ │ - bicseq fp, sp, r4, lsr #10 │ │ │ │ - bicseq fp, sp, r8, lsl #12 │ │ │ │ - biceq fp, r6, r8, lsr #4 │ │ │ │ + ldrdeq pc, [r6, #208] @ 0xd0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrsbeq lr, [sp, #4] │ │ │ │ + bicseq lr, sp, ip, ror r0 │ │ │ │ + bicseq lr, sp, r4, ror r3 │ │ │ │ + strheq pc, [r6, #212] @ 0xd4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi db7e8 <__cxa_atexit@plt+0xcf310> │ │ │ │ - ldr r3, [pc, #40] @ db7f0 <__cxa_atexit@plt+0xcf318> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ db7f4 <__cxa_atexit@plt+0xcf31c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #24] @ db7f8 <__cxa_atexit@plt+0xcf320> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 19fcee4 <__cxa_atexit@plt+0x19f0a0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq fp, r6, r0, ror r0 │ │ │ │ - ldrheq fp, [sp, #60] @ 0x3c │ │ │ │ - biceq fp, r6, r4, asr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ db81c <__cxa_atexit@plt+0xcf344> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1a0b930 <__cxa_atexit@plt+0x19ff458> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - biceq fp, r6, r0, lsr #3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d8c84 <__cxa_atexit@plt+0xcc7ac> │ │ │ │ + ldr r2, [pc, #40] @ d8c90 <__cxa_atexit@plt+0xcc7b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ d8c94 <__cxa_atexit@plt+0xcc7bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r5] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 19fcee4 <__cxa_atexit@plt+0x19f0a0c> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + bicseq lr, sp, r8, lsl r0 │ │ │ │ + biceq pc, r6, ip, asr sp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne db87c <__cxa_atexit@plt+0xcf3a4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #104] @ db8b0 <__cxa_atexit@plt+0xcf3d8> │ │ │ │ + bne d8cd8 <__cxa_atexit@plt+0xcc800> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ d8cf4 <__cxa_atexit@plt+0xcc81c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq d8cec <__cxa_atexit@plt+0xcc814> │ │ │ │ + b d8d08 <__cxa_atexit@plt+0xcc830> │ │ │ │ + ldr r7, [pc, #24] @ d8cf8 <__cxa_atexit@plt+0xcc820> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq pc, r6, ip, lsl sp @ │ │ │ │ + strdeq pc, [r6, #200] @ 0xc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #88] @ d8d74 <__cxa_atexit@plt+0xcc89c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq db894 <__cxa_atexit@plt+0xcf3bc> │ │ │ │ + beq d8d6c <__cxa_atexit@plt+0xcc894> │ │ │ │ cmp r2, #2 │ │ │ │ - bne db8a0 <__cxa_atexit@plt+0xcf3c8> │ │ │ │ - ldr r7, [pc, #72] @ db8b4 <__cxa_atexit@plt+0xcf3dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #64] @ db8b8 <__cxa_atexit@plt+0xcf3e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ db8bc <__cxa_atexit@plt+0xcf3e4> │ │ │ │ + bne d8d50 <__cxa_atexit@plt+0xcc878> │ │ │ │ + ldr r7, [pc, #60] @ d8d7c <__cxa_atexit@plt+0xcc8a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #48] @ db8c0 <__cxa_atexit@plt+0xcf3e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r2, [pc, #32] @ d8d78 <__cxa_atexit@plt+0xcc8a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d8d6c <__cxa_atexit@plt+0xcc894> │ │ │ │ + b d8de4 <__cxa_atexit@plt+0xcc90c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - biceq fp, r6, ip, asr #2 │ │ │ │ - biceq fp, r6, r0, asr #2 │ │ │ │ - biceq fp, r6, r4, lsl r1 │ │ │ │ - biceq fp, r6, r8, lsl #2 │ │ │ │ - biceq fp, r6, ip, ror #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq pc, [r6, #204] @ 0xcc @ │ │ │ │ + biceq pc, r6, r4, ror ip @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne db8f4 <__cxa_atexit@plt+0xcf41c> │ │ │ │ - ldr r7, [pc, #36] @ db908 <__cxa_atexit@plt+0xcf430> │ │ │ │ + bne d8dac <__cxa_atexit@plt+0xcc8d4> │ │ │ │ + ldr r7, [pc, #52] @ d8dd4 <__cxa_atexit@plt+0xcc8fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ db90c <__cxa_atexit@plt+0xcf434> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r3, [pc, #28] @ d8dd0 <__cxa_atexit@plt+0xcc8f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq d8dc8 <__cxa_atexit@plt+0xcc8f0> │ │ │ │ + b d8de4 <__cxa_atexit@plt+0xcc90c> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r6, #4] │ │ │ │ - biceq fp, r6, r8, asr #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi db998 <__cxa_atexit@plt+0xcf4c0> │ │ │ │ - ldr r2, [pc, #136] @ db9b4 <__cxa_atexit@plt+0xcf4dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ db9b8 <__cxa_atexit@plt+0xcf4e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq pc, r6, ip, asr ip @ │ │ │ │ + biceq pc, r6, ip, lsl ip @ │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne d8e04 <__cxa_atexit@plt+0xcc92c> │ │ │ │ + ldr r7, [pc, #208] @ d8ec8 <__cxa_atexit@plt+0xcc9f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #168] @ d8eb4 <__cxa_atexit@plt+0xcc9dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #8]! │ │ │ │ + ldr r7, [r2, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq db98c <__cxa_atexit@plt+0xcf4b4> │ │ │ │ + beq d8e94 <__cxa_atexit@plt+0xcc9bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc db9a0 <__cxa_atexit@plt+0xcf4c8> │ │ │ │ - ldr r3, [pc, #88] @ db9bc <__cxa_atexit@plt+0xcf4e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ db9c0 <__cxa_atexit@plt+0xcf4e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc d8ea0 <__cxa_atexit@plt+0xcc9c8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmn r2, #1 │ │ │ │ + ble d8df0 <__cxa_atexit@plt+0xcc918> │ │ │ │ + ldr r8, [pc, #116] @ d8eb8 <__cxa_atexit@plt+0xcc9e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #112] @ d8ebc <__cxa_atexit@plt+0xcc9e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #108] @ d8ec0 <__cxa_atexit@plt+0xcc9e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r9, [pc, #100] @ d8ec4 <__cxa_atexit@plt+0xcc9ec> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + sub r0, r3, #23 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq fp, sp, r4, ror #4 │ │ │ │ - bicseq fp, sp, r4, lsl #5 │ │ │ │ - bicseq fp, sp, r8, lsl #7 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xfffffa94 │ │ │ │ + bicseq sp, sp, r4, asr lr │ │ │ │ + @ instruction: 0x01dddd9c │ │ │ │ + bicseq sp, sp, r0, ror sp │ │ │ │ + biceq pc, r6, r4, lsl #24 │ │ │ │ + biceq pc, r6, r8, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dba0c <__cxa_atexit@plt+0xcf534> │ │ │ │ - ldr r2, [pc, #48] @ dba18 <__cxa_atexit@plt+0xcf540> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc d8f60 <__cxa_atexit@plt+0xcca88> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmn r2, #1 │ │ │ │ + ble d8f4c <__cxa_atexit@plt+0xcca74> │ │ │ │ + ldr r8, [pc, #116] @ d8f70 <__cxa_atexit@plt+0xcca98> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #112] @ d8f74 <__cxa_atexit@plt+0xcca9c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #108] @ d8f78 <__cxa_atexit@plt+0xccaa0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r9, [pc, #100] @ d8f7c <__cxa_atexit@plt+0xccaa4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + sub r0, r3, #23 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #44] @ d8f80 <__cxa_atexit@plt+0xccaa8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ dba1c <__cxa_atexit@plt+0xcf544> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq fp, sp, r0, lsl #4 │ │ │ │ - bicseq fp, sp, r4, lsl #6 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc dba68 <__cxa_atexit@plt+0xcf590> │ │ │ │ - ldr r1, [pc, #48] @ dba7c <__cxa_atexit@plt+0xcf5a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r7, [r5], #8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffff9dc │ │ │ │ + @ instruction: 0x01dddd9c │ │ │ │ + bicseq sp, sp, r4, ror #25 │ │ │ │ + ldrheq sp, [sp, #200] @ 0xc8 │ │ │ │ + biceq pc, r6, r8, lsr #21 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi dbb00 <__cxa_atexit@plt+0xcf628> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc dbb08 <__cxa_atexit@plt+0xcf630> │ │ │ │ - ldr r1, [pc, #112] @ dbb2c <__cxa_atexit@plt+0xcf654> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #108] @ dbb30 <__cxa_atexit@plt+0xcf658> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #104] @ dbb34 <__cxa_atexit@plt+0xcf65c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str r1, [r9, #24] │ │ │ │ - ldr r1, [pc, #84] @ dbb38 <__cxa_atexit@plt+0xcf660> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r9, [r9, #16] │ │ │ │ - str r0, [r9, #20]! │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r9 │ │ │ │ - b dbb10 <__cxa_atexit@plt+0xcf638> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ dbb28 <__cxa_atexit@plt+0xcf650> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01c6b39c │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - biceq fp, r6, r0, ror #7 │ │ │ │ - bicseq fp, sp, r4, lsl #12 │ │ │ │ - biceq fp, r6, r4, asr #6 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dbbbc <__cxa_atexit@plt+0xcf6e4> │ │ │ │ - ldr r7, [pc, #140] @ dbbec <__cxa_atexit@plt+0xcf714> │ │ │ │ + bhi d8fc8 <__cxa_atexit@plt+0xccaf0> │ │ │ │ + ldr r7, [pc, #52] @ d8fdc <__cxa_atexit@plt+0xccb04> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq dbbac <__cxa_atexit@plt+0xcf6d4> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi dbbcc <__cxa_atexit@plt+0xcf6f4> │ │ │ │ - ldr r3, [pc, #108] @ dbbfc <__cxa_atexit@plt+0xcf724> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #100] @ dbc00 <__cxa_atexit@plt+0xcf728> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + beq d8fbc <__cxa_atexit@plt+0xccae4> │ │ │ │ + mov r7, r8 │ │ │ │ + b d8fec <__cxa_atexit@plt+0xccb14> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ dbbf8 <__cxa_atexit@plt+0xcf720> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ dbbf0 <__cxa_atexit@plt+0xcf718> │ │ │ │ + ldr r7, [pc, #16] @ d8fe0 <__cxa_atexit@plt+0xccb08> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #24] @ dbbf4 <__cxa_atexit@plt+0xcf71c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq fp, [r6, #40] @ 0x28 │ │ │ │ - bicseq fp, sp, r0, lsl r5 │ │ │ │ - biceq fp, r6, r0, lsl #6 │ │ │ │ - @ instruction: 0xfffff24c │ │ │ │ - bicseq fp, sp, r0, asr r5 │ │ │ │ - biceq fp, r6, r0, lsl #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dbc50 <__cxa_atexit@plt+0xcf778> │ │ │ │ - ldr r3, [pc, #56] @ dbc6c <__cxa_atexit@plt+0xcf794> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ dbc70 <__cxa_atexit@plt+0xcf798> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [pc, #28] @ dbc74 <__cxa_atexit@plt+0xcf79c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ dbc78 <__cxa_atexit@plt+0xcf7a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strdeq pc, [r6, #172] @ 0xac │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov sl, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc d91cc <__cxa_atexit@plt+0xcccf4> │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + str r5, [sp, #92] @ 0x5c │ │ │ │ + ldr r5, [r7, #7] │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [r7, #11] │ │ │ │ + str r5, [sp, #84] @ 0x54 │ │ │ │ + ldr r5, [r7, #15] │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r5, [r7, #23] │ │ │ │ + str r5, [sp, #76] @ 0x4c │ │ │ │ + ldr r5, [r7, #27] │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [r7, #31] │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [r7, #35] @ 0x23 │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + ldr r5, [r7, #39] @ 0x27 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [r7, #43] @ 0x2b │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [r7, #47] @ 0x2f │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [r7, #51] @ 0x33 │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ + ldr r5, [r7, #55] @ 0x37 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [r7, #59] @ 0x3b │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r5, [r7, #63] @ 0x3f │ │ │ │ + str r5, [sp, #28] │ │ │ │ + ldr r5, [r7, #67] @ 0x43 │ │ │ │ + str r5, [sp, #24] │ │ │ │ + ldr r5, [r7, #71] @ 0x47 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + ldr r5, [r7, #75] @ 0x4b │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r5, [r7, #79] @ 0x4f │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r5, [r7, #83] @ 0x53 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r5, [r7, #87] @ 0x57 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r5, [r7, #91] @ 0x5b │ │ │ │ + str r5, [sp] │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ + ldr fp, [r7, #95] @ 0x5f │ │ │ │ + ldr ip, [r7, #99] @ 0x63 │ │ │ │ + str r4, [sp, #32] │ │ │ │ + ldr lr, [r7, #103] @ 0x67 │ │ │ │ + ldr r8, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r1, r2, r4, r5, r7} │ │ │ │ + ldr r9, [pc, #256] @ d91dc <__cxa_atexit@plt+0xccd04> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r0, r9, #2 │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r0, [pc, #244] @ d91e0 <__cxa_atexit@plt+0xccd08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + add r0, r3, #100 @ 0x64 │ │ │ │ + stm r0, {fp, ip, lr} │ │ │ │ + str r8, [r3, #112] @ 0x70 │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r1, r2, r4, r5, r7} │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [sl, #4]! │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + mov r5, sl │ │ │ │ + ldr fp, [sp, #68] @ 0x44 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff1a8 │ │ │ │ - ldrheq fp, [sp, #64] @ 0x40 │ │ │ │ - biceq fp, r6, r4, lsr r2 │ │ │ │ - bicseq fp, sp, ip, lsl #9 │ │ │ │ - biceq fp, r6, r4, asr #4 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + mov r5, #132 @ 0x84 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, sl │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq sp, sp, ip, lsl #22 │ │ │ │ + bicseq sp, sp, r4, lsr #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dbcfc <__cxa_atexit@plt+0xcf824> │ │ │ │ - ldr r7, [pc, #140] @ dbd2c <__cxa_atexit@plt+0xcf854> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d9228 <__cxa_atexit@plt+0xccd50> │ │ │ │ + ldr r7, [pc, #52] @ d923c <__cxa_atexit@plt+0xccd64> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq dbcec <__cxa_atexit@plt+0xcf814> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi dbd0c <__cxa_atexit@plt+0xcf834> │ │ │ │ - ldr r3, [pc, #108] @ dbd3c <__cxa_atexit@plt+0xcf864> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #104] @ dbd40 <__cxa_atexit@plt+0xcf868> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r3, r2, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + beq d921c <__cxa_atexit@plt+0xccd44> │ │ │ │ + mov r7, r8 │ │ │ │ + b d924c <__cxa_atexit@plt+0xccd74> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ dbd38 <__cxa_atexit@plt+0xcf860> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #28] @ dbd30 <__cxa_atexit@plt+0xcf858> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #24] @ dbd34 <__cxa_atexit@plt+0xcf85c> │ │ │ │ + ldr r7, [pc, #16] @ d9240 <__cxa_atexit@plt+0xccd68> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01c6ab94 │ │ │ │ - biceq fp, r6, r0, ror r1 │ │ │ │ - ldrdeq fp, [r6, #24] │ │ │ │ - @ instruction: 0xfffff10c │ │ │ │ - ldrdeq sl, [r6, #176] @ 0xb0 │ │ │ │ - biceq fp, r6, r0, lsl #3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq pc, r6, r4, lsr #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov sl, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc d942c <__cxa_atexit@plt+0xccf54> │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + str r5, [sp, #92] @ 0x5c │ │ │ │ + ldr r5, [r7, #7] │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [r7, #11] │ │ │ │ + str r5, [sp, #84] @ 0x54 │ │ │ │ + ldr r5, [r7, #15] │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r5, [r7, #19] │ │ │ │ + str r5, [sp, #76] @ 0x4c │ │ │ │ + ldr r5, [r7, #23] │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [r7, #31] │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [r7, #35] @ 0x23 │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + ldr r5, [r7, #39] @ 0x27 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [r7, #43] @ 0x2b │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [r7, #47] @ 0x2f │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [r7, #51] @ 0x33 │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ + ldr r5, [r7, #55] @ 0x37 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [r7, #59] @ 0x3b │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r5, [r7, #63] @ 0x3f │ │ │ │ + str r5, [sp, #28] │ │ │ │ + ldr r5, [r7, #67] @ 0x43 │ │ │ │ + str r5, [sp, #24] │ │ │ │ + ldr r5, [r7, #71] @ 0x47 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + ldr r5, [r7, #75] @ 0x4b │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r5, [r7, #79] @ 0x4f │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r5, [r7, #83] @ 0x53 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r5, [r7, #87] @ 0x57 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r5, [r7, #91] @ 0x5b │ │ │ │ + str r5, [sp] │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ + ldr fp, [r7, #95] @ 0x5f │ │ │ │ + ldr ip, [r7, #99] @ 0x63 │ │ │ │ + str r4, [sp, #32] │ │ │ │ + ldr lr, [r7, #103] @ 0x67 │ │ │ │ + ldr r8, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r1, r2, r4, r5, r7} │ │ │ │ + ldr r9, [pc, #256] @ d943c <__cxa_atexit@plt+0xccf64> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + ldr r0, [pc, #248] @ d9440 <__cxa_atexit@plt+0xccf68> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r0, [r3, #32] │ │ │ │ + add r0, r3, #100 @ 0x64 │ │ │ │ + stm r0, {fp, ip, lr} │ │ │ │ + str r8, [r3, #112] @ 0x70 │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r1, r2, r4, r5, r7} │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [sl, #4]! │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + mov r5, sl │ │ │ │ + ldr fp, [sp, #68] @ 0x44 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #132 @ 0x84 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, sl │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrsbeq sp, [sp, #164] @ 0xa4 │ │ │ │ + biceq pc, r6, r0, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dbd90 <__cxa_atexit@plt+0xcf8b8> │ │ │ │ - ldr r3, [pc, #56] @ dbdac <__cxa_atexit@plt+0xcf8d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ dbdb0 <__cxa_atexit@plt+0xcf8d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r3, [pc, #28] @ dbdb4 <__cxa_atexit@plt+0xcf8dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #24] @ dbdb8 <__cxa_atexit@plt+0xcf8e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi d9474 <__cxa_atexit@plt+0xccf9c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ d947c <__cxa_atexit@plt+0xccfa4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, r6, r4, lsr fp │ │ │ │ - @ instruction: 0xfffff060 │ │ │ │ - biceq sl, r6, r0, lsl fp │ │ │ │ - biceq fp, r6, ip, ror #1 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r8, [pc, #16] @ dbdec <__cxa_atexit@plt+0xcf914> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - b 28d854 <__cxa_atexit@plt+0x28137c> │ │ │ │ - biceq fp, r6, r0, lsl #2 │ │ │ │ + bicseq sp, sp, ip, lsr r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dbe78 <__cxa_atexit@plt+0xcf9a0> │ │ │ │ - ldr r2, [pc, #136] @ dbe94 <__cxa_atexit@plt+0xcf9bc> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d94c8 <__cxa_atexit@plt+0xccff0> │ │ │ │ + ldr r2, [pc, #48] @ d94d4 <__cxa_atexit@plt+0xccffc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ dbe98 <__cxa_atexit@plt+0xcf9c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dbe6c <__cxa_atexit@plt+0xcf994> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc dbe80 <__cxa_atexit@plt+0xcf9a8> │ │ │ │ - ldr r3, [pc, #88] @ dbe9c <__cxa_atexit@plt+0xcf9c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ dbea0 <__cxa_atexit@plt+0xcf9c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d94bc <__cxa_atexit@plt+0xccfe4> │ │ │ │ + mov r7, r8 │ │ │ │ + b d94e0 <__cxa_atexit@plt+0xcd008> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq sl, sp, r4, lsl #27 │ │ │ │ - bicseq sl, sp, r4, lsr #27 │ │ │ │ - bicseq sl, sp, r8, lsr #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + mov lr, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc dbeec <__cxa_atexit@plt+0xcfa14> │ │ │ │ - ldr r2, [pc, #48] @ dbef8 <__cxa_atexit@plt+0xcfa20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ dbefc <__cxa_atexit@plt+0xcfa24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc d96e4 <__cxa_atexit@plt+0xcd20c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr ip, [r7, #87] @ 0x57 │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #91] @ 0x5b │ │ │ │ + ldr r2, [r7, #95] @ 0x5f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r4, [r7, #99] @ 0x63 │ │ │ │ + ldr r1, [r7, #103] @ 0x67 │ │ │ │ + ldr r2, [r7, #107] @ 0x6b │ │ │ │ + ldr r0, [r7, #111] @ 0x6f │ │ │ │ + str r0, [sp, #4] │ │ │ │ + add sl, r7, #115 @ 0x73 │ │ │ │ + ldm sl, {r0, r8, r9, sl} │ │ │ │ + ldr r7, [r7, #39] @ 0x27 │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + str lr, [sp] │ │ │ │ + ldr lr, [pc, #280] @ d96f4 <__cxa_atexit@plt+0xcd21c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #136 @ 0x88 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str ip, [r3, #104] @ 0x68 │ │ │ │ + str fp, [r3, #108] @ 0x6c │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #112] @ 0x70 │ │ │ │ + str r4, [r3, #116] @ 0x74 │ │ │ │ + str r1, [r3, #120] @ 0x78 │ │ │ │ + str r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #128] @ 0x80 │ │ │ │ + str r0, [r3, #132] @ 0x84 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #100] @ 0x64 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r6, [r3, #32] │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [r3, #28] │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + str r6, [r3, #24] │ │ │ │ + ldr r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [r3, #20] │ │ │ │ + ldr r6, [pc, #112] @ d96f8 <__cxa_atexit@plt+0xcd220> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r3, #16] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + str r3, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #148 @ 0x94 │ │ │ │ + str r3, [lr, #828] @ 0x33c │ │ │ │ + mov r4, lr │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq sl, sp, r0, lsr #26 │ │ │ │ - bicseq sl, sp, r4, lsr #28 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr sl, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + bicseq sp, sp, r8, lsl #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r1, r5, #12 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi dbf9c <__cxa_atexit@plt+0xcfac4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc dbfa4 <__cxa_atexit@plt+0xcfacc> │ │ │ │ - ldr r0, [pc, #112] @ dbfc4 <__cxa_atexit@plt+0xcfaec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #108] @ dbfc8 <__cxa_atexit@plt+0xcfaf0> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r8, [pc, #104] @ dbfcc <__cxa_atexit@plt+0xcfaf4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub lr, r6, #9 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - stmdb r5, {r9, lr} │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str r3, [r2, #8] │ │ │ │ - str ip, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str r2, [r2, #20] │ │ │ │ - str sl, [r2, #24] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r9, [pc, #60] @ dbfd0 <__cxa_atexit@plt+0xcfaf8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - b dbfac <__cxa_atexit@plt+0xcfad4> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ dbfc0 <__cxa_atexit@plt+0xcfae8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d9788 <__cxa_atexit@plt+0xcd2b0> │ │ │ │ + ldr lr, [pc, #124] @ d97a0 <__cxa_atexit@plt+0xcd2c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #120] @ d97a4 <__cxa_atexit@plt+0xcd2cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r2, [pc, #112] @ d97a8 <__cxa_atexit@plt+0xcd2d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [pc, #104] @ d97ac <__cxa_atexit@plt+0xcd2d4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #100] @ d97b0 <__cxa_atexit@plt+0xcd2d8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r3, r6, #34 @ 0x22 │ │ │ │ + str sl, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str lr, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - biceq sl, r6, r0, asr #30 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - biceq sl, r6, r0, lsl #31 │ │ │ │ - biceq sl, r6, r0, lsl pc │ │ │ │ - biceq sl, r6, r4, lsl pc │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr ip, [r1], #-8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi dc05c <__cxa_atexit@plt+0xcfb84> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc dc064 <__cxa_atexit@plt+0xcfb8c> │ │ │ │ - ldr r0, [pc, #124] @ dc090 <__cxa_atexit@plt+0xcfbb8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #120] @ dc094 <__cxa_atexit@plt+0xcfbbc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #116] @ dc098 <__cxa_atexit@plt+0xcfbc0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub lr, r6, #9 │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - stmda r5, {sl, lr} │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str r3, [r2, #8] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str r2, [r2, #20] │ │ │ │ - str ip, [r2, #24] │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r8, [pc, #72] @ dc09c <__cxa_atexit@plt+0xcfbc4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - b dc06c <__cxa_atexit@plt+0xcfb94> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #20] @ dc08c <__cxa_atexit@plt+0xcfbb4> │ │ │ │ + ldr r7, [pc, #36] @ d97b4 <__cxa_atexit@plt+0xcd2dc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, ip │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq sl, r6, ip, ror lr │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - biceq sl, r6, r0, lsl #29 │ │ │ │ - stlexbeq sl, r0, [r6] │ │ │ │ - biceq sl, r6, r8, asr lr │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi dc0e4 <__cxa_atexit@plt+0xcfc0c> │ │ │ │ - ldr r8, [pc, #48] @ dc0f8 <__cxa_atexit@plt+0xcfc20> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #44] @ dc0fc <__cxa_atexit@plt+0xcfc24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r7, [pc, #20] @ dc100 <__cxa_atexit@plt+0xcfc28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + bicseq sp, sp, r4, ror r5 │ │ │ │ + ldrheq sp, [sp, #72] @ 0x48 │ │ │ │ + bicseq sp, sp, ip, lsl #9 │ │ │ │ + ldrsbeq sp, [sp, #72] @ 0x48 │ │ │ │ + strheq pc, [r6, #64] @ 0x40 @ │ │ │ │ + biceq lr, r6, ip, lsl #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi d983c <__cxa_atexit@plt+0xcd364> │ │ │ │ + ldr r2, [pc, #108] @ d9844 <__cxa_atexit@plt+0xcd36c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ d9848 <__cxa_atexit@plt+0xcd370> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq d9810 <__cxa_atexit@plt+0xcd338> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne d9824 <__cxa_atexit@plt+0xcd34c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sl, r6, ip, lsr lr │ │ │ │ - biceq sl, r6, r0, ror #15 │ │ │ │ - biceq sl, r6, r0, lsr #28 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b dfd2c <__cxa_atexit@plt+0xd3854> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dc1ac <__cxa_atexit@plt+0xcfcd4> │ │ │ │ - ldr lr, [pc, #140] @ dc1b8 <__cxa_atexit@plt+0xcfce0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [r3, #16] │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #112] @ dc1bc <__cxa_atexit@plt+0xcfce4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - add r8, r2, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r2, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dc194 <__cxa_atexit@plt+0xcfcbc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ dc1c0 <__cxa_atexit@plt+0xcfce8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-36]! @ 0xffffffdc │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq dc1a0 <__cxa_atexit@plt+0xcfcc8> │ │ │ │ - mov r7, r3 │ │ │ │ - b dc210 <__cxa_atexit@plt+0xcfd38> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #32] @ d984c <__cxa_atexit@plt+0xcd374> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ d9850 <__cxa_atexit@plt+0xcd378> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq sl, sp, r0, asr sl │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ dc204 <__cxa_atexit@plt+0xcfd2c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq dc1fc <__cxa_atexit@plt+0xcfd24> │ │ │ │ - b dc210 <__cxa_atexit@plt+0xcfd38> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r2, #3 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq sp, sp, r0, asr #7 │ │ │ │ + biceq lr, r6, r0, lsr #13 │ │ │ │ + @ instruction: 0x01c6e694 │ │ │ │ + biceq lr, r6, r0, ror r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne dc22c <__cxa_atexit@plt+0xcfd54> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + bne d9880 <__cxa_atexit@plt+0xcd3a8> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc dc298 <__cxa_atexit@plt+0xcfdc0> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge dc280 <__cxa_atexit@plt+0xcfda8> │ │ │ │ - ldr r7, [pc, #84] @ dc2ac <__cxa_atexit@plt+0xcfdd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r1, [pc, #76] @ dc2b0 <__cxa_atexit@plt+0xcfdd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #16] @ d9898 <__cxa_atexit@plt+0xcd3c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ d989c <__cxa_atexit@plt+0xcd3c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bne dc224 <__cxa_atexit@plt+0xcfd4c> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - cmp r1, r0 │ │ │ │ - bge dc224 <__cxa_atexit@plt+0xcfd4c> │ │ │ │ - b dc250 <__cxa_atexit@plt+0xcfd78> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01dda990 │ │ │ │ - @ instruction: 0x01ddaa9c │ │ │ │ + biceq lr, r6, r4, asr #12 │ │ │ │ + biceq lr, r6, r8, lsr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dc2e4 <__cxa_atexit@plt+0xcfe0c> │ │ │ │ + bhi d98d0 <__cxa_atexit@plt+0xcd3f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ dc2ec <__cxa_atexit@plt+0xcfe14> │ │ │ │ + ldr r2, [pc, #20] @ d98d8 <__cxa_atexit@plt+0xcd400> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 26bf50 <__cxa_atexit@plt+0x25fa78> │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, sp, r4, asr #17 │ │ │ │ + bicseq sp, sp, r0, ror #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d9924 <__cxa_atexit@plt+0xcd44c> │ │ │ │ + ldr r2, [pc, #48] @ d9930 <__cxa_atexit@plt+0xcd458> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d9918 <__cxa_atexit@plt+0xcd440> │ │ │ │ + mov r7, r8 │ │ │ │ + b d993c <__cxa_atexit@plt+0xcd464> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc dc334 <__cxa_atexit@plt+0xcfe5c> │ │ │ │ - ldr r2, [pc, #44] @ dc344 <__cxa_atexit@plt+0xcfe6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #16 │ │ │ │ + bcc d9b44 <__cxa_atexit@plt+0xcd66c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr ip, [r7, #87] @ 0x57 │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ + ldr fp, [r7, #91] @ 0x5b │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r5, [r7, #95] @ 0x5f │ │ │ │ + ldr r2, [r7, #99] @ 0x63 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #103] @ 0x67 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #107] @ 0x6b │ │ │ │ + ldr r0, [r7, #111] @ 0x6f │ │ │ │ + str r0, [sp, #4] │ │ │ │ + add sl, r7, #115 @ 0x73 │ │ │ │ + ldm sl, {r0, r8, r9, sl} │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + ldr lr, [pc, #288] @ d9b50 <__cxa_atexit@plt+0xcd678> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #136 @ 0x88 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str ip, [r3, #104] @ 0x68 │ │ │ │ + str fp, [r3, #108] @ 0x6c │ │ │ │ + str r5, [r3, #112] @ 0x70 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #116] @ 0x74 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #120] @ 0x78 │ │ │ │ + str r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #128] @ 0x80 │ │ │ │ + str r0, [r3, #132] @ 0x84 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #100] @ 0x64 │ │ │ │ + ldr r7, [pc, #160] @ d9b54 <__cxa_atexit@plt+0xcd67c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r6, [r1, #4] │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ + str r5, [r3, #36] @ 0x24 │ │ │ │ + ldr r5, [sp, #52] @ 0x34 │ │ │ │ + str r5, [r3, #32] │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ + str r5, [r3, #28] │ │ │ │ + ldr r5, [sp, #60] @ 0x3c │ │ │ │ + str r5, [r3, #24] │ │ │ │ + ldr r5, [sp, #72] @ 0x48 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + ldr r5, [pc, #108] @ d9b58 <__cxa_atexit@plt+0xcd680> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r3, #16] │ │ │ │ + str r6, [r3, #12] │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str r3, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r1, #8]! │ │ │ │ + mov r5, r1 │ │ │ │ + ldr fp, [sp, #68] @ 0x44 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #148 @ 0x94 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + biceq pc, r6, r8, asr #3 │ │ │ │ + bicseq sp, sp, r4, lsr #6 │ │ │ │ + biceq lr, r6, r4, ror #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d9bfc <__cxa_atexit@plt+0xcd724> │ │ │ │ + ldr r3, [pc, #140] @ d9c14 <__cxa_atexit@plt+0xcd73c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #136] @ d9c18 <__cxa_atexit@plt+0xcd740> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #15 │ │ │ │ + ldr r1, [pc, #120] @ d9c1c <__cxa_atexit@plt+0xcd744> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r2, r6, #23 │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + str r3, [r7, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #100] @ d9c20 <__cxa_atexit@plt+0xcd748> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, #92] @ d9c24 <__cxa_atexit@plt+0xcd74c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r3, r6, #34 @ 0x22 │ │ │ │ + ldr r2, [pc, #84] @ d9c28 <__cxa_atexit@plt+0xcd750> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + str r9, [r7, #32] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ d9c2c <__cxa_atexit@plt+0xcd754> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + ldrsheq sp, [sp, #12] │ │ │ │ + bicseq sp, sp, r4, lsr r0 │ │ │ │ + bicseq sp, sp, r8 │ │ │ │ + bicseq sp, sp, r0, asr r0 │ │ │ │ + ldrdeq pc, [r6] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dc378 <__cxa_atexit@plt+0xcfea0> │ │ │ │ + bhi d9c60 <__cxa_atexit@plt+0xcd788> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ dc380 <__cxa_atexit@plt+0xcfea8> │ │ │ │ + ldr r2, [pc, #20] @ d9c68 <__cxa_atexit@plt+0xcd790> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 26bf50 <__cxa_atexit@plt+0x25fa78> │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, sp, r0, lsr r8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dc3cc <__cxa_atexit@plt+0xcfef4> │ │ │ │ - ldr r1, [pc, #48] @ dc3dc <__cxa_atexit@plt+0xcff04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - biceq sl, r6, r8, lsr fp │ │ │ │ + bicseq ip, sp, r0, asr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi dc468 <__cxa_atexit@plt+0xcff90> │ │ │ │ - ldr r2, [pc, #108] @ dc474 <__cxa_atexit@plt+0xcff9c> │ │ │ │ + bhi d9cb4 <__cxa_atexit@plt+0xcd7dc> │ │ │ │ + ldr r2, [pc, #48] @ d9cc0 <__cxa_atexit@plt+0xcd7e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - str r8, [r3, #-4] │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - str r2, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - str sl, [r3, #-16] │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - tst r2, #3 │ │ │ │ - beq dc45c <__cxa_atexit@plt+0xcff84> │ │ │ │ - mov r7, r2 │ │ │ │ - b dc484 <__cxa_atexit@plt+0xcffac> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq d9ca8 <__cxa_atexit@plt+0xcd7d0> │ │ │ │ + mov r7, r8 │ │ │ │ + b d9ccc <__cxa_atexit@plt+0xcd7f4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - biceq sl, r6, r4, lsr #21 │ │ │ │ - andeq r0, r0, r8, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne dc50c <__cxa_atexit@plt+0xd0034> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc dc54c <__cxa_atexit@plt+0xd0074> │ │ │ │ - ldr r9, [pc, #164] @ dc558 <__cxa_atexit@plt+0xd0080> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #160] @ dc55c <__cxa_atexit@plt+0xd0084> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r0, [r5, #20]! │ │ │ │ - sub r0, r6, #5 │ │ │ │ - sub lr, r6, #19 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str ip, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r3, [r2, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - ldr r8, [pc, #96] @ dc560 <__cxa_atexit@plt+0xd0088> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #92] @ dc564 <__cxa_atexit@plt+0xd008c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc dc54c <__cxa_atexit@plt+0xd0074> │ │ │ │ - ldr r8, [pc, #76] @ dc568 <__cxa_atexit@plt+0xd0090> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - str r3, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r7, ip │ │ │ │ - mov r8, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - biceq sl, r6, r4, lsr #19 │ │ │ │ - biceq sl, r6, r4, lsl #20 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - strheq sl, [r6, #156] @ 0x9c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r0, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dc638 <__cxa_atexit@plt+0xd0160> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc dc640 <__cxa_atexit@plt+0xd0168> │ │ │ │ - str r3, [sp] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r2, #4] │ │ │ │ - ldr lr, [r3, #7] │ │ │ │ - ldr ip, [r3, #11] │ │ │ │ - mov r2, sl │ │ │ │ - sub sl, r6, #31 │ │ │ │ - ldr r1, [r5] │ │ │ │ - stmda r5, {r7, r9, sl} │ │ │ │ - str lr, [r0, #36] @ 0x24 │ │ │ │ - ldr r4, [pc, #156] @ dc680 <__cxa_atexit@plt+0xd01a8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r0, #4] │ │ │ │ - str r3, [r0, #8] │ │ │ │ - add lr, r0, #12 │ │ │ │ - stm lr, {r1, r2, r8, r9, fp} │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str ip, [r0, #32] │ │ │ │ - sub r2, r5, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi dc654 <__cxa_atexit@plt+0xd017c> │ │ │ │ - ldr r2, [pc, #124] @ dc68c <__cxa_atexit@plt+0xd01b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #120] @ dc690 <__cxa_atexit@plt+0xd01b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r2, r1, #1 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r4, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - mov r6, r0 │ │ │ │ - b dc648 <__cxa_atexit@plt+0xd0170> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov lr, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #148 @ 0x94 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc d9ed0 <__cxa_atexit@plt+0xcd9f8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr ip, [r7, #87] @ 0x57 │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #91] @ 0x5b │ │ │ │ + ldr r2, [r7, #95] @ 0x5f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r4, [r7, #99] @ 0x63 │ │ │ │ + ldr r1, [r7, #103] @ 0x67 │ │ │ │ + ldr r2, [r7, #107] @ 0x6b │ │ │ │ + ldr r0, [r7, #111] @ 0x6f │ │ │ │ + str r0, [sp, #4] │ │ │ │ + add sl, r7, #115 @ 0x73 │ │ │ │ + ldm sl, {r0, r8, r9, sl} │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + str lr, [sp] │ │ │ │ + ldr lr, [pc, #280] @ d9ee0 <__cxa_atexit@plt+0xcda08> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #136 @ 0x88 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str ip, [r3, #104] @ 0x68 │ │ │ │ + str fp, [r3, #108] @ 0x6c │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #112] @ 0x70 │ │ │ │ + str r4, [r3, #116] @ 0x74 │ │ │ │ + str r1, [r3, #120] @ 0x78 │ │ │ │ + str r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #128] @ 0x80 │ │ │ │ + str r0, [r3, #132] @ 0x84 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #100] @ 0x64 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r6, [r3, #32] │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [r3, #28] │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + str r6, [r3, #24] │ │ │ │ + ldr r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [r3, #20] │ │ │ │ + ldr r6, [pc, #112] @ d9ee4 <__cxa_atexit@plt+0xcda0c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r3, #16] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #40] @ dc684 <__cxa_atexit@plt+0xd01ac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #36] @ dc688 <__cxa_atexit@plt+0xd01b0> │ │ │ │ + mov r3, #148 @ 0x94 │ │ │ │ + str r3, [lr, #828] @ 0x33c │ │ │ │ + mov r4, lr │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0x01ddcf9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc d9f74 <__cxa_atexit@plt+0xcda9c> │ │ │ │ + ldr lr, [pc, #124] @ d9f8c <__cxa_atexit@plt+0xcdab4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #120] @ d9f90 <__cxa_atexit@plt+0xcdab8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r2, [pc, #112] @ d9f94 <__cxa_atexit@plt+0xcdabc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [pc, #104] @ d9f98 <__cxa_atexit@plt+0xcdac0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #100] @ d9f9c <__cxa_atexit@plt+0xcdac4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r3, r6, #34 @ 0x22 │ │ │ │ + str sl, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str lr, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ d9fa0 <__cxa_atexit@plt+0xcdac8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - mov sl, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - biceq sl, r6, r0, lsr r2 │ │ │ │ - biceq sl, r6, r8, lsr #16 │ │ │ │ - @ instruction: 0xffffe7cc │ │ │ │ - biceq sl, r6, r4, ror r2 │ │ │ │ - @ instruction: 0x01c6a894 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dc6e4 <__cxa_atexit@plt+0xd020c> │ │ │ │ - ldr r2, [pc, #52] @ dc6ec <__cxa_atexit@plt+0xd0214> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - stmdb r5, {r2, r7, r9} │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + bicseq ip, sp, r8, lsl #27 │ │ │ │ + bicseq ip, sp, ip, asr #25 │ │ │ │ + bicseq ip, sp, r0, lsr #25 │ │ │ │ + bicseq ip, sp, ip, ror #25 │ │ │ │ + ldrdeq lr, [r6, #208] @ 0xd0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi d9fe8 <__cxa_atexit@plt+0xcdb10> │ │ │ │ + ldr r7, [pc, #52] @ d9ffc <__cxa_atexit@plt+0xcdb24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq dc6d4 <__cxa_atexit@plt+0xd01fc> │ │ │ │ - ldmda r5, {r7, r9, sl} │ │ │ │ - add r5, r5, #4 │ │ │ │ - b dc57c <__cxa_atexit@plt+0xd00a4> │ │ │ │ + beq d9fdc <__cxa_atexit@plt+0xcdb04> │ │ │ │ + mov r7, r8 │ │ │ │ + b da00c <__cxa_atexit@plt+0xcdb34> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ da000 <__cxa_atexit@plt+0xcdb28> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - biceq sl, r6, ip, lsr r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r7, r9, sl} │ │ │ │ - add r5, r5, #16 │ │ │ │ - b dc57c <__cxa_atexit@plt+0xd00a4> │ │ │ │ - biceq sl, r6, r4, asr #5 │ │ │ │ + strheq lr, [r6, #220] @ 0xdc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov sl, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc da1ec <__cxa_atexit@plt+0xcdd14> │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + str r5, [sp, #92] @ 0x5c │ │ │ │ + ldr r5, [r7, #7] │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [r7, #11] │ │ │ │ + str r5, [sp, #84] @ 0x54 │ │ │ │ + ldr r5, [r7, #15] │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r5, [r7, #19] │ │ │ │ + str r5, [sp, #76] @ 0x4c │ │ │ │ + ldr r5, [r7, #23] │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [r7, #31] │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [r7, #35] @ 0x23 │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + ldr r5, [r7, #39] @ 0x27 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [r7, #43] @ 0x2b │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [r7, #47] @ 0x2f │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [r7, #51] @ 0x33 │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ + ldr r5, [r7, #55] @ 0x37 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [r7, #59] @ 0x3b │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r5, [r7, #63] @ 0x3f │ │ │ │ + str r5, [sp, #28] │ │ │ │ + ldr r5, [r7, #67] @ 0x43 │ │ │ │ + str r5, [sp, #24] │ │ │ │ + ldr r5, [r7, #71] @ 0x47 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + ldr r5, [r7, #75] @ 0x4b │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r5, [r7, #79] @ 0x4f │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r5, [r7, #83] @ 0x53 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r5, [r7, #87] @ 0x57 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r5, [r7, #91] @ 0x5b │ │ │ │ + str r5, [sp] │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ + ldr fp, [r7, #95] @ 0x5f │ │ │ │ + ldr ip, [r7, #99] @ 0x63 │ │ │ │ + str r4, [sp, #32] │ │ │ │ + ldr lr, [r7, #103] @ 0x67 │ │ │ │ + ldr r8, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r1, r2, r4, r5, r7} │ │ │ │ + ldr r9, [pc, #256] @ da1fc <__cxa_atexit@plt+0xcdd24> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r0, r9, #1 │ │ │ │ + str r0, [r3, #32] │ │ │ │ + ldr r0, [pc, #244] @ da200 <__cxa_atexit@plt+0xcdd28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + add r0, r3, #100 @ 0x64 │ │ │ │ + stm r0, {fp, ip, lr} │ │ │ │ + str r8, [r3, #112] @ 0x70 │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r1, r2, r4, r5, r7} │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [sl, #4]! │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + mov r5, sl │ │ │ │ + ldr fp, [sp, #68] @ 0x44 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #132 @ 0x84 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, sl │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq ip, sp, r0, ror #22 │ │ │ │ + bicseq ip, sp, r4, lsl #26 │ │ │ │ + biceq lr, r6, r8, lsl #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dc74c <__cxa_atexit@plt+0xd0274> │ │ │ │ - ldr r3, [pc, #40] @ dc754 <__cxa_atexit@plt+0xd027c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ dc758 <__cxa_atexit@plt+0xd0280> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #24] @ dc75c <__cxa_atexit@plt+0xd0284> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 19fcee4 <__cxa_atexit@plt+0x19f0a0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq sl, r6, ip, lsl #2 │ │ │ │ - bicseq sl, sp, r8, asr r4 │ │ │ │ - biceq sl, r6, r0, ror #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ dc780 <__cxa_atexit@plt+0xd02a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 1a0b930 <__cxa_atexit@plt+0x19ff458> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - biceq sl, r6, ip, lsr r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne dc7e0 <__cxa_atexit@plt+0xd0308> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #104] @ dc814 <__cxa_atexit@plt+0xd033c> │ │ │ │ + bhi da288 <__cxa_atexit@plt+0xcddb0> │ │ │ │ + ldr r2, [pc, #108] @ da290 <__cxa_atexit@plt+0xcddb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq dc7f8 <__cxa_atexit@plt+0xd0320> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ da294 <__cxa_atexit@plt+0xcddbc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne dc804 <__cxa_atexit@plt+0xd032c> │ │ │ │ - ldr r7, [pc, #72] @ dc818 <__cxa_atexit@plt+0xd0340> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #64] @ dc81c <__cxa_atexit@plt+0xd0344> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ dc820 <__cxa_atexit@plt+0xd0348> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #48] @ dc824 <__cxa_atexit@plt+0xd034c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + beq da25c <__cxa_atexit@plt+0xcdd84> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne da270 <__cxa_atexit@plt+0xcdd98> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - biceq sl, r6, r8, ror #3 │ │ │ │ - ldrdeq sl, [r6, #28] │ │ │ │ - strheq sl, [r6, #16] │ │ │ │ - biceq sl, r6, r4, lsr #3 │ │ │ │ - biceq sl, r6, r8, lsl #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne dc858 <__cxa_atexit@plt+0xd0380> │ │ │ │ - ldr r7, [pc, #36] @ dc86c <__cxa_atexit@plt+0xd0394> │ │ │ │ + ldr r7, [pc, #32] @ da298 <__cxa_atexit@plt+0xcddc0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ dc870 <__cxa_atexit@plt+0xd0398> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ da29c <__cxa_atexit@plt+0xcddc4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq ip, sp, r4, ror r9 │ │ │ │ + @ instruction: 0x01c6eb9c │ │ │ │ + @ instruction: 0x01c6eb90 │ │ │ │ + biceq lr, r6, ip, ror #22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne da2cc <__cxa_atexit@plt+0xcddf4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - biceq sl, r6, r0, ror r1 │ │ │ │ - biceq sl, r6, r4, ror #2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + ldr r7, [pc, #16] @ da2e4 <__cxa_atexit@plt+0xcde0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ da2e8 <__cxa_atexit@plt+0xcde10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + biceq lr, r6, r0, asr #22 │ │ │ │ + biceq lr, r6, r4, lsr fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dc8f8 <__cxa_atexit@plt+0xd0420> │ │ │ │ - ldr r2, [pc, #108] @ dc900 <__cxa_atexit@plt+0xd0428> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq dc8e0 <__cxa_atexit@plt+0xd0408> │ │ │ │ - ldr r3, [pc, #72] @ dc904 <__cxa_atexit@plt+0xd042c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq dc8ec <__cxa_atexit@plt+0xd0414> │ │ │ │ - mov r7, r3 │ │ │ │ - b dc950 <__cxa_atexit@plt+0xd0478> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi da31c <__cxa_atexit@plt+0xcde44> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ da324 <__cxa_atexit@plt+0xcde4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0x01ddc894 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi da370 <__cxa_atexit@plt+0xcde98> │ │ │ │ + ldr r2, [pc, #48] @ da37c <__cxa_atexit@plt+0xcdea4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq da364 <__cxa_atexit@plt+0xcde8c> │ │ │ │ + mov r7, r8 │ │ │ │ + b da388 <__cxa_atexit@plt+0xcdeb0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ dc944 <__cxa_atexit@plt+0xd046c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq dc93c <__cxa_atexit@plt+0xd0464> │ │ │ │ - b dc950 <__cxa_atexit@plt+0xd0478> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r1, [pc, #156] @ dc9f8 <__cxa_atexit@plt+0xd0520> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq dc990 <__cxa_atexit@plt+0xd04b8> │ │ │ │ - add r9, r5, #8 │ │ │ │ - ldm r9, {r3, r8, r9} │ │ │ │ - cmp r1, #2 │ │ │ │ - bne dc99c <__cxa_atexit@plt+0xd04c4> │ │ │ │ - ldr sl, [r5], #20 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #148 @ 0x94 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc da594 <__cxa_atexit@plt+0xce0bc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr sl, [r7, #83] @ 0x53 │ │ │ │ + str fp, [sp, #76] @ 0x4c │ │ │ │ + ldr fp, [r7, #87] @ 0x57 │ │ │ │ + ldr ip, [r7, #91] @ 0x5b │ │ │ │ + ldr r2, [r7, #95] @ 0x5f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #99] @ 0x63 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r1, [r7, #103] @ 0x67 │ │ │ │ + ldr r2, [r7, #107] @ 0x6b │ │ │ │ + ldr r0, [r7, #111] @ 0x6f │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [r7, #115] @ 0x73 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ + ldr lr, [r7, #119] @ 0x77 │ │ │ │ + ldr r8, [r7, #123] @ 0x7b │ │ │ │ + ldr r7, [r7, #127] @ 0x7f │ │ │ │ + ldr r9, [pc, #280] @ da5a0 <__cxa_atexit@plt+0xce0c8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str lr, [r3, #136] @ 0x88 │ │ │ │ + str r8, [r3, #140] @ 0x8c │ │ │ │ + str r7, [r3, #144] @ 0x90 │ │ │ │ + str fp, [r3, #104] @ 0x68 │ │ │ │ + str ip, [r3, #108] @ 0x6c │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #112] @ 0x70 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #116] @ 0x74 │ │ │ │ + str r1, [r3, #120] @ 0x78 │ │ │ │ + str r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #128] @ 0x80 │ │ │ │ + str r0, [r3, #132] @ 0x84 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ + str r6, [r3, #48] @ 0x30 │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + str r6, [r3, #52] @ 0x34 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + str r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + str r6, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [sp, #80] @ 0x50 │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [sp, #84] @ 0x54 │ │ │ │ + str r6, [r3, #32] │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ + str r6, [r3, #28] │ │ │ │ + ldr r6, [sp, #92] @ 0x5c │ │ │ │ + str r6, [r3, #24] │ │ │ │ + ldr r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [r3, #20] │ │ │ │ + ldr r6, [pc, #48] @ da5a4 <__cxa_atexit@plt+0xce0cc> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r3, #16] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r3, [r3, #100] @ 0x64 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr fp, [sp, #76] @ 0x4c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc dc9e4 <__cxa_atexit@plt+0xd050c> │ │ │ │ - ldr r7, [pc, #72] @ dc9fc <__cxa_atexit@plt+0xd0524> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #68] @ dca00 <__cxa_atexit@plt+0xd0528> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub sl, r1, #7 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ + mov r3, #148 @ 0x94 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - bicseq sl, sp, ip, asr #6 │ │ │ │ - bicseq sl, sp, ip, lsr #4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - add r9, r5, #12 │ │ │ │ - ldm r9, {r7, r8, r9} │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne dca30 <__cxa_atexit@plt+0xd0558> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc dca74 <__cxa_atexit@plt+0xd059c> │ │ │ │ - ldr r3, [pc, #64] @ dca88 <__cxa_atexit@plt+0xd05b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #60] @ dca8c <__cxa_atexit@plt+0xd05b4> │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + @ instruction: 0x01ddc89c │ │ │ │ + biceq lr, r6, r0, ror #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc da648 <__cxa_atexit@plt+0xce170> │ │ │ │ + ldr r3, [pc, #140] @ da660 <__cxa_atexit@plt+0xce188> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #136] @ da664 <__cxa_atexit@plt+0xce18c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #15 │ │ │ │ + ldr r1, [pc, #120] @ da668 <__cxa_atexit@plt+0xce190> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r2, r6, #23 │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + str r3, [r7, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #100] @ da66c <__cxa_atexit@plt+0xce194> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ add r1, r1, #1 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub sl, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrheq sl, [sp, #40] @ 0x28 │ │ │ │ - @ instruction: 0x01dda198 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dcb0c <__cxa_atexit@plt+0xd0634> │ │ │ │ - ldr r3, [pc, #100] @ dcb14 <__cxa_atexit@plt+0xd063c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq dcaf4 <__cxa_atexit@plt+0xd061c> │ │ │ │ - ldr r3, [pc, #60] @ dcb18 <__cxa_atexit@plt+0xd0640> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dcb04 <__cxa_atexit@plt+0xd062c> │ │ │ │ - b dcb58 <__cxa_atexit@plt+0xd0680> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [pc, #92] @ da670 <__cxa_atexit@plt+0xce198> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r3, r6, #34 @ 0x22 │ │ │ │ + ldr r2, [pc, #84] @ da674 <__cxa_atexit@plt+0xce19c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + str r9, [r7, #32] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ da678 <__cxa_atexit@plt+0xce1a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ dcb4c <__cxa_atexit@plt+0xd0674> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq dcb44 <__cxa_atexit@plt+0xd066c> │ │ │ │ - b dcb58 <__cxa_atexit@plt+0xd0680> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne dcbe8 <__cxa_atexit@plt+0xd0710> │ │ │ │ - ldr r7, [pc, #360] @ dccd8 <__cxa_atexit@plt+0xd0800> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq dcc8c <__cxa_atexit@plt+0xd07b4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc dcca8 <__cxa_atexit@plt+0xd07d0> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr ip, [pc, #332] @ dccf0 <__cxa_atexit@plt+0xd0818> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - sub r2, r3, #15 │ │ │ │ - sub lr, r3, #22 │ │ │ │ - ldr r8, [pc, #320] @ dccf4 <__cxa_atexit@plt+0xd081c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - ldr r1, [pc, #296] @ dccf8 <__cxa_atexit@plt+0xd0820> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r7, [pc, #228] @ dccd4 <__cxa_atexit@plt+0xd07fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + ldrheq ip, [sp, #96] @ 0x60 │ │ │ │ + bicseq ip, sp, r8, ror #11 │ │ │ │ + ldrheq ip, [sp, #92] @ 0x5c │ │ │ │ + bicseq ip, sp, r4, lsl #12 │ │ │ │ + biceq lr, r6, ip, ror #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq dcc98 <__cxa_atexit@plt+0xd07c0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc dccbc <__cxa_atexit@plt+0xd07e4> │ │ │ │ - ldr ip, [r9, #7] │ │ │ │ - ldr r7, [pc, #192] @ dccdc <__cxa_atexit@plt+0xd0804> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldr sl, [pc, #184] @ dcce0 <__cxa_atexit@plt+0xd0808> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r8, [pc, #180] @ dcce4 <__cxa_atexit@plt+0xd080c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - ldr r3, [pc, #172] @ dcce8 <__cxa_atexit@plt+0xd0810> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - sub r3, r2, #22 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - stmib r6, {sl, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r0, [pc, #136] @ dccec <__cxa_atexit@plt+0xd0814> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r2, #3 │ │ │ │ - sub sl, r2, #35 @ 0x23 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi da6c4 <__cxa_atexit@plt+0xce1ec> │ │ │ │ + ldr r2, [pc, #48] @ da6d0 <__cxa_atexit@plt+0xce1f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq da6b8 <__cxa_atexit@plt+0xce1e0> │ │ │ │ + mov r7, r8 │ │ │ │ + b da6dc <__cxa_atexit@plt+0xce204> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - bicseq r9, sp, ip, asr #31 │ │ │ │ - ldrsbeq sl, [sp, #8] │ │ │ │ - bicseq sl, sp, r0, asr #9 │ │ │ │ - bicseq sl, sp, ip, lsr #9 │ │ │ │ - ldrsheq r9, [sp, #244] @ 0xf4 │ │ │ │ - bicseq sl, sp, ip, asr #10 │ │ │ │ - bicseq sl, sp, r4, lsr #1 │ │ │ │ - bicseq sl, sp, r8, lsl r5 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc dcd74 <__cxa_atexit@plt+0xd089c> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr ip, [pc, #80] @ dcd84 <__cxa_atexit@plt+0xd08ac> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - sub r2, r6, #15 │ │ │ │ - sub lr, r6, #22 │ │ │ │ - ldr r8, [pc, #68] @ dcd88 <__cxa_atexit@plt+0xd08b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - ldr r1, [pc, #44] @ dcd8c <__cxa_atexit@plt+0xd08b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrheq sl, [sp, #60] @ 0x3c │ │ │ │ - bicseq r9, sp, r4, lsl pc │ │ │ │ - bicseq sl, sp, r8, lsl #7 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #132 @ 0x84 │ │ │ │ + cmp r2, r8 │ │ │ │ + bcc da8a4 <__cxa_atexit@plt+0xce3cc> │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc dce28 <__cxa_atexit@plt+0xd0950> │ │ │ │ - ldr ip, [r9, #7] │ │ │ │ - ldr r7, [pc, #124] @ dce38 <__cxa_atexit@plt+0xd0960> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldr sl, [pc, #116] @ dce3c <__cxa_atexit@plt+0xd0964> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r8, [pc, #112] @ dce40 <__cxa_atexit@plt+0xd0968> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r2, [pc, #104] @ dce44 <__cxa_atexit@plt+0xd096c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [r7, #7] │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ + ldr r6, [r7, #11] │ │ │ │ + str r6, [sp, #84] @ 0x54 │ │ │ │ + ldr r6, [r7, #15] │ │ │ │ + str r6, [sp, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #19] │ │ │ │ + str r6, [sp, #76] @ 0x4c │ │ │ │ + ldr r6, [r7, #23] │ │ │ │ + str r6, [sp, #72] @ 0x48 │ │ │ │ + ldr r6, [r7, #27] │ │ │ │ + str r6, [sp, #68] @ 0x44 │ │ │ │ + ldr r6, [r7, #31] │ │ │ │ + str r6, [sp, #60] @ 0x3c │ │ │ │ + ldr r6, [r7, #35] @ 0x23 │ │ │ │ + str r6, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [r7, #39] @ 0x27 │ │ │ │ + str r6, [sp, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #43] @ 0x2b │ │ │ │ + str r6, [sp, #48] @ 0x30 │ │ │ │ + ldr r6, [r7, #47] @ 0x2f │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + ldr r6, [r7, #51] @ 0x33 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [r7, #55] @ 0x37 │ │ │ │ + str r6, [sp, #36] @ 0x24 │ │ │ │ + ldr r6, [r7, #59] @ 0x3b │ │ │ │ + str r6, [sp, #32] │ │ │ │ + ldr r6, [r7, #63] @ 0x3f │ │ │ │ + str r6, [sp, #24] │ │ │ │ + ldr r6, [r7, #67] @ 0x43 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + ldr r6, [r7, #71] @ 0x47 │ │ │ │ + str r6, [sp, #16] │ │ │ │ + ldr r6, [r7, #75] @ 0x4b │ │ │ │ + str r6, [sp, #12] │ │ │ │ + ldr r6, [r7, #79] @ 0x4f │ │ │ │ + str r6, [sp, #8] │ │ │ │ + ldr r6, [r7, #83] @ 0x53 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + ldr r6, [r7, #87] @ 0x57 │ │ │ │ + str r6, [sp] │ │ │ │ + ldr sl, [r7, #91] @ 0x5b │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + add lr, r7, #95 @ 0x5f │ │ │ │ + ldm lr, {fp, ip, lr} │ │ │ │ + add r2, r7, #107 @ 0x6b │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str r4, [sp, #28] │ │ │ │ + add r7, r7, #119 @ 0x77 │ │ │ │ + ldm r7, {r4, r6, r7} │ │ │ │ + ldr r9, [pc, #240] @ da8b4 <__cxa_atexit@plt+0xce3dc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #100 @ 0x64 │ │ │ │ + stm r9, {fp, ip, lr} │ │ │ │ + add lr, r3, #112 @ 0x70 │ │ │ │ + stm lr, {r0, r1, r2, r4, r6, r7} │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + str sl, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r2, r6, #22 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - stmib r3, {sl, ip} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r0, [pc, #68] @ dce48 <__cxa_atexit@plt+0xd0970> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #35 @ 0x23 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r9, sp, ip, lsr #28 │ │ │ │ - bicseq r9, sp, r8, lsr pc │ │ │ │ - bicseq sl, sp, r0, lsr #6 │ │ │ │ - bicseq sl, sp, ip, lsl #6 │ │ │ │ - bicseq r9, sp, r4, asr lr │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dcec8 <__cxa_atexit@plt+0xd09f0> │ │ │ │ - ldr r3, [pc, #100] @ dced0 <__cxa_atexit@plt+0xd09f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq dceb0 <__cxa_atexit@plt+0xd09d8> │ │ │ │ - ldr r3, [pc, #60] @ dced4 <__cxa_atexit@plt+0xd09fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dcec0 <__cxa_atexit@plt+0xd09e8> │ │ │ │ - b dcf14 <__cxa_atexit@plt+0xd0a3c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + str r6, [r3, #32] │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ + str r6, [r3, #28] │ │ │ │ + ldr r6, [sp, #76] @ 0x4c │ │ │ │ + str r6, [r3, #24] │ │ │ │ + ldr r6, [sp, #80] @ 0x50 │ │ │ │ + str r6, [r3, #20] │ │ │ │ + ldr r6, [sp, #84] @ 0x54 │ │ │ │ + str r6, [r3, #16] │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ + str r6, [r3, #12] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r8, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + mov r6, r8 │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #132 @ 0x84 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq ip, sp, ip, asr #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc da928 <__cxa_atexit@plt+0xce450> │ │ │ │ + ldr r9, [pc, #96] @ da940 <__cxa_atexit@plt+0xce468> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #92] @ da944 <__cxa_atexit@plt+0xce46c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #88] @ da948 <__cxa_atexit@plt+0xce470> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr sl, [pc, #80] @ da94c <__cxa_atexit@plt+0xce474> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #15 │ │ │ │ + sub r2, r6, #23 │ │ │ │ + str r9, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + add r8, r7, #16 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ da950 <__cxa_atexit@plt+0xce478> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ dcf08 <__cxa_atexit@plt+0xd0a30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq dcf00 <__cxa_atexit@plt+0xd0a28> │ │ │ │ - b dcf14 <__cxa_atexit@plt+0xd0a3c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne dcfa4 <__cxa_atexit@plt+0xd0acc> │ │ │ │ - ldr r7, [pc, #360] @ dd094 <__cxa_atexit@plt+0xd0bbc> │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + ldrheq ip, [sp, #56] @ 0x38 │ │ │ │ + bicseq ip, sp, r0, lsl #6 │ │ │ │ + ldrsbeq ip, [sp, #36] @ 0x24 │ │ │ │ + strheq lr, [r6, #92] @ 0x5c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi da998 <__cxa_atexit@plt+0xce4c0> │ │ │ │ + ldr r7, [pc, #52] @ da9ac <__cxa_atexit@plt+0xce4d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq dd048 <__cxa_atexit@plt+0xd0b70> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc dd064 <__cxa_atexit@plt+0xd0b8c> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr ip, [pc, #332] @ dd0ac <__cxa_atexit@plt+0xd0bd4> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - sub r2, r3, #15 │ │ │ │ - sub lr, r3, #22 │ │ │ │ - ldr r8, [pc, #320] @ dd0b0 <__cxa_atexit@plt+0xd0bd8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - ldr r1, [pc, #296] @ dd0b4 <__cxa_atexit@plt+0xd0bdc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r7, [pc, #228] @ dd090 <__cxa_atexit@plt+0xd0bb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq dd054 <__cxa_atexit@plt+0xd0b7c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc dd078 <__cxa_atexit@plt+0xd0ba0> │ │ │ │ - ldr ip, [r9, #7] │ │ │ │ - ldr r7, [pc, #192] @ dd098 <__cxa_atexit@plt+0xd0bc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldr sl, [pc, #184] @ dd09c <__cxa_atexit@plt+0xd0bc4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r8, [pc, #180] @ dd0a0 <__cxa_atexit@plt+0xd0bc8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r7, r2, #15 │ │ │ │ - ldr r3, [pc, #172] @ dd0a4 <__cxa_atexit@plt+0xd0bcc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - sub r3, r2, #22 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - stmib r6, {sl, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r0, [pc, #136] @ dd0a8 <__cxa_atexit@plt+0xd0bd0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r2, #3 │ │ │ │ - sub sl, r2, #35 @ 0x23 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + tst r8, #3 │ │ │ │ + beq da98c <__cxa_atexit@plt+0xce4b4> │ │ │ │ + mov r7, r8 │ │ │ │ + b da9bc <__cxa_atexit@plt+0xce4e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r7, [pc, #16] @ da9b0 <__cxa_atexit@plt+0xce4d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - bicseq r9, sp, r0, lsl ip │ │ │ │ - bicseq r9, sp, ip, lsl sp │ │ │ │ - bicseq sl, sp, r4, lsl #2 │ │ │ │ - ldrsheq sl, [sp] │ │ │ │ - bicseq r9, sp, r8, lsr ip │ │ │ │ - @ instruction: 0x01dda190 │ │ │ │ - bicseq r9, sp, r8, ror #25 │ │ │ │ - bicseq sl, sp, ip, asr r1 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc dd130 <__cxa_atexit@plt+0xd0c58> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr ip, [pc, #80] @ dd140 <__cxa_atexit@plt+0xd0c68> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - sub r2, r6, #15 │ │ │ │ - sub lr, r6, #22 │ │ │ │ - ldr r8, [pc, #68] @ dd144 <__cxa_atexit@plt+0xd0c6c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - ldr r1, [pc, #44] @ dd148 <__cxa_atexit@plt+0xd0c70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq sl, sp, r0 │ │ │ │ - bicseq r9, sp, r8, asr fp │ │ │ │ - bicseq r9, sp, ip, asr #31 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strdeq lr, [r6, #88] @ 0x58 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc dd1e4 <__cxa_atexit@plt+0xd0d0c> │ │ │ │ - ldr ip, [r9, #7] │ │ │ │ - ldr r7, [pc, #124] @ dd1f4 <__cxa_atexit@plt+0xd0d1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldr sl, [pc, #116] @ dd1f8 <__cxa_atexit@plt+0xd0d20> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r8, [pc, #112] @ dd1fc <__cxa_atexit@plt+0xd0d24> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dab90 <__cxa_atexit@plt+0xce6b8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #87] @ 0x57 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #91] @ 0x5b │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr sl, [r7, #95] @ 0x5f │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #99] @ 0x63 │ │ │ │ + ldr ip, [r7, #103] @ 0x67 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r8, [pc, #244] @ dab9c <__cxa_atexit@plt+0xce6c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r2, [pc, #104] @ dd200 <__cxa_atexit@plt+0xd0d28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + add r8, r8, #1 │ │ │ │ + ldr r9, [pc, #236] @ daba0 <__cxa_atexit@plt+0xce6c8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #100 @ 0x64 │ │ │ │ + stm r9, {sl, fp, ip, lr} │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + str r8, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r2, r6, #22 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - stmib r3, {sl, ip} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r0, [pc, #68] @ dd204 <__cxa_atexit@plt+0xd0d2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #35 @ 0x23 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r9, sp, r0, ror sl │ │ │ │ - bicseq r9, sp, ip, ror fp │ │ │ │ - bicseq r9, sp, r4, ror #30 │ │ │ │ - bicseq r9, sp, r0, asr pc │ │ │ │ - @ instruction: 0x01dd9a98 │ │ │ │ - biceq r9, r6, r4, lsr sp │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r1, sl │ │ │ │ - mov sl, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi dd314 <__cxa_atexit@plt+0xd0e3c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #72 @ 0x48 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc dd31c <__cxa_atexit@plt+0xd0e44> │ │ │ │ - ldr r3, [pc, #236] @ dd334 <__cxa_atexit@plt+0xd0e5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, r4 │ │ │ │ - mov r4, r1 │ │ │ │ - sub lr, r6, #5 │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - sub r0, r6, #35 @ 0x23 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - sub r0, r6, #43 @ 0x2b │ │ │ │ - sub r3, r6, #55 @ 0x37 │ │ │ │ - ldr ip, [pc, #180] @ dd338 <__cxa_atexit@plt+0xd0e60> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - add r1, ip, #1 │ │ │ │ - ldr ip, [pc, #172] @ dd33c <__cxa_atexit@plt+0xd0e64> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #168] @ dd340 <__cxa_atexit@plt+0xd0e68> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - str r2, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - ldr r1, [pc, #148] @ dd344 <__cxa_atexit@plt+0xd0e6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r3, [r2, #28] │ │ │ │ - ldr r3, [pc, #136] @ dd348 <__cxa_atexit@plt+0xd0e70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #32] │ │ │ │ - add lr, r2, #36 @ 0x24 │ │ │ │ - stm lr, {r0, r7, sl, ip} │ │ │ │ - str r7, [r2, #52] @ 0x34 │ │ │ │ - str r2, [r2, #56] @ 0x38 │ │ │ │ - ldr r7, [pc, #112] @ dd34c <__cxa_atexit@plt+0xd0e74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #60] @ 0x3c │ │ │ │ - str r4, [r2, #64] @ 0x40 │ │ │ │ - str r2, [r2, #68] @ 0x44 │ │ │ │ - ldr r7, [r5] │ │ │ │ - sub r3, r6, #17 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [pc, #80] @ dd350 <__cxa_atexit@plt+0xd0e78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r4, fp │ │ │ │ - mov r5, r9 │ │ │ │ - ldm sp, {r9, fp} │ │ │ │ - b dfd2c <__cxa_atexit@plt+0xd3854> │ │ │ │ - mov r6, r2 │ │ │ │ - b dd324 <__cxa_atexit@plt+0xd0e4c> │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r1 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff4cc │ │ │ │ - ldrsbeq r9, [sp, #144] @ 0x90 │ │ │ │ - @ instruction: 0xfffff808 │ │ │ │ - bicseq r9, sp, r8, asr lr │ │ │ │ - bicseq r9, sp, r8, lsr lr │ │ │ │ - @ instruction: 0xfffff5bc │ │ │ │ - @ instruction: 0xfffffb78 │ │ │ │ - bicseq r9, sp, r8, lsr #19 │ │ │ │ + mov r3, #132 @ 0x84 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq ip, sp, r8, lsl #4 │ │ │ │ + bicseq ip, sp, ip, asr r3 │ │ │ │ + biceq lr, r6, r4, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dd3dc <__cxa_atexit@plt+0xd0f04> │ │ │ │ - ldr r2, [pc, #136] @ dd3f8 <__cxa_atexit@plt+0xd0f20> │ │ │ │ + bhi dac28 <__cxa_atexit@plt+0xce750> │ │ │ │ + ldr r2, [pc, #108] @ dac30 <__cxa_atexit@plt+0xce758> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ dd3fc <__cxa_atexit@plt+0xd0f24> │ │ │ │ + ldr r1, [pc, #100] @ dac34 <__cxa_atexit@plt+0xce75c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dd3d0 <__cxa_atexit@plt+0xd0ef8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc dd3e4 <__cxa_atexit@plt+0xd0f0c> │ │ │ │ - ldr r3, [pc, #88] @ dd400 <__cxa_atexit@plt+0xd0f28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ dd404 <__cxa_atexit@plt+0xd0f2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq dabfc <__cxa_atexit@plt+0xce724> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne dac10 <__cxa_atexit@plt+0xce738> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ dac38 <__cxa_atexit@plt+0xce760> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ dac3c <__cxa_atexit@plt+0xce764> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq r9, sp, r0, lsr #16 │ │ │ │ - bicseq r9, sp, r0, asr #16 │ │ │ │ - bicseq r9, sp, r4, asr #18 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrsbeq fp, [sp, #244] @ 0xf4 │ │ │ │ + biceq lr, r6, r8, ror #7 │ │ │ │ + ldrdeq lr, [r6, #60] @ 0x3c │ │ │ │ + strheq lr, [r6, #56] @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dd450 <__cxa_atexit@plt+0xd0f78> │ │ │ │ - ldr r2, [pc, #48] @ dd45c <__cxa_atexit@plt+0xd0f84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ dd460 <__cxa_atexit@plt+0xd0f88> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dac6c <__cxa_atexit@plt+0xce794> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrheq r9, [sp, #124] @ 0x7c │ │ │ │ - bicseq r9, sp, r0, asr #17 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dd4f0 <__cxa_atexit@plt+0xd1018> │ │ │ │ - ldr lr, [pc, #140] @ dd510 <__cxa_atexit@plt+0xd1038> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #128] @ dd514 <__cxa_atexit@plt+0xd103c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dd4e4 <__cxa_atexit@plt+0xd100c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc dd4fc <__cxa_atexit@plt+0xd1024> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ dd518 <__cxa_atexit@plt+0xd1040> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [pc, #16] @ dac84 <__cxa_atexit@plt+0xce7ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ dac88 <__cxa_atexit@plt+0xce7b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + biceq lr, r6, ip, lsl #7 │ │ │ │ + biceq lr, r6, r0, lsl #7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dacbc <__cxa_atexit@plt+0xce7e4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ dacc4 <__cxa_atexit@plt+0xce7ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldrsheq fp, [sp, #228] @ 0xe4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dad10 <__cxa_atexit@plt+0xce838> │ │ │ │ + ldr r2, [pc, #48] @ dad1c <__cxa_atexit@plt+0xce844> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq dad04 <__cxa_atexit@plt+0xce82c> │ │ │ │ + mov r7, r8 │ │ │ │ + b dad28 <__cxa_atexit@plt+0xce850> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq r9, sp, r8, lsl #14 │ │ │ │ - bicseq r9, sp, r0, lsr r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + mov lr, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc dd55c <__cxa_atexit@plt+0xd1084> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ dd568 <__cxa_atexit@plt+0xd1090> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrheq r9, [sp, #116] @ 0x74 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dd654 <__cxa_atexit@plt+0xd117c> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - ldr r6, [r1, #8] │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne dd5f8 <__cxa_atexit@plt+0xd1120> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r7, r8, r9, sl} │ │ │ │ - stmda r5, {r3, r6} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc dd664 <__cxa_atexit@plt+0xd118c> │ │ │ │ - ldr lr, [pc, #224] @ dd6a8 <__cxa_atexit@plt+0xd11d0> │ │ │ │ + bcc daf2c <__cxa_atexit@plt+0xcea54> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr ip, [r7, #87] @ 0x57 │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #91] @ 0x5b │ │ │ │ + ldr r2, [r7, #95] @ 0x5f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r4, [r7, #99] @ 0x63 │ │ │ │ + ldr r1, [r7, #103] @ 0x67 │ │ │ │ + ldr r2, [r7, #107] @ 0x6b │ │ │ │ + ldr r0, [r7, #111] @ 0x6f │ │ │ │ + str r0, [sp, #4] │ │ │ │ + add sl, r7, #115 @ 0x73 │ │ │ │ + ldm sl, {r0, r8, r9, sl} │ │ │ │ + ldr r7, [r7, #51] @ 0x33 │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + str lr, [sp] │ │ │ │ + ldr lr, [pc, #280] @ daf3c <__cxa_atexit@plt+0xcea64> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr lr, [pc, #200] @ dd6ac <__cxa_atexit@plt+0xd11d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add sl, r2, #8 │ │ │ │ - stm sl, {r1, r3, r9, lr} │ │ │ │ - str r0, [r2, #24] │ │ │ │ - str r8, [r2, #28] │ │ │ │ - b dd644 <__cxa_atexit@plt+0xd116c> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - stmda r5, {r3, r6} │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc dd680 <__cxa_atexit@plt+0xd11a8> │ │ │ │ - ldr r3, [pc, #128] @ dd69c <__cxa_atexit@plt+0xd11c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - ldr r3, [pc, #108] @ dd6a0 <__cxa_atexit@plt+0xd11c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #136 @ 0x88 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str ip, [r3, #104] @ 0x68 │ │ │ │ + str fp, [r3, #108] @ 0x6c │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #112] @ 0x70 │ │ │ │ + str r4, [r3, #116] @ 0x74 │ │ │ │ + str r1, [r3, #120] @ 0x78 │ │ │ │ + str r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #128] @ 0x80 │ │ │ │ + str r0, [r3, #132] @ 0x84 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #100] @ 0x64 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r6, [r3, #32] │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [r3, #28] │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + str r6, [r3, #24] │ │ │ │ + ldr r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [r3, #20] │ │ │ │ + ldr r6, [pc, #112] @ daf40 <__cxa_atexit@plt+0xcea68> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r3, #16] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + str r3, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ dd6b0 <__cxa_atexit@plt+0xd11d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r7, [pc, #28] @ dd6a4 <__cxa_atexit@plt+0xd11cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #148 @ 0x94 │ │ │ │ + str r3, [lr, #828] @ 0x33c │ │ │ │ + mov r4, lr │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - bicseq r9, sp, r0, asr #21 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - bicseq r9, sp, r0, lsl fp │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + bicseq fp, sp, r0, asr #30 │ │ │ │ + strheq lr, [r6] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc dd71c <__cxa_atexit@plt+0xd1244> │ │ │ │ - ldr lr, [pc, #88] @ dd734 <__cxa_atexit@plt+0xd125c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - ldr lr, [pc, #60] @ dd738 <__cxa_atexit@plt+0xd1260> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, sl, #8 │ │ │ │ - stm r8, {r0, r7, r9, lr} │ │ │ │ - str r2, [sl, #24] │ │ │ │ - str r1, [sl, #28] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r3, [pc, #24] @ dd73c <__cxa_atexit@plt+0xd1264> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - ldrsheq r9, [sp, #152] @ 0x98 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc dd7a0 <__cxa_atexit@plt+0xd12c8> │ │ │ │ - ldr r3, [pc, #84] @ dd7bc <__cxa_atexit@plt+0xd12e4> │ │ │ │ + bcc daff8 <__cxa_atexit@plt+0xceb20> │ │ │ │ + ldr r3, [pc, #160] @ db010 <__cxa_atexit@plt+0xceb38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #60] @ dd7c0 <__cxa_atexit@plt+0xd12e8> │ │ │ │ + ldr lr, [pc, #156] @ db014 <__cxa_atexit@plt+0xceb3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #15 │ │ │ │ + ldr r9, [pc, #140] @ db018 <__cxa_atexit@plt+0xceb40> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r2, r6, #23 │ │ │ │ + ldr r1, [pc, #132] @ db01c <__cxa_atexit@plt+0xceb44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr sl, [pc, #124] @ db020 <__cxa_atexit@plt+0xceb48> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r6, #34 @ 0x22 │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ + str sl, [r7, #44] @ 0x2c │ │ │ │ + add r0, r7, #48 @ 0x30 │ │ │ │ + stm r0, {r1, r2, r9} │ │ │ │ + str r3, [r7, #60] @ 0x3c │ │ │ │ + sub r0, r6, #47 @ 0x2f │ │ │ │ + ldr r2, [pc, #92] @ db024 <__cxa_atexit@plt+0xceb4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #88] @ db028 <__cxa_atexit@plt+0xceb50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - str r2, [sl, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r3, [pc, #28] @ dd7c4 <__cxa_atexit@plt+0xd12ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - bicseq r9, sp, r0, ror r9 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dd858 <__cxa_atexit@plt+0xd1380> │ │ │ │ - ldr r3, [pc, #120] @ dd860 <__cxa_atexit@plt+0xd1388> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq dd83c <__cxa_atexit@plt+0xd1364> │ │ │ │ - ldr r1, [pc, #92] @ dd864 <__cxa_atexit@plt+0xd138c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dd84c <__cxa_atexit@plt+0xd1374> │ │ │ │ - ldr r9, [r5, #-4]! │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b dd578 <__cxa_atexit@plt+0xd10a0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + add r2, r7, #28 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #44] @ db02c <__cxa_atexit@plt+0xceb54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ dd8c0 <__cxa_atexit@plt+0xd13e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq dd8b4 <__cxa_atexit@plt+0xd13dc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b dd578 <__cxa_atexit@plt+0xd10a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b dd578 <__cxa_atexit@plt+0xd10a0> │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + bicseq fp, sp, r4, lsl sp │ │ │ │ + bicseq fp, sp, r8, asr ip │ │ │ │ + bicseq fp, sp, ip, lsr #24 │ │ │ │ + bicseq fp, sp, ip, asr ip │ │ │ │ + bicseq ip, sp, r4, lsr #3 │ │ │ │ + biceq lr, r6, ip, asr #32 │ │ │ │ + biceq sp, r6, r8, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dd96c <__cxa_atexit@plt+0xd1494> │ │ │ │ - ldr r2, [pc, #136] @ dd988 <__cxa_atexit@plt+0xd14b0> │ │ │ │ + bhi db0b4 <__cxa_atexit@plt+0xcebdc> │ │ │ │ + ldr r2, [pc, #108] @ db0bc <__cxa_atexit@plt+0xcebe4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ dd98c <__cxa_atexit@plt+0xd14b4> │ │ │ │ + ldr r1, [pc, #100] @ db0c0 <__cxa_atexit@plt+0xcebe8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dd960 <__cxa_atexit@plt+0xd1488> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc dd974 <__cxa_atexit@plt+0xd149c> │ │ │ │ - ldr r3, [pc, #88] @ dd990 <__cxa_atexit@plt+0xd14b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #72] @ dd994 <__cxa_atexit@plt+0xd14bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq db088 <__cxa_atexit@plt+0xcebb0> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne db09c <__cxa_atexit@plt+0xcebc4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ db0c4 <__cxa_atexit@plt+0xcebec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ db0c8 <__cxa_atexit@plt+0xcebf0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01dd9290 │ │ │ │ - ldrheq r9, [sp, #32] │ │ │ │ - ldrheq r9, [sp, #52] @ 0x34 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq fp, sp, r8, asr #22 │ │ │ │ + biceq sp, r6, ip, asr pc │ │ │ │ + biceq sp, r6, r0, asr pc │ │ │ │ + biceq sp, r6, ip, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc dd9e0 <__cxa_atexit@plt+0xd1508> │ │ │ │ - ldr r2, [pc, #48] @ dd9ec <__cxa_atexit@plt+0xd1514> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ dd9f0 <__cxa_atexit@plt+0xd1518> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne db0f8 <__cxa_atexit@plt+0xcec20> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r9, sp, ip, lsr #4 │ │ │ │ - bicseq r9, sp, r0, lsr r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dda80 <__cxa_atexit@plt+0xd15a8> │ │ │ │ - ldr lr, [pc, #140] @ ddaa0 <__cxa_atexit@plt+0xd15c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #128] @ ddaa4 <__cxa_atexit@plt+0xd15cc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dda74 <__cxa_atexit@plt+0xd159c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc dda8c <__cxa_atexit@plt+0xd15b4> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ ddaa8 <__cxa_atexit@plt+0xd15d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [pc, #16] @ db110 <__cxa_atexit@plt+0xcec38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ db114 <__cxa_atexit@plt+0xcec3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + biceq sp, r6, r0, lsl #30 │ │ │ │ + strdeq sp, [r6, #228] @ 0xe4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi db148 <__cxa_atexit@plt+0xcec70> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ db150 <__cxa_atexit@plt+0xcec78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bicseq fp, sp, r8, ror #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi db19c <__cxa_atexit@plt+0xcecc4> │ │ │ │ + ldr r2, [pc, #48] @ db1a8 <__cxa_atexit@plt+0xcecd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq db190 <__cxa_atexit@plt+0xcecb8> │ │ │ │ + mov r7, r8 │ │ │ │ + b db1b4 <__cxa_atexit@plt+0xcecdc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - bicseq r9, sp, r8, ror r1 │ │ │ │ - bicseq r9, sp, r0, lsr #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + mov lr, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #148 @ 0x94 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ddaec <__cxa_atexit@plt+0xd1614> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ ddaf8 <__cxa_atexit@plt+0xd1620> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc db3b8 <__cxa_atexit@plt+0xceee0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr ip, [r7, #87] @ 0x57 │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #91] @ 0x5b │ │ │ │ + ldr r2, [r7, #95] @ 0x5f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r4, [r7, #99] @ 0x63 │ │ │ │ + ldr r1, [r7, #103] @ 0x67 │ │ │ │ + ldr r2, [r7, #107] @ 0x6b │ │ │ │ + ldr r0, [r7, #111] @ 0x6f │ │ │ │ + str r0, [sp, #4] │ │ │ │ + add sl, r7, #115 @ 0x73 │ │ │ │ + ldm sl, {r0, r8, r9, sl} │ │ │ │ + ldr r7, [r7, #51] @ 0x33 │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + str lr, [sp] │ │ │ │ + ldr lr, [pc, #280] @ db3c8 <__cxa_atexit@plt+0xceef0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #136 @ 0x88 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str ip, [r3, #104] @ 0x68 │ │ │ │ + str fp, [r3, #108] @ 0x6c │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #112] @ 0x70 │ │ │ │ + str r4, [r3, #116] @ 0x74 │ │ │ │ + str r1, [r3, #120] @ 0x78 │ │ │ │ + str r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #128] @ 0x80 │ │ │ │ + str r0, [r3, #132] @ 0x84 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #100] @ 0x64 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r6, [r3, #32] │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [r3, #28] │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + str r6, [r3, #24] │ │ │ │ + ldr r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [r3, #20] │ │ │ │ + ldr r6, [pc, #112] @ db3cc <__cxa_atexit@plt+0xceef4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r3, #16] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + str r3, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #148 @ 0x94 │ │ │ │ + str r3, [lr, #828] @ 0x33c │ │ │ │ + mov r4, lr │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r9, sp, r4, lsr #4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ddbe4 <__cxa_atexit@plt+0xd170c> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - ldr r6, [r1, #8] │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne ddb88 <__cxa_atexit@plt+0xd16b0> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r7, r8, r9, sl} │ │ │ │ - stmda r5, {r3, r6} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ddbf4 <__cxa_atexit@plt+0xd171c> │ │ │ │ - ldr lr, [pc, #224] @ ddc38 <__cxa_atexit@plt+0xd1760> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr lr, [pc, #200] @ ddc3c <__cxa_atexit@plt+0xd1764> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add sl, r2, #8 │ │ │ │ - stm sl, {r1, r3, r9, lr} │ │ │ │ - str r0, [r2, #24] │ │ │ │ - str r8, [r2, #28] │ │ │ │ - b ddbd4 <__cxa_atexit@plt+0xd16fc> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - stmda r5, {r3, r6} │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + ldrheq fp, [sp, #164] @ 0xa4 │ │ │ │ + biceq sp, r6, r4, lsr #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc ddc10 <__cxa_atexit@plt+0xd1738> │ │ │ │ - ldr r3, [pc, #128] @ ddc2c <__cxa_atexit@plt+0xd1754> │ │ │ │ + bcc db484 <__cxa_atexit@plt+0xcefac> │ │ │ │ + ldr r3, [pc, #160] @ db49c <__cxa_atexit@plt+0xcefc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - ldr r3, [pc, #108] @ ddc30 <__cxa_atexit@plt+0xd1758> │ │ │ │ + ldr lr, [pc, #156] @ db4a0 <__cxa_atexit@plt+0xcefc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #15 │ │ │ │ + ldr r9, [pc, #140] @ db4a4 <__cxa_atexit@plt+0xcefcc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r2, r6, #23 │ │ │ │ + ldr r1, [pc, #132] @ db4a8 <__cxa_atexit@plt+0xcefd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr sl, [pc, #124] @ db4ac <__cxa_atexit@plt+0xcefd4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r6, #34 @ 0x22 │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ + str sl, [r7, #44] @ 0x2c │ │ │ │ + add r0, r7, #48 @ 0x30 │ │ │ │ + stm r0, {r1, r2, r9} │ │ │ │ + str r3, [r7, #60] @ 0x3c │ │ │ │ + sub r0, r6, #47 @ 0x2f │ │ │ │ + ldr r2, [pc, #92] @ db4b0 <__cxa_atexit@plt+0xcefd8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #88] @ db4b4 <__cxa_atexit@plt+0xcefdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov sl, r2 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ ddc40 <__cxa_atexit@plt+0xd1768> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r7, [pc, #28] @ ddc34 <__cxa_atexit@plt+0xd175c> │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + add r2, r7, #28 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #44] @ db4b8 <__cxa_atexit@plt+0xcefe0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - bicseq r9, sp, r0, lsr r5 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - bicseq r9, sp, r0, lsl #11 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ddcac <__cxa_atexit@plt+0xd17d4> │ │ │ │ - ldr lr, [pc, #88] @ ddcc4 <__cxa_atexit@plt+0xd17ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - ldr lr, [pc, #60] @ ddcc8 <__cxa_atexit@plt+0xd17f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, sl, #8 │ │ │ │ - stm r8, {r0, r7, r9, lr} │ │ │ │ - str r2, [sl, #24] │ │ │ │ - str r1, [sl, #28] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r3, [pc, #24] @ ddccc <__cxa_atexit@plt+0xd17f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - bicseq r9, sp, r8, ror #8 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ddd30 <__cxa_atexit@plt+0xd1858> │ │ │ │ - ldr r3, [pc, #84] @ ddd4c <__cxa_atexit@plt+0xd1874> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [pc, #60] @ ddd50 <__cxa_atexit@plt+0xd1878> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - str r2, [sl, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r3, [pc, #28] @ ddd54 <__cxa_atexit@plt+0xd187c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - bicseq r9, sp, r0, ror #7 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + bicseq fp, sp, r8, lsl #17 │ │ │ │ + bicseq fp, sp, ip, asr #15 │ │ │ │ + bicseq fp, sp, r0, lsr #15 │ │ │ │ + ldrsbeq fp, [sp, #112] @ 0x70 │ │ │ │ + bicseq fp, sp, ip, lsl sp │ │ │ │ + biceq sp, r6, ip, asr #24 │ │ │ │ + biceq sp, r6, ip, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ddde8 <__cxa_atexit@plt+0xd1910> │ │ │ │ - ldr r3, [pc, #120] @ dddf0 <__cxa_atexit@plt+0xd1918> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq dddcc <__cxa_atexit@plt+0xd18f4> │ │ │ │ - ldr r1, [pc, #92] @ dddf4 <__cxa_atexit@plt+0xd191c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ddddc <__cxa_atexit@plt+0xd1904> │ │ │ │ - ldr r9, [r5, #-4]! │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b ddb08 <__cxa_atexit@plt+0xd1630> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ dde50 <__cxa_atexit@plt+0xd1978> │ │ │ │ + bhi db540 <__cxa_atexit@plt+0xcf068> │ │ │ │ + ldr r2, [pc, #108] @ db548 <__cxa_atexit@plt+0xcf070> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq dde44 <__cxa_atexit@plt+0xd196c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b ddb08 <__cxa_atexit@plt+0xd1630> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ db54c <__cxa_atexit@plt+0xcf074> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq db514 <__cxa_atexit@plt+0xcf03c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne db528 <__cxa_atexit@plt+0xcf050> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ddb08 <__cxa_atexit@plt+0xd1630> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ddef0 <__cxa_atexit@plt+0xd1a18> │ │ │ │ - ldr r3, [pc, #100] @ ddef8 <__cxa_atexit@plt+0xd1a20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r0, r1, r2} │ │ │ │ - tst r8, #3 │ │ │ │ - beq dded8 <__cxa_atexit@plt+0xd1a00> │ │ │ │ - ldr r7, [pc, #64] @ ddefc <__cxa_atexit@plt+0xd1a24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - stmib r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ddee8 <__cxa_atexit@plt+0xd1a10> │ │ │ │ - b ddf44 <__cxa_atexit@plt+0xd1a6c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #32] @ db550 <__cxa_atexit@plt+0xcf078> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ db554 <__cxa_atexit@plt+0xcf07c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ ddf38 <__cxa_atexit@plt+0xd1a60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ddf30 <__cxa_atexit@plt+0xd1a58> │ │ │ │ - b ddf44 <__cxa_atexit@plt+0xd1a6c> │ │ │ │ + ldrheq fp, [sp, #108] @ 0x6c │ │ │ │ + ldrdeq sp, [r6, #160] @ 0xa0 │ │ │ │ + biceq sp, r6, r4, asr #21 │ │ │ │ + biceq sp, r6, r0, lsr #21 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne db584 <__cxa_atexit@plt+0xcf0ac> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r1, [pc, #164] @ ddff4 <__cxa_atexit@plt+0xd1b1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq ddf90 <__cxa_atexit@plt+0xd1ab8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne ddf9c <__cxa_atexit@plt+0xd1ac4> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #16] @ db59c <__cxa_atexit@plt+0xcf0c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ db5a0 <__cxa_atexit@plt+0xcf0c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc ddfe0 <__cxa_atexit@plt+0xd1b08> │ │ │ │ - ldr r7, [pc, #68] @ ddff8 <__cxa_atexit@plt+0xd1b20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #64] @ ddffc <__cxa_atexit@plt+0xd1b24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5], #20 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub sl, r1, #7 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - bicseq r8, sp, ip, asr #26 │ │ │ │ - bicseq r8, sp, ip, lsr #24 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne de030 <__cxa_atexit@plt+0xd1b58> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc de074 <__cxa_atexit@plt+0xd1b9c> │ │ │ │ - ldr r3, [pc, #64] @ de088 <__cxa_atexit@plt+0xd1bb0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #60] @ de08c <__cxa_atexit@plt+0xd1bb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub sl, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrheq r8, [sp, #200] @ 0xc8 │ │ │ │ - @ instruction: 0x01dd8b98 │ │ │ │ + biceq sp, r6, r4, ror sl │ │ │ │ + biceq sp, r6, r8, ror #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi de0e8 <__cxa_atexit@plt+0xd1c10> │ │ │ │ - ldr lr, [pc, #68] @ de0f0 <__cxa_atexit@plt+0xd1c18> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ de0f4 <__cxa_atexit@plt+0xd1c1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq de0d8 <__cxa_atexit@plt+0xd1c00> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + bhi db5d4 <__cxa_atexit@plt+0xcf0fc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ db5dc <__cxa_atexit@plt+0xcf104> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r8, sp, r0, ror #21 │ │ │ │ + ldrsbeq fp, [sp, #92] @ 0x5c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi de164 <__cxa_atexit@plt+0xd1c8c> │ │ │ │ - ldr lr, [pc, #68] @ de16c <__cxa_atexit@plt+0xd1c94> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ de170 <__cxa_atexit@plt+0xd1c98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq de154 <__cxa_atexit@plt+0xd1c7c> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi db628 <__cxa_atexit@plt+0xcf150> │ │ │ │ + ldr r2, [pc, #48] @ db634 <__cxa_atexit@plt+0xcf15c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq db61c <__cxa_atexit@plt+0xcf144> │ │ │ │ + mov r7, r8 │ │ │ │ + b db640 <__cxa_atexit@plt+0xcf168> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r8, sp, r4, ror #20 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov lr, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #148 @ 0x94 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc db844 <__cxa_atexit@plt+0xcf36c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr ip, [r7, #87] @ 0x57 │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #91] @ 0x5b │ │ │ │ + ldr r2, [r7, #95] @ 0x5f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r4, [r7, #99] @ 0x63 │ │ │ │ + ldr r1, [r7, #103] @ 0x67 │ │ │ │ + ldr r2, [r7, #107] @ 0x6b │ │ │ │ + ldr r0, [r7, #111] @ 0x6f │ │ │ │ + str r0, [sp, #4] │ │ │ │ + add sl, r7, #115 @ 0x73 │ │ │ │ + ldm sl, {r0, r8, r9, sl} │ │ │ │ + ldr r7, [r7, #51] @ 0x33 │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + str lr, [sp] │ │ │ │ + ldr lr, [pc, #280] @ db854 <__cxa_atexit@plt+0xcf37c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #136 @ 0x88 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str ip, [r3, #104] @ 0x68 │ │ │ │ + str fp, [r3, #108] @ 0x6c │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #112] @ 0x70 │ │ │ │ + str r4, [r3, #116] @ 0x74 │ │ │ │ + str r1, [r3, #120] @ 0x78 │ │ │ │ + str r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #128] @ 0x80 │ │ │ │ + str r0, [r3, #132] @ 0x84 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #100] @ 0x64 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r6, [r3, #32] │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [r3, #28] │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + str r6, [r3, #24] │ │ │ │ + ldr r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [r3, #20] │ │ │ │ + ldr r6, [pc, #112] @ db858 <__cxa_atexit@plt+0xcf380> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r3, #16] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + str r3, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi de1e0 <__cxa_atexit@plt+0xd1d08> │ │ │ │ - ldr lr, [pc, #68] @ de1e8 <__cxa_atexit@plt+0xd1d10> │ │ │ │ + mov r3, #148 @ 0x94 │ │ │ │ + str r3, [lr, #828] @ 0x33c │ │ │ │ + mov r4, lr │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + bicseq fp, sp, r8, lsr #12 │ │ │ │ + @ instruction: 0x01c6d798 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc db910 <__cxa_atexit@plt+0xcf438> │ │ │ │ + ldr r3, [pc, #160] @ db928 <__cxa_atexit@plt+0xcf450> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #156] @ db92c <__cxa_atexit@plt+0xcf454> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ de1ec <__cxa_atexit@plt+0xd1d14> │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #15 │ │ │ │ + ldr r9, [pc, #140] @ db930 <__cxa_atexit@plt+0xcf458> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r2, r6, #23 │ │ │ │ + ldr r1, [pc, #132] @ db934 <__cxa_atexit@plt+0xcf45c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq de1d0 <__cxa_atexit@plt+0xd1cf8> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr sl, [pc, #124] @ db938 <__cxa_atexit@plt+0xcf460> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r6, #34 @ 0x22 │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ + str sl, [r7, #44] @ 0x2c │ │ │ │ + add r0, r7, #48 @ 0x30 │ │ │ │ + stm r0, {r1, r2, r9} │ │ │ │ + str r3, [r7, #60] @ 0x3c │ │ │ │ + sub r0, r6, #47 @ 0x2f │ │ │ │ + ldr r2, [pc, #92] @ db93c <__cxa_atexit@plt+0xcf464> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #88] @ db940 <__cxa_atexit@plt+0xcf468> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #3 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + add r2, r7, #28 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #44] @ db944 <__cxa_atexit@plt+0xcf46c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r8, sp, r8, ror #19 │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + ldrsheq fp, [sp, #60] @ 0x3c │ │ │ │ + bicseq fp, sp, r0, asr #6 │ │ │ │ + bicseq fp, sp, r4, lsl r3 │ │ │ │ + bicseq fp, sp, r4, asr #6 │ │ │ │ + @ instruction: 0x01ddb894 │ │ │ │ + biceq sp, r6, r4, lsl r8 │ │ │ │ + biceq sp, r6, r0, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi de25c <__cxa_atexit@plt+0xd1d84> │ │ │ │ - ldr lr, [pc, #68] @ de264 <__cxa_atexit@plt+0xd1d8c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ de268 <__cxa_atexit@plt+0xd1d90> │ │ │ │ + bhi db9cc <__cxa_atexit@plt+0xcf4f4> │ │ │ │ + ldr r2, [pc, #108] @ db9d4 <__cxa_atexit@plt+0xcf4fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ db9d8 <__cxa_atexit@plt+0xcf500> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq de24c <__cxa_atexit@plt+0xd1d74> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq db9a0 <__cxa_atexit@plt+0xcf4c8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne db9b4 <__cxa_atexit@plt+0xcf4dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ db9dc <__cxa_atexit@plt+0xcf504> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ db9e0 <__cxa_atexit@plt+0xcf508> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r8, sp, ip, ror #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq fp, sp, r0, lsr r2 │ │ │ │ + ldrdeq sp, [r6, #116] @ 0x74 │ │ │ │ + biceq sp, r6, r8, asr #15 │ │ │ │ + biceq sp, r6, r4, lsr #15 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dba10 <__cxa_atexit@plt+0xcf538> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ dba28 <__cxa_atexit@plt+0xcf550> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ dba2c <__cxa_atexit@plt+0xcf554> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + biceq sp, r6, r8, ror r7 │ │ │ │ + biceq sp, r6, ip, ror #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi de2d8 <__cxa_atexit@plt+0xd1e00> │ │ │ │ - ldr lr, [pc, #68] @ de2e0 <__cxa_atexit@plt+0xd1e08> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ de2e4 <__cxa_atexit@plt+0xd1e0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq de2c8 <__cxa_atexit@plt+0xd1df0> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + bhi dba60 <__cxa_atexit@plt+0xcf588> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ dba68 <__cxa_atexit@plt+0xcf590> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsheq r8, [sp, #128] @ 0x80 │ │ │ │ + bicseq fp, sp, r0, asr r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r7 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #60 @ 0x3c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi de3c0 <__cxa_atexit@plt+0xd1ee8> │ │ │ │ - ldr r2, [pc, #172] @ de3c8 <__cxa_atexit@plt+0xd1ef0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-48]! @ 0xffffffd0 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr ip, [r7, #1] │ │ │ │ - ldr lr, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r1, [r7, #13] │ │ │ │ - ldr r9, [r7, #21] │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [r7, #17] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #25] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - ldr r0, [r7, #33] @ 0x21 │ │ │ │ - ldr r7, [r7, #29] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq de3a8 <__cxa_atexit@plt+0xd1ed0> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #64] @ de3cc <__cxa_atexit@plt+0xd1ef4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dbab4 <__cxa_atexit@plt+0xcf5dc> │ │ │ │ + ldr r2, [pc, #48] @ dbac0 <__cxa_atexit@plt+0xcf5e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r2, [r5, #-60]! @ 0xffffffc4 │ │ │ │ - stmib r5, {r1, r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq de3b8 <__cxa_atexit@plt+0xd1ee0> │ │ │ │ - b de41c <__cxa_atexit@plt+0xd1f44> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq dbaa8 <__cxa_atexit@plt+0xcf5d0> │ │ │ │ + mov r7, r8 │ │ │ │ + b dbacc <__cxa_atexit@plt+0xcf5f4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, fp, lsl #24 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + mov lr, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #148 @ 0x94 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dbcd0 <__cxa_atexit@plt+0xcf7f8> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ de410 <__cxa_atexit@plt+0xd1f38> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq de408 <__cxa_atexit@plt+0xd1f30> │ │ │ │ - b de41c <__cxa_atexit@plt+0xd1f44> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r6, r0, lr, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #20]! │ │ │ │ - and r1, r3, #3 │ │ │ │ - ldr ip, [r2, #-4] │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - ldr lr, [r2, #32] │ │ │ │ - ldr r9, [r2, #36] @ 0x24 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne de48c <__cxa_atexit@plt+0xd1fb4> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc de558 <__cxa_atexit@plt+0xd2080> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - cmp r0, r1 │ │ │ │ - bge de4c4 <__cxa_atexit@plt+0xd1fec> │ │ │ │ - ldr r0, [pc, #264] @ de580 <__cxa_atexit@plt+0xd20a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [sl, #4]! │ │ │ │ - ldr r0, [pc, #248] @ de57c <__cxa_atexit@plt+0xd20a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str fp, [sl, #8] │ │ │ │ - b de4fc <__cxa_atexit@plt+0xd2024> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc de558 <__cxa_atexit@plt+0xd2080> │ │ │ │ - ldr r0, [pc, #232] @ de584 <__cxa_atexit@plt+0xd20ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [sl, #4]! │ │ │ │ - ldr r0, [pc, #224] @ de588 <__cxa_atexit@plt+0xd20b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r1, sl, #16 │ │ │ │ - stm r1, {r0, ip, lr} │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ - sub r8, r6, #7 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - bne de4e4 <__cxa_atexit@plt+0xd200c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge de51c <__cxa_atexit@plt+0xd2044> │ │ │ │ - ldr r0, [pc, #152] @ de578 <__cxa_atexit@plt+0xd20a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b de478 <__cxa_atexit@plt+0xd1fa0> │ │ │ │ - ldr r0, [pc, #124] @ de568 <__cxa_atexit@plt+0xd2090> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [sl, #4]! │ │ │ │ - ldr r0, [pc, #116] @ de56c <__cxa_atexit@plt+0xd2094> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - str ip, [sl, #20] │ │ │ │ - str lr, [sl, #24] │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ - sub r8, r6, #7 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - bne de54c <__cxa_atexit@plt+0xd2074> │ │ │ │ - ldr r7, [pc, #76] @ de574 <__cxa_atexit@plt+0xd209c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [r5, #48] @ 0x30 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r3 │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [pc, #28] @ de570 <__cxa_atexit@plt+0xd2098> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b de4ec <__cxa_atexit@plt+0xd2014> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - ldrsheq r8, [sp, #188] @ 0xbc │ │ │ │ - @ instruction: 0xfffffc38 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - bicseq r8, sp, r0, ror ip │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0xfffffbf8 │ │ │ │ - bicseq r8, sp, ip, asr #24 │ │ │ │ - andeq r0, r0, r9, asr #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ddb08 <__cxa_atexit@plt+0xd1630> │ │ │ │ - biceq r8, r6, ip, lsl #19 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi de668 <__cxa_atexit@plt+0xd2190> │ │ │ │ - ldr r2, [pc, #156] @ de670 <__cxa_atexit@plt+0xd2198> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-40]! @ 0xffffffd8 │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - add lr, r7, #1 │ │ │ │ - ldm lr, {r2, ip, lr} │ │ │ │ - ldr r0, [r7, #13] │ │ │ │ - ldr r9, [r7, #21] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - ldr r1, [r7, #17] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - add r8, r3, #20 │ │ │ │ - stm r8, {r0, r2, r7} │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stmib r3, {r9, lr} │ │ │ │ - tst sl, #3 │ │ │ │ - beq de650 <__cxa_atexit@plt+0xd2178> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ de674 <__cxa_atexit@plt+0xd219c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-56]! @ 0xffffffc8 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq de660 <__cxa_atexit@plt+0xd2188> │ │ │ │ - b de6d0 <__cxa_atexit@plt+0xd21f8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r8, r6, r8, asr #17 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ de6c0 <__cxa_atexit@plt+0xd21e8> │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr ip, [r7, #87] @ 0x57 │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #91] @ 0x5b │ │ │ │ + ldr r2, [r7, #95] @ 0x5f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r4, [r7, #99] @ 0x63 │ │ │ │ + ldr r1, [r7, #103] @ 0x67 │ │ │ │ + ldr r2, [r7, #107] @ 0x6b │ │ │ │ + ldr r0, [r7, #111] @ 0x6f │ │ │ │ + str r0, [sp, #4] │ │ │ │ + add sl, r7, #115 @ 0x73 │ │ │ │ + ldm sl, {r0, r8, r9, sl} │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + str lr, [sp] │ │ │ │ + ldr lr, [pc, #280] @ dbce0 <__cxa_atexit@plt+0xcf808> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq de6b8 <__cxa_atexit@plt+0xd21e0> │ │ │ │ - b de6d0 <__cxa_atexit@plt+0xd21f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #136 @ 0x88 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str ip, [r3, #104] @ 0x68 │ │ │ │ + str fp, [r3, #108] @ 0x6c │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #112] @ 0x70 │ │ │ │ + str r4, [r3, #116] @ 0x74 │ │ │ │ + str r1, [r3, #120] @ 0x78 │ │ │ │ + str r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #128] @ 0x80 │ │ │ │ + str r0, [r3, #132] @ 0x84 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #100] @ 0x64 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r6, [r3, #32] │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [r3, #28] │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + str r6, [r3, #24] │ │ │ │ + ldr r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [r3, #20] │ │ │ │ + ldr r6, [pc, #112] @ dbce4 <__cxa_atexit@plt+0xcf80c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r3, #16] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r8, r6, ip, ror r8 │ │ │ │ - andeq r0, r0, sp, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #48]! @ 0x30 │ │ │ │ - ldr r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr lr, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr sl, [r3, #-12] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - and r2, r1, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne de7ac <__cxa_atexit@plt+0xd22d4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc de7c0 <__cxa_atexit@plt+0xd22e8> │ │ │ │ - ldr r0, [r1, #2] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r8, [sp, #24] │ │ │ │ - ldr r8, [r1, #6] │ │ │ │ - str r9, [sp, #20] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str sl, [sp] │ │ │ │ - ldr sl, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [pc, #128] @ de7d4 <__cxa_atexit@plt+0xd22fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r9, sl} │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str ip, [r6, #32] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - sub r0, r2, #33 @ 0x21 │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - str r0, [r5, #52] @ 0x34 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, fp │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - ldr r9, [sp, #20] │ │ │ │ - ldr sl, [sp] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b dd218 <__cxa_atexit@plt+0xd0d40> │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str lr, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ - mov r5, r3 │ │ │ │ - b dd218 <__cxa_atexit@plt+0xd0d40> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ + mov r3, #148 @ 0x94 │ │ │ │ + str r3, [lr, #828] @ 0x33c │ │ │ │ + mov r4, lr │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffbb0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi de830 <__cxa_atexit@plt+0xd2358> │ │ │ │ - ldr lr, [pc, #68] @ de838 <__cxa_atexit@plt+0xd2360> │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0x01ddb19c │ │ │ │ + @ instruction: 0x01c6d49c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc dbd88 <__cxa_atexit@plt+0xcf8b0> │ │ │ │ + ldr r3, [pc, #140] @ dbda0 <__cxa_atexit@plt+0xcf8c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #136] @ dbda4 <__cxa_atexit@plt+0xcf8cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ de83c <__cxa_atexit@plt+0xd2364> │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #15 │ │ │ │ + ldr r1, [pc, #120] @ dbda8 <__cxa_atexit@plt+0xcf8d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq de820 <__cxa_atexit@plt+0xd2348> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + sub r2, r6, #23 │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + str r3, [r7, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #100] @ dbdac <__cxa_atexit@plt+0xcf8d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, #92] @ dbdb0 <__cxa_atexit@plt+0xcf8d8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r3, r6, #34 @ 0x22 │ │ │ │ + ldr r2, [pc, #84] @ dbdb4 <__cxa_atexit@plt+0xcf8dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + str r9, [r7, #32] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #40] @ dbdb8 <__cxa_atexit@plt+0xcf8e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + bicseq sl, sp, r0, ror pc │ │ │ │ + bicseq sl, sp, r8, lsr #29 │ │ │ │ + bicseq sl, sp, ip, ror lr │ │ │ │ + bicseq sl, sp, r4, asr #29 │ │ │ │ + biceq sp, r6, r0, ror r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dbe00 <__cxa_atexit@plt+0xcf928> │ │ │ │ + ldr r7, [pc, #52] @ dbe14 <__cxa_atexit@plt+0xcf93c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq dbdf4 <__cxa_atexit@plt+0xcf91c> │ │ │ │ + mov r7, r8 │ │ │ │ + b dbe24 <__cxa_atexit@plt+0xcf94c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x01dd8398 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #16] @ dbe18 <__cxa_atexit@plt+0xcf940> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq sp, r6, r0, ror r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r3, r6 │ │ │ │ + mov sl, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc dc004 <__cxa_atexit@plt+0xcfb2c> │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + str r5, [sp, #92] @ 0x5c │ │ │ │ + ldr r5, [r7, #7] │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [r7, #11] │ │ │ │ + str r5, [sp, #84] @ 0x54 │ │ │ │ + ldr r5, [r7, #15] │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r5, [r7, #19] │ │ │ │ + str r5, [sp, #76] @ 0x4c │ │ │ │ + ldr r5, [r7, #27] │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [r7, #31] │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [r7, #35] @ 0x23 │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + ldr r5, [r7, #39] @ 0x27 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [r7, #43] @ 0x2b │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [r7, #47] @ 0x2f │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [r7, #51] @ 0x33 │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ + ldr r5, [r7, #55] @ 0x37 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [r7, #59] @ 0x3b │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r5, [r7, #63] @ 0x3f │ │ │ │ + str r5, [sp, #28] │ │ │ │ + ldr r5, [r7, #67] @ 0x43 │ │ │ │ + str r5, [sp, #24] │ │ │ │ + ldr r5, [r7, #71] @ 0x47 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + ldr r5, [r7, #75] @ 0x4b │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r5, [r7, #79] @ 0x4f │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r5, [r7, #83] @ 0x53 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r5, [r7, #87] @ 0x57 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r5, [r7, #91] @ 0x5b │ │ │ │ + str r5, [sp] │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ + ldr fp, [r7, #95] @ 0x5f │ │ │ │ + ldr ip, [r7, #99] @ 0x63 │ │ │ │ + str r4, [sp, #32] │ │ │ │ + ldr lr, [r7, #103] @ 0x67 │ │ │ │ + ldr r8, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r1, r2, r4, r5, r7} │ │ │ │ + ldr r9, [pc, #256] @ dc014 <__cxa_atexit@plt+0xcfb3c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r0, r9, #1 │ │ │ │ + str r0, [r3, #28] │ │ │ │ + ldr r0, [pc, #244] @ dc018 <__cxa_atexit@plt+0xcfb40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + add r0, r3, #100 @ 0x64 │ │ │ │ + stm r0, {fp, ip, lr} │ │ │ │ + str r8, [r3, #112] @ 0x70 │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r1, r2, r4, r5, r7} │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [sl, #4]! │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + mov r5, sl │ │ │ │ + ldr fp, [sp, #68] @ 0x44 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi de8ac <__cxa_atexit@plt+0xd23d4> │ │ │ │ - ldr lr, [pc, #68] @ de8b4 <__cxa_atexit@plt+0xd23dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ de8b8 <__cxa_atexit@plt+0xd23e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq de89c <__cxa_atexit@plt+0xd23c4> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r5, #132 @ 0x84 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, sl │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrsbeq sl, [sp, #204] @ 0xcc │ │ │ │ + bicseq sl, sp, ip, ror #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dc064 <__cxa_atexit@plt+0xcfb8c> │ │ │ │ + ldr r2, [pc, #48] @ dc070 <__cxa_atexit@plt+0xcfb98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq dc058 <__cxa_atexit@plt+0xcfb80> │ │ │ │ + mov r7, r8 │ │ │ │ + b dc07c <__cxa_atexit@plt+0xcfba4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r8, sp, ip, lsl r3 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dc234 <__cxa_atexit@plt+0xcfd5c> │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #87] @ 0x57 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #91] @ 0x5b │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr ip, [r7, #95] @ 0x5f │ │ │ │ + str r6, [sp, #44] @ 0x2c │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ + ldr r6, [r7, #99] @ 0x63 │ │ │ │ + str r6, [sp] │ │ │ │ + add r9, r7, #103 @ 0x67 │ │ │ │ + ldm r9, {r0, r1, r2, r4, r6, r8, r9} │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str fp, [sp, #40] @ 0x28 │ │ │ │ + ldr fp, [r7, #7] │ │ │ │ + ldr lr, [r7, #15] │ │ │ │ + str lr, [sp, #36] @ 0x24 │ │ │ │ + ldr lr, [r7, #19] │ │ │ │ + ldr r7, [pc, #228] @ dc240 <__cxa_atexit@plt+0xcfd68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r3, {r7, sl, fp} │ │ │ │ + str r9, [r3, #132] @ 0x84 │ │ │ │ + str ip, [r3, #100] @ 0x64 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #104] @ 0x68 │ │ │ │ + add r7, r3, #108 @ 0x6c │ │ │ │ + stm r7, {r0, r1, r2, r4, r6, r8} │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r6, [sp, #80] @ 0x50 │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [sp, #76] @ 0x4c │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + str r6, [r3, #48] @ 0x30 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ + str r6, [r3, #52] @ 0x34 │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #84] @ 0x54 │ │ │ │ + str r6, [r3, #32] │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ + str r6, [r3, #28] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + ldr r6, [sp, #36] @ 0x24 │ │ │ │ + str r6, [r3, #20] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ + ldr fp, [sp, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi de928 <__cxa_atexit@plt+0xd2450> │ │ │ │ - ldr lr, [pc, #68] @ de930 <__cxa_atexit@plt+0xd2458> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ de934 <__cxa_atexit@plt+0xd245c> │ │ │ │ + mov r3, #132 @ 0x84 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrheq sl, [sp, #196] @ 0xc4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc dc2b4 <__cxa_atexit@plt+0xcfddc> │ │ │ │ + ldr r9, [pc, #96] @ dc2cc <__cxa_atexit@plt+0xcfdf4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #92] @ dc2d0 <__cxa_atexit@plt+0xcfdf8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #88] @ dc2d4 <__cxa_atexit@plt+0xcfdfc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq de918 <__cxa_atexit@plt+0xd2440> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr sl, [pc, #80] @ dc2d8 <__cxa_atexit@plt+0xcfe00> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #15 │ │ │ │ + sub r2, r6, #23 │ │ │ │ + str r9, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + add r8, r7, #16 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #32] @ dc2dc <__cxa_atexit@plt+0xcfe04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + bicseq sl, sp, ip, lsr #20 │ │ │ │ + bicseq sl, sp, r4, ror r9 │ │ │ │ + bicseq sl, sp, r8, asr #18 │ │ │ │ + biceq sp, r6, r0, ror r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dc324 <__cxa_atexit@plt+0xcfe4c> │ │ │ │ + ldr r7, [pc, #52] @ dc338 <__cxa_atexit@plt+0xcfe60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq dc318 <__cxa_atexit@plt+0xcfe40> │ │ │ │ + mov r7, r8 │ │ │ │ + b dc348 <__cxa_atexit@plt+0xcfe70> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r8, sp, r0, lsr #5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #16] @ dc33c <__cxa_atexit@plt+0xcfe64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq sp, r6, r0, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dc51c <__cxa_atexit@plt+0xd0044> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #91] @ 0x5b │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr sl, [r7, #95] @ 0x5f │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #99] @ 0x63 │ │ │ │ + ldr ip, [r7, #103] @ 0x67 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r8, [pc, #244] @ dc528 <__cxa_atexit@plt+0xd0050> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #2 │ │ │ │ + ldr r9, [pc, #236] @ dc52c <__cxa_atexit@plt+0xd0054> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #100 @ 0x64 │ │ │ │ + stm r9, {sl, fp, ip, lr} │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + str r8, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + mov r3, #132 @ 0x84 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrheq sl, [sp, #116] @ 0x74 │ │ │ │ + ldrsbeq sl, [sp, #144] @ 0x90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi de9a4 <__cxa_atexit@plt+0xd24cc> │ │ │ │ - ldr lr, [pc, #68] @ de9ac <__cxa_atexit@plt+0xd24d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ de9b0 <__cxa_atexit@plt+0xd24d8> │ │ │ │ + bhi dc5a8 <__cxa_atexit@plt+0xd00d0> │ │ │ │ + ldr r2, [pc, #100] @ dc5b0 <__cxa_atexit@plt+0xd00d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #92] @ dc5b4 <__cxa_atexit@plt+0xd00dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq de994 <__cxa_atexit@plt+0xd24bc> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq dc588 <__cxa_atexit@plt+0xd00b0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne dc594 <__cxa_atexit@plt+0xd00bc> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ dc5b8 <__cxa_atexit@plt+0xd00e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r8, sp, r4, lsr #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + bicseq sl, sp, ip, asr #12 │ │ │ │ + bicseq sl, sp, r4, asr r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dc5e4 <__cxa_atexit@plt+0xd010c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + ldr r7, [pc, #12] @ dc5f8 <__cxa_atexit@plt+0xd0120> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq sl, sp, r4, lsl #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi dea20 <__cxa_atexit@plt+0xd2548> │ │ │ │ - ldr lr, [pc, #68] @ dea28 <__cxa_atexit@plt+0xd2550> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ dea2c <__cxa_atexit@plt+0xd2554> │ │ │ │ + bhi dc684 <__cxa_atexit@plt+0xd01ac> │ │ │ │ + ldr r2, [pc, #116] @ dc68c <__cxa_atexit@plt+0xd01b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ dc690 <__cxa_atexit@plt+0xd01b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq dea10 <__cxa_atexit@plt+0xd2538> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq dc670 <__cxa_atexit@plt+0xd0198> │ │ │ │ + cmp r2, #1 │ │ │ │ + beq dc65c <__cxa_atexit@plt+0xd0184> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne dc67c <__cxa_atexit@plt+0xd01a4> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne dc67c <__cxa_atexit@plt+0xd01a4> │ │ │ │ + ldr r7, [pc, #48] @ dc694 <__cxa_atexit@plt+0xd01bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r8, sp, r8, lsr #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq sl, sp, r0, lsl #11 │ │ │ │ + ldrsheq sl, [sp, #172] @ 0xac │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq dc6c8 <__cxa_atexit@plt+0xd01f0> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne dc6d4 <__cxa_atexit@plt+0xd01fc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne dc6d4 <__cxa_atexit@plt+0xd01fc> │ │ │ │ + ldr r7, [pc, #12] @ dc6dc <__cxa_atexit@plt+0xd0204> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r7 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #60 @ 0x3c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi deb08 <__cxa_atexit@plt+0xd2630> │ │ │ │ - ldr r2, [pc, #172] @ deb10 <__cxa_atexit@plt+0xd2638> │ │ │ │ - add r2, pc, r2 │ │ │ │ + @ instruction: 0x01ddaa90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-48]! @ 0xffffffd0 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr ip, [r7, #1] │ │ │ │ - ldr lr, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r1, [r7, #13] │ │ │ │ - ldr r9, [r7, #21] │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [r7, #17] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [r7, #25] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - ldr r0, [r7, #33] @ 0x21 │ │ │ │ - ldr r7, [r7, #29] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq deaf0 <__cxa_atexit@plt+0xd2618> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #64] @ deb14 <__cxa_atexit@plt+0xd263c> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dc728 <__cxa_atexit@plt+0xd0250> │ │ │ │ + ldr r2, [pc, #48] @ dc734 <__cxa_atexit@plt+0xd025c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - str r2, [r5, #-60]! @ 0xffffffc4 │ │ │ │ - stmib r5, {r1, r3, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq deb00 <__cxa_atexit@plt+0xd2628> │ │ │ │ - b deb64 <__cxa_atexit@plt+0xd268c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq dc71c <__cxa_atexit@plt+0xd0244> │ │ │ │ + mov r7, r8 │ │ │ │ + b dc740 <__cxa_atexit@plt+0xd0268> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, fp, lsl #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ deb58 <__cxa_atexit@plt+0xd2680> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq deb50 <__cxa_atexit@plt+0xd2678> │ │ │ │ - b deb64 <__cxa_atexit@plt+0xd268c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r6, r0, lr, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #20]! │ │ │ │ - and r1, r3, #3 │ │ │ │ - ldr ip, [r2, #-4] │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - ldr lr, [r2, #32] │ │ │ │ - ldr r9, [r2, #36] @ 0x24 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne debd4 <__cxa_atexit@plt+0xd26fc> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc deca0 <__cxa_atexit@plt+0xd27c8> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - cmp r0, r1 │ │ │ │ - bge dec0c <__cxa_atexit@plt+0xd2734> │ │ │ │ - ldr r0, [pc, #264] @ decc8 <__cxa_atexit@plt+0xd27f0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [sl, #4]! │ │ │ │ - ldr r0, [pc, #248] @ decc4 <__cxa_atexit@plt+0xd27ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str fp, [sl, #8] │ │ │ │ - b dec44 <__cxa_atexit@plt+0xd276c> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc deca0 <__cxa_atexit@plt+0xd27c8> │ │ │ │ - ldr r0, [pc, #232] @ deccc <__cxa_atexit@plt+0xd27f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [sl, #4]! │ │ │ │ - ldr r0, [pc, #224] @ decd0 <__cxa_atexit@plt+0xd27f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - add r1, sl, #16 │ │ │ │ - stm r1, {r0, ip, lr} │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ - sub r8, r6, #7 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - bne dec2c <__cxa_atexit@plt+0xd2754> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - cmp r1, r0 │ │ │ │ - bge dec64 <__cxa_atexit@plt+0xd278c> │ │ │ │ - ldr r0, [pc, #152] @ decc0 <__cxa_atexit@plt+0xd27e8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b debc0 <__cxa_atexit@plt+0xd26e8> │ │ │ │ - ldr r0, [pc, #124] @ decb0 <__cxa_atexit@plt+0xd27d8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [sl, #4]! │ │ │ │ - ldr r0, [pc, #116] @ decb4 <__cxa_atexit@plt+0xd27dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - str ip, [sl, #20] │ │ │ │ - str lr, [sl, #24] │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ - sub r8, r6, #7 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - bne dec94 <__cxa_atexit@plt+0xd27bc> │ │ │ │ - ldr r7, [pc, #76] @ decbc <__cxa_atexit@plt+0xd27e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [r5, #48] @ 0x30 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r3 │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [pc, #28] @ decb8 <__cxa_atexit@plt+0xd27e0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b dec34 <__cxa_atexit@plt+0xd275c> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - ldrheq r8, [sp, #68] @ 0x44 │ │ │ │ - @ instruction: 0xfffffc38 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - bicseq r8, sp, r8, lsr #10 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0xfffffbf8 │ │ │ │ - bicseq r8, sp, r4, lsl #10 │ │ │ │ - andeq r0, r0, r9, asr #30 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b dd578 <__cxa_atexit@plt+0xd10a0> │ │ │ │ - biceq r8, r6, r4, asr #4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dedb8 <__cxa_atexit@plt+0xd28e0> │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r6, [pc, #160] @ dedc0 <__cxa_atexit@plt+0xd28e8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr ip, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - ldr r2, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - mov r7, r5 │ │ │ │ - str r6, [r7, #-36]! @ 0xffffffdc │ │ │ │ - str lr, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r1, r2, ip} │ │ │ │ - add lr, r7, #24 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq ded98 <__cxa_atexit@plt+0xd28c0> │ │ │ │ - ldr r6, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r3, [pc, #88] @ dedc4 <__cxa_atexit@plt+0xd28ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-52]! @ 0xffffffcc │ │ │ │ - ldr r3, [r6, #7] │ │ │ │ - ldr r2, [r6, #11] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dedac <__cxa_atexit@plt+0xd28d4> │ │ │ │ - ldr r6, [sp] │ │ │ │ - b dee20 <__cxa_atexit@plt+0xd2948> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r6, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r8, r6, r8, ror r1 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #144 @ 0x90 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dc924 <__cxa_atexit@plt+0xd044c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ dee10 <__cxa_atexit@plt+0xd2938> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq dee08 <__cxa_atexit@plt+0xd2930> │ │ │ │ - b dee20 <__cxa_atexit@plt+0xd2948> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r8, r6, ip, lsr #2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #44]! @ 0x2c │ │ │ │ - ldr r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr ip, [r3, #-12] │ │ │ │ - ldr sl, [r3, #-4] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - and r2, r1, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne def00 <__cxa_atexit@plt+0xd2a28> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc def14 <__cxa_atexit@plt+0xd2a3c> │ │ │ │ - ldr r0, [r1, #2] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [r1, #6] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #99] @ 0x63 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #103] @ 0x67 │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #107] @ 0x6b │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #111] @ 0x6f │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #115] @ 0x73 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #119] @ 0x77 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #123] @ 0x7b │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #127] @ 0x7f │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + str fp, [sp, #84] @ 0x54 │ │ │ │ + ldr fp, [r7, #71] @ 0x47 │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr ip, [r7, #79] @ 0x4f │ │ │ │ + ldr r9, [r7, #83] @ 0x53 │ │ │ │ + ldr r8, [r7, #87] @ 0x57 │ │ │ │ + str r6, [sp, #36] @ 0x24 │ │ │ │ + str r4, [sp, #44] @ 0x2c │ │ │ │ + ldr lr, [r7, #91] @ 0x5b │ │ │ │ + ldr r0, [r7, #35] @ 0x23 │ │ │ │ str r0, [sp, #4] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - str lr, [sp, #24] │ │ │ │ - ldr lr, [r5, #36] @ 0x24 │ │ │ │ - ldr fp, [pc, #136] @ def2c <__cxa_atexit@plt+0xd2a54> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - sub r6, r2, #33 @ 0x21 │ │ │ │ - str ip, [r5, #44] @ 0x2c │ │ │ │ - str r6, [r5, #48] @ 0x30 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b dd218 <__cxa_atexit@plt+0xd0d40> │ │ │ │ - str ip, [r5, #44] @ 0x2c │ │ │ │ - str sl, [r5, #48] @ 0x30 │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, lr │ │ │ │ - b dd218 <__cxa_atexit@plt+0xd0d40> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - mov fp, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffba8 │ │ │ │ - biceq r8, r6, ip │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r0, r5, #4 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi df088 <__cxa_atexit@plt+0xd2bb0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #128 @ 0x80 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc df094 <__cxa_atexit@plt+0xd2bbc> │ │ │ │ - ldr r1, [pc, #316] @ df0a4 <__cxa_atexit@plt+0xd2bcc> │ │ │ │ + ldr r0, [r7, #39] @ 0x27 │ │ │ │ + str r0, [sp] │ │ │ │ + add sl, r7, #43 @ 0x2b │ │ │ │ + ldm sl, {r2, r4, r6, sl} │ │ │ │ + ldr r0, [r7, #59] @ 0x3b │ │ │ │ + ldr r7, [r7, #63] @ 0x3f │ │ │ │ + ldr r1, [pc, #260] @ dc930 <__cxa_atexit@plt+0xd0458> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #312] @ df0a8 <__cxa_atexit@plt+0xd2bd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr lr, [pc, #304] @ df0ac <__cxa_atexit@plt+0xd2bd4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr fp, [r7, #4] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r2, r6, #83 @ 0x53 │ │ │ │ - ldr r1, [pc, #284] @ df0b0 <__cxa_atexit@plt+0xd2bd8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - add r4, lr, #2 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov ip, r3 │ │ │ │ - str r1, [ip, #20]! │ │ │ │ - str sl, [r3, #4] │ │ │ │ - sub r1, r6, #109 @ 0x6d │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r3, #60] @ 0x3c │ │ │ │ - str r9, [r3, #64] @ 0x40 │ │ │ │ - ldr r0, [pc, #228] @ df0b4 <__cxa_atexit@plt+0xd2bdc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r2, r3, #68 @ 0x44 │ │ │ │ - stm r2, {r0, ip, lr} │ │ │ │ - str r8, [r3, #80] @ 0x50 │ │ │ │ - str r1, [r3, #84] @ 0x54 │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - ldr r7, [pc, #200] @ df0b8 <__cxa_atexit@plt+0xd2be0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #188] @ df0bc <__cxa_atexit@plt+0xd2be4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str lr, [r3, #104] @ 0x68 │ │ │ │ + str r8, [r3, #100] @ 0x64 │ │ │ │ + str r9, [r3, #96] @ 0x60 │ │ │ │ + str ip, [r3, #92] @ 0x5c │ │ │ │ + str fp, [r3, #84] @ 0x54 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + str r1, [r3, #80] @ 0x50 │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #172] @ df0c0 <__cxa_atexit@plt+0xd2be8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp] │ │ │ │ str r7, [r3, #52] @ 0x34 │ │ │ │ - str r3, [r3, #16] │ │ │ │ - ldr ip, [pc, #160] @ df0c4 <__cxa_atexit@plt+0xd2bec> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #156] @ df0c8 <__cxa_atexit@plt+0xd2bf0> │ │ │ │ + add lr, r3, #56 @ 0x38 │ │ │ │ + stm lr, {r2, r4, r6, sl} │ │ │ │ + ldr r7, [pc, #176] @ dc934 <__cxa_atexit@plt+0xd045c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r6, [sp, #12] │ │ │ │ + str r6, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #136] @ 0x88 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #140] @ 0x8c │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #132] @ 0x84 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #128] @ 0x80 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #124] @ 0x7c │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #120] @ 0x78 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r6, [sp, #80] @ 0x50 │ │ │ │ + str r6, [r3, #116] @ 0x74 │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ + str r6, [r3, #112] @ 0x70 │ │ │ │ + str r7, [r3, #108] @ 0x6c │ │ │ │ + ldr r6, [sp, #36] @ 0x24 │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r4, [sp, #44] @ 0x2c │ │ │ │ + ldr fp, [sp, #84] @ 0x54 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #144 @ 0x90 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + bicseq sl, sp, ip, lsl #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc dc9d0 <__cxa_atexit@plt+0xd04f8> │ │ │ │ + ldr r3, [pc, #136] @ dc9e8 <__cxa_atexit@plt+0xd0510> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #132] @ dc9ec <__cxa_atexit@plt+0xd0514> │ │ │ │ add lr, pc, lr │ │ │ │ - str fp, [r3, #124] @ 0x7c │ │ │ │ - sub r2, r6, #89 @ 0x59 │ │ │ │ - sub r0, r6, #71 @ 0x47 │ │ │ │ - str r0, [r5, #4] │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #53 @ 0x35 │ │ │ │ - str r7, [r5] │ │ │ │ - str r0, [r3, #120] @ 0x78 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r0, [r3, #88] @ 0x58 │ │ │ │ - str fp, [r3, #92] @ 0x5c │ │ │ │ - str r2, [r3, #96] @ 0x60 │ │ │ │ - str ip, [r3, #100] @ 0x64 │ │ │ │ - str r3, [r3, #104] @ 0x68 │ │ │ │ - str sl, [r3, #108] @ 0x6c │ │ │ │ - str r8, [r3, #112] @ 0x70 │ │ │ │ - str r1, [r3, #116] @ 0x74 │ │ │ │ - sub sl, r6, #21 │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldmib sp, {r4, r7} │ │ │ │ - mov r8, lr │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #15 │ │ │ │ + ldr r1, [pc, #116] @ dc9f0 <__cxa_atexit@plt+0xd0518> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + str r3, [r7, #44] @ 0x2c │ │ │ │ + sub r3, r6, #23 │ │ │ │ + ldr r1, [pc, #100] @ dc9f4 <__cxa_atexit@plt+0xd051c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, #92] @ dc9f8 <__cxa_atexit@plt+0xd0520> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r2, r6, #30 │ │ │ │ + ldr sl, [pc, #84] @ dc9fc <__cxa_atexit@plt+0xd0524> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r9, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #128 @ 0x80 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #40] @ dca00 <__cxa_atexit@plt+0xd0528> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe60c │ │ │ │ - @ instruction: 0xffffe860 │ │ │ │ - biceq r7, r6, r8, lsl #17 │ │ │ │ - @ instruction: 0xffffeb70 │ │ │ │ - @ instruction: 0xfffff5ec │ │ │ │ - @ instruction: 0xffffed70 │ │ │ │ - ldrsheq r8, [sp, #4] │ │ │ │ - @ instruction: 0xffffee68 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - stlexbeq r7, r8, [r6] │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + bicseq sl, sp, r4, lsr #6 │ │ │ │ + bicseq sl, sp, r0, ror #4 │ │ │ │ + bicseq sl, sp, r4, lsr r2 │ │ │ │ + ldrheq sl, [sp, #40] @ 0x28 │ │ │ │ + biceq ip, r6, r0, asr #20 │ │ │ │ + strdeq ip, [r6, #84] @ 0x54 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi df0fc <__cxa_atexit@plt+0xd2c24> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ df104 <__cxa_atexit@plt+0xd2c2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi dca88 <__cxa_atexit@plt+0xd05b0> │ │ │ │ + ldr r2, [pc, #108] @ dca90 <__cxa_atexit@plt+0xd05b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ dca94 <__cxa_atexit@plt+0xd05bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq dca5c <__cxa_atexit@plt+0xd0584> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne dca70 <__cxa_atexit@plt+0xd0598> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, sp, ip, lsr #21 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi df1bc <__cxa_atexit@plt+0xd2ce4> │ │ │ │ - ldr lr, [pc, #160] @ df1c8 <__cxa_atexit@plt+0xd2cf0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ df1cc <__cxa_atexit@plt+0xd2cf4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq df1a4 <__cxa_atexit@plt+0xd2ccc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ df1d0 <__cxa_atexit@plt+0xd2cf8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq df1b0 <__cxa_atexit@plt+0xd2cd8> │ │ │ │ - mov r7, r3 │ │ │ │ - b df220 <__cxa_atexit@plt+0xd2d48> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #32] @ dca98 <__cxa_atexit@plt+0xd05c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ dca9c <__cxa_atexit@plt+0xd05c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r7, sp, r4, asr sl │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ df214 <__cxa_atexit@plt+0xd2d3c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq df20c <__cxa_atexit@plt+0xd2d34> │ │ │ │ - b df220 <__cxa_atexit@plt+0xd2d48> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq sl, sp, r4, ror r1 │ │ │ │ + biceq ip, r6, r8, lsl #11 │ │ │ │ + biceq ip, r6, ip, ror r5 │ │ │ │ + biceq ip, r6, r8, asr r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne df2bc <__cxa_atexit@plt+0xd2de4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc df2c8 <__cxa_atexit@plt+0xd2df0> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge df260 <__cxa_atexit@plt+0xd2d88> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + bne dcacc <__cxa_atexit@plt+0xd05f4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - bne df2bc <__cxa_atexit@plt+0xd2de4> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt df254 <__cxa_atexit@plt+0xd2d7c> │ │ │ │ - bne df2bc <__cxa_atexit@plt+0xd2de4> │ │ │ │ - ldr r1, [pc, #88] @ df2d8 <__cxa_atexit@plt+0xd2e00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ df2dc <__cxa_atexit@plt+0xd2e04> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r7, [pc, #16] @ dcae4 <__cxa_atexit@plt+0xd060c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ dcae8 <__cxa_atexit@plt+0xd0610> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + biceq ip, r6, ip, lsr #10 │ │ │ │ + biceq ip, r6, r0, lsr #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc dcb90 <__cxa_atexit@plt+0xd06b8> │ │ │ │ + ldr r3, [pc, #148] @ dcba8 <__cxa_atexit@plt+0xd06d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #144] @ dcbac <__cxa_atexit@plt+0xd06d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #15 │ │ │ │ + ldr r1, [pc, #128] @ dcbb0 <__cxa_atexit@plt+0xd06d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + str r3, [r7, #48] @ 0x30 │ │ │ │ + sub r3, r6, #26 │ │ │ │ + ldr lr, [pc, #104] @ dcbb4 <__cxa_atexit@plt+0xd06dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #100] @ dcbb8 <__cxa_atexit@plt+0xd06e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + sub r2, r6, #33 @ 0x21 │ │ │ │ + ldr r9, [pc, #88] @ dcbbc <__cxa_atexit@plt+0xd06e4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [pc, #84] @ dcbc0 <__cxa_atexit@plt+0xd06e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + stm r8, {r0, r7, r9} │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str lr, [r7, #32] │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #44] @ dcbc4 <__cxa_atexit@plt+0xd06ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r7, sp, r0, ror sl │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + biceq fp, r6, r4, asr #7 │ │ │ │ + bicseq sl, sp, r0, ror r1 │ │ │ │ + bicseq sl, sp, r4, lsl #1 │ │ │ │ + @ instruction: 0x01dda09c │ │ │ │ + bicseq sl, sp, r0, asr #1 │ │ │ │ + bicseq sl, sp, r4, lsl r6 │ │ │ │ + biceq ip, r6, r4, ror #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dcc0c <__cxa_atexit@plt+0xd0734> │ │ │ │ + ldr r7, [pc, #52] @ dcc20 <__cxa_atexit@plt+0xd0748> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq dcc00 <__cxa_atexit@plt+0xd0728> │ │ │ │ + mov r7, r8 │ │ │ │ + b dcc30 <__cxa_atexit@plt+0xd0758> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ dcc24 <__cxa_atexit@plt+0xd074c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq ip, r6, ip, ror r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc df358 <__cxa_atexit@plt+0xd2e80> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ df368 <__cxa_atexit@plt+0xd2e90> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ + bcc dce0c <__cxa_atexit@plt+0xd0934> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #87] @ 0x57 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr sl, [r7, #91] @ 0x5b │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #95] @ 0x5f │ │ │ │ + ldr ip, [r7, #99] @ 0x63 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r8, [pc, #252] @ dce18 <__cxa_atexit@plt+0xd0940> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #1 │ │ │ │ + ldr r9, [pc, #244] @ dce1c <__cxa_atexit@plt+0xd0944> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str fp, [r3, #100] @ 0x64 │ │ │ │ + str ip, [r3, #104] @ 0x68 │ │ │ │ + str r8, [r3, #108] @ 0x6c │ │ │ │ + str lr, [r3, #112] @ 0x70 │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + str sl, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - ldrdeq r7, [r6, #176] @ 0xb0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi df484 <__cxa_atexit@plt+0xd2fac> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r2, [r2, #12] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne df470 <__cxa_atexit@plt+0xd2f98> │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr ip, [sl, #7] │ │ │ │ - ldr lr, [sl, #11] │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #132 @ 0x84 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0x01dd9f94 │ │ │ │ + bicseq sl, sp, r8, ror #1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - sub fp, r5, #32 │ │ │ │ - stm fp, {r0, r2, r8, r9, sl, ip, lr} │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc df490 <__cxa_atexit@plt+0xd2fb8> │ │ │ │ - ldr ip, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - str r4, [sp] │ │ │ │ - sub r4, r2, #39 @ 0x27 │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr fp, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r8, [pc, #156] @ df4b4 <__cxa_atexit@plt+0xd2fdc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stmib r6, {r8, lr} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #144] @ df4b8 <__cxa_atexit@plt+0xd2fe0> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dce64 <__cxa_atexit@plt+0xd098c> │ │ │ │ + ldr r7, [pc, #52] @ dce78 <__cxa_atexit@plt+0xd09a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r4, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str fp, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r2, #25 │ │ │ │ - stmda r5, {r0, r7} │ │ │ │ - ldr r4, [sp] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq dce58 <__cxa_atexit@plt+0xd0980> │ │ │ │ + mov r7, r8 │ │ │ │ + b dce88 <__cxa_atexit@plt+0xd09b0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ dce7c <__cxa_atexit@plt+0xd09a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strheq ip, [r6, #112] @ 0x70 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dd064 <__cxa_atexit@plt+0xd0b8c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #87] @ 0x57 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr sl, [r7, #91] @ 0x5b │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #95] @ 0x5f │ │ │ │ + ldr ip, [r7, #99] @ 0x63 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r8, [pc, #252] @ dd070 <__cxa_atexit@plt+0xd0b98> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #2 │ │ │ │ + ldr r9, [pc, #244] @ dd074 <__cxa_atexit@plt+0xd0b9c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str fp, [r3, #100] @ 0x64 │ │ │ │ + str ip, [r3, #104] @ 0x68 │ │ │ │ + str r8, [r3, #108] @ 0x6c │ │ │ │ + str lr, [r3, #112] @ 0x70 │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ ldr r7, [sp, #12] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b def40 <__cxa_atexit@plt+0xd2a68> │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b def40 <__cxa_atexit@plt+0xd2a68> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r2 │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + str sl, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ df4b0 <__cxa_atexit@plt+0xd2fd8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + mov r3, #132 @ 0x84 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-36]! @ 0xffffffdc │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - bicseq r7, sp, r8, ror #17 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - biceq r7, r6, r4, lsl #21 │ │ │ │ - andeq r1, r0, r9, lsl #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r9, r4 │ │ │ │ + bicseq r9, sp, r4, ror ip │ │ │ │ + @ instruction: 0x01dd9e90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #32]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc df584 <__cxa_atexit@plt+0xd30ac> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - sub r4, r6, #39 @ 0x27 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr fp, [r5, #24] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #112] @ df5a0 <__cxa_atexit@plt+0xd30c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, lr} │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r0, [pc, #100] @ df5a4 <__cxa_atexit@plt+0xd30cc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r8, [r2, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - add lr, r2, #32 │ │ │ │ - stm lr, {r4, sl, ip} │ │ │ │ - str fp, [r2, #44] @ 0x2c │ │ │ │ - sub r7, r6, #25 │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r4, [r5, #32] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r4, r9 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dd0bc <__cxa_atexit@plt+0xd0be4> │ │ │ │ + ldr r7, [pc, #52] @ dd0d0 <__cxa_atexit@plt+0xd0bf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq dd0b0 <__cxa_atexit@plt+0xd0bd8> │ │ │ │ + mov r7, r8 │ │ │ │ + b dd0e0 <__cxa_atexit@plt+0xd0c08> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ dd0d4 <__cxa_atexit@plt+0xd0bfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq ip, r6, r4, ror #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov sl, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc dd2c0 <__cxa_atexit@plt+0xd0de8> │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + str r5, [sp, #92] @ 0x5c │ │ │ │ + ldr r5, [r7, #7] │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [r7, #11] │ │ │ │ + str r5, [sp, #84] @ 0x54 │ │ │ │ + ldr r5, [r7, #19] │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r5, [r7, #23] │ │ │ │ + str r5, [sp, #76] @ 0x4c │ │ │ │ + ldr r5, [r7, #27] │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [r7, #31] │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [r7, #35] @ 0x23 │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + ldr r5, [r7, #39] @ 0x27 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [r7, #43] @ 0x2b │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [r7, #47] @ 0x2f │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [r7, #51] @ 0x33 │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ + ldr r5, [r7, #55] @ 0x37 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [r7, #59] @ 0x3b │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r5, [r7, #63] @ 0x3f │ │ │ │ + str r5, [sp, #28] │ │ │ │ + ldr r5, [r7, #67] @ 0x43 │ │ │ │ + str r5, [sp, #24] │ │ │ │ + ldr r5, [r7, #71] @ 0x47 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + ldr r5, [r7, #75] @ 0x4b │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r5, [r7, #79] @ 0x4f │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r5, [r7, #83] @ 0x53 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r5, [r7, #87] @ 0x57 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r5, [r7, #91] @ 0x5b │ │ │ │ + str r5, [sp] │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ + ldr fp, [r7, #95] @ 0x5f │ │ │ │ + ldr ip, [r7, #99] @ 0x63 │ │ │ │ + str r4, [sp, #32] │ │ │ │ + ldr lr, [r7, #103] @ 0x67 │ │ │ │ + ldr r8, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r1, r2, r4, r5, r7} │ │ │ │ + ldr r9, [pc, #256] @ dd2d0 <__cxa_atexit@plt+0xd0df8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r0, r9, #1 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r0, [pc, #244] @ dd2d4 <__cxa_atexit@plt+0xd0dfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + add r0, r3, #100 @ 0x64 │ │ │ │ + stm r0, {fp, ip, lr} │ │ │ │ + str r8, [r3, #112] @ 0x70 │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r1, r2, r4, r5, r7} │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ - ldmib sp, {r8, r9} │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b def40 <__cxa_atexit@plt+0xd2a68> │ │ │ │ - ldr r4, [pc, #28] @ df5a8 <__cxa_atexit@plt+0xd30d0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r9, #828] @ 0x33c │ │ │ │ - str r4, [r5] │ │ │ │ - mov r4, r9 │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [sl, #4]! │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + mov r5, sl │ │ │ │ + ldr fp, [sp, #68] @ 0x44 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #132 @ 0x84 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, sl │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrsbeq r7, [sp, #112] @ 0x70 │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0x01c67990 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi df640 <__cxa_atexit@plt+0xd3168> │ │ │ │ - ldr r3, [pc, #120] @ df648 <__cxa_atexit@plt+0xd3170> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq df624 <__cxa_atexit@plt+0xd314c> │ │ │ │ - ldr r1, [pc, #92] @ df64c <__cxa_atexit@plt+0xd3174> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq df634 <__cxa_atexit@plt+0xd315c> │ │ │ │ - ldr r9, [r5, #-4]! │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ + ldrheq r9, [sp, #244] @ 0xf4 │ │ │ │ + bicseq r9, sp, r0, lsr ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dd31c <__cxa_atexit@plt+0xd0e44> │ │ │ │ + ldr r7, [pc, #52] @ dd330 <__cxa_atexit@plt+0xd0e58> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b df37c <__cxa_atexit@plt+0xd2ea4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + tst r8, #3 │ │ │ │ + beq dd310 <__cxa_atexit@plt+0xd0e38> │ │ │ │ + mov r7, r8 │ │ │ │ + b dd340 <__cxa_atexit@plt+0xd0e68> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ dd334 <__cxa_atexit@plt+0xd0e5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - strdeq r7, [r6, #128] @ 0x80 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ df6ac <__cxa_atexit@plt+0xd31d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq df6a0 <__cxa_atexit@plt+0xd31c8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b df37c <__cxa_atexit@plt+0xd2ea4> │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01c67890 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq ip, r6, r0, lsl #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov sl, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc dd520 <__cxa_atexit@plt+0xd1048> │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + str r5, [sp, #92] @ 0x5c │ │ │ │ + ldr r5, [r7, #7] │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [r7, #11] │ │ │ │ + str r5, [sp, #84] @ 0x54 │ │ │ │ + ldr r5, [r7, #15] │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r5, [r7, #23] │ │ │ │ + str r5, [sp, #76] @ 0x4c │ │ │ │ + ldr r5, [r7, #27] │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [r7, #31] │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [r7, #35] @ 0x23 │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + ldr r5, [r7, #39] @ 0x27 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [r7, #43] @ 0x2b │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [r7, #47] @ 0x2f │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [r7, #51] @ 0x33 │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ + ldr r5, [r7, #55] @ 0x37 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [r7, #59] @ 0x3b │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r5, [r7, #63] @ 0x3f │ │ │ │ + str r5, [sp, #28] │ │ │ │ + ldr r5, [r7, #67] @ 0x43 │ │ │ │ + str r5, [sp, #24] │ │ │ │ + ldr r5, [r7, #71] @ 0x47 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + ldr r5, [r7, #75] @ 0x4b │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r5, [r7, #79] @ 0x4f │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r5, [r7, #83] @ 0x53 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r5, [r7, #87] @ 0x57 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r5, [r7, #91] @ 0x5b │ │ │ │ + str r5, [sp] │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ + ldr fp, [r7, #95] @ 0x5f │ │ │ │ + ldr ip, [r7, #99] @ 0x63 │ │ │ │ + str r4, [sp, #32] │ │ │ │ + ldr lr, [r7, #103] @ 0x67 │ │ │ │ + ldr r8, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r1, r2, r4, r5, r7} │ │ │ │ + ldr r9, [pc, #256] @ dd530 <__cxa_atexit@plt+0xd1058> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r0, r9, #1 │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r0, [pc, #244] @ dd534 <__cxa_atexit@plt+0xd105c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + add r0, r3, #100 @ 0x64 │ │ │ │ + stm r0, {fp, ip, lr} │ │ │ │ + str r8, [r3, #112] @ 0x70 │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r1, r2, r4, r5, r7} │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [sl, #4]! │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + mov r5, sl │ │ │ │ + ldr fp, [sp, #68] @ 0x44 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #132 @ 0x84 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, sl │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r9, sp, r0, lsl #17 │ │ │ │ + ldrsbeq r9, [sp, #144] @ 0x90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dd57c <__cxa_atexit@plt+0xd10a4> │ │ │ │ + ldr r7, [pc, #52] @ dd590 <__cxa_atexit@plt+0xd10b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b df37c <__cxa_atexit@plt+0xd2ea4> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi df704 <__cxa_atexit@plt+0xd322c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ df70c <__cxa_atexit@plt+0xd3234> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq dd570 <__cxa_atexit@plt+0xd1098> │ │ │ │ + mov r7, r8 │ │ │ │ + b dd5a0 <__cxa_atexit@plt+0xd10c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ dd594 <__cxa_atexit@plt+0xd10bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, sp, r4, lsr #9 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi df7c4 <__cxa_atexit@plt+0xd32ec> │ │ │ │ - ldr lr, [pc, #160] @ df7d0 <__cxa_atexit@plt+0xd32f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ df7d4 <__cxa_atexit@plt+0xd32fc> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq ip, r6, r0, asr #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov ip, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc dd77c <__cxa_atexit@plt+0xd12a4> │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + str r5, [sp, #92] @ 0x5c │ │ │ │ + ldr r5, [r7, #7] │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [r7, #11] │ │ │ │ + str r5, [sp, #84] @ 0x54 │ │ │ │ + ldr r5, [r7, #15] │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r5, [r7, #19] │ │ │ │ + str r5, [sp, #76] @ 0x4c │ │ │ │ + ldr r5, [r7, #23] │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [r7, #27] │ │ │ │ + str r5, [sp, #68] @ 0x44 │ │ │ │ + ldr r5, [r7, #31] │ │ │ │ + str r5, [sp, #64] @ 0x40 │ │ │ │ + ldr r5, [r7, #35] @ 0x23 │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + ldr r5, [r7, #39] @ 0x27 │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [r7, #43] @ 0x2b │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [r7, #47] @ 0x2f │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ + ldr r5, [r7, #51] @ 0x33 │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r5, [r7, #55] @ 0x37 │ │ │ │ + str r5, [sp, #32] │ │ │ │ + ldr r5, [r7, #63] @ 0x3f │ │ │ │ + str r5, [sp, #28] │ │ │ │ + ldr r5, [r7, #67] @ 0x43 │ │ │ │ + str r5, [sp, #24] │ │ │ │ + ldr r5, [r7, #71] @ 0x47 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + ldr r5, [r7, #75] @ 0x4b │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r5, [r7, #79] @ 0x4f │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r5, [r7, #83] @ 0x53 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r5, [r7, #87] @ 0x57 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r5, [r7, #91] @ 0x5b │ │ │ │ + str r5, [sp] │ │ │ │ + str r4, [sp, #56] @ 0x38 │ │ │ │ + ldr lr, [r7, #95] @ 0x5f │ │ │ │ + ldr sl, [r7, #99] @ 0x63 │ │ │ │ + add r9, r7, #103 @ 0x67 │ │ │ │ + ldm r9, {r1, r2, r4, r5, r8, r9} │ │ │ │ + ldr r7, [r7, #127] @ 0x7f │ │ │ │ + str fp, [sp, #40] @ 0x28 │ │ │ │ + ldr fp, [pc, #256] @ dd78c <__cxa_atexit@plt+0xd12b4> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + add r0, fp, #2 │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ + ldr r0, [pc, #244] @ dd790 <__cxa_atexit@plt+0xd12b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq df7ac <__cxa_atexit@plt+0xd32d4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ df7d8 <__cxa_atexit@plt+0xd3300> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq df7b8 <__cxa_atexit@plt+0xd32e0> │ │ │ │ - mov r7, r3 │ │ │ │ - b df828 <__cxa_atexit@plt+0xd3350> │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str r7, [r3, #132] @ 0x84 │ │ │ │ + str lr, [r3, #100] @ 0x64 │ │ │ │ + str sl, [r3, #104] @ 0x68 │ │ │ │ + add lr, r3, #108 @ 0x6c │ │ │ │ + stm lr, {r1, r2, r4, r5, r8, r9} │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [ip, #4]! │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ + mov r5, ip │ │ │ │ + ldr fp, [sp, #40] @ 0x28 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #132 @ 0x84 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, ip │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r9, sp, ip, asr r5 │ │ │ │ + bicseq r9, sp, r4, ror r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dd80c <__cxa_atexit@plt+0xd1334> │ │ │ │ + ldr r2, [pc, #100] @ dd814 <__cxa_atexit@plt+0xd133c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #92] @ dd818 <__cxa_atexit@plt+0xd1340> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq dd7ec <__cxa_atexit@plt+0xd1314> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne dd7f8 <__cxa_atexit@plt+0xd1320> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #28] @ dd81c <__cxa_atexit@plt+0xd1344> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r7, sp, ip, asr #8 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ df81c <__cxa_atexit@plt+0xd3344> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq df814 <__cxa_atexit@plt+0xd333c> │ │ │ │ - b df828 <__cxa_atexit@plt+0xd3350> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + bicseq r9, sp, r8, ror #7 │ │ │ │ + biceq ip, r6, r0, lsr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne df8c4 <__cxa_atexit@plt+0xd33ec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc df8d0 <__cxa_atexit@plt+0xd33f8> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge df868 <__cxa_atexit@plt+0xd3390> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + bne dd848 <__cxa_atexit@plt+0xd1370> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - bne df8c4 <__cxa_atexit@plt+0xd33ec> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt df85c <__cxa_atexit@plt+0xd3384> │ │ │ │ - bne df8c4 <__cxa_atexit@plt+0xd33ec> │ │ │ │ - ldr r1, [pc, #88] @ df8e0 <__cxa_atexit@plt+0xd3408> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ df8e4 <__cxa_atexit@plt+0xd340c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r7, [pc, #12] @ dd85c <__cxa_atexit@plt+0xd1384> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldrdeq ip, [r6] │ │ │ │ + biceq ip, r6, r0, asr #1 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dd898 <__cxa_atexit@plt+0xd13c0> │ │ │ │ + ldr r2, [pc, #28] @ dd8a0 <__cxa_atexit@plt+0xd13c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 237e6c <__cxa_atexit@plt+0x22b994> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r7, sp, r8, ror #8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb3548 <__cxa_atexit@plt+0x1ba7070> │ │ │ │ + biceq ip, r6, r4, lsl #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi dd8f0 <__cxa_atexit@plt+0xd1418> │ │ │ │ + ldr r2, [pc, #28] @ dd8f8 <__cxa_atexit@plt+0xd1420> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 237d00 <__cxa_atexit@plt+0x22b828> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq ip, r6, r4, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc df960 <__cxa_atexit@plt+0xd3488> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ df970 <__cxa_atexit@plt+0xd3498> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ + bcc dd938 <__cxa_atexit@plt+0xd1460> │ │ │ │ + ldr r2, [pc, #32] @ dd944 <__cxa_atexit@plt+0xd146c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r9, r6, #2 │ │ │ │ + b 239e20 <__cxa_atexit@plt+0x22d948> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + strdeq fp, [r6, #244] @ 0xf4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dd990 <__cxa_atexit@plt+0xd14b8> │ │ │ │ + ldr r7, [pc, #52] @ dd9a4 <__cxa_atexit@plt+0xd14cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq dd984 <__cxa_atexit@plt+0xd14ac> │ │ │ │ mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + b dd9b8 <__cxa_atexit@plt+0xd14e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ dd9a8 <__cxa_atexit@plt+0xd14d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq r7, r6, r8, asr #11 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dfaac <__cxa_atexit@plt+0xd35d4> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldmib r2, {r1, r3, lr} │ │ │ │ - ldr r2, [r2, #16] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne dfa98 <__cxa_atexit@plt+0xd35c0> │ │ │ │ - str fp, [sp, #24] │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [sl, #7] │ │ │ │ - ldr ip, [sl, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - mov fp, r5 │ │ │ │ - str r7, [fp, #-4]! │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r0, [r0, #804] @ 0x324 │ │ │ │ - str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - sub r3, r5, #32 │ │ │ │ - stm r3, {r1, r2, r8, r9, sl} │ │ │ │ - str r4, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc dfab8 <__cxa_atexit@plt+0xd35e0> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq fp, r6, r0, asr #31 │ │ │ │ + strexbeq fp, r4, [r6] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #152 @ 0x98 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ddbc0 <__cxa_atexit@plt+0xd16e8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #8] │ │ │ │ + str fp, [sp, #76] @ 0x4c │ │ │ │ + ldr fp, [r7, #83] @ 0x53 │ │ │ │ + ldr ip, [r7, #87] @ 0x57 │ │ │ │ + str r4, [sp, #72] @ 0x48 │ │ │ │ + ldr lr, [r7, #91] @ 0x5b │ │ │ │ + ldr r0, [r7, #95] @ 0x5f │ │ │ │ + str r0, [sp, #4] │ │ │ │ + add r4, r7, #99 @ 0x63 │ │ │ │ + ldm r4, {r1, r2, r4} │ │ │ │ + ldr r0, [r7, #111] @ 0x6f │ │ │ │ str r0, [sp] │ │ │ │ - sub r8, r2, #39 @ 0x27 │ │ │ │ - ldr r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r4, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr ip, [pc, #168] @ dfae0 <__cxa_atexit@plt+0xd3608> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #152] @ dfae4 <__cxa_atexit@plt+0xd360c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - ldr r1, [sp] │ │ │ │ - add r7, r6, #24 │ │ │ │ - stm r7, {r1, r3, r8, r9} │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r4, [r6, #44] @ 0x2c │ │ │ │ - sub r0, r2, #25 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - mov r5, fp │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r8, [r7, #119] @ 0x77 │ │ │ │ + ldr r9, [r7, #123] @ 0x7b │ │ │ │ + ldr r7, [r7, #127] @ 0x7f │ │ │ │ + ldr sl, [pc, #288] @ ddbcc <__cxa_atexit@plt+0xd16f4> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + mov sl, r6 │ │ │ │ + sub r0, r6, #134 @ 0x86 │ │ │ │ + add r6, r3, #136 @ 0x88 │ │ │ │ + stm r6, {r0, r8, r9} │ │ │ │ + str r7, [r3, #148] @ 0x94 │ │ │ │ + add r0, r3, #104 @ 0x68 │ │ │ │ + stm r0, {fp, ip, lr} │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #116] @ 0x74 │ │ │ │ + add lr, r3, #120 @ 0x78 │ │ │ │ + stm lr, {r1, r2, r4} │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #132] @ 0x84 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b def40 <__cxa_atexit@plt+0xd2a68> │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b def40 <__cxa_atexit@plt+0xd2a68> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r2 │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #100] @ 0x64 │ │ │ │ + ldr r7, [pc, #164] @ ddbd0 <__cxa_atexit@plt+0xd16f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r6, [sp, #68] @ 0x44 │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ + str r6, [r3, #44] @ 0x2c │ │ │ │ + ldr r6, [sp, #60] @ 0x3c │ │ │ │ + str r6, [r3, #48] @ 0x30 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [r3, #52] @ 0x34 │ │ │ │ + ldr r6, [sp, #52] @ 0x34 │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + str r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + str r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ + str r6, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [r5, #4] │ │ │ │ + ldr r4, [pc, #92] @ ddbd4 <__cxa_atexit@plt+0xd16fc> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r6, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r4, [r3, #20] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, sl, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r4, [sp, #72] @ 0x48 │ │ │ │ + mov r6, sl │ │ │ │ + ldr fp, [sp, #76] @ 0x4c │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ dfadc <__cxa_atexit@plt+0xd3604> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ + mov r3, #152 @ 0x98 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - bicseq r7, sp, r8, asr #5 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - biceq r7, r6, r8, asr r4 │ │ │ │ - andeq r3, r0, sl, lsl #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - mov sl, r4 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0x01dd9298 │ │ │ │ + biceq sl, r6, r8, lsl #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi ddc34 <__cxa_atexit@plt+0xd175c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq ddc2c <__cxa_atexit@plt+0xd1754> │ │ │ │ + ldr r8, [pc, #48] @ ddc3c <__cxa_atexit@plt+0xd1764> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #44] @ ddc40 <__cxa_atexit@plt+0xd1768> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #40] @ ddc44 <__cxa_atexit@plt+0xd176c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, sl │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01af204f │ │ │ │ + ldrdeq sl, [r6, #180] @ 0xb4 │ │ │ │ + ldrsbeq r8, [sp, #248] @ 0xf8 │ │ │ │ + biceq fp, r6, r4, lsl #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #36]! @ 0x24 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc dfbc4 <__cxa_atexit@plt+0xd36ec> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - sub r4, r6, #39 @ 0x27 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr fp, [r5, #24] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [pc, #124] @ dfbe0 <__cxa_atexit@plt+0xd3708> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, fp} │ │ │ │ - str r7, [r2, #12] │ │ │ │ - ldr r7, [pc, #112] @ dfbe4 <__cxa_atexit@plt+0xd370c> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ddca4 <__cxa_atexit@plt+0xd17cc> │ │ │ │ + ldr r7, [pc, #80] @ ddcc4 <__cxa_atexit@plt+0xd17ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #16] │ │ │ │ - str r9, [r2, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str fp, [r2, #28] │ │ │ │ - str r4, [r2, #32] │ │ │ │ - str lr, [r2, #36] @ 0x24 │ │ │ │ - str r8, [r2, #40] @ 0x28 │ │ │ │ - str ip, [r2, #44] @ 0x2c │ │ │ │ - sub r7, r6, #25 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r4, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - mov r4, sl │ │ │ │ + ldr r2, [pc, #76] @ ddcc8 <__cxa_atexit@plt+0xd17f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq ddc98 <__cxa_atexit@plt+0xd17c0> │ │ │ │ + mov r7, r9 │ │ │ │ + b dd9b8 <__cxa_atexit@plt+0xd14e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ ddccc <__cxa_atexit@plt+0xd17f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ ddcd0 <__cxa_atexit@plt+0xd17f8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr sl, [sp] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b def40 <__cxa_atexit@plt+0xd2a68> │ │ │ │ - ldr r4, [pc, #28] @ dfbe8 <__cxa_atexit@plt+0xd3710> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [sl, #828] @ 0x33c │ │ │ │ - str r4, [r5] │ │ │ │ - mov r4, sl │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01dd719c │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - biceq r7, r6, r0, asr r3 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + bicseq r8, sp, r0, ror #31 │ │ │ │ + biceq fp, r6, ip, lsr #25 │ │ │ │ + bicseq r8, sp, r8, lsr #31 │ │ │ │ + biceq fp, r6, r8, ror ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dfc80 <__cxa_atexit@plt+0xd37a8> │ │ │ │ - ldr r3, [pc, #120] @ dfc88 <__cxa_atexit@plt+0xd37b0> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ddd24 <__cxa_atexit@plt+0xd184c> │ │ │ │ + ldr r7, [pc, #52] @ ddd38 <__cxa_atexit@plt+0xd1860> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq ddd18 <__cxa_atexit@plt+0xd1840> │ │ │ │ + mov r7, r9 │ │ │ │ + b dd9b8 <__cxa_atexit@plt+0xd14e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ddd3c <__cxa_atexit@plt+0xd1864> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + biceq fp, r6, ip, lsr #24 │ │ │ │ + biceq fp, r6, r4, asr ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ddde4 <__cxa_atexit@plt+0xd190c> │ │ │ │ + ldr r3, [pc, #144] @ dddf4 <__cxa_atexit@plt+0xd191c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq dfc64 <__cxa_atexit@plt+0xd378c> │ │ │ │ - ldr r1, [pc, #92] @ dfc8c <__cxa_atexit@plt+0xd37b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq dfc74 <__cxa_atexit@plt+0xd379c> │ │ │ │ - ldr r9, [r5, #-4]! │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b df984 <__cxa_atexit@plt+0xd34ac> │ │ │ │ - ldr r0, [sl] │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq dddc0 <__cxa_atexit@plt+0xd18e8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dddd0 <__cxa_atexit@plt+0xd18f8> │ │ │ │ + ldr r7, [pc, #116] @ dddf8 <__cxa_atexit@plt+0xd1920> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r7, [pc, #100] @ dddfc <__cxa_atexit@plt+0xd1924> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #3 │ │ │ │ + ldr r7, [pc, #92] @ dde00 <__cxa_atexit@plt+0xd1928> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + ldr r7, [pc, #84] @ dde04 <__cxa_atexit@plt+0xd192c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 193ed40 <__cxa_atexit@plt+0x1932868> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #52] @ dde0c <__cxa_atexit@plt+0xd1934> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ dde08 <__cxa_atexit@plt+0xd1930> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - strheq r7, [r6, #32] │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + ldrsbeq r9, [sp, #56] @ 0x38 │ │ │ │ + ldrsbeq r8, [sp, #236] @ 0xec │ │ │ │ + ldrsbeq r9, [sp, #20] │ │ │ │ + biceq fp, r6, ip, asr #23 │ │ │ │ + biceq fp, r6, ip, lsr #23 │ │ │ │ + biceq fp, r6, r8, lsl #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ dfcec <__cxa_atexit@plt+0xd3814> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dde64 <__cxa_atexit@plt+0xd198c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [pc, #72] @ dde7c <__cxa_atexit@plt+0xd19a4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq dfce0 <__cxa_atexit@plt+0xd3808> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b df984 <__cxa_atexit@plt+0xd34ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #60] @ dde80 <__cxa_atexit@plt+0xd19a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr r3, [pc, #52] @ dde84 <__cxa_atexit@plt+0xd19ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r3, [pc, #44] @ dde88 <__cxa_atexit@plt+0xd19b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 193ed40 <__cxa_atexit@plt+0x1932868> │ │ │ │ + ldr r7, [pc, #12] @ dde78 <__cxa_atexit@plt+0xd19a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r7, r6, r0, asr r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + biceq fp, r6, r8, lsl fp │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + bicseq r9, sp, ip, lsr #6 │ │ │ │ + bicseq r8, sp, r0, lsr lr │ │ │ │ + bicseq r9, sp, r8, lsr #2 │ │ │ │ + strdeq fp, [r6, #172] @ 0xac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b df984 <__cxa_atexit@plt+0xd34ac> │ │ │ │ - @ instruction: 0xffffc3d8 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi dfe94 <__cxa_atexit@plt+0xd39bc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #84 @ 0x54 │ │ │ │ - cmp r7, ip │ │ │ │ - bcc dfe9c <__cxa_atexit@plt+0xd39c4> │ │ │ │ - stm sp, {r3, fp} │ │ │ │ - ldr r0, [pc, #364] @ dfec0 <__cxa_atexit@plt+0xd39e8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - sub lr, ip, #29 │ │ │ │ - str lr, [r5] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - ldr r0, [pc, #332] @ dfec4 <__cxa_atexit@plt+0xd39ec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [pc, #328] @ dfec8 <__cxa_atexit@plt+0xd39f0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #324] @ dfecc <__cxa_atexit@plt+0xd39f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov fp, r6 │ │ │ │ - str r0, [fp, #16]! │ │ │ │ - str fp, [r6, #28] │ │ │ │ - mov fp, r6 │ │ │ │ - str r9, [fp, #32]! │ │ │ │ - ldr r9, [pc, #300] @ dfed0 <__cxa_atexit@plt+0xd39f8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r0, sl │ │ │ │ - mov sl, r6 │ │ │ │ - str lr, [sl, #24]! │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str sl, [r6, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #272] @ dfed4 <__cxa_atexit@plt+0xd39fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str fp, [r6, #52] @ 0x34 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r3, [pc, #256] @ dfed8 <__cxa_atexit@plt+0xd3a00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [lr, #56]! @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - str sl, [r6, #72] @ 0x48 │ │ │ │ - ldr r1, [pc, #232] @ dfedc <__cxa_atexit@plt+0xd3a04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - str lr, [r6, #80] @ 0x50 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [pc, #216] @ dfee0 <__cxa_atexit@plt+0xd3a08> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dded0 <__cxa_atexit@plt+0xd19f8> │ │ │ │ + ldr r2, [pc, #40] @ ddedc <__cxa_atexit@plt+0xd1a04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ ddee0 <__cxa_atexit@plt+0xd1a08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r5] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 19fcee4 <__cxa_atexit@plt+0x19f0a0c> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + bicseq r8, sp, ip, asr #27 │ │ │ │ + biceq fp, r6, r4, lsr #21 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne ddf24 <__cxa_atexit@plt+0xd1a4c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ ddf40 <__cxa_atexit@plt+0xd1a68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ddf38 <__cxa_atexit@plt+0xd1a60> │ │ │ │ + b ddf54 <__cxa_atexit@plt+0xd1a7c> │ │ │ │ + ldr r7, [pc, #24] @ ddf44 <__cxa_atexit@plt+0xd1a6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r6, [r6, #12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - sub r7, ip, #1 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - ands r1, r8, #3 │ │ │ │ - beq dfe64 <__cxa_atexit@plt+0xd398c> │ │ │ │ - ldmda r5, {r2, r9, sl} │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r3, [r7, #8]! │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - bne dfe7c <__cxa_atexit@plt+0xd39a4> │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 28d854 <__cxa_atexit@plt+0x28137c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r8 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - mov ip, r6 │ │ │ │ - b dfea4 <__cxa_atexit@plt+0xd39cc> │ │ │ │ - mov r7, #84 @ 0x54 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #56] @ dfee4 <__cxa_atexit@plt+0xd3a0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, ip │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffc824 │ │ │ │ - @ instruction: 0xffffd49c │ │ │ │ - @ instruction: 0xfffff5f8 │ │ │ │ - @ instruction: 0xfffff1b4 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0xfffff7f4 │ │ │ │ - @ instruction: 0xfffffba8 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0xffffc898 │ │ │ │ - @ instruction: 0x01c6709c │ │ │ │ - biceq r7, r6, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq fp, r6, r4, asr #20 │ │ │ │ + biceq fp, r6, r0, asr #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r3, #20]! │ │ │ │ - sub sl, r3, #16 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne dff24 <__cxa_atexit@plt+0xd3a4c> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #88] @ ddfc0 <__cxa_atexit@plt+0xd1ae8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 28d854 <__cxa_atexit@plt+0x28137c> │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - biceq r7, r6, ip │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi dff78 <__cxa_atexit@plt+0xd3aa0> │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r5, [pc, #48] @ dff8c <__cxa_atexit@plt+0xd3ab4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ - ldr r5, [pc, #40] @ dff90 <__cxa_atexit@plt+0xd3ab8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b dfd2c <__cxa_atexit@plt+0xd3854> │ │ │ │ - ldr r7, [pc, #20] @ dff94 <__cxa_atexit@plt+0xd3abc> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ddfb8 <__cxa_atexit@plt+0xd1ae0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne ddf9c <__cxa_atexit@plt+0xd1ac4> │ │ │ │ + ldr r7, [pc, #60] @ ddfc8 <__cxa_atexit@plt+0xd1af0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r6, sp, r4, lsl #25 │ │ │ │ - bicseq r6, sp, r0, asr #26 │ │ │ │ - biceq r6, r6, r0, ror #31 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e001c <__cxa_atexit@plt+0xd3b44> │ │ │ │ - ldr r2, [pc, #108] @ e0024 <__cxa_atexit@plt+0xd3b4c> │ │ │ │ + ldr r2, [pc, #32] @ ddfc4 <__cxa_atexit@plt+0xd1aec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq e0004 <__cxa_atexit@plt+0xd3b2c> │ │ │ │ - ldr r3, [pc, #72] @ e0028 <__cxa_atexit@plt+0xd3b50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - tst r3, #3 │ │ │ │ - beq e0010 <__cxa_atexit@plt+0xd3b38> │ │ │ │ - mov r7, r3 │ │ │ │ - b e0074 <__cxa_atexit@plt+0xd3b9c> │ │ │ │ + beq ddfb8 <__cxa_atexit@plt+0xd1ae0> │ │ │ │ + b de034 <__cxa_atexit@plt+0xd1b5c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + biceq fp, r6, r4, ror #19 │ │ │ │ + strheq fp, [r6, #156] @ 0x9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne ddff8 <__cxa_atexit@plt+0xd1b20> │ │ │ │ + ldr r7, [pc, #52] @ de020 <__cxa_atexit@plt+0xd1b48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ e0068 <__cxa_atexit@plt+0xd3b90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #28] @ de01c <__cxa_atexit@plt+0xd1b44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq e0060 <__cxa_atexit@plt+0xd3b88> │ │ │ │ - b e0074 <__cxa_atexit@plt+0xd3b9c> │ │ │ │ + beq de014 <__cxa_atexit@plt+0xd1b3c> │ │ │ │ + b de034 <__cxa_atexit@plt+0xd1b5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r1, [pc, #156] @ e011c <__cxa_atexit@plt+0xd3c44> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ + biceq fp, r6, r4, lsl #19 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + biceq fp, r6, r0, ror #18 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq de084 <__cxa_atexit@plt+0xd1bac> │ │ │ │ + ldr r7, [pc, #192] @ de108 <__cxa_atexit@plt+0xd1c30> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq e00b4 <__cxa_atexit@plt+0xd3bdc> │ │ │ │ - add r9, r5, #8 │ │ │ │ - ldm r9, {r3, r8, r9} │ │ │ │ - cmp r1, #2 │ │ │ │ - bne e00c0 <__cxa_atexit@plt+0xd3be8> │ │ │ │ - ldr sl, [r5], #20 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + str r7, [r2, #8]! │ │ │ │ + ldr r7, [r2, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq de098 <__cxa_atexit@plt+0xd1bc0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc de0ec <__cxa_atexit@plt+0xd1c14> │ │ │ │ + vldr d0, [pc, #140] @ de100 <__cxa_atexit@plt+0xd1c28> │ │ │ │ + add r2, r7, #3 │ │ │ │ + vldr d1, [r2] │ │ │ │ + vcmp.f64 d1, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge de0a4 <__cxa_atexit@plt+0xd1bcc> │ │ │ │ + ldr r7, [pc, #140] @ de118 <__cxa_atexit@plt+0xd1c40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc e0108 <__cxa_atexit@plt+0xd3c30> │ │ │ │ - ldr r7, [pc, #72] @ e0120 <__cxa_atexit@plt+0xd3c48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #68] @ e0124 <__cxa_atexit@plt+0xd3c4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub sl, r1, #7 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r8, [pc, #96] @ de10c <__cxa_atexit@plt+0xd1c34> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #92] @ de110 <__cxa_atexit@plt+0xd1c38> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #88] @ de114 <__cxa_atexit@plt+0xd1c3c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r2, r3, #11 │ │ │ │ + sub r1, r3, #18 │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - bicseq r6, sp, r8, lsr #24 │ │ │ │ - bicseq r6, sp, r8, lsl #22 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - add r9, r5, #12 │ │ │ │ - ldm r9, {r7, r8, r9} │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e0154 <__cxa_atexit@plt+0xd3c7c> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc e0198 <__cxa_atexit@plt+0xd3cc0> │ │ │ │ - ldr r3, [pc, #64] @ e01ac <__cxa_atexit@plt+0xd3cd4> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + bicseq r8, sp, ip, ror #23 │ │ │ │ + bicseq r8, sp, r4, lsr #23 │ │ │ │ + biceq fp, r6, r4, ror #17 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + biceq fp, r6, r8, ror #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc de1b0 <__cxa_atexit@plt+0xd1cd8> │ │ │ │ + vldr d0, [pc, #124] @ de1c0 <__cxa_atexit@plt+0xd1ce8> │ │ │ │ + add r2, r7, #3 │ │ │ │ + vldr d1, [r2] │ │ │ │ + vcmp.f64 d1, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge de168 <__cxa_atexit@plt+0xd1c90> │ │ │ │ + ldr r7, [pc, #120] @ de1d4 <__cxa_atexit@plt+0xd1cfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [pc, #88] @ de1c8 <__cxa_atexit@plt+0xd1cf0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #84] @ de1cc <__cxa_atexit@plt+0xd1cf4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #80] @ de1d0 <__cxa_atexit@plt+0xd1cf8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r2, r3, #11 │ │ │ │ + sub r1, r3, #18 │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + bicseq r8, sp, r8, lsr #22 │ │ │ │ + bicseq r8, sp, r0, ror #21 │ │ │ │ + biceq fp, r6, r4, lsl r8 │ │ │ │ + ldrdeq fp, [r6, #120] @ 0x78 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi de2b4 <__cxa_atexit@plt+0xd1ddc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq de288 <__cxa_atexit@plt+0xd1db0> │ │ │ │ + ldr r7, [pc, #208] @ de2dc <__cxa_atexit@plt+0xd1e04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi de2bc <__cxa_atexit@plt+0xd1de4> │ │ │ │ + ldr r7, [pc, #184] @ de2e0 <__cxa_atexit@plt+0xd1e08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + ldr r3, [pc, #172] @ de2e4 <__cxa_atexit@plt+0xd1e0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #60] @ e01b0 <__cxa_atexit@plt+0xd3cd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub sl, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + add r7, r3, #1 │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq de290 <__cxa_atexit@plt+0xd1db8> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne de2a0 <__cxa_atexit@plt+0xd1dc8> │ │ │ │ + ldr r2, [pc, #148] @ de2e8 <__cxa_atexit@plt+0xd1e10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #132] @ de2ec <__cxa_atexit@plt+0xd1e14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr r3, [pc, #124] @ de2f0 <__cxa_atexit@plt+0xd1e18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r3, [pc, #116] @ de2f4 <__cxa_atexit@plt+0xd1e1c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 193ed40 <__cxa_atexit@plt+0x1932868> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3, #1]! │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01dd6b94 │ │ │ │ - bicseq r6, sp, r4, ror sl │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e0234 <__cxa_atexit@plt+0xd3d5c> │ │ │ │ - ldr r3, [pc, #104] @ e023c <__cxa_atexit@plt+0xd3d64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq e021c <__cxa_atexit@plt+0xd3d44> │ │ │ │ - ldr r3, [pc, #60] @ e0240 <__cxa_atexit@plt+0xd3d68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e022c <__cxa_atexit@plt+0xd3d54> │ │ │ │ - b e0280 <__cxa_atexit@plt+0xd3da8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #88] @ de300 <__cxa_atexit@plt+0xd1e28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 1bae6d4 <__cxa_atexit@plt+0x1ba21fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #52] @ de2f8 <__cxa_atexit@plt+0xd1e20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ de2fc <__cxa_atexit@plt+0xd1e24> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ e0274 <__cxa_atexit@plt+0xd3d9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e026c <__cxa_atexit@plt+0xd3d94> │ │ │ │ - b e0280 <__cxa_atexit@plt+0xd3da8> │ │ │ │ + bicseq r8, sp, r8, ror #19 │ │ │ │ + @ instruction: 0xfffffbf0 │ │ │ │ + bicseq r8, sp, r4, lsr #20 │ │ │ │ + @ instruction: 0xfffffc40 │ │ │ │ + bicseq r8, sp, r8, lsl #30 │ │ │ │ + bicseq r8, sp, ip, lsl #20 │ │ │ │ + bicseq r8, sp, r4, lsl #26 │ │ │ │ + strdeq fp, [r6, #100] @ 0x64 │ │ │ │ + @ instruction: 0x01dd8990 │ │ │ │ + ldrdeq fp, [r6, #108] @ 0x6c │ │ │ │ + ldrdeq fp, [r6, #88] @ 0x58 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi de388 <__cxa_atexit@plt+0xd1eb0> │ │ │ │ + ldr r2, [pc, #108] @ de390 <__cxa_atexit@plt+0xd1eb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ de394 <__cxa_atexit@plt+0xd1ebc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq de35c <__cxa_atexit@plt+0xd1e84> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne de370 <__cxa_atexit@plt+0xd1e98> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne e0304 <__cxa_atexit@plt+0xd3e2c> │ │ │ │ - ldr r7, [pc, #332] @ e03e4 <__cxa_atexit@plt+0xd3f0c> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ de398 <__cxa_atexit@plt+0xd1ec0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq e0398 <__cxa_atexit@plt+0xd3ec0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc e03b4 <__cxa_atexit@plt+0xd3edc> │ │ │ │ - ldr lr, [pc, #316] @ e03f8 <__cxa_atexit@plt+0xd3f20> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r8, [pc, #292] @ e03fc <__cxa_atexit@plt+0xd3f24> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r0, r3, #19 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r8, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r7, [pc, #212] @ e03e0 <__cxa_atexit@plt+0xd3f08> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ de39c <__cxa_atexit@plt+0xd1ec4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq r8, sp, r4, ror r8 │ │ │ │ + biceq fp, r6, ip, ror #10 │ │ │ │ + biceq fp, r6, r0, ror #10 │ │ │ │ + biceq fp, r6, ip, lsr r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne de3cc <__cxa_atexit@plt+0xd1ef4> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ de3e4 <__cxa_atexit@plt+0xd1f0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq e03a4 <__cxa_atexit@plt+0xd3ecc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc e03c8 <__cxa_atexit@plt+0xd3ef0> │ │ │ │ - ldr ip, [r9, #7] │ │ │ │ - ldr r7, [pc, #176] @ e03e8 <__cxa_atexit@plt+0xd3f10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldr sl, [pc, #168] @ e03ec <__cxa_atexit@plt+0xd3f14> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r8, [pc, #164] @ e03f0 <__cxa_atexit@plt+0xd3f18> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r7, r2, #19 │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - add lr, r5, #12 │ │ │ │ - ldm lr, {r1, r7, lr} │ │ │ │ - stmib r6, {sl, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r0, [pc, #132] @ e03f4 <__cxa_atexit@plt+0xd3f1c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ de3e8 <__cxa_atexit@plt+0xd1f10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r8, r2, #11 │ │ │ │ - sub sl, r2, #31 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + biceq fp, r6, r0, lsl r5 │ │ │ │ + biceq fp, r6, r4, lsl #10 │ │ │ │ + strdeq fp, [r6, #64] @ 0x40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi de470 <__cxa_atexit@plt+0xd1f98> │ │ │ │ + ldr r2, [pc, #108] @ de478 <__cxa_atexit@plt+0xd1fa0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ de47c <__cxa_atexit@plt+0xd1fa4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq de444 <__cxa_atexit@plt+0xd1f6c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne de458 <__cxa_atexit@plt+0xd1f80> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - ldrheq r6, [sp, #128] @ 0x80 │ │ │ │ - ldrheq r6, [sp, #156] @ 0x9c │ │ │ │ - bicseq r6, sp, r4, asr sl │ │ │ │ - bicseq r6, sp, r8, ror sp │ │ │ │ - bicseq r6, sp, ip, lsr #28 │ │ │ │ - bicseq r6, sp, r8, asr #21 │ │ │ │ - andeq r0, r0, r6, lsl #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc e046c <__cxa_atexit@plt+0xd3f94> │ │ │ │ - ldr lr, [pc, #84] @ e047c <__cxa_atexit@plt+0xd3fa4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r8, [pc, #60] @ e0480 <__cxa_atexit@plt+0xd3fa8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r6, sp, r0, asr #25 │ │ │ │ - bicseq r6, sp, ip, asr r9 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc e050c <__cxa_atexit@plt+0xd4034> │ │ │ │ - ldr ip, [r9, #7] │ │ │ │ - ldr r7, [pc, #108] @ e051c <__cxa_atexit@plt+0xd4044> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldr sl, [pc, #100] @ e0520 <__cxa_atexit@plt+0xd4048> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r8, [pc, #96] @ e0524 <__cxa_atexit@plt+0xd404c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldm lr, {r1, r7, lr} │ │ │ │ - stmib r3, {sl, ip} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r0, [pc, #64] @ e0528 <__cxa_atexit@plt+0xd4050> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ de480 <__cxa_atexit@plt+0xd1fa8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ de484 <__cxa_atexit@plt+0xd1fac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r6, #11 │ │ │ │ - sub sl, r6, #31 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r6, sp, r8, lsr r7 │ │ │ │ - bicseq r6, sp, r4, asr #16 │ │ │ │ - ldrsbeq r6, [sp, #140] @ 0x8c │ │ │ │ - bicseq r6, sp, r0, lsl #24 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e05ac <__cxa_atexit@plt+0xd40d4> │ │ │ │ - ldr r3, [pc, #104] @ e05b4 <__cxa_atexit@plt+0xd40dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq e0594 <__cxa_atexit@plt+0xd40bc> │ │ │ │ - ldr r3, [pc, #60] @ e05b8 <__cxa_atexit@plt+0xd40e0> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq r8, sp, ip, lsl #15 │ │ │ │ + biceq fp, r6, r4, lsl #9 │ │ │ │ + biceq fp, r6, r8, ror r4 │ │ │ │ + biceq fp, r6, r4, asr r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne de4b4 <__cxa_atexit@plt+0xd1fdc> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ de4cc <__cxa_atexit@plt+0xd1ff4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #8] @ de4d0 <__cxa_atexit@plt+0xd1ff8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + biceq fp, r6, r8, lsr #8 │ │ │ │ + biceq fp, r6, ip, lsl r4 │ │ │ │ + biceq fp, r6, r0, lsr #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi de588 <__cxa_atexit@plt+0xd20b0> │ │ │ │ + ldr r7, [pc, #160] @ de598 <__cxa_atexit@plt+0xd20c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq de54c <__cxa_atexit@plt+0xd2074> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne de55c <__cxa_atexit@plt+0xd2084> │ │ │ │ + ldr r3, [pc, #132] @ de59c <__cxa_atexit@plt+0xd20c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str sl, [r5, #4] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq e05a4 <__cxa_atexit@plt+0xd40cc> │ │ │ │ - b e05f8 <__cxa_atexit@plt+0xd4120> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + beq de580 <__cxa_atexit@plt+0xd20a8> │ │ │ │ + ldr r3, [pc, #108] @ de5a0 <__cxa_atexit@plt+0xd20c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #104] @ de5a4 <__cxa_atexit@plt+0xd20cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1907280 <__cxa_atexit@plt+0x18fada8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #72] @ de5ac <__cxa_atexit@plt+0xd20d4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #68] @ de5b0 <__cxa_atexit@plt+0xd20d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r0, [pc, #60] @ de5b4 <__cxa_atexit@plt+0xd20dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ de5a8 <__cxa_atexit@plt+0xd20d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ e05ec <__cxa_atexit@plt+0xd4114> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + biceq r9, r6, r0, asr #19 │ │ │ │ + biceq fp, r6, r0, lsl #9 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + biceq fp, r6, r4, asr r4 │ │ │ │ + biceq fp, r6, r8, asr #8 │ │ │ │ + biceq fp, r6, r0, asr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne de60c <__cxa_atexit@plt+0xd2134> │ │ │ │ + ldr r3, [pc, #92] @ de634 <__cxa_atexit@plt+0xd215c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq e05e4 <__cxa_atexit@plt+0xd410c> │ │ │ │ - b e05f8 <__cxa_atexit@plt+0xd4120> │ │ │ │ + beq de62c <__cxa_atexit@plt+0xd2154> │ │ │ │ + ldr r3, [pc, #68] @ de638 <__cxa_atexit@plt+0xd2160> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ de63c <__cxa_atexit@plt+0xd2164> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1907280 <__cxa_atexit@plt+0x18fada8> │ │ │ │ + ldr r3, [pc, #44] @ de640 <__cxa_atexit@plt+0xd2168> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #40] @ de644 <__cxa_atexit@plt+0xd216c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #32] @ de648 <__cxa_atexit@plt+0xd2170> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + biceq r9, r6, r0, lsl #18 │ │ │ │ + andeq r0, r0, ip, asr #8 │ │ │ │ + biceq fp, r6, r4, lsr #7 │ │ │ │ + @ instruction: 0x01c6b398 │ │ │ │ + @ instruction: 0x01c6b39c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ de678 <__cxa_atexit@plt+0xd21a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #20] @ de67c <__cxa_atexit@plt+0xd21a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1907280 <__cxa_atexit@plt+0x18fada8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne e067c <__cxa_atexit@plt+0xd41a4> │ │ │ │ - ldr r7, [pc, #332] @ e075c <__cxa_atexit@plt+0xd4284> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0x01c69894 │ │ │ │ + biceq fp, r6, r8, ror #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ de6b0 <__cxa_atexit@plt+0xd21d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #24] @ de6b4 <__cxa_atexit@plt+0xd21dc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq e0710 <__cxa_atexit@plt+0xd4238> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc e072c <__cxa_atexit@plt+0xd4254> │ │ │ │ - ldr lr, [pc, #316] @ e0770 <__cxa_atexit@plt+0xd4298> │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq fp, r6, r0, ror r2 │ │ │ │ + biceq fp, r6, r0, lsr #6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne de76c <__cxa_atexit@plt+0xd2294> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc de788 <__cxa_atexit@plt+0xd22b0> │ │ │ │ + ldr r7, [pc, #184] @ de7a0 <__cxa_atexit@plt+0xd22c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr lr, [pc, #164] @ de7a4 <__cxa_atexit@plt+0xd22cc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r8, [pc, #292] @ e0774 <__cxa_atexit@plt+0xd429c> │ │ │ │ + ldr r1, [pc, #160] @ de7a8 <__cxa_atexit@plt+0xd22d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str lr, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #26 │ │ │ │ + ldr lr, [pc, #136] @ de7ac <__cxa_atexit@plt+0xd22d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #132] @ de7b0 <__cxa_atexit@plt+0xd22d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + sub r0, r3, #33 @ 0x21 │ │ │ │ + ldr r8, [pc, #120] @ de7b4 <__cxa_atexit@plt+0xd22dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - sub r0, r3, #19 │ │ │ │ - str lr, [r6, #4] │ │ │ │ + ldr r9, [pc, #116] @ de7b8 <__cxa_atexit@plt+0xd22e0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r8, r3, #11 │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add r2, r6, #24 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r7, [pc, #212] @ e0758 <__cxa_atexit@plt+0xd4280> │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #36] @ de798 <__cxa_atexit@plt+0xd22c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ de79c <__cxa_atexit@plt+0xd22c4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + biceq fp, r6, ip, ror r1 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + bicseq r8, sp, r0, lsr #11 │ │ │ │ + ldrsbeq r8, [sp, #136] @ 0x88 │ │ │ │ + bicseq r8, sp, ip, lsr #9 │ │ │ │ + bicseq r8, sp, r4, asr #9 │ │ │ │ + bicseq r8, sp, r8, ror #9 │ │ │ │ + bicseq r8, sp, r4, asr #20 │ │ │ │ + biceq fp, r6, ip, lsl #4 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne de868 <__cxa_atexit@plt+0xd2390> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc de940 <__cxa_atexit@plt+0xd2468> │ │ │ │ + ldr r7, [pc, #464] @ de9bc <__cxa_atexit@plt+0xd24e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq e071c <__cxa_atexit@plt+0xd4244> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc e0740 <__cxa_atexit@plt+0xd4268> │ │ │ │ - ldr ip, [r9, #7] │ │ │ │ - ldr r7, [pc, #176] @ e0760 <__cxa_atexit@plt+0xd4288> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldr sl, [pc, #168] @ e0764 <__cxa_atexit@plt+0xd428c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r8, [pc, #164] @ e0768 <__cxa_atexit@plt+0xd4290> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr lr, [pc, #444] @ de9c0 <__cxa_atexit@plt+0xd24e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #440] @ de9c4 <__cxa_atexit@plt+0xd24ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str lr, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #26 │ │ │ │ + ldr lr, [pc, #416] @ de9c8 <__cxa_atexit@plt+0xd24f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #412] @ de9cc <__cxa_atexit@plt+0xd24f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + sub r0, r3, #33 @ 0x21 │ │ │ │ + ldr r8, [pc, #400] @ de9d0 <__cxa_atexit@plt+0xd24f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - sub r7, r2, #19 │ │ │ │ + ldr r9, [pc, #396] @ de9d4 <__cxa_atexit@plt+0xd24fc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add r2, r6, #24 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - add lr, r5, #12 │ │ │ │ - ldm lr, {r1, r7, lr} │ │ │ │ - stmib r6, {sl, ip} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r0, [pc, #132] @ e076c <__cxa_atexit@plt+0xd4294> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r8, r2, #11 │ │ │ │ - sub sl, r2, #31 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + b de934 <__cxa_atexit@plt+0xd245c> │ │ │ │ + ldr r3, [pc, #284] @ de98c <__cxa_atexit@plt+0xd24b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #12]! │ │ │ │ + str r3, [r2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi de950 <__cxa_atexit@plt+0xd2478> │ │ │ │ + ldr r1, [pc, #260] @ de990 <__cxa_atexit@plt+0xd24b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #8]! │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq de8e0 <__cxa_atexit@plt+0xd2408> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne de8ec <__cxa_atexit@plt+0xd2414> │ │ │ │ + ldr r3, [pc, #252] @ de9a8 <__cxa_atexit@plt+0xd24d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #236] @ de9ac <__cxa_atexit@plt+0xd24d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr r3, [pc, #228] @ de9b0 <__cxa_atexit@plt+0xd24d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r3, [pc, #220] @ de9b4 <__cxa_atexit@plt+0xd24dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 193ed40 <__cxa_atexit@plt+0x1932868> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc de96c <__cxa_atexit@plt+0xd2494> │ │ │ │ + ldr r7, [pc, #144] @ de994 <__cxa_atexit@plt+0xd24bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + ldr lr, [pc, #128] @ de998 <__cxa_atexit@plt+0xd24c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #124] @ de99c <__cxa_atexit@plt+0xd24c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #116] @ de9a0 <__cxa_atexit@plt+0xd24c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r3, [pc, #96] @ de9b8 <__cxa_atexit@plt+0xd24e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ de9a4 <__cxa_atexit@plt+0xd24cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - bicseq r6, sp, r8, lsr r5 │ │ │ │ - bicseq r6, sp, r4, asr #12 │ │ │ │ - ldrsbeq r6, [sp, #108] @ 0x6c │ │ │ │ - bicseq r6, sp, r0, lsl #20 │ │ │ │ - ldrheq r6, [sp, #164] @ 0xa4 │ │ │ │ - bicseq r6, sp, r0, asr r7 │ │ │ │ - andeq r0, r0, r6, lsl #8 │ │ │ │ + @ instruction: 0xfffff58c │ │ │ │ + biceq fp, r6, r0, lsl #1 │ │ │ │ + bicseq r8, sp, r8, lsl #7 │ │ │ │ + ldrsbeq r8, [sp, #32] │ │ │ │ + bicseq r8, sp, r4, lsr #5 │ │ │ │ + biceq fp, r6, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffff5e8 │ │ │ │ + ldrheq r8, [sp, #128] @ 0x80 │ │ │ │ + ldrheq r8, [sp, #52] @ 0x34 │ │ │ │ + bicseq r8, sp, ip, lsr #13 │ │ │ │ + biceq fp, r6, r0, rrx │ │ │ │ + @ instruction: 0xfffffb20 │ │ │ │ + @ instruction: 0x01dd849c │ │ │ │ + ldrsbeq r8, [sp, #116] @ 0x74 │ │ │ │ + bicseq r8, sp, r8, lsr #7 │ │ │ │ + bicseq r8, sp, r0, asr #7 │ │ │ │ + bicseq r8, sp, r4, ror #7 │ │ │ │ + bicseq r8, sp, r4, asr #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc e07e4 <__cxa_atexit@plt+0xd430c> │ │ │ │ - ldr lr, [pc, #84] @ e07f4 <__cxa_atexit@plt+0xd431c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dea38 <__cxa_atexit@plt+0xd2560> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc dea40 <__cxa_atexit@plt+0xd2568> │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr lr, [pc, #64] @ dea50 <__cxa_atexit@plt+0xd2578> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r8, [pc, #60] @ e07f8 <__cxa_atexit@plt+0xd4320> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - add r5, r5, #28 │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [pc, #60] @ dea54 <__cxa_atexit@plt+0xd257c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #52] @ dea58 <__cxa_atexit@plt+0xd2580> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r6, sp, r8, asr #18 │ │ │ │ - bicseq r6, sp, r4, ror #11 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ + @ instruction: 0x01dd8290 │ │ │ │ + ldrsbeq r8, [sp, #24] │ │ │ │ + bicseq r8, sp, ip, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc e0884 <__cxa_atexit@plt+0xd43ac> │ │ │ │ - ldr ip, [r9, #7] │ │ │ │ - ldr r7, [pc, #108] @ e0894 <__cxa_atexit@plt+0xd43bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldr sl, [pc, #100] @ e0898 <__cxa_atexit@plt+0xd43c0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r8, [pc, #96] @ e089c <__cxa_atexit@plt+0xd43c4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldm lr, {r1, r7, lr} │ │ │ │ - stmib r3, {sl, ip} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r0, [pc, #64] @ e08a0 <__cxa_atexit@plt+0xd43c8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne deabc <__cxa_atexit@plt+0xd25e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc deac4 <__cxa_atexit@plt+0xd25ec> │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr lr, [pc, #64] @ dead4 <__cxa_atexit@plt+0xd25fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #60] @ dead8 <__cxa_atexit@plt+0xd2600> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #52] @ deadc <__cxa_atexit@plt+0xd2604> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r8, r6, #11 │ │ │ │ - sub sl, r6, #31 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ + stmib r6, {r0, r1, r7, lr} │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r6, sp, r0, asr #7 │ │ │ │ - bicseq r6, sp, ip, asr #9 │ │ │ │ - bicseq r6, sp, r4, ror #10 │ │ │ │ - bicseq r6, sp, r8, lsl #17 │ │ │ │ - strheq r6, [r6, #104] @ 0x68 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - sub ip, r5, #8 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi e0990 <__cxa_atexit@plt+0xd44b8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #64 @ 0x40 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e099c <__cxa_atexit@plt+0xd44c4> │ │ │ │ - ldr r0, [pc, #208] @ e09ac <__cxa_atexit@plt+0xd44d4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, r4 │ │ │ │ - sub r4, r6, #59 @ 0x3b │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - ldr r2, [pc, #188] @ e09b0 <__cxa_atexit@plt+0xd44d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov lr, r9 │ │ │ │ - sub r9, r6, #9 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - add r9, r2, #2 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r0, [r1, #36] @ 0x24 │ │ │ │ - str r2, [r1, #40] @ 0x28 │ │ │ │ - str r3, [r1, #44] @ 0x2c │ │ │ │ - str r8, [r1, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #148] @ e09b4 <__cxa_atexit@plt+0xd44dc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #52] @ 0x34 │ │ │ │ - str sl, [r1, #56] @ 0x38 │ │ │ │ - str r3, [r1, #60] @ 0x3c │ │ │ │ - str r8, [r1, #64] @ 0x40 │ │ │ │ - ldr r0, [pc, #128] @ e09b8 <__cxa_atexit@plt+0xd44e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r1, {r0, r3, r8, r9} │ │ │ │ - ldr r3, [pc, #120] @ e09bc <__cxa_atexit@plt+0xd44e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r1, #20] │ │ │ │ - str r4, [r1, #24] │ │ │ │ - str r2, [r1, #28] │ │ │ │ - str lr, [r1, #32] │ │ │ │ - sub r3, r6, #43 @ 0x2b │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - sub r2, r6, #25 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r4, fp │ │ │ │ - mov r5, ip │ │ │ │ - ldr r8, [pc, #68] @ e09c0 <__cxa_atexit@plt+0xd44e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #64] @ e09c4 <__cxa_atexit@plt+0xd44ec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov sl, lr │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bicseq r8, sp, ip, lsl #4 │ │ │ │ + bicseq r8, sp, r4, asr r1 │ │ │ │ + bicseq r8, sp, r8, lsr #2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ deb00 <__cxa_atexit@plt+0xd2628> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bicseq r8, sp, r8, lsr #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi deb48 <__cxa_atexit@plt+0xd2670> │ │ │ │ + ldr r7, [pc, #52] @ deb5c <__cxa_atexit@plt+0xd2684> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq deb3c <__cxa_atexit@plt+0xd2664> │ │ │ │ + mov r7, r8 │ │ │ │ + b deb6c <__cxa_atexit@plt+0xd2694> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ deb60 <__cxa_atexit@plt+0xd2688> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8e0 │ │ │ │ - biceq r5, r6, ip, lsr #30 │ │ │ │ - @ instruction: 0xfffffc14 │ │ │ │ - bicseq r6, sp, r8, ror #8 │ │ │ │ - @ instruction: 0xfffff65c │ │ │ │ - biceq r6, r6, r8, lsr #10 │ │ │ │ - ldrdeq r6, [r6, #92] @ 0x5c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq sl, r6, ip, lsr pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r9, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc ded5c <__cxa_atexit@plt+0xd2884> │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + str r5, [sp, #92] @ 0x5c │ │ │ │ + ldr r5, [r7, #7] │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [r7, #11] │ │ │ │ + str r5, [sp, #84] @ 0x54 │ │ │ │ + ldr r5, [r7, #15] │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r5, [r7, #19] │ │ │ │ + str r5, [sp, #76] @ 0x4c │ │ │ │ + ldr r5, [r7, #23] │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [r7, #27] │ │ │ │ + str r5, [sp, #68] @ 0x44 │ │ │ │ + ldr r5, [r7, #31] │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [r7, #35] @ 0x23 │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [r7, #39] @ 0x27 │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [r7, #43] @ 0x2b │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ + ldr r5, [r7, #47] @ 0x2f │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [r7, #51] @ 0x33 │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r5, [r7, #55] @ 0x37 │ │ │ │ + str r5, [sp, #32] │ │ │ │ + ldr r5, [r7, #59] @ 0x3b │ │ │ │ + str r5, [sp, #28] │ │ │ │ + ldr r5, [r7, #63] @ 0x3f │ │ │ │ + str r5, [sp, #24] │ │ │ │ + ldr r5, [r7, #67] @ 0x43 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + ldr r5, [r7, #71] @ 0x47 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r5, [r7, #75] @ 0x4b │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r5, [r7, #79] @ 0x4f │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r5, [r7, #83] @ 0x53 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r5, [r7, #87] @ 0x57 │ │ │ │ + str r5, [sp] │ │ │ │ + ldr sl, [r7, #91] @ 0x5b │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #95] @ 0x5f │ │ │ │ + ldr ip, [r7, #99] @ 0x63 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [r7, #103] @ 0x67 │ │ │ │ + ldr r0, [r7, #107] @ 0x6b │ │ │ │ + ldr r1, [r7, #111] @ 0x6f │ │ │ │ + ldr r5, [r7, #119] @ 0x77 │ │ │ │ + ldr r4, [r7, #123] @ 0x7b │ │ │ │ + ldr r7, [r7, #127] @ 0x7f │ │ │ │ + ldr r8, [pc, #260] @ ded6c <__cxa_atexit@plt+0xd2894> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r2, [pc, #252] @ ded70 <__cxa_atexit@plt+0xd2898> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r7, [r3, #132] @ 0x84 │ │ │ │ + add r7, r3, #100 @ 0x64 │ │ │ │ + stm r7, {fp, ip, lr} │ │ │ │ + add lr, r3, #112 @ 0x70 │ │ │ │ + stm lr, {r0, r1, r2, r5} │ │ │ │ + str r4, [r3, #128] @ 0x80 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + str sl, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r9, #4]! │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + mov r5, r9 │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #132 @ 0x84 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r8, sp, r8, lsr #3 │ │ │ │ + strdeq sl, [r6, #208] @ 0xd0 │ │ │ │ + @ instruction: 0x01c6ad9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e09f8 <__cxa_atexit@plt+0xd4520> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ e0a00 <__cxa_atexit@plt+0xd4528> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi dee08 <__cxa_atexit@plt+0xd2930> │ │ │ │ + ldr r2, [pc, #164] @ dee38 <__cxa_atexit@plt+0xd2960> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #156] @ dee3c <__cxa_atexit@plt+0xd2964> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq dede4 <__cxa_atexit@plt+0xd290c> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq dee10 <__cxa_atexit@plt+0xd2938> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r7, #0 │ │ │ │ + ble dee24 <__cxa_atexit@plt+0xd294c> │ │ │ │ + cmp r7, #5 │ │ │ │ + ble dedf0 <__cxa_atexit@plt+0xd2918> │ │ │ │ + ldr r7, [pc, #104] @ dee40 <__cxa_atexit@plt+0xd2968> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - ldrheq r6, [sp, #16] │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e0ab8 <__cxa_atexit@plt+0xd45e0> │ │ │ │ - ldr lr, [pc, #160] @ e0ac4 <__cxa_atexit@plt+0xd45ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ e0ac8 <__cxa_atexit@plt+0xd45f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq e0aa0 <__cxa_atexit@plt+0xd45c8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ e0acc <__cxa_atexit@plt+0xd45f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq e0aac <__cxa_atexit@plt+0xd45d4> │ │ │ │ - mov r7, r3 │ │ │ │ - b e0b1c <__cxa_atexit@plt+0xd4644> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [pc, #80] @ dee48 <__cxa_atexit@plt+0xd2970> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [r7, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r6, sp, r8, asr r1 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ e0b10 <__cxa_atexit@plt+0xd4638> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e0b08 <__cxa_atexit@plt+0xd4630> │ │ │ │ - b e0b1c <__cxa_atexit@plt+0xd4644> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #0 │ │ │ │ + bgt dedc8 <__cxa_atexit@plt+0xd28f0> │ │ │ │ + ldr r7, [pc, #24] @ dee44 <__cxa_atexit@plt+0xd296c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + bicseq r7, sp, r4, lsl #28 │ │ │ │ + bicseq r8, sp, r0, lsl #7 │ │ │ │ + bicseq r8, sp, r8, asr r3 │ │ │ │ + @ instruction: 0x01dd8398 │ │ │ │ + biceq sl, r6, r4, asr #25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e0bb8 <__cxa_atexit@plt+0xd46e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc e0bc4 <__cxa_atexit@plt+0xd46ec> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge e0b5c <__cxa_atexit@plt+0xd4684> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq deea4 <__cxa_atexit@plt+0xd29cc> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #0 │ │ │ │ + ble deeb8 <__cxa_atexit@plt+0xd29e0> │ │ │ │ + cmp r7, #5 │ │ │ │ + ble dee8c <__cxa_atexit@plt+0xd29b4> │ │ │ │ + ldr r7, [pc, #80] @ deed0 <__cxa_atexit@plt+0xd29f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bne e0bb8 <__cxa_atexit@plt+0xd46e0> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt e0b50 <__cxa_atexit@plt+0xd4678> │ │ │ │ - bne e0bb8 <__cxa_atexit@plt+0xd46e0> │ │ │ │ - ldr r1, [pc, #88] @ e0bd4 <__cxa_atexit@plt+0xd46fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ e0bd8 <__cxa_atexit@plt+0xd4700> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r3, [pc, #64] @ deed4 <__cxa_atexit@plt+0xd29fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r7, [r7, #-4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #0 │ │ │ │ + bgt dee70 <__cxa_atexit@plt+0xd2998> │ │ │ │ + ldr r7, [pc, #12] @ deecc <__cxa_atexit@plt+0xd29f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + bicseq r8, sp, r4, asr #5 │ │ │ │ + ldrsbeq r8, [sp, #40] @ 0x28 │ │ │ │ + ldrsheq r8, [sp, #44] @ 0x2c │ │ │ │ + biceq sl, r6, r4, lsr ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi def20 <__cxa_atexit@plt+0xd2a48> │ │ │ │ + ldr r7, [pc, #52] @ def34 <__cxa_atexit@plt+0xd2a5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq def14 <__cxa_atexit@plt+0xd2a3c> │ │ │ │ + mov r7, r8 │ │ │ │ + b def48 <__cxa_atexit@plt+0xd2a70> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ def38 <__cxa_atexit@plt+0xd2a60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strdeq sl, [r6, #188] @ 0xbc │ │ │ │ + ldrdeq sl, [r6, #180] @ 0xb4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r9, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #144 @ 0x90 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc df128 <__cxa_atexit@plt+0xd2c50> │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + str r5, [sp, #92] @ 0x5c │ │ │ │ + ldr r5, [r7, #7] │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [r7, #11] │ │ │ │ + str r5, [sp, #84] @ 0x54 │ │ │ │ + ldr r5, [r7, #15] │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [r7, #19] │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r5, [r7, #23] │ │ │ │ + str r5, [sp, #76] @ 0x4c │ │ │ │ + ldr r5, [r7, #27] │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + ldr r5, [r7, #31] │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [r7, #35] @ 0x23 │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [r7, #39] @ 0x27 │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [r7, #43] @ 0x2b │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ + ldr r5, [r7, #47] @ 0x2f │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [r7, #51] @ 0x33 │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r5, [r7, #55] @ 0x37 │ │ │ │ + str r5, [sp, #32] │ │ │ │ + ldr r5, [r7, #59] @ 0x3b │ │ │ │ + str r5, [sp, #28] │ │ │ │ + ldr r5, [r7, #63] @ 0x3f │ │ │ │ + str r5, [sp, #24] │ │ │ │ + ldr r5, [r7, #67] @ 0x43 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + ldr r5, [r7, #71] @ 0x47 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r5, [r7, #75] @ 0x4b │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r5, [r7, #79] @ 0x4f │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r5, [r7, #83] @ 0x53 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r5, [r7, #87] @ 0x57 │ │ │ │ + str r5, [sp] │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ + ldr fp, [r7, #91] @ 0x5b │ │ │ │ + ldr ip, [r7, #95] @ 0x5f │ │ │ │ + str r4, [sp, #64] @ 0x40 │ │ │ │ + ldr lr, [r7, #99] @ 0x63 │ │ │ │ + add r8, r7, #103 @ 0x67 │ │ │ │ + ldm r8, {r0, r1, r2, r4, r5, r8} │ │ │ │ + ldr r7, [r7, #127] @ 0x7f │ │ │ │ + ldr sl, [pc, #256] @ df138 <__cxa_atexit@plt+0xd2c60> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + str r7, [r3, #140] @ 0x8c │ │ │ │ + add r7, r3, #104 @ 0x68 │ │ │ │ + stm r7, {fp, ip, lr} │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r0, r1, r2, r4, r5, r8} │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #100] @ 0x64 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [pc, #100] @ df13c <__cxa_atexit@plt+0xd2c64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r5, [sp, #72] @ 0x48 │ │ │ │ + str r5, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r9, #4]! │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ + mov r5, r9 │ │ │ │ + ldr fp, [sp, #68] @ 0x44 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #144 @ 0x90 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r6, sp, r4, ror r1 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + bicseq r7, sp, r8, lsr sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi df184 <__cxa_atexit@plt+0xd2cac> │ │ │ │ + ldr r7, [pc, #52] @ df198 <__cxa_atexit@plt+0xd2cc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq df178 <__cxa_atexit@plt+0xd2ca0> │ │ │ │ + mov r7, r8 │ │ │ │ + b df1a8 <__cxa_atexit@plt+0xd2cd0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ df19c <__cxa_atexit@plt+0xd2cc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq sl, r6, r4, ror sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e0c54 <__cxa_atexit@plt+0xd477c> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ e0c64 <__cxa_atexit@plt+0xd478c> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ + bcc df37c <__cxa_atexit@plt+0xd2ea4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #75] @ 0x4b │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #79] @ 0x4f │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #87] @ 0x57 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #91] @ 0x5b │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr sl, [r7, #95] @ 0x5f │ │ │ │ + str fp, [sp, #64] @ 0x40 │ │ │ │ + ldr fp, [r7, #99] @ 0x63 │ │ │ │ + ldr ip, [r7, #103] @ 0x67 │ │ │ │ + str r4, [sp, #60] @ 0x3c │ │ │ │ + ldr lr, [r7, #107] @ 0x6b │ │ │ │ + add r7, r7, #111 @ 0x6f │ │ │ │ + ldm r7, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r8, [pc, #244] @ df388 <__cxa_atexit@plt+0xd2eb0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r8, r8, #2 │ │ │ │ + ldr r9, [pc, #236] @ df38c <__cxa_atexit@plt+0xd2eb4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #100 @ 0x64 │ │ │ │ + stm r9, {sl, fp, ip, lr} │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r0, r1, r2, r4, r7} │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + str r8, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #60] @ 0x3c │ │ │ │ + ldr fp, [sp, #64] @ 0x40 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - strdeq r6, [r6, #36] @ 0x24 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ + mov r3, #132 @ 0x84 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r7, sp, r4, asr r9 │ │ │ │ + bicseq r7, sp, r0, ror fp │ │ │ │ + biceq sl, r6, r0, lsl #15 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e0d08 <__cxa_atexit@plt+0xd4830> │ │ │ │ - ldr lr, [pc, #132] @ e0d10 <__cxa_atexit@plt+0xd4838> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r0, r2, r3, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq e0cf0 <__cxa_atexit@plt+0xd4818> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ e0d14 <__cxa_atexit@plt+0xd483c> │ │ │ │ + bhi df400 <__cxa_atexit@plt+0xd2f28> │ │ │ │ + ldr r2, [pc, #136] @ df438 <__cxa_atexit@plt+0xd2f60> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e0d00 <__cxa_atexit@plt+0xd4828> │ │ │ │ - b e0d70 <__cxa_atexit@plt+0xd4898> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #128] @ df43c <__cxa_atexit@plt+0xd2f64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq df3f4 <__cxa_atexit@plt+0xd2f1c> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq df408 <__cxa_atexit@plt+0xd2f30> │ │ │ │ + cmp r2, #4 │ │ │ │ + ble df420 <__cxa_atexit@plt+0xd2f48> │ │ │ │ + ldr r7, [pc, #88] @ df440 <__cxa_atexit@plt+0xd2f68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq r6, r6, r8, asr #4 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ e0d60 <__cxa_atexit@plt+0xd4888> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e0d58 <__cxa_atexit@plt+0xd4880> │ │ │ │ - b e0d70 <__cxa_atexit@plt+0xd4898> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + add r2, r7, #1 │ │ │ │ + cmp r2, #4 │ │ │ │ + bgt df3e0 <__cxa_atexit@plt+0xd2f08> │ │ │ │ + lsl r7, r2, #2 │ │ │ │ + ldr r3, [pc, #24] @ df444 <__cxa_atexit@plt+0xd2f6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strdeq r6, [r6, #28] │ │ │ │ - andeq r0, r0, sl, asr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + bicseq r7, sp, r8, ror #15 │ │ │ │ + bicseq r7, sp, r0, ror sp │ │ │ │ + bicseq r7, sp, r4, ror #26 │ │ │ │ + biceq sl, r6, r8, asr #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r7 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r8, [r1, #36]! @ 0x24 │ │ │ │ - ldr sl, [r1, #-16] │ │ │ │ - ldr r3, [r1, #-12] │ │ │ │ - ldr lr, [r1, #-8] │ │ │ │ - ldr r7, [r1, #-4] │ │ │ │ - ldr r9, [r1, #4] │ │ │ │ - and r2, r0, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e0edc <__cxa_atexit@plt+0xd4a04> │ │ │ │ - str r7, [sp, #20] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc e0fbc <__cxa_atexit@plt+0xd4ae4> │ │ │ │ - stm sp, {r7, sl} │ │ │ │ - str r8, [sp, #8] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r9, [sp, #12] │ │ │ │ - ldr r8, [pc, #600] @ e1020 <__cxa_atexit@plt+0xd4b48> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r0, #2] │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [r0, #6] │ │ │ │ - sub r0, r2, #25 │ │ │ │ - mov r9, r3 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - ldmib r5, {r0, r3, ip} │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - stmib r6, {r8, sl, fp} │ │ │ │ - mov fp, r4 │ │ │ │ - add r8, r6, #16 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - add r8, r5, #28 │ │ │ │ - cmp r4, r8 │ │ │ │ - bhi e0ffc <__cxa_atexit@plt+0xd4b24> │ │ │ │ - add r2, r6, #96 @ 0x60 │ │ │ │ - ldr r7, [sp] │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc e0ff0 <__cxa_atexit@plt+0xd4b18> │ │ │ │ - sub sl, r2, #59 @ 0x3b │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - ldr r4, [r0, #4] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - sub r7, r2, #43 @ 0x2b │ │ │ │ - ldr r3, [pc, #516] @ e1040 <__cxa_atexit@plt+0xd4b68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub lr, r2, #25 │ │ │ │ - sub ip, r2, #9 │ │ │ │ - str ip, [r5, #28] │ │ │ │ - str r9, [r5, #32] │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - add r7, r3, #2 │ │ │ │ - ldr r9, [pc, #484] @ e1044 <__cxa_atexit@plt+0xd4b6c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r5, [pc, #480] @ e1048 <__cxa_atexit@plt+0xd4b70> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #68] @ 0x44 │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - str r4, [r6, #76] @ 0x4c │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r6, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #456] @ e104c <__cxa_atexit@plt+0xd4b74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - add lr, r6, #88 @ 0x58 │ │ │ │ - stm lr, {r3, r4, r5} │ │ │ │ - ldr r3, [pc, #436] @ e1050 <__cxa_atexit@plt+0xd4b78> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq df47c <__cxa_atexit@plt+0xd2fa4> │ │ │ │ + cmp r3, #4 │ │ │ │ + ble df494 <__cxa_atexit@plt+0xd2fbc> │ │ │ │ + ldr r7, [pc, #60] @ df4ac <__cxa_atexit@plt+0xd2fd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + add r3, r7, #1 │ │ │ │ + cmp r3, #4 │ │ │ │ + bgt df468 <__cxa_atexit@plt+0xd2f90> │ │ │ │ + lsl r7, r3, #2 │ │ │ │ + ldr r3, [pc, #16] @ df4b0 <__cxa_atexit@plt+0xd2fd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add lr, r6, #36 @ 0x24 │ │ │ │ - stm lr, {r3, r4, r5, r7} │ │ │ │ - ldr r7, [pc, #424] @ e1054 <__cxa_atexit@plt+0xd4b7c> │ │ │ │ + ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r7, sp, r8, ror #25 │ │ │ │ + ldrsheq r7, [sp, #192] @ 0xc0 │ │ │ │ + biceq sl, r6, r8, asr r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi df4fc <__cxa_atexit@plt+0xd3024> │ │ │ │ + ldr r7, [pc, #52] @ df510 <__cxa_atexit@plt+0xd3038> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ - str r1, [r6, #60] @ 0x3c │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r0 │ │ │ │ - ldr r8, [pc, #384] @ e1058 <__cxa_atexit@plt+0xd4b80> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str lr, [r5, #40] @ 0x28 │ │ │ │ - add r0, r5, #28 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi e0fd0 <__cxa_atexit@plt+0xd4af8> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #64 @ 0x40 │ │ │ │ - cmp lr, r2 │ │ │ │ - bcc e0fd8 <__cxa_atexit@plt+0xd4b00> │ │ │ │ - sub r1, r2, #59 @ 0x3b │ │ │ │ - str r1, [sp, #12] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - sub ip, r2, #43 @ 0x2b │ │ │ │ - str fp, [sp, #20] │ │ │ │ - sub fp, r2, #25 │ │ │ │ - sub r1, r2, #9 │ │ │ │ - add r5, r5, #28 │ │ │ │ - stm r5, {r1, r3, fp, ip} │ │ │ │ - ldr r1, [pc, #240] @ e1024 <__cxa_atexit@plt+0xd4b4c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr fp, [pc, #232] @ e1028 <__cxa_atexit@plt+0xd4b50> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r3, [pc, #228] @ e102c <__cxa_atexit@plt+0xd4b54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #208] @ e1030 <__cxa_atexit@plt+0xd4b58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r6, #52 @ 0x34 │ │ │ │ - stm r5, {r3, sl, lr} │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - ldr r3, [pc, #192] @ e1034 <__cxa_atexit@plt+0xd4b5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, lr} │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r5, [pc, #176] @ e1038 <__cxa_atexit@plt+0xd4b60> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #20] │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - mov sl, r9 │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r8, [pc, #140] @ e103c <__cxa_atexit@plt+0xd4b64> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r0 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r2, r6 │ │ │ │ - b e0fe0 <__cxa_atexit@plt+0xd4b08> │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq df4f0 <__cxa_atexit@plt+0xd3018> │ │ │ │ + mov r7, r8 │ │ │ │ + b df524 <__cxa_atexit@plt+0xd304c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #64 @ 0x40 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - str r7, [r6, #828] @ 0x33c │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ + ldr r7, [pc, #16] @ df514 <__cxa_atexit@plt+0xd303c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq sl, r6, ip, lsr #15 │ │ │ │ + strdeq sl, [r6, #88] @ 0x58 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r9, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #144 @ 0x90 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc df704 <__cxa_atexit@plt+0xd322c> │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + str r5, [sp, #92] @ 0x5c │ │ │ │ + ldr r5, [r7, #7] │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [r7, #11] │ │ │ │ + str r5, [sp, #84] @ 0x54 │ │ │ │ + ldr r5, [r7, #15] │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [r7, #19] │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r5, [r7, #23] │ │ │ │ + str r5, [sp, #76] @ 0x4c │ │ │ │ + ldr r5, [r7, #27] │ │ │ │ + str r5, [sp, #60] @ 0x3c │ │ │ │ + ldr r5, [r7, #31] │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [r7, #35] @ 0x23 │ │ │ │ + str r5, [sp, #52] @ 0x34 │ │ │ │ + ldr r5, [r7, #39] @ 0x27 │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ + ldr r5, [r7, #43] @ 0x2b │ │ │ │ + str r5, [sp, #44] @ 0x2c │ │ │ │ + ldr r5, [r7, #47] @ 0x2f │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [r7, #51] @ 0x33 │ │ │ │ + str r5, [sp, #36] @ 0x24 │ │ │ │ + ldr r5, [r7, #55] @ 0x37 │ │ │ │ + str r5, [sp, #32] │ │ │ │ + ldr r5, [r7, #59] @ 0x3b │ │ │ │ + str r5, [sp, #28] │ │ │ │ + ldr r5, [r7, #63] @ 0x3f │ │ │ │ + str r5, [sp, #24] │ │ │ │ + ldr r5, [r7, #67] @ 0x43 │ │ │ │ + str r5, [sp, #20] │ │ │ │ + ldr r5, [r7, #71] @ 0x47 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r5, [r7, #75] @ 0x4b │ │ │ │ + str r5, [sp, #12] │ │ │ │ + ldr r5, [r7, #79] @ 0x4f │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r5, [r7, #83] @ 0x53 │ │ │ │ + str r5, [sp, #4] │ │ │ │ + ldr r5, [r7, #87] @ 0x57 │ │ │ │ + str r5, [sp] │ │ │ │ + str fp, [sp, #68] @ 0x44 │ │ │ │ + ldr fp, [r7, #91] @ 0x5b │ │ │ │ + ldr ip, [r7, #95] @ 0x5f │ │ │ │ + str r4, [sp, #64] @ 0x40 │ │ │ │ + ldr lr, [r7, #99] @ 0x63 │ │ │ │ + add r8, r7, #103 @ 0x67 │ │ │ │ + ldm r8, {r0, r1, r2, r4, r5, r8} │ │ │ │ + ldr r7, [r7, #127] @ 0x7f │ │ │ │ + ldr sl, [pc, #256] @ df714 <__cxa_atexit@plt+0xd323c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + str r7, [r3, #140] @ 0x8c │ │ │ │ + add r7, r3, #104 @ 0x68 │ │ │ │ + stm r7, {fp, ip, lr} │ │ │ │ + add lr, r3, #116 @ 0x74 │ │ │ │ + stm lr, {r0, r1, r2, r4, r5, r8} │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ ldr r7, [sp, #20] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #100] @ 0x64 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [pc, #100] @ df718 <__cxa_atexit@plt+0xd3240> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r5, [sp, #72] @ 0x48 │ │ │ │ + str r5, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #92] @ 0x5c │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #84] @ 0x54 │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ + str r7, [r3, #32] │ │ │ │ + ldr r7, [sp, #76] @ 0x4c │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r9, #4]! │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ + mov r5, r9 │ │ │ │ + ldr fp, [sp, #68] @ 0x44 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - biceq r5, r6, ip, ror #17 │ │ │ │ - biceq r6, r6, r0, lsr #32 │ │ │ │ - @ instruction: 0xfffff274 │ │ │ │ - @ instruction: 0xfffff5d4 │ │ │ │ - bicseq r5, sp, ip, lsr #28 │ │ │ │ - @ instruction: 0xfffff018 │ │ │ │ - strdeq r5, [r6, #228] @ 0xe4 │ │ │ │ - biceq r5, r6, r4, ror #19 │ │ │ │ - biceq r6, r6, r0, lsl #2 │ │ │ │ - @ instruction: 0xfffff354 │ │ │ │ - @ instruction: 0xfffff6b0 │ │ │ │ - bicseq r5, sp, r4, lsl #30 │ │ │ │ - @ instruction: 0xfffff0f4 │ │ │ │ - biceq r5, r6, ip, asr #31 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mov r5, #144 @ 0x90 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r9 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + bicseq r7, sp, ip, asr r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e108c <__cxa_atexit@plt+0xd4bb4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ e1094 <__cxa_atexit@plt+0xd4bbc> │ │ │ │ + bhi df758 <__cxa_atexit@plt+0xd3280> │ │ │ │ + ldr r2, [pc, #60] @ df774 <__cxa_atexit@plt+0xd329c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi df760 <__cxa_atexit@plt+0xd3288> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b df8d4 <__cxa_atexit@plt+0xd33fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, sp, ip, lsl fp │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + ldr r7, [pc, #16] @ df778 <__cxa_atexit@plt+0xd32a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r7, sp, ip, ror #8 │ │ │ │ + @ instruction: 0x01c6a790 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e114c <__cxa_atexit@plt+0xd4c74> │ │ │ │ - ldr lr, [pc, #160] @ e1158 <__cxa_atexit@plt+0xd4c80> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ + bhi df7fc <__cxa_atexit@plt+0xd3324> │ │ │ │ + ldr r1, [pc, #108] @ df808 <__cxa_atexit@plt+0xd3330> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ e115c <__cxa_atexit@plt+0xd4c84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - stmib r2, {r3, lr} │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #92] @ df80c <__cxa_atexit@plt+0xd3334> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq e1134 <__cxa_atexit@plt+0xd4c5c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ e1160 <__cxa_atexit@plt+0xd4c88> │ │ │ │ + beq df7f0 <__cxa_atexit@plt+0xd3318> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r1, [pc, #60] @ df810 <__cxa_atexit@plt+0xd3338> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq e1140 <__cxa_atexit@plt+0xd4c68> │ │ │ │ - mov r7, r3 │ │ │ │ - b e11b0 <__cxa_atexit@plt+0xd4cd8> │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r3, [pc, #44] @ df814 <__cxa_atexit@plt+0xd333c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 2b1460 <__cxa_atexit@plt+0x2a4f88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r5, sp, r4, asr #21 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrsheq r7, [sp, #52] @ 0x34 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + bicseq r7, sp, ip, lsl r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ e11a4 <__cxa_atexit@plt+0xd4ccc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e119c <__cxa_atexit@plt+0xd4cc4> │ │ │ │ - b e11b0 <__cxa_atexit@plt+0xd4cd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #24 │ │ │ │ + ldr r3, [pc, #40] @ df850 <__cxa_atexit@plt+0xd3378> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #12] @ df854 <__cxa_atexit@plt+0xd337c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 2b1460 <__cxa_atexit@plt+0x2a4f88> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrheq r7, [sp, #140] @ 0x8c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e124c <__cxa_atexit@plt+0xd4d74> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc e1258 <__cxa_atexit@plt+0xd4d80> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge e11f0 <__cxa_atexit@plt+0xd4d18> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne e124c <__cxa_atexit@plt+0xd4d74> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt e11e4 <__cxa_atexit@plt+0xd4d0c> │ │ │ │ - bne e124c <__cxa_atexit@plt+0xd4d74> │ │ │ │ - ldr r1, [pc, #88] @ e1268 <__cxa_atexit@plt+0xd4d90> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ e126c <__cxa_atexit@plt+0xd4d94> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r5, sp, r0, ror #21 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e12e8 <__cxa_atexit@plt+0xd4e10> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ e12f8 <__cxa_atexit@plt+0xd4e20> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc df88c <__cxa_atexit@plt+0xd33b4> │ │ │ │ + ldr r2, [pc, #28] @ df898 <__cxa_atexit@plt+0xd33c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba53cc <__cxa_atexit@plt+0x1b98ef4> │ │ │ │ + bicseq r7, sp, r8, lsl r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi df8c0 <__cxa_atexit@plt+0xd33e8> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b df8d4 <__cxa_atexit@plt+0xd33fc> │ │ │ │ + ldr r7, [pc, #8] @ df8d0 <__cxa_atexit@plt+0xd33f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq r5, r6, r0, ror #24 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e139c <__cxa_atexit@plt+0xd4ec4> │ │ │ │ - ldr r3, [pc, #132] @ e13a4 <__cxa_atexit@plt+0xd4ecc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq e1384 <__cxa_atexit@plt+0xd4eac> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #76] @ e13a8 <__cxa_atexit@plt+0xd4ed0> │ │ │ │ + biceq sl, r6, r0, lsr r6 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [pc, #100] @ df944 <__cxa_atexit@plt+0xd346c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq df91c <__cxa_atexit@plt+0xd3444> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne df928 <__cxa_atexit@plt+0xd3450> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #64] @ df948 <__cxa_atexit@plt+0xd3470> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq e1394 <__cxa_atexit@plt+0xd4ebc> │ │ │ │ - b e1404 <__cxa_atexit@plt+0xd4f2c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + beq df93c <__cxa_atexit@plt+0xd3464> │ │ │ │ + b df9b8 <__cxa_atexit@plt+0xd34e0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ df94c <__cxa_atexit@plt+0xd3474> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strheq r5, [r6, #180] @ 0xb4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + bicseq r7, sp, r0, asr #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne df98c <__cxa_atexit@plt+0xd34b4> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #40] @ e13f4 <__cxa_atexit@plt+0xd4f1c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ df9a8 <__cxa_atexit@plt+0xd34d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq e13ec <__cxa_atexit@plt+0xd4f14> │ │ │ │ - b e1404 <__cxa_atexit@plt+0xd4f2c> │ │ │ │ + beq df9a0 <__cxa_atexit@plt+0xd34c8> │ │ │ │ + b df9b8 <__cxa_atexit@plt+0xd34e0> │ │ │ │ + ldr r7, [pc, #24] @ df9ac <__cxa_atexit@plt+0xd34d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r5, r6, r8, ror #22 │ │ │ │ - andeq r0, r0, r9, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r7 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r8, [r1, #32]! │ │ │ │ - ldr lr, [r1, #-12] │ │ │ │ - ldr r9, [r1, #-8] │ │ │ │ - ldr r7, [r1, #-4] │ │ │ │ - ldr sl, [r1, #4] │ │ │ │ - and r2, r0, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e1580 <__cxa_atexit@plt+0xd50a8> │ │ │ │ - str sl, [sp, #16] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc e1668 <__cxa_atexit@plt+0xd5190> │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r8, [sp, #12] │ │ │ │ - ldr sl, [r0, #2] │ │ │ │ - ldr r8, [r0, #6] │ │ │ │ - sub r3, r2, #25 │ │ │ │ - str r9, [sp] │ │ │ │ - str r9, [r5, #32] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldmib r5, {r3, ip} │ │ │ │ - mov r0, lr │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr r9, [pc, #596] @ e16d4 <__cxa_atexit@plt+0xd51fc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmib r6, {r9, sl} │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str fp, [r6, #20] │ │ │ │ - mov fp, r4 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str ip, [r6, #32] │ │ │ │ - add r3, r5, #24 │ │ │ │ - cmp r4, r3 │ │ │ │ - bhi e16b4 <__cxa_atexit@plt+0xd51dc> │ │ │ │ - add r2, r6, #96 @ 0x60 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - cmp r4, r2 │ │ │ │ - bcc e16a8 <__cxa_atexit@plt+0xd51d0> │ │ │ │ - sub sl, r2, #59 @ 0x3b │ │ │ │ - ldr r4, [r7, #4] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - sub r0, r2, #43 @ 0x2b │ │ │ │ - ldr r9, [pc, #540] @ e16f4 <__cxa_atexit@plt+0xd521c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r8, r7 │ │ │ │ - sub lr, r2, #25 │ │ │ │ - sub ip, r2, #9 │ │ │ │ - str ip, [r5, #24] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str lr, [r5, #32] │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - add r7, r9, #2 │ │ │ │ - ldr r9, [pc, #500] @ e16f8 <__cxa_atexit@plt+0xd5220> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r5, [pc, #496] @ e16fc <__cxa_atexit@plt+0xd5224> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #68] @ 0x44 │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - str r4, [r6, #76] @ 0x4c │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - str r5, [r6, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #472] @ e1700 <__cxa_atexit@plt+0xd5228> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - add lr, r6, #88 @ 0x58 │ │ │ │ - stm lr, {r0, r4, r5} │ │ │ │ - ldr r0, [pc, #452] @ e1704 <__cxa_atexit@plt+0xd522c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r6, #36 @ 0x24 │ │ │ │ - stm lr, {r0, r4, r5, r7} │ │ │ │ - ldr r7, [pc, #440] @ e1708 <__cxa_atexit@plt+0xd5230> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ - str r1, [r6, #60] @ 0x3c │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r8, [pc, #400] @ e170c <__cxa_atexit@plt+0xd5234> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r9, [r5, #32] │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - add r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e1680 <__cxa_atexit@plt+0xd51a8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #64 @ 0x40 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc e1688 <__cxa_atexit@plt+0xd51b0> │ │ │ │ - sub r0, r2, #59 @ 0x3b │ │ │ │ - str r0, [sp, #12] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r3, lr │ │ │ │ - ldr lr, [r7, #4] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - sub fp, r2, #43 @ 0x2b │ │ │ │ - sub ip, r2, #25 │ │ │ │ - sub r1, r2, #9 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r9, [r5, #28] │ │ │ │ - str ip, [r5, #32] │ │ │ │ - str fp, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #244] @ e16d8 <__cxa_atexit@plt+0xd5200> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + bicseq r7, sp, ip, asr r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r1, [pc, #180] @ dfa80 <__cxa_atexit@plt+0xd35a8> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r9, [pc, #236] @ e16dc <__cxa_atexit@plt+0xd5204> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r5, [pc, #232] @ e16e0 <__cxa_atexit@plt+0xd5208> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #48] @ 0x30 │ │ │ │ - ldr r5, [pc, #212] @ e16e4 <__cxa_atexit@plt+0xd520c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - str lr, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - ldr r3, [pc, #192] @ e16e8 <__cxa_atexit@plt+0xd5210> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, lr} │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r5, [pc, #176] @ e16ec <__cxa_atexit@plt+0xd5214> │ │ │ │ - add r5, pc, r5 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq dfa54 <__cxa_atexit@plt+0xd357c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #4]! │ │ │ │ + cmp r0, #2 │ │ │ │ + bne dfa60 <__cxa_atexit@plt+0xd3588> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc dfa6c <__cxa_atexit@plt+0xd3594> │ │ │ │ + ldr r7, [pc, #124] @ dfa84 <__cxa_atexit@plt+0xd35ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #120] @ dfa88 <__cxa_atexit@plt+0xd35b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #8]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + ldr r1, [pc, #96] @ dfa8c <__cxa_atexit@plt+0xd35b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #12]! │ │ │ │ str r5, [r6, #20] │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r8, [pc, #144] @ e16f0 <__cxa_atexit@plt+0xd5218> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r7, #32 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r0 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r2, r6 │ │ │ │ - b e1690 <__cxa_atexit@plt+0xd51b8> │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, lr │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - ldr r5, [sp, #20] │ │ │ │ - str r6, [r5, #828] @ 0x33c │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr r9, [sp, #16] │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - biceq r5, r6, ip, lsr r2 │ │ │ │ - biceq r5, r6, r0, ror r9 │ │ │ │ - @ instruction: 0xffffebc4 │ │ │ │ - @ instruction: 0xffffef24 │ │ │ │ - bicseq r5, sp, r8, ror r7 │ │ │ │ - @ instruction: 0xffffe964 │ │ │ │ - biceq r5, r6, r4, asr #16 │ │ │ │ - biceq r5, r6, r8, asr #6 │ │ │ │ - biceq r5, r6, ip, asr sl │ │ │ │ - @ instruction: 0xffffecb0 │ │ │ │ - @ instruction: 0xfffff00c │ │ │ │ - bicseq r5, sp, r0, ror #16 │ │ │ │ - @ instruction: 0xffffea50 │ │ │ │ - biceq r5, r6, r8, lsr #18 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b df8d4 <__cxa_atexit@plt+0xd33fc> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + ldrsheq r7, [sp, #24] │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov ip, fp │ │ │ │ - mov r7, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e17bc <__cxa_atexit@plt+0xd52e4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #8]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne dfb08 <__cxa_atexit@plt+0xd3630> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e17c4 <__cxa_atexit@plt+0xd52ec> │ │ │ │ - mov fp, r9 │ │ │ │ - ldr r9, [pc, #152] @ e17e8 <__cxa_atexit@plt+0xd5310> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [r2] │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - sub lr, r6, #29 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - sub r1, r6, #9 │ │ │ │ - str r1, [r2, #-4] │ │ │ │ - ldr r2, [pc, #124] @ e17ec <__cxa_atexit@plt+0xd5314> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - str r7, [r7, #40] @ 0x28 │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str sl, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - ldr r3, [pc, #88] @ e17f0 <__cxa_atexit@plt+0xd5318> │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc dfb14 <__cxa_atexit@plt+0xd363c> │ │ │ │ + ldr r7, [pc, #96] @ dfb24 <__cxa_atexit@plt+0xd364c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #92] @ dfb28 <__cxa_atexit@plt+0xd3650> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r2, [pc, #72] @ dfb2c <__cxa_atexit@plt+0xd3654> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b df8d4 <__cxa_atexit@plt+0xd33fc> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffc5c │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + bicseq r7, sp, r0, asr #2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r3, [pc, #20] @ dfb5c <__cxa_atexit@plt+0xd3684> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #28] │ │ │ │ - str sl, [r7, #32] │ │ │ │ - ldr r7, [pc, #76] @ e17f4 <__cxa_atexit@plt+0xd531c> │ │ │ │ + ldr r2, [pc, #16] @ dfb60 <__cxa_atexit@plt+0xd3688> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ + biceq sl, r6, r0, lsr r4 │ │ │ │ + bicseq r7, sp, r8, lsl #8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r3, [pc, #20] @ dfb90 <__cxa_atexit@plt+0xd36b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #16] @ dfb94 <__cxa_atexit@plt+0xd36bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ + biceq sl, r6, r4, lsr r4 │ │ │ │ + ldrsbeq r7, [sp, #52] @ 0x34 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ dfbb8 <__cxa_atexit@plt+0xd36e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - mov r9, r8 │ │ │ │ - mov sl, fp │ │ │ │ - mov fp, ip │ │ │ │ - b dfd2c <__cxa_atexit@plt+0xd3854> │ │ │ │ - mov r6, r7 │ │ │ │ - b e17cc <__cxa_atexit@plt+0xd52f4> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ e17e4 <__cxa_atexit@plt+0xd530c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov fp, ip │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - biceq r5, r6, r4, lsr #15 │ │ │ │ - @ instruction: 0xfffff524 │ │ │ │ - @ instruction: 0xfffff140 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - bicseq r5, sp, r8, lsr r4 │ │ │ │ - biceq r5, r6, r4, lsl #15 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + bicseq r7, sp, r0, ror r0 │ │ │ │ + biceq sl, r6, r8, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e1878 <__cxa_atexit@plt+0xd53a0> │ │ │ │ - ldr r7, [pc, #140] @ e18a8 <__cxa_atexit@plt+0xd53d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq e1868 <__cxa_atexit@plt+0xd5390> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e1888 <__cxa_atexit@plt+0xd53b0> │ │ │ │ - ldr r3, [pc, #108] @ e18b8 <__cxa_atexit@plt+0xd53e0> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #16 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi dfc4c <__cxa_atexit@plt+0xd3774> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq dfc44 <__cxa_atexit@plt+0xd376c> │ │ │ │ + ldr r3, [pc, #100] @ dfc54 <__cxa_atexit@plt+0xd377c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #104] @ e18bc <__cxa_atexit@plt+0xd53e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r3, r2, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #96] @ dfc58 <__cxa_atexit@plt+0xd3780> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #92] @ dfc5c <__cxa_atexit@plt+0xd3784> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #68] @ dfc60 <__cxa_atexit@plt+0xd3788> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r3, r5, #1 │ │ │ │ + ldr r5, [pc, #60] @ dfc64 <__cxa_atexit@plt+0xd378c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r5, [pc, #52] @ dfc68 <__cxa_atexit@plt+0xd3790> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 192ebec <__cxa_atexit@plt+0x1922714> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ e18b4 <__cxa_atexit@plt+0xd53dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ e18ac <__cxa_atexit@plt+0xd53d4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #24] @ e18b0 <__cxa_atexit@plt+0xd53d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrsheq r6, [sp, #252] @ 0xfc │ │ │ │ + bicseq r7, sp, r4, lsl #1 │ │ │ │ + bicseq r7, sp, ip, ror r5 │ │ │ │ + bicseq r7, sp, r4, ror r5 │ │ │ │ + bicseq r7, sp, ip, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc dfca0 <__cxa_atexit@plt+0xd37c8> │ │ │ │ + ldr r2, [pc, #28] @ dfcac <__cxa_atexit@plt+0xd37d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq r4, r6, r0, ror #31 │ │ │ │ - strdeq r5, [r6, #84] @ 0x54 │ │ │ │ - biceq r5, r6, r8, lsl r7 │ │ │ │ - @ instruction: 0xffff9590 │ │ │ │ - biceq r5, r6, ip, lsl r0 │ │ │ │ - biceq r5, r6, r0, asr #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e190c <__cxa_atexit@plt+0xd5434> │ │ │ │ - ldr r3, [pc, #56] @ e1928 <__cxa_atexit@plt+0xd5450> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ e192c <__cxa_atexit@plt+0xd5454> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r3, [pc, #28] @ e1930 <__cxa_atexit@plt+0xd5458> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #24] @ e1934 <__cxa_atexit@plt+0xd545c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrsheq r6, [sp, #248] @ 0xf8 │ │ │ │ + biceq sl, r6, ip, lsr r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi dfd04 <__cxa_atexit@plt+0xd382c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq dfcfc <__cxa_atexit@plt+0xd3824> │ │ │ │ + ldr r3, [pc, #40] @ dfd0c <__cxa_atexit@plt+0xd3834> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #28] @ dfd10 <__cxa_atexit@plt+0xd3838> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 172935c <__cxa_atexit@plt+0x171ce84> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq r4, r6, r0, lsl #31 │ │ │ │ - @ instruction: 0xffff94e4 │ │ │ │ - biceq r4, r6, ip, asr pc │ │ │ │ - biceq r5, r6, r0, ror r5 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, sp, r0, lsl pc │ │ │ │ + @ instruction: 0x01dd6f98 │ │ │ │ + strdeq sl, [r6, #56] @ 0x38 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi dfd68 <__cxa_atexit@plt+0xd3890> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq dfd60 <__cxa_atexit@plt+0xd3888> │ │ │ │ + ldr r3, [pc, #40] @ dfd70 <__cxa_atexit@plt+0xd3898> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #28] @ dfd74 <__cxa_atexit@plt+0xd389c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 172935c <__cxa_atexit@plt+0x171ce84> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, sp, ip, lsr #29 │ │ │ │ + bicseq r6, sp, r8, lsr pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r8, [pc, #16] @ e1968 <__cxa_atexit@plt+0xd5490> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - b 28cea0 <__cxa_atexit@plt+0x2809c8> │ │ │ │ - biceq r5, r6, r0, asr #12 │ │ │ │ - biceq r5, r6, r4, lsl r5 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e19ec <__cxa_atexit@plt+0xd5514> │ │ │ │ - ldr r7, [pc, #140] @ e1a1c <__cxa_atexit@plt+0xd5544> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq e19dc <__cxa_atexit@plt+0xd5504> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e19fc <__cxa_atexit@plt+0xd5524> │ │ │ │ - ldr r3, [pc, #108] @ e1a2c <__cxa_atexit@plt+0xd5554> │ │ │ │ + bhi dfdac <__cxa_atexit@plt+0xd38d4> │ │ │ │ + ldr r3, [pc, #36] @ dfdc0 <__cxa_atexit@plt+0xd38e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #100] @ e1a30 <__cxa_atexit@plt+0xd5558> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ e1a28 <__cxa_atexit@plt+0xd5550> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ e1a20 <__cxa_atexit@plt+0xd5548> │ │ │ │ + ldr r8, [pc, #32] @ dfdc4 <__cxa_atexit@plt+0xd38ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 19fcee4 <__cxa_atexit@plt+0x19f0a0c> │ │ │ │ + ldr r7, [pc, #20] @ dfdc8 <__cxa_atexit@plt+0xd38f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #24] @ e1a24 <__cxa_atexit@plt+0xd554c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq r5, r6, r8, lsl #9 │ │ │ │ - bicseq r5, sp, r0, ror #13 │ │ │ │ - strheq r5, [r6, #92] @ 0x5c │ │ │ │ - @ instruction: 0xffff941c │ │ │ │ - bicseq r5, sp, r0, lsr #14 │ │ │ │ - biceq r5, r6, r0, asr r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq sl, r6, r0, asr #6 │ │ │ │ + @ instruction: 0x01c6a390 │ │ │ │ + biceq sl, r6, r0, ror #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e1a80 <__cxa_atexit@plt+0xd55a8> │ │ │ │ - ldr r3, [pc, #56] @ e1a9c <__cxa_atexit@plt+0xd55c4> │ │ │ │ + ldr r3, [pc, #12] @ dfdec <__cxa_atexit@plt+0xd3914> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ e1aa0 <__cxa_atexit@plt+0xd55c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [pc, #28] @ e1aa4 <__cxa_atexit@plt+0xd55cc> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1a0b930 <__cxa_atexit@plt+0x19ff458> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq sl, r6, ip, lsr r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne dfe4c <__cxa_atexit@plt+0xd3974> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #104] @ dfe80 <__cxa_atexit@plt+0xd39a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq dfe64 <__cxa_atexit@plt+0xd398c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne dfe70 <__cxa_atexit@plt+0xd3998> │ │ │ │ + ldr r7, [pc, #72] @ dfe84 <__cxa_atexit@plt+0xd39ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ e1aa8 <__cxa_atexit@plt+0xd55d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #64] @ dfe88 <__cxa_atexit@plt+0xd39b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff9378 │ │ │ │ - bicseq r5, sp, r0, lsl #13 │ │ │ │ - biceq r5, r6, r4, lsl #8 │ │ │ │ - bicseq r5, sp, ip, asr r6 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e1aec <__cxa_atexit@plt+0xd5614> │ │ │ │ - ldr r1, [pc, #48] @ e1b00 <__cxa_atexit@plt+0xd5628> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #44] @ e1b04 <__cxa_atexit@plt+0xd562c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - add r9, r1, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 289a54 <__cxa_atexit@plt+0x27d57c> │ │ │ │ - ldr r7, [pc, #20] @ e1b08 <__cxa_atexit@plt+0xd5630> │ │ │ │ + ldr r7, [pc, #56] @ dfe8c <__cxa_atexit@plt+0xd39b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #48] @ dfe90 <__cxa_atexit@plt+0xd39b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r6, #76] @ 0x4c │ │ │ │ - ldrdeq r5, [r6, #72] @ 0x48 │ │ │ │ - biceq r5, r6, r8, ror #9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e1b3c <__cxa_atexit@plt+0xd5664> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ e1b44 <__cxa_atexit@plt+0xd566c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, sp, ip, rrx │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e1bfc <__cxa_atexit@plt+0xd5724> │ │ │ │ - ldr lr, [pc, #160] @ e1c08 <__cxa_atexit@plt+0xd5730> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ e1c0c <__cxa_atexit@plt+0xd5734> │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + biceq sl, r6, r8, ror #5 │ │ │ │ + ldrdeq sl, [r6, #44] @ 0x2c │ │ │ │ + strheq sl, [r6, #32] │ │ │ │ + biceq sl, r6, r4, lsr #5 │ │ │ │ + biceq sl, r6, r8, lsl #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne dfec4 <__cxa_atexit@plt+0xd39ec> │ │ │ │ + ldr r7, [pc, #36] @ dfed8 <__cxa_atexit@plt+0xd3a00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #28] @ dfedc <__cxa_atexit@plt+0xd3a04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e1be4 <__cxa_atexit@plt+0xd570c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ e1c10 <__cxa_atexit@plt+0xd5738> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq e1bf0 <__cxa_atexit@plt+0xd5718> │ │ │ │ - mov r7, r3 │ │ │ │ - b e1c60 <__cxa_atexit@plt+0xd5788> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + biceq sl, r6, r0, ror r2 │ │ │ │ + biceq sl, r6, r4, ror #4 │ │ │ │ + biceq sl, r6, ip, ror #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi dff3c <__cxa_atexit@plt+0xd3a64> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq dff34 <__cxa_atexit@plt+0xd3a5c> │ │ │ │ + ldr r8, [pc, #48] @ dff44 <__cxa_atexit@plt+0xd3a6c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #44] @ dff48 <__cxa_atexit@plt+0xd3a70> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r9, [pc, #32] @ dff4c <__cxa_atexit@plt+0xd3a74> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r5, sl │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r5, sp, r4, lsl r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ e1c54 <__cxa_atexit@plt+0xd577c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e1c4c <__cxa_atexit@plt+0xd5774> │ │ │ │ - b e1c60 <__cxa_atexit@plt+0xd5788> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0x01aefac7 │ │ │ │ + ldrsbeq r6, [sp, #200] @ 0xc8 │ │ │ │ + bicseq r7, sp, r4, ror r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi dffac <__cxa_atexit@plt+0xd3ad4> │ │ │ │ + ldr r2, [pc, #72] @ dffb8 <__cxa_atexit@plt+0xd3ae0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #64] @ dffbc <__cxa_atexit@plt+0xd3ae4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq dffa0 <__cxa_atexit@plt+0xd3ac8> │ │ │ │ + ldr r7, [pc, #40] @ dffc0 <__cxa_atexit@plt+0xd3ae8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b e0044 <__cxa_atexit@plt+0xd3b6c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq r6, sp, r8, lsr #24 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e1cfc <__cxa_atexit@plt+0xd5824> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc e1d08 <__cxa_atexit@plt+0xd5830> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge e1ca0 <__cxa_atexit@plt+0xd57c8> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r3, [pc, #12] @ dffe0 <__cxa_atexit@plt+0xd3b08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b e0044 <__cxa_atexit@plt+0xd3b6c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e0018 <__cxa_atexit@plt+0xd3b40> │ │ │ │ + ldr r2, [pc, #40] @ e0030 <__cxa_atexit@plt+0xd3b58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - bne e1cfc <__cxa_atexit@plt+0xd5824> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt e1c94 <__cxa_atexit@plt+0xd57bc> │ │ │ │ - bne e1cfc <__cxa_atexit@plt+0xd5824> │ │ │ │ - ldr r1, [pc, #88] @ e1d18 <__cxa_atexit@plt+0xd5840> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ e1d1c <__cxa_atexit@plt+0xd5844> │ │ │ │ + ldr r3, [pc, #20] @ e0034 <__cxa_atexit@plt+0xd3b5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + bicseq r6, sp, r8, asr #23 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e0124 <__cxa_atexit@plt+0xd3c4c> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne e0100 <__cxa_atexit@plt+0xd3c28> │ │ │ │ + ldr r2, [pc, #228] @ e0148 <__cxa_atexit@plt+0xd3c70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e0118 <__cxa_atexit@plt+0xd3c40> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #60 @ 0x3c │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e0134 <__cxa_atexit@plt+0xd3c5c> │ │ │ │ + ldr lr, [pc, #192] @ e0154 <__cxa_atexit@plt+0xd3c7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldmda r5, {r3, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r8, [pc, #172] @ e0158 <__cxa_atexit@plt+0xd3c80> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr lr, [pc, #164] @ e015c <__cxa_atexit@plt+0xd3c84> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #152] @ e0160 <__cxa_atexit@plt+0xd3c88> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #48] @ 0x30 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str r3, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + sub r8, r2, #30 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #72] @ e0150 <__cxa_atexit@plt+0xd3c78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + ldr r7, [pc, #32] @ e014c <__cxa_atexit@plt+0xd3c74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r5, sp, r0, lsr r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + biceq sl, r6, r8, asr r0 │ │ │ │ + bicseq r6, sp, r8, ror #21 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + bicseq r6, sp, r8, ror fp │ │ │ │ + bicseq r6, sp, r4, asr ip │ │ │ │ + ldrsbeq r6, [sp, #192] @ 0xc0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e1d8c <__cxa_atexit@plt+0xd58b4> │ │ │ │ + bcc e01f0 <__cxa_atexit@plt+0xd3d18> │ │ │ │ + ldr r2, [pc, #116] @ e01fc <__cxa_atexit@plt+0xd3d24> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ e1d9c <__cxa_atexit@plt+0xd58c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r8, [pc, #92] @ e0200 <__cxa_atexit@plt+0xd3d28> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #88] @ e0204 <__cxa_atexit@plt+0xd3d2c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #76] @ e0208 <__cxa_atexit@plt+0xd3d30> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #12]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r8, r6, #30 │ │ │ │ + bx ip │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + bicseq r6, sp, r0, lsl #21 │ │ │ │ + bicseq r6, sp, r0, ror #22 │ │ │ │ + ldrsbeq r6, [sp, #188] @ 0xbc │ │ │ │ + biceq r9, r6, r0, ror pc │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e028c <__cxa_atexit@plt+0xd3db4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + add sl, r2, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + bl b734 │ │ │ │ + sub r3, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #60] @ e029c <__cxa_atexit@plt+0xd3dc4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #56] @ e02a0 <__cxa_atexit@plt+0xd3dc8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #52] @ e02a4 <__cxa_atexit@plt+0xd3dcc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r8, {r1, r9} │ │ │ │ + add r1, r8, #12 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r3, [r8, #28] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 9d8ad4 <__cxa_atexit@plt+0x9cc5fc> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e1dd0 <__cxa_atexit@plt+0xd58f8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ e1dd8 <__cxa_atexit@plt+0xd5900> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq r4, [sp, #216] @ 0xd8 │ │ │ │ + bicseq r6, sp, r0, ror r9 │ │ │ │ + bicseq r6, sp, r0, lsl ip │ │ │ │ + bicseq r6, sp, ip, lsl #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e1e90 <__cxa_atexit@plt+0xd59b8> │ │ │ │ - ldr lr, [pc, #160] @ e1e9c <__cxa_atexit@plt+0xd59c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ e1ea0 <__cxa_atexit@plt+0xd59c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e1e78 <__cxa_atexit@plt+0xd59a0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ e1ea4 <__cxa_atexit@plt+0xd59cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq e1e84 <__cxa_atexit@plt+0xd59ac> │ │ │ │ - mov r7, r3 │ │ │ │ - b e1ef4 <__cxa_atexit@plt+0xd5a1c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + bhi e0334 <__cxa_atexit@plt+0xd3e5c> │ │ │ │ + ldr r3, [pc, #124] @ e0344 <__cxa_atexit@plt+0xd3e6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq e0310 <__cxa_atexit@plt+0xd3e38> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e0320 <__cxa_atexit@plt+0xd3e48> │ │ │ │ + ldr r7, [pc, #96] @ e0348 <__cxa_atexit@plt+0xd3e70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r7, [pc, #76] @ e034c <__cxa_atexit@plt+0xd3e74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #44] @ e0354 <__cxa_atexit@plt+0xd3e7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #20] @ e0350 <__cxa_atexit@plt+0xd3e78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r4, sp, r0, lsl #27 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ e1ee8 <__cxa_atexit@plt+0xd5a10> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e1ee0 <__cxa_atexit@plt+0xd5a08> │ │ │ │ - b e1ef4 <__cxa_atexit@plt+0xd5a1c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x01dd699c │ │ │ │ + biceq r9, r6, r8, asr lr │ │ │ │ + bicseq r6, sp, r8, asr #17 │ │ │ │ + biceq r9, r6, r4, lsr lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne e1f90 <__cxa_atexit@plt+0xd5ab8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc e1f9c <__cxa_atexit@plt+0xd5ac4> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge e1f34 <__cxa_atexit@plt+0xd5a5c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ + bne e0398 <__cxa_atexit@plt+0xd3ec0> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #48] @ e03b0 <__cxa_atexit@plt+0xd3ed8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #36] @ e03b4 <__cxa_atexit@plt+0xd3edc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ + ldr r7, [pc, #12] @ e03ac <__cxa_atexit@plt+0xd3ed4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bne e1f90 <__cxa_atexit@plt+0xd5ab8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt e1f28 <__cxa_atexit@plt+0xd5a50> │ │ │ │ - bne e1f90 <__cxa_atexit@plt+0xd5ab8> │ │ │ │ - ldr r1, [pc, #88] @ e1fac <__cxa_atexit@plt+0xd5ad4> │ │ │ │ + bicseq r6, sp, r0, asr r8 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + bicseq r6, sp, ip, lsl #18 │ │ │ │ + ldrdeq r9, [r6, #212] @ 0xd4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e03d8 <__cxa_atexit@plt+0xd3f00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 8ce8a0 <__cxa_atexit@plt+0x8c23c8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + strheq r9, [r6, #208] @ 0xd0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ e0424 <__cxa_atexit@plt+0xd3f4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e041c <__cxa_atexit@plt+0xd3f44> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #28] @ e0428 <__cxa_atexit@plt+0xd3f50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 1ba58d8 <__cxa_atexit@plt+0x1b99400> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + biceq r9, r6, r0, ror #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #16] @ e0458 <__cxa_atexit@plt+0xd3f80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 1ba58d8 <__cxa_atexit@plt+0x1b99400> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + biceq r9, r6, r0, lsr sp │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e04b0 <__cxa_atexit@plt+0xd3fd8> │ │ │ │ + ldr lr, [pc, #56] @ e04bc <__cxa_atexit@plt+0xd3fe4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #52] @ e04c0 <__cxa_atexit@plt+0xd3fe8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ e1fb0 <__cxa_atexit@plt+0xd5ad8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + b 1ba9744 <__cxa_atexit@plt+0x1b9d26c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r9, r6, r8, asr #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #224] @ e05b8 <__cxa_atexit@plt+0xd40e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e0588 <__cxa_atexit@plt+0xd40b0> │ │ │ │ + ldr r1, [pc, #196] @ e05bc <__cxa_atexit@plt+0xd40e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r1, r2, #3 │ │ │ │ + beq e053c <__cxa_atexit@plt+0xd4064> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne e054c <__cxa_atexit@plt+0xd4074> │ │ │ │ + ldr r7, [pc, #172] @ e05c4 <__cxa_atexit@plt+0xd40ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + ldr r3, [r2, #6] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r7, [pc, #152] @ e05c8 <__cxa_atexit@plt+0xd40f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #2 │ │ │ │ + mov r7, r2 │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e059c <__cxa_atexit@plt+0xd40c4> │ │ │ │ + ldr r2, [pc, #108] @ e05d0 <__cxa_atexit@plt+0xd40f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #100] @ e05d4 <__cxa_atexit@plt+0xd40fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #60] @ e05cc <__cxa_atexit@plt+0xd40f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ e05c0 <__cxa_atexit@plt+0xd40e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01dd4d9c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + bicseq r6, sp, r4, asr #12 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + bicseq r6, sp, ip, ror #14 │ │ │ │ + biceq r9, r6, r4, lsl #24 │ │ │ │ + bicseq r6, sp, ip, lsl #13 │ │ │ │ + ldrheq r6, [sp, #100] @ 0x64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e202c <__cxa_atexit@plt+0xd5b54> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ e203c <__cxa_atexit@plt+0xd5b64> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ + bcc e0618 <__cxa_atexit@plt+0xd4140> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ e0624 <__cxa_atexit@plt+0xd414c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r6, sp, r4, lsr #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e066c <__cxa_atexit@plt+0xd4194> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #60] @ e0688 <__cxa_atexit@plt+0xd41b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e0674 <__cxa_atexit@plt+0xd419c> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b e0874 <__cxa_atexit@plt+0xd439c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e068c <__cxa_atexit@plt+0xd41b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, sp, r8, asr r5 │ │ │ │ + biceq r9, r6, r4, asr #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ e06a8 <__cxa_atexit@plt+0xd41d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + @ instruction: 0x01aef324 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e06e4 <__cxa_atexit@plt+0xd420c> │ │ │ │ + ldr r3, [pc, #36] @ e06f4 <__cxa_atexit@plt+0xd421c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq r4, r6, ip, lsr #30 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov ip, sl │ │ │ │ - mov lr, r9 │ │ │ │ - sub r0, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi e215c <__cxa_atexit@plt+0xd5c84> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldmib r7, {r1, sl} │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - and r2, r0, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e20c0 <__cxa_atexit@plt+0xd5be8> │ │ │ │ - ldr r2, [ip, #7] │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r4, [ip, #11] │ │ │ │ - str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r4, [r5, #-8] │ │ │ │ - stmda r5, {r0, sl} │ │ │ │ - str r9, [r5, #-36]! @ 0xffffffdc │ │ │ │ - mov r4, fp │ │ │ │ - ldr r8, [sp] │ │ │ │ - b e21ac <__cxa_atexit@plt+0xd5cd4> │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - mov r1, r5 │ │ │ │ - str r9, [r1, #-8]! │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e216c <__cxa_atexit@plt+0xd5c94> │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r0, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r0 │ │ │ │ - bcc e2174 <__cxa_atexit@plt+0xd5c9c> │ │ │ │ - ldr r1, [pc, #172] @ e219c <__cxa_atexit@plt+0xd5cc4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub ip, r0, #29 │ │ │ │ - str ip, [r5, #-4] │ │ │ │ - sub r3, r0, #9 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r9, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - ldr r1, [pc, #132] @ e21a0 <__cxa_atexit@plt+0xd5cc8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r6, #8 │ │ │ │ - stm r3, {r1, r7, sl} │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - ldr r1, [pc, #112] @ e21a4 <__cxa_atexit@plt+0xd5ccc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - ldr r1, [pc, #100] @ e21a8 <__cxa_atexit@plt+0xd5cd0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r9, r8 │ │ │ │ - mov sl, lr │ │ │ │ - b dfd2c <__cxa_atexit@plt+0xd3854> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, ip │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e073c <__cxa_atexit@plt+0xd4264> │ │ │ │ + ldr r3, [pc, #48] @ e074c <__cxa_atexit@plt+0xd4274> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #36] @ e0750 <__cxa_atexit@plt+0xd4278> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r0, r6 │ │ │ │ - b e217c <__cxa_atexit@plt+0xd5ca4> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ e2198 <__cxa_atexit@plt+0xd5cc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r9, lr │ │ │ │ - bx r2 │ │ │ │ - strdeq r4, [r6, #212] @ 0xd4 │ │ │ │ - @ instruction: 0xffffe7c0 │ │ │ │ - @ instruction: 0xffffeb58 │ │ │ │ - @ instruction: 0xfffff1d4 │ │ │ │ - @ instruction: 0x01dd4a9c │ │ │ │ - mov r2, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0x01aef299 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc e2300 <__cxa_atexit@plt+0xd5e28> │ │ │ │ - str r3, [sp] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr sl, [pc, #360] @ e2340 <__cxa_atexit@plt+0xd5e68> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #356] @ e2344 <__cxa_atexit@plt+0xd5e6c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr lr, [pc, #344] @ e2348 <__cxa_atexit@plt+0xd5e70> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub ip, r6, #71 @ 0x47 │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr r4, [r5, #20] │ │ │ │ - mov r8, r5 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r8, #28]! │ │ │ │ - str lr, [r0, #4] │ │ │ │ - add lr, r0, #8 │ │ │ │ - stm lr, {r4, r7, sl} │ │ │ │ - add lr, r0, #20 │ │ │ │ - stm lr, {r1, r3, r4, ip} │ │ │ │ - mov lr, r5 │ │ │ │ - ldr sl, [lr, #24]! │ │ │ │ - str fp, [r0, #36] @ 0x24 │ │ │ │ - str r2, [r0, #40] @ 0x28 │ │ │ │ - str sl, [r0, #44] @ 0x2c │ │ │ │ - str r9, [r0, #48] @ 0x30 │ │ │ │ - add r7, r0, #52 @ 0x34 │ │ │ │ - stm r7, {r1, r3, r4, ip} │ │ │ │ - sub r7, r6, #25 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - sub r7, r6, #59 @ 0x3b │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r4, [r0, #68] @ 0x44 │ │ │ │ - str r2, [r0, #72] @ 0x48 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str sl, [r0, #76] @ 0x4c │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r7, [r8] │ │ │ │ - cmp fp, lr │ │ │ │ - bhi e2324 <__cxa_atexit@plt+0xd5e4c> │ │ │ │ - add r6, r0, #120 @ 0x78 │ │ │ │ - ldr r2, [sp] │ │ │ │ + bcc e0794 <__cxa_atexit@plt+0xd42bc> │ │ │ │ + ldr r3, [pc, #44] @ e07a4 <__cxa_atexit@plt+0xd42cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e0810 <__cxa_atexit@plt+0xd4338> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e231c <__cxa_atexit@plt+0xd5e44> │ │ │ │ - ldr r8, [pc, #188] @ e2354 <__cxa_atexit@plt+0xd5e7c> │ │ │ │ + bcc e081c <__cxa_atexit@plt+0xd4344> │ │ │ │ + ldr r2, [pc, #84] @ e082c <__cxa_atexit@plt+0xd4354> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ e0830 <__cxa_atexit@plt+0xd4358> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ e0834 <__cxa_atexit@plt+0xd435c> │ │ │ │ add r8, pc, r8 │ │ │ │ - mov sl, r9 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - sub r2, r6, #29 │ │ │ │ - str r2, [r5, #32] │ │ │ │ - sub r2, r6, #9 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r8, [r0, #80]! @ 0x50 │ │ │ │ - str r7, [r0, #36] @ 0x24 │ │ │ │ - str r0, [r0, #40] @ 0x28 │ │ │ │ - str r1, [r0, #4] │ │ │ │ - ldr r1, [pc, #144] @ e2358 <__cxa_atexit@plt+0xd5e80> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, r0, #8 │ │ │ │ - stm r2, {r1, r3, ip} │ │ │ │ - str r7, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - ldr r1, [pc, #124] @ e235c <__cxa_atexit@plt+0xd5e84> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #28] │ │ │ │ - str ip, [r0, #32] │ │ │ │ - ldr r0, [pc, #112] @ e2360 <__cxa_atexit@plt+0xd5e88> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #2 │ │ │ │ - mov r5, lr │ │ │ │ - mov r9, r8 │ │ │ │ - b dfd2c <__cxa_atexit@plt+0xd3854> │ │ │ │ - ldr r1, [pc, #72] @ e2350 <__cxa_atexit@plt+0xd5e78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, #76 @ 0x4c │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - mov fp, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ e234c <__cxa_atexit@plt+0xd5e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + bicseq r6, sp, r4, asr #7 │ │ │ │ + @ instruction: 0x01aef1c8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e0860 <__cxa_atexit@plt+0xd4388> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b e0874 <__cxa_atexit@plt+0xd439c> │ │ │ │ + ldr r7, [pc, #8] @ e0870 <__cxa_atexit@plt+0xd4398> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - bicseq r4, sp, r0, lsl fp │ │ │ │ - biceq r4, r6, ip, asr #24 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xffffe618 │ │ │ │ - @ instruction: 0xffffe9ac │ │ │ │ - @ instruction: 0xfffff028 │ │ │ │ - ldrsheq r4, [sp, #128] @ 0x80 │ │ │ │ - biceq r4, r6, ip, lsl #24 │ │ │ │ - andeq r3, r0, sl, lsl #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b e21ac <__cxa_atexit@plt+0xd5cd4> │ │ │ │ - biceq r4, r6, ip, ror #23 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + biceq r9, r6, r8, asr r9 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [pc, #92] @ e08dc <__cxa_atexit@plt+0xd4404> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq e08c0 <__cxa_atexit@plt+0xd43e8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e08c8 <__cxa_atexit@plt+0xd43f0> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #56] @ e08e0 <__cxa_atexit@plt+0xd4408> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq e08c0 <__cxa_atexit@plt+0xd43e8> │ │ │ │ + b e0950 <__cxa_atexit@plt+0xd4478> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e08e4 <__cxa_atexit@plt+0xd440c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + bicseq r6, sp, r0, lsr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e0924 <__cxa_atexit@plt+0xd444c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #52] @ e0940 <__cxa_atexit@plt+0xd4468> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq e0938 <__cxa_atexit@plt+0xd4460> │ │ │ │ + b e0950 <__cxa_atexit@plt+0xd4478> │ │ │ │ + ldr r7, [pc, #24] @ e0944 <__cxa_atexit@plt+0xd446c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + bicseq r6, sp, r4, asr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e09cc <__cxa_atexit@plt+0xd44f4> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #128] @ e09ec <__cxa_atexit@plt+0xd4514> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e23cc <__cxa_atexit@plt+0xd5ef4> │ │ │ │ - ldr r2, [pc, #48] @ e23d8 <__cxa_atexit@plt+0xd5f00> │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq e09e0 <__cxa_atexit@plt+0xd4508> │ │ │ │ + ldr r2, [pc, #96] @ e09f0 <__cxa_atexit@plt+0xd4518> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r8, r9} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + ldr r7, [r3, #16] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq e23c4 <__cxa_atexit@plt+0xd5eec> │ │ │ │ - b e23e8 <__cxa_atexit@plt+0xd5f10> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq e09e0 <__cxa_atexit@plt+0xd4508> │ │ │ │ + ldr r3, [pc, #56] @ e09f4 <__cxa_atexit@plt+0xd451c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + b 1b356bc <__cxa_atexit@plt+0x1b291e4> │ │ │ │ + ldr r7, [pc, #36] @ e09f8 <__cxa_atexit@plt+0xd4520> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01c64b94 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + bicseq r6, sp, ip, lsl r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [r5, #12]! │ │ │ │ - ldmdb r5, {r7, sl} │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq e2440 <__cxa_atexit@plt+0xd5f68> │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r2, [sl, #7] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge e241c <__cxa_atexit@plt+0xd5f44> │ │ │ │ - mov sl, r3 │ │ │ │ - b e2430 <__cxa_atexit@plt+0xd5f58> │ │ │ │ - bne e2430 <__cxa_atexit@plt+0xd5f58> │ │ │ │ - ldr r2, [r3, #11] │ │ │ │ - ldr r1, [sl, #11] │ │ │ │ - cmp r1, r2 │ │ │ │ - movlt sl, r3 │ │ │ │ - ldr r3, [pc, #24] @ e2450 <__cxa_atexit@plt+0xd5f78> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ e2454 <__cxa_atexit@plt+0xd5f7c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #68] @ e0a58 <__cxa_atexit@plt+0xd4580> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq e0a4c <__cxa_atexit@plt+0xd4574> │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r3, [pc, #32] @ e0a5c <__cxa_atexit@plt+0xd4584> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - ldrheq r4, [sp, #112] @ 0x70 │ │ │ │ - biceq r4, r6, r8, lsl #8 │ │ │ │ - biceq r4, r6, r4, lsl fp │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r8, [r5] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1b356bc <__cxa_atexit@plt+0x1b291e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r3, [pc, #16] @ e0a84 <__cxa_atexit@plt+0xd45ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1b356bc <__cxa_atexit@plt+0x1b291e4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #16]! │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne e0ab8 <__cxa_atexit@plt+0xd45e0> │ │ │ │ + str r2, [r5, #20] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b e0874 <__cxa_atexit@plt+0xd439c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc e0b24 <__cxa_atexit@plt+0xd464c> │ │ │ │ + ldr r7, [pc, #100] @ e0b34 <__cxa_atexit@plt+0xd465c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #96] @ e0b38 <__cxa_atexit@plt+0xd4660> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r1, [pc, #64] @ e0b3c <__cxa_atexit@plt+0xd4664> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + add lr, r6, #36 @ 0x24 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffb5c │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + bicseq r6, sp, r8, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e24a4 <__cxa_atexit@plt+0xd5fcc> │ │ │ │ - ldr r3, [pc, #48] @ e24ac <__cxa_atexit@plt+0xd5fd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ + bhi e0b98 <__cxa_atexit@plt+0xd46c0> │ │ │ │ + ldr r2, [pc, #88] @ e0bb4 <__cxa_atexit@plt+0xd46dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e0ba0 <__cxa_atexit@plt+0xd46c8> │ │ │ │ + ldr r7, [pc, #64] @ e0bb8 <__cxa_atexit@plt+0xd46e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - beq e2498 <__cxa_atexit@plt+0xd5fc0> │ │ │ │ + beq e0b8c <__cxa_atexit@plt+0xd46b4> │ │ │ │ mov r7, r8 │ │ │ │ - b e24bc <__cxa_atexit@plt+0xd5fe4> │ │ │ │ + b e0db0 <__cxa_atexit@plt+0xd48d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e0bbc <__cxa_atexit@plt+0xd46e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r4, r6, r0, asr #21 │ │ │ │ + bicseq r6, sp, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + biceq r9, r6, ip, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r2, [pc, #120] @ e2544 <__cxa_atexit@plt+0xd606c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq e251c <__cxa_atexit@plt+0xd6044> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e2538 <__cxa_atexit@plt+0xd6060> │ │ │ │ - ldr r2, [pc, #80] @ e2548 <__cxa_atexit@plt+0xd6070> │ │ │ │ + bhi e0c24 <__cxa_atexit@plt+0xd474c> │ │ │ │ + ldr r2, [pc, #80] @ e0c2c <__cxa_atexit@plt+0xd4754> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e252c <__cxa_atexit@plt+0xd6054> │ │ │ │ - mov r5, r3 │ │ │ │ - b e23e8 <__cxa_atexit@plt+0xd5f10> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e0c04 <__cxa_atexit@plt+0xd472c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne e0c10 <__cxa_atexit@plt+0xd4738> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r8, [pc, #48] @ e0c30 <__cxa_atexit@plt+0xd4758> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5], #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #28] @ e0c34 <__cxa_atexit@plt+0xd475c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - biceq r4, r6, r4, lsr #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x01aeed9f │ │ │ │ + ldrsbeq r5, [sp, #248] @ 0xf8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e0c60 <__cxa_atexit@plt+0xd4788> │ │ │ │ + ldr r8, [pc, #36] @ e0c78 <__cxa_atexit@plt+0xd47a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r7, [pc, #12] @ e0c74 <__cxa_atexit@plt+0xd479c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, sp, r8, lsl #31 │ │ │ │ + @ instruction: 0x01aeed4b │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e25a0 <__cxa_atexit@plt+0xd60c8> │ │ │ │ - ldr r2, [pc, #48] @ e25ac <__cxa_atexit@plt+0xd60d4> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e0cb4 <__cxa_atexit@plt+0xd47dc> │ │ │ │ + ldr r3, [pc, #36] @ e0cc4 <__cxa_atexit@plt+0xd47ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e0d28 <__cxa_atexit@plt+0xd4850> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e0d34 <__cxa_atexit@plt+0xd485c> │ │ │ │ + ldr r2, [pc, #76] @ e0d44 <__cxa_atexit@plt+0xd486c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - stm r3, {r1, r8, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq e2598 <__cxa_atexit@plt+0xd60c0> │ │ │ │ - b e23e8 <__cxa_atexit@plt+0xd5f10> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #72] @ e0d48 <__cxa_atexit@plt+0xd4870> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ e0d4c <__cxa_atexit@plt+0xd4874> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - add r5, r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + bicseq r5, sp, r4, lsr #29 │ │ │ │ + @ instruction: 0x01aeecac │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e0d90 <__cxa_atexit@plt+0xd48b8> │ │ │ │ + ldr r7, [pc, #48] @ e0da0 <__cxa_atexit@plt+0xd48c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq e0d84 <__cxa_atexit@plt+0xd48ac> │ │ │ │ + mov r7, r8 │ │ │ │ + b e0db0 <__cxa_atexit@plt+0xd48d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ e0da4 <__cxa_atexit@plt+0xd48cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - strheq r4, [r6, #156] @ 0x9c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e2644 <__cxa_atexit@plt+0xd616c> │ │ │ │ - ldr r3, [pc, #120] @ e264c <__cxa_atexit@plt+0xd6174> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq e2628 <__cxa_atexit@plt+0xd6150> │ │ │ │ - ldr r1, [pc, #92] @ e2650 <__cxa_atexit@plt+0xd6178> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r9, r6, ip, lsr r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e0e54 <__cxa_atexit@plt+0xd497c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #184] @ e0e88 <__cxa_atexit@plt+0xd49b0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ + str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r2, #4] │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq e2638 <__cxa_atexit@plt+0xd6160> │ │ │ │ - ldr r9, [r5, #-4]! │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + beq e0e68 <__cxa_atexit@plt+0xd4990> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e0e74 <__cxa_atexit@plt+0xd499c> │ │ │ │ + ldr lr, [pc, #148] @ e0e90 <__cxa_atexit@plt+0xd49b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #144] @ e0e94 <__cxa_atexit@plt+0xd49bc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #140] @ e0e98 <__cxa_atexit@plt+0xd49c0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r5, [r6, #8] │ │ │ │ + mov r5, r6 │ │ │ │ + str lr, [r5, #12]! │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r5, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ e0e8c <__cxa_atexit@plt+0xd49b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - biceq r4, r6, ip, lsl r9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ e26b0 <__cxa_atexit@plt+0xd61d8> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x01dd5d94 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + bicseq r5, sp, r8, lsl lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e0f0c <__cxa_atexit@plt+0xd4a34> │ │ │ │ + ldr r2, [pc, #88] @ e0f18 <__cxa_atexit@plt+0xd4a40> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e26a4 <__cxa_atexit@plt+0xd61cc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #84] @ e0f1c <__cxa_atexit@plt+0xd4a44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r8, [pc, #64] @ e0f20 <__cxa_atexit@plt+0xd4a48> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + bicseq r5, sp, r4, asr #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e0f60 <__cxa_atexit@plt+0xd4a88> │ │ │ │ + ldr r2, [pc, #60] @ e0f7c <__cxa_atexit@plt+0xd4aa4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e0f68 <__cxa_atexit@plt+0xd4a90> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b e1004 <__cxa_atexit@plt+0xd4b2c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e0f80 <__cxa_atexit@plt+0xd4aa8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - strheq r4, [r6, #140] @ 0x8c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + bicseq r5, sp, r4, ror #24 │ │ │ │ + biceq r9, r6, r8, ror #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e2708 <__cxa_atexit@plt+0xd6230> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ e2710 <__cxa_atexit@plt+0xd6238> │ │ │ │ + bhi e0fbc <__cxa_atexit@plt+0xd4ae4> │ │ │ │ + ldr r8, [pc, #36] @ e0fc4 <__cxa_atexit@plt+0xd4aec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ e0fc8 <__cxa_atexit@plt+0xd4af0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, sp, r0, lsr #9 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + strdeq lr, [lr, r7]! │ │ │ │ + ldrsheq r5, [sp, #184] @ 0xb8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e27c8 <__cxa_atexit@plt+0xd62f0> │ │ │ │ - ldr lr, [pc, #160] @ e27d4 <__cxa_atexit@plt+0xd62fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ + bhi e0ff0 <__cxa_atexit@plt+0xd4b18> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b e1004 <__cxa_atexit@plt+0xd4b2c> │ │ │ │ + ldr r7, [pc, #8] @ e1000 <__cxa_atexit@plt+0xd4b28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq r9, r6, r0, ror #3 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r1, [pc, #224] @ e10f0 <__cxa_atexit@plt+0xd4c18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #220] @ e10f4 <__cxa_atexit@plt+0xd4c1c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq e10b0 <__cxa_atexit@plt+0xd4bd8> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne e10bc <__cxa_atexit@plt+0xd4be4> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ e27d8 <__cxa_atexit@plt+0xd6300> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e27b0 <__cxa_atexit@plt+0xd62d8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ e27dc <__cxa_atexit@plt+0xd6304> │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq e10d0 <__cxa_atexit@plt+0xd4bf8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e1018 <__cxa_atexit@plt+0xd4b40> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e10dc <__cxa_atexit@plt+0xd4c04> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr lr, [pc, #140] @ e10fc <__cxa_atexit@plt+0xd4c24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #136] @ e1100 <__cxa_atexit@plt+0xd4c28> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq e27bc <__cxa_atexit@plt+0xd62e4> │ │ │ │ - mov r7, r3 │ │ │ │ - b e282c <__cxa_atexit@plt+0xd6354> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r8, [pc, #132] @ e1104 <__cxa_atexit@plt+0xd4c2c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #52] @ e10f8 <__cxa_atexit@plt+0xd4c20> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r4, sp, r8, asr #8 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ e2820 <__cxa_atexit@plt+0xd6348> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e2818 <__cxa_atexit@plt+0xd6340> │ │ │ │ - b e282c <__cxa_atexit@plt+0xd6354> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + bicseq r5, sp, ip, lsr #22 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + bicseq r5, sp, r4, lsr #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne e28c8 <__cxa_atexit@plt+0xd63f0> │ │ │ │ + bne e11a8 <__cxa_atexit@plt+0xd4cd0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #180] @ e11e4 <__cxa_atexit@plt+0xd4d0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq e11bc <__cxa_atexit@plt+0xd4ce4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e11c8 <__cxa_atexit@plt+0xd4cf0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc e28d4 <__cxa_atexit@plt+0xd63fc> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge e286c <__cxa_atexit@plt+0xd6394> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne e28c8 <__cxa_atexit@plt+0xd63f0> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt e2860 <__cxa_atexit@plt+0xd6388> │ │ │ │ - bne e28c8 <__cxa_atexit@plt+0xd63f0> │ │ │ │ - ldr r1, [pc, #88] @ e28e4 <__cxa_atexit@plt+0xd640c> │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e11d0 <__cxa_atexit@plt+0xd4cf8> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr lr, [pc, #132] @ e11ec <__cxa_atexit@plt+0xd4d14> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #128] @ e11f0 <__cxa_atexit@plt+0xd4d18> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ e28e8 <__cxa_atexit@plt+0xd6410> │ │ │ │ + ldr r8, [pc, #124] @ e11f4 <__cxa_atexit@plt+0xd4d1c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #56] @ e11e8 <__cxa_atexit@plt+0xd4d10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b e1004 <__cxa_atexit@plt+0xd4b2c> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - bicseq r4, sp, r4, ror #8 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + bicseq r5, sp, r0, asr #20 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + bicseq r5, sp, ip, lsr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne e126c <__cxa_atexit@plt+0xd4d94> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e1278 <__cxa_atexit@plt+0xd4da0> │ │ │ │ + ldr lr, [pc, #92] @ e1288 <__cxa_atexit@plt+0xd4db0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ e128c <__cxa_atexit@plt+0xd4db4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #84] @ e1290 <__cxa_atexit@plt+0xd4db8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b e1004 <__cxa_atexit@plt+0xd4b2c> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + bicseq r5, sp, r8, ror #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b e12b0 <__cxa_atexit@plt+0xd4dd8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e2958 <__cxa_atexit@plt+0xd6480> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r2, r9, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r0, [pc, #60] @ e2968 <__cxa_atexit@plt+0xd6490> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e133c <__cxa_atexit@plt+0xd4e64> │ │ │ │ + ldr r6, [pc, #156] @ e1364 <__cxa_atexit@plt+0xd4e8c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r7] │ │ │ │ + ands r6, r8, #3 │ │ │ │ + beq e1310 <__cxa_atexit@plt+0xd4e38> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne e1324 <__cxa_atexit@plt+0xd4e4c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e1350 <__cxa_atexit@plt+0xd4e78> │ │ │ │ + ldr r7, [pc, #124] @ e1370 <__cxa_atexit@plt+0xd4e98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ e136c <__cxa_atexit@plt+0xd4e94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ e1368 <__cxa_atexit@plt+0xd4e90> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + stlexbeq r8, r8, [r6] │ │ │ │ + bicseq r5, sp, r4, asr #17 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne e13bc <__cxa_atexit@plt+0xd4ee4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e13d4 <__cxa_atexit@plt+0xd4efc> │ │ │ │ + ldr r3, [pc, #64] @ e13e4 <__cxa_atexit@plt+0xd4f0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r7, [pc, #28] @ e13e0 <__cxa_atexit@plt+0xd4f08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r5, sp, ip, lsr #16 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e299c <__cxa_atexit@plt+0xd64c4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ e29a4 <__cxa_atexit@plt+0xd64cc> │ │ │ │ + bhi e1424 <__cxa_atexit@plt+0xd4f4c> │ │ │ │ + ldr r2, [pc, #60] @ e1440 <__cxa_atexit@plt+0xd4f68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e142c <__cxa_atexit@plt+0xd4f54> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b e1480 <__cxa_atexit@plt+0xd4fa8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, sp, ip, lsl #4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + ldr r7, [pc, #16] @ e1444 <__cxa_atexit@plt+0xd4f6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, sp, r0, lsr #15 │ │ │ │ + biceq r8, r6, ip, lsr #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e2a5c <__cxa_atexit@plt+0xd6584> │ │ │ │ - ldr lr, [pc, #160] @ e2a68 <__cxa_atexit@plt+0xd6590> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r2, #32] │ │ │ │ - ldr r0, [pc, #132] @ e2a6c <__cxa_atexit@plt+0xd6594> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - add sl, r2, #16 │ │ │ │ - stm sl, {r0, r1, r3} │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ + bhi e146c <__cxa_atexit@plt+0xd4f94> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b e1480 <__cxa_atexit@plt+0xd4fa8> │ │ │ │ + ldr r7, [pc, #8] @ e147c <__cxa_atexit@plt+0xd4fa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r6, ip, ror #26 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #220] @ e1568 <__cxa_atexit@plt+0xd5090> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #216] @ e156c <__cxa_atexit@plt+0xd5094> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq e1528 <__cxa_atexit@plt+0xd5050> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne e1534 <__cxa_atexit@plt+0xd505c> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq e2a44 <__cxa_atexit@plt+0xd656c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #76] @ e2a70 <__cxa_atexit@plt+0xd6598> │ │ │ │ + beq e1548 <__cxa_atexit@plt+0xd5070> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #10 │ │ │ │ + bne e1494 <__cxa_atexit@plt+0xd4fbc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e1554 <__cxa_atexit@plt+0xd507c> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #124] @ e1574 <__cxa_atexit@plt+0xd509c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - str r1, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq e2a50 <__cxa_atexit@plt+0xd6578> │ │ │ │ - mov r7, r3 │ │ │ │ - b e2ac0 <__cxa_atexit@plt+0xd65e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #108] @ e1578 <__cxa_atexit@plt+0xd50a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #52] @ e1570 <__cxa_atexit@plt+0xd5098> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrheq r4, [sp, #20] │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r0, [pc, #28] @ e2ab4 <__cxa_atexit@plt+0xd65dc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e2aac <__cxa_atexit@plt+0xd65d4> │ │ │ │ - b e2ac0 <__cxa_atexit@plt+0xd65e8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r9, ror #12 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldrheq r5, [sp, #100] @ 0x64 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + bicseq r5, sp, r8, lsl r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne e2b5c <__cxa_atexit@plt+0xd6684> │ │ │ │ + bne e1618 <__cxa_atexit@plt+0xd5140> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #176] @ e1654 <__cxa_atexit@plt+0xd517c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq e162c <__cxa_atexit@plt+0xd5154> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #10 │ │ │ │ + bne e1638 <__cxa_atexit@plt+0xd5160> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc e2b68 <__cxa_atexit@plt+0xd6690> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r0 │ │ │ │ - bge e2b00 <__cxa_atexit@plt+0xd6628> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - bne e2b5c <__cxa_atexit@plt+0xd6684> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r3, r0 │ │ │ │ - blt e2af4 <__cxa_atexit@plt+0xd661c> │ │ │ │ - bne e2b5c <__cxa_atexit@plt+0xd6684> │ │ │ │ - ldr r1, [pc, #88] @ e2b78 <__cxa_atexit@plt+0xd66a0> │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e1640 <__cxa_atexit@plt+0xd5168> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #116] @ e165c <__cxa_atexit@plt+0xd5184> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r8, [pc, #76] @ e2b7c <__cxa_atexit@plt+0xd66a4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #100] @ e1660 <__cxa_atexit@plt+0xd5188> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - stm r3, {r1, r7, r8} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #56] @ e1658 <__cxa_atexit@plt+0xd5180> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - ldrsbeq r4, [sp, #16] │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e2bf8 <__cxa_atexit@plt+0xd6720> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, r7, #5 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - ldr r7, [r7, #25] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #64] @ e2c08 <__cxa_atexit@plt+0xd6730> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, ip} │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq r4, r6, r0, ror #6 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r2, sl │ │ │ │ - mov lr, r9 │ │ │ │ - sub r0, r5, #32 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi e2d14 <__cxa_atexit@plt+0xd683c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - and r1, r0, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne e2c74 <__cxa_atexit@plt+0xd679c> │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r9, [r2, #11] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r0, sl} │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r8, fp │ │ │ │ - b e2d64 <__cxa_atexit@plt+0xd688c> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [r1, #-8]! │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e2d24 <__cxa_atexit@plt+0xd684c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r0, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r0 │ │ │ │ - bcc e2d2c <__cxa_atexit@plt+0xd6854> │ │ │ │ - ldr ip, [pc, #172] @ e2d54 <__cxa_atexit@plt+0xd687c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r9, r0, #29 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - sub r1, r0, #9 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - ldr r1, [pc, #132] @ e2d58 <__cxa_atexit@plt+0xd6880> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r5, r6, #8 │ │ │ │ - stm r5, {r1, r7, sl} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - ldr r1, [pc, #112] @ e2d5c <__cxa_atexit@plt+0xd6884> │ │ │ │ + mov r7, fp │ │ │ │ + b e1480 <__cxa_atexit@plt+0xd4fa8> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrsbeq r5, [sp, #80] @ 0x50 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + bicseq r5, sp, r8, lsr #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r1, [r3, #-2] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp r1, #10 │ │ │ │ + bne e16d0 <__cxa_atexit@plt+0xd51f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e16dc <__cxa_atexit@plt+0xd5204> │ │ │ │ + ldr r1, [pc, #76] @ e16ec <__cxa_atexit@plt+0xd5214> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - ldr r1, [pc, #100] @ e2d60 <__cxa_atexit@plt+0xd6888> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #60] @ e16f0 <__cxa_atexit@plt+0xd5218> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r9, r8 │ │ │ │ - mov sl, lr │ │ │ │ - b dfd2c <__cxa_atexit@plt+0xd3854> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r2 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r0, r6 │ │ │ │ - b e2d34 <__cxa_atexit@plt+0xd685c> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ e2d50 <__cxa_atexit@plt+0xd6878> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r9, lr │ │ │ │ - bx r2 │ │ │ │ - biceq r4, r6, ip, lsr r2 │ │ │ │ - @ instruction: 0xffffdc08 │ │ │ │ - @ instruction: 0xffffdfa0 │ │ │ │ - @ instruction: 0xffffe61c │ │ │ │ - bicseq r3, sp, r4, ror #29 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e2e9c <__cxa_atexit@plt+0xd69c4> │ │ │ │ - stm sp, {r3, r4} │ │ │ │ - ldr sl, [pc, #344] @ e2ee0 <__cxa_atexit@plt+0xd6a08> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r3, [pc, #332] @ e2ee4 <__cxa_atexit@plt+0xd6a0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - sub fp, r6, #71 @ 0x47 │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - mov lr, r5 │ │ │ │ - ldr r4, [lr, #20]! │ │ │ │ - stmib r0, {r3, r9} │ │ │ │ - str r7, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - add r3, r0, #20 │ │ │ │ - stm r3, {r1, r2, r9, fp} │ │ │ │ - str ip, [lr] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - str ip, [r0, #36] @ 0x24 │ │ │ │ - str r4, [r0, #40] @ 0x28 │ │ │ │ - str r7, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #264] @ e2ee8 <__cxa_atexit@plt+0xd6a10> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r0, #48] @ 0x30 │ │ │ │ - add sl, r0, #52 @ 0x34 │ │ │ │ - stm sl, {r1, r2, r9, fp} │ │ │ │ - mov fp, r8 │ │ │ │ - sub r1, r6, #25 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - sub r2, r6, #59 @ 0x3b │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - add r2, r0, #68 @ 0x44 │ │ │ │ - stm r2, {r1, r4, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b e1480 <__cxa_atexit@plt+0xd4fa8> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + bicseq r5, sp, r0, ror r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e2ec4 <__cxa_atexit@plt+0xd69ec> │ │ │ │ - add r6, r0, #120 @ 0x78 │ │ │ │ - ldr r2, [sp] │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e2eb8 <__cxa_atexit@plt+0xd69e0> │ │ │ │ - ldr r7, [pc, #196] @ e2ef4 <__cxa_atexit@plt+0xd6a1c> │ │ │ │ + bhi e1730 <__cxa_atexit@plt+0xd5258> │ │ │ │ + ldr r2, [pc, #60] @ e174c <__cxa_atexit@plt+0xd5274> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e1738 <__cxa_atexit@plt+0xd5260> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b e178c <__cxa_atexit@plt+0xd52b4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ e1750 <__cxa_atexit@plt+0xd5278> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r9 │ │ │ │ - ldr r9, [pc, #188] @ e2ef8 <__cxa_atexit@plt+0xd6a20> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #184] @ e2efc <__cxa_atexit@plt+0xd6a24> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - sub r4, r6, #29 │ │ │ │ - str r4, [r5, #24] │ │ │ │ - sub r4, r6, #9 │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str r7, [r0, #80]! @ 0x50 │ │ │ │ - str ip, [r0, #36] @ 0x24 │ │ │ │ - str r0, [r0, #40] @ 0x28 │ │ │ │ - stmib r0, {r8, r9} │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str r1, [r0, #16] │ │ │ │ - str ip, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - str lr, [r0, #28] │ │ │ │ - str r1, [r0, #32] │ │ │ │ - ldr r7, [pc, #120] @ e2f00 <__cxa_atexit@plt+0xd6a28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - b dfd2c <__cxa_atexit@plt+0xd3854> │ │ │ │ - ldr r2, [pc, #76] @ e2ef0 <__cxa_atexit@plt+0xd6a18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #76 @ 0x4c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov fp, r8 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - str r0, [r2, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ e2eec <__cxa_atexit@plt+0xd6a14> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01dd5494 │ │ │ │ + biceq r8, r6, r4, lsr #21 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e1778 <__cxa_atexit@plt+0xd52a0> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b e178c <__cxa_atexit@plt+0xd52b4> │ │ │ │ + ldr r7, [pc, #8] @ e1788 <__cxa_atexit@plt+0xd52b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov sl, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb6c │ │ │ │ - bicseq r3, sp, r8, ror #30 │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - biceq r4, r6, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffda80 │ │ │ │ - @ instruction: 0xffffde38 │ │ │ │ - @ instruction: 0xffffe4c4 │ │ │ │ - bicseq r3, sp, r8, asr sp │ │ │ │ - biceq r4, r6, ip, rrx │ │ │ │ - andeq r0, r0, r8, lsl #28 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b e2d64 <__cxa_atexit@plt+0xd688c> │ │ │ │ - biceq r4, r6, ip, asr #32 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e2fb4 <__cxa_atexit@plt+0xd6adc> │ │ │ │ - ldr r3, [pc, #120] @ e2fbc <__cxa_atexit@plt+0xd6ae4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - stmib r7, {r2, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq e2f98 <__cxa_atexit@plt+0xd6ac0> │ │ │ │ - ldr r1, [pc, #92] @ e2fc0 <__cxa_atexit@plt+0xd6ae8> │ │ │ │ + biceq r8, r6, r4, ror #20 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #220] @ e1874 <__cxa_atexit@plt+0xd539c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #216] @ e1878 <__cxa_atexit@plt+0xd53a0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r3, [r2, #4] │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq e1834 <__cxa_atexit@plt+0xd535c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne e1840 <__cxa_atexit@plt+0xd5368> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq e2fa8 <__cxa_atexit@plt+0xd6ad0> │ │ │ │ - ldr r9, [r5, #-4]! │ │ │ │ - ldmdb r5, {r2, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b e2c1c <__cxa_atexit@plt+0xd6744> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + beq e1854 <__cxa_atexit@plt+0xd537c> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #9 │ │ │ │ + bne e17a0 <__cxa_atexit@plt+0xd52c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e1860 <__cxa_atexit@plt+0xd5388> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #124] @ e1880 <__cxa_atexit@plt+0xd53a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #108] @ e1884 <__cxa_atexit@plt+0xd53ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #52] @ e187c <__cxa_atexit@plt+0xd53a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - biceq r3, r6, ip, lsr #31 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ e3020 <__cxa_atexit@plt+0xd6b48> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + bicseq r5, sp, r8, lsr #7 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + bicseq r5, sp, ip, lsl #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e1924 <__cxa_atexit@plt+0xd544c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #176] @ e1960 <__cxa_atexit@plt+0xd5488> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq e3014 <__cxa_atexit@plt+0xd6b3c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b e2c1c <__cxa_atexit@plt+0xd6744> │ │ │ │ + beq e1938 <__cxa_atexit@plt+0xd5460> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #9 │ │ │ │ + bne e1944 <__cxa_atexit@plt+0xd546c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e194c <__cxa_atexit@plt+0xd5474> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #116] @ e1968 <__cxa_atexit@plt+0xd5490> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #100] @ e196c <__cxa_atexit@plt+0xd5494> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ e1964 <__cxa_atexit@plt+0xd548c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r3, r6, ip, asr #30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldmdb r5, {r3, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b e2c1c <__cxa_atexit@plt+0xd6744> │ │ │ │ - biceq r3, r6, r8, lsr #30 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e30a0 <__cxa_atexit@plt+0xd6bc8> │ │ │ │ - ldr lr, [pc, #64] @ e30a8 <__cxa_atexit@plt+0xd6bd0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [pc, #48] @ e30ac <__cxa_atexit@plt+0xd6bd4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #44] @ e30b0 <__cxa_atexit@plt+0xd6bd8> │ │ │ │ + mov r7, fp │ │ │ │ + b e178c <__cxa_atexit@plt+0xd52b4> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + bicseq r5, sp, r4, asr #5 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + bicseq r5, sp, ip, lsl r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r1, [r3, #-2] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp r1, #9 │ │ │ │ + bne e19dc <__cxa_atexit@plt+0xd5504> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e19e8 <__cxa_atexit@plt+0xd5510> │ │ │ │ + ldr r1, [pc, #76] @ e19f8 <__cxa_atexit@plt+0xd5520> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #60] @ e19fc <__cxa_atexit@plt+0xd5524> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - add r8, lr, #2 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ + mov r7, fp │ │ │ │ + b e178c <__cxa_atexit@plt+0xd52b4> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + bicseq r5, sp, r4, ror #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e1a3c <__cxa_atexit@plt+0xd5564> │ │ │ │ + ldr r2, [pc, #60] @ e1a58 <__cxa_atexit@plt+0xd5580> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e1a44 <__cxa_atexit@plt+0xd556c> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b e1a98 <__cxa_atexit@plt+0xd55c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r6, r8, ror #15 │ │ │ │ - bicseq r3, sp, r0, lsr #22 │ │ │ │ - bicseq r3, sp, r4, ror #22 │ │ │ │ - strheq r3, [r6, #236] @ 0xec │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e3100 <__cxa_atexit@plt+0xd6c28> │ │ │ │ - ldr lr, [pc, #52] @ e3108 <__cxa_atexit@plt+0xd6c30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r1, [pc, #32] @ e310c <__cxa_atexit@plt+0xd6c34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - add r8, lr, #2 │ │ │ │ + ldr r7, [pc, #16] @ e1a5c <__cxa_atexit@plt+0xd5584> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r6, ip, ror r7 │ │ │ │ - ldrheq r3, [sp, #160] @ 0xa0 │ │ │ │ - biceq r3, r6, ip, asr lr │ │ │ │ + bicseq r5, sp, r8, lsl #3 │ │ │ │ + @ instruction: 0x01c6879c │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r7 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #64 @ 0x40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e31dc <__cxa_atexit@plt+0xd6d04> │ │ │ │ - ldr r7, [pc, #176] @ e31e8 <__cxa_atexit@plt+0xd6d10> │ │ │ │ + bhi e1a84 <__cxa_atexit@plt+0xd55ac> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b e1a98 <__cxa_atexit@plt+0xd55c0> │ │ │ │ + ldr r7, [pc, #8] @ e1a94 <__cxa_atexit@plt+0xd55bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [r3, #3] │ │ │ │ - add sl, r3, #7 │ │ │ │ - ldm sl, {r0, r9, sl} │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r1, [r3, #23] │ │ │ │ - str r8, [r2, #36] @ 0x24 │ │ │ │ - ldr r7, [r3, #27] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - ldr r1, [r3, #35] @ 0x23 │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [r3, #31] │ │ │ │ - ldr r3, [r3, #19] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - str sl, [r2, #20] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r6, ip, asr r7 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #220] @ e1b80 <__cxa_atexit@plt+0xd56a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #216] @ e1b84 <__cxa_atexit@plt+0xd56ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq e1b40 <__cxa_atexit@plt+0xd5668> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne e1b4c <__cxa_atexit@plt+0xd5674> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq e31c4 <__cxa_atexit@plt+0xd6cec> │ │ │ │ - ldr r3, [pc, #88] @ e31ec <__cxa_atexit@plt+0xd6d14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-52]! @ 0xffffffcc │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r3, [r5, #48] @ 0x30 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r3, #3 │ │ │ │ - beq e31d0 <__cxa_atexit@plt+0xd6cf8> │ │ │ │ - mov r7, r3 │ │ │ │ - b e3248 <__cxa_atexit@plt+0xd6d70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + beq e1b60 <__cxa_atexit@plt+0xd5688> │ │ │ │ + bic r0, r7, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #14 │ │ │ │ + bne e1aac <__cxa_atexit@plt+0xd55d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e1b6c <__cxa_atexit@plt+0xd5694> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #124] @ e1b8c <__cxa_atexit@plt+0xd56b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #108] @ e1b90 <__cxa_atexit@plt+0xd56b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #52] @ e1b88 <__cxa_atexit@plt+0xd56b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - biceq r3, r6, r0, lsl #27 │ │ │ │ - andeq r0, r0, r9, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr lr, [pc, #44] @ e3238 <__cxa_atexit@plt+0xd6d60> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - stmda r5, {r0, r1, r2} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e3230 <__cxa_atexit@plt+0xd6d58> │ │ │ │ - b e3248 <__cxa_atexit@plt+0xd6d70> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - biceq r3, r6, r4, lsr sp │ │ │ │ - andeq r0, r0, ip, ror #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #172] @ e330c <__cxa_atexit@plt+0xd6e34> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x01dd509c │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + bicseq r5, sp, r0, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e1c30 <__cxa_atexit@plt+0xd5758> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #176] @ e1c6c <__cxa_atexit@plt+0xd5794> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq e32c0 <__cxa_atexit@plt+0xd6de8> │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e3300 <__cxa_atexit@plt+0xd6e28> │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r9, [r1, #48]! @ 0x30 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge e32cc <__cxa_atexit@plt+0xd6df4> │ │ │ │ - ldr r0, [pc, #104] @ e3314 <__cxa_atexit@plt+0xd6e3c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r1] │ │ │ │ - add r8, r0, #2 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, lr │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq e1c44 <__cxa_atexit@plt+0xd576c> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #14 │ │ │ │ + bne e1c50 <__cxa_atexit@plt+0xd5778> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e1c58 <__cxa_atexit@plt+0xd5780> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #116] @ e1c74 <__cxa_atexit@plt+0xd579c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #100] @ e1c78 <__cxa_atexit@plt+0xd57a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ e1c70 <__cxa_atexit@plt+0xd5798> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bne e3300 <__cxa_atexit@plt+0xd6e28> │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - cmp r2, r0 │ │ │ │ - blt e32a4 <__cxa_atexit@plt+0xd6dcc> │ │ │ │ - bne e3300 <__cxa_atexit@plt+0xd6e28> │ │ │ │ - ldr r3, [pc, #36] @ e3310 <__cxa_atexit@plt+0xd6e38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - biceq r3, r6, r4, lsr #11 │ │ │ │ - biceq r3, r6, r8, asr ip │ │ │ │ - andeq r6, r0, pc, ror #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #56] @ 0x38 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e33ac <__cxa_atexit@plt+0xd6ed4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #60]! @ 0x3c │ │ │ │ - ldr r1, [r2, #-56] @ 0xffffffc8 │ │ │ │ - ldr lr, [r2, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [r2, #-24] @ 0xffffffe8 │ │ │ │ - mov r0, r2 │ │ │ │ - ldr sl, [r0, #-48]! @ 0xffffffd0 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge e3374 <__cxa_atexit@plt+0xd6e9c> │ │ │ │ - ldr r0, [pc, #92] @ e33bc <__cxa_atexit@plt+0xd6ee4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - add r8, r0, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, lr │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - bne e33ac <__cxa_atexit@plt+0xd6ed4> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - cmp r3, r1 │ │ │ │ - blt e3358 <__cxa_atexit@plt+0xd6e80> │ │ │ │ - bne e33ac <__cxa_atexit@plt+0xd6ed4> │ │ │ │ - ldr r3, [pc, #36] @ e33b8 <__cxa_atexit@plt+0xd6ee0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [r5, #48] @ 0x30 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r0 │ │ │ │ - mov sl, r7 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - add r5, r5, #64 @ 0x40 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strdeq r3, [r6, #64] @ 0x40 │ │ │ │ - strheq r3, [r6, #176] @ 0xb0 │ │ │ │ - andeq fp, r0, ip, ror #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b e1a98 <__cxa_atexit@plt+0xd55c0> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrheq r4, [sp, #248] @ 0xf8 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + bicseq r5, sp, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r1, [r3, #-2] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne e3400 <__cxa_atexit@plt+0xd6f28> │ │ │ │ - ldr r1, [pc, #112] @ e3460 <__cxa_atexit@plt+0xd6f88> │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp r1, #14 │ │ │ │ + bne e1ce8 <__cxa_atexit@plt+0xd5810> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e1cf4 <__cxa_atexit@plt+0xd581c> │ │ │ │ + ldr r1, [pc, #76] @ e1d04 <__cxa_atexit@plt+0xd582c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - ldr sl, [r3, #20] │ │ │ │ - add r8, r1, #2 │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr sl, [r3, #12] │ │ │ │ - ldr r1, [r3, #24] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge e3434 <__cxa_atexit@plt+0xd6f5c> │ │ │ │ - ldr r3, [pc, #60] @ e3458 <__cxa_atexit@plt+0xd6f80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ e345c <__cxa_atexit@plt+0xd6f84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - ldr r2, [r3, #40] @ 0x28 │ │ │ │ - bne e344c <__cxa_atexit@plt+0xd6f74> │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - ldr r0, [r3, #28] │ │ │ │ - cmp r0, r1 │ │ │ │ - blt e3414 <__cxa_atexit@plt+0xd6f3c> │ │ │ │ - add r5, r3, #52 @ 0x34 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - biceq r3, r6, r4, lsr r4 │ │ │ │ - bicseq r3, sp, r4, asr #15 │ │ │ │ - biceq r3, r6, r0, ror #8 │ │ │ │ - biceq r3, r6, r8, lsl #22 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e3524 <__cxa_atexit@plt+0xd704c> │ │ │ │ - ldr lr, [pc, #164] @ e352c <__cxa_atexit@plt+0xd7054> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #25] │ │ │ │ - ldr r0, [r7, #21] │ │ │ │ - ldr r2, [r7, #17] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [pc, #60] @ e1d08 <__cxa_atexit@plt+0xd5830> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b e1a98 <__cxa_atexit@plt+0xd55c0> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + bicseq r4, sp, r8, asr pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str lr, [r3, #-40]! @ 0xffffffd8 │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #32] │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr lr, [r7, #5] │ │ │ │ - ldr r1, [r7, #9] │ │ │ │ - ldr r7, [r7, #13] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq e350c <__cxa_atexit@plt+0xd7034> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #72] @ e3530 <__cxa_atexit@plt+0xd7058> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e1d58 <__cxa_atexit@plt+0xd5880> │ │ │ │ + ldr r2, [pc, #56] @ e1d64 <__cxa_atexit@plt+0xd588c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - str r2, [r5, #-52]! @ 0xffffffcc │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #48] @ e1d68 <__cxa_atexit@plt+0xd5890> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq e351c <__cxa_atexit@plt+0xd7044> │ │ │ │ - b e3588 <__cxa_atexit@plt+0xd70b0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + beq e1d50 <__cxa_atexit@plt+0xd5878> │ │ │ │ + b e1d74 <__cxa_atexit@plt+0xd589c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r3, r6, ip, lsr sl │ │ │ │ - andeq r0, r0, r9, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ e3578 <__cxa_atexit@plt+0xd70a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e3570 <__cxa_atexit@plt+0xd7098> │ │ │ │ - b e3588 <__cxa_atexit@plt+0xd70b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + bicseq r4, sp, ip, ror #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e1e50 <__cxa_atexit@plt+0xd5978> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + ldr r1, [r7, #35] @ 0x23 │ │ │ │ + str r4, [sp, #28] │ │ │ │ + ldr lr, [r7, #39] @ 0x27 │ │ │ │ + add sl, r7, #43 @ 0x2b │ │ │ │ + ldm sl, {r2, r4, r8, r9, sl} │ │ │ │ + str fp, [sp, #20] │ │ │ │ + ldr fp, [r7, #63] @ 0x3f │ │ │ │ + ldr r7, [r7, #67] @ 0x43 │ │ │ │ + ldr ip, [pc, #120] @ e1e5c <__cxa_atexit@plt+0xd5984> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + add ip, ip, #2 │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + add r7, r3, #36 @ 0x24 │ │ │ │ + stm r7, {r0, r1, lr} │ │ │ │ + add lr, r3, #48 @ 0x30 │ │ │ │ + stm lr, {r2, r4, r8, r9, sl, fp} │ │ │ │ + ldr r7, [pc, #92] @ e1e60 <__cxa_atexit@plt+0xd5988> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #67 @ 0x43 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r3, [r6, #148] @ 0x94 │ │ │ │ - andeq r0, r0, ip, ror #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r9, [r5, #48]! @ 0x30 │ │ │ │ - ldr ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e3618 <__cxa_atexit@plt+0xd7140> │ │ │ │ - stm sp, {r3, fp} │ │ │ │ - mov r2, r1 │ │ │ │ - ldr sl, [r2, #12]! │ │ │ │ - ldr r3, [r2, #-8] │ │ │ │ - ldr lr, [r2, #12] │ │ │ │ - cmp lr, r3 │ │ │ │ - bge e35d8 <__cxa_atexit@plt+0xd7100> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, ip │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - ldm sp, {r3, fp} │ │ │ │ - bne e3618 <__cxa_atexit@plt+0xd7140> │ │ │ │ - ldr lr, [r1, #8] │ │ │ │ - ldr r3, [r1, #28] │ │ │ │ - cmp r3, lr │ │ │ │ - blt e35c8 <__cxa_atexit@plt+0xd70f0> │ │ │ │ - ldm sp, {r3, fp} │ │ │ │ - bne e3618 <__cxa_atexit@plt+0xd7140> │ │ │ │ - ldr r5, [pc, #40] @ e3628 <__cxa_atexit@plt+0xd7150> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [r1, #36] @ 0x24 │ │ │ │ - ldr r9, [r1, #40] @ 0x28 │ │ │ │ - str r5, [r1, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r7 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - str r0, [r5] │ │ │ │ - mov r7, ip │ │ │ │ - mov sl, r3 │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r3, r6, r4, asr #18 │ │ │ │ - andeq r0, r0, r9, lsl #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - biceq r3, r6, ip, lsl #19 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r5, sp, r0, asr #7 │ │ │ │ + bicseq r5, sp, r4, lsr #7 │ │ │ │ + biceq r8, r6, r0, lsr #7 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e3700 <__cxa_atexit@plt+0xd7228> │ │ │ │ - ldr lr, [pc, #144] @ e3708 <__cxa_atexit@plt+0xd7230> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr ip, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - ldr r1, [r7, #17] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r2, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r1, ip} │ │ │ │ - str r8, [r7, #24] │ │ │ │ - str r9, [r7, #28] │ │ │ │ - tst sl, #3 │ │ │ │ - beq e36e8 <__cxa_atexit@plt+0xd7210> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #72] @ e370c <__cxa_atexit@plt+0xd7234> │ │ │ │ + bhi e1e9c <__cxa_atexit@plt+0xd59c4> │ │ │ │ + ldr r2, [pc, #28] @ e1ea4 <__cxa_atexit@plt+0xd59cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - str r2, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e36f8 <__cxa_atexit@plt+0xd7220> │ │ │ │ - b e3764 <__cxa_atexit@plt+0xd728c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - ldrdeq r3, [r6, #132] @ 0x84 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ e3754 <__cxa_atexit@plt+0xd727c> │ │ │ │ - add r0, pc, r0 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e374c <__cxa_atexit@plt+0xd7274> │ │ │ │ - b e3764 <__cxa_atexit@plt+0xd728c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq r3, r6, ip, lsl #17 │ │ │ │ - andeq r0, r0, sl, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, fp │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r5, #32]! │ │ │ │ - ldr fp, [r5, #-8] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e3908 <__cxa_atexit@plt+0xd7430> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #116 @ 0x74 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e3980 <__cxa_atexit@plt+0xd74a8> │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str r8, [sp, #20] │ │ │ │ - ldr r8, [pc, #592] @ e39f8 <__cxa_atexit@plt+0xd7520> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r9 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr ip, [r2, #12] │ │ │ │ - str sl, [sp, #24] │ │ │ │ - ldr sl, [r2, #16] │ │ │ │ - ldr r8, [r2, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r0, [sp, #28] │ │ │ │ - str r7, [sp, #36] @ 0x24 │ │ │ │ - str r1, [sp, #16] │ │ │ │ - mov lr, r3 │ │ │ │ - ldr r0, [pc, #520] @ e39fc <__cxa_atexit@plt+0xd7524> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [lr, #20]! │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #492] @ e3a00 <__cxa_atexit@plt+0xd7528> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - str r8, [r3, #48] @ 0x30 │ │ │ │ - str r3, [r3, #52] @ 0x34 │ │ │ │ - str ip, [r3, #56] @ 0x38 │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r6, [r2, #8] │ │ │ │ - str r4, [sp, #32] │ │ │ │ - sub r4, r1, #67 @ 0x43 │ │ │ │ - str r1, [sp] │ │ │ │ - sub r1, r1, #25 │ │ │ │ - str fp, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str r4, [r2, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r4, [r3, #64] @ 0x40 │ │ │ │ - str lr, [r3, #68] @ 0x44 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - ldr fp, [sp, #28] │ │ │ │ - str sl, [r3, #72] @ 0x48 │ │ │ │ - ldr sl, [sp, #24] │ │ │ │ - str r6, [r3, #76] @ 0x4c │ │ │ │ - str r0, [r3, #80] @ 0x50 │ │ │ │ - ldr lr, [pc, #388] @ e3a04 <__cxa_atexit@plt+0xd752c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #84] @ 0x54 │ │ │ │ - str ip, [r3, #88] @ 0x58 │ │ │ │ - str r8, [r3, #92] @ 0x5c │ │ │ │ - add lr, r3, #96 @ 0x60 │ │ │ │ - stm lr, {r1, r4, r7} │ │ │ │ - str r6, [r3, #108] @ 0x6c │ │ │ │ - str r0, [r3, #112] @ 0x70 │ │ │ │ - add r2, r2, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e39d0 <__cxa_atexit@plt+0xd74f8> │ │ │ │ - add r6, r9, #144 @ 0x90 │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e39c0 <__cxa_atexit@plt+0xd74e8> │ │ │ │ - ldr r3, [pc, #348] @ e3a1c <__cxa_atexit@plt+0xd7544> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r5, [pc, #344] @ e3a20 <__cxa_atexit@plt+0xd7548> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #340] @ e3a24 <__cxa_atexit@plt+0xd754c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - str r0, [r2] │ │ │ │ - str r3, [r9, #120]! @ 0x78 │ │ │ │ - sub r3, r6, #11 │ │ │ │ - str r3, [r9, #24] │ │ │ │ - ldr r3, [pc, #316] @ e3a28 <__cxa_atexit@plt+0xd7550> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - add lr, r9, #8 │ │ │ │ - stm lr, {r0, r3, r9} │ │ │ │ - str r5, [r9, #20]! │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - mov r5, r2 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r6, [r2, #28]! │ │ │ │ - str fp, [r2, #4] │ │ │ │ - str r6, [r2, #8] │ │ │ │ - str fp, [r2, #12] │ │ │ │ - cmp r0, r2 │ │ │ │ - bhi e3994 <__cxa_atexit@plt+0xd74bc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e399c <__cxa_atexit@plt+0xd74c4> │ │ │ │ - ldr r5, [pc, #212] @ e3a0c <__cxa_atexit@plt+0xd7534> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #208] @ e3a10 <__cxa_atexit@plt+0xd7538> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #204] @ e3a14 <__cxa_atexit@plt+0xd753c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - sub r5, r6, #11 │ │ │ │ - str r5, [r9, #24] │ │ │ │ - ldr r5, [pc, #184] @ e3a18 <__cxa_atexit@plt+0xd7540> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r5, [r9, #12] │ │ │ │ - str r9, [r9, #16] │ │ │ │ - str r3, [r9, #20]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, lr │ │ │ │ - mov fp, r0 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r5, #116 @ 0x74 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov fp, r0 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b e39a4 <__cxa_atexit@plt+0xd74cc> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #72] @ e39f4 <__cxa_atexit@plt+0xd751c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r1 │ │ │ │ - mov fp, r0 │ │ │ │ - bx r2 │ │ │ │ - mov r7, #28 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r7, [pc, #48] @ e3a08 <__cxa_atexit@plt+0xd7530> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ + mov r5, r3 │ │ │ │ + b 186df0c <__cxa_atexit@plt+0x1861a34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - mov r9, sl │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r6, r8, lsl #10 │ │ │ │ - @ instruction: 0xfffff8a8 │ │ │ │ - @ instruction: 0xfffff8c8 │ │ │ │ - @ instruction: 0xfffff908 │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - ldrdeq r3, [r6, #76] @ 0x4c │ │ │ │ - @ instruction: 0xffff7e78 │ │ │ │ - @ instruction: 0xffff80e8 │ │ │ │ - biceq r3, r6, r4, ror #10 │ │ │ │ - bicseq r3, sp, r8, lsl #15 │ │ │ │ - @ instruction: 0xffff7ef0 │ │ │ │ - @ instruction: 0xffff8160 │ │ │ │ - ldrdeq r3, [r6, #92] @ 0x5c │ │ │ │ - ldrsheq r3, [sp, #124] @ 0x7c │ │ │ │ - biceq r3, r6, r4, asr #10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e3a84 <__cxa_atexit@plt+0xd75ac> │ │ │ │ - ldr lr, [pc, #64] @ e3a8c <__cxa_atexit@plt+0xd75b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [pc, #48] @ e3a90 <__cxa_atexit@plt+0xd75b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #44] @ e3a94 <__cxa_atexit@plt+0xd75bc> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e1ef4 <__cxa_atexit@plt+0xd5a1c> │ │ │ │ + ldr r2, [pc, #52] @ e1f00 <__cxa_atexit@plt+0xd5a28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ e1f04 <__cxa_atexit@plt+0xd5a2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - add r8, lr, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - biceq r2, r6, r4, lsl #28 │ │ │ │ - bicseq r3, sp, ip, lsr r1 │ │ │ │ - bicseq r3, sp, r0, lsl #3 │ │ │ │ - ldrdeq r3, [r6, #72] @ 0x48 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + ldrsheq r4, [sp, #192] @ 0xc0 │ │ │ │ + biceq r8, r6, r4, lsr r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e3ae4 <__cxa_atexit@plt+0xd760c> │ │ │ │ - ldr lr, [pc, #52] @ e3aec <__cxa_atexit@plt+0xd7614> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r1, [pc, #32] @ e3af0 <__cxa_atexit@plt+0xd7618> │ │ │ │ + bhi e1f48 <__cxa_atexit@plt+0xd5a70> │ │ │ │ + ldr r2, [pc, #40] @ e1f50 <__cxa_atexit@plt+0xd5a78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ e1f54 <__cxa_atexit@plt+0xd5a7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - add r8, lr, #2 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ + b 16356e8 <__cxa_atexit@plt+0x1629210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01c62d98 │ │ │ │ - bicseq r3, sp, ip, asr #1 │ │ │ │ - biceq r3, r6, r8, ror r4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r7 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #64 @ 0x40 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e3bc0 <__cxa_atexit@plt+0xd76e8> │ │ │ │ - ldr r7, [pc, #176] @ e3bcc <__cxa_atexit@plt+0xd76f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [r3, #3] │ │ │ │ - add sl, r3, #7 │ │ │ │ - ldm sl, {r0, r9, sl} │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r1, [r3, #23] │ │ │ │ - str r8, [r2, #36] @ 0x24 │ │ │ │ - ldr r7, [r3, #27] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - ldr r1, [r3, #35] @ 0x23 │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r0, [r3, #31] │ │ │ │ - ldr r3, [r3, #19] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - str sl, [r2, #20] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e3ba8 <__cxa_atexit@plt+0xd76d0> │ │ │ │ - ldr r3, [pc, #88] @ e3bd0 <__cxa_atexit@plt+0xd76f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r3, [r5, #-52]! @ 0xffffffcc │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r3, [r5, #48] @ 0x30 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r3, #3 │ │ │ │ - beq e3bb4 <__cxa_atexit@plt+0xd76dc> │ │ │ │ - mov r7, r3 │ │ │ │ - b e3c2c <__cxa_atexit@plt+0xd7754> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01c6339c │ │ │ │ - andeq r0, r0, r9, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr lr, [pc, #44] @ e3c1c <__cxa_atexit@plt+0xd7744> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - stmda r5, {r0, r1, r2} │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e3c14 <__cxa_atexit@plt+0xd773c> │ │ │ │ - b e3c2c <__cxa_atexit@plt+0xd7754> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - biceq r3, r6, r0, asr r3 │ │ │ │ - andeq r0, r0, ip, ror #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #172] @ e3cf0 <__cxa_atexit@plt+0xd7818> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq e3ca4 <__cxa_atexit@plt+0xd77cc> │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e3ce4 <__cxa_atexit@plt+0xd780c> │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r9, [r1, #48]! @ 0x30 │ │ │ │ - cmp r2, r0 │ │ │ │ - bge e3cb0 <__cxa_atexit@plt+0xd77d8> │ │ │ │ - ldr r0, [pc, #104] @ e3cf8 <__cxa_atexit@plt+0xd7820> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r1] │ │ │ │ - add r8, r0, #2 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, lr │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bne e3ce4 <__cxa_atexit@plt+0xd780c> │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - cmp r2, r0 │ │ │ │ - blt e3c88 <__cxa_atexit@plt+0xd77b0> │ │ │ │ - bne e3ce4 <__cxa_atexit@plt+0xd780c> │ │ │ │ - ldr r3, [pc, #36] @ e3cf4 <__cxa_atexit@plt+0xd781c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - add r5, r5, #52 @ 0x34 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - biceq r2, r6, r0, asr #23 │ │ │ │ - biceq r3, r6, r4, ror r2 │ │ │ │ - andeq r6, r0, pc, ror #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #56] @ 0x38 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e3d90 <__cxa_atexit@plt+0xd78b8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #60]! @ 0x3c │ │ │ │ - ldr r1, [r2, #-56] @ 0xffffffc8 │ │ │ │ - ldr lr, [r2, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [r2, #-24] @ 0xffffffe8 │ │ │ │ - mov r0, r2 │ │ │ │ - ldr sl, [r0, #-48]! @ 0xffffffd0 │ │ │ │ - cmp r3, r1 │ │ │ │ - bge e3d58 <__cxa_atexit@plt+0xd7880> │ │ │ │ - ldr r0, [pc, #92] @ e3da0 <__cxa_atexit@plt+0xd78c8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2] │ │ │ │ - add r8, r0, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, lr │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - bne e3d90 <__cxa_atexit@plt+0xd78b8> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - cmp r3, r1 │ │ │ │ - blt e3d3c <__cxa_atexit@plt+0xd7864> │ │ │ │ - bne e3d90 <__cxa_atexit@plt+0xd78b8> │ │ │ │ - ldr r3, [pc, #36] @ e3d9c <__cxa_atexit@plt+0xd78c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [r5, #48] @ 0x30 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r0 │ │ │ │ - mov sl, r7 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - add r5, r5, #64 @ 0x40 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r2, r6, ip, lsl #22 │ │ │ │ - biceq r3, r6, ip, asr #3 │ │ │ │ - andeq fp, r0, ip, ror #24 │ │ │ │ + bicseq r4, sp, r0, ror ip │ │ │ │ + biceq r8, r6, r4, ror #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne e3de4 <__cxa_atexit@plt+0xd790c> │ │ │ │ - ldr r1, [pc, #112] @ e3e44 <__cxa_atexit@plt+0xd796c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - ldr sl, [r3, #20] │ │ │ │ - add r8, r1, #2 │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr sl, [r3, #12] │ │ │ │ - ldr r1, [r3, #24] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge e3e18 <__cxa_atexit@plt+0xd7940> │ │ │ │ - ldr r3, [pc, #60] @ e3e3c <__cxa_atexit@plt+0xd7964> │ │ │ │ + ldr r3, [pc, #16] @ e1f7c <__cxa_atexit@plt+0xd5aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ e3e40 <__cxa_atexit@plt+0xd7968> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b e2050 <__cxa_atexit@plt+0xd5b78> │ │ │ │ - ldr r2, [r3, #40] @ 0x28 │ │ │ │ - bne e3e30 <__cxa_atexit@plt+0xd7958> │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - ldr r0, [r3, #28] │ │ │ │ - cmp r0, r1 │ │ │ │ - blt e3df8 <__cxa_atexit@plt+0xd7920> │ │ │ │ - add r5, r3, #52 @ 0x34 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - biceq r2, r6, r0, asr sl │ │ │ │ - bicseq r2, sp, r0, ror #27 │ │ │ │ - biceq r2, r6, ip, ror sl │ │ │ │ - biceq r3, r6, r4, lsr #2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + ldrdeq r8, [r6, #24] │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e3f08 <__cxa_atexit@plt+0xd7a30> │ │ │ │ - ldr lr, [pc, #164] @ e3f10 <__cxa_atexit@plt+0xd7a38> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #25] │ │ │ │ - ldr r0, [r7, #21] │ │ │ │ - ldr r2, [r7, #17] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-40]! @ 0xffffffd8 │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #32] │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr lr, [r7, #5] │ │ │ │ - ldr r1, [r7, #9] │ │ │ │ - ldr r7, [r7, #13] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq e3ef0 <__cxa_atexit@plt+0xd7a18> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #72] @ e3f14 <__cxa_atexit@plt+0xd7a3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - str r2, [r5, #-52]! @ 0xffffffcc │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e3f00 <__cxa_atexit@plt+0xd7a28> │ │ │ │ - b e3f6c <__cxa_atexit@plt+0xd7a94> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq r3, r6, r8, asr r0 │ │ │ │ - andeq r0, r0, r9, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ e3f5c <__cxa_atexit@plt+0xd7a84> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e3f54 <__cxa_atexit@plt+0xd7a7c> │ │ │ │ - b e3f6c <__cxa_atexit@plt+0xd7a94> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq r3, r6, r0, lsl r0 │ │ │ │ - andeq r0, r0, ip, ror #24 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r9, [r5, #48]! @ 0x30 │ │ │ │ - ldr ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e3ffc <__cxa_atexit@plt+0xd7b24> │ │ │ │ - stm sp, {r3, fp} │ │ │ │ - mov r2, r1 │ │ │ │ - ldr sl, [r2, #12]! │ │ │ │ - ldr r3, [r2, #-8] │ │ │ │ - ldr lr, [r2, #12] │ │ │ │ - cmp lr, r3 │ │ │ │ - bge e3fbc <__cxa_atexit@plt+0xd7ae4> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, ip │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b e2c1c <__cxa_atexit@plt+0xd6744> │ │ │ │ - ldm sp, {r3, fp} │ │ │ │ - bne e3ffc <__cxa_atexit@plt+0xd7b24> │ │ │ │ - ldr lr, [r1, #8] │ │ │ │ - ldr r3, [r1, #28] │ │ │ │ - cmp r3, lr │ │ │ │ - blt e3fac <__cxa_atexit@plt+0xd7ad4> │ │ │ │ - ldm sp, {r3, fp} │ │ │ │ - bne e3ffc <__cxa_atexit@plt+0xd7b24> │ │ │ │ - ldr r5, [pc, #40] @ e400c <__cxa_atexit@plt+0xd7b34> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [r1, #36] @ 0x24 │ │ │ │ - ldr r9, [r1, #40] @ 0x28 │ │ │ │ - str r5, [r1, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r7 │ │ │ │ - b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ - str r0, [r5] │ │ │ │ - mov r7, ip │ │ │ │ - mov sl, r3 │ │ │ │ - b e2c1c <__cxa_atexit@plt+0xd6744> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq r2, r6, r0, ror #30 │ │ │ │ - andeq r0, r0, r9, lsl #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #36]! @ 0x24 │ │ │ │ - ldr r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b e2c1c <__cxa_atexit@plt+0xd6744> │ │ │ │ - biceq r2, r6, r8, lsr #31 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e40e0 <__cxa_atexit@plt+0xd7c08> │ │ │ │ - ldr lr, [pc, #140] @ e40e8 <__cxa_atexit@plt+0xd7c10> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr ip, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - ldr r1, [r7, #17] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e200c <__cxa_atexit@plt+0xd5b34> │ │ │ │ + ldr r3, [pc, #124] @ e201c <__cxa_atexit@plt+0xd5b44> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ - str lr, [r7, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r7, {r1, r3} │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r2, ip} │ │ │ │ - str r8, [r7, #24] │ │ │ │ - str r9, [r7, #28] │ │ │ │ - tst sl, #3 │ │ │ │ - beq e40c8 <__cxa_atexit@plt+0xd7bf0> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r7, [sl, #7] │ │ │ │ - ldr r2, [pc, #72] @ e40ec <__cxa_atexit@plt+0xd7c14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - str r2, [r5, #-44]! @ 0xffffffd4 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e40d8 <__cxa_atexit@plt+0xd7c00> │ │ │ │ - b e4144 <__cxa_atexit@plt+0xd7c6c> │ │ │ │ - ldr r0, [sl] │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq e1fe8 <__cxa_atexit@plt+0xd5b10> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e1ff8 <__cxa_atexit@plt+0xd5b20> │ │ │ │ + ldr r7, [pc, #96] @ e2020 <__cxa_atexit@plt+0xd5b48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + ldr r7, [pc, #76] @ e2024 <__cxa_atexit@plt+0xd5b4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 184a454 <__cxa_atexit@plt+0x183df7c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #44] @ e202c <__cxa_atexit@plt+0xd5b54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e2028 <__cxa_atexit@plt+0xd5b50> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r2, [r6, #228] @ 0xe4 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + bicseq r4, sp, ip, asr #27 │ │ │ │ + biceq r8, r6, r8, lsl #4 │ │ │ │ + ldrsheq r4, [sp, #176] @ 0xb0 │ │ │ │ + biceq r8, r6, r4, ror #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [pc, #32] @ e4134 <__cxa_atexit@plt+0xd7c5c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e412c <__cxa_atexit@plt+0xd7c54> │ │ │ │ - b e4144 <__cxa_atexit@plt+0xd7c6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e2070 <__cxa_atexit@plt+0xd5b98> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #48] @ e2088 <__cxa_atexit@plt+0xd5bb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r3, r8} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #36] @ e208c <__cxa_atexit@plt+0xd5bb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 184a454 <__cxa_atexit@plt+0x183df7c> │ │ │ │ + ldr r7, [pc, #12] @ e2084 <__cxa_atexit@plt+0xd5bac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq r2, r6, ip, lsr #29 │ │ │ │ - andeq r0, r0, sl, rrx │ │ │ │ + bicseq r4, sp, r8, ror fp │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + bicseq r4, sp, ip, lsr sp │ │ │ │ + biceq r8, r6, r4, lsl #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr lr, [r5, #32]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e42e4 <__cxa_atexit@plt+0xd7e0c> │ │ │ │ - ldr r3, [r0, #804] @ 0x324 │ │ │ │ - add r6, r9, #116 @ 0x74 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e435c <__cxa_atexit@plt+0xd7e84> │ │ │ │ - str r3, [sp] │ │ │ │ - str r8, [sp, #20] │ │ │ │ - ldr r8, [pc, #572] @ e43c4 <__cxa_atexit@plt+0xd7eec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - mov r3, r9 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr ip, [r2, #12] │ │ │ │ - ldr r8, [r2, #16] │ │ │ │ - str fp, [sp, #32] │ │ │ │ - ldr fp, [r2, #20] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - str sl, [sp, #28] │ │ │ │ - mov sl, r3 │ │ │ │ - ldr r4, [pc, #508] @ e43c8 <__cxa_atexit@plt+0xd7ef0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [sl, #20]! │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str fp, [r3, #40] @ 0x28 │ │ │ │ - ldr r4, [pc, #484] @ e43cc <__cxa_atexit@plt+0xd7ef4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ - str fp, [r3, #48] @ 0x30 │ │ │ │ - str r3, [r3, #52] @ 0x34 │ │ │ │ - str ip, [r3, #56] @ 0x38 │ │ │ │ - ldr r4, [r2, #28]! │ │ │ │ - str r4, [sp, #4] │ │ │ │ - sub r4, r6, #67 @ 0x43 │ │ │ │ - str r0, [sp, #24] │ │ │ │ - ldr fp, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [sp, #16] │ │ │ │ - ldr lr, [r2, #-20] @ 0xffffffec │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r4, [r2, #12] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - str sl, [r3, #68] @ 0x44 │ │ │ │ - ldr sl, [sp, #28] │ │ │ │ - str r8, [r3, #72] @ 0x48 │ │ │ │ - ldr r8, [sp, #20] │ │ │ │ - str lr, [r3, #76] @ 0x4c │ │ │ │ - str fp, [r3, #80] @ 0x50 │ │ │ │ - ldr r4, [pc, #380] @ e43d0 <__cxa_atexit@plt+0xd7ef8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #84] @ 0x54 │ │ │ │ - str ip, [r3, #88] @ 0x58 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r4, [r3, #92] @ 0x5c │ │ │ │ - add r4, r3, #96 @ 0x60 │ │ │ │ - stm r4, {r0, r1, r7, lr} │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - str fp, [r3, #112] @ 0x70 │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e43a4 <__cxa_atexit@plt+0xd7ecc> │ │ │ │ - add r6, r9, #144 @ 0x90 │ │ │ │ - ldr r4, [sp] │ │ │ │ - cmp r4, r6 │ │ │ │ - bcc e439c <__cxa_atexit@plt+0xd7ec4> │ │ │ │ - ldr r5, [pc, #332] @ e43e8 <__cxa_atexit@plt+0xd7f10> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r4, [pc, #328] @ e43ec <__cxa_atexit@plt+0xd7f14> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [pc, #324] @ e43f0 <__cxa_atexit@plt+0xd7f18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r2] │ │ │ │ - str r5, [r9, #120]! @ 0x78 │ │ │ │ - sub r5, r6, #11 │ │ │ │ - str r5, [r9, #24] │ │ │ │ - ldr r5, [pc, #304] @ e43f4 <__cxa_atexit@plt+0xd7f1c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r5, [r9, #12] │ │ │ │ - str r9, [r9, #16] │ │ │ │ - str r4, [r9, #20]! │ │ │ │ - mov r4, r0 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - str r1, [r2, #32] │ │ │ │ - str lr, [r2, #36] @ 0x24 │ │ │ │ - str r1, [r2, #40] @ 0x28 │ │ │ │ - add r2, r2, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e4370 <__cxa_atexit@plt+0xd7e98> │ │ │ │ - ldr r3, [r0, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e4378 <__cxa_atexit@plt+0xd7ea0> │ │ │ │ - ldr r5, [pc, #196] @ e43d8 <__cxa_atexit@plt+0xd7f00> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #192] @ e43dc <__cxa_atexit@plt+0xd7f04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #188] @ e43e0 <__cxa_atexit@plt+0xd7f08> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e20dc <__cxa_atexit@plt+0xd5c04> │ │ │ │ + ldr r2, [pc, #48] @ e20e8 <__cxa_atexit@plt+0xd5c10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ e20ec <__cxa_atexit@plt+0xd5c14> │ │ │ │ add r1, pc, r1 │ │ │ │ - str lr, [r2] │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - sub r5, r6, #11 │ │ │ │ - str r5, [r9, #24] │ │ │ │ - ldr r5, [pc, #168] @ e43e4 <__cxa_atexit@plt+0xd7f0c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r5, [r9, #12] │ │ │ │ - str r9, [r9, #16] │ │ │ │ - str r3, [r9, #20]! │ │ │ │ - mov r4, r0 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r5, #116 @ 0x74 │ │ │ │ - str r5, [r0, #828] @ 0x33c │ │ │ │ - mov r4, r0 │ │ │ │ - mov r5, r2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r1, [r5] │ │ │ │ + sub sl, r6, #2 │ │ │ │ + ldr r8, [pc, #28] @ e20f0 <__cxa_atexit@plt+0xd5c18> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 185ca84 <__cxa_atexit@plt+0x18505ac> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, r9 │ │ │ │ - b e4380 <__cxa_atexit@plt+0xd7ea8> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r0, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #56] @ e43c0 <__cxa_atexit@plt+0xd7ee8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r0, #-8] │ │ │ │ - mov r4, r0 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, lr │ │ │ │ - bx r1 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r0, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #40] @ e43d4 <__cxa_atexit@plt+0xd7efc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r0, #-8] │ │ │ │ - mov r4, r0 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r1 │ │ │ │ - bx r2 │ │ │ │ - biceq r2, r6, ip, lsr #22 │ │ │ │ - @ instruction: 0xfffff8ac │ │ │ │ - @ instruction: 0xfffff8d4 │ │ │ │ - @ instruction: 0xfffff918 │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - biceq r2, r6, r8, lsl #22 │ │ │ │ - @ instruction: 0xffff749c │ │ │ │ - @ instruction: 0xffff770c │ │ │ │ - biceq r2, r6, r8, lsl #23 │ │ │ │ - bicseq r2, sp, ip, lsr #27 │ │ │ │ - @ instruction: 0xffff7514 │ │ │ │ - @ instruction: 0xffff7784 │ │ │ │ - biceq r2, r6, r0, lsl #24 │ │ │ │ - bicseq r2, sp, r4, lsr #28 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrsbeq r5, [sp, #8] │ │ │ │ + biceq r8, r6, r0, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r9 │ │ │ │ - mov ip, r8 │ │ │ │ - mov r1, r6 │ │ │ │ - sub r9, r5, #4 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi e452c <__cxa_atexit@plt+0xd8054> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #116 @ 0x74 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e4534 <__cxa_atexit@plt+0xd805c> │ │ │ │ - ldr r3, [pc, #292] @ e4558 <__cxa_atexit@plt+0xd8080> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [pc, #268] @ e455c <__cxa_atexit@plt+0xd8084> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r0, [r1, #4] │ │ │ │ - sub fp, r6, #69 @ 0x45 │ │ │ │ - sub r8, r6, #49 @ 0x31 │ │ │ │ - ldr r3, [pc, #252] @ e4560 <__cxa_atexit@plt+0xd8088> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #272] @ e2218 <__cxa_atexit@plt+0xd5d40> │ │ │ │ add r3, pc, r3 │ │ │ │ - str sl, [r1, #12] │ │ │ │ - str r2, [r1, #8] │ │ │ │ - ldr r0, [pc, #240] @ e4564 <__cxa_atexit@plt+0xd808c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r1, #40] @ 0x28 │ │ │ │ - sub r7, r6, #90 @ 0x5a │ │ │ │ - str r7, [r1, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #224] @ e4568 <__cxa_atexit@plt+0xd8090> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1, #32] │ │ │ │ - str r3, [r1, #20] │ │ │ │ - sub r7, r6, #79 @ 0x4f │ │ │ │ - str ip, [r1, #28] │ │ │ │ - str lr, [r1, #16] │ │ │ │ - mov r3, r1 │ │ │ │ - str r0, [r3, #48]! @ 0x30 │ │ │ │ - str ip, [r1, #84] @ 0x54 │ │ │ │ - str fp, [r1, #88] @ 0x58 │ │ │ │ - ldr r0, [pc, #184] @ e456c <__cxa_atexit@plt+0xd8094> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e21e8 <__cxa_atexit@plt+0xd5d10> │ │ │ │ + ldr r0, [pc, #244] @ e221c <__cxa_atexit@plt+0xd5d44> │ │ │ │ add r0, pc, r0 │ │ │ │ - add lr, r1, #92 @ 0x5c │ │ │ │ - stm lr, {r0, r3, r8} │ │ │ │ - str r7, [r1, #104] @ 0x68 │ │ │ │ - str r1, [r1, #108] @ 0x6c │ │ │ │ - str ip, [r1, #112] @ 0x70 │ │ │ │ - str r2, [r1, #52] @ 0x34 │ │ │ │ - str sl, [r1, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #152] @ e4570 <__cxa_atexit@plt+0xd8098> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ - str r3, [r1, #64] @ 0x40 │ │ │ │ - ldr r3, [pc, #140] @ e4574 <__cxa_atexit@plt+0xd809c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r1, #68] @ 0x44 │ │ │ │ - str r1, [r1, #72] @ 0x48 │ │ │ │ - str r8, [r1, #76] @ 0x4c │ │ │ │ - str r7, [r1, #80] @ 0x50 │ │ │ │ - str r1, [r1, #44] @ 0x2c │ │ │ │ - str r1, [r1, #24] │ │ │ │ - sub r3, r6, #41 @ 0x29 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - sub sl, r6, #17 │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr r8, [pc, #88] @ e4578 <__cxa_atexit@plt+0xd80a0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r9, ip │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 28ed64 <__cxa_atexit@plt+0x28288c> │ │ │ │ - mov r6, r1 │ │ │ │ - b e453c <__cxa_atexit@plt+0xd8064> │ │ │ │ - mov r7, #116 @ 0x74 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ e4554 <__cxa_atexit@plt+0xd807c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, ip │ │ │ │ - mov r9, r2 │ │ │ │ - bx r0 │ │ │ │ - strheq r2, [r6, #168] @ 0xa8 │ │ │ │ - @ instruction: 0xffffdc18 │ │ │ │ - @ instruction: 0xffffe16c │ │ │ │ - @ instruction: 0xffffdf28 │ │ │ │ - @ instruction: 0xffffe7a4 │ │ │ │ - @ instruction: 0xffffdfdc │ │ │ │ - @ instruction: 0xfffffb90 │ │ │ │ - @ instruction: 0xffffea54 │ │ │ │ - @ instruction: 0xfffff178 │ │ │ │ - strheq r2, [r6, #172] @ 0xac │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e45bc <__cxa_atexit@plt+0xd80e4> │ │ │ │ - ldr r8, [pc, #48] @ e45d0 <__cxa_atexit@plt+0xd80f8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #44] @ e45d4 <__cxa_atexit@plt+0xd80fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r7, [pc, #20] @ e45d8 <__cxa_atexit@plt+0xd8100> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq r2, r6, r0, lsl #20 │ │ │ │ - biceq r2, r6, r4, asr sl │ │ │ │ - biceq r2, r6, r8, asr #20 │ │ │ │ - biceq r2, r6, r4, lsr #20 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e4620 <__cxa_atexit@plt+0xd8148> │ │ │ │ - ldr r8, [pc, #48] @ e4634 <__cxa_atexit@plt+0xd815c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #44] @ e4638 <__cxa_atexit@plt+0xd8160> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r7, [pc, #20] @ e463c <__cxa_atexit@plt+0xd8164> │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-4]! │ │ │ │ + ands r0, r1, #3 │ │ │ │ + beq e2170 <__cxa_atexit@plt+0xd5c98> │ │ │ │ + cmp r0, #2 │ │ │ │ + bne e2180 <__cxa_atexit@plt+0xd5ca8> │ │ │ │ + ldr r7, [pc, #220] @ e2224 <__cxa_atexit@plt+0xd5d4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01c6299c │ │ │ │ - strdeq r2, [r6, #144] @ 0x90 │ │ │ │ - biceq r2, r6, r4, ror #19 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e4670 <__cxa_atexit@plt+0xd8198> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ e4678 <__cxa_atexit@plt+0xd81a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r1, #2] │ │ │ │ + ldr r2, [r1, #6] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + ldr r7, [pc, #200] @ e2228 <__cxa_atexit@plt+0xd5d50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 27411c <__cxa_atexit@plt+0x267c44> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r2, sp, r8, lsr r5 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e46cc <__cxa_atexit@plt+0xd81f4> │ │ │ │ - ldr r3, [pc, #64] @ e46e4 <__cxa_atexit@plt+0xd820c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ e46e8 <__cxa_atexit@plt+0xd8210> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e46ec <__cxa_atexit@plt+0xd8214> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - bicseq r2, sp, r8, ror r9 │ │ │ │ - biceq r2, r6, r0, asr r9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e473c <__cxa_atexit@plt+0xd8264> │ │ │ │ - ldr r3, [pc, #60] @ e4754 <__cxa_atexit@plt+0xd827c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ e4758 <__cxa_atexit@plt+0xd8280> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #10 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e475c <__cxa_atexit@plt+0xd8284> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r1 │ │ │ │ + b 184a454 <__cxa_atexit@plt+0x183df7c> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - bicseq r2, sp, ip, lsl #18 │ │ │ │ - bicseq r2, sp, r8, lsl #18 │ │ │ │ - biceq r2, r6, r4, ror #17 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e47f0 <__cxa_atexit@plt+0xd8318> │ │ │ │ - ldr r3, [pc, #152] @ e4818 <__cxa_atexit@plt+0xd8340> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq e47e0 <__cxa_atexit@plt+0xd8308> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc e4800 <__cxa_atexit@plt+0xd8328> │ │ │ │ - ldr r8, [pc, #124] @ e4820 <__cxa_atexit@plt+0xd8348> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr lr, [pc, #108] @ e4824 <__cxa_atexit@plt+0xd834c> │ │ │ │ + bcc e21fc <__cxa_atexit@plt+0xd5d24> │ │ │ │ + ldr r2, [pc, #152] @ e2230 <__cxa_atexit@plt+0xd5d58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr lr, [pc, #140] @ e2234 <__cxa_atexit@plt+0xd5d5c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r7, r3, #19 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r2, [pc, #132] @ e2238 <__cxa_atexit@plt+0xd5d60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r0, r3, #19 │ │ │ │ + ldr r8, [pc, #120] @ e223c <__cxa_atexit@plt+0xd5d64> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r1, r6, r8} │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ e481c <__cxa_atexit@plt+0xd8344> │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #60] @ e222c <__cxa_atexit@plt+0xd5d54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ e2220 <__cxa_atexit@plt+0xd5d48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq r2, r6, r4, lsr r8 │ │ │ │ - bicseq r2, sp, r8, lsl #17 │ │ │ │ - bicseq r2, sp, r8, ror r8 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + bicseq r4, sp, r4, ror #19 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + bicseq r4, sp, r4, asr #24 │ │ │ │ + biceq r8, r6, ip, lsr #32 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + bicseq r4, sp, r8, lsr #20 │ │ │ │ + bicseq r4, sp, ip, lsr sl │ │ │ │ + bicseq r4, sp, r0, ror #20 │ │ │ │ + strdeq r7, [r6, #236] @ 0xec │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e4880 <__cxa_atexit@plt+0xd83a8> │ │ │ │ - ldr r8, [pc, #64] @ e488c <__cxa_atexit@plt+0xd83b4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #60] @ e4890 <__cxa_atexit@plt+0xd83b8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc e22a8 <__cxa_atexit@plt+0xd5dd0> │ │ │ │ + ldr r2, [pc, #76] @ e22b4 <__cxa_atexit@plt+0xd5ddc> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr lr, [pc, #64] @ e22b8 <__cxa_atexit@plt+0xd5de0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ sub r0, r6, #19 │ │ │ │ - str r8, [r3, #4] │ │ │ │ + ldr r8, [pc, #52] @ e22bc <__cxa_atexit@plt+0xd5de4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r2, r3, r8} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r2, sp, r0, ror #15 │ │ │ │ - ldrsbeq r2, [sp, #124] @ 0x7c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + bicseq r4, sp, r8, asr r9 │ │ │ │ + @ instruction: 0x01dd499c │ │ │ │ + biceq r7, r6, r4, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e48e0 <__cxa_atexit@plt+0xd8408> │ │ │ │ - ldr r3, [pc, #60] @ e48f8 <__cxa_atexit@plt+0xd8420> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi e231c <__cxa_atexit@plt+0xd5e44> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e2314 <__cxa_atexit@plt+0xd5e3c> │ │ │ │ + ldr r9, [pc, #48] @ e2324 <__cxa_atexit@plt+0xd5e4c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #44] @ e2328 <__cxa_atexit@plt+0xd5e50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ e48fc <__cxa_atexit@plt+0xd8424> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #10 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e4900 <__cxa_atexit@plt+0xd8428> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - bicseq r2, sp, r4, ror r7 │ │ │ │ - bicseq r2, sp, r4, ror #14 │ │ │ │ - biceq r2, r6, r8, asr #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e4968 <__cxa_atexit@plt+0xd8490> │ │ │ │ - ldr r2, [pc, #80] @ e4970 <__cxa_atexit@plt+0xd8498> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq e4948 <__cxa_atexit@plt+0xd8470> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e4954 <__cxa_atexit@plt+0xd847c> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r8, [pc, #48] @ e4974 <__cxa_atexit@plt+0xd849c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #32] @ e232c <__cxa_atexit@plt+0xd5e54> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, sl │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ e4978 <__cxa_atexit@plt+0xd84a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - strdeq sl, [lr, sl]! @ │ │ │ │ - bicseq r2, sp, ip, lsl #5 │ │ │ │ + biceq r6, r6, ip, asr #1 │ │ │ │ + ldrsheq r4, [sp, #136] @ 0x88 │ │ │ │ + @ instruction: 0x01dd4e94 │ │ │ │ + biceq r7, r6, r4, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e49a4 <__cxa_atexit@plt+0xd84cc> │ │ │ │ - ldr r8, [pc, #36] @ e49bc <__cxa_atexit@plt+0xd84e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r7, [pc, #12] @ e49b8 <__cxa_atexit@plt+0xd84e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - bicseq r2, sp, ip, lsr r2 │ │ │ │ - @ instruction: 0x01aea2a6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e4a24 <__cxa_atexit@plt+0xd854c> │ │ │ │ - ldr r2, [pc, #80] @ e4a2c <__cxa_atexit@plt+0xd8554> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq e4a04 <__cxa_atexit@plt+0xd852c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e4a10 <__cxa_atexit@plt+0xd8538> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r8, [pc, #48] @ e4a30 <__cxa_atexit@plt+0xd8558> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi e238c <__cxa_atexit@plt+0xd5eb4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq e2384 <__cxa_atexit@plt+0xd5eac> │ │ │ │ + ldr r8, [pc, #48] @ e2394 <__cxa_atexit@plt+0xd5ebc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r9, [pc, #44] @ e2398 <__cxa_atexit@plt+0xd5ec0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #40] @ e239c <__cxa_atexit@plt+0xd5ec4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, sl │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ e4a34 <__cxa_atexit@plt+0xd855c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01aea23e │ │ │ │ - ldrsbeq r2, [sp, #16] │ │ │ │ + strdeq r7, [r6, #220] @ 0xdc │ │ │ │ + biceq r6, r6, r4, asr r0 │ │ │ │ + bicseq r4, sp, r0, lsl #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e4a60 <__cxa_atexit@plt+0xd8588> │ │ │ │ - ldr r8, [pc, #36] @ e4a78 <__cxa_atexit@plt+0xd85a0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r7, [pc, #12] @ e4a74 <__cxa_atexit@plt+0xd859c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - bicseq r2, sp, r0, lsl #3 │ │ │ │ - @ instruction: 0x01aea1ea │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e4ab4 <__cxa_atexit@plt+0xd85dc> │ │ │ │ - ldr r3, [pc, #36] @ e4ac4 <__cxa_atexit@plt+0xd85ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e4b0c <__cxa_atexit@plt+0xd8634> │ │ │ │ - ldr r3, [pc, #48] @ e4b1c <__cxa_atexit@plt+0xd8644> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #36] @ e4b20 <__cxa_atexit@plt+0xd8648> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01aea25d │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e4b84 <__cxa_atexit@plt+0xd86ac> │ │ │ │ - ldr lr, [pc, #76] @ e4b90 <__cxa_atexit@plt+0xd86b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r8, [pc, #64] @ e4b94 <__cxa_atexit@plt+0xd86bc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r2, #-20] @ 0xffffffec │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - str r8, [r2, #-8] │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq e4b78 <__cxa_atexit@plt+0xd86a0> │ │ │ │ - mov r7, r3 │ │ │ │ - b e4ba0 <__cxa_atexit@plt+0xd86c8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - bicseq r2, sp, r8, asr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne e4c18 <__cxa_atexit@plt+0xd8740> │ │ │ │ - ldr r6, [pc, #180] @ e4c6c <__cxa_atexit@plt+0xd8794> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e4c48 <__cxa_atexit@plt+0xd8770> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc e4c60 <__cxa_atexit@plt+0xd8788> │ │ │ │ - ldr r3, [pc, #148] @ e4c74 <__cxa_atexit@plt+0xd879c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #140] @ e4c78 <__cxa_atexit@plt+0xd87a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - ldr r3, [pc, #108] @ e4c7c <__cxa_atexit@plt+0xd87a4> │ │ │ │ + bcc e23d8 <__cxa_atexit@plt+0xd5f00> │ │ │ │ + ldr r3, [pc, #40] @ e23f0 <__cxa_atexit@plt+0xd5f18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e4c54 <__cxa_atexit@plt+0xd877c> │ │ │ │ - ldr r3, [pc, #64] @ e4c70 <__cxa_atexit@plt+0xd8798> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - ldrsbeq r1, [sp, #248] @ 0xf8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e4cdc <__cxa_atexit@plt+0xd8804> │ │ │ │ - ldr r2, [pc, #68] @ e4ce8 <__cxa_atexit@plt+0xd8810> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #60] @ e4cec <__cxa_atexit@plt+0xd8814> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - ldr r3, [pc, #28] @ e4cf0 <__cxa_atexit@plt+0xd8818> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - bicseq r1, sp, r4, lsl pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e4e0c <__cxa_atexit@plt+0xd8934> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #52 @ 0x34 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e4e14 <__cxa_atexit@plt+0xd893c> │ │ │ │ - ldr r0, [pc, #240] @ e4e34 <__cxa_atexit@plt+0xd895c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #236] @ e4e38 <__cxa_atexit@plt+0xd8960> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #232] @ e4e3c <__cxa_atexit@plt+0xd8964> │ │ │ │ - add lr, pc, lr │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - ldr sl, [pc, #212] @ e4e40 <__cxa_atexit@plt+0xd8968> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [pc, #208] @ e4e44 <__cxa_atexit@plt+0xd896c> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - add r1, r1, #1 │ │ │ │ - add lr, lr, #3 │ │ │ │ - add sl, sl, #1 │ │ │ │ - add r0, ip, #3 │ │ │ │ - sub ip, r2, #24 │ │ │ │ - stm ip, {r0, sl, lr} │ │ │ │ - str r1, [r2, #-12] │ │ │ │ - ldr r1, [pc, #172] @ e4e48 <__cxa_atexit@plt+0xd8970> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r2, {r1, r3} │ │ │ │ - ldr r2, [pc, #164] @ e4e4c <__cxa_atexit@plt+0xd8974> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - sub r2, r6, #27 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #144] @ e4e50 <__cxa_atexit@plt+0xd8978> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r1, #1 │ │ │ │ - ldr r0, [pc, #136] @ e4e54 <__cxa_atexit@plt+0xd897c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - add lr, r3, #32 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - sub sl, r6, #11 │ │ │ │ - mov r7, fp │ │ │ │ - ldr r8, [pc, #92] @ e4e58 <__cxa_atexit@plt+0xd8980> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #88] @ e4e5c <__cxa_atexit@plt+0xd8984> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r3 │ │ │ │ - b e4e1c <__cxa_atexit@plt+0xd8944> │ │ │ │ - mov r7, #52 @ 0x34 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ e4e30 <__cxa_atexit@plt+0xd8958> │ │ │ │ + ldr r7, [pc, #20] @ e23f4 <__cxa_atexit@plt+0xd5f1c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - biceq r2, r6, r0, lsl r2 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - biceq r2, r6, r4, ror #5 │ │ │ │ - ldrdeq r2, [r6, #40] @ 0x28 │ │ │ │ - strheq r2, [r6, #44] @ 0x2c │ │ │ │ - strheq r2, [r6, #32] │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - bicseq r1, sp, ip, ror #28 │ │ │ │ - bicseq r2, sp, ip, ror r2 │ │ │ │ - bicseq r2, sp, ip, ror #4 │ │ │ │ - biceq r2, r6, r4, lsr #3 │ │ │ │ - strdeq r2, [r6, #24] │ │ │ │ - biceq r1, r6, r0, lsr #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e4eec <__cxa_atexit@plt+0xd8a14> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e4f08 <__cxa_atexit@plt+0xd8a30> │ │ │ │ - ldr r2, [pc, #188] @ e4f4c <__cxa_atexit@plt+0xd8a74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e4f20 <__cxa_atexit@plt+0xd8a48> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - add sl, r3, #3 │ │ │ │ - ldm sl, {r7, r9, sl} │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e4f2c <__cxa_atexit@plt+0xd8a54> │ │ │ │ - ldr r1, [pc, #132] @ e4f50 <__cxa_atexit@plt+0xd8a78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq e4f20 <__cxa_atexit@plt+0xd8a48> │ │ │ │ - ldr r3, [pc, #116] @ e4f54 <__cxa_atexit@plt+0xd8a7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r8, r7 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - ldr r3, [pc, #84] @ e4f48 <__cxa_atexit@plt+0xd8a70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e4f18 <__cxa_atexit@plt+0xd8a40> │ │ │ │ - b e4ff8 <__cxa_atexit@plt+0xd8b20> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #36] @ e4f58 <__cxa_atexit@plt+0xd8a80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmda r5, {r7, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffefc08 │ │ │ │ - @ instruction: 0xfffefc24 │ │ │ │ - biceq r1, r6, r4, asr fp │ │ │ │ - biceq r1, r6, r4, lsr #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add sl, r3, #3 │ │ │ │ - ldm sl, {r7, r9, sl} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2], #-4 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e4fc4 <__cxa_atexit@plt+0xd8aec> │ │ │ │ - ldr r0, [pc, #76] @ e4fe0 <__cxa_atexit@plt+0xd8b08> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq e4fb8 <__cxa_atexit@plt+0xd8ae0> │ │ │ │ - ldr r3, [pc, #60] @ e4fe4 <__cxa_atexit@plt+0xd8b0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #28] @ e4fe8 <__cxa_atexit@plt+0xd8b10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffefb40 │ │ │ │ - @ instruction: 0xfffefb5c │ │ │ │ - strheq r1, [r6, #172] @ 0xac │ │ │ │ - @ instruction: 0x01c61a94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e5068 <__cxa_atexit@plt+0xd8b90> │ │ │ │ - ldr r2, [pc, #148] @ e50a0 <__cxa_atexit@plt+0xd8bc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq e5078 <__cxa_atexit@plt+0xd8ba0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - add sl, r3, #3 │ │ │ │ - ldm sl, {r7, r9, sl} │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e5084 <__cxa_atexit@plt+0xd8bac> │ │ │ │ - ldr r1, [pc, #92] @ e50a4 <__cxa_atexit@plt+0xd8bcc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq e5078 <__cxa_atexit@plt+0xd8ba0> │ │ │ │ - ldr r3, [pc, #76] @ e50a8 <__cxa_atexit@plt+0xd8bd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r8, r7 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #32] @ e50ac <__cxa_atexit@plt+0xd8bd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmda r5, {r7, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffefa8c │ │ │ │ - @ instruction: 0xfffefaa8 │ │ │ │ - strdeq r1, [r6, #156] @ 0x9c │ │ │ │ - ldrdeq r1, [r6, #144] @ 0x90 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add sl, r3, #3 │ │ │ │ - ldm sl, {r7, r9, sl} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2], #-4 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e5118 <__cxa_atexit@plt+0xd8c40> │ │ │ │ - ldr r0, [pc, #76] @ e5134 <__cxa_atexit@plt+0xd8c5c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r9, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq e510c <__cxa_atexit@plt+0xd8c34> │ │ │ │ - ldr r3, [pc, #60] @ e5138 <__cxa_atexit@plt+0xd8c60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 266aa0 <__cxa_atexit@plt+0x25a5c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #28] @ e513c <__cxa_atexit@plt+0xd8c64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffef9ec │ │ │ │ - @ instruction: 0xfffefa08 │ │ │ │ - biceq r1, r6, r8, ror #18 │ │ │ │ - biceq r1, r6, r8, ror #29 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + bicseq r4, sp, r8, lsl #27 │ │ │ │ + biceq r7, r6, r8, lsr #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r1, r5, #4 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi e524c <__cxa_atexit@plt+0xd8d74> │ │ │ │ - ldr r5, [pc, #288] @ e5288 <__cxa_atexit@plt+0xd8db0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2, #-4] │ │ │ │ - sub r5, r2, #28 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e5260 <__cxa_atexit@plt+0xd8d88> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #52 @ 0x34 │ │ │ │ - cmp r0, ip │ │ │ │ - bcc e5268 <__cxa_atexit@plt+0xd8d90> │ │ │ │ - ldr r0, [pc, #260] @ e5294 <__cxa_atexit@plt+0xd8dbc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #256] @ e5298 <__cxa_atexit@plt+0xd8dc0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #252] @ e529c <__cxa_atexit@plt+0xd8dc4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [pc, #248] @ e52a0 <__cxa_atexit@plt+0xd8dc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - add r1, r1, #1 │ │ │ │ - add lr, lr, #3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [pc, #228] @ e52a4 <__cxa_atexit@plt+0xd8dcc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r2, #-28] @ 0xffffffe4 │ │ │ │ - str r3, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r2, #-20] @ 0xffffffec │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - ldr r3, [pc, #204] @ e52a8 <__cxa_atexit@plt+0xd8dd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-12] │ │ │ │ - str r6, [r2, #-8] │ │ │ │ - ldr r3, [pc, #192] @ e52ac <__cxa_atexit@plt+0xd8dd4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - sub r3, ip, #27 │ │ │ │ - str r3, [r6, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #172] @ e52b0 <__cxa_atexit@plt+0xd8dd8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e2430 <__cxa_atexit@plt+0xd5f58> │ │ │ │ + ldr r3, [pc, #40] @ e2448 <__cxa_atexit@plt+0xd5f70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - mov r2, #1 │ │ │ │ - ldr r1, [pc, #164] @ e52b4 <__cxa_atexit@plt+0xd8ddc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r2, r3, r6} │ │ │ │ - sub sl, ip, #11 │ │ │ │ - mov r6, ip │ │ │ │ - ldr r8, [pc, #120] @ e52b8 <__cxa_atexit@plt+0xd8de0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #116] @ e52bc <__cxa_atexit@plt+0xd8de4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - ldr r7, [pc, #60] @ e5290 <__cxa_atexit@plt+0xd8db8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - mov ip, r6 │ │ │ │ - b e5270 <__cxa_atexit@plt+0xd8d98> │ │ │ │ - mov r7, #52 @ 0x34 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ e528c <__cxa_atexit@plt+0xd8db4> │ │ │ │ + ldr r7, [pc, #20] @ e244c <__cxa_atexit@plt+0xd5f74> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, ip │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - strheq r1, [r6, #220] @ 0xdc │ │ │ │ - strdeq r1, [r6, #212] @ 0xd4 │ │ │ │ - @ instruction: 0xfffff998 │ │ │ │ - stlexbeq r1, r8, [r6] │ │ │ │ - biceq r1, r6, ip, lsl #29 │ │ │ │ - biceq r1, r6, r0, lsl #29 │ │ │ │ - biceq r1, r6, r4, ror #28 │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - bicseq r1, sp, r8, lsr #20 │ │ │ │ - bicseq r1, sp, r8, lsr lr │ │ │ │ - bicseq r1, sp, r8, lsr #28 │ │ │ │ - biceq r1, r6, r0, ror #26 │ │ │ │ - strheq r1, [r6, #212] @ 0xd4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e52f4 <__cxa_atexit@plt+0xd8e1c> │ │ │ │ - ldr r2, [pc, #28] @ e5300 <__cxa_atexit@plt+0xd8e28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ - bicseq r1, sp, r4, lsl lr │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01dd4d90 │ │ │ │ + biceq r7, r6, ip, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc e5350 <__cxa_atexit@plt+0xd8e78> │ │ │ │ - ldr r3, [pc, #60] @ e5368 <__cxa_atexit@plt+0xd8e90> │ │ │ │ + bcc e2488 <__cxa_atexit@plt+0xd5fb0> │ │ │ │ + ldr r3, [pc, #40] @ e24a0 <__cxa_atexit@plt+0xd5fc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ e536c <__cxa_atexit@plt+0xd8e94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r1, r6, #10 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e5370 <__cxa_atexit@plt+0xd8e98> │ │ │ │ + ldr r7, [pc, #20] @ e24a4 <__cxa_atexit@plt+0xd5fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r1, sp, r4, lsl #26 │ │ │ │ - ldrsheq r1, [sp, #196] @ 0xc4 │ │ │ │ - strdeq r1, [r6, #200] @ 0xc8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + bicseq r4, sp, r0, lsl sp │ │ │ │ + biceq r8, r6, ip, lsl r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e5404 <__cxa_atexit@plt+0xd8f2c> │ │ │ │ - ldr r3, [pc, #152] @ e542c <__cxa_atexit@plt+0xd8f54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq e53f4 <__cxa_atexit@plt+0xd8f1c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e5414 <__cxa_atexit@plt+0xd8f3c> │ │ │ │ - ldr r8, [pc, #124] @ e5434 <__cxa_atexit@plt+0xd8f5c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e24e0 <__cxa_atexit@plt+0xd6008> │ │ │ │ + ldr r3, [pc, #40] @ e24f8 <__cxa_atexit@plt+0xd6020> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr lr, [pc, #108] @ e5438 <__cxa_atexit@plt+0xd8f60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r3, #19 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ e5430 <__cxa_atexit@plt+0xd8f58> │ │ │ │ + ldr r7, [pc, #20] @ e24fc <__cxa_atexit@plt+0xd6024> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq r1, r6, r8, asr #24 │ │ │ │ - bicseq r1, sp, r4, ror ip │ │ │ │ - bicseq r1, sp, r4, ror #24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e5494 <__cxa_atexit@plt+0xd8fbc> │ │ │ │ - ldr r8, [pc, #64] @ e54a0 <__cxa_atexit@plt+0xd8fc8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #60] @ e54a4 <__cxa_atexit@plt+0xd8fcc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r1, sp, ip, asr #23 │ │ │ │ - bicseq r1, sp, r8, asr #23 │ │ │ │ + bx r0 │ │ │ │ + ldrheq r4, [sp, #204] @ 0xcc │ │ │ │ + biceq r8, r6, r8, asr #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc e54f4 <__cxa_atexit@plt+0xd901c> │ │ │ │ - ldr r3, [pc, #60] @ e550c <__cxa_atexit@plt+0xd9034> │ │ │ │ + bcc e2538 <__cxa_atexit@plt+0xd6060> │ │ │ │ + ldr r3, [pc, #40] @ e2550 <__cxa_atexit@plt+0xd6078> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ e5510 <__cxa_atexit@plt+0xd9038> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r1, r6, #10 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e5514 <__cxa_atexit@plt+0xd903c> │ │ │ │ + ldr r7, [pc, #20] @ e2554 <__cxa_atexit@plt+0xd607c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r1, sp, r4, asr fp │ │ │ │ - bicseq r1, sp, r0, asr fp │ │ │ │ - biceq r1, r6, ip, asr fp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e5548 <__cxa_atexit@plt+0xd9070> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ e5550 <__cxa_atexit@plt+0xd9078> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 27411c <__cxa_atexit@plt+0x267c44> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r1, sp, r0, ror #12 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + bicseq r4, sp, r8, asr ip │ │ │ │ + biceq r8, r6, r0, lsr #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc e55a4 <__cxa_atexit@plt+0xd90cc> │ │ │ │ - ldr r3, [pc, #64] @ e55bc <__cxa_atexit@plt+0xd90e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ e55c0 <__cxa_atexit@plt+0xd90e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc e2590 <__cxa_atexit@plt+0xd60b8> │ │ │ │ + ldr r3, [pc, #40] @ e25a8 <__cxa_atexit@plt+0xd60d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e55c4 <__cxa_atexit@plt+0xd90ec> │ │ │ │ + ldr r7, [pc, #20] @ e25ac <__cxa_atexit@plt+0xd60d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - bicseq r1, sp, r0, lsr #21 │ │ │ │ - strheq r1, [r6, #160] @ 0xa0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + bicseq r4, sp, r4, lsr ip │ │ │ │ + biceq r8, r6, ip, asr #8 │ │ │ │ + biceq r8, r6, r4, ror #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e569c <__cxa_atexit@plt+0xd91c4> │ │ │ │ + bhi e25ec <__cxa_atexit@plt+0xd6114> │ │ │ │ + ldr r2, [pc, #36] @ e25f4 <__cxa_atexit@plt+0xd611c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ e25f8 <__cxa_atexit@plt+0xd6120> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r5, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r4, [sp, #84] @ 0x54 │ │ │ │ + bicseq r4, sp, ip, ror #13 │ │ │ │ + @ instruction: 0x01c68498 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e2678 <__cxa_atexit@plt+0xd61a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc e56a4 <__cxa_atexit@plt+0xd91cc> │ │ │ │ - ldr sl, [pc, #196] @ e56c0 <__cxa_atexit@plt+0xd91e8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #192] @ e56c4 <__cxa_atexit@plt+0xd91ec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, #188] @ e56c8 <__cxa_atexit@plt+0xd91f0> │ │ │ │ + bcc e2684 <__cxa_atexit@plt+0xd61ac> │ │ │ │ + ldr r1, [pc, #100] @ e2694 <__cxa_atexit@plt+0xd61bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #96] @ e2698 <__cxa_atexit@plt+0xd61c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #92] @ e269c <__cxa_atexit@plt+0xd61c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [pc, #172] @ e56cc <__cxa_atexit@plt+0xd91f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #164] @ e56d0 <__cxa_atexit@plt+0xd91f8> │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ e26a0 <__cxa_atexit@plt+0xd61c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - sub ip, r6, #27 │ │ │ │ - stmib r2, {r1, r8, lr} │ │ │ │ - str lr, [r2, #16] │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r7, r8, ip} │ │ │ │ - str r0, [r2, #32] │ │ │ │ - ldr r7, [pc, #136] @ e56d4 <__cxa_atexit@plt+0xd91fc> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #68] @ e26a4 <__cxa_atexit@plt+0xd61cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r5, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0x01aede3f │ │ │ │ + bicseq r4, sp, r4, ror #10 │ │ │ │ + ldrheq r4, [sp, #108] @ 0x6c │ │ │ │ + bicseq r4, sp, r4, asr #11 │ │ │ │ + biceq r8, r6, r4, lsl r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e2730 <__cxa_atexit@plt+0xd6258> │ │ │ │ + ldr r3, [pc, #116] @ e2740 <__cxa_atexit@plt+0xd6268> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq e270c <__cxa_atexit@plt+0xd6234> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e271c <__cxa_atexit@plt+0xd6244> │ │ │ │ + ldr r7, [pc, #88] @ e2744 <__cxa_atexit@plt+0xd626c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #128] @ e56d8 <__cxa_atexit@plt+0xd9200> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - add r1, sl, #1 │ │ │ │ - add r0, r9, #3 │ │ │ │ - sub lr, r5, #24 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - ldr r7, [pc, #104] @ e56dc <__cxa_atexit@plt+0xd9204> │ │ │ │ + ldr r9, [pc, #84] @ e2748 <__cxa_atexit@plt+0xd6270> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ e2750 <__cxa_atexit@plt+0xd6278> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - sub sl, r6, #11 │ │ │ │ - ldr r8, [pc, #92] @ e56e0 <__cxa_atexit@plt+0xd9208> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #88] @ e56e4 <__cxa_atexit@plt+0xd920c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - b e56ac <__cxa_atexit@plt+0xd91d4> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e56bc <__cxa_atexit@plt+0xd91e4> │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ e274c <__cxa_atexit@plt+0xd6274> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r1, r6, ip, lsr #19 │ │ │ │ - biceq r1, r6, ip, asr sl │ │ │ │ - biceq r1, r6, r8, asr sl │ │ │ │ - bicseq r1, sp, r8, lsl #12 │ │ │ │ - bicseq r1, sp, ip, lsl sl │ │ │ │ - bicseq r1, sp, ip, lsl #20 │ │ │ │ - biceq r1, r6, r4, lsl #20 │ │ │ │ - strdeq r1, [r6, #156] @ 0x9c │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - bicseq r1, sp, r8, ror sl │ │ │ │ - bicseq r1, sp, r4, ror sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + biceq r5, r6, r0, lsr #24 │ │ │ │ + biceq r8, r6, r0, lsr #7 │ │ │ │ + strdeq r8, [r6, #36] @ 0x24 │ │ │ │ + biceq r8, r6, ip, ror #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne e5744 <__cxa_atexit@plt+0xd926c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + bne e278c <__cxa_atexit@plt+0xd62b4> │ │ │ │ + ldr r3, [pc, #48] @ e27a4 <__cxa_atexit@plt+0xd62cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [pc, #40] @ e27a8 <__cxa_atexit@plt+0xd62d0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #12] @ e27a0 <__cxa_atexit@plt+0xd62c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r6, r4, lsl #5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01c65b94 │ │ │ │ + biceq r8, r6, r4, lsl #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne e5760 <__cxa_atexit@plt+0xd9288> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc e57b8 <__cxa_atexit@plt+0xd92e0> │ │ │ │ - ldr r2, [pc, #220] @ e5808 <__cxa_atexit@plt+0xd9330> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #168] @ e57f4 <__cxa_atexit@plt+0xd931c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e57b0 <__cxa_atexit@plt+0xd92d8> │ │ │ │ - b e58ec <__cxa_atexit@plt+0xd9414> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e57d8 <__cxa_atexit@plt+0xd9300> │ │ │ │ - ldr lr, [pc, #132] @ e5800 <__cxa_atexit@plt+0xd9328> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bne e27d8 <__cxa_atexit@plt+0xd6300> │ │ │ │ + ldr r7, [pc, #48] @ e27fc <__cxa_atexit@plt+0xd6324> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - sub r1, r3, #15 │ │ │ │ - ldr r8, [pc, #116] @ e5804 <__cxa_atexit@plt+0xd932c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #60] @ e57fc <__cxa_atexit@plt+0xd9324> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldr r6, [pc, #24] @ e57f8 <__cxa_atexit@plt+0xd9320> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - bicseq r1, sp, ip, ror r9 │ │ │ │ - bicseq r1, sp, r8, lsl #10 │ │ │ │ - bicseq r1, sp, r4, asr #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e5848 <__cxa_atexit@plt+0xd9370> │ │ │ │ - ldr r2, [pc, #44] @ e5860 <__cxa_atexit@plt+0xd9388> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ e5864 <__cxa_atexit@plt+0xd938c> │ │ │ │ + ldr r3, [pc, #20] @ e27f4 <__cxa_atexit@plt+0xd631c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [pc, #16] @ e27f8 <__cxa_atexit@plt+0xd6320> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r1, sp, ip, lsr r4 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r5, r6, r8, lsl fp │ │ │ │ + biceq r8, r6, r4, asr #5 │ │ │ │ + biceq r8, r6, r0, lsr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e58c0 <__cxa_atexit@plt+0xd93e8> │ │ │ │ - ldr lr, [pc, #72] @ e58d8 <__cxa_atexit@plt+0xd9400> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e282c <__cxa_atexit@plt+0xd6354> │ │ │ │ + ldr r7, [pc, #48] @ e2850 <__cxa_atexit@plt+0xd6378> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r8, [pc, #56] @ e58dc <__cxa_atexit@plt+0xd9404> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ e58e0 <__cxa_atexit@plt+0xd9408> │ │ │ │ + ldr r3, [pc, #20] @ e2848 <__cxa_atexit@plt+0xd6370> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [pc, #16] @ e284c <__cxa_atexit@plt+0xd6374> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r1, sp, r8, ror #16 │ │ │ │ - ldrsheq r1, [sp, #52] @ 0x34 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + strheq r5, [r6, #160] @ 0xa0 │ │ │ │ + biceq r8, r6, r4, lsr r2 │ │ │ │ + biceq r8, r6, r0, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne e5928 <__cxa_atexit@plt+0xd9450> │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e5970 <__cxa_atexit@plt+0xd9498> │ │ │ │ - ldr r2, [pc, #128] @ e5990 <__cxa_atexit@plt+0xd94b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + bne e2880 <__cxa_atexit@plt+0xd63a8> │ │ │ │ + ldr r7, [pc, #96] @ e28d4 <__cxa_atexit@plt+0xd63fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc e5978 <__cxa_atexit@plt+0xd94a0> │ │ │ │ - ldr lr, [pc, #76] @ e5988 <__cxa_atexit@plt+0xd94b0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bcc e28c4 <__cxa_atexit@plt+0xd63ec> │ │ │ │ + ldr r7, [pc, #64] @ e28d8 <__cxa_atexit@plt+0xd6400> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - sub r1, r3, #15 │ │ │ │ - ldr r8, [pc, #60] @ e598c <__cxa_atexit@plt+0xd94b4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ e28dc <__cxa_atexit@plt+0xd6404> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - b e597c <__cxa_atexit@plt+0xd94a4> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrheq r1, [sp, #124] @ 0x7c │ │ │ │ - bicseq r1, sp, r8, asr #6 │ │ │ │ - bicseq r1, sp, r0, ror #6 │ │ │ │ - biceq r1, r6, r0, asr #13 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e5a6c <__cxa_atexit@plt+0xd9594> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e5a74 <__cxa_atexit@plt+0xd959c> │ │ │ │ - ldr sl, [pc, #196] @ e5a90 <__cxa_atexit@plt+0xd95b8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #192] @ e5a94 <__cxa_atexit@plt+0xd95bc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, #188] @ e5a98 <__cxa_atexit@plt+0xd95c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [pc, #172] @ e5a9c <__cxa_atexit@plt+0xd95c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #164] @ e5aa0 <__cxa_atexit@plt+0xd95c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub ip, r6, #27 │ │ │ │ - stmib r2, {r1, r8, lr} │ │ │ │ - str lr, [r2, #16] │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r7, r8, ip} │ │ │ │ - str r0, [r2, #32] │ │ │ │ - ldr r7, [pc, #136] @ e5aa4 <__cxa_atexit@plt+0xd95cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #128] @ e5aa8 <__cxa_atexit@plt+0xd95d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - add r1, sl, #1 │ │ │ │ - add r0, r9, #3 │ │ │ │ - sub lr, r5, #24 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - ldr r7, [pc, #104] @ e5aac <__cxa_atexit@plt+0xd95d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - sub sl, r6, #11 │ │ │ │ - ldr r8, [pc, #92] @ e5ab0 <__cxa_atexit@plt+0xd95d8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #88] @ e5ab4 <__cxa_atexit@plt+0xd95dc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ - mov r6, r2 │ │ │ │ - b e5a7c <__cxa_atexit@plt+0xd95a4> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ e5a8c <__cxa_atexit@plt+0xd95b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r1, [r6, #92] @ 0x5c │ │ │ │ - biceq r1, r6, ip, lsl #13 │ │ │ │ - biceq r1, r6, r8, lsl #13 │ │ │ │ - bicseq r1, sp, r8, lsr r2 │ │ │ │ - bicseq r1, sp, ip, asr #12 │ │ │ │ - bicseq r1, sp, ip, lsr r6 │ │ │ │ - biceq r1, r6, r4, lsr r6 │ │ │ │ - biceq r1, r6, ip, lsr #12 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - bicseq r1, sp, r8, lsr #13 │ │ │ │ - bicseq r1, sp, r4, lsr #13 │ │ │ │ - strheq r1, [r6, #88] @ 0x58 │ │ │ │ + biceq r8, r6, r4, lsr #3 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + bicseq r4, sp, ip, asr #7 │ │ │ │ + biceq r8, r6, r0, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi e5b38 <__cxa_atexit@plt+0xd9660> │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi e2944 <__cxa_atexit@plt+0xd646c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ cmp r0, #0 │ │ │ │ - beq e5b30 <__cxa_atexit@plt+0xd9658> │ │ │ │ - ldr r3, [pc, #84] @ e5b40 <__cxa_atexit@plt+0xd9668> │ │ │ │ + beq e293c <__cxa_atexit@plt+0xd6464> │ │ │ │ + ldr r3, [pc, #56] @ e294c <__cxa_atexit@plt+0xd6474> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ e5b44 <__cxa_atexit@plt+0xd966c> │ │ │ │ + ldr r2, [pc, #52] @ e2950 <__cxa_atexit@plt+0xd6478> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #64] @ e5b48 <__cxa_atexit@plt+0xd9670> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r3, r5, #1 │ │ │ │ - ldr r5, [pc, #56] @ e5b4c <__cxa_atexit@plt+0xd9674> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #48] @ e5b50 <__cxa_atexit@plt+0xd9678> │ │ │ │ + ldr r5, [pc, #40] @ e2954 <__cxa_atexit@plt+0xd647c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 191f9b0 <__cxa_atexit@plt+0x19134d8> │ │ │ │ + add r8, r5, #1 │ │ │ │ + add r9, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldrsheq r1, [sp, #8] │ │ │ │ - ldrsheq r1, [sp, #92] @ 0x5c │ │ │ │ - bicseq r1, sp, r4, ror #2 │ │ │ │ - bicseq r1, sp, ip, asr r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + biceq r8, r6, r4, ror r2 │ │ │ │ + ldrsbeq r4, [sp, #40] @ 0x28 │ │ │ │ + ldrsbeq r4, [sp, #120] @ 0x78 │ │ │ │ + biceq r7, r6, ip, lsl #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e5b88 <__cxa_atexit@plt+0xd96b0> │ │ │ │ - ldr r2, [pc, #28] @ e5b94 <__cxa_atexit@plt+0xd96bc> │ │ │ │ + bcc e29d4 <__cxa_atexit@plt+0xd64fc> │ │ │ │ + ldr lr, [pc, #96] @ e29e4 <__cxa_atexit@plt+0xd650c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #92] @ e29e8 <__cxa_atexit@plt+0xd6510> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + ldr r2, [pc, #68] @ e29ec <__cxa_atexit@plt+0xd6514> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + sub r0, r6, #31 │ │ │ │ + ldr r9, [pc, #60] @ e29f0 <__cxa_atexit@plt+0xd6518> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmib r3, {r2, r7, lr} │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r1, sp, r8, lsl #2 │ │ │ │ - biceq r1, r6, r8, lsl r5 │ │ │ │ + bx r0 │ │ │ │ + biceq r7, r6, ip, ror #15 │ │ │ │ + @ instruction: 0x01dd4290 │ │ │ │ + bicseq r4, sp, r8, lsr #4 │ │ │ │ + bicseq r4, sp, r0, ror r2 │ │ │ │ + @ instruction: 0x01c6819c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r1, r5, #12 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi e5c90 <__cxa_atexit@plt+0xd97b8> │ │ │ │ - ldr r6, [pc, #260] @ e5cc0 <__cxa_atexit@plt+0xd97e8> │ │ │ │ - add r6, pc, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e2a40 <__cxa_atexit@plt+0xd6568> │ │ │ │ + ldr r2, [pc, #52] @ e2a48 <__cxa_atexit@plt+0xd6570> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #252] @ e5cc4 <__cxa_atexit@plt+0xd97ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - sub ip, r5, #36 @ 0x24 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi e5c9c <__cxa_atexit@plt+0xd97c4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc e5ca4 <__cxa_atexit@plt+0xd97cc> │ │ │ │ - ldr sl, [pc, #212] @ e5ccc <__cxa_atexit@plt+0xd97f4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r0, [pc, #208] @ e5cd0 <__cxa_atexit@plt+0xd97f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r9, [pc, #200] @ e5cd4 <__cxa_atexit@plt+0xd97fc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r1, [pc, #192] @ e5cd8 <__cxa_atexit@plt+0xd9800> │ │ │ │ + ldr r1, [pc, #44] @ e2a4c <__cxa_atexit@plt+0xd6574> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - sub r2, r6, #27 │ │ │ │ - stmib r3, {r1, r8, lr} │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - ldr r3, [pc, #160] @ e5cdc <__cxa_atexit@plt+0xd9804> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #152] @ e5ce0 <__cxa_atexit@plt+0xd9808> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - add r1, sl, #1 │ │ │ │ - ldr r0, [pc, #140] @ e5ce4 <__cxa_atexit@plt+0xd980c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #3 │ │ │ │ - sub lr, r5, #36 @ 0x24 │ │ │ │ - stm lr, {r0, r1, r2, r3} │ │ │ │ - ldr r3, [pc, #124] @ e5ce8 <__cxa_atexit@plt+0xd9810> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - sub sl, r6, #11 │ │ │ │ - ldr r8, [pc, #108] @ e5cec <__cxa_atexit@plt+0xd9814> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #104] @ e5cf0 <__cxa_atexit@plt+0xd9818> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r5, ip │ │ │ │ - b 27ee2c <__cxa_atexit@plt+0x272954> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ e2a50 <__cxa_atexit@plt+0xd6578> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2b6d30 <__cxa_atexit@plt+0x2aa858> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b e5cac <__cxa_atexit@plt+0xd97d4> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ e5cc8 <__cxa_atexit@plt+0xd97f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - ldrsbeq r0, [sp, #244] @ 0xf4 │ │ │ │ - biceq r1, r6, ip, lsr #7 │ │ │ │ - biceq r1, r6, r0, ror #8 │ │ │ │ - bicseq r1, sp, r4, lsl r0 │ │ │ │ - bicseq r1, sp, r0, lsr r4 │ │ │ │ - bicseq r1, sp, r0, lsr #8 │ │ │ │ - biceq r1, r6, r4, lsl r4 │ │ │ │ - biceq r1, r6, ip, lsl #8 │ │ │ │ - biceq r1, r6, r4, lsl #8 │ │ │ │ - @ instruction: 0xfffffa80 │ │ │ │ - bicseq r1, sp, ip, ror r4 │ │ │ │ - bicseq r1, sp, r8, ror r4 │ │ │ │ - strheq r1, [r6, #48] @ 0x30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e5d20 <__cxa_atexit@plt+0xd9848> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b d4c98 <__cxa_atexit@plt+0xc87c0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + biceq r8, r6, r4, lsl #3 │ │ │ │ + bicseq r4, sp, r4, lsl #3 │ │ │ │ + bicseq r4, sp, r0, ror #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e5d70 <__cxa_atexit@plt+0xd9898> │ │ │ │ - ldr r3, [pc, #52] @ e5d88 <__cxa_atexit@plt+0xd98b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ e5d8c <__cxa_atexit@plt+0xd98b4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ e5d90 <__cxa_atexit@plt+0xd98b8> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e2a84 <__cxa_atexit@plt+0xd65ac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ e2a8c <__cxa_atexit@plt+0xd65b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 2b1db0 <__cxa_atexit@plt+0x2a58d8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, sp, ip, lsr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e2b14 <__cxa_atexit@plt+0xd663c> │ │ │ │ + ldr r2, [pc, #160] @ e2b4c <__cxa_atexit@plt+0xd6674> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #152] @ e2b50 <__cxa_atexit@plt+0xd6678> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e2b08 <__cxa_atexit@plt+0xd6630> │ │ │ │ + cmp r2, #3 │ │ │ │ + beq e2b1c <__cxa_atexit@plt+0xd6644> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e2b2c <__cxa_atexit@plt+0xd6654> │ │ │ │ + ldr r3, [pc, #100] @ e2b58 <__cxa_atexit@plt+0xd6680> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 16235e8 <__cxa_atexit@plt+0x1617110> │ │ │ │ - ldr r7, [pc, #28] @ e5d94 <__cxa_atexit@plt+0xd98bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq r1, r6, ip, lsr r3 │ │ │ │ - bicseq r0, sp, ip, lsr pc │ │ │ │ - biceq r1, r6, r0, ror #6 │ │ │ │ - biceq r1, r6, r8, lsr #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e5dcc <__cxa_atexit@plt+0xd98f4> │ │ │ │ - ldr r3, [pc, #44] @ e5de4 <__cxa_atexit@plt+0xd990c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #40] @ e5de8 <__cxa_atexit@plt+0xd9910> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - b 19fcee4 <__cxa_atexit@plt+0x19f0a0c> │ │ │ │ - ldr r7, [pc, #12] @ e5de0 <__cxa_atexit@plt+0xd9908> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, sp, r4, lsl lr │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r1, r6, r8, asr #5 │ │ │ │ - biceq r1, r6, r4, asr #5 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e2ad8 <__cxa_atexit@plt+0xd6600> │ │ │ │ + ldr r6, [pc, #32] @ e2b54 <__cxa_atexit@plt+0xd667c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + bicseq r4, sp, ip, ror #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + bicseq r4, sp, r8, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e5e88 <__cxa_atexit@plt+0xd99b0> │ │ │ │ - ldr r3, [pc, #168] @ e5eb4 <__cxa_atexit@plt+0xd99dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e5e9c <__cxa_atexit@plt+0xd99c4> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e2ba4 <__cxa_atexit@plt+0xd66cc> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc e5ea4 <__cxa_atexit@plt+0xd99cc> │ │ │ │ - ldr lr, [pc, #136] @ e5ebc <__cxa_atexit@plt+0xd99e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #132] @ e5ec0 <__cxa_atexit@plt+0xd99e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - sub r0, r3, #19 │ │ │ │ - ldr lr, [pc, #104] @ e5ec4 <__cxa_atexit@plt+0xd99ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #100] @ e5ec8 <__cxa_atexit@plt+0xd99f0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r2, r6, #16 │ │ │ │ - stm r2, {r6, r7, lr} │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #40] @ e5eb8 <__cxa_atexit@plt+0xd99e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + bcc e2bb4 <__cxa_atexit@plt+0xd66dc> │ │ │ │ + ldr r2, [pc, #68] @ e2bd4 <__cxa_atexit@plt+0xd66fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e2b74 <__cxa_atexit@plt+0xd669c> │ │ │ │ + ldr r6, [pc, #20] @ e2bd0 <__cxa_atexit@plt+0xd66f8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - bicseq r0, sp, r8, asr sp │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - bicseq r0, sp, ip, lsr #27 │ │ │ │ - bicseq r0, sp, r0, asr #27 │ │ │ │ - bicseq r0, sp, r4, ror #26 │ │ │ │ - biceq r1, r6, r4, ror #3 │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + bicseq r4, sp, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e5f44 <__cxa_atexit@plt+0xd9a6c> │ │ │ │ - ldr lr, [pc, #92] @ e5f50 <__cxa_atexit@plt+0xd9a78> │ │ │ │ + bcc e2c10 <__cxa_atexit@plt+0xd6738> │ │ │ │ + ldr r2, [pc, #40] @ e2c28 <__cxa_atexit@plt+0xd6750> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ e2c2c <__cxa_atexit@plt+0xd6754> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + ldrsheq r3, [sp, #252] @ 0xfc │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + biceq r8, r6, r8, ror #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e2c6c <__cxa_atexit@plt+0xd6794> │ │ │ │ + ldr r2, [pc, #36] @ e2c74 <__cxa_atexit@plt+0xd679c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ e2c78 <__cxa_atexit@plt+0xd67a0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, sp, r4, asr pc │ │ │ │ + bicseq r4, sp, ip, asr r5 │ │ │ │ + strdeq r4, [r6, #200] @ 0xc8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e2cd4 <__cxa_atexit@plt+0xd67fc> │ │ │ │ + ldr lr, [pc, #64] @ e2ce0 <__cxa_atexit@plt+0xd6808> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ e5f54 <__cxa_atexit@plt+0xd9a7c> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [pc, #52] @ e2ce4 <__cxa_atexit@plt+0xd680c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr lr, [pc, #60] @ e5f58 <__cxa_atexit@plt+0xd9a80> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #56] @ e5f5c <__cxa_atexit@plt+0xd9a84> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r2, r3, #16 │ │ │ │ - stm r2, {r3, r7, lr} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - bicseq r0, sp, ip, ror #25 │ │ │ │ - bicseq r0, sp, r0, lsl #26 │ │ │ │ - bicseq r0, sp, r4, lsr #25 │ │ │ │ - biceq r1, r6, ip, ror #2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq e2cc8 <__cxa_atexit@plt+0xd67f0> │ │ │ │ + mov r7, r3 │ │ │ │ + b e2cf4 <__cxa_atexit@plt+0xd681c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + ldrsheq r3, [sp, #228] @ 0xe4 │ │ │ │ + biceq r4, r6, ip, lsl #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq e2d68 <__cxa_atexit@plt+0xd6890> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne e2dcc <__cxa_atexit@plt+0xd68f4> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r2, [r3, #-2] │ │ │ │ + add r3, r5, #8 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne e2ddc <__cxa_atexit@plt+0xd6904> │ │ │ │ cmp fp, r5 │ │ │ │ - bhi e5fa8 <__cxa_atexit@plt+0xd9ad0> │ │ │ │ - ldr r3, [pc, #52] @ e5fc0 <__cxa_atexit@plt+0xd9ae8> │ │ │ │ + bhi e2e74 <__cxa_atexit@plt+0xd699c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e2e84 <__cxa_atexit@plt+0xd69ac> │ │ │ │ + ldr r3, [pc, #428] @ e2ef0 <__cxa_atexit@plt+0xd6a18> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ e5fc4 <__cxa_atexit@plt+0xd9aec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ e5fc8 <__cxa_atexit@plt+0xd9af0> │ │ │ │ + ldr r1, [pc, #424] @ e2ef4 <__cxa_atexit@plt+0xd6a1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #420] @ e2ef8 <__cxa_atexit@plt+0xd6a20> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + stm r5, {r3, r6} │ │ │ │ + ldr r3, [pc, #408] @ e2efc <__cxa_atexit@plt+0xd6a24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 16235e8 <__cxa_atexit@plt+0x1617110> │ │ │ │ - ldr r7, [pc, #28] @ e5fcc <__cxa_atexit@plt+0xd9af4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + b e2e1c <__cxa_atexit@plt+0xd6944> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e2e40 <__cxa_atexit@plt+0xd6968> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e2e48 <__cxa_atexit@plt+0xd6970> │ │ │ │ + ldr r2, [pc, #384] @ e2f08 <__cxa_atexit@plt+0xd6a30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #380] @ e2f0c <__cxa_atexit@plt+0xd6a34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #376] @ e2f10 <__cxa_atexit@plt+0xd6a38> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + stm r5, {r2, r6} │ │ │ │ + ldr r2, [pc, #364] @ e2f14 <__cxa_atexit@plt+0xd6a3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12]! │ │ │ │ + ldr r8, [pc, #344] @ e2f18 <__cxa_atexit@plt+0xd6a40> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - biceq r1, r6, r4, lsl #2 │ │ │ │ - bicseq r0, sp, r4, lsl #26 │ │ │ │ - biceq r1, r6, r8, lsr #2 │ │ │ │ - strdeq r1, [r6, #12] │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi e6018 <__cxa_atexit@plt+0xd9b40> │ │ │ │ - ldr r3, [pc, #52] @ e6030 <__cxa_atexit@plt+0xd9b58> │ │ │ │ + bhi e2e7c <__cxa_atexit@plt+0xd69a4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e2ea0 <__cxa_atexit@plt+0xd69c8> │ │ │ │ + ldr r3, [pc, #216] @ e2ed4 <__cxa_atexit@plt+0xd69fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ e6034 <__cxa_atexit@plt+0xd9b5c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ e6038 <__cxa_atexit@plt+0xd9b60> │ │ │ │ + ldr r1, [pc, #212] @ e2ed8 <__cxa_atexit@plt+0xd6a00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #208] @ e2edc <__cxa_atexit@plt+0xd6a04> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + stm r5, {r3, r6} │ │ │ │ + ldr r3, [pc, #196] @ e2ee0 <__cxa_atexit@plt+0xd6a08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 16235e8 <__cxa_atexit@plt+0x1617110> │ │ │ │ - ldr r7, [pc, #28] @ e603c <__cxa_atexit@plt+0xd9b64> │ │ │ │ + add r3, r3, #3 │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r0, [r6, #12]! │ │ │ │ + ldr r8, [pc, #176] @ e2ee4 <__cxa_atexit@plt+0xd6a0c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, r6 │ │ │ │ + b e2e50 <__cxa_atexit@plt+0xd6978> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, #112] @ e2ecc <__cxa_atexit@plt+0xd69f4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r6, [pc, #108] @ e2ed0 <__cxa_atexit@plt+0xd69f8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - @ instruction: 0x01c61094 │ │ │ │ - @ instruction: 0x01dd0c94 │ │ │ │ - strheq r1, [r6, #8] │ │ │ │ - biceq r1, r6, r4, lsr #1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e607c <__cxa_atexit@plt+0xd9ba4> │ │ │ │ - ldr r3, [pc, #40] @ e6090 <__cxa_atexit@plt+0xd9bb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ e6094 <__cxa_atexit@plt+0xd9bbc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 1a01534 <__cxa_atexit@plt+0x19f505c> │ │ │ │ - ldr r7, [pc, #20] @ e6098 <__cxa_atexit@plt+0xd9bc0> │ │ │ │ + mov r2, r6 │ │ │ │ + b e2e8c <__cxa_atexit@plt+0xd69b4> │ │ │ │ + mov r2, r6 │ │ │ │ + b e2ea8 <__cxa_atexit@plt+0xd69d0> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #108] @ e2f00 <__cxa_atexit@plt+0xd6a28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r6, [pc, #104] @ e2f04 <__cxa_atexit@plt+0xd6a2c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + b e2eb8 <__cxa_atexit@plt+0xd69e0> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ e2ee8 <__cxa_atexit@plt+0xd6a10> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r6, [pc, #52] @ e2eec <__cxa_atexit@plt+0xd6a14> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - biceq r1, r6, r0, lsl #1 │ │ │ │ - biceq r1, r6, r4, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + biceq r4, r6, r0, lsr #22 │ │ │ │ + bicseq r4, sp, r8, asr r3 │ │ │ │ + @ instruction: 0xffff1d84 │ │ │ │ + @ instruction: 0xffff1bb8 │ │ │ │ + @ instruction: 0xffff1bd0 │ │ │ │ + bicseq r4, sp, r4, lsr #7 │ │ │ │ + bicseq r4, sp, r4, lsl #6 │ │ │ │ + biceq r4, r6, ip, asr #21 │ │ │ │ + bicseq r4, sp, r8, lsl #6 │ │ │ │ + @ instruction: 0xffff1e3c │ │ │ │ + @ instruction: 0xffff1c70 │ │ │ │ + @ instruction: 0xffff1c88 │ │ │ │ + bicseq r4, sp, r0, ror #8 │ │ │ │ + biceq r4, r6, r8, ror #21 │ │ │ │ + bicseq r4, sp, r8, lsr #6 │ │ │ │ + @ instruction: 0xffff1df8 │ │ │ │ + @ instruction: 0xffff1c2c │ │ │ │ + @ instruction: 0xffff1c44 │ │ │ │ + bicseq r4, sp, r4, lsl r4 │ │ │ │ + bicseq r4, sp, r8, ror r3 │ │ │ │ + biceq r4, r6, r4, asr sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e60d0 <__cxa_atexit@plt+0xd9bf8> │ │ │ │ - ldr r2, [pc, #28] @ e60dc <__cxa_atexit@plt+0xd9c04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc e2f60 <__cxa_atexit@plt+0xd6a88> │ │ │ │ + ldr r2, [pc, #40] @ e2f70 <__cxa_atexit@plt+0xd6a98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r9, r3 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r0, sp, r0, asr #23 │ │ │ │ - biceq r1, r6, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi e6164 <__cxa_atexit@plt+0xd9c8c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e615c <__cxa_atexit@plt+0xd9c84> │ │ │ │ - ldr lr, [pc, #88] @ e616c <__cxa_atexit@plt+0xd9c94> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + biceq r4, r6, r0, lsl #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e300c <__cxa_atexit@plt+0xd6b34> │ │ │ │ + ldr lr, [pc, #148] @ e302c <__cxa_atexit@plt+0xd6b54> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #84] @ e6170 <__cxa_atexit@plt+0xd9c98> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #80] @ e6174 <__cxa_atexit@plt+0xd9c9c> │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #136] @ e3030 <__cxa_atexit@plt+0xd6b58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r3, [pc, #72] @ e6178 <__cxa_atexit@plt+0xd9ca0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #129 @ 0x81 │ │ │ │ - ldr r2, [pc, #64] @ e617c <__cxa_atexit@plt+0xd9ca4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, lr, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 192fcbc <__cxa_atexit@plt+0x19237e4> │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq e2ff4 <__cxa_atexit@plt+0xd6b1c> │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne e3000 <__cxa_atexit@plt+0xd6b28> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #8 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc e3018 <__cxa_atexit@plt+0xd6b40> │ │ │ │ + ldr r7, [pc, #88] @ e3034 <__cxa_atexit@plt+0xd6b5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r1, #2 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r0, r6, r4, ror #31 │ │ │ │ - ldrsbeq r0, [sp, #160] @ 0xa0 │ │ │ │ - bicseq r0, sp, r8, asr lr │ │ │ │ - ldrsheq r0, [sp, #172] @ 0xac │ │ │ │ - bicseq r0, sp, r0, lsl #28 │ │ │ │ - biceq r0, r6, ip, lsl #31 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ e61a0 <__cxa_atexit@plt+0xd9cc8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 19fcee4 <__cxa_atexit@plt+0x19f0a0c> │ │ │ │ - biceq r0, r6, ip, ror pc │ │ │ │ - biceq r0, r6, r8, ror pc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e61e0 <__cxa_atexit@plt+0xd9d08> │ │ │ │ - ldr r3, [pc, #40] @ e61f4 <__cxa_atexit@plt+0xd9d1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #36] @ e61f8 <__cxa_atexit@plt+0xd9d20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 1a01534 <__cxa_atexit@plt+0x19f505c> │ │ │ │ - ldr r7, [pc, #20] @ e61fc <__cxa_atexit@plt+0xd9d24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r1 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + ldrsheq r3, [sp, #188] @ 0xbc │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + biceq r4, r6, ip, lsr r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne e3084 <__cxa_atexit@plt+0xd6bac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e308c <__cxa_atexit@plt+0xd6bb4> │ │ │ │ + ldr r3, [pc, #48] @ e30a0 <__cxa_atexit@plt+0xd6bc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - biceq r0, r6, r4, asr pc │ │ │ │ - biceq r0, r6, r8, asr #30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e6234 <__cxa_atexit@plt+0xd9d5c> │ │ │ │ - ldr r2, [pc, #28] @ e6240 <__cxa_atexit@plt+0xd9d68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r0, sp, ip, asr sl │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ e6264 <__cxa_atexit@plt+0xd9d8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e3130 <__cxa_atexit@plt+0xd6c58> │ │ │ │ + ldr r2, [pc, #140] @ e314c <__cxa_atexit@plt+0xd6c74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e3110 <__cxa_atexit@plt+0xd6c38> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne e311c <__cxa_atexit@plt+0xd6c44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e3138 <__cxa_atexit@plt+0xd6c60> │ │ │ │ + ldr r3, [pc, #100] @ e3154 <__cxa_atexit@plt+0xd6c7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r1, [pc, #92] @ e3158 <__cxa_atexit@plt+0xd6c80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r3, r7} │ │ │ │ ldr r0, [r5] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r0, [sp, #156] @ 0x9c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ e6288 <__cxa_atexit@plt+0xd9db0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r0, [sp, #152] @ 0x98 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ e62ac <__cxa_atexit@plt+0xd9dd4> │ │ │ │ + ldr r7, [pc, #44] @ e3150 <__cxa_atexit@plt+0xd6c78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrheq r0, [sp, #148] @ 0x94 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + bicseq r3, sp, ip, asr #21 │ │ │ │ + bicseq r3, sp, r0, lsl #22 │ │ │ │ + bicseq r3, sp, r8, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ e62d0 <__cxa_atexit@plt+0xd9df8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e31a8 <__cxa_atexit@plt+0xd6cd0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e31bc <__cxa_atexit@plt+0xd6ce4> │ │ │ │ + ldr r2, [pc, #72] @ e31d0 <__cxa_atexit@plt+0xd6cf8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #64] @ e31d4 <__cxa_atexit@plt+0xd6cfc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ e31cc <__cxa_atexit@plt+0xd6cf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dd0990 │ │ │ │ - biceq r0, r6, ip, lsl #30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi e6338 <__cxa_atexit@plt+0xd9e60> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e6330 <__cxa_atexit@plt+0xd9e58> │ │ │ │ - ldr r3, [pc, #56] @ e6340 <__cxa_atexit@plt+0xd9e68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ e6344 <__cxa_atexit@plt+0xd9e6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ e6348 <__cxa_atexit@plt+0xd9e70> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r3, sp, r0, asr #20 │ │ │ │ + bicseq r3, sp, r8, ror #20 │ │ │ │ + @ instruction: 0x01dd3a90 │ │ │ │ + biceq r6, r6, r0, lsl #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e3220 <__cxa_atexit@plt+0xd6d48> │ │ │ │ + ldr r2, [pc, #48] @ e322c <__cxa_atexit@plt+0xd6d54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e3218 <__cxa_atexit@plt+0xd6d40> │ │ │ │ + b e323c <__cxa_atexit@plt+0xd6d64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r6, #232] @ 0xe8 │ │ │ │ - ldrsbeq r0, [sp, #140] @ 0x8c │ │ │ │ - bicseq r0, sp, r8, asr #17 │ │ │ │ - stlexbeq r0, r4, [r6] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi e63b0 <__cxa_atexit@plt+0xd9ed8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e63a8 <__cxa_atexit@plt+0xd9ed0> │ │ │ │ - ldr r3, [pc, #56] @ e63b8 <__cxa_atexit@plt+0xd9ee0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ e63bc <__cxa_atexit@plt+0xd9ee4> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r6, r6, r8, lsr #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov sl, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne e32b0 <__cxa_atexit@plt+0xd6dd8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e3328 <__cxa_atexit@plt+0xd6e50> │ │ │ │ + ldr r2, [pc, #232] @ e3358 <__cxa_atexit@plt+0xd6e80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #228] @ e335c <__cxa_atexit@plt+0xd6e84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + ldr r2, [pc, #220] @ e3360 <__cxa_atexit@plt+0xd6e88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ e63c0 <__cxa_atexit@plt+0xd9ee8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ + str r7, [sl, #8] │ │ │ │ + str r2, [sl, #12] │ │ │ │ + str r1, [sl, #16] │ │ │ │ + str r3, [sl, #20] │ │ │ │ + ldr r7, [pc, #200] @ e3364 <__cxa_atexit@plt+0xd6e8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r7, r3 │ │ │ │ + b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + ldr r6, [pc, #144] @ e3348 <__cxa_atexit@plt+0xd6e70> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq e3300 <__cxa_atexit@plt+0xd6e28> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne e3310 <__cxa_atexit@plt+0xd6e38> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e3338 <__cxa_atexit@plt+0xd6e60> │ │ │ │ + ldr r3, [pc, #108] @ e3350 <__cxa_atexit@plt+0xd6e78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #100] @ e3354 <__cxa_atexit@plt+0xd6e7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib sl, {r2, r3, r7} │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #52] @ e334c <__cxa_atexit@plt+0xd6e74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - biceq r0, r6, r4, lsl #29 │ │ │ │ - bicseq r0, sp, r4, ror #16 │ │ │ │ - bicseq r0, sp, r0, asr r8 │ │ │ │ - biceq r0, r6, ip, lsl lr │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrsbeq r3, [sp, #136] @ 0x88 │ │ │ │ + bicseq r3, sp, ip, lsl #18 │ │ │ │ + bicseq r3, sp, r4, lsr r9 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + biceq r6, r6, r8, ror #27 │ │ │ │ + bicseq r3, sp, r0, lsr #19 │ │ │ │ + bicseq r3, sp, r4, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi e6428 <__cxa_atexit@plt+0xd9f50> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e6420 <__cxa_atexit@plt+0xd9f48> │ │ │ │ - ldr r3, [pc, #56] @ e6430 <__cxa_atexit@plt+0xd9f58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ e6434 <__cxa_atexit@plt+0xd9f5c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e33b4 <__cxa_atexit@plt+0xd6edc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e33c8 <__cxa_atexit@plt+0xd6ef0> │ │ │ │ + ldr r2, [pc, #72] @ e33dc <__cxa_atexit@plt+0xd6f04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ e6438 <__cxa_atexit@plt+0xd9f60> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #64] @ e33e0 <__cxa_atexit@plt+0xd6f08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ e33d8 <__cxa_atexit@plt+0xd6f00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - biceq r0, r6, r4, asr #28 │ │ │ │ - bicseq r0, sp, ip, ror #15 │ │ │ │ - ldrsbeq r0, [sp, #120] @ 0x78 │ │ │ │ - biceq r0, r6, r8, ror #30 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r3, sp, r4, lsr r8 │ │ │ │ + bicseq r3, sp, ip, asr r8 │ │ │ │ + bicseq r3, sp, r4, lsl #17 │ │ │ │ + ldrdeq r7, [r6, #172] @ 0xac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e6498 <__cxa_atexit@plt+0xd9fc0> │ │ │ │ - ldr r2, [pc, #68] @ e64a0 <__cxa_atexit@plt+0xd9fc8> │ │ │ │ + bhi e3444 <__cxa_atexit@plt+0xd6f6c> │ │ │ │ + ldr r2, [pc, #72] @ e344c <__cxa_atexit@plt+0xd6f74> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ e64a4 <__cxa_atexit@plt+0xd9fcc> │ │ │ │ + ldr r1, [pc, #68] @ e3450 <__cxa_atexit@plt+0xd6f78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + add r1, r1, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq e6488 <__cxa_atexit@plt+0xd9fb0> │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b e7238 <__cxa_atexit@plt+0xdad60> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r1, [pc, #56] @ e3454 <__cxa_atexit@plt+0xd6f7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #48] @ e3458 <__cxa_atexit@plt+0xd6f80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r9, r1, #2 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r8, [pc, #32] @ e345c <__cxa_atexit@plt+0xd6f84> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + b 20dff0 <__cxa_atexit@plt+0x201b18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - bicseq r0, sp, r4, lsr r7 │ │ │ │ - strdeq r0, [r6, #236] @ 0xec │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + bicseq r3, sp, r4, ror #15 │ │ │ │ + ldrsheq r3, [sp, #112] @ 0x70 │ │ │ │ + bicseq r3, sp, r0, lsr #27 │ │ │ │ + @ instruction: 0x01dd3d90 │ │ │ │ + biceq r7, r6, ip, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - b e7238 <__cxa_atexit@plt+0xdad60> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e64f8 <__cxa_atexit@plt+0xda020> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e6500 <__cxa_atexit@plt+0xda028> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrheq r0, [sp, #100] @ 0x64 │ │ │ │ - biceq r0, r6, r8, ror #28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #32] @ e3498 <__cxa_atexit@plt+0xd6fc0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r3, [pc, #24] @ e349c <__cxa_atexit@plt+0xd6fc4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + ldr r3, [pc, #16] @ e34a0 <__cxa_atexit@plt+0xd6fc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + b 2a825c <__cxa_atexit@plt+0x29bd84> │ │ │ │ + bicseq r3, sp, r8, asr sp │ │ │ │ + bicseq r3, sp, r0, asr sp │ │ │ │ + bicseq r3, sp, r8, asr #26 │ │ │ │ + biceq r7, r6, r8, asr sl │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e659c <__cxa_atexit@plt+0xda0c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e65a4 <__cxa_atexit@plt+0xda0cc> │ │ │ │ - ldr r1, [pc, #124] @ e65b8 <__cxa_atexit@plt+0xda0e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ e65bc <__cxa_atexit@plt+0xda0e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - sub lr, r6, #18 │ │ │ │ - ldr r1, [pc, #92] @ e65c0 <__cxa_atexit@plt+0xda0e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #84] @ e65c4 <__cxa_atexit@plt+0xda0ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr sl, [pc, #76] @ e65c8 <__cxa_atexit@plt+0xda0f0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r2, r9, sl} │ │ │ │ - add r2, r3, #20 │ │ │ │ - stm r2, {r0, r3, sl} │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - mov r6, r3 │ │ │ │ - b e65ac <__cxa_atexit@plt+0xda0d4> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - bicseq r0, sp, r8, asr r6 │ │ │ │ - bicseq r0, sp, r4, lsr #15 │ │ │ │ - @ instruction: 0x01dd0b98 │ │ │ │ - bicseq r0, sp, r0, lsr #13 │ │ │ │ - @ instruction: 0x01c60d9c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi e3528 <__cxa_atexit@plt+0xd7050> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e6644 <__cxa_atexit@plt+0xda16c> │ │ │ │ - ldr r1, [pc, #92] @ e6654 <__cxa_atexit@plt+0xda17c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr lr, [pc, #80] @ e6658 <__cxa_atexit@plt+0xda180> │ │ │ │ + bcc e3534 <__cxa_atexit@plt+0xd705c> │ │ │ │ + ldr lr, [pc, #108] @ e3544 <__cxa_atexit@plt+0xd706c> │ │ │ │ add lr, pc, lr │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #72] @ e665c <__cxa_atexit@plt+0xda184> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r9, [pc, #64] @ e6660 <__cxa_atexit@plt+0xda188> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r9, [pc, #84] @ e3548 <__cxa_atexit@plt+0xd7070> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r8, lr │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r5, #-16]! │ │ │ │ + stmib r5, {r3, r8} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + tst r2, #3 │ │ │ │ + beq e351c <__cxa_atexit@plt+0xd7044> │ │ │ │ + mov r7, r2 │ │ │ │ + b e3558 <__cxa_atexit@plt+0xd7080> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x01ae886e │ │ │ │ - ldrsheq r0, [sp, #100] @ 0x64 │ │ │ │ - ldrsheq r0, [sp, #92] @ 0x5c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e66c8 <__cxa_atexit@plt+0xda1f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e66d4 <__cxa_atexit@plt+0xda1fc> │ │ │ │ - ldr r1, [pc, #80] @ e66e4 <__cxa_atexit@plt+0xda20c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ e66e8 <__cxa_atexit@plt+0xda210> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ e66ec <__cxa_atexit@plt+0xda214> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5, r7} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, sp, r8, lsl #10 │ │ │ │ - bicseq r0, sp, r8, ror r6 │ │ │ │ - bicseq r0, sp, r8, ror #10 │ │ │ │ - biceq r0, r6, ip, ror ip │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + strheq r7, [r6, #144] @ 0x90 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e6788 <__cxa_atexit@plt+0xda2b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e6790 <__cxa_atexit@plt+0xda2b8> │ │ │ │ - ldr r1, [pc, #124] @ e67a4 <__cxa_atexit@plt+0xda2cc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e35d0 <__cxa_atexit@plt+0xd70f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e3614 <__cxa_atexit@plt+0xd713c> │ │ │ │ + ldr lr, [pc, #184] @ e3634 <__cxa_atexit@plt+0xd715c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #180] @ e3638 <__cxa_atexit@plt+0xd7160> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #120] @ e67a8 <__cxa_atexit@plt+0xda2d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - sub lr, r6, #18 │ │ │ │ - ldr r1, [pc, #92] @ e67ac <__cxa_atexit@plt+0xda2d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #84] @ e67b0 <__cxa_atexit@plt+0xda2d8> │ │ │ │ + ldr r0, [pc, #176] @ e363c <__cxa_atexit@plt+0xd7164> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr sl, [pc, #76] @ e67b4 <__cxa_atexit@plt+0xda2dc> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r2, r9, sl} │ │ │ │ - add r2, r3, #20 │ │ │ │ - stm r2, {r0, r3, sl} │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r6, [pc, #144] @ e3640 <__cxa_atexit@plt+0xd7168> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r6, [pc, #136] @ e3644 <__cxa_atexit@plt+0xd716c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #2 │ │ │ │ + ldr r8, [pc, #128] @ e3648 <__cxa_atexit@plt+0xd7170> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - b e6798 <__cxa_atexit@plt+0xda2c0> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + b 20dff0 <__cxa_atexit@plt+0x201b18> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e3624 <__cxa_atexit@plt+0xd714c> │ │ │ │ + ldr r2, [pc, #72] @ e3630 <__cxa_atexit@plt+0xd7158> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e3608 <__cxa_atexit@plt+0xd7130> │ │ │ │ + mov r5, r3 │ │ │ │ + b e323c <__cxa_atexit@plt+0xd6d64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - bicseq r0, sp, ip, ror #8 │ │ │ │ - ldrheq r0, [sp, #88] @ 0x58 │ │ │ │ - bicseq r0, sp, ip, lsr #19 │ │ │ │ - ldrheq r0, [sp, #68] @ 0x44 │ │ │ │ - strheq r0, [r6, #180] @ 0xb4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e6848 <__cxa_atexit@plt+0xda370> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e6850 <__cxa_atexit@plt+0xda378> │ │ │ │ - ldr lr, [pc, #116] @ e6864 <__cxa_atexit@plt+0xda38c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ e6868 <__cxa_atexit@plt+0xda390> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [pc, #92] @ e686c <__cxa_atexit@plt+0xda394> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #84] @ e6870 <__cxa_atexit@plt+0xda398> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ e6874 <__cxa_atexit@plt+0xda39c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b e6858 <__cxa_atexit@plt+0xda380> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - bicseq r0, sp, r4, lsr #7 │ │ │ │ - @ instruction: 0x01ae8666 │ │ │ │ - bicseq r0, sp, ip, ror #9 │ │ │ │ - ldrsheq r0, [sp, #52] @ 0x34 │ │ │ │ - strdeq r0, [r6, #160] @ 0xa0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e68e0 <__cxa_atexit@plt+0xda408> │ │ │ │ - ldr lr, [pc, #76] @ e68f0 <__cxa_atexit@plt+0xda418> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #72] @ e68f4 <__cxa_atexit@plt+0xda41c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #48] @ e68f8 <__cxa_atexit@plt+0xda420> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r2, r7, r8, lr} │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - bicseq r0, sp, r0, ror r4 │ │ │ │ - bicseq r0, sp, r4, asr r3 │ │ │ │ - biceq r0, r6, r4, lsr #21 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc e6970 <__cxa_atexit@plt+0xda498> │ │ │ │ - ldr r7, [pc, #96] @ e6988 <__cxa_atexit@plt+0xda4b0> │ │ │ │ + @ instruction: 0xfffffc50 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + bicseq r3, sp, r4, ror #12 │ │ │ │ + bicseq r3, sp, ip, asr r6 │ │ │ │ + bicseq r3, sp, ip, lsl #24 │ │ │ │ + bicseq r3, sp, r4, lsl #24 │ │ │ │ + @ instruction: 0x01c67898 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ e3690 <__cxa_atexit@plt+0xd71b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #36] @ e3694 <__cxa_atexit@plt+0xd71bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r3, [pc, #28] @ e3698 <__cxa_atexit@plt+0xd71c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + ldr r3, [pc, #20] @ e369c <__cxa_atexit@plt+0xd71c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + b 2a825c <__cxa_atexit@plt+0x29bd84> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + bicseq r3, sp, r0, ror #22 │ │ │ │ + bicseq r3, sp, r8, asr fp │ │ │ │ + bicseq r3, sp, r0, asr fp │ │ │ │ + biceq r7, r6, r4, lsr r8 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #52] @ e36ec <__cxa_atexit@plt+0xd7214> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - mov r3, r1 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble e6954 <__cxa_atexit@plt+0xda47c> │ │ │ │ - ldr lr, [pc, #64] @ e6990 <__cxa_atexit@plt+0xda4b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - b e695c <__cxa_atexit@plt+0xda484> │ │ │ │ - ldr lr, [pc, #48] @ e698c <__cxa_atexit@plt+0xda4b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r1, #16] │ │ │ │ - str r2, [r1, #20] │ │ │ │ - str r3, [r1, #24] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ e6994 <__cxa_atexit@plt+0xda4bc> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e36dc <__cxa_atexit@plt+0xd7204> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b e0874 <__cxa_atexit@plt+0xd439c> │ │ │ │ + ldr r7, [pc, #12] @ e36f0 <__cxa_atexit@plt+0xd7218> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb1c │ │ │ │ - @ instruction: 0xfffffc7c │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - biceq r0, r6, ip, lsl sl │ │ │ │ - biceq r0, r6, ip, lsl #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e6a38 <__cxa_atexit@plt+0xda560> │ │ │ │ - ldr r2, [pc, #168] @ e6a60 <__cxa_atexit@plt+0xda588> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrdeq r6, [r6, #172] @ 0xac │ │ │ │ + biceq r7, r6, r0, ror #15 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e3750 <__cxa_atexit@plt+0xd7278> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e3794 <__cxa_atexit@plt+0xd72bc> │ │ │ │ + ldr r2, [pc, #144] @ e37b4 <__cxa_atexit@plt+0xd72dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #160] @ e6a64 <__cxa_atexit@plt+0xda58c> │ │ │ │ + ldr r1, [pc, #140] @ e37b8 <__cxa_atexit@plt+0xd72e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq e6a28 <__cxa_atexit@plt+0xda550> │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc e6a40 <__cxa_atexit@plt+0xda568> │ │ │ │ - ldr r7, [pc, #120] @ e6a6c <__cxa_atexit@plt+0xda594> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #116] @ e6a70 <__cxa_atexit@plt+0xda598> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr r0, [pc, #136] @ e37bc <__cxa_atexit@plt+0xd72e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e37a4 <__cxa_atexit@plt+0xd72cc> │ │ │ │ + ldr r2, [pc, #72] @ e37b0 <__cxa_atexit@plt+0xd72d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e3788 <__cxa_atexit@plt+0xd72b0> │ │ │ │ + mov r5, r3 │ │ │ │ + b e323c <__cxa_atexit@plt+0xd6d64> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ e6a68 <__cxa_atexit@plt+0xda590> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, #0 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - ldrsbeq r0, [sp, #24] │ │ │ │ - biceq r0, r6, ip, asr r9 │ │ │ │ - @ instruction: 0x00000ab4 │ │ │ │ - muleq r0, r8, ip │ │ │ │ - biceq r0, r6, r0, lsr r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e6ad4 <__cxa_atexit@plt+0xda5fc> │ │ │ │ - ldr r3, [pc, #76] @ e6af0 <__cxa_atexit@plt+0xda618> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #72] @ e6af4 <__cxa_atexit@plt+0xda61c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str lr, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r1, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ e6af8 <__cxa_atexit@plt+0xda620> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #0 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #20 │ │ │ │ - andeq r0, r0, r8, ror #23 │ │ │ │ - biceq r0, r6, r8, asr #17 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + biceq r6, r6, r8, lsr #18 │ │ │ │ + ldrsheq r3, [sp, #72] @ 0x48 │ │ │ │ + ldrheq r3, [sp, #76] @ 0x4c │ │ │ │ + biceq r7, r6, r0, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e6b34 <__cxa_atexit@plt+0xda65c> │ │ │ │ - ldr r8, [pc, #36] @ e6b3c <__cxa_atexit@plt+0xda664> │ │ │ │ - add r8, pc, r8 │ │ │ │ + bhi e37f4 <__cxa_atexit@plt+0xd731c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ e6b40 <__cxa_atexit@plt+0xda668> │ │ │ │ + ldr r2, [pc, #24] @ e37fc <__cxa_atexit@plt+0xd7324> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01ae8385 │ │ │ │ - bicseq r0, sp, r8, ror r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e6b80 <__cxa_atexit@plt+0xda6a8> │ │ │ │ - ldr r2, [pc, #40] @ e6b90 <__cxa_atexit@plt+0xda6b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #12 │ │ │ │ + b 2b0bdc <__cxa_atexit@plt+0x2a4704> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + bicseq r3, sp, r0, asr #7 │ │ │ │ + biceq r7, r6, ip, lsl #14 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e6bdc <__cxa_atexit@plt+0xda704> │ │ │ │ - ldr r2, [pc, #48] @ e6bec <__cxa_atexit@plt+0xda714> │ │ │ │ + sub r6, r5, #8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi e3900 <__cxa_atexit@plt+0xd7428> │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r8, r9, #28 │ │ │ │ + cmp ip, r8 │ │ │ │ + bcc e3908 <__cxa_atexit@plt+0xd7430> │ │ │ │ + stm sp, {r6, fp} │ │ │ │ + ldr fp, [pc, #252] @ e3934 <__cxa_atexit@plt+0xd745c> │ │ │ │ + add fp, pc, fp │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr sl, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + ldr lr, [pc, #228] @ e3938 <__cxa_atexit@plt+0xd7460> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r6, r9 │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str fp, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq e38dc <__cxa_atexit@plt+0xd7404> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + cmp r0, #2 │ │ │ │ + bne e38f0 <__cxa_atexit@plt+0xd7418> │ │ │ │ + add r3, r9, #52 @ 0x34 │ │ │ │ + cmp ip, r3 │ │ │ │ + bcc e391c <__cxa_atexit@plt+0xd7444> │ │ │ │ + ldr r6, [pc, #160] @ e393c <__cxa_atexit@plt+0xd7464> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [pc, #156] @ e3940 <__cxa_atexit@plt+0xd7468> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ e6bf0 <__cxa_atexit@plt+0xda718> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x01ae82c7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e6c5c <__cxa_atexit@plt+0xda784> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e6c68 <__cxa_atexit@plt+0xda790> │ │ │ │ - ldr r8, [pc, #84] @ e6c78 <__cxa_atexit@plt+0xda7a0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #80] @ e6c7c <__cxa_atexit@plt+0xda7a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ e6c80 <__cxa_atexit@plt+0xda7a8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #60] @ e6c84 <__cxa_atexit@plt+0xda7ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + str r6, [r9, #32]! │ │ │ │ + ldr r6, [pc, #148] @ e3944 <__cxa_atexit@plt+0xd746c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r6, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + str r9, [r9, #20] │ │ │ │ + ldr r6, [pc, #128] @ e3948 <__cxa_atexit@plt+0xd7470> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r6, r8 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, sl │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b e34b0 <__cxa_atexit@plt+0xd6fd8> │ │ │ │ + mov r8, r9 │ │ │ │ + b e3910 <__cxa_atexit@plt+0xd7438> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ae8279 │ │ │ │ - bicseq pc, ip, r0, ror pc @ │ │ │ │ - bicseq r0, sp, r0, ror #1 │ │ │ │ - ldrsbeq pc, [ip, #244] @ 0xf4 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e6cc4 <__cxa_atexit@plt+0xda7ec> │ │ │ │ - ldr r2, [pc, #40] @ e6cd4 <__cxa_atexit@plt+0xda7fc> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0x01c66794 │ │ │ │ + bicseq r3, sp, r4, ror r3 │ │ │ │ + bicseq r3, sp, r8, lsr #6 │ │ │ │ + biceq r7, r6, r0, asr #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e39c0 <__cxa_atexit@plt+0xd74e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e39cc <__cxa_atexit@plt+0xd74f4> │ │ │ │ + ldr r2, [pc, #92] @ e39dc <__cxa_atexit@plt+0xd7504> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + ldr r1, [pc, #88] @ e39e0 <__cxa_atexit@plt+0xd7508> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #80] @ e39e4 <__cxa_atexit@plt+0xd750c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + ldr r6, [pc, #60] @ e39e8 <__cxa_atexit@plt+0xd7510> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, sl │ │ │ │ + b e34b0 <__cxa_atexit@plt+0xd6fd8> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + strheq r6, [r6, #96] @ 0x60 │ │ │ │ + @ instruction: 0x01dd3290 │ │ │ │ + bicseq r3, sp, r4, asr #4 │ │ │ │ + strheq r7, [r6, #68] @ 0x44 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e6d38 <__cxa_atexit@plt+0xda860> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e6d44 <__cxa_atexit@plt+0xda86c> │ │ │ │ - ldr r2, [pc, #76] @ e6d54 <__cxa_atexit@plt+0xda87c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ e6d58 <__cxa_atexit@plt+0xda880> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ e6d5c <__cxa_atexit@plt+0xda884> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ + bhi e3a20 <__cxa_atexit@plt+0xd7548> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ e3a28 <__cxa_atexit@plt+0xd7550> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 2b0bdc <__cxa_atexit@plt+0x2a4704> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - bicseq pc, ip, ip, lsl #29 │ │ │ │ - @ instruction: 0x01ae8167 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e6dc4 <__cxa_atexit@plt+0xda8ec> │ │ │ │ - ldr r2, [pc, #76] @ e6dd4 <__cxa_atexit@plt+0xda8fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ e6dd8 <__cxa_atexit@plt+0xda900> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ e6ddc <__cxa_atexit@plt+0xda904> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - bicseq pc, ip, ip, lsl #31 │ │ │ │ - bicseq pc, ip, r4, ror lr @ │ │ │ │ - biceq r0, r6, r4, asr #11 │ │ │ │ + @ instruction: 0x01dd3194 │ │ │ │ + biceq r7, r6, r4, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e6e80 <__cxa_atexit@plt+0xda9a8> │ │ │ │ - ldr r2, [pc, #168] @ e6ea8 <__cxa_atexit@plt+0xda9d0> │ │ │ │ + bhi e3ab4 <__cxa_atexit@plt+0xd75dc> │ │ │ │ + ldr r2, [pc, #112] @ e3abc <__cxa_atexit@plt+0xd75e4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #160] @ e6eac <__cxa_atexit@plt+0xda9d4> │ │ │ │ + ldr r1, [pc, #104] @ e3ac0 <__cxa_atexit@plt+0xd75e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq e6e70 <__cxa_atexit@plt+0xda998> │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc e6e88 <__cxa_atexit@plt+0xda9b0> │ │ │ │ - ldr r7, [pc, #120] @ e6eb4 <__cxa_atexit@plt+0xda9dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #116] @ e6eb8 <__cxa_atexit@plt+0xda9e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq e3a84 <__cxa_atexit@plt+0xd75ac> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne e3a9c <__cxa_atexit@plt+0xd75c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #64] @ e3acc <__cxa_atexit@plt+0xd75f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #56] @ e3ad0 <__cxa_atexit@plt+0xd75f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ e6eb0 <__cxa_atexit@plt+0xda9d8> │ │ │ │ + ldr r7, [pc, #32] @ e3ac4 <__cxa_atexit@plt+0xd75ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, #0 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r0, [pc, #24] @ e3ac8 <__cxa_atexit@plt+0xd75f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x01dcfd90 │ │ │ │ - biceq r0, r6, r4, lsl r5 │ │ │ │ - andeq r0, r0, ip, ror #12 │ │ │ │ - andeq r0, r0, r0, asr r8 │ │ │ │ - biceq r0, r6, r8, ror #9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + bicseq r3, sp, ip, asr #2 │ │ │ │ + biceq r6, r6, r0, lsl #11 │ │ │ │ + biceq r6, r6, r4, ror r5 │ │ │ │ + biceq r6, r6, r4, lsl #11 │ │ │ │ + biceq r6, r6, r8, ror r5 │ │ │ │ + strheq r7, [r6, #60] @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e6f1c <__cxa_atexit@plt+0xdaa44> │ │ │ │ - ldr r3, [pc, #76] @ e6f38 <__cxa_atexit@plt+0xdaa60> │ │ │ │ + ldr r2, [pc, #36] @ e3b0c <__cxa_atexit@plt+0xd7634> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ e3b10 <__cxa_atexit@plt+0xd7638> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #72] @ e6f3c <__cxa_atexit@plt+0xdaa64> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str lr, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r1, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ e6f40 <__cxa_atexit@plt+0xdaa68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, r2 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x000005bc │ │ │ │ - andeq r0, r0, r0, lsr #15 │ │ │ │ - biceq r0, r6, r0, lsl #9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + biceq r6, r6, r8, lsr #10 │ │ │ │ + biceq r6, r6, r4, lsr r5 │ │ │ │ + biceq r7, r6, ip, lsl #8 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e6f7c <__cxa_atexit@plt+0xdaaa4> │ │ │ │ - ldr r8, [pc, #36] @ e6f84 <__cxa_atexit@plt+0xdaaac> │ │ │ │ - add r8, pc, r8 │ │ │ │ + bhi e3c48 <__cxa_atexit@plt+0xd7770> │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #32 │ │ │ │ + cmp r9, r6 │ │ │ │ + bcc e3c54 <__cxa_atexit@plt+0xd777c> │ │ │ │ + stm sp, {r3, r6, fp} │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ e6f88 <__cxa_atexit@plt+0xdaab0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01ae7f3d │ │ │ │ - bicseq pc, ip, r0, lsr ip @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e6fc8 <__cxa_atexit@plt+0xdaaf0> │ │ │ │ - ldr r2, [pc, #40] @ e6fd8 <__cxa_atexit@plt+0xdab00> │ │ │ │ + ldr r0, [pc, #300] @ e3c7c <__cxa_atexit@plt+0xd77a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr sl, [r7, #24] │ │ │ │ + ldr r0, [r7, #28] │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + ldr lr, [pc, #264] @ e3c80 <__cxa_atexit@plt+0xd77a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr lr, [pc, #256] @ e3c84 <__cxa_atexit@plt+0xd77ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r6, r8 │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq e3c28 <__cxa_atexit@plt+0xd7750> │ │ │ │ + ldr sl, [r5, #-16] │ │ │ │ + cmp r0, #2 │ │ │ │ + bne e3c34 <__cxa_atexit@plt+0xd775c> │ │ │ │ + add r3, r8, #68 @ 0x44 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc e3c64 <__cxa_atexit@plt+0xd778c> │ │ │ │ + ldr r6, [pc, #180] @ e3c88 <__cxa_atexit@plt+0xd77b0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [pc, #176] @ e3c8c <__cxa_atexit@plt+0xd77b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + str r6, [r8, #36]! @ 0x24 │ │ │ │ str r7, [r8, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e7024 <__cxa_atexit@plt+0xdab4c> │ │ │ │ - ldr r2, [pc, #48] @ e7034 <__cxa_atexit@plt+0xdab5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ e7038 <__cxa_atexit@plt+0xdab60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x01ae7e93 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e70a4 <__cxa_atexit@plt+0xdabcc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e70b0 <__cxa_atexit@plt+0xdabd8> │ │ │ │ - ldr r8, [pc, #84] @ e70c0 <__cxa_atexit@plt+0xdabe8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #80] @ e70c4 <__cxa_atexit@plt+0xdabec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ e70c8 <__cxa_atexit@plt+0xdabf0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #60] @ e70cc <__cxa_atexit@plt+0xdabf4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r6, [pc, #160] @ e3c90 <__cxa_atexit@plt+0xd77b8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + mov r0, r8 │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + str r1, [r8, #20] │ │ │ │ + str r6, [r8, #24] │ │ │ │ + str r0, [r8, #28] │ │ │ │ + str r8, [r8, #32] │ │ │ │ + ldr r6, [pc, #132] @ e3c94 <__cxa_atexit@plt+0xd77bc> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldm sp, {r5, r6, fp} │ │ │ │ + bx r0 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r7, sl │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b e380c <__cxa_atexit@plt+0xd7334> │ │ │ │ + mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ae7e31 │ │ │ │ - bicseq pc, ip, r8, lsr #22 │ │ │ │ - @ instruction: 0x01dcfc98 │ │ │ │ - bicseq pc, ip, ip, lsl #23 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r3, sp, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + bicseq r3, sp, r4, lsr r0 │ │ │ │ + bicseq r2, sp, r0, ror #31 │ │ │ │ + biceq r7, r6, r8, lsl #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e710c <__cxa_atexit@plt+0xdac34> │ │ │ │ - ldr r2, [pc, #40] @ e711c <__cxa_atexit@plt+0xdac44> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e3d1c <__cxa_atexit@plt+0xd7844> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e3d28 <__cxa_atexit@plt+0xd7850> │ │ │ │ + ldr r2, [pc, #108] @ e3d38 <__cxa_atexit@plt+0xd7860> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr lr, [pc, #104] @ e3d3c <__cxa_atexit@plt+0xd7864> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + ldr r2, [pc, #88] @ e3d40 <__cxa_atexit@plt+0xd7868> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + ldr r6, [pc, #60] @ e3d44 <__cxa_atexit@plt+0xd786c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r9, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, sl │ │ │ │ + b e380c <__cxa_atexit@plt+0xd7334> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + bicseq r2, sp, ip, lsr pc │ │ │ │ + bicseq r2, sp, r8, ror #29 │ │ │ │ + biceq r6, r6, ip, asr r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [pc, #4] @ e3d64 <__cxa_atexit@plt+0xd788c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + biceq r6, r6, ip, asr #8 │ │ │ │ + biceq r6, r6, ip, lsr r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e7180 <__cxa_atexit@plt+0xdaca8> │ │ │ │ + bhi e3dc4 <__cxa_atexit@plt+0xd78ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e718c <__cxa_atexit@plt+0xdacb4> │ │ │ │ - ldr r2, [pc, #76] @ e719c <__cxa_atexit@plt+0xdacc4> │ │ │ │ + bcc e3dd0 <__cxa_atexit@plt+0xd78f8> │ │ │ │ + ldr r2, [pc, #68] @ e3de0 <__cxa_atexit@plt+0xd7908> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ e71a0 <__cxa_atexit@plt+0xdacc8> │ │ │ │ + ldr r8, [pc, #64] @ e3de4 <__cxa_atexit@plt+0xd790c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ e3de8 <__cxa_atexit@plt+0xd7910> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ e71a4 <__cxa_atexit@plt+0xdaccc> │ │ │ │ - add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - bicseq pc, ip, r4, asr #20 │ │ │ │ - @ instruction: 0x01ae7d33 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + @ instruction: 0x01aebccf │ │ │ │ + ldrsheq r2, [sp, #216] @ 0xd8 │ │ │ │ + biceq r7, r6, r4, asr #2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e720c <__cxa_atexit@plt+0xdad34> │ │ │ │ - ldr r2, [pc, #76] @ e721c <__cxa_atexit@plt+0xdad44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ e7220 <__cxa_atexit@plt+0xdad48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ e7224 <__cxa_atexit@plt+0xdad4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e3e88 <__cxa_atexit@plt+0xd79b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e3e90 <__cxa_atexit@plt+0xd79b8> │ │ │ │ + ldr r0, [pc, #128] @ e3ea4 <__cxa_atexit@plt+0xd79cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add ip, r7, #12 │ │ │ │ + ldm ip, {r0, r1, r8, r9, sl, ip} │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #36] @ 0x24 │ │ │ │ + ldr lr, [pc, #100] @ e3ea8 <__cxa_atexit@plt+0xd79d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #92] @ e3eac <__cxa_atexit@plt+0xd79d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r1, r8, r9, sl, ip} │ │ │ │ + mov r0, r3 │ │ │ │ + ldr r1, [pc, #72] @ e3eb0 <__cxa_atexit@plt+0xd79d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #36]! @ 0x24 │ │ │ │ + str fp, [r3, #44] @ 0x2c │ │ │ │ + str lr, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str r3, [r3, #56] @ 0x38 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1633ec8 <__cxa_atexit@plt+0x16279f0> │ │ │ │ + mov r6, r3 │ │ │ │ + b e3e98 <__cxa_atexit@plt+0xd79c0> │ │ │ │ + mov r5, #60 @ 0x3c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - bicseq pc, ip, r4, asr #22 │ │ │ │ - bicseq pc, ip, ip, lsr #20 │ │ │ │ - biceq r0, r6, r8, ror r1 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r1, r6 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e730c <__cxa_atexit@plt+0xdae34> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - add r6, r1, #20 │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne e729c <__cxa_atexit@plt+0xdadc4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e7320 <__cxa_atexit@plt+0xdae48> │ │ │ │ - ldr r3, [pc, #224] @ e7354 <__cxa_atexit@plt+0xdae7c> │ │ │ │ + bicseq r2, sp, r0, lsl #27 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + ldrsbeq r2, [sp, #212] @ 0xd4 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e3eec <__cxa_atexit@plt+0xd7a14> │ │ │ │ + ldr r3, [pc, #36] @ e3ef4 <__cxa_atexit@plt+0xd7a1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r2, r1 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - str r7, [r2, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble e72dc <__cxa_atexit@plt+0xdae04> │ │ │ │ - ldr r3, [pc, #196] @ e735c <__cxa_atexit@plt+0xdae84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b e72e4 <__cxa_atexit@plt+0xdae0c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e732c <__cxa_atexit@plt+0xdae54> │ │ │ │ - ldr r2, [pc, #144] @ e7344 <__cxa_atexit@plt+0xdae6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r1 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble e72f4 <__cxa_atexit@plt+0xdae1c> │ │ │ │ - ldr r2, [pc, #116] @ e734c <__cxa_atexit@plt+0xdae74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b e72fc <__cxa_atexit@plt+0xdae24> │ │ │ │ - ldr r3, [pc, #116] @ e7358 <__cxa_atexit@plt+0xdae80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r1, #16] │ │ │ │ - str r2, [r1, #20] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r3, [pc, #20] @ e3ef8 <__cxa_atexit@plt+0xd7a20> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r2, r3, r7} │ │ │ │ + b 1579f0 <__cxa_atexit@plt+0x14b518> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #76] @ e7348 <__cxa_atexit@plt+0xdae70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r1, #16] │ │ │ │ - str r3, [r1, #20] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + bicseq r2, sp, r0, asr #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #72] @ e3f58 <__cxa_atexit@plt+0xd7a80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e3f48 <__cxa_atexit@plt+0xd7a70> │ │ │ │ + ldr r7, [pc, #52] @ e3f5c <__cxa_atexit@plt+0xd7a84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq e3f3c <__cxa_atexit@plt+0xd7a64> │ │ │ │ + mov r7, r8 │ │ │ │ + b e0db0 <__cxa_atexit@plt+0xd48d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ e7364 <__cxa_atexit@plt+0xdae8c> │ │ │ │ + ldr r7, [pc, #16] @ e3f60 <__cxa_atexit@plt+0xd7a88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #56] @ e7360 <__cxa_atexit@plt+0xdae88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b e7334 <__cxa_atexit@plt+0xdae5c> │ │ │ │ - ldr r3, [pc, #28] @ e7350 <__cxa_atexit@plt+0xdae78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff6ec │ │ │ │ - @ instruction: 0xfffff8a0 │ │ │ │ - @ instruction: 0xfffffa90 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffb74 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq r0, r6, r8, lsl #1 │ │ │ │ - biceq r0, r6, ip, lsr r0 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e73dc <__cxa_atexit@plt+0xdaf04> │ │ │ │ - ldr r1, [pc, #96] @ e73f4 <__cxa_atexit@plt+0xdaf1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r2 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble e73c4 <__cxa_atexit@plt+0xdaeec> │ │ │ │ - ldr r1, [pc, #60] @ e73fc <__cxa_atexit@plt+0xdaf24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b e73cc <__cxa_atexit@plt+0xdaef4> │ │ │ │ - ldr r1, [pc, #44] @ e73f8 <__cxa_atexit@plt+0xdaf20> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - str r3, [r2, #20] │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffffce84 │ │ │ │ + biceq r6, r6, r4, lsl #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne e3fb0 <__cxa_atexit@plt+0xd7ad8> │ │ │ │ + ldr r2, [pc, #68] @ e3fd0 <__cxa_atexit@plt+0xd7af8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq e3fc4 <__cxa_atexit@plt+0xd7aec> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e3fe8 <__cxa_atexit@plt+0xd7b10> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b e4184 <__cxa_atexit@plt+0xd7cac> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ e7400 <__cxa_atexit@plt+0xdaf28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e3fe8 <__cxa_atexit@plt+0xd7b10> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #208] @ e40c4 <__cxa_atexit@plt+0xd7bec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #204] @ e40c8 <__cxa_atexit@plt+0xd7bf0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #200] @ e40cc <__cxa_atexit@plt+0xd7bf4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #196] @ e40d0 <__cxa_atexit@plt+0xd7bf8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne e4050 <__cxa_atexit@plt+0xd7b78> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq e4090 <__cxa_atexit@plt+0xd7bb8> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r8, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e409c <__cxa_atexit@plt+0xd7bc4> │ │ │ │ + str r7, [r5] │ │ │ │ + b e400c <__cxa_atexit@plt+0xd7b34> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r0, [r3] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq e4090 <__cxa_atexit@plt+0xd7bb8> │ │ │ │ + str r7, [r3] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne e40a4 <__cxa_atexit@plt+0xd7bcc> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str lr, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq e40b8 <__cxa_atexit@plt+0xd7be0> │ │ │ │ str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffa54 │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - biceq pc, r5, r0, lsr #31 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e7478 <__cxa_atexit@plt+0xdafa0> │ │ │ │ - ldr r1, [pc, #96] @ e7490 <__cxa_atexit@plt+0xdafb8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r2 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble e7460 <__cxa_atexit@plt+0xdaf88> │ │ │ │ - ldr r1, [pc, #60] @ e7498 <__cxa_atexit@plt+0xdafc0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b e7468 <__cxa_atexit@plt+0xdaf90> │ │ │ │ - ldr r1, [pc, #44] @ e7494 <__cxa_atexit@plt+0xdafbc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - str r3, [r2, #20] │ │ │ │ + b e400c <__cxa_atexit@plt+0xd7b34> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b e4184 <__cxa_atexit@plt+0xd7cac> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ e749c <__cxa_atexit@plt+0xdafc4> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ e4108 <__cxa_atexit@plt+0xd7c30> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff570 │ │ │ │ - @ instruction: 0xfffff734 │ │ │ │ - @ instruction: 0xfffff90c │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - biceq pc, r5, r4, lsl #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e74e8 <__cxa_atexit@plt+0xdb010> │ │ │ │ - ldr r2, [pc, #48] @ e74f4 <__cxa_atexit@plt+0xdb01c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ e74f8 <__cxa_atexit@plt+0xdb020> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [pc, #36] @ e74fc <__cxa_atexit@plt+0xdb024> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #217 @ 0xd9 │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 19a4840 <__cxa_atexit@plt+0x1998368> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq e4100 <__cxa_atexit@plt+0xd7c28> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e3fe8 <__cxa_atexit@plt+0xd7b10> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strheq pc, [r5, #236] @ 0xec @ │ │ │ │ - ldrsbeq pc, [ip, #96] @ 0x60 @ │ │ │ │ - bicseq pc, ip, r4, asr r7 @ │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e3fe8 <__cxa_atexit@plt+0xd7b10> │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e7534 <__cxa_atexit@plt+0xdb05c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e753c <__cxa_atexit@plt+0xdb064> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e4164 <__cxa_atexit@plt+0xd7c8c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #56] @ e4180 <__cxa_atexit@plt+0xd7ca8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq e4174 <__cxa_atexit@plt+0xd7c9c> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e3fe8 <__cxa_atexit@plt+0xd7b10> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b e4184 <__cxa_atexit@plt+0xd7cac> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne e41c0 <__cxa_atexit@plt+0xd7ce8> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #136] @ e422c <__cxa_atexit@plt+0xd7d54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq e41fc <__cxa_atexit@plt+0xd7d24> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b e4248 <__cxa_atexit@plt+0xd7d70> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e4208 <__cxa_atexit@plt+0xd7d30> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #76] @ e4230 <__cxa_atexit@plt+0xd7d58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - bicseq pc, ip, r8, ror r6 @ │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov fp, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #24] @ e4228 <__cxa_atexit@plt+0xd7d50> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, r8 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + bicseq r2, sp, ip, ror #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e75e0 <__cxa_atexit@plt+0xdb108> │ │ │ │ - ldr r2, [pc, #160] @ e75fc <__cxa_atexit@plt+0xdb124> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e4248 <__cxa_atexit@plt+0xd7d70> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #132] @ e42d8 <__cxa_atexit@plt+0xd7e00> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ + ldr r1, [pc, #128] @ e42dc <__cxa_atexit@plt+0xd7e04> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne e42a0 <__cxa_atexit@plt+0xd7dc8> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq e75d4 <__cxa_atexit@plt+0xdb0fc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc e75e8 <__cxa_atexit@plt+0xdb110> │ │ │ │ - ldr r3, [pc, #112] @ e7600 <__cxa_atexit@plt+0xdb128> │ │ │ │ + beq e42cc <__cxa_atexit@plt+0xd7df4> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e42c4 <__cxa_atexit@plt+0xd7dec> │ │ │ │ + str r7, [r5] │ │ │ │ + b e425c <__cxa_atexit@plt+0xd7d84> │ │ │ │ + ldr r3, [pc, #56] @ e42e0 <__cxa_atexit@plt+0xd7e08> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #92] @ e7604 <__cxa_atexit@plt+0xdb12c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #84] @ e7608 <__cxa_atexit@plt+0xdb130> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 198c86c <__cxa_atexit@plt+0x1980394> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e42c4 <__cxa_atexit@plt+0xd7dec> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + b e4184 <__cxa_atexit@plt+0xd7cac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ e4318 <__cxa_atexit@plt+0xd7e40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e4310 <__cxa_atexit@plt+0xd7e38> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e4248 <__cxa_atexit@plt+0xd7d70> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - bicseq pc, ip, r0, ror #22 │ │ │ │ - bicseq pc, ip, r8, ror #12 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e4248 <__cxa_atexit@plt+0xd7d70> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5] │ │ │ │ + b e4184 <__cxa_atexit@plt+0xd7cac> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e7674 <__cxa_atexit@plt+0xdb19c> │ │ │ │ - ldr r2, [pc, #80] @ e7680 <__cxa_atexit@plt+0xdb1a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #60] @ e7684 <__cxa_atexit@plt+0xdb1ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #52] @ e7688 <__cxa_atexit@plt+0xdb1b0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 198c86c <__cxa_atexit@plt+0x1980394> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - bicseq pc, ip, r0, asr #21 │ │ │ │ - bicseq pc, ip, r8, asr #11 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bcc e4384 <__cxa_atexit@plt+0xd7eac> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ e439c <__cxa_atexit@plt+0xd7ec4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ e43a0 <__cxa_atexit@plt+0xd7ec8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + bicseq r2, sp, ip, asr r8 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e76dc <__cxa_atexit@plt+0xdb204> │ │ │ │ - ldr r2, [pc, #56] @ e76ec <__cxa_atexit@plt+0xdb214> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ e76f0 <__cxa_atexit@plt+0xdb218> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e43e8 <__cxa_atexit@plt+0xd7f10> │ │ │ │ + ldr r3, [pc, #44] @ e43f0 <__cxa_atexit@plt+0xd7f18> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r3, [pc, #24] @ e43f4 <__cxa_atexit@plt+0xd7f1c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov sl, r9 │ │ │ │ + b 1bb3a5c <__cxa_atexit@plt+0x1ba7584> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - @ instruction: 0x01ae77be │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e7758 <__cxa_atexit@plt+0xdb280> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e7764 <__cxa_atexit@plt+0xdb28c> │ │ │ │ - ldr r1, [pc, #80] @ e7774 <__cxa_atexit@plt+0xdb29c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ e7778 <__cxa_atexit@plt+0xdb2a0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ e777c <__cxa_atexit@plt+0xdb2a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5, r7} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + bicseq r2, sp, r4, lsl r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ e446c <__cxa_atexit@plt+0xd7f94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq e4450 <__cxa_atexit@plt+0xd7f78> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e4458 <__cxa_atexit@plt+0xd7f80> │ │ │ │ + ldr r3, [pc, #76] @ e4470 <__cxa_atexit@plt+0xd7f98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e4450 <__cxa_atexit@plt+0xd7f78> │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r3, [pc, #52] @ e4474 <__cxa_atexit@plt+0xd7f9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 157638 <__cxa_atexit@plt+0x14b160> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #24] @ e4478 <__cxa_atexit@plt+0xd7fa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - bicseq pc, ip, r8, ror r4 @ │ │ │ │ - bicseq pc, ip, r8, ror #11 │ │ │ │ - ldrsbeq pc, [ip, #72] @ 0x48 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e7828 <__cxa_atexit@plt+0xdb350> │ │ │ │ - ldr r2, [pc, #168] @ e7844 <__cxa_atexit@plt+0xdb36c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + biceq r5, r6, r4, ror #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e44c4 <__cxa_atexit@plt+0xd7fec> │ │ │ │ + ldr r3, [pc, #72] @ e44e0 <__cxa_atexit@plt+0xd8008> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq e781c <__cxa_atexit@plt+0xdb344> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc e7830 <__cxa_atexit@plt+0xdb358> │ │ │ │ - ldr r3, [pc, #116] @ e7848 <__cxa_atexit@plt+0xdb370> │ │ │ │ + beq e44d8 <__cxa_atexit@plt+0xd8000> │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r3, [pc, #48] @ e44e4 <__cxa_atexit@plt+0xd800c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #96] @ e784c <__cxa_atexit@plt+0xdb374> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #88] @ e7850 <__cxa_atexit@plt+0xdb378> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 198c86c <__cxa_atexit@plt+0x1980394> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 157638 <__cxa_atexit@plt+0x14b160> │ │ │ │ + ldr r7, [pc, #28] @ e44e8 <__cxa_atexit@plt+0xd8010> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + strdeq r5, [r6, #200] @ 0xc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r3, [pc, #16] @ e4510 <__cxa_atexit@plt+0xd8038> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 157638 <__cxa_atexit@plt+0x14b160> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ e4558 <__cxa_atexit@plt+0xd8080> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e4550 <__cxa_atexit@plt+0xd8078> │ │ │ │ + ldr r3, [pc, #36] @ e455c <__cxa_atexit@plt+0xd8084> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 157638 <__cxa_atexit@plt+0x14b160> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ e4588 <__cxa_atexit@plt+0xd80b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 157638 <__cxa_atexit@plt+0x14b160> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ e4600 <__cxa_atexit@plt+0xd8128> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e45e8 <__cxa_atexit@plt+0xd8110> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e45f0 <__cxa_atexit@plt+0xd8118> │ │ │ │ + ldr r2, [pc, #68] @ e4604 <__cxa_atexit@plt+0xd812c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + bic r7, r6, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - bicseq pc, ip, ip, lsl r9 @ │ │ │ │ - bicseq pc, ip, r4, lsr #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffff8f8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e78c0 <__cxa_atexit@plt+0xdb3e8> │ │ │ │ - ldr r2, [pc, #84] @ e78cc <__cxa_atexit@plt+0xdb3f4> │ │ │ │ + bcc e4650 <__cxa_atexit@plt+0xd8178> │ │ │ │ + ldr r2, [pc, #48] @ e465c <__cxa_atexit@plt+0xd8184> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #64] @ e78d0 <__cxa_atexit@plt+0xdb3f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #56] @ e78d4 <__cxa_atexit@plt+0xdb3fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 198c86c <__cxa_atexit@plt+0x1980394> │ │ │ │ - mov r3, #28 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + bic r7, r3, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - bicseq pc, ip, r8, ror r8 @ │ │ │ │ - bicseq pc, ip, r0, lsl #7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xfffff88c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e46b8 <__cxa_atexit@plt+0xd81e0> │ │ │ │ + ldr r2, [pc, #68] @ e46c0 <__cxa_atexit@plt+0xd81e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq e46ac <__cxa_atexit@plt+0xd81d4> │ │ │ │ + ldr r3, [pc, #44] @ e46c4 <__cxa_atexit@plt+0xd81ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1732e30 <__cxa_atexit@plt+0x1726958> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ e46ec <__cxa_atexit@plt+0xd8214> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1732e30 <__cxa_atexit@plt+0x1726958> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ e4730 <__cxa_atexit@plt+0xd8258> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r3, [pc, #36] @ e4734 <__cxa_atexit@plt+0xd825c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #20] @ e4738 <__cxa_atexit@plt+0xd8260> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 1986194 <__cxa_atexit@plt+0x1979cbc> │ │ │ │ + ldrsbeq r2, [sp, #172] @ 0xac │ │ │ │ + bicseq r2, sp, r0, ror #9 │ │ │ │ + bicseq r2, sp, r8, lsr #16 │ │ │ │ + biceq r3, r6, ip, ror ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e7940 <__cxa_atexit@plt+0xdb468> │ │ │ │ + bhi e47a8 <__cxa_atexit@plt+0xd82d0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e794c <__cxa_atexit@plt+0xdb474> │ │ │ │ - ldr r2, [pc, #84] @ e795c <__cxa_atexit@plt+0xdb484> │ │ │ │ + bcc e47b4 <__cxa_atexit@plt+0xd82dc> │ │ │ │ + ldr r2, [pc, #84] @ e47c4 <__cxa_atexit@plt+0xd82ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ e7960 <__cxa_atexit@plt+0xdb488> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ e7964 <__cxa_atexit@plt+0xdb48c> │ │ │ │ + ldr r1, [pc, #80] @ e47c8 <__cxa_atexit@plt+0xd82f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #76] @ e47cc <__cxa_atexit@plt+0xd82f4> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #68] @ e47d0 <__cxa_atexit@plt+0xd82f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - bicseq pc, ip, ip, lsl #5 │ │ │ │ - @ instruction: 0x01ae755a │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + @ instruction: 0x01aeb223 │ │ │ │ + bicseq r2, sp, r8, lsl r4 │ │ │ │ + biceq r3, r6, r4, ror #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ e47f4 <__cxa_atexit@plt+0xd831c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldrdeq r3, [r6, #184] @ 0xb8 │ │ │ │ + strheq r3, [r6, #188] @ 0xbc │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e48b0 <__cxa_atexit@plt+0xd83d8> │ │ │ │ + ldr r6, [pc, #172] @ e48cc <__cxa_atexit@plt+0xd83f4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq e486c <__cxa_atexit@plt+0xd8394> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e79d4 <__cxa_atexit@plt+0xdb4fc> │ │ │ │ - ldr lr, [pc, #84] @ e79e4 <__cxa_atexit@plt+0xdb50c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ e79e8 <__cxa_atexit@plt+0xdb510> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + bcc e48bc <__cxa_atexit@plt+0xd83e4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #3 │ │ │ │ + bge e487c <__cxa_atexit@plt+0xd83a4> │ │ │ │ + ldr r7, [pc, #116] @ e48d0 <__cxa_atexit@plt+0xd83f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ e79ec <__cxa_atexit@plt+0xdb514> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ e48d4 <__cxa_atexit@plt+0xd83fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #-4]! │ │ │ │ + ldr r2, [pc, #72] @ e48d8 <__cxa_atexit@plt+0xd8400> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r9, #8] │ │ │ │ + ldr r3, [pc, #52] @ e48dc <__cxa_atexit@plt+0xd8404> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - bicseq pc, ip, r4, lsl #7 │ │ │ │ - bicseq pc, ip, r8, ror #4 │ │ │ │ - strheq pc, [r5, #144] @ 0x90 @ │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc e7a64 <__cxa_atexit@plt+0xdb58c> │ │ │ │ - ldr r7, [pc, #96] @ e7a7c <__cxa_atexit@plt+0xdb5a4> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + biceq r5, r6, r8, ror #18 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + bicseq r2, sp, r8, lsr r9 │ │ │ │ + ldrdeq r3, [r6, #168] @ 0xa8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e4958 <__cxa_atexit@plt+0xd8480> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #3 │ │ │ │ + bge e4924 <__cxa_atexit@plt+0xd844c> │ │ │ │ + ldr r7, [pc, #80] @ e4964 <__cxa_atexit@plt+0xd848c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - mov r3, r1 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble e7a48 <__cxa_atexit@plt+0xdb570> │ │ │ │ - ldr lr, [pc, #64] @ e7a84 <__cxa_atexit@plt+0xdb5ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - b e7a50 <__cxa_atexit@plt+0xdb578> │ │ │ │ - ldr lr, [pc, #48] @ e7a80 <__cxa_atexit@plt+0xdb5a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r1, #16] │ │ │ │ - str r3, [r1, #20] │ │ │ │ - str r2, [r1, #24] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ e7a88 <__cxa_atexit@plt+0xdb5b0> │ │ │ │ + ldr r7, [pc, #60] @ e4968 <__cxa_atexit@plt+0xd8490> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r5, #8]! │ │ │ │ + ldr r2, [pc, #52] @ e496c <__cxa_atexit@plt+0xd8494> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r9, #8] │ │ │ │ + ldr r3, [pc, #32] @ e4970 <__cxa_atexit@plt+0xd8498> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffa8c │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - biceq pc, r5, r8, lsr r9 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e7ad0 <__cxa_atexit@plt+0xdb5f8> │ │ │ │ - ldr r7, [pc, #52] @ e7ae4 <__cxa_atexit@plt+0xdb60c> │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r5, [r6, #128] @ 0x80 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + @ instruction: 0x01dd2890 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ e4990 <__cxa_atexit@plt+0xd84b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq e7ac4 <__cxa_atexit@plt+0xdb5ec> │ │ │ │ - mov r7, r8 │ │ │ │ - b e7af8 <__cxa_atexit@plt+0xdb620> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ e7ae8 <__cxa_atexit@plt+0xdb610> │ │ │ │ - add r7, pc, r7 │ │ │ │ + biceq r5, r6, r0, asr #16 │ │ │ │ + strheq r6, [r6, #92] @ 0x5c │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e4a20 <__cxa_atexit@plt+0xd8548> │ │ │ │ + ldr lr, [pc, #112] @ e4a28 <__cxa_atexit@plt+0xd8550> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + ldr r3, [r7, #14] │ │ │ │ + ldr r2, [r7, #18] │ │ │ │ + str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ + ldr r0, [r7, #26] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r2, [r7, #22] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [r7, #30] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r1, [r7, #34] @ 0x22 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str sl, [r5, #28] │ │ │ │ + str r3, [r5, #32] │ │ │ │ + str r9, [r5, #36] @ 0x24 │ │ │ │ + str r8, [r5, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #28] @ e4a2c <__cxa_atexit@plt+0xd8554> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + mov r8, #4 │ │ │ │ + mov r9, #4 │ │ │ │ + b 168e578 <__cxa_atexit@plt+0x16820a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq pc, [r5, #132] @ 0x84 │ │ │ │ - strheq pc, [r5, #136] @ 0x88 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrsbeq r2, [sp, #116] @ 0x74 │ │ │ │ + biceq r6, r6, r0, lsl r5 │ │ │ │ + andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ e7ba4 <__cxa_atexit@plt+0xdb6cc> │ │ │ │ + ldr r3, [pc, #32] @ e4a64 <__cxa_atexit@plt+0xd858c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq e7b5c <__cxa_atexit@plt+0xdb684> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc e7b88 <__cxa_atexit@plt+0xdb6b0> │ │ │ │ - ldr r7, [pc, #120] @ e7ba8 <__cxa_atexit@plt+0xdb6d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [r1, #4]! │ │ │ │ - str r0, [r1, #8] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble e7b68 <__cxa_atexit@plt+0xdb690> │ │ │ │ - ldr lr, [pc, #88] @ e7bb0 <__cxa_atexit@plt+0xdb6d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - b e7b70 <__cxa_atexit@plt+0xdb698> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #40] @ 0x28 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq e4a5c <__cxa_atexit@plt+0xd8584> │ │ │ │ + b e4a74 <__cxa_atexit@plt+0xd859c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ e7bac <__cxa_atexit@plt+0xdb6d4> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrdeq r6, [r6, #72] @ 0x48 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e4ae0 <__cxa_atexit@plt+0xd8608> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e4b18 <__cxa_atexit@plt+0xd8640> │ │ │ │ + ldr r8, [pc, #152] @ e4b30 <__cxa_atexit@plt+0xd8658> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #148] @ e4b34 <__cxa_atexit@plt+0xd865c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #16] │ │ │ │ + ldr r9, [pc, #144] @ e4b38 <__cxa_atexit@plt+0xd8660> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + ldr sl, [r5, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ str r2, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + sub r8, r3, #6 │ │ │ │ + sub r9, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ + b 2aac14 <__cxa_atexit@plt+0x29e73c> │ │ │ │ + ldr r3, [pc, #64] @ e4b28 <__cxa_atexit@plt+0xd8650> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #60] @ e4b2c <__cxa_atexit@plt+0xd8654> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r2, r7, #1 │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r2, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r5, #40] @ 0x28 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e4b10 <__cxa_atexit@plt+0xd8638> │ │ │ │ + b e4be8 <__cxa_atexit@plt+0xd8710> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ e7bb4 <__cxa_atexit@plt+0xdb6dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + bicseq r2, sp, r0, lsl #2 │ │ │ │ + @ instruction: 0xfffff914 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r6, [r6, #52] @ 0x34 │ │ │ │ + andeq r6, r0, fp, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ e4b90 <__cxa_atexit@plt+0xd86b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e4b88 <__cxa_atexit@plt+0xd86b0> │ │ │ │ + ldr r3, [pc, #48] @ e4b94 <__cxa_atexit@plt+0xd86bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r5, #40] @ 0x28 │ │ │ │ + tst r7, #3 │ │ │ │ + beq e4b88 <__cxa_atexit@plt+0xd86b0> │ │ │ │ + b e4be8 <__cxa_atexit@plt+0xd8710> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xffffe914 │ │ │ │ - @ instruction: 0xffffea68 │ │ │ │ - @ instruction: 0xffffed2c │ │ │ │ - biceq pc, r5, r4, lsl #16 │ │ │ │ - biceq pc, r5, ip, ror #15 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x01c66398 │ │ │ │ + andeq r6, r0, fp, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc e7c38 <__cxa_atexit@plt+0xdb760> │ │ │ │ - ldr r7, [pc, #96] @ e7c50 <__cxa_atexit@plt+0xdb778> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - mov r3, r1 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble e7c1c <__cxa_atexit@plt+0xdb744> │ │ │ │ - ldr lr, [pc, #64] @ e7c58 <__cxa_atexit@plt+0xdb780> │ │ │ │ - add lr, pc, lr │ │ │ │ - b e7c24 <__cxa_atexit@plt+0xdb74c> │ │ │ │ - ldr lr, [pc, #48] @ e7c54 <__cxa_atexit@plt+0xdb77c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r1, #16] │ │ │ │ - str r2, [r1, #20] │ │ │ │ - str r3, [r1, #24] │ │ │ │ + ldr r3, [pc, #44] @ e4bd8 <__cxa_atexit@plt+0xd8700> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r5, #40] @ 0x28 │ │ │ │ + tst r7, #3 │ │ │ │ + beq e4bd0 <__cxa_atexit@plt+0xd86f8> │ │ │ │ + b e4be8 <__cxa_atexit@plt+0xd8710> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ e7c5c <__cxa_atexit@plt+0xdb784> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq r6, r6, r4, asr r3 │ │ │ │ + andeq r0, r0, fp, lsl #18 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #3 │ │ │ │ + beq e4ca0 <__cxa_atexit@plt+0xd87c8> │ │ │ │ + sub r7, r6, #1 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e4cb0 <__cxa_atexit@plt+0xd87d8> │ │ │ │ + cmp r7, #1 │ │ │ │ + blt e4c88 <__cxa_atexit@plt+0xd87b0> │ │ │ │ + ldr r8, [pc, #176] @ e4cd0 <__cxa_atexit@plt+0xd87f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [sp] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr sl, [r5, #32] │ │ │ │ + add lr, r5, #36 @ 0x24 │ │ │ │ + ldm lr, {r0, r1, lr} │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + ldr r3, [pc, #128] @ e4cd4 <__cxa_atexit@plt+0xd87fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str lr, [r9, #16] │ │ │ │ + add lr, r9, #20 │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + str fp, [r9, #32] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r9, #36] @ 0x24 │ │ │ │ + add r5, r5, #48 @ 0x30 │ │ │ │ + mov r7, sl │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + ldr r7, [pc, #56] @ e4cc8 <__cxa_atexit@plt+0xd87f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #48]! @ 0x30 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe854 │ │ │ │ - @ instruction: 0xffffe9b4 │ │ │ │ - @ instruction: 0xffffec6c │ │ │ │ - biceq pc, r5, r4, asr r7 @ │ │ │ │ - biceq pc, r5, r0, asr #14 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ e7c88 <__cxa_atexit@plt+0xdb7b0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e4bfc <__cxa_atexit@plt+0xd8724> │ │ │ │ + ldr r3, [pc, #20] @ e4ccc <__cxa_atexit@plt+0xd87f4> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + bicseq r1, sp, ip, lsl #31 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0xfffff1d4 │ │ │ │ + ldrsheq r1, [sp, #244] @ 0xf4 │ │ │ │ + biceq r6, r6, r8, asr r2 │ │ │ │ + andeq r0, r0, fp, lsl #18 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e4d8c <__cxa_atexit@plt+0xd88b4> │ │ │ │ + cmp r7, #1 │ │ │ │ + blt e4d74 <__cxa_atexit@plt+0xd889c> │ │ │ │ + ldr r8, [pc, #160] @ e4dac <__cxa_atexit@plt+0xd88d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [sp] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr sl, [r5, #32] │ │ │ │ + add lr, r5, #36 @ 0x24 │ │ │ │ + ldm lr, {r0, r1, lr} │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + ldr r3, [pc, #112] @ e4db0 <__cxa_atexit@plt+0xd88d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ - biceq pc, r5, ip, asr r7 @ │ │ │ │ - biceq pc, r5, r4, lsl r7 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e7d1c <__cxa_atexit@plt+0xdb844> │ │ │ │ - ldr r7, [pc, #160] @ e7d54 <__cxa_atexit@plt+0xdb87c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq e7d10 <__cxa_atexit@plt+0xdb838> │ │ │ │ - ldr r7, [pc, #144] @ e7d58 <__cxa_atexit@plt+0xdb880> │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str lr, [r9, #16] │ │ │ │ + add lr, r9, #20 │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + str fp, [r9, #32] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r9, #36] @ 0x24 │ │ │ │ + add r5, r5, #48 @ 0x30 │ │ │ │ + mov r7, sl │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + ldr r7, [pc, #40] @ e4da4 <__cxa_atexit@plt+0xd88cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc e7d30 <__cxa_atexit@plt+0xdb858> │ │ │ │ - ldr r7, [pc, #128] @ e7d64 <__cxa_atexit@plt+0xdb88c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [pc, #116] @ e7d68 <__cxa_atexit@plt+0xdb890> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r2, r6} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bb002c <__cxa_atexit@plt+0x1ba3b54> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #48]! @ 0x30 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ e7d60 <__cxa_atexit@plt+0xdb888> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #20] @ e4da8 <__cxa_atexit@plt+0xd88d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + bicseq r1, sp, r0, lsr #29 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xfffff0e8 │ │ │ │ + bicseq r1, sp, r8, lsl #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e4df0 <__cxa_atexit@plt+0xd8918> │ │ │ │ + ldr r2, [pc, #40] @ e4df8 <__cxa_atexit@plt+0xd8920> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ e4dfc <__cxa_atexit@plt+0xd8924> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 1633ec8 <__cxa_atexit@plt+0x16279f0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ e7d5c <__cxa_atexit@plt+0xdb884> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + bicseq r1, sp, r8, asr #27 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e4e1c <__cxa_atexit@plt+0xd8944> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 16356e8 <__cxa_atexit@plt+0x1629210> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #44] @ e4e60 <__cxa_atexit@plt+0xd8988> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e4e50 <__cxa_atexit@plt+0xd8978> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b e1004 <__cxa_atexit@plt+0xd4b2c> │ │ │ │ + ldr r7, [pc, #12] @ e4e64 <__cxa_atexit@plt+0xd898c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - bicseq lr, ip, ip, lsr pc │ │ │ │ - biceq pc, r5, ip, asr r6 @ │ │ │ │ - strheq pc, [r5, #104] @ 0x68 @ │ │ │ │ - @ instruction: 0xffffe760 │ │ │ │ - @ instruction: 0xffffe8e4 │ │ │ │ - biceq pc, r5, r8, lsr r6 @ │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq r5, r6, r0, lsl #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1633ec8 <__cxa_atexit@plt+0x16279f0> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r6, [pc, #96] @ e7de8 <__cxa_atexit@plt+0xdb910> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e7dcc <__cxa_atexit@plt+0xdb8f4> │ │ │ │ - ldr r3, [pc, #72] @ e7dec <__cxa_atexit@plt+0xdb914> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [pc, #60] @ e7df0 <__cxa_atexit@plt+0xdb918> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1bb002c <__cxa_atexit@plt+0x1ba3b54> │ │ │ │ - ldr r7, [pc, #32] @ e7df4 <__cxa_atexit@plt+0xdb91c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e4ed4 <__cxa_atexit@plt+0xd89fc> │ │ │ │ + ldr r2, [pc, #68] @ e4ee8 <__cxa_atexit@plt+0xd8a10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ e4eec <__cxa_atexit@plt+0xd8a14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [pc, #52] @ e4ef0 <__cxa_atexit@plt+0xd8a18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r2, #2 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #0 │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, ip, ip, ror lr │ │ │ │ - @ instruction: 0xffffe6a0 │ │ │ │ - @ instruction: 0xffffe824 │ │ │ │ - biceq pc, r5, r0, asr #11 │ │ │ │ - biceq pc, r5, r8, lsr #11 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r7, r5, #8 │ │ │ │ + ldrdeq r5, [r6, #16] │ │ │ │ + bicseq r1, sp, r4, lsl #28 │ │ │ │ + bicseq r1, sp, ip, ror #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e4f30 <__cxa_atexit@plt+0xd8a58> │ │ │ │ + ldr r2, [pc, #60] @ e4f4c <__cxa_atexit@plt+0xd8a74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi e7ea0 <__cxa_atexit@plt+0xdb9c8> │ │ │ │ - ldr r3, [pc, #180] @ e7ed4 <__cxa_atexit@plt+0xdb9fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq e7e90 <__cxa_atexit@plt+0xdb9b8> │ │ │ │ - ldr r7, [pc, #160] @ e7ed8 <__cxa_atexit@plt+0xdba00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #152] @ e7edc <__cxa_atexit@plt+0xdba04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e7eb4 <__cxa_atexit@plt+0xdb9dc> │ │ │ │ - ldr r7, [pc, #132] @ e7ee8 <__cxa_atexit@plt+0xdba10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [pc, #120] @ e7eec <__cxa_atexit@plt+0xdba14> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r2, r6} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bb002c <__cxa_atexit@plt+0x1ba3b54> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + bhi e4f38 <__cxa_atexit@plt+0xd8a60> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b e1a98 <__cxa_atexit@plt+0xd55c0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ e7ee4 <__cxa_atexit@plt+0xdba0c> │ │ │ │ + ldr r7, [pc, #16] @ e4f50 <__cxa_atexit@plt+0xd8a78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ e7ee0 <__cxa_atexit@plt+0xdba08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, #0 │ │ │ │ + @ instruction: 0x01dd1c94 │ │ │ │ + biceq r5, r6, r8, lsr #5 │ │ │ │ + ldrdeq r5, [r6, #216] @ 0xd8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e4fac <__cxa_atexit@plt+0xd8ad4> │ │ │ │ + ldr r2, [pc, #64] @ e4fb4 <__cxa_atexit@plt+0xd8adc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ e4fb8 <__cxa_atexit@plt+0xd8ae0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #56] @ e4fbc <__cxa_atexit@plt+0xd8ae4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #48] @ e4fc0 <__cxa_atexit@plt+0xd8ae8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #1 │ │ │ │ + add r9, lr, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - bicseq lr, ip, ip, asr #27 │ │ │ │ - bicseq lr, ip, r4, lsr #27 │ │ │ │ - ldrdeq pc, [r5, #72] @ 0x48 │ │ │ │ - biceq pc, r5, ip, lsr r5 @ │ │ │ │ - @ instruction: 0xffffe5e0 │ │ │ │ - @ instruction: 0xffffe764 │ │ │ │ - strheq pc, [r5, #68] @ 0x44 @ │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + biceq r2, r6, r0, asr #19 │ │ │ │ + strdeq r5, [r6, #120] @ 0x78 │ │ │ │ + bicseq r1, sp, r4, lsl ip │ │ │ │ + biceq r5, r6, ip, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r6, [pc, #112] @ e7f7c <__cxa_atexit@plt+0xdbaa4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r6, [pc, #100] @ e7f80 <__cxa_atexit@plt+0xdbaa8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e7f60 <__cxa_atexit@plt+0xdba88> │ │ │ │ - ldr r3, [pc, #76] @ e7f84 <__cxa_atexit@plt+0xdbaac> │ │ │ │ + ldr r3, [pc, #36] @ e4ffc <__cxa_atexit@plt+0xd8b24> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [pc, #64] @ e7f88 <__cxa_atexit@plt+0xdbab0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r1, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1bb002c <__cxa_atexit@plt+0x1ba3b54> │ │ │ │ - ldr r7, [pc, #36] @ e7f8c <__cxa_atexit@plt+0xdbab4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #0 │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq lr, [ip, #204] @ 0xcc │ │ │ │ - bicseq lr, ip, r8, ror #25 │ │ │ │ - @ instruction: 0xffffe50c │ │ │ │ - @ instruction: 0xffffe690 │ │ │ │ - biceq pc, r5, ip, lsr #8 │ │ │ │ - biceq pc, r5, r8, lsl #8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e7fd8 <__cxa_atexit@plt+0xdbb00> │ │ │ │ - ldr r7, [pc, #52] @ e7fec <__cxa_atexit@plt+0xdbb14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq e7fcc <__cxa_atexit@plt+0xdbaf4> │ │ │ │ - mov r7, r8 │ │ │ │ - b e8000 <__cxa_atexit@plt+0xdbb28> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #32] @ e5000 <__cxa_atexit@plt+0xd8b28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #3 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ e7ff0 <__cxa_atexit@plt+0xdbb18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + biceq r5, r6, r8, lsr #1 │ │ │ │ + bicseq r2, sp, r8, lsl #4 │ │ │ │ + biceq r5, r6, ip, lsl #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e505c <__cxa_atexit@plt+0xd8b84> │ │ │ │ + ldr r2, [pc, #64] @ e5064 <__cxa_atexit@plt+0xd8b8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ e5068 <__cxa_atexit@plt+0xd8b90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #56] @ e506c <__cxa_atexit@plt+0xd8b94> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #48] @ e5070 <__cxa_atexit@plt+0xd8b98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + add r8, r1, #1 │ │ │ │ + add r9, lr, #3 │ │ │ │ mov r5, r3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq pc, r5, ip, lsl #8 │ │ │ │ - biceq pc, r5, r8, lsr #7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + biceq r2, r6, r0, lsl r9 │ │ │ │ + biceq r5, r6, r4, ror #13 │ │ │ │ + bicseq r1, sp, r4, ror #22 │ │ │ │ + @ instruction: 0x01c65c90 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ e80ac <__cxa_atexit@plt+0xdbbd4> │ │ │ │ + ldr r3, [pc, #36] @ e50ac <__cxa_atexit@plt+0xd8bd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq e8064 <__cxa_atexit@plt+0xdbb8c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc e8090 <__cxa_atexit@plt+0xdbbb8> │ │ │ │ - ldr r7, [pc, #120] @ e80b0 <__cxa_atexit@plt+0xdbbd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [r1, #4]! │ │ │ │ - str r0, [r1, #8] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble e8070 <__cxa_atexit@plt+0xdbb98> │ │ │ │ - ldr lr, [pc, #88] @ e80b8 <__cxa_atexit@plt+0xdbbe0> │ │ │ │ - add lr, pc, lr │ │ │ │ - b e8078 <__cxa_atexit@plt+0xdbba0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, #32] @ e50b0 <__cxa_atexit@plt+0xd8bd8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #3 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ e80b4 <__cxa_atexit@plt+0xdbbdc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - mov r6, r3 │ │ │ │ + strdeq r4, [r6, #248] @ 0xf8 │ │ │ │ + bicseq r2, sp, ip, asr r1 │ │ │ │ + biceq r5, r6, r4, asr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e512c <__cxa_atexit@plt+0xd8c54> │ │ │ │ + ldr r2, [pc, #96] @ e5134 <__cxa_atexit@plt+0xd8c5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ e5138 <__cxa_atexit@plt+0xd8c60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq e510c <__cxa_atexit@plt+0xd8c34> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne e5118 <__cxa_atexit@plt+0xd8c40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ e80bc <__cxa_atexit@plt+0xdbbe4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b fc1f8 <__cxa_atexit@plt+0xefd20> │ │ │ │ + ldr r7, [pc, #28] @ e513c <__cxa_atexit@plt+0xd8c64> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffff470 │ │ │ │ - @ instruction: 0xfffff61c │ │ │ │ - @ instruction: 0xfffff910 │ │ │ │ - biceq pc, r5, ip, lsl #6 │ │ │ │ - ldrdeq pc, [r5, #44] @ 0x2c │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + bicseq r1, sp, r4, asr #21 │ │ │ │ + biceq r4, r6, r0, ror #30 │ │ │ │ + strheq r5, [r6, #184] @ 0xb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc e8140 <__cxa_atexit@plt+0xdbc68> │ │ │ │ - ldr r7, [pc, #96] @ e8158 <__cxa_atexit@plt+0xdbc80> │ │ │ │ + add r5, r5, #4 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e5164 <__cxa_atexit@plt+0xd8c8c> │ │ │ │ + mov r8, r7 │ │ │ │ + b fc1f8 <__cxa_atexit@plt+0xefd20> │ │ │ │ + ldr r7, [pc, #12] @ e5178 <__cxa_atexit@plt+0xd8ca0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - mov r3, r1 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble e8124 <__cxa_atexit@plt+0xdbc4c> │ │ │ │ - ldr lr, [pc, #64] @ e8160 <__cxa_atexit@plt+0xdbc88> │ │ │ │ - add lr, pc, lr │ │ │ │ - b e812c <__cxa_atexit@plt+0xdbc54> │ │ │ │ - ldr lr, [pc, #48] @ e815c <__cxa_atexit@plt+0xdbc84> │ │ │ │ - add lr, pc, lr │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ - str lr, [r1, #16] │ │ │ │ - str r3, [r1, #20] │ │ │ │ - str r2, [r1, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ e8164 <__cxa_atexit@plt+0xdbc8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + biceq r4, r6, r4, lsl pc │ │ │ │ + biceq r5, r6, ip, ror #22 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e51b8 <__cxa_atexit@plt+0xd8ce0> │ │ │ │ + ldr r2, [pc, #32] @ e51c0 <__cxa_atexit@plt+0xd8ce8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3548 <__cxa_atexit@plt+0x1ba7070> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff3b0 │ │ │ │ - @ instruction: 0xfffff568 │ │ │ │ - @ instruction: 0xfffff850 │ │ │ │ - biceq pc, r5, ip, asr r2 @ │ │ │ │ - biceq pc, r5, r0, lsr r2 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e8214 <__cxa_atexit@plt+0xdbd3c> │ │ │ │ - ldr r3, [pc, #184] @ e8248 <__cxa_atexit@plt+0xdbd70> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r5, r6, r8, lsr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 16ddac <__cxa_atexit@plt+0x1618d4> │ │ │ │ + biceq r5, r6, r0, ror #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e5238 <__cxa_atexit@plt+0xd8d60> │ │ │ │ + ldr r3, [pc, #68] @ e5240 <__cxa_atexit@plt+0xd8d68> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq e8204 <__cxa_atexit@plt+0xdbd2c> │ │ │ │ - ldr r7, [pc, #164] @ e824c <__cxa_atexit@plt+0xdbd74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #156] @ e8250 <__cxa_atexit@plt+0xdbd78> │ │ │ │ + ldr r2, [pc, #64] @ e5244 <__cxa_atexit@plt+0xd8d6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ e5248 <__cxa_atexit@plt+0xd8d70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r3, [pc, #44] @ e524c <__cxa_atexit@plt+0xd8d74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r0, r3, r7} │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r2, r6, r8, lsr r7 │ │ │ │ + biceq r5, r6, ip, lsr r4 │ │ │ │ + bicseq r1, sp, r4, lsl #19 │ │ │ │ + biceq r5, r6, ip, ror #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e5280 <__cxa_atexit@plt+0xd8da8> │ │ │ │ + ldr r7, [pc, #116] @ e52e4 <__cxa_atexit@plt+0xd8e0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc e8228 <__cxa_atexit@plt+0xdbd50> │ │ │ │ - ldr r7, [pc, #136] @ e825c <__cxa_atexit@plt+0xdbd84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [pc, #124] @ e8260 <__cxa_atexit@plt+0xdbd88> │ │ │ │ + bcc e52d4 <__cxa_atexit@plt+0xd8dfc> │ │ │ │ + ldr r2, [pc, #80] @ e52e8 <__cxa_atexit@plt+0xd8e10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ e52ec <__cxa_atexit@plt+0xd8e14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #72] @ e52f0 <__cxa_atexit@plt+0xd8e18> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr lr, [pc, #68] @ e52f4 <__cxa_atexit@plt+0xd8e1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r6, [r5] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + add r8, r0, #1 │ │ │ │ + add r9, lr, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 1bb002c <__cxa_atexit@plt+0x1ba3b54> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ e8258 <__cxa_atexit@plt+0xdbd80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ e8254 <__cxa_atexit@plt+0xdbd7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, #0 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - bicseq lr, ip, ip, asr sl │ │ │ │ - bicseq lr, ip, r4, lsr sl │ │ │ │ - biceq pc, r5, r4, ror r1 @ │ │ │ │ - ldrdeq pc, [r5, #24] │ │ │ │ - @ instruction: 0xfffff2d4 │ │ │ │ - @ instruction: 0xfffff4b0 │ │ │ │ - biceq pc, r5, r8, lsr r1 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r1, sp, r0, lsl #31 │ │ │ │ + @ instruction: 0xfffffc60 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x01c62694 │ │ │ │ + biceq r5, r6, r8, ror #8 │ │ │ │ + biceq r5, r6, r4, asr #20 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r6, [pc, #116] @ e82f4 <__cxa_atexit@plt+0xdbe1c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r6, [pc, #104] @ e82f8 <__cxa_atexit@plt+0xdbe20> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e82d8 <__cxa_atexit@plt+0xdbe00> │ │ │ │ - ldr r3, [pc, #80] @ e82fc <__cxa_atexit@plt+0xdbe24> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e53a8 <__cxa_atexit@plt+0xd8ed0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #60 @ 0x3c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc e5490 <__cxa_atexit@plt+0xd8fb8> │ │ │ │ + ldr r2, [pc, #464] @ e54f8 <__cxa_atexit@plt+0xd9020> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #460] @ e54fc <__cxa_atexit@plt+0xd9024> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #456] @ e5500 <__cxa_atexit@plt+0xd9028> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #452] @ e5504 <__cxa_atexit@plt+0xd902c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub ip, sl, #29 │ │ │ │ + ldr r9, [pc, #424] @ e5508 <__cxa_atexit@plt+0xd9030> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r2, #12]! │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #36]! @ 0x24 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #48] @ 0x30 │ │ │ │ + str r3, [r6, #52] @ 0x34 │ │ │ │ + str ip, [r6, #56] @ 0x38 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r9, sl, #5 │ │ │ │ + ldr r6, [pc, #368] @ e550c <__cxa_atexit@plt+0xd9034> │ │ │ │ + add r6, pc, r6 │ │ │ │ + add r8, r6, #2 │ │ │ │ + mov r6, sl │ │ │ │ + b 171d94 <__cxa_atexit@plt+0x1658bc> │ │ │ │ + ldr r3, [pc, #280] @ e54c8 <__cxa_atexit@plt+0xd8ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [pc, #68] @ e8300 <__cxa_atexit@plt+0xdbe28> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1bb002c <__cxa_atexit@plt+0x1ba3b54> │ │ │ │ - ldr r7, [pc, #36] @ e8304 <__cxa_atexit@plt+0xdbe2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #0 │ │ │ │ - bx r0 │ │ │ │ - bicseq lr, ip, r8, ror #18 │ │ │ │ - bicseq lr, ip, r4, ror r9 │ │ │ │ - @ instruction: 0xfffff1fc │ │ │ │ - @ instruction: 0xfffff3d8 │ │ │ │ - biceq pc, r5, r4, asr #1 │ │ │ │ - @ instruction: 0x01c5f090 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi e839c <__cxa_atexit@plt+0xdbec4> │ │ │ │ - ldr r7, [pc, #164] @ e83d4 <__cxa_atexit@plt+0xdbefc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq e8390 <__cxa_atexit@plt+0xdbeb8> │ │ │ │ - ldr r7, [pc, #148] @ e83d8 <__cxa_atexit@plt+0xdbf00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc e83b0 <__cxa_atexit@plt+0xdbed8> │ │ │ │ - ldr r7, [pc, #132] @ e83e4 <__cxa_atexit@plt+0xdbf0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [pc, #120] @ e83e8 <__cxa_atexit@plt+0xdbf10> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq e545c <__cxa_atexit@plt+0xd8f84> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e5464 <__cxa_atexit@plt+0xd8f8c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e54ac <__cxa_atexit@plt+0xd8fd4> │ │ │ │ + ldr r2, [pc, #256] @ e54e0 <__cxa_atexit@plt+0xd9008> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #252] @ e54e4 <__cxa_atexit@plt+0xd900c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #248] @ e54e8 <__cxa_atexit@plt+0xd9010> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #244] @ e54ec <__cxa_atexit@plt+0xd9014> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr sl, [pc, #236] @ e54f0 <__cxa_atexit@plt+0xd9018> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + sub r1, r3, #29 │ │ │ │ + ldr r9, [pc, #220] @ e54f4 <__cxa_atexit@plt+0xd901c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r2, #36]! @ 0x24 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r9, r3, #5 │ │ │ │ + add r8, sl, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1bb002c <__cxa_atexit@plt+0x1ba3b54> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ e83e0 <__cxa_atexit@plt+0xdbf08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + b 171d94 <__cxa_atexit@plt+0x1658bc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ e83dc <__cxa_atexit@plt+0xdbf04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #104] @ e54d4 <__cxa_atexit@plt+0xd8ffc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #100] @ e54d8 <__cxa_atexit@plt+0xd9000> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ e54dc <__cxa_atexit@plt+0xd9004> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r6, [pc, #56] @ e54d0 <__cxa_atexit@plt+0xd8ff8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + ldr r6, [pc, #24] @ e54cc <__cxa_atexit@plt+0xd8ff4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #60 @ 0x3c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, #0 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - bicseq lr, ip, r0, asr #17 │ │ │ │ - biceq lr, r5, ip, ror #31 │ │ │ │ - biceq pc, r5, r8, asr r0 @ │ │ │ │ - @ instruction: 0xfffff148 │ │ │ │ - @ instruction: 0xfffff324 │ │ │ │ - strheq lr, [r5, #240] @ 0xf0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + andeq r0, r0, r8, ror r2 │ │ │ │ + muleq r0, r4, r2 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + biceq r2, r6, r8, asr #9 │ │ │ │ + biceq r5, r6, r0, lsl #6 │ │ │ │ + andeq r0, r0, r4, lsr #8 │ │ │ │ + @ instruction: 0xfffffb74 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + strdeq r4, [r6, #184] @ 0xb8 │ │ │ │ + @ instruction: 0x01dd1798 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffc2c │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + bicseq r1, sp, r0, asr r8 │ │ │ │ + biceq r4, r6, r0, ror #24 │ │ │ │ + biceq r5, r6, ip, lsr #16 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r6, [pc, #100] @ e846c <__cxa_atexit@plt+0xdbf94> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e8450 <__cxa_atexit@plt+0xdbf78> │ │ │ │ - ldr r3, [pc, #76] @ e8470 <__cxa_atexit@plt+0xdbf98> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e55c0 <__cxa_atexit@plt+0xd90e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #60 @ 0x3c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc e55ec <__cxa_atexit@plt+0xd9114> │ │ │ │ + ldr r2, [pc, #216] @ e5618 <__cxa_atexit@plt+0xd9140> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #212] @ e561c <__cxa_atexit@plt+0xd9144> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #208] @ e5620 <__cxa_atexit@plt+0xd9148> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #204] @ e5624 <__cxa_atexit@plt+0xd914c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub ip, sl, #29 │ │ │ │ + ldr r9, [pc, #176] @ e5628 <__cxa_atexit@plt+0xd9150> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r2, #12]! │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #36]! @ 0x24 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #48] @ 0x30 │ │ │ │ + str r3, [r6, #52] @ 0x34 │ │ │ │ + str ip, [r6, #56] @ 0x38 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r9, sl, #5 │ │ │ │ + ldr r6, [pc, #120] @ e562c <__cxa_atexit@plt+0xd9154> │ │ │ │ + add r6, pc, r6 │ │ │ │ + add r8, r6, #2 │ │ │ │ + mov r6, sl │ │ │ │ + b 171d94 <__cxa_atexit@plt+0x1658bc> │ │ │ │ + ldr r3, [pc, #68] @ e560c <__cxa_atexit@plt+0xd9134> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r0, [pc, #64] @ e8474 <__cxa_atexit@plt+0xdbf9c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1bb002c <__cxa_atexit@plt+0x1ba3b54> │ │ │ │ - ldr r7, [pc, #32] @ e8478 <__cxa_atexit@plt+0xdbfa0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r2, [pc, #64] @ e5610 <__cxa_atexit@plt+0xd9138> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ e5614 <__cxa_atexit@plt+0xd913c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r6, [pc, #20] @ e5608 <__cxa_atexit@plt+0xd9130> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #0 │ │ │ │ - bx r0 │ │ │ │ - ldrsheq lr, [ip, #124] @ 0x7c │ │ │ │ - @ instruction: 0xfffff084 │ │ │ │ - @ instruction: 0xfffff260 │ │ │ │ - biceq lr, r5, ip, asr #30 │ │ │ │ - biceq lr, r5, r4, ror pc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ e84a4 <__cxa_atexit@plt+0xdbfcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ - biceq lr, r5, r0, ror #30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e84f8 <__cxa_atexit@plt+0xdc020> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ e8500 <__cxa_atexit@plt+0xdc028> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ e8504 <__cxa_atexit@plt+0xdc02c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #129 @ 0x81 │ │ │ │ - ldr r1, [pc, #40] @ e8508 <__cxa_atexit@plt+0xdc030> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r1, r5, #16 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1986194 <__cxa_atexit@plt+0x1979cbc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq lr, [ip, #96] @ 0x60 │ │ │ │ - bicseq lr, ip, r8, asr r7 │ │ │ │ - bicseq lr, ip, ip, asr sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e8544 <__cxa_atexit@plt+0xdc06c> │ │ │ │ - ldr r8, [pc, #36] @ e854c <__cxa_atexit@plt+0xdc074> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ e8550 <__cxa_atexit@plt+0xdc078> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01ae6975 │ │ │ │ - bicseq lr, ip, r8, ror #12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e8590 <__cxa_atexit@plt+0xdc0b8> │ │ │ │ - ldr r2, [pc, #40] @ e85a0 <__cxa_atexit@plt+0xdc0c8> │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + biceq r2, r6, ip, ror #6 │ │ │ │ + biceq r5, r6, r4, lsr #3 │ │ │ │ + andeq r0, r0, r4, asr #5 │ │ │ │ + @ instruction: 0xfffffa14 │ │ │ │ + @ instruction: 0xfffffabc │ │ │ │ + @ instruction: 0xfffffb64 │ │ │ │ + bicseq r1, sp, r8, lsr r6 │ │ │ │ + biceq r4, r6, r8, asr #20 │ │ │ │ + biceq r5, r6, ip, lsl #14 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e56e0 <__cxa_atexit@plt+0xd9208> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #60 @ 0x3c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc e56ec <__cxa_atexit@plt+0xd9214> │ │ │ │ + ldr r2, [pc, #172] @ e570c <__cxa_atexit@plt+0xd9234> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [pc, #168] @ e5710 <__cxa_atexit@plt+0xd9238> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #164] @ e5714 <__cxa_atexit@plt+0xd923c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #160] @ e5718 <__cxa_atexit@plt+0xd9240> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub ip, sl, #29 │ │ │ │ + ldr r9, [pc, #132] @ e571c <__cxa_atexit@plt+0xd9244> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r2, #12]! │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #36]! @ 0x24 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #48] @ 0x30 │ │ │ │ + str r3, [r6, #52] @ 0x34 │ │ │ │ + str ip, [r6, #56] @ 0x38 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r9, sl, #5 │ │ │ │ + ldr r6, [pc, #76] @ e5720 <__cxa_atexit@plt+0xd9248> │ │ │ │ + add r6, pc, r6 │ │ │ │ + add r8, r6, #2 │ │ │ │ + mov r6, sl │ │ │ │ + b 171d94 <__cxa_atexit@plt+0x1658bc> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r6, [pc, #20] @ e5708 <__cxa_atexit@plt+0xd9230> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e85ec <__cxa_atexit@plt+0xdc114> │ │ │ │ - ldr r2, [pc, #48] @ e85fc <__cxa_atexit@plt+0xdc124> │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + @ instruction: 0xfffff8f4 │ │ │ │ + @ instruction: 0xfffff99c │ │ │ │ + @ instruction: 0xfffffa44 │ │ │ │ + bicseq r1, sp, r8, lsl r5 │ │ │ │ + biceq r4, r6, r8, lsr #18 │ │ │ │ + biceq r5, r6, r8, lsl r6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e57c8 <__cxa_atexit@plt+0xd92f0> │ │ │ │ + ldr r2, [pc, #148] @ e57e0 <__cxa_atexit@plt+0xd9308> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ e8600 <__cxa_atexit@plt+0xdc128> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ + ldr r1, [pc, #144] @ e57e4 <__cxa_atexit@plt+0xd930c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #140] @ e57e8 <__cxa_atexit@plt+0xd9310> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ e57ec <__cxa_atexit@plt+0xd9314> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr sl, [pc, #128] @ e57f0 <__cxa_atexit@plt+0xd9318> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub ip, r6, #29 │ │ │ │ + ldr r9, [pc, #104] @ e57f4 <__cxa_atexit@plt+0xd931c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r2, r3 │ │ │ │ + str r8, [r2, #12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x01ae68b7 │ │ │ │ + str lr, [r8, #36]! @ 0x24 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str r8, [r3, #52] @ 0x34 │ │ │ │ + str ip, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r9, r6, #5 │ │ │ │ + add r8, sl, #2 │ │ │ │ + b 171d94 <__cxa_atexit@plt+0x1658bc> │ │ │ │ + ldr r3, [pc, #40] @ e57f8 <__cxa_atexit@plt+0xd9320> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #60 @ 0x3c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffff808 │ │ │ │ + @ instruction: 0xfffff8b0 │ │ │ │ + @ instruction: 0xfffff958 │ │ │ │ + biceq r4, r6, ip, lsl #17 │ │ │ │ + bicseq r1, sp, r4, lsr #8 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + strdeq r5, [r6, #64] @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e866c <__cxa_atexit@plt+0xdc194> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e8678 <__cxa_atexit@plt+0xdc1a0> │ │ │ │ - ldr r8, [pc, #84] @ e8688 <__cxa_atexit@plt+0xdc1b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #80] @ e868c <__cxa_atexit@plt+0xdc1b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ e8690 <__cxa_atexit@plt+0xdc1b8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #60] @ e8694 <__cxa_atexit@plt+0xdc1bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01ae6869 │ │ │ │ - bicseq lr, ip, r0, ror #10 │ │ │ │ - ldrsbeq lr, [ip, #96] @ 0x60 │ │ │ │ - bicseq lr, ip, r4, asr #11 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e86d4 <__cxa_atexit@plt+0xdc1fc> │ │ │ │ - ldr r2, [pc, #40] @ e86e4 <__cxa_atexit@plt+0xdc20c> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e5840 <__cxa_atexit@plt+0xd9368> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ e584c <__cxa_atexit@plt+0xd9374> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff960 │ │ │ │ + biceq r5, r6, r8, lsl #10 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e8748 <__cxa_atexit@plt+0xdc270> │ │ │ │ + bhi e58d4 <__cxa_atexit@plt+0xd93fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e8754 <__cxa_atexit@plt+0xdc27c> │ │ │ │ - ldr r2, [pc, #76] @ e8764 <__cxa_atexit@plt+0xdc28c> │ │ │ │ + bcc e58e0 <__cxa_atexit@plt+0xd9408> │ │ │ │ + ldr r2, [pc, #124] @ e5904 <__cxa_atexit@plt+0xd942c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ e8768 <__cxa_atexit@plt+0xdc290> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ e876c <__cxa_atexit@plt+0xdc294> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r7, [pc, #108] @ e5908 <__cxa_atexit@plt+0xd9430> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e58f0 <__cxa_atexit@plt+0xd9418> │ │ │ │ + ldr r7, [pc, #80] @ e5910 <__cxa_atexit@plt+0xd9438> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + ldr r7, [pc, #68] @ e5914 <__cxa_atexit@plt+0xd943c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - bicseq lr, ip, ip, ror r4 │ │ │ │ - @ instruction: 0x01ae6757 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r7, [pc, #20] @ e590c <__cxa_atexit@plt+0xd9434> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xfffff948 │ │ │ │ + strheq r2, [r6, #92] @ 0x5c │ │ │ │ + @ instruction: 0xfffef5b8 │ │ │ │ + bicseq r1, sp, r8, ror r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e87d4 <__cxa_atexit@plt+0xdc2fc> │ │ │ │ - ldr r2, [pc, #76] @ e87e4 <__cxa_atexit@plt+0xdc30c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ e87e8 <__cxa_atexit@plt+0xdc310> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ e87ec <__cxa_atexit@plt+0xdc314> │ │ │ │ + bcc e594c <__cxa_atexit@plt+0xd9474> │ │ │ │ + ldr r2, [pc, #28] @ e5958 <__cxa_atexit@plt+0xd9480> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - bicseq lr, ip, ip, ror r5 │ │ │ │ - bicseq lr, ip, r4, ror #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e8840 <__cxa_atexit@plt+0xdc368> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ e8848 <__cxa_atexit@plt+0xdc370> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ e884c <__cxa_atexit@plt+0xdc374> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #129 @ 0x81 │ │ │ │ - ldr r1, [pc, #40] @ e8850 <__cxa_atexit@plt+0xdc378> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r1, r5, #16 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1986194 <__cxa_atexit@plt+0x1979cbc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq lr, ip, r8, lsl #7 │ │ │ │ - bicseq lr, ip, r0, lsl r4 │ │ │ │ - bicseq lr, ip, r4, lsl r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r1, sp, r4, ror #6 │ │ │ │ + strdeq r5, [r6, #60] @ 0x3c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e888c <__cxa_atexit@plt+0xdc3b4> │ │ │ │ - ldr r8, [pc, #36] @ e8894 <__cxa_atexit@plt+0xdc3bc> │ │ │ │ + bhi e59d0 <__cxa_atexit@plt+0xd94f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e59dc <__cxa_atexit@plt+0xd9504> │ │ │ │ + ldr lr, [pc, #88] @ e59ec <__cxa_atexit@plt+0xd9514> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #76] @ e59f0 <__cxa_atexit@plt+0xd9518> │ │ │ │ add r8, pc, r8 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + add lr, r2, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r8, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ e8898 <__cxa_atexit@plt+0xdc3c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r7, [pc, #52] @ e59f4 <__cxa_atexit@plt+0xd951c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #2 │ │ │ │ + sub r7, r6, #11 │ │ │ │ mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01ae662d │ │ │ │ - bicseq lr, ip, r0, lsr #6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e88d8 <__cxa_atexit@plt+0xdc400> │ │ │ │ - ldr r2, [pc, #40] @ e88e8 <__cxa_atexit@plt+0xdc410> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e8934 <__cxa_atexit@plt+0xdc45c> │ │ │ │ - ldr r2, [pc, #48] @ e8944 <__cxa_atexit@plt+0xdc46c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ e8948 <__cxa_atexit@plt+0xdc470> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x01ae6583 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq r1, sp, r4, lsr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e89b4 <__cxa_atexit@plt+0xdc4dc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e89c0 <__cxa_atexit@plt+0xdc4e8> │ │ │ │ - ldr r8, [pc, #84] @ e89d0 <__cxa_atexit@plt+0xdc4f8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #80] @ e89d4 <__cxa_atexit@plt+0xdc4fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ e89d8 <__cxa_atexit@plt+0xdc500> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #60] @ e89dc <__cxa_atexit@plt+0xdc504> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01ae6521 │ │ │ │ - bicseq lr, ip, r8, lsl r2 │ │ │ │ - bicseq lr, ip, r8, lsl #7 │ │ │ │ - bicseq lr, ip, ip, ror r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e8a1c <__cxa_atexit@plt+0xdc544> │ │ │ │ - ldr r2, [pc, #40] @ e8a2c <__cxa_atexit@plt+0xdc554> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e8a90 <__cxa_atexit@plt+0xdc5b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc e8a9c <__cxa_atexit@plt+0xdc5c4> │ │ │ │ - ldr r2, [pc, #76] @ e8aac <__cxa_atexit@plt+0xdc5d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ e8ab0 <__cxa_atexit@plt+0xdc5d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ e8ab4 <__cxa_atexit@plt+0xdc5dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bcc e5a48 <__cxa_atexit@plt+0xd9570> │ │ │ │ + ldr r2, [pc, #56] @ e5a54 <__cxa_atexit@plt+0xd957c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #44] @ e5a58 <__cxa_atexit@plt+0xd9580> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - bicseq lr, ip, r4, lsr r1 │ │ │ │ - @ instruction: 0x01ae6423 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc e8b1c <__cxa_atexit@plt+0xdc644> │ │ │ │ - ldr r2, [pc, #76] @ e8b2c <__cxa_atexit@plt+0xdc654> │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r1, sp, ip, asr #3 │ │ │ │ + bicseq r1, sp, ip, ror r3 │ │ │ │ + strdeq r5, [r6, #44] @ 0x2c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e5ab0 <__cxa_atexit@plt+0xd95d8> │ │ │ │ + ldr r2, [pc, #56] @ e5abc <__cxa_atexit@plt+0xd95e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ e8b30 <__cxa_atexit@plt+0xdc658> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ e8b34 <__cxa_atexit@plt+0xdc65c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e5aa8 <__cxa_atexit@plt+0xd95d0> │ │ │ │ + b e5acc <__cxa_atexit@plt+0xd95f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - bicseq lr, ip, r4, lsr r2 │ │ │ │ - bicseq lr, ip, ip, lsl r1 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r1, r6 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e8c28 <__cxa_atexit@plt+0xdc750> │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - add r6, r1, #24 │ │ │ │ - and r7, sl, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne e8bb0 <__cxa_atexit@plt+0xdc6d8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e8c3c <__cxa_atexit@plt+0xdc764> │ │ │ │ - ldr r3, [pc, #240] @ e8c70 <__cxa_atexit@plt+0xdc798> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x01c6529c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e5b8c <__cxa_atexit@plt+0xd96b4> │ │ │ │ + ldr r3, [pc, #380] @ e5c5c <__cxa_atexit@plt+0xd9784> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - mov r2, r1 │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble e8bf8 <__cxa_atexit@plt+0xdc720> │ │ │ │ - ldr r3, [pc, #204] @ e8c78 <__cxa_atexit@plt+0xdc7a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b e8c00 <__cxa_atexit@plt+0xdc728> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e8c48 <__cxa_atexit@plt+0xdc770> │ │ │ │ - ldr r2, [pc, #152] @ e8c60 <__cxa_atexit@plt+0xdc788> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r1 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble e8c10 <__cxa_atexit@plt+0xdc738> │ │ │ │ - ldr r2, [pc, #116] @ e8c68 <__cxa_atexit@plt+0xdc790> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e5bfc <__cxa_atexit@plt+0xd9724> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc e5c2c <__cxa_atexit@plt+0xd9754> │ │ │ │ + ldr r8, [pc, #344] @ e5c60 <__cxa_atexit@plt+0xd9788> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [r1, #4]! │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + cmp fp, r1 │ │ │ │ + mov r3, lr │ │ │ │ + bhi e5c44 <__cxa_atexit@plt+0xd976c> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e5c3c <__cxa_atexit@plt+0xd9764> │ │ │ │ + ldr lr, [pc, #296] @ e5c70 <__cxa_atexit@plt+0xd9798> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #292] @ e5c74 <__cxa_atexit@plt+0xd979c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r6, #8] │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + ldr r7, [pc, #256] @ e5c78 <__cxa_atexit@plt+0xd97a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #2 │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc e5c04 <__cxa_atexit@plt+0xd972c> │ │ │ │ + ldr r2, [pc, #180] @ e5c58 <__cxa_atexit@plt+0xd9780> │ │ │ │ add r2, pc, r2 │ │ │ │ - b e8c18 <__cxa_atexit@plt+0xdc740> │ │ │ │ - ldr r3, [pc, #116] @ e8c74 <__cxa_atexit@plt+0xdc79c> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e5c14 <__cxa_atexit@plt+0xd973c> │ │ │ │ + ldr lr, [pc, #160] @ e5c64 <__cxa_atexit@plt+0xd978c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #156] @ e5c68 <__cxa_atexit@plt+0xd9790> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #148] @ e5c6c <__cxa_atexit@plt+0xd9794> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r3, [r1, #20] │ │ │ │ - str r2, [r1, #24] │ │ │ │ + add r3, lr, #2 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #76] @ e8c64 <__cxa_atexit@plt+0xdc78c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r1, #20] │ │ │ │ - str r3, [r1, #24] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ e8c80 <__cxa_atexit@plt+0xdc7a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #56] @ e8c7c <__cxa_atexit@plt+0xdc7a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b e8c50 <__cxa_atexit@plt+0xdc778> │ │ │ │ - ldr r3, [pc, #28] @ e8c6c <__cxa_atexit@plt+0xdc794> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff8e4 │ │ │ │ - @ instruction: 0xfffff994 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - strdeq lr, [r5, #112] @ 0x70 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e8cf8 <__cxa_atexit@plt+0xdc820> │ │ │ │ - ldr lr, [pc, #100] @ e8d10 <__cxa_atexit@plt+0xdc838> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r2 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp r1, #10 │ │ │ │ - ble e8ce0 <__cxa_atexit@plt+0xdc808> │ │ │ │ - ldr r1, [pc, #60] @ e8d18 <__cxa_atexit@plt+0xdc840> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b e8ce8 <__cxa_atexit@plt+0xdc810> │ │ │ │ - ldr r1, [pc, #44] @ e8d14 <__cxa_atexit@plt+0xdc83c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + sub r7, lr, #11 │ │ │ │ + add r5, r1, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ e8d1c <__cxa_atexit@plt+0xdc844> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffb48 │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e8d94 <__cxa_atexit@plt+0xdc8bc> │ │ │ │ - ldr lr, [pc, #100] @ e8dac <__cxa_atexit@plt+0xdc8d4> │ │ │ │ + @ instruction: 0xfffff2e0 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + strheq r4, [r6, #64] @ 0x40 │ │ │ │ + bicseq r1, sp, r4, ror #1 │ │ │ │ + ldrsbeq r1, [sp, #16] │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + bicseq r1, sp, ip, ror r6 │ │ │ │ + biceq r5, r6, r0, ror #1 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc e5d24 <__cxa_atexit@plt+0xd984c> │ │ │ │ + ldr r8, [pc, #176] @ e5d54 <__cxa_atexit@plt+0xd987c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + cmp fp, r5 │ │ │ │ + mov r3, lr │ │ │ │ + bhi e5d40 <__cxa_atexit@plt+0xd9868> │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e5d38 <__cxa_atexit@plt+0xd9860> │ │ │ │ + ldr lr, [pc, #116] @ e5d58 <__cxa_atexit@plt+0xd9880> │ │ │ │ add lr, pc, lr │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r2 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp r1, #10 │ │ │ │ - ble e8d7c <__cxa_atexit@plt+0xdc8a4> │ │ │ │ - ldr r1, [pc, #60] @ e8db4 <__cxa_atexit@plt+0xdc8dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b e8d84 <__cxa_atexit@plt+0xdc8ac> │ │ │ │ - ldr r1, [pc, #44] @ e8db0 <__cxa_atexit@plt+0xdc8d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ e8db8 <__cxa_atexit@plt+0xdc8e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r8, [pc, #112] @ e5d5c <__cxa_atexit@plt+0xd9884> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r6, #8] │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ + str r8, [r1, #4] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + ldr r7, [pc, #76] @ e5d60 <__cxa_atexit@plt+0xd9888> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #2 │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff764 │ │ │ │ - @ instruction: 0xfffff828 │ │ │ │ - @ instruction: 0xfffffa00 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e8e30 <__cxa_atexit@plt+0xdc958> │ │ │ │ - ldr r3, [pc, #100] @ e8e40 <__cxa_atexit@plt+0xdc968> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq e8e10 <__cxa_atexit@plt+0xdc938> │ │ │ │ - ldr r3, [pc, #84] @ e8e44 <__cxa_atexit@plt+0xdc96c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq e8e20 <__cxa_atexit@plt+0xdc948> │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - b e8b44 <__cxa_atexit@plt+0xdc66c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ e8e48 <__cxa_atexit@plt+0xdc970> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + sub r7, lr, #11 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - biceq lr, r5, ip, ror #11 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ e8e8c <__cxa_atexit@plt+0xdc9b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + bicseq r1, sp, r0, ror #9 │ │ │ │ + biceq r4, r6, r8, ror #30 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e5dc8 <__cxa_atexit@plt+0xd98f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e5dd4 <__cxa_atexit@plt+0xd98fc> │ │ │ │ + ldr lr, [pc, #72] @ e5de4 <__cxa_atexit@plt+0xd990c> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq e8e80 <__cxa_atexit@plt+0xdc9a8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b e8b44 <__cxa_atexit@plt+0xdc66c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b e8b44 <__cxa_atexit@plt+0xdc66c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e8ee0 <__cxa_atexit@plt+0xdca08> │ │ │ │ - ldr r3, [pc, #40] @ e8ef8 <__cxa_atexit@plt+0xdca20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ e8efc <__cxa_atexit@plt+0xdca24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #56] @ e5de8 <__cxa_atexit@plt+0xd9910> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r1} │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 2e66c8 <__cxa_atexit@plt+0x2da1f0> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - bicseq lr, ip, r8, lsl r2 │ │ │ │ - biceq lr, r5, r0, asr #10 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e8f38 <__cxa_atexit@plt+0xdca60> │ │ │ │ - ldr r3, [pc, #40] @ e8f50 <__cxa_atexit@plt+0xdca78> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ e8f54 <__cxa_atexit@plt+0xdca7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, ip, r4, ror #3 │ │ │ │ - biceq lr, r5, ip, ror #9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e8f90 <__cxa_atexit@plt+0xdcab8> │ │ │ │ - ldr r3, [pc, #40] @ e8fa8 <__cxa_atexit@plt+0xdcad0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ e8fac <__cxa_atexit@plt+0xdcad4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + bicseq r1, sp, ip, lsl r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldrdeq r4, [r6, #232] @ 0xe8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e5e38 <__cxa_atexit@plt+0xd9960> │ │ │ │ + ldr r2, [pc, #28] @ e5e40 <__cxa_atexit@plt+0xd9968> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 299bdc <__cxa_atexit@plt+0x28d704> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq lr, ip, r8, ror #2 │ │ │ │ - @ instruction: 0x01c5e498 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + stlexbeq r4, r8, [r6] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e5e94 <__cxa_atexit@plt+0xd99bc> │ │ │ │ + ldr r2, [pc, #52] @ e5ea4 <__cxa_atexit@plt+0xd99cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + b 1521118 <__cxa_atexit@plt+0x1514c40> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + ldrdeq r4, [r6, #36] @ 0x24 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc e8fe8 <__cxa_atexit@plt+0xdcb10> │ │ │ │ - ldr r3, [pc, #40] @ e9000 <__cxa_atexit@plt+0xdcb28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ e9004 <__cxa_atexit@plt+0xdcb2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc e5f28 <__cxa_atexit@plt+0xd9a50> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + add sl, r2, #8 │ │ │ │ + add r1, r3, #8 │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + bl b734 │ │ │ │ + sub r3, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #60] @ e5f38 <__cxa_atexit@plt+0xd9a60> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #56] @ e5f3c <__cxa_atexit@plt+0xd9a64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #52] @ e5f40 <__cxa_atexit@plt+0xd9a68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r8, {r1, r9} │ │ │ │ + add r1, r8, #12 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + str r2, [r8, #24] │ │ │ │ + str r3, [r8, #28] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 9d8ad4 <__cxa_atexit@plt+0x9cc5fc> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq lr, ip, r4, lsr r1 │ │ │ │ - biceq lr, r5, r4, asr #8 │ │ │ │ + ldrsbeq r0, [sp, #196] @ 0xc4 │ │ │ │ + bicseq r0, sp, r4, ror pc │ │ │ │ + ldrsheq r0, [sp, #192] @ 0xc0 │ │ │ │ + biceq r4, r6, r0, lsr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [pc, #4] @ e5f60 <__cxa_atexit@plt+0xd9a88> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + @ instruction: 0x01c64290 │ │ │ │ + biceq r4, r6, ip, asr sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e9040 <__cxa_atexit@plt+0xdcb68> │ │ │ │ - ldr r2, [pc, #36] @ e9048 <__cxa_atexit@plt+0xdcb70> │ │ │ │ + bhi e5fd0 <__cxa_atexit@plt+0xd9af8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e5fdc <__cxa_atexit@plt+0xd9b04> │ │ │ │ + ldr r2, [pc, #84] @ e5fec <__cxa_atexit@plt+0xd9b14> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ e904c <__cxa_atexit@plt+0xdcb74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ + ldr r1, [pc, #80] @ e5ff0 <__cxa_atexit@plt+0xd9b18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #76] @ e5ff4 <__cxa_atexit@plt+0xd9b1c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #68] @ e5ff8 <__cxa_atexit@plt+0xd9b20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, r5, r0, lsl r4 │ │ │ │ - bicseq sp, ip, r0, ror fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e9088 <__cxa_atexit@plt+0xdcbb0> │ │ │ │ - ldr r2, [pc, #36] @ e9090 <__cxa_atexit@plt+0xdcbb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ e9094 <__cxa_atexit@plt+0xdcbbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, r5, r4, asr #7 │ │ │ │ - bicseq sp, ip, r8, lsr #22 │ │ │ │ - biceq lr, r5, r0, lsr #7 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0x01ae9a54 │ │ │ │ + ldrsheq r0, [sp, #176] @ 0xb0 │ │ │ │ + strheq r2, [r6, #60] @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e9108 <__cxa_atexit@plt+0xdcc30> │ │ │ │ - ldr r3, [pc, #92] @ e9118 <__cxa_atexit@plt+0xdcc40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq e90f0 <__cxa_atexit@plt+0xdcc18> │ │ │ │ - ldr r3, [pc, #68] @ e911c <__cxa_atexit@plt+0xdcc44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e9100 <__cxa_atexit@plt+0xdcc28> │ │ │ │ - b e9168 <__cxa_atexit@plt+0xdcc90> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ e601c <__cxa_atexit@plt+0xd9b44> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + strheq r2, [r6, #48] @ 0x30 │ │ │ │ + @ instruction: 0x01c64d98 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e6088 <__cxa_atexit@plt+0xd9bb0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr lr, [r7, #19] │ │ │ │ + str r0, [r5, #-36]! @ 0xffffffdc │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + ldr r2, [pc, #44] @ e6090 <__cxa_atexit@plt+0xd9bb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmib r5, {r1, r8} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r1, r5, #16 │ │ │ │ + stm r1, {r0, r3, lr} │ │ │ │ + str r3, [r5, #28] │ │ │ │ + str r2, [r5, #32] │ │ │ │ + mov r7, fp │ │ │ │ + b e6094 <__cxa_atexit@plt+0xd9bbc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + bicseq r0, sp, ip, asr #24 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne e60d4 <__cxa_atexit@plt+0xd9bfc> │ │ │ │ + ldr r1, [pc, #168] @ e6160 <__cxa_atexit@plt+0xd9c88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e60f8 <__cxa_atexit@plt+0xd9c20> │ │ │ │ + b e6170 <__cxa_atexit@plt+0xd9c98> │ │ │ │ + ldr r2, [pc, #112] @ e614c <__cxa_atexit@plt+0xd9c74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #32] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq e6100 <__cxa_atexit@plt+0xd9c28> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne e6128 <__cxa_atexit@plt+0xd9c50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ e9120 <__cxa_atexit@plt+0xdcc48> │ │ │ │ + ldr r7, [pc, #76] @ e6154 <__cxa_atexit@plt+0xd9c7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - biceq lr, r5, r4, asr #6 │ │ │ │ - biceq lr, r5, r8, lsl r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #68] @ e6158 <__cxa_atexit@plt+0xd9c80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #60] @ e615c <__cxa_atexit@plt+0xd9c84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ + ldr r7, [pc, #32] @ e6150 <__cxa_atexit@plt+0xd9c78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [r3, #20] │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r5, [r3, #32] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b e651c <__cxa_atexit@plt+0xda044> │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + strdeq r4, [r6, #132] @ 0x84 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + bicseq r1, sp, r4, ror #1 │ │ │ │ + ldrsbeq r1, [sp, #12] │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + biceq r4, r6, r8, asr ip │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ e9158 <__cxa_atexit@plt+0xdcc80> │ │ │ │ + mov r3, r7 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne e61b4 <__cxa_atexit@plt+0xd9cdc> │ │ │ │ + ldr r2, [pc, #64] @ e61d4 <__cxa_atexit@plt+0xd9cfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + tst r7, #3 │ │ │ │ + beq e61c8 <__cxa_atexit@plt+0xd9cf0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e6094 <__cxa_atexit@plt+0xd9bbc> │ │ │ │ + ldr r3, [pc, #20] @ e61d0 <__cxa_atexit@plt+0xd9cf8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq e9150 <__cxa_atexit@plt+0xdcc78> │ │ │ │ - b e9168 <__cxa_atexit@plt+0xdcc90> │ │ │ │ + bne e61a8 <__cxa_atexit@plt+0xd9cd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq lr, r5, r0, ror #5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + biceq r4, r6, r4, ror #23 │ │ │ │ + andeq r1, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne e91c8 <__cxa_atexit@plt+0xdccf0> │ │ │ │ - add r2, r5, #4 │ │ │ │ - ldr r3, [pc, #160] @ e9220 <__cxa_atexit@plt+0xdcd48> │ │ │ │ + str r7, [r5, #32] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e6094 <__cxa_atexit@plt+0xd9bbc> │ │ │ │ + biceq r4, r6, r8, asr #23 │ │ │ │ + andeq r1, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #32] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e6094 <__cxa_atexit@plt+0xd9bbc> │ │ │ │ + biceq r4, r6, ip, lsr #23 │ │ │ │ + andeq r3, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne e6250 <__cxa_atexit@plt+0xd9d78> │ │ │ │ + ldr r7, [pc, #72] @ e6278 <__cxa_atexit@plt+0xd9da0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #64] @ e627c <__cxa_atexit@plt+0xd9da4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #56] @ e6280 <__cxa_atexit@plt+0xd9da8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ + ldr r7, [pc, #28] @ e6274 <__cxa_atexit@plt+0xd9d9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5, #32] │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e651c <__cxa_atexit@plt+0xda044> │ │ │ │ + biceq r4, r6, ip, asr #15 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrheq r0, [sp, #252] @ 0xfc │ │ │ │ + ldrheq r0, [sp, #244] @ 0xf4 │ │ │ │ + biceq r4, r6, r8, lsr #22 │ │ │ │ + andeq r3, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ e62cc <__cxa_atexit@plt+0xd9df4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r2] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq e91d4 <__cxa_atexit@plt+0xdccfc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc e920c <__cxa_atexit@plt+0xdcd34> │ │ │ │ - add r1, r5, #16 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r5, [r5, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne e91e0 <__cxa_atexit@plt+0xdcd08> │ │ │ │ - ldr r7, [pc, #104] @ e922c <__cxa_atexit@plt+0xdcd54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b e91e8 <__cxa_atexit@plt+0xdcd10> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 153a49c <__cxa_atexit@plt+0x152dfc4> │ │ │ │ + beq e62c4 <__cxa_atexit@plt+0xd9dec> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #32] @ e62d0 <__cxa_atexit@plt+0xd9df8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #32] │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + b 1ba58d8 <__cxa_atexit@plt+0x1b99400> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ e9224 <__cxa_atexit@plt+0xdcd4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r5, [r3] │ │ │ │ - str r7, [r9] │ │ │ │ - ldr r7, [pc, #48] @ e9228 <__cxa_atexit@plt+0xdcd50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrdeq r4, [r6, #168] @ 0xa8 │ │ │ │ + andeq r3, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #20] @ e6300 <__cxa_atexit@plt+0xd9e28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #32] │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + b 1ba58d8 <__cxa_atexit@plt+0x1b99400> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + biceq r4, r6, r8, lsr #21 │ │ │ │ + andeq r1, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e6358 <__cxa_atexit@plt+0xd9e80> │ │ │ │ + ldr lr, [pc, #56] @ e6364 <__cxa_atexit@plt+0xd9e8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #52] @ e6368 <__cxa_atexit@plt+0xd9e90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + b 1ba9744 <__cxa_atexit@plt+0x1b9d26c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - bicseq sp, ip, r8, lsl pc │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - biceq lr, r5, r0, lsl #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r4, r6, r0, lsr sl │ │ │ │ + andeq r3, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc e92a0 <__cxa_atexit@plt+0xdcdc8> │ │ │ │ - add r5, r2, #12 │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [pc, #172] @ e6430 <__cxa_atexit@plt+0xd9f58> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq e63dc <__cxa_atexit@plt+0xd9f04> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e6420 <__cxa_atexit@plt+0xd9f48> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ - add r9, r1, #4 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne e9280 <__cxa_atexit@plt+0xdcda8> │ │ │ │ - ldr r3, [pc, #64] @ e92bc <__cxa_atexit@plt+0xdcde4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b e9288 <__cxa_atexit@plt+0xdcdb0> │ │ │ │ - ldr r3, [pc, #44] @ e92b4 <__cxa_atexit@plt+0xdcddc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r6] │ │ │ │ - str r3, [r9] │ │ │ │ - ldr r3, [pc, #32] @ e92b8 <__cxa_atexit@plt+0xdcde0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + cmp r3, #3 │ │ │ │ + bge e63ec <__cxa_atexit@plt+0xd9f14> │ │ │ │ + ldr r7, [pc, #120] @ e6434 <__cxa_atexit@plt+0xd9f5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r6, [r5, #24] │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5, #32] │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, fp │ │ │ │ + b e651c <__cxa_atexit@plt+0xda044> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #68] @ e6438 <__cxa_atexit@plt+0xd9f60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ e643c <__cxa_atexit@plt+0xd9f64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + ldr r7, [pc, #44] @ e6440 <__cxa_atexit@plt+0xd9f68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #3 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - bicseq sp, ip, r8, ror lr │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e92f8 <__cxa_atexit@plt+0xdce20> │ │ │ │ - ldr r2, [pc, #36] @ e9300 <__cxa_atexit@plt+0xdce28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ e9304 <__cxa_atexit@plt+0xdce2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq lr, r5, r0, asr r1 │ │ │ │ - ldrheq sp, [ip, #136] @ 0x88 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e9340 <__cxa_atexit@plt+0xdce68> │ │ │ │ - ldr r2, [pc, #36] @ e9348 <__cxa_atexit@plt+0xdce70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ e934c <__cxa_atexit@plt+0xdce74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq lr, r5, r4, lsl #2 │ │ │ │ - bicseq sp, ip, r0, ror r8 │ │ │ │ - biceq lr, r5, r0, lsl #2 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi e93cc <__cxa_atexit@plt+0xdcef4> │ │ │ │ - ldr r2, [pc, #104] @ e93dc <__cxa_atexit@plt+0xdcf04> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + biceq r4, r6, r8, ror #12 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + bicseq r0, sp, ip, asr #27 │ │ │ │ + biceq r4, r6, r8, asr r9 │ │ │ │ + andeq r1, r0, r9, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e64cc <__cxa_atexit@plt+0xd9ff4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #3 │ │ │ │ + bge e6498 <__cxa_atexit@plt+0xd9fc0> │ │ │ │ + ldr r7, [pc, #96] @ e64d8 <__cxa_atexit@plt+0xda000> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r6, [r5, #24] │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5, #32] │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, fp │ │ │ │ + b e651c <__cxa_atexit@plt+0xda044> │ │ │ │ + ldr r3, [pc, #60] @ e64dc <__cxa_atexit@plt+0xda004> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ e64e0 <__cxa_atexit@plt+0xda008> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r8, [r5] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r1, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + ldr r3, [pc, #32] @ e64e4 <__cxa_atexit@plt+0xda00c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + biceq r4, r6, ip, lsr #11 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffffac4 │ │ │ │ + bicseq r0, sp, ip, lsl sp │ │ │ │ + biceq r4, r6, r4, lsr #17 │ │ │ │ + andeq r3, r0, r9, lsl #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r7, fp │ │ │ │ + ldr r3, [pc, #24] @ e6518 <__cxa_atexit@plt+0xda040> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #32] │ │ │ │ + str r2, [r5, #36] @ 0x24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b e651c <__cxa_atexit@plt+0xda044> │ │ │ │ + biceq r4, r6, r4, lsr #10 │ │ │ │ + mov fp, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne e655c <__cxa_atexit@plt+0xda084> │ │ │ │ + ldr r1, [pc, #68] @ e6584 <__cxa_atexit@plt+0xda0ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str r2, [r3, #32] │ │ │ │ tst r7, #3 │ │ │ │ - beq e93b4 <__cxa_atexit@plt+0xdcedc> │ │ │ │ - ldr r2, [pc, #72] @ e93e0 <__cxa_atexit@plt+0xdcf08> │ │ │ │ + beq e6578 <__cxa_atexit@plt+0xda0a0> │ │ │ │ + b e6594 <__cxa_atexit@plt+0xda0bc> │ │ │ │ + ldr r2, [pc, #28] @ e6580 <__cxa_atexit@plt+0xda0a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq e93c0 <__cxa_atexit@plt+0xdcee8> │ │ │ │ - mov r7, r3 │ │ │ │ - b e942c <__cxa_atexit@plt+0xdcf54> │ │ │ │ + ldr r7, [r3, #28] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e6578 <__cxa_atexit@plt+0xda0a0> │ │ │ │ + b e6654 <__cxa_atexit@plt+0xda17c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ e93e4 <__cxa_atexit@plt+0xdcf0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x01c5e094 │ │ │ │ - biceq lr, r5, ip, rrx │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + biceq r4, r6, r4, lsl #16 │ │ │ │ + andeq r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ e941c <__cxa_atexit@plt+0xdcf44> │ │ │ │ + mov r3, r7 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ + cmp r2, #15 │ │ │ │ + bne e65d8 <__cxa_atexit@plt+0xda100> │ │ │ │ + ldr r2, [pc, #76] @ e6604 <__cxa_atexit@plt+0xda12c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + tst r7, #3 │ │ │ │ + beq e65f8 <__cxa_atexit@plt+0xda120> │ │ │ │ + str r3, [r5, #32] │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + b e65ec <__cxa_atexit@plt+0xda114> │ │ │ │ + ldr r3, [pc, #32] @ e6600 <__cxa_atexit@plt+0xda128> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq e9414 <__cxa_atexit@plt+0xdcf3c> │ │ │ │ - b e942c <__cxa_atexit@plt+0xdcf54> │ │ │ │ + beq e65f8 <__cxa_atexit@plt+0xda120> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e651c <__cxa_atexit@plt+0xda044> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq lr, r5, r4, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + biceq r4, r6, r4, lsl #15 │ │ │ │ + andeq r1, r0, r9, lsl #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5, #32] │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e651c <__cxa_atexit@plt+0xda044> │ │ │ │ + biceq r4, r6, r0, ror #14 │ │ │ │ + andeq r2, r0, r9, lsl #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e651c <__cxa_atexit@plt+0xda044> │ │ │ │ + biceq r4, r6, r4, asr #14 │ │ │ │ + andeq r3, r0, r9, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne e9490 <__cxa_atexit@plt+0xdcfb8> │ │ │ │ - add r2, r5, #4 │ │ │ │ - ldr r3, [pc, #152] @ e94dc <__cxa_atexit@plt+0xdd004> │ │ │ │ + beq e66ac <__cxa_atexit@plt+0xda1d4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne e66bc <__cxa_atexit@plt+0xda1e4> │ │ │ │ + ldr r7, [pc, #192] @ e6730 <__cxa_atexit@plt+0xda258> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #184] @ e6734 <__cxa_atexit@plt+0xda25c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq e671c <__cxa_atexit@plt+0xda244> │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e66ec <__cxa_atexit@plt+0xda214> │ │ │ │ + ldr r7, [pc, #164] @ e6740 <__cxa_atexit@plt+0xda268> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #156] @ e6744 <__cxa_atexit@plt+0xda26c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b fa24c <__cxa_atexit@plt+0xedd74> │ │ │ │ + ldr r3, [pc, #112] @ e6724 <__cxa_atexit@plt+0xda24c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + b e66c8 <__cxa_atexit@plt+0xda1f0> │ │ │ │ + ldr r3, [pc, #100] @ e6728 <__cxa_atexit@plt+0xda250> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e66ec <__cxa_atexit@plt+0xda214> │ │ │ │ + ldr r3, [pc, #72] @ e672c <__cxa_atexit@plt+0xda254> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq e949c <__cxa_atexit@plt+0xdcfc4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc e94c8 <__cxa_atexit@plt+0xdcff0> │ │ │ │ - add r1, r5, #20 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne e94a8 <__cxa_atexit@plt+0xdcfd0> │ │ │ │ - ldr r7, [pc, #88] @ e94e4 <__cxa_atexit@plt+0xdd00c> │ │ │ │ + str r3, [r5] │ │ │ │ + b fa24c <__cxa_atexit@plt+0xedd74> │ │ │ │ + ldr r7, [pc, #68] @ e6738 <__cxa_atexit@plt+0xda260> │ │ │ │ add r7, pc, r7 │ │ │ │ - b e94b0 <__cxa_atexit@plt+0xdcfd8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 153a49c <__cxa_atexit@plt+0x152dfc4> │ │ │ │ + str r7, [r5, #20]! │ │ │ │ + ldr r7, [pc, #60] @ e673c <__cxa_atexit@plt+0xda264> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + b 1bb3a5c <__cxa_atexit@plt+0x1ba7584> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ e94e0 <__cxa_atexit@plt+0xdd008> │ │ │ │ + bicseq r0, sp, r4, lsr r5 │ │ │ │ + bicseq r0, sp, ip, ror #11 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + bicseq r0, sp, r4, lsl #23 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + bicseq r0, sp, r0, ror #17 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + bicseq r0, sp, r8, asr fp │ │ │ │ + biceq r4, r6, r4, lsr r6 │ │ │ │ + andeq r3, r0, r9, lsl #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e6778 <__cxa_atexit@plt+0xda2a0> │ │ │ │ + ldr r3, [pc, #64] @ e67b0 <__cxa_atexit@plt+0xda2d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b fa24c <__cxa_atexit@plt+0xedd74> │ │ │ │ + ldr r7, [pc, #40] @ e67a8 <__cxa_atexit@plt+0xda2d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r0, [r3] │ │ │ │ - str r7, [r9] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #20]! │ │ │ │ + ldr r7, [pc, #32] @ e67ac <__cxa_atexit@plt+0xda2d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + b 1bb3a5c <__cxa_atexit@plt+0x1ba7584> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + bicseq r0, sp, r4, asr r8 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + strheq r4, [r6, #88] @ 0x58 │ │ │ │ + andeq r3, r0, r9, lsl #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc e954c <__cxa_atexit@plt+0xdd074> │ │ │ │ - add r5, r2, #16 │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r8, [r2, #12] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - add r9, r1, #4 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne e9538 <__cxa_atexit@plt+0xdd060> │ │ │ │ - ldr r3, [pc, #48] @ e9564 <__cxa_atexit@plt+0xdd08c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b e9540 <__cxa_atexit@plt+0xdd068> │ │ │ │ - ldr r3, [pc, #32] @ e9560 <__cxa_atexit@plt+0xdd088> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r6] │ │ │ │ - str r3, [r9] │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r7, #12 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e6810 <__cxa_atexit@plt+0xda338> │ │ │ │ + ldr r2, [pc, #64] @ e6820 <__cxa_atexit@plt+0xda348> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ e6824 <__cxa_atexit@plt+0xda34c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r7, {r2, r8} │ │ │ │ + str r1, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + sub r2, r6, #2 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1bb3a5c <__cxa_atexit@plt+0x1ba7584> │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + @ instruction: 0xfffff62c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r4, r6, r4, lsr r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e6878 <__cxa_atexit@plt+0xda3a0> │ │ │ │ + ldr lr, [pc, #52] @ e6884 <__cxa_atexit@plt+0xda3ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3548 <__cxa_atexit@plt+0x1ba7070> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xfffff218 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e95a0 <__cxa_atexit@plt+0xdd0c8> │ │ │ │ - ldr r2, [pc, #36] @ e95a8 <__cxa_atexit@plt+0xdd0d0> │ │ │ │ + bhi e68e0 <__cxa_atexit@plt+0xda408> │ │ │ │ + ldr r2, [pc, #68] @ e68e8 <__cxa_atexit@plt+0xda410> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ e95ac <__cxa_atexit@plt+0xdd0d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq e68d4 <__cxa_atexit@plt+0xda3fc> │ │ │ │ + ldr r3, [pc, #44] @ e68ec <__cxa_atexit@plt+0xda414> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1732e30 <__cxa_atexit@plt+0x1726958> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, r5, ip, lsr #29 │ │ │ │ - bicseq sp, ip, r0, lsl r6 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ e6914 <__cxa_atexit@plt+0xda43c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1732e30 <__cxa_atexit@plt+0x1726958> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ e6958 <__cxa_atexit@plt+0xda480> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r3, [pc, #36] @ e695c <__cxa_atexit@plt+0xda484> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #20] @ e6960 <__cxa_atexit@plt+0xda488> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 1986194 <__cxa_atexit@plt+0x1979cbc> │ │ │ │ + ldrheq r0, [sp, #132] @ 0x84 │ │ │ │ + ldrheq r0, [sp, #40] @ 0x28 │ │ │ │ + bicseq r0, sp, r0, lsl #12 │ │ │ │ + biceq r4, r6, r4, lsl r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e95e8 <__cxa_atexit@plt+0xdd110> │ │ │ │ - ldr r2, [pc, #36] @ e95f0 <__cxa_atexit@plt+0xdd118> │ │ │ │ + bhi e69b8 <__cxa_atexit@plt+0xda4e0> │ │ │ │ + ldr r2, [pc, #60] @ e69c0 <__cxa_atexit@plt+0xda4e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ e95f4 <__cxa_atexit@plt+0xdd11c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + ldr r2, [pc, #44] @ e69c4 <__cxa_atexit@plt+0xda4ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r1, r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq e69ac <__cxa_atexit@plt+0xda4d4> │ │ │ │ + mov r7, r3 │ │ │ │ + b e69d4 <__cxa_atexit@plt+0xda4fc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, r5, r8, ror #28 │ │ │ │ - bicseq sp, ip, r8, asr #11 │ │ │ │ - biceq sp, r5, r4, lsr lr │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + bicseq r0, sp, ip, lsl #4 │ │ │ │ + strheq r4, [r6, #32] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e969c <__cxa_atexit@plt+0xdd1c4> │ │ │ │ - ldr r7, [pc, #164] @ e96c4 <__cxa_atexit@plt+0xdd1ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - ands r0, sl, #3 │ │ │ │ - beq e9658 <__cxa_atexit@plt+0xdd180> │ │ │ │ - ldmdb r5, {r7, lr} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #4]! │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne e6a84 <__cxa_atexit@plt+0xda5ac> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne e966c <__cxa_atexit@plt+0xdd194> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e96b0 <__cxa_atexit@plt+0xdd1d8> │ │ │ │ - ldr r0, [pc, #128] @ e96d0 <__cxa_atexit@plt+0xdd1f8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [sl, #2] │ │ │ │ - b e9680 <__cxa_atexit@plt+0xdd1a8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e96b0 <__cxa_atexit@plt+0xdd1d8> │ │ │ │ - ldr r0, [pc, #76] @ e96c8 <__cxa_atexit@plt+0xdd1f0> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc e6ad0 <__cxa_atexit@plt+0xda5f8> │ │ │ │ + ldr lr, [pc, #264] @ e6b0c <__cxa_atexit@plt+0xda634> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #260] @ e6b10 <__cxa_atexit@plt+0xda638> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + mov r9, r2 │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi e6ae4 <__cxa_atexit@plt+0xda60c> │ │ │ │ + add r6, r2, #36 @ 0x24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc e6adc <__cxa_atexit@plt+0xda604> │ │ │ │ + ldr r3, [pc, #224] @ e6b1c <__cxa_atexit@plt+0xda644> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #220] @ e6b20 <__cxa_atexit@plt+0xda648> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr sl, [sl, #3] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r2, #8] │ │ │ │ - ldr r3, [pc, #60] @ e96cc <__cxa_atexit@plt+0xdd1f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ + ldr lr, [pc, #216] @ e6b24 <__cxa_atexit@plt+0xda64c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r2, #16]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r0, [pc, #200] @ e6b28 <__cxa_atexit@plt+0xda650> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r0, [r2, #20] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + ldr r8, [pc, #180] @ e6b2c <__cxa_atexit@plt+0xda654> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r1 │ │ │ │ mov r9, r2 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r7, [pc, #48] @ e96d4 <__cxa_atexit@plt+0xdd1fc> │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r7, [pc, #120] @ e6b04 <__cxa_atexit@plt+0xda62c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r3] │ │ │ │ + tst r1, #3 │ │ │ │ + beq e6abc <__cxa_atexit@plt+0xda5e4> │ │ │ │ + ldr r7, [pc, #104] @ e6b08 <__cxa_atexit@plt+0xda630> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r1, #3] │ │ │ │ + ldr r6, [r1, #11] │ │ │ │ + str r7, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1732e30 <__cxa_atexit@plt+0x1726958> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #40] @ e6b14 <__cxa_atexit@plt+0xda63c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ e6b18 <__cxa_atexit@plt+0xda640> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - bicseq sp, ip, r0, lsl #21 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - biceq sp, r5, ip, asr #27 │ │ │ │ - biceq sp, r5, r8, asr sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + stlexbeq r0, r0, [r6] │ │ │ │ + bicseq r0, sp, r8, asr #13 │ │ │ │ + @ instruction: 0xfffee144 │ │ │ │ + @ instruction: 0xfffedf78 │ │ │ │ + @ instruction: 0xfffedf90 │ │ │ │ + bicseq r0, sp, ip, asr r7 │ │ │ │ + bicseq r0, sp, r0, asr #13 │ │ │ │ + biceq r1, r6, r8, lsl #17 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + ldr r9, [pc, #12] @ e6b50 <__cxa_atexit@plt+0xda678> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + biceq r1, r6, ip, ror r8 │ │ │ │ + biceq r1, r6, r4, ror #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [pc, #12] @ e6b7c <__cxa_atexit@plt+0xda6a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1732e30 <__cxa_atexit@plt+0x1726958> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r1, r6, r8, lsr r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ e6bd4 <__cxa_atexit@plt+0xda6fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ e6bd8 <__cxa_atexit@plt+0xda700> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [pc, #48] @ e6bdc <__cxa_atexit@plt+0xda704> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r3, [pc, #24] @ e6be0 <__cxa_atexit@plt+0xda708> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 1986194 <__cxa_atexit@plt+0x1979cbc> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq r0, sp, r4, asr r0 │ │ │ │ + bicseq r0, sp, r0, lsr r6 │ │ │ │ + bicseq r0, sp, r4, lsl #7 │ │ │ │ + ldrdeq r1, [r6, #116] @ 0x74 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ e6c04 <__cxa_atexit@plt+0xda72c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + biceq r1, r6, r8, asr #15 │ │ │ │ + biceq r4, r6, r0, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 88f58c <__cxa_atexit@plt+0x8830b4> │ │ │ │ + biceq r4, r6, ip, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 88f58c <__cxa_atexit@plt+0x8830b4> │ │ │ │ + biceq r4, r6, r8, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne e9720 <__cxa_atexit@plt+0xdd248> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e9750 <__cxa_atexit@plt+0xdd278> │ │ │ │ - ldr r1, [pc, #80] @ e9768 <__cxa_atexit@plt+0xdd290> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r3, #2] │ │ │ │ - b e9734 <__cxa_atexit@plt+0xdd25c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e9750 <__cxa_atexit@plt+0xdd278> │ │ │ │ - ldr r1, [pc, #48] @ e9760 <__cxa_atexit@plt+0xdd288> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r3, #3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e6c70 <__cxa_atexit@plt+0xda798> │ │ │ │ + ldr r3, [pc, #40] @ e6c80 <__cxa_atexit@plt+0xda7a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ e6c84 <__cxa_atexit@plt+0xda7ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - ldr r3, [pc, #32] @ e9764 <__cxa_atexit@plt+0xdd28c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - bicseq sp, ip, ip, asr #19 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e97a4 <__cxa_atexit@plt+0xdd2cc> │ │ │ │ - ldr r2, [pc, #36] @ e97ac <__cxa_atexit@plt+0xdd2d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ e97b0 <__cxa_atexit@plt+0xdd2d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq sp, r5, r0, lsr #25 │ │ │ │ - bicseq sp, ip, ip, lsl #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e97ec <__cxa_atexit@plt+0xdd314> │ │ │ │ - ldr r2, [pc, #36] @ e97f4 <__cxa_atexit@plt+0xdd31c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ e97f8 <__cxa_atexit@plt+0xdd320> │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + @ instruction: 0x01ae8d23 │ │ │ │ + ldrdeq r3, [r6, #252] @ 0xfc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e6ce0 <__cxa_atexit@plt+0xda808> │ │ │ │ + ldr lr, [pc, #64] @ e6cec <__cxa_atexit@plt+0xda814> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [pc, #52] @ e6cf0 <__cxa_atexit@plt+0xda818> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq e6cd4 <__cxa_atexit@plt+0xda7fc> │ │ │ │ + mov r7, r3 │ │ │ │ + b e6d00 <__cxa_atexit@plt+0xda828> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r5, ip, asr ip │ │ │ │ - bicseq sp, ip, r4, asr #7 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r1, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi e98a8 <__cxa_atexit@plt+0xdd3d0> │ │ │ │ - ldr r6, [pc, #172] @ e98cc <__cxa_atexit@plt+0xdd3f4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r8, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq e986c <__cxa_atexit@plt+0xdd394> │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r8, [r5] │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + bicseq pc, ip, r8, ror #29 │ │ │ │ + biceq r3, r6, r0, ror pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #12 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e987c <__cxa_atexit@plt+0xdd3a4> │ │ │ │ + add r6, r6, #12 │ │ │ │ + ldr lr, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne e6db0 <__cxa_atexit@plt+0xda8d8> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc e6de4 <__cxa_atexit@plt+0xda90c> │ │ │ │ + ldr r1, [pc, #232] @ e6e18 <__cxa_atexit@plt+0xda940> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #228] @ e6e1c <__cxa_atexit@plt+0xda944> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + mov r9, r2 │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + str lr, [r9, #8] │ │ │ │ + sub r1, r3, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi e6dfc <__cxa_atexit@plt+0xda924> │ │ │ │ + add r6, r2, #36 @ 0x24 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc e98bc <__cxa_atexit@plt+0xdd3e4> │ │ │ │ - ldr r0, [pc, #112] @ e98d4 <__cxa_atexit@plt+0xdd3fc> │ │ │ │ + bcc e6df4 <__cxa_atexit@plt+0xda91c> │ │ │ │ + ldr r5, [pc, #204] @ e6e34 <__cxa_atexit@plt+0xda95c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #200] @ e6e38 <__cxa_atexit@plt+0xda960> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - b e9890 <__cxa_atexit@plt+0xdd3b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ + ldr lr, [pc, #196] @ e6e3c <__cxa_atexit@plt+0xda964> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r2, #16]! │ │ │ │ + str r5, [r3, #-4] │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r0, [pc, #180] @ e6e40 <__cxa_atexit@plt+0xda968> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + str r0, [r2, #20] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + ldr r8, [pc, #160] @ e6e44 <__cxa_atexit@plt+0xda96c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc e98bc <__cxa_atexit@plt+0xdd3e4> │ │ │ │ - ldr r0, [pc, #68] @ e98d0 <__cxa_atexit@plt+0xdd3f8> │ │ │ │ + bcc e6de4 <__cxa_atexit@plt+0xda90c> │ │ │ │ + ldr r0, [pc, #104] @ e6e28 <__cxa_atexit@plt+0xda950> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - str r9, [r1, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, lr │ │ │ │ - mov r9, r1 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r7, [pc, #40] @ e98d8 <__cxa_atexit@plt+0xdd400> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [pc, #100] @ e6e2c <__cxa_atexit@plt+0xda954> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #96] @ e6e30 <__cxa_atexit@plt+0xda958> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r5] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str lr, [r2, #8] │ │ │ │ + mov r9, r2 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - biceq sp, r5, r8, asr #23 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne e9924 <__cxa_atexit@plt+0xdd44c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e9948 <__cxa_atexit@plt+0xdd470> │ │ │ │ - ldr r1, [pc, #64] @ e995c <__cxa_atexit@plt+0xdd484> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r3, #2] │ │ │ │ - b e9938 <__cxa_atexit@plt+0xdd460> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc e9948 <__cxa_atexit@plt+0xdd470> │ │ │ │ - ldr r1, [pc, #36] @ e9958 <__cxa_atexit@plt+0xdd480> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r3, #3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r7, #12 │ │ │ │ + mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - biceq sp, r5, r0, lsl #17 │ │ │ │ + ldr r7, [pc, #28] @ e6e20 <__cxa_atexit@plt+0xda948> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #24] @ e6e24 <__cxa_atexit@plt+0xda94c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + biceq r0, r6, r8, ror fp │ │ │ │ + ldrsheq r0, [sp, #56] @ 0x38 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0x01ae8bb3 │ │ │ │ + @ instruction: 0xfffede18 │ │ │ │ + @ instruction: 0xfffedc4c │ │ │ │ + @ instruction: 0xfffedc64 │ │ │ │ + bicseq r0, sp, r8, ror r4 │ │ │ │ + @ instruction: 0x01dd0394 │ │ │ │ + biceq r1, r6, r0, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi e99c4 <__cxa_atexit@plt+0xdd4ec> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e99bc <__cxa_atexit@plt+0xdd4e4> │ │ │ │ - ldr r3, [pc, #56] @ e99cc <__cxa_atexit@plt+0xdd4f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ e99d0 <__cxa_atexit@plt+0xdd4f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ e6e68 <__cxa_atexit@plt+0xda990> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + biceq r1, r6, r4, ror #10 │ │ │ │ + biceq r1, r6, ip, asr #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ e6e8c <__cxa_atexit@plt+0xda9b4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + biceq r1, r6, r0, asr #10 │ │ │ │ + biceq r3, r6, ip, lsr pc │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e6ecc <__cxa_atexit@plt+0xda9f4> │ │ │ │ + ldr r2, [pc, #32] @ e6ed4 <__cxa_atexit@plt+0xda9fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r8, [r7, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ e99d4 <__cxa_atexit@plt+0xdd4fc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 90ffb8 <__cxa_atexit@plt+0x903ae0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq sp, r5, r0, ror #17 │ │ │ │ - bicseq sp, ip, r0, asr r2 │ │ │ │ - bicseq sp, ip, ip, lsr r2 │ │ │ │ - strheq sp, [r5, #176] @ 0xb0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi e9a34 <__cxa_atexit@plt+0xdd55c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e9a2c <__cxa_atexit@plt+0xdd554> │ │ │ │ - ldr r8, [pc, #48] @ e9a3c <__cxa_atexit@plt+0xdd564> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #44] @ e9a40 <__cxa_atexit@plt+0xdd568> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r3, r6, r4, ror #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e6f44 <__cxa_atexit@plt+0xdaa6c> │ │ │ │ + ldr r3, [pc, #84] @ e6f50 <__cxa_atexit@plt+0xdaa78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r9, [pc, #32] @ e9a44 <__cxa_atexit@plt+0xdd56c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r5, sl │ │ │ │ - b 1a2bc44 <__cxa_atexit@plt+0x1a1f76c> │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr lr, [r7, #15] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + ldr r0, [r7, #23] │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mov r7, fp │ │ │ │ + b e6094 <__cxa_atexit@plt+0xd9bbc> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrheq pc, [ip, #212] @ 0xd4 @ │ │ │ │ + strheq r3, [r6, #192] @ 0xc0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e6fb8 <__cxa_atexit@plt+0xdaae0> │ │ │ │ + ldr r2, [pc, #76] @ e6fc4 <__cxa_atexit@plt+0xdaaec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #68] @ e6fc8 <__cxa_atexit@plt+0xdaaf0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e6fb0 <__cxa_atexit@plt+0xdaad8> │ │ │ │ + ldr r3, [pc, #44] @ e6fcc <__cxa_atexit@plt+0xdaaf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1e88c0 <__cxa_atexit@plt+0x1dc3e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq sp, r5, r4, ror fp │ │ │ │ - ldrsbeq sp, [ip, #24] │ │ │ │ - ldrsheq sp, [ip, #96] @ 0x60 │ │ │ │ - biceq sp, r5, r0, ror #22 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e9a78 <__cxa_atexit@plt+0xdd5a0> │ │ │ │ - ldr r5, [pc, #28] @ e9a88 <__cxa_atexit@plt+0xdd5b0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1526650 <__cxa_atexit@plt+0x151a178> │ │ │ │ - ldr r7, [pc, #12] @ e9a8c <__cxa_atexit@plt+0xdd5b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq sp, r5, r4, asr #22 │ │ │ │ - biceq sp, r5, ip, lsl fp │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + bicseq pc, ip, r0, lsr #24 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + biceq r3, r6, r4, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ e9ab0 <__cxa_atexit@plt+0xdd5d8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r3, [pc, #16] @ e6ff4 <__cxa_atexit@plt+0xdab1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 1a2bc44 <__cxa_atexit@plt+0x1a1f76c> │ │ │ │ - ldrdeq sp, [r5, #172] @ 0xac │ │ │ │ - biceq sp, r5, r0, lsl fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e9af0 <__cxa_atexit@plt+0xdd618> │ │ │ │ - ldr r9, [pc, #36] @ e9af8 <__cxa_atexit@plt+0xdd620> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ e9afc <__cxa_atexit@plt+0xdd624> │ │ │ │ + b 1e88c0 <__cxa_atexit@plt+0x1dc3e8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ e7024 <__cxa_atexit@plt+0xdab4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #24] @ e7028 <__cxa_atexit@plt+0xdab50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add sl, r3, #2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 198cb98 <__cxa_atexit@plt+0x19806c0> │ │ │ │ + strdeq r3, [r6, #24] │ │ │ │ + bicseq pc, ip, r0, ror #23 │ │ │ │ + biceq r3, r6, r4, ror #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e70c0 <__cxa_atexit@plt+0xdabe8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e70c8 <__cxa_atexit@plt+0xdabf0> │ │ │ │ + ldr lr, [pc, #120] @ e70dc <__cxa_atexit@plt+0xdac04> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + ldr r0, [pc, #104] @ e70e0 <__cxa_atexit@plt+0xdac08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r3, [pc, #92] @ e70e4 <__cxa_atexit@plt+0xdac0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r1, [pc, #84] @ e70e8 <__cxa_atexit@plt+0xdac10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + str r2, [r2, #20] │ │ │ │ + ldr r3, [pc, #64] @ e70ec <__cxa_atexit@plt+0xdac14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #56] @ e70f0 <__cxa_atexit@plt+0xdac18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 1758964 <__cxa_atexit@plt+0x174c48c> │ │ │ │ + mov r6, r2 │ │ │ │ + b e70d0 <__cxa_atexit@plt+0xdabf8> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r5, ip, lsr #21 │ │ │ │ - ldrheq sp, [ip, #12] │ │ │ │ - biceq sp, r5, r0, lsr r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0x01dcfb94 │ │ │ │ + bicseq r0, sp, r0, lsl #3 │ │ │ │ + @ instruction: 0x01dcfb90 │ │ │ │ + bicseq pc, ip, r8, asr #31 │ │ │ │ + bicseq r0, sp, r4, asr r1 │ │ │ │ + biceq r3, r6, ip, lsr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e9b3c <__cxa_atexit@plt+0xdd664> │ │ │ │ - ldr r2, [pc, #36] @ e9b44 <__cxa_atexit@plt+0xdd66c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ e9b48 <__cxa_atexit@plt+0xdd670> │ │ │ │ + bhi e7164 <__cxa_atexit@plt+0xdac8c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e7170 <__cxa_atexit@plt+0xdac98> │ │ │ │ + ldr r2, [pc, #88] @ e7180 <__cxa_atexit@plt+0xdaca8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ e7184 <__cxa_atexit@plt+0xdacac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr sl, [pc, #68] @ e7188 <__cxa_atexit@plt+0xdacb0> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r5, [pc, #52] @ e718c <__cxa_atexit@plt+0xdacb4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, ip, ip, ror r0 │ │ │ │ - bicseq sp, ip, r4, ror #11 │ │ │ │ - biceq sp, r5, r0, ror #17 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + bicseq pc, ip, r4, ror sl @ │ │ │ │ + biceq r1, r6, ip, ror r2 │ │ │ │ + bicseq pc, ip, ip, asr #23 │ │ │ │ + biceq r1, r6, r8, lsr r2 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r3, [pc, #12] @ e71b4 <__cxa_atexit@plt+0xdacdc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ + bicseq pc, ip, r8, lsl #22 │ │ │ │ + biceq r3, r6, r4, ror sl │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e9bec <__cxa_atexit@plt+0xdd714> │ │ │ │ - ldr r2, [pc, #152] @ e9c08 <__cxa_atexit@plt+0xdd730> │ │ │ │ + bhi e71f8 <__cxa_atexit@plt+0xdad20> │ │ │ │ + ldr r3, [pc, #36] @ e7200 <__cxa_atexit@plt+0xdad28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + biceq r3, r6, ip, lsr #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ e722c <__cxa_atexit@plt+0xdad54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + biceq r3, r6, r0, lsl #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e72c0 <__cxa_atexit@plt+0xdade8> │ │ │ │ + ldr r0, [pc, #116] @ e72cc <__cxa_atexit@plt+0xdadf4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #112] @ e72d0 <__cxa_atexit@plt+0xdadf8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub sl, r6, #2 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stm r5, {r1, sl} │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + and r3, r1, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e72b4 <__cxa_atexit@plt+0xdaddc> │ │ │ │ + ldr r8, [r1, #2] │ │ │ │ + ldr r3, [r1, #6] │ │ │ │ + ldr r2, [pc, #56] @ e72d4 <__cxa_atexit@plt+0xdadfc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #44] @ e72d8 <__cxa_atexit@plt+0xdae00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1849048 <__cxa_atexit@plt+0x183cb70> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + bicseq pc, ip, r8, lsr #29 │ │ │ │ + biceq r3, r6, ip, lsl r9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #100] @ e7354 <__cxa_atexit@plt+0xdae7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq e9bcc <__cxa_atexit@plt+0xdd6f4> │ │ │ │ + beq e733c <__cxa_atexit@plt+0xdae64> │ │ │ │ + str r7, [r3] │ │ │ │ cmp r2, #2 │ │ │ │ - bne e9bd8 <__cxa_atexit@plt+0xdd700> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc e9bf4 <__cxa_atexit@plt+0xdd71c> │ │ │ │ - ldr r7, [pc, #112] @ e9c10 <__cxa_atexit@plt+0xdd738> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #96] @ e9c14 <__cxa_atexit@plt+0xdd73c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + bne e7348 <__cxa_atexit@plt+0xdae70> │ │ │ │ + ldr r3, [pc, #64] @ e7358 <__cxa_atexit@plt+0xdae80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #40] @ e735c <__cxa_atexit@plt+0xdae84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1849048 <__cxa_atexit@plt+0x183cb70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ e9c0c <__cxa_atexit@plt+0xdd734> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - bicseq sp, ip, r4, ror r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - bicseq sp, ip, r4, lsr #1 │ │ │ │ - biceq sp, r5, r8, lsl r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + bicseq pc, ip, r0, lsr #28 │ │ │ │ + @ instruction: 0x01c63898 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne e9c74 <__cxa_atexit@plt+0xdd79c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e9c88 <__cxa_atexit@plt+0xdd7b0> │ │ │ │ - ldr r7, [pc, #84] @ e9c9c <__cxa_atexit@plt+0xdd7c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ + bne e73a8 <__cxa_atexit@plt+0xdaed0> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [pc, #40] @ e73b4 <__cxa_atexit@plt+0xdaedc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #24] @ e73b8 <__cxa_atexit@plt+0xdaee0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #3 │ │ │ │ + b 1849048 <__cxa_atexit@plt+0x183cb70> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #68] @ e9ca0 <__cxa_atexit@plt+0xdd7c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ e9c98 <__cxa_atexit@plt+0xdd7c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrsbeq ip, [ip, #248] @ 0xf8 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - ldrsheq ip, [ip, #252] @ 0xfc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc e9cf0 <__cxa_atexit@plt+0xdd818> │ │ │ │ - ldr r3, [pc, #60] @ e9d08 <__cxa_atexit@plt+0xdd830> │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + ldrheq pc, [ip, #212] @ 0xd4 @ │ │ │ │ + biceq r3, r6, ip, lsr #16 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r3, [pc, #24] @ e73ec <__cxa_atexit@plt+0xdaf14> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ e9d0c <__cxa_atexit@plt+0xdd834> │ │ │ │ + ldr r2, [pc, #20] @ e73f0 <__cxa_atexit@plt+0xdaf18> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e9d10 <__cxa_atexit@plt+0xdd838> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #2 │ │ │ │ + b 239e20 <__cxa_atexit@plt+0x22d948> │ │ │ │ + strheq r1, [r6, #56] @ 0x38 │ │ │ │ + ldrdeq r2, [r6, #200] @ 0xc8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + biceq r3, r6, r8, lsr r8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e749c <__cxa_atexit@plt+0xdafc4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e74a4 <__cxa_atexit@plt+0xdafcc> │ │ │ │ + ldr r9, [pc, #116] @ e74b8 <__cxa_atexit@plt+0xdafe0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ e74bc <__cxa_atexit@plt+0xdafe4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr sl, [pc, #96] @ e74c0 <__cxa_atexit@plt+0xdafe8> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r5] │ │ │ │ + str lr, [r3, #28]! │ │ │ │ + sub r0, r6, #35 @ 0x23 │ │ │ │ + ldr lr, [pc, #80] @ e74c4 <__cxa_atexit@plt+0xdafec> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r1, r8, sl} │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + mov r8, r3 │ │ │ │ + b 2e46e8 <__cxa_atexit@plt+0x2d8210> │ │ │ │ + mov r6, r3 │ │ │ │ + b e74ac <__cxa_atexit@plt+0xdafd4> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - biceq sp, r5, r4, ror #17 │ │ │ │ - strheq sp, [r5, #128] @ 0x80 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ e74e4 <__cxa_atexit@plt+0xdb00c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq pc, ip, r4, asr #14 │ │ │ │ + ldrdeq r0, [r6, #224] @ 0xe0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [pc, #4] @ e7504 <__cxa_atexit@plt+0xdb02c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + biceq r0, r6, r0, asr #29 │ │ │ │ + strheq r0, [r6, #224] @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi e9d50 <__cxa_atexit@plt+0xdd878> │ │ │ │ - ldr r9, [pc, #36] @ e9d58 <__cxa_atexit@plt+0xdd880> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ e9d5c <__cxa_atexit@plt+0xdd884> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a30288 <__cxa_atexit@plt+0x1a23db0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq sp, r5, ip, asr #16 │ │ │ │ - bicseq ip, ip, ip, asr lr │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e9d94 <__cxa_atexit@plt+0xdd8bc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ e9d9c <__cxa_atexit@plt+0xdd8c4> │ │ │ │ + bhi e7564 <__cxa_atexit@plt+0xdb08c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e7570 <__cxa_atexit@plt+0xdb098> │ │ │ │ + ldr r2, [pc, #68] @ e7580 <__cxa_atexit@plt+0xdb0a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ e7584 <__cxa_atexit@plt+0xdb0ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ e7588 <__cxa_atexit@plt+0xdb0b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, ip, r8, lsl lr │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi e9e4c <__cxa_atexit@plt+0xdd974> │ │ │ │ - ldr r2, [pc, #168] @ e9e68 <__cxa_atexit@plt+0xdd990> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + @ instruction: 0x01ae8417 │ │ │ │ + bicseq pc, ip, r8, asr r6 @ │ │ │ │ + biceq r3, r6, r8, asr sl │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #168 @ 0xa8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e75c4 <__cxa_atexit@plt+0xdb0ec> │ │ │ │ + ldr r7, [pc, #36] @ e75d4 <__cxa_atexit@plt+0xdb0fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + ldr r7, [pc, #24] @ e75d8 <__cxa_atexit@plt+0xdb100> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r7, [pc, #16] @ e75dc <__cxa_atexit@plt+0xdb104> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + bicseq pc, ip, r8, lsl #23 │ │ │ │ + biceq r3, r6, r4, lsr sl │ │ │ │ + biceq r3, r6, r8, lsl #20 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #132] @ e7678 <__cxa_atexit@plt+0xdb1a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq e9e2c <__cxa_atexit@plt+0xdd954> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne e9e38 <__cxa_atexit@plt+0xdd960> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [pc, #116] @ e767c <__cxa_atexit@plt+0xdb1a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e7650 <__cxa_atexit@plt+0xdb178> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ + add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc e9e54 <__cxa_atexit@plt+0xdd97c> │ │ │ │ - ldr r7, [pc, #120] @ e9e70 <__cxa_atexit@plt+0xdd998> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + bcc e765c <__cxa_atexit@plt+0xdb184> │ │ │ │ + ldr r3, [pc, #92] @ e7684 <__cxa_atexit@plt+0xdb1ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #88] @ e7688 <__cxa_atexit@plt+0xdb1b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #100] @ e9e74 <__cxa_atexit@plt+0xdd99c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r8, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ e9e6c <__cxa_atexit@plt+0xdd994> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ e7680 <__cxa_atexit@plt+0xdb1a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - bicseq ip, ip, r4, lsl lr │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - bicseq ip, ip, r8, asr #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne e9ed8 <__cxa_atexit@plt+0xdda00> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + bicseq pc, ip, r4, asr #22 │ │ │ │ + bicseq pc, ip, r0, ror #21 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xffffb334 │ │ │ │ + biceq r3, r6, ip, asr r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc e9eec <__cxa_atexit@plt+0xdda14> │ │ │ │ - ldr r7, [pc, #92] @ e9f00 <__cxa_atexit@plt+0xdda28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ e9f04 <__cxa_atexit@plt+0xdda2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ e9efc <__cxa_atexit@plt+0xdda24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e76d8 <__cxa_atexit@plt+0xdb200> │ │ │ │ + ldr r2, [pc, #48] @ e76e4 <__cxa_atexit@plt+0xdb20c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ e76e8 <__cxa_atexit@plt+0xdb210> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq ip, ip, r4, ror sp │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0x01dccd9c │ │ │ │ - strheq sp, [r5, #104] @ 0x68 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ + @ instruction: 0xffffb2b0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq r3, r6, ip, ror #17 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #56] @ e773c <__cxa_atexit@plt+0xdb264> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq e7734 <__cxa_atexit@plt+0xdb25c> │ │ │ │ + ldr r3, [pc, #40] @ e7740 <__cxa_atexit@plt+0xdb268> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #32] @ e7744 <__cxa_atexit@plt+0xdb26c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + mov r8, #4 │ │ │ │ + mov r9, #4 │ │ │ │ + b 168e578 <__cxa_atexit@plt+0x16820a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + bicseq pc, ip, r4, lsl r7 @ │ │ │ │ + @ instruction: 0x01c63890 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ e7778 <__cxa_atexit@plt+0xdb2a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #20] @ e777c <__cxa_atexit@plt+0xdb2a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + mov r8, #4 │ │ │ │ + mov r9, #4 │ │ │ │ + b 168e578 <__cxa_atexit@plt+0x16820a0> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrsbeq pc, [ip, #96] @ 0x60 @ │ │ │ │ + biceq r3, r6, r4, asr #16 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc e9f5c <__cxa_atexit@plt+0xdda84> │ │ │ │ - ldr r3, [pc, #64] @ e9f74 <__cxa_atexit@plt+0xdda9c> │ │ │ │ + bcc e77e0 <__cxa_atexit@plt+0xdb308> │ │ │ │ + ldr r3, [pc, #68] @ e77ec <__cxa_atexit@plt+0xdb314> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ e9f78 <__cxa_atexit@plt+0xddaa0> │ │ │ │ + ldr r2, [pc, #64] @ e77f0 <__cxa_atexit@plt+0xdb318> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ e9f7c <__cxa_atexit@plt+0xddaa4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, #60] @ e77f4 <__cxa_atexit@plt+0xdb31c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r8, [r5] │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r8, [r8, #20] │ │ │ │ + str r0, [r8, #24] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + str r1, [r8, #12]! │ │ │ │ + mov r9, r7 │ │ │ │ + b 2b209c <__cxa_atexit@plt+0x2a5bc4> │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - biceq sp, r5, r8, lsl #13 │ │ │ │ - strdeq sp, [r5, #108] @ 0x6c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi e9fd8 <__cxa_atexit@plt+0xddb00> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e9fd0 <__cxa_atexit@plt+0xddaf8> │ │ │ │ - ldr r3, [pc, #44] @ e9fe0 <__cxa_atexit@plt+0xddb08> │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffb254 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xffffb2a0 │ │ │ │ + strheq r3, [r6, #124] @ 0x7c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ e7820 <__cxa_atexit@plt+0xdb348> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ e9fe4 <__cxa_atexit@plt+0xddb0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 16175d4 <__cxa_atexit@plt+0x160b0fc> │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 15d69f8 <__cxa_atexit@plt+0x15ca520> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x01c63790 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ e7864 <__cxa_atexit@plt+0xdb38c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq e785c <__cxa_atexit@plt+0xdb384> │ │ │ │ + ldr r3, [pc, #24] @ e7868 <__cxa_atexit@plt+0xdb390> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b e0044 <__cxa_atexit@plt+0xd3b6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r3, r6, r8, asr #14 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e788c <__cxa_atexit@plt+0xdb3b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b e0044 <__cxa_atexit@plt+0xd3b6c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r3, r6, r4, lsr #14 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ e78d0 <__cxa_atexit@plt+0xdb3f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq e78c8 <__cxa_atexit@plt+0xdb3f0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e78ec <__cxa_atexit@plt+0xdb414> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strheq sp, [r5, #108] @ 0x6c │ │ │ │ - bicseq ip, ip, r0, lsr ip │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - and r7, sl, #3 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq r3, r6, r0, ror #13 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b e78ec <__cxa_atexit@plt+0xdb414> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne ea018 <__cxa_atexit@plt+0xddb40> │ │ │ │ - cmp r8, #0 │ │ │ │ - bne ea020 <__cxa_atexit@plt+0xddb48> │ │ │ │ - ldr r7, [pc, #60] @ ea04c <__cxa_atexit@plt+0xddb74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [sl, #2] │ │ │ │ - b ea038 <__cxa_atexit@plt+0xddb60> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq ea02c <__cxa_atexit@plt+0xddb54> │ │ │ │ - ldr r7, [pc, #40] @ ea050 <__cxa_atexit@plt+0xddb78> │ │ │ │ + bne e7920 <__cxa_atexit@plt+0xdb448> │ │ │ │ + ldr r7, [pc, #456] @ e7ad4 <__cxa_atexit@plt+0xdb5fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [pc, #20] @ ea048 <__cxa_atexit@plt+0xddb70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldrsbeq sp, [ip, #12] │ │ │ │ - bicseq sp, ip, r0, lsl #2 │ │ │ │ - biceq sp, r5, ip, ror #12 │ │ │ │ - biceq sp, r5, r4, asr #12 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ea0b4 <__cxa_atexit@plt+0xddbdc> │ │ │ │ - ldr r7, [pc, #76] @ ea0c4 <__cxa_atexit@plt+0xddbec> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r7, [pc, #408] @ e7ac0 <__cxa_atexit@plt+0xdb5e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq ea0a4 <__cxa_atexit@plt+0xddbcc> │ │ │ │ - ldr r2, [pc, #60] @ ea0c8 <__cxa_atexit@plt+0xddbf0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ea0cc <__cxa_atexit@plt+0xddbf4> │ │ │ │ + mov r1, r5 │ │ │ │ + str r7, [r1, #-124]! @ 0xffffff84 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + ldr r3, [r8, #31] │ │ │ │ + str r7, [r5, #-120] @ 0xffffff88 │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + str r7, [r5, #-116] @ 0xffffff8c │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + str r7, [r5, #-112] @ 0xffffff90 │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + str r7, [r5, #-108] @ 0xffffff94 │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + str r7, [r5, #-104] @ 0xffffff98 │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + str r7, [r5, #-100] @ 0xffffff9c │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + str r7, [r5, #-96] @ 0xffffffa0 │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + str r7, [r5, #-92] @ 0xffffffa4 │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + str r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ + ldr r7, [r8, #47] @ 0x2f │ │ │ │ + str r7, [r5, #-84] @ 0xffffffac │ │ │ │ + ldr r7, [r8, #51] @ 0x33 │ │ │ │ + str r7, [r5, #-80] @ 0xffffffb0 │ │ │ │ + ldr r7, [r8, #55] @ 0x37 │ │ │ │ + str r7, [r5, #-76] @ 0xffffffb4 │ │ │ │ + ldr r7, [r8, #59] @ 0x3b │ │ │ │ + str r7, [r5, #-72] @ 0xffffffb8 │ │ │ │ + ldr r7, [r8, #63] @ 0x3f │ │ │ │ + str r7, [r5, #-68] @ 0xffffffbc │ │ │ │ + ldr r7, [r8, #67] @ 0x43 │ │ │ │ + str r7, [r5, #-64] @ 0xffffffc0 │ │ │ │ + ldr r7, [r8, #71] @ 0x47 │ │ │ │ + str r7, [r5, #-60] @ 0xffffffc4 │ │ │ │ + ldr r7, [r8, #75] @ 0x4b │ │ │ │ + str r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ + ldr r7, [r8, #79] @ 0x4f │ │ │ │ + str r7, [r5, #-52] @ 0xffffffcc │ │ │ │ + ldr r7, [r8, #83] @ 0x53 │ │ │ │ + str r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ + ldr r7, [r8, #87] @ 0x57 │ │ │ │ + str r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ + ldr r7, [r8, #91] @ 0x5b │ │ │ │ + str r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r7, [r8, #95] @ 0x5f │ │ │ │ + str r7, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r7, [r8, #99] @ 0x63 │ │ │ │ + str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r7, [r8, #103] @ 0x67 │ │ │ │ + str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [r8, #107] @ 0x6b │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r7, [r8, #111] @ 0x6f │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r8, #115] @ 0x73 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + ldr r7, [r8, #119] @ 0x77 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r7, [r8, #123] @ 0x7b │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r7, [r8, #127] @ 0x7f │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + sub r7, r5, #140 @ 0x8c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e7aa8 <__cxa_atexit@plt+0xdb5d0> │ │ │ │ + ldr r7, [pc, #132] @ e7ac4 <__cxa_atexit@plt+0xdb5ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strdeq sp, [r5, #88] @ 0x58 │ │ │ │ - biceq sp, r5, ip, asr #11 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ea0f8 <__cxa_atexit@plt+0xddc20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-128]! @ 0xffffff80 │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq e7a84 <__cxa_atexit@plt+0xdb5ac> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne e7a94 <__cxa_atexit@plt+0xdb5bc> │ │ │ │ + ldr r7, [pc, #104] @ e7ac8 <__cxa_atexit@plt+0xdb5f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r2, [r3, #6] │ │ │ │ + str r7, [r5, #-132]! @ 0xffffff7c │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - biceq sp, r5, r0, lsr #11 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ ea184 <__cxa_atexit@plt+0xddcac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ands r1, r3, #3 │ │ │ │ - beq ea150 <__cxa_atexit@plt+0xddc78> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne ea15c <__cxa_atexit@plt+0xddc84> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne ea164 <__cxa_atexit@plt+0xddc8c> │ │ │ │ - ldr r2, [pc, #72] @ ea18c <__cxa_atexit@plt+0xddcb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r3, #2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r7, [pc, #84] @ e7acc <__cxa_atexit@plt+0xdb5f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq ea170 <__cxa_atexit@plt+0xddc98> │ │ │ │ - ldr r7, [pc, #36] @ ea190 <__cxa_atexit@plt+0xddcb8> │ │ │ │ + ldr r7, [pc, #60] @ e7ad8 <__cxa_atexit@plt+0xdb600> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r5, r1 │ │ │ │ + b e7b44 <__cxa_atexit@plt+0xdb66c> │ │ │ │ + ldr r7, [pc, #32] @ e7ad0 <__cxa_atexit@plt+0xdb5f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r2, [pc, #16] @ ea188 <__cxa_atexit@plt+0xddcb0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01dccf98 │ │ │ │ - bicseq ip, ip, ip, asr #31 │ │ │ │ - biceq sp, r5, r8, lsr #10 │ │ │ │ - biceq sp, r5, r8, lsl #10 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl r2 │ │ │ │ + @ instruction: 0xffff8920 │ │ │ │ + @ instruction: 0xffff8960 │ │ │ │ + bicseq pc, ip, r4, lsr #4 │ │ │ │ + biceq r2, r6, r4, ror #13 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + bicseq pc, ip, r4, asr r1 @ │ │ │ │ + ldrdeq r3, [r6, #72] @ 0x48 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldmib r5, {r2, r7} │ │ │ │ - add r5, r5, #12 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne ea1d4 <__cxa_atexit@plt+0xddcfc> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne ea1dc <__cxa_atexit@plt+0xddd04> │ │ │ │ - ldr r2, [pc, #56] @ ea200 <__cxa_atexit@plt+0xddd28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r3, #2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - cmp r2, #0 │ │ │ │ - beq ea1e8 <__cxa_atexit@plt+0xddd10> │ │ │ │ - ldr r7, [pc, #32] @ ea204 <__cxa_atexit@plt+0xddd2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r2, [pc, #12] @ ea1fc <__cxa_atexit@plt+0xddd24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - bicseq ip, ip, r0, lsr #30 │ │ │ │ - bicseq ip, ip, r8, asr #30 │ │ │ │ - strheq sp, [r5, #64] @ 0x40 │ │ │ │ - biceq sp, r5, r0, lsl #9 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ea254 <__cxa_atexit@plt+0xddd7c> │ │ │ │ - ldr r2, [pc, #56] @ ea268 <__cxa_atexit@plt+0xddd90> │ │ │ │ + ldr r2, [pc, #36] @ e7b18 <__cxa_atexit@plt+0xdb640> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r3, {r9, sl} │ │ │ │ - ldr r7, [r3] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r8, [r3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq ea24c <__cxa_atexit@plt+0xddd74> │ │ │ │ - b ea27c <__cxa_atexit@plt+0xddda4> │ │ │ │ + beq e7b10 <__cxa_atexit@plt+0xdb638> │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b e78ec <__cxa_atexit@plt+0xdb414> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ea26c <__cxa_atexit@plt+0xddd94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x01c63498 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b e78ec <__cxa_atexit@plt+0xdb414> │ │ │ │ + biceq r3, r6, ip, ror #8 │ │ │ │ + @ instruction: 0x01ae8ca4 │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #212 @ 0xd4 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e7d68 <__cxa_atexit@plt+0xdb890> │ │ │ │ + ldr r0, [pc, #532] @ e7d74 <__cxa_atexit@plt+0xdb89c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #528] @ e7d78 <__cxa_atexit@plt+0xdb8a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #524] @ e7d7c <__cxa_atexit@plt+0xdb8a4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r5, #124] @ 0x7c │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r6, [sp, #24] │ │ │ │ + str r4, [sp, #32] │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ + str fp, [sp, #36] @ 0x24 │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r5, #24] │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r5, #28] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [r5, #32] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr r4, [pc, #452] @ e7d80 <__cxa_atexit@plt+0xdb8a8> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r6, [r3, #8] │ │ │ │ + str r6, [sp, #20] │ │ │ │ + mov sl, r3 │ │ │ │ + str r0, [sl, #24]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r4, [r0, #12]! │ │ │ │ + ldr r4, [r5, #112] @ 0x70 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr ip, [r5, #84] @ 0x54 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r4, [r3, #32] │ │ │ │ + str ip, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + add r4, r3, #44 @ 0x2c │ │ │ │ + stm r4, {r1, r2, lr} │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ + str fp, [r3, #60] @ 0x3c │ │ │ │ + add lr, r5, #36 @ 0x24 │ │ │ │ + ldm lr, {r1, r4, lr} │ │ │ │ + ldr fp, [r5, #48] @ 0x30 │ │ │ │ + ldr r9, [r5, #52] @ 0x34 │ │ │ │ + ldr r2, [r5, #56] @ 0x38 │ │ │ │ + ldr r6, [r5, #60] @ 0x3c │ │ │ │ + str r7, [sp, #28] │ │ │ │ + ldr r8, [r5, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #64] @ 0x40 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + add r7, r3, #84 @ 0x54 │ │ │ │ + stm r7, {r1, r4, lr} │ │ │ │ + ldr r7, [r5, #68] @ 0x44 │ │ │ │ + ldr r4, [r5, #72] @ 0x48 │ │ │ │ + ldr lr, [r5, #76] @ 0x4c │ │ │ │ + str fp, [r3, #96] @ 0x60 │ │ │ │ + str r9, [r3, #100] @ 0x64 │ │ │ │ + add r1, r3, #104 @ 0x68 │ │ │ │ + stm r1, {r2, r6, r8} │ │ │ │ + str r7, [r3, #116] @ 0x74 │ │ │ │ + str r4, [r3, #120] @ 0x78 │ │ │ │ + str lr, [r3, #124] @ 0x7c │ │ │ │ + ldr r7, [r5, #80] @ 0x50 │ │ │ │ + ldr r6, [r5, #88] @ 0x58 │ │ │ │ + ldr r4, [r5, #92] @ 0x5c │ │ │ │ + ldr r2, [r5, #96] @ 0x60 │ │ │ │ + ldr r1, [r5, #100] @ 0x64 │ │ │ │ + ldr lr, [r5, #104] @ 0x68 │ │ │ │ + ldr r8, [r5, #108] @ 0x6c │ │ │ │ + str r7, [r3, #128] @ 0x80 │ │ │ │ + str ip, [r3, #132] @ 0x84 │ │ │ │ + str r6, [r3, #136] @ 0x88 │ │ │ │ + str r4, [r3, #140] @ 0x8c │ │ │ │ + str r2, [r3, #144] @ 0x90 │ │ │ │ + str r1, [r3, #148] @ 0x94 │ │ │ │ + str lr, [r3, #152] @ 0x98 │ │ │ │ + str r8, [r3, #156] @ 0x9c │ │ │ │ + ldr r7, [r5, #116] @ 0x74 │ │ │ │ + ldr r6, [pc, #200] @ e7d84 <__cxa_atexit@plt+0xdb8ac> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r4, [r5, #120] @ 0x78 │ │ │ │ + ldr lr, [sp, #24] │ │ │ │ + sub r2, lr, #167 @ 0xa7 │ │ │ │ + ldr r1, [r5, #160] @ 0xa0 │ │ │ │ + str sl, [r3, #160] @ 0xa0 │ │ │ │ + str r7, [r3, #164] @ 0xa4 │ │ │ │ + str r4, [r3, #168] @ 0xa8 │ │ │ │ + str r6, [r3, #172] @ 0xac │ │ │ │ + str r2, [r3, #176] @ 0xb0 │ │ │ │ + str r1, [r3, #180] @ 0xb4 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + str r1, [r3, #184] @ 0xb8 │ │ │ │ + str r3, [r3, #188] @ 0xbc │ │ │ │ + ldr r7, [r5, #152] @ 0x98 │ │ │ │ + str r0, [r5, #152] @ 0x98 │ │ │ │ + ldr r6, [r5, #128] @ 0x80 │ │ │ │ + str r2, [r5, #128] @ 0x80 │ │ │ │ + ldr r4, [r5, #156] @ 0x9c │ │ │ │ + ldr r2, [pc, #124] @ e7d88 <__cxa_atexit@plt+0xdb8b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #148] @ 0x94 │ │ │ │ + str r3, [r5, #156] @ 0x9c │ │ │ │ + str r7, [r3, #192] @ 0xc0 │ │ │ │ + str r6, [r3, #196] @ 0xc4 │ │ │ │ + str r4, [r3, #200] @ 0xc8 │ │ │ │ + str r1, [r3, #204] @ 0xcc │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + str r0, [r3, #208] @ 0xd0 │ │ │ │ + str sl, [r5, #148] @ 0x94 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + mov r6, lr │ │ │ │ + sub r7, lr, #34 @ 0x22 │ │ │ │ + ldr r8, [r5, #140] @ 0x8c │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #60] @ e7d8c <__cxa_atexit@plt+0xdb8b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ mov r5, r3 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + ldr fp, [sp, #36] @ 0x24 │ │ │ │ + b 1b35d84 <__cxa_atexit@plt+0x1b298ac> │ │ │ │ + mov r3, #212 @ 0xd4 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffb41c │ │ │ │ + @ instruction: 0xffffaf2c │ │ │ │ + bicseq pc, ip, r0, lsr #5 │ │ │ │ + @ instruction: 0xffffb07c │ │ │ │ + @ instruction: 0xffffcce4 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + bicseq lr, ip, r0, lsr #29 │ │ │ │ + strdeq r3, [r6, #24] │ │ │ │ + @ instruction: 0x01ae8a58 │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne e7dbc <__cxa_atexit@plt+0xdb8e4> │ │ │ │ + ldr r7, [pc, #92] @ e7e0c <__cxa_atexit@plt+0xdb934> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #136] @ 0x88 │ │ │ │ + str r7, [r5] │ │ │ │ + b e12b0 <__cxa_atexit@plt+0xd4dd8> │ │ │ │ + ldr r3, [pc, #68] @ e7e08 <__cxa_atexit@plt+0xdb930> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq e7df0 <__cxa_atexit@plt+0xdb918> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e7df8 <__cxa_atexit@plt+0xdb920> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5, #164] @ 0xa4 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e9670 <__cxa_atexit@plt+0xdd198> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - biceq sp, r5, r0, ror #8 │ │ │ │ - biceq sp, r5, ip, lsl r4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne ea2a4 <__cxa_atexit@plt+0xdddcc> │ │ │ │ - ldr r1, [pc, #92] @ ea2f8 <__cxa_atexit@plt+0xdde20> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e7de0 <__cxa_atexit@plt+0xdb908> │ │ │ │ + andeq r1, r0, r8, ror r8 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + biceq r3, r6, r8, asr r1 │ │ │ │ + @ instruction: 0x01ae89e4 │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ e7e4c <__cxa_atexit@plt+0xdb974> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ e7e50 <__cxa_atexit@plt+0xdb978> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ e7e54 <__cxa_atexit@plt+0xdb97c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [r3, #2] │ │ │ │ - b ea2b0 <__cxa_atexit@plt+0xdddd8> │ │ │ │ - ldr r1, [pc, #72] @ ea2f4 <__cxa_atexit@plt+0xdde1c> │ │ │ │ + str r7, [r5, #144] @ 0x90 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq pc, r5, r0, lsl fp @ │ │ │ │ + ldrdeq r2, [r6, #84] @ 0x54 │ │ │ │ + biceq r3, r6, r0, lsl r1 │ │ │ │ + @ instruction: 0x01ae89a8 │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e7efc <__cxa_atexit@plt+0xdba24> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, r5, #120 @ 0x78 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e7f30 <__cxa_atexit@plt+0xdba58> │ │ │ │ + ldr lr, [pc, #208] @ e7f58 <__cxa_atexit@plt+0xdba80> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r9, [r7, #10] │ │ │ │ + ldr r3, [r7, #14] │ │ │ │ + ldr r2, [r7, #18] │ │ │ │ + str lr, [r5, #124]! @ 0x7c │ │ │ │ + ldr r0, [r7, #26] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r2, [r7, #22] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [r7, #30] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r1, [r7, #34] @ 0x22 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r9, [r5, #28] │ │ │ │ + str r3, [r5, #32] │ │ │ │ + ldr r3, [pc, #132] @ e7f5c <__cxa_atexit@plt+0xdba84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r8, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #116] @ e7f60 <__cxa_atexit@plt+0xdba88> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + mov r8, #4 │ │ │ │ + mov r9, #4 │ │ │ │ + b 168e578 <__cxa_atexit@plt+0x16820a0> │ │ │ │ + add r3, r5, #4 │ │ │ │ + ldr r2, [pc, #68] @ e7f4c <__cxa_atexit@plt+0xdba74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ e7f50 <__cxa_atexit@plt+0xdba78> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq ea2dc <__cxa_atexit@plt+0xdde04> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq ea2e4 <__cxa_atexit@plt+0xdde0c> │ │ │ │ - ldr r7, [pc, #40] @ ea2fc <__cxa_atexit@plt+0xdde24> │ │ │ │ + ldr r0, [pc, #60] @ e7f54 <__cxa_atexit@plt+0xdba7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [r5, #144] @ 0x90 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + add r8, r1, #1 │ │ │ │ + add r9, r0, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r3, [pc, #16] @ e7f48 <__cxa_atexit@plt+0xdba70> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + add r5, r5, #168 @ 0xa8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrheq lr, [ip, #192] @ 0xc0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq pc, r5, ip, lsr #20 │ │ │ │ + strdeq r2, [r6, #52] @ 0x34 │ │ │ │ + @ instruction: 0xffffcbb0 │ │ │ │ + bicseq lr, ip, r0, lsl sp │ │ │ │ + ldrsheq pc, [ip, #40] @ 0x28 @ │ │ │ │ + biceq r2, r6, ip, lsl pc │ │ │ │ + @ instruction: 0x01ae88a8 │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e7fb8 <__cxa_atexit@plt+0xdbae0> │ │ │ │ + ldr r7, [pc, #140] @ e8010 <__cxa_atexit@plt+0xdbb38> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #108]! @ 0x6c │ │ │ │ + ldr r7, [r3, #48] @ 0x30 │ │ │ │ + tst r7, #3 │ │ │ │ + beq e7fe4 <__cxa_atexit@plt+0xdbb0c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #3 │ │ │ │ + bge e7ff0 <__cxa_atexit@plt+0xdbb18> │ │ │ │ + ldr r7, [pc, #104] @ e8014 <__cxa_atexit@plt+0xdbb3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #164]! @ 0xa4 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #88] @ e8018 <__cxa_atexit@plt+0xdbb40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #84] @ e801c <__cxa_atexit@plt+0xdbb44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ e8020 <__cxa_atexit@plt+0xdbb48> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r5, #140] @ 0x8c │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - biceq sp, r5, r0, asr #7 │ │ │ │ - biceq sp, r5, ip, lsl #7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r9, [pc, #44] @ e8024 <__cxa_atexit@plt+0xdbb4c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [pc, #40] @ e8028 <__cxa_atexit@plt+0xdbb50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #3 │ │ │ │ + ldr r7, [r5, #112] @ 0x70 │ │ │ │ + add r5, r5, #164 @ 0xa4 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + bicseq lr, ip, r0, ror ip │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + biceq pc, r5, r4, ror r9 @ │ │ │ │ + ldrdeq r2, [r6, #48] @ 0x30 │ │ │ │ + biceq r2, r6, r4, lsl #5 │ │ │ │ + bicseq pc, ip, r0, ror #3 │ │ │ │ + biceq r2, r6, r8, asr #4 │ │ │ │ + andeq pc, r3, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq ea328 <__cxa_atexit@plt+0xdde50> │ │ │ │ - ldr r7, [pc, #28] @ ea33c <__cxa_atexit@plt+0xdde64> │ │ │ │ + cmp r7, #3 │ │ │ │ + bge e8058 <__cxa_atexit@plt+0xdbb80> │ │ │ │ + ldr r7, [pc, #52] @ e8080 <__cxa_atexit@plt+0xdbba8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #56]! @ 0x38 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [pc, #24] @ e8078 <__cxa_atexit@plt+0xdbba0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [pc, #20] @ e807c <__cxa_atexit@plt+0xdbba4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + biceq r2, r6, ip, lsl r2 │ │ │ │ + bicseq pc, ip, r8, ror r1 @ │ │ │ │ + ldrsbeq lr, [ip, #176] @ 0xb0 │ │ │ │ + biceq r2, r6, ip, ror #27 │ │ │ │ + @ instruction: 0x01ae8794 │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e80d8 <__cxa_atexit@plt+0xdbc00> │ │ │ │ + ldr r7, [pc, #140] @ e8130 <__cxa_atexit@plt+0xdbc58> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - biceq sp, r5, r4, ror r3 │ │ │ │ - biceq sp, r5, ip, asr #6 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #108]! @ 0x6c │ │ │ │ + ldr r7, [r3, #48] @ 0x30 │ │ │ │ + tst r7, #3 │ │ │ │ + beq e8104 <__cxa_atexit@plt+0xdbc2c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq ea368 <__cxa_atexit@plt+0xdde90> │ │ │ │ - ldr r7, [pc, #28] @ ea37c <__cxa_atexit@plt+0xddea4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - biceq sp, r5, r4, lsr r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ea3b0 <__cxa_atexit@plt+0xdded8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ ea3b8 <__cxa_atexit@plt+0xddee0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmp r7, #3 │ │ │ │ + bge e8110 <__cxa_atexit@plt+0xdbc38> │ │ │ │ + ldr r7, [pc, #104] @ e8134 <__cxa_atexit@plt+0xdbc5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #164]! @ 0xa4 │ │ │ │ bx r0 │ │ │ │ - ldrsheq ip, [ip, #124] @ 0x7c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ea464 <__cxa_atexit@plt+0xddf8c> │ │ │ │ - ldr r3, [pc, #144] @ ea46c <__cxa_atexit@plt+0xddf94> │ │ │ │ + ldr r3, [pc, #88] @ e8138 <__cxa_atexit@plt+0xdbc60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - tst r8, #3 │ │ │ │ - beq ea434 <__cxa_atexit@plt+0xddf5c> │ │ │ │ - ldr r1, [pc, #112] @ ea470 <__cxa_atexit@plt+0xddf98> │ │ │ │ + ldr r2, [pc, #84] @ e813c <__cxa_atexit@plt+0xdbc64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ e8140 <__cxa_atexit@plt+0xdbc68> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq ea444 <__cxa_atexit@plt+0xddf6c> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne ea45c <__cxa_atexit@plt+0xddf84> │ │ │ │ + ldr sl, [r5, #140] @ 0x8c │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r9, [pc, #44] @ e8144 <__cxa_atexit@plt+0xdbc6c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [pc, #40] @ e8148 <__cxa_atexit@plt+0xdbc70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #3 │ │ │ │ + ldr r7, [r5, #112] @ 0x70 │ │ │ │ + add r5, r5, #164 @ 0xa4 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + bicseq lr, ip, r0, asr fp │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + biceq pc, r5, r4, asr r8 @ │ │ │ │ + biceq r2, r6, r4, asr #11 │ │ │ │ + biceq r2, r6, r4, asr #2 │ │ │ │ + bicseq pc, ip, r0, asr #1 │ │ │ │ + biceq r2, r6, r8, lsl #2 │ │ │ │ + andeq pc, r3, sp, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #3 │ │ │ │ + bge e8178 <__cxa_atexit@plt+0xdbca0> │ │ │ │ + ldr r7, [pc, #52] @ e81a0 <__cxa_atexit@plt+0xdbcc8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #56]! @ 0x38 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ ea474 <__cxa_atexit@plt+0xddf9c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r9, [pc, #24] @ e8198 <__cxa_atexit@plt+0xdbcc0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [pc, #20] @ e819c <__cxa_atexit@plt+0xdbcc4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + ldrdeq r2, [r6, #12] │ │ │ │ + bicseq pc, ip, r8, asr r0 @ │ │ │ │ + ldrheq lr, [ip, #160] @ 0xa0 │ │ │ │ + strheq r2, [r6, #204] @ 0xcc │ │ │ │ + @ instruction: 0x01ae8680 │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e81c8 <__cxa_atexit@plt+0xdbcf0> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + add r5, r5, #164 @ 0xa4 │ │ │ │ + b 1c4ed4 <__cxa_atexit@plt+0x1b89fc> │ │ │ │ + ldr r7, [pc, #48] @ e8200 <__cxa_atexit@plt+0xdbd28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #140] @ 0x8c │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e81f0 <__cxa_atexit@plt+0xdbd18> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b e1480 <__cxa_atexit@plt+0xd4fa8> │ │ │ │ + ldr r7, [pc, #12] @ e8204 <__cxa_atexit@plt+0xdbd2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldrheq ip, [ip, #120] @ 0x78 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ ea4e4 <__cxa_atexit@plt+0xde00c> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r1, r6, r8, ror #31 │ │ │ │ + biceq r2, r6, r4, asr #24 │ │ │ │ + @ instruction: 0x01ae8628 │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e8274 <__cxa_atexit@plt+0xdbd9c> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #136] @ e82b4 <__cxa_atexit@plt+0xdbddc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + sub r2, r3, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e82a0 <__cxa_atexit@plt+0xdbdc8> │ │ │ │ + ldr r3, [pc, #128] @ e82c8 <__cxa_atexit@plt+0xdbdf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r8, [r8, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + ldr r5, [pc, #100] @ e82cc <__cxa_atexit@plt+0xdbdf4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + b 184a454 <__cxa_atexit@plt+0x183df7c> │ │ │ │ + ldr r3, [pc, #64] @ e82bc <__cxa_atexit@plt+0xdbde4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ e82c0 <__cxa_atexit@plt+0xdbde8> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ e82c4 <__cxa_atexit@plt+0xdbdec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r5, #140] @ 0x8c │ │ │ │ str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldr r7, [pc, #16] @ e82b8 <__cxa_atexit@plt+0xdbde0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + biceq r1, r6, r4, ror pc │ │ │ │ + andeq r0, r0, r8, lsr #9 │ │ │ │ + strheq pc, [r5, #104] @ 0x68 @ │ │ │ │ + biceq r2, r6, r0, ror #3 │ │ │ │ + @ instruction: 0xffff9e50 │ │ │ │ + bicseq lr, ip, ip, lsr fp │ │ │ │ + biceq r2, r6, ip, lsl #18 │ │ │ │ + @ instruction: 0x01ae856c │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #32] @ e8308 <__cxa_atexit@plt+0xdbe30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #92]! @ 0x5c │ │ │ │ + ldr r7, [r5, #-88] @ 0xffffffa8 │ │ │ │ + str r3, [r5, #52] @ 0x34 │ │ │ │ + tst r7, #3 │ │ │ │ + beq e8300 <__cxa_atexit@plt+0xdbe28> │ │ │ │ + b e8318 <__cxa_atexit@plt+0xdbe40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrdeq r2, [r6, #128] @ 0x80 │ │ │ │ + andeq pc, r0, sp, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e8334 <__cxa_atexit@plt+0xdbe5c> │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e83c4 <__cxa_atexit@plt+0xdbeec> │ │ │ │ + ldr r2, [pc, #112] @ e83ac <__cxa_atexit@plt+0xdbed4> │ │ │ │ + add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq ea4bc <__cxa_atexit@plt+0xddfe4> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne ea4d8 <__cxa_atexit@plt+0xde000> │ │ │ │ + ldr r7, [r3, #48]! @ 0x30 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e8378 <__cxa_atexit@plt+0xdbea0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #3 │ │ │ │ + bge e8380 <__cxa_atexit@plt+0xdbea8> │ │ │ │ + ldr r3, [pc, #76] @ e83b0 <__cxa_atexit@plt+0xdbed8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #52]! @ 0x34 │ │ │ │ + ldr r8, [pc, #68] @ e83b4 <__cxa_atexit@plt+0xdbedc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + b 23c678 <__cxa_atexit@plt+0x2301a0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ ea4e8 <__cxa_atexit@plt+0xde010> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r2, [pc, #48] @ e83b8 <__cxa_atexit@plt+0xdbee0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #44] @ e83bc <__cxa_atexit@plt+0xdbee4> │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - bicseq ip, ip, r4, lsr r7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r2, [r5, #48] @ 0x30 │ │ │ │ + ldr r5, [pc, #32] @ e83c0 <__cxa_atexit@plt+0xdbee8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + andeq r0, r0, r8, lsl #6 │ │ │ │ + andeq r0, r0, ip, asr #6 │ │ │ │ + biceq r1, r6, r8, asr #26 │ │ │ │ + andeq r0, r0, ip, asr #6 │ │ │ │ + biceq r1, r6, r8, lsr #29 │ │ │ │ + bicseq lr, ip, r0, asr #28 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #40] @ 0x28 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne ea51c <__cxa_atexit@plt+0xde044> │ │ │ │ - ldr r3, [pc, #32] @ ea528 <__cxa_atexit@plt+0xde050> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldrsheq ip, [ip, #108] @ 0x6c │ │ │ │ - biceq ip, r5, r4, lsl #30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ea570 <__cxa_atexit@plt+0xde098> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ ea578 <__cxa_atexit@plt+0xde0a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ ea57c <__cxa_atexit@plt+0xde0a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + bne e8444 <__cxa_atexit@plt+0xdbf6c> │ │ │ │ + ldr r2, [pc, #204] @ e84ac <__cxa_atexit@plt+0xdbfd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r7, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + tst r7, #3 │ │ │ │ + beq e8458 <__cxa_atexit@plt+0xdbf80> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc e849c <__cxa_atexit@plt+0xdbfc4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + cmp r1, #3 │ │ │ │ + bge e8464 <__cxa_atexit@plt+0xdbf8c> │ │ │ │ + ldr r6, [pc, #128] @ e84b0 <__cxa_atexit@plt+0xdbfd8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r9, [r5, #48] @ 0x30 │ │ │ │ + str r6, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ + b 23c678 <__cxa_atexit@plt+0x2301a0> │ │ │ │ + ldr r7, [pc, #104] @ e84b4 <__cxa_atexit@plt+0xdbfdc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #52]! @ 0x34 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, ip, r8, asr #12 │ │ │ │ - ldrheq ip, [ip, #176] @ 0xb0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ea5b4 <__cxa_atexit@plt+0xde0dc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ ea5bc <__cxa_atexit@plt+0xde0e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq ip, [ip, #88] @ 0x58 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ea648 <__cxa_atexit@plt+0xde170> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ea654 <__cxa_atexit@plt+0xde17c> │ │ │ │ - ldr lr, [pc, #116] @ ea664 <__cxa_atexit@plt+0xde18c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ ea668 <__cxa_atexit@plt+0xde190> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ ea66c <__cxa_atexit@plt+0xde194> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ ea670 <__cxa_atexit@plt+0xde198> │ │ │ │ + ldr r1, [pc, #76] @ e84b8 <__cxa_atexit@plt+0xdbfe0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #72] @ e84bc <__cxa_atexit@plt+0xdbfe4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + ldr r5, [pc, #52] @ e84c0 <__cxa_atexit@plt+0xdbfe8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ ea674 <__cxa_atexit@plt+0xde19c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - bicseq ip, ip, r0, lsr #11 │ │ │ │ - bicseq ip, ip, r8, ror #11 │ │ │ │ - bicseq ip, ip, ip, ror r6 │ │ │ │ - @ instruction: 0x01dcc590 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ea6ac <__cxa_atexit@plt+0xde1d4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ ea6b4 <__cxa_atexit@plt+0xde1dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq ip, ip, r0, lsl #10 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + mov r9, r2 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + ldrsbeq lr, [ip, #112] @ 0x70 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + @ instruction: 0xfffff09c │ │ │ │ + bicseq lr, ip, r4, asr sp │ │ │ │ + biceq r2, r6, r8, lsl #14 │ │ │ │ + andeq r3, r0, sp, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ea738 <__cxa_atexit@plt+0xde260> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ea744 <__cxa_atexit@plt+0xde26c> │ │ │ │ - ldr lr, [pc, #104] @ ea754 <__cxa_atexit@plt+0xde27c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ ea758 <__cxa_atexit@plt+0xde280> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ ea75c <__cxa_atexit@plt+0xde284> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ ea760 <__cxa_atexit@plt+0xde288> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e8540 <__cxa_atexit@plt+0xdc068> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #44] @ 0x2c │ │ │ │ + cmp r2, #3 │ │ │ │ + bge e850c <__cxa_atexit@plt+0xdc034> │ │ │ │ + ldr r6, [pc, #80] @ e854c <__cxa_atexit@plt+0xdc074> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r9, [r5, #52] @ 0x34 │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - bicseq ip, ip, r4, lsl #10 │ │ │ │ - ldrsbeq ip, [ip, #64] @ 0x40 │ │ │ │ - bicseq ip, ip, ip, lsr #9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ea7dc <__cxa_atexit@plt+0xde304> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ea7e8 <__cxa_atexit@plt+0xde310> │ │ │ │ - ldr lr, [pc, #100] @ ea7f8 <__cxa_atexit@plt+0xde320> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ ea7fc <__cxa_atexit@plt+0xde324> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ ea800 <__cxa_atexit@plt+0xde328> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ + b 23c678 <__cxa_atexit@plt+0x2301a0> │ │ │ │ + ldr r2, [pc, #60] @ e8550 <__cxa_atexit@plt+0xdc078> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ e8554 <__cxa_atexit@plt+0xdc07c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ + ldr r2, [pc, #36] @ e8558 <__cxa_atexit@plt+0xdc080> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #3 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - ldrsheq ip, [ip, #60] @ 0x3c │ │ │ │ - bicseq ip, ip, ip, ror r7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ea838 <__cxa_atexit@plt+0xde360> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ ea840 <__cxa_atexit@plt+0xde368> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq ip, ip, r4, ror r3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ea8c8 <__cxa_atexit@plt+0xde3f0> │ │ │ │ - ldr lr, [pc, #108] @ ea8d0 <__cxa_atexit@plt+0xde3f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq ea8b0 <__cxa_atexit@plt+0xde3d8> │ │ │ │ - ldr r3, [pc, #64] @ ea8d4 <__cxa_atexit@plt+0xde3fc> │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xffffeff4 │ │ │ │ + bicseq lr, ip, ip, lsr #25 │ │ │ │ + biceq r2, r6, r0, ror r6 │ │ │ │ + andeq fp, r0, sp, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ e8598 <__cxa_atexit@plt+0xdc0c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r5, #4] │ │ │ │ + ldr r7, [r5, #40] @ 0x28 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq ea8c0 <__cxa_atexit@plt+0xde3e8> │ │ │ │ - b ea918 <__cxa_atexit@plt+0xde440> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + beq e8590 <__cxa_atexit@plt+0xdc0b8> │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e83c4 <__cxa_atexit@plt+0xdbeec> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq r2, r6, r0, lsr r6 │ │ │ │ + andeq pc, r0, sp, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e83c4 <__cxa_atexit@plt+0xdbeec> │ │ │ │ + biceq r2, r6, r4, lsl r6 │ │ │ │ + andeq r3, r0, sp, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ e85dc <__cxa_atexit@plt+0xdc104> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #44] @ 0x2c │ │ │ │ + ldr r9, [r5, #52] @ 0x34 │ │ │ │ + str r3, [r5] │ │ │ │ + b 23c678 <__cxa_atexit@plt+0x2301a0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + biceq r2, r6, ip, ror #11 │ │ │ │ + andeq fp, r0, sp, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ e861c <__cxa_atexit@plt+0xdc144> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #40] @ 0x28 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e8614 <__cxa_atexit@plt+0xdc13c> │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e83c4 <__cxa_atexit@plt+0xdbeec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq r2, r6, ip, lsr #11 │ │ │ │ + andeq pc, r0, sp, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e83c4 <__cxa_atexit@plt+0xdbeec> │ │ │ │ + biceq r2, r6, r0, lsl #11 │ │ │ │ + andeq pc, r1, sp, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #3 │ │ │ │ + bge e8670 <__cxa_atexit@plt+0xdc198> │ │ │ │ + ldr r3, [pc, #72] @ e86a4 <__cxa_atexit@plt+0xdc1cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #52]! @ 0x34 │ │ │ │ + ldr r8, [pc, #64] @ e86a8 <__cxa_atexit@plt+0xdc1d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + b 23c678 <__cxa_atexit@plt+0x2301a0> │ │ │ │ + ldr r7, [pc, #32] @ e8698 <__cxa_atexit@plt+0xdc1c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #28] @ e869c <__cxa_atexit@plt+0xdc1c4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #48]! @ 0x30 │ │ │ │ + ldr r3, [pc, #20] @ e86a0 <__cxa_atexit@plt+0xdc1c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ + add r8, r3, #3 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + strheq r1, [r6, #184] @ 0xb8 │ │ │ │ + bicseq lr, ip, r4, asr fp │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + biceq r1, r6, r0, asr sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ e86c8 <__cxa_atexit@plt+0xdc1f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + bicseq lr, ip, r0, ror #10 │ │ │ │ + biceq r2, r6, r0, ror #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ e86f4 <__cxa_atexit@plt+0xdc21c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r8, [pc, #12] @ e86f8 <__cxa_atexit@plt+0xdc220> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + b 23c678 <__cxa_atexit@plt+0x2301a0> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + biceq r1, r6, ip, asr #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ ea90c <__cxa_atexit@plt+0xde434> │ │ │ │ + ldr r7, [pc, #12] @ e8718 <__cxa_atexit@plt+0xdc240> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq lr, ip, r0, lsl r5 │ │ │ │ + biceq r2, r6, r0, lsr #14 │ │ │ │ + @ instruction: 0x01ae812c │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e875c <__cxa_atexit@plt+0xdc284> │ │ │ │ + ldr r3, [pc, #52] @ e8770 <__cxa_atexit@plt+0xdc298> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ e8774 <__cxa_atexit@plt+0xdc29c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #40] @ e8778 <__cxa_atexit@plt+0xdc2a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + add r9, r2, #1 │ │ │ │ + b 88fa78 <__cxa_atexit@plt+0x8835a0> │ │ │ │ + ldr r3, [pc, #8] @ e876c <__cxa_atexit@plt+0xdc294> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 88eb14 <__cxa_atexit@plt+0x88263c> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r0, r6, r8, asr #32 │ │ │ │ + bicseq lr, ip, r0, asr #21 │ │ │ │ + strheq r2, [r6, #96] @ 0x60 │ │ │ │ + ldrdeq r8, [lr, r8]! @ │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + ldr r3, [pc, #8] @ e8798 <__cxa_atexit@plt+0xdc2c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 88eb14 <__cxa_atexit@plt+0x88263c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + @ instruction: 0x01c62690 │ │ │ │ + @ instruction: 0x01ae80c4 │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ e8808 <__cxa_atexit@plt+0xdc330> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #132] @ 0x84 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [pc, #76] @ e880c <__cxa_atexit@plt+0xdc334> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq ea904 <__cxa_atexit@plt+0xde42c> │ │ │ │ - b ea918 <__cxa_atexit@plt+0xde440> │ │ │ │ + beq e87f0 <__cxa_atexit@plt+0xdc318> │ │ │ │ + ldr r7, [pc, #64] @ e8810 <__cxa_atexit@plt+0xdc338> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #140] @ 0x8c │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e87f8 <__cxa_atexit@plt+0xdc320> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b e178c <__cxa_atexit@plt+0xd52b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne ea9a4 <__cxa_atexit@plt+0xde4cc> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc eaa08 <__cxa_atexit@plt+0xde530> │ │ │ │ - ldr lr, [pc, #232] @ eaa3c <__cxa_atexit@plt+0xde564> │ │ │ │ + ldr r7, [pc, #20] @ e8814 <__cxa_atexit@plt+0xdc33c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + bicseq lr, ip, r4, asr sl │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + biceq r1, r6, r4, ror #19 │ │ │ │ + biceq r2, r6, r4, lsl #12 │ │ │ │ + @ instruction: 0x01ae8054 │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + ldr r7, [pc, #48] @ e885c <__cxa_atexit@plt+0xdc384> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #140] @ 0x8c │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e884c <__cxa_atexit@plt+0xdc374> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b e178c <__cxa_atexit@plt+0xd52b4> │ │ │ │ + ldr r7, [pc, #12] @ e8860 <__cxa_atexit@plt+0xdc388> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01c61990 │ │ │ │ + strheq r2, [r6, #88] @ 0x58 │ │ │ │ + @ instruction: 0x01ae8014 │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e8890 <__cxa_atexit@plt+0xdc3b8> │ │ │ │ + ldr r3, [pc, #144] @ e8914 <__cxa_atexit@plt+0xdc43c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #128] @ 0x80 │ │ │ │ + str r3, [r5] │ │ │ │ + b 88eb14 <__cxa_atexit@plt+0x88263c> │ │ │ │ + ldr r7, [r5, #128] @ 0x80 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5, #152] @ 0x98 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e88f4 <__cxa_atexit@plt+0xdc41c> │ │ │ │ + ldr lr, [pc, #104] @ e8918 <__cxa_atexit@plt+0xdc440> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ eaa40 <__cxa_atexit@plt+0xde568> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #7 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ eaa44 <__cxa_atexit@plt+0xde56c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ eaa48 <__cxa_atexit@plt+0xde570> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r8, [r5, #112]! @ 0x70 │ │ │ │ + sub r0, r3, #27 │ │ │ │ + ldr r9, [r5, #48] @ 0x30 │ │ │ │ + str r0, [r5, #48] @ 0x30 │ │ │ │ + add r2, r5, #24 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr sl, [r5, #44] @ 0x2c │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r7, r8, sl} │ │ │ │ + str r1, [r5, #40] @ 0x28 │ │ │ │ mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc eaa1c <__cxa_atexit@plt+0xde544> │ │ │ │ - ldr r1, [pc, #120] @ eaa30 <__cxa_atexit@plt+0xde558> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ eaa34 <__cxa_atexit@plt+0xde55c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ eaa38 <__cxa_atexit@plt+0xde560> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, fp │ │ │ │ + b e8be0 <__cxa_atexit@plt+0xdc708> │ │ │ │ + ldr r6, [pc, #20] @ e8910 <__cxa_atexit@plt+0xdc438> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #108]! @ 0x6c │ │ │ │ mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + andeq r0, r0, r0, ror #4 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xffffd77c │ │ │ │ + strdeq r2, [r6, #64] @ 0x40 │ │ │ │ + @ instruction: 0x01ae7f68 │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #148 @ 0x94 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e8b10 <__cxa_atexit@plt+0xdc638> │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ + str fp, [sp, #44] @ 0x2c │ │ │ │ + ldr lr, [pc, #508] @ e8b44 <__cxa_atexit@plt+0xdc66c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmib r5, {r0, r1, r9} │ │ │ │ + ldr r4, [r5, #16] │ │ │ │ + str r4, [sp, #24] │ │ │ │ + ldr ip, [r5, #20] │ │ │ │ + ldr r4, [r5, #24] │ │ │ │ + str r4, [sp, #20] │ │ │ │ + ldr r4, [r5, #28] │ │ │ │ + str r4, [sp, #32] │ │ │ │ + ldr r4, [r5, #32] │ │ │ │ + str r4, [sp, #28] │ │ │ │ + ldr fp, [r5, #128] @ 0x80 │ │ │ │ + ldr r8, [r5, #108] @ 0x6c │ │ │ │ + ldr sl, [r5, #124] @ 0x7c │ │ │ │ + ldr r4, [pc, #452] @ e8b48 <__cxa_atexit@plt+0xdc670> │ │ │ │ + add r4, pc, r4 │ │ │ │ + stmib r6, {r4, fp} │ │ │ │ + add r4, r6, #12 │ │ │ │ + stm r4, {r7, r8, lr} │ │ │ │ + str sl, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [r5, #40] @ 0x28 │ │ │ │ + str r7, [sp, #12] │ │ │ │ + ldr r7, [r5, #44] @ 0x2c │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr r4, [r5, #48] @ 0x30 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + ldr sl, [r5, #52] @ 0x34 │ │ │ │ + ldr fp, [r5, #56] @ 0x38 │ │ │ │ + ldr r7, [r5, #60] @ 0x3c │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r7, [r5, #64] @ 0x40 │ │ │ │ + str r7, [sp] │ │ │ │ + mov r8, r3 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr lr, [r5, #152] @ 0x98 │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str ip, [r6, #44] @ 0x2c │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str lr, [r6, #52] @ 0x34 │ │ │ │ + ldr r4, [sp, #32] │ │ │ │ + str r4, [r6, #56] @ 0x38 │ │ │ │ + ldr r4, [sp, #28] │ │ │ │ + str r4, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r6, #64] @ 0x40 │ │ │ │ + ldr r4, [r5, #68] @ 0x44 │ │ │ │ + ldr r0, [r5, #72] @ 0x48 │ │ │ │ + ldr lr, [r5, #76] @ 0x4c │ │ │ │ + ldr r9, [r5, #80] @ 0x50 │ │ │ │ + ldr ip, [r5, #84] @ 0x54 │ │ │ │ + add r3, r5, #88 @ 0x58 │ │ │ │ + ldm r3, {r1, r2, r3} │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r6, #68] @ 0x44 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + str sl, [r6, #80] @ 0x50 │ │ │ │ + str fp, [r6, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r6, #88] @ 0x58 │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r6, #92] @ 0x5c │ │ │ │ + str r4, [r6, #96] @ 0x60 │ │ │ │ + ldr r4, [r5, #100] @ 0x64 │ │ │ │ + str r0, [r6, #100] @ 0x64 │ │ │ │ + str lr, [r6, #104] @ 0x68 │ │ │ │ + str r9, [r6, #108] @ 0x6c │ │ │ │ + str ip, [r6, #112] @ 0x70 │ │ │ │ + add lr, r6, #116 @ 0x74 │ │ │ │ + stm lr, {r1, r2, r3, r4} │ │ │ │ + ldr r7, [r5, #104] @ 0x68 │ │ │ │ + sub r4, r8, #142 @ 0x8e │ │ │ │ + ldr r3, [r5, #148] @ 0x94 │ │ │ │ + ldr r2, [r5, #116] @ 0x74 │ │ │ │ + ldr r1, [r5, #120] @ 0x78 │ │ │ │ + str r7, [r6, #132] @ 0x84 │ │ │ │ + str r4, [r6, #136] @ 0x88 │ │ │ │ + str r3, [r6, #140] @ 0x8c │ │ │ │ + str r2, [r6, #144] @ 0x90 │ │ │ │ + str r1, [r6, #148] @ 0x94 │ │ │ │ + sub r7, r8, #127 @ 0x7f │ │ │ │ + str r7, [r5, #152] @ 0x98 │ │ │ │ + add r3, r6, #180 @ 0xb4 │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + cmp r4, r3 │ │ │ │ + bcc e8b20 <__cxa_atexit@plt+0xdc648> │ │ │ │ + ldr lr, [pc, #144] @ e8b50 <__cxa_atexit@plt+0xdc678> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #112]! @ 0x70 │ │ │ │ + sub r1, r3, #27 │ │ │ │ + ldr r9, [r5, #48] @ 0x30 │ │ │ │ + str r1, [r5, #48] @ 0x30 │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r4, [r5, #28] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ + str lr, [r6, #152] @ 0x98 │ │ │ │ + str r4, [r6, #156] @ 0x9c │ │ │ │ + add lr, r6, #160 @ 0xa0 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r7, [r6, #172] @ 0xac │ │ │ │ + str r8, [r6, #176] @ 0xb0 │ │ │ │ + str r0, [r6, #180] @ 0xb4 │ │ │ │ + str r4, [r5, #40] @ 0x28 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + b e8be0 <__cxa_atexit@plt+0xdc708> │ │ │ │ + mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - bicseq ip, ip, r0, asr r5 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - bicseq ip, ip, r8, lsr #5 │ │ │ │ - bicseq ip, ip, ip, ror #4 │ │ │ │ - bicseq ip, ip, r8, asr #4 │ │ │ │ - biceq ip, r5, r0, ror #19 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi eaad8 <__cxa_atexit@plt+0xde600> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eaae4 <__cxa_atexit@plt+0xde60c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, #96] @ eaaf4 <__cxa_atexit@plt+0xde61c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r5, [pc, #80] @ eaaf8 <__cxa_atexit@plt+0xde620> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #64] @ eaafc <__cxa_atexit@plt+0xde624> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r3, sl} │ │ │ │ - str r9, [r3, #32] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + ldr r6, [pc, #36] @ e8b4c <__cxa_atexit@plt+0xdc674> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #32 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #108]! @ 0x6c │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - bicseq ip, ip, r8, lsr #9 │ │ │ │ - @ instruction: 0xfffffa8c │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eab4c <__cxa_atexit@plt+0xde674> │ │ │ │ - ldr r2, [pc, #56] @ eab54 <__cxa_atexit@plt+0xde67c> │ │ │ │ + ldr fp, [sp, #44] @ 0x2c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq lr, ip, r8, asr #9 │ │ │ │ + @ instruction: 0xffffea90 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0xffffd56c │ │ │ │ + biceq r2, r6, r4, lsr #5 │ │ │ │ + andeq ip, r0, sp, asr #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e8bc0 <__cxa_atexit@plt+0xdc6e8> │ │ │ │ + ldr lr, [pc, #88] @ e8bd8 <__cxa_atexit@plt+0xdc700> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + sub r0, r6, #27 │ │ │ │ + ldr r9, [r5, #48] @ 0x30 │ │ │ │ + str r0, [r5, #48] @ 0x30 │ │ │ │ + add r2, r5, #24 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr sl, [r5, #44] @ 0x2c │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r7, r8, sl} │ │ │ │ + str r1, [r5, #40] @ 0x28 │ │ │ │ + mov r7, fp │ │ │ │ + b e8be0 <__cxa_atexit@plt+0xdc708> │ │ │ │ + ldr r3, [pc, #20] @ e8bdc <__cxa_atexit@plt+0xdc704> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffd4ac │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #240] @ e8cdc <__cxa_atexit@plt+0xdc804> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ eab58 <__cxa_atexit@plt+0xde680> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ eab5c <__cxa_atexit@plt+0xde684> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r1, [pc, #236] @ e8ce0 <__cxa_atexit@plt+0xdc808> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + and r7, r0, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne e8c44 <__cxa_atexit@plt+0xdc76c> │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r7, [r0, #2] │ │ │ │ + ldr r0, [r0, #6] │ │ │ │ + str r0, [r5, #40] @ 0x28 │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq e8c38 <__cxa_atexit@plt+0xdc760> │ │ │ │ + cmp r0, #1 │ │ │ │ + beq e8cac <__cxa_atexit@plt+0xdc7d4> │ │ │ │ + ldr r7, [r5, #40] @ 0x28 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + bne e8bf4 <__cxa_atexit@plt+0xdc71c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r5, #184] @ 0xb8 │ │ │ │ - bicseq ip, ip, r4, ror r0 │ │ │ │ - ldrsbeq ip, [ip] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eabac <__cxa_atexit@plt+0xde6d4> │ │ │ │ - ldr r2, [pc, #56] @ eabb4 <__cxa_atexit@plt+0xde6dc> │ │ │ │ + ldr r2, [pc, #152] @ e8ce4 <__cxa_atexit@plt+0xdc80c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ eabb8 <__cxa_atexit@plt+0xde6e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ eabbc <__cxa_atexit@plt+0xde6e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r5, #48] @ 0x30 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r2, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e8cd0 <__cxa_atexit@plt+0xdc7f8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr lr, [r7, #19] │ │ │ │ + str r0, [r5, #-40]! @ 0xffffffd8 │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + ldr r2, [pc, #104] @ e8cf0 <__cxa_atexit@plt+0xdc818> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + stmib r5, {r1, r8} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r1, r5, #16 │ │ │ │ + stm r1, {r0, r3, lr} │ │ │ │ + str r3, [r5, #28] │ │ │ │ + str r2, [r5, #32] │ │ │ │ + mov r7, fp │ │ │ │ + b e6094 <__cxa_atexit@plt+0xd9bbc> │ │ │ │ + ldr r5, [pc, #52] @ e8ce8 <__cxa_atexit@plt+0xdc810> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r5, [pc, #40] @ e8cec <__cxa_atexit@plt+0xdc814> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r5, r8, ror #22 │ │ │ │ - bicseq ip, ip, r4, lsl r0 │ │ │ │ - bicseq ip, ip, r0, ror r0 │ │ │ │ - biceq ip, r5, r0, ror r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r8, r5, #20 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi eac58 <__cxa_atexit@plt+0xde780> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eac64 <__cxa_atexit@plt+0xde78c> │ │ │ │ - ldr lr, [pc, #128] @ eac74 <__cxa_atexit@plt+0xde79c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #120] @ eac78 <__cxa_atexit@plt+0xde7a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - sub r1, r6, #10 │ │ │ │ - ldr sl, [pc, #92] @ eac7c <__cxa_atexit@plt+0xde7a4> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r8, ror #5 │ │ │ │ + andeq r0, r0, ip, lsr #5 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrsbeq sp, [ip, #248] @ 0xf8 │ │ │ │ + bicseq lr, ip, r8, lsr #32 │ │ │ │ + biceq r2, r6, r4, lsl #2 │ │ │ │ + andeq r6, r0, sp, asr #23 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne e8d2c <__cxa_atexit@plt+0xdc854> │ │ │ │ + ldr r3, [pc, #72] @ e8d5c <__cxa_atexit@plt+0xdc884> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #60] @ e8d60 <__cxa_atexit@plt+0xdc888> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 9c71a4 <__cxa_atexit@plt+0x9baccc> │ │ │ │ + ldr r3, [pc, #36] @ e8d58 <__cxa_atexit@plt+0xdc880> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #44] @ 0x2c │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq eac4c <__cxa_atexit@plt+0xde774> │ │ │ │ - mov r5, r8 │ │ │ │ - b eac8c <__cxa_atexit@plt+0xde7b4> │ │ │ │ + beq e8d50 <__cxa_atexit@plt+0xdc878> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e8be0 <__cxa_atexit@plt+0xdc708> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0x01dcbf9c │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - strheq ip, [r5, #112] @ 0x70 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq sp, ip, r8, ror pc │ │ │ │ + biceq r2, r6, ip, ror r0 │ │ │ │ + andeq lr, r0, sp, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldmib r5, {r7, lr} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne eacc4 <__cxa_atexit@plt+0xde7ec> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ead54 <__cxa_atexit@plt+0xde87c> │ │ │ │ - ldr r0, [pc, #192] @ ead7c <__cxa_atexit@plt+0xde8a4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r2, #2] │ │ │ │ - b eacd8 <__cxa_atexit@plt+0xde800> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ead54 <__cxa_atexit@plt+0xde87c> │ │ │ │ - ldr r0, [pc, #164] @ ead78 <__cxa_atexit@plt+0xde8a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - mov r8, r3 │ │ │ │ - str r0, [r8, #4]! │ │ │ │ - str lr, [r8, #8] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ead6c <__cxa_atexit@plt+0xde894> │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ead64 <__cxa_atexit@plt+0xde88c> │ │ │ │ - ldr lr, [pc, #128] @ ead80 <__cxa_atexit@plt+0xde8a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr ip, [r7, #10] │ │ │ │ - sub r0, r6, #15 │ │ │ │ - ldr r1, [pc, #108] @ ead84 <__cxa_atexit@plt+0xde8ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #16]! │ │ │ │ - ldr r1, [pc, #88] @ ead88 <__cxa_atexit@plt+0xde8b0> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e8dc8 <__cxa_atexit@plt+0xdc8f0> │ │ │ │ + ldr r2, [pc, #72] @ e8dd4 <__cxa_atexit@plt+0xdc8fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ e8dd8 <__cxa_atexit@plt+0xdc900> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - mov r8, r2 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r5, #52] @ 0x34 │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r3, [pc, #44] @ e8ddc <__cxa_atexit@plt+0xdc904> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #36] @ e8de0 <__cxa_atexit@plt+0xdc908> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 1520a44 <__cxa_atexit@plt+0x151456c> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffe110 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq lr, ip, r8, ror #8 │ │ │ │ + bicseq lr, ip, r0, ror #8 │ │ │ │ + biceq r1, r6, r4, asr #29 │ │ │ │ + andeq lr, r2, sp, asr #23 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ e8e5c <__cxa_atexit@plt+0xdc984> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e8e48 <__cxa_atexit@plt+0xdc970> │ │ │ │ + ldr r2, [pc, #84] @ e8e60 <__cxa_atexit@plt+0xdc988> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + str r1, [r5, #52] @ 0x34 │ │ │ │ + tst r3, #3 │ │ │ │ + beq e8e50 <__cxa_atexit@plt+0xdc978> │ │ │ │ + ldr r2, [pc, #48] @ e8e64 <__cxa_atexit@plt+0xdc98c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e8e48 <__cxa_atexit@plt+0xdc970> │ │ │ │ + b e9028 <__cxa_atexit@plt+0xdcb50> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - @ instruction: 0xfffff834 │ │ │ │ - bicseq ip, ip, r4, lsr #4 │ │ │ │ - @ instruction: 0xfffffb1c │ │ │ │ - biceq ip, r5, r0, lsr #13 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi eade0 <__cxa_atexit@plt+0xde908> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eade8 <__cxa_atexit@plt+0xde910> │ │ │ │ - ldr r1, [pc, #64] @ eae04 <__cxa_atexit@plt+0xde92c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ eae08 <__cxa_atexit@plt+0xde930> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ - mov r6, r3 │ │ │ │ - b eadf0 <__cxa_atexit@plt+0xde918> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ eae00 <__cxa_atexit@plt+0xde928> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq ip, r5, ip, lsl #18 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff5b8 │ │ │ │ - biceq ip, r5, r4, lsr #12 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + biceq r1, r6, r0, asr #28 │ │ │ │ + andeq lr, r2, sp, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc eae88 <__cxa_atexit@plt+0xde9b0> │ │ │ │ - ldr r8, [pc, #96] @ eae94 <__cxa_atexit@plt+0xde9bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ eae98 <__cxa_atexit@plt+0xde9c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ eae9c <__cxa_atexit@plt+0xde9c4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - @ instruction: 0xfffff588 │ │ │ │ - ldrsheq ip, [ip, #4] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eaed0 <__cxa_atexit@plt+0xde9f8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ eaed8 <__cxa_atexit@plt+0xdea00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [pc, #80] @ e8ecc <__cxa_atexit@plt+0xdc9f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + str r1, [r5, #52] @ 0x34 │ │ │ │ + tst r3, #3 │ │ │ │ + beq e8eb8 <__cxa_atexit@plt+0xdc9e0> │ │ │ │ + ldr r2, [pc, #44] @ e8ed0 <__cxa_atexit@plt+0xdc9f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e8ec4 <__cxa_atexit@plt+0xdc9ec> │ │ │ │ + b e9028 <__cxa_atexit@plt+0xdcb50> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq fp, [ip, #204] @ 0xcc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eaf84 <__cxa_atexit@plt+0xdeaac> │ │ │ │ - ldr r3, [pc, #144] @ eaf8c <__cxa_atexit@plt+0xdeab4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + biceq r1, r6, r4, lsr #30 │ │ │ │ + andeq lr, r0, sp, asr #23 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e8be0 <__cxa_atexit@plt+0xdc708> │ │ │ │ + strheq r1, [r6, #216] @ 0xd8 │ │ │ │ + andeq lr, r2, sp, asr #23 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #100] @ e8f68 <__cxa_atexit@plt+0xdca90> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e8f54 <__cxa_atexit@plt+0xdca7c> │ │ │ │ + ldr r2, [pc, #84] @ e8f6c <__cxa_atexit@plt+0xdca94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - tst r8, #3 │ │ │ │ - beq eaf54 <__cxa_atexit@plt+0xdea7c> │ │ │ │ - ldr r1, [pc, #112] @ eaf90 <__cxa_atexit@plt+0xdeab8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq eaf64 <__cxa_atexit@plt+0xdea8c> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne eaf7c <__cxa_atexit@plt+0xdeaa4> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + str r1, [r5, #52] @ 0x34 │ │ │ │ + tst r3, #3 │ │ │ │ + beq e8f5c <__cxa_atexit@plt+0xdca84> │ │ │ │ + ldr r2, [pc, #48] @ e8f70 <__cxa_atexit@plt+0xdca98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e8f54 <__cxa_atexit@plt+0xdca7c> │ │ │ │ + b e9028 <__cxa_atexit@plt+0xdcb50> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ eaf94 <__cxa_atexit@plt+0xdeabc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01dcbc98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + biceq r1, r6, r4, lsr sp │ │ │ │ + andeq lr, r2, sp, asr #23 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #80] @ e8fd8 <__cxa_atexit@plt+0xdcb00> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ eb004 <__cxa_atexit@plt+0xdeb2c> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #44] @ 0x2c │ │ │ │ + str r1, [r5, #52] @ 0x34 │ │ │ │ + tst r3, #3 │ │ │ │ + beq e8fc4 <__cxa_atexit@plt+0xdcaec> │ │ │ │ + ldr r2, [pc, #44] @ e8fdc <__cxa_atexit@plt+0xdcb04> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq eafdc <__cxa_atexit@plt+0xdeb04> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne eaff8 <__cxa_atexit@plt+0xdeb20> │ │ │ │ + str r3, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e8fd0 <__cxa_atexit@plt+0xdcaf8> │ │ │ │ + b e9028 <__cxa_atexit@plt+0xdcb50> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ eb008 <__cxa_atexit@plt+0xdeb30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - bicseq fp, ip, r4, lsl ip │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + biceq r1, r6, r8, asr #25 │ │ │ │ + andeq r6, r0, sp, asr #23 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #32] @ e9018 <__cxa_atexit@plt+0xdcb40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #44] @ 0x2c │ │ │ │ + tst r7, #3 │ │ │ │ + beq e9010 <__cxa_atexit@plt+0xdcb38> │ │ │ │ + b e9028 <__cxa_atexit@plt+0xdcb50> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r1, r6, ip, lsl #25 │ │ │ │ + andeq r6, r0, sp, asr #23 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #44] @ 0x2c │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e905c <__cxa_atexit@plt+0xdcb84> │ │ │ │ + ldr r2, [pc, #100] @ e90a4 <__cxa_atexit@plt+0xdcbcc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #52] @ 0x34 │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #52] @ 0x34 │ │ │ │ + tst r3, #3 │ │ │ │ + beq e9098 <__cxa_atexit@plt+0xdcbc0> │ │ │ │ + mov r7, r3 │ │ │ │ + b e90bc <__cxa_atexit@plt+0xdcbe4> │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne eb03c <__cxa_atexit@plt+0xdeb64> │ │ │ │ - ldr r3, [pc, #32] @ eb048 <__cxa_atexit@plt+0xdeb70> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldrsbeq fp, [ip, #188] @ 0xbc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eb084 <__cxa_atexit@plt+0xdebac> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ eb08c <__cxa_atexit@plt+0xdebb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq fp, ip, r8, lsr #22 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eb0c4 <__cxa_atexit@plt+0xdebec> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ eb0cc <__cxa_atexit@plt+0xdebf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bne e9078 <__cxa_atexit@plt+0xdcba0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, ip, r8, ror #21 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi eb158 <__cxa_atexit@plt+0xdec80> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eb164 <__cxa_atexit@plt+0xdec8c> │ │ │ │ - ldr lr, [pc, #116] @ eb174 <__cxa_atexit@plt+0xdec9c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ eb178 <__cxa_atexit@plt+0xdeca0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ eb17c <__cxa_atexit@plt+0xdeca4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ eb180 <__cxa_atexit@plt+0xdeca8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ eb184 <__cxa_atexit@plt+0xdecac> │ │ │ │ + ldr r3, [pc, #40] @ e90a8 <__cxa_atexit@plt+0xdcbd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ e90ac <__cxa_atexit@plt+0xdcbd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r9, r2, #1 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + biceq r0, r6, r0, lsr pc │ │ │ │ + ldrsbeq sp, [ip, #224] @ 0xe0 │ │ │ │ + strdeq r1, [r6, #184] @ 0xb8 │ │ │ │ + andeq lr, r0, sp, asr #23 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #180] @ e917c <__cxa_atexit@plt+0xdcca4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r3, [r3, #91] @ 0x5b │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #44] @ 0x2c │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq e9114 <__cxa_atexit@plt+0xdcc3c> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e913c <__cxa_atexit@plt+0xdcc64> │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #3 │ │ │ │ + bge e9150 <__cxa_atexit@plt+0xdcc78> │ │ │ │ + ldr r3, [r5, #52] @ 0x34 │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne e911c <__cxa_atexit@plt+0xdcc44> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x01dcba90 │ │ │ │ - ldrsbeq fp, [ip, #168] @ 0xa8 │ │ │ │ - bicseq fp, ip, ip, ror #22 │ │ │ │ - bicseq fp, ip, r0, lsl #21 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eb1bc <__cxa_atexit@plt+0xdece4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ eb1c4 <__cxa_atexit@plt+0xdecec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrsheq fp, [ip, #144] @ 0x90 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi eb248 <__cxa_atexit@plt+0xded70> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eb254 <__cxa_atexit@plt+0xded7c> │ │ │ │ - ldr lr, [pc, #104] @ eb264 <__cxa_atexit@plt+0xded8c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ eb268 <__cxa_atexit@plt+0xded90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ eb26c <__cxa_atexit@plt+0xded94> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ eb270 <__cxa_atexit@plt+0xded98> │ │ │ │ + ldr r2, [pc, #104] @ e918c <__cxa_atexit@plt+0xdccb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #100] @ e9190 <__cxa_atexit@plt+0xdccb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldrsheq fp, [ip, #148] @ 0x94 │ │ │ │ - bicseq fp, ip, r0, asr #19 │ │ │ │ - @ instruction: 0x01dcb99c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi eb2ec <__cxa_atexit@plt+0xdee14> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eb2f8 <__cxa_atexit@plt+0xdee20> │ │ │ │ - ldr lr, [pc, #100] @ eb308 <__cxa_atexit@plt+0xdee30> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ eb30c <__cxa_atexit@plt+0xdee34> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ eb310 <__cxa_atexit@plt+0xdee38> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r9, r1, #1 │ │ │ │ + ldr sl, [r3, #3] │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + blt e90f4 <__cxa_atexit@plt+0xdcc1c> │ │ │ │ + ldr sl, [r5, #32] │ │ │ │ + ldr r3, [pc, #36] @ e9180 <__cxa_atexit@plt+0xdcca8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #32] @ e9184 <__cxa_atexit@plt+0xdccac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #28] @ e9188 <__cxa_atexit@plt+0xdccb0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrdeq lr, [r5, #120] @ 0x78 │ │ │ │ + biceq r1, r6, r4, ror #6 │ │ │ │ + biceq r0, r6, ip, lsl #29 │ │ │ │ + bicseq sp, ip, ip, lsr #28 │ │ │ │ + biceq r1, r6, r4, lsl fp │ │ │ │ + andeq r6, r0, sp, asr #23 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e91f8 <__cxa_atexit@plt+0xdcd20> │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #3 │ │ │ │ + bge e920c <__cxa_atexit@plt+0xdcd34> │ │ │ │ + ldr r3, [r5, #52] @ 0x34 │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne e91d8 <__cxa_atexit@plt+0xdcd00> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - bicseq fp, ip, ip, ror #17 │ │ │ │ - bicseq fp, ip, ip, ror #24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eb348 <__cxa_atexit@plt+0xdee70> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ eb350 <__cxa_atexit@plt+0xdee78> │ │ │ │ + ldr r2, [pc, #100] @ e9244 <__cxa_atexit@plt+0xdcd6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ e9248 <__cxa_atexit@plt+0xdcd70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq fp, ip, r4, ror #16 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eb3d8 <__cxa_atexit@plt+0xdef00> │ │ │ │ - ldr lr, [pc, #108] @ eb3e0 <__cxa_atexit@plt+0xdef08> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq eb3c0 <__cxa_atexit@plt+0xdeee8> │ │ │ │ - ldr r3, [pc, #64] @ eb3e4 <__cxa_atexit@plt+0xdef0c> │ │ │ │ + add r9, r1, #1 │ │ │ │ + ldr sl, [r3, #3] │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + blt e91b8 <__cxa_atexit@plt+0xdcce0> │ │ │ │ + ldr sl, [r5, #32] │ │ │ │ + ldr r3, [pc, #32] @ e9238 <__cxa_atexit@plt+0xdcd60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq eb3d0 <__cxa_atexit@plt+0xdeef8> │ │ │ │ - b eb428 <__cxa_atexit@plt+0xdef50> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #28] @ e923c <__cxa_atexit@plt+0xdcd64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #24] @ e9240 <__cxa_atexit@plt+0xdcd68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r1, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq lr, r5, ip, lsl r7 │ │ │ │ + biceq r1, r6, r8, lsr #5 │ │ │ │ + ldrdeq r0, [r6, #208] @ 0xd0 │ │ │ │ + bicseq sp, ip, r0, ror sp │ │ │ │ + biceq r1, r6, ip, asr sl │ │ │ │ + andeq r6, r0, sp, asr #23 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #52] @ 0x34 │ │ │ │ + and r2, r3, #3 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne e9284 <__cxa_atexit@plt+0xdcdac> │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne e92b8 <__cxa_atexit@plt+0xdcde0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ bx r0 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne e92d8 <__cxa_atexit@plt+0xdce00> │ │ │ │ + ldr r2, [pc, #128] @ e9314 <__cxa_atexit@plt+0xdce3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq e930c <__cxa_atexit@plt+0xdce34> │ │ │ │ + ldr r3, [pc, #108] @ e9318 <__cxa_atexit@plt+0xdce40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r2, [pc, #104] @ e9328 <__cxa_atexit@plt+0xdce50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #100] @ e932c <__cxa_atexit@plt+0xdce54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r9, r1, #1 │ │ │ │ + ldr sl, [r3, #3] │ │ │ │ + add r8, r2, #2 │ │ │ │ + b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ + ldr r2, [pc, #60] @ e931c <__cxa_atexit@plt+0xdce44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ e9320 <__cxa_atexit@plt+0xdce48> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #52] @ e9324 <__cxa_atexit@plt+0xdce4c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + ldr sl, [r5, #32] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #52] @ 0x34 │ │ │ │ + add r8, r1, #1 │ │ │ │ + add r9, r0, #3 │ │ │ │ + b 1907e50 <__cxa_atexit@plt+0x18fb978> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + biceq lr, r5, r4, asr r6 │ │ │ │ + strdeq r1, [r6, #36] @ 0x24 │ │ │ │ + strdeq r0, [r6, #192] @ 0xc0 │ │ │ │ + @ instruction: 0x01dcdc90 │ │ │ │ + biceq r1, r6, r4, lsr r9 │ │ │ │ + andeq r7, r2, sp, asr #23 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ e9350 <__cxa_atexit@plt+0xdce78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r1, r6, r0, lsl r9 │ │ │ │ + andeq r7, r2, sp, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [pc, #156] @ e9408 <__cxa_atexit@plt+0xdcf30> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [r5, #48] @ 0x30 │ │ │ │ + str r7, [r5, #52] @ 0x34 │ │ │ │ + str r6, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq e93b4 <__cxa_atexit@plt+0xdcedc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e93f8 <__cxa_atexit@plt+0xdcf20> │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + cmp r3, #3 │ │ │ │ + bge e93c4 <__cxa_atexit@plt+0xdceec> │ │ │ │ + ldr r7, [pc, #104] @ e940c <__cxa_atexit@plt+0xdcf34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #56]! @ 0x38 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ eb41c <__cxa_atexit@plt+0xdef44> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #68] @ e9410 <__cxa_atexit@plt+0xdcf38> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r1, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r7, [pc, #44] @ e9414 <__cxa_atexit@plt+0xdcf3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #3 │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + bicseq sp, ip, r8, ror r8 │ │ │ │ + @ instruction: 0xffffd8c4 │ │ │ │ + ldrsheq sp, [ip, #216] @ 0xd8 │ │ │ │ + biceq r1, r6, ip, asr #16 │ │ │ │ + andeq r7, r1, sp, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e9490 <__cxa_atexit@plt+0xdcfb8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #3 │ │ │ │ + bge e945c <__cxa_atexit@plt+0xdcf84> │ │ │ │ + ldr r7, [pc, #80] @ e949c <__cxa_atexit@plt+0xdcfc4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #56]! @ 0x38 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #60] @ e94a0 <__cxa_atexit@plt+0xdcfc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r1, [r5, #52] @ 0x34 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + ldr r3, [pc, #32] @ e94a4 <__cxa_atexit@plt+0xdcfcc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #3 │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrsbeq sp, [ip, #112] @ 0x70 │ │ │ │ + @ instruction: 0xffffd82c │ │ │ │ + bicseq sp, ip, ip, asr sp │ │ │ │ + strdeq r1, [r6, #112] @ 0x70 │ │ │ │ + andeq r7, r0, sp, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e94e4 <__cxa_atexit@plt+0xdd00c> │ │ │ │ + ldr r3, [pc, #184] @ e9580 <__cxa_atexit@plt+0xdd0a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #180] @ e9584 <__cxa_atexit@plt+0xdd0ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + ldr sl, [r5, #52] @ 0x34 │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 17f4380 <__cxa_atexit@plt+0x17e7ea8> │ │ │ │ + ldr r3, [pc, #144] @ e957c <__cxa_atexit@plt+0xdd0a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #48] @ 0x30 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq eb414 <__cxa_atexit@plt+0xdef3c> │ │ │ │ - b eb428 <__cxa_atexit@plt+0xdef50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne eb4b4 <__cxa_atexit@plt+0xdefdc> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc eb518 <__cxa_atexit@plt+0xdf040> │ │ │ │ - ldr lr, [pc, #232] @ eb54c <__cxa_atexit@plt+0xdf074> │ │ │ │ + beq e955c <__cxa_atexit@plt+0xdd084> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e9570 <__cxa_atexit@plt+0xdd098> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #1 │ │ │ │ + blt e9564 <__cxa_atexit@plt+0xdd08c> │ │ │ │ + ldr lr, [pc, #100] @ e9588 <__cxa_atexit@plt+0xdd0b0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ eb550 <__cxa_atexit@plt+0xdf078> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #7 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ eb554 <__cxa_atexit@plt+0xdf07c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ eb558 <__cxa_atexit@plt+0xdf080> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc eb52c <__cxa_atexit@plt+0xdf054> │ │ │ │ - ldr r1, [pc, #120] @ eb540 <__cxa_atexit@plt+0xdf068> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ eb544 <__cxa_atexit@plt+0xdf06c> │ │ │ │ + ldr r1, [r5, #52]! @ 0x34 │ │ │ │ + ldr r0, [pc, #92] @ e958c <__cxa_atexit@plt+0xdd0b4> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ eb548 <__cxa_atexit@plt+0xdf070> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str lr, [r5] │ │ │ │ + mov r9, r3 │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + ldr r3, [pc, #60] @ e9590 <__cxa_atexit@plt+0xdd0b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ + b 19eace8 <__cxa_atexit@plt+0x19de810> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + strheq r0, [r6, #160] @ 0xa0 │ │ │ │ + bicseq sp, ip, r8, lsl #21 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0xffffd43c │ │ │ │ + ldrsheq sp, [ip, #100] @ 0x64 │ │ │ │ + strdeq r1, [r6, #100] @ 0x64 │ │ │ │ + andeq r7, r1, sp, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc e9608 <__cxa_atexit@plt+0xdd130> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt e95fc <__cxa_atexit@plt+0xdd124> │ │ │ │ + ldr r3, [pc, #76] @ e9614 <__cxa_atexit@plt+0xdd13c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #52]! @ 0x34 │ │ │ │ + ldr r1, [pc, #68] @ e9618 <__cxa_atexit@plt+0xdd140> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + ldr r3, [pc, #40] @ e961c <__cxa_atexit@plt+0xdd144> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + mov r6, r9 │ │ │ │ + b 19eace8 <__cxa_atexit@plt+0x19de810> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - bicseq fp, ip, r0, asr #20 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0x01dcb798 │ │ │ │ - bicseq fp, ip, ip, asr r7 │ │ │ │ - bicseq fp, ip, r8, lsr r7 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi eb5ec <__cxa_atexit@plt+0xdf114> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eb5f8 <__cxa_atexit@plt+0xdf120> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - sub lr, r6, #15 │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r8, [pc, #96] @ eb608 <__cxa_atexit@plt+0xdf130> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stmdb r5, {r8, r9, lr} │ │ │ │ - ldr r5, [pc, #88] @ eb60c <__cxa_atexit@plt+0xdf134> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #68] @ eb610 <__cxa_atexit@plt+0xdf138> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r3, fp} │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffd398 │ │ │ │ + bicseq sp, ip, r4, asr r6 │ │ │ │ + biceq r1, r6, r0, lsl #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19eace8 <__cxa_atexit@plt+0x19de810> │ │ │ │ + biceq r1, r6, r4, asr #18 │ │ │ │ + @ instruction: 0x01ae725c │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq e9660 <__cxa_atexit@plt+0xdd188> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5, #164] @ 0xa4 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e9670 <__cxa_atexit@plt+0xdd198> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + b e9650 <__cxa_atexit@plt+0xdd178> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #160]! @ 0xa0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e9768 <__cxa_atexit@plt+0xdd290> │ │ │ │ + cmp r7, #1 │ │ │ │ + blt e96cc <__cxa_atexit@plt+0xdd1f4> │ │ │ │ + ldr r7, [pc, #264] @ e97a8 <__cxa_atexit@plt+0xdd2d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #260] @ e97ac <__cxa_atexit@plt+0xdd2d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldr r7, [r5, #116] @ 0x74 │ │ │ │ + ldr r2, [r5, #144] @ 0x90 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + ldr r3, [pc, #236] @ e97b0 <__cxa_atexit@plt+0xdd2d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + ldr r6, [pc, #200] @ e979c <__cxa_atexit@plt+0xdd2c4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r6, [r5, #160] @ 0xa0 │ │ │ │ + add r6, r5, #112 @ 0x70 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi e9780 <__cxa_atexit@plt+0xdd2a8> │ │ │ │ + ldr lr, [pc, #196] @ e97b4 <__cxa_atexit@plt+0xdd2dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [r7, #10] │ │ │ │ + ldr r0, [r7, #14] │ │ │ │ + ldr r6, [r7, #18] │ │ │ │ + str lr, [r5, #116]! @ 0x74 │ │ │ │ + ldr r3, [r7, #26] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r6, [r7, #22] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [r7, #30] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r2, [r7, #34] @ 0x22 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + str r1, [r5, #28] │ │ │ │ + str r0, [r5, #32] │ │ │ │ + ldr r6, [pc, #120] @ e97b8 <__cxa_atexit@plt+0xdd2e0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #1 │ │ │ │ + str r8, [r5, #36] @ 0x24 │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [pc, #104] @ e97bc <__cxa_atexit@plt+0xdd2e4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #2 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, #4 │ │ │ │ + mov r9, #4 │ │ │ │ + b 168e578 <__cxa_atexit@plt+0x16820a0> │ │ │ │ + ldr r3, [pc, #52] @ e97a4 <__cxa_atexit@plt+0xdd2cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + ldr r6, [pc, #24] @ e97a0 <__cxa_atexit@plt+0xdd2c8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + bicseq sp, ip, r8, lsr #10 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + @ instruction: 0xffffb710 │ │ │ │ + bicseq sp, ip, r4, lsl #11 │ │ │ │ + @ instruction: 0xffffb348 │ │ │ │ + bicseq sp, ip, r0, ror r5 │ │ │ │ + @ instruction: 0x01dcda90 │ │ │ │ + strheq r1, [r6, #120] @ 0x78 │ │ │ │ + ldrdeq r7, [lr, ip]! │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + str r7, [r5, #164] @ 0xa4 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b e9670 <__cxa_atexit@plt+0xdd198> │ │ │ │ + biceq r1, r6, r4, asr #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19eace8 <__cxa_atexit@plt+0x19de810> │ │ │ │ + biceq r1, r6, r8, lsl #15 │ │ │ │ + strheq r7, [lr, r8]! │ │ │ │ + andeq r0, r1, pc, lsl r0 │ │ │ │ + ldr r7, [pc, #172] @ e98b0 <__cxa_atexit@plt+0xdd3d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #164]! @ 0xa4 │ │ │ │ + ldr r7, [r3, #-160] @ 0xffffff60 │ │ │ │ + sub r2, r3, #48 @ 0x30 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi e9898 <__cxa_atexit@plt+0xdd3c0> │ │ │ │ + ldr lr, [pc, #144] @ e98b4 <__cxa_atexit@plt+0xdd3dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r9, [r7, #10] │ │ │ │ + ldr r3, [r7, #14] │ │ │ │ + ldr r2, [r7, #18] │ │ │ │ + str lr, [r5, #120]! @ 0x78 │ │ │ │ + ldr r0, [r7, #26] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r2, [r7, #22] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [r7, #30] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r1, [r7, #34] @ 0x22 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r9, [r5, #28] │ │ │ │ + str r3, [r5, #32] │ │ │ │ + ldr r3, [pc, #68] @ e98b8 <__cxa_atexit@plt+0xdd3e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r8, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #52] @ e98bc <__cxa_atexit@plt+0xdd3e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + mov r8, #4 │ │ │ │ + mov r9, #4 │ │ │ │ + b 168e578 <__cxa_atexit@plt+0x16820a0> │ │ │ │ + ldr r5, [pc, #32] @ e98c0 <__cxa_atexit@plt+0xdd3e8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01dcb994 │ │ │ │ - @ instruction: 0xfffffa9c │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eb660 <__cxa_atexit@plt+0xdf188> │ │ │ │ - ldr r2, [pc, #56] @ eb668 <__cxa_atexit@plt+0xdf190> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ eb66c <__cxa_atexit@plt+0xdf194> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ eb670 <__cxa_atexit@plt+0xdf198> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r5, r4, lsr #1 │ │ │ │ - bicseq fp, ip, r0, ror #10 │ │ │ │ - ldrheq fp, [ip, #92] @ 0x5c │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xffffb214 │ │ │ │ + bicseq sp, ip, ip, lsr r4 │ │ │ │ + bicseq sp, ip, ip, asr r9 │ │ │ │ + bicseq sp, ip, r0, lsl r4 │ │ │ │ + ldrdeq r1, [r6, #44] @ 0x2c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 19eace8 <__cxa_atexit@plt+0x19de810> │ │ │ │ + biceq r1, r6, r0, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi eb6c0 <__cxa_atexit@plt+0xdf1e8> │ │ │ │ - ldr r2, [pc, #56] @ eb6c8 <__cxa_atexit@plt+0xdf1f0> │ │ │ │ + bhi e9924 <__cxa_atexit@plt+0xdd44c> │ │ │ │ + ldr r2, [pc, #52] @ e992c <__cxa_atexit@plt+0xdd454> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ eb6cc <__cxa_atexit@plt+0xdf1f4> │ │ │ │ + ldr r1, [pc, #44] @ e9930 <__cxa_atexit@plt+0xdd458> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ eb6d0 <__cxa_atexit@plt+0xdf1f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ + ldr r5, [pc, #28] @ e9934 <__cxa_atexit@plt+0xdd45c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r5, r4, lsr r0 │ │ │ │ - bicseq fp, ip, r0, lsl #10 │ │ │ │ - bicseq fp, ip, ip, asr r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi eb770 <__cxa_atexit@plt+0xdf298> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + bicseq sp, ip, r0, lsr #5 │ │ │ │ + bicseq sp, ip, r0, lsr #6 │ │ │ │ + biceq r1, r6, r8, asr #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ e996c <__cxa_atexit@plt+0xdd494> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [pc, #24] @ e9970 <__cxa_atexit@plt+0xdd498> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r3, #3 │ │ │ │ + ldr sl, [pc, #12] @ e9974 <__cxa_atexit@plt+0xdd49c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + b 123568 <__cxa_atexit@plt+0x117090> │ │ │ │ + strheq r0, [r6, #144] @ 0x90 │ │ │ │ + bicseq sp, ip, r4, ror #5 │ │ │ │ + ldrsbeq sp, [ip, #40] @ 0x28 │ │ │ │ + strheq r1, [r6, #96] @ 0x60 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi e99fc <__cxa_atexit@plt+0xdd524> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc eb77c <__cxa_atexit@plt+0xdf2a4> │ │ │ │ - ldr lr, [pc, #136] @ eb78c <__cxa_atexit@plt+0xdf2b4> │ │ │ │ + bcc e9a04 <__cxa_atexit@plt+0xdd52c> │ │ │ │ + ldr r1, [pc, #104] @ e9a18 <__cxa_atexit@plt+0xdd540> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #100] @ e9a1c <__cxa_atexit@plt+0xdd544> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #128] @ eb790 <__cxa_atexit@plt+0xdf2b8> │ │ │ │ + ldr r0, [pc, #96] @ e9a20 <__cxa_atexit@plt+0xdd548> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ ldr r0, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - sub r1, r6, #9 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #92] @ eb794 <__cxa_atexit@plt+0xdf2bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq eb764 <__cxa_atexit@plt+0xdf28c> │ │ │ │ - mov r5, r8 │ │ │ │ - b eb7a0 <__cxa_atexit@plt+0xdf2c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ e9a24 <__cxa_atexit@plt+0xdd54c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #72] @ e9a28 <__cxa_atexit@plt+0xdd550> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r9, r6, #7 │ │ │ │ + add r8, lr, #3 │ │ │ │ + b 171d94 <__cxa_atexit@plt+0x1658bc> │ │ │ │ + mov r6, r3 │ │ │ │ + b e9a0c <__cxa_atexit@plt+0xdd534> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + biceq r0, r6, r8, lsr r9 │ │ │ │ + bicseq sp, ip, r4, ror #3 │ │ │ │ + bicseq sp, ip, r0, ror r2 │ │ │ │ + bicseq sp, ip, r8, asr #3 │ │ │ │ + strheq r1, [r6, #44] @ 0x2c │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e9a68 <__cxa_atexit@plt+0xdd590> │ │ │ │ + ldr r2, [pc, #32] @ e9a70 <__cxa_atexit@plt+0xdd598> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3548 <__cxa_atexit@plt+0x1ba7070> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - bicseq fp, ip, ip, lsl #9 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq r1, r6, r8, ror r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 16ddac <__cxa_atexit@plt+0x1618d4> │ │ │ │ + strheq r1, [r6, #80] @ 0x50 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldmib r5, {r7, r8, lr} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - str fp, [sp] │ │ │ │ - bne eb854 <__cxa_atexit@plt+0xdf37c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eb8f0 <__cxa_atexit@plt+0xdf418> │ │ │ │ - ldr r0, [pc, #336] @ eb924 <__cxa_atexit@plt+0xdf44c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [r2, #2] │ │ │ │ - mov r9, r3 │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - str lr, [r9, #8] │ │ │ │ - add ip, r5, #4 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi eb908 <__cxa_atexit@plt+0xdf430> │ │ │ │ - add r6, r3, #52 @ 0x34 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eb900 <__cxa_atexit@plt+0xdf428> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r8, [r7, #5] │ │ │ │ - ldr fp, [r7, #9] │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, #272] @ eb928 <__cxa_atexit@plt+0xdf450> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r5, [pc, #256] @ eb92c <__cxa_atexit@plt+0xdf454> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, sl, fp} │ │ │ │ - ldr r5, [pc, #240] @ eb930 <__cxa_atexit@plt+0xdf458> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r3, r8, sl} │ │ │ │ - mov r5, ip │ │ │ │ - b eb8e4 <__cxa_atexit@plt+0xdf40c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eb8f0 <__cxa_atexit@plt+0xdf418> │ │ │ │ - ldr r0, [pc, #176] @ eb914 <__cxa_atexit@plt+0xdf43c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [r2, #3] │ │ │ │ - mov r9, r3 │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - str lr, [r9, #8] │ │ │ │ - add r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi eb908 <__cxa_atexit@plt+0xdf430> │ │ │ │ - add r6, r3, #52 @ 0x34 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eb900 <__cxa_atexit@plt+0xdf428> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr fp, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - sub lr, r6, #15 │ │ │ │ - ldr ip, [pc, #116] @ eb918 <__cxa_atexit@plt+0xdf440> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - ldr r5, [pc, #100] @ eb91c <__cxa_atexit@plt+0xdf444> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #80] @ eb920 <__cxa_atexit@plt+0xdf448> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r3, fp} │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi e9b38 <__cxa_atexit@plt+0xdd660> │ │ │ │ + ldr lr, [pc, #168] @ e9b58 <__cxa_atexit@plt+0xdd680> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #156] @ e9b5c <__cxa_atexit@plt+0xdd684> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq e9b20 <__cxa_atexit@plt+0xdd648> │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne e9b2c <__cxa_atexit@plt+0xdd654> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #24 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc e9b44 <__cxa_atexit@plt+0xdd66c> │ │ │ │ + ldr r3, [pc, #108] @ e9b60 <__cxa_atexit@plt+0xdd688> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #104] @ e9b64 <__cxa_atexit@plt+0xdd68c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r1, #6 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0x01dcb698 │ │ │ │ - @ instruction: 0xfffff798 │ │ │ │ - @ instruction: 0xfffffa8c │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - bicseq fp, ip, r4, lsr #14 │ │ │ │ - @ instruction: 0xfffff824 │ │ │ │ - @ instruction: 0xfffffb1c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi eb988 <__cxa_atexit@plt+0xdf4b0> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r1 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + bicseq sp, ip, r4, ror #1 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + ldrdeq r1, [r6, #68] @ 0x44 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne e9bc8 <__cxa_atexit@plt+0xdd6f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eb990 <__cxa_atexit@plt+0xdf4b8> │ │ │ │ - ldr r1, [pc, #68] @ eb9ac <__cxa_atexit@plt+0xdf4d4> │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e9bd4 <__cxa_atexit@plt+0xdd6fc> │ │ │ │ + ldr r1, [pc, #72] @ e9be4 <__cxa_atexit@plt+0xdd70c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ eb9b0 <__cxa_atexit@plt+0xdf4d8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ - mov r6, r3 │ │ │ │ - b eb998 <__cxa_atexit@plt+0xdf4c0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ eb9a8 <__cxa_atexit@plt+0xdf4d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr lr, [pc, #68] @ e9be8 <__cxa_atexit@plt+0xdd710> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - biceq fp, r5, ip, ror #26 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff534 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + biceq r1, r6, ip, asr #8 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc eba2c <__cxa_atexit@plt+0xdf554> │ │ │ │ - ldr r2, [pc, #96] @ eba38 <__cxa_atexit@plt+0xdf560> │ │ │ │ + bcc e9c5c <__cxa_atexit@plt+0xdd784> │ │ │ │ + ldr r2, [pc, #84] @ e9c6c <__cxa_atexit@plt+0xdd794> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #92] @ eba3c <__cxa_atexit@plt+0xdf564> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr r1, [pc, #84] @ eba40 <__cxa_atexit@plt+0xdf568> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, #64] @ e9c70 <__cxa_atexit@plt+0xdd798> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #60] @ e9c74 <__cxa_atexit@plt+0xdd79c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - sub r1, r6, #35 @ 0x23 │ │ │ │ - ldmdb r5, {r2, r9} │ │ │ │ - ldmib r5, {r0, sl} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r9, sl} │ │ │ │ - mov r8, r7 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - @ instruction: 0xfffff504 │ │ │ │ - bicseq fp, ip, r0, asr r5 │ │ │ │ - biceq fp, r5, ip, ror #19 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eba88 <__cxa_atexit@plt+0xdf5b0> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ eba90 <__cxa_atexit@plt+0xdf5b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ eba94 <__cxa_atexit@plt+0xdf5bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, ip, r0, lsr r1 │ │ │ │ - @ instruction: 0x01dcb698 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + bicseq sp, ip, r0, lsr r0 │ │ │ │ + @ instruction: 0x01dccf98 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ebacc <__cxa_atexit@plt+0xdf5f4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ ebad4 <__cxa_atexit@plt+0xdf5fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc e9ce4 <__cxa_atexit@plt+0xdd80c> │ │ │ │ + ldr r7, [pc, #120] @ e9d18 <__cxa_atexit@plt+0xdd840> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [sl, #4]! │ │ │ │ + str r9, [sl, #4] │ │ │ │ + sub r7, r5, #168 @ 0xa8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e9cfc <__cxa_atexit@plt+0xdd824> │ │ │ │ + ldr r7, [pc, #108] @ e9d28 <__cxa_atexit@plt+0xdd850> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #100] @ e9d2c <__cxa_atexit@plt+0xdd854> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + ldr r7, [pc, #80] @ e9d30 <__cxa_atexit@plt+0xdd858> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r7, [pc, #56] @ e9d24 <__cxa_atexit@plt+0xdd84c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq fp, ip, r0, ror #1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ebb3c <__cxa_atexit@plt+0xdf664> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ebb48 <__cxa_atexit@plt+0xdf670> │ │ │ │ - ldr lr, [pc, #76] @ ebb58 <__cxa_atexit@plt+0xdf680> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ ebb5c <__cxa_atexit@plt+0xdf684> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #24] @ e9d1c <__cxa_atexit@plt+0xdd844> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #20] @ e9d20 <__cxa_atexit@plt+0xdd848> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + strdeq r1, [r6, #44] @ 0x2c │ │ │ │ + bicseq ip, ip, r4, ror #29 │ │ │ │ + biceq r1, r6, r8, ror #6 │ │ │ │ + @ instruction: 0xffffd92c │ │ │ │ + bicseq ip, ip, r8, lsr #30 │ │ │ │ + bicseq sp, ip, r8, ror #8 │ │ │ │ + biceq r1, r6, r4, lsl r3 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc e9da4 <__cxa_atexit@plt+0xdd8cc> │ │ │ │ + ldr r7, [pc, #120] @ e9dd8 <__cxa_atexit@plt+0xdd900> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [sl, #4]! │ │ │ │ + str r9, [sl, #4] │ │ │ │ + sub r7, r5, #168 @ 0xa8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi e9dbc <__cxa_atexit@plt+0xdd8e4> │ │ │ │ + ldr r7, [pc, #108] @ e9de8 <__cxa_atexit@plt+0xdd910> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #100] @ e9dec <__cxa_atexit@plt+0xdd914> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + ldr r7, [pc, #80] @ e9df0 <__cxa_atexit@plt+0xdd918> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r7, [pc, #56] @ e9de4 <__cxa_atexit@plt+0xdd90c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ e9ddc <__cxa_atexit@plt+0xdd904> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #20] @ e9de0 <__cxa_atexit@plt+0xdd908> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - bicseq fp, ip, r8, ror #1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + biceq r1, r6, ip, lsr r2 │ │ │ │ + bicseq ip, ip, r4, lsr #28 │ │ │ │ + biceq r1, r6, r8, lsr #5 │ │ │ │ + @ instruction: 0xffffd86c │ │ │ │ + bicseq ip, ip, r8, ror #28 │ │ │ │ + bicseq sp, ip, r8, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ebbcc <__cxa_atexit@plt+0xdf6f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ebbd8 <__cxa_atexit@plt+0xdf700> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ ebbe8 <__cxa_atexit@plt+0xdf710> │ │ │ │ + bhi e9ea8 <__cxa_atexit@plt+0xdd9d0> │ │ │ │ + ldr lr, [pc, #180] @ e9ec8 <__cxa_atexit@plt+0xdd9f0> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ ebbec <__cxa_atexit@plt+0xdf714> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #168] @ e9ecc <__cxa_atexit@plt+0xdd9f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq e9e88 <__cxa_atexit@plt+0xdd9b0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne e9e94 <__cxa_atexit@plt+0xdd9bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc e9eb4 <__cxa_atexit@plt+0xdd9dc> │ │ │ │ + ldr lr, [pc, #128] @ e9ed4 <__cxa_atexit@plt+0xdd9fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r1, r2, #15 │ │ │ │ + ldr r8, [pc, #112] @ e9ed8 <__cxa_atexit@plt+0xdda00> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x01dcb394 │ │ │ │ - biceq fp, r5, ip, lsr r8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi ebc74 <__cxa_atexit@plt+0xdf79c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ebc80 <__cxa_atexit@plt+0xdf7a8> │ │ │ │ - ldr sl, [pc, #104] @ ebc90 <__cxa_atexit@plt+0xdf7b8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - ldr lr, [pc, #88] @ ebc94 <__cxa_atexit@plt+0xdf7bc> │ │ │ │ + ldr r7, [pc, #52] @ e9ed0 <__cxa_atexit@plt+0xdd9f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + bicseq ip, ip, r0, lsl #27 │ │ │ │ + bicseq ip, ip, r0, asr #27 │ │ │ │ + bicseq ip, ip, ip, ror sp │ │ │ │ + ldrsheq ip, [ip, #216] @ 0xd8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne e9f3c <__cxa_atexit@plt+0xdda64> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc e9f50 <__cxa_atexit@plt+0xdda78> │ │ │ │ + ldr lr, [pc, #92] @ e9f64 <__cxa_atexit@plt+0xdda8c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #60] @ ebc98 <__cxa_atexit@plt+0xdf7c0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr r8, [pc, #76] @ e9f68 <__cxa_atexit@plt+0xdda90> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #28] @ e9f60 <__cxa_atexit@plt+0xdda88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - bicseq fp, ip, r0, lsl #6 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq ip, ip, r8, lsl sp │ │ │ │ + bicseq ip, ip, r8, asr #25 │ │ │ │ + bicseq ip, ip, r4, asr #26 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ebce8 <__cxa_atexit@plt+0xdf810> │ │ │ │ - ldr r2, [pc, #56] @ ebcf0 <__cxa_atexit@plt+0xdf818> │ │ │ │ + bhi e9fa8 <__cxa_atexit@plt+0xddad0> │ │ │ │ + ldr r2, [pc, #36] @ e9fb0 <__cxa_atexit@plt+0xddad8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ ebcf4 <__cxa_atexit@plt+0xdf81c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ ebcf8 <__cxa_atexit@plt+0xdf820> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + b 1bb37a4 <__cxa_atexit@plt+0x1ba72cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq fp, r5, r8, ror r7 │ │ │ │ - ldrsbeq sl, [ip, #232] @ 0xe8 │ │ │ │ - bicseq sl, ip, r4, lsr pc │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ebd48 <__cxa_atexit@plt+0xdf870> │ │ │ │ - ldr r2, [pc, #56] @ ebd50 <__cxa_atexit@plt+0xdf878> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc e9ff4 <__cxa_atexit@plt+0xddb1c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ ea000 <__cxa_atexit@plt+0xddb28> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ ebd54 <__cxa_atexit@plt+0xdf87c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ ebd58 <__cxa_atexit@plt+0xdf880> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - biceq fp, r5, ip, lsl r7 │ │ │ │ - bicseq sl, ip, r8, ror lr │ │ │ │ - ldrsbeq sl, [ip, #228] @ 0xe4 │ │ │ │ - ldrdeq fp, [r5, #96] @ 0x60 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + strdeq r0, [r6, #240] @ 0xf0 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r7, r5, #12 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ea064 <__cxa_atexit@plt+0xddb8c> │ │ │ │ + ldr r7, [pc, #96] @ ea090 <__cxa_atexit@plt+0xddbb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str sl, [r3, #4] │ │ │ │ + sub r7, r5, #168 @ 0xa8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ebdcc <__cxa_atexit@plt+0xdf8f4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ebdd4 <__cxa_atexit@plt+0xdf8fc> │ │ │ │ - ldr r2, [pc, #88] @ ebdec <__cxa_atexit@plt+0xdf914> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ ebdf0 <__cxa_atexit@plt+0xdf918> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r2, r8, r9} │ │ │ │ - sub r3, r6, #6 │ │ │ │ - stmdb r5, {r1, r3, r8} │ │ │ │ - tst sl, #3 │ │ │ │ - beq ebdbc <__cxa_atexit@plt+0xdf8e4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b ebe04 <__cxa_atexit@plt+0xdf92c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + bhi ea07c <__cxa_atexit@plt+0xddba4> │ │ │ │ + ldr r7, [pc, #80] @ ea09c <__cxa_atexit@plt+0xddbc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r7, [pc, #64] @ ea0a0 <__cxa_atexit@plt+0xddbc8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r7, [pc, #44] @ ea098 <__cxa_atexit@plt+0xddbc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b ebddc <__cxa_atexit@plt+0xdf904> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ ebdf4 <__cxa_atexit@plt+0xdf91c> │ │ │ │ + ldr r7, [pc, #16] @ ea094 <__cxa_atexit@plt+0xddbbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - biceq fp, r5, ip, lsr #18 │ │ │ │ - biceq fp, r5, r8, lsr r6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + biceq r0, r6, ip, ror pc │ │ │ │ + biceq r1, r6, r0 │ │ │ │ + @ instruction: 0xffffd59c │ │ │ │ + bicseq sp, ip, r8, ror #1 │ │ │ │ + strheq r0, [r6, #252] @ 0xfc │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldmib r5, {r7, lr} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne ebe3c <__cxa_atexit@plt+0xdf964> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ebec0 <__cxa_atexit@plt+0xdf9e8> │ │ │ │ - ldr r0, [pc, #180] @ ebee8 <__cxa_atexit@plt+0xdfa10> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r2, #2] │ │ │ │ - b ebe50 <__cxa_atexit@plt+0xdf978> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ebec0 <__cxa_atexit@plt+0xdf9e8> │ │ │ │ - ldr r0, [pc, #152] @ ebee4 <__cxa_atexit@plt+0xdfa0c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - mov r8, r3 │ │ │ │ - str r0, [r8, #4]! │ │ │ │ - str lr, [r8, #8] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ebed8 <__cxa_atexit@plt+0xdfa00> │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ebed0 <__cxa_atexit@plt+0xdf9f8> │ │ │ │ - ldr sl, [pc, #116] @ ebeec <__cxa_atexit@plt+0xdfa14> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #112] @ ebef0 <__cxa_atexit@plt+0xdfa18> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #96] @ ebef4 <__cxa_atexit@plt+0xdfa1c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r8, r2 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ea104 <__cxa_atexit@plt+0xddc2c> │ │ │ │ + ldr r7, [pc, #96] @ ea130 <__cxa_atexit@plt+0xddc58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str sl, [r3, #4] │ │ │ │ + sub r7, r5, #168 @ 0xa8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ea11c <__cxa_atexit@plt+0xddc44> │ │ │ │ + ldr r7, [pc, #80] @ ea13c <__cxa_atexit@plt+0xddc64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r7, [pc, #64] @ ea140 <__cxa_atexit@plt+0xddc68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r7, [pc, #44] @ ea138 <__cxa_atexit@plt+0xddc60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0xfffffbd4 │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - bicseq fp, ip, r8, lsr #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ebf30 <__cxa_atexit@plt+0xdfa58> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ ebf38 <__cxa_atexit@plt+0xdfa60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq sl, ip, ip, ror ip │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ebf70 <__cxa_atexit@plt+0xdfa98> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ ebf78 <__cxa_atexit@plt+0xdfaa0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq sl, ip, ip, lsr ip │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ebfe0 <__cxa_atexit@plt+0xdfb08> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ebfec <__cxa_atexit@plt+0xdfb14> │ │ │ │ - ldr lr, [pc, #76] @ ebffc <__cxa_atexit@plt+0xdfb24> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ ec000 <__cxa_atexit@plt+0xdfb28> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #16] @ ea134 <__cxa_atexit@plt+0xddc5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + ldrdeq r0, [r6, #236] @ 0xec │ │ │ │ + biceq r0, r6, r0, ror #30 │ │ │ │ + @ instruction: 0xffffd4fc │ │ │ │ + bicseq sp, ip, r8, asr #32 │ │ │ │ + strheq r0, [r6, #224] @ 0xe0 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #168 @ 0xa8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ea17c <__cxa_atexit@plt+0xddca4> │ │ │ │ + ldr r7, [pc, #36] @ ea18c <__cxa_atexit@plt+0xddcb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + ldr r7, [pc, #24] @ ea190 <__cxa_atexit@plt+0xddcb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r7, [pc, #16] @ ea194 <__cxa_atexit@plt+0xddcbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - bicseq sl, ip, r4, asr #24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ec070 <__cxa_atexit@plt+0xdfb98> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ec07c <__cxa_atexit@plt+0xdfba4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ ec08c <__cxa_atexit@plt+0xdfbb4> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ ec090 <__cxa_atexit@plt+0xdfbb8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ + @ instruction: 0xffffd480 │ │ │ │ + ldrsbeq ip, [ip, #240] @ 0xf0 │ │ │ │ + biceq r0, r6, ip, ror lr │ │ │ │ + biceq r0, r6, r8, ror #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi ea200 <__cxa_atexit@plt+0xddd28> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq ea1f8 <__cxa_atexit@plt+0xddd20> │ │ │ │ + ldr r7, [pc, #92] @ ea228 <__cxa_atexit@plt+0xddd50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ea208 <__cxa_atexit@plt+0xddd30> │ │ │ │ + ldr r7, [pc, #76] @ ea234 <__cxa_atexit@plt+0xddd5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b df8d4 <__cxa_atexit@plt+0xd33fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - ldrsheq sl, [ip, #224] @ 0xe0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ec114 <__cxa_atexit@plt+0xdfc3c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ec120 <__cxa_atexit@plt+0xdfc48> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - sub lr, r6, #7 │ │ │ │ - ldr ip, [pc, #92] @ ec130 <__cxa_atexit@plt+0xdfc58> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r9, lr} │ │ │ │ - ldr r5, [pc, #80] @ ec134 <__cxa_atexit@plt+0xdfc5c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #60] @ ec138 <__cxa_atexit@plt+0xdfc60> │ │ │ │ + ldr r5, [pc, #28] @ ea22c <__cxa_atexit@plt+0xddd54> │ │ │ │ add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ ea230 <__cxa_atexit@plt+0xddd58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - bicseq sl, ip, r8, ror #28 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ + bicseq ip, ip, r8, lsr #20 │ │ │ │ + biceq r0, r6, r8, ror r9 │ │ │ │ + biceq pc, r5, r0, ror #25 │ │ │ │ + biceq r0, r6, r0, lsr #19 │ │ │ │ + @ instruction: 0x01ae667c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ec188 <__cxa_atexit@plt+0xdfcb0> │ │ │ │ - ldr r2, [pc, #56] @ ec190 <__cxa_atexit@plt+0xdfcb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ ec194 <__cxa_atexit@plt+0xdfcbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ ec198 <__cxa_atexit@plt+0xdfcc0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01ae66b8 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01ae66ec │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r5, #32] │ │ │ │ - bicseq sl, ip, r8, lsr sl │ │ │ │ - @ instruction: 0x01dcaa94 │ │ │ │ + @ instruction: 0x01ae6727 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ec1e8 <__cxa_atexit@plt+0xdfd10> │ │ │ │ - ldr r2, [pc, #56] @ ec1f0 <__cxa_atexit@plt+0xdfd18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ ec1f4 <__cxa_atexit@plt+0xdfd1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ ec1f8 <__cxa_atexit@plt+0xdfd20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r3, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - biceq fp, r5, r4, ror r2 │ │ │ │ - ldrsbeq sl, [ip, #152] @ 0x98 │ │ │ │ - bicseq sl, ip, r4, lsr sl │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ec26c <__cxa_atexit@plt+0xdfd94> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ec274 <__cxa_atexit@plt+0xdfd9c> │ │ │ │ - ldr r1, [pc, #92] @ ec28c <__cxa_atexit@plt+0xdfdb4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ ec290 <__cxa_atexit@plt+0xdfdb8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmib r3, {r1, r9, sl} │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - sub r3, r6, #5 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ec260 <__cxa_atexit@plt+0xdfd88> │ │ │ │ - mov r5, r2 │ │ │ │ - b ec2a0 <__cxa_atexit@plt+0xdfdc8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + @ instruction: 0x01ae6762 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r4, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b ec27c <__cxa_atexit@plt+0xdfda4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ ec294 <__cxa_atexit@plt+0xdfdbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0x01ae6793 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r5, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x01c5b494 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldmib r5, {r8, lr} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne ec2dc <__cxa_atexit@plt+0xdfe04> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ec36c <__cxa_atexit@plt+0xdfe94> │ │ │ │ - ldr r0, [pc, #192] @ ec394 <__cxa_atexit@plt+0xdfebc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [r2, #2] │ │ │ │ - b ec2f0 <__cxa_atexit@plt+0xdfe18> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ec36c <__cxa_atexit@plt+0xdfe94> │ │ │ │ - ldr r0, [pc, #164] @ ec390 <__cxa_atexit@plt+0xdfeb8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [r2, #3] │ │ │ │ - mov r9, r3 │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - str lr, [r9, #8] │ │ │ │ - add r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ec384 <__cxa_atexit@plt+0xdfeac> │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ec37c <__cxa_atexit@plt+0xdfea4> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - sub lr, r6, #7 │ │ │ │ - ldr ip, [pc, #112] @ ec398 <__cxa_atexit@plt+0xdfec0> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - ldr r5, [pc, #96] @ ec39c <__cxa_atexit@plt+0xdfec4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #76] @ ec3a0 <__cxa_atexit@plt+0xdfec8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0x01ae67c5 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r6, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - bicseq sl, ip, r4, lsl ip │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ + strdeq r6, [lr, r8]! │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r7, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01ae682e │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r8, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01ae6862 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ec3d4 <__cxa_atexit@plt+0xdfefc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ ec3dc <__cxa_atexit@plt+0xdff04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r9, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq sl, [ip, #120] @ 0x78 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ec488 <__cxa_atexit@plt+0xdffb0> │ │ │ │ - ldr r3, [pc, #144] @ ec490 <__cxa_atexit@plt+0xdffb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - tst r8, #3 │ │ │ │ - beq ec458 <__cxa_atexit@plt+0xdff80> │ │ │ │ - ldr r1, [pc, #112] @ ec494 <__cxa_atexit@plt+0xdffbc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq ec468 <__cxa_atexit@plt+0xdff90> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne ec480 <__cxa_atexit@plt+0xdffa8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0x01ae689d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, sl, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldrdeq r6, [lr, r8]! │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, fp, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ ec498 <__cxa_atexit@plt+0xdffc0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0x01ae6909 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, ip, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01dca794 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ ec508 <__cxa_atexit@plt+0xe0030> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq ec4e0 <__cxa_atexit@plt+0xe0008> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne ec4fc <__cxa_atexit@plt+0xe0024> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0x01ae693f │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, sp, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ ec50c <__cxa_atexit@plt+0xe0034> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - bicseq sl, ip, r0, lsl r7 │ │ │ │ + @ instruction: 0x01ae6977 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, lr, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01ae69af │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, pc, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01ae69e3 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ec540 <__cxa_atexit@plt+0xe0068> │ │ │ │ - ldr r3, [pc, #32] @ ec54c <__cxa_atexit@plt+0xe0074> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldrsbeq sl, [ip, #104] @ 0x68 │ │ │ │ - biceq sl, r5, r0, ror #29 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ec594 <__cxa_atexit@plt+0xe00bc> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ ec59c <__cxa_atexit@plt+0xe00c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ ec5a0 <__cxa_atexit@plt+0xe00c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, ip, r4, lsr #12 │ │ │ │ - bicseq sl, ip, ip, lsl #23 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ec5d8 <__cxa_atexit@plt+0xe0100> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ ec5e0 <__cxa_atexit@plt+0xe0108> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0x01ae6a13 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq sl, [ip, #84] @ 0x54 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ec664 <__cxa_atexit@plt+0xe018c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ec670 <__cxa_atexit@plt+0xe0198> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ ec680 <__cxa_atexit@plt+0xe01a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ ec684 <__cxa_atexit@plt+0xe01ac> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ ec688 <__cxa_atexit@plt+0xe01b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ ec68c <__cxa_atexit@plt+0xe01b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0x01ae6a42 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + biceq r0, r6, r8, ror #25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi ea464 <__cxa_atexit@plt+0xddf8c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq ea45c <__cxa_atexit@plt+0xddf84> │ │ │ │ + ldr r3, [pc, #56] @ ea46c <__cxa_atexit@plt+0xddf94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ ea470 <__cxa_atexit@plt+0xddf98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ ea474 <__cxa_atexit@plt+0xddf9c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, ip, r4, lsl #11 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - bicseq sl, ip, r0, asr #11 │ │ │ │ - bicseq sl, ip, r4, ror r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ec6c4 <__cxa_atexit@plt+0xe01ec> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ ec6cc <__cxa_atexit@plt+0xe01f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, ip, r8, ror #9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ec750 <__cxa_atexit@plt+0xe0278> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ec75c <__cxa_atexit@plt+0xe0284> │ │ │ │ - ldr lr, [pc, #104] @ ec76c <__cxa_atexit@plt+0xe0294> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ ec770 <__cxa_atexit@plt+0xe0298> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ ec774 <__cxa_atexit@plt+0xe029c> │ │ │ │ + @ instruction: 0x01c60c94 │ │ │ │ + ldrheq ip, [ip, #120] @ 0x78 │ │ │ │ + bicseq ip, ip, r4, lsr #15 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi ea4d0 <__cxa_atexit@plt+0xddff8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq ea4c8 <__cxa_atexit@plt+0xddff0> │ │ │ │ + ldr r3, [pc, #48] @ ea4d8 <__cxa_atexit@plt+0xde000> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #36] @ ea4dc <__cxa_atexit@plt+0xde004> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ ec778 <__cxa_atexit@plt+0xe02a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1b5b7b0 <__cxa_atexit@plt+0x1b4f2d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - bicseq sl, ip, ip, ror #9 │ │ │ │ - ldrheq sl, [ip, #72] @ 0x48 │ │ │ │ - @ instruction: 0x01dca494 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ + bicseq ip, ip, ip, asr #14 │ │ │ │ + bicseq ip, ip, r4, lsl #17 │ │ │ │ + biceq r0, r6, r4, lsr ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi ec7f4 <__cxa_atexit@plt+0xe031c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ec800 <__cxa_atexit@plt+0xe0328> │ │ │ │ - ldr lr, [pc, #100] @ ec810 <__cxa_atexit@plt+0xe0338> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ ec814 <__cxa_atexit@plt+0xe033c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ ec818 <__cxa_atexit@plt+0xe0340> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + bhi ea534 <__cxa_atexit@plt+0xde05c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq ea52c <__cxa_atexit@plt+0xde054> │ │ │ │ + ldr r8, [pc, #40] @ ea53c <__cxa_atexit@plt+0xde064> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ ea540 <__cxa_atexit@plt+0xde068> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - bicseq sl, ip, r4, ror #7 │ │ │ │ - bicseq sl, ip, r4, ror #14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ec8f0 <__cxa_atexit@plt+0xe0418> │ │ │ │ - ldr lr, [pc, #212] @ ec910 <__cxa_atexit@plt+0xe0438> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + @ instruction: 0x01ae6c8c │ │ │ │ + ldrsbeq ip, [ip, #104] @ 0x68 │ │ │ │ + biceq r0, r6, r8, ror #23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ea58c <__cxa_atexit@plt+0xde0b4> │ │ │ │ + ldr r7, [pc, #52] @ ea59c <__cxa_atexit@plt+0xde0c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq ec8e0 <__cxa_atexit@plt+0xe0408> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #44 @ 0x2c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc ec8f8 <__cxa_atexit@plt+0xe0420> │ │ │ │ - ldr lr, [pc, #152] @ ec914 <__cxa_atexit@plt+0xe043c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ ec918 <__cxa_atexit@plt+0xe0440> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ ec91c <__cxa_atexit@plt+0xe0444> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r6, sl │ │ │ │ + beq ea580 <__cxa_atexit@plt+0xde0a8> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ + b ea5b0 <__cxa_atexit@plt+0xde0d8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ ea5a0 <__cxa_atexit@plt+0xde0c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - ldrheq sl, [ip, #96] @ 0x60 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ec9a4 <__cxa_atexit@plt+0xe04cc> │ │ │ │ - ldr lr, [pc, #108] @ ec9b0 <__cxa_atexit@plt+0xe04d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ ec9b4 <__cxa_atexit@plt+0xe04dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ ec9b8 <__cxa_atexit@plt+0xe04e0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r3, r0 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str ip, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - bicseq sl, ip, r8, ror #11 │ │ │ │ - biceq sl, r5, r0, ror sl │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi eca48 <__cxa_atexit@plt+0xe0570> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eca54 <__cxa_atexit@plt+0xe057c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, #96] @ eca64 <__cxa_atexit@plt+0xe058c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r5, [pc, #80] @ eca68 <__cxa_atexit@plt+0xe0590> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r5, [pc, #64] @ eca6c <__cxa_atexit@plt+0xe0594> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r3, sl} │ │ │ │ - str r9, [r3, #32] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - bicseq sl, ip, r8, lsr r5 │ │ │ │ - @ instruction: 0xfffffb40 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ecabc <__cxa_atexit@plt+0xe05e4> │ │ │ │ - ldr r2, [pc, #56] @ ecac4 <__cxa_atexit@plt+0xe05ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ ecac8 <__cxa_atexit@plt+0xe05f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ ecacc <__cxa_atexit@plt+0xe05f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq sl, r5, r8, ror #24 │ │ │ │ - bicseq sl, ip, r4, lsl #2 │ │ │ │ - bicseq sl, ip, r0, ror #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ecb1c <__cxa_atexit@plt+0xe0644> │ │ │ │ - ldr r2, [pc, #56] @ ecb24 <__cxa_atexit@plt+0xe064c> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strheq r0, [r6, #180] @ 0xb4 │ │ │ │ + biceq r0, r6, ip, lsl #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq ea62c <__cxa_atexit@plt+0xde154> │ │ │ │ + sub r3, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ ea664 <__cxa_atexit@plt+0xde18c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ ecb28 <__cxa_atexit@plt+0xe0650> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ ecb2c <__cxa_atexit@plt+0xe0654> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq sl, [r5, #184] @ 0xb8 │ │ │ │ - bicseq sl, ip, r4, lsr #1 │ │ │ │ - bicseq sl, ip, r0, lsl #2 │ │ │ │ - biceq sl, r5, r0, lsl #18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r8, r5, #20 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi ecbc8 <__cxa_atexit@plt+0xe06f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ecbd4 <__cxa_atexit@plt+0xe06fc> │ │ │ │ - ldr lr, [pc, #128] @ ecbe4 <__cxa_atexit@plt+0xe070c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #120] @ ecbe8 <__cxa_atexit@plt+0xe0710> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - sub r1, r6, #10 │ │ │ │ - ldr sl, [pc, #92] @ ecbec <__cxa_atexit@plt+0xe0714> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ea618 <__cxa_atexit@plt+0xde140> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq ea63c <__cxa_atexit@plt+0xde164> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bne ea650 <__cxa_atexit@plt+0xde178> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #96] @ ea668 <__cxa_atexit@plt+0xde190> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq ecbbc <__cxa_atexit@plt+0xe06e4> │ │ │ │ - mov r5, r8 │ │ │ │ - b ecbfc <__cxa_atexit@plt+0xe0724> │ │ │ │ + beq ea624 <__cxa_atexit@plt+0xde14c> │ │ │ │ + b ea704 <__cxa_atexit@plt+0xde22c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bic r3, r3, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + b ea5c8 <__cxa_atexit@plt+0xde0f0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + beq ea5fc <__cxa_atexit@plt+0xde124> │ │ │ │ + ldr r7, [pc, #20] @ ea66c <__cxa_atexit@plt+0xde194> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - bicseq sl, ip, ip, lsr #32 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - biceq sl, r5, r0, asr #16 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + bicseq ip, ip, r8, asr r6 │ │ │ │ + biceq r0, r6, r0, asr #21 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldmib r5, {r7, lr} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne ecc34 <__cxa_atexit@plt+0xe075c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eccc4 <__cxa_atexit@plt+0xe07ec> │ │ │ │ - ldr r0, [pc, #192] @ eccec <__cxa_atexit@plt+0xe0814> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r2, #2] │ │ │ │ - b ecc48 <__cxa_atexit@plt+0xe0770> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eccc4 <__cxa_atexit@plt+0xe07ec> │ │ │ │ - ldr r0, [pc, #164] @ ecce8 <__cxa_atexit@plt+0xe0810> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - mov r8, r3 │ │ │ │ - str r0, [r8, #4]! │ │ │ │ - str lr, [r8, #8] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi eccdc <__cxa_atexit@plt+0xe0804> │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc eccd4 <__cxa_atexit@plt+0xe07fc> │ │ │ │ - ldr lr, [pc, #128] @ eccf0 <__cxa_atexit@plt+0xe0818> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr ip, [r7, #10] │ │ │ │ - sub r0, r6, #15 │ │ │ │ - ldr r1, [pc, #108] @ eccf4 <__cxa_atexit@plt+0xe081c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #16]! │ │ │ │ - ldr r1, [pc, #88] @ eccf8 <__cxa_atexit@plt+0xe0820> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - mov r8, r2 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - @ instruction: 0xfffff8e8 │ │ │ │ - ldrheq sl, [ip, #36] @ 0x24 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - biceq sl, r5, r0, lsr r7 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ecd50 <__cxa_atexit@plt+0xe0878> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ecd58 <__cxa_atexit@plt+0xe0880> │ │ │ │ - ldr r1, [pc, #64] @ ecd74 <__cxa_atexit@plt+0xe089c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ ecd78 <__cxa_atexit@plt+0xe08a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ - mov r6, r3 │ │ │ │ - b ecd60 <__cxa_atexit@plt+0xe0888> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ ecd70 <__cxa_atexit@plt+0xe0898> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - strheq sl, [r5, #148] @ 0x94 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff66c │ │ │ │ - strheq sl, [r5, #100] @ 0x64 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ecdf8 <__cxa_atexit@plt+0xe0920> │ │ │ │ - ldr r8, [pc, #96] @ ece04 <__cxa_atexit@plt+0xe092c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ ece08 <__cxa_atexit@plt+0xe0930> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ ece0c <__cxa_atexit@plt+0xe0934> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - @ instruction: 0xfffff63c │ │ │ │ - bicseq sl, ip, r4, lsl #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ece40 <__cxa_atexit@plt+0xe0968> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ ece48 <__cxa_atexit@plt+0xe0970> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r9, ip, ip, ror #26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ecef4 <__cxa_atexit@plt+0xe0a1c> │ │ │ │ - ldr r3, [pc, #144] @ ecefc <__cxa_atexit@plt+0xe0a24> │ │ │ │ + cmp r0, #3 │ │ │ │ + beq ea6c4 <__cxa_atexit@plt+0xde1ec> │ │ │ │ + sub r2, r0, #1 │ │ │ │ + cmp r1, r2 │ │ │ │ + bne ea6d8 <__cxa_atexit@plt+0xde200> │ │ │ │ + ldr r3, [pc, #68] @ ea6f0 <__cxa_atexit@plt+0xde218> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - tst r8, #3 │ │ │ │ - beq ecec4 <__cxa_atexit@plt+0xe09ec> │ │ │ │ - ldr r1, [pc, #112] @ ecf00 <__cxa_atexit@plt+0xe0a28> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq eced4 <__cxa_atexit@plt+0xe09fc> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne eceec <__cxa_atexit@plt+0xe0a14> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ ecf04 <__cxa_atexit@plt+0xe0a2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r9, ip, r8, lsr #26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ ecf74 <__cxa_atexit@plt+0xe0a9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq ecf4c <__cxa_atexit@plt+0xe0a74> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne ecf68 <__cxa_atexit@plt+0xe0a90> │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea6bc <__cxa_atexit@plt+0xde1e4> │ │ │ │ + b ea704 <__cxa_atexit@plt+0xde22c> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r2, r2, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r1, r2 │ │ │ │ + beq ea6a4 <__cxa_atexit@plt+0xde1cc> │ │ │ │ + ldr r7, [pc, #20] @ ea6f4 <__cxa_atexit@plt+0xde21c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ ecf78 <__cxa_atexit@plt+0xe0aa0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrsbeq ip, [ip, #80] @ 0x50 │ │ │ │ + biceq r0, r6, r8, lsr sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - bicseq r9, ip, r4, lsr #25 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq ea7b8 <__cxa_atexit@plt+0xde2e0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne ea7e4 <__cxa_atexit@plt+0xde30c> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r2, r2, #2 │ │ │ │ + cmp r2, #18 │ │ │ │ + bhi ea9f8 <__cxa_atexit@plt+0xde520> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, r4, asr #4 │ │ │ │ + andeq r0, r0, r0, ror #4 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + @ instruction: 0x000002b4 │ │ │ │ + @ instruction: 0x000002b4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + muleq r0, r8, r2 │ │ │ │ + andeq r0, r0, ip, ror r2 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0x000002b4 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + andeq r0, r0, r8, lsr #4 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #644] @ eaa24 <__cxa_atexit@plt+0xde54c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xde330> │ │ │ │ + b eb33c <__cxa_atexit@plt+0xdee64> │ │ │ │ + ldr r2, [pc, #600] @ eaa18 <__cxa_atexit@plt+0xde540> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne ecfac <__cxa_atexit@plt+0xe0ad4> │ │ │ │ - ldr r3, [pc, #32] @ ecfb8 <__cxa_atexit@plt+0xe0ae0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - bicseq r9, ip, ip, ror #24 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ecff4 <__cxa_atexit@plt+0xe0b1c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ ecffc <__cxa_atexit@plt+0xe0b24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrheq r9, [ip, #184] @ 0xb8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ed034 <__cxa_atexit@plt+0xe0b5c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ ed03c <__cxa_atexit@plt+0xe0b64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r9, ip, r8, ror fp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ed0c0 <__cxa_atexit@plt+0xe0be8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ed0cc <__cxa_atexit@plt+0xe0bf4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ ed0dc <__cxa_atexit@plt+0xe0c04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ ed0e0 <__cxa_atexit@plt+0xe0c08> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ ed0e4 <__cxa_atexit@plt+0xe0c0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ ed0e8 <__cxa_atexit@plt+0xe0c10> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + beq ea828 <__cxa_atexit@plt+0xde350> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne ea810 <__cxa_atexit@plt+0xde338> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [pc, #544] @ eaa0c <__cxa_atexit@plt+0xde534> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq ea83c <__cxa_atexit@plt+0xde364> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne ea810 <__cxa_atexit@plt+0xde338> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, ip, r8, lsr #22 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - bicseq r9, ip, r4, ror #22 │ │ │ │ - bicseq r9, ip, r8, lsl fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ed120 <__cxa_atexit@plt+0xe0c48> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ ed128 <__cxa_atexit@plt+0xe0c50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #504] @ eaa10 <__cxa_atexit@plt+0xde538> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #496] @ eaa14 <__cxa_atexit@plt+0xde53c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, ip, ip, lsl #21 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ed1ac <__cxa_atexit@plt+0xe0cd4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ed1b8 <__cxa_atexit@plt+0xe0ce0> │ │ │ │ - ldr lr, [pc, #104] @ ed1c8 <__cxa_atexit@plt+0xe0cf0> │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r8, [pc, #492] @ eaa1c <__cxa_atexit@plt+0xde544> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1b35fac <__cxa_atexit@plt+0x1b29ad4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ ed1cc <__cxa_atexit@plt+0xe0cf4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r2, [pc, #520] @ eaa58 <__cxa_atexit@plt+0xde580> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xde330> │ │ │ │ + b eab10 <__cxa_atexit@plt+0xde638> │ │ │ │ + ldr r2, [pc, #480] @ eaa4c <__cxa_atexit@plt+0xde574> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xde330> │ │ │ │ + b eacf4 <__cxa_atexit@plt+0xde81c> │ │ │ │ + ldr r2, [pc, #460] @ eaa54 <__cxa_atexit@plt+0xde57c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xde330> │ │ │ │ + b eab60 <__cxa_atexit@plt+0xde688> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #384] @ eaa2c <__cxa_atexit@plt+0xde554> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xde330> │ │ │ │ + b eb250 <__cxa_atexit@plt+0xded78> │ │ │ │ + ldr r2, [pc, #364] @ eaa38 <__cxa_atexit@plt+0xde560> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xde330> │ │ │ │ + b eb160 <__cxa_atexit@plt+0xdec88> │ │ │ │ + ldr r2, [pc, #360] @ eaa50 <__cxa_atexit@plt+0xde578> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xde330> │ │ │ │ + b eabb0 <__cxa_atexit@plt+0xde6d8> │ │ │ │ + ldr r2, [pc, #292] @ eaa28 <__cxa_atexit@plt+0xde550> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xde330> │ │ │ │ + b eb2ec <__cxa_atexit@plt+0xdee14> │ │ │ │ + ldr r2, [pc, #284] @ eaa3c <__cxa_atexit@plt+0xde564> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xde330> │ │ │ │ + b eb110 <__cxa_atexit@plt+0xdec38> │ │ │ │ + ldr r2, [pc, #260] @ eaa40 <__cxa_atexit@plt+0xde568> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xde330> │ │ │ │ + b eb0c0 <__cxa_atexit@plt+0xdebe8> │ │ │ │ + ldr r2, [pc, #260] @ eaa5c <__cxa_atexit@plt+0xde584> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xde330> │ │ │ │ + b eaac0 <__cxa_atexit@plt+0xde5e8> │ │ │ │ + ldr r2, [pc, #236] @ eaa60 <__cxa_atexit@plt+0xde588> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xde330> │ │ │ │ + b eaa70 <__cxa_atexit@plt+0xde598> │ │ │ │ + ldr r2, [pc, #160] @ eaa30 <__cxa_atexit@plt+0xde558> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xde330> │ │ │ │ + b eb200 <__cxa_atexit@plt+0xded28> │ │ │ │ + ldr r2, [pc, #136] @ eaa34 <__cxa_atexit@plt+0xde55c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xde330> │ │ │ │ + b eb1b0 <__cxa_atexit@plt+0xdecd8> │ │ │ │ + ldr r2, [pc, #128] @ eaa48 <__cxa_atexit@plt+0xde570> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xde330> │ │ │ │ + b eae38 <__cxa_atexit@plt+0xde960> │ │ │ │ + ldr r2, [pc, #96] @ eaa44 <__cxa_atexit@plt+0xde56c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq ea808 <__cxa_atexit@plt+0xde330> │ │ │ │ + b eaf7c <__cxa_atexit@plt+0xdeaa4> │ │ │ │ + ldr r7, [pc, #32] @ eaa20 <__cxa_atexit@plt+0xde548> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr ip │ │ │ │ + biceq r0, r6, r0, lsl r9 │ │ │ │ + biceq r0, r6, r4, lsl #18 │ │ │ │ + andeq r0, r0, r4, lsl ip │ │ │ │ + ldrdeq r0, [r6, #140] @ 0x8c │ │ │ │ + bicseq ip, ip, r8, ror #3 │ │ │ │ + muleq r0, r8, fp │ │ │ │ + andeq r0, r0, r4, ror #19 │ │ │ │ + andeq r0, r0, r0, lsr #19 │ │ │ │ + andeq r0, r0, ip, ror #16 │ │ │ │ + andeq r0, r0, r0, lsl #16 │ │ │ │ + muleq r0, r0, r8 │ │ │ │ + andeq r0, r0, ip, ror #15 │ │ │ │ + andeq r0, r0, r0, lsl #15 │ │ │ │ + muleq r0, r4, r5 │ │ │ │ + andeq r0, r0, ip, ror #8 │ │ │ │ + andeq r0, r0, r4, lsl #9 │ │ │ │ + andeq r0, r0, r4, asr #5 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + strheq r0, [r6, #108] @ 0x6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #20 │ │ │ │ + bne eaa94 <__cxa_atexit@plt+0xde5bc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ eaaac <__cxa_atexit@plt+0xde5d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ eaab0 <__cxa_atexit@plt+0xde5d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ ed1d0 <__cxa_atexit@plt+0xe0cf8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ ed1d4 <__cxa_atexit@plt+0xe0cfc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + biceq r0, r6, ip, lsl #13 │ │ │ │ + biceq r0, r6, r0, lsl #13 │ │ │ │ + biceq r0, r6, ip, ror #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #19 │ │ │ │ + bne eaae4 <__cxa_atexit@plt+0xde60c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ eaafc <__cxa_atexit@plt+0xde624> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ eab00 <__cxa_atexit@plt+0xde628> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01dc9a90 │ │ │ │ - bicseq r9, ip, ip, asr sl │ │ │ │ - bicseq r9, ip, r8, lsr sl │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ed250 <__cxa_atexit@plt+0xe0d78> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ed25c <__cxa_atexit@plt+0xe0d84> │ │ │ │ - ldr lr, [pc, #100] @ ed26c <__cxa_atexit@plt+0xe0d94> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ ed270 <__cxa_atexit@plt+0xe0d98> │ │ │ │ + biceq r0, r6, ip, lsr r6 │ │ │ │ + biceq r0, r6, r0, lsr r6 │ │ │ │ + biceq r0, r6, ip, lsl r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #17 │ │ │ │ + bne eab34 <__cxa_atexit@plt+0xde65c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ eab4c <__cxa_atexit@plt+0xde674> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ eab50 <__cxa_atexit@plt+0xde678> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ ed274 <__cxa_atexit@plt+0xe0d9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + biceq r0, r6, ip, ror #11 │ │ │ │ + biceq r0, r6, r0, ror #11 │ │ │ │ + biceq r0, r6, ip, asr #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #16 │ │ │ │ + bne eab84 <__cxa_atexit@plt+0xde6ac> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ eab9c <__cxa_atexit@plt+0xde6c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ eaba0 <__cxa_atexit@plt+0xde6c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - bicseq r9, ip, r8, lsl #19 │ │ │ │ - bicseq r9, ip, r8, lsl #26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ed34c <__cxa_atexit@plt+0xe0e74> │ │ │ │ - ldr lr, [pc, #212] @ ed36c <__cxa_atexit@plt+0xe0e94> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq ed33c <__cxa_atexit@plt+0xe0e64> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #44 @ 0x2c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc ed354 <__cxa_atexit@plt+0xe0e7c> │ │ │ │ - ldr lr, [pc, #152] @ ed370 <__cxa_atexit@plt+0xe0e98> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ ed374 <__cxa_atexit@plt+0xe0e9c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ ed378 <__cxa_atexit@plt+0xe0ea0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ + @ instruction: 0x01c6059c │ │ │ │ + @ instruction: 0x01c60590 │ │ │ │ + biceq r0, r6, ip, ror r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #15 │ │ │ │ + bne eac18 <__cxa_atexit@plt+0xde740> │ │ │ │ + ldr r2, [pc, #120] @ eac44 <__cxa_atexit@plt+0xde76c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq eac30 <__cxa_atexit@plt+0xde758> │ │ │ │ + ldr r3, [pc, #96] @ eac48 <__cxa_atexit@plt+0xde770> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #24]! │ │ │ │ str r1, [r5, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq eac3c <__cxa_atexit@plt+0xde764> │ │ │ │ + ldr r7, [pc, #72] @ eac4c <__cxa_atexit@plt+0xde774> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r2, r3 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - bicseq r9, ip, r4, asr ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ed400 <__cxa_atexit@plt+0xe0f28> │ │ │ │ - ldr lr, [pc, #108] @ ed40c <__cxa_atexit@plt+0xe0f34> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ ed410 <__cxa_atexit@plt+0xe0f38> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ ed414 <__cxa_atexit@plt+0xe0f3c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r3, r0 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str ip, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - bicseq r9, ip, ip, lsl #23 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi ed4a8 <__cxa_atexit@plt+0xe0fd0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ed4b4 <__cxa_atexit@plt+0xe0fdc> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - sub lr, r6, #15 │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r8, [pc, #96] @ ed4c4 <__cxa_atexit@plt+0xe0fec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stmdb r5, {r8, r9, lr} │ │ │ │ - ldr r5, [pc, #88] @ ed4c8 <__cxa_atexit@plt+0xe0ff0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #68] @ ed4cc <__cxa_atexit@plt+0xe0ff4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r3, fp} │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #48] @ eac50 <__cxa_atexit@plt+0xde778> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #40] @ eac54 <__cxa_atexit@plt+0xde77c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r9, [ip, #168] @ 0xa8 │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ed51c <__cxa_atexit@plt+0xe1044> │ │ │ │ - ldr r2, [pc, #56] @ ed524 <__cxa_atexit@plt+0xe104c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ ed528 <__cxa_atexit@plt+0xe1050> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ ed52c <__cxa_atexit@plt+0xe1054> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq sl, r5, r8, ror #3 │ │ │ │ - bicseq r9, ip, r4, lsr #13 │ │ │ │ - bicseq r9, ip, r0, lsl #14 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + bicseq ip, ip, r4, asr #4 │ │ │ │ + biceq r0, r6, r8, lsl #10 │ │ │ │ + strdeq r0, [r6, #76] @ 0x4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ed57c <__cxa_atexit@plt+0xe10a4> │ │ │ │ - ldr r2, [pc, #56] @ ed584 <__cxa_atexit@plt+0xe10ac> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ eacac <__cxa_atexit@plt+0xde7d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ ed588 <__cxa_atexit@plt+0xe10b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ ed58c <__cxa_atexit@plt+0xe10b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq eaca4 <__cxa_atexit@plt+0xde7cc> │ │ │ │ + ldr r7, [pc, #32] @ eacb0 <__cxa_atexit@plt+0xde7d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq sl, r5, r8, ror r1 │ │ │ │ - bicseq r9, ip, r4, asr #12 │ │ │ │ - bicseq r9, ip, r0, lsr #13 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi ed62c <__cxa_atexit@plt+0xe1154> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ed638 <__cxa_atexit@plt+0xe1160> │ │ │ │ - ldr lr, [pc, #136] @ ed648 <__cxa_atexit@plt+0xe1170> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #128] @ ed64c <__cxa_atexit@plt+0xe1174> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - sub r1, r6, #9 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #92] @ ed650 <__cxa_atexit@plt+0xe1178> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ed620 <__cxa_atexit@plt+0xe1148> │ │ │ │ - mov r5, r8 │ │ │ │ - b ed65c <__cxa_atexit@plt+0xe1184> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - ldrsbeq r9, [ip, #80] @ 0x50 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrheq ip, [ip, #24] │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldmib r5, {r7, r8, lr} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - str fp, [sp] │ │ │ │ - bne ed710 <__cxa_atexit@plt+0xe1238> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ed7ac <__cxa_atexit@plt+0xe12d4> │ │ │ │ - ldr r0, [pc, #336] @ ed7e0 <__cxa_atexit@plt+0xe1308> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [r2, #2] │ │ │ │ - mov r9, r3 │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - str lr, [r9, #8] │ │ │ │ - add ip, r5, #4 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi ed7c4 <__cxa_atexit@plt+0xe12ec> │ │ │ │ - add r6, r3, #52 @ 0x34 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ed7bc <__cxa_atexit@plt+0xe12e4> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - mov r0, r8 │ │ │ │ - ldr r8, [r7, #5] │ │ │ │ - ldr fp, [r7, #9] │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, #272] @ ed7e4 <__cxa_atexit@plt+0xe130c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r5, [pc, #256] @ ed7e8 <__cxa_atexit@plt+0xe1310> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, sl, fp} │ │ │ │ - ldr r5, [pc, #240] @ ed7ec <__cxa_atexit@plt+0xe1314> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r3, r8, sl} │ │ │ │ - mov r5, ip │ │ │ │ - b ed7a0 <__cxa_atexit@plt+0xe12c8> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ed7ac <__cxa_atexit@plt+0xe12d4> │ │ │ │ - ldr r0, [pc, #176] @ ed7d0 <__cxa_atexit@plt+0xe12f8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [r2, #3] │ │ │ │ - mov r9, r3 │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - str lr, [r9, #8] │ │ │ │ - add r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ed7c4 <__cxa_atexit@plt+0xe12ec> │ │ │ │ - add r6, r3, #52 @ 0x34 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ed7bc <__cxa_atexit@plt+0xe12e4> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr fp, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - sub lr, r6, #15 │ │ │ │ - ldr ip, [pc, #116] @ ed7d4 <__cxa_atexit@plt+0xe12fc> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - ldr r5, [pc, #100] @ ed7d8 <__cxa_atexit@plt+0xe1300> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #80] @ ed7dc <__cxa_atexit@plt+0xe1304> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r3, fp} │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - ldrsbeq r9, [ip, #124] @ 0x7c │ │ │ │ - @ instruction: 0xfffff84c │ │ │ │ - @ instruction: 0xfffffaf4 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - bicseq r9, ip, r8, ror #16 │ │ │ │ - @ instruction: 0xfffff8d8 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ed844 <__cxa_atexit@plt+0xe136c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ed84c <__cxa_atexit@plt+0xe1374> │ │ │ │ - ldr r1, [pc, #68] @ ed868 <__cxa_atexit@plt+0xe1390> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #64] @ ed86c <__cxa_atexit@plt+0xe1394> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ - mov r6, r3 │ │ │ │ - b ed854 <__cxa_atexit@plt+0xe137c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ ed864 <__cxa_atexit@plt+0xe138c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #32] @ eace4 <__cxa_atexit@plt+0xde80c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - biceq r9, r5, r8, asr #29 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff5e8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ed8e8 <__cxa_atexit@plt+0xe1410> │ │ │ │ - ldr r2, [pc, #96] @ ed8f4 <__cxa_atexit@plt+0xe141c> │ │ │ │ + bicseq ip, ip, r4, lsl #3 │ │ │ │ + biceq r0, r6, r8, lsr r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #14 │ │ │ │ + bne ead5c <__cxa_atexit@plt+0xde884> │ │ │ │ + ldr r2, [pc, #120] @ ead88 <__cxa_atexit@plt+0xde8b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #92] @ ed8f8 <__cxa_atexit@plt+0xe1420> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr r1, [pc, #84] @ ed8fc <__cxa_atexit@plt+0xe1424> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - sub r1, r6, #35 @ 0x23 │ │ │ │ - ldmdb r5, {r2, r9} │ │ │ │ - ldmib r5, {r0, sl} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r9, sl} │ │ │ │ - mov r8, r7 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - @ instruction: 0xfffff5b8 │ │ │ │ - @ instruction: 0x01dc9694 │ │ │ │ - biceq r9, r5, r0, lsr fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ed944 <__cxa_atexit@plt+0xe146c> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ ed94c <__cxa_atexit@plt+0xe1474> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ ed950 <__cxa_atexit@plt+0xe1478> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r9, ip, r4, ror r2 │ │ │ │ - ldrsbeq r9, [ip, #124] @ 0x7c │ │ │ │ - ldrdeq r9, [r5, #172] @ 0xac │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ed998 <__cxa_atexit@plt+0xe14c0> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ ed9a0 <__cxa_atexit@plt+0xe14c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ ed9a4 <__cxa_atexit@plt+0xe14cc> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq ead74 <__cxa_atexit@plt+0xde89c> │ │ │ │ + ldr r3, [pc, #96] @ ead8c <__cxa_atexit@plt+0xde8b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r2, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq ead80 <__cxa_atexit@plt+0xde8a8> │ │ │ │ + ldr r7, [pc, #72] @ ead90 <__cxa_atexit@plt+0xde8b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r9, ip, r0, lsr #4 │ │ │ │ - bicseq r9, ip, r8, lsl #15 │ │ │ │ - biceq r9, r5, r4, lsl #21 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r1, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi eda58 <__cxa_atexit@plt+0xe1580> │ │ │ │ - ldr r6, [pc, #172] @ eda7c <__cxa_atexit@plt+0xe15a4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r8, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq eda18 <__cxa_atexit@plt+0xe1540> │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldmda r5, {r8, lr} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #16 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne eda28 <__cxa_atexit@plt+0xe1550> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc eda6c <__cxa_atexit@plt+0xe1594> │ │ │ │ - ldr r0, [pc, #116] @ eda84 <__cxa_atexit@plt+0xe15ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - b eda3c <__cxa_atexit@plt+0xe1564> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ + cmp r2, r3 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc eda6c <__cxa_atexit@plt+0xe1594> │ │ │ │ - ldr r0, [pc, #72] @ eda80 <__cxa_atexit@plt+0xe15a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str r8, [r1, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r1 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #40] @ eda88 <__cxa_atexit@plt+0xe15b0> │ │ │ │ + ldr r7, [pc, #48] @ ead94 <__cxa_atexit@plt+0xde8bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #40] @ ead98 <__cxa_atexit@plt+0xde8c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - biceq r9, r5, r8, asr #25 │ │ │ │ - biceq r9, r5, r4, lsr #19 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne edad8 <__cxa_atexit@plt+0xe1600> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc edb00 <__cxa_atexit@plt+0xe1628> │ │ │ │ - ldr r1, [pc, #68] @ edb14 <__cxa_atexit@plt+0xe163c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - b edaec <__cxa_atexit@plt+0xe1614> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc edb00 <__cxa_atexit@plt+0xe1628> │ │ │ │ - ldr r1, [pc, #40] @ edb10 <__cxa_atexit@plt+0xe1638> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi edb50 <__cxa_atexit@plt+0xe1678> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ edb58 <__cxa_atexit@plt+0xe1680> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r9, ip, ip, asr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi edb94 <__cxa_atexit@plt+0xe16bc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ edb9c <__cxa_atexit@plt+0xe16c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, ip, r8, lsl r0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r1, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi edc50 <__cxa_atexit@plt+0xe1778> │ │ │ │ - ldr r6, [pc, #176] @ edc74 <__cxa_atexit@plt+0xe179c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stmdb r5, {r6, r9, sl} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - beq edc0c <__cxa_atexit@plt+0xe1734> │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldm r5, {r8, sl} │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #20 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne edc1c <__cxa_atexit@plt+0xe1744> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc edc64 <__cxa_atexit@plt+0xe178c> │ │ │ │ - ldr r0, [pc, #120] @ edc7c <__cxa_atexit@plt+0xe17a4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - b edc30 <__cxa_atexit@plt+0xe1758> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc edc64 <__cxa_atexit@plt+0xe178c> │ │ │ │ - ldr r0, [pc, #76] @ edc78 <__cxa_atexit@plt+0xe17a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - str sl, [r1, #8] │ │ │ │ - str r2, [r1, #12] │ │ │ │ - str r8, [r1, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r1 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #40] @ edc80 <__cxa_atexit@plt+0xe17a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - ldrdeq r9, [r5, #168] @ 0xa8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + bicseq ip, ip, r0, lsl #2 │ │ │ │ + biceq r0, r6, r4, asr #7 │ │ │ │ + strheq r0, [r6, #56] @ 0x38 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - ldmib r5, {r7, r9, lr} │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne edcc8 <__cxa_atexit@plt+0xe17f0> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc edcf4 <__cxa_atexit@plt+0xe181c> │ │ │ │ - ldr r0, [pc, #72] @ edd08 <__cxa_atexit@plt+0xe1830> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - b edcdc <__cxa_atexit@plt+0xe1804> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc edcf4 <__cxa_atexit@plt+0xe181c> │ │ │ │ - ldr r0, [pc, #44] @ edd04 <__cxa_atexit@plt+0xe182c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - str r0, [r8, #4]! │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str lr, [r8, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - biceq r9, r5, r4, lsr #14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi edd50 <__cxa_atexit@plt+0xe1878> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ edd58 <__cxa_atexit@plt+0xe1880> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ edd5c <__cxa_atexit@plt+0xe1884> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r8, ip, r8, ror #28 │ │ │ │ - ldrsbeq r9, [ip, #48] @ 0x30 │ │ │ │ - ldrdeq r9, [r5, #96] @ 0x60 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi edda4 <__cxa_atexit@plt+0xe18cc> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ eddac <__cxa_atexit@plt+0xe18d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ eddb0 <__cxa_atexit@plt+0xe18d8> │ │ │ │ + ldr r2, [pc, #64] @ eadf0 <__cxa_atexit@plt+0xde918> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq eade8 <__cxa_atexit@plt+0xde910> │ │ │ │ + ldr r7, [pc, #32] @ eadf4 <__cxa_atexit@plt+0xde91c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r8, ip, r4, lsl lr │ │ │ │ - bicseq r9, ip, ip, ror r3 │ │ │ │ - biceq r9, r5, r8, ror r6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ede80 <__cxa_atexit@plt+0xe19a8> │ │ │ │ - ldr r7, [pc, #208] @ edea8 <__cxa_atexit@plt+0xe19d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r0, r9, #3 │ │ │ │ - beq ede20 <__cxa_atexit@plt+0xe1948> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne ede30 <__cxa_atexit@plt+0xe1958> │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ede90 <__cxa_atexit@plt+0xe19b8> │ │ │ │ - ldr lr, [pc, #176] @ edeb8 <__cxa_atexit@plt+0xe19e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #172] @ edebc <__cxa_atexit@plt+0xe19e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - b ede54 <__cxa_atexit@plt+0xe197c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ede90 <__cxa_atexit@plt+0xe19b8> │ │ │ │ - ldr lr, [pc, #108] @ edeac <__cxa_atexit@plt+0xe19d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #104] @ edeb0 <__cxa_atexit@plt+0xe19d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #84] @ edeb4 <__cxa_atexit@plt+0xe19dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ edec0 <__cxa_atexit@plt+0xe19e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + bicseq ip, ip, r4, ror r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ eae28 <__cxa_atexit@plt+0xde950> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - bicseq r8, ip, r0, lsr #27 │ │ │ │ - ldrheq r8, [ip, #220] @ 0xdc │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - ldrsbeq r8, [ip, #216] @ 0xd8 │ │ │ │ - biceq r9, r5, ip, lsr #17 │ │ │ │ - biceq r9, r5, ip, ror #10 │ │ │ │ + bicseq ip, ip, r0, asr #32 │ │ │ │ + strdeq r0, [r6, #36] @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne edf14 <__cxa_atexit@plt+0xe1a3c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc edf60 <__cxa_atexit@plt+0xe1a88> │ │ │ │ - ldr lr, [pc, #124] @ edf78 <__cxa_atexit@plt+0xe1aa0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #120] @ edf7c <__cxa_atexit@plt+0xe1aa4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #13 │ │ │ │ + bne eaea0 <__cxa_atexit@plt+0xde9c8> │ │ │ │ + ldr r2, [pc, #120] @ eaecc <__cxa_atexit@plt+0xde9f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq eaeb8 <__cxa_atexit@plt+0xde9e0> │ │ │ │ + ldr r3, [pc, #96] @ eaed0 <__cxa_atexit@plt+0xde9f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r2, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq eaec4 <__cxa_atexit@plt+0xde9ec> │ │ │ │ + ldr r7, [pc, #72] @ eaed4 <__cxa_atexit@plt+0xde9fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r2, r3 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - b edf38 <__cxa_atexit@plt+0xe1a60> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc edf60 <__cxa_atexit@plt+0xe1a88> │ │ │ │ - ldr lr, [pc, #72] @ edf6c <__cxa_atexit@plt+0xe1a94> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #68] @ edf70 <__cxa_atexit@plt+0xe1a98> │ │ │ │ + ldr r7, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ eaed8 <__cxa_atexit@plt+0xdea00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #40] @ eaedc <__cxa_atexit@plt+0xdea04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #48] @ edf74 <__cxa_atexit@plt+0xe1a9c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - ldrheq r8, [ip, #204] @ 0xcc │ │ │ │ - ldrsbeq r8, [ip, #200] @ 0xc8 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - bicseq r8, ip, r4, ror #25 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi edfb8 <__cxa_atexit@plt+0xe1ae0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ edfc0 <__cxa_atexit@plt+0xe1ae8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r8, [ip, #180] @ 0xb4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi edffc <__cxa_atexit@plt+0xe1b24> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ ee004 <__cxa_atexit@plt+0xe1b2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrheq r8, [ip, #176] @ 0xb0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ee04c <__cxa_atexit@plt+0xe1b74> │ │ │ │ - ldr r7, [pc, #52] @ ee060 <__cxa_atexit@plt+0xe1b88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq ee040 <__cxa_atexit@plt+0xe1b68> │ │ │ │ - mov r7, sl │ │ │ │ - b ee070 <__cxa_atexit@plt+0xe1b98> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + ldrheq fp, [ip, #252] @ 0xfc │ │ │ │ + biceq r0, r6, r0, lsl #5 │ │ │ │ + biceq r0, r6, r4, ror r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #64] @ eaf34 <__cxa_atexit@plt+0xdea5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq eaf2c <__cxa_atexit@plt+0xdea54> │ │ │ │ + ldr r7, [pc, #32] @ eaf38 <__cxa_atexit@plt+0xdea60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ee064 <__cxa_atexit@plt+0xe1b8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r9, r5, r8, ror #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + bicseq fp, ip, r0, lsr pc │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldmib r5, {r1, lr} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ee0b4 <__cxa_atexit@plt+0xe1bdc> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ee104 <__cxa_atexit@plt+0xe1c2c> │ │ │ │ - ldr r8, [pc, #128] @ ee11c <__cxa_atexit@plt+0xe1c44> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #124] @ ee120 <__cxa_atexit@plt+0xe1c48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - b ee0d8 <__cxa_atexit@plt+0xe1c00> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ee104 <__cxa_atexit@plt+0xe1c2c> │ │ │ │ - ldr r8, [pc, #76] @ ee110 <__cxa_atexit@plt+0xe1c38> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #72] @ ee114 <__cxa_atexit@plt+0xe1c3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr r8, [pc, #52] @ ee118 <__cxa_atexit@plt+0xe1c40> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - bicseq r8, ip, ip, lsl fp │ │ │ │ - bicseq r8, ip, r8, lsr fp │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - bicseq r8, ip, r4, asr #22 │ │ │ │ - biceq r9, r5, ip, lsl #6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ee168 <__cxa_atexit@plt+0xe1c90> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ ee170 <__cxa_atexit@plt+0xe1c98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ ee174 <__cxa_atexit@plt+0xe1c9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #32] @ eaf6c <__cxa_atexit@plt+0xdea94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, ip, r0, asr sl │ │ │ │ - ldrheq r8, [ip, #248] @ 0xf8 │ │ │ │ - strheq r9, [r5, #40] @ 0x28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ee1bc <__cxa_atexit@plt+0xe1ce4> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ ee1c4 <__cxa_atexit@plt+0xe1cec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ ee1c8 <__cxa_atexit@plt+0xe1cf0> │ │ │ │ + ldrsheq fp, [ip, #236] @ 0xec │ │ │ │ + strheq r0, [r6, #16] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #12 │ │ │ │ + bne eafe4 <__cxa_atexit@plt+0xdeb0c> │ │ │ │ + ldr r2, [pc, #120] @ eb010 <__cxa_atexit@plt+0xdeb38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq eaffc <__cxa_atexit@plt+0xdeb24> │ │ │ │ + ldr r3, [pc, #96] @ eb014 <__cxa_atexit@plt+0xdeb3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r2, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq eb008 <__cxa_atexit@plt+0xdeb30> │ │ │ │ + ldr r7, [pc, #72] @ eb018 <__cxa_atexit@plt+0xdeb40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrsheq r8, [ip, #156] @ 0x9c │ │ │ │ - bicseq r8, ip, r4, ror #30 │ │ │ │ - biceq r9, r5, r0, ror #4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r1, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ee278 <__cxa_atexit@plt+0xe1da0> │ │ │ │ - ldr r6, [pc, #168] @ ee29c <__cxa_atexit@plt+0xe1dc4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r8, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq ee238 <__cxa_atexit@plt+0xe1d60> │ │ │ │ - ldmda r5, {r8, r9, lr} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #16 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ee248 <__cxa_atexit@plt+0xe1d70> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ee28c <__cxa_atexit@plt+0xe1db4> │ │ │ │ - ldr r0, [pc, #116] @ ee2a4 <__cxa_atexit@plt+0xe1dcc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - b ee25c <__cxa_atexit@plt+0xe1d84> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ + cmp r2, r3 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ee28c <__cxa_atexit@plt+0xe1db4> │ │ │ │ - ldr r0, [pc, #72] @ ee2a0 <__cxa_atexit@plt+0xe1dc8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str r9, [r1, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, lr │ │ │ │ - mov r9, r1 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #40] @ ee2a8 <__cxa_atexit@plt+0xe1dd0> │ │ │ │ + ldr r7, [pc, #48] @ eb01c <__cxa_atexit@plt+0xdeb44> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #40] @ eb020 <__cxa_atexit@plt+0xdeb48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - biceq r9, r5, r0, asr #9 │ │ │ │ - biceq r9, r5, r4, lsl #3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne ee2f8 <__cxa_atexit@plt+0xe1e20> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ee320 <__cxa_atexit@plt+0xe1e48> │ │ │ │ - ldr r1, [pc, #68] @ ee334 <__cxa_atexit@plt+0xe1e5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - b ee30c <__cxa_atexit@plt+0xe1e34> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ee320 <__cxa_atexit@plt+0xe1e48> │ │ │ │ - ldr r1, [pc, #40] @ ee330 <__cxa_atexit@plt+0xe1e58> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ee370 <__cxa_atexit@plt+0xe1e98> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ ee378 <__cxa_atexit@plt+0xe1ea0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r8, ip, ip, lsr r8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ee3b4 <__cxa_atexit@plt+0xe1edc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ ee3bc <__cxa_atexit@plt+0xe1ee4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r8, [ip, #120] @ 0x78 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r1, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ee470 <__cxa_atexit@plt+0xe1f98> │ │ │ │ - ldr r6, [pc, #176] @ ee494 <__cxa_atexit@plt+0xe1fbc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stmdb r5, {r6, r9, sl} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - beq ee42c <__cxa_atexit@plt+0xe1f54> │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - sub sl, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #20 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne ee43c <__cxa_atexit@plt+0xe1f64> │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ee484 <__cxa_atexit@plt+0xe1fac> │ │ │ │ - ldr r0, [pc, #120] @ ee49c <__cxa_atexit@plt+0xe1fc4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - b ee450 <__cxa_atexit@plt+0xe1f78> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ee484 <__cxa_atexit@plt+0xe1fac> │ │ │ │ - ldr r0, [pc, #76] @ ee498 <__cxa_atexit@plt+0xe1fc0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - str sl, [r1, #8] │ │ │ │ - str r2, [r1, #12] │ │ │ │ - str r9, [r1, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, lr │ │ │ │ - mov r9, r1 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #40] @ ee4a0 <__cxa_atexit@plt+0xe1fc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - ldrdeq r9, [r5, #32] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + bicseq fp, ip, r8, ror lr │ │ │ │ + biceq r0, r6, ip, lsr r1 │ │ │ │ + biceq r0, r6, r0, lsr r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldmib r5, {r7, r8, lr} │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ee4e8 <__cxa_atexit@plt+0xe2010> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ee514 <__cxa_atexit@plt+0xe203c> │ │ │ │ - ldr r0, [pc, #72] @ ee528 <__cxa_atexit@plt+0xe2050> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - b ee4fc <__cxa_atexit@plt+0xe2024> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ee514 <__cxa_atexit@plt+0xe203c> │ │ │ │ - ldr r0, [pc, #44] @ ee524 <__cxa_atexit@plt+0xe204c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str lr, [r9, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - biceq r8, r5, r4, lsl #30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ee570 <__cxa_atexit@plt+0xe2098> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ ee578 <__cxa_atexit@plt+0xe20a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ ee57c <__cxa_atexit@plt+0xe20a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r8, ip, r8, asr #12 │ │ │ │ - ldrheq r8, [ip, #176] @ 0xb0 │ │ │ │ - strheq r8, [r5, #224] @ 0xe0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ee5c4 <__cxa_atexit@plt+0xe20ec> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ ee5cc <__cxa_atexit@plt+0xe20f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ ee5d0 <__cxa_atexit@plt+0xe20f8> │ │ │ │ + ldr r2, [pc, #64] @ eb078 <__cxa_atexit@plt+0xdeba0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + sub r1, r3, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq eb070 <__cxa_atexit@plt+0xdeb98> │ │ │ │ + ldr r7, [pc, #32] @ eb07c <__cxa_atexit@plt+0xdeba4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrsheq r8, [ip, #84] @ 0x54 │ │ │ │ - bicseq r8, ip, ip, asr fp │ │ │ │ - biceq r8, r5, r8, asr lr │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ee6a0 <__cxa_atexit@plt+0xe21c8> │ │ │ │ - ldr r7, [pc, #208] @ ee6c8 <__cxa_atexit@plt+0xe21f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r0, r9, #3 │ │ │ │ - beq ee654 <__cxa_atexit@plt+0xe217c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne ee664 <__cxa_atexit@plt+0xe218c> │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ee6b0 <__cxa_atexit@plt+0xe21d8> │ │ │ │ - ldr r3, [pc, #164] @ ee6cc <__cxa_atexit@plt+0xe21f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #160] @ ee6d0 <__cxa_atexit@plt+0xe21f8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - add r3, r6, #8 │ │ │ │ - stm r3, {r1, r7, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ + cmp r3, r2 │ │ │ │ + addeq r7, r7, #4 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ee6b0 <__cxa_atexit@plt+0xe21d8> │ │ │ │ - ldr r3, [pc, #100] @ ee6d8 <__cxa_atexit@plt+0xe2200> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #96] @ ee6dc <__cxa_atexit@plt+0xe2204> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - add r3, r6, #8 │ │ │ │ - stm r3, {r1, r7, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + bicseq fp, ip, ip, ror #27 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ eb0b0 <__cxa_atexit@plt+0xdebd8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + cmp r2, r7 │ │ │ │ + addeq r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ ee6d4 <__cxa_atexit@plt+0xe21fc> │ │ │ │ + ldrheq fp, [ip, #216] @ 0xd8 │ │ │ │ + biceq r0, r6, ip, rrx │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #11 │ │ │ │ + bne eb0e4 <__cxa_atexit@plt+0xdec0c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1b34ec4 <__cxa_atexit@plt+0x1b289ec> │ │ │ │ + ldr r7, [pc, #16] @ eb0fc <__cxa_atexit@plt+0xdec24> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ eb100 <__cxa_atexit@plt+0xdec28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - ldrsbeq r8, [ip, #172] @ 0xac │ │ │ │ - biceq r9, r5, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - bicseq r8, ip, ip, ror #20 │ │ │ │ - biceq r8, r5, r0, asr sp │ │ │ │ + biceq r0, r6, ip, lsr r0 │ │ │ │ + biceq r0, r6, r0, lsr r0 │ │ │ │ + biceq r0, r6, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne ee744 <__cxa_atexit@plt+0xe226c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ee780 <__cxa_atexit@plt+0xe22a8> │ │ │ │ - ldr r1, [pc, #116] @ ee78c <__cxa_atexit@plt+0xe22b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #112] @ ee790 <__cxa_atexit@plt+0xe22b8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ee780 <__cxa_atexit@plt+0xe22a8> │ │ │ │ - ldr r1, [pc, #64] @ ee794 <__cxa_atexit@plt+0xe22bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #60] @ ee798 <__cxa_atexit@plt+0xe22c0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #10 │ │ │ │ + bne eb134 <__cxa_atexit@plt+0xdec5c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ eb14c <__cxa_atexit@plt+0xdec74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ eb150 <__cxa_atexit@plt+0xdec78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - bicseq r8, ip, ip, ror #19 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - bicseq r8, ip, ip, lsl #19 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ee7d4 <__cxa_atexit@plt+0xe22fc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ ee7dc <__cxa_atexit@plt+0xe2304> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + biceq pc, r5, ip, ror #31 │ │ │ │ + biceq pc, r5, r0, ror #31 │ │ │ │ + biceq pc, r5, ip, asr #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #7 │ │ │ │ + bne eb184 <__cxa_atexit@plt+0xdecac> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ eb19c <__cxa_atexit@plt+0xdecc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ eb1a0 <__cxa_atexit@plt+0xdecc8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r8, [ip, #56] @ 0x38 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ee818 <__cxa_atexit@plt+0xe2340> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ ee820 <__cxa_atexit@plt+0xe2348> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + strexbeq pc, ip, [r5] @ │ │ │ │ + strexbeq pc, r0, [r5] @ │ │ │ │ + biceq pc, r5, ip, ror pc @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #6 │ │ │ │ + bne eb1d4 <__cxa_atexit@plt+0xdecfc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b dbdae8 <__cxa_atexit@plt+0xdb1610> │ │ │ │ + ldr r7, [pc, #16] @ eb1ec <__cxa_atexit@plt+0xded14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ eb1f0 <__cxa_atexit@plt+0xded18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dc8394 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ee868 <__cxa_atexit@plt+0xe2390> │ │ │ │ - ldr r7, [pc, #52] @ ee87c <__cxa_atexit@plt+0xe23a4> │ │ │ │ + biceq pc, r5, ip, asr #30 │ │ │ │ + biceq pc, r5, r0, asr #30 │ │ │ │ + biceq pc, r5, ip, lsr #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne eb224 <__cxa_atexit@plt+0xded4c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ eb23c <__cxa_atexit@plt+0xded64> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq ee85c <__cxa_atexit@plt+0xe2384> │ │ │ │ - mov r7, sl │ │ │ │ - b ee88c <__cxa_atexit@plt+0xe23b4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ eb240 <__cxa_atexit@plt+0xded68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ee880 <__cxa_atexit@plt+0xe23a8> │ │ │ │ + strdeq pc, [r5, #236] @ 0xec │ │ │ │ + strdeq pc, [r5, #224] @ 0xe0 │ │ │ │ + ldrdeq pc, [r5, #236] @ 0xec │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne eb284 <__cxa_atexit@plt+0xdedac> │ │ │ │ + ldr r3, [pc, #56] @ eb2a4 <__cxa_atexit@plt+0xdedcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1b35d84 <__cxa_atexit@plt+0x1b298ac> │ │ │ │ + ldr r7, [pc, #16] @ eb29c <__cxa_atexit@plt+0xdedc4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #8] @ eb2a0 <__cxa_atexit@plt+0xdedc8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ + stlexbeq pc, ip, [r5] │ │ │ │ + stlexbeq pc, r0, [r5] │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r8, r5, r4, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldmib r5, {r1, lr} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ee8e4 <__cxa_atexit@plt+0xe240c> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ee920 <__cxa_atexit@plt+0xe2448> │ │ │ │ - ldr r2, [pc, #116] @ ee92c <__cxa_atexit@plt+0xe2454> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #112] @ ee930 <__cxa_atexit@plt+0xe2458> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add r2, r3, #8 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc ee920 <__cxa_atexit@plt+0xe2448> │ │ │ │ - ldr r2, [pc, #64] @ ee934 <__cxa_atexit@plt+0xe245c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #60] @ ee938 <__cxa_atexit@plt+0xe2460> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add r2, r3, #8 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - bicseq r8, ip, ip, asr #16 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - bicseq r8, ip, ip, ror #15 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ ee95c <__cxa_atexit@plt+0xe2484> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne eb2c8 <__cxa_atexit@plt+0xdedf0> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b35d84 <__cxa_atexit@plt+0x1b298ac> │ │ │ │ + ldr r7, [pc, #12] @ eb2dc <__cxa_atexit@plt+0xdee04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - bicseq r8, ip, r4, lsl #6 │ │ │ │ - biceq r8, r5, ip, asr #23 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ ee984 <__cxa_atexit@plt+0xe24ac> │ │ │ │ + bicseq fp, ip, r0, ror #19 │ │ │ │ + biceq pc, r5, r0, asr #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne eb310 <__cxa_atexit@plt+0xdee38> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ eb328 <__cxa_atexit@plt+0xdee50> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ eb32c <__cxa_atexit@plt+0xdee54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - biceq r8, r5, r0, asr #23 │ │ │ │ - ldrdeq r8, [r5, #208] @ 0xd0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ee9f4 <__cxa_atexit@plt+0xe251c> │ │ │ │ - ldr r3, [pc, #88] @ eea04 <__cxa_atexit@plt+0xe252c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ + biceq pc, r5, r0, lsl lr @ │ │ │ │ + biceq pc, r5, r4, lsl #28 │ │ │ │ + strdeq pc, [r5, #208] @ 0xd0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - beq ee9d4 <__cxa_atexit@plt+0xe24fc> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne ee9e0 <__cxa_atexit@plt+0xe2508> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ eea0c <__cxa_atexit@plt+0xe2534> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b ee9e8 <__cxa_atexit@plt+0xe2510> │ │ │ │ - ldr r7, [pc, #32] @ eea08 <__cxa_atexit@plt+0xe2530> │ │ │ │ + bne eb370 <__cxa_atexit@plt+0xdee98> │ │ │ │ + ldr r3, [pc, #56] @ eb390 <__cxa_atexit@plt+0xdeeb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ eb388 <__cxa_atexit@plt+0xdeeb0> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [pc, #8] @ eb38c <__cxa_atexit@plt+0xdeeb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + strheq pc, [r5, #208] @ 0xd0 @ │ │ │ │ + biceq pc, r5, r4, lsr #27 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne eb3b4 <__cxa_atexit@plt+0xdeedc> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #12] @ eb3c8 <__cxa_atexit@plt+0xdeef0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ eea10 <__cxa_atexit@plt+0xe2538> │ │ │ │ + ldrsheq fp, [ip, #132] @ 0x84 │ │ │ │ + biceq pc, r5, r4, ror #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne eb3fc <__cxa_atexit@plt+0xdef24> │ │ │ │ + ldr r8, [pc, #48] @ eb41c <__cxa_atexit@plt+0xdef44> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1b35fac <__cxa_atexit@plt+0x1b29ad4> │ │ │ │ + ldr r7, [pc, #16] @ eb414 <__cxa_atexit@plt+0xdef3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ eb418 <__cxa_atexit@plt+0xdef40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r8, r5, ip, ror fp │ │ │ │ - biceq r8, r5, r0, asr #22 │ │ │ │ - biceq r8, r5, r8, ror sp │ │ │ │ - biceq r8, r5, r8, asr #26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + biceq pc, r5, r4, lsr #26 │ │ │ │ + biceq pc, r5, r8, lsl sp @ │ │ │ │ + biceq pc, r5, r0, lsr #26 │ │ │ │ + biceq pc, r5, r0, lsl #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ eea4c <__cxa_atexit@plt+0xe2574> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ eea50 <__cxa_atexit@plt+0xe2578> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne eb448 <__cxa_atexit@plt+0xdef70> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #16] @ eb460 <__cxa_atexit@plt+0xdef88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #8] @ eb464 <__cxa_atexit@plt+0xdef8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r5, #164] @ 0xa4 │ │ │ │ - biceq r8, r5, r4, lsr fp │ │ │ │ + ldrdeq pc, [r5, #200] @ 0xc8 │ │ │ │ + biceq pc, r5, ip, asr #25 │ │ │ │ + ldrdeq pc, [r5, #196] @ 0xc4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ eea74 <__cxa_atexit@plt+0xe259c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - bicseq r8, ip, ip, ror #3 │ │ │ │ - strheq r8, [r5, #164] @ 0xa4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ eea9c <__cxa_atexit@plt+0xe25c4> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi eb4c8 <__cxa_atexit@plt+0xdeff0> │ │ │ │ + ldr r7, [pc, #96] @ eb4ec <__cxa_atexit@plt+0xdf014> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - biceq r8, r5, r8, lsr #21 │ │ │ │ - strheq r8, [r5, #200] @ 0xc8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi eeb0c <__cxa_atexit@plt+0xe2634> │ │ │ │ - ldr r3, [pc, #88] @ eeb1c <__cxa_atexit@plt+0xe2644> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq eeaec <__cxa_atexit@plt+0xe2614> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne eeaf8 <__cxa_atexit@plt+0xe2620> │ │ │ │ + bhi eb4d8 <__cxa_atexit@plt+0xdf000> │ │ │ │ + ldr r7, [pc, #76] @ eb4f0 <__cxa_atexit@plt+0xdf018> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq eb4bc <__cxa_atexit@plt+0xdefe4> │ │ │ │ + mov r7, r8 │ │ │ │ + b ea5b0 <__cxa_atexit@plt+0xde0d8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ eeb24 <__cxa_atexit@plt+0xe264c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b eeb00 <__cxa_atexit@plt+0xe2628> │ │ │ │ - ldr r7, [pc, #32] @ eeb20 <__cxa_atexit@plt+0xe2648> │ │ │ │ + ldr r7, [pc, #40] @ eb4f8 <__cxa_atexit@plt+0xdf020> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ eeb28 <__cxa_atexit@plt+0xe2650> │ │ │ │ + ldr r7, [pc, #20] @ eb4f4 <__cxa_atexit@plt+0xdf01c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r8, r5, r4, ror #20 │ │ │ │ - biceq r8, r5, r8, lsr #20 │ │ │ │ - biceq r8, r5, r4, ror ip │ │ │ │ - biceq r8, r5, r0, lsr ip │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffff108 │ │ │ │ + biceq pc, r5, r8, ror #24 │ │ │ │ + biceq pc, r5, r0, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ eeb64 <__cxa_atexit@plt+0xe268c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ eeb68 <__cxa_atexit@plt+0xe2690> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ eb530 <__cxa_atexit@plt+0xdf058> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ eb534 <__cxa_atexit@plt+0xdf05c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r5, #156] @ 0x9c │ │ │ │ - biceq r8, r5, ip, lsl sl │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov lr, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi eebe0 <__cxa_atexit@plt+0xe2708> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - sub r1, r5, #24 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi eebf0 <__cxa_atexit@plt+0xe2718> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc eebf8 <__cxa_atexit@plt+0xe2720> │ │ │ │ - ldr r0, [pc, #104] @ eec20 <__cxa_atexit@plt+0xe2748> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #100] @ eec24 <__cxa_atexit@plt+0xe274c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r5, #24 │ │ │ │ - stm r2, {r0, r6, r8, r9, lr} │ │ │ │ - str r9, [r6, #8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bicseq fp, ip, r4, lsr #15 │ │ │ │ + ldrsbeq fp, [ip, #100] @ 0x64 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi eb590 <__cxa_atexit@plt+0xdf0b8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq eb588 <__cxa_atexit@plt+0xdf0b0> │ │ │ │ + ldr r3, [pc, #48] @ eb598 <__cxa_atexit@plt+0xdf0c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #36] @ eb59c <__cxa_atexit@plt+0xdf0c4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - mov r9, lr │ │ │ │ + b 1b69858 <__cxa_atexit@plt+0x1b5d380> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b eec00 <__cxa_atexit@plt+0xe2728> │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ eec1c <__cxa_atexit@plt+0xe2744> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov sl, lr │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, r5, r4, lsl #22 │ │ │ │ - @ instruction: 0xffffce00 │ │ │ │ - @ instruction: 0xffffc2e4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov lr, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi eec9c <__cxa_atexit@plt+0xe27c4> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - sub r1, r5, #24 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi eecac <__cxa_atexit@plt+0xe27d4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc eecb4 <__cxa_atexit@plt+0xe27dc> │ │ │ │ - ldr r0, [pc, #104] @ eecdc <__cxa_atexit@plt+0xe2804> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #100] @ eece0 <__cxa_atexit@plt+0xe2808> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r5, #24 │ │ │ │ - stm r2, {r0, r6, r8, r9, lr} │ │ │ │ - str r9, [r6, #8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bicseq fp, ip, ip, lsl #13 │ │ │ │ + bicseq fp, ip, r8, lsr #25 │ │ │ │ + ldrdeq pc, [r5, #176] @ 0xb0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi eb5fc <__cxa_atexit@plt+0xdf124> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq eb5f4 <__cxa_atexit@plt+0xdf11c> │ │ │ │ + ldr r3, [pc, #48] @ eb604 <__cxa_atexit@plt+0xdf12c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #36] @ eb608 <__cxa_atexit@plt+0xdf130> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - mov r9, lr │ │ │ │ - bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b eecbc <__cxa_atexit@plt+0xe27e4> │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ eecd8 <__cxa_atexit@plt+0xe2800> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov sl, lr │ │ │ │ + b 15a5818 <__cxa_atexit@plt+0x1599340> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq r8, r5, r0, ror #20 │ │ │ │ - @ instruction: 0xffffec00 │ │ │ │ - @ instruction: 0xffffe198 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - sub r1, r5, #4 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi eed78 <__cxa_atexit@plt+0xe28a0> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi eed8c <__cxa_atexit@plt+0xe28b4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc eed94 <__cxa_atexit@plt+0xe28bc> │ │ │ │ - ldr r7, [pc, #128] @ eedb4 <__cxa_atexit@plt+0xe28dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #124] @ eedb8 <__cxa_atexit@plt+0xe28e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r0, {r7, r9} │ │ │ │ - str r3, [r0, #12] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq eed68 <__cxa_atexit@plt+0xe2890> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b ec2a0 <__cxa_atexit@plt+0xdfdc8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r6, r0 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r1 │ │ │ │ - mov r6, r0 │ │ │ │ - b eed9c <__cxa_atexit@plt+0xe28c4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ eedbc <__cxa_atexit@plt+0xe28e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, r3 │ │ │ │ + bicseq fp, ip, r0, lsr #12 │ │ │ │ + bicseq fp, ip, r0, asr #24 │ │ │ │ + biceq pc, r5, r4, lsl #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi eb660 <__cxa_atexit@plt+0xdf188> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq eb658 <__cxa_atexit@plt+0xdf180> │ │ │ │ + ldr r8, [pc, #40] @ eb668 <__cxa_atexit@plt+0xdf190> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ eb66c <__cxa_atexit@plt+0xdf194> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15c025c <__cxa_atexit@plt+0x15b3d84> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffd368 │ │ │ │ - @ instruction: 0xffffd560 │ │ │ │ - biceq r8, r5, r4, ror r9 │ │ │ │ - strdeq r8, [r5, #128] @ 0x80 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi eee28 <__cxa_atexit@plt+0xe2950> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi eee30 <__cxa_atexit@plt+0xe2958> │ │ │ │ - ldr r2, [pc, #92] @ eee54 <__cxa_atexit@plt+0xe297c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq eee18 <__cxa_atexit@plt+0xe2940> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b ea27c <__cxa_atexit@plt+0xddda4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + biceq pc, r5, r8, asr #22 │ │ │ │ + bicseq fp, ip, ip, lsr #11 │ │ │ │ + biceq pc, r5, r0, asr #22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi eb6c8 <__cxa_atexit@plt+0xdf1f0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq eb6c0 <__cxa_atexit@plt+0xdf1e8> │ │ │ │ + ldr r3, [pc, #44] @ eb6d0 <__cxa_atexit@plt+0xdf1f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ eb6d4 <__cxa_atexit@plt+0xdf1fc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 15c025c <__cxa_atexit@plt+0x15b3d84> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ eee58 <__cxa_atexit@plt+0xe2980> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffb480 │ │ │ │ - biceq r8, r5, r4, lsl #17 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi eeeac <__cxa_atexit@plt+0xe29d4> │ │ │ │ - ldr r7, [pc, #52] @ eeec0 <__cxa_atexit@plt+0xe29e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq eeea0 <__cxa_atexit@plt+0xe29c8> │ │ │ │ - mov r7, sl │ │ │ │ - b ee070 <__cxa_atexit@plt+0xe1b98> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + bicseq fp, ip, r0, asr r5 │ │ │ │ + bicseq fp, ip, r0, ror fp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eb710 <__cxa_atexit@plt+0xdf238> │ │ │ │ + ldr r3, [pc, #40] @ eb728 <__cxa_atexit@plt+0xdf250> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ eeec4 <__cxa_atexit@plt+0xe29ec> │ │ │ │ + ldr r7, [pc, #20] @ eb72c <__cxa_atexit@plt+0xdf254> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff1e0 │ │ │ │ - biceq r8, r5, r8, lsl #17 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi eeefc <__cxa_atexit@plt+0xe2a24> │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - str sl, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b edbac <__cxa_atexit@plt+0xe16d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + bicseq fp, ip, r0, ror #13 │ │ │ │ + biceq pc, r5, r0, asr #21 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eb768 <__cxa_atexit@plt+0xdf290> │ │ │ │ + ldr r3, [pc, #40] @ eb780 <__cxa_atexit@plt+0xdf2a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi eef40 <__cxa_atexit@plt+0xe2a68> │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - str sl, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b ee3cc <__cxa_atexit@plt+0xe1ef4> │ │ │ │ + ldr r7, [pc, #20] @ eb784 <__cxa_atexit@plt+0xdf2ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + ldrheq fp, [ip, #140] @ 0x8c │ │ │ │ + biceq pc, r5, ip, ror #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi eefa0 <__cxa_atexit@plt+0xe2ac8> │ │ │ │ - ldr r7, [pc, #52] @ eefb4 <__cxa_atexit@plt+0xe2adc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq eef94 <__cxa_atexit@plt+0xe2abc> │ │ │ │ - mov r7, sl │ │ │ │ - b ee88c <__cxa_atexit@plt+0xe23b4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eb7c0 <__cxa_atexit@plt+0xdf2e8> │ │ │ │ + ldr r3, [pc, #40] @ eb7d8 <__cxa_atexit@plt+0xdf300> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ eefb8 <__cxa_atexit@plt+0xe2ae0> │ │ │ │ + ldr r7, [pc, #20] @ eb7dc <__cxa_atexit@plt+0xdf304> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff908 │ │ │ │ - biceq r8, r5, ip, lsr #15 │ │ │ │ - biceq r8, r5, r4, lsr #12 │ │ │ │ + bicseq fp, ip, r8, ror sl │ │ │ │ + biceq pc, r5, r8, lsl sl @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ef018 <__cxa_atexit@plt+0xe2b40> │ │ │ │ - ldr r7, [pc, #64] @ ef030 <__cxa_atexit@plt+0xe2b58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ ef034 <__cxa_atexit@plt+0xe2b5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eb818 <__cxa_atexit@plt+0xdf340> │ │ │ │ + ldr r3, [pc, #40] @ eb830 <__cxa_atexit@plt+0xdf358> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ ef038 <__cxa_atexit@plt+0xe2b60> │ │ │ │ + ldr r7, [pc, #20] @ eb834 <__cxa_atexit@plt+0xdf35c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffad2c │ │ │ │ - @ instruction: 0xffffadb0 │ │ │ │ - biceq r8, r5, ip, asr #11 │ │ │ │ - biceq r8, r5, r0, lsr #8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ef074 <__cxa_atexit@plt+0xe2b9c> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - str sl, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b e9360 <__cxa_atexit@plt+0xdce88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + bicseq fp, ip, r4, lsr #20 │ │ │ │ + biceq pc, r5, r4, asr #19 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eb870 <__cxa_atexit@plt+0xdf398> │ │ │ │ + ldr r3, [pc, #40] @ eb888 <__cxa_atexit@plt+0xdf3b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ef0b8 <__cxa_atexit@plt+0xe2be0> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - str sl, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b e9808 <__cxa_atexit@plt+0xdd330> │ │ │ │ + ldr r7, [pc, #20] @ eb88c <__cxa_atexit@plt+0xdf3b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r5, #68] @ 0x44 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ef114 <__cxa_atexit@plt+0xe2c3c> │ │ │ │ - ldr r2, [pc, #68] @ ef130 <__cxa_atexit@plt+0xe2c58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r3, r3, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ef120 <__cxa_atexit@plt+0xe2c48> │ │ │ │ - ldr r5, [pc, #48] @ ef138 <__cxa_atexit@plt+0xe2c60> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1526650 <__cxa_atexit@plt+0x151a178> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldrsbeq fp, [ip, #144] @ 0x90 │ │ │ │ + biceq pc, r5, r0, ror r9 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eb8c8 <__cxa_atexit@plt+0xdf3f0> │ │ │ │ + ldr r3, [pc, #40] @ eb8e0 <__cxa_atexit@plt+0xdf408> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ ef134 <__cxa_atexit@plt+0xe2c5c> │ │ │ │ + ldr r7, [pc, #20] @ eb8e4 <__cxa_atexit@plt+0xdf40c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrheq r7, [ip, #160] @ 0xa0 │ │ │ │ - @ instruction: 0x01c5849c │ │ │ │ - @ instruction: 0xffffa990 │ │ │ │ + bicseq fp, ip, ip, ror r9 │ │ │ │ + biceq pc, r5, ip, lsl r9 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #164 @ 0xa4 │ │ │ │ - cmp r3, sl │ │ │ │ - bcc ef2bc <__cxa_atexit@plt+0xe2de4> │ │ │ │ - ldr r1, [pc, #376] @ ef2d8 <__cxa_atexit@plt+0xe2e00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #372] @ ef2dc <__cxa_atexit@plt+0xe2e04> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #368] @ ef2e0 <__cxa_atexit@plt+0xe2e08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #364] @ ef2e4 <__cxa_atexit@plt+0xe2e0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r6, #44]! @ 0x2c │ │ │ │ - sub r1, sl, #157 @ 0x9d │ │ │ │ - str r1, [r6, #120] @ 0x78 │ │ │ │ - sub r1, sl, #149 @ 0x95 │ │ │ │ - str r1, [r6, #116] @ 0x74 │ │ │ │ - sub r1, sl, #141 @ 0x8d │ │ │ │ - str r1, [r6, #112] @ 0x70 │ │ │ │ - sub r1, sl, #133 @ 0x85 │ │ │ │ - str r1, [r6, #108] @ 0x6c │ │ │ │ - sub r1, sl, #126 @ 0x7e │ │ │ │ - str r1, [r6, #104] @ 0x68 │ │ │ │ - sub r1, sl, #102 @ 0x66 │ │ │ │ - str r1, [r6, #92] @ 0x5c │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr r7, [pc, #304] @ ef2e8 <__cxa_atexit@plt+0xe2e10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ - sub r0, sl, #95 @ 0x5f │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ - add r0, r3, #1 │ │ │ │ - ldr r3, [pc, #284] @ ef2ec <__cxa_atexit@plt+0xe2e14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - add r0, r2, #1 │ │ │ │ - ldr r2, [pc, #272] @ ef2f0 <__cxa_atexit@plt+0xe2e18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ - sub r0, sl, #85 @ 0x55 │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ - sub r0, sl, #77 @ 0x4d │ │ │ │ - str r0, [r6, #68] @ 0x44 │ │ │ │ - ldr r0, [pc, #248] @ ef2f4 <__cxa_atexit@plt+0xe2e1c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - ldr ip, [pc, #240] @ ef2f8 <__cxa_atexit@plt+0xe2e20> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #236] @ ef2fc <__cxa_atexit@plt+0xe2e24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #232] @ ef300 <__cxa_atexit@plt+0xe2e28> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #228] @ ef304 <__cxa_atexit@plt+0xe2e2c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #224] @ ef308 <__cxa_atexit@plt+0xe2e30> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - ldr r2, [pc, #216] @ ef30c <__cxa_atexit@plt+0xe2e34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r6, #56] @ 0x38 │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - ldr r3, [pc, #184] @ ef310 <__cxa_atexit@plt+0xe2e38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #172] @ ef314 <__cxa_atexit@plt+0xe2e3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r8, [r6, #-4] │ │ │ │ - str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r6, #-32] @ 0xffffffe0 │ │ │ │ - str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r6, #24 │ │ │ │ - stm lr, {r1, r8, ip} │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - mov r7, r6 │ │ │ │ - str r9, [r7, #8]! │ │ │ │ - str r7, [r6, #96] @ 0x60 │ │ │ │ mov r7, r6 │ │ │ │ - str r2, [r7, #48]! @ 0x30 │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - str r6, [r6, #100] @ 0x64 │ │ │ │ - sub r7, sl, #59 @ 0x3b │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eb920 <__cxa_atexit@plt+0xdf448> │ │ │ │ + ldr r3, [pc, #40] @ eb938 <__cxa_atexit@plt+0xdf460> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - mov r6, sl │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ ef318 <__cxa_atexit@plt+0xe2e40> │ │ │ │ + ldr r7, [pc, #20] @ eb93c <__cxa_atexit@plt+0xdf464> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #164 @ 0xa4 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd70 │ │ │ │ - strdeq r8, [r5, #80] @ 0x50 │ │ │ │ - biceq r8, r5, ip, ror #11 │ │ │ │ - strdeq r8, [r5, #92] @ 0x5c │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0xfffffc84 │ │ │ │ - @ instruction: 0x01dc7d98 │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - @ instruction: 0xfffff954 │ │ │ │ - @ instruction: 0xfffffcec │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - biceq r8, r5, r0, lsl r5 │ │ │ │ + bicseq fp, ip, r8, lsr #18 │ │ │ │ + biceq pc, r5, r8, asr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ ef33c <__cxa_atexit@plt+0xe2e64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eb978 <__cxa_atexit@plt+0xdf4a0> │ │ │ │ + ldr r3, [pc, #40] @ eb990 <__cxa_atexit@plt+0xdf4b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - biceq r8, r5, r4, asr #9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [pc, #20] @ eb994 <__cxa_atexit@plt+0xdf4bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq fp, [ip, #132] @ 0x84 │ │ │ │ + biceq pc, r5, r4, ror r8 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc ef378 <__cxa_atexit@plt+0xe2ea0> │ │ │ │ - ldr r3, [pc, #40] @ ef390 <__cxa_atexit@plt+0xe2eb8> │ │ │ │ + bcc eb9d0 <__cxa_atexit@plt+0xdf4f8> │ │ │ │ + ldr r3, [pc, #40] @ eb9e8 <__cxa_atexit@plt+0xdf510> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ef394 <__cxa_atexit@plt+0xe2ebc> │ │ │ │ + ldr r7, [pc, #20] @ eb9ec <__cxa_atexit@plt+0xdf514> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r7, ip, ip, lsl #27 │ │ │ │ - biceq r8, r5, r8, lsl #9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + bicseq fp, ip, r0, lsl #17 │ │ │ │ + biceq pc, r5, r0, lsr #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc ef3d0 <__cxa_atexit@plt+0xe2ef8> │ │ │ │ - ldr r3, [pc, #40] @ ef3e8 <__cxa_atexit@plt+0xe2f10> │ │ │ │ + bcc eba28 <__cxa_atexit@plt+0xdf550> │ │ │ │ + ldr r3, [pc, #40] @ eba40 <__cxa_atexit@plt+0xdf568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ef3ec <__cxa_atexit@plt+0xe2f14> │ │ │ │ + ldr r7, [pc, #20] @ eba44 <__cxa_atexit@plt+0xdf56c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r7, ip, r0, lsr sp │ │ │ │ - biceq r8, r5, r4, lsr r4 │ │ │ │ + bicseq fp, ip, ip, lsr #16 │ │ │ │ + biceq pc, r5, ip, asr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc ef450 <__cxa_atexit@plt+0xe2f78> │ │ │ │ - ldr r3, [pc, #40] @ ef468 <__cxa_atexit@plt+0xe2f90> │ │ │ │ + bcc eba80 <__cxa_atexit@plt+0xdf5a8> │ │ │ │ + ldr r3, [pc, #40] @ eba98 <__cxa_atexit@plt+0xdf5c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ef46c <__cxa_atexit@plt+0xe2f94> │ │ │ │ + ldr r7, [pc, #20] @ eba9c <__cxa_atexit@plt+0xdf5c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r7, [ip, #124] @ 0x7c │ │ │ │ - biceq r8, r5, r0, asr #7 │ │ │ │ - biceq r8, r5, r4, ror r0 │ │ │ │ + ldrsbeq fp, [ip, #120] @ 0x78 │ │ │ │ + biceq pc, r5, r8, ror r7 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ ef494 <__cxa_atexit@plt+0xe2fbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ebad8 <__cxa_atexit@plt+0xdf600> │ │ │ │ + ldr r3, [pc, #40] @ ebaf0 <__cxa_atexit@plt+0xdf618> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ ebaf4 <__cxa_atexit@plt+0xdf61c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r8, r5, r8, rrx │ │ │ │ - biceq r8, r5, r0, lsr r0 │ │ │ │ + bicseq fp, ip, r4, lsl #15 │ │ │ │ + biceq pc, r5, r4, lsr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ef4ec <__cxa_atexit@plt+0xe3014> │ │ │ │ - ldr r3, [pc, #64] @ ef4fc <__cxa_atexit@plt+0xe3024> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq ef4dc <__cxa_atexit@plt+0xe3004> │ │ │ │ - ldr r7, [pc, #48] @ ef500 <__cxa_atexit@plt+0xe3028> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ebb30 <__cxa_atexit@plt+0xdf658> │ │ │ │ + ldr r3, [pc, #40] @ ebb48 <__cxa_atexit@plt+0xdf670> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ef504 <__cxa_atexit@plt+0xe302c> │ │ │ │ + ldr r7, [pc, #20] @ ebb4c <__cxa_atexit@plt+0xdf674> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - biceq r8, r5, r4 │ │ │ │ - biceq r8, r5, r0, lsr r3 │ │ │ │ - biceq r7, r5, r4, asr #31 │ │ │ │ + bicseq fp, ip, r0, lsr r7 │ │ │ │ + ldrdeq pc, [r5, #96] @ 0x60 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ ef528 <__cxa_atexit@plt+0xe3050> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ebb88 <__cxa_atexit@plt+0xdf6b0> │ │ │ │ + ldr r3, [pc, #40] @ ebba0 <__cxa_atexit@plt+0xdf6c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ ebba4 <__cxa_atexit@plt+0xdf6cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r7, [r5, #248] @ 0xf8 │ │ │ │ - biceq r7, r5, r0, ror pc │ │ │ │ + ldrsbeq fp, [ip, #108] @ 0x6c │ │ │ │ + biceq pc, r5, ip, ror r6 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ ef550 <__cxa_atexit@plt+0xe3078> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ebbe0 <__cxa_atexit@plt+0xdf708> │ │ │ │ + ldr r3, [pc, #40] @ ebbf8 <__cxa_atexit@plt+0xdf720> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ ebbfc <__cxa_atexit@plt+0xdf724> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r7, r5, r4, ror #30 │ │ │ │ - biceq r7, r5, ip, lsr #30 │ │ │ │ + bicseq fp, ip, r4, lsl r2 │ │ │ │ + biceq pc, r5, r8, lsr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ef5a8 <__cxa_atexit@plt+0xe30d0> │ │ │ │ - ldr r3, [pc, #64] @ ef5b8 <__cxa_atexit@plt+0xe30e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq ef598 <__cxa_atexit@plt+0xe30c0> │ │ │ │ - ldr r7, [pc, #48] @ ef5bc <__cxa_atexit@plt+0xe30e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ebc38 <__cxa_atexit@plt+0xdf760> │ │ │ │ + ldr r3, [pc, #40] @ ebc50 <__cxa_atexit@plt+0xdf778> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ef5c0 <__cxa_atexit@plt+0xe30e8> │ │ │ │ + ldr r7, [pc, #20] @ ebc54 <__cxa_atexit@plt+0xdf77c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - biceq r7, r5, r0, lsl #30 │ │ │ │ - biceq r8, r5, r4, lsl #5 │ │ │ │ - biceq r7, r5, r0, asr #29 │ │ │ │ + bicseq fp, ip, r0, lsr r6 │ │ │ │ + ldrdeq pc, [r5, #84] @ 0x54 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ ef5e4 <__cxa_atexit@plt+0xe310c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ebc90 <__cxa_atexit@plt+0xdf7b8> │ │ │ │ + ldr r3, [pc, #40] @ ebca8 <__cxa_atexit@plt+0xdf7d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - strheq r7, [r5, #228] @ 0xe4 │ │ │ │ - biceq r8, r5, r4, lsr #6 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ef61c <__cxa_atexit@plt+0xe3144> │ │ │ │ - ldr r3, [pc, #32] @ ef62c <__cxa_atexit@plt+0xe3154> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [pc, #12] @ ef630 <__cxa_atexit@plt+0xe3158> │ │ │ │ + ldr r7, [pc, #20] @ ebcac <__cxa_atexit@plt+0xdf7d4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq r8, r5, ip, ror #5 │ │ │ │ - ldrdeq r8, [r5, #44] @ 0x2c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ef68c <__cxa_atexit@plt+0xe31b4> │ │ │ │ - ldr r7, [pc, #60] @ ef6a8 <__cxa_atexit@plt+0xe31d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #56] @ ef6ac <__cxa_atexit@plt+0xe31d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #28] @ ef6b0 <__cxa_atexit@plt+0xe31d8> │ │ │ │ + bicseq fp, ip, ip, lsl #9 │ │ │ │ + biceq pc, r5, r0, lsl #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ebce8 <__cxa_atexit@plt+0xdf810> │ │ │ │ + ldr r3, [pc, #40] @ ebd00 <__cxa_atexit@plt+0xdf828> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ ebd04 <__cxa_atexit@plt+0xdf82c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - biceq r8, r5, ip, lsr #5 │ │ │ │ - biceq r8, r5, r4, lsl #5 │ │ │ │ + bicseq fp, ip, r8, ror #6 │ │ │ │ + biceq pc, r5, ip, lsr #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ebd40 <__cxa_atexit@plt+0xdf868> │ │ │ │ + ldr r2, [pc, #36] @ ebd48 <__cxa_atexit@plt+0xdf870> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ebd4c <__cxa_atexit@plt+0xdf874> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strheq pc, [r5, #68] @ 0x44 @ │ │ │ │ + bicseq sl, ip, r8, ror lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ebd88 <__cxa_atexit@plt+0xdf8b0> │ │ │ │ + ldr r2, [pc, #36] @ ebd90 <__cxa_atexit@plt+0xdf8b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ebd94 <__cxa_atexit@plt+0xdf8bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq pc, r5, r0, ror r4 @ │ │ │ │ + bicseq sl, ip, r0, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ef6ec <__cxa_atexit@plt+0xe3214> │ │ │ │ - ldr r2, [pc, #36] @ ef6f4 <__cxa_atexit@plt+0xe321c> │ │ │ │ + bhi ebdd0 <__cxa_atexit@plt+0xdf8f8> │ │ │ │ + ldr r2, [pc, #36] @ ebdd8 <__cxa_atexit@plt+0xdf900> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ ef6f8 <__cxa_atexit@plt+0xe3220> │ │ │ │ + ldr r1, [pc, #32] @ ebddc <__cxa_atexit@plt+0xdf904> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, r5, r8, lsr r1 │ │ │ │ - bicseq r7, ip, r4, asr #9 │ │ │ │ - biceq r8, r5, r8, asr #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + biceq pc, r5, ip, lsr #8 │ │ │ │ + bicseq sl, ip, r8, ror #27 │ │ │ │ + biceq pc, r5, r8, lsr r4 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ef764 <__cxa_atexit@plt+0xe328c> │ │ │ │ + bhi ebe4c <__cxa_atexit@plt+0xdf974> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ef770 <__cxa_atexit@plt+0xe3298> │ │ │ │ - ldr r1, [pc, #80] @ ef780 <__cxa_atexit@plt+0xe32a8> │ │ │ │ + bcc ebe58 <__cxa_atexit@plt+0xdf980> │ │ │ │ + ldr r1, [pc, #84] @ ebe68 <__cxa_atexit@plt+0xdf990> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ ef784 <__cxa_atexit@plt+0xe32ac> │ │ │ │ + ldr r2, [pc, #80] @ ebe6c <__cxa_atexit@plt+0xdf994> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ ef788 <__cxa_atexit@plt+0xe32b0> │ │ │ │ + ldr r7, [pc, #52] @ ebe70 <__cxa_atexit@plt+0xdf998> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - bicseq r7, ip, r4, ror #8 │ │ │ │ - bicseq r7, ip, r4, asr #19 │ │ │ │ - biceq r8, r5, r0, asr #1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ef7dc <__cxa_atexit@plt+0xe3304> │ │ │ │ - ldr r7, [pc, #60] @ ef7f4 <__cxa_atexit@plt+0xe331c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #56] @ ef7f8 <__cxa_atexit@plt+0xe3320> │ │ │ │ + bicseq sl, ip, r8, lsl #27 │ │ │ │ + bicseq fp, ip, r8, ror #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ebeac <__cxa_atexit@plt+0xdf9d4> │ │ │ │ + ldr r2, [pc, #36] @ ebeb4 <__cxa_atexit@plt+0xdf9dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #24] @ ef7fc <__cxa_atexit@plt+0xe3324> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - biceq r8, r5, r0, ror #2 │ │ │ │ - biceq r8, r5, r4, lsr r1 │ │ │ │ - biceq r8, r5, r0, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ef858 <__cxa_atexit@plt+0xe3380> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq ef850 <__cxa_atexit@plt+0xe3378> │ │ │ │ - ldr r7, [pc, #44] @ ef860 <__cxa_atexit@plt+0xe3388> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #40] @ ef864 <__cxa_atexit@plt+0xe338c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b ef148 <__cxa_atexit@plt+0xe2c70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [pc, #32] @ ebeb8 <__cxa_atexit@plt+0xdf9e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, r5, r4, asr r0 │ │ │ │ - ldrheq r7, [ip, #48] @ 0x30 │ │ │ │ - biceq r8, r5, r4, asr #1 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ef89c <__cxa_atexit@plt+0xe33c4> │ │ │ │ - ldr r3, [pc, #32] @ ef8ac <__cxa_atexit@plt+0xe33d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [pc, #12] @ ef8b0 <__cxa_atexit@plt+0xe33d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - biceq r8, r5, ip, lsl #1 │ │ │ │ - biceq r8, r5, ip, ror r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc ef90c <__cxa_atexit@plt+0xe3434> │ │ │ │ - ldr r7, [pc, #60] @ ef928 <__cxa_atexit@plt+0xe3450> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #56] @ ef92c <__cxa_atexit@plt+0xe3454> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #28] @ ef930 <__cxa_atexit@plt+0xe3458> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - biceq r8, r5, ip, asr #32 │ │ │ │ - biceq r8, r5, r4, lsr #32 │ │ │ │ + biceq pc, r5, r4, asr r3 @ │ │ │ │ + bicseq sl, ip, ip, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ef96c <__cxa_atexit@plt+0xe3494> │ │ │ │ - ldr r2, [pc, #36] @ ef974 <__cxa_atexit@plt+0xe349c> │ │ │ │ + bhi ebef4 <__cxa_atexit@plt+0xdfa1c> │ │ │ │ + ldr r2, [pc, #36] @ ebefc <__cxa_atexit@plt+0xdfa24> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ ef978 <__cxa_atexit@plt+0xe34a0> │ │ │ │ + ldr r1, [pc, #32] @ ebf00 <__cxa_atexit@plt+0xdfa28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r7, [r5, #236] @ 0xec │ │ │ │ - bicseq r7, ip, r4, asr #4 │ │ │ │ - strheq r7, [r5, #164] @ 0xa4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + biceq pc, r5, r0, lsl r3 @ │ │ │ │ + bicseq sl, ip, r4, asr #25 │ │ │ │ + strheq pc, [r5, #44] @ 0x2c @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ef9e4 <__cxa_atexit@plt+0xe350c> │ │ │ │ + bhi ebf6c <__cxa_atexit@plt+0xdfa94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ef9f0 <__cxa_atexit@plt+0xe3518> │ │ │ │ - ldr r1, [pc, #80] @ efa00 <__cxa_atexit@plt+0xe3528> │ │ │ │ + bcc ebf78 <__cxa_atexit@plt+0xdfaa0> │ │ │ │ + ldr r1, [pc, #80] @ ebf88 <__cxa_atexit@plt+0xdfab0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ efa04 <__cxa_atexit@plt+0xe352c> │ │ │ │ + ldr r2, [pc, #76] @ ebf8c <__cxa_atexit@plt+0xdfab4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r8, [pc, #56] @ ebf90 <__cxa_atexit@plt+0xdfab8> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ efa08 <__cxa_atexit@plt+0xe3530> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - bicseq r7, ip, r4, ror #3 │ │ │ │ - bicseq r7, ip, ip, lsr r7 │ │ │ │ - biceq r7, r5, r4, lsr #28 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc efa5c <__cxa_atexit@plt+0xe3584> │ │ │ │ - ldr r7, [pc, #60] @ efa74 <__cxa_atexit@plt+0xe359c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #56] @ efa78 <__cxa_atexit@plt+0xe35a0> │ │ │ │ + bicseq sl, ip, r4, ror #24 │ │ │ │ + biceq pc, r5, r0, ror r2 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ebfcc <__cxa_atexit@plt+0xdfaf4> │ │ │ │ + ldr r2, [pc, #36] @ ebfd4 <__cxa_atexit@plt+0xdfafc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #24] @ efa7c <__cxa_atexit@plt+0xe35a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - biceq r7, r5, r0, lsl #30 │ │ │ │ - ldrdeq r7, [r5, #228] @ 0xe4 │ │ │ │ - strdeq r7, [r5, #208] @ 0xd0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi efad8 <__cxa_atexit@plt+0xe3600> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq efad0 <__cxa_atexit@plt+0xe35f8> │ │ │ │ - ldr r3, [pc, #44] @ efae0 <__cxa_atexit@plt+0xe3608> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ efae4 <__cxa_atexit@plt+0xe360c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 15a03d4 <__cxa_atexit@plt+0x1593efc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [pc, #32] @ ebfd8 <__cxa_atexit@plt+0xdfb00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, r5, r8, lsl lr │ │ │ │ - bicseq r7, ip, r0, lsr r1 │ │ │ │ + biceq pc, r5, ip, lsr r2 @ │ │ │ │ + bicseq sl, ip, ip, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi efb18 <__cxa_atexit@plt+0xe3640> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ efb20 <__cxa_atexit@plt+0xe3648> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi ec014 <__cxa_atexit@plt+0xdfb3c> │ │ │ │ + ldr r2, [pc, #36] @ ec01c <__cxa_atexit@plt+0xdfb44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ec020 <__cxa_atexit@plt+0xdfb48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dc7094 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ + strdeq pc, [r5, #24] │ │ │ │ + bicseq sl, ip, r4, lsr #23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi efbcc <__cxa_atexit@plt+0xe36f4> │ │ │ │ - ldr r3, [pc, #144] @ efbd4 <__cxa_atexit@plt+0xe36fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - tst r8, #3 │ │ │ │ - beq efb9c <__cxa_atexit@plt+0xe36c4> │ │ │ │ - ldr r1, [pc, #112] @ efbd8 <__cxa_atexit@plt+0xe3700> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq efbac <__cxa_atexit@plt+0xe36d4> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne efbc4 <__cxa_atexit@plt+0xe36ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi ec05c <__cxa_atexit@plt+0xdfb84> │ │ │ │ + ldr r2, [pc, #36] @ ec064 <__cxa_atexit@plt+0xdfb8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ec068 <__cxa_atexit@plt+0xdfb90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ efbdc <__cxa_atexit@plt+0xe3704> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r7, ip, r0, asr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ efc4c <__cxa_atexit@plt+0xe3774> │ │ │ │ + strheq pc, [r5, #20] @ │ │ │ │ + bicseq sl, ip, ip, asr fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ec0a4 <__cxa_atexit@plt+0xdfbcc> │ │ │ │ + ldr r2, [pc, #36] @ ec0ac <__cxa_atexit@plt+0xdfbd4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq efc24 <__cxa_atexit@plt+0xe374c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne efc40 <__cxa_atexit@plt+0xe3768> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #32] @ ec0b0 <__cxa_atexit@plt+0xdfbd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ efc50 <__cxa_atexit@plt+0xe3778> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - bicseq r6, ip, ip, asr #31 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne efc84 <__cxa_atexit@plt+0xe37ac> │ │ │ │ - ldr r3, [pc, #32] @ efc90 <__cxa_atexit@plt+0xe37b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - @ instruction: 0x01dc6f94 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + biceq pc, r5, r0, ror r1 @ │ │ │ │ + bicseq sl, ip, r4, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r6 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi efd00 <__cxa_atexit@plt+0xe3828> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc efd0c <__cxa_atexit@plt+0xe3834> │ │ │ │ - ldr r1, [pc, #84] @ efd1c <__cxa_atexit@plt+0xe3844> │ │ │ │ + bhi ec0ec <__cxa_atexit@plt+0xdfc14> │ │ │ │ + ldr r2, [pc, #36] @ ec0f4 <__cxa_atexit@plt+0xdfc1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ec0f8 <__cxa_atexit@plt+0xdfc20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [pc, #72] @ efd20 <__cxa_atexit@plt+0xe3848> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq pc, r5, ip, lsr #2 │ │ │ │ + bicseq sl, ip, ip, asr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ec134 <__cxa_atexit@plt+0xdfc5c> │ │ │ │ + ldr r2, [pc, #36] @ ec13c <__cxa_atexit@plt+0xdfc64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ec140 <__cxa_atexit@plt+0xdfc68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - str r0, [r2, #12] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #56] @ efd24 <__cxa_atexit@plt+0xe384c> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq pc, r5, r8, ror #1 │ │ │ │ + bicseq sl, ip, r4, lsl #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ec17c <__cxa_atexit@plt+0xdfca4> │ │ │ │ + ldr r2, [pc, #36] @ ec184 <__cxa_atexit@plt+0xdfcac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ec188 <__cxa_atexit@plt+0xdfcb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + biceq pc, r5, r4, lsr #1 │ │ │ │ + bicseq sl, ip, ip, lsr sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ec1c4 <__cxa_atexit@plt+0xdfcec> │ │ │ │ + ldr r2, [pc, #36] @ ec1cc <__cxa_atexit@plt+0xdfcf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ec1d0 <__cxa_atexit@plt+0xdfcf8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, ip, r0, ror #31 │ │ │ │ - ldrsheq r6, [ip, #224] @ 0xe0 │ │ │ │ - bicseq r6, ip, r8, lsl pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + biceq pc, r5, r0, rrx │ │ │ │ + ldrsheq sl, [ip, #148] @ 0x94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi efd60 <__cxa_atexit@plt+0xe3888> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ efd68 <__cxa_atexit@plt+0xe3890> │ │ │ │ + bhi ec20c <__cxa_atexit@plt+0xdfd34> │ │ │ │ + ldr r2, [pc, #36] @ ec214 <__cxa_atexit@plt+0xdfd3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ec218 <__cxa_atexit@plt+0xdfd40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, ip, ip, asr #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + biceq pc, r5, ip, lsl r0 @ │ │ │ │ + bicseq sl, ip, ip, lsr #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi efda0 <__cxa_atexit@plt+0xe38c8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ efda8 <__cxa_atexit@plt+0xe38d0> │ │ │ │ + bhi ec254 <__cxa_atexit@plt+0xdfd7c> │ │ │ │ + ldr r2, [pc, #36] @ ec25c <__cxa_atexit@plt+0xdfd84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ec260 <__cxa_atexit@plt+0xdfd88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, ip, ip, lsl #28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi efe2c <__cxa_atexit@plt+0xe3954> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc efe38 <__cxa_atexit@plt+0xe3960> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ efe48 <__cxa_atexit@plt+0xe3970> │ │ │ │ + ldrdeq lr, [r5, #248] @ 0xf8 │ │ │ │ + bicseq sl, ip, r4, ror #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ec29c <__cxa_atexit@plt+0xdfdc4> │ │ │ │ + ldr r2, [pc, #36] @ ec2a4 <__cxa_atexit@plt+0xdfdcc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ec2a8 <__cxa_atexit@plt+0xdfdd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ efe4c <__cxa_atexit@plt+0xe3974> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ efe50 <__cxa_atexit@plt+0xe3978> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ efe54 <__cxa_atexit@plt+0xe397c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + strexbeq lr, r4, [r5] │ │ │ │ + bicseq sl, ip, ip, lsl r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ec2e4 <__cxa_atexit@plt+0xdfe0c> │ │ │ │ + ldr r2, [pc, #36] @ ec2ec <__cxa_atexit@plt+0xdfe14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ec2f0 <__cxa_atexit@plt+0xdfe18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r6, [ip, #220] @ 0xdc │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - ldrsheq r6, [ip, #216] @ 0xd8 │ │ │ │ - bicseq r6, ip, ip, lsr #27 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + biceq lr, r5, r0, asr pc │ │ │ │ + ldrsbeq sl, [ip, #132] @ 0x84 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi efe8c <__cxa_atexit@plt+0xe39b4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ efe94 <__cxa_atexit@plt+0xe39bc> │ │ │ │ + bhi ec32c <__cxa_atexit@plt+0xdfe54> │ │ │ │ + ldr r2, [pc, #36] @ ec334 <__cxa_atexit@plt+0xdfe5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ ec338 <__cxa_atexit@plt+0xdfe60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, ip, r0, lsr #26 │ │ │ │ + biceq lr, r5, ip, lsl #30 │ │ │ │ + bicseq sl, ip, ip, lsl #17 │ │ │ │ + biceq lr, r5, r4, ror #29 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ec384 <__cxa_atexit@plt+0xdfeac> │ │ │ │ + ldr r7, [pc, #52] @ ec398 <__cxa_atexit@plt+0xdfec0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq ec378 <__cxa_atexit@plt+0xdfea0> │ │ │ │ + mov r7, sl │ │ │ │ + b ec3ac <__cxa_atexit@plt+0xdfed4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ec39c <__cxa_atexit@plt+0xdfec4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq lr, r5, r0, asr #29 │ │ │ │ + biceq lr, r5, r4, lsl #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + and r6, r2, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq ec474 <__cxa_atexit@plt+0xdff9c> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne ec4a8 <__cxa_atexit@plt+0xdffd0> │ │ │ │ + bic r6, r2, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + sub r6, r6, #2 │ │ │ │ + cmp r6, #18 │ │ │ │ + bhi ec6e8 <__cxa_atexit@plt+0xe0210> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r6, [r1, r6, lsl #2] │ │ │ │ + add pc, r1, r6 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + andeq r0, r0, r0, asr #4 │ │ │ │ + andeq r0, r0, r8, ror r2 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, asr #5 │ │ │ │ + andeq r0, r0, r8, lsr #5 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + andeq r0, r0, r4, lsr #4 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec70c <__cxa_atexit@plt+0xe0234> │ │ │ │ + ldr r1, [pc, #712] @ ec720 <__cxa_atexit@plt+0xe0248> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r2, #1] │ │ │ │ + ldr sl, [r2, #5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + b ec658 <__cxa_atexit@plt+0xe0180> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec6fc <__cxa_atexit@plt+0xe0224> │ │ │ │ + ldr r1, [pc, #652] @ ec718 <__cxa_atexit@plt+0xe0240> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [pc, #648] @ ec71c <__cxa_atexit@plt+0xe0244> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r2, #2] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec6fc <__cxa_atexit@plt+0xe0224> │ │ │ │ + ldr r1, [pc, #596] @ ec714 <__cxa_atexit@plt+0xe023c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r2, #3] │ │ │ │ + b ec650 <__cxa_atexit@plt+0xe0178> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec6fc <__cxa_atexit@plt+0xe0224> │ │ │ │ + ldr r1, [pc, #648] @ ec768 <__cxa_atexit@plt+0xe0290> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ec64c <__cxa_atexit@plt+0xe0174> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec6fc <__cxa_atexit@plt+0xe0224> │ │ │ │ + ldr r1, [pc, #608] @ ec75c <__cxa_atexit@plt+0xe0284> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ec6d0 <__cxa_atexit@plt+0xe01f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec6fc <__cxa_atexit@plt+0xe0224> │ │ │ │ + ldr r1, [pc, #588] @ ec764 <__cxa_atexit@plt+0xe028c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ec64c <__cxa_atexit@plt+0xe0174> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec70c <__cxa_atexit@plt+0xe0234> │ │ │ │ + ldr r1, [pc, #504] @ ec72c <__cxa_atexit@plt+0xe0254> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r2, #1] │ │ │ │ + ldr sl, [r2, #5] │ │ │ │ + ldr r8, [pc, #492] @ ec730 <__cxa_atexit@plt+0xe0258> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec6fc <__cxa_atexit@plt+0xe0224> │ │ │ │ + ldr r1, [pc, #460] @ ec740 <__cxa_atexit@plt+0xe0268> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ec64c <__cxa_atexit@plt+0xe0174> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec6fc <__cxa_atexit@plt+0xe0224> │ │ │ │ + ldr r1, [pc, #464] @ ec760 <__cxa_atexit@plt+0xe0288> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ec6d0 <__cxa_atexit@plt+0xe01f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec6fc <__cxa_atexit@plt+0xe0224> │ │ │ │ + ldr r1, [pc, #376] @ ec724 <__cxa_atexit@plt+0xe024c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ec64c <__cxa_atexit@plt+0xe0174> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec6fc <__cxa_atexit@plt+0xe0224> │ │ │ │ + ldr r1, [pc, #380] @ ec744 <__cxa_atexit@plt+0xe026c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ec64c <__cxa_atexit@plt+0xe0174> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec6fc <__cxa_atexit@plt+0xe0224> │ │ │ │ + ldr r1, [pc, #356] @ ec748 <__cxa_atexit@plt+0xe0270> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r2, #1] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + ldr r3, [pc, #340] @ ec74c <__cxa_atexit@plt+0xe0274> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + b ec660 <__cxa_atexit@plt+0xe0188> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec6fc <__cxa_atexit@plt+0xe0224> │ │ │ │ + ldr r1, [pc, #344] @ ec76c <__cxa_atexit@plt+0xe0294> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ec64c <__cxa_atexit@plt+0xe0174> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec6fc <__cxa_atexit@plt+0xe0224> │ │ │ │ + ldr r1, [pc, #320] @ ec770 <__cxa_atexit@plt+0xe0298> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ec64c <__cxa_atexit@plt+0xe0174> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec6fc <__cxa_atexit@plt+0xe0224> │ │ │ │ + ldr r1, [pc, #232] @ ec734 <__cxa_atexit@plt+0xe025c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r2, #1] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + ldr r3, [pc, #200] @ ec728 <__cxa_atexit@plt+0xe0250> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec6fc <__cxa_atexit@plt+0xe0224> │ │ │ │ + ldr r1, [pc, #180] @ ec738 <__cxa_atexit@plt+0xe0260> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r2, #1] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + ldr r3, [pc, #164] @ ec73c <__cxa_atexit@plt+0xe0264> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + b ec660 <__cxa_atexit@plt+0xe0188> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec6fc <__cxa_atexit@plt+0xe0224> │ │ │ │ + ldr r1, [pc, #164] @ ec758 <__cxa_atexit@plt+0xe0280> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b ec6d0 <__cxa_atexit@plt+0xe01f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ec6fc <__cxa_atexit@plt+0xe0224> │ │ │ │ + ldr r1, [pc, #128] @ ec750 <__cxa_atexit@plt+0xe0278> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r2, #1] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + ldr r3, [pc, #112] @ ec754 <__cxa_atexit@plt+0xe027c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + b ec660 <__cxa_atexit@plt+0xe0188> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + mov r7, #20 │ │ │ │ + b ec700 <__cxa_atexit@plt+0xe0228> │ │ │ │ + @ instruction: 0xfffff84c │ │ │ │ + @ instruction: 0xfffff8c8 │ │ │ │ + biceq lr, r5, r4, lsl sp │ │ │ │ + @ instruction: 0xfffff990 │ │ │ │ + @ instruction: 0xfffff8cc │ │ │ │ + bicseq sl, ip, r4, asr #23 │ │ │ │ + @ instruction: 0xfffff9d8 │ │ │ │ + biceq lr, r5, r4, lsl #25 │ │ │ │ + @ instruction: 0xfffff94c │ │ │ │ + @ instruction: 0xfffff95c │ │ │ │ + bicseq sl, ip, r4, asr #23 │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + @ instruction: 0xfffffaa8 │ │ │ │ + @ instruction: 0xfffffad4 │ │ │ │ + bicseq sl, ip, r8, ror #24 │ │ │ │ + @ instruction: 0xfffffa30 │ │ │ │ + bicseq sl, ip, r0, lsl #23 │ │ │ │ + @ instruction: 0xfffffa94 │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + @ instruction: 0xfffffc48 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + ldrdeq lr, [r5, #164] @ 0xa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 198b128 <__cxa_atexit@plt+0x197ec50> │ │ │ │ + strheq lr, [r5, #172] @ 0xac │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi eff18 <__cxa_atexit@plt+0xe3a40> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ec81c <__cxa_atexit@plt+0xe0344> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc eff24 <__cxa_atexit@plt+0xe3a4c> │ │ │ │ - ldr lr, [pc, #104] @ eff34 <__cxa_atexit@plt+0xe3a5c> │ │ │ │ + bcc ec824 <__cxa_atexit@plt+0xe034c> │ │ │ │ + ldr lr, [pc, #112] @ ec838 <__cxa_atexit@plt+0xe0360> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ eff38 <__cxa_atexit@plt+0xe3a60> │ │ │ │ + ldr r0, [pc, #108] @ ec83c <__cxa_atexit@plt+0xe0364> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ eff3c <__cxa_atexit@plt+0xe3a64> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ eff40 <__cxa_atexit@plt+0xe3a68> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #92] @ ec840 <__cxa_atexit@plt+0xe0368> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #84] @ ec844 <__cxa_atexit@plt+0xe036c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + ldr r3, [pc, #60] @ ec848 <__cxa_atexit@plt+0xe0370> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub sl, r6, #14 │ │ │ │ + b 198cb98 <__cxa_atexit@plt+0x19806c0> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b ec82c <__cxa_atexit@plt+0xe0354> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - bicseq r6, ip, r4, lsr #26 │ │ │ │ - ldrsheq r6, [ip, #192] @ 0xc0 │ │ │ │ - bicseq r6, ip, ip, asr #25 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + ldrsbeq sl, [ip, #52] @ 0x34 │ │ │ │ + bicseq sl, ip, ip, lsr r5 │ │ │ │ + bicseq sl, ip, r4, lsr r4 │ │ │ │ + bicseq sl, ip, r4, ror #7 │ │ │ │ + biceq lr, r5, ip, lsl #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi effbc <__cxa_atexit@plt+0xe3ae4> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ec8e4 <__cxa_atexit@plt+0xe040c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc effc8 <__cxa_atexit@plt+0xe3af0> │ │ │ │ - ldr lr, [pc, #100] @ effd8 <__cxa_atexit@plt+0xe3b00> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ effdc <__cxa_atexit@plt+0xe3b04> │ │ │ │ + bcc ec8ec <__cxa_atexit@plt+0xe0414> │ │ │ │ + ldr r1, [pc, #124] @ ec900 <__cxa_atexit@plt+0xe0428> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #120] @ ec904 <__cxa_atexit@plt+0xe042c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ effe0 <__cxa_atexit@plt+0xe3b08> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub lr, r6, #18 │ │ │ │ + ldr r1, [pc, #92] @ ec908 <__cxa_atexit@plt+0xe0430> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #84] @ ec90c <__cxa_atexit@plt+0xe0434> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #76] @ ec910 <__cxa_atexit@plt+0xe0438> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r2, r9, sl} │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r3, sl} │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ mov r6, r3 │ │ │ │ + b ec8f4 <__cxa_atexit@plt+0xe041c> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + bicseq sl, ip, r8, lsl r3 │ │ │ │ + bicseq sl, ip, r4, ror #8 │ │ │ │ + bicseq sl, ip, r0, asr r9 │ │ │ │ + bicseq sl, ip, r0, ror #6 │ │ │ │ + biceq lr, r5, r0, asr #18 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ec998 <__cxa_atexit@plt+0xe04c0> │ │ │ │ + ldr r3, [pc, #112] @ ec9b0 <__cxa_atexit@plt+0xe04d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #18 │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #92] @ ec9b4 <__cxa_atexit@plt+0xe04dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #84] @ ec9b8 <__cxa_atexit@plt+0xe04e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #80] @ ec9bc <__cxa_atexit@plt+0xe04e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + str r2, [r7, #32] │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ ec9c0 <__cxa_atexit@plt+0xe04e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - bicseq r6, ip, ip, lsl ip │ │ │ │ - @ instruction: 0x01dc6f9c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f00b8 <__cxa_atexit@plt+0xe3be0> │ │ │ │ - ldr lr, [pc, #212] @ f00d8 <__cxa_atexit@plt+0xe3c00> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + bicseq sl, ip, ip, asr #7 │ │ │ │ + bicseq sl, ip, r0, asr #5 │ │ │ │ + bicseq sl, ip, r4, lsr #7 │ │ │ │ + ldrdeq lr, [r5, #128] @ 0x80 │ │ │ │ + biceq lr, r5, r0, lsr #17 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi eca88 <__cxa_atexit@plt+0xe05b0> │ │ │ │ + ldr r3, [pc, #204] @ ecab4 <__cxa_atexit@plt+0xe05dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq f00a8 <__cxa_atexit@plt+0xe3bd0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #44 @ 0x2c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc f00c0 <__cxa_atexit@plt+0xe3be8> │ │ │ │ - ldr lr, [pc, #152] @ f00dc <__cxa_atexit@plt+0xe3c04> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ f00e0 <__cxa_atexit@plt+0xe3c08> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ f00e4 <__cxa_atexit@plt+0xe3c0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r6, sl │ │ │ │ + beq eca78 <__cxa_atexit@plt+0xe05a0> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc eca98 <__cxa_atexit@plt+0xe05c0> │ │ │ │ + ldr r7, [pc, #164] @ ecac0 <__cxa_atexit@plt+0xe05e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #18 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #144] @ ecac4 <__cxa_atexit@plt+0xe05ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #136] @ ecac8 <__cxa_atexit@plt+0xe05f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #132] @ ecacc <__cxa_atexit@plt+0xe05f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #44] @ ecabc <__cxa_atexit@plt+0xe05e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - bicseq r6, ip, r8, ror #29 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f016c <__cxa_atexit@plt+0xe3c94> │ │ │ │ - ldr lr, [pc, #108] @ f0178 <__cxa_atexit@plt+0xe3ca0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ f017c <__cxa_atexit@plt+0xe3ca4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ f0180 <__cxa_atexit@plt+0xe3ca8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r3, r0 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str ip, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ + ldr r7, [pc, #24] @ ecab8 <__cxa_atexit@plt+0xe05e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + ldrdeq lr, [r5, #112] @ 0x70 │ │ │ │ + biceq lr, r5, r8, ror #15 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + ldrsheq sl, [ip, #32] │ │ │ │ + bicseq sl, ip, r4, ror #3 │ │ │ │ + bicseq sl, ip, r8, asr #5 │ │ │ │ + @ instruction: 0x01c5e798 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r6, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ecb64 <__cxa_atexit@plt+0xe068c> │ │ │ │ + ldr r7, [pc, #112] @ ecb7c <__cxa_atexit@plt+0xe06a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #18 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #92] @ ecb80 <__cxa_atexit@plt+0xe06a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #84] @ ecb84 <__cxa_atexit@plt+0xe06ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #80] @ ecb88 <__cxa_atexit@plt+0xe06b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ ecb8c <__cxa_atexit@plt+0xe06b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - bicseq r6, ip, r0, lsr #28 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + bicseq sl, ip, r0, lsl #4 │ │ │ │ + ldrsheq sl, [ip, #4] │ │ │ │ + ldrsbeq sl, [ip, #24] │ │ │ │ + biceq lr, r5, r4, lsl #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ ecbac <__cxa_atexit@plt+0xe06d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + @ instruction: 0x01ae45ce │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ ecbcc <__cxa_atexit@plt+0xe06f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + @ instruction: 0x01ae45a2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ ecbec <__cxa_atexit@plt+0xe0714> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + @ instruction: 0x01ae4550 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ ecc0c <__cxa_atexit@plt+0xe0734> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + @ instruction: 0x01ae4506 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ ecc2c <__cxa_atexit@plt+0xe0754> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldrdeq r4, [lr, r7]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ ecc4c <__cxa_atexit@plt+0xe0774> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + @ instruction: 0x01ae44aa │ │ │ │ + biceq lr, r5, r0, asr #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi f0214 <__cxa_atexit@plt+0xe3d3c> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi eccb8 <__cxa_atexit@plt+0xe07e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f0220 <__cxa_atexit@plt+0xe3d48> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - sub lr, r6, #15 │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r8, [pc, #96] @ f0230 <__cxa_atexit@plt+0xe3d58> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stmdb r5, {r8, r9, lr} │ │ │ │ - ldr r5, [pc, #88] @ f0234 <__cxa_atexit@plt+0xe3d5c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #68] @ f0238 <__cxa_atexit@plt+0xe3d60> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r3, fp} │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + bcc eccc4 <__cxa_atexit@plt+0xe07ec> │ │ │ │ + ldr r1, [pc, #80] @ eccd4 <__cxa_atexit@plt+0xe07fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ eccd8 <__cxa_atexit@plt+0xe0800> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ eccdc <__cxa_atexit@plt+0xe0804> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r9, ip, r0, lsr #30 │ │ │ │ + bicseq sl, ip, r0, lsl #1 │ │ │ │ + bicseq r9, ip, r0, lsl #31 │ │ │ │ + biceq lr, r5, ip, lsr #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ecd50 <__cxa_atexit@plt+0xe0878> │ │ │ │ + ldr r1, [pc, #84] @ ecd60 <__cxa_atexit@plt+0xe0888> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ ecd64 <__cxa_atexit@plt+0xe088c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ ecd68 <__cxa_atexit@plt+0xe0890> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #60] @ ecd6c <__cxa_atexit@plt+0xe0894> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r6, ip, ip, ror #26 │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - biceq r7, r5, r4, lsl r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0x01ae4487 │ │ │ │ + bicseq r9, ip, ip, ror #31 │ │ │ │ + ldrsheq r9, [ip, #228] @ 0xe4 │ │ │ │ + biceq lr, r5, r0, lsr #10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f02b8 <__cxa_atexit@plt+0xe3de0> │ │ │ │ + bhi ecdf4 <__cxa_atexit@plt+0xe091c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f02c0 <__cxa_atexit@plt+0xe3de8> │ │ │ │ - ldr lr, [pc, #96] @ f02d4 <__cxa_atexit@plt+0xe3dfc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ f02d8 <__cxa_atexit@plt+0xe3e00> │ │ │ │ + bcc ecdfc <__cxa_atexit@plt+0xe0924> │ │ │ │ + ldr r1, [pc, #104] @ ece10 <__cxa_atexit@plt+0xe0938> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ ece14 <__cxa_atexit@plt+0xe093c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add sl, r7, #12 │ │ │ │ - ldm sl, {r0, r1, sl} │ │ │ │ - ldr r7, [pc, #72] @ f02dc <__cxa_atexit@plt+0xe3e04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ ece18 <__cxa_atexit@plt+0xe0940> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ ece1c <__cxa_atexit@plt+0xe0944> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - sub r9, r6, #19 │ │ │ │ - b f04e0 <__cxa_atexit@plt+0xe4008> │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ mov r6, r3 │ │ │ │ - b f02c8 <__cxa_atexit@plt+0xe3df0> │ │ │ │ + b ece04 <__cxa_atexit@plt+0xe092c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - bicseq r6, ip, r0, lsr #18 │ │ │ │ - @ instruction: 0xfffffa08 │ │ │ │ - biceq r7, r5, ip, ror #12 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + ldrsheq r9, [ip, #220] @ 0xdc │ │ │ │ + bicseq r9, ip, r0, asr pc │ │ │ │ + bicseq r9, ip, r8, asr lr │ │ │ │ + bicseq r9, ip, ip, asr #30 │ │ │ │ + biceq lr, r5, r0, ror r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f0334 <__cxa_atexit@plt+0xe3e5c> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ecea8 <__cxa_atexit@plt+0xe09d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f033c <__cxa_atexit@plt+0xe3e64> │ │ │ │ - ldr r1, [pc, #64] @ f0358 <__cxa_atexit@plt+0xe3e80> │ │ │ │ + bcc eceb0 <__cxa_atexit@plt+0xe09d8> │ │ │ │ + ldr r1, [pc, #108] @ ecec4 <__cxa_atexit@plt+0xe09ec> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ f035c <__cxa_atexit@plt+0xe3e84> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ + ldr r0, [pc, #104] @ ecec8 <__cxa_atexit@plt+0xe09f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ ececc <__cxa_atexit@plt+0xe09f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ eced0 <__cxa_atexit@plt+0xe09f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ eced4 <__cxa_atexit@plt+0xe09fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r6, r3 │ │ │ │ - b f0344 <__cxa_atexit@plt+0xe3e6c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f0354 <__cxa_atexit@plt+0xe3e7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b eceb8 <__cxa_atexit@plt+0xe09e0> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r7, r5, r4, lsl #12 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff7cc │ │ │ │ - strdeq r7, [r5, #80] @ 0x50 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + bicseq r9, ip, r4, asr #26 │ │ │ │ + @ instruction: 0x01ae4327 │ │ │ │ + @ instruction: 0x01dc9e90 │ │ │ │ + @ instruction: 0x01dc9d98 │ │ │ │ + strheq lr, [r5, #52] @ 0x34 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f03dc <__cxa_atexit@plt+0xe3f04> │ │ │ │ - ldr r8, [pc, #96] @ f03e8 <__cxa_atexit@plt+0xe3f10> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ f03ec <__cxa_atexit@plt+0xe3f14> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ f03f0 <__cxa_atexit@plt+0xe3f18> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ + bcc ecf40 <__cxa_atexit@plt+0xe0a68> │ │ │ │ + ldr r2, [pc, #76] @ ecf50 <__cxa_atexit@plt+0xe0a78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ ecf54 <__cxa_atexit@plt+0xe0a7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ ecf58 <__cxa_atexit@plt+0xe0a80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0xfffff79c │ │ │ │ - bicseq r6, ip, r0, lsr #23 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + bicseq r9, ip, r8, lsl lr │ │ │ │ + bicseq r9, ip, r0, lsl #26 │ │ │ │ + biceq lr, r5, r4, lsl r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ ecf80 <__cxa_atexit@plt+0xe0aa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + biceq lr, r5, r8, lsl #6 │ │ │ │ + biceq lr, r5, r8, ror #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f042c <__cxa_atexit@plt+0xe3f54> │ │ │ │ - ldr r2, [pc, #36] @ f0434 <__cxa_atexit@plt+0xe3f5c> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ecfd0 <__cxa_atexit@plt+0xe0af8> │ │ │ │ + ldr r2, [pc, #48] @ ecfe0 <__cxa_atexit@plt+0xe0b08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ f0438 <__cxa_atexit@plt+0xe3f60> │ │ │ │ + ldr r3, [pc, #44] @ ecfe4 <__cxa_atexit@plt+0xe0b0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + ldrdeq r4, [lr, lr]! │ │ │ │ + biceq lr, r5, r8, lsl #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ed044 <__cxa_atexit@plt+0xe0b6c> │ │ │ │ + ldr lr, [pc, #68] @ ed054 <__cxa_atexit@plt+0xe0b7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #64] @ ed058 <__cxa_atexit@plt+0xe0b80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #48] @ ed05c <__cxa_atexit@plt+0xe0b84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r5, #56] @ 0x38 │ │ │ │ - bicseq r6, ip, r4, lsl #15 │ │ │ │ - biceq r7, r5, r8, lsl #8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + biceq lr, r5, r8, ror #4 │ │ │ │ + bicseq r9, ip, r8, lsl #26 │ │ │ │ + ldrsheq r9, [ip, #184] @ 0xb8 │ │ │ │ + biceq lr, r5, r0, lsl r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f04a8 <__cxa_atexit@plt+0xe3fd0> │ │ │ │ + bhi ed0c4 <__cxa_atexit@plt+0xe0bec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f04b4 <__cxa_atexit@plt+0xe3fdc> │ │ │ │ - ldr r1, [pc, #84] @ f04c4 <__cxa_atexit@plt+0xe3fec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ f04c8 <__cxa_atexit@plt+0xe3ff0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ f04cc <__cxa_atexit@plt+0xe3ff4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + bcc ed0d0 <__cxa_atexit@plt+0xe0bf8> │ │ │ │ + ldr r2, [pc, #76] @ ed0e0 <__cxa_atexit@plt+0xe0c08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ ed0e4 <__cxa_atexit@plt+0xe0c0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ ed0e8 <__cxa_atexit@plt+0xe0c10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - bicseq r6, ip, r4, lsr #14 │ │ │ │ - bicseq r6, ip, r0, lsl #25 │ │ │ │ - biceq r7, r5, ip, ror r3 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + bicseq r9, ip, r8, lsl #22 │ │ │ │ + @ instruction: 0x01ae40e6 │ │ │ │ + biceq lr, r5, r0, lsl #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f0560 <__cxa_atexit@plt+0xe4088> │ │ │ │ - ldr r6, [pc, #144] @ f0588 <__cxa_atexit@plt+0xe40b0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r6, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq f054c <__cxa_atexit@plt+0xe4074> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f0574 <__cxa_atexit@plt+0xe409c> │ │ │ │ - ldr r2, [pc, #116] @ f0590 <__cxa_atexit@plt+0xe40b8> │ │ │ │ + bcc ed154 <__cxa_atexit@plt+0xe0c7c> │ │ │ │ + ldr r2, [pc, #76] @ ed164 <__cxa_atexit@plt+0xe0c8c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #112] @ f0594 <__cxa_atexit@plt+0xe40bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [sl, #3] │ │ │ │ - ldr sl, [sl, #7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ ed168 <__cxa_atexit@plt+0xe0c90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - mov r9, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r2, [pc, #52] @ ed16c <__cxa_atexit@plt+0xe0c94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ f058c <__cxa_atexit@plt+0xe40b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r7, [r5, #48] @ 0x30 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - strdeq r7, [r5, #60] @ 0x3c │ │ │ │ - strheq r7, [r5, #40] @ 0x28 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + bicseq r9, ip, r4, lsl #24 │ │ │ │ + bicseq r9, ip, ip, ror #21 │ │ │ │ + ldrdeq lr, [r5, #12] │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f05f0 <__cxa_atexit@plt+0xe4118> │ │ │ │ - ldr r3, [pc, #60] @ f05fc <__cxa_atexit@plt+0xe4124> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #56] @ f0600 <__cxa_atexit@plt+0xe4128> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - biceq r7, r5, r8, asr r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f063c <__cxa_atexit@plt+0xe4164> │ │ │ │ + bhi ed1a4 <__cxa_atexit@plt+0xe0ccc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f0644 <__cxa_atexit@plt+0xe416c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r2, [pc, #20] @ ed1ac <__cxa_atexit@plt+0xe0cd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + b 198b128 <__cxa_atexit@plt+0x197ec50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, ip, r0, ror r5 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + bicseq r9, ip, ip, lsl #20 │ │ │ │ + biceq lr, r5, r8, lsr #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ed248 <__cxa_atexit@plt+0xe0d70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ed250 <__cxa_atexit@plt+0xe0d78> │ │ │ │ + ldr r1, [pc, #124] @ ed264 <__cxa_atexit@plt+0xe0d8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #120] @ ed268 <__cxa_atexit@plt+0xe0d90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub lr, r6, #18 │ │ │ │ + ldr r1, [pc, #92] @ ed26c <__cxa_atexit@plt+0xe0d94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #84] @ ed270 <__cxa_atexit@plt+0xe0d98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr sl, [pc, #76] @ ed274 <__cxa_atexit@plt+0xe0d9c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r2, r9, sl} │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r0, r3, sl} │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b ed258 <__cxa_atexit@plt+0xe0d80> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + ldrheq r9, [ip, #148] @ 0x94 │ │ │ │ + bicseq r9, ip, r0, lsl #22 │ │ │ │ + bicseq r9, ip, r0, asr lr │ │ │ │ + ldrsheq r9, [ip, #156] @ 0x9c │ │ │ │ + ldrdeq sp, [r5, #252] @ 0xfc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f0690 <__cxa_atexit@plt+0xe41b8> │ │ │ │ - ldr r2, [pc, #48] @ f06a0 <__cxa_atexit@plt+0xe41c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #20 │ │ │ │ + bcc ed2e8 <__cxa_atexit@plt+0xe0e10> │ │ │ │ + ldr r1, [pc, #84] @ ed2f8 <__cxa_atexit@plt+0xe0e20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr lr, [pc, #72] @ ed2fc <__cxa_atexit@plt+0xe0e24> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #64] @ ed300 <__cxa_atexit@plt+0xe0e28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r9, [pc, #56] @ ed304 <__cxa_atexit@plt+0xe0e2c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r0, r2, r8, r9} │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - biceq r7, r5, r8, lsr #5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f06ec <__cxa_atexit@plt+0xe4214> │ │ │ │ - ldr r3, [pc, #52] @ f0708 <__cxa_atexit@plt+0xe4230> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ f070c <__cxa_atexit@plt+0xe4234> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #1 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b f04e0 <__cxa_atexit@plt+0xe4008> │ │ │ │ - ldr r7, [pc, #28] @ f0710 <__cxa_atexit@plt+0xe4238> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r9, sl │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0x01ae3e36 │ │ │ │ + bicseq r9, ip, r0, asr sl │ │ │ │ + bicseq r9, ip, r8, asr r9 │ │ │ │ + biceq sp, r5, r8, lsl #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ed38c <__cxa_atexit@plt+0xe0eb4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ed394 <__cxa_atexit@plt+0xe0ebc> │ │ │ │ + ldr r1, [pc, #104] @ ed3a8 <__cxa_atexit@plt+0xe0ed0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ ed3ac <__cxa_atexit@plt+0xe0ed4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ ed3b0 <__cxa_atexit@plt+0xe0ed8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ ed3b4 <__cxa_atexit@plt+0xe0edc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b ed39c <__cxa_atexit@plt+0xe0ec4> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - biceq r7, r5, r4, lsr r1 │ │ │ │ - biceq r7, r5, ip, ror #4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + bicseq r9, ip, r4, ror #16 │ │ │ │ + ldrheq r9, [ip, #152] @ 0x98 │ │ │ │ + bicseq r9, ip, r0, asr #17 │ │ │ │ + ldrheq r9, [ip, #148] @ 0x94 │ │ │ │ + ldrdeq sp, [r5, #232] @ 0xe8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f0760 <__cxa_atexit@plt+0xe4288> │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ed460 <__cxa_atexit@plt+0xe0f88> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ed468 <__cxa_atexit@plt+0xe0f90> │ │ │ │ + ldr r1, [pc, #140] @ ed47c <__cxa_atexit@plt+0xe0fa4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #136] @ ed480 <__cxa_atexit@plt+0xe0fa8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #18 │ │ │ │ + sub lr, r6, #30 │ │ │ │ + ldr r0, [pc, #104] @ ed484 <__cxa_atexit@plt+0xe0fac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add ip, r0, #1 │ │ │ │ + ldr r2, [pc, #96] @ ed488 <__cxa_atexit@plt+0xe0fb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #88] @ ed48c <__cxa_atexit@plt+0xe0fb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r2, r3} │ │ │ │ + add r1, r3, #28 │ │ │ │ + stm r1, {r0, ip, lr} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b ed470 <__cxa_atexit@plt+0xe0f98> │ │ │ │ + mov r5, #52 @ 0x34 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + bicseq r9, ip, ip, lsr #15 │ │ │ │ + bicseq r9, ip, r0, asr ip │ │ │ │ + bicseq r9, ip, r8, ror #17 │ │ │ │ + ldrsheq r9, [ip, #112] @ 0x70 │ │ │ │ + biceq sp, r5, r0, lsl #28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ed520 <__cxa_atexit@plt+0xe1048> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ed528 <__cxa_atexit@plt+0xe1050> │ │ │ │ + ldr lr, [pc, #116] @ ed53c <__cxa_atexit@plt+0xe1064> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ ed540 <__cxa_atexit@plt+0xe1068> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f0768 <__cxa_atexit@plt+0xe4290> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [pc, #92] @ ed544 <__cxa_atexit@plt+0xe106c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #84] @ ed548 <__cxa_atexit@plt+0xe1070> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ ed54c <__cxa_atexit@plt+0xe1074> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b ed530 <__cxa_atexit@plt+0xe1058> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r6, ip, ip, asr #8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + ldrsbeq r9, [ip, #100] @ 0x64 │ │ │ │ + @ instruction: 0x01ae3c02 │ │ │ │ + bicseq r9, ip, ip, lsl r8 │ │ │ │ + bicseq r9, ip, r4, lsr #14 │ │ │ │ + biceq sp, r5, ip, lsr sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f07b8 <__cxa_atexit@plt+0xe42e0> │ │ │ │ - ldr r2, [pc, #52] @ f07c8 <__cxa_atexit@plt+0xe42f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc ed5b8 <__cxa_atexit@plt+0xe10e0> │ │ │ │ + ldr lr, [pc, #76] @ ed5c8 <__cxa_atexit@plt+0xe10f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #72] @ ed5cc <__cxa_atexit@plt+0xe10f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #48] @ ed5d0 <__cxa_atexit@plt+0xe10f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r2, r7, r8, lr} │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - biceq r7, r5, r0, lsl #3 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f0824 <__cxa_atexit@plt+0xe434c> │ │ │ │ - ldr r2, [pc, #68] @ f083c <__cxa_atexit@plt+0xe4364> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ f0840 <__cxa_atexit@plt+0xe4368> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5], #4 │ │ │ │ - stmib r7, {r1, r9} │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str sl, [r7, #16] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - sub r8, r6, #5 │ │ │ │ - sub r9, r6, #15 │ │ │ │ - mov sl, r3 │ │ │ │ - b f04e0 <__cxa_atexit@plt+0xe4008> │ │ │ │ - ldr r7, [pc, #24] @ f0844 <__cxa_atexit@plt+0xe436c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - biceq r7, r5, ip, lsr r1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f0880 <__cxa_atexit@plt+0xe43a8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f0888 <__cxa_atexit@plt+0xe43b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r6, ip, ip, lsr #6 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f08f4 <__cxa_atexit@plt+0xe441c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f0900 <__cxa_atexit@plt+0xe4428> │ │ │ │ - ldr r2, [pc, #84] @ f0910 <__cxa_atexit@plt+0xe4438> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ f0914 <__cxa_atexit@plt+0xe443c> │ │ │ │ + bicseq r9, ip, r0, lsr #15 │ │ │ │ + bicseq r9, ip, r4, lsl #13 │ │ │ │ + strheq sp, [r5, #204] @ 0xcc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ed63c <__cxa_atexit@plt+0xe1164> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ed648 <__cxa_atexit@plt+0xe1170> │ │ │ │ + ldr r1, [pc, #80] @ ed658 <__cxa_atexit@plt+0xe1180> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ + ldr r5, [pc, #72] @ ed65c <__cxa_atexit@plt+0xe1184> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r6, r8 │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ ed660 <__cxa_atexit@plt+0xe1188> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldrsbeq r6, [ip, #40] @ 0x28 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + @ instruction: 0x01dc959c │ │ │ │ + ldrsheq r9, [ip, #108] @ 0x6c │ │ │ │ + ldrsheq r9, [ip, #92] @ 0x5c │ │ │ │ + biceq sp, r5, r8, lsr #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f096c <__cxa_atexit@plt+0xe4494> │ │ │ │ - ldr r2, [pc, #60] @ f097c <__cxa_atexit@plt+0xe44a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + bcc ed6d4 <__cxa_atexit@plt+0xe11fc> │ │ │ │ + ldr r1, [pc, #84] @ ed6e4 <__cxa_atexit@plt+0xe120c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ ed6e8 <__cxa_atexit@plt+0xe1210> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ ed6ec <__cxa_atexit@plt+0xe1214> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #60] @ ed6f0 <__cxa_atexit@plt+0xe1218> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - biceq r6, r5, ip, asr #31 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f09f4 <__cxa_atexit@plt+0xe451c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f09fc <__cxa_atexit@plt+0xe4524> │ │ │ │ - ldr r1, [pc, #96] @ f0a18 <__cxa_atexit@plt+0xe4540> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ f0a1c <__cxa_atexit@plt+0xe4544> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #88] @ f0a20 <__cxa_atexit@plt+0xe4548> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r9, [r5] │ │ │ │ - str r0, [r7, #4]! │ │ │ │ - str sl, [r7, #4] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add r9, r1, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - mov sl, r2 │ │ │ │ - b f04e0 <__cxa_atexit@plt+0xe4008> │ │ │ │ - mov r6, r7 │ │ │ │ - b f0a04 <__cxa_atexit@plt+0xe452c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f0a14 <__cxa_atexit@plt+0xe453c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + strdeq r3, [lr, r6]! │ │ │ │ + bicseq r9, ip, r8, ror #12 │ │ │ │ + bicseq r9, ip, r0, ror r5 │ │ │ │ + @ instruction: 0x01c5db9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ed778 <__cxa_atexit@plt+0xe12a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ed780 <__cxa_atexit@plt+0xe12a8> │ │ │ │ + ldr r1, [pc, #104] @ ed794 <__cxa_atexit@plt+0xe12bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ ed798 <__cxa_atexit@plt+0xe12c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ ed79c <__cxa_atexit@plt+0xe12c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ ed7a0 <__cxa_atexit@plt+0xe12c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b ed788 <__cxa_atexit@plt+0xe12b0> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r6, r5, r4, ror #30 │ │ │ │ - biceq r6, r5, ip, asr lr │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - bicseq r6, ip, ip, lsr r2 │ │ │ │ - biceq r6, r5, r0, asr #30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + bicseq r9, ip, r8, ror r4 │ │ │ │ + bicseq r9, ip, ip, asr #11 │ │ │ │ + ldrsbeq r9, [ip, #68] @ 0x44 │ │ │ │ + bicseq r9, ip, r8, asr #11 │ │ │ │ + biceq sp, r5, ip, ror #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f0ac4 <__cxa_atexit@plt+0xe45ec> │ │ │ │ - str r3, [r6, #-4] │ │ │ │ - sub r7, r6, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f0ae4 <__cxa_atexit@plt+0xe460c> │ │ │ │ + bhi ed82c <__cxa_atexit@plt+0xe1354> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ed834 <__cxa_atexit@plt+0xe135c> │ │ │ │ + ldr r1, [pc, #108] @ ed848 <__cxa_atexit@plt+0xe1370> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ ed84c <__cxa_atexit@plt+0xe1374> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ ed850 <__cxa_atexit@plt+0xe1378> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ ed854 <__cxa_atexit@plt+0xe137c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ ed858 <__cxa_atexit@plt+0xe1380> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b ed83c <__cxa_atexit@plt+0xe1364> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + bicseq r9, ip, r0, asr #7 │ │ │ │ + @ instruction: 0x01ae3996 │ │ │ │ + bicseq r9, ip, ip, lsl #10 │ │ │ │ + bicseq r9, ip, r4, lsl r4 │ │ │ │ + biceq sp, r5, r0, lsr sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f0aec <__cxa_atexit@plt+0xe4614> │ │ │ │ - ldr r2, [pc, #180] @ f0b2c <__cxa_atexit@plt+0xe4654> │ │ │ │ + bcc ed8c4 <__cxa_atexit@plt+0xe13ec> │ │ │ │ + ldr r2, [pc, #76] @ ed8d4 <__cxa_atexit@plt+0xe13fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #176] @ f0b30 <__cxa_atexit@plt+0xe4658> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #172] @ f0b34 <__cxa_atexit@plt+0xe465c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #168] @ f0b38 <__cxa_atexit@plt+0xe4660> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #160] @ f0b3c <__cxa_atexit@plt+0xe4664> │ │ │ │ + ldr r1, [pc, #72] @ ed8d8 <__cxa_atexit@plt+0xe1400> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r8, #4]! │ │ │ │ - add r0, r2, #2 │ │ │ │ - str sl, [r8, #4] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - add r9, lr, #2 │ │ │ │ - mov r5, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b f04e0 <__cxa_atexit@plt+0xe4008> │ │ │ │ - ldr r7, [pc, #92] @ f0b28 <__cxa_atexit@plt+0xe4650> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r8 │ │ │ │ - b f0af4 <__cxa_atexit@plt+0xe461c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ f0b1c <__cxa_atexit@plt+0xe4644> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #28] @ f0b20 <__cxa_atexit@plt+0xe4648> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ f0b24 <__cxa_atexit@plt+0xe464c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ ed8dc <__cxa_atexit@plt+0xe1404> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r6, r5, r4, ror lr │ │ │ │ - biceq r6, r5, r4, lsl sp │ │ │ │ - ldrsbeq r6, [ip, #12] │ │ │ │ - biceq r6, r5, ip, lsr #29 │ │ │ │ - biceq r6, r5, r0, lsr #27 │ │ │ │ - @ instruction: 0x01c56d94 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - bicseq r6, ip, r4, ror r1 │ │ │ │ - bicseq r6, ip, ip, asr #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0x01dc9494 │ │ │ │ + bicseq r9, ip, ip, ror r3 │ │ │ │ + biceq sp, r5, r8, asr #19 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f0b88 <__cxa_atexit@plt+0xe46b0> │ │ │ │ + bhi ed914 <__cxa_atexit@plt+0xe143c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f0b90 <__cxa_atexit@plt+0xe46b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r2, [pc, #20] @ ed91c <__cxa_atexit@plt+0xe1444> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + b 198b1b8 <__cxa_atexit@plt+0x197ece0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, ip, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f0bc8 <__cxa_atexit@plt+0xe46f0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f0bd0 <__cxa_atexit@plt+0xe46f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + @ instruction: 0x01dc929c │ │ │ │ + @ instruction: 0x01c5d994 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ed994 <__cxa_atexit@plt+0xe14bc> │ │ │ │ + ldr r2, [pc, #92] @ ed9a4 <__cxa_atexit@plt+0xe14cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #72] @ ed9a8 <__cxa_atexit@plt+0xe14d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #64] @ ed9ac <__cxa_atexit@plt+0xe14d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r3, [pc, #40] @ ed9b0 <__cxa_atexit@plt+0xe14d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r5, ip, r4, ror #31 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + bicseq r9, ip, ip, lsl #14 │ │ │ │ + ldrheq r9, [ip, #40] @ 0x28 │ │ │ │ + ldrsheq r9, [ip, #96] @ 0x60 │ │ │ │ + strdeq sp, [r5, #140] @ 0x8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f0c38 <__cxa_atexit@plt+0xe4760> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f0c44 <__cxa_atexit@plt+0xe476c> │ │ │ │ - ldr lr, [pc, #76] @ f0c54 <__cxa_atexit@plt+0xe477c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ f0c58 <__cxa_atexit@plt+0xe4780> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eda08 <__cxa_atexit@plt+0xe1530> │ │ │ │ + ldr r2, [pc, #56] @ eda18 <__cxa_atexit@plt+0xe1540> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ eda1c <__cxa_atexit@plt+0xe1544> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r8, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - bicseq r5, ip, ip, ror #31 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + strdeq r3, [lr, r1]! │ │ │ │ + biceq sp, r5, ip, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f0cc8 <__cxa_atexit@plt+0xe47f0> │ │ │ │ + bhi eda94 <__cxa_atexit@plt+0xe15bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f0cd4 <__cxa_atexit@plt+0xe47fc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ f0ce4 <__cxa_atexit@plt+0xe480c> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ f0ce8 <__cxa_atexit@plt+0xe4810> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ + bcc edaa0 <__cxa_atexit@plt+0xe15c8> │ │ │ │ + ldr r1, [pc, #92] @ edab0 <__cxa_atexit@plt+0xe15d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #84] @ edab4 <__cxa_atexit@plt+0xe15dc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #68] @ edab8 <__cxa_atexit@plt+0xe15e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r5} │ │ │ │ str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #56] @ edabc <__cxa_atexit@plt+0xe15e4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #2 │ │ │ │ + sub sl, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x01dc6298 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + bicseq r9, ip, r0, asr r1 │ │ │ │ + bicseq r9, ip, r0, asr #5 │ │ │ │ + ldrheq r9, [ip, #16] │ │ │ │ + ldrsheq r9, [ip, #84] @ 0x54 │ │ │ │ + biceq sp, r5, ip, lsl #15 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f0d6c <__cxa_atexit@plt+0xe4894> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f0d78 <__cxa_atexit@plt+0xe48a0> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - sub lr, r6, #7 │ │ │ │ - ldr ip, [pc, #92] @ f0d88 <__cxa_atexit@plt+0xe48b0> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r9, lr} │ │ │ │ - ldr r5, [pc, #80] @ f0d8c <__cxa_atexit@plt+0xe48b4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #60] @ f0d90 <__cxa_atexit@plt+0xe48b8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - bicseq r6, ip, r0, lsl r2 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - strheq r6, [r5, #184] @ 0xb8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f0de4 <__cxa_atexit@plt+0xe490c> │ │ │ │ - ldr r3, [pc, #60] @ f0dfc <__cxa_atexit@plt+0xe4924> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ f0e00 <__cxa_atexit@plt+0xe4928> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc edb34 <__cxa_atexit@plt+0xe165c> │ │ │ │ + ldr r2, [pc, #92] @ edb44 <__cxa_atexit@plt+0xe166c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - sub r8, r6, #5 │ │ │ │ - mov r9, r7 │ │ │ │ - b f04e0 <__cxa_atexit@plt+0xe4008> │ │ │ │ - ldr r7, [pc, #24] @ f0e04 <__cxa_atexit@plt+0xe492c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #72] @ edb48 <__cxa_atexit@plt+0xe1670> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #64] @ edb4c <__cxa_atexit@plt+0xe1674> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r3, [pc, #40] @ edb50 <__cxa_atexit@plt+0xe1678> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01c56b94 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + bicseq r9, ip, ip, ror #10 │ │ │ │ + bicseq r9, ip, r8, lsl r1 │ │ │ │ + bicseq r9, ip, r0, asr r5 │ │ │ │ + strdeq sp, [r5, #104] @ 0x68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f0e40 <__cxa_atexit@plt+0xe4968> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f0e48 <__cxa_atexit@plt+0xe4970> │ │ │ │ + bhi edbc0 <__cxa_atexit@plt+0xe16e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc edbcc <__cxa_atexit@plt+0xe16f4> │ │ │ │ + ldr r2, [pc, #84] @ edbdc <__cxa_atexit@plt+0xe1704> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ edbe0 <__cxa_atexit@plt+0xe1708> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ edbe4 <__cxa_atexit@plt+0xe170c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, ip, ip, ror #26 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #32 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f0ec4 <__cxa_atexit@plt+0xe49ec> │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r2, [pc, #80] @ f0ed0 <__cxa_atexit@plt+0xe49f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #64] @ f0ed4 <__cxa_atexit@plt+0xe49fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str r9, [r3, #-20] @ 0xffffffec │ │ │ │ - sub r1, r3, #32 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - tst r2, #3 │ │ │ │ - beq f0eb8 <__cxa_atexit@plt+0xe49e0> │ │ │ │ - mov r7, r2 │ │ │ │ - b f0ee0 <__cxa_atexit@plt+0xe4a08> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bicseq r5, ip, ip, lsl sp │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ f0f88 <__cxa_atexit@plt+0xe4ab0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq f0f5c <__cxa_atexit@plt+0xe4a84> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc f0f78 <__cxa_atexit@plt+0xe4aa0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne f0f64 <__cxa_atexit@plt+0xe4a8c> │ │ │ │ - ldr r7, [pc, #104] @ f0f8c <__cxa_atexit@plt+0xe4ab4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #80] @ f0f90 <__cxa_atexit@plt+0xe4ab8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - bicseq r5, ip, r8, lsl sp │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + bicseq r9, ip, r4, lsl r0 │ │ │ │ + @ instruction: 0x01ae3539 │ │ │ │ + biceq sp, r5, r0, ror #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc f1010 <__cxa_atexit@plt+0xe4b38> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne f0ffc <__cxa_atexit@plt+0xe4b24> │ │ │ │ - ldr r7, [pc, #92] @ f1020 <__cxa_atexit@plt+0xe4b48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #68] @ f1024 <__cxa_atexit@plt+0xe4b4c> │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc edc58 <__cxa_atexit@plt+0xe1780> │ │ │ │ + ldr lr, [pc, #84] @ edc68 <__cxa_atexit@plt+0xe1790> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ edc6c <__cxa_atexit@plt+0xe1794> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ edc70 <__cxa_atexit@plt+0xe1798> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #24 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - bicseq r5, ip, r8, ror ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f10a4 <__cxa_atexit@plt+0xe4bcc> │ │ │ │ - ldr r2, [pc, #124] @ f10c0 <__cxa_atexit@plt+0xe4be8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ f10c4 <__cxa_atexit@plt+0xe4bec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq f1098 <__cxa_atexit@plt+0xe4bc0> │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + bicseq r9, ip, r8, lsl #2 │ │ │ │ + bicseq r8, ip, ip, ror #31 │ │ │ │ + biceq sp, r5, ip, lsl r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi edcdc <__cxa_atexit@plt+0xe1804> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f10ac <__cxa_atexit@plt+0xe4bd4> │ │ │ │ - ldr r3, [pc, #76] @ f10c8 <__cxa_atexit@plt+0xe4bf0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc edce8 <__cxa_atexit@plt+0xe1810> │ │ │ │ + ldr r1, [pc, #80] @ edcf8 <__cxa_atexit@plt+0xe1820> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ edcfc <__cxa_atexit@plt+0xe1824> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ edd00 <__cxa_atexit@plt+0xe1828> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - bicseq r5, ip, ip, asr #22 │ │ │ │ - bicseq r5, ip, r8, ror fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f1108 <__cxa_atexit@plt+0xe4c30> │ │ │ │ - ldr r2, [pc, #36] @ f1114 <__cxa_atexit@plt+0xe4c3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r5, ip, r4, lsl #22 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f11dc <__cxa_atexit@plt+0xe4d04> │ │ │ │ - ldr r2, [pc, #196] @ f11fc <__cxa_atexit@plt+0xe4d24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq f11cc <__cxa_atexit@plt+0xe4cf4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #56 @ 0x38 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc f11e4 <__cxa_atexit@plt+0xe4d0c> │ │ │ │ - ldr r7, [pc, #148] @ f1200 <__cxa_atexit@plt+0xe4d28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldmda r5, {r0, r1, r7, ip} │ │ │ │ - ldr r9, [pc, #124] @ f1204 <__cxa_atexit@plt+0xe4d2c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #120] @ f1208 <__cxa_atexit@plt+0xe4d30> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - mov r7, r6 │ │ │ │ - str r9, [r7, #32]! │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str sl, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - bicseq r5, ip, ip, lsl #31 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldrsheq r8, [ip, #236] @ 0xec │ │ │ │ + bicseq r9, ip, ip, asr r0 │ │ │ │ + bicseq r8, ip, ip, asr pc │ │ │ │ + biceq sp, r5, r8, lsl #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f1298 <__cxa_atexit@plt+0xe4dc0> │ │ │ │ - ldr lr, [pc, #116] @ f12a4 <__cxa_atexit@plt+0xe4dcc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #84] @ f12a8 <__cxa_atexit@plt+0xe4dd0> │ │ │ │ + bcc edd74 <__cxa_atexit@plt+0xe189c> │ │ │ │ + ldr r1, [pc, #84] @ edd84 <__cxa_atexit@plt+0xe18ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ edd88 <__cxa_atexit@plt+0xe18b0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, #80] @ f12ac <__cxa_atexit@plt+0xe4dd4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ edd8c <__cxa_atexit@plt+0xe18b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #60] @ edd90 <__cxa_atexit@plt+0xe18b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ + str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #32]! │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str r3, [r3, #52] @ 0x34 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - bicseq r5, ip, r0, asr #29 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0x01ae344f │ │ │ │ + bicseq r8, ip, r8, asr #31 │ │ │ │ + ldrsbeq r8, [ip, #224] @ 0xe0 │ │ │ │ + strdeq sp, [r5, #76] @ 0x4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ede18 <__cxa_atexit@plt+0xe1940> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ede20 <__cxa_atexit@plt+0xe1948> │ │ │ │ + ldr r1, [pc, #104] @ ede34 <__cxa_atexit@plt+0xe195c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ ede38 <__cxa_atexit@plt+0xe1960> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ ede3c <__cxa_atexit@plt+0xe1964> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ ede40 <__cxa_atexit@plt+0xe1968> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b ede28 <__cxa_atexit@plt+0xe1950> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r8, [ip, #216] @ 0xd8 │ │ │ │ + bicseq r8, ip, ip, lsr #30 │ │ │ │ + bicseq r8, ip, r4, lsr lr │ │ │ │ + bicseq r8, ip, r8, lsr #30 │ │ │ │ + biceq sp, r5, ip, asr #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi edecc <__cxa_atexit@plt+0xe19f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc eded4 <__cxa_atexit@plt+0xe19fc> │ │ │ │ + ldr r1, [pc, #108] @ edee8 <__cxa_atexit@plt+0xe1a10> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ edeec <__cxa_atexit@plt+0xe1a14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ edef0 <__cxa_atexit@plt+0xe1a18> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ edef4 <__cxa_atexit@plt+0xe1a1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ edef8 <__cxa_atexit@plt+0xe1a20> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b ededc <__cxa_atexit@plt+0xe1a04> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + bicseq r8, ip, r0, lsr #26 │ │ │ │ + @ instruction: 0x01ae32ef │ │ │ │ + bicseq r8, ip, ip, ror #28 │ │ │ │ + bicseq r8, ip, r4, ror sp │ │ │ │ + @ instruction: 0x01c5d390 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f1310 <__cxa_atexit@plt+0xe4e38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f1318 <__cxa_atexit@plt+0xe4e40> │ │ │ │ - ldr r5, [pc, #80] @ f1334 <__cxa_atexit@plt+0xe4e5c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #76] @ f1338 <__cxa_atexit@plt+0xe4e60> │ │ │ │ + bcc edf64 <__cxa_atexit@plt+0xe1a8c> │ │ │ │ + ldr r2, [pc, #76] @ edf74 <__cxa_atexit@plt+0xe1a9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ f133c <__cxa_atexit@plt+0xe4e64> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r5, r9} │ │ │ │ + ldr r1, [pc, #72] @ edf78 <__cxa_atexit@plt+0xe1aa0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ edf7c <__cxa_atexit@plt+0xe1aa4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - str r2, [r7] │ │ │ │ - sub r8, r6, #5 │ │ │ │ - add r9, r1, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - b f04e0 <__cxa_atexit@plt+0xe4008> │ │ │ │ - mov r6, r3 │ │ │ │ - b f1320 <__cxa_atexit@plt+0xe4e48> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f1330 <__cxa_atexit@plt+0xe4e58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - biceq r6, r5, r0, ror #12 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r6, r5, r0, lsl r5 │ │ │ │ - biceq r6, r5, ip, asr #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ f1394 <__cxa_atexit@plt+0xe4ebc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq f1378 <__cxa_atexit@plt+0xe4ea0> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne f1384 <__cxa_atexit@plt+0xe4eac> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [pc, #12] @ f1398 <__cxa_atexit@plt+0xe4ec0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r6, r5, r8, lsl #6 │ │ │ │ - strdeq r6, [r5, #32] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r7, [r7, #2] │ │ │ │ - ldrne r7, [pc, #8] @ f13c4 <__cxa_atexit@plt+0xe4eec> │ │ │ │ - addne r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldrdeq r6, [r5, #40] @ 0x28 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + ldrsheq r8, [ip, #212] @ 0xd4 │ │ │ │ + ldrsbeq r8, [ip, #204] @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f13f8 <__cxa_atexit@plt+0xe4f20> │ │ │ │ + bhi edfb0 <__cxa_atexit@plt+0xe1ad8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ f1400 <__cxa_atexit@plt+0xe4f28> │ │ │ │ + ldr r2, [pc, #24] @ edfb8 <__cxa_atexit@plt+0xe1ae0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ + b dc07a8 <__cxa_atexit@plt+0xdb42d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r5, [ip, #116] @ 0x74 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f14ac <__cxa_atexit@plt+0xe4fd4> │ │ │ │ - ldr r3, [pc, #144] @ f14b4 <__cxa_atexit@plt+0xe4fdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - tst r8, #3 │ │ │ │ - beq f147c <__cxa_atexit@plt+0xe4fa4> │ │ │ │ - ldr r1, [pc, #112] @ f14b8 <__cxa_atexit@plt+0xe4fe0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq f148c <__cxa_atexit@plt+0xe4fb4> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne f14a4 <__cxa_atexit@plt+0xe4fcc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ f14bc <__cxa_atexit@plt+0xe4fe4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r5, ip, r0, ror r7 │ │ │ │ + bicseq r8, ip, r4, lsl #24 │ │ │ │ + ldrdeq sp, [r5, #36] @ 0x24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ f152c <__cxa_atexit@plt+0xe5054> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f1504 <__cxa_atexit@plt+0xe502c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f1520 <__cxa_atexit@plt+0xe5048> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ f1530 <__cxa_atexit@plt+0xe5058> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - bicseq r5, ip, ip, ror #13 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f1564 <__cxa_atexit@plt+0xe508c> │ │ │ │ - ldr r3, [pc, #32] @ f1570 <__cxa_atexit@plt+0xe5098> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldrheq r5, [ip, #100] @ 0x64 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f15e0 <__cxa_atexit@plt+0xe5108> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ee024 <__cxa_atexit@plt+0xe1b4c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f15ec <__cxa_atexit@plt+0xe5114> │ │ │ │ - ldr r1, [pc, #84] @ f15fc <__cxa_atexit@plt+0xe5124> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [pc, #72] @ f1600 <__cxa_atexit@plt+0xe5128> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - str r0, [r2, #12] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #56] @ f1604 <__cxa_atexit@plt+0xe512c> │ │ │ │ + bcc ee030 <__cxa_atexit@plt+0xe1b58> │ │ │ │ + ldr r1, [pc, #80] @ ee040 <__cxa_atexit@plt+0xe1b68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ ee044 <__cxa_atexit@plt+0xe1b6c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ ee048 <__cxa_atexit@plt+0xe1b70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, ip, r0, lsl #14 │ │ │ │ - bicseq r5, ip, r0, lsl r6 │ │ │ │ - bicseq r5, ip, r8, lsr r6 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f1640 <__cxa_atexit@plt+0xe5168> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f1648 <__cxa_atexit@plt+0xe5170> │ │ │ │ + ldrheq r8, [ip, #180] @ 0xb4 │ │ │ │ + bicseq r8, ip, r4, lsl sp │ │ │ │ + bicseq r8, ip, r4, lsl ip │ │ │ │ + biceq sp, r5, r0, asr #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ee0bc <__cxa_atexit@plt+0xe1be4> │ │ │ │ + ldr r1, [pc, #84] @ ee0cc <__cxa_atexit@plt+0xe1bf4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ ee0d0 <__cxa_atexit@plt+0xe1bf8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ ee0d4 <__cxa_atexit@plt+0xe1bfc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #60] @ ee0d8 <__cxa_atexit@plt+0xe1c00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r5, ip, ip, ror #10 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0x01ae3058 │ │ │ │ + bicseq r8, ip, r0, lsl #25 │ │ │ │ + bicseq r8, ip, r8, lsl #23 │ │ │ │ + strheq sp, [r5, #20] │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f1680 <__cxa_atexit@plt+0xe51a8> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ee160 <__cxa_atexit@plt+0xe1c88> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ee168 <__cxa_atexit@plt+0xe1c90> │ │ │ │ + ldr r1, [pc, #104] @ ee17c <__cxa_atexit@plt+0xe1ca4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f1688 <__cxa_atexit@plt+0xe51b0> │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ ee180 <__cxa_atexit@plt+0xe1ca8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ ee184 <__cxa_atexit@plt+0xe1cac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ ee188 <__cxa_atexit@plt+0xe1cb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b ee170 <__cxa_atexit@plt+0xe1c98> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, ip, ip, lsr #10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0x01dc8a90 │ │ │ │ + bicseq r8, ip, r4, ror #23 │ │ │ │ + bicseq r8, ip, ip, ror #21 │ │ │ │ + bicseq r8, ip, r0, ror #23 │ │ │ │ + biceq sp, r5, r4, lsl #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f1714 <__cxa_atexit@plt+0xe523c> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ee214 <__cxa_atexit@plt+0xe1d3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f1720 <__cxa_atexit@plt+0xe5248> │ │ │ │ - ldr lr, [pc, #116] @ f1730 <__cxa_atexit@plt+0xe5258> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ f1734 <__cxa_atexit@plt+0xe525c> │ │ │ │ + bcc ee21c <__cxa_atexit@plt+0xe1d44> │ │ │ │ + ldr r1, [pc, #108] @ ee230 <__cxa_atexit@plt+0xe1d58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ ee234 <__cxa_atexit@plt+0xe1d5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ f1738 <__cxa_atexit@plt+0xe5260> │ │ │ │ + ldr r8, [pc, #88] @ ee238 <__cxa_atexit@plt+0xe1d60> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ ee23c <__cxa_atexit@plt+0xe1d64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ ee240 <__cxa_atexit@plt+0xe1d68> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b ee224 <__cxa_atexit@plt+0xe1d4c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + ldrsbeq r8, [ip, #152] @ 0x98 │ │ │ │ + strdeq r2, [lr, r8]! │ │ │ │ + bicseq r8, ip, r4, lsr #22 │ │ │ │ + bicseq r8, ip, ip, lsr #20 │ │ │ │ + biceq sp, r5, r8, asr #32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ee2ac <__cxa_atexit@plt+0xe1dd4> │ │ │ │ + ldr r2, [pc, #76] @ ee2bc <__cxa_atexit@plt+0xe1de4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ ee2c0 <__cxa_atexit@plt+0xe1de8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ ee2c4 <__cxa_atexit@plt+0xe1dec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ f173c <__cxa_atexit@plt+0xe5264> │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + bicseq r8, ip, ip, lsr #21 │ │ │ │ + @ instruction: 0x01dc8994 │ │ │ │ + biceq ip, r5, r8, asr #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ee330 <__cxa_atexit@plt+0xe1e58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ee33c <__cxa_atexit@plt+0xe1e64> │ │ │ │ + ldr r1, [pc, #80] @ ee34c <__cxa_atexit@plt+0xe1e74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ ee350 <__cxa_atexit@plt+0xe1e78> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ f1740 <__cxa_atexit@plt+0xe5268> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r0, [pc, #56] @ ee354 <__cxa_atexit@plt+0xe1e7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - ldrsbeq r5, [ip, #68] @ 0x44 │ │ │ │ - bicseq r5, ip, ip, lsl r5 │ │ │ │ - ldrheq r5, [ip, #80] @ 0x50 │ │ │ │ - bicseq r5, ip, r4, asr #9 │ │ │ │ + bicseq r8, ip, r8, lsr #17 │ │ │ │ + bicseq r8, ip, r8, lsl #20 │ │ │ │ + bicseq r8, ip, r8, lsl #18 │ │ │ │ + biceq ip, r5, r4, lsr pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ee3c8 <__cxa_atexit@plt+0xe1ef0> │ │ │ │ + ldr r1, [pc, #84] @ ee3d8 <__cxa_atexit@plt+0xe1f00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ ee3dc <__cxa_atexit@plt+0xe1f04> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ ee3e0 <__cxa_atexit@plt+0xe1f08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #60] @ ee3e4 <__cxa_atexit@plt+0xe1f0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + strdeq r2, [lr, r0]! │ │ │ │ + bicseq r8, ip, r4, ror r9 │ │ │ │ + bicseq r8, ip, ip, ror r8 │ │ │ │ + biceq ip, r5, r8, lsr #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f1778 <__cxa_atexit@plt+0xe52a0> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ee46c <__cxa_atexit@plt+0xe1f94> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ee474 <__cxa_atexit@plt+0xe1f9c> │ │ │ │ + ldr r1, [pc, #104] @ ee488 <__cxa_atexit@plt+0xe1fb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f1780 <__cxa_atexit@plt+0xe52a8> │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ ee48c <__cxa_atexit@plt+0xe1fb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ ee490 <__cxa_atexit@plt+0xe1fb8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ ee494 <__cxa_atexit@plt+0xe1fbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b ee47c <__cxa_atexit@plt+0xe1fa4> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, ip, r4, lsr r4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bicseq r8, ip, r4, lsl #15 │ │ │ │ + ldrsbeq r8, [ip, #136] @ 0x88 │ │ │ │ + bicseq r8, ip, r0, ror #15 │ │ │ │ + ldrsbeq r8, [ip, #132] @ 0x84 │ │ │ │ + strdeq ip, [r5, #216] @ 0xd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f1804 <__cxa_atexit@plt+0xe532c> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ee520 <__cxa_atexit@plt+0xe2048> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f1810 <__cxa_atexit@plt+0xe5338> │ │ │ │ - ldr lr, [pc, #104] @ f1820 <__cxa_atexit@plt+0xe5348> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ f1824 <__cxa_atexit@plt+0xe534c> │ │ │ │ + bcc ee528 <__cxa_atexit@plt+0xe2050> │ │ │ │ + ldr r1, [pc, #108] @ ee53c <__cxa_atexit@plt+0xe2064> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ ee540 <__cxa_atexit@plt+0xe2068> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ f1828 <__cxa_atexit@plt+0xe5350> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ f182c <__cxa_atexit@plt+0xe5354> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ ee544 <__cxa_atexit@plt+0xe206c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ ee548 <__cxa_atexit@plt+0xe2070> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ ee54c <__cxa_atexit@plt+0xe2074> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b ee530 <__cxa_atexit@plt+0xe2058> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + bicseq r8, ip, ip, asr #13 │ │ │ │ + @ instruction: 0x01ae2c90 │ │ │ │ + bicseq r8, ip, r8, lsl r8 │ │ │ │ + bicseq r8, ip, r0, lsr #14 │ │ │ │ + biceq ip, r5, ip, lsr sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ee5b8 <__cxa_atexit@plt+0xe20e0> │ │ │ │ + ldr r2, [pc, #76] @ ee5c8 <__cxa_atexit@plt+0xe20f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ ee5cc <__cxa_atexit@plt+0xe20f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ ee5d0 <__cxa_atexit@plt+0xe20f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - bicseq r5, ip, r8, lsr r4 │ │ │ │ - bicseq r5, ip, r4, lsl #8 │ │ │ │ - bicseq r5, ip, r0, ror #7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + bicseq r8, ip, r0, lsr #15 │ │ │ │ + bicseq r8, ip, r8, lsl #13 │ │ │ │ + strheq ip, [r5, #204] @ 0xcc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f18a8 <__cxa_atexit@plt+0xe53d0> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ee63c <__cxa_atexit@plt+0xe2164> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f18b4 <__cxa_atexit@plt+0xe53dc> │ │ │ │ - ldr lr, [pc, #100] @ f18c4 <__cxa_atexit@plt+0xe53ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ f18c8 <__cxa_atexit@plt+0xe53f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + bcc ee648 <__cxa_atexit@plt+0xe2170> │ │ │ │ + ldr r1, [pc, #80] @ ee658 <__cxa_atexit@plt+0xe2180> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ ee65c <__cxa_atexit@plt+0xe2184> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ f18cc <__cxa_atexit@plt+0xe53f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ ee660 <__cxa_atexit@plt+0xe2188> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - bicseq r5, ip, r0, lsr r3 │ │ │ │ - ldrheq r5, [ip, #96] @ 0x60 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f1904 <__cxa_atexit@plt+0xe542c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f190c <__cxa_atexit@plt+0xe5434> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r5, ip, r8, lsr #5 │ │ │ │ + @ instruction: 0x01dc859c │ │ │ │ + ldrsheq r8, [ip, #108] @ 0x6c │ │ │ │ + ldrsheq r8, [ip, #92] @ 0x5c │ │ │ │ + biceq ip, r5, r8, lsr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f1994 <__cxa_atexit@plt+0xe54bc> │ │ │ │ - ldr lr, [pc, #108] @ f199c <__cxa_atexit@plt+0xe54c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq f197c <__cxa_atexit@plt+0xe54a4> │ │ │ │ - ldr r3, [pc, #64] @ f19a0 <__cxa_atexit@plt+0xe54c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq f198c <__cxa_atexit@plt+0xe54b4> │ │ │ │ - b f19e4 <__cxa_atexit@plt+0xe550c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ f19d8 <__cxa_atexit@plt+0xe5500> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f19d0 <__cxa_atexit@plt+0xe54f8> │ │ │ │ - b f19e4 <__cxa_atexit@plt+0xe550c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne f1a70 <__cxa_atexit@plt+0xe5598> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc f1ad4 <__cxa_atexit@plt+0xe55fc> │ │ │ │ - ldr lr, [pc, #232] @ f1b08 <__cxa_atexit@plt+0xe5630> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ee6d4 <__cxa_atexit@plt+0xe21fc> │ │ │ │ + ldr r1, [pc, #84] @ ee6e4 <__cxa_atexit@plt+0xe220c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ ee6e8 <__cxa_atexit@plt+0xe2210> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ f1b0c <__cxa_atexit@plt+0xe5634> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #7 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ f1b10 <__cxa_atexit@plt+0xe5638> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ f1b14 <__cxa_atexit@plt+0xe563c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ ee6ec <__cxa_atexit@plt+0xe2214> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f1ae8 <__cxa_atexit@plt+0xe5610> │ │ │ │ - ldr r1, [pc, #120] @ f1afc <__cxa_atexit@plt+0xe5624> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ f1b00 <__cxa_atexit@plt+0xe5628> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ f1b04 <__cxa_atexit@plt+0xe562c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - bicseq r5, ip, r4, lsl #9 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - ldrsbeq r5, [ip, #28] │ │ │ │ - bicseq r5, ip, r0, lsr #3 │ │ │ │ - bicseq r5, ip, ip, ror r1 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi f1ba8 <__cxa_atexit@plt+0xe56d0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f1bb4 <__cxa_atexit@plt+0xe56dc> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - sub lr, r6, #15 │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r8, [pc, #96] @ f1bc4 <__cxa_atexit@plt+0xe56ec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stmdb r5, {r8, r9, lr} │ │ │ │ - ldr r5, [pc, #88] @ f1bc8 <__cxa_atexit@plt+0xe56f0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #68] @ f1bcc <__cxa_atexit@plt+0xe56f4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r3, fp} │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r3 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #60] @ ee6f0 <__cxa_atexit@plt+0xe2218> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r5, [ip, #56] @ 0x38 │ │ │ │ - @ instruction: 0xfffffa9c │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - biceq r5, r5, r0, lsl #27 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0x01ae2aca │ │ │ │ + bicseq r8, ip, r8, ror #12 │ │ │ │ + bicseq r8, ip, r0, ror r5 │ │ │ │ + @ instruction: 0x01c5cb9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f1c4c <__cxa_atexit@plt+0xe5774> │ │ │ │ + bhi ee778 <__cxa_atexit@plt+0xe22a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f1c54 <__cxa_atexit@plt+0xe577c> │ │ │ │ - ldr lr, [pc, #96] @ f1c68 <__cxa_atexit@plt+0xe5790> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ f1c6c <__cxa_atexit@plt+0xe5794> │ │ │ │ + bcc ee780 <__cxa_atexit@plt+0xe22a8> │ │ │ │ + ldr r1, [pc, #104] @ ee794 <__cxa_atexit@plt+0xe22bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ ee798 <__cxa_atexit@plt+0xe22c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add sl, r7, #12 │ │ │ │ - ldm sl, {r0, r1, sl} │ │ │ │ - ldr r7, [pc, #72] @ f1c70 <__cxa_atexit@plt+0xe5798> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ ee79c <__cxa_atexit@plt+0xe22c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ ee7a0 <__cxa_atexit@plt+0xe22c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - sub r9, r6, #19 │ │ │ │ - b f04e0 <__cxa_atexit@plt+0xe4008> │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ mov r6, r3 │ │ │ │ - b f1c5c <__cxa_atexit@plt+0xe5784> │ │ │ │ + b ee788 <__cxa_atexit@plt+0xe22b0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - bicseq r4, ip, ip, lsl #31 │ │ │ │ - @ instruction: 0xfffff954 │ │ │ │ - ldrdeq r5, [r5, #200] @ 0xc8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + bicseq r8, ip, r8, ror r4 │ │ │ │ + bicseq r8, ip, ip, asr #11 │ │ │ │ + ldrsbeq r8, [ip, #68] @ 0x44 │ │ │ │ + bicseq r8, ip, r8, asr #11 │ │ │ │ + biceq ip, r5, ip, ror #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f1cc8 <__cxa_atexit@plt+0xe57f0> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ee82c <__cxa_atexit@plt+0xe2354> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f1cd0 <__cxa_atexit@plt+0xe57f8> │ │ │ │ - ldr r1, [pc, #64] @ f1cec <__cxa_atexit@plt+0xe5814> │ │ │ │ + bcc ee834 <__cxa_atexit@plt+0xe235c> │ │ │ │ + ldr r1, [pc, #108] @ ee848 <__cxa_atexit@plt+0xe2370> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ f1cf0 <__cxa_atexit@plt+0xe5818> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ - mov r6, r3 │ │ │ │ - b f1cd8 <__cxa_atexit@plt+0xe5800> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f1ce8 <__cxa_atexit@plt+0xe5810> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - strheq r5, [r5, #200] @ 0xc8 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff718 │ │ │ │ - biceq r5, r5, ip, asr ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f1d70 <__cxa_atexit@plt+0xe5898> │ │ │ │ - ldr r8, [pc, #96] @ f1d7c <__cxa_atexit@plt+0xe58a4> │ │ │ │ + ldr r0, [pc, #104] @ ee84c <__cxa_atexit@plt+0xe2374> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ ee850 <__cxa_atexit@plt+0xe2378> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ f1d80 <__cxa_atexit@plt+0xe58a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ f1d84 <__cxa_atexit@plt+0xe58ac> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0xfffff6e8 │ │ │ │ - bicseq r5, ip, ip, lsl #4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f1dc0 <__cxa_atexit@plt+0xe58e8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f1dc8 <__cxa_atexit@plt+0xe58f0> │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ ee854 <__cxa_atexit@plt+0xe237c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ ee858 <__cxa_atexit@plt+0xe2380> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b ee83c <__cxa_atexit@plt+0xe2364> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r4, ip, ip, ror #27 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + bicseq r8, ip, r0, asr #7 │ │ │ │ + @ instruction: 0x01ae296a │ │ │ │ + bicseq r8, ip, ip, lsl #10 │ │ │ │ + bicseq r8, ip, r4, lsl r4 │ │ │ │ + biceq ip, r5, r0, lsr sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f1e14 <__cxa_atexit@plt+0xe593c> │ │ │ │ - ldr r2, [pc, #48] @ f1e24 <__cxa_atexit@plt+0xe594c> │ │ │ │ + bcc ee8c4 <__cxa_atexit@plt+0xe23ec> │ │ │ │ + ldr r2, [pc, #76] @ ee8d4 <__cxa_atexit@plt+0xe23fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ + ldr r1, [pc, #72] @ ee8d8 <__cxa_atexit@plt+0xe2400> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r2, [pc, #52] @ ee8dc <__cxa_atexit@plt+0xe2404> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - biceq r5, r5, r4, ror fp │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r7, r6 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0x01dc8494 │ │ │ │ + bicseq r8, ip, ip, ror r3 │ │ │ │ + strheq ip, [r5, #156] @ 0x9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ee928 <__cxa_atexit@plt+0xe2450> │ │ │ │ + ldr r2, [pc, #48] @ ee934 <__cxa_atexit@plt+0xe245c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #40] @ ee938 <__cxa_atexit@plt+0xe2460> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #32] @ ee93c <__cxa_atexit@plt+0xe2464> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r3, #217 @ 0xd9 │ │ │ │ + b 1758964 <__cxa_atexit@plt+0x174c48c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r8, ip, r0, lsr #5 │ │ │ │ + bicseq r8, ip, r4, ror #14 │ │ │ │ + bicseq r8, ip, r8, lsl r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc f1e70 <__cxa_atexit@plt+0xe5998> │ │ │ │ - ldr r3, [pc, #52] @ f1e8c <__cxa_atexit@plt+0xe59b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ f1e90 <__cxa_atexit@plt+0xe59b8> │ │ │ │ + bcc ee99c <__cxa_atexit@plt+0xe24c4> │ │ │ │ + ldr r2, [pc, #48] @ ee9ac <__cxa_atexit@plt+0xe24d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #1 │ │ │ │ - add r9, r2, #1 │ │ │ │ - b f1f84 <__cxa_atexit@plt+0xe5aac> │ │ │ │ - ldr r7, [pc, #28] @ f1e94 <__cxa_atexit@plt+0xe59bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r3, [pc, #44] @ ee9b0 <__cxa_atexit@plt+0xe24d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r9, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - strheq r5, [r5, #144] @ 0x90 │ │ │ │ - biceq r5, r5, r8, lsr #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f1ed0 <__cxa_atexit@plt+0xe59f8> │ │ │ │ - ldr r2, [pc, #36] @ f1ed8 <__cxa_atexit@plt+0xe5a00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ f1edc <__cxa_atexit@plt+0xe5a04> │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + ldrdeq r2, [lr, r5]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ee9fc <__cxa_atexit@plt+0xe2524> │ │ │ │ + ldr r1, [pc, #52] @ eea0c <__cxa_atexit@plt+0xe2534> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ eea10 <__cxa_atexit@plt+0xe2538> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r5, r5, r8, asr r9 │ │ │ │ - bicseq r4, ip, r0, ror #25 │ │ │ │ - biceq r5, r5, r0, asr r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + bicseq r8, ip, r8, asr #6 │ │ │ │ + bicseq r8, ip, r8, lsr r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f1f4c <__cxa_atexit@plt+0xe5a74> │ │ │ │ + bhi eea74 <__cxa_atexit@plt+0xe259c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f1f58 <__cxa_atexit@plt+0xe5a80> │ │ │ │ - ldr r1, [pc, #84] @ f1f68 <__cxa_atexit@plt+0xe5a90> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ f1f6c <__cxa_atexit@plt+0xe5a94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ f1f70 <__cxa_atexit@plt+0xe5a98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + bcc eea80 <__cxa_atexit@plt+0xe25a8> │ │ │ │ + ldr r2, [pc, #76] @ eea90 <__cxa_atexit@plt+0xe25b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ eea94 <__cxa_atexit@plt+0xe25bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ eea98 <__cxa_atexit@plt+0xe25c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - bicseq r4, ip, r0, lsl #25 │ │ │ │ - ldrsbeq r5, [ip, #20] │ │ │ │ - strheq r5, [r5, #140] @ 0x8c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + bicseq r8, ip, r8, asr r1 │ │ │ │ + strdeq r2, [lr, r9]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f2004 <__cxa_atexit@plt+0xe5b2c> │ │ │ │ - ldr r6, [pc, #144] @ f202c <__cxa_atexit@plt+0xe5b54> │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r6, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq f1ff0 <__cxa_atexit@plt+0xe5b18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f2018 <__cxa_atexit@plt+0xe5b40> │ │ │ │ - ldr r2, [pc, #116] @ f2034 <__cxa_atexit@plt+0xe5b5c> │ │ │ │ + bcc eeb00 <__cxa_atexit@plt+0xe2628> │ │ │ │ + ldr r2, [pc, #76] @ eeb10 <__cxa_atexit@plt+0xe2638> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #112] @ f2038 <__cxa_atexit@plt+0xe5b60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [sl, #3] │ │ │ │ - ldr sl, [sl, #7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ eeb14 <__cxa_atexit@plt+0xe263c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - mov r9, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r2, [pc, #52] @ eeb18 <__cxa_atexit@plt+0xe2640> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ f2030 <__cxa_atexit@plt+0xe5b58> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x01c5599c │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - biceq r5, r5, r8, ror r9 │ │ │ │ - strdeq r5, [r5, #120] @ 0x78 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + bicseq r8, ip, r8, asr r2 │ │ │ │ + bicseq r8, ip, r0, asr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f2094 <__cxa_atexit@plt+0xe5bbc> │ │ │ │ - ldr r3, [pc, #60] @ f20a0 <__cxa_atexit@plt+0xe5bc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #56] @ f20a4 <__cxa_atexit@plt+0xe5bcc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - ldrdeq r5, [r5, #132] @ 0x84 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f20f4 <__cxa_atexit@plt+0xe5c1c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f20fc <__cxa_atexit@plt+0xe5c24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi eeb78 <__cxa_atexit@plt+0xe26a0> │ │ │ │ + ldr r2, [pc, #72] @ eeb80 <__cxa_atexit@plt+0xe26a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq eeb6c <__cxa_atexit@plt+0xe2694> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + ldrne r8, [pc, #40] @ eeb88 <__cxa_atexit@plt+0xe26b0> │ │ │ │ + ldrne r8, [pc, r8] │ │ │ │ + ldreq r8, [pc, #28] @ eeb84 <__cxa_atexit@plt+0xe26ac> │ │ │ │ + ldreq r8, [pc, r8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r4, [ip, #168] @ 0xa8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f214c <__cxa_atexit@plt+0xe5c74> │ │ │ │ - ldr r2, [pc, #52] @ f215c <__cxa_atexit@plt+0xe5c84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - biceq r5, r5, ip, lsr r8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq r8, ip, r0, lsl #14 │ │ │ │ + bicseq r8, ip, ip, lsl #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r5, r7, #3 │ │ │ │ + ldr r2, [pc, #24] @ eebc0 <__cxa_atexit@plt+0xe26e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r5, #2 │ │ │ │ + ldr r8, [pc, #16] @ eebc4 <__cxa_atexit@plt+0xe26ec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + moveq r8, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + bicseq r8, ip, r0, asr #13 │ │ │ │ + ldrheq r8, [ip, #104] @ 0x68 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc f21b8 <__cxa_atexit@plt+0xe5ce0> │ │ │ │ - ldr r2, [pc, #68] @ f21d0 <__cxa_atexit@plt+0xe5cf8> │ │ │ │ + bcc eec10 <__cxa_atexit@plt+0xe2738> │ │ │ │ + ldr r2, [pc, #48] @ eec20 <__cxa_atexit@plt+0xe2748> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ f21d4 <__cxa_atexit@plt+0xe5cfc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5], #4 │ │ │ │ - stmib r7, {r1, r9} │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str sl, [r7, #16] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - sub r8, r6, #5 │ │ │ │ - sub r9, r6, #15 │ │ │ │ - mov sl, r3 │ │ │ │ - b f1f84 <__cxa_atexit@plt+0xe5aac> │ │ │ │ - ldr r7, [pc, #24] @ f21d8 <__cxa_atexit@plt+0xe5d00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r3, [pc, #44] @ eec24 <__cxa_atexit@plt+0xe274c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - strdeq r5, [r5, #112] @ 0x70 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f2214 <__cxa_atexit@plt+0xe5d3c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f221c <__cxa_atexit@plt+0xe5d44> │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + ldrdeq r2, [lr, r4]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi eecf4 <__cxa_atexit@plt+0xe281c> │ │ │ │ + ldr r3, [pc, #204] @ eed10 <__cxa_atexit@plt+0xe2838> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq eecac <__cxa_atexit@plt+0xe27d4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne eecb8 <__cxa_atexit@plt+0xe27e0> │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc eecfc <__cxa_atexit@plt+0xe2824> │ │ │ │ + ldr r0, [pc, #148] @ eed14 <__cxa_atexit@plt+0xe283c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #140] @ eed18 <__cxa_atexit@plt+0xe2840> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r8, [pc, #120] @ eed1c <__cxa_atexit@plt+0xe2844> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc eecfc <__cxa_atexit@plt+0xe2824> │ │ │ │ + ldr r0, [pc, #88] @ eed20 <__cxa_atexit@plt+0xe2848> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #80] @ eed24 <__cxa_atexit@plt+0xe284c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r8, [pc, #60] @ eed28 <__cxa_atexit@plt+0xe2850> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dc4998 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r8, r6 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + bicseq r8, ip, r0, lsr #1 │ │ │ │ + @ instruction: 0x01dc7f98 │ │ │ │ + bicseq r8, ip, r4, asr #11 │ │ │ │ + bicseq r8, ip, r8, asr r0 │ │ │ │ + bicseq r7, ip, r0, asr pc │ │ │ │ + bicseq r8, ip, r0, lsl #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne eed84 <__cxa_atexit@plt+0xe28ac> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc eedb8 <__cxa_atexit@plt+0xe28e0> │ │ │ │ + ldr r1, [pc, #100] @ eedc4 <__cxa_atexit@plt+0xe28ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #92] @ eedc8 <__cxa_atexit@plt+0xe28f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r8, [pc, #76] @ eedcc <__cxa_atexit@plt+0xe28f4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc eedb8 <__cxa_atexit@plt+0xe28e0> │ │ │ │ + ldr r1, [pc, #60] @ eedd0 <__cxa_atexit@plt+0xe28f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #52] @ eedd4 <__cxa_atexit@plt+0xe28fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r8, [pc, #36] @ eedd8 <__cxa_atexit@plt+0xe2900> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r7, ip, r0, asr #31 │ │ │ │ + ldrheq r7, [ip, #232] @ 0xe8 │ │ │ │ + bicseq r8, ip, r8, ror #9 │ │ │ │ + bicseq r7, ip, ip, lsl #31 │ │ │ │ + bicseq r7, ip, r4, lsl #29 │ │ │ │ + ldrheq r8, [ip, #72] @ 0x48 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f2288 <__cxa_atexit@plt+0xe5db0> │ │ │ │ + bhi eee3c <__cxa_atexit@plt+0xe2964> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f2294 <__cxa_atexit@plt+0xe5dbc> │ │ │ │ - ldr r2, [pc, #84] @ f22a4 <__cxa_atexit@plt+0xe5dcc> │ │ │ │ + bcc eee48 <__cxa_atexit@plt+0xe2970> │ │ │ │ + ldr r2, [pc, #76] @ eee58 <__cxa_atexit@plt+0xe2980> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ f22a8 <__cxa_atexit@plt+0xe5dd0> │ │ │ │ + ldr r1, [pc, #72] @ eee5c <__cxa_atexit@plt+0xe2984> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ + ldr r8, [pc, #56] @ eee60 <__cxa_atexit@plt+0xe2988> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r6, r8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - bicseq r4, ip, r4, asr #18 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0x01dc7d90 │ │ │ │ + @ instruction: 0x01ae22a4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f2300 <__cxa_atexit@plt+0xe5e28> │ │ │ │ - ldr r2, [pc, #60] @ f2310 <__cxa_atexit@plt+0xe5e38> │ │ │ │ + bcc eeec8 <__cxa_atexit@plt+0xe29f0> │ │ │ │ + ldr r2, [pc, #76] @ eeed8 <__cxa_atexit@plt+0xe2a00> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ + ldr r1, [pc, #72] @ eeedc <__cxa_atexit@plt+0xe2a04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ eeee0 <__cxa_atexit@plt+0xe2a08> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - biceq r5, r5, r8, lsl #13 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + @ instruction: 0x01dc7e90 │ │ │ │ + bicseq r7, ip, r8, ror sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f2388 <__cxa_atexit@plt+0xe5eb0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f2390 <__cxa_atexit@plt+0xe5eb8> │ │ │ │ - ldr r1, [pc, #96] @ f23ac <__cxa_atexit@plt+0xe5ed4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ f23b0 <__cxa_atexit@plt+0xe5ed8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #88] @ f23b4 <__cxa_atexit@plt+0xe5edc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r9, [r5] │ │ │ │ - str r0, [r7, #4]! │ │ │ │ - str sl, [r7, #4] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add r9, r1, #2 │ │ │ │ + bhi eef40 <__cxa_atexit@plt+0xe2a68> │ │ │ │ + ldr r2, [pc, #72] @ eef48 <__cxa_atexit@plt+0xe2a70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq eef34 <__cxa_atexit@plt+0xe2a5c> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + ldrne r8, [pc, #40] @ eef50 <__cxa_atexit@plt+0xe2a78> │ │ │ │ + ldrne r8, [pc, r8] │ │ │ │ + ldreq r8, [pc, #28] @ eef4c <__cxa_atexit@plt+0xe2a74> │ │ │ │ + ldreq r8, [pc, r8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - mov sl, r2 │ │ │ │ - b f1f84 <__cxa_atexit@plt+0xe5aac> │ │ │ │ - mov r6, r7 │ │ │ │ - b f2398 <__cxa_atexit@plt+0xe5ec0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f23a8 <__cxa_atexit@plt+0xe5ed0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r5, r5, r8, lsl r6 │ │ │ │ - biceq r5, r5, r8, asr #9 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - bicseq r4, ip, r8, lsr #17 │ │ │ │ - strdeq r5, [r5, #84] @ 0x54 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f2458 <__cxa_atexit@plt+0xe5f80> │ │ │ │ - str r3, [r6, #-4] │ │ │ │ - sub r7, r6, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f2478 <__cxa_atexit@plt+0xe5fa0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f2480 <__cxa_atexit@plt+0xe5fa8> │ │ │ │ - ldr r2, [pc, #180] @ f24c0 <__cxa_atexit@plt+0xe5fe8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq r8, ip, r8, lsr r3 │ │ │ │ + bicseq r8, ip, r4, asr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r5, r7, #3 │ │ │ │ + ldr r2, [pc, #24] @ eef88 <__cxa_atexit@plt+0xe2ab0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r5, #2 │ │ │ │ + ldr r8, [pc, #16] @ eef8c <__cxa_atexit@plt+0xe2ab4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + moveq r8, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldrsheq r8, [ip, #40] @ 0x28 │ │ │ │ + ldrsheq r8, [ip, #32] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc eefd8 <__cxa_atexit@plt+0xe2b00> │ │ │ │ + ldr r2, [pc, #48] @ eefe8 <__cxa_atexit@plt+0xe2b10> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #176] @ f24c4 <__cxa_atexit@plt+0xe5fec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #172] @ f24c8 <__cxa_atexit@plt+0xe5ff0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #168] @ f24cc <__cxa_atexit@plt+0xe5ff4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #160] @ f24d0 <__cxa_atexit@plt+0xe5ff8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r8, #4]! │ │ │ │ - add r0, r2, #2 │ │ │ │ - str sl, [r8, #4] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - add r9, lr, #2 │ │ │ │ - mov r5, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b f1f84 <__cxa_atexit@plt+0xe5aac> │ │ │ │ - ldr r7, [pc, #92] @ f24bc <__cxa_atexit@plt+0xe5fe4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #44] @ eefec <__cxa_atexit@plt+0xe2b14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, r8 │ │ │ │ - b f2488 <__cxa_atexit@plt+0xe5fb0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ f24b0 <__cxa_atexit@plt+0xe5fd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #28] @ f24b4 <__cxa_atexit@plt+0xe5fdc> │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0x01ae2100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ef0bc <__cxa_atexit@plt+0xe2be4> │ │ │ │ + ldr r3, [pc, #204] @ ef0d8 <__cxa_atexit@plt+0xe2c00> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ f24b8 <__cxa_atexit@plt+0xe5fe0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq ef074 <__cxa_atexit@plt+0xe2b9c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne ef080 <__cxa_atexit@plt+0xe2ba8> │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc ef0c4 <__cxa_atexit@plt+0xe2bec> │ │ │ │ + ldr r0, [pc, #148] @ ef0dc <__cxa_atexit@plt+0xe2c04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #140] @ ef0e0 <__cxa_atexit@plt+0xe2c08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r8, [pc, #120] @ ef0e4 <__cxa_atexit@plt+0xe2c0c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r5, r5, r8, lsr #10 │ │ │ │ - biceq r5, r5, r0, lsl #7 │ │ │ │ - bicseq r4, ip, r8, asr #14 │ │ │ │ - biceq r5, r5, r0, ror #10 │ │ │ │ - biceq r5, r5, ip, lsl #8 │ │ │ │ - biceq r5, r5, r0, lsl #8 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - bicseq r4, ip, r0, ror #15 │ │ │ │ - ldrheq r4, [ip, #120] @ 0x78 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f251c <__cxa_atexit@plt+0xe6044> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f2524 <__cxa_atexit@plt+0xe604c> │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc ef0c4 <__cxa_atexit@plt+0xe2bec> │ │ │ │ + ldr r0, [pc, #88] @ ef0e8 <__cxa_atexit@plt+0xe2c10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #80] @ ef0ec <__cxa_atexit@plt+0xe2c14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r8, [pc, #60] @ ef0f0 <__cxa_atexit@plt+0xe2c18> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dc4690 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + ldrsbeq r7, [ip, #200] @ 0xc8 │ │ │ │ + ldrsbeq r7, [ip, #176] @ 0xb0 │ │ │ │ + ldrsheq r8, [ip, #28] │ │ │ │ + @ instruction: 0x01dc7c90 │ │ │ │ + bicseq r7, ip, r8, lsl #23 │ │ │ │ + ldrheq r8, [ip, #24] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne ef14c <__cxa_atexit@plt+0xe2c74> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ef180 <__cxa_atexit@plt+0xe2ca8> │ │ │ │ + ldr r1, [pc, #100] @ ef18c <__cxa_atexit@plt+0xe2cb4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #92] @ ef190 <__cxa_atexit@plt+0xe2cb8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r8, [pc, #76] @ ef194 <__cxa_atexit@plt+0xe2cbc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ef180 <__cxa_atexit@plt+0xe2ca8> │ │ │ │ + ldr r1, [pc, #60] @ ef198 <__cxa_atexit@plt+0xe2cc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #52] @ ef19c <__cxa_atexit@plt+0xe2cc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r8, [pc, #36] @ ef1a0 <__cxa_atexit@plt+0xe2cc8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrsheq r7, [ip, #184] @ 0xb8 │ │ │ │ + ldrsheq r7, [ip, #160] @ 0xa0 │ │ │ │ + bicseq r8, ip, r0, lsr #2 │ │ │ │ + bicseq r7, ip, r4, asr #23 │ │ │ │ + ldrheq r7, [ip, #172] @ 0xac │ │ │ │ + ldrsheq r8, [ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f255c <__cxa_atexit@plt+0xe6084> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f2564 <__cxa_atexit@plt+0xe608c> │ │ │ │ + bhi ef204 <__cxa_atexit@plt+0xe2d2c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ef210 <__cxa_atexit@plt+0xe2d38> │ │ │ │ + ldr r2, [pc, #76] @ ef220 <__cxa_atexit@plt+0xe2d48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ ef224 <__cxa_atexit@plt+0xe2d4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ ef228 <__cxa_atexit@plt+0xe2d50> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, ip, r0, asr r6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f25cc <__cxa_atexit@plt+0xe60f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f25d8 <__cxa_atexit@plt+0xe6100> │ │ │ │ - ldr lr, [pc, #76] @ f25e8 <__cxa_atexit@plt+0xe6110> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ f25ec <__cxa_atexit@plt+0xe6114> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - bicseq r4, ip, r8, asr r6 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + bicseq r7, ip, r8, asr #19 │ │ │ │ + ldrdeq r1, [lr, r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f265c <__cxa_atexit@plt+0xe6184> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f2668 <__cxa_atexit@plt+0xe6190> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ f2678 <__cxa_atexit@plt+0xe61a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ f267c <__cxa_atexit@plt+0xe61a4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - bicseq r4, ip, r4, lsl #18 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f2700 <__cxa_atexit@plt+0xe6228> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f270c <__cxa_atexit@plt+0xe6234> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - sub lr, r6, #7 │ │ │ │ - ldr ip, [pc, #92] @ f271c <__cxa_atexit@plt+0xe6244> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r9, lr} │ │ │ │ - ldr r5, [pc, #80] @ f2720 <__cxa_atexit@plt+0xe6248> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ef290 <__cxa_atexit@plt+0xe2db8> │ │ │ │ + ldr r2, [pc, #76] @ ef2a0 <__cxa_atexit@plt+0xe2dc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ ef2a4 <__cxa_atexit@plt+0xe2dcc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ ef2a8 <__cxa_atexit@plt+0xe2dd0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #60] @ f2724 <__cxa_atexit@plt+0xe624c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - bicseq r4, ip, ip, ror r8 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - biceq r5, r5, r4, ror r2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f2778 <__cxa_atexit@plt+0xe62a0> │ │ │ │ - ldr r3, [pc, #60] @ f2790 <__cxa_atexit@plt+0xe62b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ f2794 <__cxa_atexit@plt+0xe62bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - sub r8, r6, #5 │ │ │ │ - mov r9, r7 │ │ │ │ - b f1f84 <__cxa_atexit@plt+0xe5aac> │ │ │ │ - ldr r7, [pc, #24] @ f2798 <__cxa_atexit@plt+0xe62c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - biceq r5, r5, r8, asr #4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + bicseq r7, ip, r8, asr #21 │ │ │ │ + ldrheq r7, [ip, #144] @ 0x90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f27d4 <__cxa_atexit@plt+0xe62fc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f27dc <__cxa_atexit@plt+0xe6304> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi ef308 <__cxa_atexit@plt+0xe2e30> │ │ │ │ + ldr r2, [pc, #72] @ ef310 <__cxa_atexit@plt+0xe2e38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ef2fc <__cxa_atexit@plt+0xe2e24> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + ldrne r8, [pc, #40] @ ef318 <__cxa_atexit@plt+0xe2e40> │ │ │ │ + ldrne r8, [pc, r8] │ │ │ │ + ldreq r8, [pc, #28] @ ef314 <__cxa_atexit@plt+0xe2e3c> │ │ │ │ + ldreq r8, [pc, r8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r4, [ip, #56] @ 0x38 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #32 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f2858 <__cxa_atexit@plt+0xe6380> │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r2, [pc, #80] @ f2864 <__cxa_atexit@plt+0xe638c> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq r7, ip, r0, ror pc │ │ │ │ + bicseq r7, ip, ip, ror pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r5, r7, #3 │ │ │ │ + ldr r2, [pc, #24] @ ef350 <__cxa_atexit@plt+0xe2e78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #64] @ f2868 <__cxa_atexit@plt+0xe6390> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str r9, [r3, #-20] @ 0xffffffec │ │ │ │ - sub r1, r3, #32 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - tst r2, #3 │ │ │ │ - beq f284c <__cxa_atexit@plt+0xe6374> │ │ │ │ - mov r7, r2 │ │ │ │ - b f2874 <__cxa_atexit@plt+0xe639c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmp r5, #2 │ │ │ │ + ldr r8, [pc, #16] @ ef354 <__cxa_atexit@plt+0xe2e7c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + bicseq r7, ip, r0, lsr pc │ │ │ │ + bicseq r7, ip, r8, lsr #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ef3a0 <__cxa_atexit@plt+0xe2ec8> │ │ │ │ + ldr r2, [pc, #48] @ ef3b0 <__cxa_atexit@plt+0xe2ed8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ ef3b4 <__cxa_atexit@plt+0xe2edc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r4, ip, r8, lsl #7 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ f291c <__cxa_atexit@plt+0xe6444> │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0x01ae1d2c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ef484 <__cxa_atexit@plt+0xe2fac> │ │ │ │ + ldr r3, [pc, #204] @ ef4a0 <__cxa_atexit@plt+0xe2fc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq f28f0 <__cxa_atexit@plt+0xe6418> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc f290c <__cxa_atexit@plt+0xe6434> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne f28f8 <__cxa_atexit@plt+0xe6420> │ │ │ │ - ldr r7, [pc, #104] @ f2920 <__cxa_atexit@plt+0xe6448> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #80] @ f2924 <__cxa_atexit@plt+0xe644c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq ef43c <__cxa_atexit@plt+0xe2f64> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne ef448 <__cxa_atexit@plt+0xe2f70> │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc ef48c <__cxa_atexit@plt+0xe2fb4> │ │ │ │ + ldr r0, [pc, #148] @ ef4a4 <__cxa_atexit@plt+0xe2fcc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #140] @ ef4a8 <__cxa_atexit@plt+0xe2fd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r8, [pc, #120] @ ef4ac <__cxa_atexit@plt+0xe2fd4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #24 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - bicseq r4, ip, r4, lsl #7 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc f29a4 <__cxa_atexit@plt+0xe64cc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne f2990 <__cxa_atexit@plt+0xe64b8> │ │ │ │ - ldr r7, [pc, #92] @ f29b4 <__cxa_atexit@plt+0xe64dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #68] @ f29b8 <__cxa_atexit@plt+0xe64e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc ef48c <__cxa_atexit@plt+0xe2fb4> │ │ │ │ + ldr r0, [pc, #88] @ ef4b0 <__cxa_atexit@plt+0xe2fd8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #80] @ ef4b4 <__cxa_atexit@plt+0xe2fdc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r8, [pc, #60] @ ef4b8 <__cxa_atexit@plt+0xe2fe0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r6, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #24 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - bicseq r4, ip, r4, ror #5 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + bicseq r7, ip, r0, lsl r9 │ │ │ │ + bicseq r7, ip, r8, lsl #16 │ │ │ │ + bicseq r7, ip, r4, lsr lr │ │ │ │ + bicseq r7, ip, r8, asr #17 │ │ │ │ + bicseq r7, ip, r0, asr #15 │ │ │ │ + ldrsheq r7, [ip, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f2a38 <__cxa_atexit@plt+0xe6560> │ │ │ │ - ldr r2, [pc, #124] @ f2a54 <__cxa_atexit@plt+0xe657c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ f2a58 <__cxa_atexit@plt+0xe6580> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq f2a2c <__cxa_atexit@plt+0xe6554> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f2a40 <__cxa_atexit@plt+0xe6568> │ │ │ │ - ldr r3, [pc, #76] @ f2a5c <__cxa_atexit@plt+0xe6584> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrheq r4, [ip, #24] │ │ │ │ - bicseq r4, ip, r4, ror #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f2a9c <__cxa_atexit@plt+0xe65c4> │ │ │ │ - ldr r2, [pc, #36] @ f2aa8 <__cxa_atexit@plt+0xe65d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne ef514 <__cxa_atexit@plt+0xe303c> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ef548 <__cxa_atexit@plt+0xe3070> │ │ │ │ + ldr r1, [pc, #100] @ ef554 <__cxa_atexit@plt+0xe307c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #92] @ ef558 <__cxa_atexit@plt+0xe3080> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r8, [pc, #76] @ ef55c <__cxa_atexit@plt+0xe3084> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ef548 <__cxa_atexit@plt+0xe3070> │ │ │ │ + ldr r1, [pc, #60] @ ef560 <__cxa_atexit@plt+0xe3088> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #52] @ ef564 <__cxa_atexit@plt+0xe308c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r8, [pc, #36] @ ef568 <__cxa_atexit@plt+0xe3090> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r4, ip, r0, ror r1 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + bicseq r7, ip, r0, lsr r8 │ │ │ │ + bicseq r7, ip, r8, lsr #14 │ │ │ │ + bicseq r7, ip, r8, asr sp │ │ │ │ + ldrsheq r7, [ip, #124] @ 0x7c │ │ │ │ + ldrsheq r7, [ip, #100] @ 0x64 │ │ │ │ + bicseq r7, ip, r8, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f2b70 <__cxa_atexit@plt+0xe6698> │ │ │ │ - ldr r2, [pc, #196] @ f2b90 <__cxa_atexit@plt+0xe66b8> │ │ │ │ + bhi ef5cc <__cxa_atexit@plt+0xe30f4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ef5d8 <__cxa_atexit@plt+0xe3100> │ │ │ │ + ldr r2, [pc, #76] @ ef5e8 <__cxa_atexit@plt+0xe3110> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq f2b60 <__cxa_atexit@plt+0xe6688> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #56 @ 0x38 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc f2b78 <__cxa_atexit@plt+0xe66a0> │ │ │ │ - ldr r7, [pc, #148] @ f2b94 <__cxa_atexit@plt+0xe66bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr lr, [r9, #7] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldmda r5, {r0, r1, r7, ip} │ │ │ │ - ldr r9, [pc, #124] @ f2b98 <__cxa_atexit@plt+0xe66c0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #120] @ f2b9c <__cxa_atexit@plt+0xe66c4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - mov r7, r6 │ │ │ │ - str r9, [r7, #32]! │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str sl, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r1, [pc, #72] @ ef5ec <__cxa_atexit@plt+0xe3114> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ ef5f0 <__cxa_atexit@plt+0xe3118> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - ldrsheq r4, [ip, #88] @ 0x58 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + bicseq r7, ip, r0, lsl #12 │ │ │ │ + strdeq r1, [lr, ip]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f2c2c <__cxa_atexit@plt+0xe6754> │ │ │ │ - ldr lr, [pc, #116] @ f2c38 <__cxa_atexit@plt+0xe6760> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #84] @ f2c3c <__cxa_atexit@plt+0xe6764> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #80] @ f2c40 <__cxa_atexit@plt+0xe6768> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r0, [r3, #8] │ │ │ │ + bcc ef658 <__cxa_atexit@plt+0xe3180> │ │ │ │ + ldr r2, [pc, #76] @ ef668 <__cxa_atexit@plt+0xe3190> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ ef66c <__cxa_atexit@plt+0xe3194> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ ef670 <__cxa_atexit@plt+0xe3198> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #32]! │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str r3, [r3, #52] @ 0x34 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - bicseq r4, ip, ip, lsr #10 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f2ca4 <__cxa_atexit@plt+0xe67cc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f2cac <__cxa_atexit@plt+0xe67d4> │ │ │ │ - ldr r5, [pc, #80] @ f2cc8 <__cxa_atexit@plt+0xe67f0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #76] @ f2ccc <__cxa_atexit@plt+0xe67f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ f2cd0 <__cxa_atexit@plt+0xe67f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r5, r9} │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r7] │ │ │ │ - sub r8, r6, #5 │ │ │ │ - add r9, r1, #1 │ │ │ │ - mov r5, r7 │ │ │ │ - b f1f84 <__cxa_atexit@plt+0xe5aac> │ │ │ │ - mov r6, r3 │ │ │ │ - b f2cb4 <__cxa_atexit@plt+0xe67dc> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f2cc4 <__cxa_atexit@plt+0xe67ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r4, r5, r4, lsl sp │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - biceq r4, r5, ip, ror fp │ │ │ │ - strheq r4, [r5, #152] @ 0x98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ f2d28 <__cxa_atexit@plt+0xe6850> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq f2d0c <__cxa_atexit@plt+0xe6834> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne f2d18 <__cxa_atexit@plt+0xe6840> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [pc, #12] @ f2d2c <__cxa_atexit@plt+0xe6854> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - biceq r4, r5, r4, ror r9 │ │ │ │ - biceq r4, r5, ip, asr r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r7, [r7, #2] │ │ │ │ - ldrne r7, [pc, #8] @ f2d58 <__cxa_atexit@plt+0xe6880> │ │ │ │ - addne r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - biceq r4, r5, r4, asr #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + bicseq r7, ip, r0, lsl #14 │ │ │ │ + bicseq r7, ip, r8, ror #11 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f2d8c <__cxa_atexit@plt+0xe68b4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ f2d94 <__cxa_atexit@plt+0xe68bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi ef6d0 <__cxa_atexit@plt+0xe31f8> │ │ │ │ + ldr r2, [pc, #72] @ ef6d8 <__cxa_atexit@plt+0xe3200> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq ef6c4 <__cxa_atexit@plt+0xe31ec> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + ldrne r8, [pc, #40] @ ef6e0 <__cxa_atexit@plt+0xe3208> │ │ │ │ + ldrne r8, [pc, r8] │ │ │ │ + ldreq r8, [pc, #28] @ ef6dc <__cxa_atexit@plt+0xe3204> │ │ │ │ + ldreq r8, [pc, r8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, ip, r0, lsr #28 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq r7, ip, r8, lsr #23 │ │ │ │ + ldrheq r7, [ip, #180] @ 0xb4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r5, r7, #3 │ │ │ │ + ldr r2, [pc, #24] @ ef718 <__cxa_atexit@plt+0xe3240> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + cmp r5, #2 │ │ │ │ + ldr r8, [pc, #16] @ ef71c <__cxa_atexit@plt+0xe3244> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + moveq r8, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + bicseq r7, ip, r8, ror #22 │ │ │ │ + bicseq r7, ip, r0, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f2e40 <__cxa_atexit@plt+0xe6968> │ │ │ │ - ldr r3, [pc, #144] @ f2e48 <__cxa_atexit@plt+0xe6970> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ef768 <__cxa_atexit@plt+0xe3290> │ │ │ │ + ldr r2, [pc, #48] @ ef778 <__cxa_atexit@plt+0xe32a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ ef77c <__cxa_atexit@plt+0xe32a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - tst r8, #3 │ │ │ │ - beq f2e10 <__cxa_atexit@plt+0xe6938> │ │ │ │ - ldr r1, [pc, #112] @ f2e4c <__cxa_atexit@plt+0xe6974> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq f2e20 <__cxa_atexit@plt+0xe6948> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne f2e38 <__cxa_atexit@plt+0xe6960> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ f2e50 <__cxa_atexit@plt+0xe6978> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq r3, [ip, #220] @ 0xdc │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0x01ae1958 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ f2ec0 <__cxa_atexit@plt+0xe69e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f2e98 <__cxa_atexit@plt+0xe69c0> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f2eb4 <__cxa_atexit@plt+0xe69dc> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ef84c <__cxa_atexit@plt+0xe3374> │ │ │ │ + ldr r3, [pc, #204] @ ef868 <__cxa_atexit@plt+0xe3390> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq ef804 <__cxa_atexit@plt+0xe332c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne ef810 <__cxa_atexit@plt+0xe3338> │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc ef854 <__cxa_atexit@plt+0xe337c> │ │ │ │ + ldr r0, [pc, #148] @ ef86c <__cxa_atexit@plt+0xe3394> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #140] @ ef870 <__cxa_atexit@plt+0xe3398> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r8, [pc, #120] @ ef874 <__cxa_atexit@plt+0xe339c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ f2ec4 <__cxa_atexit@plt+0xe69ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - bicseq r3, ip, r8, asr sp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f2ef8 <__cxa_atexit@plt+0xe6a20> │ │ │ │ - ldr r3, [pc, #32] @ f2f04 <__cxa_atexit@plt+0xe6a2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - bicseq r3, ip, r0, lsr #26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc ef854 <__cxa_atexit@plt+0xe337c> │ │ │ │ + ldr r0, [pc, #88] @ ef878 <__cxa_atexit@plt+0xe33a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #80] @ ef87c <__cxa_atexit@plt+0xe33a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + sub r9, r3, #6 │ │ │ │ + ldr r8, [pc, #60] @ ef880 <__cxa_atexit@plt+0xe33a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + bicseq r7, ip, r8, asr #10 │ │ │ │ + bicseq r7, ip, r0, asr #8 │ │ │ │ + bicseq r7, ip, ip, ror #20 │ │ │ │ + bicseq r7, ip, r0, lsl #10 │ │ │ │ + ldrsheq r7, [ip, #56] @ 0x38 │ │ │ │ + bicseq r7, ip, r8, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f2f74 <__cxa_atexit@plt+0xe6a9c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r6, #12 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne ef8dc <__cxa_atexit@plt+0xe3404> │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f2f80 <__cxa_atexit@plt+0xe6aa8> │ │ │ │ - ldr r1, [pc, #84] @ f2f90 <__cxa_atexit@plt+0xe6ab8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [pc, #72] @ f2f94 <__cxa_atexit@plt+0xe6abc> │ │ │ │ + bcc ef910 <__cxa_atexit@plt+0xe3438> │ │ │ │ + ldr r1, [pc, #100] @ ef91c <__cxa_atexit@plt+0xe3444> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - str r0, [r2, #12] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #56] @ f2f98 <__cxa_atexit@plt+0xe6ac0> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #92] @ ef920 <__cxa_atexit@plt+0xe3448> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r8, [pc, #76] @ ef924 <__cxa_atexit@plt+0xe344c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ef910 <__cxa_atexit@plt+0xe3438> │ │ │ │ + ldr r1, [pc, #60] @ ef928 <__cxa_atexit@plt+0xe3450> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #52] @ ef92c <__cxa_atexit@plt+0xe3454> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + ldr r8, [pc, #36] @ ef930 <__cxa_atexit@plt+0xe3458> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - bicseq r3, ip, ip, ror #26 │ │ │ │ - bicseq r3, ip, ip, ror ip │ │ │ │ - bicseq r3, ip, r4, lsr #25 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f2fd4 <__cxa_atexit@plt+0xe6afc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f2fdc <__cxa_atexit@plt+0xe6b04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq r3, [ip, #184] @ 0xb8 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r7, ip, r8, ror #8 │ │ │ │ + bicseq r7, ip, r0, ror #6 │ │ │ │ + @ instruction: 0x01dc7990 │ │ │ │ + bicseq r7, ip, r4, lsr r4 │ │ │ │ + bicseq r7, ip, ip, lsr #6 │ │ │ │ + bicseq r7, ip, r0, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f3014 <__cxa_atexit@plt+0xe6b3c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f301c <__cxa_atexit@plt+0xe6b44> │ │ │ │ + bhi ef994 <__cxa_atexit@plt+0xe34bc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ef9a0 <__cxa_atexit@plt+0xe34c8> │ │ │ │ + ldr r2, [pc, #76] @ ef9b0 <__cxa_atexit@plt+0xe34d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ ef9b4 <__cxa_atexit@plt+0xe34dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ ef9b8 <__cxa_atexit@plt+0xe34e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dc3b98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + bicseq r7, ip, r8, lsr r2 │ │ │ │ + @ instruction: 0x01ae1728 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f30a0 <__cxa_atexit@plt+0xe6bc8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc efa20 <__cxa_atexit@plt+0xe3548> │ │ │ │ + ldr r2, [pc, #76] @ efa30 <__cxa_atexit@plt+0xe3558> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ efa34 <__cxa_atexit@plt+0xe355c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ efa38 <__cxa_atexit@plt+0xe3560> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + bicseq r7, ip, r8, lsr r3 │ │ │ │ + bicseq r7, ip, r0, lsr #4 │ │ │ │ + biceq fp, r5, r4, asr r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi efaa4 <__cxa_atexit@plt+0xe35cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f30ac <__cxa_atexit@plt+0xe6bd4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ f30bc <__cxa_atexit@plt+0xe6be4> │ │ │ │ + bcc efab0 <__cxa_atexit@plt+0xe35d8> │ │ │ │ + ldr r1, [pc, #80] @ efac0 <__cxa_atexit@plt+0xe35e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ f30c0 <__cxa_atexit@plt+0xe6be8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ f30c4 <__cxa_atexit@plt+0xe6bec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ f30c8 <__cxa_atexit@plt+0xe6bf0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ efac4 <__cxa_atexit@plt+0xe35ec> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ efac8 <__cxa_atexit@plt+0xe35f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, ip, r8, asr #22 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - bicseq r3, ip, r4, lsl #23 │ │ │ │ - bicseq r3, ip, r8, lsr fp │ │ │ │ + bicseq r7, ip, r4, lsr r1 │ │ │ │ + @ instruction: 0x01dc7294 │ │ │ │ + @ instruction: 0x01dc7194 │ │ │ │ + biceq fp, r5, r0, asr #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc efb3c <__cxa_atexit@plt+0xe3664> │ │ │ │ + ldr r1, [pc, #84] @ efb4c <__cxa_atexit@plt+0xe3674> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ efb50 <__cxa_atexit@plt+0xe3678> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ efb54 <__cxa_atexit@plt+0xe367c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #60] @ efb58 <__cxa_atexit@plt+0xe3680> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0x01ae164d │ │ │ │ + bicseq r7, ip, r0, lsl #4 │ │ │ │ + bicseq r7, ip, r8, lsl #2 │ │ │ │ + biceq fp, r5, r4, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f3100 <__cxa_atexit@plt+0xe6c28> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi efbe0 <__cxa_atexit@plt+0xe3708> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc efbe8 <__cxa_atexit@plt+0xe3710> │ │ │ │ + ldr r1, [pc, #104] @ efbfc <__cxa_atexit@plt+0xe3724> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f3108 <__cxa_atexit@plt+0xe6c30> │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ efc00 <__cxa_atexit@plt+0xe3728> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ efc04 <__cxa_atexit@plt+0xe372c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ efc08 <__cxa_atexit@plt+0xe3730> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b efbf0 <__cxa_atexit@plt+0xe3718> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r3, ip, ip, lsr #21 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bicseq r7, ip, r0, lsl r0 │ │ │ │ + bicseq r7, ip, r4, ror #2 │ │ │ │ + bicseq r7, ip, ip, rrx │ │ │ │ + bicseq r7, ip, r0, ror #2 │ │ │ │ + biceq fp, r5, r4, lsl #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f318c <__cxa_atexit@plt+0xe6cb4> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi efc94 <__cxa_atexit@plt+0xe37bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f3198 <__cxa_atexit@plt+0xe6cc0> │ │ │ │ - ldr lr, [pc, #104] @ f31a8 <__cxa_atexit@plt+0xe6cd0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ f31ac <__cxa_atexit@plt+0xe6cd4> │ │ │ │ + bcc efc9c <__cxa_atexit@plt+0xe37c4> │ │ │ │ + ldr r1, [pc, #108] @ efcb0 <__cxa_atexit@plt+0xe37d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ efcb4 <__cxa_atexit@plt+0xe37dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ f31b0 <__cxa_atexit@plt+0xe6cd8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ f31b4 <__cxa_atexit@plt+0xe6cdc> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ efcb8 <__cxa_atexit@plt+0xe37e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ efcbc <__cxa_atexit@plt+0xe37e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ efcc0 <__cxa_atexit@plt+0xe37e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b efca4 <__cxa_atexit@plt+0xe37cc> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + bicseq r6, ip, r8, asr pc │ │ │ │ + @ instruction: 0x01ae14ed │ │ │ │ + bicseq r7, ip, r4, lsr #1 │ │ │ │ + bicseq r6, ip, ip, lsr #31 │ │ │ │ + biceq fp, r5, r8, asr #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc efd2c <__cxa_atexit@plt+0xe3854> │ │ │ │ + ldr r2, [pc, #76] @ efd3c <__cxa_atexit@plt+0xe3864> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ efd40 <__cxa_atexit@plt+0xe3868> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ efd44 <__cxa_atexit@plt+0xe386c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldrheq r3, [ip, #160] @ 0xa0 │ │ │ │ - bicseq r3, ip, ip, ror sl │ │ │ │ - bicseq r3, ip, r8, asr sl │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + bicseq r7, ip, ip, lsr #32 │ │ │ │ + bicseq r6, ip, r4, lsl pc │ │ │ │ + biceq fp, r5, r8, asr #10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f3230 <__cxa_atexit@plt+0xe6d58> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi efdb0 <__cxa_atexit@plt+0xe38d8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f323c <__cxa_atexit@plt+0xe6d64> │ │ │ │ - ldr lr, [pc, #100] @ f324c <__cxa_atexit@plt+0xe6d74> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ f3250 <__cxa_atexit@plt+0xe6d78> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + bcc efdbc <__cxa_atexit@plt+0xe38e4> │ │ │ │ + ldr r1, [pc, #80] @ efdcc <__cxa_atexit@plt+0xe38f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ efdd0 <__cxa_atexit@plt+0xe38f8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ f3254 <__cxa_atexit@plt+0xe6d7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ efdd4 <__cxa_atexit@plt+0xe38fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - bicseq r3, ip, r8, lsr #19 │ │ │ │ - bicseq r3, ip, r8, lsr #26 │ │ │ │ + bicseq r6, ip, r8, lsr #28 │ │ │ │ + bicseq r6, ip, r8, lsl #31 │ │ │ │ + bicseq r6, ip, r8, lsl #29 │ │ │ │ + strheq fp, [r5, #68] @ 0x44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f332c <__cxa_atexit@plt+0xe6e54> │ │ │ │ - ldr lr, [pc, #212] @ f334c <__cxa_atexit@plt+0xe6e74> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq f331c <__cxa_atexit@plt+0xe6e44> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #44 @ 0x2c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc f3334 <__cxa_atexit@plt+0xe6e5c> │ │ │ │ - ldr lr, [pc, #152] @ f3350 <__cxa_atexit@plt+0xe6e78> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ f3354 <__cxa_atexit@plt+0xe6e7c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ f3358 <__cxa_atexit@plt+0xe6e80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - bicseq r3, ip, r4, ror ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f33e0 <__cxa_atexit@plt+0xe6f08> │ │ │ │ - ldr lr, [pc, #108] @ f33ec <__cxa_atexit@plt+0xe6f14> │ │ │ │ + bcc efe48 <__cxa_atexit@plt+0xe3970> │ │ │ │ + ldr r1, [pc, #84] @ efe58 <__cxa_atexit@plt+0xe3980> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ efe5c <__cxa_atexit@plt+0xe3984> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ f33f0 <__cxa_atexit@plt+0xe6f18> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ f33f4 <__cxa_atexit@plt+0xe6f1c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r3, r0 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str ip, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ efe60 <__cxa_atexit@plt+0xe3988> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #60] @ efe64 <__cxa_atexit@plt+0xe398c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - bicseq r3, ip, ip, lsr #23 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0x01ae1335 │ │ │ │ + ldrsheq r6, [ip, #228] @ 0xe4 │ │ │ │ + ldrsheq r6, [ip, #220] @ 0xdc │ │ │ │ + biceq fp, r5, r8, lsr #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi f3488 <__cxa_atexit@plt+0xe6fb0> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi efeec <__cxa_atexit@plt+0xe3a14> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f3494 <__cxa_atexit@plt+0xe6fbc> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - sub lr, r6, #15 │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r8, [pc, #96] @ f34a4 <__cxa_atexit@plt+0xe6fcc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stmdb r5, {r8, r9, lr} │ │ │ │ - ldr r5, [pc, #88] @ f34a8 <__cxa_atexit@plt+0xe6fd0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #68] @ f34ac <__cxa_atexit@plt+0xe6fd4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r3, fp} │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + bcc efef4 <__cxa_atexit@plt+0xe3a1c> │ │ │ │ + ldr r1, [pc, #104] @ eff08 <__cxa_atexit@plt+0xe3a30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ eff0c <__cxa_atexit@plt+0xe3a34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ eff10 <__cxa_atexit@plt+0xe3a38> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ eff14 <__cxa_atexit@plt+0xe3a3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b efefc <__cxa_atexit@plt+0xe3a24> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r3, [ip, #168] @ 0xa8 │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - strdeq r4, [r5, #64] @ 0x40 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + bicseq r6, ip, r4, lsl #26 │ │ │ │ + bicseq r6, ip, r8, asr lr │ │ │ │ + bicseq r6, ip, r0, ror #26 │ │ │ │ + bicseq r6, ip, r4, asr lr │ │ │ │ + biceq fp, r5, r8, ror r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f352c <__cxa_atexit@plt+0xe7054> │ │ │ │ + bhi effa0 <__cxa_atexit@plt+0xe3ac8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f3534 <__cxa_atexit@plt+0xe705c> │ │ │ │ - ldr lr, [pc, #96] @ f3548 <__cxa_atexit@plt+0xe7070> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ f354c <__cxa_atexit@plt+0xe7074> │ │ │ │ + bcc effa8 <__cxa_atexit@plt+0xe3ad0> │ │ │ │ + ldr r1, [pc, #108] @ effbc <__cxa_atexit@plt+0xe3ae4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ effc0 <__cxa_atexit@plt+0xe3ae8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - add sl, r7, #12 │ │ │ │ - ldm sl, {r0, r1, sl} │ │ │ │ - ldr r7, [pc, #72] @ f3550 <__cxa_atexit@plt+0xe7078> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ effc4 <__cxa_atexit@plt+0xe3aec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ effc8 <__cxa_atexit@plt+0xe3af0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ effcc <__cxa_atexit@plt+0xe3af4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - sub r9, r6, #19 │ │ │ │ - b f1f84 <__cxa_atexit@plt+0xe5aac> │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ mov r6, r3 │ │ │ │ - b f353c <__cxa_atexit@plt+0xe7064> │ │ │ │ - mov r5, #24 │ │ │ │ + b effb0 <__cxa_atexit@plt+0xe3ad8> │ │ │ │ + mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - bicseq r3, ip, ip, lsr #13 │ │ │ │ - @ instruction: 0xfffffa08 │ │ │ │ - biceq r4, r5, r8, asr #8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + bicseq r6, ip, ip, asr #24 │ │ │ │ + ldrdeq r1, [lr, r5]! │ │ │ │ + @ instruction: 0x01dc6d98 │ │ │ │ + bicseq r6, ip, r0, lsr #25 │ │ │ │ + strheq fp, [r5, #44] @ 0x2c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f0038 <__cxa_atexit@plt+0xe3b60> │ │ │ │ + ldr r2, [pc, #76] @ f0048 <__cxa_atexit@plt+0xe3b70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ f004c <__cxa_atexit@plt+0xe3b74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ f0050 <__cxa_atexit@plt+0xe3b78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + bicseq r6, ip, r0, lsr #26 │ │ │ │ + bicseq r6, ip, r8, lsl #24 │ │ │ │ + biceq fp, r5, ip, lsr r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi f35a8 <__cxa_atexit@plt+0xe70d0> │ │ │ │ + bhi f00bc <__cxa_atexit@plt+0xe3be4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f35b0 <__cxa_atexit@plt+0xe70d8> │ │ │ │ - ldr r1, [pc, #64] @ f35cc <__cxa_atexit@plt+0xe70f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ f35d0 <__cxa_atexit@plt+0xe70f8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r8, [r3, #8] │ │ │ │ + bcc f00c8 <__cxa_atexit@plt+0xe3bf0> │ │ │ │ + ldr r1, [pc, #80] @ f00d8 <__cxa_atexit@plt+0xe3c00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ f00dc <__cxa_atexit@plt+0xe3c04> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ f00e0 <__cxa_atexit@plt+0xe3c08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ mov r6, r3 │ │ │ │ - b f35b8 <__cxa_atexit@plt+0xe70e0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f35c8 <__cxa_atexit@plt+0xe70f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r4, r5, r0, lsr #8 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff7cc │ │ │ │ - biceq r4, r5, ip, asr #7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, ip, ip, lsl fp │ │ │ │ + bicseq r6, ip, ip, ror ip │ │ │ │ + bicseq r6, ip, ip, ror fp │ │ │ │ + biceq fp, r5, r8, lsr #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f3650 <__cxa_atexit@plt+0xe7178> │ │ │ │ - ldr r8, [pc, #96] @ f365c <__cxa_atexit@plt+0xe7184> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ f3660 <__cxa_atexit@plt+0xe7188> │ │ │ │ + bcc f0154 <__cxa_atexit@plt+0xe3c7c> │ │ │ │ + ldr r1, [pc, #84] @ f0164 <__cxa_atexit@plt+0xe3c8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ f0168 <__cxa_atexit@plt+0xe3c90> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ f3664 <__cxa_atexit@plt+0xe718c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0xfffff79c │ │ │ │ - bicseq r3, ip, ip, lsr #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f3698 <__cxa_atexit@plt+0xe71c0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ f36a0 <__cxa_atexit@plt+0xe71c8> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ f016c <__cxa_atexit@plt+0xe3c94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #60] @ f0170 <__cxa_atexit@plt+0xe3c98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r3, ip, r4, lsl r5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0x01ae1013 │ │ │ │ + bicseq r6, ip, r8, ror #23 │ │ │ │ + ldrsheq r6, [ip, #160] @ 0xa0 │ │ │ │ + biceq fp, r5, ip, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f01f8 <__cxa_atexit@plt+0xe3d20> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f0200 <__cxa_atexit@plt+0xe3d28> │ │ │ │ + ldr r1, [pc, #104] @ f0214 <__cxa_atexit@plt+0xe3d3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ f0218 <__cxa_atexit@plt+0xe3d40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ f021c <__cxa_atexit@plt+0xe3d44> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ f0220 <__cxa_atexit@plt+0xe3d48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b f0208 <__cxa_atexit@plt+0xe3d30> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r6, [ip, #152] @ 0x98 │ │ │ │ + bicseq r6, ip, ip, asr #22 │ │ │ │ + bicseq r6, ip, r4, asr sl │ │ │ │ + bicseq r6, ip, r8, asr #22 │ │ │ │ + biceq fp, r5, ip, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f02ac <__cxa_atexit@plt+0xe3dd4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f02b4 <__cxa_atexit@plt+0xe3ddc> │ │ │ │ + ldr r1, [pc, #108] @ f02c8 <__cxa_atexit@plt+0xe3df0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ f02cc <__cxa_atexit@plt+0xe3df4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ f02d0 <__cxa_atexit@plt+0xe3df8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ f02d4 <__cxa_atexit@plt+0xe3dfc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ f02d8 <__cxa_atexit@plt+0xe3e00> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b f02bc <__cxa_atexit@plt+0xe3de4> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + bicseq r6, ip, r0, asr #18 │ │ │ │ + @ instruction: 0x01ae0eb3 │ │ │ │ + bicseq r6, ip, ip, lsl #21 │ │ │ │ + @ instruction: 0x01dc6994 │ │ │ │ + strheq sl, [r5, #240] @ 0xf0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f0344 <__cxa_atexit@plt+0xe3e6c> │ │ │ │ + ldr r2, [pc, #76] @ f0354 <__cxa_atexit@plt+0xe3e7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ f0358 <__cxa_atexit@plt+0xe3e80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ f035c <__cxa_atexit@plt+0xe3e84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + bicseq r6, ip, r4, lsl sl │ │ │ │ + ldrsheq r6, [ip, #140] @ 0x8c │ │ │ │ + biceq sl, r5, r0, lsr pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f03c8 <__cxa_atexit@plt+0xe3ef0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f03d4 <__cxa_atexit@plt+0xe3efc> │ │ │ │ + ldr r1, [pc, #80] @ f03e4 <__cxa_atexit@plt+0xe3f0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ f03e8 <__cxa_atexit@plt+0xe3f10> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ f03ec <__cxa_atexit@plt+0xe3f14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, ip, r0, lsl r8 │ │ │ │ + bicseq r6, ip, r0, ror r9 │ │ │ │ + bicseq r6, ip, r0, ror r8 │ │ │ │ + stlexbeq sl, ip, [r5] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f0460 <__cxa_atexit@plt+0xe3f88> │ │ │ │ + ldr r1, [pc, #84] @ f0470 <__cxa_atexit@plt+0xe3f98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #80] @ f0474 <__cxa_atexit@plt+0xe3f9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ f0478 <__cxa_atexit@plt+0xe3fa0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #60] @ f047c <__cxa_atexit@plt+0xe3fa4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r8, lr │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + strdeq r0, [lr, fp]! │ │ │ │ + ldrsbeq r6, [ip, #140] @ 0x8c │ │ │ │ + bicseq r6, ip, r4, ror #15 │ │ │ │ + biceq sl, r5, r0, lsl lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f0504 <__cxa_atexit@plt+0xe402c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f050c <__cxa_atexit@plt+0xe4034> │ │ │ │ + ldr r1, [pc, #104] @ f0520 <__cxa_atexit@plt+0xe4048> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + sub r9, r6, #18 │ │ │ │ + ldr r0, [pc, #84] @ f0524 <__cxa_atexit@plt+0xe404c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #76] @ f0528 <__cxa_atexit@plt+0xe4050> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #72] @ f052c <__cxa_atexit@plt+0xe4054> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, lr} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + mov r6, r3 │ │ │ │ + b f0514 <__cxa_atexit@plt+0xe403c> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + bicseq r6, ip, ip, ror #13 │ │ │ │ + bicseq r6, ip, r0, asr #16 │ │ │ │ + bicseq r6, ip, r8, asr #14 │ │ │ │ + bicseq r6, ip, ip, lsr r8 │ │ │ │ + biceq sl, r5, r0, ror #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f05b8 <__cxa_atexit@plt+0xe40e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f05c0 <__cxa_atexit@plt+0xe40e8> │ │ │ │ + ldr r1, [pc, #108] @ f05d4 <__cxa_atexit@plt+0xe40fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ f05d8 <__cxa_atexit@plt+0xe4100> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #88] @ f05dc <__cxa_atexit@plt+0xe4104> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ f05e0 <__cxa_atexit@plt+0xe4108> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #72] @ f05e4 <__cxa_atexit@plt+0xe410c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r3 │ │ │ │ + b f05c8 <__cxa_atexit@plt+0xe40f0> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + bicseq r6, ip, r4, lsr r6 │ │ │ │ + @ instruction: 0x01ae0b9b │ │ │ │ + bicseq r6, ip, r0, lsl #15 │ │ │ │ + bicseq r6, ip, r8, lsl #13 │ │ │ │ + biceq sl, r5, r4, lsr #25 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f0650 <__cxa_atexit@plt+0xe4178> │ │ │ │ + ldr r2, [pc, #76] @ f0660 <__cxa_atexit@plt+0xe4188> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ f0664 <__cxa_atexit@plt+0xe418c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ f0668 <__cxa_atexit@plt+0xe4190> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + bicseq r6, ip, r8, lsl #14 │ │ │ │ + ldrsheq r6, [ip, #80] @ 0x50 │ │ │ │ + biceq sl, r5, r4, ror ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f06b4 <__cxa_atexit@plt+0xe41dc> │ │ │ │ + ldr r7, [pc, #52] @ f06c4 <__cxa_atexit@plt+0xe41ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f06a8 <__cxa_atexit@plt+0xe41d0> │ │ │ │ + mov r7, r9 │ │ │ │ + b f06d8 <__cxa_atexit@plt+0xe4200> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ f06c8 <__cxa_atexit@plt+0xe41f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq sl, r5, r8, asr #24 │ │ │ │ + biceq sl, r5, r8, lsl ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq f0788 <__cxa_atexit@plt+0xe42b0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f07d0 <__cxa_atexit@plt+0xe42f8> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r2, r2, #3 │ │ │ │ + cmp r2, #20 │ │ │ │ + bhi f09a4 <__cxa_atexit@plt+0xe44cc> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, lsr r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + andeq r0, r0, r0, lsl #5 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsl r2 │ │ │ │ + andeq r0, r0, r4, lsl #6 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + andeq r0, r0, r8, ror #5 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + @ instruction: 0x000002b4 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + andeq r0, r0, r8, asr r2 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, lsr #6 │ │ │ │ + andeq r0, r0, r4, ror r2 │ │ │ │ + ldr r2, [pc, #780] @ f0a80 <__cxa_atexit@plt+0xe45a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + b f1194 <__cxa_atexit@plt+0xe4cbc> │ │ │ │ + ldr r1, [pc, #736] @ f0a70 <__cxa_atexit@plt+0xe4598> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f0a54 <__cxa_atexit@plt+0xe457c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble f0818 <__cxa_atexit@plt+0xe4340> │ │ │ │ + ldr r1, [pc, #684] @ f0a78 <__cxa_atexit@plt+0xe45a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f082c <__cxa_atexit@plt+0xe4354> │ │ │ │ + ldr r1, [pc, #652] @ f0a64 <__cxa_atexit@plt+0xe458c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f0a54 <__cxa_atexit@plt+0xe457c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble f0824 <__cxa_atexit@plt+0xe434c> │ │ │ │ + ldr r1, [pc, #600] @ f0a6c <__cxa_atexit@plt+0xe4594> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f082c <__cxa_atexit@plt+0xe4354> │ │ │ │ + ldr r1, [pc, #596] @ f0a74 <__cxa_atexit@plt+0xe459c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f082c <__cxa_atexit@plt+0xe4354> │ │ │ │ + ldr r1, [pc, #572] @ f0a68 <__cxa_atexit@plt+0xe4590> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #632] @ f0ac0 <__cxa_atexit@plt+0xe45e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + b f0b58 <__cxa_atexit@plt+0xe4680> │ │ │ │ + ldr r2, [pc, #596] @ f0ab8 <__cxa_atexit@plt+0xe45e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + b f0bd0 <__cxa_atexit@plt+0xe46f8> │ │ │ │ + ldr r2, [pc, #556] @ f0aac <__cxa_atexit@plt+0xe45d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + b f0d30 <__cxa_atexit@plt+0xe4858> │ │ │ │ + ldr r2, [pc, #500] @ f0a90 <__cxa_atexit@plt+0xe45b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + b f0f90 <__cxa_atexit@plt+0xe4ab8> │ │ │ │ + ldr r2, [pc, #504] @ f0ab0 <__cxa_atexit@plt+0xe45d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + b f0cbc <__cxa_atexit@plt+0xe47e4> │ │ │ │ + ldr r2, [pc, #464] @ f0aa4 <__cxa_atexit@plt+0xe45cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + b f0e18 <__cxa_atexit@plt+0xe4940> │ │ │ │ + ldr r2, [pc, #408] @ f0a88 <__cxa_atexit@plt+0xe45b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + b f1090 <__cxa_atexit@plt+0xe4bb8> │ │ │ │ + ldr r7, [pc, #432] @ f0abc <__cxa_atexit@plt+0xe45e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f0a48 <__cxa_atexit@plt+0xe4570> │ │ │ │ + ldr r2, [pc, #372] @ f0a8c <__cxa_atexit@plt+0xe45b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + b f1008 <__cxa_atexit@plt+0xe4b30> │ │ │ │ + ldr r2, [pc, #360] @ f0a9c <__cxa_atexit@plt+0xe45c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + b f0f18 <__cxa_atexit@plt+0xe4a40> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #300] @ f0a84 <__cxa_atexit@plt+0xe45ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + b f1108 <__cxa_atexit@plt+0xe4c30> │ │ │ │ + ldr r2, [pc, #332] @ f0ac4 <__cxa_atexit@plt+0xe45ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + b f0ae0 <__cxa_atexit@plt+0xe4608> │ │ │ │ + ldr r7, [pc, #316] @ f0ad0 <__cxa_atexit@plt+0xe45f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f0a48 <__cxa_atexit@plt+0xe4570> │ │ │ │ + ldr r7, [pc, #244] @ f0a94 <__cxa_atexit@plt+0xe45bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f0a48 <__cxa_atexit@plt+0xe4570> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #200] @ f0a7c <__cxa_atexit@plt+0xe45a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + b f120c <__cxa_atexit@plt+0xe4d34> │ │ │ │ + ldr r2, [pc, #224] @ f0ab4 <__cxa_atexit@plt+0xe45dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + b f0c48 <__cxa_atexit@plt+0xe4770> │ │ │ │ + ldr r7, [pc, #168] @ f0a98 <__cxa_atexit@plt+0xe45c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f0a48 <__cxa_atexit@plt+0xe4570> │ │ │ │ + ldr r7, [pc, #204] @ f0ac8 <__cxa_atexit@plt+0xe45f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f0a48 <__cxa_atexit@plt+0xe4570> │ │ │ │ + ldr r2, [pc, #160] @ f0aa8 <__cxa_atexit@plt+0xe45d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + b f0da4 <__cxa_atexit@plt+0xe48cc> │ │ │ │ + ldr r2, [pc, #124] @ f0aa0 <__cxa_atexit@plt+0xe45c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f0a38 <__cxa_atexit@plt+0xe4560> │ │ │ │ + b f0e90 <__cxa_atexit@plt+0xe49b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #132] @ f0acc <__cxa_atexit@plt+0xe45f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r4, lsr #22 │ │ │ │ + @ instruction: 0xffffc4c0 │ │ │ │ + @ instruction: 0xffffc6d0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffc770 │ │ │ │ + @ instruction: 0xffffc92c │ │ │ │ + andeq r0, r0, r4, asr r8 │ │ │ │ + andeq r0, r0, ip, lsl sl │ │ │ │ + andeq r0, r0, ip, lsr #15 │ │ │ │ + muleq r0, ip, r7 │ │ │ │ + andeq r0, r0, ip, ror #13 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + biceq sl, r5, r0, ror #17 │ │ │ │ + @ instruction: 0x01c5a894 │ │ │ │ + andeq r0, r0, r0, ror #11 │ │ │ │ + andeq r0, r0, r8, ror #8 │ │ │ │ + andeq r0, r0, r0, asr #10 │ │ │ │ + muleq r0, r8, r3 │ │ │ │ + andeq r0, r0, ip, lsr #9 │ │ │ │ + andeq r0, r0, r0, lsl #8 │ │ │ │ + andeq r0, r0, r0, ror r2 │ │ │ │ + andeq r0, r0, r8, ror #6 │ │ │ │ + biceq sl, r5, ip, ror r9 │ │ │ │ + andeq r0, r0, ip, lsl #6 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + @ instruction: 0x01c5a890 │ │ │ │ + biceq sl, r5, r8, asr #16 │ │ │ │ + biceq sl, r5, r0, lsl #18 │ │ │ │ + strheq sl, [r5, #124] @ 0x7c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc f0b34 <__cxa_atexit@plt+0xe465c> │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble f0b1c <__cxa_atexit@plt+0xe4644> │ │ │ │ + ldr r1, [pc, #48] @ f0b48 <__cxa_atexit@plt+0xe4670> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f0b24 <__cxa_atexit@plt+0xe464c> │ │ │ │ + ldr r1, [pc, #32] @ f0b44 <__cxa_atexit@plt+0xe466c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff8d8 │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + biceq sl, r5, r4, asr #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc f0bac <__cxa_atexit@plt+0xe46d4> │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble f0b94 <__cxa_atexit@plt+0xe46bc> │ │ │ │ + ldr r1, [pc, #48] @ f0bc0 <__cxa_atexit@plt+0xe46e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f0b9c <__cxa_atexit@plt+0xe46c4> │ │ │ │ + ldr r1, [pc, #32] @ f0bbc <__cxa_atexit@plt+0xe46e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff554 │ │ │ │ + @ instruction: 0xfffff758 │ │ │ │ + biceq sl, r5, ip, asr #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc f0c24 <__cxa_atexit@plt+0xe474c> │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble f0c0c <__cxa_atexit@plt+0xe4734> │ │ │ │ + ldr r1, [pc, #48] @ f0c38 <__cxa_atexit@plt+0xe4760> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f0c14 <__cxa_atexit@plt+0xe473c> │ │ │ │ + ldr r1, [pc, #32] @ f0c34 <__cxa_atexit@plt+0xe475c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff1d0 │ │ │ │ + @ instruction: 0xfffff3d4 │ │ │ │ + biceq sl, r5, r4, asr r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc f0c9c <__cxa_atexit@plt+0xe47c4> │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble f0c84 <__cxa_atexit@plt+0xe47ac> │ │ │ │ + ldr r1, [pc, #48] @ f0cb0 <__cxa_atexit@plt+0xe47d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f0c8c <__cxa_atexit@plt+0xe47b4> │ │ │ │ + ldr r1, [pc, #32] @ f0cac <__cxa_atexit@plt+0xe47d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffee4c │ │ │ │ + @ instruction: 0xfffff050 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc f0d10 <__cxa_atexit@plt+0xe4838> │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble f0cf8 <__cxa_atexit@plt+0xe4820> │ │ │ │ + ldr r1, [pc, #48] @ f0d24 <__cxa_atexit@plt+0xe484c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f0d00 <__cxa_atexit@plt+0xe4828> │ │ │ │ + ldr r1, [pc, #32] @ f0d20 <__cxa_atexit@plt+0xe4848> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffea28 │ │ │ │ + @ instruction: 0xffffecd0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc f0d84 <__cxa_atexit@plt+0xe48ac> │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble f0d6c <__cxa_atexit@plt+0xe4894> │ │ │ │ + ldr r1, [pc, #48] @ f0d98 <__cxa_atexit@plt+0xe48c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f0d74 <__cxa_atexit@plt+0xe489c> │ │ │ │ + ldr r1, [pc, #32] @ f0d94 <__cxa_atexit@plt+0xe48bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffe5ec │ │ │ │ + @ instruction: 0xffffe894 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc f0df8 <__cxa_atexit@plt+0xe4920> │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble f0de0 <__cxa_atexit@plt+0xe4908> │ │ │ │ + ldr r1, [pc, #48] @ f0e0c <__cxa_atexit@plt+0xe4934> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f0de8 <__cxa_atexit@plt+0xe4910> │ │ │ │ + ldr r1, [pc, #32] @ f0e08 <__cxa_atexit@plt+0xe4930> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffe1b0 │ │ │ │ + @ instruction: 0xffffe458 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc f0e6c <__cxa_atexit@plt+0xe4994> │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble f0e54 <__cxa_atexit@plt+0xe497c> │ │ │ │ + ldr r1, [pc, #48] @ f0e80 <__cxa_atexit@plt+0xe49a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f0e5c <__cxa_atexit@plt+0xe4984> │ │ │ │ + ldr r1, [pc, #32] @ f0e7c <__cxa_atexit@plt+0xe49a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffdd74 │ │ │ │ + @ instruction: 0xffffe01c │ │ │ │ + biceq sl, r5, r8, lsl r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f0ef4 <__cxa_atexit@plt+0xe4a1c> │ │ │ │ + ldr r1, [pc, #84] @ f0f00 <__cxa_atexit@plt+0xe4a28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble f0edc <__cxa_atexit@plt+0xe4a04> │ │ │ │ + ldr r1, [pc, #48] @ f0f08 <__cxa_atexit@plt+0xe4a30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f0ee4 <__cxa_atexit@plt+0xe4a0c> │ │ │ │ + ldr r1, [pc, #32] @ f0f04 <__cxa_atexit@plt+0xe4a2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r3, [r2, #20] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffda3c │ │ │ │ + @ instruction: 0xffffda78 │ │ │ │ + @ instruction: 0xffffdbcc │ │ │ │ + biceq sl, r5, r4, lsl #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc f0f6c <__cxa_atexit@plt+0xe4a94> │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble f0f54 <__cxa_atexit@plt+0xe4a7c> │ │ │ │ + ldr r1, [pc, #48] @ f0f80 <__cxa_atexit@plt+0xe4aa8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f0f5c <__cxa_atexit@plt+0xe4a84> │ │ │ │ + ldr r1, [pc, #32] @ f0f7c <__cxa_atexit@plt+0xe4aa4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffd714 │ │ │ │ + @ instruction: 0xffffd918 │ │ │ │ + biceq sl, r5, ip, lsl #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc f0fe4 <__cxa_atexit@plt+0xe4b0c> │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble f0fcc <__cxa_atexit@plt+0xe4af4> │ │ │ │ + ldr r1, [pc, #48] @ f0ff8 <__cxa_atexit@plt+0xe4b20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f0fd4 <__cxa_atexit@plt+0xe4afc> │ │ │ │ + ldr r1, [pc, #32] @ f0ff4 <__cxa_atexit@plt+0xe4b1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffd390 │ │ │ │ + @ instruction: 0xffffd594 │ │ │ │ + @ instruction: 0x01c5a294 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f106c <__cxa_atexit@plt+0xe4b94> │ │ │ │ + ldr r1, [pc, #84] @ f1078 <__cxa_atexit@plt+0xe4ba0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble f1054 <__cxa_atexit@plt+0xe4b7c> │ │ │ │ + ldr r1, [pc, #48] @ f1080 <__cxa_atexit@plt+0xe4ba8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f105c <__cxa_atexit@plt+0xe4b84> │ │ │ │ + ldr r1, [pc, #32] @ f107c <__cxa_atexit@plt+0xe4ba4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r3, [r2, #20] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffcf60 │ │ │ │ + @ instruction: 0xffffcffc │ │ │ │ + @ instruction: 0xffffd200 │ │ │ │ + biceq sl, r5, ip, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc f10e4 <__cxa_atexit@plt+0xe4c0c> │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble f10cc <__cxa_atexit@plt+0xe4bf4> │ │ │ │ + ldr r1, [pc, #48] @ f10f8 <__cxa_atexit@plt+0xe4c20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f10d4 <__cxa_atexit@plt+0xe4bfc> │ │ │ │ + ldr r1, [pc, #32] @ f10f4 <__cxa_atexit@plt+0xe4c1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffcc3c │ │ │ │ + @ instruction: 0xffffce40 │ │ │ │ + biceq sl, r5, r8, asr #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc f1170 <__cxa_atexit@plt+0xe4c98> │ │ │ │ + add r5, r2, #12 │ │ │ │ + ldmib r2, {r1, r2} │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble f1154 <__cxa_atexit@plt+0xe4c7c> │ │ │ │ + ldr lr, [pc, #64] @ f1180 <__cxa_atexit@plt+0xe4ca8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #40] @ f1184 <__cxa_atexit@plt+0xe4cac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffcab4 │ │ │ │ + @ instruction: 0xffffc864 │ │ │ │ + biceq sl, r5, r8, lsl #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc f11e8 <__cxa_atexit@plt+0xe4d10> │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble f11d0 <__cxa_atexit@plt+0xe4cf8> │ │ │ │ + ldr r1, [pc, #48] @ f11fc <__cxa_atexit@plt+0xe4d24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f11d8 <__cxa_atexit@plt+0xe4d00> │ │ │ │ + ldr r1, [pc, #32] @ f11f8 <__cxa_atexit@plt+0xe4d20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffc498 │ │ │ │ + @ instruction: 0xffffc69c │ │ │ │ + ldrdeq sl, [r5, #4] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc f1264 <__cxa_atexit@plt+0xe4d8c> │ │ │ │ + add r5, r2, #12 │ │ │ │ + ldmib r2, {r1, r2} │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble f1248 <__cxa_atexit@plt+0xe4d70> │ │ │ │ + ldr lr, [pc, #52] @ f1278 <__cxa_atexit@plt+0xe4da0> │ │ │ │ + add lr, pc, lr │ │ │ │ + b f1250 <__cxa_atexit@plt+0xe4d78> │ │ │ │ + ldr lr, [pc, #36] @ f1274 <__cxa_atexit@plt+0xe4d9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffc034 │ │ │ │ + @ instruction: 0xffffc318 │ │ │ │ + strdeq r9, [r5, #244] @ 0xf4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc f12dc <__cxa_atexit@plt+0xe4e04> │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble f12c4 <__cxa_atexit@plt+0xe4dec> │ │ │ │ + ldr r1, [pc, #48] @ f12f0 <__cxa_atexit@plt+0xe4e18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f12cc <__cxa_atexit@plt+0xe4df4> │ │ │ │ + ldr r1, [pc, #32] @ f12ec <__cxa_atexit@plt+0xe4e14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffbcc4 │ │ │ │ + @ instruction: 0xffffbe38 │ │ │ │ + strexbeq r9, ip, [r5] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r5, r6 │ │ │ │ + bcc f1354 <__cxa_atexit@plt+0xe4e7c> │ │ │ │ + add r5, r2, #8 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble f133c <__cxa_atexit@plt+0xe4e64> │ │ │ │ + ldr r1, [pc, #48] @ f1368 <__cxa_atexit@plt+0xe4e90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b f1344 <__cxa_atexit@plt+0xe4e6c> │ │ │ │ + ldr r1, [pc, #32] @ f1364 <__cxa_atexit@plt+0xe4e8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffb9a8 │ │ │ │ + @ instruction: 0xffffbbac │ │ │ │ + biceq r9, r5, ip, lsl #31 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f13c4 <__cxa_atexit@plt+0xe4eec> │ │ │ │ + ldr r7, [pc, #76] @ f13e0 <__cxa_atexit@plt+0xe4f08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #68] @ f13e4 <__cxa_atexit@plt+0xe4f0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f13b8 <__cxa_atexit@plt+0xe4ee0> │ │ │ │ + mov r7, r9 │ │ │ │ + b f06d8 <__cxa_atexit@plt+0xe4200> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f13e8 <__cxa_atexit@plt+0xe4f10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #24] @ f13ec <__cxa_atexit@plt+0xe4f14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff340 │ │ │ │ + @ instruction: 0x01dc5894 │ │ │ │ + biceq r9, r5, r8, lsr pc │ │ │ │ + bicseq r5, ip, r0, ror #16 │ │ │ │ + biceq r9, r5, r8, lsl pc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ f1418 <__cxa_atexit@plt+0xe4f40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ + biceq r9, r5, r4, lsl #30 │ │ │ │ + ldrdeq r9, [r5, #236] @ 0xec │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f1498 <__cxa_atexit@plt+0xe4fc0> │ │ │ │ + ldr r7, [pc, #136] @ f14cc <__cxa_atexit@plt+0xe4ff4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #128] @ f14d0 <__cxa_atexit@plt+0xe4ff8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f14ac <__cxa_atexit@plt+0xe4fd4> │ │ │ │ + ldr r7, [pc, #108] @ f14d4 <__cxa_atexit@plt+0xe4ffc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #100] @ f14d8 <__cxa_atexit@plt+0xe5000> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f148c <__cxa_atexit@plt+0xe4fb4> │ │ │ │ + mov r7, r9 │ │ │ │ + b f06d8 <__cxa_atexit@plt+0xe4200> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ f14e4 <__cxa_atexit@plt+0xe500c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f14dc <__cxa_atexit@plt+0xe5004> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ f14e0 <__cxa_atexit@plt+0xe5008> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, ip, ip, lsr #15 │ │ │ │ + ldrheq r5, [ip, #124] @ 0x7c │ │ │ │ + @ instruction: 0xfffff26c │ │ │ │ + bicseq r5, ip, r0, asr #15 │ │ │ │ + biceq r9, r5, r0, asr lr │ │ │ │ + bicseq r5, ip, r8, ror r7 │ │ │ │ + biceq r9, r5, r4, lsl #29 │ │ │ │ + biceq r9, r5, r4, ror ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f1530 <__cxa_atexit@plt+0xe5058> │ │ │ │ + ldr r7, [pc, #52] @ f1540 <__cxa_atexit@plt+0xe5068> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f1524 <__cxa_atexit@plt+0xe504c> │ │ │ │ + mov r7, r8 │ │ │ │ + b f1554 <__cxa_atexit@plt+0xe507c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ f1544 <__cxa_atexit@plt+0xe506c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r9, r5, r8, lsl #28 │ │ │ │ + biceq r9, r5, r8, lsl ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq f1608 <__cxa_atexit@plt+0xe5130> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne f1644 <__cxa_atexit@plt+0xe516c> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r1, r2, #2 │ │ │ │ + cmp r1, #18 │ │ │ │ + bhi f1880 <__cxa_atexit@plt+0xe53a8> │ │ │ │ + add r0, pc, #4 │ │ │ │ + ldr r1, [r0, r1, lsl #2] │ │ │ │ + add pc, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + andeq r0, r0, ip, ror #4 │ │ │ │ + andeq r0, r0, ip, lsl #5 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + andeq r0, r0, ip, ror #5 │ │ │ │ + andeq r0, r0, ip, ror #5 │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + andeq r0, r0, ip, asr #5 │ │ │ │ + andeq r0, r0, ip, lsr #5 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, ip, ror #5 │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + andeq r0, r0, ip, asr #4 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #708] @ f18b4 <__cxa_atexit@plt+0xe53dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f2768 <__cxa_atexit@plt+0xe6290> │ │ │ │ + ldr r2, [pc, #664] @ f18a8 <__cxa_atexit@plt+0xe53d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + cmp r3, #1 │ │ │ │ + beq f1684 <__cxa_atexit@plt+0xe51ac> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f1670 <__cxa_atexit@plt+0xe5198> │ │ │ │ + ldr r8, [pc, #628] @ f18ac <__cxa_atexit@plt+0xe53d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1b6d2d4 <__cxa_atexit@plt+0x1b60dfc> │ │ │ │ + ldr r2, [pc, #600] @ f18a4 <__cxa_atexit@plt+0xe53cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne f1670 <__cxa_atexit@plt+0xe5198> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r7, [pc, #636] @ f18f4 <__cxa_atexit@plt+0xe541c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #620] @ f18f8 <__cxa_atexit@plt+0xe5420> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #580] @ f18e8 <__cxa_atexit@plt+0xe5410> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f1ae4 <__cxa_atexit@plt+0xe560c> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #536] @ f18dc <__cxa_atexit@plt+0xe5404> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f1db4 <__cxa_atexit@plt+0xe58dc> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #512] @ f18e4 <__cxa_atexit@plt+0xe540c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f1bd4 <__cxa_atexit@plt+0xe56fc> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #436] @ f18bc <__cxa_atexit@plt+0xe53e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f2534 <__cxa_atexit@plt+0xe605c> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #412] @ f18c8 <__cxa_atexit@plt+0xe53f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f2264 <__cxa_atexit@plt+0xe5d8c> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #404] @ f18e0 <__cxa_atexit@plt+0xe5408> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f1cc4 <__cxa_atexit@plt+0xe57ec> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #332] @ f18b8 <__cxa_atexit@plt+0xe53e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f2678 <__cxa_atexit@plt+0xe61a0> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #320] @ f18cc <__cxa_atexit@plt+0xe53f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f2174 <__cxa_atexit@plt+0xe5c9c> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #292] @ f18d0 <__cxa_atexit@plt+0xe53f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f2084 <__cxa_atexit@plt+0xe5bac> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #288] @ f18ec <__cxa_atexit@plt+0xe5414> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f19f4 <__cxa_atexit@plt+0xe551c> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #260] @ f18f0 <__cxa_atexit@plt+0xe5418> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f1904 <__cxa_atexit@plt+0xe542c> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #180] @ f18c0 <__cxa_atexit@plt+0xe53e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f2444 <__cxa_atexit@plt+0xe5f6c> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #152] @ f18c4 <__cxa_atexit@plt+0xe53ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f2354 <__cxa_atexit@plt+0xe5e7c> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #140] @ f18d8 <__cxa_atexit@plt+0xe5400> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f1ea4 <__cxa_atexit@plt+0xe59cc> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + ldr r2, [pc, #104] @ f18d4 <__cxa_atexit@plt+0xe53fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f1f94 <__cxa_atexit@plt+0xe5abc> │ │ │ │ + ldr r3, [pc, #40] @ f18b0 <__cxa_atexit@plt+0xe53d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f189c <__cxa_atexit@plt+0xe53c4> │ │ │ │ + b f28ac <__cxa_atexit@plt+0xe63d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r1, r0, r8, asr #6 │ │ │ │ + andeq r1, r0, ip, lsl r3 │ │ │ │ + biceq r9, r5, r0, lsr fp │ │ │ │ + andeq r1, r0, r0, lsr #32 │ │ │ │ + andeq r1, r0, r4, ror r1 │ │ │ │ + andeq r0, r0, r8, lsl #30 │ │ │ │ + andeq r0, r0, r8, lsr #28 │ │ │ │ + andeq r0, r0, r4, lsr ip │ │ │ │ + andeq r0, r0, r4, lsr #22 │ │ │ │ + andeq r0, r0, r4, lsr fp │ │ │ │ + andeq r0, r0, r4, ror #19 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, lsr #14 │ │ │ │ + andeq r0, r0, r4, asr r6 │ │ │ │ + andeq r0, r0, ip, ror #13 │ │ │ │ + andeq r0, r0, r4, ror r5 │ │ │ │ + andeq r0, r0, ip, ror #9 │ │ │ │ + andeq r0, r0, ip, lsr r4 │ │ │ │ + andeq r0, r0, r4, lsr #4 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + bicseq r5, ip, r8, lsr r9 │ │ │ │ + bicseq r5, ip, r0, lsr #18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq f1930 <__cxa_atexit@plt+0xe5458> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #20 │ │ │ │ + bge f1944 <__cxa_atexit@plt+0xe546c> │ │ │ │ + ldr r7, [pc, #124] @ f19a0 <__cxa_atexit@plt+0xe54c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #20 │ │ │ │ + blt f191c <__cxa_atexit@plt+0xe5444> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ f199c <__cxa_atexit@plt+0xe54c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f1980 <__cxa_atexit@plt+0xe54a8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #20 │ │ │ │ + bne f1988 <__cxa_atexit@plt+0xe54b0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f19a4 <__cxa_atexit@plt+0xe54cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r5, ip, r8, lsl #13 │ │ │ │ + bicseq r5, ip, r0, lsr #12 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #20 │ │ │ │ + bne f19d4 <__cxa_atexit@plt+0xe54fc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r7, [pc, #12] @ f19e8 <__cxa_atexit@plt+0xe5510> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r5, [ip, #84] @ 0x54 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq f1a20 <__cxa_atexit@plt+0xe5548> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #19 │ │ │ │ + bge f1a34 <__cxa_atexit@plt+0xe555c> │ │ │ │ + ldr r7, [pc, #124] @ f1a90 <__cxa_atexit@plt+0xe55b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #19 │ │ │ │ + blt f1a0c <__cxa_atexit@plt+0xe5534> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ f1a8c <__cxa_atexit@plt+0xe55b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f1a70 <__cxa_atexit@plt+0xe5598> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #19 │ │ │ │ + bne f1a78 <__cxa_atexit@plt+0xe55a0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f1a94 <__cxa_atexit@plt+0xe55bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x01dc5598 │ │ │ │ + bicseq r5, ip, r0, lsr r5 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #19 │ │ │ │ + bne f1ac4 <__cxa_atexit@plt+0xe55ec> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r7, [pc, #12] @ f1ad8 <__cxa_atexit@plt+0xe5600> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, ip, r4, ror #9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq f1b10 <__cxa_atexit@plt+0xe5638> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #17 │ │ │ │ + bge f1b24 <__cxa_atexit@plt+0xe564c> │ │ │ │ + ldr r7, [pc, #124] @ f1b80 <__cxa_atexit@plt+0xe56a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #17 │ │ │ │ + blt f1afc <__cxa_atexit@plt+0xe5624> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ f1b7c <__cxa_atexit@plt+0xe56a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f1b60 <__cxa_atexit@plt+0xe5688> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #17 │ │ │ │ + bne f1b68 <__cxa_atexit@plt+0xe5690> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f1b84 <__cxa_atexit@plt+0xe56ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r5, ip, r8, lsr #9 │ │ │ │ + bicseq r5, ip, r0, asr #8 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #17 │ │ │ │ + bne f1bb4 <__cxa_atexit@plt+0xe56dc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r7, [pc, #12] @ f1bc8 <__cxa_atexit@plt+0xe56f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r5, [ip, #52] @ 0x34 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq f1c00 <__cxa_atexit@plt+0xe5728> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #16 │ │ │ │ + bge f1c14 <__cxa_atexit@plt+0xe573c> │ │ │ │ + ldr r7, [pc, #124] @ f1c70 <__cxa_atexit@plt+0xe5798> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #16 │ │ │ │ + blt f1bec <__cxa_atexit@plt+0xe5714> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ f1c6c <__cxa_atexit@plt+0xe5794> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f1c50 <__cxa_atexit@plt+0xe5778> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #16 │ │ │ │ + bne f1c58 <__cxa_atexit@plt+0xe5780> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f1c74 <__cxa_atexit@plt+0xe579c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrheq r5, [ip, #56] @ 0x38 │ │ │ │ + bicseq r5, ip, r0, asr r3 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #16 │ │ │ │ + bne f1ca4 <__cxa_atexit@plt+0xe57cc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r7, [pc, #12] @ f1cb8 <__cxa_atexit@plt+0xe57e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, ip, r4, lsl #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq f1cf0 <__cxa_atexit@plt+0xe5818> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #15 │ │ │ │ + bge f1d04 <__cxa_atexit@plt+0xe582c> │ │ │ │ + ldr r7, [pc, #124] @ f1d60 <__cxa_atexit@plt+0xe5888> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #15 │ │ │ │ + blt f1cdc <__cxa_atexit@plt+0xe5804> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ f1d5c <__cxa_atexit@plt+0xe5884> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f1d40 <__cxa_atexit@plt+0xe5868> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #15 │ │ │ │ + bne f1d48 <__cxa_atexit@plt+0xe5870> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b4bf18 <__cxa_atexit@plt+0x1b3fa40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f1d64 <__cxa_atexit@plt+0xe588c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r5, ip, r8, asr #5 │ │ │ │ + bicseq r5, ip, r0, ror #4 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #15 │ │ │ │ + bne f1d94 <__cxa_atexit@plt+0xe58bc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b4bf18 <__cxa_atexit@plt+0x1b3fa40> │ │ │ │ + ldr r7, [pc, #12] @ f1da8 <__cxa_atexit@plt+0xe58d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, ip, r4, lsl r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq f1de0 <__cxa_atexit@plt+0xe5908> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #14 │ │ │ │ + bge f1df4 <__cxa_atexit@plt+0xe591c> │ │ │ │ + ldr r7, [pc, #124] @ f1e50 <__cxa_atexit@plt+0xe5978> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #14 │ │ │ │ + blt f1dcc <__cxa_atexit@plt+0xe58f4> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ f1e4c <__cxa_atexit@plt+0xe5974> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f1e30 <__cxa_atexit@plt+0xe5958> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #14 │ │ │ │ + bne f1e38 <__cxa_atexit@plt+0xe5960> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b4bf18 <__cxa_atexit@plt+0x1b3fa40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f1e54 <__cxa_atexit@plt+0xe597c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrsbeq r5, [ip, #24] │ │ │ │ + bicseq r5, ip, r0, ror r1 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #14 │ │ │ │ + bne f1e84 <__cxa_atexit@plt+0xe59ac> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b4bf18 <__cxa_atexit@plt+0x1b3fa40> │ │ │ │ + ldr r7, [pc, #12] @ f1e98 <__cxa_atexit@plt+0xe59c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, ip, r4, lsr #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq f1ed0 <__cxa_atexit@plt+0xe59f8> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #13 │ │ │ │ + bge f1ee4 <__cxa_atexit@plt+0xe5a0c> │ │ │ │ + ldr r7, [pc, #124] @ f1f40 <__cxa_atexit@plt+0xe5a68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #13 │ │ │ │ + blt f1ebc <__cxa_atexit@plt+0xe59e4> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ f1f3c <__cxa_atexit@plt+0xe5a64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f1f20 <__cxa_atexit@plt+0xe5a48> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #13 │ │ │ │ + bne f1f28 <__cxa_atexit@plt+0xe5a50> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b4bf18 <__cxa_atexit@plt+0x1b3fa40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f1f44 <__cxa_atexit@plt+0xe5a6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r5, ip, r8, ror #1 │ │ │ │ + bicseq r5, ip, r0, lsl #1 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #13 │ │ │ │ + bne f1f74 <__cxa_atexit@plt+0xe5a9c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b4bf18 <__cxa_atexit@plt+0x1b3fa40> │ │ │ │ + ldr r7, [pc, #12] @ f1f88 <__cxa_atexit@plt+0xe5ab0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, ip, r4, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq f1fc0 <__cxa_atexit@plt+0xe5ae8> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #12 │ │ │ │ + bge f1fd4 <__cxa_atexit@plt+0xe5afc> │ │ │ │ + ldr r7, [pc, #124] @ f2030 <__cxa_atexit@plt+0xe5b58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #12 │ │ │ │ + blt f1fac <__cxa_atexit@plt+0xe5ad4> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ f202c <__cxa_atexit@plt+0xe5b54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f2010 <__cxa_atexit@plt+0xe5b38> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #12 │ │ │ │ + bne f2018 <__cxa_atexit@plt+0xe5b40> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b4bf18 <__cxa_atexit@plt+0x1b3fa40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f2034 <__cxa_atexit@plt+0xe5b5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrsheq r4, [ip, #248] @ 0xf8 │ │ │ │ + @ instruction: 0x01dc4f90 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #12 │ │ │ │ + bne f2064 <__cxa_atexit@plt+0xe5b8c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b4bf18 <__cxa_atexit@plt+0x1b3fa40> │ │ │ │ + ldr r7, [pc, #12] @ f2078 <__cxa_atexit@plt+0xe5ba0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, ip, r4, asr #30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq f20b0 <__cxa_atexit@plt+0xe5bd8> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #11 │ │ │ │ + ble f20c4 <__cxa_atexit@plt+0xe5bec> │ │ │ │ + ldr r7, [pc, #124] @ f2120 <__cxa_atexit@plt+0xe5c48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #11 │ │ │ │ + bgt f209c <__cxa_atexit@plt+0xe5bc4> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ f211c <__cxa_atexit@plt+0xe5c44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f2100 <__cxa_atexit@plt+0xe5c28> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #11 │ │ │ │ + bne f2108 <__cxa_atexit@plt+0xe5c30> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b37eb0 <__cxa_atexit@plt+0x1b2b9d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f2124 <__cxa_atexit@plt+0xe5c4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r4, ip, ip, lsl #30 │ │ │ │ + @ instruction: 0x01dc4e9c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #11 │ │ │ │ + bne f2154 <__cxa_atexit@plt+0xe5c7c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b37eb0 <__cxa_atexit@plt+0x1b2b9d8> │ │ │ │ + ldr r7, [pc, #12] @ f2168 <__cxa_atexit@plt+0xe5c90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, ip, r0, asr lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq f21a0 <__cxa_atexit@plt+0xe5cc8> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #10 │ │ │ │ + ble f21b4 <__cxa_atexit@plt+0xe5cdc> │ │ │ │ + ldr r7, [pc, #124] @ f2210 <__cxa_atexit@plt+0xe5d38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #10 │ │ │ │ + bgt f218c <__cxa_atexit@plt+0xe5cb4> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ f220c <__cxa_atexit@plt+0xe5d34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f21f0 <__cxa_atexit@plt+0xe5d18> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #10 │ │ │ │ + bne f21f8 <__cxa_atexit@plt+0xe5d20> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f2214 <__cxa_atexit@plt+0xe5d3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r4, ip, ip, lsl lr │ │ │ │ + bicseq r4, ip, ip, lsr #27 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #10 │ │ │ │ + bne f2244 <__cxa_atexit@plt+0xe5d6c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r7, [pc, #12] @ f2258 <__cxa_atexit@plt+0xe5d80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, ip, r0, ror #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq f2290 <__cxa_atexit@plt+0xe5db8> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #7 │ │ │ │ + ble f22a4 <__cxa_atexit@plt+0xe5dcc> │ │ │ │ + ldr r7, [pc, #124] @ f2300 <__cxa_atexit@plt+0xe5e28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #7 │ │ │ │ + bgt f227c <__cxa_atexit@plt+0xe5da4> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ f22fc <__cxa_atexit@plt+0xe5e24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f22e0 <__cxa_atexit@plt+0xe5e08> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #7 │ │ │ │ + bne f22e8 <__cxa_atexit@plt+0xe5e10> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f2304 <__cxa_atexit@plt+0xe5e2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r4, ip, ip, lsr #26 │ │ │ │ + ldrheq r4, [ip, #204] @ 0xcc │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #7 │ │ │ │ + bne f2334 <__cxa_atexit@plt+0xe5e5c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r7, [pc, #12] @ f2348 <__cxa_atexit@plt+0xe5e70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, ip, r0, ror ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq f2380 <__cxa_atexit@plt+0xe5ea8> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #6 │ │ │ │ + ble f2394 <__cxa_atexit@plt+0xe5ebc> │ │ │ │ + ldr r7, [pc, #124] @ f23f0 <__cxa_atexit@plt+0xe5f18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #6 │ │ │ │ + bgt f236c <__cxa_atexit@plt+0xe5e94> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ f23ec <__cxa_atexit@plt+0xe5f14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f23d0 <__cxa_atexit@plt+0xe5ef8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #6 │ │ │ │ + bne f23d8 <__cxa_atexit@plt+0xe5f00> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b dc23e0 <__cxa_atexit@plt+0xdb5f08> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f23f4 <__cxa_atexit@plt+0xe5f1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r4, ip, ip, lsr ip │ │ │ │ + bicseq r4, ip, ip, asr #23 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #6 │ │ │ │ + bne f2424 <__cxa_atexit@plt+0xe5f4c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b dc23e0 <__cxa_atexit@plt+0xdb5f08> │ │ │ │ + ldr r7, [pc, #12] @ f2438 <__cxa_atexit@plt+0xe5f60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, ip, r0, lsl #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq f2470 <__cxa_atexit@plt+0xe5f98> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #5 │ │ │ │ + ble f2484 <__cxa_atexit@plt+0xe5fac> │ │ │ │ + ldr r7, [pc, #124] @ f24e0 <__cxa_atexit@plt+0xe6008> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #5 │ │ │ │ + bgt f245c <__cxa_atexit@plt+0xe5f84> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ f24dc <__cxa_atexit@plt+0xe6004> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f24c0 <__cxa_atexit@plt+0xe5fe8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne f24c8 <__cxa_atexit@plt+0xe5ff0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f24e4 <__cxa_atexit@plt+0xe600c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r4, ip, ip, asr #22 │ │ │ │ + ldrsbeq r4, [ip, #172] @ 0xac │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne f2514 <__cxa_atexit@plt+0xe603c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r7, [pc, #12] @ f2528 <__cxa_atexit@plt+0xe6050> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01dc4a90 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq f2560 <__cxa_atexit@plt+0xe6088> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #4 │ │ │ │ + ble f2574 <__cxa_atexit@plt+0xe609c> │ │ │ │ + ldr r7, [pc, #144] @ f25e4 <__cxa_atexit@plt+0xe610c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #4 │ │ │ │ + bgt f254c <__cxa_atexit@plt+0xe6074> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r3, [pc, #92] @ f25dc <__cxa_atexit@plt+0xe6104> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f25c0 <__cxa_atexit@plt+0xe60e8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne f25c8 <__cxa_atexit@plt+0xe60f0> │ │ │ │ + ldr r3, [pc, #56] @ f25e0 <__cxa_atexit@plt+0xe6108> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + b 1b6cc38 <__cxa_atexit@plt+0x1b60760> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f25e8 <__cxa_atexit@plt+0xe6110> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + bicseq r4, ip, ip, asr sl │ │ │ │ + ldrsbeq r4, [ip, #156] @ 0x9c │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne f2628 <__cxa_atexit@plt+0xe6150> │ │ │ │ + ldr r3, [pc, #48] @ f2640 <__cxa_atexit@plt+0xe6168> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + b 1b6cc38 <__cxa_atexit@plt+0x1b60760> │ │ │ │ + ldr r7, [pc, #12] @ f263c <__cxa_atexit@plt+0xe6164> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, ip, ip, ror r9 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f2668 <__cxa_atexit@plt+0xe6190> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1b6cc38 <__cxa_atexit@plt+0x1b60760> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq f26a4 <__cxa_atexit@plt+0xe61cc> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #3 │ │ │ │ + ble f26b8 <__cxa_atexit@plt+0xe61e0> │ │ │ │ + ldr r7, [pc, #124] @ f2714 <__cxa_atexit@plt+0xe623c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + bgt f2690 <__cxa_atexit@plt+0xe61b8> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #76] @ f2710 <__cxa_atexit@plt+0xe6238> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f26f4 <__cxa_atexit@plt+0xe621c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne f26fc <__cxa_atexit@plt+0xe6224> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f2718 <__cxa_atexit@plt+0xe6240> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + bicseq r4, ip, r8, lsl r9 │ │ │ │ + bicseq r4, ip, r8, lsr #17 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne f2748 <__cxa_atexit@plt+0xe6270> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r7, [pc, #12] @ f275c <__cxa_atexit@plt+0xe6284> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, ip, ip, asr r8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq f2794 <__cxa_atexit@plt+0xe62bc> │ │ │ │ + sub r7, r3, #1 │ │ │ │ + cmp r7, #2 │ │ │ │ + ble f27a8 <__cxa_atexit@plt+0xe62d0> │ │ │ │ + ldr r7, [pc, #144] @ f2818 <__cxa_atexit@plt+0xe6340> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #2 │ │ │ │ + bgt f2780 <__cxa_atexit@plt+0xe62a8> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r3, [pc, #92] @ f2810 <__cxa_atexit@plt+0xe6338> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f27f4 <__cxa_atexit@plt+0xe631c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f27fc <__cxa_atexit@plt+0xe6324> │ │ │ │ + ldr r3, [pc, #56] @ f2814 <__cxa_atexit@plt+0xe633c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f281c <__cxa_atexit@plt+0xe6344> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + bicseq r4, ip, r8, lsr #16 │ │ │ │ + bicseq r4, ip, r8, lsr #15 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f285c <__cxa_atexit@plt+0xe6384> │ │ │ │ + ldr r3, [pc, #48] @ f2874 <__cxa_atexit@plt+0xe639c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r7, [pc, #12] @ f2870 <__cxa_atexit@plt+0xe6398> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, ip, r8, asr #14 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f289c <__cxa_atexit@plt+0xe63c4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #3 │ │ │ │ + beq f28dc <__cxa_atexit@plt+0xe6404> │ │ │ │ + sub r7, r2, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + bge f28f0 <__cxa_atexit@plt+0xe6418> │ │ │ │ + ldr r7, [pc, #76] @ f291c <__cxa_atexit@plt+0xe6444> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r3, r7 │ │ │ │ + blt f28c8 <__cxa_atexit@plt+0xe63f0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bne f2908 <__cxa_atexit@plt+0xe6430> │ │ │ │ + ldr r7, [pc, #24] @ f2918 <__cxa_atexit@plt+0xe6440> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f2920 <__cxa_atexit@plt+0xe6448> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + ldrheq r4, [ip, #100] @ 0x64 │ │ │ │ + bicseq r4, ip, r0, ror #13 │ │ │ │ + @ instruction: 0x01dc469c │ │ │ │ + biceq r8, r5, ip, lsr r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq f295c <__cxa_atexit@plt+0xe6484> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f2970 <__cxa_atexit@plt+0xe6498> │ │ │ │ + ldr r8, [pc, #64] @ f298c <__cxa_atexit@plt+0xe64b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1b6d2d4 <__cxa_atexit@plt+0x1b60dfc> │ │ │ │ + ldr r7, [pc, #36] @ f2988 <__cxa_atexit@plt+0xe64b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ f2984 <__cxa_atexit@plt+0xe64ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, ip, r8, lsr r6 │ │ │ │ + bicseq r4, ip, r8, asr #12 │ │ │ │ + biceq r8, r5, ip, lsl r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne f29b4 <__cxa_atexit@plt+0xe64dc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ + ldr r7, [pc, #12] @ f29c8 <__cxa_atexit@plt+0xe64f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r4, [ip, #84] @ 0x54 │ │ │ │ + biceq r8, r5, r8, ror #18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f2a2c <__cxa_atexit@plt+0xe6554> │ │ │ │ + ldr r7, [pc, #96] @ f2a50 <__cxa_atexit@plt+0xe6578> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2a3c <__cxa_atexit@plt+0xe6564> │ │ │ │ + ldr r7, [pc, #76] @ f2a54 <__cxa_atexit@plt+0xe657c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f2a20 <__cxa_atexit@plt+0xe6548> │ │ │ │ + mov r7, r8 │ │ │ │ + b f1554 <__cxa_atexit@plt+0xe507c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f2a5c <__cxa_atexit@plt+0xe6584> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f2a58 <__cxa_atexit@plt+0xe6580> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffeb48 │ │ │ │ + strdeq r8, [r5, #140] @ 0x8c │ │ │ │ + biceq r8, r5, r4, lsl r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ f2a94 <__cxa_atexit@plt+0xe65bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ f2a98 <__cxa_atexit@plt+0xe65c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, ip, r0, asr #4 │ │ │ │ + bicseq r4, ip, r0, ror r1 │ │ │ │ + @ instruction: 0x01c58898 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f2afc <__cxa_atexit@plt+0xe6624> │ │ │ │ + ldr r7, [pc, #96] @ f2b20 <__cxa_atexit@plt+0xe6648> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2b0c <__cxa_atexit@plt+0xe6634> │ │ │ │ + ldr r7, [pc, #76] @ f2b24 <__cxa_atexit@plt+0xe664c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f2af0 <__cxa_atexit@plt+0xe6618> │ │ │ │ + mov r7, r8 │ │ │ │ + b f1554 <__cxa_atexit@plt+0xe507c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f2b2c <__cxa_atexit@plt+0xe6654> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f2b28 <__cxa_atexit@plt+0xe6650> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffea78 │ │ │ │ + biceq r8, r5, ip, lsr #16 │ │ │ │ + biceq r8, r5, ip, asr #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ f2b64 <__cxa_atexit@plt+0xe668c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ f2b68 <__cxa_atexit@plt+0xe6690> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r4, ip, r8, lsr #1 │ │ │ │ + bicseq r4, ip, r8, ror #2 │ │ │ │ + ldrdeq r8, [r5, #112] @ 0x70 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f2bcc <__cxa_atexit@plt+0xe66f4> │ │ │ │ + ldr r7, [pc, #108] @ f2bfc <__cxa_atexit@plt+0xe6724> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2bdc <__cxa_atexit@plt+0xe6704> │ │ │ │ + ldr r7, [pc, #88] @ f2c00 <__cxa_atexit@plt+0xe6728> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f2bc0 <__cxa_atexit@plt+0xe66e8> │ │ │ │ + mov r7, r9 │ │ │ │ + b f1554 <__cxa_atexit@plt+0xe507c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ f2c08 <__cxa_atexit@plt+0xe6730> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + b f2bec <__cxa_atexit@plt+0xe6714> │ │ │ │ + ldr r7, [pc, #32] @ f2c04 <__cxa_atexit@plt+0xe672c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0xffffe9a8 │ │ │ │ + biceq r8, r5, ip, asr r7 │ │ │ │ + biceq r8, r5, r4, ror r7 │ │ │ │ + biceq r8, r5, r8, lsr #14 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f2c6c <__cxa_atexit@plt+0xe6794> │ │ │ │ + ldr r7, [pc, #96] @ f2c90 <__cxa_atexit@plt+0xe67b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2c7c <__cxa_atexit@plt+0xe67a4> │ │ │ │ + ldr r7, [pc, #76] @ f2c94 <__cxa_atexit@plt+0xe67bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f2c60 <__cxa_atexit@plt+0xe6788> │ │ │ │ + mov r7, r8 │ │ │ │ + b f1554 <__cxa_atexit@plt+0xe507c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f2c9c <__cxa_atexit@plt+0xe67c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f2c98 <__cxa_atexit@plt+0xe67c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffe908 │ │ │ │ + strheq r8, [r5, #108] @ 0x6c │ │ │ │ + biceq r8, r5, ip, ror #13 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r5, r8, ror #12 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f2d2c <__cxa_atexit@plt+0xe6854> │ │ │ │ + ldr r7, [pc, #108] @ f2d5c <__cxa_atexit@plt+0xe6884> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2d3c <__cxa_atexit@plt+0xe6864> │ │ │ │ + ldr r7, [pc, #88] @ f2d60 <__cxa_atexit@plt+0xe6888> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f2d20 <__cxa_atexit@plt+0xe6848> │ │ │ │ + mov r7, r9 │ │ │ │ + b f1554 <__cxa_atexit@plt+0xe507c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ f2d68 <__cxa_atexit@plt+0xe6890> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ f2d64 <__cxa_atexit@plt+0xe688c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffe848 │ │ │ │ + strdeq r8, [r5, #92] @ 0x5c │ │ │ │ + biceq r8, r5, r4, lsr r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ f2da0 <__cxa_atexit@plt+0xe68c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ f2da4 <__cxa_atexit@plt+0xe68cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, ip, ip, ror #28 │ │ │ │ + bicseq r3, ip, ip, lsr #30 │ │ │ │ + biceq r8, r5, ip, lsl #11 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f2e08 <__cxa_atexit@plt+0xe6930> │ │ │ │ + ldr r7, [pc, #96] @ f2e2c <__cxa_atexit@plt+0xe6954> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f2e18 <__cxa_atexit@plt+0xe6940> │ │ │ │ + ldr r7, [pc, #76] @ f2e30 <__cxa_atexit@plt+0xe6958> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f2dfc <__cxa_atexit@plt+0xe6924> │ │ │ │ + mov r7, r8 │ │ │ │ + b f1554 <__cxa_atexit@plt+0xe507c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ f2e38 <__cxa_atexit@plt+0xe6960> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f2e34 <__cxa_atexit@plt+0xe695c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffe76c │ │ │ │ + biceq r8, r5, r0, lsr #10 │ │ │ │ + biceq r8, r5, r0, ror #10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r5, ip, ror #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ f2e8c <__cxa_atexit@plt+0xe69b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + biceq r8, r5, r0, ror #16 │ │ │ │ + biceq r8, r5, ip, asr ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f2ed8 <__cxa_atexit@plt+0xe6a00> │ │ │ │ + ldr r7, [pc, #52] @ f2eec <__cxa_atexit@plt+0xe6a14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f2ecc <__cxa_atexit@plt+0xe69f4> │ │ │ │ + mov r7, r8 │ │ │ │ + b f2f00 <__cxa_atexit@plt+0xe6a28> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ f2ef0 <__cxa_atexit@plt+0xe6a18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r8, r5, ip, lsl #25 │ │ │ │ + strdeq r8, [r5, #188] @ 0xbc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq f2f98 <__cxa_atexit@plt+0xe6ac0> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne f2fa4 <__cxa_atexit@plt+0xe6acc> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + sub r7, r7, #3 │ │ │ │ + cmp r7, #20 │ │ │ │ + bhi f3060 <__cxa_atexit@plt+0xe6b88> │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r7, [r3, r7, lsl #2] │ │ │ │ + add pc, r3, r7 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + ldr r7, [pc, #300] @ f30c0 <__cxa_atexit@plt+0xe6be8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #280] @ f30b8 <__cxa_atexit@plt+0xe6be0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #264] @ f30b4 <__cxa_atexit@plt+0xe6bdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #320] @ f3100 <__cxa_atexit@plt+0xe6c28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #300] @ f30f8 <__cxa_atexit@plt+0xe6c20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #276] @ f30ec <__cxa_atexit@plt+0xe6c14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #236] @ f30d0 <__cxa_atexit@plt+0xe6bf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #256] @ f30f0 <__cxa_atexit@plt+0xe6c18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #232] @ f30e4 <__cxa_atexit@plt+0xe6c0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #192] @ f30c8 <__cxa_atexit@plt+0xe6bf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #232] @ f30fc <__cxa_atexit@plt+0xe6c24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #172] @ f30cc <__cxa_atexit@plt+0xe6bf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #176] @ f30dc <__cxa_atexit@plt+0xe6c04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #140] @ f30c4 <__cxa_atexit@plt+0xe6bec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #192] @ f3104 <__cxa_atexit@plt+0xe6c2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #192] @ f3110 <__cxa_atexit@plt+0xe6c38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #120] @ f30d4 <__cxa_atexit@plt+0xe6bfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #84] @ f30bc <__cxa_atexit@plt+0xe6be4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #128] @ f30f4 <__cxa_atexit@plt+0xe6c1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #88] @ f30d8 <__cxa_atexit@plt+0xe6c00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #124] @ f3108 <__cxa_atexit@plt+0xe6c30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #80] @ f30e8 <__cxa_atexit@plt+0xe6c10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #60] @ f30e0 <__cxa_atexit@plt+0xe6c08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + ldr r7, [pc, #92] @ f310c <__cxa_atexit@plt+0xe6c34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f2fac <__cxa_atexit@plt+0xe6ad4> │ │ │ │ + biceq r8, r5, r8, lsr #22 │ │ │ │ + biceq r8, r5, ip, ror r7 │ │ │ │ + biceq r8, r5, r0, ror #13 │ │ │ │ + biceq r8, r5, r0, ror #15 │ │ │ │ + biceq r8, r5, r8, ror #14 │ │ │ │ + biceq r8, r5, r4, asr #15 │ │ │ │ + ldrdeq r8, [r5, #120] @ 0x78 │ │ │ │ + biceq r8, r5, r0, asr #16 │ │ │ │ + strdeq r8, [r5, #116] @ 0x74 │ │ │ │ + strdeq r8, [r5, #124] @ 0x7c │ │ │ │ + biceq r8, r5, ip, ror r8 │ │ │ │ + biceq r8, r5, r0, lsr r8 │ │ │ │ + biceq r8, r5, r4, lsl #18 │ │ │ │ + @ instruction: 0x01c58894 │ │ │ │ + biceq r8, r5, r0, lsl #19 │ │ │ │ + @ instruction: 0x01c58994 │ │ │ │ + biceq r8, r5, ip, lsr r9 │ │ │ │ + biceq r8, r5, r0, lsl sl │ │ │ │ + strdeq r8, [r5, #148] @ 0x94 │ │ │ │ + biceq r8, r5, r4, ror sl │ │ │ │ + biceq r8, r5, ip, lsl sl │ │ │ │ + biceq r8, r5, r0, lsl #20 │ │ │ │ + biceq r8, r5, r8, lsl #20 │ │ │ │ + biceq r8, r5, r4, ror r6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ f3134 <__cxa_atexit@plt+0xe6c5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, ip, r4, lsr fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ f3158 <__cxa_atexit@plt+0xe6c80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, ip, r0, lsl fp │ │ │ │ + biceq r9, r5, r8, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi f31b4 <__cxa_atexit@plt+0xe6cdc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq f31ac <__cxa_atexit@plt+0xe6cd4> │ │ │ │ + ldr r3, [pc, #44] @ f31bc <__cxa_atexit@plt+0xe6ce4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ f31c0 <__cxa_atexit@plt+0xe6ce8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 16175d4 <__cxa_atexit@plt+0x160b0fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r9, r5, r8, lsr r0 │ │ │ │ + bicseq r3, ip, ip, asr sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ f31e4 <__cxa_atexit@plt+0xe6d0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + biceq r9, r5, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f3220 <__cxa_atexit@plt+0xe6d48> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ f3228 <__cxa_atexit@plt+0xe6d50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01dc3994 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f32a4 <__cxa_atexit@plt+0xe6dcc> │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #80] @ f32b0 <__cxa_atexit@plt+0xe6dd8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r0, [pc, #64] @ f32b4 <__cxa_atexit@plt+0xe6ddc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r1, r3, #32 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + tst r2, #3 │ │ │ │ + beq f3298 <__cxa_atexit@plt+0xe6dc0> │ │ │ │ + mov r7, r2 │ │ │ │ + b f32c0 <__cxa_atexit@plt+0xe6de8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, ip, r4, asr #18 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #160] @ f3368 <__cxa_atexit@plt+0xe6e90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f333c <__cxa_atexit@plt+0xe6e64> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f3358 <__cxa_atexit@plt+0xe6e80> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne f3344 <__cxa_atexit@plt+0xe6e6c> │ │ │ │ + ldr r7, [pc, #104] @ f336c <__cxa_atexit@plt+0xe6e94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #80] @ f3370 <__cxa_atexit@plt+0xe6e98> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + bicseq r3, ip, r0, asr #18 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f33f0 <__cxa_atexit@plt+0xe6f18> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne f33dc <__cxa_atexit@plt+0xe6f04> │ │ │ │ + ldr r7, [pc, #92] @ f3400 <__cxa_atexit@plt+0xe6f28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #68] @ f3404 <__cxa_atexit@plt+0xe6f2c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + bicseq r3, ip, r0, lsr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f3484 <__cxa_atexit@plt+0xe6fac> │ │ │ │ + ldr r2, [pc, #124] @ f34a0 <__cxa_atexit@plt+0xe6fc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ f34a4 <__cxa_atexit@plt+0xe6fcc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f3478 <__cxa_atexit@plt+0xe6fa0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f348c <__cxa_atexit@plt+0xe6fb4> │ │ │ │ + ldr r3, [pc, #76] @ f34a8 <__cxa_atexit@plt+0xe6fd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + bicseq r3, ip, r4, ror r7 │ │ │ │ + bicseq r3, ip, r0, lsr #15 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f34e8 <__cxa_atexit@plt+0xe7010> │ │ │ │ + ldr r2, [pc, #36] @ f34f4 <__cxa_atexit@plt+0xe701c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r3, ip, ip, lsr #14 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f35bc <__cxa_atexit@plt+0xe70e4> │ │ │ │ + ldr r2, [pc, #196] @ f35dc <__cxa_atexit@plt+0xe7104> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq f35ac <__cxa_atexit@plt+0xe70d4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc f35c4 <__cxa_atexit@plt+0xe70ec> │ │ │ │ + ldr r7, [pc, #148] @ f35e0 <__cxa_atexit@plt+0xe7108> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr lr, [r9, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldmda r5, {r0, r1, r7, ip} │ │ │ │ + ldr r9, [pc, #124] @ f35e4 <__cxa_atexit@plt+0xe710c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #120] @ f35e8 <__cxa_atexit@plt+0xe7110> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #32]! │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + bicseq r3, ip, r0, lsl #26 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f3678 <__cxa_atexit@plt+0xe71a0> │ │ │ │ + ldr lr, [pc, #116] @ f3684 <__cxa_atexit@plt+0xe71ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #84] @ f3688 <__cxa_atexit@plt+0xe71b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ f368c <__cxa_atexit@plt+0xe71b4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + bicseq r3, ip, r4, lsr ip │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f372c <__cxa_atexit@plt+0xe7254> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f3734 <__cxa_atexit@plt+0xe725c> │ │ │ │ + ldr r7, [pc, #168] @ f376c <__cxa_atexit@plt+0xe7294> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #164] @ f3770 <__cxa_atexit@plt+0xe7298> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r7, r9} │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r8, r6, #5 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f374c <__cxa_atexit@plt+0xe7274> │ │ │ │ - ldr r3, [pc, #144] @ f3754 <__cxa_atexit@plt+0xe727c> │ │ │ │ + ldr r7, [pc, #132] @ f3774 <__cxa_atexit@plt+0xe729c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ f3778 <__cxa_atexit@plt+0xe72a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq f371c <__cxa_atexit@plt+0xe7244> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b ec3ac <__cxa_atexit@plt+0xdfed4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b f373c <__cxa_atexit@plt+0xe7264> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ f3784 <__cxa_atexit@plt+0xe72ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #40] @ f377c <__cxa_atexit@plt+0xe72a4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #36] @ f3780 <__cxa_atexit@plt+0xe72a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xffff8cb8 │ │ │ │ + biceq r8, r5, r4, lsl fp │ │ │ │ + strheq r8, [r5, #168] @ 0xa8 │ │ │ │ + strdeq r7, [r5, #160] @ 0xa0 │ │ │ │ + biceq r8, r5, ip, asr #21 │ │ │ │ + biceq r8, r5, ip, asr sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ f37dc <__cxa_atexit@plt+0xe7304> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq f37c0 <__cxa_atexit@plt+0xe72e8> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne f37cc <__cxa_atexit@plt+0xe72f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldr r7, [pc, #12] @ f37e0 <__cxa_atexit@plt+0xe7308> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + biceq r8, r5, r8, lsl sl │ │ │ │ + biceq r8, r5, r0, lsl #20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ f380c <__cxa_atexit@plt+0xe7334> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + biceq r8, r5, r8, ror #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f3840 <__cxa_atexit@plt+0xe7368> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ f3848 <__cxa_atexit@plt+0xe7370> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r3, ip, r4, ror r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f38f4 <__cxa_atexit@plt+0xe741c> │ │ │ │ + ldr r3, [pc, #144] @ f38fc <__cxa_atexit@plt+0xe7424> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq f371c <__cxa_atexit@plt+0xe7244> │ │ │ │ - ldr r1, [pc, #112] @ f3758 <__cxa_atexit@plt+0xe7280> │ │ │ │ + beq f38c4 <__cxa_atexit@plt+0xe73ec> │ │ │ │ + ldr r1, [pc, #112] @ f3900 <__cxa_atexit@plt+0xe7428> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r2, [r3, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq f372c <__cxa_atexit@plt+0xe7254> │ │ │ │ + beq f38d4 <__cxa_atexit@plt+0xe73fc> │ │ │ │ cmp r1, #0 │ │ │ │ - bne f3744 <__cxa_atexit@plt+0xe726c> │ │ │ │ + bne f38ec <__cxa_atexit@plt+0xe7414> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ f375c <__cxa_atexit@plt+0xe7284> │ │ │ │ + ldr r3, [pc, #40] @ f3904 <__cxa_atexit@plt+0xe742c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq r3, [ip, #64] @ 0x40 │ │ │ │ + bicseq r3, ip, r0, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ f37cc <__cxa_atexit@plt+0xe72f4> │ │ │ │ + ldr r2, [pc, #84] @ f3974 <__cxa_atexit@plt+0xe749c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq f37a4 <__cxa_atexit@plt+0xe72cc> │ │ │ │ + beq f394c <__cxa_atexit@plt+0xe7474> │ │ │ │ cmp r2, #0 │ │ │ │ - bne f37c0 <__cxa_atexit@plt+0xe72e8> │ │ │ │ + bne f3968 <__cxa_atexit@plt+0xe7490> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ f37d0 <__cxa_atexit@plt+0xe72f8> │ │ │ │ + ldr r3, [pc, #24] @ f3978 <__cxa_atexit@plt+0xe74a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - bicseq r3, ip, ip, asr #8 │ │ │ │ + bicseq r3, ip, ip, lsr #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne f3804 <__cxa_atexit@plt+0xe732c> │ │ │ │ - ldr r3, [pc, #32] @ f3810 <__cxa_atexit@plt+0xe7338> │ │ │ │ + bne f39ac <__cxa_atexit@plt+0xe74d4> │ │ │ │ + ldr r3, [pc, #32] @ f39b8 <__cxa_atexit@plt+0xe74e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - bicseq r3, ip, r4, lsl r4 │ │ │ │ + bicseq r3, ip, r4, ror r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f3880 <__cxa_atexit@plt+0xe73a8> │ │ │ │ + bhi f3a28 <__cxa_atexit@plt+0xe7550> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f388c <__cxa_atexit@plt+0xe73b4> │ │ │ │ - ldr r1, [pc, #84] @ f389c <__cxa_atexit@plt+0xe73c4> │ │ │ │ + bcc f3a34 <__cxa_atexit@plt+0xe755c> │ │ │ │ + ldr r1, [pc, #84] @ f3a44 <__cxa_atexit@plt+0xe756c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r0, r1, #1 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ - ldr r1, [pc, #72] @ f38a0 <__cxa_atexit@plt+0xe73c8> │ │ │ │ + ldr r1, [pc, #72] @ f3a48 <__cxa_atexit@plt+0xe7570> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r2, {r1, r8} │ │ │ │ str r0, [r2, #12] │ │ │ │ sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #56] @ f38a4 <__cxa_atexit@plt+0xe73cc> │ │ │ │ + ldr r1, [pc, #56] @ f3a4c <__cxa_atexit@plt+0xe7574> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, lr │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, ip, r0, ror #8 │ │ │ │ - bicseq r3, ip, r0, ror r3 │ │ │ │ - @ instruction: 0x01dc3398 │ │ │ │ + bicseq r3, ip, r0, asr #5 │ │ │ │ + ldrsbeq r3, [ip, #16] │ │ │ │ + ldrsheq r3, [ip, #24] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f38e0 <__cxa_atexit@plt+0xe7408> │ │ │ │ + bhi f3a88 <__cxa_atexit@plt+0xe75b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ f38e8 <__cxa_atexit@plt+0xe7410> │ │ │ │ + ldr r1, [pc, #24] @ f3a90 <__cxa_atexit@plt+0xe75b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, ip, ip, asr #5 │ │ │ │ + bicseq r3, ip, ip, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f3920 <__cxa_atexit@plt+0xe7448> │ │ │ │ + bhi f3ac8 <__cxa_atexit@plt+0xe75f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f3928 <__cxa_atexit@plt+0xe7450> │ │ │ │ + ldr r1, [pc, #24] @ f3ad0 <__cxa_atexit@plt+0xe75f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, ip, ip, lsl #5 │ │ │ │ + bicseq r3, ip, ip, ror #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi f39b4 <__cxa_atexit@plt+0xe74dc> │ │ │ │ + bhi f3b5c <__cxa_atexit@plt+0xe7684> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f39c0 <__cxa_atexit@plt+0xe74e8> │ │ │ │ - ldr lr, [pc, #116] @ f39d0 <__cxa_atexit@plt+0xe74f8> │ │ │ │ + bcc f3b68 <__cxa_atexit@plt+0xe7690> │ │ │ │ + ldr lr, [pc, #116] @ f3b78 <__cxa_atexit@plt+0xe76a0> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ f39d4 <__cxa_atexit@plt+0xe74fc> │ │ │ │ + ldr r0, [pc, #108] @ f3b7c <__cxa_atexit@plt+0xe76a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ f39d8 <__cxa_atexit@plt+0xe7500> │ │ │ │ + ldr r2, [pc, #80] @ f3b80 <__cxa_atexit@plt+0xe76a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ f39dc <__cxa_atexit@plt+0xe7504> │ │ │ │ + ldr r5, [pc, #68] @ f3b84 <__cxa_atexit@plt+0xe76ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ f39e0 <__cxa_atexit@plt+0xe7508> │ │ │ │ + ldr r2, [pc, #60] @ f3b88 <__cxa_atexit@plt+0xe76b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - bicseq r3, ip, r4, lsr r2 │ │ │ │ - bicseq r3, ip, ip, ror r2 │ │ │ │ - bicseq r3, ip, r0, lsl r3 │ │ │ │ - bicseq r3, ip, r4, lsr #4 │ │ │ │ + @ instruction: 0x01dc3094 │ │ │ │ + ldrsbeq r3, [ip, #12] │ │ │ │ + bicseq r3, ip, r0, ror r1 │ │ │ │ + bicseq r3, ip, r4, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f3a18 <__cxa_atexit@plt+0xe7540> │ │ │ │ + bhi f3bc0 <__cxa_atexit@plt+0xe76e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f3a20 <__cxa_atexit@plt+0xe7548> │ │ │ │ + ldr r1, [pc, #24] @ f3bc8 <__cxa_atexit@plt+0xe76f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dc3194 │ │ │ │ + ldrsheq r2, [ip, #244] @ 0xf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi f3aa4 <__cxa_atexit@plt+0xe75cc> │ │ │ │ + bhi f3c4c <__cxa_atexit@plt+0xe7774> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f3ab0 <__cxa_atexit@plt+0xe75d8> │ │ │ │ - ldr lr, [pc, #104] @ f3ac0 <__cxa_atexit@plt+0xe75e8> │ │ │ │ + bcc f3c58 <__cxa_atexit@plt+0xe7780> │ │ │ │ + ldr lr, [pc, #104] @ f3c68 <__cxa_atexit@plt+0xe7790> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ f3ac4 <__cxa_atexit@plt+0xe75ec> │ │ │ │ + ldr r0, [pc, #88] @ f3c6c <__cxa_atexit@plt+0xe7794> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ f3ac8 <__cxa_atexit@plt+0xe75f0> │ │ │ │ + ldr r5, [pc, #76] @ f3c70 <__cxa_atexit@plt+0xe7798> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ f3acc <__cxa_atexit@plt+0xe75f4> │ │ │ │ + ldr r1, [pc, #68] @ f3c74 <__cxa_atexit@plt+0xe779c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ @@ -236919,39 +237025,39 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01dc3198 │ │ │ │ - bicseq r3, ip, r4, ror #2 │ │ │ │ - bicseq r3, ip, r0, asr #2 │ │ │ │ + ldrsheq r2, [ip, #248] @ 0xf8 │ │ │ │ + bicseq r2, ip, r4, asr #31 │ │ │ │ + bicseq r2, ip, r0, lsr #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi f3b48 <__cxa_atexit@plt+0xe7670> │ │ │ │ + bhi f3cf0 <__cxa_atexit@plt+0xe7818> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f3b54 <__cxa_atexit@plt+0xe767c> │ │ │ │ - ldr lr, [pc, #100] @ f3b64 <__cxa_atexit@plt+0xe768c> │ │ │ │ + bcc f3cfc <__cxa_atexit@plt+0xe7824> │ │ │ │ + ldr lr, [pc, #100] @ f3d0c <__cxa_atexit@plt+0xe7834> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ f3b68 <__cxa_atexit@plt+0xe7690> │ │ │ │ + ldr r0, [pc, #92] @ f3d10 <__cxa_atexit@plt+0xe7838> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ f3b6c <__cxa_atexit@plt+0xe7694> │ │ │ │ + ldr r2, [pc, #64] @ f3d14 <__cxa_atexit@plt+0xe783c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ @@ -236960,137 +237066,137 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x01dc3090 │ │ │ │ - bicseq r3, ip, r0, lsl r4 │ │ │ │ + ldrsheq r2, [ip, #224] @ 0xe0 │ │ │ │ + bicseq r3, ip, r0, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f3ba4 <__cxa_atexit@plt+0xe76cc> │ │ │ │ + bhi f3d4c <__cxa_atexit@plt+0xe7874> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f3bac <__cxa_atexit@plt+0xe76d4> │ │ │ │ + ldr r1, [pc, #24] @ f3d54 <__cxa_atexit@plt+0xe787c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, ip, r8 │ │ │ │ + bicseq r2, ip, r8, ror #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f3c34 <__cxa_atexit@plt+0xe775c> │ │ │ │ - ldr lr, [pc, #108] @ f3c3c <__cxa_atexit@plt+0xe7764> │ │ │ │ + bhi f3ddc <__cxa_atexit@plt+0xe7904> │ │ │ │ + ldr lr, [pc, #108] @ f3de4 <__cxa_atexit@plt+0xe790c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ mov r7, r5 │ │ │ │ str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ stmib r7, {r0, r2, r3} │ │ │ │ str r1, [r7, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq f3c1c <__cxa_atexit@plt+0xe7744> │ │ │ │ - ldr r3, [pc, #64] @ f3c40 <__cxa_atexit@plt+0xe7768> │ │ │ │ + beq f3dc4 <__cxa_atexit@plt+0xe78ec> │ │ │ │ + ldr r3, [pc, #64] @ f3de8 <__cxa_atexit@plt+0xe7910> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq f3c2c <__cxa_atexit@plt+0xe7754> │ │ │ │ - b f3c84 <__cxa_atexit@plt+0xe77ac> │ │ │ │ + beq f3dd4 <__cxa_atexit@plt+0xe78fc> │ │ │ │ + b f3e2c <__cxa_atexit@plt+0xe7954> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ f3c78 <__cxa_atexit@plt+0xe77a0> │ │ │ │ + ldr r2, [pc, #28] @ f3e20 <__cxa_atexit@plt+0xe7948> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq f3c70 <__cxa_atexit@plt+0xe7798> │ │ │ │ - b f3c84 <__cxa_atexit@plt+0xe77ac> │ │ │ │ + beq f3e18 <__cxa_atexit@plt+0xe7940> │ │ │ │ + b f3e2c <__cxa_atexit@plt+0xe7954> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov ip, fp │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ mov r2, r3 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne f3d10 <__cxa_atexit@plt+0xe7838> │ │ │ │ + bne f3eb8 <__cxa_atexit@plt+0xe79e0> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc f3d74 <__cxa_atexit@plt+0xe789c> │ │ │ │ - ldr lr, [pc, #232] @ f3da8 <__cxa_atexit@plt+0xe78d0> │ │ │ │ + bcc f3f1c <__cxa_atexit@plt+0xe7a44> │ │ │ │ + ldr lr, [pc, #232] @ f3f50 <__cxa_atexit@plt+0xe7a78> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ f3dac <__cxa_atexit@plt+0xe78d4> │ │ │ │ + ldr r0, [pc, #228] @ f3f54 <__cxa_atexit@plt+0xe7a7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ sub r1, r3, #7 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ f3db0 <__cxa_atexit@plt+0xe78d8> │ │ │ │ + ldr r5, [pc, #208] @ f3f58 <__cxa_atexit@plt+0xe7a80> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ f3db4 <__cxa_atexit@plt+0xe78dc> │ │ │ │ + ldr r1, [pc, #200] @ f3f5c <__cxa_atexit@plt+0xe7a84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc f3d88 <__cxa_atexit@plt+0xe78b0> │ │ │ │ - ldr r1, [pc, #120] @ f3d9c <__cxa_atexit@plt+0xe78c4> │ │ │ │ + bcc f3f30 <__cxa_atexit@plt+0xe7a58> │ │ │ │ + ldr r1, [pc, #120] @ f3f44 <__cxa_atexit@plt+0xe7a6c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ str r1, [r6, #4]! │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r8, r9, sl} │ │ │ │ add r0, r6, #28 │ │ │ │ stm r0, {r8, sl, lr} │ │ │ │ mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ f3da0 <__cxa_atexit@plt+0xe78c8> │ │ │ │ + ldr r0, [pc, #84] @ f3f48 <__cxa_atexit@plt+0xe7a70> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ f3da4 <__cxa_atexit@plt+0xe78cc> │ │ │ │ + ldr r0, [pc, #76] @ f3f4c <__cxa_atexit@plt+0xe7a74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, fp │ │ │ │ mov fp, ip │ │ │ │ @@ -237103,46 +237209,46 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - bicseq r3, ip, r4, ror #3 │ │ │ │ + bicseq r3, ip, r4, asr #32 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - bicseq r2, ip, ip, lsr pc │ │ │ │ - bicseq r2, ip, r0, lsl #30 │ │ │ │ - ldrsbeq r2, [ip, #236] @ 0xec │ │ │ │ + @ instruction: 0x01dc2d9c │ │ │ │ + bicseq r2, ip, r0, ror #26 │ │ │ │ + bicseq r2, ip, ip, lsr sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #12 │ │ │ │ cmp fp, ip │ │ │ │ - bhi f3e48 <__cxa_atexit@plt+0xe7970> │ │ │ │ + bhi f3ff0 <__cxa_atexit@plt+0xe7b18> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f3e54 <__cxa_atexit@plt+0xe797c> │ │ │ │ + bcc f3ffc <__cxa_atexit@plt+0xe7b24> │ │ │ │ ldr r1, [r7, #1] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #5] │ │ │ │ ldr r0, [r7, #9] │ │ │ │ sub lr, r6, #15 │ │ │ │ mov r2, r8 │ │ │ │ - ldr r8, [pc, #96] @ f3e64 <__cxa_atexit@plt+0xe798c> │ │ │ │ + ldr r8, [pc, #96] @ f400c <__cxa_atexit@plt+0xe7b34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ stmdb r5, {r8, r9, lr} │ │ │ │ - ldr r5, [pc, #88] @ f3e68 <__cxa_atexit@plt+0xe7990> │ │ │ │ + ldr r5, [pc, #88] @ f4010 <__cxa_atexit@plt+0xe7b38> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #4]! │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - ldr r5, [pc, #68] @ f3e6c <__cxa_atexit@plt+0xe7994> │ │ │ │ + ldr r5, [pc, #68] @ f4014 <__cxa_atexit@plt+0xe7b3c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r1, r3, fp} │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ mov r5, ip │ │ │ │ mov r8, r1 │ │ │ │ @@ -237151,104 +237257,123 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, ip, r8, lsr r1 │ │ │ │ + @ instruction: 0x01dc2f98 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - biceq r3, r5, r0, lsr fp │ │ │ │ + biceq r7, r5, ip, lsr #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f3eec <__cxa_atexit@plt+0xe7a14> │ │ │ │ + mov r2, r6 │ │ │ │ + sub ip, r5, #8 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi f40c4 <__cxa_atexit@plt+0xe7bec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r2, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f3ef4 <__cxa_atexit@plt+0xe7a1c> │ │ │ │ - ldr lr, [pc, #96] @ f3f08 <__cxa_atexit@plt+0xe7a30> │ │ │ │ + bcc f40d0 <__cxa_atexit@plt+0xe7bf8> │ │ │ │ + ldr lr, [pc, #168] @ f40f4 <__cxa_atexit@plt+0xe7c1c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ f3f0c <__cxa_atexit@plt+0xe7a34> │ │ │ │ + ldr r0, [pc, #164] @ f40f8 <__cxa_atexit@plt+0xe7c20> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add sl, r7, #12 │ │ │ │ - ldm sl, {r0, r1, sl} │ │ │ │ - ldr r7, [pc, #72] @ f3f10 <__cxa_atexit@plt+0xe7a38> │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r1, r3, sl} │ │ │ │ + ldr r7, [pc, #148] @ f40fc <__cxa_atexit@plt+0xe7c24> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str lr, [r2, #12] │ │ │ │ + add lr, r2, #16 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ sub r8, r6, #9 │ │ │ │ sub r9, r6, #19 │ │ │ │ - b f1f84 <__cxa_atexit@plt+0xe5aac> │ │ │ │ - mov r6, r3 │ │ │ │ - b f3efc <__cxa_atexit@plt+0xe7a24> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f40e0 <__cxa_atexit@plt+0xe7c08> │ │ │ │ + ldr r3, [pc, #104] @ f4100 <__cxa_atexit@plt+0xe7c28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq f40b4 <__cxa_atexit@plt+0xe7bdc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b ec3ac <__cxa_atexit@plt+0xdfed4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - bicseq r2, ip, ip, ror #25 │ │ │ │ - @ instruction: 0xfffff954 │ │ │ │ - biceq r3, r5, r8, lsl #21 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f4104 <__cxa_atexit@plt+0xe7c2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, ip │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + bicseq r2, ip, r0, asr fp │ │ │ │ + @ instruction: 0xfffff95c │ │ │ │ + @ instruction: 0xffff8310 │ │ │ │ + biceq r7, r5, r4, ror #2 │ │ │ │ + biceq r7, r5, r8, lsr r1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi f3f68 <__cxa_atexit@plt+0xe7a90> │ │ │ │ + bhi f415c <__cxa_atexit@plt+0xe7c84> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f3f70 <__cxa_atexit@plt+0xe7a98> │ │ │ │ - ldr r1, [pc, #64] @ f3f8c <__cxa_atexit@plt+0xe7ab4> │ │ │ │ + bcc f4164 <__cxa_atexit@plt+0xe7c8c> │ │ │ │ + ldr r1, [pc, #64] @ f4180 <__cxa_atexit@plt+0xe7ca8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ f3f90 <__cxa_atexit@plt+0xe7ab8> │ │ │ │ + ldr r0, [pc, #60] @ f4184 <__cxa_atexit@plt+0xe7cac> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ mov r6, r3 │ │ │ │ - b f3f78 <__cxa_atexit@plt+0xe7aa0> │ │ │ │ + b f416c <__cxa_atexit@plt+0xe7c94> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f3f88 <__cxa_atexit@plt+0xe7ab0> │ │ │ │ + ldr r7, [pc, #8] @ f417c <__cxa_atexit@plt+0xe7ca4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r5, r8, ror #20 │ │ │ │ + biceq r8, r5, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff718 │ │ │ │ - biceq r3, r5, ip, lsl #20 │ │ │ │ + @ instruction: 0xfffff6cc │ │ │ │ + strheq r7, [r5, #12] │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f4010 <__cxa_atexit@plt+0xe7b38> │ │ │ │ - ldr r8, [pc, #96] @ f401c <__cxa_atexit@plt+0xe7b44> │ │ │ │ + bcc f4204 <__cxa_atexit@plt+0xe7d2c> │ │ │ │ + ldr r8, [pc, #96] @ f4210 <__cxa_atexit@plt+0xe7d38> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ f4020 <__cxa_atexit@plt+0xe7b48> │ │ │ │ + ldr lr, [pc, #92] @ f4214 <__cxa_atexit@plt+0xe7d3c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ f4024 <__cxa_atexit@plt+0xe7b4c> │ │ │ │ + ldr r9, [pc, #84] @ f4218 <__cxa_atexit@plt+0xe7d40> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ str r8, [r3, #16]! │ │ │ │ sub r0, r6, #31 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -237261,169036 +237386,174765 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ mov r8, r7 │ │ │ │ b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0xfffff6e8 │ │ │ │ - bicseq r2, ip, ip, ror #30 │ │ │ │ - biceq r3, r5, r0, asr #19 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f4080 <__cxa_atexit@plt+0xe7ba8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq f4078 <__cxa_atexit@plt+0xe7ba0> │ │ │ │ - ldr r7, [pc, #44] @ f4088 <__cxa_atexit@plt+0xe7bb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #40] @ f408c <__cxa_atexit@plt+0xe7bb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b ef148 <__cxa_atexit@plt+0xe2c70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - biceq r3, r5, r0, ror r8 │ │ │ │ - bicseq r2, ip, r8, lsl #23 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + @ instruction: 0xfffff69c │ │ │ │ + bicseq r2, ip, r0, lsl #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f40e0 <__cxa_atexit@plt+0xe7c08> │ │ │ │ - ldr r2, [pc, #56] @ f40ec <__cxa_atexit@plt+0xe7c14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - tst sl, #3 │ │ │ │ - beq f40d0 <__cxa_atexit@plt+0xe7bf8> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r9, #0 │ │ │ │ - b e8b44 <__cxa_atexit@plt+0xdc66c> │ │ │ │ - ldr r0, [sl] │ │ │ │ + bhi f4264 <__cxa_atexit@plt+0xe7d8c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ f426c <__cxa_atexit@plt+0xe7d94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + bicseq r2, ip, r0, asr r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f42a4 <__cxa_atexit@plt+0xe7dcc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ f42ac <__cxa_atexit@plt+0xe7dd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - b e8b44 <__cxa_atexit@plt+0xdc66c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + bicseq r2, ip, r0, lsl r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f4140 <__cxa_atexit@plt+0xe7c68> │ │ │ │ - ldr r2, [pc, #36] @ f4158 <__cxa_atexit@plt+0xe7c80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ - ldr r7, [pc, #20] @ f415c <__cxa_atexit@plt+0xe7c84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f4314 <__cxa_atexit@plt+0xe7e3c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f4320 <__cxa_atexit@plt+0xe7e48> │ │ │ │ + ldr lr, [pc, #76] @ f4330 <__cxa_atexit@plt+0xe7e58> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ f4334 <__cxa_atexit@plt+0xe7e5c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - biceq r3, r5, r8, asr #17 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f41c8 <__cxa_atexit@plt+0xe7cf0> │ │ │ │ - ldr r7, [pc, #88] @ f41e0 <__cxa_atexit@plt+0xe7d08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst sl, #3 │ │ │ │ - beq f41bc <__cxa_atexit@plt+0xe7ce4> │ │ │ │ - ldr r7, [pc, #72] @ f41e4 <__cxa_atexit@plt+0xe7d0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - ldr r7, [pc, #64] @ f41e8 <__cxa_atexit@plt+0xe7d10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - mov r9, #0 │ │ │ │ - b e8b44 <__cxa_atexit@plt+0xdc66c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + bicseq r2, ip, r8, lsl r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f43a4 <__cxa_atexit@plt+0xe7ecc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f43b0 <__cxa_atexit@plt+0xe7ed8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ f43c0 <__cxa_atexit@plt+0xe7ee8> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ f43c4 <__cxa_atexit@plt+0xe7eec> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ f41ec <__cxa_atexit@plt+0xe7d14> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - bicseq r2, ip, r8, ror #20 │ │ │ │ - bicseq r2, ip, r0, asr #20 │ │ │ │ - biceq r3, r5, r4, asr #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ f4224 <__cxa_atexit@plt+0xe7d4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ f4228 <__cxa_atexit@plt+0xe7d50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - b e8b44 <__cxa_atexit@plt+0xdc66c> │ │ │ │ - bicseq r2, ip, r4, lsl #20 │ │ │ │ - ldrsbeq r2, [ip, #156] @ 0x9c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + bicseq r2, ip, r4, asr #23 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f426c <__cxa_atexit@plt+0xe7d94> │ │ │ │ - ldr r2, [pc, #36] @ f4284 <__cxa_atexit@plt+0xe7dac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ - ldr r7, [pc, #20] @ f4288 <__cxa_atexit@plt+0xe7db0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f4448 <__cxa_atexit@plt+0xe7f70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f4454 <__cxa_atexit@plt+0xe7f7c> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr ip, [pc, #92] @ f4464 <__cxa_atexit@plt+0xe7f8c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #80] @ f4468 <__cxa_atexit@plt+0xe7f90> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #60] @ f446c <__cxa_atexit@plt+0xe7f94> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0x01c5379c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r7, r5, #8 │ │ │ │ + bicseq r2, ip, ip, lsr fp │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + ldrdeq r6, [r5, #208] @ 0xd0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f44fc <__cxa_atexit@plt+0xe8024> │ │ │ │ + ldr r7, [pc, #140] @ f4528 <__cxa_atexit@plt+0xe8050> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ f452c <__cxa_atexit@plt+0xe8054> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + sub r8, r6, #5 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi f42f4 <__cxa_atexit@plt+0xe7e1c> │ │ │ │ - ldr r3, [pc, #84] @ f4308 <__cxa_atexit@plt+0xe7e30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ + bhi f4514 <__cxa_atexit@plt+0xe803c> │ │ │ │ + ldr r2, [pc, #100] @ f4530 <__cxa_atexit@plt+0xe8058> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ tst sl, #3 │ │ │ │ - beq f42e4 <__cxa_atexit@plt+0xe7e0c> │ │ │ │ - ldr r3, [pc, #68] @ f430c <__cxa_atexit@plt+0xe7e34> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #60] @ f4310 <__cxa_atexit@plt+0xe7e38> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ + beq f44ec <__cxa_atexit@plt+0xe8014> │ │ │ │ mov r5, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b e8b44 <__cxa_atexit@plt+0xdc66c> │ │ │ │ + mov r7, sl │ │ │ │ + b ec3ac <__cxa_atexit@plt+0xdfed4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ f4314 <__cxa_atexit@plt+0xe7e3c> │ │ │ │ + ldr r7, [pc, #52] @ f4538 <__cxa_atexit@plt+0xe8060> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - bicseq r2, ip, r0, lsr #18 │ │ │ │ - bicseq r2, ip, r0, lsr r9 │ │ │ │ - biceq r3, r5, r8, lsl r7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - b e8dc8 <__cxa_atexit@plt+0xdc8f0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f43ac <__cxa_atexit@plt+0xe7ed4> │ │ │ │ - ldr sl, [pc, #104] @ f43c4 <__cxa_atexit@plt+0xe7eec> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #100] @ f43c8 <__cxa_atexit@plt+0xe7ef0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #96] @ f43cc <__cxa_atexit@plt+0xe7ef4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ f43d0 <__cxa_atexit@plt+0xe7ef8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #34 @ 0x22 │ │ │ │ - sub r3, r6, #27 │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - str r1, [r7, #40] @ 0x28 │ │ │ │ - sub r1, r6, #18 │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r8, [r7, #24] │ │ │ │ - str lr, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ f43d4 <__cxa_atexit@plt+0xe7efc> │ │ │ │ + ldr r7, [pc, #24] @ f4534 <__cxa_atexit@plt+0xe805c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - bicseq r2, ip, ip, lsl ip │ │ │ │ - biceq r3, r5, r4, ror #12 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xffff7edc │ │ │ │ + biceq r6, r5, r0, lsr sp │ │ │ │ + biceq r7, r5, r4, lsr #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f456c <__cxa_atexit@plt+0xe8094> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ f4574 <__cxa_atexit@plt+0xe809c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r2, ip, r8, asr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f4430 <__cxa_atexit@plt+0xe7f58> │ │ │ │ - ldr r3, [pc, #72] @ f4440 <__cxa_atexit@plt+0xe7f68> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f4620 <__cxa_atexit@plt+0xe8148> │ │ │ │ + ldr r3, [pc, #144] @ f4628 <__cxa_atexit@plt+0xe8150> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq f4420 <__cxa_atexit@plt+0xe7f48> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne f4428 <__cxa_atexit@plt+0xe7f50> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq f45f0 <__cxa_atexit@plt+0xe8118> │ │ │ │ + ldr r1, [pc, #112] @ f462c <__cxa_atexit@plt+0xe8154> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq f4600 <__cxa_atexit@plt+0xe8128> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne f4618 <__cxa_atexit@plt+0xe8140> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ + ldr r3, [pc, #40] @ f4630 <__cxa_atexit@plt+0xe8158> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [pc, #12] @ f4444 <__cxa_atexit@plt+0xe7f6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - biceq r3, r5, r4, ror #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + bicseq r2, ip, r4, lsl #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f44d4 <__cxa_atexit@plt+0xe7ffc> │ │ │ │ - ldr r2, [pc, #88] @ f44dc <__cxa_atexit@plt+0xe8004> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ f46a0 <__cxa_atexit@plt+0xe81c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ f44e0 <__cxa_atexit@plt+0xe8008> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq f44bc <__cxa_atexit@plt+0xe7fe4> │ │ │ │ + beq f4678 <__cxa_atexit@plt+0xe81a0> │ │ │ │ cmp r2, #0 │ │ │ │ - bne f44c8 <__cxa_atexit@plt+0xe7ff0> │ │ │ │ + bne f4694 <__cxa_atexit@plt+0xe81bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ f46a4 <__cxa_atexit@plt+0xe81cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq r2, ip, ip, lsl #14 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + bicseq r2, ip, r0, lsl #11 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - add r5, r5, #4 │ │ │ │ + bne f46d8 <__cxa_atexit@plt+0xe8200> │ │ │ │ + ldr r3, [pc, #32] @ f46e4 <__cxa_atexit@plt+0xe820c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + bicseq r2, ip, r8, asr #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f4570 <__cxa_atexit@plt+0xe8098> │ │ │ │ - ldr r2, [pc, #88] @ f4578 <__cxa_atexit@plt+0xe80a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ f457c <__cxa_atexit@plt+0xe80a4> │ │ │ │ + bhi f4754 <__cxa_atexit@plt+0xe827c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f4760 <__cxa_atexit@plt+0xe8288> │ │ │ │ + ldr r1, [pc, #84] @ f4770 <__cxa_atexit@plt+0xe8298> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ f4774 <__cxa_atexit@plt+0xe829c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ f4778 <__cxa_atexit@plt+0xe82a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f4558 <__cxa_atexit@plt+0xe8080> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f4564 <__cxa_atexit@plt+0xe808c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01dc2594 │ │ │ │ + bicseq r2, ip, r4, lsr #9 │ │ │ │ + bicseq r2, ip, ip, asr #9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f47b4 <__cxa_atexit@plt+0xe82dc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ f47bc <__cxa_atexit@plt+0xe82e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq r2, ip, r0, ror r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + bicseq r2, ip, r0, lsl #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f47f4 <__cxa_atexit@plt+0xe831c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ f47fc <__cxa_atexit@plt+0xe8324> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r2, ip, r0, asr #7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f4608 <__cxa_atexit@plt+0xe8130> │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi f4880 <__cxa_atexit@plt+0xe83a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f4610 <__cxa_atexit@plt+0xe8138> │ │ │ │ - ldr lr, [pc, #88] @ f462c <__cxa_atexit@plt+0xe8154> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ f4630 <__cxa_atexit@plt+0xe8158> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #80] @ f4634 <__cxa_atexit@plt+0xe815c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - mov r5, r2 │ │ │ │ - b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ - mov r6, r3 │ │ │ │ - b f4618 <__cxa_atexit@plt+0xe8140> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f4628 <__cxa_atexit@plt+0xe8150> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - biceq r3, r5, r0, lsl #8 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - bicseq r2, ip, r8, asr r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f46a4 <__cxa_atexit@plt+0xe81cc> │ │ │ │ - ldr r2, [pc, #88] @ f46ac <__cxa_atexit@plt+0xe81d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc f488c <__cxa_atexit@plt+0xe83b4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ f46b0 <__cxa_atexit@plt+0xe81d8> │ │ │ │ + ldr r1, [pc, #104] @ f489c <__cxa_atexit@plt+0xe83c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f468c <__cxa_atexit@plt+0xe81b4> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f4698 <__cxa_atexit@plt+0xe81c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr sl, [pc, #72] @ f48a0 <__cxa_atexit@plt+0xe83c8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ f48a4 <__cxa_atexit@plt+0xe83cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ f48a8 <__cxa_atexit@plt+0xe83d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq r2, ip, ip, lsr r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + bicseq r2, ip, r0, ror r3 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + bicseq r2, ip, ip, lsr #7 │ │ │ │ + bicseq r2, ip, r0, ror #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f4740 <__cxa_atexit@plt+0xe8268> │ │ │ │ - ldr r2, [pc, #88] @ f4748 <__cxa_atexit@plt+0xe8270> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ f474c <__cxa_atexit@plt+0xe8274> │ │ │ │ + bhi f48e0 <__cxa_atexit@plt+0xe8408> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ f48e8 <__cxa_atexit@plt+0xe8410> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f4728 <__cxa_atexit@plt+0xe8250> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f4734 <__cxa_atexit@plt+0xe825c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq r2, ip, r0, lsr #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldrsbeq r2, [ip, #36] @ 0x24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi f47d8 <__cxa_atexit@plt+0xe8300> │ │ │ │ + bhi f496c <__cxa_atexit@plt+0xe8494> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f47e0 <__cxa_atexit@plt+0xe8308> │ │ │ │ - ldr lr, [pc, #88] @ f47fc <__cxa_atexit@plt+0xe8324> │ │ │ │ + bcc f4978 <__cxa_atexit@plt+0xe84a0> │ │ │ │ + ldr lr, [pc, #104] @ f4988 <__cxa_atexit@plt+0xe84b0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ f4800 <__cxa_atexit@plt+0xe8328> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #80] @ f4804 <__cxa_atexit@plt+0xe832c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ f498c <__cxa_atexit@plt+0xe84b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ f4990 <__cxa_atexit@plt+0xe84b8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ f4994 <__cxa_atexit@plt+0xe84bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ + mov r8, r9 │ │ │ │ + b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ mov r6, r3 │ │ │ │ - b f47e8 <__cxa_atexit@plt+0xe8310> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f47f8 <__cxa_atexit@plt+0xe8320> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r5, r4, lsr r2 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - bicseq r2, ip, r8, lsl #15 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f4874 <__cxa_atexit@plt+0xe839c> │ │ │ │ - ldr r2, [pc, #88] @ f487c <__cxa_atexit@plt+0xe83a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + ldrsbeq r2, [ip, #40] @ 0x28 │ │ │ │ + bicseq r2, ip, r4, lsr #5 │ │ │ │ + bicseq r2, ip, r0, lsl #5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi f4a10 <__cxa_atexit@plt+0xe8538> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f4a1c <__cxa_atexit@plt+0xe8544> │ │ │ │ + ldr lr, [pc, #100] @ f4a2c <__cxa_atexit@plt+0xe8554> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ f4880 <__cxa_atexit@plt+0xe83a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + ldr r0, [pc, #92] @ f4a30 <__cxa_atexit@plt+0xe8558> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f485c <__cxa_atexit@plt+0xe8384> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f4868 <__cxa_atexit@plt+0xe8390> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [pc, #64] @ f4a34 <__cxa_atexit@plt+0xe855c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq r2, ip, ip, ror #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + ldrsbeq r2, [ip, #16] │ │ │ │ + bicseq r2, ip, r0, asr r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f4910 <__cxa_atexit@plt+0xe8438> │ │ │ │ - ldr r2, [pc, #88] @ f4918 <__cxa_atexit@plt+0xe8440> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ f491c <__cxa_atexit@plt+0xe8444> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f48f8 <__cxa_atexit@plt+0xe8420> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f4904 <__cxa_atexit@plt+0xe842c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi f4b0c <__cxa_atexit@plt+0xe8634> │ │ │ │ + ldr lr, [pc, #212] @ f4b2c <__cxa_atexit@plt+0xe8654> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f4afc <__cxa_atexit@plt+0xe8624> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc f4b14 <__cxa_atexit@plt+0xe863c> │ │ │ │ + ldr lr, [pc, #152] @ f4b30 <__cxa_atexit@plt+0xe8658> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ f4b34 <__cxa_atexit@plt+0xe865c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ f4b38 <__cxa_atexit@plt+0xe8660> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - ldrsbeq r2, [ip, #32] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0x01dc249c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f4bc0 <__cxa_atexit@plt+0xe86e8> │ │ │ │ + ldr lr, [pc, #108] @ f4bcc <__cxa_atexit@plt+0xe86f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ f4bd0 <__cxa_atexit@plt+0xe86f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ f4bd4 <__cxa_atexit@plt+0xe86fc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + ldrsbeq r2, [ip, #52] @ 0x34 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f49ac <__cxa_atexit@plt+0xe84d4> │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi f4c68 <__cxa_atexit@plt+0xe8790> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f49b4 <__cxa_atexit@plt+0xe84dc> │ │ │ │ - ldr r1, [pc, #92] @ f49d0 <__cxa_atexit@plt+0xe84f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #88] @ f49d4 <__cxa_atexit@plt+0xe84fc> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #84] @ f49d8 <__cxa_atexit@plt+0xe8500> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #80] @ f49dc <__cxa_atexit@plt+0xe8504> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str ip, [r1, #12]! │ │ │ │ - stmdb r5, {r0, r1, r3, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ + bcc f4c74 <__cxa_atexit@plt+0xe879c> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ f4c84 <__cxa_atexit@plt+0xe87ac> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ f4c88 <__cxa_atexit@plt+0xe87b0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ f4c8c <__cxa_atexit@plt+0xe87b4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ mov r6, r3 │ │ │ │ - b f49bc <__cxa_atexit@plt+0xe84e4> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f49cc <__cxa_atexit@plt+0xe84f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r5, r4, rrx │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrheq r2, [ip, #80] @ 0x50 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ f4a14 <__cxa_atexit@plt+0xe853c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ f4a18 <__cxa_atexit@plt+0xe8540> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrheq r2, [ip, #40] @ 0x28 │ │ │ │ - bicseq r2, ip, r8, ror #3 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f4a94 <__cxa_atexit@plt+0xe85bc> │ │ │ │ + bicseq r2, ip, r0, lsr #6 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + strheq r6, [r5, #84] @ 0x54 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub ip, r5, #8 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi f4d3c <__cxa_atexit@plt+0xe8864> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r2, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f4a9c <__cxa_atexit@plt+0xe85c4> │ │ │ │ - ldr r1, [pc, #92] @ f4ab8 <__cxa_atexit@plt+0xe85e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #88] @ f4abc <__cxa_atexit@plt+0xe85e4> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #84] @ f4ac0 <__cxa_atexit@plt+0xe85e8> │ │ │ │ + bcc f4d48 <__cxa_atexit@plt+0xe8870> │ │ │ │ + ldr lr, [pc, #168] @ f4d6c <__cxa_atexit@plt+0xe8894> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #80] @ f4ac4 <__cxa_atexit@plt+0xe85ec> │ │ │ │ + ldr r0, [pc, #164] @ f4d70 <__cxa_atexit@plt+0xe8898> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str ip, [r1, #12]! │ │ │ │ - stmdb r5, {r0, r1, r3, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ - mov r6, r3 │ │ │ │ - b f4aa4 <__cxa_atexit@plt+0xe85cc> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f4ab4 <__cxa_atexit@plt+0xe85dc> │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r1, r3, sl} │ │ │ │ + ldr r7, [pc, #148] @ f4d74 <__cxa_atexit@plt+0xe889c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str lr, [r2, #12] │ │ │ │ + add lr, r2, #16 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r8, r6, #9 │ │ │ │ + sub r9, r6, #19 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f4d58 <__cxa_atexit@plt+0xe8880> │ │ │ │ + ldr r3, [pc, #104] @ f4d78 <__cxa_atexit@plt+0xe88a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq f4d2c <__cxa_atexit@plt+0xe8854> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b ec3ac <__cxa_atexit@plt+0xdfed4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ f4d7c <__cxa_atexit@plt+0xe88a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, ip │ │ │ │ bx r0 │ │ │ │ - biceq r2, r5, ip, ror pc │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - bicseq r2, ip, r8, asr #9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + ldrsbeq r1, [ip, #232] @ 0xe8 │ │ │ │ + @ instruction: 0xfffffa10 │ │ │ │ + @ instruction: 0xffff7698 │ │ │ │ + biceq r6, r5, ip, ror #9 │ │ │ │ + biceq r6, r5, r0, asr #9 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r2, r5, #12 │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi f4b3c <__cxa_atexit@plt+0xe8664> │ │ │ │ + bhi f4dd4 <__cxa_atexit@plt+0xe88fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f4b44 <__cxa_atexit@plt+0xe866c> │ │ │ │ - ldr lr, [pc, #88] @ f4b60 <__cxa_atexit@plt+0xe8688> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ f4b64 <__cxa_atexit@plt+0xe868c> │ │ │ │ + bcc f4ddc <__cxa_atexit@plt+0xe8904> │ │ │ │ + ldr r1, [pc, #64] @ f4df8 <__cxa_atexit@plt+0xe8920> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ f4dfc <__cxa_atexit@plt+0xe8924> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #80] @ f4b68 <__cxa_atexit@plt+0xe8690> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #4]! │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ + b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ mov r6, r3 │ │ │ │ - b f4b4c <__cxa_atexit@plt+0xe8674> │ │ │ │ - mov r7, #24 │ │ │ │ + b f4de4 <__cxa_atexit@plt+0xe890c> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f4b5c <__cxa_atexit@plt+0xe8684> │ │ │ │ + ldr r7, [pc, #8] @ f4df4 <__cxa_atexit@plt+0xe891c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r5, #224] @ 0xe0 │ │ │ │ - @ instruction: 0xfffffbd0 │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - bicseq r2, ip, r4, lsr #8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f4bcc <__cxa_atexit@plt+0xe86f4> │ │ │ │ - ldr r3, [pc, #80] @ f4be4 <__cxa_atexit@plt+0xe870c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #76] @ f4be8 <__cxa_atexit@plt+0xe8710> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #72] @ f4bec <__cxa_atexit@plt+0xe8714> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #22 │ │ │ │ - sub r2, r6, #14 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ f4bf0 <__cxa_atexit@plt+0xe8718> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + biceq r7, r5, r4, asr #8 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffff780 │ │ │ │ + biceq r6, r5, r4, asr #8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f4e7c <__cxa_atexit@plt+0xe89a4> │ │ │ │ + ldr r8, [pc, #96] @ f4e88 <__cxa_atexit@plt+0xe89b0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #92] @ f4e8c <__cxa_atexit@plt+0xe89b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r9, [pc, #84] @ f4e90 <__cxa_atexit@plt+0xe89b8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + str r8, [r3, #16]! │ │ │ │ + sub r0, r6, #31 │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - bicseq r2, ip, r8, ror #7 │ │ │ │ - biceq r2, r5, r8, asr lr │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + @ instruction: 0xfffff750 │ │ │ │ + bicseq r2, ip, r8, lsl #2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f4c20 <__cxa_atexit@plt+0xe8748> │ │ │ │ - ldr r5, [pc, #28] @ f4c30 <__cxa_atexit@plt+0xe8758> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1b3401c <__cxa_atexit@plt+0x1b27b44> │ │ │ │ - ldr r7, [pc, #12] @ f4c34 <__cxa_atexit@plt+0xe875c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - biceq r2, r5, r8, lsl #28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f4c9c <__cxa_atexit@plt+0xe87c4> │ │ │ │ - ldr r3, [pc, #80] @ f4cb4 <__cxa_atexit@plt+0xe87dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #76] @ f4cb8 <__cxa_atexit@plt+0xe87e0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #72] @ f4cbc <__cxa_atexit@plt+0xe87e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #22 │ │ │ │ - sub r2, r6, #14 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ f4cc0 <__cxa_atexit@plt+0xe87e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - bicseq r2, ip, r8, lsl r3 │ │ │ │ - biceq r2, r5, r8, lsl #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f4d30 <__cxa_atexit@plt+0xe8858> │ │ │ │ - ldr r2, [pc, #88] @ f4d38 <__cxa_atexit@plt+0xe8860> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ f4d3c <__cxa_atexit@plt+0xe8864> │ │ │ │ + bhi f4ee0 <__cxa_atexit@plt+0xe8a08> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ f4ee8 <__cxa_atexit@plt+0xe8a10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f4d18 <__cxa_atexit@plt+0xe8840> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f4d24 <__cxa_atexit@plt+0xe884c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - ldrheq r1, [ip, #224] @ 0xe0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldrsbeq r1, [ip, #196] @ 0xc4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f4dcc <__cxa_atexit@plt+0xe88f4> │ │ │ │ - ldr r2, [pc, #88] @ f4dd4 <__cxa_atexit@plt+0xe88fc> │ │ │ │ + bhi f4f54 <__cxa_atexit@plt+0xe8a7c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f4f60 <__cxa_atexit@plt+0xe8a88> │ │ │ │ + ldr r2, [pc, #84] @ f4f70 <__cxa_atexit@plt+0xe8a98> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ f4dd8 <__cxa_atexit@plt+0xe8900> │ │ │ │ + ldr r1, [pc, #80] @ f4f74 <__cxa_atexit@plt+0xe8a9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f4db4 <__cxa_atexit@plt+0xe88dc> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f4dc0 <__cxa_atexit@plt+0xe88e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ mov r5, r3 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq r1, ip, r4, lsl lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + bicseq r1, ip, r0, lsl #25 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f4fcc <__cxa_atexit@plt+0xe8af4> │ │ │ │ + ldr r2, [pc, #60] @ f4fdc <__cxa_atexit@plt+0xe8b04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + biceq r6, r5, r0, ror #4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ + sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi f4e68 <__cxa_atexit@plt+0xe8990> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f4e70 <__cxa_atexit@plt+0xe8998> │ │ │ │ - ldr r1, [pc, #92] @ f4e8c <__cxa_atexit@plt+0xe89b4> │ │ │ │ + bhi f5080 <__cxa_atexit@plt+0xe8ba8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f5088 <__cxa_atexit@plt+0xe8bb0> │ │ │ │ + ldr r1, [pc, #180] @ f50cc <__cxa_atexit@plt+0xe8bf4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #88] @ f4e90 <__cxa_atexit@plt+0xe89b8> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #84] @ f4e94 <__cxa_atexit@plt+0xe89bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #80] @ f4e98 <__cxa_atexit@plt+0xe89c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r7, [pc, #176] @ f50d0 <__cxa_atexit@plt+0xe8bf8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r9, [r5] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str ip, [r1, #12]! │ │ │ │ - stmdb r5, {r0, r1, r3, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi f50a0 <__cxa_atexit@plt+0xe8bc8> │ │ │ │ + ldr r2, [pc, #136] @ f50d4 <__cxa_atexit@plt+0xe8bfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #132] @ f50d8 <__cxa_atexit@plt+0xe8c00> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f5074 <__cxa_atexit@plt+0xe8b9c> │ │ │ │ + mov r5, r1 │ │ │ │ + b ec3ac <__cxa_atexit@plt+0xdfed4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b f4e78 <__cxa_atexit@plt+0xe89a0> │ │ │ │ - mov r7, #24 │ │ │ │ + b f5090 <__cxa_atexit@plt+0xe8bb8> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f4e88 <__cxa_atexit@plt+0xe89b0> │ │ │ │ + ldr r7, [pc, #76] @ f50e4 <__cxa_atexit@plt+0xe8c0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r2, [r5, #180] @ 0xb4 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrsheq r2, [ip, #4] │ │ │ │ + ldr r5, [pc, #52] @ f50dc <__cxa_atexit@plt+0xe8c04> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #48] @ f50e0 <__cxa_atexit@plt+0xe8c08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r9, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + bicseq r1, ip, ip, ror #23 │ │ │ │ + @ instruction: 0xffff735c │ │ │ │ + biceq r7, r5, r4, ror #3 │ │ │ │ + @ instruction: 0x01c57190 │ │ │ │ + @ instruction: 0x01c5619c │ │ │ │ + biceq r7, r5, r4, lsr #3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ f4ed0 <__cxa_atexit@plt+0xe89f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ f4ed4 <__cxa_atexit@plt+0xe89fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r1, [ip, #220] @ 0xdc │ │ │ │ - bicseq r1, ip, ip, lsr #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f4f44 <__cxa_atexit@plt+0xe8a6c> │ │ │ │ - ldr r2, [pc, #88] @ f4f4c <__cxa_atexit@plt+0xe8a74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ f4f50 <__cxa_atexit@plt+0xe8a78> │ │ │ │ + bhi f5138 <__cxa_atexit@plt+0xe8c60> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ f5140 <__cxa_atexit@plt+0xe8c68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f4f2c <__cxa_atexit@plt+0xe8a54> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f4f38 <__cxa_atexit@plt+0xe8a60> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x01dc1c9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + bicseq r1, ip, ip, ror sl │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f4fe0 <__cxa_atexit@plt+0xe8b08> │ │ │ │ - ldr r2, [pc, #88] @ f4fe8 <__cxa_atexit@plt+0xe8b10> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f51a4 <__cxa_atexit@plt+0xe8ccc> │ │ │ │ + ldr r2, [pc, #72] @ f51b4 <__cxa_atexit@plt+0xe8cdc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ f4fec <__cxa_atexit@plt+0xe8b14> │ │ │ │ + ldr r1, [pc, #68] @ f51b8 <__cxa_atexit@plt+0xe8ce0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f4fc8 <__cxa_atexit@plt+0xe8af0> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f4fd4 <__cxa_atexit@plt+0xe8afc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq r1, ip, r0, lsl #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + ldrheq r1, [ip, #160] @ 0xa0 │ │ │ │ + biceq r6, r5, r4, lsl #1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ + sub r1, r5, #8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi f5268 <__cxa_atexit@plt+0xe8d90> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f5270 <__cxa_atexit@plt+0xe8d98> │ │ │ │ + ldr r7, [pc, #184] @ f52b0 <__cxa_atexit@plt+0xe8dd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #180] @ f52b4 <__cxa_atexit@plt+0xe8ddc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #172] @ f52b8 <__cxa_atexit@plt+0xe8de0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi f507c <__cxa_atexit@plt+0xe8ba4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f5084 <__cxa_atexit@plt+0xe8bac> │ │ │ │ - ldr r1, [pc, #92] @ f50a0 <__cxa_atexit@plt+0xe8bc8> │ │ │ │ + bhi f528c <__cxa_atexit@plt+0xe8db4> │ │ │ │ + ldr r7, [pc, #144] @ f52bc <__cxa_atexit@plt+0xe8de4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #140] @ f52c0 <__cxa_atexit@plt+0xe8de8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #88] @ f50a4 <__cxa_atexit@plt+0xe8bcc> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #84] @ f50a8 <__cxa_atexit@plt+0xe8bd0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #80] @ f50ac <__cxa_atexit@plt+0xe8bd4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str ip, [r1, #12]! │ │ │ │ - stmdb r5, {r0, r1, r3, lr} │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq f5258 <__cxa_atexit@plt+0xe8d80> │ │ │ │ mov r5, r2 │ │ │ │ - b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ + mov r7, sl │ │ │ │ + b ec3ac <__cxa_atexit@plt+0xdfed4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b f508c <__cxa_atexit@plt+0xe8bb4> │ │ │ │ - mov r7, #24 │ │ │ │ + b f5278 <__cxa_atexit@plt+0xe8da0> │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f509c <__cxa_atexit@plt+0xe8bc4> │ │ │ │ + ldr r7, [pc, #76] @ f52cc <__cxa_atexit@plt+0xe8df4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - biceq r2, r5, r4, lsr #19 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - bicseq r1, ip, r0, ror #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ f50e4 <__cxa_atexit@plt+0xe8c0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ f50e8 <__cxa_atexit@plt+0xe8c10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r5, [pc, #48] @ f52c4 <__cxa_atexit@plt+0xe8dec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #44] @ f52c8 <__cxa_atexit@plt+0xe8df0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r9, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r1, ip, r0, lsr #22 │ │ │ │ - bicseq r1, ip, r0, ror #23 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + ldrsheq r1, [ip, #144] @ 0x90 │ │ │ │ + bicseq r1, ip, r0, lsl #20 │ │ │ │ + @ instruction: 0xffff717c │ │ │ │ + biceq r7, r5, r0, lsl r0 │ │ │ │ + strheq r6, [r5, #240] @ 0xf0 │ │ │ │ + strheq r5, [r5, #240] @ 0xf0 │ │ │ │ + biceq r6, r5, r8, asr #31 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f5158 <__cxa_atexit@plt+0xe8c80> │ │ │ │ - ldr r2, [pc, #88] @ f5160 <__cxa_atexit@plt+0xe8c88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ f5164 <__cxa_atexit@plt+0xe8c8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f5140 <__cxa_atexit@plt+0xe8c68> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f514c <__cxa_atexit@plt+0xe8c74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq r1, ip, r8, lsl #21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - add r5, r5, #4 │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f51f4 <__cxa_atexit@plt+0xe8d1c> │ │ │ │ - ldr r2, [pc, #88] @ f51fc <__cxa_atexit@plt+0xe8d24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ f5200 <__cxa_atexit@plt+0xe8d28> │ │ │ │ + bhi f531c <__cxa_atexit@plt+0xe8e44> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ f5324 <__cxa_atexit@plt+0xe8e4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f51dc <__cxa_atexit@plt+0xe8d04> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f51e8 <__cxa_atexit@plt+0xe8d10> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq r1, ip, ip, ror #19 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + @ instruction: 0x01dc1898 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f5374 <__cxa_atexit@plt+0xe8e9c> │ │ │ │ + ldr r2, [pc, #52] @ f5384 <__cxa_atexit@plt+0xe8eac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + strheq r5, [r5, #232] @ 0xe8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f529c <__cxa_atexit@plt+0xe8dc4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f52a4 <__cxa_atexit@plt+0xe8dcc> │ │ │ │ - ldr lr, [pc, #104] @ f52c0 <__cxa_atexit@plt+0xe8de8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #100] @ f52c4 <__cxa_atexit@plt+0xe8dec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #96] @ f52c8 <__cxa_atexit@plt+0xe8df0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc f540c <__cxa_atexit@plt+0xe8f34> │ │ │ │ + ldr r1, [pc, #140] @ f5440 <__cxa_atexit@plt+0xe8f68> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #92] @ f52cc <__cxa_atexit@plt+0xe8df4> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str r9, [r2, #20] │ │ │ │ - str sl, [r2, #8] │ │ │ │ - mov r0, r2 │ │ │ │ - str r1, [r0, #12]! │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ - mov r6, r2 │ │ │ │ - b f52ac <__cxa_atexit@plt+0xe8dd4> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f52bc <__cxa_atexit@plt+0xe8de4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - biceq r2, r5, r8, lsl #15 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - bicseq r1, ip, ip, asr #25 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldr r0, [pc, #136] @ f5444 <__cxa_atexit@plt+0xe8f6c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3], #-8 │ │ │ │ + stmib r2, {r0, r9} │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + str r8, [r2, #20] │ │ │ │ + sub r8, r6, #5 │ │ │ │ + sub r9, r6, #15 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f5368 <__cxa_atexit@plt+0xe8e90> │ │ │ │ - ldr r2, [pc, #88] @ f5370 <__cxa_atexit@plt+0xe8e98> │ │ │ │ + bhi f5424 <__cxa_atexit@plt+0xe8f4c> │ │ │ │ + ldr r2, [pc, #92] @ f5448 <__cxa_atexit@plt+0xe8f70> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ f5374 <__cxa_atexit@plt+0xe8e9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f5350 <__cxa_atexit@plt+0xe8e78> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f535c <__cxa_atexit@plt+0xe8e84> │ │ │ │ + stmda r5, {r2, r8, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f5400 <__cxa_atexit@plt+0xe8f28> │ │ │ │ + mov r5, r3 │ │ │ │ + b ec3ac <__cxa_atexit@plt+0xdfed4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #60] @ f5450 <__cxa_atexit@plt+0xe8f78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq r1, ip, r8, ror r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ + ldr r3, [pc, #32] @ f544c <__cxa_atexit@plt+0xe8f74> │ │ │ │ + add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + @ instruction: 0xffff6fbc │ │ │ │ + biceq r5, r5, r0, lsr #28 │ │ │ │ + biceq r6, r5, ip, lsr lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f5404 <__cxa_atexit@plt+0xe8f2c> │ │ │ │ - ldr r2, [pc, #88] @ f540c <__cxa_atexit@plt+0xe8f34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ f5410 <__cxa_atexit@plt+0xe8f38> │ │ │ │ + bhi f54a0 <__cxa_atexit@plt+0xe8fc8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ f54a8 <__cxa_atexit@plt+0xe8fd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f53ec <__cxa_atexit@plt+0xe8f14> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f53f8 <__cxa_atexit@plt+0xe8f20> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - ldrsbeq r1, [ip, #124] @ 0x7c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + bicseq r1, ip, r4, lsl r7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f54a0 <__cxa_atexit@plt+0xe8fc8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f54a8 <__cxa_atexit@plt+0xe8fd0> │ │ │ │ - ldr r1, [pc, #92] @ f54c4 <__cxa_atexit@plt+0xe8fec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #88] @ f54c8 <__cxa_atexit@plt+0xe8ff0> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #84] @ f54cc <__cxa_atexit@plt+0xe8ff4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #80] @ f54d0 <__cxa_atexit@plt+0xe8ff8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str ip, [r1, #12]! │ │ │ │ - stmdb r5, {r0, r1, r3, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ - mov r6, r3 │ │ │ │ - b f54b0 <__cxa_atexit@plt+0xe8fd8> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f54c0 <__cxa_atexit@plt+0xe8fe8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f54f4 <__cxa_atexit@plt+0xe901c> │ │ │ │ + ldr r2, [pc, #48] @ f5504 <__cxa_atexit@plt+0xe902c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r2, r5, r8, lsl #11 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrheq r1, [ip, #172] @ 0xac │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + biceq r5, r5, r8, lsr sp │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ f5508 <__cxa_atexit@plt+0xe9030> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ f550c <__cxa_atexit@plt+0xe9034> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrsheq r1, [ip, #108] @ 0x6c │ │ │ │ - ldrheq r1, [ip, #124] @ 0x7c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f557c <__cxa_atexit@plt+0xe90a4> │ │ │ │ - ldr r2, [pc, #88] @ f5584 <__cxa_atexit@plt+0xe90ac> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5590 <__cxa_atexit@plt+0xe90b8> │ │ │ │ + ldr r3, [pc, #144] @ f55c8 <__cxa_atexit@plt+0xe90f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f55ac <__cxa_atexit@plt+0xe90d4> │ │ │ │ + ldr r3, [pc, #120] @ f55cc <__cxa_atexit@plt+0xe90f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #116] @ f55d0 <__cxa_atexit@plt+0xe90f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ f5588 <__cxa_atexit@plt+0xe90b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f5564 <__cxa_atexit@plt+0xe908c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f5570 <__cxa_atexit@plt+0xe9098> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq f5580 <__cxa_atexit@plt+0xe90a8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b ec3ac <__cxa_atexit@plt+0xdfed4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #68] @ f55dc <__cxa_atexit@plt+0xe9104> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq r1, ip, r4, ror #12 │ │ │ │ + ldr r3, [pc, #32] @ f55d4 <__cxa_atexit@plt+0xe90fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #28] @ f55d8 <__cxa_atexit@plt+0xe9100> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r9, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffff6e54 │ │ │ │ + strdeq r6, [r5, #204] @ 0xcc │ │ │ │ + biceq r6, r5, r4, lsr #25 │ │ │ │ + @ instruction: 0x01c55c90 │ │ │ │ + biceq r6, r5, r4, asr #25 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f5618 <__cxa_atexit@plt+0xe9140> │ │ │ │ - ldr r2, [pc, #88] @ f5620 <__cxa_atexit@plt+0xe9148> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ f5624 <__cxa_atexit@plt+0xe914c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f5600 <__cxa_atexit@plt+0xe9128> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f560c <__cxa_atexit@plt+0xe9134> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5618 <__cxa_atexit@plt+0xe9140> │ │ │ │ + ldr r3, [pc, #40] @ f5630 <__cxa_atexit@plt+0xe9158> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ f5634 <__cxa_atexit@plt+0xe915c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq r1, ip, r8, asr #11 │ │ │ │ + ldrsbeq r1, [ip, #120] @ 0x78 │ │ │ │ + biceq r6, r5, r4, asr #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - movne r3, #3 │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5670 <__cxa_atexit@plt+0xe9198> │ │ │ │ + ldr r3, [pc, #40] @ f5688 <__cxa_atexit@plt+0xe91b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f568c <__cxa_atexit@plt+0xe91b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldrheq r1, [ip, #148] @ 0x94 │ │ │ │ + strdeq r6, [r5, #176] @ 0xb0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f56c0 <__cxa_atexit@plt+0xe91e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ bcc f56c8 <__cxa_atexit@plt+0xe91f0> │ │ │ │ - ldr lr, [pc, #104] @ f56e4 <__cxa_atexit@plt+0xe920c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #100] @ f56e8 <__cxa_atexit@plt+0xe9210> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #96] @ f56ec <__cxa_atexit@plt+0xe9214> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #92] @ f56f0 <__cxa_atexit@plt+0xe9218> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str r9, [r2, #20] │ │ │ │ - str sl, [r2, #8] │ │ │ │ - mov r0, r2 │ │ │ │ - str r1, [r0, #12]! │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ - mov r6, r2 │ │ │ │ - b f56d0 <__cxa_atexit@plt+0xe91f8> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f56e0 <__cxa_atexit@plt+0xe9208> │ │ │ │ + ldr r3, [pc, #40] @ f56e0 <__cxa_atexit@plt+0xe9208> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f56e4 <__cxa_atexit@plt+0xe920c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r2, r5, ip, ror #6 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - bicseq r1, ip, r8, lsr #17 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + bicseq r1, ip, r0, ror fp │ │ │ │ + @ instruction: 0x01c56b9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5720 <__cxa_atexit@plt+0xe9248> │ │ │ │ + ldr r3, [pc, #40] @ f5738 <__cxa_atexit@plt+0xe9260> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r2, r5, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f57a4 <__cxa_atexit@plt+0xe92cc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f57ac <__cxa_atexit@plt+0xe92d4> │ │ │ │ - ldr lr, [pc, #104] @ f57c8 <__cxa_atexit@plt+0xe92f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #100] @ f57cc <__cxa_atexit@plt+0xe92f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #96] @ f57d0 <__cxa_atexit@plt+0xe92f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #92] @ f57d4 <__cxa_atexit@plt+0xe92fc> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [r0, #12]! │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r3, lr} │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ - mov r6, r3 │ │ │ │ - b f57b4 <__cxa_atexit@plt+0xe92dc> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f57c4 <__cxa_atexit@plt+0xe92ec> │ │ │ │ + ldr r7, [pc, #20] @ f573c <__cxa_atexit@plt+0xe9264> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r2, r5, r8, lsl #5 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - bicseq r1, ip, r4, asr #15 │ │ │ │ + bicseq r1, ip, ip, lsl fp │ │ │ │ + biceq r6, r5, r8, asr #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r2, r5, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f585c <__cxa_atexit@plt+0xe9384> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f5864 <__cxa_atexit@plt+0xe938c> │ │ │ │ - ldr lr, [pc, #104] @ f5880 <__cxa_atexit@plt+0xe93a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #100] @ f5884 <__cxa_atexit@plt+0xe93ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #96] @ f5888 <__cxa_atexit@plt+0xe93b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #92] @ f588c <__cxa_atexit@plt+0xe93b4> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r0, r3 │ │ │ │ - str r1, [r0, #12]! │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - stm r1, {r0, r3, lr} │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ - mov r6, r3 │ │ │ │ - b f586c <__cxa_atexit@plt+0xe9394> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f587c <__cxa_atexit@plt+0xe93a4> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5778 <__cxa_atexit@plt+0xe92a0> │ │ │ │ + ldr r3, [pc, #40] @ f5790 <__cxa_atexit@plt+0xe92b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f5794 <__cxa_atexit@plt+0xe92bc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r2, r5, r8, asr #3 │ │ │ │ - @ instruction: 0xfffffabc │ │ │ │ - @ instruction: 0xfffff8d0 │ │ │ │ - @ instruction: 0xfffff964 │ │ │ │ - bicseq r1, ip, ip, lsl #14 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f5904 <__cxa_atexit@plt+0xe942c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f590c <__cxa_atexit@plt+0xe9434> │ │ │ │ - ldr r1, [pc, #92] @ f5928 <__cxa_atexit@plt+0xe9450> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #88] @ f592c <__cxa_atexit@plt+0xe9454> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #84] @ f5930 <__cxa_atexit@plt+0xe9458> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #80] @ f5934 <__cxa_atexit@plt+0xe945c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str ip, [r1, #12]! │ │ │ │ - stmdb r5, {r0, r1, r3, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ - mov r6, r3 │ │ │ │ - b f5914 <__cxa_atexit@plt+0xe943c> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f5924 <__cxa_atexit@plt+0xe944c> │ │ │ │ + bicseq r1, ip, r8, asr #21 │ │ │ │ + strdeq r6, [r5, #164] @ 0xa4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f57d0 <__cxa_atexit@plt+0xe92f8> │ │ │ │ + ldr r3, [pc, #40] @ f57e8 <__cxa_atexit@plt+0xe9310> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f57ec <__cxa_atexit@plt+0xe9314> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r2, r5, r8, lsl r1 │ │ │ │ - @ instruction: 0xfffff3fc │ │ │ │ - @ instruction: 0xfffff490 │ │ │ │ - @ instruction: 0xfffff5c4 │ │ │ │ - bicseq r1, ip, r8, asr r6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f59b0 <__cxa_atexit@plt+0xe94d8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f59b8 <__cxa_atexit@plt+0xe94e0> │ │ │ │ - ldr r1, [pc, #92] @ f59d4 <__cxa_atexit@plt+0xe94fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #88] @ f59d8 <__cxa_atexit@plt+0xe9500> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #84] @ f59dc <__cxa_atexit@plt+0xe9504> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #80] @ f59e0 <__cxa_atexit@plt+0xe9508> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str ip, [r1, #12]! │ │ │ │ - stmdb r5, {r0, r1, r3, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ - mov r6, r3 │ │ │ │ - b f59c0 <__cxa_atexit@plt+0xe94e8> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f59d0 <__cxa_atexit@plt+0xe94f8> │ │ │ │ + bicseq r1, ip, r4, ror sl │ │ │ │ + biceq r6, r5, r0, lsr #21 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5828 <__cxa_atexit@plt+0xe9350> │ │ │ │ + ldr r3, [pc, #40] @ f5840 <__cxa_atexit@plt+0xe9368> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f5844 <__cxa_atexit@plt+0xe936c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r2, r5, r0, ror r0 │ │ │ │ - @ instruction: 0xfffff564 │ │ │ │ - @ instruction: 0xfffff5f8 │ │ │ │ - @ instruction: 0xfffff72c │ │ │ │ - bicseq r1, ip, ip, lsr #11 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f5a5c <__cxa_atexit@plt+0xe9584> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f5a64 <__cxa_atexit@plt+0xe958c> │ │ │ │ - ldr r1, [pc, #92] @ f5a80 <__cxa_atexit@plt+0xe95a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #88] @ f5a84 <__cxa_atexit@plt+0xe95ac> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #84] @ f5a88 <__cxa_atexit@plt+0xe95b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #80] @ f5a8c <__cxa_atexit@plt+0xe95b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str ip, [r1, #12]! │ │ │ │ - stmdb r5, {r0, r1, r3, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ - mov r6, r3 │ │ │ │ - b f5a6c <__cxa_atexit@plt+0xe9594> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f5a7c <__cxa_atexit@plt+0xe95a4> │ │ │ │ + bicseq r1, ip, r0, lsr #20 │ │ │ │ + biceq r6, r5, ip, asr #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5880 <__cxa_atexit@plt+0xe93a8> │ │ │ │ + ldr r3, [pc, #40] @ f5898 <__cxa_atexit@plt+0xe93c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f589c <__cxa_atexit@plt+0xe93c4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r1, r5, r0, asr #31 │ │ │ │ - @ instruction: 0xfffff2a4 │ │ │ │ - @ instruction: 0xfffff338 │ │ │ │ - @ instruction: 0xfffff46c │ │ │ │ - bicseq r1, ip, r0, lsl #10 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f5b08 <__cxa_atexit@plt+0xe9630> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f5b10 <__cxa_atexit@plt+0xe9638> │ │ │ │ - ldr r1, [pc, #92] @ f5b2c <__cxa_atexit@plt+0xe9654> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #88] @ f5b30 <__cxa_atexit@plt+0xe9658> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #84] @ f5b34 <__cxa_atexit@plt+0xe965c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #80] @ f5b38 <__cxa_atexit@plt+0xe9660> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str ip, [r1, #12]! │ │ │ │ - stmdb r5, {r0, r1, r3, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ - mov r6, r3 │ │ │ │ - b f5b18 <__cxa_atexit@plt+0xe9640> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f5b28 <__cxa_atexit@plt+0xe9650> │ │ │ │ + bicseq r1, ip, ip, asr #19 │ │ │ │ + strdeq r6, [r5, #152] @ 0x98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f58d8 <__cxa_atexit@plt+0xe9400> │ │ │ │ + ldr r3, [pc, #40] @ f58f0 <__cxa_atexit@plt+0xe9418> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f58f4 <__cxa_atexit@plt+0xe941c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r1, r5, r0, lsr #30 │ │ │ │ - @ instruction: 0xfffff830 │ │ │ │ - @ instruction: 0xfffff8c4 │ │ │ │ - @ instruction: 0xfffff9f8 │ │ │ │ - bicseq r1, ip, r4, asr r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f5bb0 <__cxa_atexit@plt+0xe96d8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f5bb8 <__cxa_atexit@plt+0xe96e0> │ │ │ │ - ldr lr, [pc, #88] @ f5bd4 <__cxa_atexit@plt+0xe96fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ f5bd8 <__cxa_atexit@plt+0xe9700> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #80] @ f5bdc <__cxa_atexit@plt+0xe9704> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - mov r5, r2 │ │ │ │ - b 1b3409c <__cxa_atexit@plt+0x1b27bc4> │ │ │ │ - mov r6, r3 │ │ │ │ - b f5bc0 <__cxa_atexit@plt+0xe96e8> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f5bd0 <__cxa_atexit@plt+0xe96f8> │ │ │ │ + bicseq r1, ip, r8, ror r9 │ │ │ │ + biceq r6, r5, ip, lsr #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5930 <__cxa_atexit@plt+0xe9458> │ │ │ │ + ldr r3, [pc, #40] @ f5948 <__cxa_atexit@plt+0xe9470> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f594c <__cxa_atexit@plt+0xe9474> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r1, r5, r8, asr lr │ │ │ │ - @ instruction: 0xffffe98c │ │ │ │ - @ instruction: 0xffffe8e8 │ │ │ │ - ldrheq r1, [ip, #48] @ 0x30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f5c28 <__cxa_atexit@plt+0xe9750> │ │ │ │ - ldr r2, [pc, #68] @ f5c44 <__cxa_atexit@plt+0xe976c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r3, r3, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f5c34 <__cxa_atexit@plt+0xe975c> │ │ │ │ - ldr r5, [pc, #48] @ f5c4c <__cxa_atexit@plt+0xe9774> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1b3401c <__cxa_atexit@plt+0x1b27b44> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + bicseq r1, ip, r4, lsr #18 │ │ │ │ + biceq r6, r5, r8, asr r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5988 <__cxa_atexit@plt+0xe94b0> │ │ │ │ + ldr r3, [pc, #40] @ f59a0 <__cxa_atexit@plt+0xe94c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f5c48 <__cxa_atexit@plt+0xe9770> │ │ │ │ + ldr r7, [pc, #20] @ f59a4 <__cxa_atexit@plt+0xe94cc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dc0f9c │ │ │ │ - strdeq r1, [r5, #212] @ 0xd4 │ │ │ │ - @ instruction: 0xfffff020 │ │ │ │ + ldrsbeq r1, [ip, #128] @ 0x80 │ │ │ │ + biceq r6, r5, r4, lsl #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #104 @ 0x68 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc f5d34 <__cxa_atexit@plt+0xe985c> │ │ │ │ - ldr r3, [pc, #212] @ f5d4c <__cxa_atexit@plt+0xe9874> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #60]! @ 0x3c │ │ │ │ - sub r3, r6, #98 @ 0x62 │ │ │ │ - sub r2, r6, #90 @ 0x5a │ │ │ │ - str r2, [r7, #40] @ 0x28 │ │ │ │ - str r3, [r7, #44] @ 0x2c │ │ │ │ - sub sl, r6, #82 @ 0x52 │ │ │ │ - sub r2, r6, #74 @ 0x4a │ │ │ │ - sub r1, r6, #66 @ 0x42 │ │ │ │ - sub r0, r6, #58 @ 0x3a │ │ │ │ - sub lr, r6, #50 @ 0x32 │ │ │ │ - ldr ip, [pc, #168] @ f5d50 <__cxa_atexit@plt+0xe9878> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r9, [pc, #164] @ f5d54 <__cxa_atexit@plt+0xe987c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #160] @ f5d58 <__cxa_atexit@plt+0xe9880> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r7, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #148] @ f5d5c <__cxa_atexit@plt+0xe9884> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-16] │ │ │ │ - str r8, [r7, #-12] │ │ │ │ - ldr r3, [pc, #136] @ f5d60 <__cxa_atexit@plt+0xe9888> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r7, {r3, r8} │ │ │ │ - str r9, [r7, #-56] @ 0xffffffc8 │ │ │ │ - str r8, [r7, #-52] @ 0xffffffcc │ │ │ │ - str ip, [r7, #-48] @ 0xffffffd0 │ │ │ │ - str r8, [r7, #-44] @ 0xffffffd4 │ │ │ │ - ldr r3, [pc, #112] @ f5d64 <__cxa_atexit@plt+0xe988c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-40] @ 0xffffffd8 │ │ │ │ - str r8, [r7, #-36] @ 0xffffffdc │ │ │ │ - ldr r3, [pc, #100] @ f5d68 <__cxa_atexit@plt+0xe9890> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-32] @ 0xffffffe0 │ │ │ │ - str r8, [r7, #-28] @ 0xffffffe4 │ │ │ │ - str r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #84] @ f5d6c <__cxa_atexit@plt+0xe9894> │ │ │ │ + bcc f59e0 <__cxa_atexit@plt+0xe9508> │ │ │ │ + ldr r3, [pc, #40] @ f59f8 <__cxa_atexit@plt+0xe9520> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r7, #12 │ │ │ │ - stm r8, {r3, r7, lr} │ │ │ │ - add lr, r7, #24 │ │ │ │ - stm lr, {r0, r1, r2, sl} │ │ │ │ - sub r7, r6, #31 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ f5d70 <__cxa_atexit@plt+0xe9898> │ │ │ │ + ldr r7, [pc, #20] @ f59fc <__cxa_atexit@plt+0xe9524> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #104 @ 0x68 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0xfffffb38 │ │ │ │ - @ instruction: 0xfffffa78 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - @ instruction: 0xfffffc3c │ │ │ │ - bicseq r1, ip, r8, lsl #8 │ │ │ │ - biceq r1, r5, ip, lsl #26 │ │ │ │ - biceq r1, r5, r0, lsr #26 │ │ │ │ + bicseq r1, ip, ip, ror r8 │ │ │ │ + strheq r6, [r5, #128] @ 0x80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ f5d98 <__cxa_atexit@plt+0xe98c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5a38 <__cxa_atexit@plt+0xe9560> │ │ │ │ + ldr r3, [pc, #40] @ f5a50 <__cxa_atexit@plt+0xe9578> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f5a54 <__cxa_atexit@plt+0xe957c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r1, r5, r4, lsl sp │ │ │ │ - ldrdeq r1, [r5, #204] @ 0xcc │ │ │ │ + bicseq r1, ip, r8, lsr #16 │ │ │ │ + biceq r6, r5, ip, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f5df0 <__cxa_atexit@plt+0xe9918> │ │ │ │ - ldr r3, [pc, #64] @ f5e00 <__cxa_atexit@plt+0xe9928> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq f5de0 <__cxa_atexit@plt+0xe9908> │ │ │ │ - ldr r7, [pc, #48] @ f5e04 <__cxa_atexit@plt+0xe992c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5a90 <__cxa_atexit@plt+0xe95b8> │ │ │ │ + ldr r3, [pc, #40] @ f5aa8 <__cxa_atexit@plt+0xe95d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #20] @ f5aac <__cxa_atexit@plt+0xe95d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r1, [ip, #116] @ 0x74 │ │ │ │ + biceq r6, r5, r8, lsl #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5ae8 <__cxa_atexit@plt+0xe9610> │ │ │ │ + ldr r3, [pc, #40] @ f5b00 <__cxa_atexit@plt+0xe9628> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f5e08 <__cxa_atexit@plt+0xe9930> │ │ │ │ + ldr r7, [pc, #20] @ f5b04 <__cxa_atexit@plt+0xe962c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strheq r1, [r5, #192] @ 0xc0 │ │ │ │ - biceq r1, r5, ip, asr #25 │ │ │ │ - biceq r1, r5, r0, ror ip │ │ │ │ + bicseq r1, ip, ip, lsl #6 │ │ │ │ + strheq r6, [r5, #116] @ 0x74 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ f5e2c <__cxa_atexit@plt+0xe9954> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5b40 <__cxa_atexit@plt+0xe9668> │ │ │ │ + ldr r3, [pc, #40] @ f5b58 <__cxa_atexit@plt+0xe9680> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f5b5c <__cxa_atexit@plt+0xe9684> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r1, r5, r4, ror #24 │ │ │ │ - ldrdeq r1, [r5, #236] @ 0xec │ │ │ │ + bicseq r1, ip, r8, lsr #14 │ │ │ │ + biceq r6, r5, r0, ror #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi f5ea0 <__cxa_atexit@plt+0xe99c8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq f5e98 <__cxa_atexit@plt+0xe99c0> │ │ │ │ - ldr r2, [pc, #68] @ f5ea8 <__cxa_atexit@plt+0xe99d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ f5eac <__cxa_atexit@plt+0xe99d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #60] @ f5eb0 <__cxa_atexit@plt+0xe99d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [pc, #56] @ f5eb4 <__cxa_atexit@plt+0xe99dc> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f5b98 <__cxa_atexit@plt+0xe96c0> │ │ │ │ + ldr r3, [pc, #40] @ f5bb0 <__cxa_atexit@plt+0xe96d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r2, #1 │ │ │ │ - add r9, r1, #1 │ │ │ │ - mov r5, sl │ │ │ │ - mov sl, lr │ │ │ │ - b 15a6004 <__cxa_atexit@plt+0x1599b2c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ f5bb4 <__cxa_atexit@plt+0xe96dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r1, r5, ip, lsr #18 │ │ │ │ - biceq r1, r5, r0, ror #20 │ │ │ │ - biceq r1, r5, ip, lsl #23 │ │ │ │ - bicseq r0, ip, r0, ror sp │ │ │ │ - andeq r0, r2, pc │ │ │ │ + bicseq r1, ip, r4, lsl #11 │ │ │ │ + biceq r6, r5, r0, lsl r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc f5ef0 <__cxa_atexit@plt+0xe9a18> │ │ │ │ - ldr r3, [pc, #40] @ f5f08 <__cxa_atexit@plt+0xe9a30> │ │ │ │ + bcc f5bf0 <__cxa_atexit@plt+0xe9718> │ │ │ │ + ldr r3, [pc, #40] @ f5c08 <__cxa_atexit@plt+0xe9730> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ f5f0c <__cxa_atexit@plt+0xe9a34> │ │ │ │ + ldr r7, [pc, #20] @ f5c0c <__cxa_atexit@plt+0xe9734> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r1, ip, r8, lsl r2 │ │ │ │ - biceq r1, r5, r4, asr #28 │ │ │ │ + bicseq r1, ip, r0, ror #8 │ │ │ │ + strheq r6, [r5, #108] @ 0x6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f5c48 <__cxa_atexit@plt+0xe9770> │ │ │ │ + ldr r2, [pc, #36] @ f5c50 <__cxa_atexit@plt+0xe9778> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ f5c54 <__cxa_atexit@plt+0xe977c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r5, r5, ip, lsr #11 │ │ │ │ + bicseq r0, ip, r0, ror pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f5c90 <__cxa_atexit@plt+0xe97b8> │ │ │ │ + ldr r2, [pc, #36] @ f5c98 <__cxa_atexit@plt+0xe97c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ f5c9c <__cxa_atexit@plt+0xe97c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r5, r5, r8, ror #10 │ │ │ │ + bicseq r0, ip, r8, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f5f48 <__cxa_atexit@plt+0xe9a70> │ │ │ │ - ldr r2, [pc, #36] @ f5f50 <__cxa_atexit@plt+0xe9a78> │ │ │ │ + bhi f5cd8 <__cxa_atexit@plt+0xe9800> │ │ │ │ + ldr r2, [pc, #36] @ f5ce0 <__cxa_atexit@plt+0xe9808> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ f5f54 <__cxa_atexit@plt+0xe9a7c> │ │ │ │ + ldr r1, [pc, #32] @ f5ce4 <__cxa_atexit@plt+0xe980c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, r5, r0, lsl lr │ │ │ │ - bicseq r0, ip, r8, ror #24 │ │ │ │ - biceq r1, r5, ip, ror #17 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + biceq r5, r5, r4, lsr #10 │ │ │ │ + bicseq r0, ip, r0, ror #29 │ │ │ │ + biceq r5, r5, r0, lsr r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f5fc4 <__cxa_atexit@plt+0xe9aec> │ │ │ │ + bhi f5d50 <__cxa_atexit@plt+0xe9878> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f5fd0 <__cxa_atexit@plt+0xe9af8> │ │ │ │ - ldr r1, [pc, #84] @ f5fe0 <__cxa_atexit@plt+0xe9b08> │ │ │ │ + bcc f5d5c <__cxa_atexit@plt+0xe9884> │ │ │ │ + ldr r1, [pc, #80] @ f5d6c <__cxa_atexit@plt+0xe9894> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #80] @ f5fe4 <__cxa_atexit@plt+0xe9b0c> │ │ │ │ + ldr r2, [pc, #76] @ f5d70 <__cxa_atexit@plt+0xe9898> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ f5fe8 <__cxa_atexit@plt+0xe9b10> │ │ │ │ + ldr r7, [pc, #52] @ f5d74 <__cxa_atexit@plt+0xe989c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - bicseq r0, ip, r8, lsl #24 │ │ │ │ - bicseq r1, ip, r4, ror #2 │ │ │ │ - biceq r1, r5, r8, asr #26 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f607c <__cxa_atexit@plt+0xe9ba4> │ │ │ │ - ldr r6, [pc, #144] @ f60a4 <__cxa_atexit@plt+0xe9bcc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r6, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq f6068 <__cxa_atexit@plt+0xe9b90> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f6090 <__cxa_atexit@plt+0xe9bb8> │ │ │ │ - ldr r2, [pc, #116] @ f60ac <__cxa_atexit@plt+0xe9bd4> │ │ │ │ + bicseq r0, ip, r0, lsl #29 │ │ │ │ + bicseq r1, ip, r4, ror #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f5db0 <__cxa_atexit@plt+0xe98d8> │ │ │ │ + ldr r2, [pc, #36] @ f5db8 <__cxa_atexit@plt+0xe98e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #112] @ f60b0 <__cxa_atexit@plt+0xe9bd8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [sl, #3] │ │ │ │ - ldr sl, [sl, #7] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - mov r9, r3 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ f60a8 <__cxa_atexit@plt+0xe9bd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [pc, #32] @ f5dbc <__cxa_atexit@plt+0xe98e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - biceq r1, r5, ip, asr #25 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - biceq r1, r5, ip, ror #25 │ │ │ │ - biceq r1, r5, r4, lsl #25 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f610c <__cxa_atexit@plt+0xe9c34> │ │ │ │ - ldr r3, [pc, #60] @ f6118 <__cxa_atexit@plt+0xe9c40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #56] @ f611c <__cxa_atexit@plt+0xe9c44> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1bb38f8 <__cxa_atexit@plt+0x1ba7420> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - biceq r1, r5, r8, asr #24 │ │ │ │ + biceq r5, r5, r0, asr r4 │ │ │ │ + bicseq r0, ip, r8, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f6158 <__cxa_atexit@plt+0xe9c80> │ │ │ │ - ldr r2, [pc, #36] @ f6160 <__cxa_atexit@plt+0xe9c88> │ │ │ │ + bhi f5df8 <__cxa_atexit@plt+0xe9920> │ │ │ │ + ldr r2, [pc, #36] @ f5e00 <__cxa_atexit@plt+0xe9928> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ f6164 <__cxa_atexit@plt+0xe9c8c> │ │ │ │ + ldr r1, [pc, #32] @ f5e04 <__cxa_atexit@plt+0xe992c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, r5, r0, lsl #24 │ │ │ │ - bicseq r0, ip, r8, asr sl │ │ │ │ - ldrdeq r1, [r5, #108] @ 0x6c │ │ │ │ + biceq r5, r5, ip, lsl #8 │ │ │ │ + bicseq r0, ip, r0, asr #27 │ │ │ │ + strheq r5, [r5, #56] @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f61d0 <__cxa_atexit@plt+0xe9cf8> │ │ │ │ + bhi f5e6c <__cxa_atexit@plt+0xe9994> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f61dc <__cxa_atexit@plt+0xe9d04> │ │ │ │ - ldr r1, [pc, #80] @ f61ec <__cxa_atexit@plt+0xe9d14> │ │ │ │ + bcc f5e78 <__cxa_atexit@plt+0xe99a0> │ │ │ │ + ldr r1, [pc, #76] @ f5e88 <__cxa_atexit@plt+0xe99b0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ f61f0 <__cxa_atexit@plt+0xe9d18> │ │ │ │ + ldr r2, [pc, #72] @ f5e8c <__cxa_atexit@plt+0xe99b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ f5e90 <__cxa_atexit@plt+0xe99b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #52] @ f61f4 <__cxa_atexit@plt+0xe9d1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldrsheq r0, [ip, #152] @ 0x98 │ │ │ │ - bicseq r0, ip, r8, asr pc │ │ │ │ - biceq r1, r5, ip, lsr fp │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc f6248 <__cxa_atexit@plt+0xe9d70> │ │ │ │ - ldr r7, [pc, #60] @ f6260 <__cxa_atexit@plt+0xe9d88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #56] @ f6264 <__cxa_atexit@plt+0xe9d8c> │ │ │ │ + bicseq r0, ip, r0, ror #26 │ │ │ │ + biceq r5, r5, r0, ror r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f5ecc <__cxa_atexit@plt+0xe99f4> │ │ │ │ + ldr r2, [pc, #36] @ f5ed4 <__cxa_atexit@plt+0xe99fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #24] @ f6268 <__cxa_atexit@plt+0xe9d90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - biceq r1, r5, r0, lsl #22 │ │ │ │ - biceq r1, r5, r8, lsl #22 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ f628c <__cxa_atexit@plt+0xe9db4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq r0, [ip, #148] @ 0x94 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ f62b0 <__cxa_atexit@plt+0xe9dd8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldrheq r0, [ip, #144] @ 0x90 │ │ │ │ - biceq r1, r5, r8, lsl #22 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f6378 <__cxa_atexit@plt+0xe9ea0> │ │ │ │ - ldr r3, [pc, #176] @ f6388 <__cxa_atexit@plt+0xe9eb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq f633c <__cxa_atexit@plt+0xe9e64> │ │ │ │ - ldr r7, [pc, #152] @ f638c <__cxa_atexit@plt+0xe9eb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r9, [sl, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-16]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq f634c <__cxa_atexit@plt+0xe9e74> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq f6358 <__cxa_atexit@plt+0xe9e80> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne f636c <__cxa_atexit@plt+0xe9e94> │ │ │ │ - ldr r8, [pc, #96] @ f6398 <__cxa_atexit@plt+0xe9ec0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #52] @ f6394 <__cxa_atexit@plt+0xe9ebc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #32] @ f5ed8 <__cxa_atexit@plt+0xe9a00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #28] @ f6390 <__cxa_atexit@plt+0xe9eb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [pc, #28] @ f639c <__cxa_atexit@plt+0xe9ec4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - biceq r1, r5, r0, lsr #6 │ │ │ │ - ldrheq r0, [ip, #216] @ 0xd8 │ │ │ │ - strdeq r1, [r5, #148] @ 0x94 │ │ │ │ - biceq r1, r5, ip, asr sl │ │ │ │ - biceq r1, r5, r0, lsr #20 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #116] @ f6430 <__cxa_atexit@plt+0xe9f58> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f63fc <__cxa_atexit@plt+0xe9f24> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq f6408 <__cxa_atexit@plt+0xe9f30> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne f6420 <__cxa_atexit@plt+0xe9f48> │ │ │ │ - ldr r9, [r5], #12 │ │ │ │ - ldr r8, [pc, #68] @ f643c <__cxa_atexit@plt+0xe9f64> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ f6438 <__cxa_atexit@plt+0xe9f60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #12] @ f6434 <__cxa_atexit@plt+0xe9f5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - biceq r1, r5, ip, ror #4 │ │ │ │ - bicseq r0, ip, r8, lsl #26 │ │ │ │ - biceq r1, r5, r4, lsr r9 │ │ │ │ - biceq r1, r5, r0, lsl #19 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq f6478 <__cxa_atexit@plt+0xe9fa0> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne f6490 <__cxa_atexit@plt+0xe9fb8> │ │ │ │ - ldr r8, [pc, #60] @ f64a8 <__cxa_atexit@plt+0xe9fd0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r3, [pc, #36] @ f64a4 <__cxa_atexit@plt+0xe9fcc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #8] @ f64a0 <__cxa_atexit@plt+0xe9fc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - strdeq r1, [r5, #28] │ │ │ │ - @ instruction: 0x01dc0c98 │ │ │ │ - biceq r1, r5, r0, asr #17 │ │ │ │ + biceq r5, r5, ip, lsr r3 │ │ │ │ + bicseq r0, ip, ip, ror #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f64dc <__cxa_atexit@plt+0xea004> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ f64e4 <__cxa_atexit@plt+0xea00c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi f5f14 <__cxa_atexit@plt+0xe9a3c> │ │ │ │ + ldr r2, [pc, #36] @ f5f1c <__cxa_atexit@plt+0xe9a44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ f5f20 <__cxa_atexit@plt+0xe9a48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r0, [ip, #96] @ 0x60 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ + strdeq r5, [r5, #40] @ 0x28 │ │ │ │ + bicseq r0, ip, r4, lsr #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f6590 <__cxa_atexit@plt+0xea0b8> │ │ │ │ - ldr r3, [pc, #144] @ f6598 <__cxa_atexit@plt+0xea0c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - tst r8, #3 │ │ │ │ - beq f6560 <__cxa_atexit@plt+0xea088> │ │ │ │ - ldr r1, [pc, #112] @ f659c <__cxa_atexit@plt+0xea0c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq f6570 <__cxa_atexit@plt+0xea098> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne f6588 <__cxa_atexit@plt+0xea0b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi f5f5c <__cxa_atexit@plt+0xe9a84> │ │ │ │ + ldr r2, [pc, #36] @ f5f64 <__cxa_atexit@plt+0xe9a8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ f5f68 <__cxa_atexit@plt+0xe9a90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ f65a0 <__cxa_atexit@plt+0xea0c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r0, ip, ip, lsl #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ f6610 <__cxa_atexit@plt+0xea138> │ │ │ │ + strheq r5, [r5, #36] @ 0x24 │ │ │ │ + bicseq r0, ip, ip, asr ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f5fa4 <__cxa_atexit@plt+0xe9acc> │ │ │ │ + ldr r2, [pc, #36] @ f5fac <__cxa_atexit@plt+0xe9ad4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f65e8 <__cxa_atexit@plt+0xea110> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f6604 <__cxa_atexit@plt+0xea12c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #32] @ f5fb0 <__cxa_atexit@plt+0xe9ad8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ f6614 <__cxa_atexit@plt+0xea13c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - bicseq r0, ip, r8, lsl #12 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f6648 <__cxa_atexit@plt+0xea170> │ │ │ │ - ldr r3, [pc, #32] @ f6654 <__cxa_atexit@plt+0xea17c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldrsbeq r0, [ip, #80] @ 0x50 │ │ │ │ - biceq r1, r5, ip, asr #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + biceq r5, r5, r0, ror r2 │ │ │ │ + bicseq r0, ip, r4, lsl ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f6698 <__cxa_atexit@plt+0xea1c0> │ │ │ │ - ldr r8, [pc, #40] @ f66a0 <__cxa_atexit@plt+0xea1c8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ f66a4 <__cxa_atexit@plt+0xea1cc> │ │ │ │ + bhi f5fec <__cxa_atexit@plt+0xe9b14> │ │ │ │ + ldr r2, [pc, #36] @ f5ff4 <__cxa_atexit@plt+0xe9b1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ f5ff8 <__cxa_atexit@plt+0xe9b20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r1, [r5, #100] @ 0x64 │ │ │ │ - bicseq r0, ip, r4, lsl r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + biceq r5, r5, ip, lsr #4 │ │ │ │ + bicseq r0, ip, ip, asr #23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f66dc <__cxa_atexit@plt+0xea204> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f66e4 <__cxa_atexit@plt+0xea20c> │ │ │ │ + bhi f6034 <__cxa_atexit@plt+0xe9b5c> │ │ │ │ + ldr r2, [pc, #36] @ f603c <__cxa_atexit@plt+0xe9b64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ f6040 <__cxa_atexit@plt+0xe9b68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r0, [ip, #64] @ 0x40 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f6770 <__cxa_atexit@plt+0xea298> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f677c <__cxa_atexit@plt+0xea2a4> │ │ │ │ - ldr lr, [pc, #116] @ f678c <__cxa_atexit@plt+0xea2b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ f6790 <__cxa_atexit@plt+0xea2b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ f6794 <__cxa_atexit@plt+0xea2bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ f6798 <__cxa_atexit@plt+0xea2c0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ f679c <__cxa_atexit@plt+0xea2c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ + biceq r5, r5, r8, ror #3 │ │ │ │ + bicseq r0, ip, r4, lsl #23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f607c <__cxa_atexit@plt+0xe9ba4> │ │ │ │ + ldr r2, [pc, #36] @ f6084 <__cxa_atexit@plt+0xe9bac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ f6088 <__cxa_atexit@plt+0xe9bb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + biceq r5, r5, r4, lsr #3 │ │ │ │ + bicseq r0, ip, ip, lsr fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f60c4 <__cxa_atexit@plt+0xe9bec> │ │ │ │ + ldr r2, [pc, #36] @ f60cc <__cxa_atexit@plt+0xe9bf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ f60d0 <__cxa_atexit@plt+0xe9bf8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - bicseq r0, ip, r8, ror r4 │ │ │ │ - bicseq r0, ip, r0, asr #9 │ │ │ │ - bicseq r0, ip, r4, asr r5 │ │ │ │ - bicseq r0, ip, r8, ror #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + biceq r5, r5, r0, ror #2 │ │ │ │ + ldrsheq r0, [ip, #164] @ 0xa4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f67d4 <__cxa_atexit@plt+0xea2fc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f67dc <__cxa_atexit@plt+0xea304> │ │ │ │ + bhi f610c <__cxa_atexit@plt+0xe9c34> │ │ │ │ + ldr r2, [pc, #36] @ f6114 <__cxa_atexit@plt+0xe9c3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ f6118 <__cxa_atexit@plt+0xe9c40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r0, [ip, #56] @ 0x38 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f6860 <__cxa_atexit@plt+0xea388> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f686c <__cxa_atexit@plt+0xea394> │ │ │ │ - ldr lr, [pc, #104] @ f687c <__cxa_atexit@plt+0xea3a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ f6880 <__cxa_atexit@plt+0xea3a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ f6884 <__cxa_atexit@plt+0xea3ac> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ f6888 <__cxa_atexit@plt+0xea3b0> │ │ │ │ + biceq r5, r5, ip, lsl r1 │ │ │ │ + bicseq r0, ip, ip, lsr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f6154 <__cxa_atexit@plt+0xe9c7c> │ │ │ │ + ldr r2, [pc, #36] @ f615c <__cxa_atexit@plt+0xe9c84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ f6160 <__cxa_atexit@plt+0xe9c88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldrsbeq r0, [ip, #60] @ 0x3c │ │ │ │ - bicseq r0, ip, r8, lsr #7 │ │ │ │ - bicseq r0, ip, r4, lsl #7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f6904 <__cxa_atexit@plt+0xea42c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f6910 <__cxa_atexit@plt+0xea438> │ │ │ │ - ldr lr, [pc, #100] @ f6920 <__cxa_atexit@plt+0xea448> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ f6924 <__cxa_atexit@plt+0xea44c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ f6928 <__cxa_atexit@plt+0xea450> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r3 │ │ │ │ + ldrdeq r5, [r5, #8] │ │ │ │ + bicseq r0, ip, r4, ror #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f619c <__cxa_atexit@plt+0xe9cc4> │ │ │ │ + ldr r2, [pc, #36] @ f61a4 <__cxa_atexit@plt+0xe9ccc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ f61a8 <__cxa_atexit@plt+0xe9cd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0x01c55094 │ │ │ │ + bicseq r0, ip, ip, lsl sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f61e4 <__cxa_atexit@plt+0xe9d0c> │ │ │ │ + ldr r2, [pc, #36] @ f61ec <__cxa_atexit@plt+0xe9d14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ f61f0 <__cxa_atexit@plt+0xe9d18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - ldrsbeq r0, [ip, #36] @ 0x24 │ │ │ │ - bicseq r0, ip, r4, asr r6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + biceq r5, r5, r0, asr r0 │ │ │ │ + ldrsbeq r0, [ip, #148] @ 0x94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f6960 <__cxa_atexit@plt+0xea488> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f6968 <__cxa_atexit@plt+0xea490> │ │ │ │ + bhi f622c <__cxa_atexit@plt+0xe9d54> │ │ │ │ + ldr r2, [pc, #36] @ f6234 <__cxa_atexit@plt+0xe9d5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ f6238 <__cxa_atexit@plt+0xe9d60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, ip, ip, asr #4 │ │ │ │ + biceq r5, r5, ip │ │ │ │ + bicseq r0, ip, ip, lsl #19 │ │ │ │ + biceq r6, r5, ip, ror r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f6284 <__cxa_atexit@plt+0xe9dac> │ │ │ │ + ldr r7, [pc, #52] @ f6294 <__cxa_atexit@plt+0xe9dbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq f6278 <__cxa_atexit@plt+0xe9da0> │ │ │ │ + mov r7, sl │ │ │ │ + b f62a8 <__cxa_atexit@plt+0xe9dd0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ f6298 <__cxa_atexit@plt+0xe9dc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r6, r5, r8, asr #32 │ │ │ │ + biceq r6, r5, r0, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #88] @ f630c <__cxa_atexit@plt+0xe9e34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f62f0 <__cxa_atexit@plt+0xe9e18> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne f62fc <__cxa_atexit@plt+0xe9e24> │ │ │ │ + ldr r3, [pc, #52] @ f6310 <__cxa_atexit@plt+0xe9e38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f6304 <__cxa_atexit@plt+0xe9e2c> │ │ │ │ + b f6370 <__cxa_atexit@plt+0xe9e98> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5], #12 │ │ │ │ + b 153a49c <__cxa_atexit@plt+0x152dfc4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + biceq r5, r5, r8, lsr #31 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne f634c <__cxa_atexit@plt+0xe9e74> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [pc, #40] @ f6360 <__cxa_atexit@plt+0xe9e88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f6358 <__cxa_atexit@plt+0xe9e80> │ │ │ │ + b f6370 <__cxa_atexit@plt+0xe9e98> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 153a49c <__cxa_atexit@plt+0x152dfc4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq r4, r5, r0, asr #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f65c8 <__cxa_atexit@plt+0xea0f0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + sub r2, r7, #1 │ │ │ │ + cmp r2, #22 │ │ │ │ + bhi f65ac <__cxa_atexit@plt+0xea0d4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + ldr r6, [pc, #460] @ f65d8 <__cxa_atexit@plt+0xea100> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b f658c <__cxa_atexit@plt+0xea0b4> │ │ │ │ + ldr r6, [pc, #536] @ f6630 <__cxa_atexit@plt+0xea158> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b f658c <__cxa_atexit@plt+0xea0b4> │ │ │ │ + ldr r6, [pc, #516] @ f6628 <__cxa_atexit@plt+0xea150> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b f651c <__cxa_atexit@plt+0xea044> │ │ │ │ + ldr r6, [pc, #484] @ f6614 <__cxa_atexit@plt+0xea13c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r9, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + str r3, [r6, #8]! │ │ │ │ + ldr r3, [pc, #468] @ f6618 <__cxa_atexit@plt+0xea140> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + b f65a0 <__cxa_atexit@plt+0xea0c8> │ │ │ │ + ldr r2, [pc, #416] @ f65f0 <__cxa_atexit@plt+0xea118> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #412] @ f65f4 <__cxa_atexit@plt+0xea11c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r6, [pc, #424] @ f661c <__cxa_atexit@plt+0xea144> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b f651c <__cxa_atexit@plt+0xea044> │ │ │ │ + ldr r7, [pc, #396] @ f660c <__cxa_atexit@plt+0xea134> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f65b4 <__cxa_atexit@plt+0xea0dc> │ │ │ │ + ldr r2, [pc, #348] @ f65e8 <__cxa_atexit@plt+0xea110> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + b f6598 <__cxa_atexit@plt+0xea0c0> │ │ │ │ + ldr r6, [pc, #392] @ f662c <__cxa_atexit@plt+0xea154> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b f651c <__cxa_atexit@plt+0xea044> │ │ │ │ + ldr r6, [pc, #316] @ f65ec <__cxa_atexit@plt+0xea114> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b f658c <__cxa_atexit@plt+0xea0b4> │ │ │ │ + ldr r6, [pc, #328] @ f6604 <__cxa_atexit@plt+0xea12c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b f658c <__cxa_atexit@plt+0xea0b4> │ │ │ │ + ldr r6, [pc, #280] @ f65e0 <__cxa_atexit@plt+0xea108> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r8, [pc, #276] @ f65e4 <__cxa_atexit@plt+0xea10c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r6, [r9, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + str r3, [r6, #8]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r6, [pc, #328] @ f6634 <__cxa_atexit@plt+0xea15c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b f658c <__cxa_atexit@plt+0xea0b4> │ │ │ │ + ldr r6, [pc, #328] @ f6640 <__cxa_atexit@plt+0xea168> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b f658c <__cxa_atexit@plt+0xea0b4> │ │ │ │ + ldr r6, [pc, #244] @ f65f8 <__cxa_atexit@plt+0xea120> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b f658c <__cxa_atexit@plt+0xea0b4> │ │ │ │ + ldr r7, [pc, #308] @ f6644 <__cxa_atexit@plt+0xea16c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f65b4 <__cxa_atexit@plt+0xea0dc> │ │ │ │ + ldr r6, [pc, #264] @ f6624 <__cxa_atexit@plt+0xea14c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r9, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + str r3, [r6, #8]! │ │ │ │ + ldr r3, [pc, #240] @ f6620 <__cxa_atexit@plt+0xea148> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + b f65a0 <__cxa_atexit@plt+0xea0c8> │ │ │ │ + ldr r6, [pc, #192] @ f65fc <__cxa_atexit@plt+0xea124> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r9, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + str r3, [r6, #8]! │ │ │ │ + ldr r3, [pc, #176] @ f6600 <__cxa_atexit@plt+0xea128> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + b f65a0 <__cxa_atexit@plt+0xea0c8> │ │ │ │ + ldr r7, [pc, #220] @ f6638 <__cxa_atexit@plt+0xea160> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f65b4 <__cxa_atexit@plt+0xea0dc> │ │ │ │ + ldr r6, [pc, #168] @ f6610 <__cxa_atexit@plt+0xea138> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b f658c <__cxa_atexit@plt+0xea0b4> │ │ │ │ + ldr r7, [pc, #148] @ f6608 <__cxa_atexit@plt+0xea130> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f65b4 <__cxa_atexit@plt+0xea0dc> │ │ │ │ + ldr r7, [pc, #200] @ f6648 <__cxa_atexit@plt+0xea170> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b f65b4 <__cxa_atexit@plt+0xea0dc> │ │ │ │ + ldr r6, [pc, #176] @ f663c <__cxa_atexit@plt+0xea164> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r9, #4]! │ │ │ │ + mov r6, r9 │ │ │ │ + str r3, [r6, #8]! │ │ │ │ + ldr r3, [pc, #60] @ f65dc <__cxa_atexit@plt+0xea104> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r7, [pc, #32] @ f65d4 <__cxa_atexit@plt+0xea0fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r8, r7, #3 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + biceq r5, r5, ip, lsl #26 │ │ │ │ + @ instruction: 0xfffff808 │ │ │ │ + bicseq r0, ip, r4, lsl #25 │ │ │ │ + @ instruction: 0xfffff794 │ │ │ │ + ldrdeq r4, [r5, #200] @ 0xc8 │ │ │ │ + @ instruction: 0xfffff864 │ │ │ │ + @ instruction: 0xfffff8cc │ │ │ │ + @ instruction: 0xfffff9c0 │ │ │ │ + biceq r4, r5, r0, ror sp │ │ │ │ + @ instruction: 0xfffff994 │ │ │ │ + @ instruction: 0xfffff9a4 │ │ │ │ + bicseq r0, ip, ip, lsl #26 │ │ │ │ + @ instruction: 0xfffffa6c │ │ │ │ + biceq r5, r5, r0, lsl sp │ │ │ │ + biceq r5, r5, r8, lsl #28 │ │ │ │ + @ instruction: 0xfffffa08 │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + bicseq r0, ip, ip, lsl lr │ │ │ │ + @ instruction: 0xfffffb8c │ │ │ │ + bicseq r0, ip, r4, lsr sp │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + @ instruction: 0xfffffc7c │ │ │ │ + biceq r5, r5, r0, asr sp │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + biceq r5, r5, r8, lsr #27 │ │ │ │ + biceq r5, r5, ip, lsr sp │ │ │ │ + ldrdeq sl, [sp, r9]! │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adac0e │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adac43 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adac7b │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r3, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adacb3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r4, r4 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adacec │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r5, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adad23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r6, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adad5c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r7, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adad97 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r8, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adadce │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r9, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adae0b │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, sl, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adae43 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, fp, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adae7c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, ip, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adaeb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, sp, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + strdeq sl, [sp, r4]! │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, lr, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adaf30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, pc, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adaf6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andseq r0, r0, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adafa8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andseq r0, r1, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adafe4 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adb01e │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andseq r0, r3, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adb05b │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andseq r0, r4, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adb097 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, r5, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq fp, [sp, r9]! │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, r6, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01adb119 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andseq r0, r7, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f69f0 <__cxa_atexit@plt+0xea518> │ │ │ │ - ldr lr, [pc, #108] @ f69f8 <__cxa_atexit@plt+0xea520> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #16] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f68dc <__cxa_atexit@plt+0xea404> │ │ │ │ + ldr r3, [pc, #60] @ f68ec <__cxa_atexit@plt+0xea414> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq f69d8 <__cxa_atexit@plt+0xea500> │ │ │ │ - ldr r3, [pc, #64] @ f69fc <__cxa_atexit@plt+0xea524> │ │ │ │ + beq f68cc <__cxa_atexit@plt+0xea3f4> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ f68f0 <__cxa_atexit@plt+0xea418> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r5, r5, ip, lsr sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f695c <__cxa_atexit@plt+0xea484> │ │ │ │ + ldr r3, [pc, #60] @ f696c <__cxa_atexit@plt+0xea494> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq f69e8 <__cxa_atexit@plt+0xea510> │ │ │ │ - b f6a40 <__cxa_atexit@plt+0xea568> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f694c <__cxa_atexit@plt+0xea474> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ f6970 <__cxa_atexit@plt+0xea498> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r5, r5, r0, asr #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f69dc <__cxa_atexit@plt+0xea504> │ │ │ │ + ldr r3, [pc, #60] @ f69ec <__cxa_atexit@plt+0xea514> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f69cc <__cxa_atexit@plt+0xea4f4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ f69f0 <__cxa_atexit@plt+0xea518> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r5, r5, r4, asr #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ f6a34 <__cxa_atexit@plt+0xea55c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f6a2c <__cxa_atexit@plt+0xea554> │ │ │ │ - b f6a40 <__cxa_atexit@plt+0xea568> │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f6a5c <__cxa_atexit@plt+0xea584> │ │ │ │ + ldr r3, [pc, #60] @ f6a6c <__cxa_atexit@plt+0xea594> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f6a4c <__cxa_atexit@plt+0xea574> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ f6a70 <__cxa_atexit@plt+0xea598> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r5, r5, r8, asr #17 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne f6acc <__cxa_atexit@plt+0xea5f4> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc f6b30 <__cxa_atexit@plt+0xea658> │ │ │ │ - ldr lr, [pc, #232] @ f6b64 <__cxa_atexit@plt+0xea68c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ f6b68 <__cxa_atexit@plt+0xea690> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #7 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ f6b6c <__cxa_atexit@plt+0xea694> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ f6b70 <__cxa_atexit@plt+0xea698> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f6b44 <__cxa_atexit@plt+0xea66c> │ │ │ │ - ldr r1, [pc, #120] @ f6b58 <__cxa_atexit@plt+0xea680> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ f6b5c <__cxa_atexit@plt+0xea684> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ f6b60 <__cxa_atexit@plt+0xea688> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - bicseq r0, ip, r8, lsr #8 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - bicseq r0, ip, r0, lsl #3 │ │ │ │ - bicseq r0, ip, r4, asr #2 │ │ │ │ - bicseq r0, ip, r0, lsr #2 │ │ │ │ - ldrdeq r0, [r5, #192] @ 0xc0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f6bb8 <__cxa_atexit@plt+0xea6e0> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ f6bc0 <__cxa_atexit@plt+0xea6e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ f6bc4 <__cxa_atexit@plt+0xea6ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - bicseq r0, ip, r0 │ │ │ │ - bicseq r0, ip, r0, ror r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r9, [pc, #4] @ f6aa8 <__cxa_atexit@plt+0xea5d0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldrsbeq r0, [ip, #112] @ 0x70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f6bfc <__cxa_atexit@plt+0xea724> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f6c04 <__cxa_atexit@plt+0xea72c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrheq pc, [fp, #240] @ 0xf0 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f6c90 <__cxa_atexit@plt+0xea7b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f6c9c <__cxa_atexit@plt+0xea7c4> │ │ │ │ - ldr lr, [pc, #116] @ f6cac <__cxa_atexit@plt+0xea7d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ f6cb0 <__cxa_atexit@plt+0xea7d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + bhi f6b0c <__cxa_atexit@plt+0xea634> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ f6cb4 <__cxa_atexit@plt+0xea7dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ f6cb8 <__cxa_atexit@plt+0xea7e0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #60] @ f6cbc <__cxa_atexit@plt+0xea7e4> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #88] @ f6b28 <__cxa_atexit@plt+0xea650> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f6b14 <__cxa_atexit@plt+0xea63c> │ │ │ │ + ldr r7, [pc, #68] @ f6b2c <__cxa_atexit@plt+0xea654> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f6b00 <__cxa_atexit@plt+0xea628> │ │ │ │ + mov r7, r9 │ │ │ │ + b f6c20 <__cxa_atexit@plt+0xea748> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - bicseq pc, fp, r8, asr pc @ │ │ │ │ - bicseq pc, fp, r0, lsr #31 │ │ │ │ - bicseq r0, ip, r4, lsr r0 │ │ │ │ - bicseq pc, fp, r8, asr #30 │ │ │ │ + ldr r7, [pc, #20] @ f6b30 <__cxa_atexit@plt+0xea658> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r0, [ip, #4] │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + biceq r5, r5, r0, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f6cf4 <__cxa_atexit@plt+0xea81c> │ │ │ │ + bhi f6b94 <__cxa_atexit@plt+0xea6bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f6cfc <__cxa_atexit@plt+0xea824> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #88] @ f6bb0 <__cxa_atexit@plt+0xea6d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f6b9c <__cxa_atexit@plt+0xea6c4> │ │ │ │ + ldr r7, [pc, #68] @ f6bb4 <__cxa_atexit@plt+0xea6dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f6b88 <__cxa_atexit@plt+0xea6b0> │ │ │ │ + mov r7, r9 │ │ │ │ + b f6c20 <__cxa_atexit@plt+0xea748> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ f6bb8 <__cxa_atexit@plt+0xea6e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + bicseq r0, ip, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + strheq r5, [r5, #152] @ 0x98 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f6c00 <__cxa_atexit@plt+0xea728> │ │ │ │ + ldr r7, [pc, #52] @ f6c10 <__cxa_atexit@plt+0xea738> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f6bf4 <__cxa_atexit@plt+0xea71c> │ │ │ │ + mov r7, r9 │ │ │ │ + b f6c20 <__cxa_atexit@plt+0xea748> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ f6c14 <__cxa_atexit@plt+0xea73c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r5, r5, r4, asr r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f6c7c <__cxa_atexit@plt+0xea7a4> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #204] @ f6d0c <__cxa_atexit@plt+0xea834> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq f6c90 <__cxa_atexit@plt+0xea7b8> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne f6c9c <__cxa_atexit@plt+0xea7c4> │ │ │ │ + ldr r2, [pc, #168] @ f6d10 <__cxa_atexit@plt+0xea838> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #144] @ f6d14 <__cxa_atexit@plt+0xea83c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldrheq pc, [fp, #232] @ 0xe8 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc f6cf8 <__cxa_atexit@plt+0xea820> │ │ │ │ + ldr r7, [pc, #100] @ f6d18 <__cxa_atexit@plt+0xea840> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [r1, #8]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #80] @ f6d1c <__cxa_atexit@plt+0xea844> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #72] @ f6d20 <__cxa_atexit@plt+0xea848> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r3, r5, lr} │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + bicseq pc, fp, ip, ror #30 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + @ instruction: 0x01dbff90 │ │ │ │ + bicseq pc, fp, ip, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f6d80 <__cxa_atexit@plt+0xea8a8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f6d58 <__cxa_atexit@plt+0xea880> │ │ │ │ + ldr r3, [pc, #124] @ f6dc4 <__cxa_atexit@plt+0xea8ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f6d8c <__cxa_atexit@plt+0xea8b4> │ │ │ │ - ldr lr, [pc, #104] @ f6d9c <__cxa_atexit@plt+0xea8c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ f6da0 <__cxa_atexit@plt+0xea8c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ f6da4 <__cxa_atexit@plt+0xea8cc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ f6da8 <__cxa_atexit@plt+0xea8d0> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f6db0 <__cxa_atexit@plt+0xea8d8> │ │ │ │ + ldr r2, [pc, #88] @ f6dc8 <__cxa_atexit@plt+0xea8f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #72] @ f6dcc <__cxa_atexit@plt+0xea8f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #64] @ f6dd0 <__cxa_atexit@plt+0xea8f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldrheq pc, [fp, #236] @ 0xec @ │ │ │ │ - bicseq pc, fp, r8, lsl #29 │ │ │ │ - bicseq pc, fp, r4, ror #28 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + ldrsbeq pc, [fp, #232] @ 0xe8 @ │ │ │ │ + @ instruction: 0x01dbfe94 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f6e24 <__cxa_atexit@plt+0xea94c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f6e30 <__cxa_atexit@plt+0xea958> │ │ │ │ - ldr lr, [pc, #100] @ f6e40 <__cxa_atexit@plt+0xea968> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ f6e44 <__cxa_atexit@plt+0xea96c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ f6e48 <__cxa_atexit@plt+0xea970> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f6e20 <__cxa_atexit@plt+0xea948> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f6e6c <__cxa_atexit@plt+0xea994> │ │ │ │ + ldr r7, [pc, #136] @ f6e8c <__cxa_atexit@plt+0xea9b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #128] @ f6e90 <__cxa_atexit@plt+0xea9b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + b f6e60 <__cxa_atexit@plt+0xea988> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f6e74 <__cxa_atexit@plt+0xea99c> │ │ │ │ + ldr r7, [pc, #80] @ f6e84 <__cxa_atexit@plt+0xea9ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr lr, [pc, #68] @ f6e88 <__cxa_atexit@plt+0xea9b0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - ldrheq pc, [fp, #212] @ 0xd4 @ │ │ │ │ - bicseq r0, ip, r4, lsr r1 │ │ │ │ + mov r6, #12 │ │ │ │ + b f6e78 <__cxa_atexit@plt+0xea9a0> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + bicseq pc, fp, r0, ror #27 │ │ │ │ + bicseq pc, fp, r8, asr lr @ │ │ │ │ + bicseq pc, fp, r4, lsl lr @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f6e80 <__cxa_atexit@plt+0xea9a8> │ │ │ │ + bhi f6ef4 <__cxa_atexit@plt+0xeaa1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f6e88 <__cxa_atexit@plt+0xea9b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #88] @ f6f10 <__cxa_atexit@plt+0xeaa38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f6efc <__cxa_atexit@plt+0xeaa24> │ │ │ │ + ldr r7, [pc, #68] @ f6f14 <__cxa_atexit@plt+0xeaa3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f6ee8 <__cxa_atexit@plt+0xeaa10> │ │ │ │ + mov r7, r9 │ │ │ │ + b f6f80 <__cxa_atexit@plt+0xeaaa8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, fp, ip, lsr #26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f6f10 <__cxa_atexit@plt+0xeaa38> │ │ │ │ - ldr lr, [pc, #108] @ f6f18 <__cxa_atexit@plt+0xeaa40> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r0, r2, r3} │ │ │ │ - str r1, [r7, #16] │ │ │ │ - tst r8, #3 │ │ │ │ - beq f6ef8 <__cxa_atexit@plt+0xeaa20> │ │ │ │ - ldr r3, [pc, #64] @ f6f1c <__cxa_atexit@plt+0xeaa44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq f6f08 <__cxa_atexit@plt+0xeaa30> │ │ │ │ - b f6f60 <__cxa_atexit@plt+0xeaa88> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #20] @ f6f18 <__cxa_atexit@plt+0xeaa40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bicseq pc, fp, ip, ror #25 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + biceq r5, r5, ip, asr r6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f6f60 <__cxa_atexit@plt+0xeaa88> │ │ │ │ + ldr r7, [pc, #52] @ f6f70 <__cxa_atexit@plt+0xeaa98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f6f54 <__cxa_atexit@plt+0xeaa7c> │ │ │ │ + mov r7, r9 │ │ │ │ + b f6f80 <__cxa_atexit@plt+0xeaaa8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ f6f74 <__cxa_atexit@plt+0xeaa9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strdeq r5, [r5, #88] @ 0x58 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ f6f54 <__cxa_atexit@plt+0xeaa7c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f6fb4 <__cxa_atexit@plt+0xeaadc> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #140] @ f7028 <__cxa_atexit@plt+0xeab50> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f6f4c <__cxa_atexit@plt+0xeaa74> │ │ │ │ - b f6f60 <__cxa_atexit@plt+0xeaa88> │ │ │ │ - ldr r0, [r7] │ │ │ │ + tst r3, #3 │ │ │ │ + beq f700c <__cxa_atexit@plt+0xeab34> │ │ │ │ + mov r7, r3 │ │ │ │ + b f7040 <__cxa_atexit@plt+0xeab68> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f7018 <__cxa_atexit@plt+0xeab40> │ │ │ │ + ldr lr, [pc, #96] @ f702c <__cxa_atexit@plt+0xeab54> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [pc, #92] @ f7030 <__cxa_atexit@plt+0xeab58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r8, [pc, #84] @ f7034 <__cxa_atexit@plt+0xeab5c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r1, r3, #14 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x01dbfc94 │ │ │ │ + bicseq pc, fp, ip, lsl ip @ │ │ │ │ + bicseq pc, fp, r4, asr #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, fp │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne f6fec <__cxa_atexit@plt+0xeab14> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f7090 <__cxa_atexit@plt+0xeabb8> │ │ │ │ add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc f7050 <__cxa_atexit@plt+0xeab78> │ │ │ │ - ldr lr, [pc, #232] @ f7084 <__cxa_atexit@plt+0xeabac> │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc f70d4 <__cxa_atexit@plt+0xeabfc> │ │ │ │ + ldr lr, [pc, #136] @ f70f4 <__cxa_atexit@plt+0xeac1c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #228] @ f7088 <__cxa_atexit@plt+0xeabb0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r3, #7 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr r5, [pc, #208] @ f708c <__cxa_atexit@plt+0xeabb4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #200] @ f7090 <__cxa_atexit@plt+0xeabb8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr lr, [pc, #124] @ f70f8 <__cxa_atexit@plt+0xeac20> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + b f70c8 <__cxa_atexit@plt+0xeabf0> │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc f70dc <__cxa_atexit@plt+0xeac04> │ │ │ │ + ldr lr, [pc, #72] @ f70ec <__cxa_atexit@plt+0xeac14> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #68] @ f70f0 <__cxa_atexit@plt+0xeac18> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r3, #14 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f7064 <__cxa_atexit@plt+0xeab8c> │ │ │ │ - ldr r1, [pc, #120] @ f7078 <__cxa_atexit@plt+0xeaba0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [pc, #84] @ f707c <__cxa_atexit@plt+0xeaba4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #76] @ f7080 <__cxa_atexit@plt+0xeaba8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r5, #12 │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, ip │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ + bx r0 │ │ │ │ mov r6, #28 │ │ │ │ + b f70e0 <__cxa_atexit@plt+0xeac08> │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - bicseq pc, fp, r8, lsl #30 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - bicseq pc, fp, r0, ror #24 │ │ │ │ - bicseq pc, fp, r4, lsr #24 │ │ │ │ - bicseq pc, fp, r0, lsl #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f70e0 <__cxa_atexit@plt+0xeac08> │ │ │ │ - ldr r2, [pc, #56] @ f70e8 <__cxa_atexit@plt+0xeac10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ f70ec <__cxa_atexit@plt+0xeac14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ f70f0 <__cxa_atexit@plt+0xeac18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bicseq pc, fp, r0, lsl #23 │ │ │ │ + ldrheq pc, [fp, #180] @ 0xb4 @ │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + bicseq pc, fp, r8, lsr #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi f7154 <__cxa_atexit@plt+0xeac7c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq f714c <__cxa_atexit@plt+0xeac74> │ │ │ │ + ldr r3, [pc, #48] @ f715c <__cxa_atexit@plt+0xeac84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #36] @ f7160 <__cxa_atexit@plt+0xeac88> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, #33 @ 0x21 │ │ │ │ + b 198a078 <__cxa_atexit@plt+0x197dba0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq r0, r5, r4, lsr sp │ │ │ │ - bicseq pc, fp, r0, ror #21 │ │ │ │ - bicseq pc, fp, ip, lsr fp @ │ │ │ │ - biceq r0, r5, r0, asr r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r0, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f71a4 <__cxa_atexit@plt+0xeaccc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f71b0 <__cxa_atexit@plt+0xeacd8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ f71c0 <__cxa_atexit@plt+0xeace8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr ip, [r7, #20] │ │ │ │ - sub r2, r6, #27 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ f71c4 <__cxa_atexit@plt+0xeacec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ f71c8 <__cxa_atexit@plt+0xeacf0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #4]! │ │ │ │ - str r8, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #96] @ f71cc <__cxa_atexit@plt+0xeacf4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #92] @ f71d0 <__cxa_atexit@plt+0xeacf8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ - str r2, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r0, #8] │ │ │ │ - str ip, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r8, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - str lr, [r0, #28] │ │ │ │ - str r1, [r0, #32] │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bicseq pc, fp, r8, asr #21 │ │ │ │ + ldrheq pc, [fp, #164] @ 0xa4 @ │ │ │ │ + biceq r5, r5, r8, lsr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi f71c0 <__cxa_atexit@plt+0xeace8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq f71b8 <__cxa_atexit@plt+0xeace0> │ │ │ │ + ldr r8, [pc, #48] @ f71c8 <__cxa_atexit@plt+0xeacf0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #44] @ f71cc <__cxa_atexit@plt+0xeacf4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r9, [pc, #32] @ f71d0 <__cxa_atexit@plt+0xeacf8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r5, sl │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, fp, r0, ror sl @ │ │ │ │ - bicseq pc, fp, ip, ror #27 │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - biceq r0, r5, r4, ror #22 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r8, r5, #24 │ │ │ │ + biceq r5, r5, ip, ror #7 │ │ │ │ + bicseq pc, fp, r4, asr sl @ │ │ │ │ + bicseq pc, fp, r4, lsl #31 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi f72c0 <__cxa_atexit@plt+0xeade8> │ │ │ │ - ldr lr, [pc, #232] @ f72e0 <__cxa_atexit@plt+0xeae08> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r3, #8 │ │ │ │ - ldm r7, {r0, r1, r2, r7} │ │ │ │ - ldr r9, [pc, #220] @ f72e4 <__cxa_atexit@plt+0xeae0c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq f72b4 <__cxa_atexit@plt+0xeaddc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #60 @ 0x3c │ │ │ │ - cmp r2, ip │ │ │ │ - bcc f72cc <__cxa_atexit@plt+0xeadf4> │ │ │ │ - ldr lr, [pc, #168] @ f72e8 <__cxa_atexit@plt+0xeae10> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #164] @ f72ec <__cxa_atexit@plt+0xeae14> │ │ │ │ + bhi f722c <__cxa_atexit@plt+0xead54> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq f7224 <__cxa_atexit@plt+0xead4c> │ │ │ │ + ldr r3, [pc, #48] @ f7234 <__cxa_atexit@plt+0xead5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #36] @ f7238 <__cxa_atexit@plt+0xead60> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, #31 │ │ │ │ + b 198a078 <__cxa_atexit@plt+0x197dba0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsheq pc, [fp, #144] @ 0x90 @ │ │ │ │ + ldrsbeq pc, [fp, #156] @ 0x9c @ │ │ │ │ + biceq r5, r5, r0, lsl #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi f7298 <__cxa_atexit@plt+0xeadc0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq f7290 <__cxa_atexit@plt+0xeadb8> │ │ │ │ + ldr r8, [pc, #48] @ f72a0 <__cxa_atexit@plt+0xeadc8> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #160] @ f72f0 <__cxa_atexit@plt+0xeae18> │ │ │ │ + ldr r3, [pc, #44] @ f72a4 <__cxa_atexit@plt+0xeadcc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r9, [pc, #32] @ f72a8 <__cxa_atexit@plt+0xeadd0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - sub r1, ip, #39 @ 0x27 │ │ │ │ - ldmib r5, {r3, r8} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r9, [pc, #124] @ f72f4 <__cxa_atexit@plt+0xeae1c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - str r9, [r1, #36]! @ 0x24 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - add r1, r6, #8 │ │ │ │ - stm r1, {r0, r3, lr} │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - mov r6, ip │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + mov r5, sl │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #60 @ 0x3c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + biceq r5, r5, r4, asr #6 │ │ │ │ + bicseq pc, fp, ip, ror r9 @ │ │ │ │ + bicseq pc, fp, ip, lsr #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi f7304 <__cxa_atexit@plt+0xeae2c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq f72fc <__cxa_atexit@plt+0xeae24> │ │ │ │ + ldr r3, [pc, #48] @ f730c <__cxa_atexit@plt+0xeae34> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #36] @ f7310 <__cxa_atexit@plt+0xeae38> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ - mov r6, ip │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0x01dbf994 │ │ │ │ - @ instruction: 0xfffff734 │ │ │ │ - @ instruction: 0xfffff418 │ │ │ │ - bicseq pc, fp, ip, ror #25 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - biceq r0, r5, r0, asr #20 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #60 @ 0x3c │ │ │ │ - cmp r2, lr │ │ │ │ - bcc f7394 <__cxa_atexit@plt+0xeaebc> │ │ │ │ - ldr r8, [pc, #136] @ f73a4 <__cxa_atexit@plt+0xeaecc> │ │ │ │ + mov r8, #32 │ │ │ │ + b 198a078 <__cxa_atexit@plt+0x197dba0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq pc, fp, r8, lsl r9 @ │ │ │ │ + bicseq pc, fp, r4, lsl #18 │ │ │ │ + biceq r5, r5, r0, lsl #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi f7370 <__cxa_atexit@plt+0xeae98> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq f7368 <__cxa_atexit@plt+0xeae90> │ │ │ │ + ldr r8, [pc, #48] @ f7378 <__cxa_atexit@plt+0xeaea0> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #132] @ f73a8 <__cxa_atexit@plt+0xeaed0> │ │ │ │ + ldr r3, [pc, #44] @ f737c <__cxa_atexit@plt+0xeaea4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r9, [pc, #32] @ f7380 <__cxa_atexit@plt+0xeaea8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - sub r1, lr, #39 @ 0x27 │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r1, [pc, #96] @ f73ac <__cxa_atexit@plt+0xeaed4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r1, [pc, #56] @ f73b0 <__cxa_atexit@plt+0xeaed8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - mov r6, lr │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r0, #60 @ 0x3c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff344 │ │ │ │ - bicseq pc, fp, r8, lsl ip @ │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - @ instruction: 0xfffff5fc │ │ │ │ - biceq r0, r5, r0, lsl #19 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r5, sl │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r5, r5, r4, asr #5 │ │ │ │ + bicseq pc, fp, r4, lsr #17 │ │ │ │ + ldrsbeq pc, [fp, #212] @ 0xd4 @ │ │ │ │ + biceq r5, r5, r0, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f7408 <__cxa_atexit@plt+0xeaf30> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f7410 <__cxa_atexit@plt+0xeaf38> │ │ │ │ - ldr r1, [pc, #64] @ f742c <__cxa_atexit@plt+0xeaf54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ f7430 <__cxa_atexit@plt+0xeaf58> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ - mov r6, r3 │ │ │ │ - b f7418 <__cxa_atexit@plt+0xeaf40> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f7428 <__cxa_atexit@plt+0xeaf50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi f73e0 <__cxa_atexit@plt+0xeaf08> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq f73d8 <__cxa_atexit@plt+0xeaf00> │ │ │ │ + ldr r9, [pc, #48] @ f73e8 <__cxa_atexit@plt+0xeaf10> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #44] @ f73ec <__cxa_atexit@plt+0xeaf14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r8, [pc, #32] @ f73f0 <__cxa_atexit@plt+0xeaf18> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, sl │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r5, #148] @ 0x94 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff0bc │ │ │ │ - biceq r0, r5, r4, lsl #18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq r5, r5, r4, ror r2 │ │ │ │ + bicseq pc, fp, r4, lsr r8 @ │ │ │ │ + bicseq pc, fp, r8, ror #26 │ │ │ │ + biceq r5, r5, ip, asr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f7440 <__cxa_atexit@plt+0xeaf68> │ │ │ │ + ldr r2, [pc, #52] @ f7448 <__cxa_atexit@plt+0xeaf70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f7434 <__cxa_atexit@plt+0xeaf5c> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r9, [pc, #28] @ f744c <__cxa_atexit@plt+0xeaf74> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + bicseq pc, fp, r0, lsl #26 │ │ │ │ + strdeq r5, [r5, #32] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f74b0 <__cxa_atexit@plt+0xeafd8> │ │ │ │ - ldr r8, [pc, #96] @ f74bc <__cxa_atexit@plt+0xeafe4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ f74c0 <__cxa_atexit@plt+0xeafe8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ f74c4 <__cxa_atexit@plt+0xeafec> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r9, [pc, #4] @ f7470 <__cxa_atexit@plt+0xeaf98> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + bicseq pc, fp, r4, asr #25 │ │ │ │ + biceq r5, r5, ip, asr #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f74b4 <__cxa_atexit@plt+0xeafdc> │ │ │ │ + ldr r3, [pc, #40] @ f74c4 <__cxa_atexit@plt+0xeafec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #36] @ f74c8 <__cxa_atexit@plt+0xeaff0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0xfffff08c │ │ │ │ - bicseq pc, fp, ip, asr #21 │ │ │ │ - biceq r0, r5, ip, asr r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0x01ada547 │ │ │ │ + biceq r5, r5, r0, lsl #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f7508 <__cxa_atexit@plt+0xeb030> │ │ │ │ - ldr r8, [pc, #40] @ f7510 <__cxa_atexit@plt+0xeb038> │ │ │ │ + bhi f7528 <__cxa_atexit@plt+0xeb050> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f7534 <__cxa_atexit@plt+0xeb05c> │ │ │ │ + ldr r2, [pc, #68] @ f7544 <__cxa_atexit@plt+0xeb06c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ f7548 <__cxa_atexit@plt+0xeb070> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ f7514 <__cxa_atexit@plt+0xeb03c> │ │ │ │ + ldr r1, [pc, #60] @ f754c <__cxa_atexit@plt+0xeb074> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, r5, r4, asr #16 │ │ │ │ - bicseq pc, fp, r4, lsr #13 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + biceq r5, r5, r4, lsr r1 │ │ │ │ + @ instruction: 0x01dbf694 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f754c <__cxa_atexit@plt+0xeb074> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f7554 <__cxa_atexit@plt+0xeb07c> │ │ │ │ + bhi f7610 <__cxa_atexit@plt+0xeb138> │ │ │ │ + ldr r1, [pc, #192] @ f762c <__cxa_atexit@plt+0xeb154> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #172] @ f7630 <__cxa_atexit@plt+0xeb158> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + stmib r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq f75f4 <__cxa_atexit@plt+0xeb11c> │ │ │ │ + ldr r7, [pc, #156] @ f7634 <__cxa_atexit@plt+0xeb15c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r3, r3, #3 │ │ │ │ + vldr d0, [r3] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + vstr d0, [r2, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f7604 <__cxa_atexit@plt+0xeb12c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f7618 <__cxa_atexit@plt+0xeb140> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d1, [r7] │ │ │ │ + vsub.f64 d0, d0, d1 │ │ │ │ + ldr r7, [pc, #92] @ f7638 <__cxa_atexit@plt+0xeb160> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + vstr d0, [r6, #8] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, fp, r0, ror #12 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f75bc <__cxa_atexit@plt+0xeb0e4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + bicseq pc, fp, r0, lsr #12 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + @ instruction: 0x01dbfc9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + ldr r3, [pc, #120] @ f76cc <__cxa_atexit@plt+0xeb1f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + vstr d0, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq f76ac <__cxa_atexit@plt+0xeb1d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f75c8 <__cxa_atexit@plt+0xeb0f0> │ │ │ │ - ldr lr, [pc, #76] @ f75d8 <__cxa_atexit@plt+0xeb100> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ f75dc <__cxa_atexit@plt+0xeb104> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f76b8 <__cxa_atexit@plt+0xeb1e0> │ │ │ │ + vldr d0, [r5] │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d1, [r7] │ │ │ │ + vsub.f64 d0, d0, d1 │ │ │ │ + ldr r7, [pc, #60] @ f76d0 <__cxa_atexit@plt+0xeb1f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + vstr d0, [r6, #8] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq pc, fp, r4, ror #23 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f771c <__cxa_atexit@plt+0xeb244> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + vldr d1, [r5, #-8] │ │ │ │ + vsub.f64 d0, d1, d0 │ │ │ │ + ldr r7, [pc, #28] @ f7728 <__cxa_atexit@plt+0xeb250> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + vstr d0, [r3, #8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq pc, fp, ip, ror #22 │ │ │ │ + biceq r4, r5, r4, lsl #31 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, r4, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f7790 <__cxa_atexit@plt+0xeb2b8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f7798 <__cxa_atexit@plt+0xeb2c0> │ │ │ │ + ldr r2, [pc, #72] @ f77ac <__cxa_atexit@plt+0xeb2d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + vldr d0, [r7, #8] │ │ │ │ + bl 150d754 <__cxa_atexit@plt+0x150127c> │ │ │ │ + vcvt.s32.f64 s0, d0 │ │ │ │ + vcvt.f64.s32 d0, s0 │ │ │ │ + ldr r3, [pc, #48] @ f77b0 <__cxa_atexit@plt+0xeb2d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r8, #4] │ │ │ │ + vstr d0, [r8, #8] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 88f58c <__cxa_atexit@plt+0x8830b4> │ │ │ │ + mov r6, r8 │ │ │ │ + b f77a0 <__cxa_atexit@plt+0xeb2c8> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - bicseq pc, fp, r8, ror #12 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + bicseq pc, fp, r0, asr #8 │ │ │ │ + ldrsheq pc, [fp, #168] @ 0xa8 @ │ │ │ │ + biceq r4, r5, r0, lsr pc │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, r4, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f764c <__cxa_atexit@plt+0xeb174> │ │ │ │ + bhi f7828 <__cxa_atexit@plt+0xeb350> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f7658 <__cxa_atexit@plt+0xeb180> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ f7668 <__cxa_atexit@plt+0xeb190> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ f766c <__cxa_atexit@plt+0xeb194> │ │ │ │ + bcc f7834 <__cxa_atexit@plt+0xeb35c> │ │ │ │ + ldr r1, [pc, #92] @ f7844 <__cxa_atexit@plt+0xeb36c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #88] @ f7848 <__cxa_atexit@plt+0xeb370> │ │ │ │ + add r0, pc, r0 │ │ │ │ + vldr d0, [r7, #8] │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + vstr d0, [r2, #8] │ │ │ │ + ldr r5, [pc, #64] @ f784c <__cxa_atexit@plt+0xeb374> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r9, [pc, #56] @ f7850 <__cxa_atexit@plt+0xeb378> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #52] @ f7854 <__cxa_atexit@plt+0xeb37c> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + b 87b538 <__cxa_atexit@plt+0x86f060> │ │ │ │ mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - bicseq pc, fp, r4, lsl r9 @ │ │ │ │ - ldrdeq r0, [r5, #20] │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f76b4 <__cxa_atexit@plt+0xeb1dc> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ f76bc <__cxa_atexit@plt+0xeb1e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ f76c0 <__cxa_atexit@plt+0xeb1e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + bicseq pc, fp, r0, lsr #9 │ │ │ │ + bicseq pc, fp, r4, ror #20 │ │ │ │ + bicseq pc, fp, r0, ror #20 │ │ │ │ + biceq r4, r5, r4, lsl #27 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ f7878 <__cxa_atexit@plt+0xeb3a0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + biceq r4, r5, r8, ror sp │ │ │ │ + biceq r4, r5, r8, ror #28 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, r4, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f78bc <__cxa_atexit@plt+0xeb3e4> │ │ │ │ + ldr r3, [pc, #40] @ f78cc <__cxa_atexit@plt+0xeb3f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr d0, [r7, #8] │ │ │ │ + ldr r8, [pc, #32] @ f78d0 <__cxa_atexit@plt+0xeb3f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + vstr d0, [r9, #8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq pc, fp, r4, lsl #10 │ │ │ │ - bicseq pc, fp, r4, ror sl @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f76f8 <__cxa_atexit@plt+0xeb220> │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0x01ada14a │ │ │ │ + biceq r4, r5, r0, lsl lr │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f7910 <__cxa_atexit@plt+0xeb438> │ │ │ │ + ldr r3, [pc, #36] @ f7920 <__cxa_atexit@plt+0xeb448> │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr d0, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f7700 <__cxa_atexit@plt+0xeb228> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + vstr d0, [r9, #8] │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrheq pc, [fp, #68] @ 0x44 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f7768 <__cxa_atexit@plt+0xeb290> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f7774 <__cxa_atexit@plt+0xeb29c> │ │ │ │ - ldr lr, [pc, #76] @ f7784 <__cxa_atexit@plt+0xeb2ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ f7788 <__cxa_atexit@plt+0xeb2b0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + biceq r4, r5, ip, lsr #27 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, r4, lsl r0 │ │ │ │ + vldr d0, [pc, #36] @ f7960 <__cxa_atexit@plt+0xeb488> │ │ │ │ + vldr d1, [r7, #8] │ │ │ │ + ldr r3, [pc, #36] @ f7968 <__cxa_atexit@plt+0xeb490> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #32] @ f796c <__cxa_atexit@plt+0xeb494> │ │ │ │ + add r7, pc, r7 │ │ │ │ + vcmp.f64 d1, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + movgt r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + eorsmi r0, r4, r0 │ │ │ │ + @ instruction: 0x01c54c90 │ │ │ │ + biceq r4, r5, r8, asr ip │ │ │ │ + biceq r4, r5, r0, asr #26 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, r4, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f79d4 <__cxa_atexit@plt+0xeb4fc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f79dc <__cxa_atexit@plt+0xeb504> │ │ │ │ + ldr r2, [pc, #72] @ f79f0 <__cxa_atexit@plt+0xeb518> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + vldr d0, [r7, #8] │ │ │ │ + bl 150d754 <__cxa_atexit@plt+0x150127c> │ │ │ │ + vcvt.s32.f64 s0, d0 │ │ │ │ + vcvt.f64.s32 d0, s0 │ │ │ │ + ldr r3, [pc, #48] @ f79f4 <__cxa_atexit@plt+0xeb51c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r8, #4] │ │ │ │ + vstr d0, [r8, #8] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 88f58c <__cxa_atexit@plt+0x8830b4> │ │ │ │ + mov r6, r8 │ │ │ │ + b f79e4 <__cxa_atexit@plt+0xeb50c> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldrheq pc, [fp, #76] @ 0x4c @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + ldrsheq pc, [fp, #28] @ │ │ │ │ + ldrheq pc, [fp, #132] @ 0x84 @ │ │ │ │ + biceq r4, r5, r4, asr #25 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, r4, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f77f8 <__cxa_atexit@plt+0xeb320> │ │ │ │ + bhi f7a6c <__cxa_atexit@plt+0xeb594> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f7804 <__cxa_atexit@plt+0xeb32c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ f7814 <__cxa_atexit@plt+0xeb33c> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ f7818 <__cxa_atexit@plt+0xeb340> │ │ │ │ + bcc f7a78 <__cxa_atexit@plt+0xeb5a0> │ │ │ │ + ldr r1, [pc, #92] @ f7a88 <__cxa_atexit@plt+0xeb5b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #88] @ f7a8c <__cxa_atexit@plt+0xeb5b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + vldr d0, [r7, #8] │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + vstr d0, [r2, #8] │ │ │ │ + ldr r5, [pc, #64] @ f7a90 <__cxa_atexit@plt+0xeb5b8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r9, [pc, #56] @ f7a94 <__cxa_atexit@plt+0xeb5bc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #52] @ f7a98 <__cxa_atexit@plt+0xeb5c0> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + b 87b538 <__cxa_atexit@plt+0x86f060> │ │ │ │ mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - bicseq pc, fp, r8, ror #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f7868 <__cxa_atexit@plt+0xeb390> │ │ │ │ - ldr r2, [pc, #56] @ f7870 <__cxa_atexit@plt+0xeb398> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ f7874 <__cxa_atexit@plt+0xeb39c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ f7878 <__cxa_atexit@plt+0xeb3a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + bicseq pc, fp, ip, asr r2 @ │ │ │ │ + bicseq pc, fp, r0, lsr #16 │ │ │ │ + bicseq pc, fp, ip, lsl r8 @ │ │ │ │ + biceq r4, r5, r4, asr fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ f7abc <__cxa_atexit@plt+0xeb5e4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + biceq r4, r5, r8, asr #22 │ │ │ │ + strdeq r4, [r5, #188] @ 0xbc │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, r4, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f7b00 <__cxa_atexit@plt+0xeb628> │ │ │ │ + ldr r3, [pc, #40] @ f7b10 <__cxa_atexit@plt+0xeb638> │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr d0, [r7, #8] │ │ │ │ + ldr r8, [pc, #32] @ f7b14 <__cxa_atexit@plt+0xeb63c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + vstr d0, [r9, #8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r0, r5, r4, lsl #10 │ │ │ │ - bicseq pc, fp, r8, asr r3 @ │ │ │ │ - ldrheq pc, [fp, #52] @ 0x34 @ │ │ │ │ - biceq pc, r4, r8, asr #31 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0x01ad9f06 │ │ │ │ + biceq r4, r5, r8, lsl #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f791c <__cxa_atexit@plt+0xeb444> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f7928 <__cxa_atexit@plt+0xeb450> │ │ │ │ - ldr lr, [pc, #136] @ f7938 <__cxa_atexit@plt+0xeb460> │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f7b7c <__cxa_atexit@plt+0xeb6a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f7b88 <__cxa_atexit@plt+0xeb6b0> │ │ │ │ + ldr lr, [pc, #76] @ f7b98 <__cxa_atexit@plt+0xeb6c0> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #128] @ f793c <__cxa_atexit@plt+0xeb464> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #100] @ f7940 <__cxa_atexit@plt+0xeb468> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - ldr lr, [pc, #88] @ f7944 <__cxa_atexit@plt+0xeb46c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #84] @ f7948 <__cxa_atexit@plt+0xeb470> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r1, #36] @ 0x24 │ │ │ │ - mov r3, r1 │ │ │ │ - str r2, [r3, #28]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - add r2, r1, #8 │ │ │ │ - stm r2, {r0, sl, lr} │ │ │ │ - str r8, [r1, #20] │ │ │ │ - str r1, [r1, #24] │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r1 │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #60] @ f7b9c <__cxa_atexit@plt+0xeb6c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 2aa15c <__cxa_atexit@plt+0x29dc84> │ │ │ │ + mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - bicseq pc, fp, r0, ror #5 │ │ │ │ - bicseq pc, fp, r0, ror #12 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - biceq r0, r5, r8, ror #7 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f79e4 <__cxa_atexit@plt+0xeb50c> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffff9f4 │ │ │ │ + biceq r4, r5, r0, ror fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ f7bc8 <__cxa_atexit@plt+0xeb6f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #16] @ f7bcc <__cxa_atexit@plt+0xeb6f4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + biceq r4, r5, r4, ror r9 │ │ │ │ + biceq r4, r5, ip, lsr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + and r5, r7, #3 │ │ │ │ + cmp r5, #2 │ │ │ │ + bne f7c00 <__cxa_atexit@plt+0xeb728> │ │ │ │ + ldr r9, [pc, #220] @ f7cd0 <__cxa_atexit@plt+0xeb7f8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + add r5, r3, #12 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r2, [pc, #192] @ f7cc8 <__cxa_atexit@plt+0xeb7f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f7c6c <__cxa_atexit@plt+0xeb794> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #48 @ 0x30 │ │ │ │ - cmp r1, ip │ │ │ │ - bcc f79ec <__cxa_atexit@plt+0xeb514> │ │ │ │ - ldr r1, [pc, #140] @ f7a0c <__cxa_atexit@plt+0xeb534> │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f7cb4 <__cxa_atexit@plt+0xeb7dc> │ │ │ │ + vldr d1, [pc, #136] @ f7cc0 <__cxa_atexit@plt+0xeb7e8> │ │ │ │ + add r1, r7, #3 │ │ │ │ + vldr d0, [r1] │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + add r9, r2, #4 │ │ │ │ + vcmp.f64 d0, d1 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl f7c74 <__cxa_atexit@plt+0xeb79c> │ │ │ │ + ldr r6, [pc, #116] @ f7ccc <__cxa_atexit@plt+0xeb7f4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + vstr d0, [r2, #12] │ │ │ │ + str r6, [r2, #4] │ │ │ │ + add r5, r3, #12 │ │ │ │ + add r6, r2, #16 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #88] @ f7cd4 <__cxa_atexit@plt+0xeb7fc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #136] @ f7a10 <__cxa_atexit@plt+0xeb538> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub lr, ip, #27 │ │ │ │ - str lr, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str sl, [r6, #40] @ 0x28 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [pc, #84] @ f7cd8 <__cxa_atexit@plt+0xeb800> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #80] @ f7cdc <__cxa_atexit@plt+0xeb804> │ │ │ │ + add lr, pc, lr │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + mov r9, r2 │ │ │ │ + str r0, [r9, #24]! │ │ │ │ + vstr d0, [r9, #8] │ │ │ │ + vstr d0, [r9, #-8] │ │ │ │ + str r8, [r9, #-12] │ │ │ │ + str lr, [r9, #-20] @ 0xffffffec │ │ │ │ + ldr r8, [pc, #48] @ f7ce0 <__cxa_atexit@plt+0xeb808> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + eormi r0, r4, r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + biceq r4, r5, r4, lsl #20 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + @ instruction: 0xfffffc50 │ │ │ │ + bicseq pc, fp, r8, lsl #9 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + biceq r4, r5, r4, lsl sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r1, [pc, #96] @ f7a14 <__cxa_atexit@plt+0xeb53c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f7d84 <__cxa_atexit@plt+0xeb8ac> │ │ │ │ + vldr d1, [pc, #128] @ f7d90 <__cxa_atexit@plt+0xeb8b8> │ │ │ │ + add r2, r7, #3 │ │ │ │ + vldr d0, [r2] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r9, r3, #4 │ │ │ │ + vcmp.f64 d0, d1 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl f7d44 <__cxa_atexit@plt+0xeb86c> │ │ │ │ + ldr r6, [pc, #104] @ f7d98 <__cxa_atexit@plt+0xeb8c0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + vstr d0, [r3, #12] │ │ │ │ + str r6, [r3, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r6, r3, #16 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + ldr r2, [pc, #80] @ f7d9c <__cxa_atexit@plt+0xeb8c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ f7da0 <__cxa_atexit@plt+0xeb8c8> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #28]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - ldr r5, [pc, #76] @ f7a18 <__cxa_atexit@plt+0xeb540> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, ip │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov ip, r6 │ │ │ │ - b f79f4 <__cxa_atexit@plt+0xeb51c> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ f7a08 <__cxa_atexit@plt+0xeb530> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, ip │ │ │ │ - bx r0 │ │ │ │ - biceq r0, r5, r0, lsl #8 │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ - ldrheq pc, [fp, #84] @ 0x54 @ │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - ldrdeq r0, [r5, #52] @ 0x34 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r0, [pc, #72] @ f7da4 <__cxa_atexit@plt+0xeb8cc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + vstr d0, [r3, #8] │ │ │ │ + vstr d0, [r3, #-8] │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + str r0, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr r8, [pc, #44] @ f7da8 <__cxa_atexit@plt+0xeb8d0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r9, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi f7a64 <__cxa_atexit@plt+0xeb58c> │ │ │ │ - ldr r7, [pc, #52] @ f7a74 <__cxa_atexit@plt+0xeb59c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq f7a58 <__cxa_atexit@plt+0xeb580> │ │ │ │ - mov r7, sl │ │ │ │ - b f7a88 <__cxa_atexit@plt+0xeb5b0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + eormi r0, r4, r0 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffffbdc │ │ │ │ + @ instruction: 0xfffffb80 │ │ │ │ + ldrheq pc, [fp, #60] @ 0x3c @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + biceq r4, r5, ip, asr r9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f7e14 <__cxa_atexit@plt+0xeb93c> │ │ │ │ + ldr r3, [pc, #56] @ f7e24 <__cxa_atexit@plt+0xeb94c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #40] @ f7e28 <__cxa_atexit@plt+0xeb950> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ f7a78 <__cxa_atexit@plt+0xeb5a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + @ instruction: 0x01ad9c54 │ │ │ │ + strdeq r4, [r5, #132] @ 0x84 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f7e78 <__cxa_atexit@plt+0xeb9a0> │ │ │ │ + ldr r3, [pc, #52] @ f7e88 <__cxa_atexit@plt+0xeb9b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01c50398 │ │ │ │ - biceq r0, r5, r8, ror r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #220] @ f7b74 <__cxa_atexit@plt+0xeb69c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq f7b3c <__cxa_atexit@plt+0xeb664> │ │ │ │ - ldm r5, {r7, sl} │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + biceq r4, r5, r0, lsr #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - str r7, [r3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi f7b4c <__cxa_atexit@plt+0xeb674> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc f7b54 <__cxa_atexit@plt+0xeb67c> │ │ │ │ - ldr lr, [pc, #152] @ f7b7c <__cxa_atexit@plt+0xeb6a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #148] @ f7b80 <__cxa_atexit@plt+0xeb6a8> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [pc, #144] @ f7b84 <__cxa_atexit@plt+0xeb6ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #140] @ f7b88 <__cxa_atexit@plt+0xeb6b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - sub r1, r2, #27 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str sl, [r6, #40] @ 0x28 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - mov r0, r6 │ │ │ │ - str ip, [r0, #28]! │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r0, r1} │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r7, r9, lr} │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - mov r6, r2 │ │ │ │ + bhi f7ed8 <__cxa_atexit@plt+0xeba00> │ │ │ │ + ldr r2, [pc, #48] @ f7ee4 <__cxa_atexit@plt+0xeba0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq f7ecc <__cxa_atexit@plt+0xeb9f4> │ │ │ │ mov r7, r8 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + b f7ef4 <__cxa_atexit@plt+0xeba1c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b f7b5c <__cxa_atexit@plt+0xeb684> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ f7b78 <__cxa_atexit@plt+0xeb6a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01c50298 │ │ │ │ - @ instruction: 0xfffffb04 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0xfffff9dc │ │ │ │ - bicseq pc, fp, r0, asr #8 │ │ │ │ - biceq r0, r5, r8, ror #4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r4, r5, r8, asr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r1, [r5, #-8]! │ │ │ │ - ldr sl, [r3, #-4] │ │ │ │ - str r1, [r3] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi f7c30 <__cxa_atexit@plt+0xeb758> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #48 @ 0x30 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc f7c38 <__cxa_atexit@plt+0xeb760> │ │ │ │ - ldr ip, [pc, #124] @ f7c58 <__cxa_atexit@plt+0xeb780> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r3, [pc, #120] @ f7c5c <__cxa_atexit@plt+0xeb784> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #116] @ f7c60 <__cxa_atexit@plt+0xeb788> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub lr, r6, #27 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #36] @ 0x24 │ │ │ │ - str sl, [r7, #40] @ 0x28 │ │ │ │ - str r9, [r7, #44] @ 0x2c │ │ │ │ - mov r3, r7 │ │ │ │ - str ip, [r3, #28]! │ │ │ │ - stmib r2, {r0, r3, lr} │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - ldr r3, [pc, #72] @ f7c64 <__cxa_atexit@plt+0xeb78c> │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne f7f68 <__cxa_atexit@plt+0xeba90> │ │ │ │ + ldr r6, [pc, #144] @ f7f9c <__cxa_atexit@plt+0xebac4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r6, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f7f84 <__cxa_atexit@plt+0xebaac> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f7f90 <__cxa_atexit@plt+0xebab8> │ │ │ │ + ldr r3, [pc, #116] @ f7fa8 <__cxa_atexit@plt+0xebad0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - mov r7, r8 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r7 │ │ │ │ - b f7c40 <__cxa_atexit@plt+0xeb768> │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ f7c54 <__cxa_atexit@plt+0xeb77c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r8, [pc, #100] @ f7fac <__cxa_atexit@plt+0xebad4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + ldr r7, [pc, #48] @ f7fa0 <__cxa_atexit@plt+0xebac8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [pc, #40] @ f7fa4 <__cxa_atexit@plt+0xebacc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r5, #20] │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - bicseq pc, fp, r0, asr r3 @ │ │ │ │ - @ instruction: 0xfffff9cc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f7c98 <__cxa_atexit@plt+0xeb7c0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ f7ca0 <__cxa_atexit@plt+0xeb7c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - bicseq lr, fp, r4, lsl pc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + biceq r4, r5, ip, lsr #11 │ │ │ │ + biceq r4, r5, r0, lsr #11 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + @ instruction: 0x01ad9b0f │ │ │ │ + biceq r4, r5, r0, ror r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc f800c <__cxa_atexit@plt+0xebb34> │ │ │ │ + ldr r3, [pc, #64] @ f8018 <__cxa_atexit@plt+0xebb40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r8, [pc, #48] @ f801c <__cxa_atexit@plt+0xebb44> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0x01ad9a6b │ │ │ │ + biceq r4, r5, r0, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f7d4c <__cxa_atexit@plt+0xeb874> │ │ │ │ - ldr r3, [pc, #144] @ f7d54 <__cxa_atexit@plt+0xeb87c> │ │ │ │ + bhi f80a8 <__cxa_atexit@plt+0xebbd0> │ │ │ │ + ldr lr, [pc, #132] @ f80c8 <__cxa_atexit@plt+0xebbf0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #120] @ f80cc <__cxa_atexit@plt+0xebbf4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f809c <__cxa_atexit@plt+0xebbc4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f80b4 <__cxa_atexit@plt+0xebbdc> │ │ │ │ + ldr r3, [pc, #84] @ f80d0 <__cxa_atexit@plt+0xebbf8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - tst r8, #3 │ │ │ │ - beq f7d1c <__cxa_atexit@plt+0xeb844> │ │ │ │ - ldr r1, [pc, #112] @ f7d58 <__cxa_atexit@plt+0xeb880> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq f7d2c <__cxa_atexit@plt+0xeb854> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne f7d44 <__cxa_atexit@plt+0xeb86c> │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub r8, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ f7d5c <__cxa_atexit@plt+0xeb884> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq lr, [fp, #224] @ 0xe0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ f7dcc <__cxa_atexit@plt+0xeb8f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f7da4 <__cxa_atexit@plt+0xeb8cc> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f7dc0 <__cxa_atexit@plt+0xeb8e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ f7dd0 <__cxa_atexit@plt+0xeb8f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - bicseq lr, fp, ip, asr #28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f7e04 <__cxa_atexit@plt+0xeb92c> │ │ │ │ - ldr r3, [pc, #32] @ f7e10 <__cxa_atexit@plt+0xeb938> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - bicseq lr, fp, r4, lsl lr │ │ │ │ - biceq pc, r4, r0, lsl pc @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + bicseq lr, fp, r0, asr fp │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + biceq r4, r5, ip, asr r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f8118 <__cxa_atexit@plt+0xebc40> │ │ │ │ + ldr r2, [pc, #40] @ f8124 <__cxa_atexit@plt+0xebc4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + biceq r4, r5, r4, lsl r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f7e54 <__cxa_atexit@plt+0xeb97c> │ │ │ │ - ldr r8, [pc, #40] @ f7e5c <__cxa_atexit@plt+0xeb984> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ f7e60 <__cxa_atexit@plt+0xeb988> │ │ │ │ + bhi f8164 <__cxa_atexit@plt+0xebc8c> │ │ │ │ + ldr r2, [pc, #36] @ f816c <__cxa_atexit@plt+0xebc94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ f8170 <__cxa_atexit@plt+0xebc98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + b 16ad08c <__cxa_atexit@plt+0x16a0bb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r4, #232] @ 0xe8 │ │ │ │ - bicseq lr, fp, r8, asr sp │ │ │ │ + strdeq r4, [r5, #60] @ 0x3c │ │ │ │ + bicseq lr, fp, r4, asr sl │ │ │ │ + biceq r4, r5, r8, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f7e98 <__cxa_atexit@plt+0xeb9c0> │ │ │ │ + bhi f81ac <__cxa_atexit@plt+0xebcd4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f7ea0 <__cxa_atexit@plt+0xeb9c8> │ │ │ │ + ldr r1, [pc, #24] @ f81b4 <__cxa_atexit@plt+0xebcdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq lr, fp, r4, lsl sp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f7f24 <__cxa_atexit@plt+0xeba4c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f7f30 <__cxa_atexit@plt+0xeba58> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ f7f40 <__cxa_atexit@plt+0xeba68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ f7f44 <__cxa_atexit@plt+0xeba6c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ f7f48 <__cxa_atexit@plt+0xeba70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ f7f4c <__cxa_atexit@plt+0xeba74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b f8210 <__cxa_atexit@plt+0xebd38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, fp, r4, asr #25 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - bicseq lr, fp, r0, lsl #26 │ │ │ │ - ldrheq lr, [fp, #196] @ 0xc4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + bicseq lr, fp, r8, lsl #20 │ │ │ │ + biceq r4, r5, r4, lsl #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f7f84 <__cxa_atexit@plt+0xebaac> │ │ │ │ + bhi f81f0 <__cxa_atexit@plt+0xebd18> │ │ │ │ + ldr r2, [pc, #32] @ f81f8 <__cxa_atexit@plt+0xebd20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f7f8c <__cxa_atexit@plt+0xebab4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [pc, #20] @ f81fc <__cxa_atexit@plt+0xebd24> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, fp, r8, lsr #24 │ │ │ │ + bicseq lr, fp, ip, asr #19 │ │ │ │ + bicseq pc, fp, ip, lsl #1 │ │ │ │ + biceq r4, r5, r8, lsr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi f8010 <__cxa_atexit@plt+0xebb38> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f801c <__cxa_atexit@plt+0xebb44> │ │ │ │ - ldr lr, [pc, #104] @ f802c <__cxa_atexit@plt+0xebb54> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ f8030 <__cxa_atexit@plt+0xebb58> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ f8034 <__cxa_atexit@plt+0xebb5c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ f8038 <__cxa_atexit@plt+0xebb60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - bicseq lr, fp, ip, lsr #24 │ │ │ │ - ldrsheq lr, [fp, #184] @ 0xb8 │ │ │ │ - ldrsbeq lr, [fp, #180] @ 0xb4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f80b4 <__cxa_atexit@plt+0xebbdc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f80c0 <__cxa_atexit@plt+0xebbe8> │ │ │ │ - ldr lr, [pc, #100] @ f80d0 <__cxa_atexit@plt+0xebbf8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ f80d4 <__cxa_atexit@plt+0xebbfc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ f80d8 <__cxa_atexit@plt+0xebc00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - bicseq lr, fp, r4, lsr #22 │ │ │ │ - bicseq lr, fp, r4, lsr #29 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f81b0 <__cxa_atexit@plt+0xebcd8> │ │ │ │ - ldr lr, [pc, #212] @ f81d0 <__cxa_atexit@plt+0xebcf8> │ │ │ │ - add lr, pc, lr │ │ │ │ + bhi f82c8 <__cxa_atexit@plt+0xebdf0> │ │ │ │ + ldr r3, [pc, #196] @ f82e8 <__cxa_atexit@plt+0xebe10> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq f81a0 <__cxa_atexit@plt+0xebcc8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #44 @ 0x2c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc f81b8 <__cxa_atexit@plt+0xebce0> │ │ │ │ - ldr lr, [pc, #152] @ f81d4 <__cxa_atexit@plt+0xebcfc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ f81d8 <__cxa_atexit@plt+0xebd00> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq f82a8 <__cxa_atexit@plt+0xebdd0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne f82b8 <__cxa_atexit@plt+0xebde0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc f82d0 <__cxa_atexit@plt+0xebdf8> │ │ │ │ + ldr r9, [pc, #148] @ f82ec <__cxa_atexit@plt+0xebe14> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ f81dc <__cxa_atexit@plt+0xebd04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr lr, [pc, #144] @ f82f0 <__cxa_atexit@plt+0xebe18> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ + ldr r8, [pc, #120] @ f82f4 <__cxa_atexit@plt+0xebe1c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - ldrsheq lr, [fp, #208] @ 0xd0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + bicseq lr, fp, r8, lsr #19 │ │ │ │ + biceq r4, r5, r4, asr #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f8378 <__cxa_atexit@plt+0xebea0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f8264 <__cxa_atexit@plt+0xebd8c> │ │ │ │ - ldr lr, [pc, #108] @ f8270 <__cxa_atexit@plt+0xebd98> │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f838c <__cxa_atexit@plt+0xebeb4> │ │ │ │ + ldr r2, [pc, #116] @ f839c <__cxa_atexit@plt+0xebec4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #112] @ f83a0 <__cxa_atexit@plt+0xebec8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ f8274 <__cxa_atexit@plt+0xebd9c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ f8278 <__cxa_atexit@plt+0xebda0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r3, r0 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str ip, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r8, [pc, #88] @ f83a4 <__cxa_atexit@plt+0xebecc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - bicseq lr, fp, r8, lsr #26 │ │ │ │ - biceq pc, r4, r8, asr #11 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + ldrsbeq lr, [fp, #136] @ 0x88 │ │ │ │ + @ instruction: 0x01c54194 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f82c0 <__cxa_atexit@plt+0xebde8> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ f82c8 <__cxa_atexit@plt+0xebdf0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ f82cc <__cxa_atexit@plt+0xebdf4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + bhi f8438 <__cxa_atexit@plt+0xebf60> │ │ │ │ + ldr r2, [pc, #140] @ f8454 <__cxa_atexit@plt+0xebf7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f842c <__cxa_atexit@plt+0xebf54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f8440 <__cxa_atexit@plt+0xebf68> │ │ │ │ + ldr r3, [pc, #96] @ f8458 <__cxa_atexit@plt+0xebf80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #92] @ f845c <__cxa_atexit@plt+0xebf84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #-4]! │ │ │ │ + ldr r1, [pc, #84] @ f8460 <__cxa_atexit@plt+0xebf88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b f8210 <__cxa_atexit@plt+0xebd38> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq lr, [fp, #136] @ 0x88 │ │ │ │ - bicseq lr, fp, r8, ror #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f8304 <__cxa_atexit@plt+0xebe2c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f830c <__cxa_atexit@plt+0xebe34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, fp, r8, lsr #17 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + ldrdeq r4, [r5, #8] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f8390 <__cxa_atexit@plt+0xebeb8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f839c <__cxa_atexit@plt+0xebec4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ f83ac <__cxa_atexit@plt+0xebed4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ f83b0 <__cxa_atexit@plt+0xebed8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ f83b4 <__cxa_atexit@plt+0xebedc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ f83b8 <__cxa_atexit@plt+0xebee0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f84bc <__cxa_atexit@plt+0xebfe4> │ │ │ │ + ldr r2, [pc, #60] @ f84c8 <__cxa_atexit@plt+0xebff0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #56] @ f84cc <__cxa_atexit@plt+0xebff4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r1, [pc, #48] @ f84d0 <__cxa_atexit@plt+0xebff8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b f8210 <__cxa_atexit@plt+0xebd38> │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1633ec8 <__cxa_atexit@plt+0x16279f0> │ │ │ │ + biceq r4, r5, ip, lsr #3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f855c <__cxa_atexit@plt+0xec084> │ │ │ │ + ldr r3, [pc, #92] @ f8568 <__cxa_atexit@plt+0xec090> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8554 <__cxa_atexit@plt+0xec07c> │ │ │ │ + ldr r3, [pc, #72] @ f856c <__cxa_atexit@plt+0xec094> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f8554 <__cxa_atexit@plt+0xec07c> │ │ │ │ + ldr r3, [pc, #52] @ f8570 <__cxa_atexit@plt+0xec098> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #40] @ f8574 <__cxa_atexit@plt+0xec09c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, fp, r8, asr r8 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x01dbe894 │ │ │ │ - bicseq lr, fp, r8, asr #16 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f83f0 <__cxa_atexit@plt+0xebf18> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ f83f8 <__cxa_atexit@plt+0xebf20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrheq lr, [fp, #124] @ 0x7c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi f847c <__cxa_atexit@plt+0xebfa4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f8488 <__cxa_atexit@plt+0xebfb0> │ │ │ │ - ldr lr, [pc, #104] @ f8498 <__cxa_atexit@plt+0xebfc0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ f849c <__cxa_atexit@plt+0xebfc4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ f84a0 <__cxa_atexit@plt+0xebfc8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ f84a4 <__cxa_atexit@plt+0xebfcc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + bicseq lr, fp, r4, lsr #13 │ │ │ │ + biceq r4, r5, ip, lsl r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #56] @ f85c4 <__cxa_atexit@plt+0xec0ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq f85bc <__cxa_atexit@plt+0xec0e4> │ │ │ │ + ldr r3, [pc, #36] @ f85c8 <__cxa_atexit@plt+0xec0f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #24] @ f85cc <__cxa_atexit@plt+0xec0f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - bicseq lr, fp, r0, asr #15 │ │ │ │ - bicseq lr, fp, ip, lsl #15 │ │ │ │ - bicseq lr, fp, r8, ror #14 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f8520 <__cxa_atexit@plt+0xec048> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f852c <__cxa_atexit@plt+0xec054> │ │ │ │ - ldr lr, [pc, #100] @ f853c <__cxa_atexit@plt+0xec064> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + bicseq lr, fp, ip, lsr r6 │ │ │ │ + biceq r4, r5, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ f85fc <__cxa_atexit@plt+0xec124> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ f8600 <__cxa_atexit@plt+0xec128> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 198a650 <__cxa_atexit@plt+0x197e178> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrsheq lr, [fp, #92] @ 0x5c │ │ │ │ + @ instruction: 0x01c54090 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r9, [pc, #8] @ f8624 <__cxa_atexit@plt+0xec14c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ + bicseq lr, fp, r8, ror #24 │ │ │ │ + biceq r4, r5, r8, ror r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f86b0 <__cxa_atexit@plt+0xec1d8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f86bc <__cxa_atexit@plt+0xec1e4> │ │ │ │ + ldr r2, [pc, #112] @ f86cc <__cxa_atexit@plt+0xec1f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #108] @ f86d0 <__cxa_atexit@plt+0xec1f8> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ f8540 <__cxa_atexit@plt+0xec068> │ │ │ │ + ldr r0, [pc, #100] @ f86d4 <__cxa_atexit@plt+0xec1fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ f8544 <__cxa_atexit@plt+0xec06c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #84] @ f86d8 <__cxa_atexit@plt+0xec200> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r1, [r9, #24] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r8, [r9, #16]! │ │ │ │ + ldr r8, [pc, #52] @ f86dc <__cxa_atexit@plt+0xec204> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - ldrheq lr, [fp, #104] @ 0x68 │ │ │ │ - bicseq lr, fp, r8, lsr sl │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f861c <__cxa_atexit@plt+0xec144> │ │ │ │ - ldr lr, [pc, #212] @ f863c <__cxa_atexit@plt+0xec164> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq f860c <__cxa_atexit@plt+0xec134> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #44 @ 0x2c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc f8624 <__cxa_atexit@plt+0xec14c> │ │ │ │ - ldr lr, [pc, #152] @ f8640 <__cxa_atexit@plt+0xec168> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ f8644 <__cxa_atexit@plt+0xec16c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ f8648 <__cxa_atexit@plt+0xec170> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - bicseq lr, fp, r4, lsl #19 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + bicseq lr, fp, r4, lsr r5 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0x01dbea90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f86d0 <__cxa_atexit@plt+0xec1f8> │ │ │ │ - ldr lr, [pc, #108] @ f86dc <__cxa_atexit@plt+0xec204> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ f86e0 <__cxa_atexit@plt+0xec208> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ f86e4 <__cxa_atexit@plt+0xec20c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r3, r0 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str ip, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - ldrheq lr, [fp, #140] @ 0x8c │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 16acc20 <__cxa_atexit@plt+0x16a0748> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f8734 <__cxa_atexit@plt+0xec25c> │ │ │ │ - ldr r2, [pc, #56] @ f873c <__cxa_atexit@plt+0xec264> │ │ │ │ + bhi f8738 <__cxa_atexit@plt+0xec260> │ │ │ │ + ldr r2, [pc, #44] @ f8740 <__cxa_atexit@plt+0xec268> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ f8740 <__cxa_atexit@plt+0xec268> │ │ │ │ + ldr r1, [pc, #36] @ f8744 <__cxa_atexit@plt+0xec26c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ f8744 <__cxa_atexit@plt+0xec26c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + mov r9, #0 │ │ │ │ + b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq pc, r4, r0, ror #13 │ │ │ │ - bicseq lr, fp, ip, lsl #9 │ │ │ │ - bicseq lr, fp, r8, ror #9 │ │ │ │ - strdeq pc, [r4, #12] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r0, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f87f8 <__cxa_atexit@plt+0xec320> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc f8804 <__cxa_atexit@plt+0xec32c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ f8814 <__cxa_atexit@plt+0xec33c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr ip, [r7, #20] │ │ │ │ - sub r2, r6, #27 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ f8818 <__cxa_atexit@plt+0xec340> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + bicseq lr, fp, r4, lsl #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f877c <__cxa_atexit@plt+0xec2a4> │ │ │ │ + ldr r2, [pc, #28] @ f8788 <__cxa_atexit@plt+0xec2b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ f881c <__cxa_atexit@plt+0xec344> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #4]! │ │ │ │ - str r8, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #96] @ f8820 <__cxa_atexit@plt+0xec348> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #92] @ f8824 <__cxa_atexit@plt+0xec34c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r0 │ │ │ │ - str r2, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r0, #8] │ │ │ │ - str ip, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r8, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - str lr, [r0, #28] │ │ │ │ - str r1, [r0, #32] │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq lr, fp, ip, lsl r4 │ │ │ │ - @ instruction: 0x01dbe798 │ │ │ │ - @ instruction: 0xfffffad4 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - biceq pc, r4, r0, lsl r5 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + @ instruction: 0x01dbe490 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi f8914 <__cxa_atexit@plt+0xec43c> │ │ │ │ - ldr lr, [pc, #232] @ f8934 <__cxa_atexit@plt+0xec45c> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f8838 <__cxa_atexit@plt+0xec360> │ │ │ │ + ldr lr, [pc, #172] @ f8858 <__cxa_atexit@plt+0xec380> │ │ │ │ add lr, pc, lr │ │ │ │ - add r7, r3, #8 │ │ │ │ - ldm r7, {r0, r1, r2, r7} │ │ │ │ - ldr r9, [pc, #220] @ f8938 <__cxa_atexit@plt+0xec460> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #160] @ f885c <__cxa_atexit@plt+0xec384> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq f8908 <__cxa_atexit@plt+0xec430> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #60 @ 0x3c │ │ │ │ - cmp r2, ip │ │ │ │ - bcc f8920 <__cxa_atexit@plt+0xec448> │ │ │ │ - ldr lr, [pc, #168] @ f893c <__cxa_atexit@plt+0xec464> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #164] @ f8940 <__cxa_atexit@plt+0xec468> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #160] @ f8944 <__cxa_atexit@plt+0xec46c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - sub r1, ip, #39 @ 0x27 │ │ │ │ - ldmib r5, {r3, r8} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r9, [pc, #124] @ f8948 <__cxa_atexit@plt+0xec470> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - str r9, [r1, #36]! @ 0x24 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - add r1, r6, #8 │ │ │ │ - stm r1, {r0, r3, lr} │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - mov r6, ip │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + beq f882c <__cxa_atexit@plt+0xec354> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f8844 <__cxa_atexit@plt+0xec36c> │ │ │ │ + ldr r2, [pc, #124] @ f8860 <__cxa_atexit@plt+0xec388> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [pc, #100] @ f8864 <__cxa_atexit@plt+0xec38c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #92] @ f8868 <__cxa_atexit@plt+0xec390> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #60 @ 0x3c │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, ip │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - bicseq lr, fp, r0, asr #6 │ │ │ │ - @ instruction: 0xfffff850 │ │ │ │ - @ instruction: 0xfffff580 │ │ │ │ - @ instruction: 0x01dbe698 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - biceq pc, r4, ip, ror #7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + bicseq lr, fp, r8, ror #7 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + ldrsheq lr, [fp, #48] @ 0x30 │ │ │ │ + bicseq lr, fp, ip, ror sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #60 @ 0x3c │ │ │ │ - cmp r2, lr │ │ │ │ - bcc f89e8 <__cxa_atexit@plt+0xec510> │ │ │ │ - ldr r8, [pc, #136] @ f89f8 <__cxa_atexit@plt+0xec520> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #132] @ f89fc <__cxa_atexit@plt+0xec524> │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f88d4 <__cxa_atexit@plt+0xec3fc> │ │ │ │ + ldr r2, [pc, #80] @ f88e0 <__cxa_atexit@plt+0xec408> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [pc, #56] @ f88e4 <__cxa_atexit@plt+0xec40c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #48] @ f88e8 <__cxa_atexit@plt+0xec410> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + bicseq lr, fp, r4, asr #6 │ │ │ │ + ldrsbeq lr, [fp, #144] @ 0x90 │ │ │ │ + biceq r3, r5, ip, ror #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #96 @ 0x60 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f89b8 <__cxa_atexit@plt+0xec4e0> │ │ │ │ + ldr r2, [pc, #176] @ f89c8 <__cxa_atexit@plt+0xec4f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #172] @ f89cc <__cxa_atexit@plt+0xec4f4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r0, r6, #50 @ 0x32 │ │ │ │ + sub ip, r6, #62 @ 0x3e │ │ │ │ + ldr r2, [pc, #152] @ f89d0 <__cxa_atexit@plt+0xec4f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ + str r8, [r3, #64] @ 0x40 │ │ │ │ + ldr r9, [pc, #136] @ f89d4 <__cxa_atexit@plt+0xec4fc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - sub r1, lr, #39 @ 0x27 │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r1, [pc, #96] @ f8a00 <__cxa_atexit@plt+0xec528> │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov lr, r3 │ │ │ │ + str sl, [lr, #52]! @ 0x34 │ │ │ │ + mov sl, r3 │ │ │ │ + ldr r1, [pc, #116] @ f89d8 <__cxa_atexit@plt+0xec500> │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r1, [pc, #56] @ f8a04 <__cxa_atexit@plt+0xec52c> │ │ │ │ + str r1, [sl, #68]! @ 0x44 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ + str r8, [r3, #80] @ 0x50 │ │ │ │ + ldr r0, [pc, #100] @ f89dc <__cxa_atexit@plt+0xec504> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r3, #84 @ 0x54 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + mov r0, r3 │ │ │ │ + ldr r1, [pc, #84] @ f89e0 <__cxa_atexit@plt+0xec508> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - mov r6, lr │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r0, #60 @ 0x3c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffff4ac │ │ │ │ - bicseq lr, fp, r4, asr #11 │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - @ instruction: 0xfffff718 │ │ │ │ - biceq pc, r4, ip, lsr #6 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + str r1, [r0, #12]! │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str ip, [r3, #48] @ 0x30 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #96 @ 0x60 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffebbc │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + ldrheq lr, [fp, #40] @ 0x28 │ │ │ │ + ldrsbeq lr, [fp, #40] @ 0x28 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + bicseq lr, fp, r8, asr r2 │ │ │ │ + @ instruction: 0xfffff69c │ │ │ │ + biceq r3, r5, r8, lsl #27 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ + sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi f8a5c <__cxa_atexit@plt+0xec584> │ │ │ │ + bhi f8a44 <__cxa_atexit@plt+0xec56c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f8a64 <__cxa_atexit@plt+0xec58c> │ │ │ │ - ldr r1, [pc, #64] @ f8a80 <__cxa_atexit@plt+0xec5a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ f8a84 <__cxa_atexit@plt+0xec5ac> │ │ │ │ + bcc f8a50 <__cxa_atexit@plt+0xec578> │ │ │ │ + ldr r5, [pc, #68] @ f8a60 <__cxa_atexit@plt+0xec588> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #56] @ f8a64 <__cxa_atexit@plt+0xec58c> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r8, [r3, #8] │ │ │ │ + str r0, [r2] │ │ │ │ + str r5, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ mov r6, r3 │ │ │ │ - b f8a6c <__cxa_atexit@plt+0xec594> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ f8a7c <__cxa_atexit@plt+0xec5a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01c4f398 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff224 │ │ │ │ - strheq pc, [r4, #32] @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r3, r5, ip, lsl ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #52] @ f8ab4 <__cxa_atexit@plt+0xec5dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f8aac <__cxa_atexit@plt+0xec5d4> │ │ │ │ + ldr r3, [pc, #36] @ f8ab8 <__cxa_atexit@plt+0xec5e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r8, [pc, #20] @ f8abc <__cxa_atexit@plt+0xec5e4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + bicseq lr, fp, ip, lsl r2 │ │ │ │ + bicseq lr, fp, ip, lsl #7 │ │ │ │ + biceq r3, r5, r4, asr #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ f8aec <__cxa_atexit@plt+0xec614> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r8, [pc, #8] @ f8af0 <__cxa_atexit@plt+0xec618> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ + ldrsbeq lr, [fp, #28] │ │ │ │ + bicseq lr, fp, ip, asr #6 │ │ │ │ + biceq r3, r5, r8, ror ip │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f8b2c <__cxa_atexit@plt+0xec654> │ │ │ │ + ldr r3, [pc, #28] @ f8b34 <__cxa_atexit@plt+0xec65c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r3, r5, r8, lsr ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ f8b58 <__cxa_atexit@plt+0xec680> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1ba4954 <__cxa_atexit@plt+0x1b9847c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + biceq r3, r5, r4, lsl ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r0, r7 │ │ │ │ mov r3, r6 │ │ │ │ + mov r1, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f8b04 <__cxa_atexit@plt+0xec62c> │ │ │ │ - ldr r8, [pc, #96] @ f8b10 <__cxa_atexit@plt+0xec638> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ f8b14 <__cxa_atexit@plt+0xec63c> │ │ │ │ + bcc f8bf8 <__cxa_atexit@plt+0xec720> │ │ │ │ + ldr lr, [pc, #148] @ f8c20 <__cxa_atexit@plt+0xec748> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ f8b18 <__cxa_atexit@plt+0xec640> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0xfffff1f4 │ │ │ │ - bicseq lr, fp, r8, ror r4 │ │ │ │ - biceq pc, r4, r8, lsl #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + ldmib r1, {r5, r7} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r5, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r1, #12 │ │ │ │ + sub lr, r6, #7 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq f8bf0 <__cxa_atexit@plt+0xec718> │ │ │ │ + add r1, r1, #8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi f8c14 <__cxa_atexit@plt+0xec73c> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f8c0c <__cxa_atexit@plt+0xec734> │ │ │ │ + ldr r5, [pc, #88] @ f8c24 <__cxa_atexit@plt+0xec74c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #84] @ f8c28 <__cxa_atexit@plt+0xec750> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + str r2, [r1] │ │ │ │ + str r5, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r1 │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ + mov r7, lr │ │ │ │ + b 1ba4688 <__cxa_atexit@plt+0x1b981b0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r0 │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + mov r0, #8 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, lr │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + biceq r3, r5, r0, asr fp │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f8b5c <__cxa_atexit@plt+0xec684> │ │ │ │ - ldr r8, [pc, #40] @ f8b64 <__cxa_atexit@plt+0xec68c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ f8b68 <__cxa_atexit@plt+0xec690> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi f8c88 <__cxa_atexit@plt+0xec7b0> │ │ │ │ + ldr r2, [pc, #76] @ f8c9c <__cxa_atexit@plt+0xec7c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r2, r3, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f8c90 <__cxa_atexit@plt+0xec7b8> │ │ │ │ + ldr r3, [pc, #44] @ f8ca0 <__cxa_atexit@plt+0xec7c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r4, #16] │ │ │ │ - bicseq lr, fp, r0, asr r0 │ │ │ │ - strheq pc, [r4, #24] @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r8, r6 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + ldrdeq r3, [r5, #172] @ 0xac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ f8cd8 <__cxa_atexit@plt+0xec800> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #28] @ f8cdc <__cxa_atexit@plt+0xec804> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #20] @ f8ce0 <__cxa_atexit@plt+0xec808> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + add r9, r2, #1 │ │ │ │ + b 88fa78 <__cxa_atexit@plt+0x8835a0> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq r3, r5, r4, lsr #17 │ │ │ │ + bicseq lr, fp, r4, asr #10 │ │ │ │ + @ instruction: 0x01c53a9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #56] @ f8d34 <__cxa_atexit@plt+0xec85c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f8d2c <__cxa_atexit@plt+0xec854> │ │ │ │ + ldr r3, [pc, #32] @ f8d38 <__cxa_atexit@plt+0xec860> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + biceq r3, r5, r0, asr sl │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f8bd0 <__cxa_atexit@plt+0xec6f8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f8bdc <__cxa_atexit@plt+0xec704> │ │ │ │ - ldr r1, [pc, #76] @ f8bec <__cxa_atexit@plt+0xec714> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #72] @ f8bf0 <__cxa_atexit@plt+0xec718> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r2, r5, r7} │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r7, [r8, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi f8d94 <__cxa_atexit@plt+0xec8bc> │ │ │ │ + ldr r2, [pc, #72] @ f8da8 <__cxa_atexit@plt+0xec8d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f8d9c <__cxa_atexit@plt+0xec8c4> │ │ │ │ + ldr r3, [pc, #44] @ f8dac <__cxa_atexit@plt+0xec8d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - ldrsheq sp, [fp, #244] @ 0xf4 │ │ │ │ - biceq lr, r4, r0, asr ip │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + biceq r3, r5, r8, asr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1520530 <__cxa_atexit@plt+0x1514058> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1ba4688 <__cxa_atexit@plt+0x1b981b0> │ │ │ │ + strheq r3, [r5, #144] @ 0x90 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f8c38 <__cxa_atexit@plt+0xec760> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ f8c40 <__cxa_atexit@plt+0xec768> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ f8c44 <__cxa_atexit@plt+0xec76c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + bhi f8e34 <__cxa_atexit@plt+0xec95c> │ │ │ │ + ldr r2, [pc, #72] @ f8e48 <__cxa_atexit@plt+0xec970> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f8e3c <__cxa_atexit@plt+0xec964> │ │ │ │ + ldr r3, [pc, #44] @ f8e4c <__cxa_atexit@plt+0xec974> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, fp, r0, lsl #31 │ │ │ │ - ldrsheq lr, [fp, #64] @ 0x40 │ │ │ │ - biceq pc, r4, ip, ror #1 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + biceq r3, r5, r8, lsr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1520530 <__cxa_atexit@plt+0x1514058> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1ba47c4 <__cxa_atexit@plt+0x1b982ec> │ │ │ │ + biceq r3, r5, r0, lsl r9 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f8cf4 <__cxa_atexit@plt+0xec81c> │ │ │ │ - ldr r6, [pc, #168] @ f8d18 <__cxa_atexit@plt+0xec840> │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r8, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq f8ce4 <__cxa_atexit@plt+0xec80c> │ │ │ │ + bhi f8eec <__cxa_atexit@plt+0xeca14> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #40 @ 0x28 │ │ │ │ + add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f8d08 <__cxa_atexit@plt+0xec830> │ │ │ │ - ldr lr, [pc, #128] @ f8d20 <__cxa_atexit@plt+0xec848> │ │ │ │ + bcc f8ef8 <__cxa_atexit@plt+0xeca20> │ │ │ │ + ldr lr, [pc, #84] @ f8f08 <__cxa_atexit@plt+0xeca30> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r0, [pc, #80] @ f8f0c <__cxa_atexit@plt+0xeca34> │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldmda r5, {r0, r7} │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr lr, [pc, #104] @ f8d24 <__cxa_atexit@plt+0xec84c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r2, #32] │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - add r1, r2, #8 │ │ │ │ - stm r1, {r3, r7, r8} │ │ │ │ - str r0, [r2, #20] │ │ │ │ - mov r8, r2 │ │ │ │ - str lr, [r8, #24]! │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r8, [pc, #68] @ f8f10 <__cxa_atexit@plt+0xeca38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + stmib r2, {r0, r1, lr} │ │ │ │ + str r7, [r2, #16] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #10 │ │ │ │ mov r5, r3 │ │ │ │ + b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ f8d1c <__cxa_atexit@plt+0xec844> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - biceq pc, r4, r8, lsl r1 @ │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - biceq pc, r4, r0, lsl r0 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + biceq r3, r5, ip, asr r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f8d90 <__cxa_atexit@plt+0xec8b8> │ │ │ │ - ldr lr, [pc, #76] @ f8d9c <__cxa_atexit@plt+0xec8c4> │ │ │ │ - add lr, pc, lr │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #60] @ f8f68 <__cxa_atexit@plt+0xeca90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f8f60 <__cxa_atexit@plt+0xeca88> │ │ │ │ + ldr r3, [pc, #32] @ f8f6c <__cxa_atexit@plt+0xeca94> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldmib r5, {r0, r3, r7} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #56] @ f8da0 <__cxa_atexit@plt+0xec8c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r9, #32] │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r8, r9 │ │ │ │ - str lr, [r8, #24]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - biceq lr, r4, r0, lsl #31 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + biceq r3, r5, r8, lsl #16 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f8de4 <__cxa_atexit@plt+0xec90c> │ │ │ │ - ldr r8, [pc, #40] @ f8dec <__cxa_atexit@plt+0xec914> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ f8df0 <__cxa_atexit@plt+0xec918> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi f8fdc <__cxa_atexit@plt+0xecb04> │ │ │ │ + ldr r2, [pc, #72] @ f8ff0 <__cxa_atexit@plt+0xecb18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f8fe4 <__cxa_atexit@plt+0xecb0c> │ │ │ │ + ldr r3, [pc, #44] @ f8ff4 <__cxa_atexit@plt+0xecb1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq lr, r4, r8, ror #30 │ │ │ │ - bicseq sp, fp, r8, asr #27 │ │ │ │ - biceq lr, r4, r0, asr sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + biceq r3, r5, r0, lsl #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1520530 <__cxa_atexit@plt+0x1514058> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1ba4724 <__cxa_atexit@plt+0x1b9824c> │ │ │ │ + biceq r3, r5, r8, ror r7 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f8e38 <__cxa_atexit@plt+0xec960> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ f8e40 <__cxa_atexit@plt+0xec968> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ f8e44 <__cxa_atexit@plt+0xec96c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + bhi f905c <__cxa_atexit@plt+0xecb84> │ │ │ │ + ldr r2, [pc, #28] @ f9064 <__cxa_atexit@plt+0xecb8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1ba4954 <__cxa_atexit@plt+0x1b9847c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, fp, r0, lsl #27 │ │ │ │ - ldrsheq lr, [fp, #32] │ │ │ │ - biceq lr, r4, ip, ror #29 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq r3, r5, r8, lsr r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f912c <__cxa_atexit@plt+0xecc54> │ │ │ │ + ldr r2, [pc, #168] @ f9138 <__cxa_atexit@plt+0xecc60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq f90cc <__cxa_atexit@plt+0xecbf4> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne f90f4 <__cxa_atexit@plt+0xecc1c> │ │ │ │ + ldr r7, [pc, #148] @ f914c <__cxa_atexit@plt+0xecc74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #144] @ f9150 <__cxa_atexit@plt+0xecc78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #140] @ f9154 <__cxa_atexit@plt+0xecc7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + b f910c <__cxa_atexit@plt+0xecc34> │ │ │ │ + add r2, r3, #20 │ │ │ │ + ldr r7, [pc, #112] @ f9148 <__cxa_atexit@plt+0xecc70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba4688 <__cxa_atexit@plt+0x1b981b0> │ │ │ │ + ldr r7, [pc, #64] @ f913c <__cxa_atexit@plt+0xecc64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #60] @ f9140 <__cxa_atexit@plt+0xecc68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #56] @ f9144 <__cxa_atexit@plt+0xecc6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str lr, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #10 │ │ │ │ + b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + @ instruction: 0xfffffba8 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + @ instruction: 0xfffffc44 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + biceq r3, r5, r8, lsl r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #60] @ f91ac <__cxa_atexit@plt+0xeccd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f8f08 <__cxa_atexit@plt+0xeca30> │ │ │ │ - ldr r7, [pc, #196] @ f8f30 <__cxa_atexit@plt+0xeca58> │ │ │ │ + bhi f91a4 <__cxa_atexit@plt+0xecccc> │ │ │ │ + ldr r3, [pc, #32] @ f91b0 <__cxa_atexit@plt+0xeccd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffff9b0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + biceq r3, r5, r8, lsr #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #60] @ f921c <__cxa_atexit@plt+0xecd44> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq f8ef8 <__cxa_atexit@plt+0xeca20> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #56 @ 0x38 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc f8f18 <__cxa_atexit@plt+0xeca40> │ │ │ │ - ldr r8, [pc, #168] @ f8f38 <__cxa_atexit@plt+0xeca60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #164] @ f8f3c <__cxa_atexit@plt+0xeca64> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f9214 <__cxa_atexit@plt+0xecd3c> │ │ │ │ + ldr r3, [pc, #32] @ f9220 <__cxa_atexit@plt+0xecd48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffff940 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi f92cc <__cxa_atexit@plt+0xecdf4> │ │ │ │ + ldr lr, [pc, #148] @ f92ec <__cxa_atexit@plt+0xece14> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r9, [r9, #7] │ │ │ │ - ldmda r5, {r7, ip} │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - sub r0, r2, #34 @ 0x22 │ │ │ │ - ldr r3, [pc, #140] @ f8f40 <__cxa_atexit@plt+0xeca68> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r8, [pc, #132] @ f8f44 <__cxa_atexit@plt+0xeca6c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r3, r6 │ │ │ │ - str lr, [r3, #28]! │ │ │ │ - add lr, r6, #36 @ 0x24 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - sub r7, r2, #6 │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #136] @ f92f0 <__cxa_atexit@plt+0xece18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f92c0 <__cxa_atexit@plt+0xecde8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc f92d8 <__cxa_atexit@plt+0xece00> │ │ │ │ + ldr lr, [pc, #100] @ f92f4 <__cxa_atexit@plt+0xece1c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r3, r7} │ │ │ │ + sub r7, r2, #15 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ f8f34 <__cxa_atexit@plt+0xeca5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - biceq lr, r4, ip, lsl #30 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - bicseq sp, fp, r4, lsr sp │ │ │ │ - bicseq sp, fp, ip, asr sp │ │ │ │ - strdeq lr, [r4, #208] @ 0xd0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + bicseq sp, fp, ip, lsr r9 │ │ │ │ + ldrsheq sp, [fp, #248] @ 0xf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f8fdc <__cxa_atexit@plt+0xecb04> │ │ │ │ - ldr r2, [pc, #120] @ f8fe8 <__cxa_atexit@plt+0xecb10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #116] @ f8fec <__cxa_atexit@plt+0xecb14> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ + bcc f9348 <__cxa_atexit@plt+0xece70> │ │ │ │ + ldr lr, [pc, #56] @ f9354 <__cxa_atexit@plt+0xece7c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - sub r0, r6, #34 @ 0x22 │ │ │ │ - ldr r8, [pc, #88] @ f8ff0 <__cxa_atexit@plt+0xecb18> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [pc, #84] @ f8ff4 <__cxa_atexit@plt+0xecb1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #28]! │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - bicseq sp, fp, r4, lsl #25 │ │ │ │ - bicseq sp, fp, r8, asr #24 │ │ │ │ - biceq lr, r4, ip, lsr #26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f9038 <__cxa_atexit@plt+0xecb60> │ │ │ │ - ldr r8, [pc, #40] @ f9040 <__cxa_atexit@plt+0xecb68> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ f9044 <__cxa_atexit@plt+0xecb6c> │ │ │ │ + bicseq sp, fp, ip, ror #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f93bc <__cxa_atexit@plt+0xecee4> │ │ │ │ + ldr r2, [pc, #76] @ f93cc <__cxa_atexit@plt+0xecef4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ f93d0 <__cxa_atexit@plt+0xecef8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ f93d4 <__cxa_atexit@plt+0xecefc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - biceq lr, r4, r4, lsl sp │ │ │ │ - bicseq sp, fp, r4, ror fp │ │ │ │ - strdeq lr, [r4, #124] @ 0x7c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f908c <__cxa_atexit@plt+0xecbb4> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ f9094 <__cxa_atexit@plt+0xecbbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ f9098 <__cxa_atexit@plt+0xecbc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq sp, fp, ip, lsr #22 │ │ │ │ - @ instruction: 0x01dbe09c │ │ │ │ - biceq lr, r4, r8, lsr #15 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f9100 <__cxa_atexit@plt+0xecc28> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc f910c <__cxa_atexit@plt+0xecc34> │ │ │ │ - ldr r1, [pc, #76] @ f911c <__cxa_atexit@plt+0xecc44> │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0x01dbd894 │ │ │ │ + bicseq sp, fp, r0, lsr r8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f942c <__cxa_atexit@plt+0xecf54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f9438 <__cxa_atexit@plt+0xecf60> │ │ │ │ + ldr r5, [pc, #60] @ f9448 <__cxa_atexit@plt+0xecf70> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #56] @ f944c <__cxa_atexit@plt+0xecf74> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #72] @ f9120 <__cxa_atexit@plt+0xecc48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r2, r5, r7} │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmib r3, {r5, r8} │ │ │ │ + str r1, [r2] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - bicseq sp, fp, r4, asr #21 │ │ │ │ - biceq lr, r4, r0, lsl ip │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #28] @ f947c <__cxa_atexit@plt+0xecfa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + ldrne r0, [r5, #4]! │ │ │ │ + ldrne r7, [r8, #7] │ │ │ │ + ldreq r0, [r8] │ │ │ │ + moveq r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f9508 <__cxa_atexit@plt+0xed030> │ │ │ │ + ldr r2, [pc, #92] @ f9514 <__cxa_atexit@plt+0xed03c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq f94fc <__cxa_atexit@plt+0xed024> │ │ │ │ + ldr r7, [pc, #60] @ f9518 <__cxa_atexit@plt+0xed040> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r9, [r3, #-8] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ f9544 <__cxa_atexit@plt+0xed06c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f9568 <__cxa_atexit@plt+0xed090> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr r7, [pc, #12] @ f957c <__cxa_atexit@plt+0xed0a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + bicseq sp, fp, r0, asr #14 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f91d0 <__cxa_atexit@plt+0xeccf8> │ │ │ │ - ldr r6, [pc, #168] @ f91f4 <__cxa_atexit@plt+0xecd1c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r8, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq f91c0 <__cxa_atexit@plt+0xecce8> │ │ │ │ + bhi f960c <__cxa_atexit@plt+0xed134> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #40 @ 0x28 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc f91e4 <__cxa_atexit@plt+0xecd0c> │ │ │ │ - ldr lr, [pc, #128] @ f91fc <__cxa_atexit@plt+0xecd24> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldmda r5, {r1, r7} │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr lr, [pc, #104] @ f9200 <__cxa_atexit@plt+0xecd28> │ │ │ │ + bcc f9618 <__cxa_atexit@plt+0xed140> │ │ │ │ + ldr lr, [pc, #140] @ f963c <__cxa_atexit@plt+0xed164> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r0, [pc, #136] @ f9640 <__cxa_atexit@plt+0xed168> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + add r9, r7, #8 │ │ │ │ + ldm r9, {r0, r1, r9} │ │ │ │ + str lr, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ - add r0, r2, #24 │ │ │ │ - stm r0, {r3, r7, r8} │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - mov r8, r2 │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi f9628 <__cxa_atexit@plt+0xed150> │ │ │ │ + ldr r7, [pc, #92] @ f9644 <__cxa_atexit@plt+0xed16c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f9600 <__cxa_atexit@plt+0xed128> │ │ │ │ + mov r7, r9 │ │ │ │ + b f6c20 <__cxa_atexit@plt+0xea748> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ f91f8 <__cxa_atexit@plt+0xecd20> │ │ │ │ + ldr r7, [pc, #24] @ f9648 <__cxa_atexit@plt+0xed170> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + bicseq sp, fp, ip, ror #11 │ │ │ │ + @ instruction: 0xffffd634 │ │ │ │ + biceq r2, r5, ip, lsr #30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub lr, r5, #8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi f96e0 <__cxa_atexit@plt+0xed208> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f96ec <__cxa_atexit@plt+0xed214> │ │ │ │ + ldr r1, [pc, #148] @ f9710 <__cxa_atexit@plt+0xed238> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + add r9, r7, #12 │ │ │ │ + ldm r9, {r0, r3, r9} │ │ │ │ + ldr r7, [pc, #128] @ f9714 <__cxa_atexit@plt+0xed23c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + sub r0, r5, #20 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi f96fc <__cxa_atexit@plt+0xed224> │ │ │ │ + ldr r7, [pc, #92] @ f9718 <__cxa_atexit@plt+0xed240> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq f96d4 <__cxa_atexit@plt+0xed1fc> │ │ │ │ + mov r7, r9 │ │ │ │ + b f6f80 <__cxa_atexit@plt+0xeaaa8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ f971c <__cxa_atexit@plt+0xed244> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + bx r0 │ │ │ │ + bicseq sp, fp, r8, lsr #10 │ │ │ │ + bicseq sp, fp, r4, lsl r7 │ │ │ │ + @ instruction: 0xffffd8c0 │ │ │ │ + biceq r2, r5, ip, asr lr │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f978c <__cxa_atexit@plt+0xed2b4> │ │ │ │ + ldr lr, [pc, #88] @ f9798 <__cxa_atexit@plt+0xed2c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #64] @ f979c <__cxa_atexit@plt+0xed2c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9784 <__cxa_atexit@plt+0xed2ac> │ │ │ │ + b f97a8 <__cxa_atexit@plt+0xed2d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + bicseq sp, fp, r8, asr #8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + and r2, r7, #3 │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne f9840 <__cxa_atexit@plt+0xed368> │ │ │ │ + ldr r3, [pc, #292] @ f98ec <__cxa_atexit@plt+0xed414> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq f98c0 <__cxa_atexit@plt+0xed3e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f98c8 <__cxa_atexit@plt+0xed3f0> │ │ │ │ + ldr lr, [pc, #260] @ f98f0 <__cxa_atexit@plt+0xed418> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr lr, [pc, #216] @ f98f4 <__cxa_atexit@plt+0xed41c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + b f98b4 <__cxa_atexit@plt+0xed3dc> │ │ │ │ + ldr r3, [pc, #152] @ f98e0 <__cxa_atexit@plt+0xed408> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq f98c0 <__cxa_atexit@plt+0xed3e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc f98d0 <__cxa_atexit@plt+0xed3f8> │ │ │ │ + ldr lr, [pc, #120] @ f98e4 <__cxa_atexit@plt+0xed40c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr lr, [pc, #84] @ f98e8 <__cxa_atexit@plt+0xed410> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + b f98d4 <__cxa_atexit@plt+0xed3fc> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - biceq lr, r4, ip, asr #24 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - biceq lr, r4, r4, lsr fp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f926c <__cxa_atexit@plt+0xecd94> │ │ │ │ - ldr lr, [pc, #76] @ f9278 <__cxa_atexit@plt+0xecda0> │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + ldrsheq sp, [fp, #148] @ 0x94 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + bicseq sp, fp, ip, ror #20 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f9974 <__cxa_atexit@plt+0xed49c> │ │ │ │ + ldr lr, [pc, #100] @ f9980 <__cxa_atexit@plt+0xed4a8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldmib r5, {r0, r3, r7} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #56] @ f927c <__cxa_atexit@plt+0xecda4> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr lr, [pc, #56] @ f9984 <__cxa_atexit@plt+0xed4ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + bicseq sp, fp, ip, lsr r9 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f99fc <__cxa_atexit@plt+0xed524> │ │ │ │ + ldr lr, [pc, #92] @ f9a08 <__cxa_atexit@plt+0xed530> │ │ │ │ add lr, pc, lr │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - str r7, [r9, #28] │ │ │ │ - str r2, [r9, #32] │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - mov r8, r9 │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr lr, [pc, #56] @ f9a0c <__cxa_atexit@plt+0xed534> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - biceq lr, r4, r4, lsr #21 │ │ │ │ + @ instruction: 0xfffffbd8 │ │ │ │ + ldrheq sp, [fp, #132] @ 0x84 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f9a80 <__cxa_atexit@plt+0xed5a8> │ │ │ │ + ldr lr, [pc, #88] @ f9a90 <__cxa_atexit@plt+0xed5b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #68] @ f9a94 <__cxa_atexit@plt+0xed5bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #60] @ f9a98 <__cxa_atexit@plt+0xed5c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, r8, r9} │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + bicseq sp, fp, ip, asr #3 │ │ │ │ + bicseq sp, fp, r4, ror r1 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi f92c0 <__cxa_atexit@plt+0xecde8> │ │ │ │ - ldr r8, [pc, #40] @ f92c8 <__cxa_atexit@plt+0xecdf0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ f92cc <__cxa_atexit@plt+0xecdf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi f9ad0 <__cxa_atexit@plt+0xed5f8> │ │ │ │ + ldr r2, [pc, #28] @ f9ad8 <__cxa_atexit@plt+0xed600> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r1, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f9b38 <__cxa_atexit@plt+0xed660> │ │ │ │ + ldr lr, [pc, #68] @ f9b44 <__cxa_atexit@plt+0xed66c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #64] @ f9b48 <__cxa_atexit@plt+0xed670> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #16]! │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + str r8, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r8, r6, #15 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #28] @ f9b78 <__cxa_atexit@plt+0xed6a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + ldrne r0, [r5, #4]! │ │ │ │ + ldrne r7, [r8, #7] │ │ │ │ + ldreq r0, [r8] │ │ │ │ + moveq r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - biceq lr, r4, ip, lsl #21 │ │ │ │ - bicseq sp, fp, ip, ror #17 │ │ │ │ - biceq lr, r4, r4, ror r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f9314 <__cxa_atexit@plt+0xece3c> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ f931c <__cxa_atexit@plt+0xece44> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f9c44 <__cxa_atexit@plt+0xed76c> │ │ │ │ + ldr lr, [pc, #180] @ f9c64 <__cxa_atexit@plt+0xed78c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #168] @ f9c68 <__cxa_atexit@plt+0xed790> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ f9320 <__cxa_atexit@plt+0xece48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq f9c38 <__cxa_atexit@plt+0xed760> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc f9c50 <__cxa_atexit@plt+0xed778> │ │ │ │ + ldr lr, [pc, #132] @ f9c6c <__cxa_atexit@plt+0xed794> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr ip, [r5, #-8]! │ │ │ │ + sub r0, r3, #26 │ │ │ │ + ldr r9, [pc, #104] @ f9c70 <__cxa_atexit@plt+0xed798> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq sp, fp, r4, lsr #17 │ │ │ │ - bicseq sp, fp, r4, lsl lr │ │ │ │ - biceq lr, r4, r0, lsl sl │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + bicseq ip, fp, r4, ror #31 │ │ │ │ + bicseq sp, fp, ip, lsr r0 │ │ │ │ + bicseq sp, fp, r0, lsl #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f9ce4 <__cxa_atexit@plt+0xed80c> │ │ │ │ + ldr lr, [pc, #88] @ f9cf0 <__cxa_atexit@plt+0xed818> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + sub r0, r6, #26 │ │ │ │ + ldr r9, [pc, #60] @ f9cf4 <__cxa_atexit@plt+0xed81c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq ip, fp, ip, lsl #31 │ │ │ │ + ldrsbeq sp, [fp, #80] @ 0x50 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f9d5c <__cxa_atexit@plt+0xed884> │ │ │ │ + ldr r2, [pc, #76] @ f9d6c <__cxa_atexit@plt+0xed894> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ f9d70 <__cxa_atexit@plt+0xed898> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ f9d74 <__cxa_atexit@plt+0xed89c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + ldrsheq ip, [fp, #228] @ 0xe4 │ │ │ │ + @ instruction: 0x01dbce90 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi f9dcc <__cxa_atexit@plt+0xed8f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc f9dd8 <__cxa_atexit@plt+0xed900> │ │ │ │ + ldr r5, [pc, #60] @ f9de8 <__cxa_atexit@plt+0xed910> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, #56] @ f9dec <__cxa_atexit@plt+0xed914> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + stmib r3, {r5, r9} │ │ │ │ + str r1, [r2] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi f93cc <__cxa_atexit@plt+0xecef4> │ │ │ │ - ldr r7, [pc, #172] @ f93f4 <__cxa_atexit@plt+0xecf1c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #28] @ f9e1c <__cxa_atexit@plt+0xed944> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq f93bc <__cxa_atexit@plt+0xecee4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc f93dc <__cxa_atexit@plt+0xecf04> │ │ │ │ - ldr r8, [pc, #144] @ f93fc <__cxa_atexit@plt+0xecf24> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #140] @ f9400 <__cxa_atexit@plt+0xecf28> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + ldrne r0, [r5, #4]! │ │ │ │ + ldrne r7, [r8, #7] │ │ │ │ + ldreq r0, [r8] │ │ │ │ + moveq r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + biceq r2, r5, r0, lsl r8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r3, [pc, #16] @ f9e70 <__cxa_atexit@plt+0xed998> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 239e20 <__cxa_atexit@plt+0x22d948> │ │ │ │ + strdeq r2, [r5, #96] @ 0x60 │ │ │ │ + strdeq r2, [r5, #112] @ 0x70 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f9eec <__cxa_atexit@plt+0xeda14> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc f9ef4 <__cxa_atexit@plt+0xeda1c> │ │ │ │ + ldr r3, [pc, #88] @ f9f08 <__cxa_atexit@plt+0xeda30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #84] @ f9f0c <__cxa_atexit@plt+0xeda34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr lr, [pc, #72] @ f9f10 <__cxa_atexit@plt+0xeda38> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r8, [pc, #116] @ f9404 <__cxa_atexit@plt+0xecf2c> │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str lr, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + str r8, [r9, #24] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 2e46e8 <__cxa_atexit@plt+0x2d8210> │ │ │ │ + mov r6, r9 │ │ │ │ + b f9efc <__cxa_atexit@plt+0xeda24> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ f9f30 <__cxa_atexit@plt+0xeda58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldrsheq ip, [fp, #200] @ 0xc8 │ │ │ │ + biceq r2, r5, r4, lsr r7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi f9f94 <__cxa_atexit@plt+0xedabc> │ │ │ │ + ldr lr, [pc, #72] @ f9fa0 <__cxa_atexit@plt+0xedac8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #60] @ f9fa4 <__cxa_atexit@plt+0xedacc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ + str lr, [r2, #-20] @ 0xffffffec │ │ │ │ + sub lr, r2, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq f9f88 <__cxa_atexit@plt+0xedab0> │ │ │ │ + mov r7, r3 │ │ │ │ + b f9fb4 <__cxa_atexit@plt+0xedadc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq ip, fp, ip, lsr ip │ │ │ │ + biceq r2, r5, r0, asr #13 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str lr, [r3, #16]! │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #196 @ 0xc4 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fa210 <__cxa_atexit@plt+0xedd38> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #35] @ 0x23 │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #39] @ 0x27 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [r7, #47] @ 0x2f │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldr r2, [r7, #115] @ 0x73 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #51] @ 0x33 │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #55] @ 0x37 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #59] @ 0x3b │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #63] @ 0x3f │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #67] @ 0x43 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r7, #71] @ 0x47 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + str fp, [sp, #84] @ 0x54 │ │ │ │ + ldr fp, [r7, #75] @ 0x4b │ │ │ │ + ldr ip, [r7, #79] @ 0x4f │ │ │ │ + ldr r2, [r7, #83] @ 0x53 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #87] @ 0x57 │ │ │ │ + ldr r1, [r7, #91] @ 0x5b │ │ │ │ + str r1, [sp] │ │ │ │ + add sl, r7, #95 @ 0x5f │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r0, [r7, #107] @ 0x6b │ │ │ │ + str r4, [sp, #68] @ 0x44 │ │ │ │ + ldr lr, [r7, #111] @ 0x6f │ │ │ │ + ldr r7, [r7, #127] @ 0x7f │ │ │ │ + ldr r1, [pc, #388] @ fa21c <__cxa_atexit@plt+0xedd44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + ldr r1, [pc, #380] @ fa220 <__cxa_atexit@plt+0xedd48> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r7, [r3, #184] @ 0xb8 │ │ │ │ + sub r1, r6, #169 @ 0xa9 │ │ │ │ + str r1, [r3, #176] @ 0xb0 │ │ │ │ + sub r1, r6, #162 @ 0xa2 │ │ │ │ + str r1, [r3, #172] @ 0xac │ │ │ │ + str lr, [r3, #168] @ 0xa8 │ │ │ │ + str r0, [r3, #164] @ 0xa4 │ │ │ │ + str fp, [r3, #132] @ 0x84 │ │ │ │ + str ip, [r3, #136] @ 0x88 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #140] @ 0x8c │ │ │ │ + str r2, [r3, #144] @ 0x90 │ │ │ │ + ldr r7, [sp] │ │ │ │ + add lr, r3, #148 @ 0x94 │ │ │ │ + stm lr, {r7, r8, r9, sl} │ │ │ │ + sub r7, r6, #138 @ 0x8a │ │ │ │ + str r7, [r3, #100] @ 0x64 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #104] @ 0x68 │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + str r7, [r3, #108] @ 0x6c │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #112] @ 0x70 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #116] @ 0x74 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #120] @ 0x78 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #124] @ 0x7c │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #128] @ 0x80 │ │ │ │ + ldr r7, [pc, #248] @ fa224 <__cxa_atexit@plt+0xedd4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r4, [pc, #240] @ fa228 <__cxa_atexit@plt+0xedd50> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r2, [pc, #236] @ fa22c <__cxa_atexit@plt+0xedd54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + str r1, [r3, #68] @ 0x44 │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #60] @ 0x3c │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #52] @ 0x34 │ │ │ │ + str r7, [r3, #84] @ 0x54 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #44] @ 0x2c │ │ │ │ + str r7, [r3, #92] @ 0x5c │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr lr, [pc, #172] @ fa230 <__cxa_atexit@plt+0xedd58> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #168] @ fa234 <__cxa_atexit@plt+0xedd5c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #164] @ fa238 <__cxa_atexit@plt+0xedd60> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r7, r6, #150 @ 0x96 │ │ │ │ + add r4, r4, #3 │ │ │ │ + add r2, r2, #3 │ │ │ │ + ldr sl, [pc, #148] @ fa23c <__cxa_atexit@plt+0xedd64> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + add r2, r3, #48 @ 0x30 │ │ │ │ + stm r2, {r4, r7, r9} │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + ldr r2, [sp, #76] @ 0x4c │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ + sub r2, r6, #190 @ 0xbe │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + stmib r3, {r0, r1, r8} │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + str r3, [r3, #180] @ 0xb4 │ │ │ │ + sub r7, r6, #127 @ 0x7f │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r4, [sp, #68] @ 0x44 │ │ │ │ + ldr fp, [sp, #84] @ 0x54 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #196 @ 0xc4 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffa0c │ │ │ │ + @ instruction: 0xfffff33c │ │ │ │ + bicseq ip, fp, ip, lsl fp │ │ │ │ + biceq r2, r5, r4, lsl r5 │ │ │ │ + biceq r2, r5, r8, lsl r5 │ │ │ │ + @ instruction: 0xfffffcfc │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + bicseq ip, fp, ip, ror ip │ │ │ │ + bicseq ip, fp, ip, ror sl │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fa2dc <__cxa_atexit@plt+0xede04> │ │ │ │ + ldr r7, [pc, #140] @ fa2ec <__cxa_atexit@plt+0xede14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #128] @ fa2f0 <__cxa_atexit@plt+0xede18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq fa28c <__cxa_atexit@plt+0xeddb4> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne fa2a8 <__cxa_atexit@plt+0xeddd0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ f93f8 <__cxa_atexit@plt+0xecf20> │ │ │ │ + ldr r7, [pc, #116] @ fa308 <__cxa_atexit@plt+0xede30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #112] @ fa30c <__cxa_atexit@plt+0xede34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r7, r3, #1 │ │ │ │ + b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ + ldr r7, [pc, #68] @ fa2f4 <__cxa_atexit@plt+0xede1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #64] @ fa2f8 <__cxa_atexit@plt+0xede20> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #56] @ fa2fc <__cxa_atexit@plt+0xede24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #2 │ │ │ │ + ldr r7, [pc, #48] @ fa300 <__cxa_atexit@plt+0xede28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r8, [pc, #44] @ fa304 <__cxa_atexit@plt+0xede2c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ + ldr r7, [pc, #44] @ fa310 <__cxa_atexit@plt+0xede38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - biceq lr, r4, r8, asr sl │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - bicseq sp, fp, r8, ror #26 │ │ │ │ - biceq lr, r4, r0, lsr r9 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0x01dbcf90 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + strheq r2, [r5, #40] @ 0x28 │ │ │ │ + bicseq ip, fp, r4, lsr #18 │ │ │ │ + bicseq ip, fp, r0, lsr pc │ │ │ │ + bicseq ip, fp, ip, asr fp │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + biceq r2, r5, r8, lsr #1 │ │ │ │ + biceq r2, r5, r4, lsl r5 │ │ │ │ + biceq r2, r5, ip, asr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fa348 <__cxa_atexit@plt+0xede70> │ │ │ │ + ldr r7, [pc, #80] @ fa384 <__cxa_atexit@plt+0xedeac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #76] @ fa388 <__cxa_atexit@plt+0xedeb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r7, r3, #1 │ │ │ │ + b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ + ldr r3, [pc, #36] @ fa374 <__cxa_atexit@plt+0xede9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #32] @ fa378 <__cxa_atexit@plt+0xedea0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #24] @ fa37c <__cxa_atexit@plt+0xedea4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldr r8, [pc, #16] @ fa380 <__cxa_atexit@plt+0xedea8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r2, r5, r8, lsl r2 │ │ │ │ + bicseq ip, fp, r4, lsl #17 │ │ │ │ + bicseq ip, fp, r4, asr #21 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + biceq r2, r5, r8 │ │ │ │ + biceq r2, r5, r4, asr #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #20] @ fa3b4 <__cxa_atexit@plt+0xededc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #16] @ fa3b8 <__cxa_atexit@plt+0xedee0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r7, r3, #1 │ │ │ │ + b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + strexbeq r1, ip, [r5] │ │ │ │ + biceq r2, r5, r4, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ fa3dc <__cxa_atexit@plt+0xedf04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 88eb14 <__cxa_atexit@plt+0x88263c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + ldrdeq r2, [r5, #48] @ 0x30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc f947c <__cxa_atexit@plt+0xecfa4> │ │ │ │ - ldr r2, [pc, #88] @ f9488 <__cxa_atexit@plt+0xecfb0> │ │ │ │ + bcc fa454 <__cxa_atexit@plt+0xedf7c> │ │ │ │ + ldr r2, [pc, #88] @ fa460 <__cxa_atexit@plt+0xedf88> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #84] @ f948c <__cxa_atexit@plt+0xecfb4> │ │ │ │ + ldr r8, [pc, #84] @ fa464 <__cxa_atexit@plt+0xedf8c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ fa468 <__cxa_atexit@plt+0xedf90> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r8, [pc, #60] @ f9490 <__cxa_atexit@plt+0xecfb8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #24]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r0, r6, #35 @ 0x23 │ │ │ │ + str r8, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r8, r3, #16 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r8, r6, #23 │ │ │ │ + mov r7, r3 │ │ │ │ bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - bicseq sp, fp, r4, lsr #25 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffb34 │ │ │ │ + @ instruction: 0xffffe6f0 │ │ │ │ + @ instruction: 0xffffec18 │ │ │ │ + biceq r2, r5, r0, lsl #7 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fa524 <__cxa_atexit@plt+0xee04c> │ │ │ │ + ldr r7, [pc, #184] @ fa548 <__cxa_atexit@plt+0xee070> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fa534 <__cxa_atexit@plt+0xee05c> │ │ │ │ + ldr r7, [pc, #164] @ fa54c <__cxa_atexit@plt+0xee074> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #152] @ fa550 <__cxa_atexit@plt+0xee078> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq fa4d4 <__cxa_atexit@plt+0xedffc> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne fa4f0 <__cxa_atexit@plt+0xee018> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #140] @ fa568 <__cxa_atexit@plt+0xee090> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #136] @ fa56c <__cxa_atexit@plt+0xee094> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r7, r3, #1 │ │ │ │ + b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ + ldr r7, [pc, #92] @ fa554 <__cxa_atexit@plt+0xee07c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [pc, #88] @ fa558 <__cxa_atexit@plt+0xee080> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #80] @ fa55c <__cxa_atexit@plt+0xee084> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #2 │ │ │ │ + ldr r7, [pc, #72] @ fa560 <__cxa_atexit@plt+0xee088> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r8, [pc, #68] @ fa564 <__cxa_atexit@plt+0xee08c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 186a4b8 <__cxa_atexit@plt+0x185dfe0> │ │ │ │ + ldr r7, [pc, #72] @ fa574 <__cxa_atexit@plt+0xee09c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ fa570 <__cxa_atexit@plt+0xee098> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + bicseq ip, fp, r8, asr #26 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + biceq r2, r5, r0, ror r0 │ │ │ │ + ldrsbeq ip, [fp, #108] @ 0x6c │ │ │ │ + bicseq ip, fp, r8, ror #25 │ │ │ │ + bicseq ip, fp, r4, lsl r9 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + biceq r1, r5, r0, ror #28 │ │ │ │ + strheq r2, [r5, #44] @ 0x2c │ │ │ │ + ldrdeq r2, [r5, #44] @ 0x2c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f94cc <__cxa_atexit@plt+0xecff4> │ │ │ │ - ldr r3, [pc, #40] @ f94e4 <__cxa_atexit@plt+0xed00c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fa5ac <__cxa_atexit@plt+0xee0d4> │ │ │ │ + ldr r2, [pc, #28] @ fa5b8 <__cxa_atexit@plt+0xee0e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ f94e8 <__cxa_atexit@plt+0xed010> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - bicseq sp, fp, ip, lsr ip │ │ │ │ - biceq lr, r4, r4, lsr #19 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + bicseq ip, fp, r4, lsr r6 │ │ │ │ + biceq r2, r5, r0, asr #4 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b fa47c <__cxa_atexit@plt+0xedfa4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc f9524 <__cxa_atexit@plt+0xed04c> │ │ │ │ - ldr r3, [pc, #40] @ f953c <__cxa_atexit@plt+0xed064> │ │ │ │ + bcc fa610 <__cxa_atexit@plt+0xee138> │ │ │ │ + ldr r3, [pc, #48] @ fa628 <__cxa_atexit@plt+0xee150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ f9540 <__cxa_atexit@plt+0xed068> │ │ │ │ + ldr r7, [pc, #20] @ fa62c <__cxa_atexit@plt+0xee154> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq sp, fp, r0, ror #23 │ │ │ │ - biceq lr, r4, r0, asr r9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0x01dbcc90 │ │ │ │ + biceq r2, r5, r0, lsl #4 │ │ │ │ + @ instruction: 0x01ad7480 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc f957c <__cxa_atexit@plt+0xed0a4> │ │ │ │ - ldr r3, [pc, #40] @ f9594 <__cxa_atexit@plt+0xed0bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fa694 <__cxa_atexit@plt+0xee1bc> │ │ │ │ + ldr r3, [pc, #60] @ fa6a4 <__cxa_atexit@plt+0xee1cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fa684 <__cxa_atexit@plt+0xee1ac> │ │ │ │ + ldr r3, [r8, #51] @ 0x33 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 14f448 <__cxa_atexit@plt+0x142f70> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ f9598 <__cxa_atexit@plt+0xed0c0> │ │ │ │ + ldr r7, [pc, #12] @ fa6a8 <__cxa_atexit@plt+0xee1d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r2, r5, r0, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #51] @ 0x33 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 14f448 <__cxa_atexit@plt+0x142f70> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fa71c <__cxa_atexit@plt+0xee244> │ │ │ │ + ldr r2, [pc, #68] @ fa72c <__cxa_atexit@plt+0xee254> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r1, r6, #18 │ │ │ │ + ldr lr, [pc, #48] @ fa730 <__cxa_atexit@plt+0xee258> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #44] @ fa734 <__cxa_atexit@plt+0xee25c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7, r8, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq sp, fp, r4, lsl #23 │ │ │ │ - strdeq lr, [r4, #140] @ 0x8c │ │ │ │ + bicseq ip, fp, r4, lsr r5 │ │ │ │ + ldrsbeq ip, [fp, #64] @ 0x40 │ │ │ │ + bicseq ip, fp, ip, lsl r5 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fa794 <__cxa_atexit@plt+0xee2bc> │ │ │ │ + ldr r2, [pc, #68] @ fa79c <__cxa_atexit@plt+0xee2c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fa788 <__cxa_atexit@plt+0xee2b0> │ │ │ │ + ldr r3, [pc, #40] @ fa7a0 <__cxa_atexit@plt+0xee2c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ fa7c4 <__cxa_atexit@plt+0xee2ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba6fc0 <__cxa_atexit@plt+0x1b9aae8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #28] @ fa7f4 <__cxa_atexit@plt+0xee31c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + ldrne r0, [r5, #4]! │ │ │ │ + ldrne r7, [r8, #7] │ │ │ │ + ldreq r0, [r8] │ │ │ │ + moveq r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fa89c <__cxa_atexit@plt+0xee3c4> │ │ │ │ + ldr r3, [pc, #144] @ fa8bc <__cxa_atexit@plt+0xee3e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq fa88c <__cxa_atexit@plt+0xee3b4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc fa8a4 <__cxa_atexit@plt+0xee3cc> │ │ │ │ + ldr lr, [pc, #108] @ fa8c0 <__cxa_atexit@plt+0xee3e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r8, #43] @ 0x2b │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r8, [pc, #88] @ fa8c4 <__cxa_atexit@plt+0xee3ec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + bicseq ip, fp, r4, lsr r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fa91c <__cxa_atexit@plt+0xee444> │ │ │ │ + ldr lr, [pc, #60] @ fa928 <__cxa_atexit@plt+0xee450> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #43] @ 0x2b │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr r8, [pc, #44] @ fa92c <__cxa_atexit@plt+0xee454> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + bicseq ip, fp, r0, lsr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc f95d4 <__cxa_atexit@plt+0xed0fc> │ │ │ │ - ldr r3, [pc, #40] @ f95ec <__cxa_atexit@plt+0xed114> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + bcc fa9a4 <__cxa_atexit@plt+0xee4cc> │ │ │ │ + ldr sl, [pc, #100] @ fa9bc <__cxa_atexit@plt+0xee4e4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #96] @ fa9c0 <__cxa_atexit@plt+0xee4e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #92] @ fa9c4 <__cxa_atexit@plt+0xee4ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + ldr r9, [pc, #84] @ fa9c8 <__cxa_atexit@plt+0xee4f0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + sub r3, r6, #23 │ │ │ │ + str sl, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str lr, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ f95f0 <__cxa_atexit@plt+0xed118> │ │ │ │ + ldr r7, [pc, #32] @ fa9cc <__cxa_atexit@plt+0xee4f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq sp, fp, r4, lsr #22 │ │ │ │ - biceq lr, r4, r8, lsr #17 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + bicseq ip, fp, r4, lsr #18 │ │ │ │ + bicseq ip, fp, r4, asr #4 │ │ │ │ + biceq r1, r5, r4, lsl #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc f962c <__cxa_atexit@plt+0xed154> │ │ │ │ - ldr r3, [pc, #40] @ f9644 <__cxa_atexit@plt+0xed16c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + bcc faa44 <__cxa_atexit@plt+0xee56c> │ │ │ │ + ldr sl, [pc, #100] @ faa5c <__cxa_atexit@plt+0xee584> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #96] @ faa60 <__cxa_atexit@plt+0xee588> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #92] @ faa64 <__cxa_atexit@plt+0xee58c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + ldr r9, [pc, #84] @ faa68 <__cxa_atexit@plt+0xee590> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + sub r3, r6, #23 │ │ │ │ + str sl, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str lr, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ f9648 <__cxa_atexit@plt+0xed170> │ │ │ │ + ldr r7, [pc, #32] @ faa6c <__cxa_atexit@plt+0xee594> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsheq sp, [fp, #160] @ 0xa0 │ │ │ │ - biceq lr, r4, r4, asr r8 │ │ │ │ - @ instruction: 0x01ad5937 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01ad5969 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01ad5998 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + bicseq ip, fp, r4, lsl #17 │ │ │ │ + bicseq ip, fp, r4, lsr #3 │ │ │ │ + biceq r1, r5, r4, ror #27 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ faa90 <__cxa_atexit@plt+0xee5b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ad59c4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + bicseq ip, fp, ip, ror #2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01ad59ee │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - biceq lr, r4, r0, asr #15 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r8, [pc, #4] @ faaac <__cxa_atexit@plt+0xee5d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 16b2280 <__cxa_atexit@plt+0x16a5da8> │ │ │ │ + strheq r1, [r5, #212] @ 0xd4 │ │ │ │ + ldrdeq r1, [r5, #208] @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f9718 <__cxa_atexit@plt+0xed240> │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi fab0c <__cxa_atexit@plt+0xee634> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ cmp r0, #0 │ │ │ │ - beq f9710 <__cxa_atexit@plt+0xed238> │ │ │ │ - ldr r8, [pc, #40] @ f9720 <__cxa_atexit@plt+0xed248> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ f9724 <__cxa_atexit@plt+0xed24c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ + beq fab04 <__cxa_atexit@plt+0xee62c> │ │ │ │ + ldr r3, [pc, #48] @ fab14 <__cxa_atexit@plt+0xee63c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ fab18 <__cxa_atexit@plt+0xee640> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 17239f0 <__cxa_atexit@plt+0x1717518> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [sp, r7]! │ │ │ │ - bicseq sp, fp, ip, ror #9 │ │ │ │ - biceq lr, r4, r4, ror #14 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0x01c51d9c │ │ │ │ + bicseq ip, fp, r8, lsl #2 │ │ │ │ + biceq r1, r5, r0, lsr #27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fab78 <__cxa_atexit@plt+0xee6a0> │ │ │ │ + ldr r2, [pc, #88] @ fab94 <__cxa_atexit@plt+0xee6bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi f979c <__cxa_atexit@plt+0xed2c4> │ │ │ │ - ldr r3, [pc, #96] @ f97ac <__cxa_atexit@plt+0xed2d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq f9784 <__cxa_atexit@plt+0xed2ac> │ │ │ │ - ldr r7, [pc, #72] @ f97b0 <__cxa_atexit@plt+0xed2d8> │ │ │ │ + bhi fab80 <__cxa_atexit@plt+0xee6a8> │ │ │ │ + ldr r7, [pc, #64] @ fab98 <__cxa_atexit@plt+0xee6c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq f9794 <__cxa_atexit@plt+0xed2bc> │ │ │ │ - b f9808 <__cxa_atexit@plt+0xed330> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq fab6c <__cxa_atexit@plt+0xee694> │ │ │ │ + mov r7, r8 │ │ │ │ + b fad1c <__cxa_atexit@plt+0xee844> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f97b4 <__cxa_atexit@plt+0xed2dc> │ │ │ │ + ldr r7, [pc, #20] @ fab9c <__cxa_atexit@plt+0xee6c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq lr, r4, r4, lsl #14 │ │ │ │ - ldrdeq lr, [r4, #104] @ 0x68 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ f97f8 <__cxa_atexit@plt+0xed320> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f97f0 <__cxa_atexit@plt+0xed318> │ │ │ │ - b f9808 <__cxa_atexit@plt+0xed330> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01c4e694 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne f9854 <__cxa_atexit@plt+0xed37c> │ │ │ │ - ldr r2, [pc, #160] @ f98c4 <__cxa_atexit@plt+0xed3ec> │ │ │ │ + bicseq ip, fp, r8, rrx │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + biceq r1, r5, ip, lsr sp │ │ │ │ + biceq r1, r5, r0, lsl sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fabf4 <__cxa_atexit@plt+0xee71c> │ │ │ │ + ldr r2, [pc, #60] @ fabfc <__cxa_atexit@plt+0xee724> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq f9894 <__cxa_atexit@plt+0xed3bc> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne f9868 <__cxa_atexit@plt+0xed390> │ │ │ │ - ldr r7, [pc, #140] @ f98d4 <__cxa_atexit@plt+0xed3fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #124] @ f98d8 <__cxa_atexit@plt+0xed400> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #88] @ f98c8 <__cxa_atexit@plt+0xed3f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f98a0 <__cxa_atexit@plt+0xed3c8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f98b8 <__cxa_atexit@plt+0xed3e0> │ │ │ │ + tst r7, #3 │ │ │ │ + beq fabe8 <__cxa_atexit@plt+0xee710> │ │ │ │ + ldr r3, [pc, #40] @ fac00 <__cxa_atexit@plt+0xee728> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19ab6fc <__cxa_atexit@plt+0x199f224> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ f98cc <__cxa_atexit@plt+0xed3f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #28] @ f98d0 <__cxa_atexit@plt+0xed3f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - strdeq lr, [r4, #80] @ 0x50 │ │ │ │ - biceq lr, r4, r4, ror #11 │ │ │ │ - @ instruction: 0x01dbd398 │ │ │ │ - bicseq sp, fp, ip, asr #8 │ │ │ │ - strheq lr, [r4, #84] @ 0x54 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + bicseq ip, fp, r8, lsl r0 │ │ │ │ + biceq r1, r5, ip, lsr #25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f9908 <__cxa_atexit@plt+0xed430> │ │ │ │ - ldr r7, [pc, #108] @ f9968 <__cxa_atexit@plt+0xed490> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #76] @ f995c <__cxa_atexit@plt+0xed484> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq f9938 <__cxa_atexit@plt+0xed460> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne f9950 <__cxa_atexit@plt+0xed478> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ f9960 <__cxa_atexit@plt+0xed488> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ f9964 <__cxa_atexit@plt+0xed48c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - biceq lr, r4, r8, asr r5 │ │ │ │ - biceq lr, r4, ip, asr #10 │ │ │ │ - bicseq sp, fp, r4, ror #5 │ │ │ │ - biceq lr, r4, r4, lsr #10 │ │ │ │ + ldr r3, [pc, #20] @ fac2c <__cxa_atexit@plt+0xee754> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 19ab6fc <__cxa_atexit@plt+0x199f224> │ │ │ │ + ldrsbeq fp, [fp, #248] @ 0xf8 │ │ │ │ + biceq r1, r5, r0, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f999c <__cxa_atexit@plt+0xed4c4> │ │ │ │ - ldr r7, [pc, #32] @ f99ac <__cxa_atexit@plt+0xed4d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ f99b0 <__cxa_atexit@plt+0xed4d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fac8c <__cxa_atexit@plt+0xee7b4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fac98 <__cxa_atexit@plt+0xee7c0> │ │ │ │ + ldr r2, [pc, #68] @ faca8 <__cxa_atexit@plt+0xee7d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #64] @ facac <__cxa_atexit@plt+0xee7d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #60] @ facb0 <__cxa_atexit@plt+0xee7d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - biceq lr, r4, ip, lsl #10 │ │ │ │ - biceq lr, r4, r0, lsl #10 │ │ │ │ - ldrdeq lr, [r4, #72] @ 0x48 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0x01ad7188 │ │ │ │ + bicseq fp, fp, r0, lsr pc │ │ │ │ + strdeq r1, [r5, #184] @ 0xb8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi f9a28 <__cxa_atexit@plt+0xed550> │ │ │ │ - ldr r3, [pc, #96] @ f9a38 <__cxa_atexit@plt+0xed560> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq f9a10 <__cxa_atexit@plt+0xed538> │ │ │ │ - ldr r7, [pc, #72] @ f9a3c <__cxa_atexit@plt+0xed564> │ │ │ │ + bhi facf8 <__cxa_atexit@plt+0xee820> │ │ │ │ + ldr r7, [pc, #48] @ fad08 <__cxa_atexit@plt+0xee830> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq f9a20 <__cxa_atexit@plt+0xed548> │ │ │ │ - b f9a94 <__cxa_atexit@plt+0xed5bc> │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq facec <__cxa_atexit@plt+0xee814> │ │ │ │ + mov r7, r8 │ │ │ │ + b fad1c <__cxa_atexit@plt+0xee844> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f9a40 <__cxa_atexit@plt+0xed568> │ │ │ │ + ldr r7, [pc, #12] @ fad0c <__cxa_atexit@plt+0xee834> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq lr, r4, r0, lsl #9 │ │ │ │ - biceq lr, r4, ip, asr #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r1, r5, r4, asr #23 │ │ │ │ + biceq r1, r5, ip, lsr #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fade8 <__cxa_atexit@plt+0xee910> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ f9a84 <__cxa_atexit@plt+0xed5ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #224] @ fae1c <__cxa_atexit@plt+0xee944> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq f9a7c <__cxa_atexit@plt+0xed5a4> │ │ │ │ - b f9a94 <__cxa_atexit@plt+0xed5bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq lr, r4, r8, lsl #8 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne f9ae0 <__cxa_atexit@plt+0xed608> │ │ │ │ - ldr r2, [pc, #168] @ f9b58 <__cxa_atexit@plt+0xed680> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq f9b34 <__cxa_atexit@plt+0xed65c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne f9af4 <__cxa_atexit@plt+0xed61c> │ │ │ │ - ldr r7, [pc, #148] @ f9b68 <__cxa_atexit@plt+0xed690> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #132] @ f9b6c <__cxa_atexit@plt+0xed694> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #96] @ f9b5c <__cxa_atexit@plt+0xed684> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + beq fadfc <__cxa_atexit@plt+0xee924> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc fae08 <__cxa_atexit@plt+0xee930> │ │ │ │ + ldr r8, [pc, #188] @ fae24 <__cxa_atexit@plt+0xee94c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ - ldr r7, [r2, #12]! │ │ │ │ - stmda r2, {r1, r8} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq f9b34 <__cxa_atexit@plt+0xed65c> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne f9b40 <__cxa_atexit@plt+0xed668> │ │ │ │ - ldr r7, [pc, #60] @ f9b60 <__cxa_atexit@plt+0xed688> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #52] @ f9b64 <__cxa_atexit@plt+0xed68c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #40] @ f9b70 <__cxa_atexit@plt+0xed698> │ │ │ │ + ldr ip, [r2, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + sub r0, r3, #19 │ │ │ │ + ldr r8, [pc, #156] @ fae28 <__cxa_atexit@plt+0xee950> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r1, r3, #38 @ 0x26 │ │ │ │ + ldr sl, [pc, #148] @ fae2c <__cxa_atexit@plt+0xee954> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr lr, [pc, #144] @ fae30 <__cxa_atexit@plt+0xee958> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r5, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r5, [pc, #124] @ fae34 <__cxa_atexit@plt+0xee95c> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r5, [r2] │ │ │ │ + str r5, [r7, #20]! │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - biceq lr, r4, r4, ror r3 │ │ │ │ - biceq lr, r4, r8, ror #6 │ │ │ │ - ldrsbeq sp, [fp, #20] │ │ │ │ - ldrsheq sp, [fp, #8] │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - biceq lr, r4, ip, lsl r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f9ba0 <__cxa_atexit@plt+0xed6c8> │ │ │ │ - ldr r7, [pc, #124] @ f9c10 <__cxa_atexit@plt+0xed738> │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #48] @ fae20 <__cxa_atexit@plt+0xee948> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #92] @ f9c04 <__cxa_atexit@plt+0xed72c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq f9be4 <__cxa_atexit@plt+0xed70c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne f9bec <__cxa_atexit@plt+0xed714> │ │ │ │ - ldr r7, [pc, #52] @ f9c08 <__cxa_atexit@plt+0xed730> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #44] @ f9c0c <__cxa_atexit@plt+0xed734> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #32] @ f9c14 <__cxa_atexit@plt+0xed73c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - biceq lr, r4, r4, asr #5 │ │ │ │ - strheq lr, [r4, #40] @ 0x28 │ │ │ │ - bicseq sp, fp, r4, lsl r1 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - biceq lr, r4, r8, ror r2 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + bicseq fp, fp, r0, lsl #28 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0x01dbbe98 │ │ │ │ + bicseq fp, fp, r8, lsr lr │ │ │ │ + bicseq fp, fp, r0, asr #29 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + biceq r1, r5, r4, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne f9c48 <__cxa_atexit@plt+0xed770> │ │ │ │ - ldr r7, [pc, #44] @ f9c64 <__cxa_atexit@plt+0xed78c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #36] @ f9c68 <__cxa_atexit@plt+0xed790> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ f9c60 <__cxa_atexit@plt+0xed788> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - biceq lr, r4, r0, ror #4 │ │ │ │ - biceq lr, r4, r4, asr r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ f9ca0 <__cxa_atexit@plt+0xed7c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ f9ca4 <__cxa_atexit@plt+0xed7cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - bicseq sp, fp, ip, lsr #32 │ │ │ │ - bicseq ip, fp, ip, asr pc │ │ │ │ - ldrdeq lr, [r4, #28] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f9cfc <__cxa_atexit@plt+0xed824> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq f9cf4 <__cxa_atexit@plt+0xed81c> │ │ │ │ - ldr r8, [pc, #40] @ f9d04 <__cxa_atexit@plt+0xed82c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc faed4 <__cxa_atexit@plt+0xee9fc> │ │ │ │ + ldr r2, [pc, #128] @ faee0 <__cxa_atexit@plt+0xeea08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #19 │ │ │ │ + sub r0, r6, #38 @ 0x26 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r8, [pc, #96] @ faee4 <__cxa_atexit@plt+0xeea0c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov lr, r3 │ │ │ │ + ldr r9, [pc, #88] @ faee8 <__cxa_atexit@plt+0xeea10> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [lr, #20]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + ldr r1, [pc, #64] @ faeec <__cxa_atexit@plt+0xeea14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #48] @ faef0 <__cxa_atexit@plt+0xeea18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + ldrsbeq fp, [fp, #220] @ 0xdc │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + bicseq fp, fp, r4, lsr #26 │ │ │ │ + bicseq fp, fp, r4, ror #26 │ │ │ │ + ldrdeq r1, [r5, #144] @ 0x90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi faf3c <__cxa_atexit@plt+0xeea64> │ │ │ │ + ldr r2, [pc, #48] @ faf44 <__cxa_atexit@plt+0xeea6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #44] @ faf48 <__cxa_atexit@plt+0xeea70> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ f9d08 <__cxa_atexit@plt+0xed830> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ faf4c <__cxa_atexit@plt+0xeea74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 87805c <__cxa_atexit@plt+0x86bb84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [sp, r2]! │ │ │ │ - bicseq ip, fp, r8, lsl #30 │ │ │ │ - strheq lr, [r4, #16] │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + biceq r1, r5, r8, ror r9 │ │ │ │ + bicseq fp, fp, ip, ror ip │ │ │ │ + biceq r1, r5, ip, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi f9d80 <__cxa_atexit@plt+0xed8a8> │ │ │ │ - ldr r3, [pc, #96] @ f9d90 <__cxa_atexit@plt+0xed8b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq f9d68 <__cxa_atexit@plt+0xed890> │ │ │ │ - ldr r7, [pc, #72] @ f9d94 <__cxa_atexit@plt+0xed8bc> │ │ │ │ + bhi faf94 <__cxa_atexit@plt+0xeeabc> │ │ │ │ + ldr r7, [pc, #52] @ fafa8 <__cxa_atexit@plt+0xeead0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq f9d78 <__cxa_atexit@plt+0xed8a0> │ │ │ │ - b f9dec <__cxa_atexit@plt+0xed914> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq faf88 <__cxa_atexit@plt+0xeeab0> │ │ │ │ + mov r7, r8 │ │ │ │ + b fad1c <__cxa_atexit@plt+0xee844> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ f9d98 <__cxa_atexit@plt+0xed8c0> │ │ │ │ + ldr r7, [pc, #16] @ fafac <__cxa_atexit@plt+0xeead4> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq lr, r4, r0, asr r1 │ │ │ │ - biceq lr, r4, r4, lsr #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ f9ddc <__cxa_atexit@plt+0xed904> │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + biceq r1, r5, r8, lsr #18 │ │ │ │ + biceq r1, r5, r4, lsr #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fb018 <__cxa_atexit@plt+0xeeb40> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fb024 <__cxa_atexit@plt+0xeeb4c> │ │ │ │ + ldr r2, [pc, #80] @ fb034 <__cxa_atexit@plt+0xeeb5c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq f9dd4 <__cxa_atexit@plt+0xed8fc> │ │ │ │ - b f9dec <__cxa_atexit@plt+0xed914> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [pc, #76] @ fb038 <__cxa_atexit@plt+0xeeb60> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #72] @ fb03c <__cxa_atexit@plt+0xeeb64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + ldr r5, [pc, #52] @ fb040 <__cxa_atexit@plt+0xeeb68> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1d2198 <__cxa_atexit@plt+0x1c5cc0> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq lr, r4, r0, ror #1 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne f9e38 <__cxa_atexit@plt+0xed960> │ │ │ │ - ldr r2, [pc, #160] @ f9ea8 <__cxa_atexit@plt+0xed9d0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + strheq r1, [r5, #136] @ 0x88 │ │ │ │ + ldrheq fp, [fp, #176] @ 0xb0 │ │ │ │ + bicseq fp, fp, r4, ror #23 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fb07c <__cxa_atexit@plt+0xeeba4> │ │ │ │ + ldr r2, [pc, #40] @ fb094 <__cxa_atexit@plt+0xeebbc> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq f9e78 <__cxa_atexit@plt+0xed9a0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne f9e4c <__cxa_atexit@plt+0xed974> │ │ │ │ - ldr r7, [pc, #140] @ f9eb8 <__cxa_atexit@plt+0xed9e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1d0804 <__cxa_atexit@plt+0x1c432c> │ │ │ │ + ldr r7, [pc, #20] @ fb098 <__cxa_atexit@plt+0xeebc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #124] @ f9ebc <__cxa_atexit@plt+0xed9e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + biceq r1, r5, ip, ror #16 │ │ │ │ + biceq r1, r5, r8, asr #16 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fb0dc <__cxa_atexit@plt+0xeec04> │ │ │ │ + ldr r2, [pc, #40] @ fb0f4 <__cxa_atexit@plt+0xeec1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1d0804 <__cxa_atexit@plt+0x1c432c> │ │ │ │ + ldr r7, [pc, #20] @ fb0f8 <__cxa_atexit@plt+0xeec20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #88] @ f9eac <__cxa_atexit@plt+0xed9d4> │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + biceq r1, r5, ip, lsl #16 │ │ │ │ + biceq r1, r5, r8, ror #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fb138 <__cxa_atexit@plt+0xeec60> │ │ │ │ + ldr r2, [pc, #40] @ fb148 <__cxa_atexit@plt+0xeec70> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq f9e84 <__cxa_atexit@plt+0xed9ac> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne f9e9c <__cxa_atexit@plt+0xed9c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + ldr r5, [pc, #32] @ fb14c <__cxa_atexit@plt+0xeec74> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ f9eb0 <__cxa_atexit@plt+0xed9d8> │ │ │ │ + b 1b35d84 <__cxa_atexit@plt+0x1b298ac> │ │ │ │ + ldr r7, [pc, #16] @ fb150 <__cxa_atexit@plt+0xeec78> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #28] @ f9eb4 <__cxa_atexit@plt+0xed9dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - biceq lr, r4, ip, lsr r0 │ │ │ │ - biceq lr, r4, r0, lsr r0 │ │ │ │ - ldrheq ip, [fp, #212] @ 0xd4 │ │ │ │ - bicseq ip, fp, r8, ror #28 │ │ │ │ - biceq lr, r4, r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + bicseq fp, fp, r4, asr #21 │ │ │ │ + biceq r1, r5, r0, asr #15 │ │ │ │ + @ instruction: 0x01c51794 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne f9eec <__cxa_atexit@plt+0xeda14> │ │ │ │ - ldr r7, [pc, #108] @ f9f4c <__cxa_atexit@plt+0xeda74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bne fb180 <__cxa_atexit@plt+0xeeca8> │ │ │ │ + ldr r7, [pc, #100] @ fb1d8 <__cxa_atexit@plt+0xeed00> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #76] @ f9f40 <__cxa_atexit@plt+0xeda68> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc fb1c8 <__cxa_atexit@plt+0xeecf0> │ │ │ │ + ldr r7, [pc, #68] @ fb1dc <__cxa_atexit@plt+0xeed04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #64] @ fb1e0 <__cxa_atexit@plt+0xeed08> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r2, r3, #11 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + biceq r1, r5, r4, asr #13 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + bicseq fp, fp, r0, lsl #20 │ │ │ │ + biceq r1, r5, r8, lsl r7 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq f9f1c <__cxa_atexit@plt+0xeda44> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne f9f34 <__cxa_atexit@plt+0xeda5c> │ │ │ │ + b 8b93e8 <__cxa_atexit@plt+0x8acf10> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fb2a4 <__cxa_atexit@plt+0xeedcc> │ │ │ │ + ldr lr, [pc, #168] @ fb2c4 <__cxa_atexit@plt+0xeedec> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #156] @ fb2c8 <__cxa_atexit@plt+0xeedf0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq fb260 <__cxa_atexit@plt+0xeed88> │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne fb26c <__cxa_atexit@plt+0xeed94> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bic r7, r1, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ f9f44 <__cxa_atexit@plt+0xeda6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ f9f48 <__cxa_atexit@plt+0xeda70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - biceq sp, r4, r4, lsr #31 │ │ │ │ - strexbeq sp, r8, [r4] │ │ │ │ - bicseq ip, fp, r0, lsl #26 │ │ │ │ - biceq sp, r4, r0, ror pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc fb2b0 <__cxa_atexit@plt+0xeedd8> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #68] @ fb2cc <__cxa_atexit@plt+0xeedf4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + bicseq fp, fp, r8, ror r9 │ │ │ │ + @ instruction: 0x01dbb99c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne f9f80 <__cxa_atexit@plt+0xedaa8> │ │ │ │ - ldr r7, [pc, #32] @ f9f90 <__cxa_atexit@plt+0xedab8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ f9f94 <__cxa_atexit@plt+0xedabc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - biceq sp, r4, r8, asr pc │ │ │ │ - biceq sp, r4, ip, asr #30 │ │ │ │ - biceq sp, r4, ip, ror #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi f9fec <__cxa_atexit@plt+0xedb14> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq f9fe4 <__cxa_atexit@plt+0xedb0c> │ │ │ │ - ldr r8, [pc, #40] @ f9ff4 <__cxa_atexit@plt+0xedb1c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ f9ff8 <__cxa_atexit@plt+0xedb20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1521934 <__cxa_atexit@plt+0x151545c> │ │ │ │ + bne fb2f8 <__cxa_atexit@plt+0xeee20> │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc fb330 <__cxa_atexit@plt+0xeee58> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [pc, #44] @ fb340 <__cxa_atexit@plt+0xeee68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01ad52c1 │ │ │ │ - bicseq ip, fp, r8, lsl ip │ │ │ │ - strdeq sp, [r4, #232] @ 0xe8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq fp, fp, r0, lsl r9 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi fa044 <__cxa_atexit@plt+0xedb6c> │ │ │ │ - ldr r7, [pc, #52] @ fa054 <__cxa_atexit@plt+0xedb7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq fa038 <__cxa_atexit@plt+0xedb60> │ │ │ │ - mov r7, r8 │ │ │ │ - b fa068 <__cxa_atexit@plt+0xedb90> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ fa058 <__cxa_atexit@plt+0xedb80> │ │ │ │ + bhi fb368 <__cxa_atexit@plt+0xeee90> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b fb37c <__cxa_atexit@plt+0xeeea4> │ │ │ │ + ldr r7, [pc, #8] @ fb378 <__cxa_atexit@plt+0xeeea0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq sp, r4, r4, asr #29 │ │ │ │ - stlexbeq sp, ip, [r4] │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ fa0e8 <__cxa_atexit@plt+0xedc10> │ │ │ │ + biceq r1, r5, r4, lsr #11 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [pc, #100] @ fb3ec <__cxa_atexit@plt+0xeef14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq fb3c4 <__cxa_atexit@plt+0xeeeec> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne fb3d0 <__cxa_atexit@plt+0xeeef8> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #64] @ fb3f0 <__cxa_atexit@plt+0xeef18> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fa0c0 <__cxa_atexit@plt+0xedbe8> │ │ │ │ - ldr r7, [r5] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne fa0cc <__cxa_atexit@plt+0xedbf4> │ │ │ │ - ldr r3, [pc, #64] @ fa0ec <__cxa_atexit@plt+0xedc14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq fa0e0 <__cxa_atexit@plt+0xedc08> │ │ │ │ - b fa160 <__cxa_atexit@plt+0xedc88> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + beq fb3e4 <__cxa_atexit@plt+0xeef0c> │ │ │ │ + b fb468 <__cxa_atexit@plt+0xeef90> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ fa0f0 <__cxa_atexit@plt+0xedc18> │ │ │ │ + ldr r7, [pc, #28] @ fb3f4 <__cxa_atexit@plt+0xeef1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq ip, [fp, #180] @ 0xb4 │ │ │ │ - biceq sp, r4, r4, lsl #28 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + bicseq fp, fp, r8, lsl r8 │ │ │ │ + biceq r1, r5, r4, lsl r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne fa130 <__cxa_atexit@plt+0xedc58> │ │ │ │ - ldr r3, [pc, #48] @ fa14c <__cxa_atexit@plt+0xedc74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fb438 <__cxa_atexit@plt+0xeef60> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ fb454 <__cxa_atexit@plt+0xeef7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq fa144 <__cxa_atexit@plt+0xedc6c> │ │ │ │ - b fa160 <__cxa_atexit@plt+0xedc88> │ │ │ │ - ldr r7, [pc, #24] @ fa150 <__cxa_atexit@plt+0xedc78> │ │ │ │ + beq fb44c <__cxa_atexit@plt+0xeef74> │ │ │ │ + b fb468 <__cxa_atexit@plt+0xeef90> │ │ │ │ + ldr r7, [pc, #24] @ fb458 <__cxa_atexit@plt+0xeef80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq ip, fp, r0, ror fp │ │ │ │ - biceq sp, r4, r4, lsr #27 │ │ │ │ + ldrheq fp, [fp, #112] @ 0x70 │ │ │ │ + strheq r1, [r5, #64] @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne fa1c4 <__cxa_atexit@plt+0xedcec> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [pc, #136] @ fa204 <__cxa_atexit@plt+0xedd2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fa1d8 <__cxa_atexit@plt+0xedd00> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne fa1e4 <__cxa_atexit@plt+0xedd0c> │ │ │ │ - ldr r3, [pc, #100] @ fa208 <__cxa_atexit@plt+0xedd30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq fa1fc <__cxa_atexit@plt+0xedd24> │ │ │ │ - b fa290 <__cxa_atexit@plt+0xeddb8> │ │ │ │ - ldr r7, [pc, #64] @ fa20c <__cxa_atexit@plt+0xedd34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r5, [r2, #7] │ │ │ │ + ldr r2, [pc, #136] @ fb508 <__cxa_atexit@plt+0xef030> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ fa210 <__cxa_atexit@plt+0xedd38> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq fb4e4 <__cxa_atexit@plt+0xef00c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne fb4ec <__cxa_atexit@plt+0xef014> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc fb4f8 <__cxa_atexit@plt+0xef020> │ │ │ │ + ldr r7, [pc, #88] @ fb50c <__cxa_atexit@plt+0xef034> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ fa214 <__cxa_atexit@plt+0xedd3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - bicseq ip, fp, r4, lsl sl │ │ │ │ - strdeq sp, [r4, #196] @ 0xc4 │ │ │ │ - biceq sp, r4, r8, ror #25 │ │ │ │ - biceq sp, r4, r0, ror #25 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne fa258 <__cxa_atexit@plt+0xedd80> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [pc, #56] @ fa278 <__cxa_atexit@plt+0xedda0> │ │ │ │ + ldr r1, [pc, #84] @ fb510 <__cxa_atexit@plt+0xef038> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq fa270 <__cxa_atexit@plt+0xedd98> │ │ │ │ - b fa290 <__cxa_atexit@plt+0xeddb8> │ │ │ │ - ldr r7, [pc, #28] @ fa27c <__cxa_atexit@plt+0xedda4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #20] @ fa280 <__cxa_atexit@plt+0xedda8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - biceq sp, r4, r0, lsl #25 │ │ │ │ - biceq sp, r4, r4, ror ip │ │ │ │ - biceq sp, r4, r4, ror #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ fa310 <__cxa_atexit@plt+0xede38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fa2e8 <__cxa_atexit@plt+0xede10> │ │ │ │ - ldr r7, [r5] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne fa2f4 <__cxa_atexit@plt+0xede1c> │ │ │ │ - ldr r3, [pc, #64] @ fa314 <__cxa_atexit@plt+0xede3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq fa308 <__cxa_atexit@plt+0xede30> │ │ │ │ - b fa390 <__cxa_atexit@plt+0xedeb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ fa318 <__cxa_atexit@plt+0xede40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - bicseq ip, fp, ip, lsr #19 │ │ │ │ - biceq sp, r4, ip, asr #23 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - bne fa35c <__cxa_atexit@plt+0xede84> │ │ │ │ - ldr r2, [pc, #52] @ fa37c <__cxa_atexit@plt+0xedea4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq fa374 <__cxa_atexit@plt+0xede9c> │ │ │ │ - b fa390 <__cxa_atexit@plt+0xedeb8> │ │ │ │ - ldr r7, [pc, #28] @ fa380 <__cxa_atexit@plt+0xedea8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r7, [pc, #64] @ fb514 <__cxa_atexit@plt+0xef03c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r3, #24]! │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + add r8, r7, #2 │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq ip, fp, r4, asr #18 │ │ │ │ - biceq sp, r4, r4, ror #22 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ + add r5, r3, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b fb37c <__cxa_atexit@plt+0xeeea4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + ldrheq fp, [fp, #220] @ 0xdc │ │ │ │ + strdeq r1, [r5, #52] @ 0x34 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne fa3ac <__cxa_atexit@plt+0xeded4> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b f9d1c <__cxa_atexit@plt+0xed844> │ │ │ │ - ldr r3, [pc, #84] @ fa408 <__cxa_atexit@plt+0xedf30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq fa3ec <__cxa_atexit@plt+0xedf14> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fa3f4 <__cxa_atexit@plt+0xedf1c> │ │ │ │ - ldr r7, [pc, #48] @ fa40c <__cxa_atexit@plt+0xedf34> │ │ │ │ + bne fb578 <__cxa_atexit@plt+0xef0a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc fb584 <__cxa_atexit@plt+0xef0ac> │ │ │ │ + ldr r7, [pc, #76] @ fb594 <__cxa_atexit@plt+0xef0bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #40] @ fa410 <__cxa_atexit@plt+0xedf38> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ fa414 <__cxa_atexit@plt+0xedf3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - strheq sp, [r4, #172] @ 0xac │ │ │ │ - strheq sp, [r4, #160] @ 0xa0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrdeq sp, [r4, #160] @ 0xa0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r2, [pc, #72] @ fb598 <__cxa_atexit@plt+0xef0c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + ldr r7, [pc, #52] @ fb59c <__cxa_atexit@plt+0xef0c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #2 │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b fb37c <__cxa_atexit@plt+0xeeea4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + bicseq fp, fp, r8, lsr #26 │ │ │ │ + biceq r1, r5, ip, ror #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fa448 <__cxa_atexit@plt+0xedf70> │ │ │ │ - ldr r7, [pc, #44] @ fa464 <__cxa_atexit@plt+0xedf8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r0, [pc, #36] @ fa468 <__cxa_atexit@plt+0xedf90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ fa460 <__cxa_atexit@plt+0xedf88> │ │ │ │ + ldr r3, [pc, #52] @ fb5e8 <__cxa_atexit@plt+0xef110> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - biceq sp, r4, r0, ror #20 │ │ │ │ - biceq sp, r4, r4, asr sl │ │ │ │ - biceq sp, r4, r4, ror #20 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne fa494 <__cxa_atexit@plt+0xedfbc> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b f9d1c <__cxa_atexit@plt+0xed844> │ │ │ │ - ldr r7, [pc, #12] @ fa4a8 <__cxa_atexit@plt+0xedfd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - bicseq ip, fp, ip, lsl #16 │ │ │ │ - biceq sp, r4, r8, asr sl │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fa50c <__cxa_atexit@plt+0xee034> │ │ │ │ - ldr r7, [pc, #96] @ fa530 <__cxa_atexit@plt+0xee058> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #28 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi fa51c <__cxa_atexit@plt+0xee044> │ │ │ │ - ldr r7, [pc, #76] @ fa534 <__cxa_atexit@plt+0xee05c> │ │ │ │ + bhi fb5d8 <__cxa_atexit@plt+0xef100> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b fb37c <__cxa_atexit@plt+0xeeea4> │ │ │ │ + ldr r7, [pc, #12] @ fb5ec <__cxa_atexit@plt+0xef114> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq fa500 <__cxa_atexit@plt+0xee028> │ │ │ │ - mov r7, r8 │ │ │ │ - b fa068 <__cxa_atexit@plt+0xedb90> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq r1, r5, r4, lsr r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fb634 <__cxa_atexit@plt+0xef15c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #40] @ fb640 <__cxa_atexit@plt+0xef168> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ fa53c <__cxa_atexit@plt+0xee064> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffbe8 │ │ │ │ + biceq r1, r5, r4, asr #5 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fb670 <__cxa_atexit@plt+0xef198> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b fb37c <__cxa_atexit@plt+0xeeea4> │ │ │ │ + ldr r7, [pc, #8] @ fb680 <__cxa_atexit@plt+0xef1a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ fa538 <__cxa_atexit@plt+0xee060> │ │ │ │ + @ instruction: 0x01c5129c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc fb6f8 <__cxa_atexit@plt+0xef220> │ │ │ │ + ldr r3, [pc, #100] @ fb710 <__cxa_atexit@plt+0xef238> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #96] @ fb714 <__cxa_atexit@plt+0xef23c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #92] @ fb718 <__cxa_atexit@plt+0xef240> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #88] @ fb71c <__cxa_atexit@plt+0xef244> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #13 │ │ │ │ + sub r2, r6, #23 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str sl, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ fb720 <__cxa_atexit@plt+0xef248> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - biceq sp, r4, ip, ror #19 │ │ │ │ - biceq sp, r4, r4, lsl #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ fa574 <__cxa_atexit@plt+0xee09c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ fa578 <__cxa_atexit@plt+0xee0a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq ip, fp, r8, asr r7 │ │ │ │ - bicseq ip, fp, r8, lsl #13 │ │ │ │ - biceq sp, r4, r0, asr #18 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + biceq r1, r5, r4, asr r2 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + ldrsheq fp, [fp, #76] @ 0x4c │ │ │ │ + ldrsbeq fp, [fp, #76] @ 0x4c │ │ │ │ + biceq r1, r5, r4, lsr #4 │ │ │ │ + strdeq r1, [r5, #20] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi fa5f0 <__cxa_atexit@plt+0xee118> │ │ │ │ - ldr r3, [pc, #96] @ fa600 <__cxa_atexit@plt+0xee128> │ │ │ │ + bhi fb7d0 <__cxa_atexit@plt+0xef2f8> │ │ │ │ + ldr r3, [pc, #180] @ fb7fc <__cxa_atexit@plt+0xef324> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq fa5d8 <__cxa_atexit@plt+0xee100> │ │ │ │ - ldr r7, [pc, #72] @ fa604 <__cxa_atexit@plt+0xee12c> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fb7c0 <__cxa_atexit@plt+0xef2e8> │ │ │ │ + ldr r8, [r8, #39] @ 0x27 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc fb7e0 <__cxa_atexit@plt+0xef308> │ │ │ │ + ldr r7, [pc, #152] @ fb808 <__cxa_atexit@plt+0xef330> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq fa5e8 <__cxa_atexit@plt+0xee110> │ │ │ │ - b fa65c <__cxa_atexit@plt+0xee184> │ │ │ │ + ldr sl, [pc, #148] @ fb80c <__cxa_atexit@plt+0xef334> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #144] @ fb810 <__cxa_atexit@plt+0xef338> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #140] @ fb814 <__cxa_atexit@plt+0xef33c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r3, #13 │ │ │ │ + sub r2, r3, #23 │ │ │ │ + add r7, r7, #1 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ fa608 <__cxa_atexit@plt+0xee130> │ │ │ │ + ldr r7, [pc, #44] @ fb804 <__cxa_atexit@plt+0xef32c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - biceq sp, r4, r8, lsr r9 │ │ │ │ - strheq sp, [r4, #132] @ 0x84 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ fa64c <__cxa_atexit@plt+0xee174> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq fa644 <__cxa_atexit@plt+0xee16c> │ │ │ │ - b fa65c <__cxa_atexit@plt+0xee184> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #24] @ fb800 <__cxa_atexit@plt+0xef328> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - biceq sp, r4, r0, ror r8 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + biceq r1, r5, ip, lsr r1 │ │ │ │ + biceq r1, r5, ip, asr r1 │ │ │ │ + @ instruction: 0x01c51190 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + bicseq fp, fp, r8, lsr r4 │ │ │ │ + bicseq fp, fp, r8, lsl r4 │ │ │ │ + biceq r1, r5, r4, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne fa6a8 <__cxa_atexit@plt+0xee1d0> │ │ │ │ - ldr r2, [pc, #168] @ fa720 <__cxa_atexit@plt+0xee248> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fa6fc <__cxa_atexit@plt+0xee224> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne fa6bc <__cxa_atexit@plt+0xee1e4> │ │ │ │ - ldr r7, [pc, #148] @ fa730 <__cxa_atexit@plt+0xee258> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mov r3, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r8, [r7, #39] @ 0x27 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc fb894 <__cxa_atexit@plt+0xef3bc> │ │ │ │ + ldr r7, [pc, #100] @ fb8ac <__cxa_atexit@plt+0xef3d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [pc, #96] @ fb8b0 <__cxa_atexit@plt+0xef3d8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #92] @ fb8b4 <__cxa_atexit@plt+0xef3dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #88] @ fb8b8 <__cxa_atexit@plt+0xef3e0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #13 │ │ │ │ + sub r2, r6, #23 │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #132] @ fa734 <__cxa_atexit@plt+0xee25c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #96] @ fa724 <__cxa_atexit@plt+0xee24c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #12]! │ │ │ │ - stmda r2, {r1, r8} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq fa6fc <__cxa_atexit@plt+0xee224> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne fa708 <__cxa_atexit@plt+0xee230> │ │ │ │ - ldr r7, [pc, #60] @ fa728 <__cxa_atexit@plt+0xee250> │ │ │ │ + ldr r7, [pc, #32] @ fb8bc <__cxa_atexit@plt+0xef3e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [pc, #52] @ fa72c <__cxa_atexit@plt+0xee254> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #40] @ fa738 <__cxa_atexit@plt+0xee260> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - ldrdeq sp, [r4, #124] @ 0x7c │ │ │ │ - ldrdeq sp, [r4, #112] @ 0x70 │ │ │ │ - bicseq ip, fp, ip, lsl #12 │ │ │ │ - bicseq ip, fp, r0, lsr r5 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - biceq sp, r4, r4, lsl #15 │ │ │ │ + strheq r1, [r5, #8] │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + bicseq fp, fp, r0, ror #6 │ │ │ │ + bicseq fp, fp, r0, asr #6 │ │ │ │ + biceq r1, r5, r8, lsl #1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fa768 <__cxa_atexit@plt+0xee290> │ │ │ │ - ldr r7, [pc, #124] @ fa7d8 <__cxa_atexit@plt+0xee300> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 1a4a4c <__cxa_atexit@plt+0x198574> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fb95c <__cxa_atexit@plt+0xef484> │ │ │ │ + ldr r3, [pc, #140] @ fb984 <__cxa_atexit@plt+0xef4ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fb94c <__cxa_atexit@plt+0xef474> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc fb96c <__cxa_atexit@plt+0xef494> │ │ │ │ + ldr lr, [pc, #112] @ fb98c <__cxa_atexit@plt+0xef4b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r3, #11 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [pc, #96] @ fb990 <__cxa_atexit@plt+0xef4b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #92] @ fa7cc <__cxa_atexit@plt+0xee2f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fa7ac <__cxa_atexit@plt+0xee2d4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne fa7b4 <__cxa_atexit@plt+0xee2dc> │ │ │ │ - ldr r7, [pc, #52] @ fa7d0 <__cxa_atexit@plt+0xee2f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ fb988 <__cxa_atexit@plt+0xef4b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #44] @ fa7d4 <__cxa_atexit@plt+0xee2fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + biceq r0, r5, r8, ror #31 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + bicseq fp, fp, r4, ror #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fb9e4 <__cxa_atexit@plt+0xef50c> │ │ │ │ + ldr lr, [pc, #56] @ fb9f0 <__cxa_atexit@plt+0xef518> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r1, r6, #11 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #40] @ fb9f4 <__cxa_atexit@plt+0xef51c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #32] @ fa7dc <__cxa_atexit@plt+0xee304> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r5, [r3] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + bicseq fp, fp, r8, asr #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fba28 <__cxa_atexit@plt+0xef550> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ fba30 <__cxa_atexit@plt+0xef558> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - biceq sp, r4, ip, lsr #14 │ │ │ │ - biceq sp, r4, r0, lsr #14 │ │ │ │ - bicseq ip, fp, ip, asr #10 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - biceq sp, r4, r0, ror #13 │ │ │ │ + b 174a148 <__cxa_atexit@plt+0x173dc70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq fp, fp, ip, lsl #3 │ │ │ │ + biceq r0, r5, r0, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fa810 <__cxa_atexit@plt+0xee338> │ │ │ │ - ldr r7, [pc, #44] @ fa82c <__cxa_atexit@plt+0xee354> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #36] @ fa830 <__cxa_atexit@plt+0xee358> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fbaa4 <__cxa_atexit@plt+0xef5cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc fbab0 <__cxa_atexit@plt+0xef5d8> │ │ │ │ + ldr r1, [pc, #88] @ fbac0 <__cxa_atexit@plt+0xef5e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #84] @ fbac4 <__cxa_atexit@plt+0xef5ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #80] @ fbac8 <__cxa_atexit@plt+0xef5f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #64] @ fbacc <__cxa_atexit@plt+0xef5f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r3} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + add r9, lr, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + b 156b7c <__cxa_atexit@plt+0x14a6a4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ fa828 <__cxa_atexit@plt+0xee350> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - biceq sp, r4, r8, asr #13 │ │ │ │ - strheq sp, [r4, #108] @ 0x6c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ fa868 <__cxa_atexit@plt+0xee390> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ fa86c <__cxa_atexit@plt+0xee394> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, fp, r4, ror #8 │ │ │ │ - @ instruction: 0x01dbc394 │ │ │ │ - biceq sp, r4, r0, lsr r7 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + biceq r0, r5, r0, ror #29 │ │ │ │ + bicseq fp, fp, ip, lsr #2 │ │ │ │ + bicseq fp, fp, ip, lsl #16 │ │ │ │ + biceq r0, r5, r0, lsl #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi fa8d4 <__cxa_atexit@plt+0xee3fc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq fa8cc <__cxa_atexit@plt+0xee3f4> │ │ │ │ - ldr r3, [pc, #56] @ fa8dc <__cxa_atexit@plt+0xee404> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc fbb30 <__cxa_atexit@plt+0xef658> │ │ │ │ + ldr r3, [pc, #76] @ fbb48 <__cxa_atexit@plt+0xef670> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ fa8e0 <__cxa_atexit@plt+0xee408> │ │ │ │ + ldr r2, [pc, #72] @ fbb4c <__cxa_atexit@plt+0xef674> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r3, r2, #1 │ │ │ │ + ldr r2, [pc, #56] @ fbb50 <__cxa_atexit@plt+0xef678> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ fa8e4 <__cxa_atexit@plt+0xee40c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ fbb54 <__cxa_atexit@plt+0xef67c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [r4, #108] @ 0x6c │ │ │ │ - bicseq ip, fp, r0, asr #6 │ │ │ │ - bicseq ip, fp, ip, lsr #6 │ │ │ │ - strheq sp, [r4, #104] @ 0x68 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + biceq r0, r5, r8, asr #28 │ │ │ │ + bicseq fp, fp, r0, lsr #1 │ │ │ │ + biceq r0, r5, r0, lsr lr │ │ │ │ + biceq r0, r5, r4, lsl #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi fa94c <__cxa_atexit@plt+0xee474> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq fa944 <__cxa_atexit@plt+0xee46c> │ │ │ │ - ldr r3, [pc, #56] @ fa954 <__cxa_atexit@plt+0xee47c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc fbbb8 <__cxa_atexit@plt+0xef6e0> │ │ │ │ + ldr r3, [pc, #76] @ fbbd0 <__cxa_atexit@plt+0xef6f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ fa958 <__cxa_atexit@plt+0xee480> │ │ │ │ + ldr r2, [pc, #72] @ fbbd4 <__cxa_atexit@plt+0xef6fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r3, r2, #1 │ │ │ │ + ldr r2, [pc, #56] @ fbbd8 <__cxa_atexit@plt+0xef700> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ fa95c <__cxa_atexit@plt+0xee484> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ fbbdc <__cxa_atexit@plt+0xef704> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq sp, r4, r8, lsr #13 │ │ │ │ - bicseq ip, fp, r8, asr #5 │ │ │ │ - ldrheq ip, [fp, #36] @ 0x24 │ │ │ │ - biceq sp, r4, r0, asr #12 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + biceq r0, r5, r0, asr #27 │ │ │ │ + bicseq fp, fp, r8, lsl r0 │ │ │ │ + biceq r0, r5, r8, lsr #27 │ │ │ │ + biceq r0, r5, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi fa9c4 <__cxa_atexit@plt+0xee4ec> │ │ │ │ + bhi fbc40 <__cxa_atexit@plt+0xef768> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ cmp r0, #0 │ │ │ │ - beq fa9bc <__cxa_atexit@plt+0xee4e4> │ │ │ │ - ldr r3, [pc, #56] @ fa9cc <__cxa_atexit@plt+0xee4f4> │ │ │ │ + beq fbc38 <__cxa_atexit@plt+0xef760> │ │ │ │ + ldr r3, [pc, #52] @ fbc48 <__cxa_atexit@plt+0xef770> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ fa9d0 <__cxa_atexit@plt+0xee4f8> │ │ │ │ + ldr r9, [pc, #48] @ fbc4c <__cxa_atexit@plt+0xef774> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ fbc50 <__cxa_atexit@plt+0xef778> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #40] @ fa9d4 <__cxa_atexit@plt+0xee4fc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 1a2f2c0 <__cxa_atexit@plt+0x1a22de8> │ │ │ │ + b 1d0bd0 <__cxa_atexit@plt+0x1c46f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, r4, r8, ror #12 │ │ │ │ - bicseq ip, fp, r0, asr r2 │ │ │ │ - bicseq ip, fp, ip, lsr r2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc faa10 <__cxa_atexit@plt+0xee538> │ │ │ │ - ldr r3, [pc, #40] @ faa28 <__cxa_atexit@plt+0xee550> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ faa2c <__cxa_atexit@plt+0xee554> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - bicseq ip, fp, r4, lsr #14 │ │ │ │ - biceq sp, r4, ip, lsl r6 │ │ │ │ - biceq sp, r4, r4, lsl r6 │ │ │ │ + biceq r0, r5, r0, ror #27 │ │ │ │ + biceq r0, r5, ip, ror #27 │ │ │ │ + ldrsbeq sl, [fp, #240] @ 0xf0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi faa98 <__cxa_atexit@plt+0xee5c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc faaa4 <__cxa_atexit@plt+0xee5cc> │ │ │ │ - ldr r1, [pc, #80] @ faab4 <__cxa_atexit@plt+0xee5dc> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r8, [pc, #4] @ fbc6c <__cxa_atexit@plt+0xef794> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1d0804 <__cxa_atexit@plt+0x1c432c> │ │ │ │ + biceq r0, r5, r8, asr #27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fbccc <__cxa_atexit@plt+0xef7f4> │ │ │ │ + ldr r2, [pc, #72] @ fbcd4 <__cxa_atexit@plt+0xef7fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #64] @ fbcd8 <__cxa_atexit@plt+0xef800> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ faab8 <__cxa_atexit@plt+0xee5e0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ faabc <__cxa_atexit@plt+0xee5e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbcc0 <__cxa_atexit@plt+0xef7e8> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r8, [r7, #23] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, fp, r8, lsr r1 │ │ │ │ - @ instruction: 0x01dbc298 │ │ │ │ - @ instruction: 0x01dbc198 │ │ │ │ - biceq sp, r4, r4, lsl #11 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + bicseq sl, fp, ip, lsl #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r8, [r7, #23] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi fbdb0 <__cxa_atexit@plt+0xef8d8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fbdbc <__cxa_atexit@plt+0xef8e4> │ │ │ │ + ldr r2, [pc, #160] @ fbdcc <__cxa_atexit@plt+0xef8f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #156] @ fbdd0 <__cxa_atexit@plt+0xef8f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fab44 <__cxa_atexit@plt+0xee66c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc fab4c <__cxa_atexit@plt+0xee674> │ │ │ │ - ldr r1, [pc, #104] @ fab60 <__cxa_atexit@plt+0xee688> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - sub r9, r6, #18 │ │ │ │ - ldr r0, [pc, #84] @ fab64 <__cxa_atexit@plt+0xee68c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ fab68 <__cxa_atexit@plt+0xee690> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ fab6c <__cxa_atexit@plt+0xee694> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r1, r2, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - mov r6, r3 │ │ │ │ - b fab54 <__cxa_atexit@plt+0xee67c> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + str r3, [r2, #4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq fbd90 <__cxa_atexit@plt+0xef8b8> │ │ │ │ + str r7, [r2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fbd9c <__cxa_atexit@plt+0xef8c4> │ │ │ │ + ldr r3, [pc, #108] @ fbdd4 <__cxa_atexit@plt+0xef8fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + stmib r5, {r2, sl} │ │ │ │ + str r9, [r5, #12] │ │ │ │ + ldr r3, [pc, #80] @ fbdd8 <__cxa_atexit@plt+0xef900> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16242e0 <__cxa_atexit@plt+0x1617e08> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, fp, r4, lsr #1 │ │ │ │ - ldrsheq ip, [fp, #24] │ │ │ │ - bicseq ip, fp, r0, lsl #2 │ │ │ │ - ldrsheq ip, [fp, #20] │ │ │ │ - ldrdeq sp, [r4, #68] @ 0x44 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fabf8 <__cxa_atexit@plt+0xee720> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc fac00 <__cxa_atexit@plt+0xee728> │ │ │ │ - ldr r1, [pc, #108] @ fac14 <__cxa_atexit@plt+0xee73c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ fac18 <__cxa_atexit@plt+0xee740> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ fac1c <__cxa_atexit@plt+0xee744> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ fac20 <__cxa_atexit@plt+0xee748> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ fac24 <__cxa_atexit@plt+0xee74c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, r3 │ │ │ │ - b fac08 <__cxa_atexit@plt+0xee730> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #56] @ fbddc <__cxa_atexit@plt+0xef904> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - bicseq fp, fp, ip, ror #31 │ │ │ │ - @ instruction: 0x01ad467d │ │ │ │ - bicseq ip, fp, r8, lsr r1 │ │ │ │ - bicseq ip, fp, r0, asr #32 │ │ │ │ - biceq sp, r4, r8, lsl r4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fac70 <__cxa_atexit@plt+0xee798> │ │ │ │ - ldr r7, [pc, #52] @ fac84 <__cxa_atexit@plt+0xee7ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq fac64 <__cxa_atexit@plt+0xee78c> │ │ │ │ - mov r7, r9 │ │ │ │ - b fac98 <__cxa_atexit@plt+0xee7c0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ fac88 <__cxa_atexit@plt+0xee7b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq sp, r4, r0, ror #7 │ │ │ │ - strheq sp, [r4, #56] @ 0x38 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + bicseq sl, fp, r4, lsr #30 │ │ │ │ + bicseq sl, fp, ip, lsl #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne facb8 <__cxa_atexit@plt+0xee7e0> │ │ │ │ - ldr r8, [pc, #264] @ fadb4 <__cxa_atexit@plt+0xee8dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r3, [pc, #228] @ fada4 <__cxa_atexit@plt+0xee8cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq fad44 <__cxa_atexit@plt+0xee86c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fad94 <__cxa_atexit@plt+0xee8bc> │ │ │ │ - add r2, r5, #12 │ │ │ │ - sub r9, r3, #6 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - add lr, r6, #4 │ │ │ │ - cmp r5, #10 │ │ │ │ - ble fad4c <__cxa_atexit@plt+0xee874> │ │ │ │ - ldr r8, [pc, #156] @ fada8 <__cxa_atexit@plt+0xee8d0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #152] @ fadac <__cxa_atexit@plt+0xee8d4> │ │ │ │ + bne fbe28 <__cxa_atexit@plt+0xef950> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r2, [pc, #52] @ fbe40 <__cxa_atexit@plt+0xef968> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + str r9, [r5] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ fbe44 <__cxa_atexit@plt+0xef96c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16242e0 <__cxa_atexit@plt+0x1617e08> │ │ │ │ + ldr r7, [pc, #12] @ fbe3c <__cxa_atexit@plt+0xef964> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r5, [pc, #144] @ fadb0 <__cxa_atexit@plt+0xee8d8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r1, r6, #16 │ │ │ │ - stm r1, {r0, r5, r7, lr} │ │ │ │ - ldr r0, [r2] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr sl, [pc, #100] @ fadb8 <__cxa_atexit@plt+0xee8e0> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #96] @ fadbc <__cxa_atexit@plt+0xee8e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r5, [pc, #92] @ fadc0 <__cxa_atexit@plt+0xee8e8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr ip, [pc, #84] @ fadc4 <__cxa_atexit@plt+0xee8ec> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - bicseq ip, fp, r8 │ │ │ │ - ldrsheq fp, [fp, #236] @ 0xec │ │ │ │ - @ instruction: 0x01ad458b │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0x01ad44e5 │ │ │ │ - bicseq fp, fp, r4, lsr #31 │ │ │ │ - bicseq fp, fp, ip, lsr #29 │ │ │ │ - biceq sp, r4, ip, ror r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc fae7c <__cxa_atexit@plt+0xee9a4> │ │ │ │ - add r5, r2, #12 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldmib r2, {r0, r1} │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add lr, r3, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble fae3c <__cxa_atexit@plt+0xee964> │ │ │ │ - ldr r8, [pc, #124] @ fae8c <__cxa_atexit@plt+0xee9b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #120] @ fae90 <__cxa_atexit@plt+0xee9b8> │ │ │ │ + bicseq sl, fp, r0, lsl #29 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + bicseq sl, fp, ip, lsl #29 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne fbe70 <__cxa_atexit@plt+0xef998> │ │ │ │ + ldr r7, [pc, #52] @ fbe98 <__cxa_atexit@plt+0xef9c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #112] @ fae94 <__cxa_atexit@plt+0xee9bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r3, #12 │ │ │ │ - stm sl, {r0, r1, r2, r7, lr} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr sl, [pc, #84] @ fae98 <__cxa_atexit@plt+0xee9c0> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #80] @ fae9c <__cxa_atexit@plt+0xee9c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #76] @ faea0 <__cxa_atexit@plt+0xee9c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr ip, [pc, #68] @ faea4 <__cxa_atexit@plt+0xee9cc> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - bicseq fp, fp, r4, lsl #30 │ │ │ │ - ldrsheq fp, [fp, #216] @ 0xd8 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - strdeq r4, [sp, r5]! │ │ │ │ - ldrheq fp, [fp, #228] @ 0xe4 │ │ │ │ - ldrheq fp, [fp, #220] @ 0xdc │ │ │ │ - biceq sp, r4, r4, lsr #3 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi faf08 <__cxa_atexit@plt+0xeea30> │ │ │ │ - ldr r7, [pc, #80] @ faf28 <__cxa_atexit@plt+0xeea50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #76] @ faf2c <__cxa_atexit@plt+0xeea54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #129 @ 0x81 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r2, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq faefc <__cxa_atexit@plt+0xeea24> │ │ │ │ - mov r7, r9 │ │ │ │ - b fac98 <__cxa_atexit@plt+0xee7c0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ faf30 <__cxa_atexit@plt+0xeea58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #28] @ faf34 <__cxa_atexit@plt+0xeea5c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #129 @ 0x81 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - bicseq fp, fp, ip, asr #26 │ │ │ │ - biceq sp, r4, r8, asr #2 │ │ │ │ - bicseq fp, fp, r4, lsl sp │ │ │ │ - biceq sp, r4, r4, lsr #2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ faf60 <__cxa_atexit@plt+0xeea88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ - biceq sp, r4, r0, lsl r1 │ │ │ │ - biceq sp, r4, r0, ror #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fafa0 <__cxa_atexit@plt+0xeeac8> │ │ │ │ - ldr r2, [pc, #36] @ fafa8 <__cxa_atexit@plt+0xeead0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ fafac <__cxa_atexit@plt+0xeead4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r4, #4] │ │ │ │ - bicseq fp, fp, r0, lsl ip │ │ │ │ - biceq sp, r4, ip, asr #1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fb06c <__cxa_atexit@plt+0xeeb94> │ │ │ │ - ldr r3, [pc, #192] @ fb094 <__cxa_atexit@plt+0xeebbc> │ │ │ │ + ldr r3, [pc, #28] @ fbe94 <__cxa_atexit@plt+0xef9bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq faffc <__cxa_atexit@plt+0xeeb24> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fb00c <__cxa_atexit@plt+0xeeb34> │ │ │ │ - ldr r7, [pc, #168] @ fb098 <__cxa_atexit@plt+0xeebc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #164] @ fb09c <__cxa_atexit@plt+0xeebc4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fb07c <__cxa_atexit@plt+0xeeba4> │ │ │ │ - ldr r7, [pc, #128] @ fb0a4 <__cxa_atexit@plt+0xeebcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #124] @ fb0a8 <__cxa_atexit@plt+0xeebd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #112] @ fb0ac <__cxa_atexit@plt+0xeebd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [pc, #104] @ fb0b0 <__cxa_atexit@plt+0xeebd8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r7, [pc, #44] @ fb0a0 <__cxa_atexit@plt+0xeebc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fbe8c <__cxa_atexit@plt+0xef9b4> │ │ │ │ + b fbea4 <__cxa_atexit@plt+0xef9cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - biceq sp, r4, r8, asr #32 │ │ │ │ - biceq sp, r4, r0, asr #32 │ │ │ │ - biceq sp, r4, r4, lsr #32 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x01ad4215 │ │ │ │ - bicseq fp, fp, ip, asr #25 │ │ │ │ - ldrsbeq fp, [fp, #180] @ 0xb4 │ │ │ │ - biceq ip, r4, ip, asr #31 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq sl, fp, r4, lsl #27 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne fb0e4 <__cxa_atexit@plt+0xeec0c> │ │ │ │ - ldr r7, [pc, #120] @ fb14c <__cxa_atexit@plt+0xeec74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #112] @ fb150 <__cxa_atexit@plt+0xeec78> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fb13c <__cxa_atexit@plt+0xeec64> │ │ │ │ - ldr r2, [pc, #88] @ fb154 <__cxa_atexit@plt+0xeec7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #84] @ fb158 <__cxa_atexit@plt+0xeec80> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #72] @ fb15c <__cxa_atexit@plt+0xeec84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #64] @ fb160 <__cxa_atexit@plt+0xeec88> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r2, r6} │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq ip, r4, r4, ror #30 │ │ │ │ - biceq ip, r4, r8, asr pc │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x01ad413d │ │ │ │ - ldrsheq fp, [fp, #180] @ 0xb4 │ │ │ │ - ldrsheq fp, [fp, #172] @ 0xac │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fb1a8 <__cxa_atexit@plt+0xeecd0> │ │ │ │ - ldr r7, [pc, #52] @ fb1bc <__cxa_atexit@plt+0xeece4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq fb19c <__cxa_atexit@plt+0xeecc4> │ │ │ │ - mov r7, r8 │ │ │ │ - b fb1cc <__cxa_atexit@plt+0xeecf4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ fb1c0 <__cxa_atexit@plt+0xeece8> │ │ │ │ + bne fbecc <__cxa_atexit@plt+0xef9f4> │ │ │ │ + ldr r3, [pc, #148] @ fbf4c <__cxa_atexit@plt+0xefa74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str sl, [r5, #8] │ │ │ │ + b fbf14 <__cxa_atexit@plt+0xefa3c> │ │ │ │ + ldr r7, [pc, #112] @ fbf44 <__cxa_atexit@plt+0xefa6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq ip, r4, r8, lsr pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne fb20c <__cxa_atexit@plt+0xeed34> │ │ │ │ - ldr r2, [pc, #124] @ fb268 <__cxa_atexit@plt+0xeed90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq fb240 <__cxa_atexit@plt+0xeed68> │ │ │ │ - ldr r7, [pc, #108] @ fb26c <__cxa_atexit@plt+0xeed94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #76] @ fb260 <__cxa_atexit@plt+0xeed88> │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq fbf24 <__cxa_atexit@plt+0xefa4c> │ │ │ │ + str r7, [r3] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne fbf30 <__cxa_atexit@plt+0xefa58> │ │ │ │ + ldr r3, [pc, #76] @ fbf48 <__cxa_atexit@plt+0xefa70> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq fb24c <__cxa_atexit@plt+0xeed74> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fb254 <__cxa_atexit@plt+0xeed7c> │ │ │ │ - ldr r7, [pc, #48] @ fb264 <__cxa_atexit@plt+0xeed8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r2, sl} │ │ │ │ + str r9, [r5, #12] │ │ │ │ + ldr r3, [pc, #52] @ fbf50 <__cxa_atexit@plt+0xefa78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16242e0 <__cxa_atexit@plt+0x1617e08> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1b6c1a4 <__cxa_atexit@plt+0x1b5fccc> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq fp, fp, ip, lsr #19 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - bicseq fp, fp, r8, lsr #21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ fb28c <__cxa_atexit@plt+0xeedb4> │ │ │ │ + ldr r7, [pc, #28] @ fbf54 <__cxa_atexit@plt+0xefa7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - bicseq fp, fp, r8, lsr #20 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0x01dbad90 │ │ │ │ + bicseq sl, fp, r8, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne fb2b8 <__cxa_atexit@plt+0xeede0> │ │ │ │ - ldr r7, [pc, #28] @ fb2c8 <__cxa_atexit@plt+0xeedf0> │ │ │ │ + bne fbfa0 <__cxa_atexit@plt+0xefac8> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r2, [pc, #52] @ fbfb8 <__cxa_atexit@plt+0xefae0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + str r9, [r5] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ fbfbc <__cxa_atexit@plt+0xefae4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16242e0 <__cxa_atexit@plt+0x1617e08> │ │ │ │ + ldr r7, [pc, #12] @ fbfb4 <__cxa_atexit@plt+0xefadc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + bicseq sl, fp, r8, lsl #26 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + bicseq sl, fp, r4, lsl sp │ │ │ │ + @ instruction: 0x01c50a90 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fc018 <__cxa_atexit@plt+0xefb40> │ │ │ │ + ldr r2, [pc, #60] @ fc020 <__cxa_atexit@plt+0xefb48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fc00c <__cxa_atexit@plt+0xefb34> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + b 13ac0c <__cxa_atexit@plt+0x12e734> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq r0, r5, r0, lsr sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1b6c1a4 <__cxa_atexit@plt+0x1b5fccc> │ │ │ │ - bicseq fp, fp, r4, lsr r9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + b 13ac0c <__cxa_atexit@plt+0x12e734> │ │ │ │ + biceq r0, r5, r8, lsl sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi fb310 <__cxa_atexit@plt+0xeee38> │ │ │ │ - ldr r7, [pc, #52] @ fb324 <__cxa_atexit@plt+0xeee4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ + bhi fc090 <__cxa_atexit@plt+0xefbb8> │ │ │ │ + ldr r2, [pc, #48] @ fc09c <__cxa_atexit@plt+0xefbc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq fb304 <__cxa_atexit@plt+0xeee2c> │ │ │ │ + beq fc084 <__cxa_atexit@plt+0xefbac> │ │ │ │ mov r7, r8 │ │ │ │ - b fb334 <__cxa_atexit@plt+0xeee5c> │ │ │ │ + b fc0ac <__cxa_atexit@plt+0xefbd4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ fb328 <__cxa_atexit@plt+0xeee50> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq ip, [r4, #212] @ 0xd4 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r0, r5, r0, asr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne fb378 <__cxa_atexit@plt+0xeeea0> │ │ │ │ - ldr r2, [pc, #156] @ fb3f0 <__cxa_atexit@plt+0xeef18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq fb3b4 <__cxa_atexit@plt+0xeeedc> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne fb3c8 <__cxa_atexit@plt+0xeeef0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #104] @ fb3e8 <__cxa_atexit@plt+0xeef10> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #144] @ fc144 <__cxa_atexit@plt+0xefc6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ + ldr r7, [r7, #59] @ 0x3b │ │ │ │ + str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq fb3ac <__cxa_atexit@plt+0xeeed4> │ │ │ │ + beq fc118 <__cxa_atexit@plt+0xefc40> │ │ │ │ cmp r3, #2 │ │ │ │ - bne fb3dc <__cxa_atexit@plt+0xeef04> │ │ │ │ - ldr r7, [pc, #76] @ fb3ec <__cxa_atexit@plt+0xeef14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + bne fc120 <__cxa_atexit@plt+0xefc48> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc fc134 <__cxa_atexit@plt+0xefc5c> │ │ │ │ + ldr lr, [pc, #104] @ fc14c <__cxa_atexit@plt+0xefc74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr r8, [pc, #88] @ fc150 <__cxa_atexit@plt+0xefc78> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ fb3f8 <__cxa_atexit@plt+0xeef20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ fb3f4 <__cxa_atexit@plt+0xeef1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r7, [pc, #32] @ fc148 <__cxa_atexit@plt+0xefc70> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - bicseq fp, fp, r8, lsl #24 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrsbeq fp, [fp, #180] @ 0xb4 │ │ │ │ - ldrsheq fp, [fp, #176] @ 0xb0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ fb430 <__cxa_atexit@plt+0xeef58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ fb434 <__cxa_atexit@plt+0xeef5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - bicseq fp, fp, r0, lsr #23 │ │ │ │ - @ instruction: 0x01dbbb90 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + biceq r0, r5, r8, lsr #18 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + bicseq sl, fp, r8, lsr #21 │ │ │ │ + biceq r0, r5, ip, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne fb460 <__cxa_atexit@plt+0xeef88> │ │ │ │ - ldr r7, [pc, #28] @ fb470 <__cxa_atexit@plt+0xeef98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + bne fc1b8 <__cxa_atexit@plt+0xefce0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc fc1cc <__cxa_atexit@plt+0xefcf4> │ │ │ │ + ldr lr, [pc, #92] @ fc1e0 <__cxa_atexit@plt+0xefd08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr r8, [pc, #76] @ fc1e4 <__cxa_atexit@plt+0xefd0c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - bicseq fp, fp, r4, asr fp │ │ │ │ + ldr r7, [pc, #28] @ fc1dc <__cxa_atexit@plt+0xefd04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0x01c50890 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + bicseq sl, fp, r8, lsl #20 │ │ │ │ + biceq r0, r5, r4, ror r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc fb4ac <__cxa_atexit@plt+0xeefd4> │ │ │ │ - ldr r3, [pc, #40] @ fb4c4 <__cxa_atexit@plt+0xeefec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + bcc fc260 <__cxa_atexit@plt+0xefd88> │ │ │ │ + ldr sl, [pc, #100] @ fc278 <__cxa_atexit@plt+0xefda0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #96] @ fc27c <__cxa_atexit@plt+0xefda4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #92] @ fc280 <__cxa_atexit@plt+0xefda8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #3 │ │ │ │ + ldr r9, [pc, #84] @ fc284 <__cxa_atexit@plt+0xefdac> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + sub r3, r6, #23 │ │ │ │ + str sl, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str lr, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ fb4c8 <__cxa_atexit@plt+0xeeff0> │ │ │ │ + ldr r7, [pc, #32] @ fc288 <__cxa_atexit@plt+0xefdb0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq fp, fp, ip, lsl #25 │ │ │ │ - biceq ip, r4, ip, lsr ip │ │ │ │ - biceq ip, r4, r8, ror fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi fb534 <__cxa_atexit@plt+0xef05c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc fb540 <__cxa_atexit@plt+0xef068> │ │ │ │ - ldr r1, [pc, #80] @ fb550 <__cxa_atexit@plt+0xef078> │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + bicseq fp, fp, r8, rrx │ │ │ │ + bicseq sl, fp, r8, lsl #19 │ │ │ │ + biceq r0, r5, r0, lsl r8 │ │ │ │ + biceq r0, r5, r0, ror #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc fc304 <__cxa_atexit@plt+0xefe2c> │ │ │ │ + ldr sl, [pc, #100] @ fc31c <__cxa_atexit@plt+0xefe44> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #96] @ fc320 <__cxa_atexit@plt+0xefe48> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #92] @ fc324 <__cxa_atexit@plt+0xefe4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ fb554 <__cxa_atexit@plt+0xef07c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ fb558 <__cxa_atexit@plt+0xef080> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r1, r1, #3 │ │ │ │ + ldr r9, [pc, #84] @ fc328 <__cxa_atexit@plt+0xefe50> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + sub r3, r6, #23 │ │ │ │ + str sl, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str lr, [r7, #12] │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #32] @ fc32c <__cxa_atexit@plt+0xefe54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01dbb69c │ │ │ │ - ldrsheq fp, [fp, #124] @ 0x7c │ │ │ │ - ldrsheq fp, [fp, #108] @ 0x6c │ │ │ │ - biceq ip, r4, r8, ror #21 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fb5e0 <__cxa_atexit@plt+0xef108> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc fb5e8 <__cxa_atexit@plt+0xef110> │ │ │ │ - ldr r1, [pc, #104] @ fb5fc <__cxa_atexit@plt+0xef124> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - sub r9, r6, #18 │ │ │ │ - ldr r0, [pc, #84] @ fb600 <__cxa_atexit@plt+0xef128> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ fb604 <__cxa_atexit@plt+0xef12c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ fb608 <__cxa_atexit@plt+0xef130> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r1, r2, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - mov r6, r3 │ │ │ │ - b fb5f0 <__cxa_atexit@plt+0xef118> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xfffffa48 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + bicseq sl, fp, r4, asr #31 │ │ │ │ + bicseq sl, fp, r4, ror #17 │ │ │ │ + biceq r0, r5, ip, ror #14 │ │ │ │ + biceq r0, r5, r4, lsr #15 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi fc390 <__cxa_atexit@plt+0xefeb8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq fc388 <__cxa_atexit@plt+0xefeb0> │ │ │ │ + ldr r3, [pc, #52] @ fc398 <__cxa_atexit@plt+0xefec0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #48] @ fc39c <__cxa_atexit@plt+0xefec4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ fc3a0 <__cxa_atexit@plt+0xefec8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 1d0bd0 <__cxa_atexit@plt+0x1c46f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq fp, fp, r8, lsl #12 │ │ │ │ - bicseq fp, fp, ip, asr r7 │ │ │ │ - bicseq fp, fp, r4, ror #12 │ │ │ │ - bicseq fp, fp, r8, asr r7 │ │ │ │ - biceq ip, r4, r8, lsr sl │ │ │ │ + biceq r0, r5, r0, asr r7 │ │ │ │ + biceq r0, r5, ip, asr r7 │ │ │ │ + bicseq sl, fp, r0, lsl #17 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fb694 <__cxa_atexit@plt+0xef1bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc fb69c <__cxa_atexit@plt+0xef1c4> │ │ │ │ - ldr r1, [pc, #108] @ fb6b0 <__cxa_atexit@plt+0xef1d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ fb6b4 <__cxa_atexit@plt+0xef1dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ fb6b8 <__cxa_atexit@plt+0xef1e0> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r8, [pc, #4] @ fc3bc <__cxa_atexit@plt+0xefee4> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ fb6bc <__cxa_atexit@plt+0xef1e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ fb6c0 <__cxa_atexit@plt+0xef1e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, r3 │ │ │ │ - b fb6a4 <__cxa_atexit@plt+0xef1cc> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - bicseq fp, fp, r0, asr r5 │ │ │ │ - @ instruction: 0x01ad3bce │ │ │ │ - @ instruction: 0x01dbb69c │ │ │ │ - bicseq fp, fp, r4, lsr #11 │ │ │ │ - biceq ip, r4, ip, ror r9 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 1d0804 <__cxa_atexit@plt+0x1c432c> │ │ │ │ + biceq r0, r5, r8, lsr r7 │ │ │ │ + biceq r0, r5, r0, asr r7 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 13bcdc <__cxa_atexit@plt+0x12f804> │ │ │ │ + biceq r0, r5, r4, asr #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi fb70c <__cxa_atexit@plt+0xef234> │ │ │ │ - ldr r7, [pc, #52] @ fb720 <__cxa_atexit@plt+0xef248> │ │ │ │ + bhi fc420 <__cxa_atexit@plt+0xeff48> │ │ │ │ + ldr r7, [pc, #52] @ fc434 <__cxa_atexit@plt+0xeff5c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq fb700 <__cxa_atexit@plt+0xef228> │ │ │ │ - mov r7, r9 │ │ │ │ - b fb734 <__cxa_atexit@plt+0xef25c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fc414 <__cxa_atexit@plt+0xeff3c> │ │ │ │ + mov r7, r8 │ │ │ │ + b fc448 <__cxa_atexit@plt+0xeff70> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ fb724 <__cxa_atexit@plt+0xef24c> │ │ │ │ + ldr r7, [pc, #16] @ fc438 <__cxa_atexit@plt+0xeff60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strdeq ip, [r4, #148] @ 0x94 │ │ │ │ - biceq ip, r4, ip, lsl r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + biceq r0, r5, r0, lsl r7 │ │ │ │ + biceq r0, r5, r4, ror #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fb754 <__cxa_atexit@plt+0xef27c> │ │ │ │ - ldr r8, [pc, #264] @ fb850 <__cxa_atexit@plt+0xef378> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r3, [pc, #228] @ fb840 <__cxa_atexit@plt+0xef368> │ │ │ │ + ldr r3, [pc, #140] @ fc4dc <__cxa_atexit@plt+0xf0004> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r7, [r7, #59] @ 0x3b │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq fb7e0 <__cxa_atexit@plt+0xef308> │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq fc4b0 <__cxa_atexit@plt+0xeffd8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fc4b8 <__cxa_atexit@plt+0xeffe0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc fb830 <__cxa_atexit@plt+0xef358> │ │ │ │ - add r2, r5, #12 │ │ │ │ - sub r9, r3, #6 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - add lr, r6, #4 │ │ │ │ - cmp r5, #10 │ │ │ │ - ble fb7e8 <__cxa_atexit@plt+0xef310> │ │ │ │ - ldr r8, [pc, #156] @ fb844 <__cxa_atexit@plt+0xef36c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #152] @ fb848 <__cxa_atexit@plt+0xef370> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r5, [pc, #144] @ fb84c <__cxa_atexit@plt+0xef374> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r1, r6, #16 │ │ │ │ - stm r1, {r0, r5, r7, lr} │ │ │ │ - ldr r0, [r2] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - mov r5, r2 │ │ │ │ + bcc fc4cc <__cxa_atexit@plt+0xefff4> │ │ │ │ + ldr lr, [pc, #100] @ fc4e4 <__cxa_atexit@plt+0xf000c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r1, r3, #11 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [pc, #84] @ fc4e8 <__cxa_atexit@plt+0xf0010> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr sl, [pc, #100] @ fb854 <__cxa_atexit@plt+0xef37c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #96] @ fb858 <__cxa_atexit@plt+0xef380> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r5, [pc, #92] @ fb85c <__cxa_atexit@plt+0xef384> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr ip, [pc, #84] @ fb860 <__cxa_atexit@plt+0xef388> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, #28 │ │ │ │ + ldr r7, [pc, #32] @ fc4e0 <__cxa_atexit@plt+0xf0008> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - bicseq fp, fp, ip, ror #10 │ │ │ │ - bicseq fp, fp, r0, ror #8 │ │ │ │ - ldrdeq r3, [sp, fp]! │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0x01ad3a36 │ │ │ │ - bicseq fp, fp, r8, lsl #10 │ │ │ │ - bicseq fp, fp, r0, lsl r4 │ │ │ │ - biceq ip, r4, r0, ror #15 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc fb918 <__cxa_atexit@plt+0xef440> │ │ │ │ - add r5, r2, #12 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldmib r2, {r0, r1} │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add lr, r3, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble fb8d8 <__cxa_atexit@plt+0xef400> │ │ │ │ - ldr r8, [pc, #124] @ fb928 <__cxa_atexit@plt+0xef450> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #120] @ fb92c <__cxa_atexit@plt+0xef454> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #112] @ fb930 <__cxa_atexit@plt+0xef458> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r3, #12 │ │ │ │ - stm sl, {r0, r1, r2, r7, lr} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr sl, [pc, #84] @ fb934 <__cxa_atexit@plt+0xef45c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #80] @ fb938 <__cxa_atexit@plt+0xef460> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #76] @ fb93c <__cxa_atexit@plt+0xef464> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr ip, [pc, #68] @ fb940 <__cxa_atexit@plt+0xef468> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - bicseq fp, fp, r8, ror #8 │ │ │ │ - bicseq fp, fp, ip, asr r3 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - @ instruction: 0x01ad3946 │ │ │ │ - bicseq fp, fp, r8, lsl r4 │ │ │ │ - bicseq fp, fp, r0, lsr #6 │ │ │ │ - strheq ip, [r4, #120] @ 0x78 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + biceq r0, r5, r0, asr r6 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + bicseq sl, fp, ip, lsl #14 │ │ │ │ + biceq r0, r5, r4, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fb9a4 <__cxa_atexit@plt+0xef4cc> │ │ │ │ - ldr r7, [pc, #80] @ fb9c4 <__cxa_atexit@plt+0xef4ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #76] @ fb9c8 <__cxa_atexit@plt+0xef4f0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fc54c <__cxa_atexit@plt+0xf0074> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc fc560 <__cxa_atexit@plt+0xf0088> │ │ │ │ + ldr lr, [pc, #88] @ fc574 <__cxa_atexit@plt+0xf009c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r1, r3, #11 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [pc, #72] @ fc578 <__cxa_atexit@plt+0xf00a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #129 @ 0x81 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - stmdb r3, {r2, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq fb998 <__cxa_atexit@plt+0xef4c0> │ │ │ │ - mov r7, r9 │ │ │ │ - b fb734 <__cxa_atexit@plt+0xef25c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ fb9cc <__cxa_atexit@plt+0xef4f4> │ │ │ │ + ldr r7, [pc, #28] @ fc570 <__cxa_atexit@plt+0xf0098> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #28] @ fb9d0 <__cxa_atexit@plt+0xef4f8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #129 @ 0x81 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - ldrheq fp, [fp, #32] │ │ │ │ - biceq ip, r4, ip, asr r7 │ │ │ │ - bicseq fp, fp, r8, ror r2 │ │ │ │ - biceq ip, r4, r0, lsr r7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ fb9fc <__cxa_atexit@plt+0xef524> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ - biceq ip, r4, ip, lsl r7 │ │ │ │ - biceq ip, r4, r4, asr #12 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + strheq r0, [r5, #92] @ 0x5c │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + bicseq sl, fp, r0, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fba3c <__cxa_atexit@plt+0xef564> │ │ │ │ - ldr r2, [pc, #36] @ fba44 <__cxa_atexit@plt+0xef56c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ fba48 <__cxa_atexit@plt+0xef570> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi fc5ac <__cxa_atexit@plt+0xf00d4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ fc5b4 <__cxa_atexit@plt+0xf00dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ + b 14f2e8 <__cxa_atexit@plt+0x142e10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq ip, r4, r8, asr r6 │ │ │ │ - bicseq fp, fp, r4, ror r1 │ │ │ │ - biceq ip, r4, r8, asr #13 │ │ │ │ + bicseq sl, fp, r8, lsl #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 1a4a4c <__cxa_atexit@plt+0x198574> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fbb08 <__cxa_atexit@plt+0xef630> │ │ │ │ - ldr r3, [pc, #192] @ fbb30 <__cxa_atexit@plt+0xef658> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq fba98 <__cxa_atexit@plt+0xef5c0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fbaa8 <__cxa_atexit@plt+0xef5d0> │ │ │ │ - ldr r7, [pc, #168] @ fbb34 <__cxa_atexit@plt+0xef65c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fc680 <__cxa_atexit@plt+0xf01a8> │ │ │ │ + ldr r7, [pc, #184] @ fc6a8 <__cxa_atexit@plt+0xf01d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #164] @ fbb38 <__cxa_atexit@plt+0xef660> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fbb18 <__cxa_atexit@plt+0xef640> │ │ │ │ - ldr r7, [pc, #128] @ fbb40 <__cxa_atexit@plt+0xef668> │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fc670 <__cxa_atexit@plt+0xf0198> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc fc690 <__cxa_atexit@plt+0xf01b8> │ │ │ │ + ldr r7, [pc, #156] @ fc6b0 <__cxa_atexit@plt+0xf01d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #124] @ fbb44 <__cxa_atexit@plt+0xef66c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr lr, [pc, #144] @ fc6b4 <__cxa_atexit@plt+0xf01dc> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #112] @ fbb48 <__cxa_atexit@plt+0xef670> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [pc, #104] @ fbb4c <__cxa_atexit@plt+0xef674> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + sub r7, r2, #13 │ │ │ │ + ldr r8, [pc, #132] @ fc6b8 <__cxa_atexit@plt+0xf01e0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r2, #23 │ │ │ │ + ldr r9, [pc, #124] @ fc6bc <__cxa_atexit@plt+0xf01e4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5] │ │ │ │ str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r2, #5 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r7, [pc, #44] @ fbb3c <__cxa_atexit@plt+0xef664> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ fc6ac <__cxa_atexit@plt+0xf01d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - biceq ip, r4, r8, ror #12 │ │ │ │ - biceq ip, r4, r0, ror #12 │ │ │ │ - biceq ip, r4, r0, lsr #12 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x01ad3766 │ │ │ │ - bicseq fp, fp, r0, lsr r2 │ │ │ │ - bicseq fp, fp, r8, lsr r1 │ │ │ │ - biceq ip, r4, r8, asr #11 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + biceq r0, r5, r8, asr #9 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + bicseq sl, fp, ip, ror r5 │ │ │ │ + bicseq sl, fp, r4, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fbb80 <__cxa_atexit@plt+0xef6a8> │ │ │ │ - ldr r7, [pc, #120] @ fbbe8 <__cxa_atexit@plt+0xef710> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #112] @ fbbec <__cxa_atexit@plt+0xef714> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fbbd8 <__cxa_atexit@plt+0xef700> │ │ │ │ - ldr r2, [pc, #88] @ fbbf0 <__cxa_atexit@plt+0xef718> │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fc73c <__cxa_atexit@plt+0xf0264> │ │ │ │ + ldr r2, [pc, #100] @ fc748 <__cxa_atexit@plt+0xf0270> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #84] @ fbbf4 <__cxa_atexit@plt+0xef71c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #96] @ fc74c <__cxa_atexit@plt+0xf0274> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #72] @ fbbf8 <__cxa_atexit@plt+0xef720> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #64] @ fbbfc <__cxa_atexit@plt+0xef724> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r2, r6} │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #13 │ │ │ │ + ldr r8, [pc, #72] @ fc750 <__cxa_atexit@plt+0xf0278> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r6, #23 │ │ │ │ + ldr r9, [pc, #64] @ fc754 <__cxa_atexit@plt+0xf027c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq ip, r4, r4, lsl #11 │ │ │ │ - biceq ip, r4, r8, ror r5 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x01ad368e │ │ │ │ - bicseq fp, fp, r8, asr r1 │ │ │ │ - bicseq fp, fp, r0, rrx │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + bicseq sl, fp, r8, lsr #9 │ │ │ │ + bicseq sl, fp, r0, lsl #23 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fbc44 <__cxa_atexit@plt+0xef76c> │ │ │ │ - ldr r7, [pc, #52] @ fbc58 <__cxa_atexit@plt+0xef780> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq fbc38 <__cxa_atexit@plt+0xef760> │ │ │ │ - mov r7, r8 │ │ │ │ - b fbc68 <__cxa_atexit@plt+0xef790> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ fbc5c <__cxa_atexit@plt+0xef784> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq ip, r4, ip, lsr #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne fbca8 <__cxa_atexit@plt+0xef7d0> │ │ │ │ - ldr r2, [pc, #124] @ fbd04 <__cxa_atexit@plt+0xef82c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq fbcdc <__cxa_atexit@plt+0xef804> │ │ │ │ - ldr r7, [pc, #108] @ fbd08 <__cxa_atexit@plt+0xef830> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #76] @ fbcfc <__cxa_atexit@plt+0xef824> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq fbce8 <__cxa_atexit@plt+0xef810> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fbcf0 <__cxa_atexit@plt+0xef818> │ │ │ │ - ldr r7, [pc, #48] @ fbd00 <__cxa_atexit@plt+0xef828> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1b6c1a4 <__cxa_atexit@plt+0x1b5fccc> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - bicseq sl, fp, r0, lsl pc │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - bicseq fp, fp, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ fbd28 <__cxa_atexit@plt+0xef850> │ │ │ │ + ldr r7, [pc, #12] @ fc778 <__cxa_atexit@plt+0xf02a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - bicseq sl, fp, ip, lsl #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fbd54 <__cxa_atexit@plt+0xef87c> │ │ │ │ - ldr r7, [pc, #28] @ fbd64 <__cxa_atexit@plt+0xef88c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1b6c1a4 <__cxa_atexit@plt+0x1b5fccc> │ │ │ │ - @ instruction: 0x01dbae98 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fbdac <__cxa_atexit@plt+0xef8d4> │ │ │ │ - ldr r7, [pc, #52] @ fbdc0 <__cxa_atexit@plt+0xef8e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq fbda0 <__cxa_atexit@plt+0xef8c8> │ │ │ │ - mov r7, r8 │ │ │ │ - b fbdd0 <__cxa_atexit@plt+0xef8f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ fbdc4 <__cxa_atexit@plt+0xef8ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq ip, r4, r8, asr #7 │ │ │ │ + ldrheq sl, [fp, #64] @ 0x40 │ │ │ │ + biceq r0, r5, ip, lsl #8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne fbe14 <__cxa_atexit@plt+0xef93c> │ │ │ │ - ldr r2, [pc, #156] @ fbe8c <__cxa_atexit@plt+0xef9b4> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 29c2e0 <__cxa_atexit@plt+0x28fe08> │ │ │ │ + biceq r0, r5, r4, ror #7 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fc7f0 <__cxa_atexit@plt+0xf0318> │ │ │ │ + ldr r2, [pc, #64] @ fc7f8 <__cxa_atexit@plt+0xf0320> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq fc7e0 <__cxa_atexit@plt+0xf0308> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - beq fbe50 <__cxa_atexit@plt+0xef978> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne fbe64 <__cxa_atexit@plt+0xef98c> │ │ │ │ + bne fc7ec <__cxa_atexit@plt+0xf0314> │ │ │ │ + b 29c2e0 <__cxa_atexit@plt+0x28fe08> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #104] @ fbe84 <__cxa_atexit@plt+0xef9ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq fbe48 <__cxa_atexit@plt+0xef970> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fbe78 <__cxa_atexit@plt+0xef9a0> │ │ │ │ - ldr r7, [pc, #76] @ fbe88 <__cxa_atexit@plt+0xef9b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ fbe94 <__cxa_atexit@plt+0xef9bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ fbe90 <__cxa_atexit@plt+0xef9b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - bicseq fp, fp, ip, ror #2 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - bicseq fp, fp, r8, lsr r1 │ │ │ │ - bicseq fp, fp, r4, asr r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ fbecc <__cxa_atexit@plt+0xef9f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ fbed0 <__cxa_atexit@plt+0xef9f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + b 29bab4 <__cxa_atexit@plt+0x28f5dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, fp, r4, lsl #2 │ │ │ │ - ldrsheq fp, [fp, #4] │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + biceq r0, r5, r0, lsl #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne fbefc <__cxa_atexit@plt+0xefa24> │ │ │ │ - ldr r7, [pc, #28] @ fbf0c <__cxa_atexit@plt+0xefa34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - ldrheq fp, [fp, #8] │ │ │ │ - strdeq ip, [r4, #16] │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi fbf8c <__cxa_atexit@plt+0xefab4> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r3, [pc, #124] @ fbfb4 <__cxa_atexit@plt+0xefadc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - sub r3, r5, #20 │ │ │ │ + bne fc824 <__cxa_atexit@plt+0xf034c> │ │ │ │ + b 29c2e0 <__cxa_atexit@plt+0x28fe08> │ │ │ │ + b 29bab4 <__cxa_atexit@plt+0x28f5dc> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fbf94 <__cxa_atexit@plt+0xefabc> │ │ │ │ - ldr r7, [pc, #104] @ fbfb8 <__cxa_atexit@plt+0xefae0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #100] @ fbfbc <__cxa_atexit@plt+0xefae4> │ │ │ │ + bhi fc858 <__cxa_atexit@plt+0xf0380> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ fc860 <__cxa_atexit@plt+0xf0388> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #217 @ 0xd9 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq fbf7c <__cxa_atexit@plt+0xefaa4> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b fb734 <__cxa_atexit@plt+0xef25c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + b 14f2e8 <__cxa_atexit@plt+0x142e10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ fbfc0 <__cxa_atexit@plt+0xefae8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #32] @ fbfc4 <__cxa_atexit@plt+0xefaec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #217 @ 0xd9 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - bicseq sl, fp, r4, ror #24 │ │ │ │ - @ instruction: 0xfffff7e0 │ │ │ │ - ldrsbeq sl, [fp, #196] @ 0xc4 │ │ │ │ - biceq ip, r4, ip, ror #2 │ │ │ │ - bicseq sl, fp, r8, lsl #25 │ │ │ │ - ldrdeq ip, [r4, #24] │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + bicseq sl, fp, ip, asr r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc fc074 <__cxa_atexit@plt+0xefb9c> │ │ │ │ - ldr r2, [pc, #176] @ fc0a0 <__cxa_atexit@plt+0xefbc8> │ │ │ │ + bcc fc8b8 <__cxa_atexit@plt+0xf03e0> │ │ │ │ + ldr r2, [pc, #60] @ fc8c8 <__cxa_atexit@plt+0xf03f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #156] @ fc0a4 <__cxa_atexit@plt+0xefbcc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #148] @ fc0a8 <__cxa_atexit@plt+0xefbd0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - sub sl, r6, #6 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fc084 <__cxa_atexit@plt+0xefbac> │ │ │ │ - ldr r3, [pc, #112] @ fc0ac <__cxa_atexit@plt+0xefbd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #108] @ fc0b0 <__cxa_atexit@plt+0xefbd8> │ │ │ │ + ldr r2, [pc, #44] @ fc8cc <__cxa_atexit@plt+0xf03f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #217 @ 0xd9 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq fc064 <__cxa_atexit@plt+0xefb8c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b fac98 <__cxa_atexit@plt+0xee7c0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ fc0b4 <__cxa_atexit@plt+0xefbdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #36] @ fc0b8 <__cxa_atexit@plt+0xefbe0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #217 @ 0xd9 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - bicseq fp, fp, r0, lsl #2 │ │ │ │ - bicseq sl, fp, r8, lsl #24 │ │ │ │ - @ instruction: 0xffffec58 │ │ │ │ - bicseq sl, fp, r8, ror #23 │ │ │ │ - biceq fp, r4, ip, asr #31 │ │ │ │ - @ instruction: 0x01dbab98 │ │ │ │ - biceq ip, r4, r4, asr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + bicseq sl, fp, r0, lsl r3 │ │ │ │ + biceq r0, r5, r0, lsr #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fc168 <__cxa_atexit@plt+0xefc90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc fc174 <__cxa_atexit@plt+0xefc9c> │ │ │ │ - ldr r1, [pc, #180] @ fc1a4 <__cxa_atexit@plt+0xefccc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r1, [pc, #172] @ fc1a8 <__cxa_atexit@plt+0xefcd0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #156] @ fc1ac <__cxa_atexit@plt+0xefcd4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r7} │ │ │ │ - sub sl, r6, #6 │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fc184 <__cxa_atexit@plt+0xefcac> │ │ │ │ - ldr r3, [pc, #132] @ fc1b0 <__cxa_atexit@plt+0xefcd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #128] @ fc1b4 <__cxa_atexit@plt+0xefcdc> │ │ │ │ + bhi fc904 <__cxa_atexit@plt+0xf042c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ fc90c <__cxa_atexit@plt+0xf0434> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #217 @ 0xd9 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq fc158 <__cxa_atexit@plt+0xefc80> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b fb734 <__cxa_atexit@plt+0xef25c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ fc1b8 <__cxa_atexit@plt+0xefce0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #40] @ fc1bc <__cxa_atexit@plt+0xefce4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #217 @ 0xd9 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 153c68 <__cxa_atexit@plt+0x147790> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, fp, ip, lsr #21 │ │ │ │ - bicseq sl, fp, ip, lsl ip │ │ │ │ - bicseq sl, fp, ip, lsl #22 │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - ldrsheq sl, [fp, #168] @ 0xa8 │ │ │ │ - biceq fp, r4, ip, ror pc │ │ │ │ - @ instruction: 0x01dbaa98 │ │ │ │ - biceq fp, r4, r0, ror #31 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + ldrheq sl, [fp, #32] │ │ │ │ + biceq r0, r5, ip, asr r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc fc26c <__cxa_atexit@plt+0xefd94> │ │ │ │ - ldr r2, [pc, #176] @ fc298 <__cxa_atexit@plt+0xefdc0> │ │ │ │ + bcc fc968 <__cxa_atexit@plt+0xf0490> │ │ │ │ + ldr r2, [pc, #60] @ fc978 <__cxa_atexit@plt+0xf04a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r7, [pc, #156] @ fc29c <__cxa_atexit@plt+0xefdc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #148] @ fc2a0 <__cxa_atexit@plt+0xefdc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fc27c <__cxa_atexit@plt+0xefda4> │ │ │ │ - ldr r3, [pc, #112] @ fc2a4 <__cxa_atexit@plt+0xefdcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #108] @ fc2a8 <__cxa_atexit@plt+0xefdd0> │ │ │ │ + ldr r2, [pc, #44] @ fc97c <__cxa_atexit@plt+0xf04a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #217 @ 0xd9 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq fc25c <__cxa_atexit@plt+0xefd84> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b fac98 <__cxa_atexit@plt+0xee7c0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ fc2ac <__cxa_atexit@plt+0xefdd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #36] @ fc2b0 <__cxa_atexit@plt+0xefdd8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #217 @ 0xd9 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - bicseq sl, fp, r8, lsl #30 │ │ │ │ - bicseq sl, fp, r0, lsl sl │ │ │ │ - @ instruction: 0xffffea60 │ │ │ │ - ldrsheq sl, [fp, #144] @ 0x90 │ │ │ │ - ldrdeq fp, [r4, #212] @ 0xd4 │ │ │ │ - bicseq sl, fp, r0, lsr #19 │ │ │ │ - biceq fp, r4, ip, ror #29 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + bicseq sl, fp, r0, ror #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fc320 <__cxa_atexit@plt+0xefe48> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fc32c <__cxa_atexit@plt+0xefe54> │ │ │ │ - ldr r2, [pc, #84] @ fc33c <__cxa_atexit@plt+0xefe64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ fc340 <__cxa_atexit@plt+0xefe68> │ │ │ │ + bhi fc9b4 <__cxa_atexit@plt+0xf04dc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ fc9bc <__cxa_atexit@plt+0xf04e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ fc344 <__cxa_atexit@plt+0xefe6c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - bicseq sl, fp, ip, lsr #17 │ │ │ │ - @ instruction: 0x01ad2f08 │ │ │ │ - biceq fp, r4, r4, asr lr │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fc390 <__cxa_atexit@plt+0xefeb8> │ │ │ │ - ldr r7, [pc, #52] @ fc3a0 <__cxa_atexit@plt+0xefec8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq fc384 <__cxa_atexit@plt+0xefeac> │ │ │ │ - mov r7, r9 │ │ │ │ - b fc3b4 <__cxa_atexit@plt+0xefedc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ fc3a4 <__cxa_atexit@plt+0xefecc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq fp, r4, r0, lsr #28 │ │ │ │ - strdeq fp, [r4, #216] @ 0xd8 │ │ │ │ + bicseq sl, fp, r0, lsl #4 │ │ │ │ + ldrdeq r0, [r5, #20] │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq fc460 <__cxa_atexit@plt+0xeff88> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne fc470 <__cxa_atexit@plt+0xeff98> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [pc, #252] @ fc4d8 <__cxa_atexit@plt+0xf0000> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq fc480 <__cxa_atexit@plt+0xeffa8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc fc4bc <__cxa_atexit@plt+0xeffe4> │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble fc48c <__cxa_atexit@plt+0xeffb4> │ │ │ │ - ldr r8, [pc, #184] @ fc4dc <__cxa_atexit@plt+0xf0004> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #180] @ fc4e0 <__cxa_atexit@plt+0xf0008> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [pc, #172] @ fc4e4 <__cxa_atexit@plt+0xf000c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r8, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #108] @ fc4d4 <__cxa_atexit@plt+0xefffc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r8, [pc, #88] @ fc4d0 <__cxa_atexit@plt+0xefff8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldr r0, [pc, #80] @ fc4e8 <__cxa_atexit@plt+0xf0010> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #76] @ fc4ec <__cxa_atexit@plt+0xf0014> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01ad2da4 │ │ │ │ - @ instruction: 0x01ad2db0 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - ldrsheq sl, [fp, #128] @ 0x80 │ │ │ │ - bicseq sl, fp, r4, ror #15 │ │ │ │ - @ instruction: 0xfffffb38 │ │ │ │ - @ instruction: 0x01ad2d70 │ │ │ │ - strheq fp, [r4, #192] @ 0xc0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fc59c <__cxa_atexit@plt+0xf00c4> │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble fc56c <__cxa_atexit@plt+0xf0094> │ │ │ │ - ldr r8, [pc, #124] @ fc5ac <__cxa_atexit@plt+0xf00d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #120] @ fc5b0 <__cxa_atexit@plt+0xf00d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [pc, #112] @ fc5b4 <__cxa_atexit@plt+0xf00dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r8, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldr r0, [pc, #64] @ fc5b8 <__cxa_atexit@plt+0xf00e0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #60] @ fc5bc <__cxa_atexit@plt+0xf00e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - bicseq sl, fp, r4, ror #15 │ │ │ │ - ldrsbeq sl, [fp, #104] @ 0x68 │ │ │ │ - @ instruction: 0xfffffa58 │ │ │ │ - @ instruction: 0x01ad2c90 │ │ │ │ - biceq fp, r4, ip, ror #23 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fc61c <__cxa_atexit@plt+0xf0144> │ │ │ │ - ldr r7, [pc, #76] @ fc638 <__cxa_atexit@plt+0xf0160> │ │ │ │ + add r6, r6, #92 @ 0x5c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fcab4 <__cxa_atexit@plt+0xf05dc> │ │ │ │ + ldr r2, [pc, #216] @ fcac4 <__cxa_atexit@plt+0xf05ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r2, [r3, #56]! @ 0x38 │ │ │ │ + sub r7, r6, #51 @ 0x33 │ │ │ │ + str r7, [sp] │ │ │ │ + sub r2, r6, #17 │ │ │ │ + sub r0, r6, #43 @ 0x2b │ │ │ │ + sub lr, r6, #77 @ 0x4d │ │ │ │ + str fp, [sp, #4] │ │ │ │ + sub fp, r6, #57 @ 0x39 │ │ │ │ + sub sl, r6, #71 @ 0x47 │ │ │ │ + str sl, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [pc, #164] @ fcac8 <__cxa_atexit@plt+0xf05f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #68] @ fc63c <__cxa_atexit@plt+0xf0164> │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str fp, [r3, #-12] │ │ │ │ + ldr r7, [pc, #152] @ fcacc <__cxa_atexit@plt+0xf05f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, lr} │ │ │ │ + ldr lr, [pc, #144] @ fcad0 <__cxa_atexit@plt+0xf05f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub sl, r6, #87 @ 0x57 │ │ │ │ + ldr r7, [pc, #136] @ fcad4 <__cxa_atexit@plt+0xf05fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub fp, r3, #52 @ 0x34 │ │ │ │ + stm fp, {r7, r9, lr} │ │ │ │ + str sl, [r3, #-40] @ 0xffffffd8 │ │ │ │ + ldr r7, [pc, #120] @ fcad8 <__cxa_atexit@plt+0xf0600> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-36] @ 0xffffffdc │ │ │ │ + str r9, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + ldr r7, [pc, #92] @ fcadc <__cxa_atexit@plt+0xf0604> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #129 @ 0x81 │ │ │ │ - stmib r5, {r7, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq fc610 <__cxa_atexit@plt+0xf0138> │ │ │ │ - mov r7, r9 │ │ │ │ - b fc3b4 <__cxa_atexit@plt+0xefedc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r1, [pc, #76] @ fcae0 <__cxa_atexit@plt+0xf0608> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #5 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ fc640 <__cxa_atexit@plt+0xf0168> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ fc644 <__cxa_atexit@plt+0xf016c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #129 @ 0x81 │ │ │ │ + mov r3, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - bicseq sl, fp, r4, lsr r6 │ │ │ │ - @ instruction: 0x01c4bb94 │ │ │ │ - bicseq sl, fp, r0, lsl #12 │ │ │ │ - biceq fp, r4, ip, ror #22 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ fc670 <__cxa_atexit@plt+0xf0198> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1986754 <__cxa_atexit@plt+0x197a27c> │ │ │ │ - biceq fp, r4, r8, asr fp │ │ │ │ - ldrdeq fp, [r4, #144] @ 0x90 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + bicseq sl, fp, r0, ror #2 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + bicseq sl, fp, ip, lsl r8 │ │ │ │ + bicseq sl, fp, r4, lsr #2 │ │ │ │ + strheq r0, [r5] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fc6b0 <__cxa_atexit@plt+0xf01d8> │ │ │ │ - ldr r2, [pc, #36] @ fc6b8 <__cxa_atexit@plt+0xf01e0> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi fcb30 <__cxa_atexit@plt+0xf0658> │ │ │ │ + ldr r2, [pc, #48] @ fcb3c <__cxa_atexit@plt+0xf0664> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ fc6bc <__cxa_atexit@plt+0xf01e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r9, r2, #2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq fcb24 <__cxa_atexit@plt+0xf064c> │ │ │ │ + mov r7, r8 │ │ │ │ + b fcb4c <__cxa_atexit@plt+0xf0674> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq fp, r4, ip, asr #22 │ │ │ │ - bicseq sl, fp, r0, lsl #10 │ │ │ │ - biceq fp, r4, r4, lsl #19 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq r0, r5, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi fc73c <__cxa_atexit@plt+0xf0264> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc fc748 <__cxa_atexit@plt+0xf0270> │ │ │ │ - ldr r1, [pc, #100] @ fc758 <__cxa_atexit@plt+0xf0280> │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r6, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #92 @ 0x5c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fcc3c <__cxa_atexit@plt+0xf0764> │ │ │ │ + ldr r1, [pc, #208] @ fcc4c <__cxa_atexit@plt+0xf0774> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #96] @ fc75c <__cxa_atexit@plt+0xf0284> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #92] @ fc760 <__cxa_atexit@plt+0xf0288> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ fc764 <__cxa_atexit@plt+0xf028c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #68] @ fc768 <__cxa_atexit@plt+0xf0290> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + str r1, [r3, #56]! @ 0x38 │ │ │ │ + sub r7, r6, #51 @ 0x33 │ │ │ │ + str r7, [sp] │ │ │ │ + sub r1, r6, #17 │ │ │ │ + sub lr, r6, #43 @ 0x2b │ │ │ │ + sub ip, r6, #77 @ 0x4d │ │ │ │ + str fp, [sp, #4] │ │ │ │ + sub fp, r6, #57 @ 0x39 │ │ │ │ + sub sl, r6, #71 @ 0x47 │ │ │ │ + str sl, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [pc, #156] @ fcc50 <__cxa_atexit@plt+0xf0778> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str fp, [r3, #-12] │ │ │ │ + ldr r7, [pc, #144] @ fcc54 <__cxa_atexit@plt+0xf077c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, ip} │ │ │ │ + ldr sl, [pc, #136] @ fcc58 <__cxa_atexit@plt+0xf0780> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub fp, r6, #87 @ 0x57 │ │ │ │ + ldr r7, [pc, #128] @ fcc5c <__cxa_atexit@plt+0xf0784> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub ip, r3, #52 @ 0x34 │ │ │ │ + stm ip, {r7, r9, sl, fp} │ │ │ │ + ldr r7, [pc, #116] @ fcc60 <__cxa_atexit@plt+0xf0788> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-36] @ 0xffffffdc │ │ │ │ + str r9, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str sl, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r0, [pc, #88] @ fcc64 <__cxa_atexit@plt+0xf078c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r3, lr} │ │ │ │ + ldr r2, [pc, #76] @ fcc68 <__cxa_atexit@plt+0xf0790> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #5 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #92 @ 0x5c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x01ad2b32 │ │ │ │ - @ instruction: 0x01dba498 │ │ │ │ - ldrsheq sl, [fp, #80] @ 0x50 │ │ │ │ - ldrsheq sl, [fp, #72] @ 0x48 │ │ │ │ - biceq fp, r4, ip, lsr #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + ldrsbeq r9, [fp, #240] @ 0xf0 │ │ │ │ + @ instruction: 0xfffffbac │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + @ instruction: 0x01dba690 │ │ │ │ + @ instruction: 0x01db9f9c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi fcca0 <__cxa_atexit@plt+0xf07c8> │ │ │ │ + ldr r3, [pc, #28] @ fccac <__cxa_atexit@plt+0xf07d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1bb3548 <__cxa_atexit@plt+0x1ba7070> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ fcccc <__cxa_atexit@plt+0xf07f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + bicseq r9, fp, ip, asr pc │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fc82c <__cxa_atexit@plt+0xf0354> │ │ │ │ - ldr r2, [pc, #188] @ fc848 <__cxa_atexit@plt+0xf0370> │ │ │ │ + bhi fcd0c <__cxa_atexit@plt+0xf0834> │ │ │ │ + ldr r2, [pc, #36] @ fcd14 <__cxa_atexit@plt+0xf083c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #180] @ fc84c <__cxa_atexit@plt+0xf0374> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fc7cc <__cxa_atexit@plt+0xf02f4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne fc7d8 <__cxa_atexit@plt+0xf0300> │ │ │ │ - ldr r7, [pc, #148] @ fc850 <__cxa_atexit@plt+0xf0378> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #140] @ fc854 <__cxa_atexit@plt+0xf037c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc fc834 <__cxa_atexit@plt+0xf035c> │ │ │ │ - ldr r3, [pc, #104] @ fc858 <__cxa_atexit@plt+0xf0380> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #100] @ fc85c <__cxa_atexit@plt+0xf0384> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #80] @ fc860 <__cxa_atexit@plt+0xf0388> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - bicseq sl, fp, r4, lsl #8 │ │ │ │ - biceq fp, r4, r8, lsr r9 │ │ │ │ - biceq fp, r4, ip, lsr #18 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - bicseq sl, fp, r4, lsr #10 │ │ │ │ - bicseq sl, fp, ip, lsl #8 │ │ │ │ - strheq fp, [r4, #132] @ 0x84 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fc894 <__cxa_atexit@plt+0xf03bc> │ │ │ │ - ldr r7, [pc, #116] @ fc8f8 <__cxa_atexit@plt+0xf0420> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #108] @ fc8fc <__cxa_atexit@plt+0xf0424> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fc8e8 <__cxa_atexit@plt+0xf0410> │ │ │ │ - ldr r2, [pc, #84] @ fc900 <__cxa_atexit@plt+0xf0428> │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fcd64 <__cxa_atexit@plt+0xf088c> │ │ │ │ + ldr r2, [pc, #52] @ fcd70 <__cxa_atexit@plt+0xf0898> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ fc904 <__cxa_atexit@plt+0xf042c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ + ldr r1, [pc, #48] @ fcd74 <__cxa_atexit@plt+0xf089c> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #60] @ fc908 <__cxa_atexit@plt+0xf0430> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + sub r9, r6, #7 │ │ │ │ + b 29ddcc <__cxa_atexit@plt+0x2918f4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq fp, r4, r0, ror r8 │ │ │ │ - biceq fp, r4, r4, ror #16 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - bicseq sl, fp, r8, ror #8 │ │ │ │ - bicseq sl, fp, r0, asr r3 │ │ │ │ - biceq fp, r4, r8, lsr r7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fc9a8 <__cxa_atexit@plt+0xf04d0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc fc9b0 <__cxa_atexit@plt+0xf04d8> │ │ │ │ - ldr r1, [pc, #128] @ fc9c4 <__cxa_atexit@plt+0xf04ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - sub r1, r6, #18 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #104] @ fc9c8 <__cxa_atexit@plt+0xf04f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add lr, r1, #1 │ │ │ │ - ldr sl, [pc, #96] @ fc9cc <__cxa_atexit@plt+0xf04f4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r1, r6, #30 │ │ │ │ - ldr r2, [pc, #88] @ fc9d0 <__cxa_atexit@plt+0xf04f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fcdb8 <__cxa_atexit@plt+0xf08e0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ fcdc4 <__cxa_atexit@plt+0xf08ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #80] @ fc9d4 <__cxa_atexit@plt+0xf04fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r0, r9, sl} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add r0, r3, #24 │ │ │ │ - stm r0, {r1, sl, lr} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 198aea8 <__cxa_atexit@plt+0x197e9d0> │ │ │ │ - mov r6, r3 │ │ │ │ - b fc9b8 <__cxa_atexit@plt+0xf04e0> │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - bicseq sl, fp, r8, asr r2 │ │ │ │ - bicseq sl, fp, r8, lsr #7 │ │ │ │ - ldrheq sl, [fp, #32] │ │ │ │ - bicseq sl, fp, r0, lsr #7 │ │ │ │ - bicseq sl, fp, r4, lsl #15 │ │ │ │ - biceq fp, r4, ip, ror #12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi fca60 <__cxa_atexit@plt+0xf0588> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc fca68 <__cxa_atexit@plt+0xf0590> │ │ │ │ - ldr r1, [pc, #108] @ fca7c <__cxa_atexit@plt+0xf05a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ fca80 <__cxa_atexit@plt+0xf05a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ fca84 <__cxa_atexit@plt+0xf05ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ fca88 <__cxa_atexit@plt+0xf05b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ fca8c <__cxa_atexit@plt+0xf05b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - mov r6, r3 │ │ │ │ - b fca70 <__cxa_atexit@plt+0xf0598> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - bicseq sl, fp, r4, lsl #3 │ │ │ │ - @ instruction: 0x01ad2815 │ │ │ │ - ldrsbeq sl, [fp, #32] │ │ │ │ - ldrsbeq sl, [fp, #24] │ │ │ │ - biceq fp, r4, r8, lsl #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r9, fp, r0, lsr lr │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fcb08 <__cxa_atexit@plt+0xf0630> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc fcb14 <__cxa_atexit@plt+0xf063c> │ │ │ │ - ldr lr, [pc, #96] @ fcb24 <__cxa_atexit@plt+0xf064c> │ │ │ │ + bhi fce08 <__cxa_atexit@plt+0xf0930> │ │ │ │ + ldr lr, [pc, #40] @ fce10 <__cxa_atexit@plt+0xf0938> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r0, [pc, #84] @ fcb28 <__cxa_atexit@plt+0xf0650> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - tst r1, #3 │ │ │ │ - beq fcaf8 <__cxa_atexit@plt+0xf0620> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b fcb38 <__cxa_atexit@plt+0xf0660> │ │ │ │ - ldr r0, [r1] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1ba4954 <__cxa_atexit@plt+0x1b9847c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - biceq fp, r4, r8, lsl r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fcb88 <__cxa_atexit@plt+0xf06b0> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc fcbdc <__cxa_atexit@plt+0xf0704> │ │ │ │ - ldr r8, [pc, #160] @ fcc00 <__cxa_atexit@plt+0xf0728> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #156] @ fcc04 <__cxa_atexit@plt+0xf072c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #148] @ fcc08 <__cxa_atexit@plt+0xf0730> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1, r2} │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc fcbe4 <__cxa_atexit@plt+0xf070c> │ │ │ │ - ldr lr, [pc, #88] @ fcbf4 <__cxa_atexit@plt+0xf071c> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc fcea0 <__cxa_atexit@plt+0xf09c8> │ │ │ │ + ldr lr, [pc, #132] @ fcec0 <__cxa_atexit@plt+0xf09e8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ fcbf8 <__cxa_atexit@plt+0xf0720> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #64] @ fcbfc <__cxa_atexit@plt+0xf0724> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq fce94 <__cxa_atexit@plt+0xf09bc> │ │ │ │ + add r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fceb0 <__cxa_atexit@plt+0xf09d8> │ │ │ │ + ldr r2, [pc, #76] @ fcec4 <__cxa_atexit@plt+0xf09ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r6, #-8] │ │ │ │ + ldr r0, [r6, #-4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1bb2bac <__cxa_atexit@plt+0x1ba66d4> │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1ba4688 <__cxa_atexit@plt+0x1b981b0> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - b fcbe8 <__cxa_atexit@plt+0xf0710> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - bicseq sl, fp, r8, ror r1 │ │ │ │ - bicseq sl, fp, r0, rrx │ │ │ │ - ldrdeq r2, [sp, r7]! │ │ │ │ - bicseq sl, fp, r0, lsr #11 │ │ │ │ - bicseq sl, fp, r8, lsr #1 │ │ │ │ - ldrdeq fp, [r4, #88] @ 0x58 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fccd4 <__cxa_atexit@plt+0xf07fc> │ │ │ │ - ldr r6, [pc, #200] @ fccfc <__cxa_atexit@plt+0xf0824> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - ands r6, r8, #3 │ │ │ │ - beq fcc90 <__cxa_atexit@plt+0xf07b8> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq fcca4 <__cxa_atexit@plt+0xf07cc> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne fccbc <__cxa_atexit@plt+0xf07e4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fcce8 <__cxa_atexit@plt+0xf0810> │ │ │ │ - ldr r7, [pc, #172] @ fcd14 <__cxa_atexit@plt+0xf083c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r8, #1] │ │ │ │ - ldr r1, [r8, #5] │ │ │ │ - ldr r3, [pc, #160] @ fcd18 <__cxa_atexit@plt+0xf0840> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fcf7c <__cxa_atexit@plt+0xf0aa4> │ │ │ │ + ldr r2, [pc, #180] @ fcf9c <__cxa_atexit@plt+0xf0ac4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq fcf6c <__cxa_atexit@plt+0xf0a94> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc fcf84 <__cxa_atexit@plt+0xf0aac> │ │ │ │ + ldr r9, [pc, #132] @ fcfa0 <__cxa_atexit@plt+0xf0ac8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r8, #15] │ │ │ │ + sub sl, r2, #13 │ │ │ │ + sub r7, r2, #31 │ │ │ │ + ldr r8, [pc, #116] @ fcfa4 <__cxa_atexit@plt+0xf0acc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmdb r5, {r0, r1, lr} │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + ldr r0, [pc, #80] @ fcfa8 <__cxa_atexit@plt+0xf0ad0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r6, #28 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + sub r7, r2, #5 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ fcd08 <__cxa_atexit@plt+0xf0830> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #88] @ fcd0c <__cxa_atexit@plt+0xf0834> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ fcd00 <__cxa_atexit@plt+0xf0828> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ fcd04 <__cxa_atexit@plt+0xf082c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ fcd10 <__cxa_atexit@plt+0xf0838> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strheq fp, [r4, #76] @ 0x4c │ │ │ │ - strheq fp, [r4, #68] @ 0x44 │ │ │ │ - biceq fp, r4, r8, ror #9 │ │ │ │ - biceq fp, r4, r0, ror #9 │ │ │ │ - biceq fp, r4, r8, lsr #10 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0x01ad2598 │ │ │ │ - biceq fp, r4, ip, asr #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq fcd7c <__cxa_atexit@plt+0xf08a4> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne fcd98 <__cxa_atexit@plt+0xf08c0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fcdb4 <__cxa_atexit@plt+0xf08dc> │ │ │ │ - ldr r3, [pc, #120] @ fcdd0 <__cxa_atexit@plt+0xf08f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r8, [pc, #108] @ fcdd4 <__cxa_atexit@plt+0xf08fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1af9da4 <__cxa_atexit@plt+0x1aed8cc> │ │ │ │ - ldr r7, [pc, #68] @ fcdc8 <__cxa_atexit@plt+0xf08f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #60] @ fcdcc <__cxa_atexit@plt+0xf08f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ fcdc0 <__cxa_atexit@plt+0xf08e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #24] @ fcdc4 <__cxa_atexit@plt+0xf08ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq fp, r4, r0, ror #7 │ │ │ │ - ldrdeq fp, [r4, #52] @ 0x34 │ │ │ │ - biceq fp, r4, r0, lsl r4 │ │ │ │ - biceq fp, r4, r4, lsl #8 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0x01ad24a8 │ │ │ │ - biceq fp, r4, r0, lsl #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi fce40 <__cxa_atexit@plt+0xf0968> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq fce38 <__cxa_atexit@plt+0xf0960> │ │ │ │ - ldr r3, [pc, #60] @ fce48 <__cxa_atexit@plt+0xf0970> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ fce4c <__cxa_atexit@plt+0xf0974> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ fce50 <__cxa_atexit@plt+0xf0978> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ fce54 <__cxa_atexit@plt+0xf097c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - biceq fp, r4, ip, lsr #8 │ │ │ │ - ldrsbeq r9, [fp, #208] @ 0xd0 │ │ │ │ - biceq fp, r4, r0, lsl r4 │ │ │ │ - strdeq fp, [r4, #52] @ 0x34 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ fce7c <__cxa_atexit@plt+0xf09a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - biceq fp, r4, ip, asr #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + bicseq r9, fp, r0, ror ip │ │ │ │ + bicseq r9, fp, r0, ror #24 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc fceec <__cxa_atexit@plt+0xf0a14> │ │ │ │ - ldr r8, [pc, #92] @ fcf04 <__cxa_atexit@plt+0xf0a2c> │ │ │ │ + bcc fd01c <__cxa_atexit@plt+0xf0b44> │ │ │ │ + ldr r8, [pc, #88] @ fd028 <__cxa_atexit@plt+0xf0b50> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #88] @ fcf08 <__cxa_atexit@plt+0xf0a30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #80] @ fcf0c <__cxa_atexit@plt+0xf0a34> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #76] @ fcf10 <__cxa_atexit@plt+0xf0a38> │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + sub sl, r6, #13 │ │ │ │ + sub r2, r6, #31 │ │ │ │ + ldr r9, [pc, #68] @ fd02c <__cxa_atexit@plt+0xf0b54> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - add r0, r8, #2 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ + ldmdb r5, {r0, r1, lr} │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + ldr r0, [pc, #36] @ fd030 <__cxa_atexit@plt+0xf0b58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r3, #28 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ fcf14 <__cxa_atexit@plt+0xf0a3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - biceq fp, r4, ip, lsr #7 │ │ │ │ - ldrsbeq sl, [fp, #24] │ │ │ │ - ldrsbeq sl, [fp, #16] │ │ │ │ - bicseq sl, fp, ip, asr #3 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - biceq fp, r4, ip, lsl r3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + ldrheq r9, [fp, #184] @ 0xb8 │ │ │ │ + bicseq r9, fp, ip, lsr #23 │ │ │ │ + biceq pc, r4, r0, ror #22 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fcf50 <__cxa_atexit@plt+0xf0a78> │ │ │ │ - ldr r2, [pc, #36] @ fcf60 <__cxa_atexit@plt+0xf0a88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #32] @ fcf64 <__cxa_atexit@plt+0xf0a8c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc fd0d0 <__cxa_atexit@plt+0xf0bf8> │ │ │ │ + ldr r0, [pc, #136] @ fd0e8 <__cxa_atexit@plt+0xf0c10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #3 │ │ │ │ + ldr r2, [pc, #128] @ fd0ec <__cxa_atexit@plt+0xf0c14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + sub lr, r6, #23 │ │ │ │ + sub ip, r6, #31 │ │ │ │ + str ip, [r7, #36] @ 0x24 │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + str lr, [r7, #48] @ 0x30 │ │ │ │ + sub r2, r6, #42 @ 0x2a │ │ │ │ + ldr r1, [pc, #84] @ fd0f0 <__cxa_atexit@plt+0xf0c18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r7, {r1, r5, r8} │ │ │ │ + ldr r5, [pc, #76] @ fd0f4 <__cxa_atexit@plt+0xf0c1c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + ldr r5, [pc, #64] @ fd0f8 <__cxa_atexit@plt+0xf0c20> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7, #24] │ │ │ │ + str sl, [r7, #28] │ │ │ │ + str r9, [r7, #32] │ │ │ │ + sub r7, r6, #5 │ │ │ │ mov r5, r3 │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - ldr r7, [pc, #16] @ fcf68 <__cxa_atexit@plt+0xf0a90> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ fd0fc <__cxa_atexit@plt+0xf0c24> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strdeq fp, [r4, #44] @ 0x2c │ │ │ │ - biceq fp, r4, r8, lsr #6 │ │ │ │ + bicseq sl, fp, ip, lsr #4 │ │ │ │ + bicseq r9, fp, ip, asr #22 │ │ │ │ + @ instruction: 0xfffff930 │ │ │ │ + @ instruction: 0xfffffa48 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + ldrdeq pc, [r4, #172] @ 0xac │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fcf94 <__cxa_atexit@plt+0xf0abc> │ │ │ │ - ldr r7, [pc, #76] @ fcfd4 <__cxa_atexit@plt+0xf0afc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fcfc4 <__cxa_atexit@plt+0xf0aec> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ fcfd8 <__cxa_atexit@plt+0xf0b00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq sl, fp, r4, lsr #3 │ │ │ │ - bicseq sl, fp, r4, ror r1 │ │ │ │ - biceq fp, r4, r4, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + biceq pc, r4, r8, ror sl @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ fd000 <__cxa_atexit@plt+0xf0b28> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fd220 <__cxa_atexit@plt+0xf0d48> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc fd228 <__cxa_atexit@plt+0xf0d50> │ │ │ │ + ldr r7, [pc, #280] @ fd27c <__cxa_atexit@plt+0xf0da4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #276] @ fd280 <__cxa_atexit@plt+0xf0da8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r6, {r0, r8} │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + sub r9, r2, #11 │ │ │ │ + str r9, [r3] │ │ │ │ + sub sl, r2, #3 │ │ │ │ + add r2, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc fd244 <__cxa_atexit@plt+0xf0d6c> │ │ │ │ + ldr r7, [pc, #252] @ fd294 <__cxa_atexit@plt+0xf0dbc> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #248] @ fd298 <__cxa_atexit@plt+0xf0dc0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr r1, [pc, #240] @ fd29c <__cxa_atexit@plt+0xf0dc4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r3, [pc, #236] @ fd2a0 <__cxa_atexit@plt+0xf0dc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + sub lr, r2, #23 │ │ │ │ + sub r8, r2, #31 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ + str lr, [r6, #64] @ 0x40 │ │ │ │ + ldr ip, [r5] │ │ │ │ + sub r1, r2, #42 @ 0x2a │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - strdeq fp, [r4, #40] @ 0x28 │ │ │ │ - biceq fp, r4, r8, asr r3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fd088 <__cxa_atexit@plt+0xf0bb0> │ │ │ │ - ldr r3, [pc, #112] @ fd098 <__cxa_atexit@plt+0xf0bc0> │ │ │ │ + ldr r0, [pc, #192] @ fd2a4 <__cxa_atexit@plt+0xf0dcc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + ldr r3, [pc, #176] @ fd2a8 <__cxa_atexit@plt+0xf0dd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ fd0a0 <__cxa_atexit@plt+0xf0bc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b fd07c <__cxa_atexit@plt+0xf0ba4> │ │ │ │ - ldr r7, [pc, #52] @ fd0a4 <__cxa_atexit@plt+0xf0bcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b fd07c <__cxa_atexit@plt+0xf0ba4> │ │ │ │ - ldr r7, [pc, #32] @ fd09c <__cxa_atexit@plt+0xf0bc4> │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #164] @ fd2ac <__cxa_atexit@plt+0xf0dd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r2, #5 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + mov r2, r6 │ │ │ │ + b fd230 <__cxa_atexit@plt+0xf0d58> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #88] @ fd290 <__cxa_atexit@plt+0xf0db8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ fd0a8 <__cxa_atexit@plt+0xf0bd0> │ │ │ │ + ldr r6, [pc, #56] @ fd284 <__cxa_atexit@plt+0xf0dac> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #52] @ fd288 <__cxa_atexit@plt+0xf0db0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, #48 @ 0x30 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [pc, #40] @ fd28c <__cxa_atexit@plt+0xf0db4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - biceq fp, r4, r8, asr #5 │ │ │ │ - biceq fp, r4, r4, asr #5 │ │ │ │ - biceq fp, r4, r0, ror #4 │ │ │ │ - biceq fp, r4, ip, ror #5 │ │ │ │ - strheq fp, [r4, #36] @ 0x24 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + biceq pc, r4, r8, lsr #18 │ │ │ │ + biceq pc, r4, r0, ror #18 │ │ │ │ + bicseq r9, fp, ip, asr #20 │ │ │ │ + biceq pc, r4, r4, lsl #19 │ │ │ │ + ldrdeq pc, [r4, #156] @ 0x9c │ │ │ │ + bicseq sl, fp, ip, ror #1 │ │ │ │ + bicseq r9, fp, ip, lsl #20 │ │ │ │ + ldrsheq r9, [fp, #172] @ 0xac │ │ │ │ + @ instruction: 0xfffff7e8 │ │ │ │ + @ instruction: 0xfffff8f8 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + biceq pc, r4, r0, lsl #18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq fd0e0 <__cxa_atexit@plt+0xf0c08> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne fd0f0 <__cxa_atexit@plt+0xf0c18> │ │ │ │ - ldr r7, [pc, #48] @ fd108 <__cxa_atexit@plt+0xf0c30> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b fd140 <__cxa_atexit@plt+0xf0c68> │ │ │ │ + biceq pc, r4, r4, ror #17 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fd37c <__cxa_atexit@plt+0xf0ea4> │ │ │ │ + str sl, [r2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #48 @ 0x30 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc fd394 <__cxa_atexit@plt+0xf0ebc> │ │ │ │ + ldr r0, [pc, #204] @ fd3d0 <__cxa_atexit@plt+0xf0ef8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #3 │ │ │ │ + ldr r3, [pc, #196] @ fd3d4 <__cxa_atexit@plt+0xf0efc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [pc, #192] @ fd3d8 <__cxa_atexit@plt+0xf0f00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r2, r9 │ │ │ │ + mov r9, lr │ │ │ │ + add lr, r0, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub ip, r1, #23 │ │ │ │ + sub r8, r1, #31 │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + add r8, r6, #40 @ 0x28 │ │ │ │ + stm r8, {r3, r7, ip} │ │ │ │ + sub r3, r1, #42 @ 0x2a │ │ │ │ + ldr r7, [pc, #148] @ fd3dc <__cxa_atexit@plt+0xf0f04> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ fd104 <__cxa_atexit@plt+0xf0c2c> │ │ │ │ + stmib r6, {r7, sl, lr} │ │ │ │ + ldr r7, [pc, #140] @ fd3e0 <__cxa_atexit@plt+0xf0f08> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + ldr r7, [pc, #128] @ fd3e4 <__cxa_atexit@plt+0xf0f0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + sub r7, r1, #5 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ fd100 <__cxa_atexit@plt+0xf0c28> │ │ │ │ + ldr r7, [pc, #72] @ fd3cc <__cxa_atexit@plt+0xf0ef4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - biceq fp, r4, ip, asr #4 │ │ │ │ - biceq fp, r4, r0, asr #4 │ │ │ │ - strdeq fp, [r4, #24] │ │ │ │ - biceq fp, r4, ip, lsr #5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ fd130 <__cxa_atexit@plt+0xf0c58> │ │ │ │ + ldr r7, [pc, #40] @ fd3c4 <__cxa_atexit@plt+0xf0eec> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #28] @ fd3c8 <__cxa_atexit@plt+0xf0ef0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - biceq fp, r4, r0, lsr #5 │ │ │ │ - ldrdeq fp, [r4, #36] @ 0x24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + biceq pc, r4, r8, lsl r8 @ │ │ │ │ + bicseq r9, fp, ip, lsr r8 │ │ │ │ + biceq pc, r4, r8, asr #16 │ │ │ │ + bicseq r9, fp, r8, lsl #31 │ │ │ │ + bicseq r9, fp, r8, lsr #17 │ │ │ │ + ldrsbeq r9, [fp, #128] @ 0x80 │ │ │ │ + @ instruction: 0xfffff684 │ │ │ │ + @ instruction: 0xfffff79c │ │ │ │ + @ instruction: 0xfffffb6c │ │ │ │ + ldrdeq pc, [r4, #120] @ 0x78 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fd1a0 <__cxa_atexit@plt+0xf0cc8> │ │ │ │ - ldr r3, [pc, #88] @ fd1b0 <__cxa_atexit@plt+0xf0cd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq fd180 <__cxa_atexit@plt+0xf0ca8> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne fd18c <__cxa_atexit@plt+0xf0cb4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ fd1b8 <__cxa_atexit@plt+0xf0ce0> │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fd4a0 <__cxa_atexit@plt+0xf0fc8> │ │ │ │ + str sl, [r2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #48 @ 0x30 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc fd4b8 <__cxa_atexit@plt+0xf0fe0> │ │ │ │ + ldr r0, [pc, #204] @ fd4f4 <__cxa_atexit@plt+0xf101c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #3 │ │ │ │ + ldr r3, [pc, #196] @ fd4f8 <__cxa_atexit@plt+0xf1020> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [pc, #192] @ fd4fc <__cxa_atexit@plt+0xf1024> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r2, r9 │ │ │ │ + mov r9, lr │ │ │ │ + add lr, r0, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub ip, r1, #23 │ │ │ │ + sub r8, r1, #31 │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + add r8, r6, #40 @ 0x28 │ │ │ │ + stm r8, {r3, r7, ip} │ │ │ │ + sub r3, r1, #42 @ 0x2a │ │ │ │ + ldr r7, [pc, #148] @ fd500 <__cxa_atexit@plt+0xf1028> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, sl, lr} │ │ │ │ + ldr r7, [pc, #140] @ fd504 <__cxa_atexit@plt+0xf102c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b fd194 <__cxa_atexit@plt+0xf0cbc> │ │ │ │ - ldr r7, [pc, #32] @ fd1b4 <__cxa_atexit@plt+0xf0cdc> │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + ldr r7, [pc, #128] @ fd508 <__cxa_atexit@plt+0xf1030> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + sub r7, r1, #5 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ fd1bc <__cxa_atexit@plt+0xf0ce4> │ │ │ │ + ldr r7, [pc, #72] @ fd4f0 <__cxa_atexit@plt+0xf1018> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq fp, r4, ip, asr r2 │ │ │ │ - biceq fp, r4, r0, lsr #4 │ │ │ │ - biceq fp, r4, ip, ror r2 │ │ │ │ - biceq fp, r4, ip, asr #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ fd1f8 <__cxa_atexit@plt+0xf0d20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ fd1fc <__cxa_atexit@plt+0xf0d24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #40] @ fd4e8 <__cxa_atexit@plt+0xf1010> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #28] @ fd4ec <__cxa_atexit@plt+0xf1014> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r8, r6, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r4, #20] │ │ │ │ - biceq fp, r4, r4, lsl r2 │ │ │ │ - biceq fp, r4, r0, ror #4 │ │ │ │ + strdeq pc, [r4, #100] @ 0x64 │ │ │ │ + bicseq r9, fp, r8, lsl r7 │ │ │ │ + biceq pc, r4, r4, lsr #14 │ │ │ │ + bicseq r9, fp, r4, ror #28 │ │ │ │ + bicseq r9, fp, r4, lsl #15 │ │ │ │ + bicseq r9, fp, ip, lsr #15 │ │ │ │ + @ instruction: 0xfffff560 │ │ │ │ + @ instruction: 0xfffff678 │ │ │ │ + @ instruction: 0xfffffa48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ fd224 <__cxa_atexit@plt+0xf0d4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - biceq fp, r4, r4, asr r2 │ │ │ │ - biceq fp, r4, r8, lsl #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + biceq pc, r4, ip, ror #12 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fd294 <__cxa_atexit@plt+0xf0dbc> │ │ │ │ - ldr r3, [pc, #88] @ fd2a4 <__cxa_atexit@plt+0xf0dcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq fd274 <__cxa_atexit@plt+0xf0d9c> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne fd280 <__cxa_atexit@plt+0xf0da8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ fd2ac <__cxa_atexit@plt+0xf0dd4> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fd62c <__cxa_atexit@plt+0xf1154> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc fd634 <__cxa_atexit@plt+0xf115c> │ │ │ │ + ldr r7, [pc, #280] @ fd688 <__cxa_atexit@plt+0xf11b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b fd288 <__cxa_atexit@plt+0xf0db0> │ │ │ │ - ldr r7, [pc, #32] @ fd2a8 <__cxa_atexit@plt+0xf0dd0> │ │ │ │ + ldr r0, [pc, #276] @ fd68c <__cxa_atexit@plt+0xf11b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r6, {r0, r8} │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + sub r9, r2, #11 │ │ │ │ + str r9, [r3] │ │ │ │ + sub sl, r2, #3 │ │ │ │ + add r2, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc fd650 <__cxa_atexit@plt+0xf1178> │ │ │ │ + ldr r7, [pc, #252] @ fd6a0 <__cxa_atexit@plt+0xf11c8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #248] @ fd6a4 <__cxa_atexit@plt+0xf11cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + ldr r1, [pc, #240] @ fd6a8 <__cxa_atexit@plt+0xf11d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r3, [pc, #236] @ fd6ac <__cxa_atexit@plt+0xf11d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + sub lr, r2, #23 │ │ │ │ + sub r8, r2, #31 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ + str lr, [r6, #64] @ 0x40 │ │ │ │ + ldr ip, [r5] │ │ │ │ + sub r1, r2, #42 @ 0x2a │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ fd2b0 <__cxa_atexit@plt+0xf0dd8> │ │ │ │ + ldr r0, [pc, #192] @ fd6b0 <__cxa_atexit@plt+0xf11d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + ldr r3, [pc, #176] @ fd6b4 <__cxa_atexit@plt+0xf11dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #164] @ fd6b8 <__cxa_atexit@plt+0xf11e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r2, #5 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + mov r2, r6 │ │ │ │ + b fd63c <__cxa_atexit@plt+0xf1164> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #88] @ fd69c <__cxa_atexit@plt+0xf11c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq fp, r4, r0, lsl r2 │ │ │ │ - ldrdeq fp, [r4, #20] │ │ │ │ - biceq fp, r4, r0, lsr r2 │ │ │ │ - biceq fp, r4, r0, lsl #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ fd2ec <__cxa_atexit@plt+0xf0e14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ fd2f0 <__cxa_atexit@plt+0xf0e18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - biceq fp, r4, r8, lsl #3 │ │ │ │ - biceq fp, r4, r8, asr #3 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ fd314 <__cxa_atexit@plt+0xf0e3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r6, [pc, #56] @ fd690 <__cxa_atexit@plt+0xf11b8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #52] @ fd694 <__cxa_atexit@plt+0xf11bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #48 @ 0x30 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [pc, #40] @ fd698 <__cxa_atexit@plt+0xf11c0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r9, fp, ip, asr #18 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + biceq pc, r4, ip, lsl r5 @ │ │ │ │ + biceq pc, r4, r4, asr r5 @ │ │ │ │ + bicseq r9, fp, r8, ror r5 │ │ │ │ + @ instruction: 0x01c4f598 │ │ │ │ + ldrdeq pc, [r4, #80] @ 0x50 │ │ │ │ + bicseq r9, fp, r0, ror #25 │ │ │ │ + bicseq r9, fp, r0, lsl #12 │ │ │ │ + bicseq r9, fp, r8, lsr #12 │ │ │ │ + @ instruction: 0xfffff3dc │ │ │ │ + @ instruction: 0xfffff4ec │ │ │ │ + @ instruction: 0xfffff8bc │ │ │ │ + biceq pc, r4, r4, lsl r5 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ fd338 <__cxa_atexit@plt+0xf0e60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - bicseq r9, fp, r8, lsr #18 │ │ │ │ - ldrdeq fp, [r4, #40] @ 0x28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi fd394 <__cxa_atexit@plt+0xf0ebc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq fd38c <__cxa_atexit@plt+0xf0eb4> │ │ │ │ - ldr r3, [pc, #44] @ fd39c <__cxa_atexit@plt+0xf0ec4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ fd3a0 <__cxa_atexit@plt+0xf0ec8> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b fd54c <__cxa_atexit@plt+0xf1074> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1b336ec <__cxa_atexit@plt+0x1b27214> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fd710 <__cxa_atexit@plt+0xf1238> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ fd718 <__cxa_atexit@plt+0xf1240> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 16175d4 <__cxa_atexit@plt+0x160b0fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1986204 <__cxa_atexit@plt+0x1979d2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01c4b298 │ │ │ │ - bicseq r9, fp, r4, ror r8 │ │ │ │ - biceq fp, r4, ip, lsl #5 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + bicseq r9, fp, r4, lsr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1b337cc <__cxa_atexit@plt+0x1b272f4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fd450 <__cxa_atexit@plt+0xf0f78> │ │ │ │ - ldr r7, [pc, #152] @ fd460 <__cxa_atexit@plt+0xf0f88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - ands r7, sl, #3 │ │ │ │ - beq fd3e8 <__cxa_atexit@plt+0xf0f10> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne fd3f8 <__cxa_atexit@plt+0xf0f20> │ │ │ │ - ldr r7, [pc, #136] @ fd46c <__cxa_atexit@plt+0xf0f94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [sl] │ │ │ │ + bhi fd75c <__cxa_atexit@plt+0xf1284> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ fd764 <__cxa_atexit@plt+0xf128c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + b 1b343ac <__cxa_atexit@plt+0x1b27ed4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #100] @ fd464 <__cxa_atexit@plt+0xf0f8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [sl, #3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq fd430 <__cxa_atexit@plt+0xf0f58> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq fd43c <__cxa_atexit@plt+0xf0f64> │ │ │ │ - ldr r7, [pc, #72] @ fd474 <__cxa_atexit@plt+0xf0f9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bicseq r9, fp, r8, asr r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + b 1b3383c <__cxa_atexit@plt+0x1b27364> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fd7a8 <__cxa_atexit@plt+0xf12d0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ fd7b0 <__cxa_atexit@plt+0xf12d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 5baf5c <__cxa_atexit@plt+0x5aea84> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ fd468 <__cxa_atexit@plt+0xf0f90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #24] @ fd470 <__cxa_atexit@plt+0xf0f98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - ldrsbeq r9, [fp, #196] @ 0xc4 │ │ │ │ - biceq fp, r4, r8, asr #4 │ │ │ │ - strdeq fp, [r4, #20] │ │ │ │ - biceq fp, r4, r0, lsl #4 │ │ │ │ - strheq fp, [r4, #28] │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq fd4b8 <__cxa_atexit@plt+0xf0fe0> │ │ │ │ - ldr r3, [pc, #80] @ fd4e8 <__cxa_atexit@plt+0xf1010> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq fd4c8 <__cxa_atexit@plt+0xf0ff0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq fd4d0 <__cxa_atexit@plt+0xf0ff8> │ │ │ │ - ldr r7, [pc, #48] @ fd4f0 <__cxa_atexit@plt+0xf1018> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ fd4ec <__cxa_atexit@plt+0xf1014> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - bicseq r9, fp, r0, asr #24 │ │ │ │ - biceq fp, r4, ip, ror #2 │ │ │ │ - biceq fp, r4, r0, asr #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq fd51c <__cxa_atexit@plt+0xf1044> │ │ │ │ - ldr r7, [pc, #36] @ fd538 <__cxa_atexit@plt+0xf1060> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [pc, #24] @ fd53c <__cxa_atexit@plt+0xf1064> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - biceq fp, r4, r8, lsl r1 │ │ │ │ - ldrsheq r9, [fp, #180] @ 0xb4 │ │ │ │ - biceq fp, r4, ip, lsl r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + bicseq r9, fp, ip, lsl #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fd584 <__cxa_atexit@plt+0xf10ac> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ fd58c <__cxa_atexit@plt+0xf10b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ fd590 <__cxa_atexit@plt+0xf10b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + bhi fd7e4 <__cxa_atexit@plt+0xf130c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ fd7ec <__cxa_atexit@plt+0xf1314> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + b 1b3391c <__cxa_atexit@plt+0x1b27444> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, fp, r4, lsr r6 │ │ │ │ - bicseq r9, fp, r4, lsr #23 │ │ │ │ - biceq fp, r4, r4, asr #1 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + ldrsbeq r9, [fp, #48] @ 0x30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fd630 <__cxa_atexit@plt+0xf1158> │ │ │ │ - ldr r2, [pc, #152] @ fd650 <__cxa_atexit@plt+0xf1178> │ │ │ │ + bhi fd82c <__cxa_atexit@plt+0xf1354> │ │ │ │ + ldr r2, [pc, #40] @ fd834 <__cxa_atexit@plt+0xf135c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ fd838 <__cxa_atexit@plt+0xf1360> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r8, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fd5e8 <__cxa_atexit@plt+0xf1110> │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne fd5f4 <__cxa_atexit@plt+0xf111c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + b 1b3375c <__cxa_atexit@plt+0x1b27284> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + bicseq r9, fp, ip, lsl #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc fd640 <__cxa_atexit@plt+0xf1168> │ │ │ │ - ldr r2, [pc, #72] @ fd658 <__cxa_atexit@plt+0xf1180> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmda r5, {r1, r3} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #28] @ fd654 <__cxa_atexit@plt+0xf117c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc fd870 <__cxa_atexit@plt+0xf1398> │ │ │ │ + ldr r2, [pc, #28] @ fd87c <__cxa_atexit@plt+0xf13a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq fp, r4, r8, lsr r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - biceq fp, r4, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne fd68c <__cxa_atexit@plt+0xf11b4> │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fd6c8 <__cxa_atexit@plt+0xf11f0> │ │ │ │ - ldr r2, [pc, #48] @ fd6d4 <__cxa_atexit@plt+0xf11fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - biceq sl, r4, r4, lsl #31 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fd71c <__cxa_atexit@plt+0xf1244> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ fd724 <__cxa_atexit@plt+0xf124c> │ │ │ │ + bicseq r9, fp, ip, lsl r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi fd910 <__cxa_atexit@plt+0xf1438> │ │ │ │ + ldr r3, [pc, #156] @ fd938 <__cxa_atexit@plt+0xf1460> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #148] @ fd93c <__cxa_atexit@plt+0xf1464> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ fd728 <__cxa_atexit@plt+0xf1250> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + ldrne r3, [pc, #128] @ fd940 <__cxa_atexit@plt+0xf1468> │ │ │ │ + addne r3, pc, r3 │ │ │ │ + ldrne r7, [r7, #3] │ │ │ │ + strne r3, [r2] │ │ │ │ + andsne r3, r7, #3 │ │ │ │ + bne fd8dc <__cxa_atexit@plt+0xf1404> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r2] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc fd918 <__cxa_atexit@plt+0xf1440> │ │ │ │ + ldr r2, [pc, #76] @ fd948 <__cxa_atexit@plt+0xf1470> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01db949c │ │ │ │ - bicseq r9, fp, ip, lsl #20 │ │ │ │ - biceq sl, r4, ip, lsr #30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r6, [pc, #36] @ fd944 <__cxa_atexit@plt+0xf146c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrsheq r9, [fp, #44] @ 0x2c │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + bicseq r9, fp, r0, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fd7e0 <__cxa_atexit@plt+0xf1308> │ │ │ │ - ldr r3, [pc, #184] @ fd808 <__cxa_atexit@plt+0xf1330> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ fd9c4 <__cxa_atexit@plt+0xf14ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq fd778 <__cxa_atexit@plt+0xf12a0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fd788 <__cxa_atexit@plt+0xf12b0> │ │ │ │ - ldr r7, [pc, #160] @ fd80c <__cxa_atexit@plt+0xf1334> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq fd9a0 <__cxa_atexit@plt+0xf14c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + sub r7, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc fd7f0 <__cxa_atexit@plt+0xf1318> │ │ │ │ - ldr r7, [pc, #116] @ fd814 <__cxa_atexit@plt+0xf133c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #96] @ fd818 <__cxa_atexit@plt+0xf1340> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr lr, [pc, #88] @ fd81c <__cxa_atexit@plt+0xf1344> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + bcc fd9a8 <__cxa_atexit@plt+0xf14d0> │ │ │ │ + ldr r2, [pc, #64] @ fd9cc <__cxa_atexit@plt+0xf14f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ fd810 <__cxa_atexit@plt+0xf1338> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r6, [pc, #24] @ fd9c8 <__cxa_atexit@plt+0xf14f0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - bicseq r9, fp, ip, ror r4 │ │ │ │ - stlexbeq sl, r0, [r4] │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - bicseq r9, fp, r0, lsr r4 │ │ │ │ - bicseq r9, fp, r8, asr r4 │ │ │ │ - biceq sl, r4, ip, lsr lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fd84c <__cxa_atexit@plt+0xf1374> │ │ │ │ - ldr r7, [pc, #120] @ fd8b8 <__cxa_atexit@plt+0xf13e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq r9, fp, r0, ror r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + and r7, r7, #3 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fda10 <__cxa_atexit@plt+0xf1538> │ │ │ │ + ldr r2, [pc, #40] @ fda28 <__cxa_atexit@plt+0xf1550> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #20] @ fda2c <__cxa_atexit@plt+0xf1554> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + ldrsheq r9, [fp, #28] │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fd8a8 <__cxa_atexit@plt+0xf13d0> │ │ │ │ - ldr r2, [pc, #88] @ fd8bc <__cxa_atexit@plt+0xf13e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #68] @ fd8c0 <__cxa_atexit@plt+0xf13e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #60] @ fd8c4 <__cxa_atexit@plt+0xf13ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fda68 <__cxa_atexit@plt+0xf1590> │ │ │ │ + ldr r2, [pc, #40] @ fda80 <__cxa_atexit@plt+0xf15a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r9, fp, r8, lsr #7 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - bicseq r9, fp, ip, ror #6 │ │ │ │ - @ instruction: 0x01db9394 │ │ │ │ - @ instruction: 0x01c4ad94 │ │ │ │ + ldr r3, [pc, #20] @ fda84 <__cxa_atexit@plt+0xf15ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + bicseq r9, fp, r4, lsr #3 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + biceq pc, r4, ip, asr r1 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fd90c <__cxa_atexit@plt+0xf1434> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi fdad0 <__cxa_atexit@plt+0xf15f8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ fd914 <__cxa_atexit@plt+0xf143c> │ │ │ │ + ldr r1, [pc, #56] @ fdae8 <__cxa_atexit@plt+0xf1610> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ fd918 <__cxa_atexit@plt+0xf1440> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + sub r7, r5, #60 @ 0x3c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi fdad8 <__cxa_atexit@plt+0xf1600> │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b fdb20 <__cxa_atexit@plt+0xf1648> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, fp, ip, lsr #5 │ │ │ │ - bicseq r9, fp, ip, lsl r8 │ │ │ │ - biceq sl, r4, ip, lsr sp │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldrsheq r9, [fp, #4] │ │ │ │ + strdeq pc, [r4, #4] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fd9b8 <__cxa_atexit@plt+0xf14e0> │ │ │ │ - ldr r2, [pc, #152] @ fd9d8 <__cxa_atexit@plt+0xf1500> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r8, [r5] │ │ │ │ + bhi fdb18 <__cxa_atexit@plt+0xf1640> │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b fdb20 <__cxa_atexit@plt+0xf1648> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov fp, r7 │ │ │ │ + ldm r5, {r3, r7} │ │ │ │ + ldr lr, [r3, #3] │ │ │ │ + ldr r8, [r3, #7] │ │ │ │ + ldr r0, [r3, #11] │ │ │ │ + ldr r9, [r3, #15] │ │ │ │ + add sl, r3, #19 │ │ │ │ + ldm sl, {r1, r2, sl} │ │ │ │ + ldr r3, [r3, #31] │ │ │ │ + ldr ip, [pc, #132] @ fdbd0 <__cxa_atexit@plt+0xf16f8> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub r0, r5, #28 │ │ │ │ + stm r0, {r1, r2, r9} │ │ │ │ + sub r0, r5, #16 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r3, r5 │ │ │ │ + str ip, [r3, #-32]! @ 0xffffffe0 │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq fd970 <__cxa_atexit@plt+0xf1498> │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ + beq fdba8 <__cxa_atexit@plt+0xf16d0> │ │ │ │ cmp r2, #2 │ │ │ │ - bne fd97c <__cxa_atexit@plt+0xf14a4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + bne fdbb4 <__cxa_atexit@plt+0xf16dc> │ │ │ │ + ldr r3, [pc, #80] @ fdbd4 <__cxa_atexit@plt+0xf16fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r5, #32] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fdbc8 <__cxa_atexit@plt+0xf16f0> │ │ │ │ + b fdc50 <__cxa_atexit@plt+0xf1778> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fd9c8 <__cxa_atexit@plt+0xf14f0> │ │ │ │ - ldr r2, [pc, #72] @ fd9e0 <__cxa_atexit@plt+0xf1508> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmda r5, {r1, r3} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #28] @ fd9dc <__cxa_atexit@plt+0xf1504> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq sl, r4, r0, asr #25 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - biceq sl, r4, r8, ror ip │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne fda14 <__cxa_atexit@plt+0xf153c> │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fda50 <__cxa_atexit@plt+0xf1578> │ │ │ │ - ldr r2, [pc, #48] @ fda5c <__cxa_atexit@plt+0xf1584> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - strdeq sl, [r4, #188] @ 0xbc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fdaa4 <__cxa_atexit@plt+0xf15cc> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ fdaac <__cxa_atexit@plt+0xf15d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ fdab0 <__cxa_atexit@plt+0xf15d8> │ │ │ │ + ldr r7, [pc, #28] @ fdbd8 <__cxa_atexit@plt+0xf1700> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - bicseq r9, fp, r4, lsl r1 │ │ │ │ - bicseq r9, fp, r4, lsl #13 │ │ │ │ - biceq sl, r4, r4, lsr #23 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fdb58 <__cxa_atexit@plt+0xf1680> │ │ │ │ - ldr r3, [pc, #168] @ fdb80 <__cxa_atexit@plt+0xf16a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq fdb00 <__cxa_atexit@plt+0xf1628> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + bicseq r9, fp, r4, lsr r0 │ │ │ │ + biceq pc, r4, r8 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne fdb10 <__cxa_atexit@plt+0xf1638> │ │ │ │ - ldr r7, [pc, #144] @ fdb84 <__cxa_atexit@plt+0xf16ac> │ │ │ │ + bne fdc20 <__cxa_atexit@plt+0xf1748> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #56] @ fdc3c <__cxa_atexit@plt+0xf1764> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq fdc34 <__cxa_atexit@plt+0xf175c> │ │ │ │ + b fdc50 <__cxa_atexit@plt+0xf1778> │ │ │ │ + ldr r7, [pc, #24] @ fdc40 <__cxa_atexit@plt+0xf1768> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fdb68 <__cxa_atexit@plt+0xf1690> │ │ │ │ - ldr r7, [pc, #100] @ fdb8c <__cxa_atexit@plt+0xf16b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #80] @ fdb90 <__cxa_atexit@plt+0xf16b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + bicseq r8, fp, r8, asr #31 │ │ │ │ + biceq lr, r4, r0, lsr #31 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #1 │ │ │ │ + bne fdc90 <__cxa_atexit@plt+0xf17b8> │ │ │ │ + ldr r3, [pc, #56] @ fdc9c <__cxa_atexit@plt+0xf17c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fdc94 <__cxa_atexit@plt+0xf17bc> │ │ │ │ + ldr r3, [pc, #36] @ fdca0 <__cxa_atexit@plt+0xf17c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fdc94 <__cxa_atexit@plt+0xf17bc> │ │ │ │ + b fdce4 <__cxa_atexit@plt+0xf180c> │ │ │ │ + b fdf20 <__cxa_atexit@plt+0xf1a48> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ fdb88 <__cxa_atexit@plt+0xf16b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + biceq lr, r4, r0, asr #30 │ │ │ │ + andeq r0, r0, sl, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ fdcd4 <__cxa_atexit@plt+0xf17fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fdccc <__cxa_atexit@plt+0xf17f4> │ │ │ │ + b fdce4 <__cxa_atexit@plt+0xf180c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - bicseq r9, fp, ip, lsr r6 │ │ │ │ - biceq sl, r4, r8, lsr #22 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - bicseq r9, fp, r4, ror #11 │ │ │ │ - biceq sl, r4, r8, asr #21 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq lr, r4, ip, lsl #30 │ │ │ │ + andeq r0, r0, sl, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne fdbc0 <__cxa_atexit@plt+0xf16e8> │ │ │ │ - ldr r7, [pc, #104] @ fdc1c <__cxa_atexit@plt+0xf1744> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fdc0c <__cxa_atexit@plt+0xf1734> │ │ │ │ - ldr r2, [pc, #72] @ fdc20 <__cxa_atexit@plt+0xf1748> │ │ │ │ + bne fdd68 <__cxa_atexit@plt+0xf1890> │ │ │ │ + ldr r2, [pc, #172] @ fdda4 <__cxa_atexit@plt+0xf18cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ fdc24 <__cxa_atexit@plt+0xf174c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r9, fp, ip, ror r5 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - bicseq r9, fp, r4, lsr r5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ fdc48 <__cxa_atexit@plt+0xf1770> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r3, #3 │ │ │ │ + beq fdd7c <__cxa_atexit@plt+0xf18a4> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #23] │ │ │ │ + ldr r1, [pc, #144] @ fdda8 <__cxa_atexit@plt+0xf18d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq fdd88 <__cxa_atexit@plt+0xf18b0> │ │ │ │ + ldr r1, [pc, #112] @ fddac <__cxa_atexit@plt+0xf18d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r8, [r5, #24] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fdd98 <__cxa_atexit@plt+0xf18c0> │ │ │ │ + ldr r3, [pc, #92] @ fddb0 <__cxa_atexit@plt+0xf18d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r5, #32] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + b 27fdcc <__cxa_atexit@plt+0x2738f4> │ │ │ │ + ldr r7, [pc, #68] @ fddb4 <__cxa_atexit@plt+0xf18dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - bicseq r9, fp, r8, lsl r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ fdc6c <__cxa_atexit@plt+0xf1794> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r8, [fp, #244] @ 0xf4 │ │ │ │ - biceq sl, r4, r0, asr #19 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fdd1c <__cxa_atexit@plt+0xf1844> │ │ │ │ - ldr r7, [pc, #152] @ fdd2c <__cxa_atexit@plt+0xf1854> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - ands r7, sl, #3 │ │ │ │ - beq fdcb4 <__cxa_atexit@plt+0xf17dc> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne fdcc4 <__cxa_atexit@plt+0xf17ec> │ │ │ │ - ldr r7, [pc, #136] @ fdd38 <__cxa_atexit@plt+0xf1860> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [sl] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #100] @ fdd30 <__cxa_atexit@plt+0xf1858> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + bicseq r9, fp, r0, lsr r5 │ │ │ │ + biceq lr, r4, ip, lsr #28 │ │ │ │ + andeq r0, r0, sl, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + ldr r2, [pc, #116] @ fde48 <__cxa_atexit@plt+0xf1970> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [sl, #3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq fde2c <__cxa_atexit@plt+0xf1954> │ │ │ │ + ldr r2, [pc, #84] @ fde4c <__cxa_atexit@plt+0xf1974> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r8, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq fdcfc <__cxa_atexit@plt+0xf1824> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq fdd08 <__cxa_atexit@plt+0xf1830> │ │ │ │ - ldr r7, [pc, #72] @ fdd40 <__cxa_atexit@plt+0xf1868> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq fde3c <__cxa_atexit@plt+0xf1964> │ │ │ │ + ldr r3, [pc, #60] @ fde50 <__cxa_atexit@plt+0xf1978> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r5, #32] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + b 27fdcc <__cxa_atexit@plt+0x2738f4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ fdd34 <__cxa_atexit@plt+0xf185c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #24] @ fdd3c <__cxa_atexit@plt+0xf1864> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - bicseq r9, fp, r8, lsl #8 │ │ │ │ - biceq sl, r4, ip, ror r9 │ │ │ │ - strdeq sl, [r4, #148] @ 0x94 │ │ │ │ - biceq sl, r4, r4, lsr r9 │ │ │ │ - strdeq sl, [r4, #128] @ 0x80 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x01c4ed90 │ │ │ │ + andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq fdd84 <__cxa_atexit@plt+0xf18ac> │ │ │ │ - ldr r3, [pc, #80] @ fddb4 <__cxa_atexit@plt+0xf18dc> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #60] @ fdea8 <__cxa_atexit@plt+0xf19d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r9} │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + str r8, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq fdd94 <__cxa_atexit@plt+0xf18bc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq fdd9c <__cxa_atexit@plt+0xf18c4> │ │ │ │ - ldr r7, [pc, #48] @ fddbc <__cxa_atexit@plt+0xf18e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + beq fdea0 <__cxa_atexit@plt+0xf19c8> │ │ │ │ + ldr r3, [pc, #36] @ fdeac <__cxa_atexit@plt+0xf19d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr sl, [r5, #36] @ 0x24 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 27fdcc <__cxa_atexit@plt+0x2738f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ fddb8 <__cxa_atexit@plt+0xf18e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - bicseq r9, fp, r4, ror r3 │ │ │ │ - biceq sl, r4, r0, lsr #17 │ │ │ │ - biceq sl, r4, r4, ror r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + biceq lr, r4, r4, lsr sp │ │ │ │ + andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq fdde8 <__cxa_atexit@plt+0xf1910> │ │ │ │ - ldr r7, [pc, #36] @ fde04 <__cxa_atexit@plt+0xf192c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r7, [pc, #24] @ fde08 <__cxa_atexit@plt+0xf1930> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - biceq sl, r4, ip, asr #16 │ │ │ │ - bicseq r9, fp, r8, lsr #6 │ │ │ │ - biceq sl, r4, r0, asr r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fde50 <__cxa_atexit@plt+0xf1978> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ fde58 <__cxa_atexit@plt+0xf1980> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ fde5c <__cxa_atexit@plt+0xf1984> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r8, fp, r8, ror #26 │ │ │ │ - ldrsbeq r9, [fp, #40] @ 0x28 │ │ │ │ - strdeq sl, [r4, #120] @ 0x78 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fdefc <__cxa_atexit@plt+0xf1a24> │ │ │ │ - ldr r2, [pc, #152] @ fdf1c <__cxa_atexit@plt+0xf1a44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r3, [pc, #28] @ fdee0 <__cxa_atexit@plt+0xf1a08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr sl, [r5, #36] @ 0x24 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 27fdcc <__cxa_atexit@plt+0x2738f4> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + biceq lr, r4, r0, lsl #26 │ │ │ │ + andeq r0, r0, sl, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fdf10 <__cxa_atexit@plt+0xf1a38> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [r5, #40] @ 0x28 │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + mov r7, fp │ │ │ │ + b fdb20 <__cxa_atexit@plt+0xf1648> │ │ │ │ + b fdf20 <__cxa_atexit@plt+0xf1a48> │ │ │ │ + ldrdeq lr, [r4, #192] @ 0xc0 │ │ │ │ + andeq r0, r0, sl, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #28 │ │ │ │ + cmp r9, sl │ │ │ │ + bcc fe020 <__cxa_atexit@plt+0xf1b48> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r8, [pc, #288] @ fe05c <__cxa_atexit@plt+0xf1b84> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr fp, [pc, #284] @ fe060 <__cxa_atexit@plt+0xf1b88> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + ldr ip, [r5, #8] │ │ │ │ + add r3, r5, #12 │ │ │ │ + ldm r3, {r1, r2, r3} │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ str r8, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fdeb4 <__cxa_atexit@plt+0xf19dc> │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne fdec0 <__cxa_atexit@plt+0xf19e8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + sub r8, sl, #23 │ │ │ │ + ldr lr, [r5, #40] @ 0x28 │ │ │ │ + str r8, [r5, #40] @ 0x28 │ │ │ │ + str fp, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq fdfc0 <__cxa_atexit@plt+0xf1ae8> │ │ │ │ + str r7, [r5, #32] │ │ │ │ + cmp r1, #2 │ │ │ │ + bne fdfd0 <__cxa_atexit@plt+0xf1af8> │ │ │ │ + ldr r6, [pc, #200] @ fe068 <__cxa_atexit@plt+0xf1b90> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r6, [r5] │ │ │ │ + str r7, [r5, #32] │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fdf0c <__cxa_atexit@plt+0xf1a34> │ │ │ │ - ldr r2, [pc, #72] @ fdf24 <__cxa_atexit@plt+0xf1a4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmda r5, {r1, r3} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #28] @ fdf20 <__cxa_atexit@plt+0xf1a48> │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r9, r3 │ │ │ │ + bcc fe03c <__cxa_atexit@plt+0xf1b64> │ │ │ │ + ldr r7, [pc, #140] @ fe070 <__cxa_atexit@plt+0xf1b98> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + str r7, [r6, #32]! │ │ │ │ + ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #120] @ fe074 <__cxa_atexit@plt+0xf1b9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - biceq sl, r4, ip, lsr #16 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - biceq sl, r4, r4, lsr r7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r6, [pc, #68] @ fe06c <__cxa_atexit@plt+0xf1b94> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + ldr r6, [pc, #32] @ fe064 <__cxa_atexit@plt+0xf1b8c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + bicseq r8, fp, ip, asr #28 │ │ │ │ + @ instruction: 0x000002b8 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xfffffaac │ │ │ │ + bicseq r8, fp, r8, lsr #24 │ │ │ │ + biceq lr, r4, ip, ror #22 │ │ │ │ + andeq r1, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne fdf58 <__cxa_atexit@plt+0xf1a80> │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fdf94 <__cxa_atexit@plt+0xf1abc> │ │ │ │ - ldr r2, [pc, #48] @ fdfa0 <__cxa_atexit@plt+0xf1ac8> │ │ │ │ + str r7, [r5, #32] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fe0b8 <__cxa_atexit@plt+0xf1be0> │ │ │ │ + ldr r2, [pc, #144] @ fe12c <__cxa_atexit@plt+0xf1c54> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #32] │ │ │ │ mov r7, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - strheq sl, [r4, #104] @ 0x68 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fdfe8 <__cxa_atexit@plt+0xf1b10> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ fdff0 <__cxa_atexit@plt+0xf1b18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ fdff4 <__cxa_atexit@plt+0xf1b1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc fe10c <__cxa_atexit@plt+0xf1c34> │ │ │ │ + ldr r7, [pc, #96] @ fe130 <__cxa_atexit@plt+0xf1c58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ fe134 <__cxa_atexit@plt+0xf1c5c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r8, [fp, #176] @ 0xb0 │ │ │ │ - bicseq r9, fp, r0, asr #2 │ │ │ │ - biceq sl, r4, r0, ror #12 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fe0ac <__cxa_atexit@plt+0xf1bd4> │ │ │ │ - ldr r3, [pc, #184] @ fe0d4 <__cxa_atexit@plt+0xf1bfc> │ │ │ │ + ldr r6, [pc, #20] @ fe128 <__cxa_atexit@plt+0xf1c50> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, r8, ror #3 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffff9c0 │ │ │ │ + bicseq r8, fp, r8, lsr fp │ │ │ │ + biceq lr, r4, ip, lsr #21 │ │ │ │ + andeq r0, r0, sl, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne fe164 <__cxa_atexit@plt+0xf1c8c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [r5, #40] @ 0x28 │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + mov r7, fp │ │ │ │ + b fdb20 <__cxa_atexit@plt+0xf1648> │ │ │ │ + ldr r3, [pc, #180] @ fe220 <__cxa_atexit@plt+0xf1d48> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq fe044 <__cxa_atexit@plt+0xf1b6c> │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq fe1a8 <__cxa_atexit@plt+0xf1cd0> │ │ │ │ cmp r3, #2 │ │ │ │ - bne fe054 <__cxa_atexit@plt+0xf1b7c> │ │ │ │ - ldr r7, [pc, #160] @ fe0d8 <__cxa_atexit@plt+0xf1c00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + bne fe1b0 <__cxa_atexit@plt+0xf1cd8> │ │ │ │ + ldr r2, [pc, #156] @ fe228 <__cxa_atexit@plt+0xf1d50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #32] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc fe0bc <__cxa_atexit@plt+0xf1be4> │ │ │ │ - ldr r7, [pc, #116] @ fe0e0 <__cxa_atexit@plt+0xf1c08> │ │ │ │ + bcc fe204 <__cxa_atexit@plt+0xf1d2c> │ │ │ │ + ldr r7, [pc, #100] @ fe22c <__cxa_atexit@plt+0xf1d54> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ + ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #96] @ fe0e4 <__cxa_atexit@plt+0xf1c0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr lr, [pc, #88] @ fe0e8 <__cxa_atexit@plt+0xf1c10> │ │ │ │ + ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #76] @ fe230 <__cxa_atexit@plt+0xf1d58> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ fe0dc <__cxa_atexit@plt+0xf1c04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r6, [pc, #24] @ fe224 <__cxa_atexit@plt+0xf1d4c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldrheq r8, [fp, #176] @ 0xb0 │ │ │ │ - biceq sl, r4, r4, lsl #13 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - bicseq r8, fp, r4, ror #22 │ │ │ │ - bicseq r8, fp, ip, lsl #23 │ │ │ │ - biceq sl, r4, r0, ror r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + @ instruction: 0xfffff8c8 │ │ │ │ + bicseq r8, fp, r0, asr #20 │ │ │ │ + strheq lr, [r4, #144] @ 0x90 │ │ │ │ + andeq r1, r0, sl, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #32] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne fe118 <__cxa_atexit@plt+0xf1c40> │ │ │ │ - ldr r7, [pc, #120] @ fe184 <__cxa_atexit@plt+0xf1cac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + bne fe274 <__cxa_atexit@plt+0xf1d9c> │ │ │ │ + ldr r2, [pc, #144] @ fe2e8 <__cxa_atexit@plt+0xf1e10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #32] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc fe174 <__cxa_atexit@plt+0xf1c9c> │ │ │ │ - ldr r2, [pc, #88] @ fe188 <__cxa_atexit@plt+0xf1cb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #68] @ fe18c <__cxa_atexit@plt+0xf1cb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #60] @ fe190 <__cxa_atexit@plt+0xf1cb8> │ │ │ │ + bcc fe2c8 <__cxa_atexit@plt+0xf1df0> │ │ │ │ + ldr r7, [pc, #96] @ fe2ec <__cxa_atexit@plt+0xf1e14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ fe2f0 <__cxa_atexit@plt+0xf1e18> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #20] @ fe2e4 <__cxa_atexit@plt+0xf1e0c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - ldrsbeq r8, [fp, #172] @ 0xac │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - bicseq r8, fp, r0, lsr #21 │ │ │ │ - bicseq r8, fp, r8, asr #21 │ │ │ │ - biceq sl, r4, r8, asr #9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + @ instruction: 0xfffff804 │ │ │ │ + bicseq r8, fp, ip, ror r9 │ │ │ │ + strdeq lr, [r4, #128] @ 0x80 │ │ │ │ + andeq r1, r0, sl, asr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc fe354 <__cxa_atexit@plt+0xf1e7c> │ │ │ │ + ldr r7, [pc, #80] @ fe36c <__cxa_atexit@plt+0xf1e94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ fe370 <__cxa_atexit@plt+0xf1e98> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ fe374 <__cxa_atexit@plt+0xf1e9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + @ instruction: 0xfffff774 │ │ │ │ + bicseq r8, fp, ip, ror #17 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fe1d8 <__cxa_atexit@plt+0xf1d00> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ fe1e0 <__cxa_atexit@plt+0xf1d08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ fe1e4 <__cxa_atexit@plt+0xf1d0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + bhi fe3a8 <__cxa_atexit@plt+0xf1ed0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ fe3b0 <__cxa_atexit@plt+0xf1ed8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ + b 16acdc4 <__cxa_atexit@plt+0x16a08ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, fp, r0, ror #19 │ │ │ │ - bicseq r8, fp, r0, asr pc │ │ │ │ - biceq sl, r4, r0, ror r4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + bicseq r8, fp, r8, lsl #16 │ │ │ │ + biceq lr, r4, ip, lsr #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi fe284 <__cxa_atexit@plt+0xf1dac> │ │ │ │ - ldr r2, [pc, #152] @ fe2a4 <__cxa_atexit@plt+0xf1dcc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r8, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fe23c <__cxa_atexit@plt+0xf1d64> │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne fe248 <__cxa_atexit@plt+0xf1d70> │ │ │ │ - add r5, r5, #4 │ │ │ │ + bhi fe428 <__cxa_atexit@plt+0xf1f50> │ │ │ │ + ldr lr, [pc, #88] @ fe430 <__cxa_atexit@plt+0xf1f58> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r9, [r5, #24] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fe41c <__cxa_atexit@plt+0xf1f44> │ │ │ │ + mov r7, r8 │ │ │ │ + b fe440 <__cxa_atexit@plt+0xf1f68> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fe294 <__cxa_atexit@plt+0xf1dbc> │ │ │ │ - ldr r2, [pc, #72] @ fe2ac <__cxa_atexit@plt+0xf1dd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmda r5, {r1, r3} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r7, [pc, #28] @ fe2a8 <__cxa_atexit@plt+0xf1dd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq sl, [r4, #68] @ 0x44 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - biceq sl, r4, ip, lsr #7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + strheq lr, [r4, #112] @ 0x70 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #48 @ 0x30 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc fe560 <__cxa_atexit@plt+0xf2088> │ │ │ │ + mov r3, r6 │ │ │ │ + str r4, [sp, #16] │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r2, r8, r9} │ │ │ │ + ldr r6, [r7, #15] │ │ │ │ + ldr r4, [r7, #19] │ │ │ │ + ldr sl, [r7, #23] │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + ldr r0, [r7, #31] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r0, [r7, #35] @ 0x23 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldr r0, [r7, #39] @ 0x27 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [r7, #43] @ 0x2b │ │ │ │ + str r0, [sp] │ │ │ │ + add r7, r7, #47 @ 0x2f │ │ │ │ + vldr d0, [r7] │ │ │ │ + ldr r7, [pc, #228] @ fe584 <__cxa_atexit@plt+0xf20ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [pc, #220] @ fe588 <__cxa_atexit@plt+0xf20b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + str r4, [r5, #8] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ + str r8, [r5, #20] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r4, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #136] @ fe58c <__cxa_atexit@plt+0xf20b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-28]! @ 0xffffffe4 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne fe2e0 <__cxa_atexit@plt+0xf1e08> │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc fe31c <__cxa_atexit@plt+0xf1e44> │ │ │ │ - ldr r2, [pc, #48] @ fe328 <__cxa_atexit@plt+0xf1e50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stm r5, {r1, sl} │ │ │ │ + vstr d0, [r5, #-8] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + sub r7, ip, #31 │ │ │ │ + sub r6, r5, #80 @ 0x50 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi fe570 <__cxa_atexit@plt+0xf2098> │ │ │ │ + str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, fp │ │ │ │ + b fdb20 <__cxa_atexit@plt+0xf1648> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - biceq sl, r4, r0, lsr r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi fe370 <__cxa_atexit@plt+0xf1e98> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ fe378 <__cxa_atexit@plt+0xf1ea0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ fe37c <__cxa_atexit@plt+0xf1ea4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, ip │ │ │ │ bx r0 │ │ │ │ - bicseq r8, fp, r8, asr #16 │ │ │ │ - ldrheq r8, [fp, #216] @ 0xd8 │ │ │ │ - ldrdeq sl, [r4, #40] @ 0x28 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fe424 <__cxa_atexit@plt+0xf1f4c> │ │ │ │ - ldr r3, [pc, #168] @ fe44c <__cxa_atexit@plt+0xf1f74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq fe3cc <__cxa_atexit@plt+0xf1ef4> │ │ │ │ + @ instruction: 0xfffff3e4 │ │ │ │ + @ instruction: 0xfffff64c │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, sp, lsl #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne fe3dc <__cxa_atexit@plt+0xf1f04> │ │ │ │ - ldr r7, [pc, #144] @ fe450 <__cxa_atexit@plt+0xf1f78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + bne fe66c <__cxa_atexit@plt+0xf2194> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #84 @ 0x54 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc fe434 <__cxa_atexit@plt+0xf1f5c> │ │ │ │ - ldr r7, [pc, #100] @ fe458 <__cxa_atexit@plt+0xf1f80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #80] @ fe45c <__cxa_atexit@plt+0xf1f84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + bcc fe680 <__cxa_atexit@plt+0xf21a8> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + str r2, [sp] │ │ │ │ + add ip, r5, #32 │ │ │ │ + ldm ip, {r9, sl, ip} │ │ │ │ + ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr lr, [r5, #52] @ 0x34 │ │ │ │ + ldr fp, [pc, #172] @ fe694 <__cxa_atexit@plt+0xf21bc> │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r6, #4]! │ │ │ │ + ldr fp, [pc, #164] @ fe698 <__cxa_atexit@plt+0xf21c0> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str fp, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r0, r2, ip} │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str sl, [r6, #40] @ 0x28 │ │ │ │ + str r9, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + sub r7, r3, #59 @ 0x3b │ │ │ │ + vldr d0, [r5, #20] │ │ │ │ + ldr r2, [pc, #80] @ fe69c <__cxa_atexit@plt+0xf21c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ + str r7, [r6, #80] @ 0x50 │ │ │ │ + vstr d0, [r6, #68] @ 0x44 │ │ │ │ + sub r7, r3, #1 │ │ │ │ + ldr r0, [r5, #56]! @ 0x38 │ │ │ │ mov r6, r3 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ fe454 <__cxa_atexit@plt+0xf1f7c> │ │ │ │ + ldr r7, [pc, #28] @ fe690 <__cxa_atexit@plt+0xf21b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #56]! @ 0x38 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #84 @ 0x54 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - bicseq r8, fp, ip, ror #26 │ │ │ │ - biceq sl, r4, ip, lsl r3 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - bicseq r8, fp, ip, lsl sp │ │ │ │ - strdeq sl, [r4, #28] │ │ │ │ + biceq lr, r4, r4, asr #3 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + ldrheq r8, [fp, #192] @ 0xc0 │ │ │ │ + bicseq r8, fp, ip, asr ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fe748 <__cxa_atexit@plt+0xf2270> │ │ │ │ + ldr r2, [pc, #144] @ fe750 <__cxa_atexit@plt+0xf2278> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq fe718 <__cxa_atexit@plt+0xf2240> │ │ │ │ + ldr r2, [pc, #124] @ fe754 <__cxa_atexit@plt+0xf227c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fe70c <__cxa_atexit@plt+0xf2234> │ │ │ │ + ldr r2, [pc, #104] @ fe758 <__cxa_atexit@plt+0xf2280> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + str r2, [r3] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq fe728 <__cxa_atexit@plt+0xf2250> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne fe734 <__cxa_atexit@plt+0xf225c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ fe75c <__cxa_atexit@plt+0xf2284> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + strdeq lr, [r4, #12] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #92] @ fe7cc <__cxa_atexit@plt+0xf22f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fe7a4 <__cxa_atexit@plt+0xf22cc> │ │ │ │ + ldr r3, [pc, #72] @ fe7d0 <__cxa_atexit@plt+0xf22f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne fe48c <__cxa_atexit@plt+0xf1fb4> │ │ │ │ - ldr r7, [pc, #104] @ fe4e8 <__cxa_atexit@plt+0xf2010> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + beq fe7ac <__cxa_atexit@plt+0xf22d4> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne fe7b8 <__cxa_atexit@plt+0xf22e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ fe7d4 <__cxa_atexit@plt+0xf22fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc fe4d8 <__cxa_atexit@plt+0xf2000> │ │ │ │ - ldr r2, [pc, #72] @ fe4ec <__cxa_atexit@plt+0xf2014> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + biceq lr, r4, r8, ror r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ fe82c <__cxa_atexit@plt+0xf2354> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq fe80c <__cxa_atexit@plt+0xf2334> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne fe818 <__cxa_atexit@plt+0xf2340> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ fe4f0 <__cxa_atexit@plt+0xf2018> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r8, fp, ip, lsr #25 │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - bicseq r8, fp, ip, ror #24 │ │ │ │ + ldr r7, [pc, #16] @ fe830 <__cxa_atexit@plt+0xf2358> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + biceq lr, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + ldreq r7, [r5, #4] │ │ │ │ + ldrne r7, [pc, #12] @ fe85c <__cxa_atexit@plt+0xf2384> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + addne r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + biceq sp, r4, r8, ror #31 │ │ │ │ + biceq lr, r4, r0, lsl #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #156 @ 0x9c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc fe52c <__cxa_atexit@plt+0xf2054> │ │ │ │ - ldr r3, [pc, #40] @ fe544 <__cxa_atexit@plt+0xf206c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ + bcc fe99c <__cxa_atexit@plt+0xf24c4> │ │ │ │ + ldr r1, [pc, #296] @ fe9b4 <__cxa_atexit@plt+0xf24dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [pc, #292] @ fe9b8 <__cxa_atexit@plt+0xf24e0> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + sub r3, r6, #15 │ │ │ │ + ldr r2, [pc, #280] @ fe9bc <__cxa_atexit@plt+0xf24e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #3 │ │ │ │ + sub r0, r6, #25 │ │ │ │ + sub lr, r6, #55 @ 0x37 │ │ │ │ + ldr ip, [pc, #264] @ fe9c0 <__cxa_atexit@plt+0xf24e8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + add ip, ip, #3 │ │ │ │ + ldr r1, [pc, #256] @ fe9c4 <__cxa_atexit@plt+0xf24ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7, #124] @ 0x7c │ │ │ │ + str ip, [r7, #128] @ 0x80 │ │ │ │ + str lr, [r7, #132] @ 0x84 │ │ │ │ + str sl, [r7, #136] @ 0x88 │ │ │ │ + add lr, r7, #140 @ 0x8c │ │ │ │ + stm lr, {r0, r1, r2, r3} │ │ │ │ + ldr ip, [pc, #228] @ fe9c8 <__cxa_atexit@plt+0xf24f0> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r8, [r7, #80] @ 0x50 │ │ │ │ + str r8, [r7, #56] @ 0x38 │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r0, [pc, #204] @ fe9cc <__cxa_atexit@plt+0xf24f4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [lr, #60]! @ 0x3c │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r1, [pc, #192] @ fe9d0 <__cxa_atexit@plt+0xf24f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #36]! @ 0x24 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r2, [pc, #180] @ fe9d4 <__cxa_atexit@plt+0xf24fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r1, #72]! @ 0x48 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #168] @ fe9d8 <__cxa_atexit@plt+0xf2500> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + mov sl, r7 │ │ │ │ + str ip, [sl, #84]! @ 0x54 │ │ │ │ + str r8, [r7, #92] @ 0x5c │ │ │ │ + ldr r2, [pc, #148] @ fe9dc <__cxa_atexit@plt+0xf2504> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #96] @ 0x60 │ │ │ │ + str sl, [r7, #100] @ 0x64 │ │ │ │ + str r3, [r7, #104] @ 0x68 │ │ │ │ + str r1, [r7, #108] @ 0x6c │ │ │ │ + str r0, [r7, #112] @ 0x70 │ │ │ │ + str lr, [r7, #116] @ 0x74 │ │ │ │ + str r9, [r7, #120] @ 0x78 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r3, [pc, #112] @ fe9e0 <__cxa_atexit@plt+0xf2508> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r0, #48]! @ 0x30 │ │ │ │ + str r0, [r7, #68] @ 0x44 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r3, [pc, #96] @ fe9e4 <__cxa_atexit@plt+0xf250c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r0, #24]! │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ + str r7, [r7, #20] │ │ │ │ sub r7, r6, #5 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ fe548 <__cxa_atexit@plt+0xf2070> │ │ │ │ + ldr r7, [pc, #68] @ fe9e8 <__cxa_atexit@plt+0xf2510> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #156 @ 0x9c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r8, fp, r8, lsl ip │ │ │ │ - biceq sl, r4, ip, lsl r2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ fe56c <__cxa_atexit@plt+0xf2094> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldrsheq r8, [fp, #100] @ 0x64 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ fe590 <__cxa_atexit@plt+0xf20b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq r8, [fp, #96] @ 0x60 │ │ │ │ - strheq sl, [r4, #32] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi fe5fc <__cxa_atexit@plt+0xf2124> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq fe5f4 <__cxa_atexit@plt+0xf211c> │ │ │ │ - ldr r3, [pc, #60] @ fe604 <__cxa_atexit@plt+0xf212c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ fe608 <__cxa_atexit@plt+0xf2130> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ fe60c <__cxa_atexit@plt+0xf2134> │ │ │ │ + @ instruction: 0xffffee48 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + bicseq r8, fp, r8, ror #19 │ │ │ │ + ldrsheq r8, [fp, #148] @ 0x94 │ │ │ │ + ldrsheq r8, [fp, #36] @ 0x24 │ │ │ │ + @ instruction: 0xffffef10 │ │ │ │ + @ instruction: 0xffffee7c │ │ │ │ + @ instruction: 0xffffee20 │ │ │ │ + @ instruction: 0xffffee98 │ │ │ │ + @ instruction: 0xffffedb4 │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + @ instruction: 0xffffedfc │ │ │ │ + @ instruction: 0xffffed9c │ │ │ │ + biceq lr, r4, r8, asr r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fea1c <__cxa_atexit@plt+0xf2544> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ fea24 <__cxa_atexit@plt+0xf254c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ fe610 <__cxa_atexit@plt+0xf2138> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1b3375c <__cxa_atexit@plt+0x1b27284> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - biceq sl, r4, ip, asr r2 │ │ │ │ - bicseq r8, fp, r4, lsl r6 │ │ │ │ - biceq sl, r4, r0, asr #4 │ │ │ │ - biceq sl, r4, r4, lsr #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ fe638 <__cxa_atexit@plt+0xf2160> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - strdeq sl, [r4, #28] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fe6a8 <__cxa_atexit@plt+0xf21d0> │ │ │ │ - ldr r8, [pc, #92] @ fe6c0 <__cxa_atexit@plt+0xf21e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #88] @ fe6c4 <__cxa_atexit@plt+0xf21ec> │ │ │ │ + @ instruction: 0x01db8198 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fea9c <__cxa_atexit@plt+0xf25c4> │ │ │ │ + ldr r2, [pc, #116] @ feab8 <__cxa_atexit@plt+0xf25e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ feabc <__cxa_atexit@plt+0xf25e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #80] @ fe6c8 <__cxa_atexit@plt+0xf21f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #76] @ fe6cc <__cxa_atexit@plt+0xf21f4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - add r0, r8, #2 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ fe6d0 <__cxa_atexit@plt+0xf21f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - ldrdeq sl, [r4, #28] │ │ │ │ - bicseq r8, fp, ip, lsl sl │ │ │ │ - bicseq r8, fp, r4, lsl sl │ │ │ │ - bicseq r8, fp, r0, lsl sl │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - strheq sl, [r4, #16] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi fe73c <__cxa_atexit@plt+0xf2264> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq fe734 <__cxa_atexit@plt+0xf225c> │ │ │ │ - ldr r3, [pc, #60] @ fe744 <__cxa_atexit@plt+0xf226c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ fe748 <__cxa_atexit@plt+0xf2270> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ fe74c <__cxa_atexit@plt+0xf2274> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ fe750 <__cxa_atexit@plt+0xf2278> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq fea90 <__cxa_atexit@plt+0xf25b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc feaa4 <__cxa_atexit@plt+0xf25cc> │ │ │ │ + ldr r3, [pc, #68] @ feac0 <__cxa_atexit@plt+0xf25e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - biceq sl, r4, ip, asr r1 │ │ │ │ - ldrsbeq r8, [fp, #68] @ 0x44 │ │ │ │ - biceq sl, r4, r0, asr #2 │ │ │ │ - biceq sl, r4, r4, lsr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ fe778 <__cxa_atexit@plt+0xf22a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - strdeq sl, [r4, #12] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + bicseq r8, fp, r4, asr r1 │ │ │ │ + bicseq r8, fp, r0, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc fe7e8 <__cxa_atexit@plt+0xf2310> │ │ │ │ - ldr r8, [pc, #92] @ fe800 <__cxa_atexit@plt+0xf2328> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #88] @ fe804 <__cxa_atexit@plt+0xf232c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #80] @ fe808 <__cxa_atexit@plt+0xf2330> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #76] @ fe80c <__cxa_atexit@plt+0xf2334> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - add r0, r8, #2 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ fe810 <__cxa_atexit@plt+0xf2338> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - ldrdeq sl, [r4, #12] │ │ │ │ - ldrsbeq r8, [fp, #140] @ 0x8c │ │ │ │ - ldrsbeq r8, [fp, #132] @ 0x84 │ │ │ │ - ldrsbeq r8, [fp, #128] @ 0x80 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - strheq sl, [r4] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi fe87c <__cxa_atexit@plt+0xf23a4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq fe874 <__cxa_atexit@plt+0xf239c> │ │ │ │ - ldr r3, [pc, #60] @ fe884 <__cxa_atexit@plt+0xf23ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ fe888 <__cxa_atexit@plt+0xf23b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ fe88c <__cxa_atexit@plt+0xf23b4> │ │ │ │ + bcc feaf8 <__cxa_atexit@plt+0xf2620> │ │ │ │ + ldr r2, [pc, #28] @ feb04 <__cxa_atexit@plt+0xf262c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ fe890 <__cxa_atexit@plt+0xf23b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0x01db8294 │ │ │ │ + biceq lr, r4, r0, lsl #2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi feba0 <__cxa_atexit@plt+0xf26c8> │ │ │ │ + ldr lr, [pc, #144] @ febc0 <__cxa_atexit@plt+0xf26e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ + ldr r1, [r2, #16] │ │ │ │ + ldr r8, [pc, #128] @ febc4 <__cxa_atexit@plt+0xf26ec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq feb98 <__cxa_atexit@plt+0xf26c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc febb0 <__cxa_atexit@plt+0xf26d8> │ │ │ │ + ldr r1, [pc, #80] @ febc8 <__cxa_atexit@plt+0xf26f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #76] @ febcc <__cxa_atexit@plt+0xf26f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + sub r9, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a3bec8 <__cxa_atexit@plt+0x1a2f9f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - biceq sl, r4, ip, asr r0 │ │ │ │ - @ instruction: 0x01db8394 │ │ │ │ - biceq sl, r4, r0, asr #32 │ │ │ │ - biceq sl, r4, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ fe8b8 <__cxa_atexit@plt+0xf23e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - strdeq r9, [r4, #252] @ 0xfc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + bicseq r8, fp, r0, rrx │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrsheq r8, [fp, #28] │ │ │ │ + biceq lr, r4, r8, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc fe928 <__cxa_atexit@plt+0xf2450> │ │ │ │ - ldr r8, [pc, #92] @ fe940 <__cxa_atexit@plt+0xf2468> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #88] @ fe944 <__cxa_atexit@plt+0xf246c> │ │ │ │ + bcc fec14 <__cxa_atexit@plt+0xf273c> │ │ │ │ + ldr r2, [pc, #40] @ fec20 <__cxa_atexit@plt+0xf2748> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ fec24 <__cxa_atexit@plt+0xf274c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #80] @ fe948 <__cxa_atexit@plt+0xf2470> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #76] @ fe94c <__cxa_atexit@plt+0xf2474> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - add r0, r8, #2 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ fe950 <__cxa_atexit@plt+0xf2478> │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r9, r6, #3 │ │ │ │ + b 1a3bec8 <__cxa_atexit@plt+0x1a2f9f0> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + bicseq r8, fp, ip, ror r1 │ │ │ │ + ldrdeq sp, [r4, #244] @ 0xf4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne fec4c <__cxa_atexit@plt+0xf2774> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 281758 <__cxa_atexit@plt+0x275280> │ │ │ │ + biceq sp, r4, ip, lsr #31 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fec9c <__cxa_atexit@plt+0xf27c4> │ │ │ │ + ldr lr, [pc, #40] @ feca4 <__cxa_atexit@plt+0xf27cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r7, #2 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1a3bec8 <__cxa_atexit@plt+0x1a2f9f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + biceq sp, r4, r0, ror #30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne fed04 <__cxa_atexit@plt+0xf282c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc fed1c <__cxa_atexit@plt+0xf2844> │ │ │ │ + ldr r3, [pc, #80] @ fed2c <__cxa_atexit@plt+0xf2854> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - ldrdeq r9, [r4, #252] @ 0xfc │ │ │ │ - @ instruction: 0x01db879c │ │ │ │ - @ instruction: 0x01db8794 │ │ │ │ - @ instruction: 0x01db8790 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - biceq r9, r4, r0, asr #31 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r7, [pc, #28] @ fed28 <__cxa_atexit@plt+0xf2850> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r7, fp, r4, lsr #31 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + ldrdeq sp, [r4, #228] @ 0xe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fe998 <__cxa_atexit@plt+0xf24c0> │ │ │ │ - ldr r7, [pc, #48] @ fe9a8 <__cxa_atexit@plt+0xf24d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi feddc <__cxa_atexit@plt+0xf2904> │ │ │ │ + ldr r3, [pc, #144] @ fede4 <__cxa_atexit@plt+0xf290c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r2, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ - beq fe98c <__cxa_atexit@plt+0xf24b4> │ │ │ │ + beq fedcc <__cxa_atexit@plt+0xf28f4> │ │ │ │ + ldr r3, [pc, #116] @ fede8 <__cxa_atexit@plt+0xf2910> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b fe9bc <__cxa_atexit@plt+0xf24e4> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r7, #23] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq fedcc <__cxa_atexit@plt+0xf28f4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi feddc <__cxa_atexit@plt+0xf2904> │ │ │ │ + ldr lr, [pc, #64] @ fedec <__cxa_atexit@plt+0xf2914> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r7, #2 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1a3bec8 <__cxa_atexit@plt+0x1a2f9f0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ fe9ac <__cxa_atexit@plt+0xf24d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - strexbeq r9, r4, [r4] │ │ │ │ - biceq r9, r4, r8, ror #30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + biceq sp, r4, r8, lsl lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq fe9f8 <__cxa_atexit@plt+0xf2520> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne fea10 <__cxa_atexit@plt+0xf2538> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r2, [pc, #92] @ fea40 <__cxa_atexit@plt+0xf2568> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq fea28 <__cxa_atexit@plt+0xf2550> │ │ │ │ - b fea50 <__cxa_atexit@plt+0xf2578> │ │ │ │ - ldr r7, [pc, #56] @ fea38 <__cxa_atexit@plt+0xf2560> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #48] @ fea3c <__cxa_atexit@plt+0xf2564> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ fea30 <__cxa_atexit@plt+0xf2558> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #16] @ fea34 <__cxa_atexit@plt+0xf255c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + ldr r3, [pc, #112] @ fee7c <__cxa_atexit@plt+0xf29a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq fee60 <__cxa_atexit@plt+0xf2988> │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi fee70 <__cxa_atexit@plt+0xf2998> │ │ │ │ + ldr lr, [pc, #68] @ fee80 <__cxa_atexit@plt+0xf29a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r7, #2 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r0, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1a3bec8 <__cxa_atexit@plt+0x1a2f9f0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - biceq r9, r4, r4, asr #28 │ │ │ │ - biceq r9, r4, r8, lsr lr │ │ │ │ - stlexbeq r9, ip, [r4] │ │ │ │ - stlexbeq r9, r0, [r4] │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - biceq r9, r4, r4, asr #29 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + biceq sp, r4, r4, lsl #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne feaa4 <__cxa_atexit@plt+0xf25cc> │ │ │ │ - ldr r2, [pc, #160] @ feb04 <__cxa_atexit@plt+0xf262c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq feac0 <__cxa_atexit@plt+0xf25e8> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne feacc <__cxa_atexit@plt+0xf25f4> │ │ │ │ - ldr r5, [pc, #136] @ feb10 <__cxa_atexit@plt+0xf2638> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #132] @ feb14 <__cxa_atexit@plt+0xf263c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [pc, #124] @ feb18 <__cxa_atexit@plt+0xf2640> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi feed0 <__cxa_atexit@plt+0xf29f8> │ │ │ │ + ldr lr, [pc, #44] @ feedc <__cxa_atexit@plt+0xf2a04> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r7, #2 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + stm r5, {r0, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1a3bec8 <__cxa_atexit@plt+0x1a2f9f0> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #112] @ feb1c <__cxa_atexit@plt+0xf2644> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #108] @ feb20 <__cxa_atexit@plt+0xf2648> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi fef28 <__cxa_atexit@plt+0xf2a50> │ │ │ │ + ldr r2, [pc, #48] @ fef34 <__cxa_atexit@plt+0xf2a5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq fef1c <__cxa_atexit@plt+0xf2a44> │ │ │ │ + mov r7, r8 │ │ │ │ + b fef40 <__cxa_atexit@plt+0xf2a68> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #52] @ feb08 <__cxa_atexit@plt+0xf2630> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r9, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #68 @ 0x44 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ff004 <__cxa_atexit@plt+0xf2b2c> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r4, [r7, #7] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r7, #11] │ │ │ │ + str r4, [sp] │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr fp, [r7, #15] │ │ │ │ + ldr r4, [r7, #19] │ │ │ │ + ldr r1, [r7, #23] │ │ │ │ + ldr ip, [r7, #27] │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + add lr, r7, #47 @ 0x2f │ │ │ │ + vldr d0, [lr] │ │ │ │ + ldr lr, [r7, #35] @ 0x23 │ │ │ │ + ldr r0, [r7, #39] @ 0x27 │ │ │ │ + ldr r7, [r7, #43] @ 0x2b │ │ │ │ + sub r8, r6, #62 @ 0x3e │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r4, [pc, #80] @ ff014 <__cxa_atexit@plt+0xf2b3c> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + stmib r3, {r4, r7, ip} │ │ │ │ + ldr r7, [pc, #72] @ ff018 <__cxa_atexit@plt+0xf2b40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + vstr d0, [r3, #64] @ 0x40 │ │ │ │ + sub r7, r6, #51 @ 0x33 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r4, r9 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r4, #68 @ 0x44 │ │ │ │ + str r4, [r9, #828] @ 0x33c │ │ │ │ + mov r4, r9 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r7, fp, r0, ror #24 │ │ │ │ + ldrsbeq r8, [fp, #36] @ 0x24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ff0c4 <__cxa_atexit@plt+0xf2bec> │ │ │ │ + ldr r2, [pc, #144] @ ff0cc <__cxa_atexit@plt+0xf2bf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq ff094 <__cxa_atexit@plt+0xf2bbc> │ │ │ │ + ldr r2, [pc, #124] @ ff0d0 <__cxa_atexit@plt+0xf2bf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq feafc <__cxa_atexit@plt+0xf2624> │ │ │ │ - ldr r3, [pc, #32] @ feb0c <__cxa_atexit@plt+0xf2634> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, lsl #10 │ │ │ │ - andeq r0, r0, r4, lsl #5 │ │ │ │ - biceq r9, r4, r0, ror #15 │ │ │ │ - ldrdeq r9, [r4, #116] @ 0x74 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - biceq r9, r4, r8, lsr lr │ │ │ │ - ldrdeq r9, [r4, #212] @ 0xd4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne feb70 <__cxa_atexit@plt+0xf2698> │ │ │ │ - ldr r7, [pc, #232] @ fec2c <__cxa_atexit@plt+0xf2754> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq febc4 <__cxa_atexit@plt+0xf26ec> │ │ │ │ - cmp r2, #0 │ │ │ │ - beq febb8 <__cxa_atexit@plt+0xf26e0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1361754 <__cxa_atexit@plt+0x135527c> │ │ │ │ - ldr r2, [pc, #156] @ fec14 <__cxa_atexit@plt+0xf273c> │ │ │ │ + beq ff088 <__cxa_atexit@plt+0xf2bb0> │ │ │ │ + ldr r2, [pc, #104] @ ff0d4 <__cxa_atexit@plt+0xf2bfc> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq febb8 <__cxa_atexit@plt+0xf26e0> │ │ │ │ + and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne febdc <__cxa_atexit@plt+0xf2704> │ │ │ │ - ldr r5, [pc, #132] @ fec20 <__cxa_atexit@plt+0xf2748> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #128] @ fec24 <__cxa_atexit@plt+0xf274c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [pc, #120] @ fec28 <__cxa_atexit@plt+0xf2750> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + beq ff0a4 <__cxa_atexit@plt+0xf2bcc> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne ff0b0 <__cxa_atexit@plt+0xf2bd8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #100] @ fec30 <__cxa_atexit@plt+0xf2758> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ ff0d8 <__cxa_atexit@plt+0xf2c00> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #92] @ fec34 <__cxa_atexit@plt+0xf275c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #52] @ fec18 <__cxa_atexit@plt+0xf2740> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + biceq sp, r4, r0, lsl #15 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #92] @ ff148 <__cxa_atexit@plt+0xf2c70> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq fec0c <__cxa_atexit@plt+0xf2734> │ │ │ │ - ldr r3, [pc, #32] @ fec1c <__cxa_atexit@plt+0xf2744> │ │ │ │ + beq ff120 <__cxa_atexit@plt+0xf2c48> │ │ │ │ + ldr r3, [pc, #72] @ ff14c <__cxa_atexit@plt+0xf2c74> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r0, ror #7 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - biceq r9, r4, ip, asr #13 │ │ │ │ - biceq r9, r4, r0, asr #13 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - biceq r9, r4, r4, lsr #13 │ │ │ │ - @ instruction: 0x01c49698 │ │ │ │ - biceq r9, r4, r0, lsr r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne fec68 <__cxa_atexit@plt+0xf2790> │ │ │ │ - ldr r7, [pc, #28] @ fec74 <__cxa_atexit@plt+0xf279c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #20] @ fec78 <__cxa_atexit@plt+0xf27a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + beq ff128 <__cxa_atexit@plt+0xf2c50> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne ff134 <__cxa_atexit@plt+0xf2c5c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1361754 <__cxa_atexit@plt+0x135527c> │ │ │ │ - biceq r9, r4, r8, lsl r6 │ │ │ │ - biceq r9, r4, ip, lsl #12 │ │ │ │ - biceq r9, r4, ip, ror ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fecb4 <__cxa_atexit@plt+0xf27dc> │ │ │ │ - ldr r3, [pc, #92] @ fecf8 <__cxa_atexit@plt+0xf2820> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #88] @ fecfc <__cxa_atexit@plt+0xf2824> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ ff150 <__cxa_atexit@plt+0xf2c78> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #80] @ fed00 <__cxa_atexit@plt+0xf2828> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #48] @ fecf0 <__cxa_atexit@plt+0xf2818> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq fece8 <__cxa_atexit@plt+0xf2810> │ │ │ │ - ldr r3, [pc, #28] @ fecf4 <__cxa_atexit@plt+0xf281c> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + strdeq sp, [r4, #108] @ 0x6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ ff1a8 <__cxa_atexit@plt+0xf2cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq ff188 <__cxa_atexit@plt+0xf2cb0> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne ff194 <__cxa_atexit@plt+0xf2cbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - andeq r0, r0, r4, lsl r3 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - biceq r9, r4, ip, asr #11 │ │ │ │ - biceq r9, r4, r0, asr #11 │ │ │ │ - strdeq r9, [r4, #180] @ 0xb4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne fed2c <__cxa_atexit@plt+0xf2854> │ │ │ │ - ldr r7, [pc, #56] @ fed5c <__cxa_atexit@plt+0xf2884> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b fed3c <__cxa_atexit@plt+0xf2864> │ │ │ │ - ldr r3, [pc, #28] @ fed50 <__cxa_atexit@plt+0xf2878> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #16] @ fed54 <__cxa_atexit@plt+0xf287c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ff1ac <__cxa_atexit@plt+0xf2cd4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #12] @ fed58 <__cxa_atexit@plt+0xf2880> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r3 │ │ │ │ - @ instruction: 0x01c49b98 │ │ │ │ - @ instruction: 0x01c49b90 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq r9, r4, r8, lsl #10 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x01c4d69c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne fedb4 <__cxa_atexit@plt+0xf28dc> │ │ │ │ - ldr r2, [pc, #244] @ fee78 <__cxa_atexit@plt+0xf29a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq fedf4 <__cxa_atexit@plt+0xf291c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne fee00 <__cxa_atexit@plt+0xf2928> │ │ │ │ - ldr r7, [pc, #220] @ fee84 <__cxa_atexit@plt+0xf29ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + cmp r7, #2 │ │ │ │ + ldreq r7, [r5, #4] │ │ │ │ + ldrne r7, [pc, #12] @ ff1d8 <__cxa_atexit@plt+0xf2d00> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + addne r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #164] @ fee60 <__cxa_atexit@plt+0xf2988> │ │ │ │ + biceq sp, r4, ip, ror #12 │ │ │ │ + biceq sp, r4, r8, lsr #20 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ff2c0 <__cxa_atexit@plt+0xf2de8> │ │ │ │ + ldr r1, [pc, #208] @ ff2d8 <__cxa_atexit@plt+0xf2e00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr r2, [pc, #196] @ ff2dc <__cxa_atexit@plt+0xf2e04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #3 │ │ │ │ + ldr sl, [pc, #188] @ ff2e0 <__cxa_atexit@plt+0xf2e08> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r6, #21 │ │ │ │ + sub lr, r6, #31 │ │ │ │ + ldr r3, [pc, #176] @ ff2e4 <__cxa_atexit@plt+0xf2e0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov ip, fp │ │ │ │ + sub fp, r6, #39 @ 0x27 │ │ │ │ + str fp, [r7, #52] @ 0x34 │ │ │ │ + str r3, [r7, #56] @ 0x38 │ │ │ │ + str lr, [r7, #60] @ 0x3c │ │ │ │ + ldr r3, [pc, #152] @ ff2e8 <__cxa_atexit@plt+0xf2e10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #64] @ 0x40 │ │ │ │ + str r0, [r7, #68] @ 0x44 │ │ │ │ + str sl, [r7, #72] @ 0x48 │ │ │ │ + str r2, [r7, #76] @ 0x4c │ │ │ │ + str r1, [r7, #80] @ 0x50 │ │ │ │ + sub r3, r6, #54 @ 0x36 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [pc, #116] @ ff2ec <__cxa_atexit@plt+0xf2e14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #12]! │ │ │ │ + str r7, [r7, #20] │ │ │ │ + ldr r1, [pc, #104] @ ff2f0 <__cxa_atexit@plt+0xf2e18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r1, r7, r9} │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r2, [pc, #88] @ ff2f4 <__cxa_atexit@plt+0xf2e1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq fee58 <__cxa_atexit@plt+0xf2980> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fee24 <__cxa_atexit@plt+0xf294c> │ │ │ │ - ldr r3, [pc, #144] @ fee6c <__cxa_atexit@plt+0xf2994> │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ + str r3, [r7, #44] @ 0x2c │ │ │ │ + ldr r3, [pc, #76] @ ff2f8 <__cxa_atexit@plt+0xf2e20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #140] @ fee70 <__cxa_atexit@plt+0xf2998> │ │ │ │ + str r3, [r7, #48] @ 0x30 │ │ │ │ + sub r7, r6, #5 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov fp, ip │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ ff2fc <__cxa_atexit@plt+0xf2e24> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #132] @ fee74 <__cxa_atexit@plt+0xf299c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffff7e8 │ │ │ │ + bicseq r8, fp, r4, ror r0 │ │ │ │ + @ instruction: 0x01db7994 │ │ │ │ + bicseq r8, fp, r0, rrx │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffff7b4 │ │ │ │ + @ instruction: 0xfffff9dc │ │ │ │ + @ instruction: 0xfffffaa0 │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + biceq sp, r4, r8, asr r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ff330 <__cxa_atexit@plt+0xf2e58> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ ff338 <__cxa_atexit@plt+0xf2e60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 14f2e8 <__cxa_atexit@plt+0x142e10> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #116] @ fee7c <__cxa_atexit@plt+0xf29a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - tst r7, #3 │ │ │ │ - beq fee58 <__cxa_atexit@plt+0xf2980> │ │ │ │ - ldr r3, [pc, #96] @ fee80 <__cxa_atexit@plt+0xf29a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b fee48 <__cxa_atexit@plt+0xf2970> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #52] @ fee64 <__cxa_atexit@plt+0xf298c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq fee58 <__cxa_atexit@plt+0xf2980> │ │ │ │ - ldr r3, [pc, #32] @ fee68 <__cxa_atexit@plt+0xf2990> │ │ │ │ + bicseq r7, fp, r4, lsl #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #60 @ 0x3c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ff38c <__cxa_atexit@plt+0xf2eb4> │ │ │ │ + ldr r3, [pc, #56] @ ff394 <__cxa_atexit@plt+0xf2ebc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ff380 <__cxa_atexit@plt+0xf2ea8> │ │ │ │ + mov r7, r8 │ │ │ │ + b ff3a0 <__cxa_atexit@plt+0xf2ec8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #12 │ │ │ │ - muleq r0, r0, r6 │ │ │ │ - muleq r0, ip, r6 │ │ │ │ - andeq r0, r0, r8, ror #12 │ │ │ │ - biceq r9, r4, ip, lsl #9 │ │ │ │ - biceq r9, r4, r0, lsl #9 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - bicseq r8, fp, r0, ror #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne feeb0 <__cxa_atexit@plt+0xf29d8> │ │ │ │ - ldr r7, [pc, #80] @ feef4 <__cxa_atexit@plt+0xf2a1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #48] @ feeec <__cxa_atexit@plt+0xf2a14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov r3, r7 │ │ │ │ + str r6, [sp] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr sl, [r7, #15] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + ldr r6, [r7, #23] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + ldr r1, [r7, #31] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, r3, #47 @ 0x2f │ │ │ │ + vldr d0, [lr] │ │ │ │ + ldr lr, [r3, #35] @ 0x23 │ │ │ │ + ldr r0, [r3, #39] @ 0x27 │ │ │ │ + ldr r3, [r3, #43] @ 0x2b │ │ │ │ + str r6, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmda r5, {r0, r3, ip} │ │ │ │ + str fp, [r5, #4] │ │ │ │ + str r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ + str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r5, #-36] @ 0xffffffdc │ │ │ │ + vstr d0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r6, [pc, #32] @ ff434 <__cxa_atexit@plt+0xf2f5c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-48]! @ 0xffffffd0 │ │ │ │ tst r7, #3 │ │ │ │ - beq feee4 <__cxa_atexit@plt+0xf2a0c> │ │ │ │ - ldr r3, [pc, #28] @ feef0 <__cxa_atexit@plt+0xf2a18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ + beq ff428 <__cxa_atexit@plt+0xf2f50> │ │ │ │ + ldm sp, {r6, fp} │ │ │ │ + b ff440 <__cxa_atexit@plt+0xf2f68> │ │ │ │ ldr r0, [r7] │ │ │ │ + ldm sp, {r6, fp} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - bicseq r8, fp, r4, ror #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ fef18 <__cxa_atexit@plt+0xf2a40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc fef90 <__cxa_atexit@plt+0xf2ab8> │ │ │ │ - ldr r8, [pc, #104] @ fefa8 <__cxa_atexit@plt+0xf2ad0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #100] @ fefac <__cxa_atexit@plt+0xf2ad4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add sl, r1, #1 │ │ │ │ - ldr lr, [pc, #92] @ fefb0 <__cxa_atexit@plt+0xf2ad8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #88] @ fefb4 <__cxa_atexit@plt+0xf2adc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - sub r1, r6, #26 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, r7, lr} │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ fefb8 <__cxa_atexit@plt+0xf2ae0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - bicseq r8, fp, r4, asr #2 │ │ │ │ - bicseq r8, fp, r0, asr #2 │ │ │ │ - bicseq r8, fp, r8, lsr r1 │ │ │ │ - bicseq r8, fp, r4, lsr r1 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - biceq r9, r4, ip, lsr r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ fefe0 <__cxa_atexit@plt+0xf2b08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - biceq r9, r4, r4, lsl r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ff080 <__cxa_atexit@plt+0xf2ba8> │ │ │ │ - ldr sl, [pc, #140] @ ff09c <__cxa_atexit@plt+0xf2bc4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #136] @ ff0a0 <__cxa_atexit@plt+0xf2bc8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [pc, #132] @ ff0a4 <__cxa_atexit@plt+0xf2bcc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add fp, r2, #1 │ │ │ │ - ldr ip, [pc, #124] @ ff0a8 <__cxa_atexit@plt+0xf2bd0> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - sub r0, r6, #5 │ │ │ │ - sub r2, r6, #18 │ │ │ │ - sub lr, r6, #26 │ │ │ │ - str sl, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r0, r3, #8 │ │ │ │ - stm r0, {r1, ip, lr} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #80] @ ff0ac <__cxa_atexit@plt+0xf2bd4> │ │ │ │ + bcc ff4e0 <__cxa_atexit@plt+0xf3008> │ │ │ │ + ldmib r5, {r9, lr} │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + vldr d0, [r5, #16] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r2, [r5, #48] @ 0x30 │ │ │ │ + ldr r1, [r5, #52] @ 0x34 │ │ │ │ + ldr r0, [r5, #56] @ 0x38 │ │ │ │ + vldr d1, [r7] │ │ │ │ + sub r8, r6, #61 @ 0x3d │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #100] @ ff4ec <__cxa_atexit@plt+0xf3014> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str fp, [r3, #32] │ │ │ │ - ldr r0, [pc, #64] @ ff0b0 <__cxa_atexit@plt+0xf2bd8> │ │ │ │ + stmib r3, {r7, ip} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [pc, #88] @ ff4f0 <__cxa_atexit@plt+0xf3018> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r7, [pc, #60] @ ff0b4 <__cxa_atexit@plt+0xf2bdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov fp, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ ff0b8 <__cxa_atexit@plt+0xf2be0> │ │ │ │ + add r7, r3, #16 │ │ │ │ + stm r7, {r0, r1, r2, r9, lr} │ │ │ │ + str sl, [r3, #40] @ 0x28 │ │ │ │ + ldr ip, [r5, #60]! @ 0x3c │ │ │ │ + vadd.f64 d0, d1, d0 │ │ │ │ + ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr lr, [r5, #-16] │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str lr, [r3, #60] @ 0x3c │ │ │ │ + vstr d0, [r3, #64] @ 0x40 │ │ │ │ + sub r7, r6, #51 @ 0x33 │ │ │ │ + bx ip │ │ │ │ + mov r3, #68 @ 0x44 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r7, fp, r8, lsr #28 │ │ │ │ + bicseq r7, fp, ip, lsl #28 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ff570 <__cxa_atexit@plt+0xf3098> │ │ │ │ + ldr r3, [pc, #108] @ ff588 <__cxa_atexit@plt+0xf30b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - mov fp, r8 │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - bicseq r8, fp, ip, rrx │ │ │ │ - bicseq r8, fp, r8, rrx │ │ │ │ - bicseq r8, fp, r4, rrx │ │ │ │ - bicseq r8, fp, r0, lsr r0 │ │ │ │ - biceq r9, r4, ip, ror #16 │ │ │ │ - biceq r9, r4, r4, ror #16 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - biceq r9, r4, ip, lsr #3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne ff124 <__cxa_atexit@plt+0xf2c4c> │ │ │ │ - and r7, r1, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne ff160 <__cxa_atexit@plt+0xf2c88> │ │ │ │ - ldr r2, [pc, #372] @ ff264 <__cxa_atexit@plt+0xf2d8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq ff1e0 <__cxa_atexit@plt+0xf2d08> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ff1f8 <__cxa_atexit@plt+0xf2d20> │ │ │ │ - ldr r7, [pc, #348] @ ff270 <__cxa_atexit@plt+0xf2d98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #340] @ ff274 <__cxa_atexit@plt+0xf2d9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #16 │ │ │ │ - cmp r0, lr │ │ │ │ - bcc ff234 <__cxa_atexit@plt+0xf2d5c> │ │ │ │ - ldr r0, [pc, #264] @ ff244 <__cxa_atexit@plt+0xf2d6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r2, [pc, #256] @ ff248 <__cxa_atexit@plt+0xf2d70> │ │ │ │ + ldr ip, [pc, #104] @ ff58c <__cxa_atexit@plt+0xf30b4> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #13 │ │ │ │ + ldr lr, [pc, #88] @ ff590 <__cxa_atexit@plt+0xf30b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r6, #27 │ │ │ │ + ldr r2, [pc, #80] @ ff594 <__cxa_atexit@plt+0xf30bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r0, lr, #9 │ │ │ │ - str r0, [r3] │ │ │ │ - b ff164 <__cxa_atexit@plt+0xf2c8c> │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r0, [pc, #224] @ ff24c <__cxa_atexit@plt+0xf2d74> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldmib r5, {r1, r7} │ │ │ │ - stmib r5, {r0, r1} │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq ff1a4 <__cxa_atexit@plt+0xf2ccc> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne ff1b4 <__cxa_atexit@plt+0xf2cdc> │ │ │ │ - ldr r0, [pc, #204] @ ff258 <__cxa_atexit@plt+0xf2d80> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #200] @ ff25c <__cxa_atexit@plt+0xf2d84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r0, [r3] │ │ │ │ - ldr r0, [pc, #192] @ ff260 <__cxa_atexit@plt+0xf2d88> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - b ff1a8 <__cxa_atexit@plt+0xf2cd0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #148] @ ff250 <__cxa_atexit@plt+0xf2d78> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ff1ec <__cxa_atexit@plt+0xf2d14> │ │ │ │ - ldr r0, [pc, #128] @ ff254 <__cxa_atexit@plt+0xf2d7c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - b ff220 <__cxa_atexit@plt+0xf2d48> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, lr │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str lr, [r7, #32] │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + str r7, [r7, #40] @ 0x28 │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #104] @ ff268 <__cxa_atexit@plt+0xf2d90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ff22c <__cxa_atexit@plt+0xf2d54> │ │ │ │ - ldr r3, [pc, #80] @ ff26c <__cxa_atexit@plt+0xf2d94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #32] @ ff598 <__cxa_atexit@plt+0xf30c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r7, fp, ip, ror #22 │ │ │ │ - ldrsheq r7, [fp, #240] @ 0xf0 │ │ │ │ - andeq r0, r0, r4, asr r2 │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - andeq r0, r0, r0, lsl r3 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - ldrdeq r9, [r4, #12] │ │ │ │ - ldrdeq r9, [r4] │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - biceq r9, r4, ip, asr r1 │ │ │ │ - biceq r9, r4, r0, asr r1 │ │ │ │ - strdeq r8, [r4, #240] @ 0xf0 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + bicseq r7, fp, r8, ror r6 │ │ │ │ + bicseq r7, fp, r0, asr sp │ │ │ │ + strheq sp, [r4, #96] @ 0x60 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ff2a8 <__cxa_atexit@plt+0xf2dd0> │ │ │ │ - ldr r7, [pc, #84] @ ff2ec <__cxa_atexit@plt+0xf2e14> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ff5dc <__cxa_atexit@plt+0xf3104> │ │ │ │ + ldr r7, [pc, #48] @ ff5ec <__cxa_atexit@plt+0xf3114> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #76] @ ff2f0 <__cxa_atexit@plt+0xf2e18> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq ff5d0 <__cxa_atexit@plt+0xf30f8> │ │ │ │ + mov r7, r8 │ │ │ │ + b ff5fc <__cxa_atexit@plt+0xf3124> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #48] @ ff2e4 <__cxa_atexit@plt+0xf2e0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ff2dc <__cxa_atexit@plt+0xf2e04> │ │ │ │ - ldr r3, [pc, #28] @ ff2e8 <__cxa_atexit@plt+0xf2e10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #12] @ ff5f0 <__cxa_atexit@plt+0xf3118> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq r8, [r4, #248] @ 0xf8 │ │ │ │ - biceq r8, r4, ip, asr #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ ff314 <__cxa_atexit@plt+0xf2e3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + biceq sp, r4, r8, asr #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ff38c <__cxa_atexit@plt+0xf2eb4> │ │ │ │ - ldr r8, [pc, #104] @ ff3a4 <__cxa_atexit@plt+0xf2ecc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #100] @ ff3a8 <__cxa_atexit@plt+0xf2ed0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add sl, r1, #1 │ │ │ │ - ldr lr, [pc, #92] @ ff3ac <__cxa_atexit@plt+0xf2ed4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #88] @ ff3b0 <__cxa_atexit@plt+0xf2ed8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - sub r1, r6, #26 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, r7, lr} │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ ff3b4 <__cxa_atexit@plt+0xf2edc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #184] @ ff6c4 <__cxa_atexit@plt+0xf31ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - bicseq r7, fp, r8, asr #26 │ │ │ │ - bicseq r7, fp, r4, asr #26 │ │ │ │ - bicseq r7, fp, ip, lsr sp │ │ │ │ - bicseq r7, fp, r8, lsr sp │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - strheq r8, [r4, #224] @ 0xe0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ff3f0 <__cxa_atexit@plt+0xf2f18> │ │ │ │ - ldr r3, [pc, #92] @ ff434 <__cxa_atexit@plt+0xf2f5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #88] @ ff438 <__cxa_atexit@plt+0xf2f60> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ff69c <__cxa_atexit@plt+0xf31c4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r5], #4 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc ff6a8 <__cxa_atexit@plt+0xf31d0> │ │ │ │ + ldr r7, [pc, #136] @ ff6cc <__cxa_atexit@plt+0xf31f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #80] @ ff43c <__cxa_atexit@plt+0xf2f64> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr ip, [pc, #132] @ ff6d0 <__cxa_atexit@plt+0xf31f8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #13 │ │ │ │ + ldr lr, [pc, #116] @ ff6d4 <__cxa_atexit@plt+0xf31fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r3, #27 │ │ │ │ + ldr r2, [pc, #108] @ ff6d8 <__cxa_atexit@plt+0xf3200> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #48] @ ff42c <__cxa_atexit@plt+0xf2f54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ff424 <__cxa_atexit@plt+0xf2f4c> │ │ │ │ - ldr r3, [pc, #28] @ ff430 <__cxa_atexit@plt+0xf2f58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - stlexbeq r8, r0, [r4] │ │ │ │ - biceq r8, r4, r4, lsl #29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne ff464 <__cxa_atexit@plt+0xf2f8c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc ff4a4 <__cxa_atexit@plt+0xf2fcc> │ │ │ │ - ldr r1, [pc, #56] @ ff4b4 <__cxa_atexit@plt+0xf2fdc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #48] @ ff4b8 <__cxa_atexit@plt+0xf2fe0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r7, [pc, #24] @ ff6c8 <__cxa_atexit@plt+0xf31f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r7, fp, ip, lsr #16 │ │ │ │ - ldrheq r7, [fp, #192] @ 0xc0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ ff4dc <__cxa_atexit@plt+0xf3004> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 19033f4 <__cxa_atexit@plt+0x18f6f1c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + biceq sp, r4, r8, ror r5 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + bicseq r7, fp, r0, asr r5 │ │ │ │ + bicseq r7, fp, r8, lsr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ff57c <__cxa_atexit@plt+0xf30a4> │ │ │ │ - ldr r1, [pc, #144] @ ff594 <__cxa_atexit@plt+0xf30bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #132] @ ff598 <__cxa_atexit@plt+0xf30c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #124] @ ff59c <__cxa_atexit@plt+0xf30c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add sl, r1, #1 │ │ │ │ - ldr r9, [pc, #116] @ ff5a0 <__cxa_atexit@plt+0xf30c8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r2, r6, #21 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - sub r2, r6, #34 @ 0x22 │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - sub lr, r6, #42 @ 0x2a │ │ │ │ - ldr r8, [pc, #88] @ ff5a4 <__cxa_atexit@plt+0xf30cc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r9, lr} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #68] @ ff5a8 <__cxa_atexit@plt+0xf30d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #40] @ ff5ac <__cxa_atexit@plt+0xf30d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ - bicseq r7, fp, r4, lsr #15 │ │ │ │ - bicseq r7, fp, r4, lsr #24 │ │ │ │ - bicseq r7, fp, r8, ror #22 │ │ │ │ - bicseq r7, fp, r4, ror #22 │ │ │ │ - bicseq r7, fp, r8, lsr fp │ │ │ │ - bicseq r7, fp, r8, lsr #22 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - biceq r9, r4, ip, lsr #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi ff610 <__cxa_atexit@plt+0xf3138> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq ff608 <__cxa_atexit@plt+0xf3130> │ │ │ │ - ldr r3, [pc, #52] @ ff618 <__cxa_atexit@plt+0xf3140> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #48] @ ff61c <__cxa_atexit@plt+0xf3144> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #44] @ ff620 <__cxa_atexit@plt+0xf3148> │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r6, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ff768 <__cxa_atexit@plt+0xf3290> │ │ │ │ + ldr r7, [pc, #108] @ ff780 <__cxa_atexit@plt+0xf32a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [pc, #104] @ ff784 <__cxa_atexit@plt+0xf32ac> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #13 │ │ │ │ + ldr lr, [pc, #88] @ ff788 <__cxa_atexit@plt+0xf32b0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r6, #27 │ │ │ │ + ldr r2, [pc, #80] @ ff78c <__cxa_atexit@plt+0xf32b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 17292b8 <__cxa_atexit@plt+0x171cde0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #32] @ ff790 <__cxa_atexit@plt+0xf32b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r9, [r4, #56] @ 0x38 │ │ │ │ - biceq r9, r4, r4, ror #7 │ │ │ │ - ldrsheq r7, [fp, #88] @ 0x58 │ │ │ │ + @ instruction: 0xfffffbf0 │ │ │ │ + @ instruction: 0xfffffc28 │ │ │ │ + bicseq r7, fp, r0, lsl #9 │ │ │ │ + bicseq r7, fp, r8, asr fp │ │ │ │ + strheq sp, [r4, #72] @ 0x48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ff690 <__cxa_atexit@plt+0xf31b8> │ │ │ │ - ldr r3, [pc, #92] @ ff6a0 <__cxa_atexit@plt+0xf31c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ff7d8 <__cxa_atexit@plt+0xf3300> │ │ │ │ + ldr r7, [pc, #52] @ ff7ec <__cxa_atexit@plt+0xf3314> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq ff670 <__cxa_atexit@plt+0xf3198> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r7, #45 @ 0x2d │ │ │ │ - bne ff680 <__cxa_atexit@plt+0xf31a8> │ │ │ │ - ldr r7, [pc, #60] @ ff6a4 <__cxa_atexit@plt+0xf31cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + beq ff7cc <__cxa_atexit@plt+0xf32f4> │ │ │ │ + mov r7, r8 │ │ │ │ + b ff7fc <__cxa_atexit@plt+0xf3324> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ ff6ac <__cxa_atexit@plt+0xf31d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ff6a8 <__cxa_atexit@plt+0xf31d0> │ │ │ │ + ldr r7, [pc, #16] @ ff7f0 <__cxa_atexit@plt+0xf3318> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - bicseq r7, fp, r0, asr #12 │ │ │ │ - biceq r9, r4, r0, ror r3 │ │ │ │ - bicseq r7, fp, r8, asr r5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + biceq sp, r4, ip, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ ff6e0 <__cxa_atexit@plt+0xf3208> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ ff6e4 <__cxa_atexit@plt+0xf320c> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ff898 <__cxa_atexit@plt+0xf33c0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r8, [r7, #15] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r7, #23] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp] │ │ │ │ + add lr, r7, #31 │ │ │ │ + ldm lr, {r0, r1, lr} │ │ │ │ + ldr r2, [r7, #43] @ 0x2b │ │ │ │ + add r7, r7, #47 @ 0x2f │ │ │ │ + vldr d0, [r7] │ │ │ │ + ldr r7, [pc, #88] @ ff8a4 <__cxa_atexit@plt+0xf33cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [pc, #64] @ ff8a8 <__cxa_atexit@plt+0xf33d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r2, #2 │ │ │ │ + stmib r3, {r2, r9, ip} │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str fp, [r3, #28] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + vstr d0, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #51 @ 0x33 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #45 @ 0x2d │ │ │ │ - addeq r7, r3, #1 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, fp, r8, ror #11 │ │ │ │ - bicseq r7, fp, r8, lsl r5 │ │ │ │ - @ instruction: 0x01c48b90 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + biceq sp, r4, r4, ror #7 │ │ │ │ + bicseq r7, fp, ip, lsr sl │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ ff8cc <__cxa_atexit@plt+0xf33f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + bicseq r7, fp, ip, asr r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ff73c <__cxa_atexit@plt+0xf3264> │ │ │ │ - ldr r2, [pc, #80] @ ff758 <__cxa_atexit@plt+0xf3280> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi ff904 <__cxa_atexit@plt+0xf342c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ff744 <__cxa_atexit@plt+0xf326c> │ │ │ │ - ldr r3, [pc, #60] @ ff760 <__cxa_atexit@plt+0xf3288> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #56] @ ff764 <__cxa_atexit@plt+0xf328c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ff75c <__cxa_atexit@plt+0xf3284> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ ff90c <__cxa_atexit@plt+0xf3434> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01db7494 │ │ │ │ - biceq r8, r4, r4, lsr fp │ │ │ │ - @ instruction: 0xffffd84c │ │ │ │ - biceq r8, r4, r4, lsl fp │ │ │ │ - biceq r8, r4, r0, lsl fp │ │ │ │ + ldrheq r7, [fp, #32] │ │ │ │ + biceq sp, r4, r0, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ff7bc <__cxa_atexit@plt+0xf32e4> │ │ │ │ - ldr r2, [pc, #80] @ ff7d8 <__cxa_atexit@plt+0xf3300> │ │ │ │ + bhi ff944 <__cxa_atexit@plt+0xf346c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ ff94c <__cxa_atexit@plt+0xf3474> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ff7c4 <__cxa_atexit@plt+0xf32ec> │ │ │ │ - ldr r3, [pc, #60] @ ff7e0 <__cxa_atexit@plt+0xf3308> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #56] @ ff7e4 <__cxa_atexit@plt+0xf330c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 153c68 <__cxa_atexit@plt+0x147790> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ff7dc <__cxa_atexit@plt+0xf3304> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bicseq r7, fp, r0, ror r2 │ │ │ │ + biceq sp, r4, r0, asr #7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ff9cc <__cxa_atexit@plt+0xf34f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ff9d8 <__cxa_atexit@plt+0xf3500> │ │ │ │ + ldr lr, [pc, #100] @ ff9e8 <__cxa_atexit@plt+0xf3510> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ ff9ec <__cxa_atexit@plt+0xf3514> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [pc, #76] @ ff9f0 <__cxa_atexit@plt+0xf3518> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + ldr r0, [pc, #56] @ ff9f4 <__cxa_atexit@plt+0xf351c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + add r8, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ + b 29edd8 <__cxa_atexit@plt+0x292900> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, fp, r4, lsl r4 │ │ │ │ - strheq r8, [r4, #164] @ 0xa4 │ │ │ │ - @ instruction: 0xffffd7cc │ │ │ │ - @ instruction: 0x01c48a94 │ │ │ │ - biceq r8, r4, r0, asr sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ff834 <__cxa_atexit@plt+0xf335c> │ │ │ │ - ldr r2, [pc, #52] @ ff83c <__cxa_atexit@plt+0xf3364> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #48] @ ff840 <__cxa_atexit@plt+0xf3368> │ │ │ │ - add r9, pc, r9 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + biceq sp, r4, r8, lsl #6 │ │ │ │ + bicseq r7, fp, r4, lsl r2 │ │ │ │ + ldrsbeq r7, [fp, #36] @ 0x24 │ │ │ │ + bicseq r7, fp, r4, asr #4 │ │ │ │ + biceq sp, r4, r8, lsl #6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi ffa90 <__cxa_atexit@plt+0xf35b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ffa9c <__cxa_atexit@plt+0xf35c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ ff844 <__cxa_atexit@plt+0xf336c> │ │ │ │ + ldr r1, [pc, #124] @ ffaac <__cxa_atexit@plt+0xf35d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + sub r3, r6, #15 │ │ │ │ + ldr r8, [pc, #100] @ ffab0 <__cxa_atexit@plt+0xf35d8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #96] @ ffab4 <__cxa_atexit@plt+0xf35dc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub ip, r6, #2 │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + str r9, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + str r3, [r2, #20] │ │ │ │ + ldr r0, [pc, #64] @ ffab8 <__cxa_atexit@plt+0xf35e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + ldr r0, [pc, #56] @ ffabc <__cxa_atexit@plt+0xf35e4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r8, r0, #2 │ │ │ │ + mov r5, lr │ │ │ │ + b 29edd8 <__cxa_atexit@plt+0x292900> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - biceq r8, r4, r0, lsr sl │ │ │ │ - bicseq r7, fp, r0, lsl #7 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r7, fp, r4, ror r1 │ │ │ │ + bicseq r7, fp, r4, asr r2 │ │ │ │ + bicseq r7, fp, ip, ror r1 │ │ │ │ + bicseq r7, fp, r8, lsl #3 │ │ │ │ + biceq sp, r4, r8, asr #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ff870 <__cxa_atexit@plt+0xf3398> │ │ │ │ - ldr r7, [pc, #76] @ ff8b0 <__cxa_atexit@plt+0xf33d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ffb08 <__cxa_atexit@plt+0xf3630> │ │ │ │ + ldr r2, [pc, #48] @ ffb14 <__cxa_atexit@plt+0xf363c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq ffafc <__cxa_atexit@plt+0xf3624> │ │ │ │ + mov r7, r8 │ │ │ │ + b ffb20 <__cxa_atexit@plt+0xf3648> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r8, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ff8a0 <__cxa_atexit@plt+0xf33c8> │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ffbb0 <__cxa_atexit@plt+0xf36d8> │ │ │ │ + ldr r4, [r7, #23] │ │ │ │ + stm sp, {r4, fp} │ │ │ │ + ldr fp, [r7, #27] │ │ │ │ + ldr sl, [r7, #31] │ │ │ │ + ldr ip, [r7, #35] @ 0x23 │ │ │ │ + ldr r4, [r7, #39] @ 0x27 │ │ │ │ + ldr r9, [r7, #43] @ 0x2b │ │ │ │ + add r0, r7, #47 @ 0x2f │ │ │ │ + vldr d0, [r0] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r0, r1, r2, r7} │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + str ip, [r3, #40] @ 0x28 │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + ldr r4, [pc, #64] @ ffbc0 <__cxa_atexit@plt+0xf36e8> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #4] │ │ │ │ + add r4, r3, #8 │ │ │ │ + stm r4, {r0, r1, r2, r7, lr} │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + vstr d0, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #51 @ 0x33 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ ff8b4 <__cxa_atexit@plt+0xf33dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r4, r8 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r4, #56 @ 0x38 │ │ │ │ + str r4, [r8, #828] @ 0x33c │ │ │ │ + mov r4, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - bicseq r7, fp, ip, asr #17 │ │ │ │ - @ instruction: 0x01db7894 │ │ │ │ - biceq r9, r4, ip, ror r1 │ │ │ │ + bicseq r7, fp, r4, lsr #14 │ │ │ │ + biceq sp, r4, r8, lsr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ff918 <__cxa_atexit@plt+0xf3440> │ │ │ │ - ldr r7, [pc, #76] @ ff92c <__cxa_atexit@plt+0xf3454> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq ff90c <__cxa_atexit@plt+0xf3434> │ │ │ │ - ldr r7, [pc, #60] @ ff930 <__cxa_atexit@plt+0xf3458> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #56] @ ff934 <__cxa_atexit@plt+0xf345c> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ffcd8 <__cxa_atexit@plt+0xf3800> │ │ │ │ + ldr lr, [pc, #272] @ ffcf8 <__cxa_atexit@plt+0xf3820> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ffcc8 <__cxa_atexit@plt+0xf37f0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #80 @ 0x50 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc ffce0 <__cxa_atexit@plt+0xf3808> │ │ │ │ + ldr lr, [pc, #212] @ ffcfc <__cxa_atexit@plt+0xf3824> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r8, #19] │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldmdb r5, {r3, r7, sl} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r8, r2, #53 @ 0x35 │ │ │ │ + sub lr, r2, #45 @ 0x2d │ │ │ │ + sub ip, r2, #13 │ │ │ │ + str ip, [r6, #72] @ 0x48 │ │ │ │ + str lr, [r6, #76] @ 0x4c │ │ │ │ + sub r0, r2, #23 │ │ │ │ + sub lr, r2, #33 @ 0x21 │ │ │ │ + ldr ip, [pc, #164] @ ffd00 <__cxa_atexit@plt+0xf3828> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r6, #40] @ 0x28 │ │ │ │ + str r3, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + ldr r3, [pc, #148] @ ffd04 <__cxa_atexit@plt+0xf382c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r6, #52] @ 0x34 │ │ │ │ + str lr, [r6, #56] @ 0x38 │ │ │ │ + ldr r3, [pc, #136] @ ffd08 <__cxa_atexit@plt+0xf3830> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r6, #64] @ 0x40 │ │ │ │ + ldr r3, [pc, #124] @ ffd0c <__cxa_atexit@plt+0xf3834> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #68] @ 0x44 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + ldr r7, [pc, #104] @ ffd10 <__cxa_atexit@plt+0xf3838> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + add lr, r6, #28 │ │ │ │ + stm lr, {r3, r8, sl} │ │ │ │ + sub r7, r2, #5 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ ff938 <__cxa_atexit@plt+0xf3460> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - biceq r9, r4, ip, lsl #2 │ │ │ │ - biceq r9, r4, r0, lsr r1 │ │ │ │ - strdeq r9, [r4, #12] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #80 @ 0x50 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + bicseq r7, fp, r4, asr r6 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + bicseq r7, fp, r4, lsl r6 │ │ │ │ + bicseq r6, fp, r0, lsr #30 │ │ │ │ + ldrsheq r6, [fp, #232] @ 0xe8 │ │ │ │ + biceq ip, r4, ip, ror #31 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ ff968 <__cxa_atexit@plt+0xf3490> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ ff96c <__cxa_atexit@plt+0xf3494> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ffde8 <__cxa_atexit@plt+0xf3910> │ │ │ │ + ldr r8, [pc, #184] @ ffdf4 <__cxa_atexit@plt+0xf391c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + mov ip, fp │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + sub r8, r6, #53 @ 0x35 │ │ │ │ + sub lr, r6, #45 @ 0x2d │ │ │ │ + sub sl, r6, #13 │ │ │ │ + str sl, [r3, #72] @ 0x48 │ │ │ │ + str lr, [r3, #76] @ 0x4c │ │ │ │ + sub r0, r6, #23 │ │ │ │ + sub lr, r6, #33 @ 0x21 │ │ │ │ + ldr sl, [pc, #124] @ ffdf8 <__cxa_atexit@plt+0xf3920> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [pc, #108] @ ffdfc <__cxa_atexit@plt+0xf3924> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 1906dcc <__cxa_atexit@plt+0x18fa8f4> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - strheq r9, [r4] │ │ │ │ - biceq r9, r4, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ ff9a0 <__cxa_atexit@plt+0xf34c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #24] @ ff9a4 <__cxa_atexit@plt+0xf34cc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - biceq r8, r4, r0, ror #29 │ │ │ │ - biceq r9, r4, r0, lsl #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ff9ec <__cxa_atexit@plt+0xf3514> │ │ │ │ - ldr r3, [pc, #104] @ ffa30 <__cxa_atexit@plt+0xf3558> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq ff9f8 <__cxa_atexit@plt+0xf3520> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne ffa14 <__cxa_atexit@plt+0xf353c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #52] @ ffa28 <__cxa_atexit@plt+0xf3550> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b ffa00 <__cxa_atexit@plt+0xf3528> │ │ │ │ - ldr r3, [pc, #56] @ ffa38 <__cxa_atexit@plt+0xf3560> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #36] @ ffa2c <__cxa_atexit@plt+0xf3554> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - ldr r7, [pc, #24] @ ffa34 <__cxa_atexit@plt+0xf355c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - biceq r8, r4, r4, lsr #28 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - bicseq r7, fp, r0, lsr #13 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - biceq r8, r4, ip, ror #31 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ffa70 <__cxa_atexit@plt+0xf3598> │ │ │ │ - ldr r3, [pc, #44] @ ffa88 <__cxa_atexit@plt+0xf35b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #40] @ ffa8c <__cxa_atexit@plt+0xf35b4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 16b0fd8 <__cxa_atexit@plt+0x16a4b00> │ │ │ │ - ldr r7, [pc, #12] @ ffa84 <__cxa_atexit@plt+0xf35ac> │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + str lr, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [pc, #96] @ ffe00 <__cxa_atexit@plt+0xf3928> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ + ldr r2, [pc, #84] @ ffe04 <__cxa_atexit@plt+0xf392c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [pc, #64] @ ffe08 <__cxa_atexit@plt+0xf3930> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - bicseq r7, fp, r4, asr #12 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r8, r4, r8, asr #27 │ │ │ │ - biceq r8, r4, r8, lsl #31 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ ffac0 <__cxa_atexit@plt+0xf35e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ffab8 <__cxa_atexit@plt+0xf35e0> │ │ │ │ - b ffbc4 <__cxa_atexit@plt+0xf36ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r2, r8, fp} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov fp, ip │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - biceq r8, r4, r4, asr pc │ │ │ │ + mov r3, #80 @ 0x50 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + bicseq r7, fp, r4, lsr r5 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + ldrsheq r7, [fp, #68] @ 0x44 │ │ │ │ + bicseq r6, fp, r0, lsl #28 │ │ │ │ + ldrsbeq r6, [fp, #216] @ 0xd8 │ │ │ │ + biceq ip, r4, r0, lsl pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ffb18 <__cxa_atexit@plt+0xf3640> │ │ │ │ - ldr r2, [pc, #112] @ ffb54 <__cxa_atexit@plt+0xf367c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq ffb3c <__cxa_atexit@plt+0xf3664> │ │ │ │ - cmp r2, #0 │ │ │ │ - beq ffb34 <__cxa_atexit@plt+0xf365c> │ │ │ │ - ldr r7, [pc, #76] @ ffb58 <__cxa_atexit@plt+0xf3680> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ ffb50 <__cxa_atexit@plt+0xf3678> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ffb34 <__cxa_atexit@plt+0xf365c> │ │ │ │ - b ffbc4 <__cxa_atexit@plt+0xf36ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ffe64 <__cxa_atexit@plt+0xf398c> │ │ │ │ + ldr r2, [pc, #60] @ ffe70 <__cxa_atexit@plt+0xf3998> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ffe58 <__cxa_atexit@plt+0xf3980> │ │ │ │ + mov r7, r8 │ │ │ │ + b ffe80 <__cxa_atexit@plt+0xf39a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #24] @ ffb5c <__cxa_atexit@plt+0xf3684> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b ffbc4 <__cxa_atexit@plt+0xf36ec> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - bicseq r7, fp, ip, lsr #11 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r8, [r4, #232] @ 0xe8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ffb94 <__cxa_atexit@plt+0xf36bc> │ │ │ │ - ldr r3, [pc, #48] @ ffbb0 <__cxa_atexit@plt+0xf36d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ffba8 <__cxa_atexit@plt+0xf36d0> │ │ │ │ - b ffbc4 <__cxa_atexit@plt+0xf36ec> │ │ │ │ - ldr r7, [pc, #24] @ ffbb4 <__cxa_atexit@plt+0xf36dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r7, fp, ip, lsl r5 │ │ │ │ - biceq r8, r4, r0, ror #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + biceq ip, r4, ip, lsr #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ffc60 <__cxa_atexit@plt+0xf3788> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #284] @ ffd00 <__cxa_atexit@plt+0xf3828> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq ffcb4 <__cxa_atexit@plt+0xf37dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne ffef8 <__cxa_atexit@plt+0xf3a20> │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc ffcec <__cxa_atexit@plt+0xf3814> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #45 @ 0x2d │ │ │ │ - bne ffcc0 <__cxa_atexit@plt+0xf37e8> │ │ │ │ - ldr r7, [pc, #232] @ ffd04 <__cxa_atexit@plt+0xf382c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #228] @ ffd08 <__cxa_atexit@plt+0xf3830> │ │ │ │ + bcc fff64 <__cxa_atexit@plt+0xf3a8c> │ │ │ │ + ldr lr, [pc, #228] @ fff8c <__cxa_atexit@plt+0xf3ab4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldm r5, {r1, r2} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r1, [pc, #208] @ ffd0c <__cxa_atexit@plt+0xf3834> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #12]! │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r8, [pc, #216] @ fff90 <__cxa_atexit@plt+0xf3ab8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r1, r3, #27 │ │ │ │ + ldr r0, [pc, #208] @ fff94 <__cxa_atexit@plt+0xf3abc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #3 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + ldr r9, [pc, #192] @ fff98 <__cxa_atexit@plt+0xf3ac0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r1, r3, #34 @ 0x22 │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r1, r2, r7, r9} │ │ │ │ + b fff58 <__cxa_atexit@plt+0xf3a80> │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc fff6c <__cxa_atexit@plt+0xf3a94> │ │ │ │ + ldr r1, [pc, #112] @ fff7c <__cxa_atexit@plt+0xf3aa4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #108] @ fff80 <__cxa_atexit@plt+0xf3aa8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + sub r1, r3, #13 │ │ │ │ + ldr r8, [pc, #88] @ fff84 <__cxa_atexit@plt+0xf3aac> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #84] @ fff88 <__cxa_atexit@plt+0xf3ab0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + bx ip │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + b fff70 <__cxa_atexit@plt+0xf3a98> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffa0c │ │ │ │ + @ instruction: 0xfffffa44 │ │ │ │ + bicseq r6, fp, r4, lsl #25 │ │ │ │ + bicseq r6, fp, ip, ror #24 │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + bicseq r6, fp, r4, lsl #26 │ │ │ │ + bicseq r7, fp, r8, ror #7 │ │ │ │ + bicseq r6, fp, r0, ror #25 │ │ │ │ + biceq ip, r4, r0, lsl #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 100058 <__cxa_atexit@plt+0xf3b80> │ │ │ │ + ldr r2, [pc, #184] @ 100078 <__cxa_atexit@plt+0xf3ba0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 100048 <__cxa_atexit@plt+0xf3b70> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc ffcd8 <__cxa_atexit@plt+0xf3800> │ │ │ │ - ldr r7, [pc, #152] @ ffd10 <__cxa_atexit@plt+0xf3838> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #148] @ ffd14 <__cxa_atexit@plt+0xf383c> │ │ │ │ + bcc 100060 <__cxa_atexit@plt+0xf3b88> │ │ │ │ + ldr r9, [pc, #136] @ 10007c <__cxa_atexit@plt+0xf3ba4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #132] @ 100080 <__cxa_atexit@plt+0xf3ba8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r3, #1 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ ffd18 <__cxa_atexit@plt+0xf3840> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #8] │ │ │ │ + ldr sl, [r8, #19] │ │ │ │ + ldr lr, [pc, #124] @ 100084 <__cxa_atexit@plt+0xf3bac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r2, #17 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + ldr r8, [pc, #112] @ 100088 <__cxa_atexit@plt+0xf3bb0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r7, r2, #31 │ │ │ │ + add r3, r3, #3 │ │ │ │ + ldmda r5, {r0, r1, ip} │ │ │ │ + stmib r6, {r9, sl} │ │ │ │ str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + str r3, [r6, #32] │ │ │ │ sub r7, r2, #5 │ │ │ │ mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #84] @ ffd1c <__cxa_atexit@plt+0xf3844> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #76] @ ffd20 <__cxa_atexit@plt+0xf3848> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - @ instruction: 0xfffffb54 │ │ │ │ - @ instruction: 0xfffffbcc │ │ │ │ - ldrsheq r7, [fp, #72] @ 0x48 │ │ │ │ - @ instruction: 0xfffffa78 │ │ │ │ - strheq r8, [r4, #204] @ 0xcc │ │ │ │ - @ instruction: 0x01db749c │ │ │ │ - biceq r8, r4, r0, lsr sp │ │ │ │ - biceq r8, r4, r4, lsr #26 │ │ │ │ - biceq r8, r4, r0, ror #25 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + biceq ip, r4, r4, asr #24 │ │ │ │ + ldrheq r6, [fp, #176] @ 0xb0 │ │ │ │ + @ instruction: 0x01db6b98 │ │ │ │ + @ instruction: 0x01c4cc94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10010c <__cxa_atexit@plt+0xf3c34> │ │ │ │ + ldr lr, [pc, #100] @ 100118 <__cxa_atexit@plt+0xf3c40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #96] @ 10011c <__cxa_atexit@plt+0xf3c44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r7, #19] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r8, [pc, #84] @ 100120 <__cxa_atexit@plt+0xf3c48> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r2, r6, #17 │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r9, [pc, #72] @ 100124 <__cxa_atexit@plt+0xf3c4c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r2, r6, #31 │ │ │ │ + add r1, r1, #3 │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + str r1, [r3, #32] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + biceq ip, r4, r4, lsl #23 │ │ │ │ + bicseq r6, fp, ip, ror #21 │ │ │ │ + ldrsbeq r6, [fp, #164] @ 0xa4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 100190 <__cxa_atexit@plt+0xf3cb8> │ │ │ │ + ldr lr, [pc, #84] @ 100198 <__cxa_atexit@plt+0xf3cc0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #60] @ 10019c <__cxa_atexit@plt+0xf3cc4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #52] @ 1001a0 <__cxa_atexit@plt+0xf3cc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r1, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 5bafcc <__cxa_atexit@plt+0x5aeaf4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + bicseq r6, fp, r4, asr #20 │ │ │ │ + bicseq r6, fp, r0, lsr #21 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 1001c8 <__cxa_atexit@plt+0xf3cf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12]! │ │ │ │ + ldmdb r5, {r8, r9} │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov sl, r7 │ │ │ │ + b 54424c <__cxa_atexit@plt+0x537d74> │ │ │ │ + biceq ip, r4, r8, lsl #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 100228 <__cxa_atexit@plt+0xf3d50> │ │ │ │ + ldr r2, [pc, #36] @ 100230 <__cxa_atexit@plt+0xf3d58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 100234 <__cxa_atexit@plt+0xf3d5c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 154ff0 <__cxa_atexit@plt+0x148b18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01db6998 │ │ │ │ + bicseq r6, fp, r8, asr #27 │ │ │ │ + strdeq ip, [r4, #168] @ 0xa8 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 100280 <__cxa_atexit@plt+0xf3da8> │ │ │ │ + ldr r2, [pc, #44] @ 100288 <__cxa_atexit@plt+0xf3db0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #2 │ │ │ │ + ldm sl, {r1, r3, sl} │ │ │ │ + ldr r9, [r7, #14] │ │ │ │ + str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r2, r3, r9, sl} │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r8, [r5, #24] │ │ │ │ + mov r8, r3 │ │ │ │ + b 55ae98 <__cxa_atexit@plt+0x54e9c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + biceq ip, r4, r8, lsr #21 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc ffdb0 <__cxa_atexit@plt+0xf38d8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #45 @ 0x2d │ │ │ │ - bne ffd98 <__cxa_atexit@plt+0xf38c0> │ │ │ │ - ldr r7, [pc, #108] @ ffdc0 <__cxa_atexit@plt+0xf38e8> │ │ │ │ + bcc 100320 <__cxa_atexit@plt+0xf3e48> │ │ │ │ + ldr r7, [r5] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 100304 <__cxa_atexit@plt+0xf3e2c> │ │ │ │ + ldr r7, [pc, #120] @ 10033c <__cxa_atexit@plt+0xf3e64> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #104] @ ffdc4 <__cxa_atexit@plt+0xf38ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #116] @ 100340 <__cxa_atexit@plt+0xf3e68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r8, [pc, #92] @ ffdc8 <__cxa_atexit@plt+0xf38f0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #12]! │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr lr, [pc, #92] @ 100344 <__cxa_atexit@plt+0xf3e6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #5 │ │ │ │ + sub r8, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ ffdcc <__cxa_atexit@plt+0xf38f4> │ │ │ │ + ldr r7, [pc, #64] @ 10034c <__cxa_atexit@plt+0xf3e74> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #36] @ ffdd0 <__cxa_atexit@plt+0xf38f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #60] @ 100350 <__cxa_atexit@plt+0xf3e78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r7, r3, #1 │ │ │ │ + b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ + ldr r6, [pc, #32] @ 100348 <__cxa_atexit@plt+0xf3e70> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffa1c │ │ │ │ - @ instruction: 0xfffffa94 │ │ │ │ - bicseq r7, fp, r8, asr #7 │ │ │ │ - biceq r8, r4, r8, asr ip │ │ │ │ - biceq r8, r4, ip, asr #24 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ffe18 <__cxa_atexit@plt+0xf3940> │ │ │ │ - ldr r7, [pc, #52] @ ffe2c <__cxa_atexit@plt+0xf3954> │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + biceq ip, r4, r0, ror #18 │ │ │ │ + ldrsbeq r6, [fp, #128] @ 0x80 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + ldrdeq ip, [r4, #144] @ 0x90 │ │ │ │ + biceq ip, r4, r0, ror #19 │ │ │ │ + andeq r0, r0, r7, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1003ec <__cxa_atexit@plt+0xf3f14> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #8]! │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1003c8 <__cxa_atexit@plt+0xf3ef0> │ │ │ │ + ldr r7, [pc, #120] @ 100404 <__cxa_atexit@plt+0xf3f2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq ffe0c <__cxa_atexit@plt+0xf3934> │ │ │ │ - mov r7, r9 │ │ │ │ - b ffe3c <__cxa_atexit@plt+0xf3964> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, #116] @ 100408 <__cxa_atexit@plt+0xf3f30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr lr, [pc, #92] @ 10040c <__cxa_atexit@plt+0xf3f34> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r8, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ffe30 <__cxa_atexit@plt+0xf3958> │ │ │ │ + ldr r7, [pc, #68] @ 100414 <__cxa_atexit@plt+0xf3f3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r8, r4, r8, lsr ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne ffe7c <__cxa_atexit@plt+0xf39a4> │ │ │ │ - ldr r2, [pc, #136] @ ffee4 <__cxa_atexit@plt+0xf3a0c> │ │ │ │ + ldr r6, [pc, #64] @ 100418 <__cxa_atexit@plt+0xf3f40> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r7, [r2] │ │ │ │ + add r7, r6, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ + ldr r3, [pc, #28] @ 100410 <__cxa_atexit@plt+0xf3f38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + @ instruction: 0x01c4c898 │ │ │ │ + bicseq r6, fp, r8, lsl #16 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + biceq ip, r4, ip, lsl #18 │ │ │ │ + biceq ip, r4, r4, lsl #18 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1004d0 <__cxa_atexit@plt+0xf3ff8> │ │ │ │ + ldr r2, [pc, #152] @ 1004dc <__cxa_atexit@plt+0xf4004> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq ffeb0 <__cxa_atexit@plt+0xf39d8> │ │ │ │ - ldr r7, [pc, #120] @ ffee8 <__cxa_atexit@plt+0xf3a10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #88] @ ffedc <__cxa_atexit@plt+0xf3a04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - stm r5, {r1, r9} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq ffebc <__cxa_atexit@plt+0xf39e4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne ffec4 <__cxa_atexit@plt+0xf39ec> │ │ │ │ - ldr r7, [pc, #60] @ ffee0 <__cxa_atexit@plt+0xf3a08> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r2, [r3, #36]! @ 0x24 │ │ │ │ + sub r0, r6, #47 @ 0x2f │ │ │ │ + ldr r2, [pc, #120] @ 1004e0 <__cxa_atexit@plt+0xf4008> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #3 │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + sub lr, r6, #55 @ 0x37 │ │ │ │ + ldr r9, [pc, #104] @ 1004e4 <__cxa_atexit@plt+0xf400c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [pc, #92] @ 1004e8 <__cxa_atexit@plt+0xf4010> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r8, [r3, #-16] │ │ │ │ + ldr r7, [pc, #76] @ 1004ec <__cxa_atexit@plt+0xf4014> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {sl, ip, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r8, r6, #33 @ 0x21 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #32] @ ffeec <__cxa_atexit@plt+0xf3a14> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r5, [r3] │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + bicseq r6, fp, r4, asr #28 │ │ │ │ + bicseq r6, fp, r0, asr ip │ │ │ │ + @ instruction: 0xfffffb1c │ │ │ │ + bicseq r6, fp, r8, lsl r7 │ │ │ │ + strdeq ip, [r4, #116] @ 0x74 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 100530 <__cxa_atexit@plt+0xf4058> │ │ │ │ + ldr r0, [pc, #36] @ 100538 <__cxa_atexit@plt+0xf4060> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - bicseq r6, fp, r4, lsl #28 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - bicseq r6, fp, r0, ror sp │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ fff0c <__cxa_atexit@plt+0xf3a34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 1ba86d4 <__cxa_atexit@plt+0x1b9c1fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, fp, r0, ror #25 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + biceq ip, r4, ip, lsr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne fff38 <__cxa_atexit@plt+0xf3a60> │ │ │ │ - ldr r7, [pc, #40] @ fff54 <__cxa_atexit@plt+0xf3a7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ fff50 <__cxa_atexit@plt+0xf3a78> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1520530 <__cxa_atexit@plt+0x1514058> │ │ │ │ + ldrdeq ip, [r4, #124] @ 0x7c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1005e4 <__cxa_atexit@plt+0xf410c> │ │ │ │ + ldr r1, [pc, #132] @ 1005fc <__cxa_atexit@plt+0xf4124> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 1005d4 <__cxa_atexit@plt+0xf40fc> │ │ │ │ + ldr r1, [pc, #108] @ 100600 <__cxa_atexit@plt+0xf4128> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #-4]! │ │ │ │ + str r1, [r3] │ │ │ │ + sub r1, r3, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 1005ec <__cxa_atexit@plt+0xf4114> │ │ │ │ + ldr r3, [pc, #80] @ 100604 <__cxa_atexit@plt+0xf412c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - bicseq r6, fp, ip, ror sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ fff8c <__cxa_atexit@plt+0xf3ab4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ fff90 <__cxa_atexit@plt+0xf3ab8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + add sl, r7, #2 │ │ │ │ + ldm sl, {r1, r8, sl} │ │ │ │ + ldr r9, [r7, #14] │ │ │ │ + str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r3, r8, r9, sl} │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + b 55ae98 <__cxa_atexit@plt+0x54e9c0> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - bicseq r6, fp, r0, asr #26 │ │ │ │ - bicseq r6, fp, r0, ror ip │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi fffd8 <__cxa_atexit@plt+0xf3b00> │ │ │ │ - ldr r7, [pc, #52] @ fffe8 <__cxa_atexit@plt+0xf3b10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq fffcc <__cxa_atexit@plt+0xf3af4> │ │ │ │ - mov r7, r9 │ │ │ │ - b ffff8 <__cxa_atexit@plt+0xf3b20> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ fffec <__cxa_atexit@plt+0xf3b14> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r8, r4, ip, ror sl │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + biceq ip, r4, ip, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 100028 <__cxa_atexit@plt+0xf3b50> │ │ │ │ - ldr r2, [pc, #128] @ 100098 <__cxa_atexit@plt+0xf3bc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 100054 <__cxa_atexit@plt+0xf3b7c> │ │ │ │ - b 100068 <__cxa_atexit@plt+0xf3b90> │ │ │ │ - ldr r3, [r2, #3] │ │ │ │ - ldr r1, [pc, #92] @ 100090 <__cxa_atexit@plt+0xf3bb8> │ │ │ │ + ldr r1, [pc, #80] @ 100670 <__cxa_atexit@plt+0xf4198> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 100068 <__cxa_atexit@plt+0xf3b90> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 100074 <__cxa_atexit@plt+0xf3b9c> │ │ │ │ - ldr r7, [pc, #56] @ 100094 <__cxa_atexit@plt+0xf3bbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r1, [r3] │ │ │ │ + sub r1, r3, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 100660 <__cxa_atexit@plt+0xf4188> │ │ │ │ + ldr r3, [pc, #52] @ 100674 <__cxa_atexit@plt+0xf419c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add sl, r7, #2 │ │ │ │ + ldm sl, {r1, r8, sl} │ │ │ │ + ldr r9, [r7, #14] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9, sl} │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + b 55ae98 <__cxa_atexit@plt+0x54e9c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 10009c <__cxa_atexit@plt+0xf3bc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrsbeq r7, [fp] │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 1000bc <__cxa_atexit@plt+0xf3be4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1006ac <__cxa_atexit@plt+0xf41d4> │ │ │ │ + ldr r2, [pc, #40] @ 1006c4 <__cxa_atexit@plt+0xf41ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - bicseq r7, fp, ip, ror r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1000e8 <__cxa_atexit@plt+0xf3c10> │ │ │ │ - ldr r7, [pc, #40] @ 100104 <__cxa_atexit@plt+0xf3c2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 100100 <__cxa_atexit@plt+0xf3c28> │ │ │ │ + ldr r3, [pc, #20] @ 1006c8 <__cxa_atexit@plt+0xf41f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - bicseq r7, fp, r0, asr r0 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + bicseq r6, fp, r4, lsr r5 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1ba4688 <__cxa_atexit@plt+0x1b981b0> │ │ │ │ + biceq ip, r4, r4, lsl #12 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 100720 <__cxa_atexit@plt+0xf4248> │ │ │ │ + ldr r0, [pc, #36] @ 100728 <__cxa_atexit@plt+0xf4250> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 1ba86d4 <__cxa_atexit@plt+0x1b9c1fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + strheq ip, [r4, #92] @ 0x5c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1520530 <__cxa_atexit@plt+0x1514058> │ │ │ │ + biceq ip, r4, ip, ror #11 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1007d4 <__cxa_atexit@plt+0xf42fc> │ │ │ │ + ldr r1, [pc, #132] @ 1007ec <__cxa_atexit@plt+0xf4314> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 1007c4 <__cxa_atexit@plt+0xf42ec> │ │ │ │ + ldr r1, [pc, #108] @ 1007f0 <__cxa_atexit@plt+0xf4318> │ │ │ │ + add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 100170 <__cxa_atexit@plt+0xf3c98> │ │ │ │ - ldr r7, [pc, #52] @ 100184 <__cxa_atexit@plt+0xf3cac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 100164 <__cxa_atexit@plt+0xf3c8c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 100194 <__cxa_atexit@plt+0xf3cbc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r3, #-4]! │ │ │ │ + str r1, [r3] │ │ │ │ + sub r1, r3, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 1007dc <__cxa_atexit@plt+0xf4304> │ │ │ │ + ldr r3, [pc, #80] @ 1007f4 <__cxa_atexit@plt+0xf431c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add sl, r7, #2 │ │ │ │ + ldm sl, {r1, r8, sl} │ │ │ │ + ldr r9, [r7, #14] │ │ │ │ + str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r3, r8, r9, sl} │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + b 55ae98 <__cxa_atexit@plt+0x54e9c0> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 100188 <__cxa_atexit@plt+0xf3cb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r8, r4, r8, ror #17 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + biceq ip, r4, ip, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ + ldr r1, [pc, #80] @ 100860 <__cxa_atexit@plt+0xf4388> │ │ │ │ + add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1001d4 <__cxa_atexit@plt+0xf3cfc> │ │ │ │ - ldr r2, [pc, #136] @ 10023c <__cxa_atexit@plt+0xf3d64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 100208 <__cxa_atexit@plt+0xf3d30> │ │ │ │ - ldr r7, [pc, #120] @ 100240 <__cxa_atexit@plt+0xf3d68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #88] @ 100234 <__cxa_atexit@plt+0xf3d5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - stm r5, {r1, r9} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 100214 <__cxa_atexit@plt+0xf3d3c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 10021c <__cxa_atexit@plt+0xf3d44> │ │ │ │ - ldr r7, [pc, #60] @ 100238 <__cxa_atexit@plt+0xf3d60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r3] │ │ │ │ + sub r1, r3, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 100850 <__cxa_atexit@plt+0xf4378> │ │ │ │ + ldr r3, [pc, #52] @ 100864 <__cxa_atexit@plt+0xf438c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add sl, r7, #2 │ │ │ │ + ldm sl, {r1, r8, sl} │ │ │ │ + ldr r9, [r7, #14] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9, sl} │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + b 55ae98 <__cxa_atexit@plt+0x54e9c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #32] @ 100244 <__cxa_atexit@plt+0xf3d6c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - bicseq r6, fp, ip, lsr #21 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - bicseq r6, fp, r8, lsl sl │ │ │ │ - muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffffa64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 100264 <__cxa_atexit@plt+0xf3d8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10089c <__cxa_atexit@plt+0xf43c4> │ │ │ │ + ldr r2, [pc, #40] @ 1008b4 <__cxa_atexit@plt+0xf43dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - bicseq r6, fp, r8, lsl #19 │ │ │ │ + ldr r3, [pc, #20] @ 1008b8 <__cxa_atexit@plt+0xf43e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + bicseq r6, fp, r4, asr #6 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 100290 <__cxa_atexit@plt+0xf3db8> │ │ │ │ - ldr r7, [pc, #40] @ 1002ac <__cxa_atexit@plt+0xf3dd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1ba47c4 <__cxa_atexit@plt+0x1b982ec> │ │ │ │ + biceq ip, r4, r0, ror r4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 10090c <__cxa_atexit@plt+0xf4434> │ │ │ │ + ldr r1, [pc, #32] @ 100914 <__cxa_atexit@plt+0xf443c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + stmdb r5, {r1, r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1ba8368 <__cxa_atexit@plt+0x1b9be90> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 1002a8 <__cxa_atexit@plt+0xf3dd0> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq ip, r4, ip, lsr #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 10098c <__cxa_atexit@plt+0xf44b4> │ │ │ │ + ldr r9, [pc, #88] @ 100998 <__cxa_atexit@plt+0xf44c0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #84] @ 10099c <__cxa_atexit@plt+0xf44c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ 1009a0 <__cxa_atexit@plt+0xf44c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #76] @ 1009a4 <__cxa_atexit@plt+0xf44cc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ 1009ec <__cxa_atexit@plt+0xf4514> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - bicseq r6, fp, r4, lsr #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1002e4 <__cxa_atexit@plt+0xf3e0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1002e8 <__cxa_atexit@plt+0xf3e10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - bicseq r6, fp, r8, ror #19 │ │ │ │ - bicseq r6, fp, r8, lsl r9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 100330 <__cxa_atexit@plt+0xf3e58> │ │ │ │ - ldr r7, [pc, #64] @ 100350 <__cxa_atexit@plt+0xf3e78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 100324 <__cxa_atexit@plt+0xf3e4c> │ │ │ │ - mov r7, r9 │ │ │ │ - b fbc68 <__cxa_atexit@plt+0xef790> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 100354 <__cxa_atexit@plt+0xf3e7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffb954 │ │ │ │ - biceq r7, r4, r0, asr #28 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 10039c <__cxa_atexit@plt+0xf3ec4> │ │ │ │ - ldr r7, [pc, #52] @ 1003ac <__cxa_atexit@plt+0xf3ed4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 100390 <__cxa_atexit@plt+0xf3eb8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1003bc <__cxa_atexit@plt+0xf3ee4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1003b0 <__cxa_atexit@plt+0xf3ed8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + beq 1009e4 <__cxa_atexit@plt+0xf450c> │ │ │ │ + ldr r3, [pc, #36] @ 1009f0 <__cxa_atexit@plt+0xf4518> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1ba86d4 <__cxa_atexit@plt+0x1b9c1fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r8, r4, r4, asr #13 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 100a1c <__cxa_atexit@plt+0xf4544> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1ba86d4 <__cxa_atexit@plt+0x1b9c1fc> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1003e0 <__cxa_atexit@plt+0xf3f08> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [pc, #80] @ 10043c <__cxa_atexit@plt+0xf3f64> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 100414 <__cxa_atexit@plt+0xf3f3c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 100420 <__cxa_atexit@plt+0xf3f48> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + strheq ip, [r4, #32] │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 100a74 <__cxa_atexit@plt+0xf459c> │ │ │ │ + ldr r0, [pc, #36] @ 100a7c <__cxa_atexit@plt+0xf45a4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 1ba86d4 <__cxa_atexit@plt+0x1b9c1fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #24] @ 100440 <__cxa_atexit@plt+0xf3f68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + biceq ip, r4, r8, ror #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1520530 <__cxa_atexit@plt+0x1514058> │ │ │ │ + @ instruction: 0x01c4c298 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 100464 <__cxa_atexit@plt+0xf3f8c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 10047c <__cxa_atexit@plt+0xf3fa4> │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 100b28 <__cxa_atexit@plt+0xf4650> │ │ │ │ + ldr r1, [pc, #132] @ 100b40 <__cxa_atexit@plt+0xf4668> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 100b18 <__cxa_atexit@plt+0xf4640> │ │ │ │ + ldr r1, [pc, #108] @ 100b44 <__cxa_atexit@plt+0xf466c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #-4]! │ │ │ │ + str r1, [r3] │ │ │ │ + sub r1, r3, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 100b30 <__cxa_atexit@plt+0xf4658> │ │ │ │ + ldr r3, [pc, #80] @ 100b48 <__cxa_atexit@plt+0xf4670> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add sl, r7, #2 │ │ │ │ + ldm sl, {r1, r8, sl} │ │ │ │ + ldr r9, [r7, #14] │ │ │ │ + str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r3, r8, r9, sl} │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + b 55ae98 <__cxa_atexit@plt+0x54e9c0> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 1004e8 <__cxa_atexit@plt+0xf4010> │ │ │ │ - ldr r7, [pc, #52] @ 1004fc <__cxa_atexit@plt+0xf4024> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1004dc <__cxa_atexit@plt+0xf4004> │ │ │ │ - mov r7, r9 │ │ │ │ - b 10050c <__cxa_atexit@plt+0xf4034> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 100500 <__cxa_atexit@plt+0xf4028> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r8, r4, r4, lsr #11 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xfffff79c │ │ │ │ + biceq ip, r4, r8, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ + ldr r1, [pc, #80] @ 100bb4 <__cxa_atexit@plt+0xf46dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 10054c <__cxa_atexit@plt+0xf4074> │ │ │ │ - ldr r2, [pc, #136] @ 1005b4 <__cxa_atexit@plt+0xf40dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 100580 <__cxa_atexit@plt+0xf40a8> │ │ │ │ - ldr r7, [pc, #120] @ 1005b8 <__cxa_atexit@plt+0xf40e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #88] @ 1005ac <__cxa_atexit@plt+0xf40d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - stm r5, {r1, r9} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 10058c <__cxa_atexit@plt+0xf40b4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 100594 <__cxa_atexit@plt+0xf40bc> │ │ │ │ - ldr r7, [pc, #60] @ 1005b0 <__cxa_atexit@plt+0xf40d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r3] │ │ │ │ + sub r1, r3, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 100ba4 <__cxa_atexit@plt+0xf46cc> │ │ │ │ + ldr r3, [pc, #52] @ 100bb8 <__cxa_atexit@plt+0xf46e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add sl, r7, #2 │ │ │ │ + ldm sl, {r1, r8, sl} │ │ │ │ + ldr r9, [r7, #14] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9, sl} │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + b 55ae98 <__cxa_atexit@plt+0x54e9c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #32] @ 1005bc <__cxa_atexit@plt+0xf40e4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - bicseq r6, fp, r4, lsr r7 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - bicseq r6, fp, r0, lsr #13 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffff710 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 1005dc <__cxa_atexit@plt+0xf4104> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 100bf0 <__cxa_atexit@plt+0xf4718> │ │ │ │ + ldr r2, [pc, #40] @ 100c08 <__cxa_atexit@plt+0xf4730> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - bicseq r6, fp, r0, lsl r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 100608 <__cxa_atexit@plt+0xf4130> │ │ │ │ - ldr r7, [pc, #40] @ 100624 <__cxa_atexit@plt+0xf414c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 100620 <__cxa_atexit@plt+0xf4148> │ │ │ │ + ldr r3, [pc, #20] @ 100c0c <__cxa_atexit@plt+0xf4734> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - bicseq r6, fp, ip, lsr #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 10065c <__cxa_atexit@plt+0xf4184> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 100660 <__cxa_atexit@plt+0xf4188> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - bicseq r6, fp, r0, ror r6 │ │ │ │ - bicseq r6, fp, r0, lsr #11 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1006a8 <__cxa_atexit@plt+0xf41d0> │ │ │ │ - ldr r7, [pc, #52] @ 1006b8 <__cxa_atexit@plt+0xf41e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 10069c <__cxa_atexit@plt+0xf41c4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1006c8 <__cxa_atexit@plt+0xf41f0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1006bc <__cxa_atexit@plt+0xf41e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1ba5374 <__cxa_atexit@plt+0x1b98e9c> │ │ │ │ + ldrsheq r5, [fp, #240] @ 0xf0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1ba4724 <__cxa_atexit@plt+0x1b9824c> │ │ │ │ + biceq ip, r4, ip, lsl r1 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 100c74 <__cxa_atexit@plt+0xf479c> │ │ │ │ + ldr lr, [pc, #52] @ 100c7c <__cxa_atexit@plt+0xf47a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r1, r2, r9} │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1ba4954 <__cxa_atexit@plt+0x1b9847c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r8, r4, r8, ror #7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1006f8 <__cxa_atexit@plt+0xf4220> │ │ │ │ - ldr r2, [pc, #128] @ 100768 <__cxa_atexit@plt+0xf4290> │ │ │ │ + biceq ip, r4, r4, asr #1 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, r7 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 100d2c <__cxa_atexit@plt+0xf4854> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr ip, [r2, #8]! │ │ │ │ + ldr r8, [pc, #136] @ 100d3c <__cxa_atexit@plt+0xf4864> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r2, #-4] │ │ │ │ + ldmib r2, {r7, sl} │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + mov r1, r0 │ │ │ │ + str ip, [r1, #20]! │ │ │ │ + str r8, [r1, #-16] │ │ │ │ + stmdb r1, {r3, r9, sl} │ │ │ │ + sub r3, r6, #26 │ │ │ │ + cmp lr, #0 │ │ │ │ + beq 100cf0 <__cxa_atexit@plt+0xf4818> │ │ │ │ + cmp lr, #1 │ │ │ │ + bne 100d10 <__cxa_atexit@plt+0xf4838> │ │ │ │ + ldr r6, [pc, #92] @ 100d48 <__cxa_atexit@plt+0xf4870> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 100d18 <__cxa_atexit@plt+0xf4840> │ │ │ │ + ldr r2, [pc, #76] @ 100d44 <__cxa_atexit@plt+0xf486c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 100724 <__cxa_atexit@plt+0xf424c> │ │ │ │ - b 100738 <__cxa_atexit@plt+0xf4260> │ │ │ │ - ldr r3, [r2, #3] │ │ │ │ - ldr r1, [pc, #92] @ 100760 <__cxa_atexit@plt+0xf4288> │ │ │ │ - add r1, pc, r1 │ │ │ │ + str r2, [r0, #24] │ │ │ │ + str r7, [r0, #28] │ │ │ │ + str r3, [r0, #32] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + b 1ba4688 <__cxa_atexit@plt+0x1b981b0> │ │ │ │ + ldr r6, [pc, #40] @ 100d40 <__cxa_atexit@plt+0xf4868> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + b 1ba8368 <__cxa_atexit@plt+0x1b9be90> │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r7, lr │ │ │ │ + b 1ba530c <__cxa_atexit@plt+0x1b98e34> │ │ │ │ + @ instruction: 0xfffff590 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + strdeq fp, [r4, #248] @ 0xf8 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 100dc4 <__cxa_atexit@plt+0xf48ec> │ │ │ │ + ldr r9, [pc, #92] @ 100dd0 <__cxa_atexit@plt+0xf48f8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #88] @ 100dd4 <__cxa_atexit@plt+0xf48fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #84] @ 100dd8 <__cxa_atexit@plt+0xf4900> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ 100ddc <__cxa_atexit@plt+0xf4904> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ 100e24 <__cxa_atexit@plt+0xf494c> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 100e1c <__cxa_atexit@plt+0xf4944> │ │ │ │ + ldr r3, [pc, #36] @ 100e28 <__cxa_atexit@plt+0xf4950> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 100738 <__cxa_atexit@plt+0xf4260> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 100744 <__cxa_atexit@plt+0xf426c> │ │ │ │ - ldr r7, [pc, #56] @ 100764 <__cxa_atexit@plt+0xf428c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + b 1ba86d4 <__cxa_atexit@plt+0x1b9c1fc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 10076c <__cxa_atexit@plt+0xf4294> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 100e54 <__cxa_atexit@plt+0xf497c> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - bicseq r6, fp, r4, lsl #20 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1ba86d4 <__cxa_atexit@plt+0x1b9c1fc> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 10078c <__cxa_atexit@plt+0xf42b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldrheq r6, [fp, #144] @ 0x90 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldrdeq fp, [r4, #232] @ 0xe8 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 100ee4 <__cxa_atexit@plt+0xf4a0c> │ │ │ │ + ldr r9, [pc, #92] @ 100ef0 <__cxa_atexit@plt+0xf4a18> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #88] @ 100ef4 <__cxa_atexit@plt+0xf4a1c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #84] @ 100ef8 <__cxa_atexit@plt+0xf4a20> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ 100efc <__cxa_atexit@plt+0xf4a24> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str sl, [r5] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, r8} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r8, r6, #26 │ │ │ │ + b 1ba4af0 <__cxa_atexit@plt+0x1b98618> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffff668 │ │ │ │ + @ instruction: 0xfffff6c4 │ │ │ │ + @ instruction: 0xfffff830 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1007b8 <__cxa_atexit@plt+0xf42e0> │ │ │ │ - ldr r7, [pc, #40] @ 1007d4 <__cxa_atexit@plt+0xf42fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 1007d0 <__cxa_atexit@plt+0xf42f8> │ │ │ │ + ldr r3, [pc, #52] @ 100f44 <__cxa_atexit@plt+0xf4a6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - bicseq r6, fp, r4, lsl #19 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 100840 <__cxa_atexit@plt+0xf4368> │ │ │ │ - ldr r7, [pc, #52] @ 100854 <__cxa_atexit@plt+0xf437c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 100834 <__cxa_atexit@plt+0xf435c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 100864 <__cxa_atexit@plt+0xf438c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 100858 <__cxa_atexit@plt+0xf4380> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + beq 100f3c <__cxa_atexit@plt+0xf4a64> │ │ │ │ + ldr r3, [pc, #36] @ 100f48 <__cxa_atexit@plt+0xf4a70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1ba86d4 <__cxa_atexit@plt+0x1b9c1fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r8, r4, r4, asr r2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 100f74 <__cxa_atexit@plt+0xf4a9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1ba86d4 <__cxa_atexit@plt+0x1b9c1fc> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 1008a4 <__cxa_atexit@plt+0xf43cc> │ │ │ │ - ldr r2, [pc, #136] @ 10090c <__cxa_atexit@plt+0xf4434> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1008d8 <__cxa_atexit@plt+0xf4400> │ │ │ │ - ldr r7, [pc, #120] @ 100910 <__cxa_atexit@plt+0xf4438> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #88] @ 100904 <__cxa_atexit@plt+0xf442c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r2, #3] │ │ │ │ - stm r5, {r1, r9} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1008e4 <__cxa_atexit@plt+0xf440c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1008ec <__cxa_atexit@plt+0xf4414> │ │ │ │ - ldr r7, [pc, #60] @ 100908 <__cxa_atexit@plt+0xf4430> │ │ │ │ + strheq fp, [r4, #212] @ 0xd4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 101070 <__cxa_atexit@plt+0xf4b98> │ │ │ │ + ldr r0, [pc, #200] @ 101080 <__cxa_atexit@plt+0xf4ba8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add lr, r7, #3 │ │ │ │ + ldm lr, {r1, ip, lr} │ │ │ │ + ldr sl, [r7, #15] │ │ │ │ + ldr r9, [pc, #184] @ 101084 <__cxa_atexit@plt+0xf4bac> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r7, [pc, #176] @ 101088 <__cxa_atexit@plt+0xf4bb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #32] @ 100914 <__cxa_atexit@plt+0xf443c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrsbeq r6, [fp, #60] @ 0x3c │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - bicseq r6, fp, r8, asr #6 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 100934 <__cxa_atexit@plt+0xf445c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldrheq r6, [fp, #40] @ 0x28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 100960 <__cxa_atexit@plt+0xf4488> │ │ │ │ - ldr r7, [pc, #40] @ 10097c <__cxa_atexit@plt+0xf44a4> │ │ │ │ + sub r0, r6, #13 │ │ │ │ + ldr r2, [pc, #164] @ 10108c <__cxa_atexit@plt+0xf4bb4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ + str r7, [r3, #80] @ 0x50 │ │ │ │ + sub r0, r6, #39 @ 0x27 │ │ │ │ + ldr r2, [pc, #144] @ 101090 <__cxa_atexit@plt+0xf4bb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r7, r6, #49 @ 0x31 │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + add r7, r3, #48 @ 0x30 │ │ │ │ + stm r7, {r1, r8, ip, lr} │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ + ldr r7, [pc, #112] @ 101094 <__cxa_atexit@plt+0xf4bbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + sub r2, r6, #63 @ 0x3f │ │ │ │ + ldr lr, [pc, #100] @ 101098 <__cxa_atexit@plt+0xf4bc0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #96] @ 10109c <__cxa_atexit@plt+0xf4bc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #88] @ 1010a0 <__cxa_atexit@plt+0xf4bc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r0, r3, lr} │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #5 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 100978 <__cxa_atexit@plt+0xf44a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - bicseq r6, fp, r4, asr r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1009b4 <__cxa_atexit@plt+0xf44dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1009b8 <__cxa_atexit@plt+0xf44e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r6, fp, r8, lsl r3 │ │ │ │ - bicseq r6, fp, r8, asr #4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffe91c │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + bicseq r6, fp, r8 │ │ │ │ + ldrsbeq r5, [fp, #176] @ 0xb0 │ │ │ │ + bicseq r5, fp, r0, lsr #23 │ │ │ │ + @ instruction: 0x01db6290 │ │ │ │ + bicseq r6, fp, r8, ror #4 │ │ │ │ + bicseq r6, fp, ip, ror r2 │ │ │ │ + bicseq r5, fp, r0, ror #22 │ │ │ │ + @ instruction: 0x01c4bc9c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 100a00 <__cxa_atexit@plt+0xf4528> │ │ │ │ - ldr r7, [pc, #64] @ 100a20 <__cxa_atexit@plt+0xf4548> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1009f4 <__cxa_atexit@plt+0xf451c> │ │ │ │ - mov r7, r9 │ │ │ │ - b fb1cc <__cxa_atexit@plt+0xeecf4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 100a24 <__cxa_atexit@plt+0xf454c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1010d4 <__cxa_atexit@plt+0xf4bfc> │ │ │ │ + ldr r3, [pc, #28] @ 1010e4 <__cxa_atexit@plt+0xf4c0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 1ba830c <__cxa_atexit@plt+0x1b9be34> │ │ │ │ + ldr r7, [pc, #12] @ 1010e8 <__cxa_atexit@plt+0xf4c10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffa7e8 │ │ │ │ - biceq r7, r4, r0, ror #13 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + biceq fp, r4, r0, lsl #25 │ │ │ │ + biceq fp, r4, r8, asr ip │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 101118 <__cxa_atexit@plt+0xf4c40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #12] @ 10111c <__cxa_atexit@plt+0xf4c44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1ba86d4 <__cxa_atexit@plt+0x1b9c1fc> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + bicseq r5, fp, r8, lsl #26 │ │ │ │ + biceq fp, r4, r4, lsr #24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 101178 <__cxa_atexit@plt+0xf4ca0> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr lr, [pc, #56] @ 101184 <__cxa_atexit@plt+0xf4cac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba4ea0 <__cxa_atexit@plt+0x1b989c8> │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + biceq fp, r4, r8, asr #23 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 100a6c <__cxa_atexit@plt+0xf4594> │ │ │ │ - ldr r7, [pc, #52] @ 100a7c <__cxa_atexit@plt+0xf45a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 100a60 <__cxa_atexit@plt+0xf4588> │ │ │ │ - mov r7, r9 │ │ │ │ - b 100a8c <__cxa_atexit@plt+0xf45b4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 100a80 <__cxa_atexit@plt+0xf45a8> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1011b8 <__cxa_atexit@plt+0xf4ce0> │ │ │ │ + ldr r3, [pc, #28] @ 1011c8 <__cxa_atexit@plt+0xf4cf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 1ba830c <__cxa_atexit@plt+0x1b9be34> │ │ │ │ + ldr r7, [pc, #12] @ 1011cc <__cxa_atexit@plt+0xf4cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r8, r4, r0, lsr r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0x01c4bb9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 100ab0 <__cxa_atexit@plt+0xf45d8> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r1, [pc, #80] @ 100b0c <__cxa_atexit@plt+0xf4634> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 100ae4 <__cxa_atexit@plt+0xf460c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 100af0 <__cxa_atexit@plt+0xf4618> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #24] @ 100b10 <__cxa_atexit@plt+0xf4638> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 100b34 <__cxa_atexit@plt+0xf465c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 101224 <__cxa_atexit@plt+0xf4d4c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr lr, [pc, #48] @ 101234 <__cxa_atexit@plt+0xf4d5c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #44] @ 101238 <__cxa_atexit@plt+0xf4d60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 100b4c <__cxa_atexit@plt+0xf4674> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldrheq r5, [fp, #152] @ 0x98 │ │ │ │ + bicseq r5, fp, r4, asr #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 100bb8 <__cxa_atexit@plt+0xf46e0> │ │ │ │ - ldr r7, [pc, #52] @ 100bc8 <__cxa_atexit@plt+0xf46f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 100bac <__cxa_atexit@plt+0xf46d4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 100bd8 <__cxa_atexit@plt+0xf4700> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 101298 <__cxa_atexit@plt+0xf4dc0> │ │ │ │ + ldr lr, [pc, #76] @ 1012b0 <__cxa_atexit@plt+0xf4dd8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #72] @ 1012b4 <__cxa_atexit@plt+0xf4ddc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #3 │ │ │ │ + ldr r1, [pc, #64] @ 1012b8 <__cxa_atexit@plt+0xf4de0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #15 │ │ │ │ + str lr, [r7, #4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 100bcc <__cxa_atexit@plt+0xf46f4> │ │ │ │ + ldr r7, [pc, #28] @ 1012bc <__cxa_atexit@plt+0xf4de4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r7, r4, r0, lsl pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 100c50 <__cxa_atexit@plt+0xf4778> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 100c90 <__cxa_atexit@plt+0xf47b8> │ │ │ │ - ldr r3, [r2, #1] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - ldr r1, [pc, #244] @ 100cfc <__cxa_atexit@plt+0xf4824> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 100cb0 <__cxa_atexit@plt+0xf47d8> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 100c7c <__cxa_atexit@plt+0xf47a4> │ │ │ │ - ldr r3, [pc, #212] @ 100d00 <__cxa_atexit@plt+0xf4828> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 100ce4 <__cxa_atexit@plt+0xf480c> │ │ │ │ - b 100d74 <__cxa_atexit@plt+0xf489c> │ │ │ │ - ldr r2, [pc, #156] @ 100cf4 <__cxa_atexit@plt+0xf481c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - add r1, pc, #4 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - add pc, r1, r2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - ldr r7, [pc, #128] @ 100d04 <__cxa_atexit@plt+0xf482c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 100cec <__cxa_atexit@plt+0xf4814> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - beq 100cbc <__cxa_atexit@plt+0xf47e4> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 100cd0 <__cxa_atexit@plt+0xf47f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 100cf8 <__cxa_atexit@plt+0xf4820> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 100cf0 <__cxa_atexit@plt+0xf4818> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #7 │ │ │ │ - ldrsbeq r6, [fp, #32] │ │ │ │ - andeq r0, r0, r8, lsl #7 │ │ │ │ - bicseq r6, fp, r8, ror #5 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - bicseq r6, fp, r0, lsr #6 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + bicseq r6, fp, r0, asr #32 │ │ │ │ + bicseq r5, fp, r0, asr #18 │ │ │ │ + ldrdeq fp, [r4, #168] @ 0xa8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 100d48 <__cxa_atexit@plt+0xf4870> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [pc, #56] @ 100d64 <__cxa_atexit@plt+0xf488c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 100d5c <__cxa_atexit@plt+0xf4884> │ │ │ │ - b 100d74 <__cxa_atexit@plt+0xf489c> │ │ │ │ - ldr r7, [pc, #24] @ 100d68 <__cxa_atexit@plt+0xf4890> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq r6, fp, r4, asr r2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 100ddc <__cxa_atexit@plt+0xf4904> │ │ │ │ - ldr r3, [pc, #224] @ 100e70 <__cxa_atexit@plt+0xf4998> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 100e14 <__cxa_atexit@plt+0xf493c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 100e1c <__cxa_atexit@plt+0xf4944> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #8]! │ │ │ │ - ldr r9, [r7, #-4] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r8, [pc, #4] @ 1012d8 <__cxa_atexit@plt+0xf4e00> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 16b2280 <__cxa_atexit@plt+0x16a5da8> │ │ │ │ + strheq fp, [r4, #164] @ 0xa4 │ │ │ │ + biceq fp, r4, r4, asr #21 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 100e54 <__cxa_atexit@plt+0xf497c> │ │ │ │ - ldr r3, [pc, #180] @ 100e74 <__cxa_atexit@plt+0xf499c> │ │ │ │ + bhi 101350 <__cxa_atexit@plt+0xf4e78> │ │ │ │ + ldr r3, [pc, #96] @ 101360 <__cxa_atexit@plt+0xf4e88> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 100e44 <__cxa_atexit@plt+0xf496c> │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 101328 <__cxa_atexit@plt+0xf4e50> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 10133c <__cxa_atexit@plt+0xf4e64> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b fbdd0 <__cxa_atexit@plt+0xef8f8> │ │ │ │ - ldr r2, [pc, #132] @ 100e68 <__cxa_atexit@plt+0xf4990> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 100e14 <__cxa_atexit@plt+0xf493c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 100e30 <__cxa_atexit@plt+0xf4958> │ │ │ │ - ldr r7, [pc, #100] @ 100e6c <__cxa_atexit@plt+0xf4994> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 100e80 <__cxa_atexit@plt+0xf49a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r7, [pc, #56] @ 101368 <__cxa_atexit@plt+0xf4e90> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 100e7c <__cxa_atexit@plt+0xf49a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #32] @ 101364 <__cxa_atexit@plt+0xf4e8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 100e78 <__cxa_atexit@plt+0xf49a0> │ │ │ │ + ldr r7, [pc, #20] @ 10136c <__cxa_atexit@plt+0xf4e94> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - bicseq r6, fp, r0, lsr #3 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffb00c │ │ │ │ - biceq r7, r4, r0, lsr #6 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - bicseq r6, fp, r0, lsl #3 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + strdeq fp, [r4, #68] @ 0x44 │ │ │ │ + biceq fp, r4, ip, ror sl │ │ │ │ + biceq fp, r4, r0, ror #20 │ │ │ │ + biceq fp, r4, r4, lsr sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 1013a8 <__cxa_atexit@plt+0xf4ed0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ 1013ac <__cxa_atexit@plt+0xf4ed4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #2 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 100ed0 <__cxa_atexit@plt+0xf49f8> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #8]! │ │ │ │ - ldr r9, [r7, #-4] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 100ef4 <__cxa_atexit@plt+0xf4a1c> │ │ │ │ - ldr r3, [pc, #84] @ 100f08 <__cxa_atexit@plt+0xf4a30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 100ee4 <__cxa_atexit@plt+0xf4a0c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b fbdd0 <__cxa_atexit@plt+0xef8f8> │ │ │ │ - ldr r7, [pc, #56] @ 100f10 <__cxa_atexit@plt+0xf4a38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + addeq r3, r2, #3 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + biceq fp, r4, r8, lsr #20 │ │ │ │ + biceq fp, r4, ip, lsr #9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1013e8 <__cxa_atexit@plt+0xf4f10> │ │ │ │ + ldr r3, [pc, #40] @ 101400 <__cxa_atexit@plt+0xf4f28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 100f0c <__cxa_atexit@plt+0xf4a34> │ │ │ │ + ldr r7, [pc, #20] @ 101404 <__cxa_atexit@plt+0xf4f2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffaf18 │ │ │ │ - biceq r7, r4, r0, lsl #5 │ │ │ │ - bicseq r6, fp, ip, asr #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 100f3c <__cxa_atexit@plt+0xf4a64> │ │ │ │ - ldr r7, [pc, #40] @ 100f58 <__cxa_atexit@plt+0xf4a80> │ │ │ │ + bicseq r5, fp, ip, asr #16 │ │ │ │ + ldrdeq fp, [r4, #144] @ 0x90 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 101440 <__cxa_atexit@plt+0xf4f68> │ │ │ │ + ldr r7, [pc, #40] @ 101454 <__cxa_atexit@plt+0xf4f7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #32] @ 101458 <__cxa_atexit@plt+0xf4f80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 100f54 <__cxa_atexit@plt+0xf4a7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - bicseq r6, fp, r8, ror r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 100fa8 <__cxa_atexit@plt+0xf4ad0> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #8]! │ │ │ │ - ldr r9, [r7, #-4] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 100fc0 <__cxa_atexit@plt+0xf4ae8> │ │ │ │ - ldr r3, [pc, #72] @ 100fd4 <__cxa_atexit@plt+0xf4afc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 100fb0 <__cxa_atexit@plt+0xf4ad8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b fbdd0 <__cxa_atexit@plt+0xef8f8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 100fd8 <__cxa_atexit@plt+0xf4b00> │ │ │ │ + b 1ba6f1c <__cxa_atexit@plt+0x1b9aa44> │ │ │ │ + ldr r7, [pc, #20] @ 10145c <__cxa_atexit@plt+0xf4f84> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffae40 │ │ │ │ - strheq r7, [r4, #20] │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + bicseq r5, fp, r8, ror r8 │ │ │ │ + biceq fp, r4, ip, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 101494 <__cxa_atexit@plt+0xf4fbc> │ │ │ │ + ldr r2, [pc, #28] @ 1014a0 <__cxa_atexit@plt+0xf4fc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 10100c <__cxa_atexit@plt+0xf4b34> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 10101c <__cxa_atexit@plt+0xf4b44> │ │ │ │ - ldr r7, [pc, #48] @ 101034 <__cxa_atexit@plt+0xf4b5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 101030 <__cxa_atexit@plt+0xf4b58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 10102c <__cxa_atexit@plt+0xf4b54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r5, fp, r8, asr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1014e0 <__cxa_atexit@plt+0xf5008> │ │ │ │ + ldr r2, [pc, #40] @ 1014e8 <__cxa_atexit@plt+0xf5010> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 1014ec <__cxa_atexit@plt+0xf5014> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 101540 <__cxa_atexit@plt+0xf5068> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, fp, r0, lsl #31 │ │ │ │ - @ instruction: 0x01db5f98 │ │ │ │ - bicseq r5, fp, r4, lsr #31 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrsbeq r5, [fp, #104] @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 10106c <__cxa_atexit@plt+0xf4b94> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 101524 <__cxa_atexit@plt+0xf504c> │ │ │ │ + ldr r2, [pc, #28] @ 101530 <__cxa_atexit@plt+0xf5058> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 101070 <__cxa_atexit@plt+0xf4b98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, fp, r4, ror #30 │ │ │ │ - bicseq r5, fp, r8, asr pc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ + @ instruction: 0x01db5894 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1010b8 <__cxa_atexit@plt+0xf4be0> │ │ │ │ - ldr r7, [pc, #52] @ 1010c8 <__cxa_atexit@plt+0xf4bf0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1010ac <__cxa_atexit@plt+0xf4bd4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1010d8 <__cxa_atexit@plt+0xf4c00> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1010cc <__cxa_atexit@plt+0xf4bf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r7, r4, r4, lsl sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 101150 <__cxa_atexit@plt+0xf4c78> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 101174 <__cxa_atexit@plt+0xf4c9c> │ │ │ │ - ldr r3, [r2, #1] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - ldr r1, [pc, #212] @ 1011dc <__cxa_atexit@plt+0xf4d04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 101194 <__cxa_atexit@plt+0xf4cbc> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 1011a0 <__cxa_atexit@plt+0xf4cc8> │ │ │ │ - ldr r3, [pc, #180] @ 1011e0 <__cxa_atexit@plt+0xf4d08> │ │ │ │ + bhi 1015c4 <__cxa_atexit@plt+0xf50ec> │ │ │ │ + ldr r3, [pc, #128] @ 1015d4 <__cxa_atexit@plt+0xf50fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 101590 <__cxa_atexit@plt+0xf50b8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1015a0 <__cxa_atexit@plt+0xf50c8> │ │ │ │ + ldr r3, [pc, #100] @ 1015d8 <__cxa_atexit@plt+0xf5100> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1011c8 <__cxa_atexit@plt+0xf4cf0> │ │ │ │ - b 101254 <__cxa_atexit@plt+0xf4d7c> │ │ │ │ - ldr r2, [pc, #128] @ 1011d8 <__cxa_atexit@plt+0xf4d00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 1011b4 <__cxa_atexit@plt+0xf4cdc> │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 101194 <__cxa_atexit@plt+0xf4cbc> │ │ │ │ - b 1011a0 <__cxa_atexit@plt+0xf4cc8> │ │ │ │ - ldr r2, [pc, #84] @ 1011d0 <__cxa_atexit@plt+0xf4cf8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - beq 1011a0 <__cxa_atexit@plt+0xf4cc8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 1011b4 <__cxa_atexit@plt+0xf4cdc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + beq 1015bc <__cxa_atexit@plt+0xf50e4> │ │ │ │ + b 101654 <__cxa_atexit@plt+0xf517c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 1011e4 <__cxa_atexit@plt+0xf4d0c> │ │ │ │ + ldr r7, [pc, #56] @ 1015e0 <__cxa_atexit@plt+0xf5108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1011d4 <__cxa_atexit@plt+0xf4cfc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x000003b0 │ │ │ │ - bicseq r5, fp, r4, lsr #20 │ │ │ │ - muleq r0, r8, r3 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - bicseq r5, fp, r0, lsl #22 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #16] @ 1015dc <__cxa_atexit@plt+0xf5104> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + biceq fp, r4, r4, lsl r8 │ │ │ │ + bicseq r5, fp, r8, asr #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 101228 <__cxa_atexit@plt+0xf4d50> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [pc, #56] @ 101244 <__cxa_atexit@plt+0xf4d6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 101620 <__cxa_atexit@plt+0xf5148> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #56] @ 101644 <__cxa_atexit@plt+0xf516c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 10123c <__cxa_atexit@plt+0xf4d64> │ │ │ │ - b 101254 <__cxa_atexit@plt+0xf4d7c> │ │ │ │ - ldr r7, [pc, #24] @ 101248 <__cxa_atexit@plt+0xf4d70> │ │ │ │ + beq 10163c <__cxa_atexit@plt+0xf5164> │ │ │ │ + b 101654 <__cxa_atexit@plt+0xf517c> │ │ │ │ + ldr r7, [pc, #32] @ 101648 <__cxa_atexit@plt+0xf5170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - bicseq r5, fp, r8, ror sl │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + bicseq r5, fp, r8, asr #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1012bc <__cxa_atexit@plt+0xf4de4> │ │ │ │ - ldr r3, [pc, #224] @ 101350 <__cxa_atexit@plt+0xf4e78> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #228] @ 101748 <__cxa_atexit@plt+0xf5270> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 1012f4 <__cxa_atexit@plt+0xf4e1c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1012fc <__cxa_atexit@plt+0xf4e24> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #8]! │ │ │ │ - ldr r9, [r7, #-4] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 101334 <__cxa_atexit@plt+0xf4e5c> │ │ │ │ - ldr r3, [pc, #180] @ 101354 <__cxa_atexit@plt+0xf4e7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 101324 <__cxa_atexit@plt+0xf4e4c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b fbc68 <__cxa_atexit@plt+0xef790> │ │ │ │ - ldr r2, [pc, #132] @ 101348 <__cxa_atexit@plt+0xf4e70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 1012f4 <__cxa_atexit@plt+0xf4e1c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 101310 <__cxa_atexit@plt+0xf4e38> │ │ │ │ - ldr r7, [pc, #100] @ 10134c <__cxa_atexit@plt+0xf4e74> │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101728 <__cxa_atexit@plt+0xf5250> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #84 @ 0x54 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 101734 <__cxa_atexit@plt+0xf525c> │ │ │ │ + ldr lr, [pc, #188] @ 10174c <__cxa_atexit@plt+0xf5274> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #184] @ 101750 <__cxa_atexit@plt+0xf5278> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r8, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr lr, [pc, #156] @ 101754 <__cxa_atexit@plt+0xf527c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #144] @ 101758 <__cxa_atexit@plt+0xf5280> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + ldr r7, [pc, #96] @ 10175c <__cxa_atexit@plt+0xf5284> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r2, #60]! @ 0x3c │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r6, #80] @ 0x50 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + sub r7, r3, #6 │ │ │ │ + sub r8, r3, #30 │ │ │ │ + sub r9, r3, #54 @ 0x36 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 101360 <__cxa_atexit@plt+0xf4e88> │ │ │ │ + mov r6, #84 @ 0x54 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + bicseq r5, fp, ip, lsl #11 │ │ │ │ + bicseq r5, fp, r0, ror #13 │ │ │ │ + bicseq r5, fp, r4, ror #13 │ │ │ │ + bicseq r5, fp, r0, lsl r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 101818 <__cxa_atexit@plt+0xf5340> │ │ │ │ + ldr lr, [pc, #160] @ 101824 <__cxa_atexit@plt+0xf534c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #156] @ 101828 <__cxa_atexit@plt+0xf5350> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr lr, [pc, #128] @ 10182c <__cxa_atexit@plt+0xf5354> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r2, r3 │ │ │ │ + str lr, [r2, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #116] @ 101830 <__cxa_atexit@plt+0xf5358> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + str r3, [r3, #68] @ 0x44 │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + ldr r7, [pc, #68] @ 101834 <__cxa_atexit@plt+0xf535c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 10135c <__cxa_atexit@plt+0xf4e84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r2, r3 │ │ │ │ + str r7, [r2, #60]! @ 0x3c │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #80] @ 0x50 │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r8, r6, #30 │ │ │ │ + sub r9, r6, #54 @ 0x36 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 101358 <__cxa_atexit@plt+0xf4e80> │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + @ instruction: 0x01db5498 │ │ │ │ + bicseq r5, fp, ip, ror #11 │ │ │ │ + ldrsheq r5, [fp, #80] @ 0x50 │ │ │ │ + bicseq r5, fp, ip, lsl r5 │ │ │ │ + vldr d8, [r5, #4] │ │ │ │ + ldr r8, [r5], #12 │ │ │ │ + b 10185c <__cxa_atexit@plt+0xf5384> │ │ │ │ + @ instruction: 0xffffffdc │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + vstr d8, [r5, #4] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 101878 <__cxa_atexit@plt+0xf53a0> │ │ │ │ + mov r7, fp │ │ │ │ + b 10188c <__cxa_atexit@plt+0xf53b4> │ │ │ │ + ldr r7, [pc, #8] @ 101888 <__cxa_atexit@plt+0xf53b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrsheq r5, [fp, #136] @ 0x88 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffa9c4 │ │ │ │ - biceq r6, r4, ip, lsr lr │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - bicseq r5, fp, r4, lsr #19 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 1013b0 <__cxa_atexit@plt+0xf4ed8> │ │ │ │ + biceq fp, r4, r4, ror #10 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #200] @ 101960 <__cxa_atexit@plt+0xf5488> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #196] @ 101964 <__cxa_atexit@plt+0xf548c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1018f8 <__cxa_atexit@plt+0xf5420> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r5 │ │ │ │ - ldr r8, [r7, #8]! │ │ │ │ - ldr r9, [r7, #-4] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1013d4 <__cxa_atexit@plt+0xf4efc> │ │ │ │ - ldr r3, [pc, #84] @ 1013e8 <__cxa_atexit@plt+0xf4f10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1013c4 <__cxa_atexit@plt+0xf4eec> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b fbc68 <__cxa_atexit@plt+0xef790> │ │ │ │ - ldr r7, [pc, #56] @ 1013f0 <__cxa_atexit@plt+0xf4f18> │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 10192c <__cxa_atexit@plt+0xf5454> │ │ │ │ + vldr d0, [r5, #4] │ │ │ │ + add r7, r3, #3 │ │ │ │ + vldr d1, [r7] │ │ │ │ + vadd.f64 d0, d0, d1 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + vstr d0, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 10193c <__cxa_atexit@plt+0xf5464> │ │ │ │ + str r7, [r5] │ │ │ │ + b 1018a0 <__cxa_atexit@plt+0xf53c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 101944 <__cxa_atexit@plt+0xf546c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + vldr d0, [r5, #-8] │ │ │ │ + ldr r7, [pc, #84] @ 10196c <__cxa_atexit@plt+0xf5494> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + vstr d0, [r6, #8] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1013ec <__cxa_atexit@plt+0xf4f14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffa8d0 │ │ │ │ - @ instruction: 0x01c46d9c │ │ │ │ - ldrsheq r5, [fp, #128] @ 0x80 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r6, [pc, #28] @ 101968 <__cxa_atexit@plt+0xf5490> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + bicseq r5, fp, r0, ror #18 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 10141c <__cxa_atexit@plt+0xf4f44> │ │ │ │ - ldr r7, [pc, #40] @ 101438 <__cxa_atexit@plt+0xf4f60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 101434 <__cxa_atexit@plt+0xf4f5c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, r3, #3 │ │ │ │ + vldr d0, [r3] │ │ │ │ + vldr d1, [r5, #4] │ │ │ │ + vadd.f64 d0, d1, d0 │ │ │ │ + ldr r3, [pc, #36] @ 1019bc <__cxa_atexit@plt+0xf54e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 1b6bd10 <__cxa_atexit@plt+0x1b5f838> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrsbeq r5, [fp, #112] @ 0x70 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + vstr d0, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1019b4 <__cxa_atexit@plt+0xf54dc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10188c <__cxa_atexit@plt+0xf53b4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 10146c <__cxa_atexit@plt+0xf4f94> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 1014a4 <__cxa_atexit@plt+0xf4fcc> │ │ │ │ - ldr r7, [pc, #136] @ 1014e8 <__cxa_atexit@plt+0xf5010> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 10188c <__cxa_atexit@plt+0xf53b4> │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 101a14 <__cxa_atexit@plt+0xf553c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + vldr d0, [r5, #-8] │ │ │ │ + ldr r7, [pc, #40] @ 101a2c <__cxa_atexit@plt+0xf5554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + vstr d0, [r3, #8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #8]! │ │ │ │ - ldr r9, [r7, #-4] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1014c8 <__cxa_atexit@plt+0xf4ff0> │ │ │ │ - ldr r3, [pc, #88] @ 1014e0 <__cxa_atexit@plt+0xf5008> │ │ │ │ + ldr r3, [pc, #20] @ 101a30 <__cxa_atexit@plt+0xf5558> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1014b8 <__cxa_atexit@plt+0xf4fe0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b fbc68 <__cxa_atexit@plt+0xef790> │ │ │ │ - ldr r7, [pc, #48] @ 1014dc <__cxa_atexit@plt+0xf5004> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r5, fp, r4, ror r8 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + biceq fp, r4, ip, lsr #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 101a8c <__cxa_atexit@plt+0xf55b4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1ba0084 <__cxa_atexit@plt+0x1b93bac> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 101a84 <__cxa_atexit@plt+0xf55ac> │ │ │ │ + ldr r3, [pc, #44] @ 101a94 <__cxa_atexit@plt+0xf55bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 101a98 <__cxa_atexit@plt+0xf55c0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 2a100c <__cxa_atexit@plt+0x294b34> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + bicseq r5, fp, ip, lsl #3 │ │ │ │ + bicseq r5, fp, r8, lsl #3 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 101b3c <__cxa_atexit@plt+0xf5664> │ │ │ │ + ldr r2, [pc, #136] @ 101b44 <__cxa_atexit@plt+0xf566c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101b30 <__cxa_atexit@plt+0xf5658> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r7, #0 │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + add r7, r1, #4 │ │ │ │ + ldr r3, [pc, #100] @ 101b48 <__cxa_atexit@plt+0xf5670> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldrex r2, [r7] │ │ │ │ + strex r0, r3, [r7] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 101ae8 <__cxa_atexit@plt+0xf5610> │ │ │ │ + mov r7, #0 │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + ldr r7, [r1] │ │ │ │ + ldr r3, [pc, #64] @ 101b4c <__cxa_atexit@plt+0xf5674> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 101b1c <__cxa_atexit@plt+0xf5644> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1ba0734 <__cxa_atexit@plt+0x1b9425c> │ │ │ │ + ldr r7, [pc, #44] @ 101b50 <__cxa_atexit@plt+0xf5678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1014e4 <__cxa_atexit@plt+0xf500c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, fp, r4, lsr r7 │ │ │ │ - @ instruction: 0xffffa7dc │ │ │ │ - biceq r6, r4, r8, lsr #25 │ │ │ │ - bicseq r5, fp, r8, asr #16 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + bicseq r5, fp, r4, lsl #2 │ │ │ │ + bicseq r5, fp, r8, asr #9 │ │ │ │ + ldrsheq r5, [fp, #8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 101520 <__cxa_atexit@plt+0xf5048> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 101524 <__cxa_atexit@plt+0xf504c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r7, #0 │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + add r7, r1, #4 │ │ │ │ + ldr r3, [pc, #76] @ 101bc0 <__cxa_atexit@plt+0xf56e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldrex r2, [r7] │ │ │ │ + strex r0, r3, [r7] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 101b78 <__cxa_atexit@plt+0xf56a0> │ │ │ │ + mov r7, #0 │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + ldr r7, [r1] │ │ │ │ + ldr r3, [pc, #40] @ 101bc4 <__cxa_atexit@plt+0xf56ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 101bac <__cxa_atexit@plt+0xf56d4> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1ba0734 <__cxa_atexit@plt+0x1b9425c> │ │ │ │ + ldr r7, [pc, #20] @ 101bc8 <__cxa_atexit@plt+0xf56f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, fp, r4, ror #13 │ │ │ │ - bicseq r5, fp, r4, lsr #15 │ │ │ │ + bicseq r5, fp, r4, ror r0 │ │ │ │ + bicseq r5, fp, r8, lsr r4 │ │ │ │ + bicseq r5, fp, r8, rrx │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 101c08 <__cxa_atexit@plt+0xf5730> │ │ │ │ + ldr r2, [pc, #40] @ 101c10 <__cxa_atexit@plt+0xf5738> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 101c14 <__cxa_atexit@plt+0xf573c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 101540 <__cxa_atexit@plt+0xf5068> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrheq r4, [fp, #240] @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 10155c <__cxa_atexit@plt+0xf5084> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 101c4c <__cxa_atexit@plt+0xf5774> │ │ │ │ + ldr r2, [pc, #28] @ 101c58 <__cxa_atexit@plt+0xf5780> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 101560 <__cxa_atexit@plt+0xf5088> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + stmib r3, {r2, r7, r8, r9} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - bicseq r5, fp, r0, ror r7 │ │ │ │ - bicseq r5, fp, r0, lsr #13 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba53a0 <__cxa_atexit@plt+0x1b98ec8> │ │ │ │ + bicseq r5, fp, ip, ror #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1015c0 <__cxa_atexit@plt+0xf50e8> │ │ │ │ - ldr r7, [pc, #108] @ 1015f0 <__cxa_atexit@plt+0xf5118> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi 101ce0 <__cxa_atexit@plt+0xf5808> │ │ │ │ + ldr r2, [pc, #128] @ 101cf8 <__cxa_atexit@plt+0xf5820> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ + ldr r1, [pc, #120] @ 101cfc <__cxa_atexit@plt+0xf5824> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101cd4 <__cxa_atexit@plt+0xf57fc> │ │ │ │ + ldr r2, [pc, #96] @ 101d00 <__cxa_atexit@plt+0xf5828> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101cd4 <__cxa_atexit@plt+0xf57fc> │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1015d0 <__cxa_atexit@plt+0xf50f8> │ │ │ │ - ldr r7, [pc, #88] @ 1015f4 <__cxa_atexit@plt+0xf511c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1015b4 <__cxa_atexit@plt+0xf50dc> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1010d8 <__cxa_atexit@plt+0xf4c00> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 101ce8 <__cxa_atexit@plt+0xf5810> │ │ │ │ + mov r7, fp │ │ │ │ + b 10188c <__cxa_atexit@plt+0xf53b4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1015fc <__cxa_atexit@plt+0xf5124> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1015f8 <__cxa_atexit@plt+0xf5120> │ │ │ │ + ldr r7, [pc, #20] @ 101d04 <__cxa_atexit@plt+0xf582c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffb38 │ │ │ │ - strdeq r7, [r4, #76] @ 0x4c │ │ │ │ - biceq r7, r4, r0, lsl r5 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + bicseq r4, fp, r0, lsr #30 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strdeq fp, [r4, #4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 101634 <__cxa_atexit@plt+0xf515c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 101638 <__cxa_atexit@plt+0xf5160> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01db5698 │ │ │ │ - bicseq r5, fp, r8, asr #11 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #76] @ 101d64 <__cxa_atexit@plt+0xf588c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101d4c <__cxa_atexit@plt+0xf5874> │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ sub r3, r5, #12 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 101698 <__cxa_atexit@plt+0xf51c0> │ │ │ │ - ldr r7, [pc, #108] @ 1016c8 <__cxa_atexit@plt+0xf51f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1016a8 <__cxa_atexit@plt+0xf51d0> │ │ │ │ - ldr r7, [pc, #88] @ 1016cc <__cxa_atexit@plt+0xf51f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 10168c <__cxa_atexit@plt+0xf51b4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1010d8 <__cxa_atexit@plt+0xf4c00> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1016d4 <__cxa_atexit@plt+0xf51fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1016d0 <__cxa_atexit@plt+0xf51f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffa60 │ │ │ │ - biceq r7, r4, r4, lsr #8 │ │ │ │ - biceq r7, r4, ip, lsr r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + bhi 101d54 <__cxa_atexit@plt+0xf587c> │ │ │ │ + mov r7, fp │ │ │ │ + b 10188c <__cxa_atexit@plt+0xf53b4> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 101760 <__cxa_atexit@plt+0xf5288> │ │ │ │ - ldr r7, [pc, #96] @ 101784 <__cxa_atexit@plt+0xf52ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 101770 <__cxa_atexit@plt+0xf5298> │ │ │ │ - ldr r7, [pc, #76] @ 101788 <__cxa_atexit@plt+0xf52b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 101754 <__cxa_atexit@plt+0xf527c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1010d8 <__cxa_atexit@plt+0xf4c00> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 101790 <__cxa_atexit@plt+0xf52b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 10178c <__cxa_atexit@plt+0xf52b4> │ │ │ │ + ldr r7, [pc, #12] @ 101d68 <__cxa_atexit@plt+0xf5890> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffff998 │ │ │ │ - biceq r7, r4, ip, asr r3 │ │ │ │ - biceq r7, r4, r8, ror r3 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + biceq fp, r4, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 1017c8 <__cxa_atexit@plt+0xf52f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 1017cc <__cxa_atexit@plt+0xf52f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - bicseq r5, fp, r4, lsl #10 │ │ │ │ - bicseq r5, fp, r4, lsr r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 101814 <__cxa_atexit@plt+0xf533c> │ │ │ │ - ldr r7, [pc, #64] @ 101830 <__cxa_atexit@plt+0xf5358> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + sub r3, r5, #12 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 101808 <__cxa_atexit@plt+0xf5330> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1010d8 <__cxa_atexit@plt+0xf4c00> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 101834 <__cxa_atexit@plt+0xf535c> │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 101d98 <__cxa_atexit@plt+0xf58c0> │ │ │ │ + mov r7, fp │ │ │ │ + b 10188c <__cxa_atexit@plt+0xf53b4> │ │ │ │ + ldr r7, [pc, #8] @ 101da8 <__cxa_atexit@plt+0xf58d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8e4 │ │ │ │ - strheq r7, [r4, #40] @ 0x28 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + biceq fp, r4, r4, asr #32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #72 @ 0x48 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 101894 <__cxa_atexit@plt+0xf53bc> │ │ │ │ - ldr r7, [pc, #108] @ 1018c4 <__cxa_atexit@plt+0xf53ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1018a4 <__cxa_atexit@plt+0xf53cc> │ │ │ │ - ldr r7, [pc, #88] @ 1018c8 <__cxa_atexit@plt+0xf53f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 101888 <__cxa_atexit@plt+0xf53b0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1010d8 <__cxa_atexit@plt+0xf4c00> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1018d0 <__cxa_atexit@plt+0xf53f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi 101de4 <__cxa_atexit@plt+0xf590c> │ │ │ │ + ldr r3, [pc, #32] @ 101dec <__cxa_atexit@plt+0xf5914> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 1aa5a0 <__cxa_atexit@plt+0x19e0c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1018cc <__cxa_atexit@plt+0xf53f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov r3, r7 │ │ │ │ + str r6, [sp] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr sl, [r7, #15] │ │ │ │ + ldr r8, [r7, #19] │ │ │ │ + ldr r6, [r7, #23] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + ldr r1, [r7, #31] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, r3, #47 @ 0x2f │ │ │ │ + vldr d0, [lr] │ │ │ │ + ldr lr, [r3, #35] @ 0x23 │ │ │ │ + ldr r0, [r3, #39] @ 0x27 │ │ │ │ + ldr r3, [r3, #43] @ 0x2b │ │ │ │ + str r6, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmda r5, {r0, r3, ip} │ │ │ │ + str fp, [r5, #4] │ │ │ │ + str r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ + str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r5, #-36] @ 0xffffffdc │ │ │ │ + vstr d0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r6, [pc, #80] @ 101ec0 <__cxa_atexit@plt+0xf59e8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3, #-48]! @ 0xffffffd0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101ea8 <__cxa_atexit@plt+0xf59d0> │ │ │ │ + ldm sp, {r6, fp} │ │ │ │ + ldr r3, [pc, #60] @ 101ec4 <__cxa_atexit@plt+0xf59ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + str r3, [r5, #-60]! @ 0xffffffc4 │ │ │ │ + ldr r7, [r5, #68] @ 0x44 │ │ │ │ + vstr d0, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101eb8 <__cxa_atexit@plt+0xf59e0> │ │ │ │ + b 101f0c <__cxa_atexit@plt+0xf5a34> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + ldm sp, {r6, fp} │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff864 │ │ │ │ - biceq r7, r4, r8, lsr #4 │ │ │ │ - biceq r7, r4, ip, asr #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r3, [pc, #40] @ 101f00 <__cxa_atexit@plt+0xf5a28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #68] @ 0x44 │ │ │ │ + vstr d0, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 101ef8 <__cxa_atexit@plt+0xf5a20> │ │ │ │ + b 101f0c <__cxa_atexit@plt+0xf5a34> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + strdeq r1, [r0], -r1 @ │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 101fac <__cxa_atexit@plt+0xf5ad4> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldr lr, [pc, #140] @ 101fb8 <__cxa_atexit@plt+0xf5ae0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + vldr d0, [r5, #4] │ │ │ │ + vldr d1, [r5, #28] │ │ │ │ + ldr r9, [r5, #36] @ 0x24 │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr ip, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r7, [r5, #60] @ 0x3c │ │ │ │ + ldr r0, [r5, #64] @ 0x40 │ │ │ │ + vldr d2, [sl] │ │ │ │ + vsub.f64 d0, d0, d2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + ldr ip, [r5, #72]! @ 0x48 │ │ │ │ + vadd.f64 d0, d0, d1 │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + vstr d0, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #51 @ 0x33 │ │ │ │ + bx ip │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ + bicseq r5, fp, r8, ror r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r3, [pc, #8] @ 101920 <__cxa_atexit@plt+0xf5448> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - strdeq r7, [r4, #28] │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r9 │ │ │ │ - ldr r3, [pc, #8] @ 101944 <__cxa_atexit@plt+0xf546c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - biceq r7, r4, r0, lsl #4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 101980 <__cxa_atexit@plt+0xf54a8> │ │ │ │ - ldr r3, [pc, #40] @ 101998 <__cxa_atexit@plt+0xf54c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #104 @ 0x68 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1020a0 <__cxa_atexit@plt+0xf5bc8> │ │ │ │ + ldr r2, [pc, #204] @ 1020b0 <__cxa_atexit@plt+0xf5bd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #200] @ 1020b4 <__cxa_atexit@plt+0xf5bdc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #17 │ │ │ │ + ldr ip, [pc, #184] @ 1020b8 <__cxa_atexit@plt+0xf5be0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub r0, r6, #74 @ 0x4a │ │ │ │ + sub r1, r6, #25 │ │ │ │ + str r1, [r3, #84] @ 0x54 │ │ │ │ + str r0, [r3, #88] @ 0x58 │ │ │ │ + str ip, [r3, #92] @ 0x5c │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ + sub r0, r6, #43 @ 0x2b │ │ │ │ + ldr r1, [pc, #148] @ 1020bc <__cxa_atexit@plt+0xf5be4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r9, [pc, #140] @ 1020c0 <__cxa_atexit@plt+0xf5be8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r7, r3 │ │ │ │ + str r9, [r7, #44]! @ 0x2c │ │ │ │ + mov r9, r3 │ │ │ │ + str sl, [r9, #32]! │ │ │ │ + ldr sl, [pc, #120] @ 1020c4 <__cxa_atexit@plt+0xf5bec> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + mov lr, r3 │ │ │ │ + str sl, [lr, #12]! │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [pc, #104] @ 1020c8 <__cxa_atexit@plt+0xf5bf0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ + str r9, [r3, #60] @ 0x3c │ │ │ │ + str r8, [r3, #64] @ 0x40 │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + str r1, [r3, #72] @ 0x48 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ + str ip, [r3, #80] @ 0x50 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #20] │ │ │ │ + ldr r0, [pc, #64] @ 1020cc <__cxa_atexit@plt+0xf5bf4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 10199c <__cxa_atexit@plt+0xf54c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - bicseq r5, fp, r4, asr #15 │ │ │ │ - strdeq r7, [r4, #28] │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1019d8 <__cxa_atexit@plt+0xf5500> │ │ │ │ - ldr r3, [pc, #40] @ 1019f0 <__cxa_atexit@plt+0xf5518> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1019f4 <__cxa_atexit@plt+0xf551c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bicseq r5, fp, r0, ror #14 │ │ │ │ - biceq r7, r4, r8, lsr #3 │ │ │ │ - biceq r6, r4, r4, ror #24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 101a3c <__cxa_atexit@plt+0xf5564> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 101a44 <__cxa_atexit@plt+0xf556c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 101a48 <__cxa_atexit@plt+0xf5570> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r5, fp, ip, ror r1 │ │ │ │ - bicseq r5, fp, ip, ror #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xfffffbec │ │ │ │ + @ instruction: 0xfffffc74 │ │ │ │ + ldrheq r4, [fp, #176] @ 0xb0 │ │ │ │ + bicseq r5, fp, ip, ror #4 │ │ │ │ + bicseq r4, fp, r4, ror #26 │ │ │ │ + bicseq r4, fp, r0, ror #26 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + bicseq r4, fp, r0, lsr fp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 101a80 <__cxa_atexit@plt+0xf55a8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 101a88 <__cxa_atexit@plt+0xf55b0> │ │ │ │ + bhi 1021f4 <__cxa_atexit@plt+0xf5d1c> │ │ │ │ + ldr r2, [pc, #288] @ 102210 <__cxa_atexit@plt+0xf5d38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1021e4 <__cxa_atexit@plt+0xf5d0c> │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #104 @ 0x68 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 1021fc <__cxa_atexit@plt+0xf5d24> │ │ │ │ + ldr r2, [pc, #236] @ 102214 <__cxa_atexit@plt+0xf5d3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #232] @ 102218 <__cxa_atexit@plt+0xf5d40> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, lr, #17 │ │ │ │ + ldr ip, [pc, #216] @ 10221c <__cxa_atexit@plt+0xf5d44> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub r0, lr, #74 @ 0x4a │ │ │ │ + sub r1, lr, #25 │ │ │ │ + str r1, [r6, #84] @ 0x54 │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ + str ip, [r6, #92] @ 0x5c │ │ │ │ + str r7, [r6, #96] @ 0x60 │ │ │ │ + str r2, [r6, #100] @ 0x64 │ │ │ │ + sub r0, lr, #43 @ 0x2b │ │ │ │ + ldr r1, [pc, #180] @ 102220 <__cxa_atexit@plt+0xf5d48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r5, fp, ip, lsr #2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + str r9, [r6, #8] │ │ │ │ + ldr r9, [pc, #172] @ 102224 <__cxa_atexit@plt+0xf5d4c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #44]! @ 0x2c │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 101af0 <__cxa_atexit@plt+0xf5618> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 101afc <__cxa_atexit@plt+0xf5624> │ │ │ │ - ldr lr, [pc, #76] @ 101b0c <__cxa_atexit@plt+0xf5634> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ 101b10 <__cxa_atexit@plt+0xf5638> │ │ │ │ + str sl, [r3, #32]! │ │ │ │ + ldr r9, [pc, #152] @ 102228 <__cxa_atexit@plt+0xf5d50> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov sl, r6 │ │ │ │ + str r9, [sl, #12]! │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + ldr r2, [pc, #136] @ 10222c <__cxa_atexit@plt+0xf5d54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r9, r6, #56 @ 0x38 │ │ │ │ + stm r9, {r2, r3, r8} │ │ │ │ + str r7, [r6, #68] @ 0x44 │ │ │ │ + str r1, [r6, #72] @ 0x48 │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ + str ip, [r6, #80] @ 0x50 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + ldr r0, [pc, #100] @ 102230 <__cxa_atexit@plt+0xf5d58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + sub r7, lr, #5 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - bicseq r5, fp, r4, lsr r1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 101b80 <__cxa_atexit@plt+0xf56a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 101b8c <__cxa_atexit@plt+0xf56b4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + mov r0, #104 @ 0x68 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + @ instruction: 0xfffffaa8 │ │ │ │ + @ instruction: 0xfffffb30 │ │ │ │ + bicseq r4, fp, ip, ror #20 │ │ │ │ + bicseq r5, fp, r8, lsr #2 │ │ │ │ + bicseq r4, fp, r0, lsr #24 │ │ │ │ + bicseq r4, fp, ip, lsl ip │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + ldrsheq r4, [fp, #144] @ 0x90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 101b9c <__cxa_atexit@plt+0xf56c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ 101ba0 <__cxa_atexit@plt+0xf56c8> │ │ │ │ + ldr r7, [r6, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #104 @ 0x68 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 102328 <__cxa_atexit@plt+0xf5e50> │ │ │ │ + ldr r2, [pc, #204] @ 102338 <__cxa_atexit@plt+0xf5e60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #200] @ 10233c <__cxa_atexit@plt+0xf5e64> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #17 │ │ │ │ + ldr ip, [pc, #184] @ 102340 <__cxa_atexit@plt+0xf5e68> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub r0, r6, #74 @ 0x4a │ │ │ │ + sub r1, r6, #25 │ │ │ │ + str r1, [r3, #84] @ 0x54 │ │ │ │ + str r0, [r3, #88] @ 0x58 │ │ │ │ + str ip, [r3, #92] @ 0x5c │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ + sub r0, r6, #43 @ 0x2b │ │ │ │ + ldr r1, [pc, #148] @ 102344 <__cxa_atexit@plt+0xf5e6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r9, [pc, #140] @ 102348 <__cxa_atexit@plt+0xf5e70> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r7, r3 │ │ │ │ + str r9, [r7, #44]! @ 0x2c │ │ │ │ + mov r9, r3 │ │ │ │ + str sl, [r9, #32]! │ │ │ │ + ldr sl, [pc, #120] @ 10234c <__cxa_atexit@plt+0xf5e74> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov lr, r3 │ │ │ │ + str sl, [lr, #12]! │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [pc, #104] @ 102350 <__cxa_atexit@plt+0xf5e78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ + str r9, [r3, #60] @ 0x3c │ │ │ │ + str r8, [r3, #64] @ 0x40 │ │ │ │ + str r7, [r3, #68] @ 0x44 │ │ │ │ + str r1, [r3, #72] @ 0x48 │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ + str ip, [r3, #80] @ 0x50 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #20] │ │ │ │ + ldr r0, [pc, #64] @ 102354 <__cxa_atexit@plt+0xf5e7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - bicseq r5, fp, r0, ror #7 │ │ │ │ + @ instruction: 0xfffff964 │ │ │ │ + @ instruction: 0xfffff9ec │ │ │ │ + bicseq r4, fp, r8, lsr #18 │ │ │ │ + bicseq r4, fp, r4, ror #31 │ │ │ │ + ldrsbeq r4, [fp, #172] @ 0xac │ │ │ │ + ldrsbeq r4, [fp, #168] @ 0xa8 │ │ │ │ + @ instruction: 0xfffffacc │ │ │ │ + bicseq r4, fp, r8, lsr #17 │ │ │ │ + @ instruction: 0x01c4aa94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 101bf0 <__cxa_atexit@plt+0xf5718> │ │ │ │ - ldr r2, [pc, #56] @ 101bf8 <__cxa_atexit@plt+0xf5720> │ │ │ │ + bhi 102398 <__cxa_atexit@plt+0xf5ec0> │ │ │ │ + ldr r2, [pc, #40] @ 1023a0 <__cxa_atexit@plt+0xf5ec8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 101bfc <__cxa_atexit@plt+0xf5724> │ │ │ │ + ldr r1, [pc, #32] @ 1023a4 <__cxa_atexit@plt+0xf5ecc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 101c00 <__cxa_atexit@plt+0xf5728> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, r4, r0, lsr r5 │ │ │ │ - ldrsbeq r4, [fp, #240] @ 0xf0 │ │ │ │ - bicseq r5, fp, ip, lsr #32 │ │ │ │ - biceq r6, r4, r4, asr sl │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 101cf0 <__cxa_atexit@plt+0xf5818> │ │ │ │ - ldr r7, [pc, #236] @ 101d18 <__cxa_atexit@plt+0xf5840> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - ands r2, sl, #3 │ │ │ │ - beq 101c6c <__cxa_atexit@plt+0xf5794> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [r7, #-8]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 101c78 <__cxa_atexit@plt+0xf57a0> │ │ │ │ - ldr r5, [pc, #204] @ 101d1c <__cxa_atexit@plt+0xf5844> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r2, [pc, #200] @ 101d20 <__cxa_atexit@plt+0xf5848> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r5, r5, #2 │ │ │ │ - stmdb r3, {r2, r5} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + biceq sl, r4, ip, ror sl │ │ │ │ + bicseq r4, fp, r0, lsr #16 │ │ │ │ + biceq sl, r4, ip, ror #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r7 │ │ │ │ - bcc 101d04 <__cxa_atexit@plt+0xf582c> │ │ │ │ - ldr lr, [pc, #152] @ 101d28 <__cxa_atexit@plt+0xf5850> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #148] @ 101d2c <__cxa_atexit@plt+0xf5854> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #144] @ 101d30 <__cxa_atexit@plt+0xf5858> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - ldr r0, [r3, #-4] │ │ │ │ - sub r2, r7, #19 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - ldr r2, [sl, #3] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r9, [pc, #116] @ 101d34 <__cxa_atexit@plt+0xf585c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - mov r1, r6 │ │ │ │ - str r9, [r1, #28]! │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - ldr r7, [pc, #44] @ 101d24 <__cxa_atexit@plt+0xf584c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - biceq r6, r4, ip, lsr pc │ │ │ │ - bicseq r4, fp, ip, lsr #31 │ │ │ │ - stlexbeq r6, r8, [r4] │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - @ instruction: 0x01db529c │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - biceq r6, r4, r4, lsr #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 101d78 <__cxa_atexit@plt+0xf58a0> │ │ │ │ - ldr r2, [pc, #156] @ 101dfc <__cxa_atexit@plt+0xf5924> │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 102428 <__cxa_atexit@plt+0xf5f50> │ │ │ │ + ldr r2, [pc, #100] @ 102438 <__cxa_atexit@plt+0xf5f60> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #152] @ 101e00 <__cxa_atexit@plt+0xf5928> │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #17 │ │ │ │ + ldr r2, [pc, #76] @ 10243c <__cxa_atexit@plt+0xf5f64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #72] @ 102440 <__cxa_atexit@plt+0xf5f68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #2 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 101dec <__cxa_atexit@plt+0xf5914> │ │ │ │ - ldr lr, [pc, #116] @ 101e04 <__cxa_atexit@plt+0xf592c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #112] @ 101e08 <__cxa_atexit@plt+0xf5930> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #108] @ 101e0c <__cxa_atexit@plt+0xf5934> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - sub r2, r3, #19 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r9, [pc, #80] @ 101e10 <__cxa_atexit@plt+0xf5938> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - mov r1, r6 │ │ │ │ - str r9, [r1, #28]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - mov r6, r3 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - biceq r6, r4, ip, lsr #28 │ │ │ │ - @ instruction: 0x01db4e9c │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - @ instruction: 0xfffffc68 │ │ │ │ - @ instruction: 0x01db519c │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ + add r1, r1, #1 │ │ │ │ + sub r0, r6, #25 │ │ │ │ + ldr lr, [pc, #60] @ 102444 <__cxa_atexit@plt+0xf5f6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r0, r1, r2, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx ip │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + bicseq r4, fp, r8, asr #15 │ │ │ │ + bicseq r4, fp, r4, asr #29 │ │ │ │ + @ instruction: 0x01db4798 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 101e44 <__cxa_atexit@plt+0xf596c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 101e4c <__cxa_atexit@plt+0xf5974> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaa24 <__cxa_atexit@plt+0x169e54c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 10249c <__cxa_atexit@plt+0xf5fc4> │ │ │ │ + ldr r2, [pc, #60] @ 1024a4 <__cxa_atexit@plt+0xf5fcc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 102490 <__cxa_atexit@plt+0xf5fb8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, fp, r8, ror #26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 101ef8 <__cxa_atexit@plt+0xf5a20> │ │ │ │ - ldr r3, [pc, #144] @ 101f00 <__cxa_atexit@plt+0xf5a28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r1, r2} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 101ec8 <__cxa_atexit@plt+0xf59f0> │ │ │ │ - ldr r1, [pc, #112] @ 101f04 <__cxa_atexit@plt+0xf5a2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 101ed8 <__cxa_atexit@plt+0xf5a00> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne 101ef0 <__cxa_atexit@plt+0xf5a18> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 101f08 <__cxa_atexit@plt+0xf5a30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - bicseq r4, fp, r4, lsr #26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #84] @ 101f78 <__cxa_atexit@plt+0xf5aa0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 101f50 <__cxa_atexit@plt+0xf5a78> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 101f6c <__cxa_atexit@plt+0xf5a94> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 101f7c <__cxa_atexit@plt+0xf5aa4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - bicseq r4, fp, r0, lsr #25 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 101fb0 <__cxa_atexit@plt+0xf5ad8> │ │ │ │ - ldr r3, [pc, #32] @ 101fbc <__cxa_atexit@plt+0xf5ae4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1ba3df4 <__cxa_atexit@plt+0x1b9791c> │ │ │ │ - bicseq r4, fp, r8, ror #24 │ │ │ │ - @ instruction: 0x01c4669c │ │ │ │ + biceq sl, r4, r4, lsr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 102004 <__cxa_atexit@plt+0xf5b2c> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 10200c <__cxa_atexit@plt+0xf5b34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 102010 <__cxa_atexit@plt+0xf5b38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3670 <__cxa_atexit@plt+0x1ba7198> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrheq r4, [fp, #180] @ 0xb4 │ │ │ │ - bicseq r5, fp, r4, lsr #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 102048 <__cxa_atexit@plt+0xf5b70> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 102050 <__cxa_atexit@plt+0xf5b78> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r4, fp, r4, ror #22 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 1020d4 <__cxa_atexit@plt+0xf5bfc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1020e0 <__cxa_atexit@plt+0xf5c08> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 1020f0 <__cxa_atexit@plt+0xf5c18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 1020f4 <__cxa_atexit@plt+0xf5c1c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #68] @ 1020f8 <__cxa_atexit@plt+0xf5c20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 1020fc <__cxa_atexit@plt+0xf5c24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - bicseq r4, fp, r4, lsl fp │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - bicseq r4, fp, r0, asr fp │ │ │ │ - bicseq r4, fp, r4, lsl #22 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 102134 <__cxa_atexit@plt+0xf5c5c> │ │ │ │ + bhi 102500 <__cxa_atexit@plt+0xf6028> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 10213c <__cxa_atexit@plt+0xf5c64> │ │ │ │ + ldr r1, [pc, #24] @ 102508 <__cxa_atexit@plt+0xf6030> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1bb3448 <__cxa_atexit@plt+0x1ba6f70> │ │ │ │ + b 1025f8 <__cxa_atexit@plt+0xf6120> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, fp, r8, ror sl │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldrheq r4, [fp, #100] @ 0x64 │ │ │ │ + strdeq sl, [r4, #128] @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1021c0 <__cxa_atexit@plt+0xf5ce8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1021cc <__cxa_atexit@plt+0xf5cf4> │ │ │ │ - ldr lr, [pc, #104] @ 1021dc <__cxa_atexit@plt+0xf5d04> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #88] @ 1021e0 <__cxa_atexit@plt+0xf5d08> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 1021e4 <__cxa_atexit@plt+0xf5d0c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, #68] @ 1021e8 <__cxa_atexit@plt+0xf5d10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - bicseq r4, fp, ip, ror sl │ │ │ │ - bicseq r4, fp, r8, asr #20 │ │ │ │ - bicseq r4, fp, r4, lsr #20 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 102264 <__cxa_atexit@plt+0xf5d8c> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1025b4 <__cxa_atexit@plt+0xf60dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 102270 <__cxa_atexit@plt+0xf5d98> │ │ │ │ - ldr lr, [pc, #100] @ 102280 <__cxa_atexit@plt+0xf5da8> │ │ │ │ + bcc 1025bc <__cxa_atexit@plt+0xf60e4> │ │ │ │ + ldr r8, [pc, #140] @ 1025d0 <__cxa_atexit@plt+0xf60f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 1025d4 <__cxa_atexit@plt+0xf60fc> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 102284 <__cxa_atexit@plt+0xf5dac> │ │ │ │ + ldr r0, [pc, #132] @ 1025d8 <__cxa_atexit@plt+0xf6100> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 102288 <__cxa_atexit@plt+0xf5db0> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr ip, [r7, #12] │ │ │ │ + sub r1, r6, #17 │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub sl, r6, #29 │ │ │ │ + add r0, r8, #3 │ │ │ │ + ldr r8, [pc, #100] @ 1025dc <__cxa_atexit@plt+0xf6104> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r1, lr, #1 │ │ │ │ + ldr r2, [pc, #92] @ 1025e0 <__cxa_atexit@plt+0xf6108> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ + stmib r3, {r2, ip} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + ldr r3, [pc, #60] @ 1025e4 <__cxa_atexit@plt+0xf610c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + sub r9, r6, #5 │ │ │ │ + b 155a34 <__cxa_atexit@plt+0x14955c> │ │ │ │ mov r6, r3 │ │ │ │ + b 1025c4 <__cxa_atexit@plt+0xf60ec> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - bicseq r4, fp, r4, ror r9 │ │ │ │ - ldrsheq r4, [fp, #196] @ 0xc4 │ │ │ │ + biceq sl, r4, r8, lsr r8 │ │ │ │ + biceq sl, r4, ip, lsr #16 │ │ │ │ + bicseq r4, fp, r0, asr r6 │ │ │ │ + bicseq r4, fp, r8, lsr r6 │ │ │ │ + bicseq r4, fp, r4, lsr r6 │ │ │ │ + bicseq r4, fp, r8, lsl sp │ │ │ │ + biceq sl, r4, r0, lsl r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 102360 <__cxa_atexit@plt+0xf5e88> │ │ │ │ - ldr lr, [pc, #212] @ 102380 <__cxa_atexit@plt+0xf5ea8> │ │ │ │ - add lr, pc, lr │ │ │ │ + bhi 1026d8 <__cxa_atexit@plt+0xf6200> │ │ │ │ + ldr r2, [pc, #236] @ 1026f8 <__cxa_atexit@plt+0xf6220> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 102350 <__cxa_atexit@plt+0xf5e78> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #44 @ 0x2c │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 102368 <__cxa_atexit@plt+0xf5e90> │ │ │ │ - ldr lr, [pc, #152] @ 102384 <__cxa_atexit@plt+0xf5eac> │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 1026b4 <__cxa_atexit@plt+0xf61dc> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1026c4 <__cxa_atexit@plt+0xf61ec> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 1026e0 <__cxa_atexit@plt+0xf6208> │ │ │ │ + ldr lr, [pc, #192] @ 102700 <__cxa_atexit@plt+0xf6228> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 102388 <__cxa_atexit@plt+0xf5eb0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #144] @ 10238c <__cxa_atexit@plt+0xf5eb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str ip, [r6, #8] │ │ │ │ + ldr sl, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldmda r5, {r0, ip} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #168] @ 102704 <__cxa_atexit@plt+0xf622c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ + sub r0, r2, #19 │ │ │ │ + ldr r8, [pc, #152] @ 102708 <__cxa_atexit@plt+0xf6230> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r1, lr, #2 │ │ │ │ + ldr lr, [pc, #144] @ 10270c <__cxa_atexit@plt+0xf6234> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #140] @ 102710 <__cxa_atexit@plt+0xf6238> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + add lr, r6, #36 @ 0x24 │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r2, #5 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 1026fc <__cxa_atexit@plt+0xf6224> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - bicseq r4, fp, r0, asr #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 102414 <__cxa_atexit@plt+0xf5f3c> │ │ │ │ - ldr lr, [pc, #108] @ 102420 <__cxa_atexit@plt+0xf5f48> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 102424 <__cxa_atexit@plt+0xf5f4c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ 102428 <__cxa_atexit@plt+0xf5f50> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r3, r0 │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str ip, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b 16aaa94 <__cxa_atexit@plt+0x169e5bc> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - bicseq r4, fp, r8, ror fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 102478 <__cxa_atexit@plt+0xf5fa0> │ │ │ │ - ldr r2, [pc, #56] @ 102480 <__cxa_atexit@plt+0xf5fa8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 102484 <__cxa_atexit@plt+0xf5fac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 102488 <__cxa_atexit@plt+0xf5fb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r6, [r4, #40] @ 0x28 │ │ │ │ - bicseq r4, fp, r8, asr #14 │ │ │ │ - bicseq r4, fp, r4, lsr #15 │ │ │ │ - ldrdeq r6, [r4, #16] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r9, r5, #24 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 102598 <__cxa_atexit@plt+0xf60c0> │ │ │ │ - ldr lr, [pc, #264] @ 1025b8 <__cxa_atexit@plt+0xf60e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r3, r7} │ │ │ │ - ldr r8, [pc, #252] @ 1025bc <__cxa_atexit@plt+0xf60e4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 10250c <__cxa_atexit@plt+0xf6034> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 102518 <__cxa_atexit@plt+0xf6040> │ │ │ │ - ldr r3, [pc, #204] @ 1025c0 <__cxa_atexit@plt+0xf60e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #200] @ 1025c4 <__cxa_atexit@plt+0xf60ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 1025a4 <__cxa_atexit@plt+0xf60cc> │ │ │ │ - ldr r3, [pc, #152] @ 1025c8 <__cxa_atexit@plt+0xf60f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #148] @ 1025cc <__cxa_atexit@plt+0xf60f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r1, [pc, #140] @ 1025d0 <__cxa_atexit@plt+0xf60f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r2, #27 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r9, [pc, #116] @ 1025d4 <__cxa_atexit@plt+0xf60fc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [r3, #36]! @ 0x24 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - mov r6, r2 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - ldrsbeq r4, [fp, #108] @ 0x6c │ │ │ │ - biceq r6, r4, r4, lsr #13 │ │ │ │ - bicseq r4, fp, r8, lsl #14 │ │ │ │ - @ instruction: 0xfffffa98 │ │ │ │ - @ instruction: 0xfffffd5c │ │ │ │ - ldrsheq r4, [fp, #152] @ 0x98 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - biceq r6, r4, r4, lsl #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + biceq sl, r4, r0, lsr #13 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + biceq sl, r4, r4, ror #14 │ │ │ │ + bicseq r4, fp, ip, lsr r5 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + bicseq r4, fp, r4, lsr #10 │ │ │ │ + biceq sl, r4, r8, ror #13 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 102614 <__cxa_atexit@plt+0xf613c> │ │ │ │ - ldr r3, [pc, #168] @ 1026a4 <__cxa_atexit@plt+0xf61cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #164] @ 1026a8 <__cxa_atexit@plt+0xf61d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 16aaea4 <__cxa_atexit@plt+0x169e9cc> │ │ │ │ + bne 1027bc <__cxa_atexit@plt+0xf62e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 102694 <__cxa_atexit@plt+0xf61bc> │ │ │ │ - ldr r2, [pc, #128] @ 1026ac <__cxa_atexit@plt+0xf61d4> │ │ │ │ + bcc 1027d0 <__cxa_atexit@plt+0xf62f8> │ │ │ │ + ldr r2, [pc, #160] @ 1027e4 <__cxa_atexit@plt+0xf630c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #124] @ 1026b0 <__cxa_atexit@plt+0xf61d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr r1, [pc, #116] @ 1026b4 <__cxa_atexit@plt+0xf61dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r3, #27 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + ldr r8, [pc, #156] @ 1027e8 <__cxa_atexit@plt+0xf6310> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r9, [pc, #92] @ 1026b8 <__cxa_atexit@plt+0xf61e0> │ │ │ │ + str r7, [r6, #8] │ │ │ │ + sub r2, r3, #19 │ │ │ │ + add r7, r8, #2 │ │ │ │ + ldr r8, [pc, #124] @ 1027ec <__cxa_atexit@plt+0xf6314> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + mov lr, r6 │ │ │ │ + ldr r9, [pc, #112] @ 1027f0 <__cxa_atexit@plt+0xf6318> │ │ │ │ add r9, pc, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - str r9, [r2, #36]! @ 0x24 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ + str r9, [lr, #16]! │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #80] @ 1027f4 <__cxa_atexit@plt+0xf631c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ 1027e0 <__cxa_atexit@plt+0xf6308> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1ba52f4 <__cxa_atexit@plt+0x1b98e1c> │ │ │ │ - @ instruction: 0x01c4659c │ │ │ │ - bicseq r4, fp, r0, lsl #12 │ │ │ │ - @ instruction: 0xfffff99c │ │ │ │ - @ instruction: 0xfffffc60 │ │ │ │ - ldrsheq r4, [fp, #140] @ 0x8c │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - strexbeq r5, ip, [r4] │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + biceq sl, r4, r8, lsr #11 │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + biceq sl, r4, r4, ror r6 │ │ │ │ + bicseq r4, fp, r8, lsr r4 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + bicseq r4, fp, r8, lsl #8 │ │ │ │ + biceq sl, r4, r0, lsl r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 102710 <__cxa_atexit@plt+0xf6238> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1028a0 <__cxa_atexit@plt+0xf63c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 102718 <__cxa_atexit@plt+0xf6240> │ │ │ │ - ldr r1, [pc, #64] @ 102734 <__cxa_atexit@plt+0xf625c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 102738 <__cxa_atexit@plt+0xf6260> │ │ │ │ + bcc 1028a8 <__cxa_atexit@plt+0xf63d0> │ │ │ │ + ldr lr, [pc, #140] @ 1028bc <__cxa_atexit@plt+0xf63e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #136] @ 1028c0 <__cxa_atexit@plt+0xf63e8> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 16aa9a4 <__cxa_atexit@plt+0x169e4cc> │ │ │ │ + ldr r9, [pc, #132] @ 1028c4 <__cxa_atexit@plt+0xf63ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #128] @ 1028c8 <__cxa_atexit@plt+0xf63f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + sub r2, r6, #13 │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + add r0, r0, #1 │ │ │ │ + sub r2, r6, #21 │ │ │ │ + ldr sl, [pc, #96] @ 1028cc <__cxa_atexit@plt+0xf63f4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + ldr ip, [pc, #88] @ 1028d0 <__cxa_atexit@plt+0xf63f8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + b 1025f8 <__cxa_atexit@plt+0xf6120> │ │ │ │ mov r6, r3 │ │ │ │ - b 102720 <__cxa_atexit@plt+0xf6248> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 102730 <__cxa_atexit@plt+0xf6258> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1028b0 <__cxa_atexit@plt+0xf63d8> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - biceq r6, r4, r0, lsl #9 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffff71c │ │ │ │ - biceq r5, r4, r0, lsr #30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + biceq sl, r4, r0, lsl #11 │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + bicseq r4, fp, ip, asr r3 │ │ │ │ + bicseq r4, fp, ip, asr #6 │ │ │ │ + bicseq r4, fp, r8, lsr #6 │ │ │ │ + biceq sl, r4, r0, asr r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1027b8 <__cxa_atexit@plt+0xf62e0> │ │ │ │ - ldr r8, [pc, #96] @ 1027c4 <__cxa_atexit@plt+0xf62ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 1027c8 <__cxa_atexit@plt+0xf62f0> │ │ │ │ + bcc 102994 <__cxa_atexit@plt+0xf64bc> │ │ │ │ + ldr r2, [pc, #164] @ 1029a4 <__cxa_atexit@plt+0xf64cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #160] @ 1029a8 <__cxa_atexit@plt+0xf64d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #156] @ 1029ac <__cxa_atexit@plt+0xf64d4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #84] @ 1027cc <__cxa_atexit@plt+0xf62f4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b 16aadc4 <__cxa_atexit@plt+0x169e8ec> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r9, [pc, #152] @ 1029b0 <__cxa_atexit@plt+0xf64d8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #148] @ 1029b TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes